--- /srv/rebuilderd/tmp/rebuilderdvKy1kN/inputs/jmacro_0.6.18-3_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdvKy1kN/out/jmacro_0.6.18-3_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-11 01:36:02.000000 debian-binary │ -rw-r--r-- 0 0 0 768 2026-02-11 01:36:02.000000 control.tar.xz │ --rw-r--r-- 0 0 0 4941780 2026-02-11 01:36:02.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 4944564 2026-02-11 01:36:02.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -1,11 +1,11 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-11 01:36:02.000000 ./ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-11 01:36:02.000000 ./usr/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-11 01:36:02.000000 ./usr/bin/ │ │ │ --rwxr-xr-x 0 root (0) root (0) 32575452 2026-02-11 01:36:02.000000 ./usr/bin/jmacro │ │ │ +-rwxr-xr-x 0 root (0) root (0) 32575444 2026-02-11 01:36:02.000000 ./usr/bin/jmacro │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-11 01:36:02.000000 ./usr/share/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-11 01:36:02.000000 ./usr/share/doc/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-11 01:36:02.000000 ./usr/share/doc/jmacro/ │ │ │ -rw-r--r-- 0 root (0) root (0) 454 2026-02-11 01:36:02.000000 ./usr/share/doc/jmacro/changelog.Debian.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 3043 2025-02-19 03:45:44.000000 ./usr/share/doc/jmacro/copyright │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-11 01:36:02.000000 ./usr/share/lintian/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-11 01:36:02.000000 ./usr/share/lintian/overrides/ │ │ ├── ./usr/bin/jmacro │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --file-header {} │ │ │ │ @@ -6,15 +6,15 @@ │ │ │ │ OS/ABI: UNIX - System V │ │ │ │ ABI Version: 0 │ │ │ │ Type: EXEC (Executable file) │ │ │ │ Machine: ARM │ │ │ │ Version: 0x1 │ │ │ │ Entry point address: 0x10131 │ │ │ │ Start of program headers: 52 (bytes into file) │ │ │ │ - Start of section headers: 32574212 (bytes into file) │ │ │ │ + Start of section headers: 32574204 (bytes into file) │ │ │ │ Flags: 0x5000400, Version5 EABI, hard-float ABI │ │ │ │ Size of this header: 52 (bytes) │ │ │ │ Size of program headers: 32 (bytes) │ │ │ │ Number of program headers: 10 │ │ │ │ Size of section headers: 40 (bytes) │ │ │ │ Number of section headers: 31 │ │ │ │ Section header string table index: 30 │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,19 +4,19 @@ │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00008000 0x00008000 0x1da0718 0x1da0718 R E 0x1000 │ │ │ │ - LOAD 0x1da0850 0x01da9850 0x01da9850 0x17011c 0x173d64 RW 0x1000 │ │ │ │ + LOAD 0x000000 0x00008000 0x00008000 0x1da06f8 0x1da06f8 R E 0x1000 │ │ │ │ + LOAD 0x1da0850 0x01da9850 0x01da9850 0x170114 0x173d64 RW 0x1000 │ │ │ │ DYNAMIC 0x1da0eec 0x01da9eec 0x01da9eec 0x00108 0x00108 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ - GNU_EH_FRAME 0x1da0710 0x01da8710 0x01da8710 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_EH_FRAME 0x1da06f0 0x01da86f0 0x01da86f0 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ ARM_EXIDX 0x1be8044 0x01bf0044 0x01bf0044 0x00008 0x00008 R 0x4 │ │ │ │ GNU_RELRO 0x1da0850 0x01da9850 0x01da9850 0x007b0 0x007b0 RW 0x10 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -There are 31 section headers, starting at offset 0x1f10b04: │ │ │ │ +There are 31 section headers, starting at offset 0x1f10afc: │ │ │ │ │ │ │ │ Section Headers: │ │ │ │ [Nr] Name Type Addr Off Size ES Flg Lk Inf Al │ │ │ │ [ 0] NULL 00000000 000000 000000 00 0 0 0 │ │ │ │ [ 1] .interp PROGBITS 00008174 000174 000019 00 A 0 0 1 │ │ │ │ [ 2] .note.ABI-tag NOTE 00008190 000190 000020 00 A 0 0 4 │ │ │ │ [ 3] .note.gnu.build-id NOTE 000081b0 0001b0 000024 00 A 0 0 4 │ │ │ │ @@ -14,27 +14,27 @@ │ │ │ │ [ 9] .rel.dyn REL 0000a25c 00225c 000108 08 A 4 0 4 │ │ │ │ [10] .rel.plt REL 0000a364 002364 000798 08 AI 4 26 4 │ │ │ │ [11] .init PROGBITS 0000aafc 002afc 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 0000ab08 002b08 000b78 00 AX 0 0 4 │ │ │ │ [13] .text PROGBITS 0000b680 003680 1be49bc 00 AX 0 0 8 │ │ │ │ [14] .fini PROGBITS 01bf003c 1be803c 000008 00 AX 0 0 4 │ │ │ │ [15] .ARM.exidx ARM_EXIDX 01bf0044 1be8044 000008 08 AL 13 0 4 │ │ │ │ - [16] .rodata PROGBITS 01bf0080 1be8080 1b868c 00 A 0 0 64 │ │ │ │ - [17] .eh_frame PROGBITS 01da870c 1da070c 000004 00 A 0 0 4 │ │ │ │ - [18] .eh_frame_hdr PROGBITS 01da8710 1da0710 000008 00 A 0 0 4 │ │ │ │ + [16] .rodata PROGBITS 01bf0080 1be8080 1b866c 00 A 0 0 64 │ │ │ │ + [17] .eh_frame PROGBITS 01da86ec 1da06ec 000004 00 A 0 0 4 │ │ │ │ + [18] .eh_frame_hdr PROGBITS 01da86f0 1da06f0 000008 00 A 0 0 4 │ │ │ │ [19] .data.rel.ro.local PROGBITS 01da9850 1da0850 000020 00 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 01da9870 1da0870 000004 04 WA 0 0 4 │ │ │ │ [21] .init_array INIT_ARRAY 01da9874 1da0874 000004 04 WA 0 0 4 │ │ │ │ [22] .data.rel.ro PROGBITS 01da9880 1da0880 00066c 00 WA 0 0 16 │ │ │ │ [23] .dynamic DYNAMIC 01da9eec 1da0eec 000108 08 WA 5 0 4 │ │ │ │ - [24] .data PROGBITS 01daa000 1da1000 16c26c 00 WA 0 0 16 │ │ │ │ - [25] .tm_clone_table PROGBITS 01f1626c 1f0d26c 000000 00 WA 0 0 4 │ │ │ │ - [26] .got PROGBITS 01f1626c 1f0d26c 003700 00 WA 0 0 4 │ │ │ │ - [27] .bss NOBITS 01f19980 1f1096c 003c34 00 WA 0 0 64 │ │ │ │ - [28] .note.gnu.gold-version NOTE 00000000 1f1096c 00001c 00 0 0 4 │ │ │ │ - [29] .ARM.attributes ARM_ATTRIBUTES 00000000 1f10988 00003b 00 0 0 1 │ │ │ │ - [30] .shstrtab STRTAB 00000000 1f109c3 000141 00 0 0 1 │ │ │ │ + [24] .data PROGBITS 01daa000 1da1000 16c264 00 WA 0 0 16 │ │ │ │ + [25] .tm_clone_table PROGBITS 01f16264 1f0d264 000000 00 WA 0 0 4 │ │ │ │ + [26] .got PROGBITS 01f16264 1f0d264 003700 00 WA 0 0 4 │ │ │ │ + [27] .bss NOBITS 01f19980 1f10964 003c34 00 WA 0 0 64 │ │ │ │ + [28] .note.gnu.gold-version NOTE 00000000 1f10964 00001c 00 0 0 4 │ │ │ │ + [29] .ARM.attributes ARM_ATTRIBUTES 00000000 1f10980 00003b 00 0 0 1 │ │ │ │ + [30] .shstrtab STRTAB 00000000 1f109bb 000141 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -174,27 +174,27 @@ │ │ │ │ 170: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (15) │ │ │ │ 171: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (14) │ │ │ │ 172: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (14) │ │ │ │ 173: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (14) │ │ │ │ 174: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (14) │ │ │ │ 175: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (2) │ │ │ │ 176: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (2) │ │ │ │ - 177: 00000000 0 FUNC GLOBAL DEFAULT UND regerror@GLIBC_2.4 (2) │ │ │ │ - 178: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (2) │ │ │ │ - 179: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (2) │ │ │ │ - 180: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (2) │ │ │ │ - 181: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (2) │ │ │ │ + 177: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (2) │ │ │ │ + 178: 00000000 0 FUNC GLOBAL DEFAULT UND regerror@GLIBC_2.4 (2) │ │ │ │ + 179: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (2) │ │ │ │ + 180: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (2) │ │ │ │ + 181: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (2) │ │ │ │ 182: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (2) │ │ │ │ 183: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (9) │ │ │ │ 184: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (9) │ │ │ │ - 185: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (2) │ │ │ │ - 186: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (2) │ │ │ │ - 187: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (2) │ │ │ │ - 188: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (3) │ │ │ │ - 189: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (3) │ │ │ │ + 185: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (2) │ │ │ │ + 186: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (2) │ │ │ │ + 187: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (3) │ │ │ │ + 188: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (3) │ │ │ │ + 189: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (2) │ │ │ │ 190: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (3) │ │ │ │ 191: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (3) │ │ │ │ 192: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (3) │ │ │ │ 193: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (2) │ │ │ │ 194: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (2) │ │ │ │ 195: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (2) │ │ │ │ 196: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (2) │ │ │ │ @@ -264,9 +264,9 @@ │ │ │ │ 260: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ 261: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ 262: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ 263: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ 264: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ 265: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ 266: 0000b590 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (10) │ │ │ │ - 267: 0000abac 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (2) │ │ │ │ + 267: 0000aba0 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (2) │ │ │ │ 268: 0000b2e4 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (10) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,282 +1,282 @@ │ │ │ │ │ │ │ │ Relocation section '.rel.dyn' at offset 0x225c contains 33 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -01f19530 00001315 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ -01f16188 00004a02 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -01f19248 00004a15 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -01f16178 00004b02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -01f19244 00004b15 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -01f16198 00004c02 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -01f19240 00004c15 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -01f161d8 00004d02 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -01f1923c 00004d15 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -01f161b8 00004e02 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -01f19238 00004e15 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -01f16208 00004f02 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -01f19234 00004f15 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -01f161a8 00005002 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -01f19230 00005015 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -01f16218 00005102 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -01f1922c 00005115 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -01f161e8 00005202 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -01f19228 00005215 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -01f16168 00005302 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -01f19224 00005315 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -01f161c8 00005402 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -01f19220 00005415 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -01f161f8 00005502 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -01f1921c 00005515 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -01f190c4 00006d15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -01f190a0 00007a15 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -01f16270 00008315 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -01f19534 0000be15 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -01f1953c 0000bf15 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -01f19538 0000c015 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -01f18c70 0000de15 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ -01f18224 00010b15 R_ARM_GLOB_DAT 0000abac free@GLIBC_2.4 │ │ │ │ +01f19528 00001315 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ +01f16180 00004a02 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +01f19240 00004a15 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +01f16170 00004b02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +01f1923c 00004b15 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +01f16190 00004c02 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +01f19238 00004c15 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +01f161d0 00004d02 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +01f19234 00004d15 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +01f161b0 00004e02 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +01f19230 00004e15 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +01f16200 00004f02 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +01f1922c 00004f15 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +01f161a0 00005002 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +01f19228 00005015 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +01f16210 00005102 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +01f19224 00005115 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +01f161e0 00005202 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +01f19220 00005215 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +01f16160 00005302 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +01f1921c 00005315 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +01f161c0 00005402 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +01f19218 00005415 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +01f161f0 00005502 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +01f19214 00005515 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +01f190bc 00006d15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ +01f19098 00007a15 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ +01f16268 00008315 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +01f1952c 0000be15 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +01f19534 0000bf15 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +01f19530 0000c015 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +01f18c68 0000de15 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ +01f180d8 00010b15 R_ARM_GLOB_DAT 0000aba0 free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x2364 contains 243 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -01f195a0 00000216 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -01f195a4 00006016 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -01f195a8 00008316 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -01f195ac 0000b016 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -01f195b0 0000af16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -01f195b4 0000aa16 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ -01f195b8 0000b116 R_ARM_JUMP_SLOT 00000000 regerror@GLIBC_2.4 │ │ │ │ -01f195bc 0000b216 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ -01f195c0 0000b516 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -01f195c4 0000b316 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ -01f195c8 0000b416 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -01f195cc 0000b616 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ -01f195d0 00010b16 R_ARM_JUMP_SLOT 0000abac free@GLIBC_2.4 │ │ │ │ -01f195d4 0000b916 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -01f195d8 0000ba16 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ -01f195dc 0000bb16 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ -01f195e0 0000c116 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -01f195e4 0000c216 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -01f195e8 00008416 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -01f195ec 00009016 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ -01f195f0 0000a716 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ -01f195f4 00009b16 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ -01f195f8 0000a816 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ -01f195fc 0000a016 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ -01f19600 00009616 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ -01f19604 0000a216 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ -01f19608 0000ac16 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ -01f1960c 00008b16 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ -01f19610 00009916 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ -01f19614 00009316 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ -01f19618 0000ab16 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ -01f1961c 0000a616 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ -01f19620 00009d16 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ -01f19624 0000a916 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ -01f19628 0000c316 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ -01f1962c 00008c16 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ -01f19630 00009716 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ -01f19634 00009816 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ -01f19638 00009f16 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ -01f1963c 00008a16 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ -01f19640 00009e16 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ -01f19644 0000a416 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ -01f19648 00008816 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ -01f1964c 0000ae16 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ -01f19650 0000a116 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ -01f19654 00008916 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ -01f19658 00009516 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ -01f1965c 00009416 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ -01f19660 0000ad16 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ -01f19664 00008f16 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ -01f19668 00009a16 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ -01f1966c 00009c16 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ -01f19670 0000a316 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ -01f19674 00008d16 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ -01f19678 00009116 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ -01f1967c 0000c516 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -01f19680 0000c416 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ -01f19684 0000c616 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ -01f19688 0000cf16 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ -01f1968c 0000ce16 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ -01f19690 0000cd16 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ -01f19694 0000cc16 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ -01f19698 0000ca16 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ -01f1969c 0000cb16 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ -01f196a0 0000bd16 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ -01f196a4 0000bc16 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ -01f196a8 0000c816 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ -01f196ac 0000c916 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -01f196b0 0000c716 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ -01f196b4 0000d416 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ -01f196b8 0000e016 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ -01f196bc 0000e316 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ -01f196c0 0000be16 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -01f196c4 0000bf16 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -01f196c8 0000c016 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -01f196cc 0000dd16 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ -01f196d0 0000df16 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ -01f196d4 0000e216 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ -01f196d8 0000e116 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ -01f196dc 0000e416 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ -01f196e0 0000e516 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ -01f196e4 0000da16 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -01f196e8 0000d816 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -01f196ec 0000d616 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ -01f196f0 0000b816 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ -01f196f4 0000d116 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ -01f196f8 0000b716 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ -01f196fc 0000e616 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ -01f19700 0000e716 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ -01f19704 0000e816 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ -01f19708 0000e916 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ -01f1970c 0000ea16 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ -01f19710 0000eb16 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ -01f19714 0000ec16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ -01f19718 0000ed16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ -01f1971c 0000ee16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ -01f19720 00008e16 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ -01f19724 0000ef16 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ -01f19728 00008516 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ -01f1972c 0000f016 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ -01f19730 0000f116 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ -01f19734 0000f216 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ -01f19738 0000f316 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ -01f1973c 0000f416 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ -01f19740 0000f516 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ -01f19744 0000f616 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ -01f19748 0000f716 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ -01f1974c 0000f816 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ -01f19750 0000f916 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ -01f19754 0000fa16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ -01f19758 0000fb16 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ -01f1975c 0000fc16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ -01f19760 0000fd16 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ -01f19764 0000fe16 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ -01f19768 0000ff16 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ -01f1976c 00010016 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ -01f19770 00010116 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ -01f19774 00010216 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ -01f19778 00010316 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ -01f1977c 00010416 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ -01f19780 00010516 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ -01f19784 00010616 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ -01f19788 00010716 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ -01f1978c 00010816 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ -01f19790 00010916 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ -01f19794 00008116 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ -01f19798 00007c16 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ -01f1979c 00007816 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ -01f197a0 00007516 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ -01f197a4 00007216 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ -01f197a8 00008016 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ -01f197ac 00007f16 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ -01f197b0 00007e16 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ -01f197b4 00007d16 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ -01f197b8 00007b16 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ -01f197bc 00007916 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ -01f197c0 00007716 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ -01f197c4 00007616 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ -01f197c8 00007416 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ -01f197cc 00007316 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ -01f197d0 00007116 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ -01f197d4 00007016 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ -01f197d8 00006f16 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ -01f197dc 00006e16 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ -01f197e0 00008216 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ -01f197e4 00006c16 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ -01f197e8 00006b16 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ -01f197ec 00006a16 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ -01f197f0 00006916 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -01f197f4 00006816 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ -01f197f8 00006716 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ -01f197fc 00006616 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ -01f19800 00006516 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ -01f19804 00006416 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ -01f19808 00006316 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ -01f1980c 00006216 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ -01f19810 00006116 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ -01f19814 00005f16 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ -01f19818 00005e16 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ -01f1981c 0000d716 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ -01f19820 00005d16 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -01f19824 00005c16 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ -01f19828 00005b16 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ -01f1982c 00005a16 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ -01f19830 00005916 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -01f19834 00005816 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ -01f19838 00010c16 R_ARM_JUMP_SLOT 0000b2e4 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ -01f1983c 00005716 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ -01f19840 00005616 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ -01f19844 00004916 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ -01f19848 00004816 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ -01f1984c 00004716 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ -01f19850 00004616 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ -01f19854 00004516 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ -01f19858 00004416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ -01f1985c 00004316 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ -01f19860 00004216 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ -01f19864 00004116 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ -01f19868 00004016 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ -01f1986c 00001916 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ -01f19870 00003f16 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ -01f19874 00003e16 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ -01f19878 00003116 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ -01f1987c 00003316 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ -01f19880 00002f16 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ -01f19884 00003d16 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ -01f19888 00003c16 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ -01f1988c 00003b16 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ -01f19890 00003a16 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ -01f19894 00003916 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ -01f19898 00002a16 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ -01f1989c 00003816 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ -01f198a0 00003716 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ -01f198a4 00003616 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ -01f198a8 00003516 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ -01f198ac 00003416 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ -01f198b0 00003216 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ -01f198b4 00003016 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ -01f198b8 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ -01f198bc 00002d16 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ -01f198c0 00002c16 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ -01f198c4 00002b16 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ -01f198c8 00002916 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ -01f198cc 00002816 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ -01f198d0 00001f16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ -01f198d4 00002116 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ -01f198d8 00002716 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ -01f198dc 00002616 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ -01f198e0 00002516 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ -01f198e4 00002416 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ -01f198e8 00002316 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ -01f198ec 00002216 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ -01f198f0 00002016 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ -01f198f4 00001e16 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ -01f198f8 00001d16 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ -01f198fc 00001c16 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ -01f19900 00001b16 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ -01f19904 00001a16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ -01f19908 00009216 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ -01f1990c 0000a516 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ -01f19910 00001716 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ -01f19914 00001616 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ -01f19918 00001816 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ -01f1991c 00010a16 R_ARM_JUMP_SLOT 0000b590 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ -01f19920 00001516 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ -01f19924 00001416 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ -01f19928 00001216 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ -01f1992c 00001016 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ -01f19930 00000e16 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ -01f19934 00000f16 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ -01f19938 00001116 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ -01f1993c 00000d16 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ -01f19940 00000c16 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ -01f19944 00000b16 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ -01f19948 00000a16 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ -01f1994c 00000916 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ -01f19950 00000816 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ -01f19954 00000716 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ -01f19958 00000616 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ -01f1995c 00000516 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ -01f19960 00000416 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ -01f19964 00000316 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ -01f19968 00000116 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ │ +01f19598 00000216 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ +01f1959c 00006016 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +01f195a0 00008316 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ +01f195a4 0000b016 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +01f195a8 0000af16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +01f195ac 0000b116 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +01f195b0 0000b216 R_ARM_JUMP_SLOT 00000000 regerror@GLIBC_2.4 │ │ │ │ +01f195b4 0000b316 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ +01f195b8 0000b416 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +01f195bc 0000b516 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ +01f195c0 0000b616 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ +01f195c4 00010b16 R_ARM_JUMP_SLOT 0000aba0 free@GLIBC_2.4 │ │ │ │ +01f195c8 0000aa16 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ +01f195cc 0000b916 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ +01f195d0 0000ba16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +01f195d4 0000bd16 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ +01f195d8 0000c116 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ +01f195dc 0000c216 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +01f195e0 00008416 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ +01f195e4 00009016 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ +01f195e8 0000a716 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ +01f195ec 00009b16 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ +01f195f0 0000a816 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ +01f195f4 0000a016 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ +01f195f8 00009616 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ +01f195fc 0000a216 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ +01f19600 0000ac16 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ +01f19604 00008b16 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ +01f19608 00009916 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ +01f1960c 00009316 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ +01f19610 0000ab16 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ +01f19614 0000a616 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ +01f19618 00009d16 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ +01f1961c 0000a916 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ +01f19620 0000c316 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ +01f19624 00008c16 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ +01f19628 00009716 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ +01f1962c 00009816 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ +01f19630 00009f16 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ +01f19634 00008a16 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ +01f19638 00009e16 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ +01f1963c 0000a416 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ +01f19640 00008816 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ +01f19644 0000ae16 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ +01f19648 0000a116 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ +01f1964c 00008916 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ +01f19650 00009516 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ +01f19654 00009416 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ +01f19658 0000ad16 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ +01f1965c 00008f16 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ +01f19660 00009a16 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ +01f19664 00009c16 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ +01f19668 0000a316 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ +01f1966c 00008d16 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ +01f19670 00009116 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ +01f19674 0000c516 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +01f19678 0000c416 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ +01f1967c 0000c616 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ +01f19680 0000cf16 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ +01f19684 0000ce16 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ +01f19688 0000cd16 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ +01f1968c 0000cc16 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ +01f19690 0000ca16 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ +01f19694 0000cb16 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ +01f19698 0000bc16 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ +01f1969c 0000bb16 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ +01f196a0 0000c816 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ +01f196a4 0000c916 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +01f196a8 0000c716 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +01f196ac 0000d416 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +01f196b0 0000e016 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ +01f196b4 0000e316 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ +01f196b8 0000be16 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +01f196bc 0000bf16 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +01f196c0 0000c016 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +01f196c4 0000dd16 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ +01f196c8 0000df16 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ +01f196cc 0000e216 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ +01f196d0 0000e116 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ +01f196d4 0000e416 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ +01f196d8 0000e516 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ +01f196dc 0000da16 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ +01f196e0 0000d816 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +01f196e4 0000d616 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +01f196e8 0000b816 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ +01f196ec 0000d116 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +01f196f0 0000b716 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ +01f196f4 0000e616 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ +01f196f8 0000e716 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ +01f196fc 0000e816 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ +01f19700 0000e916 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ +01f19704 0000ea16 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ +01f19708 0000eb16 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ +01f1970c 0000ec16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ +01f19710 0000ed16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ +01f19714 0000ee16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ +01f19718 00008e16 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ +01f1971c 0000ef16 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ +01f19720 00008516 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ +01f19724 0000f016 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ +01f19728 0000f116 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ +01f1972c 0000f216 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ +01f19730 0000f316 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ +01f19734 0000f416 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ +01f19738 0000f516 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ +01f1973c 0000f616 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ +01f19740 0000f716 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ +01f19744 0000f816 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ +01f19748 0000f916 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ +01f1974c 0000fa16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ +01f19750 0000fb16 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ +01f19754 0000fc16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ +01f19758 0000fd16 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ +01f1975c 0000fe16 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ +01f19760 0000ff16 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ +01f19764 00010016 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ +01f19768 00010116 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ +01f1976c 00010216 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ +01f19770 00010316 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ +01f19774 00010416 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ +01f19778 00010516 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ +01f1977c 00010616 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ +01f19780 00010716 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ +01f19784 00010816 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ +01f19788 00010916 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ +01f1978c 00008116 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ +01f19790 00007c16 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ +01f19794 00007816 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ +01f19798 00007516 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ +01f1979c 00007216 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ +01f197a0 00008016 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ +01f197a4 00007f16 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ +01f197a8 00007e16 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ +01f197ac 00007d16 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ +01f197b0 00007b16 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ +01f197b4 00007916 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ +01f197b8 00007716 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +01f197bc 00007616 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ +01f197c0 00007416 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +01f197c4 00007316 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ +01f197c8 00007116 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ +01f197cc 00007016 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ +01f197d0 00006f16 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ +01f197d4 00006e16 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ +01f197d8 00008216 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ +01f197dc 00006c16 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ +01f197e0 00006b16 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ +01f197e4 00006a16 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ +01f197e8 00006916 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ +01f197ec 00006816 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ +01f197f0 00006716 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ +01f197f4 00006616 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ +01f197f8 00006516 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ +01f197fc 00006416 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ +01f19800 00006316 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ +01f19804 00006216 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ +01f19808 00006116 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ +01f1980c 00005f16 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ +01f19810 00005e16 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ +01f19814 0000d716 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ +01f19818 00005d16 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ +01f1981c 00005c16 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ +01f19820 00005b16 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ +01f19824 00005a16 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ +01f19828 00005916 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ +01f1982c 00005816 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ +01f19830 00010c16 R_ARM_JUMP_SLOT 0000b2e4 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ +01f19834 00005716 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ +01f19838 00005616 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ +01f1983c 00004916 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ +01f19840 00004816 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ +01f19844 00004716 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ +01f19848 00004616 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ +01f1984c 00004516 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ +01f19850 00004416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ +01f19854 00004316 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ +01f19858 00004216 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ +01f1985c 00004116 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ +01f19860 00004016 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ +01f19864 00001916 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ +01f19868 00003f16 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ +01f1986c 00003e16 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ +01f19870 00003116 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ +01f19874 00003316 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ +01f19878 00002f16 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ +01f1987c 00003d16 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ +01f19880 00003c16 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ +01f19884 00003b16 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ +01f19888 00003a16 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ +01f1988c 00003916 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ +01f19890 00002a16 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ +01f19894 00003816 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ +01f19898 00003716 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ +01f1989c 00003616 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ +01f198a0 00003516 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ +01f198a4 00003416 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ +01f198a8 00003216 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ +01f198ac 00003016 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ +01f198b0 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ +01f198b4 00002d16 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ +01f198b8 00002c16 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ +01f198bc 00002b16 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ +01f198c0 00002916 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ +01f198c4 00002816 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ +01f198c8 00001f16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ +01f198cc 00002116 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ +01f198d0 00002716 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ +01f198d4 00002616 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ +01f198d8 00002516 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ +01f198dc 00002416 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ +01f198e0 00002316 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ +01f198e4 00002216 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ +01f198e8 00002016 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ +01f198ec 00001e16 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ +01f198f0 00001d16 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ +01f198f4 00001c16 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ +01f198f8 00001b16 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ +01f198fc 00001a16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ +01f19900 00009216 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ +01f19904 0000a516 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ +01f19908 00001716 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ +01f1990c 00001616 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ +01f19910 00001816 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ +01f19914 00010a16 R_ARM_JUMP_SLOT 0000b590 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ +01f19918 00001516 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ +01f1991c 00001416 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ +01f19920 00001216 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ +01f19924 00001016 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ +01f19928 00000e16 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ +01f1992c 00000f16 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ +01f19930 00001116 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ +01f19934 00000d16 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ +01f19938 00000c16 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ +01f1993c 00000b16 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ +01f19940 00000a16 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ +01f19944 00000916 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ +01f19948 00000816 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ +01f1994c 00000716 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ +01f19950 00000616 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ +01f19954 00000516 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ +01f19958 00000416 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ +01f1995c 00000316 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ +01f19960 00000116 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,11 +1,11 @@ │ │ │ │ │ │ │ │ Dynamic section at offset 0x1da0eec contains 28 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ - 0x00000003 (PLTGOT) 0x1f19594 │ │ │ │ + 0x00000003 (PLTGOT) 0x1f1958c │ │ │ │ 0x00000002 (PLTRELSZ) 1944 (bytes) │ │ │ │ 0x00000017 (JMPREL) 0xa364 │ │ │ │ 0x00000014 (PLTREL) REL │ │ │ │ 0x00000011 (REL) 0xa25c │ │ │ │ 0x00000012 (RELSZ) 264 (bytes) │ │ │ │ 0x00000013 (RELENT) 8 (bytes) │ │ │ │ 0x00000015 (DEBUG) 0x0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: b366008701576bca2ca9849540ae2d05aec8d227 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: e80036da087ba439a1bc0470546d1616929d8d9e │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -43,16 +43,16 @@ │ │ │ │ 09c: e (GLIBC_2.4) e (GLIBC_2.4) e (GLIBC_2.4) e (GLIBC_2.4) │ │ │ │ 0a0: e (GLIBC_2.4) 10 (GLIBC_2.27) f (GLIBC_2.29) e (GLIBC_2.4) │ │ │ │ 0a4: e (GLIBC_2.4) e (GLIBC_2.4) e (GLIBC_2.4) 10 (GLIBC_2.27) │ │ │ │ 0a8: e (GLIBC_2.4) e (GLIBC_2.4) f (GLIBC_2.29) e (GLIBC_2.4) │ │ │ │ 0ac: e (GLIBC_2.4) e (GLIBC_2.4) e (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0b0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0b4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 9 (GLIBC_2.7) │ │ │ │ - 0b8: 9 (GLIBC_2.7) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0bc: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 0b8: 9 (GLIBC_2.7) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 0bc: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ 0c0: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0c4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0c8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0cc: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0d0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0d4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0d8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -177,17 +177,17 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ -3333UUUU\ │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ +3333UUUUT │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -563,273 +563,63 @@ │ │ │ │ Language.Javascript.JMacro.Util │ │ │ │ jmacro-0.6.18-KdMuRW48s8PJdrbHtAtZJf-jmacro │ │ │ │ jmacro-0.6.18-KdMuRW48s8PJdrbHtAtZJf-jmacro │ │ │ │ Output file │ │ │ │ Input file │ │ │ │ Enforce block scoping through global variable renames. │ │ │ │ Transforms jmacro code into valid javascript. │ │ │ │ -round default defn: Bad value │ │ │ │ -src/Data/Scientific.hs:1041:16-74|d : ds' │ │ │ │ -src/Data/Scientific.hs:1057:11-64|d : ds' │ │ │ │ -undefined │ │ │ │ -toRationalRepetend: Negative repetend index! │ │ │ │ -toRationalRepetend: Repetend index >= than number of digits in the fractional part! │ │ │ │ -not enough bytes │ │ │ │ -formatScientific/doFmt/FFExponent: [] │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Scientific │ │ │ │ -Data.Scientific.Scientific │ │ │ │ -base10Exponent │ │ │ │ -coefficient │ │ │ │ -fromRational has been applied to a repeating decimal which can't be represented as a Scientific! It's better to avoid performing fractional operations on Scientifics and convert them to other fractional types like Double as early as possible. │ │ │ │ -src/Data/Scientific.hs │ │ │ │ -Scientific │ │ │ │ -Data.Scientific │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.SP │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.Scientific │ │ │ │ -roundTo: bad Value │ │ │ │ -Negative exponent │ │ │ │ -Data.Scientific: uninitialised element │ │ │ │ -src/Utils.hs │ │ │ │ -scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ -Text.Parsec.Combinator │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ - backtracked │ │ │ │ -end of input │ │ │ │ -'ParseError │ │ │ │ -'Message │ │ │ │ -'UnExpect │ │ │ │ -'SysUnExpect │ │ │ │ -toEnum is undefined for Message │ │ │ │ -end of input │ │ │ │ -unexpected │ │ │ │ -expecting │ │ │ │ -unknown parse error │ │ │ │ -libraries/parsec/src/Text/Parsec/Error.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -Text.Parsec.Error │ │ │ │ -ParseError │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.ParseError │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.SysUnExpect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.UnExpect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.Expect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.Message │ │ │ │ -'Postfix │ │ │ │ -Operator │ │ │ │ -'AssocRight │ │ │ │ -'AssocLeft │ │ │ │ -'AssocNone │ │ │ │ -Text.Parsec.Expr │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -Arg: $dStream │ │ │ │ -Type: Stream s m t │ │ │ │ -In module `Text.Parsec.Expr' │ │ │ │ -operator │ │ │ │ - associative operator │ │ │ │ -ambiguous use of a │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Expr.Infix │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Expr.Prefix │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Expr.Postfix │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Expr.AssocNone │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Expr.AssocLeft │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Expr.AssocRight │ │ │ │ -letter or digit │ │ │ │ -reserved operator │ │ │ │ -reserved word │ │ │ │ -literal string │ │ │ │ -end of string │ │ │ │ -string character │ │ │ │ -character │ │ │ │ -literal character │ │ │ │ -end of character │ │ │ │ -operator │ │ │ │ -identifier │ │ │ │ -end of string gap │ │ │ │ -escape code │ │ │ │ -abfnrtv\"' │ │ │ │ -invalid escape sequence │ │ │ │ -fraction │ │ │ │ -exponent │ │ │ │ -end of comment │ │ │ │ -uppercase letter │ │ │ │ -octal digit │ │ │ │ -hexadecimal digit │ │ │ │ -:!#$%&*+./<=>?@\^|-~ │ │ │ │ -primitive │ │ │ │ -instance │ │ │ │ -deriving │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -Text.Parsec.Language │ │ │ │ -, column │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'SourcePos │ │ │ │ -Text.Parsec.Pos.SourcePos │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -Text.Parsec.Pos │ │ │ │ -SourcePos │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Pos.SourcePos │ │ │ │ -'C:Stream │ │ │ │ -'Consumed │ │ │ │ -Consumed │ │ │ │ -Text.ParserCombinators.Parsec.Prim.many: combinator 'many' is applied to a parser that accepts an empty string. │ │ │ │ -libraries/parsec/src/Text/Parsec/Prim.hs │ │ │ │ -Text.Parsec.Prim │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -fromList │ │ │ │ -parse error at │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.C:Stream │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Ok │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Error │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.State │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Consumed │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Empty │ │ │ │ -GenTokenParser │ │ │ │ -'LanguageDef │ │ │ │ -GenLanguageDef │ │ │ │ -Text.Parsec.Token │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -reserved operator │ │ │ │ -reserved word │ │ │ │ -literal string │ │ │ │ -string character │ │ │ │ -end of string │ │ │ │ -character │ │ │ │ -literal character │ │ │ │ -end of character │ │ │ │ -operator │ │ │ │ -identifier │ │ │ │ -end of string gap │ │ │ │ -escape code │ │ │ │ -abfnrtv\"' │ │ │ │ -invalid escape sequence │ │ │ │ -fraction │ │ │ │ -exponent │ │ │ │ -end of comment │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Token.TokenParser │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Token.LanguageDef │ │ │ │ -'Postfix │ │ │ │ -Operator │ │ │ │ -Text.ParserCombinators.Parsec.Expr │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -parsec-3.1.18.0-inplace:Text.ParserCombinators.Parsec.Expr.Infix │ │ │ │ -parsec-3.1.18.0-inplace:Text.ParserCombinators.Parsec.Expr.Prefix │ │ │ │ -parsec-3.1.18.0-inplace:Text.ParserCombinators.Parsec.Expr.Postfix │ │ │ │ -Text.Parsec.Char │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -white space │ │ │ │ -uppercase letter │ │ │ │ -lowercase letter │ │ │ │ -letter or digit │ │ │ │ -hexadecimal digit │ │ │ │ -octal digit │ │ │ │ -new-line │ │ │ │ -lf new-line │ │ │ │ -crlf new-line │ │ │ │ -Math.NumberTheory.Logarithms.integerLogBase: argument must be positive. │ │ │ │ -Math.NumberTheory.Logarithms.integerLogBase: base must be greater than one. │ │ │ │ -Math.NumberTheory.Logarithms.naturalLogBase: argument must be positive. │ │ │ │ -Math.NumberTheory.Logarithms.naturalLogBase: base must be greater than one. │ │ │ │ -Math.NumberTheory.Logarithms.integerLog10: argument must be positive │ │ │ │ -Math.NumberTheory.Logarithms.naturalaLog10: argument must be non-zero │ │ │ │ -Math.NumberTheory.Logarithms.naturalLog2: argument must be non-zero │ │ │ │ -Math.NumberTheory.Logarithms.integerLog2: argument must be positive │ │ │ │ -Math.NumberTheory.Logarithms.wordLog2: argument must not be 0. │ │ │ │ -Math.NumberTheory.Logarithms.intLog2: argument must be positive │ │ │ │ -src/Math/NumberTheory/Logarithms.hs │ │ │ │ -Math.NumberTheory.Logarithms │ │ │ │ -integer-logarithms-1.0.4-EGUePRItLn25BOip7X1eqQ │ │ │ │ -Negative exponent │ │ │ │ -'PushArray │ │ │ │ -'EmptyStack │ │ │ │ -ArrayStack │ │ │ │ -'MutableArray │ │ │ │ -MutableArray │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -fromList │ │ │ │ -Data.Primitive.Array.Array │ │ │ │ -unsafeArrayFromListN' │ │ │ │ -GHC.Internal.Base │ │ │ │ +Language.Haskell.Meta.Parse │ │ │ │ +haskell-src-meta-0.8.15-COYeLoV3w7LP6bXhgK5zt │ │ │ │ +toFieldExp │ │ │ │ +ToDecs Exts.Binds │ │ │ │ +classDecl │ │ │ │ +fromGuardedB │ │ │ │ +newtype with wrong number of constructors │ │ │ │ +toDec: malformed TypeSig! │ │ │ │ ghc-internal │ │ │ │ +GHC.Internal.Num │ │ │ │ +toExp ListComp │ │ │ │ +hsStmtToGuard │ │ │ │ +negating wrong kind of literal │ │ │ │ +toFieldPat │ │ │ │ +conDeclToCon │ │ │ │ +GHC.Tuple │ │ │ │ +type cannot have strictness annotations in this context │ │ │ │ GHC.Types │ │ │ │ ghc-prim │ │ │ │ -emptyArray# │ │ │ │ -negative multiplier │ │ │ │ -mfix for Data.Primitive.Array applied to strict function. │ │ │ │ -mzipWith │ │ │ │ -mapArray' │ │ │ │ -bad indexing │ │ │ │ -traverse │ │ │ │ -toConstr │ │ │ │ -Data.Primitive.Array.MutableArray │ │ │ │ -infinite arrays are not well defined │ │ │ │ -uninitialized element │ │ │ │ -list length less than specified size │ │ │ │ -list length greater than specified size │ │ │ │ -fromListN │ │ │ │ -impossible │ │ │ │ -emptyArray │ │ │ │ -empty array │ │ │ │ -Data.Primitive.Array. │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -Data.Primitive.Array │ │ │ │ -./Data/Primitive/Array.hs │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ -fromList │ │ │ │ -'FromListNTag │ │ │ │ -'FromListTag │ │ │ │ -Data.Primitive.Internal.Read │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ -'C:MonadPrimBase │ │ │ │ -MonadPrimBase │ │ │ │ -'C:MonadPrim │ │ │ │ -MonadPrim │ │ │ │ -PrimBase │ │ │ │ -PrimMonad │ │ │ │ -Control.Monad.Primitive │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ -Hashable2 │ │ │ │ -Hashable1 │ │ │ │ -'C:Hashable │ │ │ │ -Hashable │ │ │ │ -GHashable │ │ │ │ -'HashArgs1 │ │ │ │ -'HashArgs0 │ │ │ │ -HashArgs │ │ │ │ -Data.Hashable.Class │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.Hashed │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ -K@~Data.Hashable.LowLevel │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ +toName not implemented │ │ │ │ +: nonsensical: │ │ │ │ +: not implemented: │ │ │ │ +) has no representation for: │ │ │ │ +: template-haskell-2.22.0.0 (< │ │ │ │ +Language.Haskell.Meta.Syntax.Translate. │ │ │ │ +: template-haskell has no representation for: │ │ │ │ +src/Language/Haskell/Meta/Syntax/Translate.hs │ │ │ │ +'C:ToDerivClauses │ │ │ │ +ToDerivClauses │ │ │ │ +'C:ToInjectivityAnn │ │ │ │ +ToInjectivityAnn │ │ │ │ +'C:ToMaybeKind │ │ │ │ +ToMaybeKind │ │ │ │ +'C:ToTyVars │ │ │ │ +ToTyVars │ │ │ │ +'C:ToPred │ │ │ │ +'C:ToCxt │ │ │ │ +'C:ToLoc │ │ │ │ +'C:ToStmt │ │ │ │ +'C:ToDec │ │ │ │ +'C:ToDecs │ │ │ │ +'C:ToExp │ │ │ │ +'C:ToPat │ │ │ │ +'C:ToType │ │ │ │ +'C:ToLit │ │ │ │ +'C:ToNames │ │ │ │ +'C:ToName │ │ │ │ +haskell-src-meta-0.8.15-COYeLoV3w7LP6bXhgK5zt │ │ │ │ +Language.Haskell.Meta.Syntax.Translate │ │ │ │ argument description mixes flags and positionals │ │ │ │ bogus 'nothing' argument │ │ │ │ missing required argument │ │ │ │ unexpected -- (extra arguments not allowed) │ │ │ │ unknown argument -- │ │ │ │ bad internal '-' in argument │ │ │ │ unknown argument - │ │ │ │ @@ -904,158 +694,14 @@ │ │ │ │ parseargs-0.2.0.9-KehnTfzbg5zLHnV935eCkn:System.Console.ParseArgs.Arg │ │ │ │ parseargs-0.2.0.9-KehnTfzbg5zLHnV935eCkn:System.Console.ParseArgs.DataArg │ │ │ │ parseargs-0.2.0.9-KehnTfzbg5zLHnV935eCkn:System.Console.ParseArgs.ArgtypeString │ │ │ │ parseargs-0.2.0.9-KehnTfzbg5zLHnV935eCkn:System.Console.ParseArgs.ArgtypeInteger │ │ │ │ parseargs-0.2.0.9-KehnTfzbg5zLHnV935eCkn:System.Console.ParseArgs.ArgtypeInt │ │ │ │ parseargs-0.2.0.9-KehnTfzbg5zLHnV935eCkn:System.Console.ParseArgs.ArgtypeDouble │ │ │ │ parseargs-0.2.0.9-KehnTfzbg5zLHnV935eCkn:System.Console.ParseArgs.ArgtypeFloat │ │ │ │ -Text.Regex.Posix.Wrap.wrapCompile: IOError from mallocBytes(regex_t) : │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCompile pattern │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCount cstr │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCount p_match │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatchAll cstr │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatchAll p_match │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatch cstr │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatch allocaBytes │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapTest │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapError errBuf │ │ │ │ -'ReturnCode │ │ │ │ -ReturnCode │ │ │ │ -'ExecOption │ │ │ │ -ExecOption │ │ │ │ -'CompOption │ │ │ │ -CompOption │ │ │ │ -Text.Regex.Posix.Wrap │ │ │ │ -regex-posix-0.96.0.2-CChj6ESadddEQd656uqrvZ │ │ │ │ -ReturnCode │ │ │ │ -ExecOption │ │ │ │ -CompOption │ │ │ │ -regex-posix-0.96.0.2-CChj6ESadddEQd656uqrvZ:Text.Regex.Posix.Wrap.Regex │ │ │ │ -'AllTextMatches │ │ │ │ -AllTextMatches │ │ │ │ -'AllMatches │ │ │ │ -AllMatches │ │ │ │ -'AllTextSubmatches │ │ │ │ -AllTextSubmatches │ │ │ │ -'AllSubmatches │ │ │ │ -AllSubmatches │ │ │ │ -RegexContext │ │ │ │ -'C:RegexLike │ │ │ │ -RegexLike │ │ │ │ -'C:Extract │ │ │ │ -RegexMaker │ │ │ │ -'C:RegexOptions │ │ │ │ -RegexOptions │ │ │ │ -MatchResult │ │ │ │ -makeRegexOpts failed │ │ │ │ -src/Text/Regex/Base/RegexLike.hs │ │ │ │ -Text.Regex.Base.RegexLike │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexContext │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexLike │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:Extract │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexMaker │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexOptions │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.MR │ │ │ │ -Language.Haskell.Meta.Parse │ │ │ │ -haskell-src-meta-0.8.15-COYeLoV3w7LP6bXhgK5zt │ │ │ │ -toFieldExp │ │ │ │ -ToDecs Exts.Binds │ │ │ │ -classDecl │ │ │ │ -fromGuardedB │ │ │ │ -newtype with wrong number of constructors │ │ │ │ -toDec: malformed TypeSig! │ │ │ │ -ghc-internal │ │ │ │ -GHC.Internal.Num │ │ │ │ -toExp ListComp │ │ │ │ -hsStmtToGuard │ │ │ │ -negating wrong kind of literal │ │ │ │ -toFieldPat │ │ │ │ -conDeclToCon │ │ │ │ -GHC.Tuple │ │ │ │ -type cannot have strictness annotations in this context │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -toName not implemented │ │ │ │ -: nonsensical: │ │ │ │ -: not implemented: │ │ │ │ -) has no representation for: │ │ │ │ -: template-haskell-2.22.0.0 (< │ │ │ │ -Language.Haskell.Meta.Syntax.Translate. │ │ │ │ -: template-haskell has no representation for: │ │ │ │ -src/Language/Haskell/Meta/Syntax/Translate.hs │ │ │ │ -'C:ToDerivClauses │ │ │ │ -ToDerivClauses │ │ │ │ -'C:ToInjectivityAnn │ │ │ │ -ToInjectivityAnn │ │ │ │ -'C:ToMaybeKind │ │ │ │ -ToMaybeKind │ │ │ │ -'C:ToTyVars │ │ │ │ -ToTyVars │ │ │ │ -'C:ToPred │ │ │ │ -'C:ToCxt │ │ │ │ -'C:ToLoc │ │ │ │ -'C:ToStmt │ │ │ │ -'C:ToDec │ │ │ │ -'C:ToDecs │ │ │ │ -'C:ToExp │ │ │ │ -'C:ToPat │ │ │ │ -'C:ToType │ │ │ │ -'C:ToLit │ │ │ │ -'C:ToNames │ │ │ │ -'C:ToName │ │ │ │ -haskell-src-meta-0.8.15-COYeLoV3w7LP6bXhgK5zt │ │ │ │ -Language.Haskell.Meta.Syntax.Translate │ │ │ │ -indexNote, out of range │ │ │ │ -predNote, out of range │ │ │ │ -succNote, out of range │ │ │ │ -toEnumNote, out of range │ │ │ │ -readNote │ │ │ │ -ambiguous parse on │ │ │ │ -no parse on │ │ │ │ -cycleNote [] │ │ │ │ -scanl1Note [] │ │ │ │ -scanr1Note [] │ │ │ │ -foldl1Note [] │ │ │ │ -foldr1Note [] │ │ │ │ -maximumByNote [] │ │ │ │ -minumumByNote [] │ │ │ │ -maximumNote [] │ │ │ │ -minumumNote [] │ │ │ │ -lastNote [] │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -headNote [] │ │ │ │ -initNote [] │ │ │ │ -tailNote [] │ │ │ │ -fromNoteEither │ │ │ │ -index must not be negative, index= │ │ │ │ -, length= │ │ │ │ -index too large, index= │ │ │ │ -fromNoteEitherModule │ │ │ │ -findIndexJustNote, no matching value │ │ │ │ -findIndexJust, no matching value │ │ │ │ -elemIndexJustNote, no matching value │ │ │ │ -elemIndexJust, no matching value │ │ │ │ -findJustNote, no matching value │ │ │ │ -findJust, no matching value │ │ │ │ -fromNote │ │ │ │ -lookupJustNote, no matching value │ │ │ │ -lookupJust, no matching value │ │ │ │ -assertNote False │ │ │ │ -fromJustNote Nothing │ │ │ │ -safe-0.3.21-7nQlLgj4WAFA1yh7GNSY9e │ │ │ │ -fromNoteModule │ │ │ │ -maximumBy: empty structure │ │ │ │ -minimumBy: empty structure │ │ │ │ -./Safe/Util.hs │ │ │ │ -Safe.Util │ │ │ │ -safe-0.3.21-7nQlLgj4WAFA1yh7GNSY9e │ │ │ │ 'GuardedAlt │ │ │ │ GuardedAlt │ │ │ │ 'GuardedAlts │ │ │ │ GuardedAlts │ │ │ │ 'C:PrettyDeclLike │ │ │ │ PrettyDeclLike │ │ │ │ 'C:Pretty │ │ │ │ @@ -6652,14 +6298,487 @@ │ │ │ │ wl-pprint-text-1.2.0.2-JlPGHui2RrJHOvLlpQ0XAG:Text.PrettyPrint.Leijen.Text.Line │ │ │ │ wl-pprint-text-1.2.0.2-JlPGHui2RrJHOvLlpQ0XAG:Text.PrettyPrint.Leijen.Text.Cat │ │ │ │ wl-pprint-text-1.2.0.2-JlPGHui2RrJHOvLlpQ0XAG:Text.PrettyPrint.Leijen.Text.Nest │ │ │ │ wl-pprint-text-1.2.0.2-JlPGHui2RrJHOvLlpQ0XAG:Text.PrettyPrint.Leijen.Text.Union │ │ │ │ wl-pprint-text-1.2.0.2-JlPGHui2RrJHOvLlpQ0XAG:Text.PrettyPrint.Leijen.Text.Column │ │ │ │ wl-pprint-text-1.2.0.2-JlPGHui2RrJHOvLlpQ0XAG:Text.PrettyPrint.Leijen.Text.Nesting │ │ │ │ wl-pprint-text-1.2.0.2-JlPGHui2RrJHOvLlpQ0XAG:Text.PrettyPrint.Leijen.Text.Spaces │ │ │ │ +indexNote, out of range │ │ │ │ +predNote, out of range │ │ │ │ +succNote, out of range │ │ │ │ +toEnumNote, out of range │ │ │ │ +readNote │ │ │ │ +ambiguous parse on │ │ │ │ +no parse on │ │ │ │ +cycleNote [] │ │ │ │ +scanl1Note [] │ │ │ │ +scanr1Note [] │ │ │ │ +foldl1Note [] │ │ │ │ +foldr1Note [] │ │ │ │ +maximumByNote [] │ │ │ │ +minumumByNote [] │ │ │ │ +maximumNote [] │ │ │ │ +minumumNote [] │ │ │ │ +lastNote [] │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +headNote [] │ │ │ │ +initNote [] │ │ │ │ +tailNote [] │ │ │ │ +fromNoteEither │ │ │ │ +index must not be negative, index= │ │ │ │ +, length= │ │ │ │ +index too large, index= │ │ │ │ +fromNoteEitherModule │ │ │ │ +findIndexJustNote, no matching value │ │ │ │ +findIndexJust, no matching value │ │ │ │ +elemIndexJustNote, no matching value │ │ │ │ +elemIndexJust, no matching value │ │ │ │ +findJustNote, no matching value │ │ │ │ +findJust, no matching value │ │ │ │ +fromNote │ │ │ │ +lookupJustNote, no matching value │ │ │ │ +lookupJust, no matching value │ │ │ │ +assertNote False │ │ │ │ +fromJustNote Nothing │ │ │ │ +safe-0.3.21-7nQlLgj4WAFA1yh7GNSY9e │ │ │ │ +fromNoteModule │ │ │ │ +maximumBy: empty structure │ │ │ │ +minimumBy: empty structure │ │ │ │ +./Safe/Util.hs │ │ │ │ +Safe.Util │ │ │ │ +safe-0.3.21-7nQlLgj4WAFA1yh7GNSY9e │ │ │ │ +Text.Regex.Posix.Wrap.wrapCompile: IOError from mallocBytes(regex_t) : │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCompile pattern │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCount cstr │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCount p_match │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatchAll cstr │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatchAll p_match │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatch cstr │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatch allocaBytes │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapTest │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapError errBuf │ │ │ │ +'ReturnCode │ │ │ │ +ReturnCode │ │ │ │ +'ExecOption │ │ │ │ +ExecOption │ │ │ │ +'CompOption │ │ │ │ +CompOption │ │ │ │ +Text.Regex.Posix.Wrap │ │ │ │ +regex-posix-0.96.0.2-CChj6ESadddEQd656uqrvZ │ │ │ │ +ReturnCode │ │ │ │ +ExecOption │ │ │ │ +CompOption │ │ │ │ +regex-posix-0.96.0.2-CChj6ESadddEQd656uqrvZ:Text.Regex.Posix.Wrap.Regex │ │ │ │ +'AllTextMatches │ │ │ │ +AllTextMatches │ │ │ │ +'AllMatches │ │ │ │ +AllMatches │ │ │ │ +'AllTextSubmatches │ │ │ │ +AllTextSubmatches │ │ │ │ +'AllSubmatches │ │ │ │ +AllSubmatches │ │ │ │ +RegexContext │ │ │ │ +'C:RegexLike │ │ │ │ +RegexLike │ │ │ │ +'C:Extract │ │ │ │ +RegexMaker │ │ │ │ +'C:RegexOptions │ │ │ │ +RegexOptions │ │ │ │ +MatchResult │ │ │ │ +makeRegexOpts failed │ │ │ │ +src/Text/Regex/Base/RegexLike.hs │ │ │ │ +Text.Regex.Base.RegexLike │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexContext │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexLike │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:Extract │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexMaker │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexOptions │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.MR │ │ │ │ +round default defn: Bad value │ │ │ │ +src/Data/Scientific.hs:1041:16-74|d : ds' │ │ │ │ +src/Data/Scientific.hs:1057:11-64|d : ds' │ │ │ │ +undefined │ │ │ │ +toRationalRepetend: Negative repetend index! │ │ │ │ +toRationalRepetend: Repetend index >= than number of digits in the fractional part! │ │ │ │ +not enough bytes │ │ │ │ +formatScientific/doFmt/FFExponent: [] │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Scientific │ │ │ │ +Data.Scientific.Scientific │ │ │ │ +base10Exponent │ │ │ │ +coefficient │ │ │ │ +fromRational has been applied to a repeating decimal which can't be represented as a Scientific! It's better to avoid performing fractional operations on Scientifics and convert them to other fractional types like Double as early as possible. │ │ │ │ +src/Data/Scientific.hs │ │ │ │ +Scientific │ │ │ │ +Data.Scientific │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.SP │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV:Data.Scientific.Scientific │ │ │ │ +roundTo: bad Value │ │ │ │ +Negative exponent │ │ │ │ +Data.Scientific: uninitialised element │ │ │ │ +src/Utils.hs │ │ │ │ +scientific-0.3.8.0-JR5j7T8j7ZxEw542UowJsV │ │ │ │ +Text.Parsec.Combinator │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ + backtracked │ │ │ │ +end of input │ │ │ │ +'ParseError │ │ │ │ +'Message │ │ │ │ +'UnExpect │ │ │ │ +'SysUnExpect │ │ │ │ +toEnum is undefined for Message │ │ │ │ +end of input │ │ │ │ +unexpected │ │ │ │ +expecting │ │ │ │ +unknown parse error │ │ │ │ +libraries/parsec/src/Text/Parsec/Error.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +Text.Parsec.Error │ │ │ │ +ParseError │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.ParseError │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.SysUnExpect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.UnExpect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.Expect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.Message │ │ │ │ +'Postfix │ │ │ │ +Operator │ │ │ │ +'AssocRight │ │ │ │ +'AssocLeft │ │ │ │ +'AssocNone │ │ │ │ +Text.Parsec.Expr │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +Arg: $dStream │ │ │ │ +Type: Stream s m t │ │ │ │ +In module `Text.Parsec.Expr' │ │ │ │ +operator │ │ │ │ + associative operator │ │ │ │ +ambiguous use of a │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Expr.Infix │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Expr.Prefix │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Expr.Postfix │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Expr.AssocNone │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Expr.AssocLeft │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Expr.AssocRight │ │ │ │ +letter or digit │ │ │ │ +reserved operator │ │ │ │ +reserved word │ │ │ │ +literal string │ │ │ │ +end of string │ │ │ │ +string character │ │ │ │ +character │ │ │ │ +literal character │ │ │ │ +end of character │ │ │ │ +operator │ │ │ │ +identifier │ │ │ │ +end of string gap │ │ │ │ +escape code │ │ │ │ +abfnrtv\"' │ │ │ │ +invalid escape sequence │ │ │ │ +fraction │ │ │ │ +exponent │ │ │ │ +end of comment │ │ │ │ +uppercase letter │ │ │ │ +octal digit │ │ │ │ +hexadecimal digit │ │ │ │ +:!#$%&*+./<=>?@\^|-~ │ │ │ │ +primitive │ │ │ │ +instance │ │ │ │ +deriving │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +Text.Parsec.Language │ │ │ │ +, column │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'SourcePos │ │ │ │ +Text.Parsec.Pos.SourcePos │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +Text.Parsec.Pos │ │ │ │ +SourcePos │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Pos.SourcePos │ │ │ │ +'C:Stream │ │ │ │ +'Consumed │ │ │ │ +Consumed │ │ │ │ +Text.ParserCombinators.Parsec.Prim.many: combinator 'many' is applied to a parser that accepts an empty string. │ │ │ │ +libraries/parsec/src/Text/Parsec/Prim.hs │ │ │ │ +Text.Parsec.Prim │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +fromList │ │ │ │ +parse error at │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.C:Stream │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Ok │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Error │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.State │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Consumed │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Empty │ │ │ │ +GenTokenParser │ │ │ │ +'LanguageDef │ │ │ │ +GenLanguageDef │ │ │ │ +Text.Parsec.Token │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +reserved operator │ │ │ │ +reserved word │ │ │ │ +literal string │ │ │ │ +string character │ │ │ │ +end of string │ │ │ │ +character │ │ │ │ +literal character │ │ │ │ +end of character │ │ │ │ +operator │ │ │ │ +identifier │ │ │ │ +end of string gap │ │ │ │ +escape code │ │ │ │ +abfnrtv\"' │ │ │ │ +invalid escape sequence │ │ │ │ +fraction │ │ │ │ +exponent │ │ │ │ +end of comment │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Token.TokenParser │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Token.LanguageDef │ │ │ │ +'Postfix │ │ │ │ +Operator │ │ │ │ +Text.ParserCombinators.Parsec.Expr │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +parsec-3.1.18.0-inplace:Text.ParserCombinators.Parsec.Expr.Infix │ │ │ │ +parsec-3.1.18.0-inplace:Text.ParserCombinators.Parsec.Expr.Prefix │ │ │ │ +parsec-3.1.18.0-inplace:Text.ParserCombinators.Parsec.Expr.Postfix │ │ │ │ +Text.Parsec.Char │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +white space │ │ │ │ +uppercase letter │ │ │ │ +lowercase letter │ │ │ │ +letter or digit │ │ │ │ +hexadecimal digit │ │ │ │ +octal digit │ │ │ │ +new-line │ │ │ │ +lf new-line │ │ │ │ +crlf new-line │ │ │ │ +Math.NumberTheory.Logarithms.integerLogBase: argument must be positive. │ │ │ │ +Math.NumberTheory.Logarithms.integerLogBase: base must be greater than one. │ │ │ │ +Math.NumberTheory.Logarithms.naturalLogBase: argument must be positive. │ │ │ │ +Math.NumberTheory.Logarithms.naturalLogBase: base must be greater than one. │ │ │ │ +Math.NumberTheory.Logarithms.integerLog10: argument must be positive │ │ │ │ +Math.NumberTheory.Logarithms.naturalaLog10: argument must be non-zero │ │ │ │ +Math.NumberTheory.Logarithms.naturalLog2: argument must be non-zero │ │ │ │ +Math.NumberTheory.Logarithms.integerLog2: argument must be positive │ │ │ │ +Math.NumberTheory.Logarithms.wordLog2: argument must not be 0. │ │ │ │ +Math.NumberTheory.Logarithms.intLog2: argument must be positive │ │ │ │ +src/Math/NumberTheory/Logarithms.hs │ │ │ │ +Math.NumberTheory.Logarithms │ │ │ │ +integer-logarithms-1.0.4-EGUePRItLn25BOip7X1eqQ │ │ │ │ +Negative exponent │ │ │ │ +'PushArray │ │ │ │ +'EmptyStack │ │ │ │ +ArrayStack │ │ │ │ +'MutableArray │ │ │ │ +MutableArray │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +fromList │ │ │ │ +Data.Primitive.Array.Array │ │ │ │ +unsafeArrayFromListN' │ │ │ │ +GHC.Internal.Base │ │ │ │ +ghc-internal │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +emptyArray# │ │ │ │ +negative multiplier │ │ │ │ +mfix for Data.Primitive.Array applied to strict function. │ │ │ │ +mzipWith │ │ │ │ +mapArray' │ │ │ │ +bad indexing │ │ │ │ +traverse │ │ │ │ +toConstr │ │ │ │ +Data.Primitive.Array.MutableArray │ │ │ │ +infinite arrays are not well defined │ │ │ │ +uninitialized element │ │ │ │ +list length less than specified size │ │ │ │ +list length greater than specified size │ │ │ │ +fromListN │ │ │ │ +impossible │ │ │ │ +emptyArray │ │ │ │ +empty array │ │ │ │ +Data.Primitive.Array. │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +Data.Primitive.Array │ │ │ │ +./Data/Primitive/Array.hs │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ +fromList │ │ │ │ +'FromListNTag │ │ │ │ +'FromListTag │ │ │ │ +Data.Primitive.Internal.Read │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ +'C:MonadPrimBase │ │ │ │ +MonadPrimBase │ │ │ │ +'C:MonadPrim │ │ │ │ +MonadPrim │ │ │ │ +PrimBase │ │ │ │ +PrimMonad │ │ │ │ +Control.Monad.Primitive │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ +Hashable2 │ │ │ │ +Hashable1 │ │ │ │ +'C:Hashable │ │ │ │ +Hashable │ │ │ │ +GHashable │ │ │ │ +'HashArgs1 │ │ │ │ +'HashArgs0 │ │ │ │ +HashArgs │ │ │ │ +Data.Hashable.Class │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.Hashed │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ +K@~Data.Hashable.LowLevel │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ +'OsString │ │ │ │ +OsString │ │ │ │ +'PosixChar │ │ │ │ +PosixChar │ │ │ │ +'WindowsChar │ │ │ │ +WindowsChar │ │ │ │ +'PosixString │ │ │ │ +'WindowsString │ │ │ │ +PosixString │ │ │ │ +System.OsString.Internal.Types │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +WindowsString │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +System.OsPath.Data.ByteString.Short. │ │ │ │ +moduleError │ │ │ │ +empty ShortByteString │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Data.ByteString.Short.Internal │ │ │ │ +libraries/os-string/System/OsString/Data/ByteString/Short/Internal.hs │ │ │ │ +Uneven number of bytes: │ │ │ │ +. This is not a Word16 bytestream. │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.MBA# │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.BA# │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Encoding.Internal │ │ │ │ +EncodingException │ │ │ │ +Cannot decode byte '\x │ │ │ │ +Cannot decode input: │ │ │ │ +'EncodingError │ │ │ │ +UTF-16LE_b │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ +libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ +System.OsString.Internal.Exception │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +MonadCont │ │ │ │ +Control.Monad.Cont.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Cont.Class.C:MonadCont │ │ │ │ +MonadError │ │ │ │ +Control.Monad.Error.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Error.Class.C:MonadError │ │ │ │ +MonadReader │ │ │ │ +Control.Monad.Reader.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ +MonadState │ │ │ │ +Control.Monad.State.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ +Control.Monad.Trans.Accum │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +MonadTrans │ │ │ │ +Control.Monad.Trans.Class │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ +Control.Monad.Trans.Cont │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'ExceptT │ │ │ │ +mfix (ExceptT): inner computation returned Left value │ │ │ │ +libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ +Control.Monad.Trans.Except │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +'IdentityT │ │ │ │ +Control.Monad.Trans.Identity │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +IdentityT │ │ │ │ +mfix (MaybeT): inner computation returned Nothing │ │ │ │ +libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ +Control.Monad.Trans.Maybe │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Arg: lvl │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +'ReaderT │ │ │ │ +Control.Monad.Trans.Reader │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'SelectT │ │ │ │ +Control.Monad.Trans.Select │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ breakOnAll │ │ │ │ : empty input │ │ │ │ Negative index │ │ │ │ Index too large │ │ │ │ streamError │ │ │ │ libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ Data.Text.Internal.Fusion │ │ │ │ @@ -6986,455 +7105,14 @@ │ │ │ │ 'Partial │ │ │ │ Data.Binary.Get │ │ │ │ binary-0.8.9.3-inplace │ │ │ │ not enough bytes │ │ │ │ binary-0.8.9.3-inplace:Data.Binary.Get.Fail │ │ │ │ binary-0.8.9.3-inplace:Data.Binary.Get.Partial │ │ │ │ binary-0.8.9.3-inplace:Data.Binary.Get.Done │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.IntSet.keysSet: Nil │ │ │ │ -libraries/containers/containers/src/Data/IntMap/Internal.hs:(1353,19)-(1356,30)|lambda │ │ │ │ -libraries/containers/containers/src/Data/IntMap/Internal.hs:1307:24-71|lambda │ │ │ │ - is not an element of the map │ │ │ │ -IntMap.!: key │ │ │ │ -'Nondistinct │ │ │ │ -'Distinct │ │ │ │ -Distinct │ │ │ │ -'Inserted │ │ │ │ -Inserted │ │ │ │ -'SplitLookup │ │ │ │ -SplitLookup │ │ │ │ -'WhenMatched │ │ │ │ -WhenMatched │ │ │ │ -'WhenMissing │ │ │ │ -WhenMissing │ │ │ │ -updateMinWithKey Nil │ │ │ │ -updateMaxWithKey Nil │ │ │ │ -deleteFindMax: empty map has no maximal element │ │ │ │ -maxViewWithKeySure Nil │ │ │ │ -maxViewWithKey_go Nil │ │ │ │ -deleteFindMin: empty map has no minimal element │ │ │ │ -minViewWithKeySure Nil │ │ │ │ -minViewWithKey_go Nil │ │ │ │ -findMax: empty map has no maximal element │ │ │ │ -findMin: empty map has no minimal element │ │ │ │ -Data.IntMap.Internal.IntMap │ │ │ │ -fromList │ │ │ │ -Data.Foldable.minimum (for Data.IntMap): empty map │ │ │ │ -Data.Foldable.maximum (for Data.IntMap): empty map │ │ │ │ -libraries/containers/containers/src/Data/IntMap/Internal.hs │ │ │ │ -Data.IntMap.Internal │ │ │ │ -containers-0.7-inplace │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -fromList │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.Distinct │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.Nondistinct │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.Inserted │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.SplitLookup │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.View │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.WhenMissing │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.Bin │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.Tip │ │ │ │ -containers-0.7-inplace:Data.IntMap.Internal.Nil │ │ │ │ -findMax: empty set has no maximal element │ │ │ │ -findMax Nil │ │ │ │ -deleteFindMax: empty set has no maximal element │ │ │ │ -maxView Nil │ │ │ │ -findMin: empty set has no minimal element │ │ │ │ -findMin Nil │ │ │ │ -deleteFindMin: empty set has no minimal element │ │ │ │ -minView Nil │ │ │ │ -fromList │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -libraries/containers/containers/src/Data/IntSet/Internal.hs │ │ │ │ -'Inserted │ │ │ │ -Inserted │ │ │ │ -fromList │ │ │ │ -Data.IntSet.Internal.IntSet │ │ │ │ -containers-0.7-inplace │ │ │ │ -Data.IntSet.Internal │ │ │ │ -containers-0.7-inplace:Data.IntSet.Internal.Inserted │ │ │ │ -containers-0.7-inplace:Data.IntSet.Internal.Bin │ │ │ │ -containers-0.7-inplace:Data.IntSet.Internal.Tip │ │ │ │ -containers-0.7-inplace:Data.IntSet.Internal.Nil │ │ │ │ -'MaxView │ │ │ │ -'MinView │ │ │ │ -'StrictTriple │ │ │ │ -StrictTriple │ │ │ │ -FromDistinctMonoState │ │ │ │ -'WhenMatched │ │ │ │ -WhenMatched │ │ │ │ -'WhenMissing │ │ │ │ -WhenMissing │ │ │ │ -'AltBigger │ │ │ │ -'AltSmaller │ │ │ │ -'AltSame │ │ │ │ -'TraceResult │ │ │ │ -TraceResult │ │ │ │ -AreWeStrict │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -mergeWithKey: Given function only1 does not fulfill required conditions (see documentation) │ │ │ │ -Map.deleteAt: index out of range │ │ │ │ -Map.updateAt: index out of range │ │ │ │ -Map.deleteFindMin: can not return the minimal element of an empty map │ │ │ │ -Failure in Data.Map.balanceR │ │ │ │ -Map.deleteFindMax: can not return the maximal element of an empty map │ │ │ │ -Failure in Data.Map.balanceL │ │ │ │ -Failure in Data.Map.balance │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Map.findMax: empty map has no maximal element │ │ │ │ -Map.findMin: empty map has no minimal element │ │ │ │ -Map.!: given key is not an element in the map │ │ │ │ -Map.elemAt: index out of range │ │ │ │ -Map.findIndex: element is not in the map │ │ │ │ -Data.Map.Internal.Map │ │ │ │ -Data.Foldable.maximum (for Data.Map): empty map │ │ │ │ -Data.Foldable.minimum (for Data.Map): empty map │ │ │ │ -libraries/containers/containers/src/Data/Map/Internal.hs │ │ │ │ -Data.Map.Internal │ │ │ │ -containers-0.7-inplace │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.MaxView │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.MinView │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.StrictTriple │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.State0 │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.State1 │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.Push │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.Nada │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.WhenMissing │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.AltSmaller │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.AltBigger │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.AltAdj │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.AltSame │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.TraceResult │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.Strict │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.Lazy │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.Bin │ │ │ │ -containers-0.7-inplace:Data.Map.Internal.Tip │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'MergeSet │ │ │ │ -MergeSet │ │ │ │ -FromDistinctMonoState │ │ │ │ -'Intersection │ │ │ │ -Intersection │ │ │ │ -'Inserted │ │ │ │ -'Deleted │ │ │ │ -AlteredSet │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Set.deleteAt: index out of range │ │ │ │ -Set.deleteFindMin: can not return the minimal element of an empty set │ │ │ │ -Failure in Data.Set.balanceR │ │ │ │ -Set.deleteFindMax: can not return the maximal element of an empty set │ │ │ │ -Failure in Data.Set.balanceL │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Intersection {getIntersection = fromList │ │ │ │ -Intersection {getIntersection = │ │ │ │ -Set.findMax: empty set has no maximal element │ │ │ │ -Set.findMin: empty set has no minimal element │ │ │ │ -Set.elemAt: index out of range │ │ │ │ -Set.findIndex: element is not in the set │ │ │ │ -libraries/containers/containers/src/Data/Set/Internal.hs │ │ │ │ -fromList │ │ │ │ -Data.Set.Internal.Set │ │ │ │ -containers-0.7-inplace │ │ │ │ -Data.Set.Internal │ │ │ │ -fromList │ │ │ │ -containers-0.7-inplace:Data.Set.Internal.State0 │ │ │ │ -containers-0.7-inplace:Data.Set.Internal.State1 │ │ │ │ -containers-0.7-inplace:Data.Set.Internal.Push │ │ │ │ -containers-0.7-inplace:Data.Set.Internal.Nada │ │ │ │ -containers-0.7-inplace:Data.Set.Internal.Deleted │ │ │ │ -containers-0.7-inplace:Data.Set.Internal.Inserted │ │ │ │ -containers-0.7-inplace:Data.Set.Internal.Bin │ │ │ │ -containers-0.7-inplace:Data.Set.Internal.Tip │ │ │ │ -UnzipWith │ │ │ │ -ListFinal │ │ │ │ -'FullDig │ │ │ │ -'DefectDig │ │ │ │ -'FullTree │ │ │ │ -'DefectTree │ │ │ │ -'InsNodeDig │ │ │ │ -'InsRightDig │ │ │ │ -InsNodeDig │ │ │ │ -'InsLeftDig │ │ │ │ -'InsDigNode │ │ │ │ -InsDigNode │ │ │ │ -'SnocRTree │ │ │ │ -'EmptyRTree │ │ │ │ -ViewRTree │ │ │ │ -'ConsLTree │ │ │ │ -'EmptyLTree │ │ │ │ -ViewLTree │ │ │ │ -TwoOrThree │ │ │ │ -'RCountMid │ │ │ │ -RCountMid │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'RigidFull │ │ │ │ -'RigidThree │ │ │ │ -'RigidTwo │ │ │ │ -'RigidOne │ │ │ │ -'RigidEmpty │ │ │ │ -Rigidified │ │ │ │ -'SingleTh │ │ │ │ -'EmptyTh │ │ │ │ -FingerTree │ │ │ │ -'ForceBox │ │ │ │ -ForceBox │ │ │ │ -'C:MaybeForce │ │ │ │ -MaybeForce │ │ │ │ -'C:Sized │ │ │ │ -Data.Sequence.Internal.ViewL │ │ │ │ -Data.Sequence.Internal.ViewR │ │ │ │ -coerceFT │ │ │ │ -Data.Sequence.zipWith'.goLeaf internal error: not a singleton │ │ │ │ -chunksOf: A non-empty sequence can only be broken up into positively-sized chunks. │ │ │ │ -scanr1 takes a nonempty sequence as an argument │ │ │ │ -scanl1 takes a nonempty sequence as an argument │ │ │ │ -libraries/containers/containers/src/Data/Sequence/Internal.hs:4013:18-49|SnocRTree m' │ │ │ │ - node │ │ │ │ -libraries/containers/containers/src/Data/Sequence/Internal.hs:3998:17-48|ConsLTree node │ │ │ │ - m' │ │ │ │ -takeTreeNR of empty tree │ │ │ │ -cycleTaking cannot take a positive number of elements from an empty cycle. │ │ │ │ -takeTreeN of empty tree │ │ │ │ -mfix for Data.Sequence.Seq applied to strict function │ │ │ │ -index out of bounds in call to: Data.Sequence.index │ │ │ │ -lookupTree of empty tree │ │ │ │ -libraries/containers/containers/src/Data/Sequence/Internal.hs:2170:15-16|case │ │ │ │ -libraries/containers/containers/src/Data/Sequence/Internal.hs:2237:15-16|case │ │ │ │ - :< fromList │ │ │ │ -Data.Sequence.fromFunction called with negative len │ │ │ │ -fromList2: short list │ │ │ │ -iterateN takes a nonnegative integer argument │ │ │ │ -splitTreeN of empty tree │ │ │ │ -Data.Sequence.Seq │ │ │ │ -replicate takes a nonnegative integer argument │ │ │ │ -replicateA takes a nonnegative integer argument │ │ │ │ -fromList │ │ │ │ -foldl1: empty view │ │ │ │ -foldl1: empty sequence │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty view │ │ │ │ -fromList │ │ │ │ -foldr1: empty sequence │ │ │ │ -libraries/containers/containers/src/Data/Sequence/Internal.hs │ │ │ │ -Data.Sequence.Internal │ │ │ │ -containers-0.7-inplace │ │ │ │ -foldr1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.LFinal │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.LCons │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Split │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.FullDig │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.DefectDig │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Full │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Defect │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.FullTree │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.DefectTree │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.InsRightDig │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.InsNodeDig │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.InsLeftDig │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.InsDigNode │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.InsOne │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.InsTwo │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Place │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.EmptyR │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.:> │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.EmptyL │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.:< │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.SnocRTree │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.EmptyRTree │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.ConsLTree │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.EmptyLTree │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.TOT2 │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.TOT3 │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.RCountMid │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.RigidEmpty │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.RigidOne │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.RigidTwo │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.RigidThree │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.RigidFull │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Rigid │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.EmptyTh │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.SingleTh │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.DeepTh │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.EmptyT │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Single │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Deep │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Node2 │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Node3 │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.One │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Two │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Three │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Four │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.One12 │ │ │ │ -containers-0.7-inplace:Data.Sequence.Internal.Two12 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Tree.Tree │ │ │ │ -unfoldTreeM_BF │ │ │ │ -unfoldForestQ │ │ │ │ -libraries/containers/containers/src/Data/Tree.hs │ │ │ │ -containers-0.7-inplace │ │ │ │ -Data.Tree │ │ │ │ -Node {rootLabel = │ │ │ │ -, subForest = │ │ │ │ -rootLabel │ │ │ │ -subForest │ │ │ │ -containers-0.7-inplace:Data.Tree.Node │ │ │ │ -BitQueue │ │ │ │ -BitQueueB │ │ │ │ -Utils.Containers.Internal.BitQueue │ │ │ │ -containers-0.7-inplace │ │ │ │ -containers-0.7-inplace:Utils.Containers.Internal.BitQueue.BQB │ │ │ │ -StrictPair │ │ │ │ -Utils.Containers.Internal.StrictPair │ │ │ │ -containers-0.7-inplace │ │ │ │ -containers-0.7-inplace:Utils.Containers.Internal.StrictPair.:*: │ │ │ │ -'OsString │ │ │ │ -OsString │ │ │ │ -'PosixChar │ │ │ │ -PosixChar │ │ │ │ -'WindowsChar │ │ │ │ -WindowsChar │ │ │ │ -'PosixString │ │ │ │ -'WindowsString │ │ │ │ -PosixString │ │ │ │ -System.OsString.Internal.Types │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -WindowsString │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -System.OsPath.Data.ByteString.Short. │ │ │ │ -moduleError │ │ │ │ -empty ShortByteString │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Data.ByteString.Short.Internal │ │ │ │ -libraries/os-string/System/OsString/Data/ByteString/Short/Internal.hs │ │ │ │ -Uneven number of bytes: │ │ │ │ -. This is not a Word16 bytestream. │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.MBA# │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.BA# │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Encoding.Internal │ │ │ │ -EncodingException │ │ │ │ -Cannot decode byte '\x │ │ │ │ -Cannot decode input: │ │ │ │ -'EncodingError │ │ │ │ -UTF-16LE_b │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ -libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ -System.OsString.Internal.Exception │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -MonadCont │ │ │ │ -Control.Monad.Cont.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Cont.Class.C:MonadCont │ │ │ │ -MonadError │ │ │ │ -Control.Monad.Error.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Error.Class.C:MonadError │ │ │ │ -MonadReader │ │ │ │ -Control.Monad.Reader.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ -MonadState │ │ │ │ -Control.Monad.State.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ -Control.Monad.Trans.Accum │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -MonadTrans │ │ │ │ -Control.Monad.Trans.Class │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ -Control.Monad.Trans.Cont │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'ExceptT │ │ │ │ -mfix (ExceptT): inner computation returned Left value │ │ │ │ -libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ -Control.Monad.Trans.Except │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'IdentityT │ │ │ │ -Control.Monad.Trans.Identity │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -IdentityT │ │ │ │ -mfix (MaybeT): inner computation returned Nothing │ │ │ │ -libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ -Control.Monad.Trans.Maybe │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Arg: lvl │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -'ReaderT │ │ │ │ -Control.Monad.Trans.Reader │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'SelectT │ │ │ │ -Control.Monad.Trans.Select │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ negative index: │ │ │ │ , length = │ │ │ │ index too large: │ │ │ │ intercalate │ │ │ │ negative length: │ │ │ │ packCStringLen │ │ │ │ hGetNonBlocking │ │ │ │ @@ -9018,14 +8696,336 @@ │ │ │ │ eval_thunk_selector: strange selectee %d │ │ │ │ current segment array │ │ │ │ nonmoving scavenge: unimplemented/strange closure type %d @ %p │ │ │ │ Memory map: │ │ │ │ /proc/self/maps │ │ │ │ Could not open /proc/self/maps │ │ │ │ Error: %s │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.IntSet.keysSet: Nil │ │ │ │ +libraries/containers/containers/src/Data/IntMap/Internal.hs:(1353,19)-(1356,30)|lambda │ │ │ │ +libraries/containers/containers/src/Data/IntMap/Internal.hs:1307:24-71|lambda │ │ │ │ + is not an element of the map │ │ │ │ +IntMap.!: key │ │ │ │ +'Nondistinct │ │ │ │ +'Distinct │ │ │ │ +Distinct │ │ │ │ +'Inserted │ │ │ │ +Inserted │ │ │ │ +'SplitLookup │ │ │ │ +SplitLookup │ │ │ │ +'WhenMatched │ │ │ │ +WhenMatched │ │ │ │ +'WhenMissing │ │ │ │ +WhenMissing │ │ │ │ +updateMinWithKey Nil │ │ │ │ +updateMaxWithKey Nil │ │ │ │ +deleteFindMax: empty map has no maximal element │ │ │ │ +maxViewWithKeySure Nil │ │ │ │ +maxViewWithKey_go Nil │ │ │ │ +deleteFindMin: empty map has no minimal element │ │ │ │ +minViewWithKeySure Nil │ │ │ │ +minViewWithKey_go Nil │ │ │ │ +findMax: empty map has no maximal element │ │ │ │ +findMin: empty map has no minimal element │ │ │ │ +Data.IntMap.Internal.IntMap │ │ │ │ +fromList │ │ │ │ +Data.Foldable.minimum (for Data.IntMap): empty map │ │ │ │ +Data.Foldable.maximum (for Data.IntMap): empty map │ │ │ │ +libraries/containers/containers/src/Data/IntMap/Internal.hs │ │ │ │ +Data.IntMap.Internal │ │ │ │ +containers-0.7-inplace │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +fromList │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.Distinct │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.Nondistinct │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.Inserted │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.SplitLookup │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.View │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.WhenMissing │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.Bin │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.Tip │ │ │ │ +containers-0.7-inplace:Data.IntMap.Internal.Nil │ │ │ │ +findMax: empty set has no maximal element │ │ │ │ +findMax Nil │ │ │ │ +deleteFindMax: empty set has no maximal element │ │ │ │ +maxView Nil │ │ │ │ +findMin: empty set has no minimal element │ │ │ │ +findMin Nil │ │ │ │ +deleteFindMin: empty set has no minimal element │ │ │ │ +minView Nil │ │ │ │ +fromList │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +libraries/containers/containers/src/Data/IntSet/Internal.hs │ │ │ │ +'Inserted │ │ │ │ +Inserted │ │ │ │ +fromList │ │ │ │ +Data.IntSet.Internal.IntSet │ │ │ │ +containers-0.7-inplace │ │ │ │ +Data.IntSet.Internal │ │ │ │ +containers-0.7-inplace:Data.IntSet.Internal.Inserted │ │ │ │ +containers-0.7-inplace:Data.IntSet.Internal.Bin │ │ │ │ +containers-0.7-inplace:Data.IntSet.Internal.Tip │ │ │ │ +containers-0.7-inplace:Data.IntSet.Internal.Nil │ │ │ │ +'MaxView │ │ │ │ +'MinView │ │ │ │ +'StrictTriple │ │ │ │ +StrictTriple │ │ │ │ +FromDistinctMonoState │ │ │ │ +'WhenMatched │ │ │ │ +WhenMatched │ │ │ │ +'WhenMissing │ │ │ │ +WhenMissing │ │ │ │ +'AltBigger │ │ │ │ +'AltSmaller │ │ │ │ +'AltSame │ │ │ │ +'TraceResult │ │ │ │ +TraceResult │ │ │ │ +AreWeStrict │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +mergeWithKey: Given function only1 does not fulfill required conditions (see documentation) │ │ │ │ +Map.deleteAt: index out of range │ │ │ │ +Map.updateAt: index out of range │ │ │ │ +Map.deleteFindMin: can not return the minimal element of an empty map │ │ │ │ +Failure in Data.Map.balanceR │ │ │ │ +Map.deleteFindMax: can not return the maximal element of an empty map │ │ │ │ +Failure in Data.Map.balanceL │ │ │ │ +Failure in Data.Map.balance │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Map.findMax: empty map has no maximal element │ │ │ │ +Map.findMin: empty map has no minimal element │ │ │ │ +Map.!: given key is not an element in the map │ │ │ │ +Map.elemAt: index out of range │ │ │ │ +Map.findIndex: element is not in the map │ │ │ │ +Data.Map.Internal.Map │ │ │ │ +Data.Foldable.maximum (for Data.Map): empty map │ │ │ │ +Data.Foldable.minimum (for Data.Map): empty map │ │ │ │ +libraries/containers/containers/src/Data/Map/Internal.hs │ │ │ │ +Data.Map.Internal │ │ │ │ +containers-0.7-inplace │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.MaxView │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.MinView │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.StrictTriple │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.State0 │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.State1 │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.Push │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.Nada │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.WhenMissing │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.AltSmaller │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.AltBigger │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.AltAdj │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.AltSame │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.TraceResult │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.Strict │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.Lazy │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.Bin │ │ │ │ +containers-0.7-inplace:Data.Map.Internal.Tip │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'MergeSet │ │ │ │ +MergeSet │ │ │ │ +FromDistinctMonoState │ │ │ │ +'Intersection │ │ │ │ +Intersection │ │ │ │ +'Inserted │ │ │ │ +'Deleted │ │ │ │ +AlteredSet │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Set.deleteAt: index out of range │ │ │ │ +Set.deleteFindMin: can not return the minimal element of an empty set │ │ │ │ +Failure in Data.Set.balanceR │ │ │ │ +Set.deleteFindMax: can not return the maximal element of an empty set │ │ │ │ +Failure in Data.Set.balanceL │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Intersection {getIntersection = fromList │ │ │ │ +Intersection {getIntersection = │ │ │ │ +Set.findMax: empty set has no maximal element │ │ │ │ +Set.findMin: empty set has no minimal element │ │ │ │ +Set.elemAt: index out of range │ │ │ │ +Set.findIndex: element is not in the set │ │ │ │ +libraries/containers/containers/src/Data/Set/Internal.hs │ │ │ │ +fromList │ │ │ │ +Data.Set.Internal.Set │ │ │ │ +containers-0.7-inplace │ │ │ │ +Data.Set.Internal │ │ │ │ +fromList │ │ │ │ +containers-0.7-inplace:Data.Set.Internal.State0 │ │ │ │ +containers-0.7-inplace:Data.Set.Internal.State1 │ │ │ │ +containers-0.7-inplace:Data.Set.Internal.Push │ │ │ │ +containers-0.7-inplace:Data.Set.Internal.Nada │ │ │ │ +containers-0.7-inplace:Data.Set.Internal.Deleted │ │ │ │ +containers-0.7-inplace:Data.Set.Internal.Inserted │ │ │ │ +containers-0.7-inplace:Data.Set.Internal.Bin │ │ │ │ +containers-0.7-inplace:Data.Set.Internal.Tip │ │ │ │ +UnzipWith │ │ │ │ +ListFinal │ │ │ │ +'FullDig │ │ │ │ +'DefectDig │ │ │ │ +'FullTree │ │ │ │ +'DefectTree │ │ │ │ +'InsNodeDig │ │ │ │ +'InsRightDig │ │ │ │ +InsNodeDig │ │ │ │ +'InsLeftDig │ │ │ │ +'InsDigNode │ │ │ │ +InsDigNode │ │ │ │ +'SnocRTree │ │ │ │ +'EmptyRTree │ │ │ │ +ViewRTree │ │ │ │ +'ConsLTree │ │ │ │ +'EmptyLTree │ │ │ │ +ViewLTree │ │ │ │ +TwoOrThree │ │ │ │ +'RCountMid │ │ │ │ +RCountMid │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'RigidFull │ │ │ │ +'RigidThree │ │ │ │ +'RigidTwo │ │ │ │ +'RigidOne │ │ │ │ +'RigidEmpty │ │ │ │ +Rigidified │ │ │ │ +'SingleTh │ │ │ │ +'EmptyTh │ │ │ │ +FingerTree │ │ │ │ +'ForceBox │ │ │ │ +ForceBox │ │ │ │ +'C:MaybeForce │ │ │ │ +MaybeForce │ │ │ │ +'C:Sized │ │ │ │ +Data.Sequence.Internal.ViewL │ │ │ │ +Data.Sequence.Internal.ViewR │ │ │ │ +coerceFT │ │ │ │ +Data.Sequence.zipWith'.goLeaf internal error: not a singleton │ │ │ │ +chunksOf: A non-empty sequence can only be broken up into positively-sized chunks. │ │ │ │ +scanr1 takes a nonempty sequence as an argument │ │ │ │ +scanl1 takes a nonempty sequence as an argument │ │ │ │ +libraries/containers/containers/src/Data/Sequence/Internal.hs:4013:18-49|SnocRTree m' │ │ │ │ + node │ │ │ │ +libraries/containers/containers/src/Data/Sequence/Internal.hs:3998:17-48|ConsLTree node │ │ │ │ + m' │ │ │ │ +takeTreeNR of empty tree │ │ │ │ +cycleTaking cannot take a positive number of elements from an empty cycle. │ │ │ │ +takeTreeN of empty tree │ │ │ │ +mfix for Data.Sequence.Seq applied to strict function │ │ │ │ +index out of bounds in call to: Data.Sequence.index │ │ │ │ +lookupTree of empty tree │ │ │ │ +libraries/containers/containers/src/Data/Sequence/Internal.hs:2170:15-16|case │ │ │ │ +libraries/containers/containers/src/Data/Sequence/Internal.hs:2237:15-16|case │ │ │ │ + :< fromList │ │ │ │ +Data.Sequence.fromFunction called with negative len │ │ │ │ +fromList2: short list │ │ │ │ +iterateN takes a nonnegative integer argument │ │ │ │ +splitTreeN of empty tree │ │ │ │ +Data.Sequence.Seq │ │ │ │ +replicate takes a nonnegative integer argument │ │ │ │ +replicateA takes a nonnegative integer argument │ │ │ │ +fromList │ │ │ │ +foldl1: empty view │ │ │ │ +foldl1: empty sequence │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty view │ │ │ │ +fromList │ │ │ │ +foldr1: empty sequence │ │ │ │ +libraries/containers/containers/src/Data/Sequence/Internal.hs │ │ │ │ +Data.Sequence.Internal │ │ │ │ +containers-0.7-inplace │ │ │ │ +foldr1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.LFinal │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.LCons │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Split │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.FullDig │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.DefectDig │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Full │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Defect │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.FullTree │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.DefectTree │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.InsRightDig │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.InsNodeDig │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.InsLeftDig │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.InsDigNode │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.InsOne │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.InsTwo │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Place │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.EmptyR │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.:> │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.EmptyL │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.:< │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.SnocRTree │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.EmptyRTree │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.ConsLTree │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.EmptyLTree │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.TOT2 │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.TOT3 │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.RCountMid │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.RigidEmpty │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.RigidOne │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.RigidTwo │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.RigidThree │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.RigidFull │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Rigid │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.EmptyTh │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.SingleTh │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.DeepTh │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.EmptyT │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Single │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Deep │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Node2 │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Node3 │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.One │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Two │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Three │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Four │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.One12 │ │ │ │ +containers-0.7-inplace:Data.Sequence.Internal.Two12 │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Tree.Tree │ │ │ │ +unfoldTreeM_BF │ │ │ │ +unfoldForestQ │ │ │ │ +libraries/containers/containers/src/Data/Tree.hs │ │ │ │ +containers-0.7-inplace │ │ │ │ +Data.Tree │ │ │ │ +Node {rootLabel = │ │ │ │ +, subForest = │ │ │ │ +rootLabel │ │ │ │ +subForest │ │ │ │ +containers-0.7-inplace:Data.Tree.Node │ │ │ │ +BitQueue │ │ │ │ +BitQueueB │ │ │ │ +Utils.Containers.Internal.BitQueue │ │ │ │ +containers-0.7-inplace │ │ │ │ +containers-0.7-inplace:Utils.Containers.Internal.BitQueue.BQB │ │ │ │ +StrictPair │ │ │ │ +Utils.Containers.Internal.StrictPair │ │ │ │ +containers-0.7-inplace │ │ │ │ +containers-0.7-inplace:Utils.Containers.Internal.StrictPair.:*: │ │ │ │ 'QuasiQuoter │ │ │ │ QuasiQuoter │ │ │ │ Language.Haskell.TH.Quote │ │ │ │ template-haskell │ │ │ │ template-haskell:Language.Haskell.TH.Quote.QuasiQuoter │ │ │ │ extsEnabled │ │ │ │ isExtEnabled │ │ │ │ @@ -13137,21 +13137,21 @@ │ │ │ │ stg_ap_ppppp_ret │ │ │ │ stg_ap_pppppp_ret │ │ │ │ R<<<<**{ │ │ │ │ k8%%"""k%NJFBQkkkkkkkkk │ │ │ │ P X???dooo │ │ │ │ stg_compactWorkerzh │ │ │ │ PROMPT_TAG object (%p) entered! │ │ │ │ -Xuy,M2+.U │ │ │ │ Ne%" │ │ │ │ baX8%XL │ │ │ │ +8NYd'np │ │ │ │ 6*Ivx*Zt │ │ │ │ ,9:)x:~J │ │ │ │ `_&7o8sC │ │ │ │ +Xuy,M2+.U │ │ │ │ =/L24R=Y │ │ │ │ ncib;;3d │ │ │ │ `FkWhda) │ │ │ │ gold 1.16 │ │ │ │ .shstrtab │ │ │ │ .note.ABI-tag │ │ │ │ .note.gnu.build-id │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -131,23 +131,23 @@ │ │ │ │ 0x00009aa4 31700074 616e6866 0061636f 73660073 1p.tanhf.acosf.s │ │ │ │ 0x00009ab4 696e636f 7300706f 77660065 78700061 incos.powf.exp.a │ │ │ │ 0x00009ac4 636f7368 00617369 6e686600 6365696c cosh.asinhf.ceil │ │ │ │ 0x00009ad4 00657870 6d316600 65787066 00636f73 .expm1f.expf.cos │ │ │ │ 0x00009ae4 6866006c 6f673170 66006c6f 67007369 hf.log1pf.log.si │ │ │ │ 0x00009af4 6e660073 696e6800 61636f73 00617461 nf.sinh.acos.ata │ │ │ │ 0x00009b04 6e686600 6d656d63 7079006d 656d6d6f nhf.memcpy.memmo │ │ │ │ - 0x00009b14 76650072 65676572 726f7200 72656765 ve.regerror.rege │ │ │ │ - 0x00009b24 78656300 72656763 6f6d7000 6d656d73 xec.regcomp.mems │ │ │ │ - 0x00009b34 6574006d 616c6c6f 63006672 65650072 et.malloc.free.r │ │ │ │ - 0x00009b44 65676672 65650065 76656e74 66640047 egfree.eventfd.G │ │ │ │ + 0x00009b14 7665006d 656d7365 74007265 67657272 ve.memset.regerr │ │ │ │ + 0x00009b24 6f720072 65676578 6563006d 616c6c6f or.regexec.mallo │ │ │ │ + 0x00009b34 63007265 67636f6d 70007265 67667265 c.regcomp.regfre │ │ │ │ + 0x00009b44 65006672 65650065 76656e74 66640047 e.free.eventfd.G │ │ │ │ 0x00009b54 4c494243 5f322e37 00657665 6e746664 LIBC_2.7.eventfd │ │ │ │ - 0x00009b64 5f777269 7465006d 656d636d 70006d65 _write.memcmp.me │ │ │ │ - 0x00009b74 6d636872 0062636d 70005f5f 7574696d mchr.bcmp.__utim │ │ │ │ - 0x00009b84 65363400 5f5f6663 6e746c5f 74696d65 e64.__fcntl_time │ │ │ │ - 0x00009b94 3634005f 5f737461 7436345f 74696d65 64.__stat64_time │ │ │ │ + 0x00009b64 5f777269 74650062 636d7000 6d656d63 _write.bcmp.memc │ │ │ │ + 0x00009b74 6d70005f 5f757469 6d653634 005f5f66 mp.__utime64.__f │ │ │ │ + 0x00009b84 636e746c 5f74696d 65363400 6d656d63 cntl_time64.memc │ │ │ │ + 0x00009b94 6872005f 5f737461 7436345f 74696d65 hr.__stat64_time │ │ │ │ 0x00009ba4 3634005f 5f667374 61743634 5f74696d 64.__fstat64_tim │ │ │ │ 0x00009bb4 65363400 5f5f6c73 74617436 345f7469 e64.__lstat64_ti │ │ │ │ 0x00009bc4 6d653634 00726561 6c6c6f63 00737472 me64.realloc.str │ │ │ │ 0x00009bd4 6c656e00 63616c6c 6f630070 7574656e len.calloc.puten │ │ │ │ 0x00009be4 76006765 74656e76 00676574 70696400 v.getenv.getpid. │ │ │ │ 0x00009bf4 72656164 006c7365 656b3634 00777269 read.lseek64.wri │ │ │ │ 0x00009c04 74650073 6967656d 70747973 6574006d te.sigemptyset.m │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -4,1223 +4,1223 @@ │ │ │ │ Disassembly of section .plt: │ │ │ │ │ │ │ │ 0000ab08 <__libc_start_main@plt-0x14>: │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [pc, #4] @ ab18 <__libc_start_main@plt-0x4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr pc, [lr, #8]! │ │ │ │ - mvnseq lr, ip, ror sl │ │ │ │ + mvnseq lr, r4, ror sl │ │ │ │ │ │ │ │ 0000ab1c <__libc_start_main@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ - ldr pc, [ip, #2684]! @ 0xa7c │ │ │ │ - │ │ │ │ -0000ab28 : │ │ │ │ - add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ - add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2676]! @ 0xa74 │ │ │ │ │ │ │ │ -0000ab34 <__gmon_start__@plt>: │ │ │ │ +0000ab28 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2668]! @ 0xa6c │ │ │ │ │ │ │ │ -0000ab40 : │ │ │ │ +0000ab34 <__gmon_start__@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2660]! @ 0xa64 │ │ │ │ │ │ │ │ -0000ab4c : │ │ │ │ +0000ab40 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2652]! @ 0xa5c │ │ │ │ │ │ │ │ -0000ab58 : │ │ │ │ +0000ab4c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2644]! @ 0xa54 │ │ │ │ │ │ │ │ -0000ab64 : │ │ │ │ +0000ab58 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2636]! @ 0xa4c │ │ │ │ │ │ │ │ -0000ab70 : │ │ │ │ +0000ab64 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2628]! @ 0xa44 │ │ │ │ │ │ │ │ -0000ab7c : │ │ │ │ +0000ab70 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2620]! @ 0xa3c │ │ │ │ │ │ │ │ -0000ab88 : │ │ │ │ +0000ab7c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2612]! @ 0xa34 │ │ │ │ │ │ │ │ -0000ab94 : │ │ │ │ +0000ab88 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2604]! @ 0xa2c │ │ │ │ │ │ │ │ -0000aba0 : │ │ │ │ +0000ab94 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2596]! @ 0xa24 │ │ │ │ │ │ │ │ -0000abac : │ │ │ │ +0000aba0 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2588]! @ 0xa1c │ │ │ │ │ │ │ │ -0000abb8 : │ │ │ │ +0000abac : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2580]! @ 0xa14 │ │ │ │ │ │ │ │ -0000abc4 : │ │ │ │ +0000abb8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2572]! @ 0xa0c │ │ │ │ │ │ │ │ -0000abd0 : │ │ │ │ +0000abc4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2564]! @ 0xa04 │ │ │ │ │ │ │ │ -0000abdc : │ │ │ │ +0000abd0 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2556]! @ 0x9fc │ │ │ │ │ │ │ │ -0000abe8 : │ │ │ │ +0000abdc : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2548]! @ 0x9f4 │ │ │ │ │ │ │ │ -0000abf4 : │ │ │ │ +0000abe8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2540]! @ 0x9ec │ │ │ │ │ │ │ │ -0000ac00 : │ │ │ │ +0000abf4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2532]! @ 0x9e4 │ │ │ │ │ │ │ │ -0000ac0c : │ │ │ │ +0000ac00 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2524]! @ 0x9dc │ │ │ │ │ │ │ │ -0000ac18 : │ │ │ │ +0000ac0c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2516]! @ 0x9d4 │ │ │ │ │ │ │ │ -0000ac24 : │ │ │ │ +0000ac18 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2508]! @ 0x9cc │ │ │ │ │ │ │ │ -0000ac30 : │ │ │ │ +0000ac24 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2500]! @ 0x9c4 │ │ │ │ │ │ │ │ -0000ac3c : │ │ │ │ +0000ac30 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2492]! @ 0x9bc │ │ │ │ │ │ │ │ -0000ac48 : │ │ │ │ +0000ac3c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2484]! @ 0x9b4 │ │ │ │ │ │ │ │ -0000ac54 : │ │ │ │ +0000ac48 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2476]! @ 0x9ac │ │ │ │ │ │ │ │ -0000ac60 : │ │ │ │ +0000ac54 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2468]! @ 0x9a4 │ │ │ │ │ │ │ │ -0000ac6c : │ │ │ │ +0000ac60 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2460]! @ 0x99c │ │ │ │ │ │ │ │ -0000ac78 : │ │ │ │ +0000ac6c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2452]! @ 0x994 │ │ │ │ │ │ │ │ -0000ac84 : │ │ │ │ +0000ac78 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2444]! @ 0x98c │ │ │ │ │ │ │ │ -0000ac90 : │ │ │ │ +0000ac84 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2436]! @ 0x984 │ │ │ │ │ │ │ │ -0000ac9c : │ │ │ │ +0000ac90 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2428]! @ 0x97c │ │ │ │ │ │ │ │ -0000aca8 : │ │ │ │ +0000ac9c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2420]! @ 0x974 │ │ │ │ │ │ │ │ -0000acb4 : │ │ │ │ +0000aca8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2412]! @ 0x96c │ │ │ │ │ │ │ │ -0000acc0 : │ │ │ │ +0000acb4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2404]! @ 0x964 │ │ │ │ │ │ │ │ -0000accc : │ │ │ │ +0000acc0 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2396]! @ 0x95c │ │ │ │ │ │ │ │ -0000acd8 : │ │ │ │ +0000accc : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2388]! @ 0x954 │ │ │ │ │ │ │ │ -0000ace4 : │ │ │ │ +0000acd8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2380]! @ 0x94c │ │ │ │ │ │ │ │ -0000acf0 : │ │ │ │ +0000ace4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2372]! @ 0x944 │ │ │ │ │ │ │ │ -0000acfc : │ │ │ │ +0000acf0 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2364]! @ 0x93c │ │ │ │ │ │ │ │ -0000ad08 : │ │ │ │ +0000acfc : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2356]! @ 0x934 │ │ │ │ │ │ │ │ -0000ad14 : │ │ │ │ +0000ad08 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2348]! @ 0x92c │ │ │ │ │ │ │ │ -0000ad20 : │ │ │ │ +0000ad14 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2340]! @ 0x924 │ │ │ │ │ │ │ │ -0000ad2c : │ │ │ │ +0000ad20 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2332]! @ 0x91c │ │ │ │ │ │ │ │ -0000ad38 : │ │ │ │ +0000ad2c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2324]! @ 0x914 │ │ │ │ │ │ │ │ -0000ad44 : │ │ │ │ +0000ad38 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2316]! @ 0x90c │ │ │ │ │ │ │ │ -0000ad50 : │ │ │ │ +0000ad44 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2308]! @ 0x904 │ │ │ │ │ │ │ │ -0000ad5c : │ │ │ │ +0000ad50 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2300]! @ 0x8fc │ │ │ │ │ │ │ │ -0000ad68 : │ │ │ │ +0000ad5c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2292]! @ 0x8f4 │ │ │ │ │ │ │ │ -0000ad74 : │ │ │ │ +0000ad68 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2284]! @ 0x8ec │ │ │ │ │ │ │ │ -0000ad80 : │ │ │ │ +0000ad74 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2276]! @ 0x8e4 │ │ │ │ │ │ │ │ -0000ad8c : │ │ │ │ +0000ad80 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2268]! @ 0x8dc │ │ │ │ │ │ │ │ -0000ad98 : │ │ │ │ +0000ad8c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2260]! @ 0x8d4 │ │ │ │ │ │ │ │ -0000ada4 : │ │ │ │ +0000ad98 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2252]! @ 0x8cc │ │ │ │ │ │ │ │ -0000adb0 : │ │ │ │ +0000ada4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2244]! @ 0x8c4 │ │ │ │ │ │ │ │ -0000adbc : │ │ │ │ +0000adb0 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2236]! @ 0x8bc │ │ │ │ │ │ │ │ -0000adc8 : │ │ │ │ +0000adbc : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2228]! @ 0x8b4 │ │ │ │ │ │ │ │ -0000add4 : │ │ │ │ +0000adc8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2220]! @ 0x8ac │ │ │ │ │ │ │ │ -0000ade0 : │ │ │ │ +0000add4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2212]! @ 0x8a4 │ │ │ │ │ │ │ │ -0000adec : │ │ │ │ +0000ade0 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2204]! @ 0x89c │ │ │ │ │ │ │ │ -0000adf8 : │ │ │ │ +0000adec : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2196]! @ 0x894 │ │ │ │ │ │ │ │ -0000ae04 : │ │ │ │ +0000adf8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2188]! @ 0x88c │ │ │ │ │ │ │ │ -0000ae10 : │ │ │ │ +0000ae04 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2180]! @ 0x884 │ │ │ │ │ │ │ │ -0000ae1c <__fcntl_time64@plt>: │ │ │ │ +0000ae10 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2172]! @ 0x87c │ │ │ │ │ │ │ │ -0000ae28 <__utime64@plt>: │ │ │ │ +0000ae1c <__fcntl_time64@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2164]! @ 0x874 │ │ │ │ │ │ │ │ -0000ae34 : │ │ │ │ +0000ae28 <__utime64@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2156]! @ 0x86c │ │ │ │ │ │ │ │ -0000ae40 : │ │ │ │ +0000ae34 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2148]! @ 0x864 │ │ │ │ │ │ │ │ -0000ae4c : │ │ │ │ +0000ae40 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2140]! @ 0x85c │ │ │ │ │ │ │ │ -0000ae58 : │ │ │ │ +0000ae4c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2132]! @ 0x854 │ │ │ │ │ │ │ │ -0000ae64 <__errno_location@plt>: │ │ │ │ +0000ae58 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2124]! @ 0x84c │ │ │ │ │ │ │ │ -0000ae70 : │ │ │ │ +0000ae64 <__errno_location@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2116]! @ 0x844 │ │ │ │ │ │ │ │ -0000ae7c <__stat64_time64@plt>: │ │ │ │ +0000ae70 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2108]! @ 0x83c │ │ │ │ │ │ │ │ -0000ae88 <__fstat64_time64@plt>: │ │ │ │ +0000ae7c <__stat64_time64@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2100]! @ 0x834 │ │ │ │ │ │ │ │ -0000ae94 <__lstat64_time64@plt>: │ │ │ │ +0000ae88 <__fstat64_time64@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2092]! @ 0x82c │ │ │ │ │ │ │ │ -0000aea0 : │ │ │ │ +0000ae94 <__lstat64_time64@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2084]! @ 0x824 │ │ │ │ │ │ │ │ -0000aeac : │ │ │ │ +0000aea0 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2076]! @ 0x81c │ │ │ │ │ │ │ │ -0000aeb8 : │ │ │ │ +0000aeac : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2068]! @ 0x814 │ │ │ │ │ │ │ │ -0000aec4 : │ │ │ │ +0000aeb8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2060]! @ 0x80c │ │ │ │ │ │ │ │ -0000aed0 : │ │ │ │ +0000aec4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2052]! @ 0x804 │ │ │ │ │ │ │ │ -0000aedc : │ │ │ │ +0000aed0 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2044]! @ 0x7fc │ │ │ │ │ │ │ │ -0000aee8 : │ │ │ │ +0000aedc : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2036]! @ 0x7f4 │ │ │ │ │ │ │ │ -0000aef4 : │ │ │ │ +0000aee8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2028]! @ 0x7ec │ │ │ │ │ │ │ │ -0000af00 : │ │ │ │ +0000aef4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2020]! @ 0x7e4 │ │ │ │ │ │ │ │ -0000af0c : │ │ │ │ +0000af00 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2012]! @ 0x7dc │ │ │ │ │ │ │ │ -0000af18 : │ │ │ │ +0000af0c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #2004]! @ 0x7d4 │ │ │ │ │ │ │ │ -0000af24 : │ │ │ │ +0000af18 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1996]! @ 0x7cc │ │ │ │ │ │ │ │ -0000af30 : │ │ │ │ +0000af24 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1988]! @ 0x7c4 │ │ │ │ │ │ │ │ -0000af3c : │ │ │ │ +0000af30 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1980]! @ 0x7bc │ │ │ │ │ │ │ │ -0000af48 : │ │ │ │ +0000af3c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1972]! @ 0x7b4 │ │ │ │ │ │ │ │ -0000af54 : │ │ │ │ +0000af48 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1964]! @ 0x7ac │ │ │ │ │ │ │ │ -0000af60 <__xpg_strerror_r@plt>: │ │ │ │ +0000af54 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1956]! @ 0x7a4 │ │ │ │ │ │ │ │ -0000af6c <__gmpn_rshift@plt>: │ │ │ │ +0000af60 <__xpg_strerror_r@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1948]! @ 0x79c │ │ │ │ │ │ │ │ -0000af78 <__gmpn_lshift@plt>: │ │ │ │ +0000af6c <__gmpn_rshift@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1940]! @ 0x794 │ │ │ │ │ │ │ │ -0000af84 <__gmpz_get_d@plt>: │ │ │ │ +0000af78 <__gmpn_lshift@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1932]! @ 0x78c │ │ │ │ │ │ │ │ -0000af90 <__gmpz_get_d_2exp@plt>: │ │ │ │ +0000af84 <__gmpz_get_d@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1924]! @ 0x784 │ │ │ │ │ │ │ │ -0000af9c : │ │ │ │ +0000af90 <__gmpz_get_d_2exp@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1916]! @ 0x77c │ │ │ │ │ │ │ │ -0000afa8 <__gmpn_gcd_1@plt>: │ │ │ │ +0000af9c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1908]! @ 0x774 │ │ │ │ │ │ │ │ -0000afb4 <__assert_fail@plt>: │ │ │ │ +0000afa8 <__gmpn_gcd_1@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1900]! @ 0x76c │ │ │ │ │ │ │ │ -0000afc0 <__gmpz_init@plt>: │ │ │ │ +0000afb4 <__assert_fail@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1892]! @ 0x764 │ │ │ │ │ │ │ │ -0000afcc <__gmpz_gcd@plt>: │ │ │ │ +0000afc0 <__gmpz_init@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1884]! @ 0x75c │ │ │ │ │ │ │ │ -0000afd8 <__gmpz_clear@plt>: │ │ │ │ +0000afcc <__gmpz_gcd@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1876]! @ 0x754 │ │ │ │ │ │ │ │ -0000afe4 <__gmpz_gcdext@plt>: │ │ │ │ +0000afd8 <__gmpz_clear@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1868]! @ 0x74c │ │ │ │ │ │ │ │ -0000aff0 <__gmpn_tdiv_qr@plt>: │ │ │ │ +0000afe4 <__gmpz_gcdext@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1860]! @ 0x744 │ │ │ │ │ │ │ │ -0000affc <__gmpz_sizeinbase@plt>: │ │ │ │ +0000aff0 <__gmpn_tdiv_qr@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1852]! @ 0x73c │ │ │ │ │ │ │ │ -0000b008 <__gmpz_export@plt>: │ │ │ │ +0000affc <__gmpz_sizeinbase@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1844]! @ 0x734 │ │ │ │ │ │ │ │ -0000b014 <__gmpz_probab_prime_p@plt>: │ │ │ │ +0000b008 <__gmpz_export@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1836]! @ 0x72c │ │ │ │ │ │ │ │ -0000b020 <__gmpz_nextprime@plt>: │ │ │ │ +0000b014 <__gmpz_probab_prime_p@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1828]! @ 0x724 │ │ │ │ │ │ │ │ -0000b02c <__gmpz_powm@plt>: │ │ │ │ +0000b020 <__gmpz_nextprime@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1820]! @ 0x71c │ │ │ │ │ │ │ │ -0000b038 <__gmpz_powm_sec@plt>: │ │ │ │ +0000b02c <__gmpz_powm@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1812]! @ 0x714 │ │ │ │ │ │ │ │ -0000b044 <__gmpz_invert@plt>: │ │ │ │ +0000b038 <__gmpz_powm_sec@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1804]! @ 0x70c │ │ │ │ │ │ │ │ -0000b050 <__gmpn_and_n@plt>: │ │ │ │ +0000b044 <__gmpz_invert@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1796]! @ 0x704 │ │ │ │ │ │ │ │ -0000b05c <__gmpn_andn_n@plt>: │ │ │ │ +0000b050 <__gmpn_and_n@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1788]! @ 0x6fc │ │ │ │ │ │ │ │ -0000b068 <__gmpn_ior_n@plt>: │ │ │ │ +0000b05c <__gmpn_andn_n@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1780]! @ 0x6f4 │ │ │ │ │ │ │ │ -0000b074 <__gmpn_xor_n@plt>: │ │ │ │ +0000b068 <__gmpn_ior_n@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1772]! @ 0x6ec │ │ │ │ │ │ │ │ -0000b080 <__gmpn_cmp@plt>: │ │ │ │ +0000b074 <__gmpn_xor_n@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1764]! @ 0x6e4 │ │ │ │ │ │ │ │ -0000b08c <__gmpn_divrem_1@plt>: │ │ │ │ +0000b080 <__gmpn_cmp@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1756]! @ 0x6dc │ │ │ │ │ │ │ │ -0000b098 <__gmpn_add@plt>: │ │ │ │ +0000b08c <__gmpn_divrem_1@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1748]! @ 0x6d4 │ │ │ │ │ │ │ │ -0000b0a4 <__gmpn_sub@plt>: │ │ │ │ +0000b098 <__gmpn_add@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1740]! @ 0x6cc │ │ │ │ │ │ │ │ -0000b0b0 <__gmpn_mod_1@plt>: │ │ │ │ +0000b0a4 <__gmpn_sub@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1732]! @ 0x6c4 │ │ │ │ │ │ │ │ -0000b0bc <__gmpn_popcount@plt>: │ │ │ │ +0000b0b0 <__gmpn_mod_1@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1724]! @ 0x6bc │ │ │ │ │ │ │ │ -0000b0c8 <__gmpn_add_1@plt>: │ │ │ │ +0000b0bc <__gmpn_popcount@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1716]! @ 0x6b4 │ │ │ │ │ │ │ │ -0000b0d4 <__gmpn_sub_1@plt>: │ │ │ │ +0000b0c8 <__gmpn_add_1@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1708]! @ 0x6ac │ │ │ │ │ │ │ │ -0000b0e0 <__gmpn_mul_1@plt>: │ │ │ │ +0000b0d4 <__gmpn_sub_1@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1700]! @ 0x6a4 │ │ │ │ │ │ │ │ -0000b0ec <__gmpn_mul@plt>: │ │ │ │ +0000b0e0 <__gmpn_mul_1@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1692]! @ 0x69c │ │ │ │ │ │ │ │ -0000b0f8 : │ │ │ │ +0000b0ec <__gmpn_mul@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1684]! @ 0x694 │ │ │ │ │ │ │ │ -0000b104 : │ │ │ │ +0000b0f8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1676]! @ 0x68c │ │ │ │ │ │ │ │ -0000b110 : │ │ │ │ +0000b104 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1668]! @ 0x684 │ │ │ │ │ │ │ │ -0000b11c : │ │ │ │ +0000b110 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1660]! @ 0x67c │ │ │ │ │ │ │ │ -0000b128 <__ctype_b_loc@plt>: │ │ │ │ +0000b11c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1652]! @ 0x674 │ │ │ │ │ │ │ │ -0000b134 : │ │ │ │ +0000b128 <__ctype_b_loc@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1644]! @ 0x66c │ │ │ │ │ │ │ │ -0000b140 : │ │ │ │ +0000b134 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1636]! @ 0x664 │ │ │ │ │ │ │ │ -0000b14c : │ │ │ │ +0000b140 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1628]! @ 0x65c │ │ │ │ │ │ │ │ -0000b158 : │ │ │ │ +0000b14c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1620]! @ 0x654 │ │ │ │ │ │ │ │ -0000b164 : │ │ │ │ +0000b158 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1612]! @ 0x64c │ │ │ │ │ │ │ │ -0000b170 <__isoc23_strtoul@plt>: │ │ │ │ +0000b164 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1604]! @ 0x644 │ │ │ │ │ │ │ │ -0000b17c : │ │ │ │ +0000b170 <__isoc23_strtoul@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1596]! @ 0x63c │ │ │ │ │ │ │ │ -0000b188 : │ │ │ │ +0000b17c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1588]! @ 0x634 │ │ │ │ │ │ │ │ -0000b194 : │ │ │ │ +0000b188 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1580]! @ 0x62c │ │ │ │ │ │ │ │ -0000b1a0 : │ │ │ │ +0000b194 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1572]! @ 0x624 │ │ │ │ │ │ │ │ -0000b1ac <__isoc23_strtol@plt>: │ │ │ │ +0000b1a0 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1564]! @ 0x61c │ │ │ │ │ │ │ │ -0000b1b8 : │ │ │ │ +0000b1ac <__isoc23_strtol@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1556]! @ 0x614 │ │ │ │ │ │ │ │ -0000b1c4 : │ │ │ │ +0000b1b8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1548]! @ 0x60c │ │ │ │ │ │ │ │ -0000b1d0 : │ │ │ │ +0000b1c4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1540]! @ 0x604 │ │ │ │ │ │ │ │ -0000b1dc : │ │ │ │ +0000b1d0 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1532]! @ 0x5fc │ │ │ │ │ │ │ │ -0000b1e8 : │ │ │ │ +0000b1dc : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1524]! @ 0x5f4 │ │ │ │ │ │ │ │ -0000b1f4 : │ │ │ │ +0000b1e8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1516]! @ 0x5ec │ │ │ │ │ │ │ │ -0000b200 : │ │ │ │ +0000b1f4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1508]! @ 0x5e4 │ │ │ │ │ │ │ │ -0000b20c : │ │ │ │ +0000b200 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1500]! @ 0x5dc │ │ │ │ │ │ │ │ -0000b218 : │ │ │ │ +0000b20c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1492]! @ 0x5d4 │ │ │ │ │ │ │ │ -0000b224 : │ │ │ │ +0000b218 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1484]! @ 0x5cc │ │ │ │ │ │ │ │ -0000b230 : │ │ │ │ +0000b224 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1476]! @ 0x5c4 │ │ │ │ │ │ │ │ -0000b23c <__nanosleep64@plt>: │ │ │ │ +0000b230 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1468]! @ 0x5bc │ │ │ │ │ │ │ │ -0000b248 <__time64@plt>: │ │ │ │ +0000b23c <__nanosleep64@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1460]! @ 0x5b4 │ │ │ │ │ │ │ │ -0000b254 <__ctime64_r@plt>: │ │ │ │ +0000b248 <__time64@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1452]! @ 0x5ac │ │ │ │ │ │ │ │ -0000b260 : │ │ │ │ +0000b254 <__ctime64_r@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1444]! @ 0x5a4 │ │ │ │ │ │ │ │ -0000b26c : │ │ │ │ +0000b260 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1436]! @ 0x59c │ │ │ │ │ │ │ │ -0000b278 : │ │ │ │ +0000b26c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1428]! @ 0x594 │ │ │ │ │ │ │ │ -0000b284 : │ │ │ │ +0000b278 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1420]! @ 0x58c │ │ │ │ │ │ │ │ -0000b290 : │ │ │ │ +0000b284 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1412]! @ 0x584 │ │ │ │ │ │ │ │ -0000b29c : │ │ │ │ +0000b290 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1404]! @ 0x57c │ │ │ │ │ │ │ │ -0000b2a8 : │ │ │ │ +0000b29c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1396]! @ 0x574 │ │ │ │ │ │ │ │ -0000b2b4 : │ │ │ │ +0000b2a8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1388]! @ 0x56c │ │ │ │ │ │ │ │ -0000b2c0 : │ │ │ │ +0000b2b4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1380]! @ 0x564 │ │ │ │ │ │ │ │ -0000b2cc : │ │ │ │ +0000b2c0 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1372]! @ 0x55c │ │ │ │ │ │ │ │ -0000b2d8 : │ │ │ │ +0000b2cc : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1364]! @ 0x554 │ │ │ │ │ │ │ │ -0000b2e4 : │ │ │ │ +0000b2d8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1356]! @ 0x54c │ │ │ │ │ │ │ │ -0000b2f0 : │ │ │ │ +0000b2e4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1348]! @ 0x544 │ │ │ │ │ │ │ │ -0000b2fc : │ │ │ │ +0000b2f0 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1340]! @ 0x53c │ │ │ │ │ │ │ │ -0000b308 : │ │ │ │ +0000b2fc : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1332]! @ 0x534 │ │ │ │ │ │ │ │ -0000b314 <__clock_gettime64@plt>: │ │ │ │ +0000b308 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1324]! @ 0x52c │ │ │ │ │ │ │ │ -0000b320 <__getrusage64@plt>: │ │ │ │ +0000b314 <__clock_gettime64@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1316]! @ 0x524 │ │ │ │ │ │ │ │ -0000b32c : │ │ │ │ +0000b320 <__getrusage64@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1308]! @ 0x51c │ │ │ │ │ │ │ │ -0000b338 <__gettimeofday64@plt>: │ │ │ │ +0000b32c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1300]! @ 0x514 │ │ │ │ │ │ │ │ -0000b344 : │ │ │ │ +0000b338 <__gettimeofday64@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1292]! @ 0x50c │ │ │ │ │ │ │ │ -0000b350 : │ │ │ │ +0000b344 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1284]! @ 0x504 │ │ │ │ │ │ │ │ -0000b35c : │ │ │ │ +0000b350 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1276]! @ 0x4fc │ │ │ │ │ │ │ │ -0000b368 <__timerfd_settime64@plt>: │ │ │ │ +0000b35c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1268]! @ 0x4f4 │ │ │ │ │ │ │ │ -0000b374 : │ │ │ │ +0000b368 <__timerfd_settime64@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1260]! @ 0x4ec │ │ │ │ │ │ │ │ -0000b380 : │ │ │ │ +0000b374 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1252]! @ 0x4e4 │ │ │ │ │ │ │ │ -0000b38c : │ │ │ │ +0000b380 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1244]! @ 0x4dc │ │ │ │ │ │ │ │ -0000b398 : │ │ │ │ +0000b38c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1236]! @ 0x4d4 │ │ │ │ │ │ │ │ -0000b3a4 : │ │ │ │ +0000b398 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1228]! @ 0x4cc │ │ │ │ │ │ │ │ -0000b3b0 : │ │ │ │ +0000b3a4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1220]! @ 0x4c4 │ │ │ │ │ │ │ │ -0000b3bc : │ │ │ │ +0000b3b0 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1212]! @ 0x4bc │ │ │ │ │ │ │ │ -0000b3c8 : │ │ │ │ +0000b3bc : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1204]! @ 0x4b4 │ │ │ │ │ │ │ │ -0000b3d4 : │ │ │ │ +0000b3c8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1196]! @ 0x4ac │ │ │ │ │ │ │ │ -0000b3e0 : │ │ │ │ +0000b3d4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1188]! @ 0x4a4 │ │ │ │ │ │ │ │ -0000b3ec : │ │ │ │ +0000b3e0 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1180]! @ 0x49c │ │ │ │ │ │ │ │ -0000b3f8 : │ │ │ │ +0000b3ec : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1172]! @ 0x494 │ │ │ │ │ │ │ │ -0000b404 : │ │ │ │ +0000b3f8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1164]! @ 0x48c │ │ │ │ │ │ │ │ -0000b410 : │ │ │ │ +0000b404 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1156]! @ 0x484 │ │ │ │ │ │ │ │ -0000b41c : │ │ │ │ +0000b410 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1148]! @ 0x47c │ │ │ │ │ │ │ │ -0000b428 : │ │ │ │ +0000b41c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1140]! @ 0x474 │ │ │ │ │ │ │ │ -0000b434 : │ │ │ │ +0000b428 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1132]! @ 0x46c │ │ │ │ │ │ │ │ -0000b440 : │ │ │ │ +0000b434 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1124]! @ 0x464 │ │ │ │ │ │ │ │ -0000b44c : │ │ │ │ +0000b440 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1116]! @ 0x45c │ │ │ │ │ │ │ │ -0000b458 : │ │ │ │ +0000b44c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1108]! @ 0x454 │ │ │ │ │ │ │ │ -0000b464 : │ │ │ │ +0000b458 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1100]! @ 0x44c │ │ │ │ │ │ │ │ -0000b470 : │ │ │ │ +0000b464 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1092]! @ 0x444 │ │ │ │ │ │ │ │ -0000b47c <__pthread_cond_timedwait64@plt>: │ │ │ │ +0000b470 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1084]! @ 0x43c │ │ │ │ │ │ │ │ -0000b488 : │ │ │ │ +0000b47c <__pthread_cond_timedwait64@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1076]! @ 0x434 │ │ │ │ │ │ │ │ -0000b494 : │ │ │ │ +0000b488 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1068]! @ 0x42c │ │ │ │ │ │ │ │ -0000b4a0 : │ │ │ │ +0000b494 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1060]! @ 0x424 │ │ │ │ │ │ │ │ -0000b4ac : │ │ │ │ +0000b4a0 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1052]! @ 0x41c │ │ │ │ │ │ │ │ -0000b4b8 : │ │ │ │ +0000b4ac : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1044]! @ 0x414 │ │ │ │ │ │ │ │ -0000b4c4 : │ │ │ │ +0000b4b8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1036]! @ 0x40c │ │ │ │ │ │ │ │ -0000b4d0 : │ │ │ │ +0000b4c4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1028]! @ 0x404 │ │ │ │ │ │ │ │ -0000b4dc : │ │ │ │ +0000b4d0 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1020]! @ 0x3fc │ │ │ │ │ │ │ │ -0000b4e8 : │ │ │ │ +0000b4dc : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1012]! @ 0x3f4 │ │ │ │ │ │ │ │ -0000b4f4 : │ │ │ │ +0000b4e8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #1004]! @ 0x3ec │ │ │ │ │ │ │ │ -0000b500 : │ │ │ │ +0000b4f4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #996]! @ 0x3e4 │ │ │ │ │ │ │ │ -0000b50c : │ │ │ │ +0000b500 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #988]! @ 0x3dc │ │ │ │ │ │ │ │ -0000b518 : │ │ │ │ +0000b50c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #980]! @ 0x3d4 │ │ │ │ │ │ │ │ -0000b524 <__select64@plt>: │ │ │ │ +0000b518 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #972]! @ 0x3cc │ │ │ │ │ │ │ │ -0000b530 <_exit@plt>: │ │ │ │ +0000b524 <__select64@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #964]! @ 0x3c4 │ │ │ │ │ │ │ │ -0000b53c : │ │ │ │ +0000b530 <_exit@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #956]! @ 0x3bc │ │ │ │ │ │ │ │ -0000b548 : │ │ │ │ +0000b53c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #948]! @ 0x3b4 │ │ │ │ │ │ │ │ -0000b554 : │ │ │ │ +0000b548 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #940]! @ 0x3ac │ │ │ │ │ │ │ │ -0000b560 : │ │ │ │ +0000b554 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #932]! @ 0x3a4 │ │ │ │ │ │ │ │ -0000b56c : │ │ │ │ +0000b560 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #924]! @ 0x39c │ │ │ │ │ │ │ │ -0000b578 : │ │ │ │ +0000b56c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #916]! @ 0x394 │ │ │ │ │ │ │ │ -0000b584 : │ │ │ │ +0000b578 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #908]! @ 0x38c │ │ │ │ │ │ │ │ -0000b590 : │ │ │ │ +0000b584 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #900]! @ 0x384 │ │ │ │ │ │ │ │ -0000b59c : │ │ │ │ +0000b590 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #892]! @ 0x37c │ │ │ │ │ │ │ │ -0000b5a8 : │ │ │ │ +0000b59c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #884]! @ 0x374 │ │ │ │ │ │ │ │ -0000b5b4 : │ │ │ │ +0000b5a8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #876]! @ 0x36c │ │ │ │ │ │ │ │ -0000b5c0 : │ │ │ │ +0000b5b4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #868]! @ 0x364 │ │ │ │ │ │ │ │ -0000b5cc : │ │ │ │ +0000b5c0 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #860]! @ 0x35c │ │ │ │ │ │ │ │ -0000b5d8 : │ │ │ │ +0000b5cc : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #852]! @ 0x354 │ │ │ │ │ │ │ │ -0000b5e4 : │ │ │ │ +0000b5d8 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #844]! @ 0x34c │ │ │ │ │ │ │ │ -0000b5f0 <__isoc23_sscanf@plt>: │ │ │ │ +0000b5e4 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #836]! @ 0x344 │ │ │ │ │ │ │ │ -0000b5fc : │ │ │ │ +0000b5f0 <__isoc23_sscanf@plt>: │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #828]! @ 0x33c │ │ │ │ │ │ │ │ -0000b608 : │ │ │ │ +0000b5fc : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #820]! @ 0x334 │ │ │ │ │ │ │ │ -0000b614 : │ │ │ │ +0000b608 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #812]! @ 0x32c │ │ │ │ │ │ │ │ -0000b620 : │ │ │ │ +0000b614 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #804]! @ 0x324 │ │ │ │ │ │ │ │ -0000b62c : │ │ │ │ +0000b620 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #796]! @ 0x31c │ │ │ │ │ │ │ │ -0000b638 : │ │ │ │ +0000b62c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #788]! @ 0x314 │ │ │ │ │ │ │ │ -0000b644 : │ │ │ │ +0000b638 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #780]! @ 0x30c │ │ │ │ │ │ │ │ -0000b650 : │ │ │ │ +0000b644 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #772]! @ 0x304 │ │ │ │ │ │ │ │ -0000b65c : │ │ │ │ +0000b650 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #764]! @ 0x2fc │ │ │ │ │ │ │ │ -0000b668 : │ │ │ │ +0000b65c : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #756]! @ 0x2f4 │ │ │ │ │ │ │ │ -0000b674 <__cxa_atexit@plt>: │ │ │ │ +0000b668 : │ │ │ │ add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ add ip, ip, #57344 @ 0xe000 │ │ │ │ ldr pc, [ip, #748]! @ 0x2ec │ │ │ │ + │ │ │ │ +0000b674 <__cxa_atexit@plt>: │ │ │ │ + add ip, pc, #32505856 @ 0x1f00000 │ │ │ │ + add ip, ip, #57344 @ 0xe000 │ │ │ │ + ldr pc, [ip, #740]! @ 0x2e4 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -250,15 +250,15 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r3, [r0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldr ip, [r0] │ │ │ │ b b940 <__cxa_atexit@plt+0x2cc> │ │ │ │ - ldrsheq sp, [r0, #232]! @ 0xe8 │ │ │ │ + ldrsheq sp, [r0, #224]! @ 0xe0 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, r2 │ │ │ │ ldr sl, [pc, #1292] @ bf90 <__cxa_atexit@plt+0x91c> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -580,19 +580,19 @@ │ │ │ │ ldr r9, [r3, #-20] @ 0xffffffec │ │ │ │ and r3, r9, #31 │ │ │ │ lsr r9, r9, #5 │ │ │ │ b bc98 <__cxa_atexit@plt+0x624> │ │ │ │ ldr r0, [pc, #20] @ bfa0 <__cxa_atexit@plt+0x92c> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1ba73bc <__cxa_atexit@plt+0x1b9bd48> │ │ │ │ - mvnseq sp, r8, lsl #22 │ │ │ │ - bicseq fp, r9, r8, lsr #8 │ │ │ │ + mvnseq sp, r0, lsl #22 │ │ │ │ + bicseq fp, r9, r8, lsl #8 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - biceq lr, r5, r4, lsr lr │ │ │ │ + biceq ip, r5, r4, asr #1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldr fp, [pc, #2784] @ ca94 <__cxa_atexit@plt+0x1420> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #2780] @ ca98 <__cxa_atexit@plt+0x1424> │ │ │ │ add fp, pc, fp │ │ │ │ bic sl, r1, #3 │ │ │ │ @@ -1285,38 +1285,38 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne c1d8 <__cxa_atexit@plt+0xb64> │ │ │ │ b c1a0 <__cxa_atexit@plt+0xb2c> │ │ │ │ ldr r1, [pc, #112] @ cafc <__cxa_atexit@plt+0x1488> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r1, #20] │ │ │ │ b ca0c <__cxa_atexit@plt+0x1398> │ │ │ │ - ldrsbeq sp, [r0, #84]! @ 0x54 │ │ │ │ + mvnseq sp, ip, asr #11 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ mvnseq r0, r8, lsr r8 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - bicseq sl, r9, sl, lsr #29 │ │ │ │ - mvnseq r6, ip, lsr #13 │ │ │ │ - bicseq sl, r9, sl, ror lr │ │ │ │ - ldrheq sl, [r9, #230] @ 0xe6 │ │ │ │ - mvnseq r6, r4, lsr r5 │ │ │ │ + bicseq sl, r9, sl, lsl #29 │ │ │ │ + mvnseq r6, r4, lsr #13 │ │ │ │ + bicseq sl, r9, sl, asr lr │ │ │ │ + @ instruction: 0x01d9ae96 │ │ │ │ + mvnseq r6, ip, lsr #10 │ │ │ │ mvnseq r0, r0, asr #10 │ │ │ │ mvnseq r0, r4, lsr #10 │ │ │ │ mvnseq r0, r0, asr #8 │ │ │ │ - mvnseq r6, r4, ror r3 │ │ │ │ + mvnseq r6, ip, ror #6 │ │ │ │ mvnseq r0, r8, lsl r4 │ │ │ │ - ldrsheq r6, [r0, #24]! │ │ │ │ - @ instruction: 0x01f06198 │ │ │ │ - mvnseq r6, r8, lsl r1 │ │ │ │ - mvnseq r5, ip, asr #29 │ │ │ │ - ldrheq r5, [r0, #232]! @ 0xe8 │ │ │ │ + ldrsheq r6, [r0, #16]! │ │ │ │ + @ instruction: 0x01f06190 │ │ │ │ + mvnseq r6, r0, lsl r1 │ │ │ │ + mvnseq r5, r4, asr #29 │ │ │ │ + ldrheq r5, [r0, #224]! @ 0xe0 │ │ │ │ ldrsheq pc, [r0, #232]! @ 0xe8 @ │ │ │ │ - strheq lr, [r5, #64] @ 0x40 │ │ │ │ - strdeq lr, [r5, #68] @ 0x44 │ │ │ │ + biceq fp, r5, r0, asr #14 │ │ │ │ + biceq fp, r5, r4, lsl #15 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - biceq lr, r5, r8, ror r4 │ │ │ │ + biceq fp, r5, r8, lsl #14 │ │ │ │ mvnseq pc, r4, lsl #28 │ │ │ │ mvnseq pc, r8, ror #27 │ │ │ │ mvnseq pc, r0, lsr #27 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -1660,15 +1660,15 @@ │ │ │ │ clz r1, r1 │ │ │ │ add r3, ip, r2 │ │ │ │ rsb r2, r1, #32 │ │ │ │ sub r3, r3, r2 │ │ │ │ uxtb r3, r3 │ │ │ │ b cf70 <__cxa_atexit@plt+0x18fc> │ │ │ │ mvnseq pc, r8, lsl sl @ │ │ │ │ - mvnseq r5, r8, lsr r9 │ │ │ │ + mvnseq r5, r0, lsr r9 │ │ │ │ mvnseq pc, ip, asr #17 │ │ │ │ mvnseq pc, r4, ror r8 @ │ │ │ │ mvnseq pc, r8, asr r8 @ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -1766,15 +1766,15 @@ │ │ │ │ add fp, fp, r6, lsl #2 │ │ │ │ cmp r7, r9 │ │ │ │ bhi d1b8 <__cxa_atexit@plt+0x1b44> │ │ │ │ b d120 <__cxa_atexit@plt+0x1aac> │ │ │ │ ldr r4, [sl, #-20] @ 0xffffffec │ │ │ │ lsr r4, r4, #5 │ │ │ │ b d0dc <__cxa_atexit@plt+0x1a68> │ │ │ │ - mvnseq ip, ip, ror #9 │ │ │ │ + mvnseq ip, r4, ror #9 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ ldr r3, [pc, #64] @ d268 <__cxa_atexit@plt+0x1bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -2513,29 +2513,29 @@ │ │ │ │ bl de90 <__cxa_atexit@plt+0x281c> │ │ │ │ b d6e0 <__cxa_atexit@plt+0x206c> │ │ │ │ ldr r0, [pc, #212] @ de8c <__cxa_atexit@plt+0x2818> │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1ba73bc <__cxa_atexit@plt+0x1b9bd48> │ │ │ │ mvnseq sp, ip, lsr #9 │ │ │ │ - ldrheq ip, [r0, #40]! @ 0x28 │ │ │ │ - @ instruction: 0x01d99e98 │ │ │ │ + ldrheq ip, [r0, #32]! │ │ │ │ + bicseq r9, r9, r8, ror lr │ │ │ │ mvnseq sp, r8, lsl #9 │ │ │ │ mvnseq sp, ip, ror r4 │ │ │ │ ldrsbeq sp, [r0, #60]! @ 0x3c │ │ │ │ mvnseq sp, ip, asr #6 │ │ │ │ mvnseq sp, r0, lsl #6 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ ldrsbeq sp, [r0, #32]! │ │ │ │ mvnseq sp, r4, ror r2 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ mvnseq sp, r0, asr #4 │ │ │ │ - @ instruction: 0xffffe8f8 │ │ │ │ + @ instruction: 0xffffea0c │ │ │ │ ldrsheq sp, [r0, #24]! │ │ │ │ - @ instruction: 0xffffd1bc │ │ │ │ + @ instruction: 0xffffe65c │ │ │ │ mvnseq sp, ip, asr #3 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0x01f0d198 │ │ │ │ mvnseq sp, r0, lsl #3 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ mvnseq sp, r8, lsl #2 │ │ │ │ mvnseq sp, r0, ror #1 │ │ │ │ @@ -2560,18 +2560,18 @@ │ │ │ │ ldrsbeq ip, [r0, #176]! @ 0xb0 │ │ │ │ mvnseq ip, ip, lsr #23 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - @ instruction: 0xffffd1b8 │ │ │ │ + @ instruction: 0xffffe650 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - biceq sp, r5, r0, asr #2 │ │ │ │ + ldrdeq sl, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #3972] @ ee1c <__cxa_atexit@plt+0x37a8> │ │ │ │ movw ip, #8160 @ 0x1fe0 │ │ │ │ ldr r3, [pc, #3968] @ ee20 <__cxa_atexit@plt+0x37ac> │ │ │ │ add r1, pc, r1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #3960] @ ee24 <__cxa_atexit@plt+0x37b0> │ │ │ │ mov r5, r0 │ │ │ │ @@ -3559,33 +3559,33 @@ │ │ │ │ str r9, [sl, #24] │ │ │ │ ldr r6, [r1, #28] │ │ │ │ str r6, [sl, #28] │ │ │ │ ldr lr, [r1, #32]! │ │ │ │ str lr, [sl, #32]! │ │ │ │ bcc edcc <__cxa_atexit@plt+0x3758> │ │ │ │ b e85c <__cxa_atexit@plt+0x31e8> │ │ │ │ - ldrsheq fp, [r0, #96]! @ 0x60 │ │ │ │ + mvnseq fp, r8, ror #13 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - bicseq sl, r9, r6, lsr #13 │ │ │ │ - strdeq r2, [r6, #216] @ 0xd8 │ │ │ │ + bicseq sl, r9, r6, lsl #13 │ │ │ │ + biceq r0, r6, r8, lsl #1 │ │ │ │ mvnseq ip, ip, lsl r8 │ │ │ │ mvnseq ip, ip, ror #15 │ │ │ │ mvnseq ip, r0, asr #13 │ │ │ │ @ instruction: 0x01f0c690 │ │ │ │ mvnseq ip, r4, lsr #12 │ │ │ │ ldrsheq ip, [r0, #84]! @ 0x54 │ │ │ │ mvnseq ip, ip, asr #9 │ │ │ │ @ instruction: 0x01f0c49c │ │ │ │ mvnseq ip, r0, lsl #7 │ │ │ │ mvnseq ip, r0, asr r3 │ │ │ │ mvnseq ip, ip, ror #5 │ │ │ │ ldrheq ip, [r0, #44]! @ 0x2c │ │ │ │ mvnseq ip, r4, asr r2 │ │ │ │ mvnseq ip, r4, lsr #4 │ │ │ │ - ldrdeq r2, [r6, #100] @ 0x64 │ │ │ │ + biceq pc, r5, r4, ror #18 │ │ │ │ mvnseq ip, r8, ror #1 │ │ │ │ ldrheq ip, [r0, #8]! │ │ │ │ mvnseq ip, r8, asr r0 │ │ │ │ mvnseq ip, r8, lsr #32 │ │ │ │ mvnseq fp, r8, ror #29 │ │ │ │ ldrheq fp, [r0, #232]! @ 0xe8 │ │ │ │ @ instruction: 0x01f0bd90 │ │ │ │ @@ -3614,28 +3614,28 @@ │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ mvnseq fp, r8, asr #2 │ │ │ │ mvnseq fp, r8, lsl r1 │ │ │ │ mvnseq fp, r8, lsl #1 │ │ │ │ mvnseq fp, r6, ror r0 │ │ │ │ - ldrsheq r8, [r9, #226] @ 0xe2 │ │ │ │ - biceq r1, r6, r4, ror #11 │ │ │ │ - ldrsheq r2, [r0, #248]! @ 0xf8 │ │ │ │ - mvnseq r2, ip, asr #31 │ │ │ │ + ldrsbeq r8, [r9, #226] @ 0xe2 │ │ │ │ + biceq lr, r5, r4, ror r8 │ │ │ │ + ldrsheq r2, [r0, #240]! @ 0xf0 │ │ │ │ + mvnseq r2, r4, asr #31 │ │ │ │ mvnseq fp, r8 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ - mvnseq r2, ip, ror pc │ │ │ │ - mvnseq r2, r0, asr pc │ │ │ │ + mvnseq r2, r4, ror pc │ │ │ │ + mvnseq r2, r8, asr #30 │ │ │ │ mvnseq sl, ip, lsl #31 │ │ │ │ - mvnseq r2, r8, lsl pc │ │ │ │ - ldrsheq r2, [r0, #228]! @ 0xe4 │ │ │ │ + mvnseq r2, r0, lsl pc │ │ │ │ + mvnseq r2, ip, ror #29 │ │ │ │ mvnseq sl, r0, lsr pc │ │ │ │ - ldrheq r2, [r0, #224]! @ 0xe0 │ │ │ │ - mvnseq r2, ip, lsl #29 │ │ │ │ + mvnseq r2, r8, lsr #29 │ │ │ │ + mvnseq r2, r4, lsl #29 │ │ │ │ mvnseq sl, r8, asr #29 │ │ │ │ mvnseq sl, r8, asr #28 │ │ │ │ mvnseq sl, r8, lsl lr │ │ │ │ ldrsheq sl, [r0, #220]! @ 0xdc │ │ │ │ mvnseq sl, r0, lsl #28 │ │ │ │ mvnseq sl, r8, ror #27 │ │ │ │ ldrheq sl, [r0, #216]! @ 0xd8 │ │ │ │ @@ -4791,37 +4791,37 @@ │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdami r4, {r3, sl, ip, sp, pc} │ │ │ │ andeq pc, r0, sl, asr r8 @ │ │ │ │ stcl 7, cr15, [r2], #1000 @ 0x3e8 │ │ │ │ stcl 7, cr15, [r6], #1000 @ 0x3e8 │ │ │ │ - mvnseq r9, r8, lsr r4 │ │ │ │ + mvnseq r9, r0, lsr r4 │ │ │ │ @ instruction: 0xffffccd8 │ │ │ │ ldr r3, [pc, #20] @ 10180 <__cxa_atexit@plt+0x4b0c> │ │ │ │ ldr r2, [pc, #20] @ 10184 <__cxa_atexit@plt+0x4b10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ b ab34 <__gmon_start__@plt> │ │ │ │ - mvnseq r9, r0, lsr #8 │ │ │ │ + mvnseq r9, r8, lsl r4 │ │ │ │ @ instruction: 0xffffccdc │ │ │ │ - rsbcs pc, ip, r6, asr #4 │ │ │ │ + rsbcs pc, r4, r6, asr #4 │ │ │ │ rscsne pc, r1, r0, asr #5 │ │ │ │ - msrcs SPSR_fs, #1610612740 @ 0x60000004 │ │ │ │ + msrcs SPSR_s, #1610612740 @ 0x60000004 │ │ │ │ mvnsne pc, #192, 4 │ │ │ │ andle r4, r5, r3, lsl #5 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - rsbcs pc, ip, r6, asr #4 │ │ │ │ + rsbcs pc, r4, r6, asr #4 │ │ │ │ rscsne pc, r1, r0, asr #5 │ │ │ │ - msrcs SPSR_fs, #1610612740 @ 0x60000004 │ │ │ │ + msrcs SPSR_s, #1610612740 @ 0x60000004 │ │ │ │ mvnsne pc, #192, 4 │ │ │ │ svceq 0x00d91a1b │ │ │ │ @ instruction: 0x01a3eb01 │ │ │ │ andle r1, r5, r9, asr #32 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ @@ -4835,15 +4835,15 @@ │ │ │ │ andsvc r2, sl, r1, lsl #4 │ │ │ │ stclt 0, cr11, [r0, #-12] │ │ │ │ svclt 0x00004770 │ │ │ │ svclt 0x0000e7d6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 465e68 <__cxa_atexit@plt+0x45a7f4> │ │ │ │ + b 2abf4c <__cxa_atexit@plt+0x2a08d8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -4856,15 +4856,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10264 <__cxa_atexit@plt+0x4bf0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq r6, r8, lsr r0 │ │ │ │ + mvnseq r6, r0, lsr r0 │ │ │ │ ldrsheq r9, [r9, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 102f0 <__cxa_atexit@plt+0x4c7c> │ │ │ │ ldr r2, [pc, #136] @ 1030c <__cxa_atexit@plt+0x4c98> │ │ │ │ @@ -4900,17 +4900,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvnseq r5, r4, ror #31 │ │ │ │ - ldrheq r5, [r0, #252]! @ 0xfc │ │ │ │ - mvnseq r5, ip, lsr #31 │ │ │ │ + ldrsbeq r5, [r0, #252]! @ 0xfc │ │ │ │ + ldrheq r5, [r0, #244]! @ 0xf4 │ │ │ │ + mvnseq r5, r4, lsr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10364 <__cxa_atexit@plt+0x4cf0> │ │ │ │ @@ -4924,16 +4924,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvnseq r5, r8, lsr pc │ │ │ │ - mvnseq r5, r8, lsr #30 │ │ │ │ + mvnseq r5, r0, lsr pc │ │ │ │ + mvnseq r5, r0, lsr #30 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -4976,15 +4976,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10444 <__cxa_atexit@plt+0x4dd0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, r8, ror #28 │ │ │ │ + mvnseq r5, r0, ror #28 │ │ │ │ bicseq r9, r9, ip, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 104d0 <__cxa_atexit@plt+0x4e5c> │ │ │ │ ldr r2, [pc, #136] @ 104ec <__cxa_atexit@plt+0x4e78> │ │ │ │ @@ -5020,17 +5020,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvnseq r5, r4, lsl #28 │ │ │ │ - ldrsbeq r5, [r0, #220]! @ 0xdc │ │ │ │ - mvnseq r5, ip, asr #27 │ │ │ │ + ldrsheq r5, [r0, #220]! @ 0xdc │ │ │ │ + ldrsbeq r5, [r0, #212]! @ 0xd4 │ │ │ │ + mvnseq r5, r4, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10544 <__cxa_atexit@plt+0x4ed0> │ │ │ │ @@ -5044,16 +5044,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvnseq r5, r8, asr sp │ │ │ │ - mvnseq r5, r8, asr #26 │ │ │ │ + mvnseq r5, r0, asr sp │ │ │ │ + mvnseq r5, r0, asr #26 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -5104,15 +5104,15 @@ │ │ │ │ b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r9, r0, lsl #22 │ │ │ │ bicseq r9, r9, ip, lsl #22 │ │ │ │ - mvnseq r5, r0, ror ip │ │ │ │ + mvnseq r5, r8, ror #24 │ │ │ │ bicseq r9, r9, r0, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 106a4 <__cxa_atexit@plt+0x5030> │ │ │ │ mov r0, r4 │ │ │ │ @@ -5133,15 +5133,15 @@ │ │ │ │ b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsheq r9, [r9, #172] @ 0xac │ │ │ │ bicseq r9, r9, r8, lsl #22 │ │ │ │ - ldrsheq r5, [r0, #188]! @ 0xbc │ │ │ │ + ldrsheq r5, [r0, #180]! @ 0xb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10724 <__cxa_atexit@plt+0x50b0> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -5165,15 +5165,15 @@ │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ 10738 <__cxa_atexit@plt+0x50c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, r0, lsr #23 │ │ │ │ + @ instruction: 0x01f05b98 │ │ │ │ @ instruction: 0x01d99a94 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ beq 10790 <__cxa_atexit@plt+0x511c> │ │ │ │ @@ -5216,30 +5216,30 @@ │ │ │ │ str r1, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvnseq r5, r4, lsl #22 │ │ │ │ + ldrsheq r5, [r0, #172]! @ 0xac │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldrsbeq r5, [r0, #172]! @ 0xac │ │ │ │ + ldrsbeq r5, [r0, #164]! @ 0xa4 │ │ │ │ bicseq r9, r9, ip, lsr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr sl, [pc, #16] @ 10838 <__cxa_atexit@plt+0x51c4> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #12] @ 1083c <__cxa_atexit@plt+0x51c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ @ instruction: 0x01d9999c │ │ │ │ - mvnseq r5, r0, ror #20 │ │ │ │ + mvnseq r5, r8, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10894 <__cxa_atexit@plt+0x5220> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -5250,21 +5250,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 108a0 <__cxa_atexit@plt+0x522c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 37101c <__cxa_atexit@plt+0x3659a8> │ │ │ │ + b 9b5214 <__cxa_atexit@plt+0x9a9ba0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, r4, lsl sl │ │ │ │ - mvnseq r5, r4, lsl sl │ │ │ │ + mvnseq r5, ip, lsl #20 │ │ │ │ + mvnseq r5, ip, lsl #20 │ │ │ │ bicseq r9, r9, r4, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 108fc <__cxa_atexit@plt+0x5288> │ │ │ │ mov r0, r4 │ │ │ │ @@ -5281,16 +5281,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 15c580c <__cxa_atexit@plt+0x15ba198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, ip, lsr #19 │ │ │ │ - ldrheq r5, [r0, #144]! @ 0x90 │ │ │ │ + mvnseq r5, r4, lsr #19 │ │ │ │ + mvnseq r5, r8, lsr #19 │ │ │ │ bicseq r9, r9, ip, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1096c <__cxa_atexit@plt+0x52f8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -5310,16 +5310,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 15cac50 <__cxa_atexit@plt+0x15bf5dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r9, r0, ror #19 │ │ │ │ + mvnseq r5, r4, lsr r9 │ │ │ │ mvnseq r5, ip, lsr r9 │ │ │ │ - mvnseq r5, r4, asr #18 │ │ │ │ bicseq r9, r9, ip, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 109d4 <__cxa_atexit@plt+0x5360> │ │ │ │ mov r0, r4 │ │ │ │ @@ -5336,51 +5336,51 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 15e5694 <__cxa_atexit@plt+0x15da020> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01d99990 │ │ │ │ - mvnseq r5, r8, asr #17 │ │ │ │ + mvnseq r5, r0, asr #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 10a04 <__cxa_atexit@plt+0x5390> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01f05890 │ │ │ │ + mvnseq r5, r8, lsl #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 10a28 <__cxa_atexit@plt+0x53b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, ip, ror #16 │ │ │ │ + mvnseq r5, r4, ror #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 10a4c <__cxa_atexit@plt+0x53d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, r8, asr #16 │ │ │ │ + mvnseq r5, r0, asr #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 10a70 <__cxa_atexit@plt+0x53fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, r4, lsr #16 │ │ │ │ + mvnseq r5, ip, lsl r8 │ │ │ │ bicseq r9, r9, ip, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10acc <__cxa_atexit@plt+0x5458> │ │ │ │ mov r0, r4 │ │ │ │ @@ -5397,16 +5397,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 195ae40 <__cxa_atexit@plt+0x194f7cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r5, [r0, #124]! @ 0x7c │ │ │ │ - mvnseq r5, r8, ror #15 │ │ │ │ + ldrsbeq r5, [r0, #116]! @ 0x74 │ │ │ │ + mvnseq r5, r0, ror #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10b18 <__cxa_atexit@plt+0x54a4> │ │ │ │ ldr r2, [pc, #44] @ 10b28 <__cxa_atexit@plt+0x54b4> │ │ │ │ @@ -5436,15 +5436,15 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 10b70 <__cxa_atexit@plt+0x54fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 1944294 <__cxa_atexit@plt+0x1938c20> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r5, r4, asr #14 │ │ │ │ + mvnseq r5, ip, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10ba8 <__cxa_atexit@plt+0x5534> │ │ │ │ @@ -5456,15 +5456,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 10bc4 <__cxa_atexit@plt+0x5550> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvnseq r5, r0, lsl r7 │ │ │ │ + mvnseq r5, r8, lsl #14 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ bicseq r9, r9, r8, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10c20 <__cxa_atexit@plt+0x55ac> │ │ │ │ @@ -5482,16 +5482,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 1929438 <__cxa_atexit@plt+0x191ddc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, r8, lsl #13 │ │ │ │ - mvnseq r5, r0, lsr #13 │ │ │ │ + mvnseq r5, r0, lsl #13 │ │ │ │ + @ instruction: 0x01f05698 │ │ │ │ bicseq r9, r9, ip, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 10c90 <__cxa_atexit@plt+0x561c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -5511,16 +5511,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1b8d338 <__cxa_atexit@plt+0x1b81cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsheq r9, [r9, #128] @ 0x80 │ │ │ │ - mvnseq r5, r8, lsl r6 │ │ │ │ - mvnseq r5, r4, lsr r6 │ │ │ │ + mvnseq r5, r0, lsl r6 │ │ │ │ + mvnseq r5, ip, lsr #12 │ │ │ │ bicseq r9, r9, r0, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 10d08 <__cxa_atexit@plt+0x5694> │ │ │ │ mov r0, r4 │ │ │ │ @@ -5541,16 +5541,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1a3c1f8 <__cxa_atexit@plt+0x1a30b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r9, ip, asr #17 │ │ │ │ - mvnseq r5, r4, lsr #11 │ │ │ │ - mvnseq r5, r8, lsl #11 │ │ │ │ + @ instruction: 0x01f0559c │ │ │ │ + mvnseq r5, r0, lsl #11 │ │ │ │ bicseq r9, r9, r8, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 10d80 <__cxa_atexit@plt+0x570c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -5571,16 +5571,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1a3c1f8 <__cxa_atexit@plt+0x1a30b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r9, r8, asr #18 │ │ │ │ - mvnseq r5, ip, lsr #10 │ │ │ │ - mvnseq r5, r0, lsl r5 │ │ │ │ + mvnseq r5, r4, lsr #10 │ │ │ │ + mvnseq r5, r8, lsl #10 │ │ │ │ @ instruction: 0x01d99e98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -5769,16 +5769,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 1928814 <__cxa_atexit@plt+0x191d1a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, ip, lsl #4 │ │ │ │ - mvnseq r5, ip, lsr #4 │ │ │ │ + mvnseq r5, r4, lsl #4 │ │ │ │ + mvnseq r5, r4, lsr #4 │ │ │ │ bicseq r9, r9, r0, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1110c <__cxa_atexit@plt+0x5a98> │ │ │ │ mov r0, r4 │ │ │ │ @@ -5798,16 +5798,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1b7f290 <__cxa_atexit@plt+0x1b73c1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r9, r4, asr ip │ │ │ │ - @ instruction: 0x01f0519c │ │ │ │ - mvnseq r5, r0, asr #3 │ │ │ │ + @ instruction: 0x01f05194 │ │ │ │ + ldrheq r5, [r0, #24]! │ │ │ │ ldrheq r9, [r9, #204] @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 11178 <__cxa_atexit@plt+0x5b04> │ │ │ │ mov r0, r4 │ │ │ │ @@ -5825,15 +5825,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 163a190 <__cxa_atexit@plt+0x162eb1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r9, ip, ror ip │ │ │ │ - mvnseq r5, r8, lsr #2 │ │ │ │ + mvnseq r5, r0, lsr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 111a8 <__cxa_atexit@plt+0x5b34> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -5871,15 +5871,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11240 <__cxa_atexit@plt+0x5bcc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, r8, lsr #1 │ │ │ │ + mvnseq r5, r0, lsr #1 │ │ │ │ bicseq r9, r9, r8, lsl ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -5893,15 +5893,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11298 <__cxa_atexit@plt+0x5c24> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, r4, asr r0 │ │ │ │ + mvnseq r5, ip, asr #32 │ │ │ │ bicseq r9, r9, r4, asr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -5915,15 +5915,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 112f0 <__cxa_atexit@plt+0x5c7c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, r0 │ │ │ │ + ldrsheq r4, [r0, #248]! @ 0xf8 │ │ │ │ bicseq r9, r9, r0, ror fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -5937,15 +5937,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11348 <__cxa_atexit@plt+0x5cd4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, ip, lsr #31 │ │ │ │ + mvnseq r4, r4, lsr #31 │ │ │ │ bicseq r9, r9, ip, lsl fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -5959,15 +5959,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 113a0 <__cxa_atexit@plt+0x5d2c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, r8, asr pc │ │ │ │ + mvnseq r4, r0, asr pc │ │ │ │ bicseq r9, r9, r8, asr #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -5981,15 +5981,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 113f8 <__cxa_atexit@plt+0x5d84> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, r4, lsl #30 │ │ │ │ + ldrsheq r4, [r0, #236]! @ 0xec │ │ │ │ bicseq r9, r9, r4, ror sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -6003,15 +6003,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11450 <__cxa_atexit@plt+0x5ddc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrheq r4, [r0, #224]! @ 0xe0 │ │ │ │ + mvnseq r4, r8, lsr #29 │ │ │ │ bicseq r9, r9, r0, lsr #20 │ │ │ │ bicseq r9, r9, r4, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 114a8 <__cxa_atexit@plt+0x5e34> │ │ │ │ @@ -6029,15 +6029,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1543478 <__cxa_atexit@plt+0x1537e04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bdeef1 │ │ │ │ - ldrsheq r4, [r0, #212]! @ 0xd4 │ │ │ │ + mvnseq r4, ip, ror #27 │ │ │ │ bicseq r9, r9, r0, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1150c <__cxa_atexit@plt+0x5e98> │ │ │ │ mov r0, r4 │ │ │ │ @@ -6054,15 +6054,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1543478 <__cxa_atexit@plt+0x1537e04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bdee5b │ │ │ │ - @ instruction: 0x01f04d90 │ │ │ │ + mvnseq r4, r8, lsl #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11578 <__cxa_atexit@plt+0x5f04> │ │ │ │ ldr r7, [pc, #96] @ 1159c <__cxa_atexit@plt+0x5f28> │ │ │ │ @@ -6104,16 +6104,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, ip, lsl sp │ │ │ │ - mvnseq r4, r8, lsl sp │ │ │ │ + mvnseq r4, r4, lsl sp │ │ │ │ + mvnseq r4, r0, lsl sp │ │ │ │ ldrsbeq r9, [r9, #132] @ 0x84 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11630 <__cxa_atexit@plt+0x5fbc> │ │ │ │ @@ -6188,15 +6188,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - mvnseq r4, r0, asr #23 │ │ │ │ + ldrheq r4, [r0, #184]! @ 0xb8 │ │ │ │ bicseq r9, r9, ip, lsl #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -6239,15 +6239,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 117fc <__cxa_atexit@plt+0x6188> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrsheq r4, [r0, #160]! @ 0xa0 │ │ │ │ + mvnseq r4, r8, ror #21 │ │ │ │ bicseq r9, r9, r0, asr #13 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -6273,15 +6273,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 11884 <__cxa_atexit@plt+0x6210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvnseq r4, r8, ror #20 │ │ │ │ + mvnseq r4, r0, ror #20 │ │ │ │ bicseq r9, r9, r8, lsr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ @@ -6466,15 +6466,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 11bb4 <__cxa_atexit@plt+0x6540> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, r8, lsl #19 │ │ │ │ + mvnseq r4, r0, lsl #19 │ │ │ │ andeq r0, r0, r8, ror pc │ │ │ │ @ instruction: 0x00000fb8 │ │ │ │ bicseq r9, r9, ip, ror r5 │ │ │ │ andeq r0, r0, r0, ror #28 │ │ │ │ andeq r0, r0, r4, ror sp │ │ │ │ bicseq r9, r9, ip, ror #6 │ │ │ │ bicseq r9, r9, r0, ror #6 │ │ │ │ @@ -6526,15 +6526,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 11648 <__cxa_atexit@plt+0x5fd4> │ │ │ │ ldr r7, [pc, #12] @ 11c78 <__cxa_atexit@plt+0x6604> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, ip, ror #12 │ │ │ │ + mvnseq r4, r4, ror #12 │ │ │ │ bicseq r9, r9, r4, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #10 │ │ │ │ @@ -6699,16 +6699,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldrsheq r4, [r0, #52]! @ 0x34 │ │ │ │ - mvnseq r4, ip, asr #7 │ │ │ │ + mvnseq r4, ip, ror #7 │ │ │ │ + mvnseq r4, r4, asr #7 │ │ │ │ bicseq r8, r9, r0, asr pc │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11f88 <__cxa_atexit@plt+0x6914> │ │ │ │ ldr r3, [pc, #96] @ 11fb4 <__cxa_atexit@plt+0x6940> │ │ │ │ @@ -6735,15 +6735,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 11fbc <__cxa_atexit@plt+0x6948> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvnseq r4, r8, lsr r3 │ │ │ │ + mvnseq r4, r0, lsr r3 │ │ │ │ bicseq r8, r9, r4, asr #29 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11ff0 <__cxa_atexit@plt+0x697c> │ │ │ │ ldr r3, [pc, #40] @ 12008 <__cxa_atexit@plt+0x6994> │ │ │ │ @@ -6753,15 +6753,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ ldr r7, [pc, #12] @ 12004 <__cxa_atexit@plt+0x6990> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, r8, ror #5 │ │ │ │ + mvnseq r4, r0, ror #5 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12030 <__cxa_atexit@plt+0x69bc> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -6769,15 +6769,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ b 1b5887c <__cxa_atexit@plt+0x1b4d208> │ │ │ │ ldr r7, [pc, #12] @ 12044 <__cxa_atexit@plt+0x69d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, r0, lsr #5 │ │ │ │ + @ instruction: 0x01f04298 │ │ │ │ bicseq r8, r9, r8, ror lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #8 │ │ │ │ @@ -6915,15 +6915,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - mvnseq r4, r8, rrx │ │ │ │ + mvnseq r4, r0, rrx │ │ │ │ bicseq r8, r9, r0, lsr ip │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ @@ -6941,15 +6941,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #32]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r4, r0 │ │ │ │ + ldrsheq r3, [r0, #248]! @ 0xf8 │ │ │ │ bicseq r8, r9, r8, asr #23 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1234c <__cxa_atexit@plt+0x6cd8> │ │ │ │ ldr r3, [pc, #224] @ 123f8 <__cxa_atexit@plt+0x6d84> │ │ │ │ @@ -6987,15 +6987,15 @@ │ │ │ │ bne 123d8 <__cxa_atexit@plt+0x6d64> │ │ │ │ ldr r3, [pc, #88] @ 123f4 <__cxa_atexit@plt+0x6d80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ add r8, r3, #1 │ │ │ │ - b e086d8 <__cxa_atexit@plt+0xdfd064> │ │ │ │ + b f6559c <__cxa_atexit@plt+0xf59f28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 12404 <__cxa_atexit@plt+0x6d90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #28 │ │ │ │ bx r0 │ │ │ │ @@ -7008,16 +7008,16 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ bicseq r8, r9, ip, lsl fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldrsheq r3, [r0, #232]! @ 0xe8 │ │ │ │ - mvnseq r3, r0, lsr #30 │ │ │ │ + ldrsheq r3, [r0, #224]! @ 0xe0 │ │ │ │ + mvnseq r3, r8, lsl pc │ │ │ │ ldrheq r8, [r9, #168] @ 0xa8 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12438 <__cxa_atexit@plt+0x6dc4> │ │ │ │ ldr r3, [pc, #40] @ 12450 <__cxa_atexit@plt+0x6ddc> │ │ │ │ @@ -7027,15 +7027,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ ldr r7, [pc, #12] @ 1244c <__cxa_atexit@plt+0x6dd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #28 │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, r0, lsr #29 │ │ │ │ + @ instruction: 0x01f03e98 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ bicseq r8, r9, ip, ror #20 │ │ │ │ andeq r0, r0, r6, asr #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 124d0 <__cxa_atexit@plt+0x6e5c> │ │ │ │ @@ -7059,28 +7059,28 @@ │ │ │ │ bne 124d0 <__cxa_atexit@plt+0x6e5c> │ │ │ │ ldr r3, [pc, #72] @ 12504 <__cxa_atexit@plt+0x6e90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ add r8, r3, #1 │ │ │ │ - b e086d8 <__cxa_atexit@plt+0xdfd064> │ │ │ │ + b f6559c <__cxa_atexit@plt+0xf59f28> │ │ │ │ ldr r7, [pc, #40] @ 12500 <__cxa_atexit@plt+0x6e8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - mvnseq r3, r0, lsl #28 │ │ │ │ + ldrsheq r3, [r0, #216]! @ 0xd8 │ │ │ │ ldrsheq r8, [r9, #156] @ 0x9c │ │ │ │ ldrheq r8, [r9, #152] @ 0x98 │ │ │ │ andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 12584 <__cxa_atexit@plt+0x6f10> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -7096,46 +7096,46 @@ │ │ │ │ bne 12570 <__cxa_atexit@plt+0x6efc> │ │ │ │ ldr r3, [pc, #56] @ 12588 <__cxa_atexit@plt+0x6f14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ add r8, r3, #1 │ │ │ │ - b e086d8 <__cxa_atexit@plt+0xdfd064> │ │ │ │ + b f6559c <__cxa_atexit@plt+0xf59f28> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1258c <__cxa_atexit@plt+0x6f18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ bicseq r8, r9, r8, ror #18 │ │ │ │ - mvnseq r3, r0, ror #26 │ │ │ │ + mvnseq r3, r8, asr sp │ │ │ │ bicseq r8, r9, r0, lsr r9 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, r3 │ │ │ │ bne 125c8 <__cxa_atexit@plt+0x6f54> │ │ │ │ ldr r3, [pc, #44] @ 125e0 <__cxa_atexit@plt+0x6f6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r8, r3, #1 │ │ │ │ - b e086d8 <__cxa_atexit@plt+0xdfd064> │ │ │ │ + b f6559c <__cxa_atexit@plt+0xf59f28> │ │ │ │ ldr r7, [pc, #12] @ 125dc <__cxa_atexit@plt+0x6f68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, r8, lsl #26 │ │ │ │ + mvnseq r3, r0, lsl #26 │ │ │ │ bicseq r8, r9, r4, lsl #18 │ │ │ │ ldrsbeq r8, [r9, #140] @ 0x8c │ │ │ │ andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 12660 <__cxa_atexit@plt+0x6fec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -7151,46 +7151,46 @@ │ │ │ │ bne 1264c <__cxa_atexit@plt+0x6fd8> │ │ │ │ ldr r3, [pc, #56] @ 12664 <__cxa_atexit@plt+0x6ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ add r8, r3, #1 │ │ │ │ - b e086d8 <__cxa_atexit@plt+0xdfd064> │ │ │ │ + b f6559c <__cxa_atexit@plt+0xf59f28> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 12668 <__cxa_atexit@plt+0x6ff4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ bicseq r8, r9, ip, lsl #17 │ │ │ │ - mvnseq r3, r4, lsl #25 │ │ │ │ + mvnseq r3, ip, ror ip │ │ │ │ bicseq r8, r9, r4, asr r8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, r3 │ │ │ │ bne 126a4 <__cxa_atexit@plt+0x7030> │ │ │ │ ldr r3, [pc, #44] @ 126bc <__cxa_atexit@plt+0x7048> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r8, r3, #1 │ │ │ │ - b e086d8 <__cxa_atexit@plt+0xdfd064> │ │ │ │ + b f6559c <__cxa_atexit@plt+0xf59f28> │ │ │ │ ldr r7, [pc, #12] @ 126b8 <__cxa_atexit@plt+0x7044> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, ip, lsr #24 │ │ │ │ + mvnseq r3, r4, lsr #24 │ │ │ │ bicseq r8, r9, r8, lsr #16 │ │ │ │ bicseq r8, r9, r0, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ @@ -7244,15 +7244,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r7, [pc, #12] @ 127b0 <__cxa_atexit@plt+0x713c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, r4, lsr fp │ │ │ │ + mvnseq r3, ip, lsr #22 │ │ │ │ bicseq r8, r9, ip, ror r7 │ │ │ │ bicseq r8, r9, r8, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ @@ -7331,15 +7331,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 11648 <__cxa_atexit@plt+0x5fd4> │ │ │ │ ldr r7, [pc, #12] @ 1290c <__cxa_atexit@plt+0x7298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r3, [r0, #152]! @ 0x98 │ │ │ │ + ldrsbeq r3, [r0, #144]! @ 0x90 │ │ │ │ bicseq r8, r9, ip, lsr #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12958 <__cxa_atexit@plt+0x72e4> │ │ │ │ @@ -7393,15 +7393,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrsheq r3, [r0, #128]! @ 0x80 │ │ │ │ + mvnseq r3, r8, ror #17 │ │ │ │ ldrheq r8, [r9, #72] @ 0x48 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ @@ -7417,15 +7417,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq r3, ip, lsl #17 │ │ │ │ + mvnseq r3, r4, lsl #17 │ │ │ │ bicseq r8, r9, r8, asr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ and r1, r3, #3 │ │ │ │ @@ -7609,16 +7609,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01f03598 │ │ │ │ - @ instruction: 0x01f03594 │ │ │ │ + @ instruction: 0x01f03590 │ │ │ │ + mvnseq r3, ip, lsl #11 │ │ │ │ bicseq r8, r9, r4, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 12dd0 <__cxa_atexit@plt+0x775c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -7633,22 +7633,22 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 12de0 <__cxa_atexit@plt+0x776c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b dbcccc <__cxa_atexit@plt+0xdb1658> │ │ │ │ + b f19b90 <__cxa_atexit@plt+0xf0e51c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r8, r9, r8, lsl #2 │ │ │ │ - ldrsbeq r3, [r0, #76]! @ 0x4c │ │ │ │ - ldrsheq r3, [r0, #76]! @ 0x4c │ │ │ │ + ldrsbeq r3, [r0, #68]! @ 0x44 │ │ │ │ + ldrsheq r3, [r0, #68]! @ 0x44 │ │ │ │ bicseq r8, r9, r4, lsl #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -7731,19 +7731,19 @@ │ │ │ │ ldr r7, [pc, #32] @ 12f58 <__cxa_atexit@plt+0x78e4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - mvnseq r3, r4, lsl r4 │ │ │ │ + mvnseq r3, ip, lsl #8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ bicseq r8, r9, ip, lsr r0 │ │ │ │ - ldrsheq r3, [r0, #60]! @ 0x3c │ │ │ │ + ldrsheq r3, [r0, #52]! @ 0x34 │ │ │ │ bicseq r8, r9, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12fa8 <__cxa_atexit@plt+0x7934> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -7769,15 +7769,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 12fe0 <__cxa_atexit@plt+0x796c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ bicseq r7, r9, r4, lsr #31 │ │ │ │ - mvnseq r3, r8, lsr r3 │ │ │ │ + mvnseq r3, r0, lsr r3 │ │ │ │ bicseq r7, r9, r4, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13014 <__cxa_atexit@plt+0x79a0> │ │ │ │ ldr r7, [pc, #100] @ 1306c <__cxa_atexit@plt+0x79f8> │ │ │ │ @@ -7803,15 +7803,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 13068 <__cxa_atexit@plt+0x79f4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ bicseq r7, r9, ip, lsl pc │ │ │ │ - ldrsbeq r3, [r0, #44]! @ 0x2c │ │ │ │ + ldrsbeq r3, [r0, #36]! @ 0x24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 130b4 <__cxa_atexit@plt+0x7a40> │ │ │ │ ldr r7, [pc, #52] @ 130c4 <__cxa_atexit@plt+0x7a50> │ │ │ │ @@ -8072,27 +8072,27 @@ │ │ │ │ bx r0 │ │ │ │ andeq r1, r0, r4, lsr #1 │ │ │ │ andeq r1, r0, r4, ror #2 │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r1, r0, ip, lsl r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvnseq r2, ip, ror lr │ │ │ │ + mvnseq r2, r4, ror lr │ │ │ │ andeq r0, r0, ip, ror pc │ │ │ │ - mvnseq r2, r4, lsl #30 │ │ │ │ + ldrsheq r2, [r0, #236]! @ 0xec │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ andeq r0, r0, r4, ror ip │ │ │ │ andeq r0, r0, r4, asr #10 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ bicseq r7, r9, r4, asr r2 │ │ │ │ - mvnseq r2, r8, ror #28 │ │ │ │ - mvnseq r2, r0, asr pc │ │ │ │ + mvnseq r2, r0, ror #28 │ │ │ │ + mvnseq r2, r8, asr #30 │ │ │ │ @ instruction: 0x01d97a98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -8108,15 +8108,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ b 1b90db4 <__cxa_atexit@plt+0x1b85740> │ │ │ │ ldr r7, [pc, #12] @ 13530 <__cxa_atexit@plt+0x7ebc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, r4, asr #27 │ │ │ │ + ldrheq r2, [r0, #220]! @ 0xdc │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r7, r9, r0, rrx │ │ │ │ bicseq r7, r9, r0, lsr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -8183,19 +8183,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrheq r2, [r0, #204]! @ 0xcc │ │ │ │ + ldrheq r2, [r0, #196]! @ 0xc4 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - mvnseq r2, r4, lsr sp │ │ │ │ + mvnseq r2, ip, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 136e0 <__cxa_atexit@plt+0x806c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -8280,18 +8280,18 @@ │ │ │ │ b 1b70940 <__cxa_atexit@plt+0x1b652cc> │ │ │ │ ldr r7, [pc, #28] @ 137ec <__cxa_atexit@plt+0x8178> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - mvnseq r2, r8, lsr fp │ │ │ │ + mvnseq r2, r0, lsr fp │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - mvnseq r2, r8, lsl fp │ │ │ │ + mvnseq r2, r0, lsl fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1381c <__cxa_atexit@plt+0x81a8> │ │ │ │ ldr r3, [pc, #40] @ 13834 <__cxa_atexit@plt+0x81c0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8300,15 +8300,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ 13830 <__cxa_atexit@plt+0x81bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, r4, asr #21 │ │ │ │ + ldrheq r2, [r0, #172]! @ 0xac │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1385c <__cxa_atexit@plt+0x81e8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -8327,15 +8327,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1b70940 <__cxa_atexit@plt+0x1b652cc> │ │ │ │ - mvnseq r2, r4, ror #20 │ │ │ │ + mvnseq r2, ip, asr sl │ │ │ │ bicseq r7, r9, ip, asr #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 138d8 <__cxa_atexit@plt+0x8264> │ │ │ │ sub r7, r3, #1 │ │ │ │ @@ -8357,15 +8357,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 13908 <__cxa_atexit@plt+0x8294> │ │ │ │ b 13924 <__cxa_atexit@plt+0x82b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r2, ip, lsl sl │ │ │ │ + mvnseq r2, r4, lsl sl │ │ │ │ bicseq r7, r9, r4, asr r6 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #8 │ │ │ │ @@ -8413,15 +8413,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - mvnseq r2, ip, lsr #18 │ │ │ │ + mvnseq r2, r4, lsr #18 │ │ │ │ bicseq r7, r9, r4, ror r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #92] @ 13a70 <__cxa_atexit@plt+0x83fc> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -8509,18 +8509,18 @@ │ │ │ │ b 13c38 <__cxa_atexit@plt+0x85c4> │ │ │ │ ldr r7, [pc, #28] @ 13b80 <__cxa_atexit@plt+0x850c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - mvnseq r2, r0, lsr #15 │ │ │ │ + @ instruction: 0x01f02798 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - mvnseq r2, r4, lsl #15 │ │ │ │ + mvnseq r2, ip, ror r7 │ │ │ │ bicseq r7, r9, r8, ror #7 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13bb4 <__cxa_atexit@plt+0x8540> │ │ │ │ ldr r3, [pc, #40] @ 13bcc <__cxa_atexit@plt+0x8558> │ │ │ │ @@ -8530,15 +8530,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ 13bc8 <__cxa_atexit@plt+0x8554> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, ip, lsr #14 │ │ │ │ + mvnseq r2, r4, lsr #14 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0x01d9739c │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13bf4 <__cxa_atexit@plt+0x8580> │ │ │ │ @@ -8557,15 +8557,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 13c38 <__cxa_atexit@plt+0x85c4> │ │ │ │ - mvnseq r2, r8, asr #13 │ │ │ │ + mvnseq r2, r0, asr #13 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #160] @ 13ce4 <__cxa_atexit@plt+0x8670> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ @@ -8595,26 +8595,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #44] @ 13cf0 <__cxa_atexit@plt+0x867c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b e06e98 <__cxa_atexit@plt+0xdfb824> │ │ │ │ + b f63d5c <__cxa_atexit@plt+0xf586e8> │ │ │ │ ldr r7, [pc, #32] @ 13cf8 <__cxa_atexit@plt+0x8684> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - ldrheq r2, [r0, #84]! @ 0x54 │ │ │ │ - mvnseq r2, r4, asr r6 │ │ │ │ - mvnseq r2, r0, lsl r6 │ │ │ │ + mvnseq r2, ip, lsr #11 │ │ │ │ + mvnseq r2, ip, asr #12 │ │ │ │ + mvnseq r2, r8, lsl #12 │ │ │ │ bicseq r7, r9, r0, ror r2 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #136] @ 13d98 <__cxa_atexit@plt+0x8724> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ @@ -8640,25 +8640,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r5, [pc, #40] @ 13da0 <__cxa_atexit@plt+0x872c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b e06e98 <__cxa_atexit@plt+0xdfb824> │ │ │ │ + b f63d5c <__cxa_atexit@plt+0xf586e8> │ │ │ │ ldr r7, [pc, #28] @ 13da8 <__cxa_atexit@plt+0x8734> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - mvnseq r2, r0, lsl #10 │ │ │ │ - mvnseq r2, r0, lsr #11 │ │ │ │ - mvnseq r2, ip, asr r5 │ │ │ │ + ldrsheq r2, [r0, #72]! @ 0x48 │ │ │ │ + @ instruction: 0x01f02598 │ │ │ │ + mvnseq r2, r4, asr r5 │ │ │ │ bicseq r7, r9, r0, asr #3 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, r3 │ │ │ │ bge 13ddc <__cxa_atexit@plt+0x8768> │ │ │ │ @@ -8671,38 +8671,38 @@ │ │ │ │ ldr r3, [pc, #44] @ 13e14 <__cxa_atexit@plt+0x87a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 13e18 <__cxa_atexit@plt+0x87a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b e06e98 <__cxa_atexit@plt+0xdfb824> │ │ │ │ + b f63d5c <__cxa_atexit@plt+0xf586e8> │ │ │ │ ldr r7, [pc, #24] @ 13e20 <__cxa_atexit@plt+0x87ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r2, r0, lsl #9 │ │ │ │ - mvnseq r2, r4, lsl r5 │ │ │ │ - mvnseq r2, r0, ror #9 │ │ │ │ + mvnseq r2, r8, ror r4 │ │ │ │ + mvnseq r2, ip, lsl #10 │ │ │ │ + ldrsbeq r2, [r0, #72]! @ 0x48 │ │ │ │ bicseq r7, r9, r8, asr #2 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 13e54 <__cxa_atexit@plt+0x87e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [pc, #16] @ 13e58 <__cxa_atexit@plt+0x87e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ - b e06e98 <__cxa_atexit@plt+0xdfb824> │ │ │ │ + b f63d5c <__cxa_atexit@plt+0xf586e8> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r2, r0, lsr r4 │ │ │ │ + mvnseq r2, r8, lsr #8 │ │ │ │ bicseq r7, r9, r0, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 13e84 <__cxa_atexit@plt+0x8810> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -8735,15 +8735,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 13ef0 <__cxa_atexit@plt+0x887c> │ │ │ │ b 13f0c <__cxa_atexit@plt+0x8898> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r2, r4, lsr r4 │ │ │ │ + mvnseq r2, ip, lsr #8 │ │ │ │ bicseq r7, r9, ip, rrx │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ @@ -8777,47 +8777,47 @@ │ │ │ │ ldr r7, [pc, #16] @ 13fa0 <__cxa_atexit@plt+0x892c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff184 │ │ │ │ bicseq r6, r9, r4, ror #31 │ │ │ │ - mvnseq r2, r4, ror r3 │ │ │ │ + mvnseq r2, ip, ror #6 │ │ │ │ bicseq r7, r9, r8, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13fe0 <__cxa_atexit@plt+0x896c> │ │ │ │ ldr r3, [pc, #32] @ 13fe8 <__cxa_atexit@plt+0x8974> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 13fec <__cxa_atexit@plt+0x8978> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b db9580 <__cxa_atexit@plt+0xdadf0c> │ │ │ │ + b f16444 <__cxa_atexit@plt+0xf0add0> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq r2, r0, lsr #5 │ │ │ │ + @ instruction: 0x01f02298 │ │ │ │ bicseq r7, r9, r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 14020 <__cxa_atexit@plt+0x89ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [pc, #16] @ 14024 <__cxa_atexit@plt+0x89b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ - b db9580 <__cxa_atexit@plt+0xdadf0c> │ │ │ │ + b f16444 <__cxa_atexit@plt+0xf0add0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r2, r4, ror #4 │ │ │ │ + mvnseq r2, ip, asr r2 │ │ │ │ bicseq r6, r9, r8, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #16] @ 1404c <__cxa_atexit@plt+0x89d8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -8868,16 +8868,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 14114 <__cxa_atexit@plt+0x8aa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffff004 │ │ │ │ - mvnseq r2, ip, ror #4 │ │ │ │ - mvnseq r2, r8, ror #3 │ │ │ │ + mvnseq r2, r4, ror #4 │ │ │ │ + mvnseq r2, r0, ror #3 │ │ │ │ bicseq r6, r9, r4, asr lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #6 │ │ │ │ @@ -8895,15 +8895,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffef94 │ │ │ │ - mvnseq r2, r0, lsl #3 │ │ │ │ + mvnseq r2, r8, ror r1 │ │ │ │ bicseq r6, r9, ip, ror #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 141b8 <__cxa_atexit@plt+0x8b44> │ │ │ │ sub r7, r3, #1 │ │ │ │ @@ -8944,16 +8944,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 14244 <__cxa_atexit@plt+0x8bd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ - mvnseq r2, r8, lsr r1 │ │ │ │ - ldrheq r2, [r0, #12]! │ │ │ │ + mvnseq r2, r0, lsr r1 │ │ │ │ + ldrheq r2, [r0, #4]! │ │ │ │ bicseq r6, r9, r4, lsr #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ @@ -8971,15 +8971,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffee64 │ │ │ │ - mvnseq r2, r4, asr r0 │ │ │ │ + mvnseq r2, ip, asr #32 │ │ │ │ ldrheq r6, [r9, #204] @ 0xcc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 142e8 <__cxa_atexit@plt+0x8c74> │ │ │ │ sub r7, r3, #1 │ │ │ │ @@ -9023,16 +9023,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ bicseq r6, r9, r4, ror #23 │ │ │ │ - mvnseq r2, r8 │ │ │ │ - mvnseq r1, r4, lsl #31 │ │ │ │ + mvnseq r2, r0 │ │ │ │ + mvnseq r1, ip, ror pc │ │ │ │ bicseq r6, r9, r8, ror #23 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ @@ -9049,15 +9049,15 @@ │ │ │ │ add r8, r2, #1 │ │ │ │ b 1b90db4 <__cxa_atexit@plt+0x1b85740> │ │ │ │ ldr r7, [pc, #12] @ 143e4 <__cxa_atexit@plt+0x8d70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, r0, lsl pc │ │ │ │ + mvnseq r1, r8, lsl #30 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ bicseq r6, r9, r8, ror #22 │ │ │ │ bicseq r6, r9, ip, ror fp │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -9099,17 +9099,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 144b4 <__cxa_atexit@plt+0x8e40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, r8, asr lr │ │ │ │ - mvnseq r1, r0, lsl #29 │ │ │ │ - mvnseq r1, r4, asr #28 │ │ │ │ + mvnseq r1, r0, asr lr │ │ │ │ + mvnseq r1, r8, ror lr │ │ │ │ + mvnseq r1, ip, lsr lr │ │ │ │ ldrheq r6, [r9, #160] @ 0xa0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14518 <__cxa_atexit@plt+0x8ea4> │ │ │ │ @@ -9152,16 +9152,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, ip, ror sp │ │ │ │ - mvnseq r1, r8, ror sp │ │ │ │ + mvnseq r1, r4, ror sp │ │ │ │ + mvnseq r1, r0, ror sp │ │ │ │ bicseq r6, r9, r0, ror #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 145e8 <__cxa_atexit@plt+0x8f74> │ │ │ │ @@ -9207,16 +9207,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, r4, lsr #25 │ │ │ │ - @ instruction: 0x01f01c98 │ │ │ │ + @ instruction: 0x01f01c9c │ │ │ │ + @ instruction: 0x01f01c90 │ │ │ │ bicseq r6, r9, r4, lsl #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 146c4 <__cxa_atexit@plt+0x9050> │ │ │ │ @@ -9307,16 +9307,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, r4, lsl fp │ │ │ │ - mvnseq r1, r8, lsl #22 │ │ │ │ + mvnseq r1, ip, lsl #22 │ │ │ │ + mvnseq r1, r0, lsl #22 │ │ │ │ bicseq r6, r9, r4, ror r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14854 <__cxa_atexit@plt+0x91e0> │ │ │ │ @@ -9425,16 +9425,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1b8d338 <__cxa_atexit@plt+0x1b81cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01d96594 │ │ │ │ - ldrsheq r1, [r0, #132]! @ 0x84 │ │ │ │ - mvnseq r1, ip, lsl #18 │ │ │ │ + mvnseq r1, ip, ror #17 │ │ │ │ + mvnseq r1, r4, lsl #18 │ │ │ │ @ instruction: 0x01d9659c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -9529,15 +9529,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ @ instruction: 0xffffe5ec │ │ │ │ bicseq r6, r9, r4, lsr r4 │ │ │ │ bicseq r6, r9, r8, lsr #9 │ │ │ │ - ldrsbeq r1, [r0, #112]! @ 0x70 │ │ │ │ + mvnseq r1, r8, asr #15 │ │ │ │ bicseq r6, r9, r4, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14b94 <__cxa_atexit@plt+0x9520> │ │ │ │ ldr r7, [pc, #168] @ 14c30 <__cxa_atexit@plt+0x95bc> │ │ │ │ @@ -9580,15 +9580,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffe50c │ │ │ │ bicseq r6, r9, r8, ror #6 │ │ │ │ ldrsbeq r6, [r9, #60] @ 0x3c │ │ │ │ - mvnseq r1, r4, asr r7 │ │ │ │ + mvnseq r1, ip, asr #14 │ │ │ │ bicseq r6, r9, r4, lsr r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -9672,30 +9672,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffe38c │ │ │ │ bicseq r6, r9, ip, ror #3 │ │ │ │ - mvnseq r1, r4, ror r5 │ │ │ │ + mvnseq r1, ip, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 14dd8 <__cxa_atexit@plt+0x9764> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 14ddc <__cxa_atexit@plt+0x9768> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, r4, lsr #10 │ │ │ │ - mvnseq r1, r0, lsr #10 │ │ │ │ + mvnseq r1, ip, lsl r5 │ │ │ │ + mvnseq r1, r8, lsl r5 │ │ │ │ bicseq r6, r9, ip, lsl #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14e0c <__cxa_atexit@plt+0x9798> │ │ │ │ ldr r7, [pc, #124] @ 14e7c <__cxa_atexit@plt+0x9808> │ │ │ │ @@ -9727,30 +9727,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffe29c │ │ │ │ bicseq r6, r9, r0, lsl r1 │ │ │ │ - ldrsbeq r1, [r0, #72]! @ 0x48 │ │ │ │ + ldrsbeq r1, [r0, #64]! @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 14eb4 <__cxa_atexit@plt+0x9840> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 14eb8 <__cxa_atexit@plt+0x9844> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, r8, asr #8 │ │ │ │ - mvnseq r1, r4, asr #8 │ │ │ │ + mvnseq r1, r0, asr #8 │ │ │ │ + mvnseq r1, ip, lsr r4 │ │ │ │ bicseq r6, r9, ip, lsr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14f04 <__cxa_atexit@plt+0x9890> │ │ │ │ @@ -10005,30 +10005,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffde58 │ │ │ │ ldrheq r5, [r9, #200] @ 0xc8 │ │ │ │ - mvnseq r1, r0, asr #32 │ │ │ │ + mvnseq r1, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1530c <__cxa_atexit@plt+0x9c98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 15310 <__cxa_atexit@plt+0x9c9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r0, [r0, #240]! @ 0xf0 │ │ │ │ - mvnseq r0, ip, ror #31 │ │ │ │ + mvnseq r0, r8, ror #31 │ │ │ │ + mvnseq r0, r4, ror #31 │ │ │ │ bicseq r5, r9, r8, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15340 <__cxa_atexit@plt+0x9ccc> │ │ │ │ ldr r7, [pc, #124] @ 153b0 <__cxa_atexit@plt+0x9d3c> │ │ │ │ @@ -10060,30 +10060,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffdd68 │ │ │ │ ldrsbeq r5, [r9, #188] @ 0xbc │ │ │ │ - mvnseq r0, r4, lsr #31 │ │ │ │ + @ instruction: 0x01f00f9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 153e8 <__cxa_atexit@plt+0x9d74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 153ec <__cxa_atexit@plt+0x9d78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, r4, lsl pc │ │ │ │ - mvnseq r0, r0, lsl pc │ │ │ │ + mvnseq r0, ip, lsl #30 │ │ │ │ + mvnseq r0, r8, lsl #30 │ │ │ │ bicseq r5, r9, r8, ror fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15438 <__cxa_atexit@plt+0x9dc4> │ │ │ │ @@ -10290,18 +10290,18 @@ │ │ │ │ b 15738 <__cxa_atexit@plt+0xa0c4> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0x01f00b98 │ │ │ │ - mvnseq r0, r0, lsl #24 │ │ │ │ + @ instruction: 0x01f00b90 │ │ │ │ ldrsheq r0, [r0, #184]! @ 0xb8 │ │ │ │ - mvnseq r0, r0, ror #22 │ │ │ │ + ldrsheq r0, [r0, #176]! @ 0xb0 │ │ │ │ + mvnseq r0, r8, asr fp │ │ │ │ ldrsbeq r5, [r9, #136] @ 0x88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -10334,18 +10334,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 157ec <__cxa_atexit@plt+0xa178> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, r4, ror #21 │ │ │ │ - mvnseq r0, r0, asr fp │ │ │ │ - mvnseq r0, r0, asr #22 │ │ │ │ - mvnseq r0, r0, asr #22 │ │ │ │ + ldrsbeq r0, [r0, #172]! @ 0xac │ │ │ │ + mvnseq r0, r8, asr #22 │ │ │ │ + mvnseq r0, r8, lsr fp │ │ │ │ + mvnseq r0, r8, lsr fp │ │ │ │ bicseq r5, r9, r8, lsr #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15898 <__cxa_atexit@plt+0xa224> │ │ │ │ @@ -10382,15 +10382,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvnseq r0, ip, lsr #20 │ │ │ │ + mvnseq r0, r4, lsr #20 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ bicseq r5, r9, r0, ror r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -10435,21 +10435,21 @@ │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ mov r6, #28 │ │ │ │ b 15980 <__cxa_atexit@plt+0xa30c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r0, [r0, #144]! @ 0x90 │ │ │ │ - @ instruction: 0x01f0099c │ │ │ │ + mvnseq r0, r8, lsr #19 │ │ │ │ @ instruction: 0x01f00994 │ │ │ │ + mvnseq r0, ip, lsl #19 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - ldrsheq r0, [r0, #148]! @ 0x94 │ │ │ │ - mvnseq r0, r4, ror #19 │ │ │ │ - ldrsbeq r0, [r0, #148]! @ 0x94 │ │ │ │ + mvnseq r0, ip, ror #19 │ │ │ │ + ldrsbeq r0, [r0, #156]! @ 0x9c │ │ │ │ + mvnseq r0, ip, asr #19 │ │ │ │ bicseq r5, r9, r4, lsl #13 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -10474,16 +10474,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 15a30 <__cxa_atexit@plt+0xa3bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - mvnseq r0, ip, lsr #18 │ │ │ │ - mvnseq r0, r4, lsl #18 │ │ │ │ + mvnseq r0, r4, lsr #18 │ │ │ │ + ldrsheq r0, [r0, #140]! @ 0x8c │ │ │ │ bicseq r5, r9, r0, lsr r6 │ │ │ │ bicseq r5, r9, r4, lsl #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -10533,16 +10533,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ bicseq r5, r9, r8, asr r5 │ │ │ │ bicseq r5, r9, r0, ror r5 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - mvnseq r0, r8, ror r8 │ │ │ │ - mvnseq r0, r0, asr r8 │ │ │ │ + mvnseq r0, r0, ror r8 │ │ │ │ + mvnseq r0, r8, asr #16 │ │ │ │ bicseq r5, r9, r0, lsr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -10571,16 +10571,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 15bb4 <__cxa_atexit@plt+0xa540> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - mvnseq r0, r8, lsr #15 │ │ │ │ - mvnseq r0, r0, lsl #15 │ │ │ │ + mvnseq r0, r0, lsr #15 │ │ │ │ + mvnseq r0, r8, ror r7 │ │ │ │ bicseq r5, r9, ip, lsr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 15bd4 <__cxa_atexit@plt+0xa560> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -10657,20 +10657,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #36] @ 15d18 <__cxa_atexit@plt+0xa6a4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r0, [r0, #92]! @ 0x5c │ │ │ │ - mvnseq r0, r4, lsl #13 │ │ │ │ + ldrsheq r0, [r0, #84]! @ 0x54 │ │ │ │ + mvnseq r0, ip, ror r6 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvnseq r0, r4, ror #12 │ │ │ │ + mvnseq r0, ip, asr r6 │ │ │ │ bicseq r5, r9, r0, ror #7 │ │ │ │ - mvnseq r0, ip, lsl r6 │ │ │ │ + mvnseq r0, r4, lsl r6 │ │ │ │ ldrheq r5, [r9, #56] @ 0x38 │ │ │ │ bicseq r5, r9, r8, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15d8c <__cxa_atexit@plt+0xa718> │ │ │ │ @@ -10701,19 +10701,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 15dc4 <__cxa_atexit@plt+0xa750> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #217 @ 0xd9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, r4, lsr r5 │ │ │ │ + mvnseq r0, ip, lsr #10 │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ - mvnseq r0, r8, lsr #11 │ │ │ │ + mvnseq r0, r0, lsr #11 │ │ │ │ bicseq r5, r9, r0, lsr r3 │ │ │ │ - mvnseq r0, ip, ror #10 │ │ │ │ + mvnseq r0, r4, ror #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15dfc <__cxa_atexit@plt+0xa788> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -10721,15 +10721,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, r8, lsl #9 │ │ │ │ + mvnseq r0, r0, lsl #9 │ │ │ │ bicseq r5, r9, r0, lsl #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -10757,16 +10757,16 @@ │ │ │ │ b 199bdfc <__cxa_atexit@plt+0x1990788> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0x01d95290 │ │ │ │ - mvnseq r0, r4, asr #9 │ │ │ │ - @ instruction: 0x01f00498 │ │ │ │ + ldrheq r0, [r0, #76]! @ 0x4c │ │ │ │ + @ instruction: 0x01f00490 │ │ │ │ bicseq r5, r9, r8, ror #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -10818,17 +10818,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, ip, lsr r3 │ │ │ │ - mvnseq r0, ip, lsr #7 │ │ │ │ - @ instruction: 0x01f0039c │ │ │ │ + mvnseq r0, r4, lsr r3 │ │ │ │ + mvnseq r0, r4, lsr #7 │ │ │ │ + @ instruction: 0x01f00394 │ │ │ │ ldrsheq r5, [r9, #4] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -10856,16 +10856,16 @@ │ │ │ │ b 199bdfc <__cxa_atexit@plt+0x1990788> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ bicseq r5, r9, r4, lsl #2 │ │ │ │ - mvnseq r0, r8, lsr r3 │ │ │ │ - mvnseq r0, ip, lsl #6 │ │ │ │ + mvnseq r0, r0, lsr r3 │ │ │ │ + mvnseq r0, r4, lsl #6 │ │ │ │ bicseq r5, r9, r0, rrx │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16094 <__cxa_atexit@plt+0xaa20> │ │ │ │ @@ -10893,15 +10893,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvnseq r0, r0, lsl r2 │ │ │ │ + mvnseq r0, r8, lsl #4 │ │ │ │ @ instruction: 0x01bda283 │ │ │ │ bicseq r4, r9, r8, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -10928,16 +10928,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - mvnseq r0, r8, lsl r2 │ │ │ │ - mvnseq r0, r8, ror #3 │ │ │ │ + mvnseq r0, r0, lsl r2 │ │ │ │ + mvnseq r0, r0, ror #3 │ │ │ │ bicseq r4, r9, r0, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 161b4 <__cxa_atexit@plt+0xab40> │ │ │ │ ldr r2, [pc, #116] @ 161dc <__cxa_atexit@plt+0xab68> │ │ │ │ @@ -10967,19 +10967,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 161ec <__cxa_atexit@plt+0xab78> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #217 @ 0xd9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, ip, lsl #2 │ │ │ │ + mvnseq r0, r4, lsl #2 │ │ │ │ @ instruction: 0x00001bb8 │ │ │ │ - mvnseq r0, r0, lsl #3 │ │ │ │ + mvnseq r0, r8, ror r1 │ │ │ │ bicseq r4, r9, r8, lsl #30 │ │ │ │ - mvnseq r0, r4, asr #2 │ │ │ │ + mvnseq r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -11023,16 +11023,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, r8, rrx │ │ │ │ - mvnseq r0, r8, asr r0 │ │ │ │ + mvnseq r0, r0, rrx │ │ │ │ + mvnseq r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16324 <__cxa_atexit@plt+0xacb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -11057,15 +11057,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq pc, r8, ror pc @ │ │ │ │ + mvneq pc, r0, ror pc @ │ │ │ │ @ instruction: 0x01bda023 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -11089,16 +11089,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq pc, ip, lsl #31 │ │ │ │ - mvneq pc, r0, ror #30 │ │ │ │ + mvneq pc, r4, lsl #31 │ │ │ │ + mvneq pc, r8, asr pc @ │ │ │ │ ldrheq r4, [r9, #204] @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16438 <__cxa_atexit@plt+0xadc4> │ │ │ │ ldr r2, [pc, #116] @ 16460 <__cxa_atexit@plt+0xadec> │ │ │ │ @@ -11128,19 +11128,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 16470 <__cxa_atexit@plt+0xadfc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #217 @ 0xd9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, lsl #29 │ │ │ │ + mvneq pc, r0, lsl #29 │ │ │ │ andeq r1, r0, r4, lsr r9 │ │ │ │ - strdeq pc, [pc, #236] @ 1655c <__cxa_atexit@plt+0xaee8> │ │ │ │ + strdeq pc, [pc, #228] @ 16554 <__cxa_atexit@plt+0xaee0> │ │ │ │ bicseq r4, r9, r4, lsl #25 │ │ │ │ - mvneq pc, r0, asr #29 │ │ │ │ + strheq pc, [pc, #232] @ 16560 <__cxa_atexit@plt+0xaeec> @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -11184,16 +11184,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r4, ror #27 │ │ │ │ - ldrdeq pc, [pc, #212] @ 16620 <__cxa_atexit@plt+0xafac> │ │ │ │ + ldrdeq pc, [pc, #220] @ 16624 <__cxa_atexit@plt+0xafb0> │ │ │ │ + mvneq pc, ip, asr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 165a8 <__cxa_atexit@plt+0xaf34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -11218,15 +11218,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strdeq pc, [pc, #196] @ 16694 <__cxa_atexit@plt+0xb020> │ │ │ │ + mvneq pc, ip, ror #25 │ │ │ │ @ instruction: 0x01bd9d98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -11250,16 +11250,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq pc, r8, lsl #26 │ │ │ │ - ldrdeq pc, [pc, #204] @ 16720 <__cxa_atexit@plt+0xb0ac> │ │ │ │ + mvneq pc, r0, lsl #26 │ │ │ │ + ldrdeq pc, [pc, #196] @ 16718 <__cxa_atexit@plt+0xb0a4> │ │ │ │ bicseq r4, r9, r8, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 166bc <__cxa_atexit@plt+0xb048> │ │ │ │ ldr r2, [pc, #116] @ 166e4 <__cxa_atexit@plt+0xb070> │ │ │ │ @@ -11289,19 +11289,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 166f4 <__cxa_atexit@plt+0xb080> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #217 @ 0xd9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r4, lsl #24 │ │ │ │ + strdeq pc, [pc, #188] @ 167a8 <__cxa_atexit@plt+0xb134> │ │ │ │ @ instruction: 0x000016b0 │ │ │ │ - mvneq pc, r8, ror ip @ │ │ │ │ + mvneq pc, r0, ror ip @ │ │ │ │ bicseq r4, r9, r0, lsl #20 │ │ │ │ - mvneq pc, ip, lsr ip @ │ │ │ │ + mvneq pc, r4, lsr ip @ │ │ │ │ @ instruction: 0x01d94990 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1674c <__cxa_atexit@plt+0xb0d8> │ │ │ │ @@ -11314,21 +11314,21 @@ │ │ │ │ str r0, [r3, #-8] │ │ │ │ str r1, [r3, #-12] │ │ │ │ ldr r3, [pc, #36] @ 16760 <__cxa_atexit@plt+0xb0ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ mov sl, #11 │ │ │ │ - b db9ebc <__cxa_atexit@plt+0xdae848> │ │ │ │ + b f16d80 <__cxa_atexit@plt+0xf0b70c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bicseq r4, r9, ip, asr #18 │ │ │ │ - mvneq pc, r8, asr #22 │ │ │ │ - ldrdeq pc, [pc, #188] @ 16824 <__cxa_atexit@plt+0xb1b0> │ │ │ │ + mvneq pc, r0, asr #22 │ │ │ │ + ldrdeq pc, [pc, #180] @ 1681c <__cxa_atexit@plt+0xb1a8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16798 <__cxa_atexit@plt+0xb124> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -11336,15 +11336,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, ip, ror #21 │ │ │ │ + mvneq pc, r4, ror #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16808 <__cxa_atexit@plt+0xb194> │ │ │ │ @@ -11367,16 +11367,16 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - mvneq pc, r4, lsr fp @ │ │ │ │ - mvneq pc, r8, lsl #22 │ │ │ │ + mvneq pc, ip, lsr #22 │ │ │ │ + mvneq pc, r0, lsl #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -11427,17 +11427,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq pc, [pc, #152] @ 169ac <__cxa_atexit@plt+0xb338> @ │ │ │ │ - mvneq pc, r8, lsr #20 │ │ │ │ - mvneq pc, r8, lsl sl @ │ │ │ │ + strheq pc, [pc, #144] @ 169a4 <__cxa_atexit@plt+0xb330> @ │ │ │ │ + mvneq pc, r0, lsr #20 │ │ │ │ + mvneq pc, r0, lsl sl @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1697c <__cxa_atexit@plt+0xb308> │ │ │ │ @@ -11460,16 +11460,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq pc, r0, asr #19 │ │ │ │ - @ instruction: 0x01eff994 │ │ │ │ + strheq pc, [pc, #152] @ 16a30 <__cxa_atexit@plt+0xb3bc> @ │ │ │ │ + mvneq pc, ip, lsl #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16a00 <__cxa_atexit@plt+0xb38c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -11496,15 +11496,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq pc, r4, lsr #17 │ │ │ │ + @ instruction: 0x01eff89c │ │ │ │ @ instruction: 0x01bd993a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -11530,16 +11530,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strheq pc, [pc, #128] @ 16b30 <__cxa_atexit@plt+0xb4bc> @ │ │ │ │ - mvneq pc, r0, lsl #17 │ │ │ │ + mvneq pc, r8, lsr #17 │ │ │ │ + mvneq pc, r8, ror r8 @ │ │ │ │ ldrsbeq r4, [r9, #88] @ 0x58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16af0 <__cxa_atexit@plt+0xb47c> │ │ │ │ ldr r2, [pc, #40] @ 16af8 <__cxa_atexit@plt+0xb484> │ │ │ │ @@ -11547,19 +11547,19 @@ │ │ │ │ ldr r1, [pc, #36] @ 16afc <__cxa_atexit@plt+0xb488> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #11 │ │ │ │ - b e07764 <__cxa_atexit@plt+0xdfc0f0> │ │ │ │ + b f64628 <__cxa_atexit@plt+0xf58fb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r4, r9, ip, lsr #11 │ │ │ │ - @ instruction: 0x01eff79c │ │ │ │ + @ instruction: 0x01eff794 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16b34 <__cxa_atexit@plt+0xb4c0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -11567,15 +11567,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r0, asr r7 @ │ │ │ │ + mvneq pc, r8, asr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16b8c <__cxa_atexit@plt+0xb518> │ │ │ │ ldr r2, [pc, #52] @ 16b94 <__cxa_atexit@plt+0xb520> │ │ │ │ @@ -11649,20 +11649,20 @@ │ │ │ │ b 16c74 <__cxa_atexit@plt+0xb600> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - mvneq pc, r4, lsl #13 │ │ │ │ + mvneq pc, ip, ror r6 @ │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldrdeq pc, [pc, #100] @ 16cf8 <__cxa_atexit@plt+0xb684> │ │ │ │ mvneq pc, ip, asr #13 │ │ │ │ - mvneq pc, r4, ror #13 │ │ │ │ - mvneq pc, r4, lsr #12 │ │ │ │ + mvneq pc, r4, asr #13 │ │ │ │ + ldrdeq pc, [pc, #108] @ 16d08 <__cxa_atexit@plt+0xb694> │ │ │ │ + mvneq pc, ip, lsl r6 @ │ │ │ │ @ instruction: 0x01d94394 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -11695,18 +11695,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 16d30 <__cxa_atexit@plt+0xb6bc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r0, lsr #11 │ │ │ │ - mvneq pc, ip, lsl #12 │ │ │ │ - strdeq pc, [pc, #92] @ 16da8 <__cxa_atexit@plt+0xb734> │ │ │ │ - strdeq pc, [pc, #92] @ 16dac <__cxa_atexit@plt+0xb738> │ │ │ │ + @ instruction: 0x01eff598 │ │ │ │ + mvneq pc, r4, lsl #12 │ │ │ │ + strdeq pc, [pc, #84] @ 16da0 <__cxa_atexit@plt+0xb72c> │ │ │ │ + strdeq pc, [pc, #84] @ 16da4 <__cxa_atexit@plt+0xb730> │ │ │ │ bicseq r4, r9, r4, ror #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #16 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 16dd0 <__cxa_atexit@plt+0xb75c> │ │ │ │ @@ -11740,15 +11740,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq pc, r8, ror #9 │ │ │ │ + mvneq pc, r0, ror #9 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ bicseq r4, r9, r8, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -11793,21 +11793,21 @@ │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ mov r6, #28 │ │ │ │ b 16eb8 <__cxa_atexit@plt+0xb844> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r8, ror r4 @ │ │ │ │ - mvneq pc, r4, ror #8 │ │ │ │ + mvneq pc, r0, ror r4 @ │ │ │ │ mvneq pc, ip, asr r4 @ │ │ │ │ + mvneq pc, r4, asr r4 @ │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - strheq pc, [pc, #76] @ 16f28 <__cxa_atexit@plt+0xb8b4> @ │ │ │ │ - mvneq pc, ip, lsr #9 │ │ │ │ - @ instruction: 0x01eff49c │ │ │ │ + strheq pc, [pc, #68] @ 16f20 <__cxa_atexit@plt+0xb8ac> @ │ │ │ │ + mvneq pc, r4, lsr #9 │ │ │ │ + @ instruction: 0x01eff494 │ │ │ │ bicseq r4, r9, r0, asr r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16f88 <__cxa_atexit@plt+0xb914> │ │ │ │ ldr r2, [pc, #164] @ 16fa4 <__cxa_atexit@plt+0xb930> │ │ │ │ @@ -11851,16 +11851,16 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - strheq pc, [pc, #56] @ 16fec <__cxa_atexit@plt+0xb978> @ │ │ │ │ - @ instruction: 0x01eff398 │ │ │ │ + strheq pc, [pc, #48] @ 16fe4 <__cxa_atexit@plt+0xb970> @ │ │ │ │ + @ instruction: 0x01eff390 │ │ │ │ bicseq r4, r9, ip, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -11886,16 +11886,16 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - mvneq pc, ip, lsl #6 │ │ │ │ - mvneq pc, ip, ror #5 │ │ │ │ + mvneq pc, r4, lsl #6 │ │ │ │ + mvneq pc, r4, ror #5 │ │ │ │ bicseq r3, r9, ip, ror #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -11967,17 +11967,17 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq pc, ip, lsl #3 │ │ │ │ - strdeq pc, [pc, #28] @ 171a4 <__cxa_atexit@plt+0xbb30> │ │ │ │ - mvneq pc, ip, ror #3 │ │ │ │ + mvneq pc, r4, lsl #3 │ │ │ │ + strdeq pc, [pc, #20] @ 1719c <__cxa_atexit@plt+0xbb28> │ │ │ │ + mvneq pc, r4, ror #3 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0x01bd91d3 │ │ │ │ @ instruction: 0x01d93e9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -12003,16 +12003,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - mvneq pc, r4, asr #2 │ │ │ │ - mvneq pc, r8, lsl r1 @ │ │ │ │ + mvneq pc, ip, lsr r1 @ │ │ │ │ + mvneq pc, r0, lsl r1 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17260 <__cxa_atexit@plt+0xbbec> │ │ │ │ ldr r2, [pc, #52] @ 17268 <__cxa_atexit@plt+0xbbf4> │ │ │ │ @@ -12076,18 +12076,18 @@ │ │ │ │ b 17320 <__cxa_atexit@plt+0xbcac> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strheq lr, [pc, #240] @ 17428 <__cxa_atexit@plt+0xbdb4> │ │ │ │ - mvneq pc, r8, lsl r0 @ │ │ │ │ + mvneq lr, r8, lsr #31 │ │ │ │ mvneq pc, r0, lsl r0 @ │ │ │ │ - mvneq lr, r8, ror pc │ │ │ │ + mvneq pc, r8 │ │ │ │ + mvneq lr, r0, ror pc │ │ │ │ ldrsheq r3, [r9, #192] @ 0xc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -12120,18 +12120,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 173d4 <__cxa_atexit@plt+0xbd60> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [pc, #236] @ 174d4 <__cxa_atexit@plt+0xbe60> │ │ │ │ - mvneq lr, r8, ror #30 │ │ │ │ - mvneq lr, r8, asr pc │ │ │ │ - mvneq lr, r8, asr pc │ │ │ │ + strdeq lr, [pc, #228] @ 174cc <__cxa_atexit@plt+0xbe58> │ │ │ │ + mvneq lr, r0, ror #30 │ │ │ │ + mvneq lr, r0, asr pc │ │ │ │ + mvneq lr, r0, asr pc │ │ │ │ bicseq r3, r9, r0, asr #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17480 <__cxa_atexit@plt+0xbe0c> │ │ │ │ @@ -12168,15 +12168,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq lr, r4, asr #28 │ │ │ │ + mvneq lr, ip, lsr lr │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ bicseq r3, r9, r8, lsl #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -12221,21 +12221,21 @@ │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ mov r6, #28 │ │ │ │ b 17568 <__cxa_atexit@plt+0xbef4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, r8, asr #27 │ │ │ │ - strheq lr, [pc, #212] @ 17654 <__cxa_atexit@plt+0xbfe0> │ │ │ │ + mvneq lr, r0, asr #27 │ │ │ │ mvneq lr, ip, lsr #27 │ │ │ │ + mvneq lr, r4, lsr #27 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - mvneq lr, ip, lsl #28 │ │ │ │ - strdeq lr, [pc, #220] @ 1766c <__cxa_atexit@plt+0xbff8> │ │ │ │ - mvneq lr, ip, ror #27 │ │ │ │ + mvneq lr, r4, lsl #28 │ │ │ │ + strdeq lr, [pc, #212] @ 17664 <__cxa_atexit@plt+0xbff0> │ │ │ │ + mvneq lr, r4, ror #27 │ │ │ │ bicseq r3, r9, r0, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 17634 <__cxa_atexit@plt+0xbfc0> │ │ │ │ ldr r3, [pc, #160] @ 17650 <__cxa_atexit@plt+0xbfdc> │ │ │ │ @@ -12278,16 +12278,16 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - mvneq lr, r0, lsl sp │ │ │ │ - strdeq lr, [pc, #192] @ 17724 <__cxa_atexit@plt+0xc0b0> │ │ │ │ + mvneq lr, r8, lsl #26 │ │ │ │ + mvneq lr, r8, ror #25 │ │ │ │ ldrsbeq r3, [r9, #144] @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12312,16 +12312,16 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - mvneq lr, r4, ror #24 │ │ │ │ - mvneq lr, r4, asr #24 │ │ │ │ + mvneq lr, ip, asr ip │ │ │ │ + mvneq lr, ip, lsr ip │ │ │ │ bicseq r3, r9, r4, asr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -12389,17 +12389,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [pc, #160] @ 178bc <__cxa_atexit@plt+0xc248> │ │ │ │ - mvneq lr, r0, ror #22 │ │ │ │ - mvneq lr, r0, asr fp │ │ │ │ + mvneq lr, r8, ror #21 │ │ │ │ + mvneq lr, r8, asr fp │ │ │ │ + mvneq lr, r8, asr #22 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0x01bd8b48 │ │ │ │ bicseq r3, r9, r4, lsl #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -12425,16 +12425,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - mvneq lr, ip, lsr #21 │ │ │ │ - mvneq lr, r0, lsl #21 │ │ │ │ + mvneq lr, r4, lsr #21 │ │ │ │ + mvneq lr, r8, ror sl │ │ │ │ ldrsbeq r3, [r9, #124] @ 0x7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17918 <__cxa_atexit@plt+0xc2a4> │ │ │ │ ldr r2, [pc, #116] @ 17940 <__cxa_atexit@plt+0xc2cc> │ │ │ │ @@ -12464,19 +12464,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 17950 <__cxa_atexit@plt+0xc2dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #217 @ 0xd9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, lsr #19 │ │ │ │ + mvneq lr, r0, lsr #19 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - mvneq lr, ip, lsl sl │ │ │ │ + mvneq lr, r4, lsl sl │ │ │ │ bicseq r3, r9, r4, lsr #15 │ │ │ │ - mvneq lr, r0, ror #19 │ │ │ │ + ldrdeq lr, [pc, #152] @ 179f0 <__cxa_atexit@plt+0xc37c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17988 <__cxa_atexit@plt+0xc314> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -12484,15 +12484,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [pc, #140] @ 17a24 <__cxa_atexit@plt+0xc3b0> │ │ │ │ + strdeq lr, [pc, #132] @ 17a1c <__cxa_atexit@plt+0xc3a8> │ │ │ │ ldrheq r3, [r9, #96] @ 0x60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12520,16 +12520,16 @@ │ │ │ │ b 199bdfc <__cxa_atexit@plt+0x1990788> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ bicseq r3, r9, ip, ror r6 │ │ │ │ - mvneq lr, r8, lsr r9 │ │ │ │ - mvneq lr, ip, lsl #18 │ │ │ │ + mvneq lr, r0, lsr r9 │ │ │ │ + mvneq lr, r4, lsl #18 │ │ │ │ bicseq r3, r9, r8, lsl r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -12581,17 +12581,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq lr, [pc, #112] @ 17b8c <__cxa_atexit@plt+0xc518> │ │ │ │ - mvneq lr, r0, lsr #16 │ │ │ │ - mvneq lr, r0, lsl r8 │ │ │ │ + mvneq lr, r8, lsr #15 │ │ │ │ + mvneq lr, r8, lsl r8 │ │ │ │ + mvneq lr, r8, lsl #16 │ │ │ │ bicseq r3, r9, r4, lsr #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12619,16 +12619,16 @@ │ │ │ │ b 199bdfc <__cxa_atexit@plt+0x1990788> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ ldrsheq r3, [r9, #64] @ 0x40 │ │ │ │ - mvneq lr, ip, lsr #15 │ │ │ │ - mvneq lr, r0, lsl #15 │ │ │ │ + mvneq lr, r4, lsr #15 │ │ │ │ + mvneq lr, r8, ror r7 │ │ │ │ @ instruction: 0x01d93490 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17c20 <__cxa_atexit@plt+0xc5ac> │ │ │ │ @@ -12656,15 +12656,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvneq lr, r4, lsl #13 │ │ │ │ + mvneq lr, ip, ror r6 │ │ │ │ @ instruction: 0x01bd8710 │ │ │ │ ldrsheq r3, [r9, #56] @ 0x38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -12691,16 +12691,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - mvneq lr, ip, lsl #13 │ │ │ │ - mvneq lr, ip, asr r6 │ │ │ │ + mvneq lr, r4, lsl #13 │ │ │ │ + mvneq lr, r4, asr r6 │ │ │ │ ldrheq r3, [r9, #48] @ 0x30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17d1c <__cxa_atexit@plt+0xc6a8> │ │ │ │ @@ -13345,17 +13345,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 1870c <__cxa_atexit@plt+0xd098> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff688 │ │ │ │ - mvneq sp, r0, asr ip │ │ │ │ + mvneq sp, r8, asr #24 │ │ │ │ bicseq r2, r9, r0, ror #19 │ │ │ │ - mvneq sp, ip, lsl ip │ │ │ │ + mvneq sp, r4, lsl ip │ │ │ │ bicseq r2, r9, r4, ror r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 18738 <__cxa_atexit@plt+0xd0c4> │ │ │ │ @@ -13454,19 +13454,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 188c8 <__cxa_atexit@plt+0xd254> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #217 @ 0xd9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r0, lsr sl │ │ │ │ + mvneq sp, r8, lsr #20 │ │ │ │ @ instruction: 0xfffff4dc │ │ │ │ - mvneq sp, r4, lsr #21 │ │ │ │ + @ instruction: 0x01efda9c │ │ │ │ bicseq r2, r9, ip, lsr #16 │ │ │ │ - mvneq sp, r8, ror #20 │ │ │ │ + mvneq sp, r0, ror #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -13510,16 +13510,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, lsl #19 │ │ │ │ - mvneq sp, ip, ror r9 │ │ │ │ + mvneq sp, r4, lsl #19 │ │ │ │ + mvneq sp, r4, ror r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18a00 <__cxa_atexit@plt+0xd38c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -13544,15 +13544,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x01efd89c │ │ │ │ + @ instruction: 0x01efd894 │ │ │ │ @ instruction: 0x01bd7956 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -13576,16 +13576,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strheq sp, [pc, #128] @ 18b28 <__cxa_atexit@plt+0xd4b4> │ │ │ │ - mvneq sp, r4, lsl #17 │ │ │ │ + mvneq sp, r8, lsr #17 │ │ │ │ + mvneq sp, ip, ror r8 │ │ │ │ bicseq r2, r9, r0, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18b14 <__cxa_atexit@plt+0xd4a0> │ │ │ │ ldr r2, [pc, #116] @ 18b3c <__cxa_atexit@plt+0xd4c8> │ │ │ │ @@ -13615,19 +13615,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 18b4c <__cxa_atexit@plt+0xd4d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #217 @ 0xd9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, lsr #15 │ │ │ │ + mvneq sp, r4, lsr #15 │ │ │ │ @ instruction: 0xfffff258 │ │ │ │ - mvneq sp, r0, lsr #16 │ │ │ │ + mvneq sp, r8, lsl r8 │ │ │ │ bicseq r2, r9, r8, lsr #11 │ │ │ │ - mvneq sp, r4, ror #15 │ │ │ │ + ldrdeq sp, [pc, #124] @ 18bd0 <__cxa_atexit@plt+0xd55c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -13671,16 +13671,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, lsl #14 │ │ │ │ - strdeq sp, [pc, #104] @ 18c90 <__cxa_atexit@plt+0xd61c> │ │ │ │ + mvneq sp, r0, lsl #14 │ │ │ │ + strdeq sp, [pc, #96] @ 18c88 <__cxa_atexit@plt+0xd614> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18c84 <__cxa_atexit@plt+0xd610> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -13705,15 +13705,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq sp, r8, lsl r6 │ │ │ │ + mvneq sp, r0, lsl r6 │ │ │ │ @ instruction: 0x01bd76cb │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -13737,16 +13737,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq sp, ip, lsr #12 │ │ │ │ - mvneq sp, r0, lsl #12 │ │ │ │ + mvneq sp, r4, lsr #12 │ │ │ │ + strdeq sp, [pc, #88] @ 18d88 <__cxa_atexit@plt+0xd714> │ │ │ │ bicseq r2, r9, r8, asr r3 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r6 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -13937,20 +13937,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #36] @ 19058 <__cxa_atexit@plt+0xd9e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #217 @ 0xd9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq sp, [pc, #36] @ 19070 <__cxa_atexit@plt+0xd9fc> │ │ │ │ - mvneq sp, ip, lsr r3 │ │ │ │ + mvneq sp, ip, lsr #5 │ │ │ │ + mvneq sp, r4, lsr r3 │ │ │ │ @ instruction: 0xffffed50 │ │ │ │ - mvneq sp, r8, lsl r3 │ │ │ │ + mvneq sp, r0, lsl r3 │ │ │ │ bicseq r2, r9, r0, lsr #1 │ │ │ │ - ldrdeq sp, [pc, #44] @ 1908c <__cxa_atexit@plt+0xda18> │ │ │ │ + ldrdeq sp, [pc, #36] @ 19084 <__cxa_atexit@plt+0xda10> │ │ │ │ bicseq r2, r9, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 190d4 <__cxa_atexit@plt+0xda60> │ │ │ │ ldr r2, [pc, #128] @ 190fc <__cxa_atexit@plt+0xda88> │ │ │ │ @@ -13983,20 +13983,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #36] @ 19110 <__cxa_atexit@plt+0xda9c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #217 @ 0xd9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [pc, #28] @ 19120 <__cxa_atexit@plt+0xdaac> │ │ │ │ - mvneq sp, r4, lsl #5 │ │ │ │ + strdeq sp, [pc, #20] @ 19118 <__cxa_atexit@plt+0xdaa4> │ │ │ │ + mvneq sp, ip, ror r2 │ │ │ │ @ instruction: 0xffffec98 │ │ │ │ - mvneq sp, r0, ror #4 │ │ │ │ + mvneq sp, r8, asr r2 │ │ │ │ bicseq r1, r9, r8, ror #31 │ │ │ │ - mvneq sp, r4, lsr #4 │ │ │ │ + mvneq sp, ip, lsl r2 │ │ │ │ bicseq r1, r9, r0, ror pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -14123,26 +14123,26 @@ │ │ │ │ ldr r7, [pc, #24] @ 19330 <__cxa_atexit@plt+0xdcbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq sp, r8, lsl r0 │ │ │ │ + mvneq sp, r0, lsl r0 │ │ │ │ bicseq r1, r9, ip, ror #27 │ │ │ │ bicseq r1, r9, r4, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 19358 <__cxa_atexit@plt+0xdce4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 18d3c <__cxa_atexit@plt+0xd6c8> │ │ │ │ - mvneq ip, r4, asr #31 │ │ │ │ + strheq ip, [pc, #252] @ 1945c <__cxa_atexit@plt+0xdde8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 193e0 <__cxa_atexit@plt+0xdd6c> │ │ │ │ ldr r2, [pc, #132] @ 193fc <__cxa_atexit@plt+0xdd88> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -14176,17 +14176,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strdeq ip, [pc, #224] @ 194e8 <__cxa_atexit@plt+0xde74> │ │ │ │ + mvneq ip, r8, ror #29 │ │ │ │ bicseq r1, r9, r8, ror #26 │ │ │ │ - mvneq ip, r4, asr #29 │ │ │ │ + strheq ip, [pc, #236] @ 194fc <__cxa_atexit@plt+0xde88> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19450 <__cxa_atexit@plt+0xdddc> │ │ │ │ @@ -14200,15 +14200,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq r1, r9, r8, ror #25 │ │ │ │ - mvneq ip, r4, asr #28 │ │ │ │ + mvneq ip, ip, lsr lr │ │ │ │ bicseq r1, r9, ip, asr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 194d0 <__cxa_atexit@plt+0xde5c> │ │ │ │ @@ -14235,18 +14235,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [pc, #220] @ 195d0 <__cxa_atexit@plt+0xdf5c> │ │ │ │ - ldrdeq ip, [pc, #212] @ 195cc <__cxa_atexit@plt+0xdf58> │ │ │ │ - mvneq ip, r0, asr #28 │ │ │ │ - mvneq ip, ip, asr lr │ │ │ │ + ldrdeq ip, [pc, #212] @ 195c8 <__cxa_atexit@plt+0xdf54> │ │ │ │ + mvneq ip, ip, asr #27 │ │ │ │ + mvneq ip, r8, lsr lr │ │ │ │ + mvneq ip, r4, asr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1957c <__cxa_atexit@plt+0xdf08> │ │ │ │ ldr lr, [pc, #128] @ 1959c <__cxa_atexit@plt+0xdf28> │ │ │ │ @@ -14280,16 +14280,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq ip, r8, asr #26 │ │ │ │ - mvneq ip, r0, lsr #26 │ │ │ │ + mvneq ip, r0, asr #26 │ │ │ │ + mvneq ip, r8, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 195e4 <__cxa_atexit@plt+0xdf70> │ │ │ │ @@ -14300,15 +14300,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq ip, r8, lsr #25 │ │ │ │ + mvneq ip, r0, lsr #25 │ │ │ │ bicseq r1, r9, r8, lsr sl │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1962c <__cxa_atexit@plt+0xdfb8> │ │ │ │ @@ -14472,18 +14472,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - mvneq ip, r0, ror #20 │ │ │ │ - strdeq ip, [pc, #160] @ 1994c <__cxa_atexit@plt+0xe2d8> │ │ │ │ - mvneq ip, r0, asr #21 │ │ │ │ - strheq ip, [pc, #160] @ 19954 <__cxa_atexit@plt+0xe2e0> │ │ │ │ + mvneq ip, r8, asr sl │ │ │ │ + mvneq ip, r8, ror #21 │ │ │ │ + strheq ip, [pc, #168] @ 19958 <__cxa_atexit@plt+0xe2e4> │ │ │ │ + mvneq ip, r8, lsr #21 │ │ │ │ andeq r0, r0, r6, lsl #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 198f4 <__cxa_atexit@plt+0xe280> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -14581,24 +14581,24 @@ │ │ │ │ sub r9, r6, #11 │ │ │ │ sub sl, r6, #23 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq ip, r4, lsl #20 │ │ │ │ - mvneq ip, ip, lsr #18 │ │ │ │ - mvneq ip, r4, ror r8 │ │ │ │ + strdeq ip, [pc, #156] @ 19af8 <__cxa_atexit@plt+0xe484> │ │ │ │ + mvneq ip, r4, lsr #18 │ │ │ │ mvneq ip, ip, ror #16 │ │ │ │ - mvneq ip, ip, asr #17 │ │ │ │ - mvneq ip, r8, lsr #17 │ │ │ │ - mvneq ip, r0, asr #18 │ │ │ │ - mvneq ip, r8, lsl r9 │ │ │ │ + mvneq ip, r4, ror #16 │ │ │ │ + mvneq ip, r4, asr #17 │ │ │ │ + mvneq ip, r0, lsr #17 │ │ │ │ + mvneq ip, r8, lsr r9 │ │ │ │ mvneq ip, r0, lsl r9 │ │ │ │ - @ instruction: 0x01efc998 │ │ │ │ + mvneq ip, r8, lsl #18 │ │ │ │ + @ instruction: 0x01efc990 │ │ │ │ ldrheq r1, [r9, #84] @ 0x54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19ae8 <__cxa_atexit@plt+0xe474> │ │ │ │ @@ -14625,18 +14625,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r4, asr #15 │ │ │ │ - strheq ip, [pc, #124] @ 19b8c <__cxa_atexit@plt+0xe518> │ │ │ │ - mvneq ip, r8, lsr #16 │ │ │ │ - mvneq ip, r4, asr #16 │ │ │ │ + strheq ip, [pc, #124] @ 19b88 <__cxa_atexit@plt+0xe514> │ │ │ │ + strheq ip, [pc, #116] @ 19b84 <__cxa_atexit@plt+0xe510> │ │ │ │ + mvneq ip, r0, lsr #16 │ │ │ │ + mvneq ip, ip, lsr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b 1b59074 <__cxa_atexit@plt+0x1b4da00> │ │ │ │ ldrsheq r1, [r9, #84] @ 0x54 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -14777,31 +14777,31 @@ │ │ │ │ stm r8, {r2, r3, r9} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, ip │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r3 │ │ │ │ b 19d78 <__cxa_atexit@plt+0xe704> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 19d90 <__cxa_atexit@plt+0xe71c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ ldrheq r1, [r9, #48] @ 0x30 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - mvneq ip, r8, asr r5 │ │ │ │ - mvneq ip, r4, asr #11 │ │ │ │ - mvneq ip, r0, asr #11 │ │ │ │ + mvneq ip, r0, asr r5 │ │ │ │ + strheq ip, [pc, #92] @ 19e04 <__cxa_atexit@plt+0xe790> │ │ │ │ + strheq ip, [pc, #88] @ 19e04 <__cxa_atexit@plt+0xe790> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -14815,30 +14815,30 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strheq ip, [pc, #64] @ 19e44 <__cxa_atexit@plt+0xe7d0> │ │ │ │ + mvneq ip, r8, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 19e34 <__cxa_atexit@plt+0xe7c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 19e38 <__cxa_atexit@plt+0xe7c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r8, asr #9 │ │ │ │ - mvneq ip, r4, asr #9 │ │ │ │ + mvneq ip, r0, asr #9 │ │ │ │ + strheq ip, [pc, #76] @ 19e8c <__cxa_atexit@plt+0xe818> │ │ │ │ bicseq r1, r9, r0, ror #5 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -14981,18 +14981,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrheq r1, [r9, #4] │ │ │ │ - strheq ip, [pc, #32] @ 1a0bc <__cxa_atexit@plt+0xea48> │ │ │ │ + mvneq ip, r8, lsr #5 │ │ │ │ ldrsheq r1, [r9, #4] │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ - strdeq ip, [pc, #32] @ 1a0c8 <__cxa_atexit@plt+0xea54> │ │ │ │ + mvneq ip, r8, ror #5 │ │ │ │ @ instruction: 0x01d9109c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ @@ -15012,31 +15012,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 1a118 <__cxa_atexit@plt+0xeaa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff578 │ │ │ │ - mvneq ip, r0, asr r2 │ │ │ │ + mvneq ip, r8, asr #4 │ │ │ │ bicseq r1, r9, r0, lsr r0 │ │ │ │ - mvneq ip, ip, lsr #4 │ │ │ │ + mvneq ip, r4, lsr #4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1a154 <__cxa_atexit@plt+0xeae0> │ │ │ │ ldr r8, [pc, #40] @ 1a16c <__cxa_atexit@plt+0xeaf8> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 2ddea4 <__cxa_atexit@plt+0x2d2830> │ │ │ │ + b 92209c <__cxa_atexit@plt+0x916a28> │ │ │ │ ldr r7, [pc, #20] @ 1a170 <__cxa_atexit@plt+0xeafc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ bicseq r1, r9, r4, lsl r0 │ │ │ │ @@ -15053,15 +15053,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 1a1d0 <__cxa_atexit@plt+0xeb5c> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 1a1d4 <__cxa_atexit@plt+0xeb60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrsbeq r0, [r9, #244] @ 0xf4 │ │ │ │ ldrheq r0, [r9, #252] @ 0xfc │ │ │ │ @@ -15108,18 +15108,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrheq r0, [r9, #232] @ 0xe8 │ │ │ │ - strheq ip, [pc, #8] @ 1a2a0 <__cxa_atexit@plt+0xec2c> │ │ │ │ + strheq ip, [pc] @ 1a298 <__cxa_atexit@plt+0xec24> │ │ │ │ bicseq r0, r9, r8, lsr pc │ │ │ │ @ instruction: 0xfffff420 │ │ │ │ - strdeq ip, [pc, #8] @ 1a2ac <__cxa_atexit@plt+0xec38> │ │ │ │ + strdeq ip, [pc] @ 1a2a4 <__cxa_atexit@plt+0xec30> │ │ │ │ bicseq r0, r9, r0, ror #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ @@ -15139,17 +15139,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 1a314 <__cxa_atexit@plt+0xeca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff37c │ │ │ │ - mvneq ip, r8, asr r0 │ │ │ │ + mvneq ip, r0, asr r0 │ │ │ │ bicseq r0, r9, r4, lsr lr │ │ │ │ - mvneq ip, r4, lsr r0 │ │ │ │ + mvneq ip, ip, lsr #32 │ │ │ │ bicseq r0, r9, r0, lsr #29 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a398 <__cxa_atexit@plt+0xed24> │ │ │ │ @@ -15188,18 +15188,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ bicseq r0, r9, r8, ror sp │ │ │ │ - mvneq fp, ip, ror pc │ │ │ │ + mvneq fp, r4, ror pc │ │ │ │ bicseq r0, r9, r4, lsr lr │ │ │ │ @ instruction: 0xfffff2e0 │ │ │ │ - strheq fp, [pc, #252] @ 1a4e0 <__cxa_atexit@plt+0xee6c> │ │ │ │ + strheq fp, [pc, #244] @ 1a4d8 <__cxa_atexit@plt+0xee64> │ │ │ │ ldrsbeq r0, [r9, #220] @ 0xdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ @@ -15219,17 +15219,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 1a454 <__cxa_atexit@plt+0xede0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff23c │ │ │ │ - mvneq fp, ip, lsl pc │ │ │ │ + mvneq fp, r4, lsl pc │ │ │ │ ldrsheq r0, [r9, #196] @ 0xc4 │ │ │ │ - strdeq fp, [pc, #232] @ 1a544 <__cxa_atexit@plt+0xeed0> │ │ │ │ + strdeq fp, [pc, #224] @ 1a53c <__cxa_atexit@plt+0xeec8> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1a478 <__cxa_atexit@plt+0xee04> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -15449,17 +15449,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq fp, r0, lsl fp │ │ │ │ - mvneq fp, r8, ror #21 │ │ │ │ - ldrdeq fp, [pc, #168] @ 1a89c <__cxa_atexit@plt+0xf228> │ │ │ │ + mvneq fp, r8, lsl #22 │ │ │ │ + mvneq fp, r0, ror #21 │ │ │ │ + ldrdeq fp, [pc, #160] @ 1a894 <__cxa_atexit@plt+0xf220> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a838 <__cxa_atexit@plt+0xf1c4> │ │ │ │ @@ -15473,16 +15473,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r4, ror #20 │ │ │ │ - mvneq fp, r4, asr sl │ │ │ │ + mvneq fp, ip, asr sl │ │ │ │ + mvneq fp, ip, asr #20 │ │ │ │ bicseq r0, r9, r4, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a888 <__cxa_atexit@plt+0xf214> │ │ │ │ ldr r2, [pc, #36] @ 1a890 <__cxa_atexit@plt+0xf21c> │ │ │ │ @@ -15492,16 +15492,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0550 <__cxa_atexit@plt+0x1994edc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, lsl #20 │ │ │ │ - mvneq fp, r4, lsr #21 │ │ │ │ + mvneq fp, r0, lsl #20 │ │ │ │ + @ instruction: 0x01efba9c │ │ │ │ @ instruction: 0x01d90798 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a904 <__cxa_atexit@plt+0xf290> │ │ │ │ @@ -15528,18 +15528,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, lsr #19 │ │ │ │ mvneq fp, r0, lsr #19 │ │ │ │ - mvneq fp, ip, lsl #20 │ │ │ │ - mvneq fp, r8, lsr #20 │ │ │ │ + @ instruction: 0x01efb998 │ │ │ │ + mvneq fp, r4, lsl #20 │ │ │ │ + mvneq fp, r0, lsr #20 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a96c <__cxa_atexit@plt+0xf2f8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -15550,15 +15550,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1a978 <__cxa_atexit@plt+0xf304> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ b 1a478 <__cxa_atexit@plt+0xee04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq fp, r0, lsl r9 │ │ │ │ + mvneq fp, r8, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -15577,15 +15577,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a9e8 <__cxa_atexit@plt+0xf374> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ - mvneq fp, ip, ror r9 │ │ │ │ + mvneq fp, r4, ror r9 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15602,15 +15602,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1aa4c <__cxa_atexit@plt+0xf3d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ - mvneq fp, r4, lsl #18 │ │ │ │ + strdeq fp, [pc, #140] @ 1aadc <__cxa_atexit@plt+0xf468> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1aad4 <__cxa_atexit@plt+0xf460> │ │ │ │ ldr r2, [pc, #132] @ 1aaf0 <__cxa_atexit@plt+0xf47c> │ │ │ │ @@ -15645,17 +15645,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strdeq fp, [pc, #124] @ 1ab78 <__cxa_atexit@plt+0xf504> │ │ │ │ - ldrdeq fp, [pc, #116] @ 1ab74 <__cxa_atexit@plt+0xf500> │ │ │ │ + strdeq fp, [pc, #116] @ 1ab70 <__cxa_atexit@plt+0xf4fc> │ │ │ │ mvneq fp, ip, asr #15 │ │ │ │ + mvneq fp, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ab44 <__cxa_atexit@plt+0xf4d0> │ │ │ │ @@ -15668,16 +15668,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r4, asr r7 │ │ │ │ mvneq fp, ip, asr #14 │ │ │ │ + mvneq fp, r4, asr #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1abec <__cxa_atexit@plt+0xf578> │ │ │ │ ldr lr, [pc, #148] @ 1ac0c <__cxa_atexit@plt+0xf598> │ │ │ │ @@ -15716,16 +15716,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - mvneq fp, ip, ror #13 │ │ │ │ - mvneq fp, r8, ror #14 │ │ │ │ + mvneq fp, r4, ror #13 │ │ │ │ + mvneq fp, r0, ror #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ac5c <__cxa_atexit@plt+0xf5e8> │ │ │ │ @@ -15738,15 +15738,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r8, ror #13 │ │ │ │ + mvneq fp, r0, ror #13 │ │ │ │ bicseq r0, r9, r4, asr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1acd8 <__cxa_atexit@plt+0xf664> │ │ │ │ @@ -15773,18 +15773,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [pc, #84] @ 1ad50 <__cxa_atexit@plt+0xf6dc> │ │ │ │ mvneq fp, ip, asr #11 │ │ │ │ - mvneq fp, r8, lsr r6 │ │ │ │ - mvneq fp, r4, asr r6 │ │ │ │ + mvneq fp, r4, asr #11 │ │ │ │ + mvneq fp, r0, lsr r6 │ │ │ │ + mvneq fp, ip, asr #12 │ │ │ │ bicseq r0, r9, r8, lsr #6 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ad4c <__cxa_atexit@plt+0xf6d8> │ │ │ │ @@ -15844,15 +15844,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ - @ instruction: 0x01efb49c │ │ │ │ + @ instruction: 0x01efb494 │ │ │ │ bicseq r0, r9, ip, lsl r2 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -15926,18 +15926,18 @@ │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ bicseq r0, r9, r4, lsr #5 │ │ │ │ - strdeq fp, [pc, #56] @ 1af98 <__cxa_atexit@plt+0xf924> │ │ │ │ - mvneq fp, r4, ror #8 │ │ │ │ - mvneq fp, r4, asr r4 │ │ │ │ - mvneq fp, r8, ror #8 │ │ │ │ + strdeq fp, [pc, #48] @ 1af90 <__cxa_atexit@plt+0xf91c> │ │ │ │ + mvneq fp, ip, asr r4 │ │ │ │ + mvneq fp, ip, asr #8 │ │ │ │ + mvneq fp, r0, ror #8 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ bicseq r0, r9, r4, asr #1 │ │ │ │ andeq r0, r0, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1afd8 <__cxa_atexit@plt+0xf964> │ │ │ │ @@ -16058,19 +16058,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffff804 │ │ │ │ - ldrdeq fp, [pc, #16] @ 1b180 <__cxa_atexit@plt+0xfb0c> │ │ │ │ - mvneq fp, r8, lsr r2 │ │ │ │ - mvneq fp, r8, lsr #4 │ │ │ │ - mvneq fp, r0, lsl #3 │ │ │ │ - mvneq fp, r0, lsl #4 │ │ │ │ + mvneq fp, r8, asr #3 │ │ │ │ + mvneq fp, r0, lsr r2 │ │ │ │ + mvneq fp, r0, lsr #4 │ │ │ │ + mvneq fp, r8, ror r1 │ │ │ │ + strdeq fp, [pc, #24] @ 1b198 <__cxa_atexit@plt+0xfb24> │ │ │ │ ldrheq pc, [r8, #228] @ 0xe4 @ │ │ │ │ andeq r6, r4, lr, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -16267,19 +16267,19 @@ │ │ │ │ str r6, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ muleq r0, r4, r2 │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ - stlexheq sl, r4, [pc] @ │ │ │ │ - strdeq sl, [pc, #236] @ 1b5a4 <__cxa_atexit@plt+0xff30> │ │ │ │ - mvneq sl, ip, ror #29 │ │ │ │ - mvneq sl, r4, asr #28 │ │ │ │ - mvneq sl, r4, asr #29 │ │ │ │ + mvneq sl, ip, lsl #29 │ │ │ │ + strdeq sl, [pc, #228] @ 1b59c <__cxa_atexit@plt+0xff28> │ │ │ │ + mvneq sl, r4, ror #29 │ │ │ │ + mvneq sl, ip, lsr lr │ │ │ │ + strheq sl, [pc, #236] @ 1b5b0 <__cxa_atexit@plt+0xff3c> │ │ │ │ bicseq pc, r8, r0, ror fp @ │ │ │ │ andeq r0, r2, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ bne 1b50c <__cxa_atexit@plt+0xfe98> │ │ │ │ @@ -16353,19 +16353,19 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ - mvneq sl, r4, asr #26 │ │ │ │ - mvneq sl, ip, lsr #27 │ │ │ │ - @ instruction: 0x01efad9c │ │ │ │ - strdeq sl, [pc, #196] @ 1b6dc <__cxa_atexit@plt+0x10068> │ │ │ │ - mvneq sl, r4, ror sp │ │ │ │ + mvneq sl, ip, lsr sp │ │ │ │ + mvneq sl, r4, lsr #27 │ │ │ │ + @ instruction: 0x01efad94 │ │ │ │ + mvneq sl, ip, ror #25 │ │ │ │ + mvneq sl, ip, ror #26 │ │ │ │ bicseq pc, r8, r8, lsl sl @ │ │ │ │ andeq r2, r2, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -16428,19 +16428,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff608 │ │ │ │ - mvneq sl, r0, lsl #24 │ │ │ │ - mvneq sl, r8, ror #24 │ │ │ │ - mvneq sl, r8, asr ip │ │ │ │ - strheq sl, [pc, #176] @ 1b7f4 <__cxa_atexit@plt+0x10180> │ │ │ │ - mvneq sl, r0, lsr ip │ │ │ │ + strdeq sl, [pc, #184] @ 1b7f0 <__cxa_atexit@plt+0x1017c> │ │ │ │ + mvneq sl, r0, ror #24 │ │ │ │ + mvneq sl, r0, asr ip │ │ │ │ + mvneq sl, r8, lsr #23 │ │ │ │ + mvneq sl, r8, lsr #24 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r5, r1, ip, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -16519,17 +16519,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq sl, r8, asr sl │ │ │ │ - mvneq sl, r0, lsr sl │ │ │ │ - mvneq sl, r0, lsr #20 │ │ │ │ + mvneq sl, r0, asr sl │ │ │ │ + mvneq sl, r8, lsr #20 │ │ │ │ + mvneq sl, r8, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b8f0 <__cxa_atexit@plt+0x1027c> │ │ │ │ @@ -16543,16 +16543,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, ip, lsr #19 │ │ │ │ - @ instruction: 0x01efa99c │ │ │ │ + mvneq sl, r4, lsr #19 │ │ │ │ + @ instruction: 0x01efa994 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b95c <__cxa_atexit@plt+0x102e8> │ │ │ │ ldr lr, [pc, #68] @ 1b964 <__cxa_atexit@plt+0x102f0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -16570,15 +16570,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq sl, r4, asr #18 │ │ │ │ + mvneq sl, ip, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -16731,17 +16731,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq sl, r8, lsl #14 │ │ │ │ - mvneq sl, r0, ror #13 │ │ │ │ - ldrdeq sl, [pc, #96] @ 1bc5c <__cxa_atexit@plt+0x105e8> │ │ │ │ + mvneq sl, r0, lsl #14 │ │ │ │ + ldrdeq sl, [pc, #104] @ 1bc60 <__cxa_atexit@plt+0x105ec> │ │ │ │ + mvneq sl, r8, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bc40 <__cxa_atexit@plt+0x105cc> │ │ │ │ @@ -16755,16 +16755,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, ip, asr r6 │ │ │ │ - mvneq sl, ip, asr #12 │ │ │ │ + mvneq sl, r4, asr r6 │ │ │ │ + mvneq sl, r4, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bcac <__cxa_atexit@plt+0x10638> │ │ │ │ ldr lr, [pc, #68] @ 1bcb4 <__cxa_atexit@plt+0x10640> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -16782,15 +16782,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strdeq sl, [pc, #84] @ 1bd14 <__cxa_atexit@plt+0x106a0> │ │ │ │ + mvneq sl, ip, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -17005,18 +17005,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 1c03c <__cxa_atexit@plt+0x109c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrdeq sl, [pc, #36] @ 1c060 <__cxa_atexit@plt+0x109ec> │ │ │ │ - mvneq sl, r8, ror r3 │ │ │ │ - mvneq sl, r8, lsl r3 │ │ │ │ - mvneq sl, ip, asr r3 │ │ │ │ + mvneq sl, ip, asr #5 │ │ │ │ + mvneq sl, r0, ror r3 │ │ │ │ + mvneq sl, r0, lsl r3 │ │ │ │ + mvneq sl, r4, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c078 <__cxa_atexit@plt+0x10a04> │ │ │ │ @@ -17025,15 +17025,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq sl, [pc, #40] @ 1c0b4 <__cxa_atexit@plt+0x10a40> │ │ │ │ + ldrdeq sl, [pc, #32] @ 1c0ac <__cxa_atexit@plt+0x10a38> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c0d8 <__cxa_atexit@plt+0x10a64> │ │ │ │ ldr r2, [pc, #60] @ 1c0e0 <__cxa_atexit@plt+0x10a6c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -17049,15 +17049,15 @@ │ │ │ │ b 1c0f0 <__cxa_atexit@plt+0x10a7c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strheq sl, [pc, #28] @ 1c108 <__cxa_atexit@plt+0x10a94> │ │ │ │ + strheq sl, [pc, #20] @ 1c100 <__cxa_atexit@plt+0x10a8c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #108] @ 1c168 <__cxa_atexit@plt+0x10af4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ @@ -17142,16 +17142,16 @@ │ │ │ │ bge 1c1d0 <__cxa_atexit@plt+0x10b5c> │ │ │ │ b 1c1fc <__cxa_atexit@plt+0x10b88> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, r4, ror r0 │ │ │ │ mvneq sl, ip, rrx │ │ │ │ + mvneq sl, r4, rrx │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -17168,15 +17168,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - mvneq sl, r0, lsr #1 │ │ │ │ + @ instruction: 0x01efa098 │ │ │ │ bicseq lr, r8, r4, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c300 <__cxa_atexit@plt+0x10c8c> │ │ │ │ ldr r2, [pc, #36] @ 1c308 <__cxa_atexit@plt+0x10c94> │ │ │ │ @@ -17186,16 +17186,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0298 <__cxa_atexit@plt+0x1994c24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strexheq r9, r0, [pc] @ │ │ │ │ - mvneq sl, r8, asr r0 │ │ │ │ + mvneq r9, r8, lsl #31 │ │ │ │ + mvneq sl, r0, asr r0 │ │ │ │ bicseq lr, r8, r4, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1c3e0 <__cxa_atexit@plt+0x10d6c> │ │ │ │ ldr r3, [pc, #204] @ 1c3fc <__cxa_atexit@plt+0x10d88> │ │ │ │ @@ -17248,21 +17248,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvneq r9, r8, lsr pc │ │ │ │ + mvneq r9, r0, lsr pc │ │ │ │ bicseq lr, r8, ip, lsr #29 │ │ │ │ bicseq lr, r8, r0, lsr #29 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - strexheq r9, r4, [pc] @ │ │ │ │ - strexheq r9, r8, [pc] @ │ │ │ │ - mvneq r9, r4, lsr pc │ │ │ │ + mvneq r9, ip, lsl #31 │ │ │ │ + strexheq r9, r0, [pc] @ │ │ │ │ + mvneq r9, ip, lsr #30 │ │ │ │ bicseq lr, r8, r8, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c4ac <__cxa_atexit@plt+0x10e38> │ │ │ │ @@ -17298,17 +17298,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrsbeq lr, [r8, #212] @ 0xd4 │ │ │ │ bicseq lr, r8, r8, asr #27 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - mvneq r9, r8, asr #29 │ │ │ │ - mvneq r9, ip, asr #29 │ │ │ │ - mvneq r9, r8, ror #28 │ │ │ │ + mvneq r9, r0, asr #29 │ │ │ │ + mvneq r9, r4, asr #29 │ │ │ │ + mvneq r9, r0, ror #28 │ │ │ │ bicseq lr, r8, r0, ror #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1c5c8 <__cxa_atexit@plt+0x10f54> │ │ │ │ ldr lr, [pc, #240] @ 1c5e4 <__cxa_atexit@plt+0x10f70> │ │ │ │ @@ -17370,20 +17370,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - mvneq r9, r0, ror sp │ │ │ │ + mvneq r9, r8, ror #26 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - mvneq r9, ip, lsl #26 │ │ │ │ - mvneq r9, r0, lsl #26 │ │ │ │ - mvneq r9, r0, ror sp │ │ │ │ + mvneq r9, r4, lsl #26 │ │ │ │ + strdeq r9, [pc, #200] @ 1c6c8 <__cxa_atexit@plt+0x11054> │ │ │ │ + mvneq r9, r8, ror #26 │ │ │ │ bicseq lr, r8, r4, lsr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #156] @ 1c6b0 <__cxa_atexit@plt+0x1103c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -17422,17 +17422,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - mvneq r9, r0, lsr #24 │ │ │ │ - mvneq r9, r4, lsl ip │ │ │ │ - mvneq r9, r4, lsl #25 │ │ │ │ + mvneq r9, r8, lsl ip │ │ │ │ + mvneq r9, ip, lsl #24 │ │ │ │ + mvneq r9, ip, ror ip │ │ │ │ bicseq lr, r8, r0, ror fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17459,17 +17459,17 @@ │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - mvneq r9, r0, lsl #23 │ │ │ │ - mvneq r9, ip, ror #22 │ │ │ │ - ldrdeq r9, [pc, #188] @ 1c818 <__cxa_atexit@plt+0x111a4> │ │ │ │ + mvneq r9, r8, ror fp │ │ │ │ + mvneq r9, r4, ror #22 │ │ │ │ + ldrdeq r9, [pc, #180] @ 1c810 <__cxa_atexit@plt+0x1119c> │ │ │ │ ldrsbeq lr, [r8, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c794 <__cxa_atexit@plt+0x11120> │ │ │ │ ldr r2, [pc, #36] @ 1c79c <__cxa_atexit@plt+0x11128> │ │ │ │ @@ -17479,16 +17479,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0298 <__cxa_atexit@plt+0x1994c24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [pc, #172] @ 1c850 <__cxa_atexit@plt+0x111dc> │ │ │ │ - mvneq r9, r4, asr #23 │ │ │ │ + strdeq r9, [pc, #164] @ 1c848 <__cxa_atexit@plt+0x111d4> │ │ │ │ + strheq r9, [pc, #188] @ 1c864 <__cxa_atexit@plt+0x111f0> │ │ │ │ @ instruction: 0x01d8ea90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1c874 <__cxa_atexit@plt+0x11200> │ │ │ │ ldr r3, [pc, #204] @ 1c890 <__cxa_atexit@plt+0x1121c> │ │ │ │ @@ -17541,21 +17541,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvneq r9, r4, lsr #21 │ │ │ │ + @ instruction: 0x01ef9a9c │ │ │ │ bicseq lr, r8, r8, lsl sl │ │ │ │ bicseq lr, r8, ip, lsl #20 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - mvneq r9, r0, lsl #22 │ │ │ │ - mvneq r9, r4, lsl #22 │ │ │ │ - mvneq r9, r0, lsr #21 │ │ │ │ + strdeq r9, [pc, #168] @ 1c954 <__cxa_atexit@plt+0x112e0> │ │ │ │ + strdeq r9, [pc, #172] @ 1c95c <__cxa_atexit@plt+0x112e8> │ │ │ │ + @ instruction: 0x01ef9a98 │ │ │ │ bicseq lr, r8, r4, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c940 <__cxa_atexit@plt+0x112cc> │ │ │ │ @@ -17591,17 +17591,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq lr, r8, r0, asr #18 │ │ │ │ bicseq lr, r8, r4, lsr r9 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - mvneq r9, r4, lsr sl │ │ │ │ - mvneq r9, r8, lsr sl │ │ │ │ - ldrdeq r9, [pc, #148] @ 1ca00 <__cxa_atexit@plt+0x1138c> │ │ │ │ + mvneq r9, ip, lsr #20 │ │ │ │ + mvneq r9, r0, lsr sl │ │ │ │ + mvneq r9, ip, asr #19 │ │ │ │ bicseq lr, r8, r0, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c9a4 <__cxa_atexit@plt+0x11330> │ │ │ │ ldr r2, [pc, #36] @ 1c9ac <__cxa_atexit@plt+0x11338> │ │ │ │ @@ -17611,16 +17611,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0298 <__cxa_atexit@plt+0x1994c24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, ror #17 │ │ │ │ - strheq r9, [pc, #148] @ 1ca4c <__cxa_atexit@plt+0x113d8> │ │ │ │ + mvneq r9, r4, ror #17 │ │ │ │ + mvneq r9, ip, lsr #19 │ │ │ │ bicseq lr, r8, r0, lsl #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1ca84 <__cxa_atexit@plt+0x11410> │ │ │ │ ldr r3, [pc, #204] @ 1caa0 <__cxa_atexit@plt+0x1142c> │ │ │ │ @@ -17673,21 +17673,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01ef9894 │ │ │ │ + mvneq r9, ip, lsl #17 │ │ │ │ bicseq lr, r8, r8, lsl #16 │ │ │ │ ldrsheq lr, [r8, #124] @ 0x7c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - strdeq r9, [pc, #128] @ 1cb3c <__cxa_atexit@plt+0x114c8> │ │ │ │ - strdeq r9, [pc, #132] @ 1cb44 <__cxa_atexit@plt+0x114d0> │ │ │ │ - @ instruction: 0x01ef9890 │ │ │ │ + mvneq r9, r8, ror #17 │ │ │ │ + mvneq r9, ip, ror #17 │ │ │ │ + mvneq r9, r8, lsl #17 │ │ │ │ bicseq lr, r8, r4, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1cb50 <__cxa_atexit@plt+0x114dc> │ │ │ │ @@ -17723,17 +17723,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq lr, r8, r0, lsr r7 │ │ │ │ bicseq lr, r8, r4, lsr #14 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - mvneq r9, r4, lsr #16 │ │ │ │ - mvneq r9, r8, lsr #16 │ │ │ │ - mvneq r9, r4, asr #15 │ │ │ │ + mvneq r9, ip, lsl r8 │ │ │ │ + mvneq r9, r0, lsr #16 │ │ │ │ + strheq r9, [pc, #124] @ 1cbf8 <__cxa_atexit@plt+0x11584> │ │ │ │ ldrheq lr, [r8, #96] @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cbb4 <__cxa_atexit@plt+0x11540> │ │ │ │ ldr r2, [pc, #36] @ 1cbbc <__cxa_atexit@plt+0x11548> │ │ │ │ @@ -17743,16 +17743,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0298 <__cxa_atexit@plt+0x1994c24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r9, [pc, #108] @ 1cc30 <__cxa_atexit@plt+0x115bc> │ │ │ │ - mvneq r9, r4, lsr #15 │ │ │ │ + ldrdeq r9, [pc, #100] @ 1cc28 <__cxa_atexit@plt+0x115b4> │ │ │ │ + @ instruction: 0x01ef979c │ │ │ │ bicseq lr, r8, r0, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1cc94 <__cxa_atexit@plt+0x11620> │ │ │ │ ldr r3, [pc, #204] @ 1ccb0 <__cxa_atexit@plt+0x1163c> │ │ │ │ @@ -17805,21 +17805,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvneq r9, r4, lsl #13 │ │ │ │ + mvneq r9, ip, ror r6 │ │ │ │ ldrsheq lr, [r8, #88] @ 0x58 │ │ │ │ bicseq lr, r8, ip, ror #11 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - mvneq r9, r0, ror #13 │ │ │ │ - mvneq r9, r4, ror #13 │ │ │ │ - mvneq r9, r0, lsl #13 │ │ │ │ + ldrdeq r9, [pc, #104] @ 1cd34 <__cxa_atexit@plt+0x116c0> │ │ │ │ + ldrdeq r9, [pc, #108] @ 1cd3c <__cxa_atexit@plt+0x116c8> │ │ │ │ + mvneq r9, r8, ror r6 │ │ │ │ bicseq lr, r8, r4, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1cd60 <__cxa_atexit@plt+0x116ec> │ │ │ │ @@ -17855,17 +17855,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq lr, r8, r0, lsr #10 │ │ │ │ bicseq lr, r8, r4, lsl r5 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - mvneq r9, r4, lsl r6 │ │ │ │ - mvneq r9, r8, lsl r6 │ │ │ │ - strheq r9, [pc, #84] @ 1cde0 <__cxa_atexit@plt+0x1176c> │ │ │ │ + mvneq r9, ip, lsl #12 │ │ │ │ + mvneq r9, r0, lsl r6 │ │ │ │ + mvneq r9, ip, lsr #11 │ │ │ │ bicseq lr, r8, ip, lsr #9 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ce4c <__cxa_atexit@plt+0x117d8> │ │ │ │ ldr r3, [pc, #172] @ 1ce54 <__cxa_atexit@plt+0x117e0> │ │ │ │ @@ -17910,15 +17910,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strheq r9, [pc, #64] @ 1cea0 <__cxa_atexit@plt+0x1182c> │ │ │ │ + mvneq r9, r8, lsr #9 │ │ │ │ muleq r0, ip, r0 │ │ │ │ ldrsbeq lr, [r8, #52] @ 0x34 │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #44] @ 1cea4 <__cxa_atexit@plt+0x11830> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -18011,20 +18011,20 @@ │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ - mvneq r9, r4, ror #6 │ │ │ │ - mvneq r9, r8, asr #5 │ │ │ │ + mvneq r9, ip, asr r3 │ │ │ │ + mvneq r9, r0, asr #5 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ - mvneq r9, r0, lsl #7 │ │ │ │ - mvneq r9, r4, ror r3 │ │ │ │ - mvneq r9, r4, ror #7 │ │ │ │ + mvneq r9, r8, ror r3 │ │ │ │ + mvneq r9, ip, ror #6 │ │ │ │ + ldrdeq r9, [pc, #60] @ 1d044 <__cxa_atexit@plt+0x119d0> │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -18083,21 +18083,21 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01ef919c │ │ │ │ - mvneq r9, r0, ror #3 │ │ │ │ - strheq r9, [pc, #24] @ 1d134 <__cxa_atexit@plt+0x11ac0> │ │ │ │ - mvneq r9, ip, lsl #4 │ │ │ │ + @ instruction: 0x01ef9194 │ │ │ │ + ldrdeq r9, [pc, #24] @ 1d130 <__cxa_atexit@plt+0x11abc> │ │ │ │ + strheq r9, [pc, #16] @ 1d12c <__cxa_atexit@plt+0x11ab8> │ │ │ │ mvneq r9, r4, lsl #4 │ │ │ │ - mvneq r9, r0, asr #4 │ │ │ │ - mvneq r9, ip, lsl #3 │ │ │ │ + strdeq r9, [pc, #28] @ 1d140 <__cxa_atexit@plt+0x11acc> │ │ │ │ + mvneq r9, r8, lsr r2 │ │ │ │ + mvneq r9, r4, lsl #3 │ │ │ │ bicseq lr, r8, r8, lsl #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d1c0 <__cxa_atexit@plt+0x11b4c> │ │ │ │ @@ -18212,17 +18212,17 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ b 1d300 <__cxa_atexit@plt+0x11c8c> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff20c │ │ │ │ - mvneq r9, ip, asr r0 │ │ │ │ + mvneq r9, r4, asr r0 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - @ instruction: 0x01ef9098 │ │ │ │ + @ instruction: 0x01ef9090 │ │ │ │ bicseq sp, r8, ip, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d358 <__cxa_atexit@plt+0x11ce4> │ │ │ │ ldr r2, [pc, #36] @ 1d360 <__cxa_atexit@plt+0x11cec> │ │ │ │ @@ -18232,16 +18232,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0298 <__cxa_atexit@plt+0x1994c24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, lsr pc │ │ │ │ - mvneq r9, r0 │ │ │ │ + mvneq r8, r0, lsr pc │ │ │ │ + strdeq r8, [pc, #248] @ 1d464 <__cxa_atexit@plt+0x11df0> │ │ │ │ bicseq sp, r8, ip, asr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1d438 <__cxa_atexit@plt+0x11dc4> │ │ │ │ ldr r3, [pc, #204] @ 1d454 <__cxa_atexit@plt+0x11de0> │ │ │ │ @@ -18294,21 +18294,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvneq r8, r0, ror #29 │ │ │ │ + ldrdeq r8, [pc, #232] @ 1d548 <__cxa_atexit@plt+0x11ed4> │ │ │ │ bicseq sp, r8, r4, asr lr │ │ │ │ bicseq sp, r8, r8, asr #28 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - mvneq r8, ip, lsr pc │ │ │ │ - mvneq r8, r0, asr #30 │ │ │ │ - ldrdeq r8, [pc, #236] @ 1d564 <__cxa_atexit@plt+0x11ef0> │ │ │ │ + mvneq r8, r4, lsr pc │ │ │ │ + mvneq r8, r8, lsr pc │ │ │ │ + ldrdeq r8, [pc, #228] @ 1d55c <__cxa_atexit@plt+0x11ee8> │ │ │ │ bicseq sp, r8, r0, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1d504 <__cxa_atexit@plt+0x11e90> │ │ │ │ @@ -18344,17 +18344,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq sp, r8, ip, ror sp │ │ │ │ bicseq sp, r8, r0, ror sp │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - mvneq r8, r0, ror lr │ │ │ │ - mvneq r8, r4, ror lr │ │ │ │ - mvneq r8, r0, lsl lr │ │ │ │ + mvneq r8, r8, ror #28 │ │ │ │ + mvneq r8, ip, ror #28 │ │ │ │ + mvneq r8, r8, lsl #28 │ │ │ │ bicseq sp, r8, r8, lsl #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d5ec <__cxa_atexit@plt+0x11f78> │ │ │ │ @@ -18404,19 +18404,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mvneq r8, r4, lsl sp │ │ │ │ + mvneq r8, ip, lsl #26 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - ldrdeq r8, [pc, #200] @ 1d6e8 <__cxa_atexit@plt+0x12074> │ │ │ │ - mvneq r8, ip, asr #25 │ │ │ │ - mvneq r8, ip, lsr sp │ │ │ │ + ldrdeq r8, [pc, #192] @ 1d6e0 <__cxa_atexit@plt+0x1206c> │ │ │ │ + mvneq r8, r4, asr #25 │ │ │ │ + mvneq r8, r4, lsr sp │ │ │ │ bicseq sp, r8, r0, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18444,17 +18444,17 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - mvneq r8, r4, lsl ip │ │ │ │ - mvneq r8, r8, lsl #24 │ │ │ │ - mvneq r8, r8, ror ip │ │ │ │ + mvneq r8, ip, lsl #24 │ │ │ │ + mvneq r8, r0, lsl #24 │ │ │ │ + mvneq r8, r0, ror ip │ │ │ │ bicseq sp, r8, ip, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d6f8 <__cxa_atexit@plt+0x12084> │ │ │ │ ldr r2, [pc, #36] @ 1d700 <__cxa_atexit@plt+0x1208c> │ │ │ │ @@ -18464,16 +18464,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0298 <__cxa_atexit@plt+0x1994c24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ef8b98 │ │ │ │ - mvneq r8, r0, ror #24 │ │ │ │ + @ instruction: 0x01ef8b90 │ │ │ │ + mvneq r8, r8, asr ip │ │ │ │ bicseq sp, r8, ip, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1d7d8 <__cxa_atexit@plt+0x12164> │ │ │ │ ldr r3, [pc, #204] @ 1d7f4 <__cxa_atexit@plt+0x12180> │ │ │ │ @@ -18526,21 +18526,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvneq r8, r0, asr #22 │ │ │ │ + mvneq r8, r8, lsr fp │ │ │ │ ldrheq sp, [r8, #164] @ 0xa4 │ │ │ │ bicseq sp, r8, r8, lsr #21 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x01ef8b9c │ │ │ │ - mvneq r8, r0, lsr #23 │ │ │ │ - mvneq r8, ip, lsr fp │ │ │ │ + @ instruction: 0x01ef8b94 │ │ │ │ + @ instruction: 0x01ef8b98 │ │ │ │ + mvneq r8, r4, lsr fp │ │ │ │ bicseq sp, r8, r0, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1d8a4 <__cxa_atexit@plt+0x12230> │ │ │ │ @@ -18576,17 +18576,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrsbeq sp, [r8, #156] @ 0x9c │ │ │ │ ldrsbeq sp, [r8, #144] @ 0x90 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - ldrdeq r8, [pc, #160] @ 1d968 <__cxa_atexit@plt+0x122f4> │ │ │ │ - ldrdeq r8, [pc, #164] @ 1d970 <__cxa_atexit@plt+0x122fc> │ │ │ │ - mvneq r8, r0, ror sl │ │ │ │ + mvneq r8, r8, asr #21 │ │ │ │ + mvneq r8, ip, asr #21 │ │ │ │ + mvneq r8, r8, ror #20 │ │ │ │ bicseq sp, r8, r8, ror #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -18619,17 +18619,17 @@ │ │ │ │ b 1d95c <__cxa_atexit@plt+0x122e8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - mvneq r8, r8, ror #18 │ │ │ │ - mvneq r8, r0, asr r9 │ │ │ │ - mvneq r8, r0, asr #19 │ │ │ │ + mvneq r8, r0, ror #18 │ │ │ │ + mvneq r8, r8, asr #18 │ │ │ │ + strheq r8, [pc, #152] @ 1da14 <__cxa_atexit@plt+0x123a0> │ │ │ │ ldrheq sp, [r8, #128] @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d9b4 <__cxa_atexit@plt+0x12340> │ │ │ │ ldr r2, [pc, #36] @ 1d9bc <__cxa_atexit@plt+0x12348> │ │ │ │ @@ -18639,16 +18639,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0298 <__cxa_atexit@plt+0x1994c24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [pc, #140] @ 1da50 <__cxa_atexit@plt+0x123dc> │ │ │ │ - mvneq r8, r4, lsr #19 │ │ │ │ + ldrdeq r8, [pc, #132] @ 1da48 <__cxa_atexit@plt+0x123d4> │ │ │ │ + @ instruction: 0x01ef899c │ │ │ │ bicseq sp, r8, r0, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1da94 <__cxa_atexit@plt+0x12420> │ │ │ │ ldr r3, [pc, #204] @ 1dab0 <__cxa_atexit@plt+0x1243c> │ │ │ │ @@ -18701,21 +18701,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvneq r8, r4, lsl #17 │ │ │ │ + mvneq r8, ip, ror r8 │ │ │ │ ldrsheq sp, [r8, #120] @ 0x78 │ │ │ │ bicseq sp, r8, ip, ror #15 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - mvneq r8, r0, ror #17 │ │ │ │ - mvneq r8, r4, ror #17 │ │ │ │ - mvneq r8, r0, lsl #17 │ │ │ │ + ldrdeq r8, [pc, #136] @ 1db54 <__cxa_atexit@plt+0x124e0> │ │ │ │ + ldrdeq r8, [pc, #140] @ 1db5c <__cxa_atexit@plt+0x124e8> │ │ │ │ + mvneq r8, r8, ror r8 │ │ │ │ bicseq sp, r8, r4, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1db60 <__cxa_atexit@plt+0x124ec> │ │ │ │ @@ -18751,17 +18751,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq sp, r8, r0, lsr #14 │ │ │ │ bicseq sp, r8, r4, lsl r7 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - mvneq r8, r4, lsl r8 │ │ │ │ - mvneq r8, r8, lsl r8 │ │ │ │ - strheq r8, [pc, #116] @ 1dc00 <__cxa_atexit@plt+0x1258c> │ │ │ │ + mvneq r8, ip, lsl #16 │ │ │ │ + mvneq r8, r0, lsl r8 │ │ │ │ + mvneq r8, ip, lsr #15 │ │ │ │ bicseq sp, r8, r0, lsr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1dbc4 <__cxa_atexit@plt+0x12550> │ │ │ │ ldr r2, [pc, #36] @ 1dbcc <__cxa_atexit@plt+0x12558> │ │ │ │ @@ -18771,16 +18771,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0298 <__cxa_atexit@plt+0x1994c24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, asr #13 │ │ │ │ - @ instruction: 0x01ef8794 │ │ │ │ + mvneq r8, r4, asr #13 │ │ │ │ + mvneq r8, ip, lsl #15 │ │ │ │ bicseq sp, r8, r0, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1dca4 <__cxa_atexit@plt+0x12630> │ │ │ │ ldr r3, [pc, #204] @ 1dcc0 <__cxa_atexit@plt+0x1264c> │ │ │ │ @@ -18833,21 +18833,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvneq r8, r4, ror r6 │ │ │ │ + mvneq r8, ip, ror #12 │ │ │ │ bicseq sp, r8, r8, ror #11 │ │ │ │ ldrsbeq sp, [r8, #92] @ 0x5c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - ldrdeq r8, [pc, #96] @ 1dd3c <__cxa_atexit@plt+0x126c8> │ │ │ │ - ldrdeq r8, [pc, #100] @ 1dd44 <__cxa_atexit@plt+0x126d0> │ │ │ │ - mvneq r8, r0, ror r6 │ │ │ │ + mvneq r8, r8, asr #13 │ │ │ │ + mvneq r8, ip, asr #13 │ │ │ │ + mvneq r8, r8, ror #12 │ │ │ │ bicseq sp, r8, r4, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1dd70 <__cxa_atexit@plt+0x126fc> │ │ │ │ @@ -18883,17 +18883,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq sp, r8, r0, lsl r5 │ │ │ │ bicseq sp, r8, r4, lsl #10 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - mvneq r8, r4, lsl #12 │ │ │ │ - mvneq r8, r8, lsl #12 │ │ │ │ - mvneq r8, r4, lsr #11 │ │ │ │ + strdeq r8, [pc, #92] @ 1ddf0 <__cxa_atexit@plt+0x1277c> │ │ │ │ + mvneq r8, r0, lsl #12 │ │ │ │ + @ instruction: 0x01ef859c │ │ │ │ @ instruction: 0x01d8d49c │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1de1c <__cxa_atexit@plt+0x127a8> │ │ │ │ @@ -18923,15 +18923,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq r8, r4, lsr #9 │ │ │ │ + @ instruction: 0x01ef849c │ │ │ │ bicseq sp, r8, r4, lsl #8 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19012,23 +19012,23 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - mvneq r8, r8, lsr r3 │ │ │ │ + mvneq r8, r0, lsr r3 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - mvneq r8, ip, lsl #7 │ │ │ │ - mvneq r8, r0, lsl #7 │ │ │ │ - strdeq r8, [pc, #48] @ 1dfd8 <__cxa_atexit@plt+0x12964> │ │ │ │ + mvneq r8, r4, lsl #7 │ │ │ │ + mvneq r8, r8, ror r3 │ │ │ │ + mvneq r8, r8, ror #7 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - strdeq r8, [pc, #56] @ 1dfe8 <__cxa_atexit@plt+0x12974> │ │ │ │ - mvneq r8, ip, ror #7 │ │ │ │ - mvneq r8, ip, asr r4 │ │ │ │ + strdeq r8, [pc, #48] @ 1dfe0 <__cxa_atexit@plt+0x1296c> │ │ │ │ + mvneq r8, r4, ror #7 │ │ │ │ + mvneq r8, r4, asr r4 │ │ │ │ bicseq sp, r8, ip, ror r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e040 <__cxa_atexit@plt+0x129cc> │ │ │ │ @@ -19191,15 +19191,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 1e278 <__cxa_atexit@plt+0x12c04> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 1e27c <__cxa_atexit@plt+0x12c08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bicseq sp, r8, r4, lsr #32 │ │ │ │ bicseq ip, r8, ip, lsl #30 │ │ │ │ @@ -19246,18 +19246,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ bicseq ip, r8, r0, lsl lr │ │ │ │ - mvneq r8, r0, lsr r0 │ │ │ │ + mvneq r8, r8, lsr #32 │ │ │ │ bicseq ip, r8, r0, lsl #31 │ │ │ │ @ instruction: 0xffffb378 │ │ │ │ - mvneq r8, r0, ror r0 │ │ │ │ + mvneq r8, r8, rrx │ │ │ │ ldrsbeq ip, [r8, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ @@ -19277,17 +19277,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 1e3bc <__cxa_atexit@plt+0x12d48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb2d4 │ │ │ │ - ldrdeq r7, [pc, #240] @ 1e4ac <__cxa_atexit@plt+0x12e38> │ │ │ │ + mvneq r7, r8, asr #31 │ │ │ │ bicseq ip, r8, ip, lsl #27 │ │ │ │ - mvneq r7, ip, lsr #31 │ │ │ │ + mvneq r7, r4, lsr #31 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1e400 <__cxa_atexit@plt+0x12d8c> │ │ │ │ @@ -19295,15 +19295,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 1e418 <__cxa_atexit@plt+0x12da4> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 1e41c <__cxa_atexit@plt+0x12da8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bicseq ip, r8, r0, asr #29 │ │ │ │ @ instruction: 0x01d8ce9c │ │ │ │ @@ -19350,18 +19350,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ bicseq ip, r8, r0, ror ip │ │ │ │ - stlexheq r7, r4, [pc] @ │ │ │ │ + mvneq r7, ip, lsl #29 │ │ │ │ bicseq ip, r8, ip, lsl lr │ │ │ │ @ instruction: 0xffffb1d8 │ │ │ │ - ldrdeq r7, [pc, #228] @ 1e5d0 <__cxa_atexit@plt+0x12f5c> │ │ │ │ + mvneq r7, ip, asr #29 │ │ │ │ bicseq ip, r8, r8, lsr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ @@ -19381,17 +19381,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 1e55c <__cxa_atexit@plt+0x12ee8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb134 │ │ │ │ - mvneq r7, r4, lsr lr │ │ │ │ + mvneq r7, ip, lsr #28 │ │ │ │ bicseq ip, r8, ip, ror #23 │ │ │ │ - mvneq r7, r0, lsl lr │ │ │ │ + mvneq r7, r8, lsl #28 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1e5a0 <__cxa_atexit@plt+0x12f2c> │ │ │ │ @@ -19399,15 +19399,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 1e5b8 <__cxa_atexit@plt+0x12f44> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 1e5bc <__cxa_atexit@plt+0x12f48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bicseq ip, r8, ip, asr sp │ │ │ │ bicseq ip, r8, r8, lsr sp │ │ │ │ @@ -19454,18 +19454,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrsbeq ip, [r8, #160] @ 0xa0 │ │ │ │ - strdeq r7, [pc, #200] @ 1e748 <__cxa_atexit@plt+0x130d4> │ │ │ │ + strdeq r7, [pc, #192] @ 1e740 <__cxa_atexit@plt+0x130cc> │ │ │ │ bicseq ip, r8, r8, asr #25 │ │ │ │ @ instruction: 0xffffb038 │ │ │ │ - mvneq r7, r8, lsr sp │ │ │ │ + mvneq r7, r0, lsr sp │ │ │ │ bicseq ip, r8, r0, ror ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ @@ -19485,17 +19485,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 1e6fc <__cxa_atexit@plt+0x13088> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffaf94 │ │ │ │ - @ instruction: 0x01ef7c98 │ │ │ │ + @ instruction: 0x01ef7c90 │ │ │ │ bicseq ip, r8, ip, asr #20 │ │ │ │ - mvneq r7, r4, ror ip │ │ │ │ + mvneq r7, ip, ror #24 │ │ │ │ bicseq ip, r8, ip, lsl sl │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e780 <__cxa_atexit@plt+0x1310c> │ │ │ │ @@ -19534,18 +19534,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0x01d8c990 │ │ │ │ - strheq r7, [pc, #188] @ 1e87c <__cxa_atexit@plt+0x13208> │ │ │ │ + strheq r7, [pc, #180] @ 1e874 <__cxa_atexit@plt+0x13200> │ │ │ │ ldrheq ip, [r8, #180] @ 0xb4 │ │ │ │ @ instruction: 0xffffaef8 │ │ │ │ - strdeq r7, [pc, #188] @ 1e888 <__cxa_atexit@plt+0x13214> │ │ │ │ + strdeq r7, [pc, #180] @ 1e880 <__cxa_atexit@plt+0x1320c> │ │ │ │ bicseq ip, r8, r8, asr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ @@ -19565,17 +19565,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 1e83c <__cxa_atexit@plt+0x131c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffae54 │ │ │ │ - mvneq r7, ip, asr fp │ │ │ │ + mvneq r7, r4, asr fp │ │ │ │ bicseq ip, r8, ip, lsl #18 │ │ │ │ - mvneq r7, r8, lsr fp │ │ │ │ + mvneq r7, r0, lsr fp │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1e880 <__cxa_atexit@plt+0x1320c> │ │ │ │ @@ -19583,15 +19583,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 1e898 <__cxa_atexit@plt+0x13224> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 1e89c <__cxa_atexit@plt+0x13228> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrsheq ip, [r8, #164] @ 0xa4 │ │ │ │ ldrsbeq ip, [r8, #160] @ 0xa0 │ │ │ │ @@ -19605,15 +19605,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1e8d8 <__cxa_atexit@plt+0x13264> │ │ │ │ ldr r8, [pc, #40] @ 1e8f0 <__cxa_atexit@plt+0x1327c> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r7, [pc, #20] @ 1e8f4 <__cxa_atexit@plt+0x13280> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ bicseq ip, r8, r0, lsr #21 │ │ │ │ @@ -19646,31 +19646,31 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1e97c <__cxa_atexit@plt+0x13308> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01ef799c │ │ │ │ + @ instruction: 0x01ef7994 │ │ │ │ bicseq ip, r8, r0, asr #20 │ │ │ │ - mvneq r7, r0, lsl #19 │ │ │ │ + mvneq r7, r8, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1e9b4 <__cxa_atexit@plt+0x13340> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 1e9b8 <__cxa_atexit@plt+0x13344> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #10 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, asr #18 │ │ │ │ - mvneq r7, r0, asr #18 │ │ │ │ + mvneq r7, ip, lsr r9 │ │ │ │ + mvneq r7, r8, lsr r9 │ │ │ │ bicseq ip, r8, r0, ror #14 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ea3c <__cxa_atexit@plt+0x133c8> │ │ │ │ @@ -19754,15 +19754,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r8, [pc, #16] @ 1eb2c <__cxa_atexit@plt+0x134b8> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov sl, r3 │ │ │ │ - b 389304 <__cxa_atexit@plt+0x37dc90> │ │ │ │ + b 9cd4fc <__cxa_atexit@plt+0x9c1e88> │ │ │ │ @ instruction: 0x01d8c894 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ebb8 <__cxa_atexit@plt+0x13544> │ │ │ │ ldr r2, [pc, #136] @ 1ebd4 <__cxa_atexit@plt+0x13560> │ │ │ │ @@ -19798,17 +19798,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r7, ip, lsl r7 │ │ │ │ - strdeq r7, [pc, #100] @ 1ec48 <__cxa_atexit@plt+0x135d4> │ │ │ │ - mvneq r7, r4, ror #13 │ │ │ │ + mvneq r7, r4, lsl r7 │ │ │ │ + mvneq r7, ip, ror #13 │ │ │ │ + ldrdeq r7, [pc, #108] @ 1ec54 <__cxa_atexit@plt+0x135e0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ec2c <__cxa_atexit@plt+0x135b8> │ │ │ │ @@ -19822,16 +19822,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, r0, ror r6 │ │ │ │ - mvneq r7, r0, ror #12 │ │ │ │ + mvneq r7, r8, ror #12 │ │ │ │ + mvneq r7, r8, asr r6 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -19852,25 +19852,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - mvneq r7, r4, asr #13 │ │ │ │ + strheq r7, [pc, #108] @ 1ed24 <__cxa_atexit@plt+0x136b0> │ │ │ │ bicseq ip, r8, r0, lsr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 1ecd8 <__cxa_atexit@plt+0x13664> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ - @ instruction: 0x01ef7690 │ │ │ │ + mvneq r7, r8, lsl #13 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1fca4 <__cxa_atexit@plt+0x14630> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ed6c <__cxa_atexit@plt+0x136f8> │ │ │ │ @@ -19907,17 +19907,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r7, r8, ror #10 │ │ │ │ - mvneq r7, r0, asr #10 │ │ │ │ - mvneq r7, r0, lsr r5 │ │ │ │ + mvneq r7, r0, ror #10 │ │ │ │ + mvneq r7, r8, lsr r5 │ │ │ │ + mvneq r7, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ede0 <__cxa_atexit@plt+0x1376c> │ │ │ │ @@ -19931,16 +19931,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r7, [pc, #76] @ 1ee40 <__cxa_atexit@plt+0x137cc> │ │ │ │ - mvneq r7, ip, lsr #9 │ │ │ │ + strheq r7, [pc, #68] @ 1ee38 <__cxa_atexit@plt+0x137c4> │ │ │ │ + mvneq r7, r4, lsr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ee4c <__cxa_atexit@plt+0x137d8> │ │ │ │ ldr lr, [pc, #68] @ 1ee54 <__cxa_atexit@plt+0x137e0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -19958,15 +19958,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r7, r4, asr r4 │ │ │ │ + mvneq r7, ip, asr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ bicseq ip, r8, ip, asr r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -20086,15 +20086,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f09c <__cxa_atexit@plt+0x13a28> │ │ │ │ ldr r6, [pc, #128] @ 1f0cc <__cxa_atexit@plt+0x13a58> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ str r8, [r5, #16] │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 1f0a8 <__cxa_atexit@plt+0x13a34> │ │ │ │ ldr r3, [pc, #84] @ 1f0d0 <__cxa_atexit@plt+0x13a5c> │ │ │ │ @@ -20124,15 +20124,15 @@ │ │ │ │ ldrsheq ip, [r8, #44] @ 0x2c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1f0f4 <__cxa_atexit@plt+0x13a80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrsbeq ip, [r8, #40] @ 0x28 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -20148,15 +20148,15 @@ │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r7, r4, lsr r2 │ │ │ │ + mvneq r7, ip, lsr #4 │ │ │ │ bicseq ip, r8, ip, ror r2 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f178 <__cxa_atexit@plt+0x13b04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -20243,15 +20243,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f308 <__cxa_atexit@plt+0x13c94> │ │ │ │ ldr r6, [pc, #120] @ 1f338 <__cxa_atexit@plt+0x13cc4> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ str r8, [r5, #12] │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 1f314 <__cxa_atexit@plt+0x13ca0> │ │ │ │ ldr r3, [pc, #76] @ 1f33c <__cxa_atexit@plt+0x13cc8> │ │ │ │ @@ -20279,15 +20279,15 @@ │ │ │ │ @ instruction: 0x01d8c090 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1f360 <__cxa_atexit@plt+0x13cec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ bicseq ip, r8, ip, rrx │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -20303,15 +20303,15 @@ │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r6, r8, asr #31 │ │ │ │ + mvneq r6, r0, asr #31 │ │ │ │ bicseq ip, r8, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f3e4 <__cxa_atexit@plt+0x13d70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -20408,17 +20408,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01ef6d94 │ │ │ │ - mvneq r6, ip, ror #26 │ │ │ │ - mvneq r6, ip, asr sp │ │ │ │ + mvneq r6, ip, lsl #27 │ │ │ │ + mvneq r6, r4, ror #26 │ │ │ │ + mvneq r6, r4, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f5b4 <__cxa_atexit@plt+0x13f40> │ │ │ │ @@ -20432,16 +20432,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r8, ror #25 │ │ │ │ - ldrdeq r6, [pc, #200] @ 1f694 <__cxa_atexit@plt+0x14020> │ │ │ │ + mvneq r6, r0, ror #25 │ │ │ │ + ldrdeq r6, [pc, #192] @ 1f68c <__cxa_atexit@plt+0x14018> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f620 <__cxa_atexit@plt+0x13fac> │ │ │ │ ldr lr, [pc, #68] @ 1f628 <__cxa_atexit@plt+0x13fb4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -20459,15 +20459,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r6, r0, lsl #25 │ │ │ │ + mvneq r6, r8, ror ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r8, r8, lsl #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -20587,15 +20587,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f870 <__cxa_atexit@plt+0x141fc> │ │ │ │ ldr r6, [pc, #128] @ 1f8a0 <__cxa_atexit@plt+0x1422c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ str r8, [r5, #16] │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 1f87c <__cxa_atexit@plt+0x14208> │ │ │ │ ldr r3, [pc, #84] @ 1f8a4 <__cxa_atexit@plt+0x14230> │ │ │ │ @@ -20625,15 +20625,15 @@ │ │ │ │ bicseq fp, r8, r8, lsr #22 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1f8c8 <__cxa_atexit@plt+0x14254> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ bicseq fp, r8, r4, lsl #22 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -20649,15 +20649,15 @@ │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r6, r0, ror #20 │ │ │ │ + mvneq r6, r8, asr sl │ │ │ │ bicseq fp, r8, r8, lsr #21 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f94c <__cxa_atexit@plt+0x142d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -20744,15 +20744,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1fadc <__cxa_atexit@plt+0x14468> │ │ │ │ ldr r6, [pc, #120] @ 1fb0c <__cxa_atexit@plt+0x14498> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ str r8, [r5, #12] │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 1fae8 <__cxa_atexit@plt+0x14474> │ │ │ │ ldr r3, [pc, #76] @ 1fb10 <__cxa_atexit@plt+0x1449c> │ │ │ │ @@ -20780,15 +20780,15 @@ │ │ │ │ ldrheq fp, [r8, #140] @ 0x8c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1fb34 <__cxa_atexit@plt+0x144c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01d8b898 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -20804,15 +20804,15 @@ │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq r6, [pc, #116] @ 1fc0c <__cxa_atexit@plt+0x14598> │ │ │ │ + mvneq r6, ip, ror #15 │ │ │ │ bicseq fp, r8, ip, lsr r8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1fbb8 <__cxa_atexit@plt+0x14544> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -20897,15 +20897,15 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ sub r3, r6, #5 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r7, [pc, #32] @ 1fd30 <__cxa_atexit@plt+0x146bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -20921,30 +20921,30 @@ │ │ │ │ ldr sl, [pc, #16] @ 1fd60 <__cxa_atexit@plt+0x146ec> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #12] @ 1fd64 <__cxa_atexit@plt+0x146f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ bicseq fp, r8, ip, lsr #13 │ │ │ │ - mvneq r6, r8, lsr r5 │ │ │ │ + mvneq r6, r0, lsr r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fd98 <__cxa_atexit@plt+0x14724> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1fda0 <__cxa_atexit@plt+0x1472c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r8, ror #9 │ │ │ │ + mvneq r6, r0, ror #9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1fe58 <__cxa_atexit@plt+0x147e4> │ │ │ │ ldr lr, [pc, #160] @ 1fe64 <__cxa_atexit@plt+0x147f0> │ │ │ │ @@ -20986,15 +20986,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01ef6490 │ │ │ │ + mvneq r6, r8, lsl #9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -21054,15 +21054,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r6, r0, asr r3 │ │ │ │ + mvneq r6, r8, asr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21101,15 +21101,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 20034 <__cxa_atexit@plt+0x149c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, asr r2 │ │ │ │ + mvneq r6, ip, asr #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 200ec <__cxa_atexit@plt+0x14a78> │ │ │ │ ldr lr, [pc, #160] @ 200f8 <__cxa_atexit@plt+0x14a84> │ │ │ │ @@ -21151,15 +21151,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r6, [pc, #28] @ 20120 <__cxa_atexit@plt+0x14aac> │ │ │ │ + strdeq r6, [pc, #20] @ 20118 <__cxa_atexit@plt+0x14aa4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -21219,15 +21219,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq r6, [pc, #12] @ 20220 <__cxa_atexit@plt+0x14bac> │ │ │ │ + strheq r6, [pc, #4] @ 20218 <__cxa_atexit@plt+0x14ba4> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21387,15 +21387,15 @@ │ │ │ │ str r2, [r6, #88] @ 0x58 │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #5 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, r3 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r1, [r5, #28] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -21416,15 +21416,15 @@ │ │ │ │ add sl, r6, #8 │ │ │ │ stm sl, {r0, r1, lr} │ │ │ │ str r0, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r6, [pc, #120] @ 205b8 <__cxa_atexit@plt+0x14f44> │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -21695,30 +21695,30 @@ │ │ │ │ ldr sl, [pc, #16] @ 20978 <__cxa_atexit@plt+0x15304> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #12] @ 2097c <__cxa_atexit@plt+0x15308> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ bicseq sl, r8, r4, ror #21 │ │ │ │ - mvneq r5, r0, lsr #18 │ │ │ │ + mvneq r5, r8, lsl r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 209b0 <__cxa_atexit@plt+0x1533c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 209b8 <__cxa_atexit@plt+0x15344> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [pc, #128] @ 20a40 <__cxa_atexit@plt+0x153cc> │ │ │ │ + mvneq r5, r8, asr #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 20a70 <__cxa_atexit@plt+0x153fc> │ │ │ │ ldr lr, [pc, #160] @ 20a7c <__cxa_atexit@plt+0x15408> │ │ │ │ @@ -21760,15 +21760,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r5, r8, ror r8 │ │ │ │ + mvneq r5, r0, ror r8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -21828,15 +21828,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r5, r8, lsr r7 │ │ │ │ + mvneq r5, r0, lsr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21875,15 +21875,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 20c4c <__cxa_atexit@plt+0x155d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, lsr r6 │ │ │ │ + mvneq r5, r4, lsr r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 20d04 <__cxa_atexit@plt+0x15690> │ │ │ │ ldr lr, [pc, #160] @ 20d10 <__cxa_atexit@plt+0x1569c> │ │ │ │ @@ -21925,15 +21925,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r5, r4, ror #11 │ │ │ │ + ldrdeq r5, [pc, #92] @ 20d78 <__cxa_atexit@plt+0x15704> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -21993,15 +21993,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r5, r4, lsr #9 │ │ │ │ + @ instruction: 0x01ef549c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -22161,15 +22161,15 @@ │ │ │ │ str r2, [r6, #88] @ 0x58 │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #5 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, r3 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r1, [r5, #28] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -22190,15 +22190,15 @@ │ │ │ │ add sl, r6, #8 │ │ │ │ stm sl, {r0, r1, lr} │ │ │ │ str r0, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r6, [pc, #120] @ 211d0 <__cxa_atexit@plt+0x15b5c> │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -22489,15 +22489,15 @@ │ │ │ │ str sl, [r2, #16] │ │ │ │ str r3, [r2, #20] │ │ │ │ str r9, [r2, #24] │ │ │ │ sub r0, r6, #17 │ │ │ │ str r0, [r5], #-4 │ │ │ │ sub sl, r6, #5 │ │ │ │ mov r9, lr │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r7, [pc, #80] @ 21640 <__cxa_atexit@plt+0x15fcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #44] @ 21634 <__cxa_atexit@plt+0x15fc0> │ │ │ │ @@ -22577,15 +22577,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - ldrdeq r4, [pc, #188] @ 21808 <__cxa_atexit@plt+0x16194> │ │ │ │ + ldrdeq r4, [pc, #180] @ 21800 <__cxa_atexit@plt+0x1618c> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #92] @ 217c4 <__cxa_atexit@plt+0x16150> │ │ │ │ @@ -22681,23 +22681,23 @@ │ │ │ │ beq 218e8 <__cxa_atexit@plt+0x16274> │ │ │ │ ldr r2, [pc, #44] @ 21900 <__cxa_atexit@plt+0x1628c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - mvneq r4, r0, ror #19 │ │ │ │ + ldrdeq r4, [pc, #152] @ 21998 <__cxa_atexit@plt+0x16324> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - mvneq r4, r4, lsl #20 │ │ │ │ + strdeq r4, [pc, #156] @ 219a8 <__cxa_atexit@plt+0x16334> │ │ │ │ andeq r1, r0, sl, ror #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #16]! │ │ │ │ ldr r1, [r3, #-4] │ │ │ │ and r0, r2, #3 │ │ │ │ @@ -22732,33 +22732,33 @@ │ │ │ │ ldr r2, [pc, #44] @ 219c8 <__cxa_atexit@plt+0x16354> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, lsl r9 │ │ │ │ + mvneq r4, r4, lsl r9 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvneq r4, r0, lsr r9 │ │ │ │ + mvneq r4, r8, lsr #18 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 219fc <__cxa_atexit@plt+0x16388> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r6, asr #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #152] @ 21aa8 <__cxa_atexit@plt+0x16434> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #12]! │ │ │ │ @@ -22782,15 +22782,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 21a9c <__cxa_atexit@plt+0x16428> │ │ │ │ ldr r3, [pc, #72] @ 21ab4 <__cxa_atexit@plt+0x16440> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ @@ -22819,15 +22819,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 21b1c <__cxa_atexit@plt+0x164a8> │ │ │ │ ldr r3, [pc, #44] @ 21b2c <__cxa_atexit@plt+0x164b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -22843,29 +22843,29 @@ │ │ │ │ beq 21b70 <__cxa_atexit@plt+0x164fc> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 21b7c <__cxa_atexit@plt+0x16508> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 21ba8 <__cxa_atexit@plt+0x16534> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 21c24 <__cxa_atexit@plt+0x165b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -22890,15 +22890,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01ef4694 │ │ │ │ + mvneq r4, ip, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21c68 <__cxa_atexit@plt+0x165f4> │ │ │ │ @@ -22909,15 +22909,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, r4, lsr #12 │ │ │ │ + mvneq r4, ip, lsl r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -22984,15 +22984,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r4, ip, lsr r5 │ │ │ │ + mvneq r4, r4, lsr r5 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 21de0 <__cxa_atexit@plt+0x1676c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -23036,15 +23036,15 @@ │ │ │ │ beq 21e90 <__cxa_atexit@plt+0x1681c> │ │ │ │ ldr r2, [pc, #72] @ 21ea8 <__cxa_atexit@plt+0x16834> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -23076,15 +23076,15 @@ │ │ │ │ beq 21f24 <__cxa_atexit@plt+0x168b0> │ │ │ │ ldr r3, [pc, #56] @ 21f38 <__cxa_atexit@plt+0x168c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -23105,29 +23105,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 21f94 <__cxa_atexit@plt+0x16920> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 21fc0 <__cxa_atexit@plt+0x1694c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 2205c <__cxa_atexit@plt+0x169e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -23149,15 +23149,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 22068 <__cxa_atexit@plt+0x169f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -23184,15 +23184,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 220d0 <__cxa_atexit@plt+0x16a5c> │ │ │ │ ldr r3, [pc, #44] @ 220e0 <__cxa_atexit@plt+0x16a6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -23208,29 +23208,29 @@ │ │ │ │ beq 22124 <__cxa_atexit@plt+0x16ab0> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 22130 <__cxa_atexit@plt+0x16abc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2215c <__cxa_atexit@plt+0x16ae8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 221d8 <__cxa_atexit@plt+0x16b64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -23255,15 +23255,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r4, r0, ror #1 │ │ │ │ + ldrdeq r4, [pc, #8] @ 221ec <__cxa_atexit@plt+0x16b78> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2221c <__cxa_atexit@plt+0x16ba8> │ │ │ │ @@ -23274,15 +23274,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, r0, ror r0 │ │ │ │ + mvneq r4, r8, rrx │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -23376,15 +23376,15 @@ │ │ │ │ str r4, [r6, #72] @ 0x48 │ │ │ │ sub r5, r5, #12 │ │ │ │ sub sl, r3, #5 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, fp │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r3, r6 │ │ │ │ b 223d4 <__cxa_atexit@plt+0x16d60> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -23787,15 +23787,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 22a2c <__cxa_atexit@plt+0x173b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, asr r8 │ │ │ │ + mvneq r3, r4, asr r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 22ae4 <__cxa_atexit@plt+0x17470> │ │ │ │ ldr lr, [pc, #160] @ 22af0 <__cxa_atexit@plt+0x1747c> │ │ │ │ @@ -23837,15 +23837,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r3, r4, lsl #16 │ │ │ │ + strdeq r3, [pc, #124] @ 22b78 <__cxa_atexit@plt+0x17504> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -23905,15 +23905,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r3, r4, asr #13 │ │ │ │ + strheq r3, [pc, #108] @ 22c78 <__cxa_atexit@plt+0x17604> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24101,15 +24101,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 22f14 <__cxa_atexit@plt+0x178a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, ror r3 │ │ │ │ + mvneq r3, ip, ror #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 22fcc <__cxa_atexit@plt+0x17958> │ │ │ │ ldr lr, [pc, #160] @ 22fd8 <__cxa_atexit@plt+0x17964> │ │ │ │ @@ -24151,15 +24151,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r3, ip, lsl r3 │ │ │ │ + mvneq r3, r4, lsl r3 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -24219,15 +24219,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq r3, [pc, #28] @ 23110 <__cxa_atexit@plt+0x17a9c> │ │ │ │ + ldrdeq r3, [pc, #20] @ 23108 <__cxa_atexit@plt+0x17a94> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24460,15 +24460,15 @@ │ │ │ │ str r0, [ip, #28] │ │ │ │ str r1, [ip, #32] │ │ │ │ str lr, [ip, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, ip │ │ │ │ ldr sl, [sp] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, ip │ │ │ │ b 234c4 <__cxa_atexit@plt+0x17e50> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #72] @ 23514 <__cxa_atexit@plt+0x17ea0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -24484,37 +24484,37 @@ │ │ │ │ add r8, r3, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r9, [sp] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ bicseq r7, r8, r8, asr #24 │ │ │ │ - mvneq r2, r8, ror lr │ │ │ │ + mvneq r2, r0, ror lr │ │ │ │ bicseq r8, r8, r8 │ │ │ │ @ instruction: 0xffff664c │ │ │ │ @ instruction: 0xffff66f4 │ │ │ │ - mvneq r2, r8, lsl pc │ │ │ │ - mvneq r2, r4, lsl lr │ │ │ │ - mvneq r2, r0, lsl #29 │ │ │ │ - mvneq r2, ip, ror lr │ │ │ │ + mvneq r2, r0, lsl pc │ │ │ │ + mvneq r2, ip, lsl #28 │ │ │ │ + mvneq r2, r8, ror lr │ │ │ │ + mvneq r2, r4, ror lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23560 <__cxa_atexit@plt+0x17eec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 23568 <__cxa_atexit@plt+0x17ef4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, lsr #26 │ │ │ │ + mvneq r2, r8, lsl sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24540,18 +24540,18 @@ │ │ │ │ bhi 235f4 <__cxa_atexit@plt+0x17f80> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 235fc <__cxa_atexit@plt+0x17f88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, lsl #25 │ │ │ │ + mvneq r2, r4, lsl #25 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24622,15 +24622,15 @@ │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str r0, [r6, #44] @ 0x2c │ │ │ │ str sl, [r6, #48] @ 0x30 │ │ │ │ sub r5, r5, #12 │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ ldm sp, {r9, fp} │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r3, r6 │ │ │ │ b 2374c <__cxa_atexit@plt+0x180d8> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -24685,15 +24685,15 @@ │ │ │ │ ldr r5, [pc, #68] @ 23864 <__cxa_atexit@plt+0x181f0> │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #56] @ 23868 <__cxa_atexit@plt+0x181f4> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 23848 <__cxa_atexit@plt+0x181d4> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2385c <__cxa_atexit@plt+0x181e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -24741,17 +24741,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r2, r0, ror #19 │ │ │ │ - strheq r2, [pc, #152] @ 239b8 <__cxa_atexit@plt+0x18344> │ │ │ │ - mvneq r2, r8, lsr #19 │ │ │ │ + ldrdeq r2, [pc, #152] @ 239b4 <__cxa_atexit@plt+0x18340> │ │ │ │ + strheq r2, [pc, #144] @ 239b0 <__cxa_atexit@plt+0x1833c> │ │ │ │ + mvneq r2, r0, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23968 <__cxa_atexit@plt+0x182f4> │ │ │ │ @@ -24765,16 +24765,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, r4, lsr r9 │ │ │ │ - mvneq r2, r4, lsr #18 │ │ │ │ + mvneq r2, ip, lsr #18 │ │ │ │ + mvneq r2, ip, lsl r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 239b0 <__cxa_atexit@plt+0x1833c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -24782,15 +24782,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [pc, #132] @ 23a44 <__cxa_atexit@plt+0x183d0> │ │ │ │ + mvneq r2, ip, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23a14 <__cxa_atexit@plt+0x183a0> │ │ │ │ ldr lr, [pc, #68] @ 23a1c <__cxa_atexit@plt+0x183a8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -24808,15 +24808,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r2, ip, lsl #17 │ │ │ │ + mvneq r2, r4, lsl #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -24829,15 +24829,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, lsl r8 │ │ │ │ + mvneq r2, r0, lsl r8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23aec <__cxa_atexit@plt+0x18478> │ │ │ │ ldr r3, [pc, #92] @ 23af4 <__cxa_atexit@plt+0x18480> │ │ │ │ @@ -24972,17 +24972,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r2, r4, asr #12 │ │ │ │ - mvneq r2, ip, lsl r6 │ │ │ │ - mvneq r2, ip, lsl #12 │ │ │ │ + mvneq r2, ip, lsr r6 │ │ │ │ + mvneq r2, r4, lsl r6 │ │ │ │ + mvneq r2, r4, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23d04 <__cxa_atexit@plt+0x18690> │ │ │ │ @@ -24996,16 +24996,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01ef2598 │ │ │ │ - mvneq r2, r8, lsl #11 │ │ │ │ + @ instruction: 0x01ef2590 │ │ │ │ + mvneq r2, r0, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23d4c <__cxa_atexit@plt+0x186d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -25013,15 +25013,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, lsr r5 │ │ │ │ + mvneq r2, r0, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23db0 <__cxa_atexit@plt+0x1873c> │ │ │ │ ldr lr, [pc, #68] @ 23db8 <__cxa_atexit@plt+0x18744> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -25039,15 +25039,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strdeq r2, [pc, #64] @ 23e04 <__cxa_atexit@plt+0x18790> │ │ │ │ + mvneq r2, r8, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -25060,15 +25060,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, ror r4 │ │ │ │ + mvneq r2, r4, ror r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23e88 <__cxa_atexit@plt+0x18814> │ │ │ │ ldr r3, [pc, #92] @ 23e90 <__cxa_atexit@plt+0x1881c> │ │ │ │ @@ -25219,15 +25219,15 @@ │ │ │ │ str r9, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ str sl, [r2, #48] @ 0x30 │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #68] @ 240dc <__cxa_atexit@plt+0x18a68> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ @@ -25255,15 +25255,15 @@ │ │ │ │ ldr sl, [pc, #16] @ 24118 <__cxa_atexit@plt+0x18aa4> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #12] @ 2411c <__cxa_atexit@plt+0x18aa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ bicseq r7, r8, r0, lsl #8 │ │ │ │ - mvneq r2, r0, lsl #3 │ │ │ │ + mvneq r2, r8, ror r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 241a8 <__cxa_atexit@plt+0x18b34> │ │ │ │ ldr r2, [pc, #136] @ 241c4 <__cxa_atexit@plt+0x18b50> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -25298,17 +25298,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r2, ip, lsr #2 │ │ │ │ - mvneq r2, r4, lsl #2 │ │ │ │ - strdeq r2, [pc, #4] @ 241dc <__cxa_atexit@plt+0x18b68> │ │ │ │ + mvneq r2, r4, lsr #2 │ │ │ │ + strdeq r2, [pc, #12] @ 241e0 <__cxa_atexit@plt+0x18b6c> │ │ │ │ + mvneq r2, ip, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2421c <__cxa_atexit@plt+0x18ba8> │ │ │ │ @@ -25322,16 +25322,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, r0, lsl #1 │ │ │ │ - mvneq r2, r0, ror r0 │ │ │ │ + mvneq r2, r8, ror r0 │ │ │ │ + mvneq r2, r8, rrx │ │ │ │ bicseq r7, r8, r0, lsl r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24284 <__cxa_atexit@plt+0x18c10> │ │ │ │ ldr r2, [pc, #60] @ 2428c <__cxa_atexit@plt+0x18c18> │ │ │ │ @@ -25348,26 +25348,26 @@ │ │ │ │ b 19c0da4 <__cxa_atexit@plt+0x19b5730> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r2, r0, lsl r0 │ │ │ │ + mvneq r2, r8 │ │ │ │ bicseq r7, r8, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 242bc <__cxa_atexit@plt+0x18c48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 19c0da4 <__cxa_atexit@plt+0x19b5730> │ │ │ │ - ldrdeq r1, [pc, #240] @ 243b4 <__cxa_atexit@plt+0x18d40> │ │ │ │ + mvneq r1, r8, asr #31 │ │ │ │ bicseq r7, r8, r0, lsl #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24318 <__cxa_atexit@plt+0x18ca4> │ │ │ │ @@ -25390,15 +25390,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq r1, r8, ror pc │ │ │ │ + mvneq r1, r0, ror pc │ │ │ │ bicseq r7, r8, r0, lsl #4 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -25431,16 +25431,16 @@ │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strdeq r1, [pc, #240] @ 244d4 <__cxa_atexit@plt+0x18e60> │ │ │ │ - mvneq r1, r0, ror #30 │ │ │ │ + mvneq r1, r8, ror #31 │ │ │ │ + mvneq r1, r8, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2443c <__cxa_atexit@plt+0x18dc8> │ │ │ │ ldr lr, [pc, #68] @ 24444 <__cxa_atexit@plt+0x18dd0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -25458,15 +25458,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r1, r4, ror #28 │ │ │ │ + mvneq r1, ip, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r8, r0, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -25488,26 +25488,26 @@ │ │ │ │ b 19c0da4 <__cxa_atexit@plt+0x19b5730> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r1, r0, ror #27 │ │ │ │ + ldrdeq r1, [pc, #216] @ 245a0 <__cxa_atexit@plt+0x18f2c> │ │ │ │ bicseq r7, r8, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 244ec <__cxa_atexit@plt+0x18e78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 19c0da4 <__cxa_atexit@plt+0x19b5730> │ │ │ │ - mvneq r1, r0, lsr #27 │ │ │ │ + @ instruction: 0x01ef1d98 │ │ │ │ bicseq r7, r8, r0, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24548 <__cxa_atexit@plt+0x18ed4> │ │ │ │ @@ -25530,15 +25530,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq r1, r8, asr #26 │ │ │ │ + mvneq r1, r0, asr #26 │ │ │ │ ldrsbeq r6, [r8, #240] @ 0xf0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2461c <__cxa_atexit@plt+0x18fa8> │ │ │ │ @@ -25676,20 +25676,20 @@ │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - mvneq r1, r0, lsr ip │ │ │ │ - mvneq r1, r0, lsr #23 │ │ │ │ + mvneq r1, r8, lsr #24 │ │ │ │ + @ instruction: 0x01ef1b98 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - mvneq r1, r0, lsr #25 │ │ │ │ - mvneq r1, ip, lsl ip │ │ │ │ + @ instruction: 0x01ef1c98 │ │ │ │ + mvneq r1, r4, lsl ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24820 <__cxa_atexit@plt+0x191ac> │ │ │ │ ldr lr, [pc, #68] @ 24828 <__cxa_atexit@plt+0x191b4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -25707,15 +25707,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r1, r0, lsl #21 │ │ │ │ + mvneq r1, r8, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldrsheq r6, [r8, #204] @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -25737,26 +25737,26 @@ │ │ │ │ b 19c0da4 <__cxa_atexit@plt+0x19b5730> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strdeq r1, [pc, #156] @ 24948 <__cxa_atexit@plt+0x192d4> │ │ │ │ + strdeq r1, [pc, #148] @ 24940 <__cxa_atexit@plt+0x192cc> │ │ │ │ @ instruction: 0x01d86c98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 248d0 <__cxa_atexit@plt+0x1925c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 19c0da4 <__cxa_atexit@plt+0x19b5730> │ │ │ │ - strheq r1, [pc, #156] @ 24974 <__cxa_atexit@plt+0x19300> │ │ │ │ + strheq r1, [pc, #148] @ 2496c <__cxa_atexit@plt+0x192f8> │ │ │ │ bicseq r6, r8, ip, ror #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2492c <__cxa_atexit@plt+0x192b8> │ │ │ │ @@ -25779,15 +25779,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq r1, r4, ror #18 │ │ │ │ + mvneq r1, ip, asr r9 │ │ │ │ bicseq r6, r8, ip, ror #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 249d8 <__cxa_atexit@plt+0x19364> │ │ │ │ @@ -25916,20 +25916,20 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff640 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ - mvneq r1, r4, ror r8 │ │ │ │ - mvneq r1, r4, ror #15 │ │ │ │ + mvneq r1, ip, ror #16 │ │ │ │ + ldrdeq r1, [pc, #124] @ 24bf8 <__cxa_atexit@plt+0x19584> │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - mvneq r1, r0, ror #17 │ │ │ │ - mvneq r1, ip, asr r8 │ │ │ │ + ldrdeq r1, [pc, #136] @ 24c10 <__cxa_atexit@plt+0x1959c> │ │ │ │ + mvneq r1, r4, asr r8 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -25969,15 +25969,15 @@ │ │ │ │ str lr, [r2, #28] │ │ │ │ str r2, [r2, #32] │ │ │ │ add r9, ip, #2 │ │ │ │ ldr r8, [pc, #68] @ 24c80 <__cxa_atexit@plt+0x1960c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 24c58 <__cxa_atexit@plt+0x195e4> │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 24c6c <__cxa_atexit@plt+0x195f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -25999,15 +25999,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 24cbc <__cxa_atexit@plt+0x19648> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, asr #11 │ │ │ │ + mvneq r1, r4, asr #11 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24d74 <__cxa_atexit@plt+0x19700> │ │ │ │ ldr lr, [pc, #160] @ 24d80 <__cxa_atexit@plt+0x1970c> │ │ │ │ @@ -26049,15 +26049,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r1, r4, ror r5 │ │ │ │ + mvneq r1, ip, ror #10 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -26117,15 +26117,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r1, r4, lsr r4 │ │ │ │ + mvneq r1, ip, lsr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -26164,15 +26164,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 24f50 <__cxa_atexit@plt+0x198dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r8, lsr r3 │ │ │ │ + mvneq r1, r0, lsr r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25008 <__cxa_atexit@plt+0x19994> │ │ │ │ ldr lr, [pc, #160] @ 25014 <__cxa_atexit@plt+0x199a0> │ │ │ │ @@ -26214,15 +26214,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r1, r0, ror #5 │ │ │ │ + ldrdeq r1, [pc, #40] @ 25048 <__cxa_atexit@plt+0x199d4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -26282,15 +26282,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r1, r0, lsr #3 │ │ │ │ + @ instruction: 0x01ef1198 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -26481,15 +26481,15 @@ │ │ │ │ str r6, [r6, #32] │ │ │ │ ldr r6, [pc, #116] @ 254a8 <__cxa_atexit@plt+0x19e34> │ │ │ │ add r6, pc, r6 │ │ │ │ add r9, r6, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ ldr sl, [sp, #8] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r2, r6 │ │ │ │ b 25458 <__cxa_atexit@plt+0x19de4> │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #40] @ 25488 <__cxa_atexit@plt+0x19e14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, #36] @ 2548c <__cxa_atexit@plt+0x19e18> │ │ │ │ @@ -26497,21 +26497,21 @@ │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r9, [sp, #8] │ │ │ │ ldr sl, [sp, #4] │ │ │ │ bx r1 │ │ │ │ - mvneq r0, r0, asr #30 │ │ │ │ + mvneq r0, r8, lsr pc │ │ │ │ ldrsheq r6, [r8, #4] │ │ │ │ - mvneq r0, r0, lsl lr │ │ │ │ - mvneq r0, r4, asr pc │ │ │ │ + mvneq r0, r8, lsl #28 │ │ │ │ + mvneq r0, ip, asr #30 │ │ │ │ @ instruction: 0xffffef8c │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ - stlexheq r0, r0, [pc] @ │ │ │ │ + mvneq r0, r8, lsl #29 │ │ │ │ ldrheq r6, [r8] │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ bicseq r6, r8, r4, lsl #2 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ @@ -26602,15 +26602,15 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ ldr r7, [pc, #148] @ 256ac <__cxa_atexit@plt+0x1a038> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #96] @ 25694 <__cxa_atexit@plt+0x1a020> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @@ -26624,23 +26624,23 @@ │ │ │ │ mov r9, r8 │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ mov sl, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ef0d9c │ │ │ │ + @ instruction: 0x01ef0d94 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ ldrsheq r5, [r8, #232] @ 0xe8 │ │ │ │ - mvneq r0, r4, lsl ip │ │ │ │ + mvneq r0, ip, lsl #24 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffedac │ │ │ │ @ instruction: 0xfffff3b8 │ │ │ │ - strheq r0, [pc, #192] @ 25768 <__cxa_atexit@plt+0x1a0f4> │ │ │ │ + mvneq r0, r8, lsr #25 │ │ │ │ bicseq r5, r8, ip, asr #29 │ │ │ │ @ instruction: 0xffffef80 │ │ │ │ bicseq r5, r8, r0, lsr #30 │ │ │ │ @ instruction: 0x01d85e9c │ │ │ │ andeq r0, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ @@ -26656,15 +26656,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25700 <__cxa_atexit@plt+0x1a08c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, lsl #23 │ │ │ │ + mvneq r0, r0, lsl #23 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 257b8 <__cxa_atexit@plt+0x1a144> │ │ │ │ ldr lr, [pc, #160] @ 257c4 <__cxa_atexit@plt+0x1a150> │ │ │ │ @@ -26706,15 +26706,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r0, r0, lsr fp │ │ │ │ + mvneq r0, r8, lsr #22 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -26774,15 +26774,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq r0, [pc, #144] @ 25970 <__cxa_atexit@plt+0x1a2fc> │ │ │ │ + mvneq r0, r8, ror #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -26821,15 +26821,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25994 <__cxa_atexit@plt+0x1a320> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [pc, #132] @ 25a20 <__cxa_atexit@plt+0x1a3ac> │ │ │ │ + mvneq r0, ip, ror #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25a4c <__cxa_atexit@plt+0x1a3d8> │ │ │ │ ldr lr, [pc, #160] @ 25a58 <__cxa_atexit@plt+0x1a3e4> │ │ │ │ @@ -26871,15 +26871,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01ef089c │ │ │ │ + @ instruction: 0x01ef0894 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -26939,15 +26939,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r0, ip, asr r7 │ │ │ │ + mvneq r0, r4, asr r7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -27138,15 +27138,15 @@ │ │ │ │ add r9, sl, #2 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, ip │ │ │ │ mov r6, r1 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r8, r3 │ │ │ │ ldr sl, [sp] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ add r1, r6, #12 │ │ │ │ cmp lr, r1 │ │ │ │ bcc 25f78 <__cxa_atexit@plt+0x1a904> │ │ │ │ ldr r0, [pc, #320] @ 25fe0 <__cxa_atexit@plt+0x1a96c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #312] @ 25fe4 <__cxa_atexit@plt+0x1a970> │ │ │ │ @@ -27195,15 +27195,15 @@ │ │ │ │ add r9, r7, #2 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, ip │ │ │ │ mov r6, r1 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r8, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ b 25f7c <__cxa_atexit@plt+0x1a908> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ @@ -27224,20 +27224,20 @@ │ │ │ │ ldr r7, [pc, #28] @ 25fe8 <__cxa_atexit@plt+0x1a974> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [pc, #56] @ 26020 <__cxa_atexit@plt+0x1a9ac> │ │ │ │ - mvneq r0, r8, asr #8 │ │ │ │ + ldrdeq r0, [pc, #48] @ 26018 <__cxa_atexit@plt+0x1a9a4> │ │ │ │ + mvneq r0, r0, asr #8 │ │ │ │ bicseq r5, r8, r8, lsl #11 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - mvneq r0, r4, lsr #10 │ │ │ │ - @ instruction: 0x01ef0594 │ │ │ │ + mvneq r0, ip, lsl r5 │ │ │ │ + mvneq r0, ip, lsl #11 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ ldrheq r5, [r8, #88] @ 0x58 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ bicseq r5, r8, ip, lsr r6 │ │ │ │ @ instruction: 0xffffe43c │ │ │ │ bicseq r5, r8, ip, lsl #11 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @@ -27361,30 +27361,30 @@ │ │ │ │ ldr sl, [pc, #16] @ 26200 <__cxa_atexit@plt+0x1ab8c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #12] @ 26204 <__cxa_atexit@plt+0x1ab90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ bicseq r5, r8, r4, lsl #6 │ │ │ │ - @ instruction: 0x01ef0098 │ │ │ │ + @ instruction: 0x01ef0090 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26238 <__cxa_atexit@plt+0x1abc4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 26240 <__cxa_atexit@plt+0x1abcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, asr #32 │ │ │ │ + mvneq r0, r0, asr #32 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 262f8 <__cxa_atexit@plt+0x1ac84> │ │ │ │ ldr lr, [pc, #160] @ 26304 <__cxa_atexit@plt+0x1ac90> │ │ │ │ @@ -27426,15 +27426,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq pc, [lr, #240]! @ 0xf0 │ │ │ │ + mvneq pc, r8, ror #31 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -27494,15 +27494,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq pc, [lr, #224]! @ 0xe0 @ │ │ │ │ + mvneq pc, r8, lsr #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -27541,15 +27541,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 264d4 <__cxa_atexit@plt+0x1ae60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq pc, [lr, #212]! @ 0xd4 @ │ │ │ │ + mvneq pc, ip, lsr #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2658c <__cxa_atexit@plt+0x1af18> │ │ │ │ ldr lr, [pc, #160] @ 26598 <__cxa_atexit@plt+0x1af24> │ │ │ │ @@ -27591,15 +27591,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq pc, ip, asr sp @ │ │ │ │ + mvneq pc, r4, asr sp @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -27659,15 +27659,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq pc, ip, lsl ip @ │ │ │ │ + mvneq pc, r4, lsl ip @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -28023,17 +28023,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01eef698 │ │ │ │ - mvneq pc, r0, ror r6 @ │ │ │ │ - mvneq pc, r0, ror #12 │ │ │ │ + @ instruction: 0x01eef690 │ │ │ │ + mvneq pc, r8, ror #12 │ │ │ │ + mvneq pc, r8, asr r6 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 26cb0 <__cxa_atexit@plt+0x1b63c> │ │ │ │ @@ -28047,16 +28047,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, ip, ror #11 │ │ │ │ - ldrdeq pc, [lr, #92]! @ 0x5c │ │ │ │ + mvneq pc, r4, ror #11 │ │ │ │ + ldrdeq pc, [lr, #84]! @ 0x54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26d1c <__cxa_atexit@plt+0x1b6a8> │ │ │ │ ldr lr, [pc, #68] @ 26d24 <__cxa_atexit@plt+0x1b6b0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -28074,15 +28074,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq pc, r4, lsl #11 │ │ │ │ + mvneq pc, ip, ror r5 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -28181,19 +28181,19 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 26ec4 <__cxa_atexit@plt+0x1b850> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - ldrdeq pc, [lr, #76]! @ 0x4c │ │ │ │ - mvneq pc, r8, asr r4 @ │ │ │ │ + ldrdeq pc, [lr, #68]! @ 0x44 │ │ │ │ + mvneq pc, r0, asr r4 @ │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - mvneq pc, r4, lsr #10 │ │ │ │ - mvneq pc, r0, lsr #9 │ │ │ │ + mvneq pc, ip, lsl r5 @ │ │ │ │ + @ instruction: 0x01eef498 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26f70 <__cxa_atexit@plt+0x1b8fc> │ │ │ │ ldr r2, [pc, #136] @ 26f8c <__cxa_atexit@plt+0x1b918> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -28228,17 +28228,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq pc, r4, ror #6 │ │ │ │ - mvneq pc, ip, lsr r3 @ │ │ │ │ - mvneq pc, ip, lsr #6 │ │ │ │ + mvneq pc, ip, asr r3 @ │ │ │ │ + mvneq pc, r4, lsr r3 @ │ │ │ │ + mvneq pc, r4, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 26fe4 <__cxa_atexit@plt+0x1b970> │ │ │ │ @@ -28252,16 +28252,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq pc, [lr, #40]! @ 0x28 @ │ │ │ │ - mvneq pc, r8, lsr #5 │ │ │ │ + strheq pc, [lr, #32]! @ │ │ │ │ + mvneq pc, r0, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27050 <__cxa_atexit@plt+0x1b9dc> │ │ │ │ ldr lr, [pc, #68] @ 27058 <__cxa_atexit@plt+0x1b9e4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -28279,15 +28279,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq pc, r0, asr r2 @ │ │ │ │ + mvneq pc, r8, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -28386,19 +28386,19 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 271f8 <__cxa_atexit@plt+0x1bb84> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - mvneq pc, r8, lsr #3 │ │ │ │ - mvneq pc, r4, lsr #2 │ │ │ │ + mvneq pc, r0, lsr #3 │ │ │ │ + mvneq pc, ip, lsl r1 @ │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strdeq pc, [lr, #16]! │ │ │ │ - mvneq pc, ip, ror #2 │ │ │ │ + mvneq pc, r8, ror #3 │ │ │ │ + mvneq pc, r4, ror #2 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ @@ -28421,15 +28421,15 @@ │ │ │ │ sub r3, r6, #1 │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmib r2, {r0, r1, r8, r9} │ │ │ │ add r9, ip, #2 │ │ │ │ mov r5, lr │ │ │ │ ldr r8, [pc, #56] @ 272cc <__cxa_atexit@plt+0x1bc58> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 272a8 <__cxa_atexit@plt+0x1bc34> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 272bc <__cxa_atexit@plt+0x1bc48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -28465,27 +28465,27 @@ │ │ │ │ b 19c0da4 <__cxa_atexit@plt+0x19b5730> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq lr, r8, ror pc │ │ │ │ - mvneq lr, r0, ror #30 │ │ │ │ + mvneq lr, r0, ror pc │ │ │ │ + mvneq lr, r8, asr pc │ │ │ │ ldrsheq r4, [r8, #20] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 27374 <__cxa_atexit@plt+0x1bd00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 19c0da4 <__cxa_atexit@plt+0x19b5730> │ │ │ │ - mvneq lr, r8, lsl pc │ │ │ │ + mvneq lr, r0, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -28514,15 +28514,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - strheq lr, [lr, #224]! @ 0xe0 │ │ │ │ + mvneq lr, r8, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27494 <__cxa_atexit@plt+0x1be20> │ │ │ │ ldr r2, [pc, #136] @ 274b0 <__cxa_atexit@plt+0x1be3c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -28557,17 +28557,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq lr, r0, asr #28 │ │ │ │ - mvneq lr, r8, lsl lr │ │ │ │ - mvneq lr, r8, lsl #28 │ │ │ │ + mvneq lr, r8, lsr lr │ │ │ │ + mvneq lr, r0, lsl lr │ │ │ │ + mvneq lr, r0, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 27508 <__cxa_atexit@plt+0x1be94> │ │ │ │ @@ -28581,16 +28581,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01eeed94 │ │ │ │ - mvneq lr, r4, lsl #27 │ │ │ │ + mvneq lr, ip, lsl #27 │ │ │ │ + mvneq lr, ip, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 275a4 <__cxa_atexit@plt+0x1bf30> │ │ │ │ ldr r2, [pc, #136] @ 275c0 <__cxa_atexit@plt+0x1bf4c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -28625,17 +28625,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq lr, r0, lsr sp │ │ │ │ - mvneq lr, r8, lsl #26 │ │ │ │ - strdeq lr, [lr, #200]! @ 0xc8 │ │ │ │ + mvneq lr, r8, lsr #26 │ │ │ │ + mvneq lr, r0, lsl #26 │ │ │ │ + strdeq lr, [lr, #192]! @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 27618 <__cxa_atexit@plt+0x1bfa4> │ │ │ │ @@ -28649,16 +28649,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, r4, lsl #25 │ │ │ │ - mvneq lr, r4, ror ip │ │ │ │ + mvneq lr, ip, ror ip │ │ │ │ + mvneq lr, ip, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 276b4 <__cxa_atexit@plt+0x1c040> │ │ │ │ ldr r2, [pc, #136] @ 276d0 <__cxa_atexit@plt+0x1c05c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -28693,17 +28693,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq lr, r0, lsr #24 │ │ │ │ - strdeq lr, [lr, #184]! @ 0xb8 │ │ │ │ - mvneq lr, r8, ror #23 │ │ │ │ + mvneq lr, r8, lsl ip │ │ │ │ + strdeq lr, [lr, #176]! @ 0xb0 │ │ │ │ + mvneq lr, r0, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 27728 <__cxa_atexit@plt+0x1c0b4> │ │ │ │ @@ -28717,16 +28717,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, r4, ror fp │ │ │ │ - mvneq lr, r4, ror #22 │ │ │ │ + mvneq lr, ip, ror #22 │ │ │ │ + mvneq lr, ip, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 277c4 <__cxa_atexit@plt+0x1c150> │ │ │ │ ldr r2, [pc, #136] @ 277e0 <__cxa_atexit@plt+0x1c16c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -28761,17 +28761,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq lr, r0, lsl fp │ │ │ │ - mvneq lr, r8, ror #21 │ │ │ │ - ldrdeq lr, [lr, #168]! @ 0xa8 │ │ │ │ + mvneq lr, r8, lsl #22 │ │ │ │ + mvneq lr, r0, ror #21 │ │ │ │ + ldrdeq lr, [lr, #160]! @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 27838 <__cxa_atexit@plt+0x1c1c4> │ │ │ │ @@ -28785,16 +28785,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, r4, ror #20 │ │ │ │ - mvneq lr, r4, asr sl │ │ │ │ + mvneq lr, ip, asr sl │ │ │ │ + mvneq lr, ip, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -28823,15 +28823,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - ldrdeq lr, [lr, #156]! @ 0x9c │ │ │ │ + ldrdeq lr, [lr, #148]! @ 0x94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2796c <__cxa_atexit@plt+0x1c2f8> │ │ │ │ ldr lr, [pc, #140] @ 2798c <__cxa_atexit@plt+0x1c318> │ │ │ │ @@ -28868,16 +28868,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq lr, r4, ror #18 │ │ │ │ - mvneq lr, r0, lsr r9 │ │ │ │ + mvneq lr, ip, asr r9 │ │ │ │ + mvneq lr, r8, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 279d8 <__cxa_atexit@plt+0x1c364> │ │ │ │ @@ -28889,15 +28889,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq lr, [lr, #132]! @ 0x84 │ │ │ │ + mvneq lr, ip, lsr #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27a74 <__cxa_atexit@plt+0x1c400> │ │ │ │ ldr lr, [pc, #140] @ 27a94 <__cxa_atexit@plt+0x1c420> │ │ │ │ @@ -28934,16 +28934,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq lr, ip, asr r8 │ │ │ │ - mvneq lr, r8, lsr #16 │ │ │ │ + mvneq lr, r4, asr r8 │ │ │ │ + mvneq lr, r0, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 27ae0 <__cxa_atexit@plt+0x1c46c> │ │ │ │ @@ -28955,15 +28955,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, ip, lsr #15 │ │ │ │ + mvneq lr, r4, lsr #15 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27b7c <__cxa_atexit@plt+0x1c508> │ │ │ │ ldr lr, [pc, #140] @ 27b9c <__cxa_atexit@plt+0x1c528> │ │ │ │ @@ -29000,16 +29000,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq lr, r4, asr r7 │ │ │ │ - mvneq lr, r0, lsr #14 │ │ │ │ + mvneq lr, ip, asr #14 │ │ │ │ + mvneq lr, r8, lsl r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 27be8 <__cxa_atexit@plt+0x1c574> │ │ │ │ @@ -29021,15 +29021,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, r4, lsr #13 │ │ │ │ + @ instruction: 0x01eee69c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27c84 <__cxa_atexit@plt+0x1c610> │ │ │ │ ldr lr, [pc, #140] @ 27ca4 <__cxa_atexit@plt+0x1c630> │ │ │ │ @@ -29066,16 +29066,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq lr, ip, asr #12 │ │ │ │ - mvneq lr, r8, lsl r6 │ │ │ │ + mvneq lr, r4, asr #12 │ │ │ │ + mvneq lr, r0, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 27cf0 <__cxa_atexit@plt+0x1c67c> │ │ │ │ @@ -29087,15 +29087,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01eee59c │ │ │ │ + @ instruction: 0x01eee594 │ │ │ │ ldrsbeq r3, [r8, #128] @ 0x80 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27de0 <__cxa_atexit@plt+0x1c76c> │ │ │ │ @@ -29147,21 +29147,21 @@ │ │ │ │ add sl, r6, #1 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - strheq lr, [lr, #84]! @ 0x54 │ │ │ │ mvneq lr, ip, lsr #11 │ │ │ │ mvneq lr, r4, lsr #11 │ │ │ │ + @ instruction: 0x01eee59c │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - mvneq lr, r0, lsl #12 │ │ │ │ strdeq lr, [lr, #88]! @ 0x58 │ │ │ │ strdeq lr, [lr, #80]! @ 0x50 │ │ │ │ + mvneq lr, r8, ror #11 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 27e6c <__cxa_atexit@plt+0x1c7f8> │ │ │ │ @@ -29184,15 +29184,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1a09e1c <__cxa_atexit@plt+0x19fe7a8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ - mvneq lr, r8, asr r4 │ │ │ │ + mvneq lr, r0, asr r4 │ │ │ │ andeq r0, r0, r7, lsl #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 27ee4 <__cxa_atexit@plt+0x1c870> │ │ │ │ ldr r6, [pc, #168] @ 27f4c <__cxa_atexit@plt+0x1c8d8> │ │ │ │ @@ -29386,15 +29386,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1a09e1c <__cxa_atexit@plt+0x19fe7a8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff230 │ │ │ │ - mvneq lr, r0, lsr r1 │ │ │ │ + mvneq lr, r8, lsr #2 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2820c <__cxa_atexit@plt+0x1cb98> │ │ │ │ ldr r6, [pc, #152] @ 28264 <__cxa_atexit@plt+0x1cbf0> │ │ │ │ @@ -29579,15 +29579,15 @@ │ │ │ │ ldr r2, [pc, #68] @ 284dc <__cxa_atexit@plt+0x1ce68> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ str r7, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -29615,15 +29615,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 28550 <__cxa_atexit@plt+0x1cedc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ bicseq r3, r8, ip │ │ │ │ @ instruction: 0x01d83090 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ @@ -29632,15 +29632,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28588 <__cxa_atexit@plt+0x1cf14> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ bicseq r2, r8, r8, asr #31 │ │ │ │ bicseq r3, r8, r8, asr #32 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -29778,32 +29778,32 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r0, asr #23 │ │ │ │ + strheq sp, [lr, #184]! @ 0xb8 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ - mvneq sp, ip, ror #23 │ │ │ │ mvneq sp, r4, ror #23 │ │ │ │ ldrdeq sp, [lr, #188]! @ 0xbc │ │ │ │ + ldrdeq sp, [lr, #180]! @ 0xb4 │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ - mvneq sp, ip, asr ip │ │ │ │ mvneq sp, r4, asr ip │ │ │ │ mvneq sp, ip, asr #24 │ │ │ │ - mvneq sp, r8, lsr #24 │ │ │ │ + mvneq sp, r4, asr #24 │ │ │ │ + mvneq sp, r0, lsr #24 │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ - ldrdeq sp, [lr, #160]! @ 0xa0 │ │ │ │ + mvneq sp, r8, asr #21 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ - @ instruction: 0x01eedc98 │ │ │ │ - mvneq sp, ip, asr sp │ │ │ │ + @ instruction: 0x01eedc90 │ │ │ │ mvneq sp, r4, asr sp │ │ │ │ mvneq sp, ip, asr #26 │ │ │ │ + mvneq sp, r4, asr #26 │ │ │ │ ldrsbeq r2, [r8, #208] @ 0xd0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28888 <__cxa_atexit@plt+0x1d214> │ │ │ │ @@ -29862,15 +29862,15 @@ │ │ │ │ ldr r5, [pc, #304] @ 28a34 <__cxa_atexit@plt+0x1d3c0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r3] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, ip │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #232] @ 28a0c <__cxa_atexit@plt+0x1d398> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #16]! │ │ │ │ add r0, r7, #1 │ │ │ │ ldmdb r2, {r7, r8} │ │ │ │ str r0, [r2] │ │ │ │ @@ -29923,23 +29923,23 @@ │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, ip │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r4, asr r9 │ │ │ │ + mvneq sp, ip, asr #18 │ │ │ │ @ instruction: 0xfffff780 │ │ │ │ - @ instruction: 0x01eed998 │ │ │ │ @ instruction: 0x01eed990 │ │ │ │ mvneq sp, r8, lsl #19 │ │ │ │ + mvneq sp, r0, lsl #19 │ │ │ │ @ instruction: 0xfffff4a0 │ │ │ │ - mvneq sp, r4, ror #19 │ │ │ │ ldrdeq sp, [lr, #156]! @ 0x9c │ │ │ │ ldrdeq sp, [lr, #148]! @ 0x94 │ │ │ │ + mvneq sp, ip, asr #19 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ bicseq r2, r8, r4, lsr ip │ │ │ │ @ instruction: 0x01d82b9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r8 │ │ │ │ mov sl, r7 │ │ │ │ @@ -29998,21 +29998,21 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r6, [sp] │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff37c │ │ │ │ - strheq sp, [lr, #132]! @ 0x84 │ │ │ │ mvneq sp, ip, lsr #17 │ │ │ │ mvneq sp, r4, lsr #17 │ │ │ │ + @ instruction: 0x01eed89c │ │ │ │ @ instruction: 0xfffff64c │ │ │ │ - mvneq sp, r8, ror #16 │ │ │ │ mvneq sp, r0, ror #16 │ │ │ │ mvneq sp, r8, asr r8 │ │ │ │ + mvneq sp, r0, asr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -30041,15 +30041,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - ldrdeq sp, [lr, #100]! @ 0x64 │ │ │ │ + mvneq sp, ip, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28c70 <__cxa_atexit@plt+0x1d5fc> │ │ │ │ ldr r2, [pc, #136] @ 28c8c <__cxa_atexit@plt+0x1d618> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -30084,17 +30084,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq sp, r4, ror #12 │ │ │ │ - mvneq sp, ip, lsr r6 │ │ │ │ - mvneq sp, ip, lsr #12 │ │ │ │ + mvneq sp, ip, asr r6 │ │ │ │ + mvneq sp, r4, lsr r6 │ │ │ │ + mvneq sp, r4, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 28ce4 <__cxa_atexit@plt+0x1d670> │ │ │ │ @@ -30108,16 +30108,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq sp, [lr, #88]! @ 0x58 │ │ │ │ - mvneq sp, r8, lsr #11 │ │ │ │ + strheq sp, [lr, #80]! @ 0x50 │ │ │ │ + mvneq sp, r0, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28d80 <__cxa_atexit@plt+0x1d70c> │ │ │ │ ldr r2, [pc, #136] @ 28d9c <__cxa_atexit@plt+0x1d728> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -30152,17 +30152,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq sp, r4, asr r5 │ │ │ │ - mvneq sp, ip, lsr #10 │ │ │ │ - mvneq sp, ip, lsl r5 │ │ │ │ + mvneq sp, ip, asr #10 │ │ │ │ + mvneq sp, r4, lsr #10 │ │ │ │ + mvneq sp, r4, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 28df4 <__cxa_atexit@plt+0x1d780> │ │ │ │ @@ -30176,16 +30176,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, r8, lsr #9 │ │ │ │ - @ instruction: 0x01eed498 │ │ │ │ + mvneq sp, r0, lsr #9 │ │ │ │ + @ instruction: 0x01eed490 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28e90 <__cxa_atexit@plt+0x1d81c> │ │ │ │ ldr r2, [pc, #136] @ 28eac <__cxa_atexit@plt+0x1d838> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -30220,17 +30220,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq sp, r4, asr #8 │ │ │ │ - mvneq sp, ip, lsl r4 │ │ │ │ - mvneq sp, ip, lsl #8 │ │ │ │ + mvneq sp, ip, lsr r4 │ │ │ │ + mvneq sp, r4, lsl r4 │ │ │ │ + mvneq sp, r4, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 28f04 <__cxa_atexit@plt+0x1d890> │ │ │ │ @@ -30244,16 +30244,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01eed398 │ │ │ │ - mvneq sp, r8, lsl #7 │ │ │ │ + @ instruction: 0x01eed390 │ │ │ │ + mvneq sp, r0, lsl #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28fa0 <__cxa_atexit@plt+0x1d92c> │ │ │ │ ldr r2, [pc, #136] @ 28fbc <__cxa_atexit@plt+0x1d948> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -30288,17 +30288,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq sp, r4, lsr r3 │ │ │ │ - mvneq sp, ip, lsl #6 │ │ │ │ - strdeq sp, [lr, #44]! @ 0x2c │ │ │ │ + mvneq sp, ip, lsr #6 │ │ │ │ + mvneq sp, r4, lsl #6 │ │ │ │ + strdeq sp, [lr, #36]! @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29014 <__cxa_atexit@plt+0x1d9a0> │ │ │ │ @@ -30312,16 +30312,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, r8, lsl #5 │ │ │ │ - mvneq sp, r8, ror r2 │ │ │ │ + mvneq sp, r0, lsl #5 │ │ │ │ + mvneq sp, r0, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -30350,15 +30350,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvneq sp, r0, lsl #4 │ │ │ │ + strdeq sp, [lr, #24]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29114 <__cxa_atexit@plt+0x1daa0> │ │ │ │ ldr lr, [pc, #68] @ 2911c <__cxa_atexit@plt+0x1daa8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -30376,15 +30376,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq sp, ip, lsl #3 │ │ │ │ + mvneq sp, r4, lsl #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -30407,15 +30407,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq sp, r0, lsl r1 │ │ │ │ + mvneq sp, r8, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -30438,15 +30438,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01eed094 │ │ │ │ + mvneq sp, ip, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -30469,15 +30469,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq sp, r8, lsl r0 │ │ │ │ + mvneq sp, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r8, r4, lsr #6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -30544,21 +30544,21 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ @ instruction: 0x000004b8 │ │ │ │ - mvneq ip, r4, ror #31 │ │ │ │ ldrdeq ip, [lr, #252]! @ 0xfc │ │ │ │ ldrdeq ip, [lr, #244]! @ 0xf4 │ │ │ │ + mvneq ip, ip, asr #31 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - mvneq sp, r8, lsl r0 │ │ │ │ mvneq sp, r0, lsl r0 │ │ │ │ mvneq sp, r8 │ │ │ │ + mvneq sp, r0 │ │ │ │ ldrsheq r2, [r8, #24] │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #156] @ 29490 <__cxa_atexit@plt+0x1de1c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -30598,21 +30598,21 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ 294a0 <__cxa_atexit@plt+0x1de2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq ip, [lr, #236]! @ 0xec │ │ │ │ strdeq ip, [lr, #228]! @ 0xe4 │ │ │ │ mvneq ip, ip, ror #29 │ │ │ │ + mvneq ip, r4, ror #29 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - mvneq ip, r4, lsr pc │ │ │ │ mvneq ip, ip, lsr #30 │ │ │ │ mvneq ip, r4, lsr #30 │ │ │ │ + mvneq ip, ip, lsl pc │ │ │ │ bicseq r2, r8, r0, lsr #2 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 294dc <__cxa_atexit@plt+0x1de68> │ │ │ │ ldr r3, [pc, #76] @ 29520 <__cxa_atexit@plt+0x1deac> │ │ │ │ @@ -30629,17 +30629,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 2951c <__cxa_atexit@plt+0x1dea8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ - mvneq ip, ip, ror lr │ │ │ │ mvneq ip, r4, ror lr │ │ │ │ mvneq ip, ip, ror #28 │ │ │ │ + mvneq ip, r4, ror #28 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -30662,15 +30662,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1a09e1c <__cxa_atexit@plt+0x19fe7a8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - mvneq ip, ip, lsr sp │ │ │ │ + mvneq ip, r4, lsr sp │ │ │ │ andeq r0, r0, r7, asr #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 295fc <__cxa_atexit@plt+0x1df88> │ │ │ │ ldr r6, [pc, #160] @ 2965c <__cxa_atexit@plt+0x1dfe8> │ │ │ │ @@ -30857,15 +30857,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1a09e1c <__cxa_atexit@plt+0x19fe7a8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff30c │ │ │ │ - mvneq ip, r0, lsr sl │ │ │ │ + mvneq ip, r8, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 29908 <__cxa_atexit@plt+0x1e294> │ │ │ │ ldr r6, [pc, #152] @ 29960 <__cxa_atexit@plt+0x1e2ec> │ │ │ │ @@ -31081,15 +31081,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 29c24 <__cxa_atexit@plt+0x1e5b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r4, ror #12 │ │ │ │ + mvneq ip, ip, asr r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 29cdc <__cxa_atexit@plt+0x1e668> │ │ │ │ ldr lr, [pc, #160] @ 29ce8 <__cxa_atexit@plt+0x1e674> │ │ │ │ @@ -31131,15 +31131,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq ip, ip, lsl #12 │ │ │ │ + mvneq ip, r4, lsl #12 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -31199,15 +31199,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq ip, ip, asr #9 │ │ │ │ + mvneq ip, r4, asr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -31246,15 +31246,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 29eb8 <__cxa_atexit@plt+0x1e844> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [lr, #48]! @ 0x30 │ │ │ │ + mvneq ip, r8, asr #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 29f70 <__cxa_atexit@plt+0x1e8fc> │ │ │ │ ldr lr, [pc, #160] @ 29f7c <__cxa_atexit@plt+0x1e908> │ │ │ │ @@ -31296,15 +31296,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq ip, r8, ror r3 │ │ │ │ + mvneq ip, r0, ror r3 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -31364,15 +31364,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq ip, r8, lsr r2 │ │ │ │ + mvneq ip, r0, lsr r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -31592,15 +31592,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [sp] │ │ │ │ ldmib sp, {r7, r9} │ │ │ │ mov sl, r2 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ - strheq fp, [lr, #240]! @ 0xf0 │ │ │ │ + mvneq fp, r8, lsr #31 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffd9c0 │ │ │ │ @ instruction: 0xffffef64 │ │ │ │ @ instruction: 0xffffe4c0 │ │ │ │ @ instruction: 0xffffe09c │ │ │ │ @@ -31738,15 +31738,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2a668 <__cxa_atexit@plt+0x1eff4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r0, lsr #24 │ │ │ │ + mvneq fp, r8, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a6f4 <__cxa_atexit@plt+0x1f080> │ │ │ │ ldr r2, [pc, #136] @ 2a710 <__cxa_atexit@plt+0x1f09c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -31781,17 +31781,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq fp, r0, ror #23 │ │ │ │ - strheq fp, [lr, #184]! @ 0xb8 │ │ │ │ - mvneq fp, r8, lsr #23 │ │ │ │ + ldrdeq fp, [lr, #184]! @ 0xb8 │ │ │ │ + strheq fp, [lr, #176]! @ 0xb0 │ │ │ │ + mvneq fp, r0, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a768 <__cxa_atexit@plt+0x1f0f4> │ │ │ │ @@ -31805,16 +31805,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r4, lsr fp │ │ │ │ - mvneq fp, r4, lsr #22 │ │ │ │ + mvneq fp, ip, lsr #22 │ │ │ │ + mvneq fp, ip, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a804 <__cxa_atexit@plt+0x1f190> │ │ │ │ ldr r2, [pc, #136] @ 2a820 <__cxa_atexit@plt+0x1f1ac> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -31849,17 +31849,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrdeq fp, [lr, #160]! @ 0xa0 │ │ │ │ - mvneq fp, r8, lsr #21 │ │ │ │ - @ instruction: 0x01eeba98 │ │ │ │ + mvneq fp, r8, asr #21 │ │ │ │ + mvneq fp, r0, lsr #21 │ │ │ │ + @ instruction: 0x01eeba90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a878 <__cxa_atexit@plt+0x1f204> │ │ │ │ @@ -31873,16 +31873,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r4, lsr #20 │ │ │ │ - mvneq fp, r4, lsl sl │ │ │ │ + mvneq fp, ip, lsl sl │ │ │ │ + mvneq fp, ip, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a914 <__cxa_atexit@plt+0x1f2a0> │ │ │ │ ldr r2, [pc, #136] @ 2a930 <__cxa_atexit@plt+0x1f2bc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -31917,17 +31917,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq fp, r0, asr #19 │ │ │ │ - @ instruction: 0x01eeb998 │ │ │ │ - mvneq fp, r8, lsl #19 │ │ │ │ + strheq fp, [lr, #152]! @ 0x98 │ │ │ │ + @ instruction: 0x01eeb990 │ │ │ │ + mvneq fp, r0, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a988 <__cxa_atexit@plt+0x1f314> │ │ │ │ @@ -31941,16 +31941,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r4, lsl r9 │ │ │ │ - mvneq fp, r4, lsl #18 │ │ │ │ + mvneq fp, ip, lsl #18 │ │ │ │ + strdeq fp, [lr, #140]! @ 0x8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2aa24 <__cxa_atexit@plt+0x1f3b0> │ │ │ │ ldr r2, [pc, #136] @ 2aa40 <__cxa_atexit@plt+0x1f3cc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -31985,17 +31985,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strheq fp, [lr, #128]! @ 0x80 │ │ │ │ - mvneq fp, r8, lsl #17 │ │ │ │ - mvneq fp, r8, ror r8 │ │ │ │ + mvneq fp, r8, lsr #17 │ │ │ │ + mvneq fp, r0, lsl #17 │ │ │ │ + mvneq fp, r0, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2aa98 <__cxa_atexit@plt+0x1f424> │ │ │ │ @@ -32009,31 +32009,31 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r4, lsl #16 │ │ │ │ - strdeq fp, [lr, #116]! @ 0x74 │ │ │ │ + strdeq fp, [lr, #124]! @ 0x7c │ │ │ │ + mvneq fp, ip, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2aadc <__cxa_atexit@plt+0x1f468> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2aae4 <__cxa_atexit@plt+0x1f470> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, lsr #15 │ │ │ │ + @ instruction: 0x01eeb79c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ab74 <__cxa_atexit@plt+0x1f500> │ │ │ │ ldr lr, [pc, #140] @ 2ab94 <__cxa_atexit@plt+0x1f520> │ │ │ │ @@ -32070,16 +32070,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq fp, ip, asr r7 │ │ │ │ - mvneq fp, r8, lsr #14 │ │ │ │ + mvneq fp, r4, asr r7 │ │ │ │ + mvneq fp, r0, lsr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2abe0 <__cxa_atexit@plt+0x1f56c> │ │ │ │ @@ -32091,15 +32091,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, ip, lsr #13 │ │ │ │ + mvneq fp, r4, lsr #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ac7c <__cxa_atexit@plt+0x1f608> │ │ │ │ ldr lr, [pc, #140] @ 2ac9c <__cxa_atexit@plt+0x1f628> │ │ │ │ @@ -32136,16 +32136,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq fp, r4, asr r6 │ │ │ │ - mvneq fp, r0, lsr #12 │ │ │ │ + mvneq fp, ip, asr #12 │ │ │ │ + mvneq fp, r8, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ace8 <__cxa_atexit@plt+0x1f674> │ │ │ │ @@ -32157,15 +32157,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r4, lsr #11 │ │ │ │ + @ instruction: 0x01eeb59c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ad84 <__cxa_atexit@plt+0x1f710> │ │ │ │ ldr lr, [pc, #140] @ 2ada4 <__cxa_atexit@plt+0x1f730> │ │ │ │ @@ -32202,16 +32202,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq fp, ip, asr #10 │ │ │ │ - mvneq fp, r8, lsl r5 │ │ │ │ + mvneq fp, r4, asr #10 │ │ │ │ + mvneq fp, r0, lsl r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2adf0 <__cxa_atexit@plt+0x1f77c> │ │ │ │ @@ -32223,15 +32223,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01eeb49c │ │ │ │ + @ instruction: 0x01eeb494 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ae8c <__cxa_atexit@plt+0x1f818> │ │ │ │ ldr lr, [pc, #140] @ 2aeac <__cxa_atexit@plt+0x1f838> │ │ │ │ @@ -32268,16 +32268,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq fp, r4, asr #8 │ │ │ │ - mvneq fp, r0, lsl r4 │ │ │ │ + mvneq fp, ip, lsr r4 │ │ │ │ + mvneq fp, r8, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2aef8 <__cxa_atexit@plt+0x1f884> │ │ │ │ @@ -32289,15 +32289,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01eeb394 │ │ │ │ + mvneq fp, ip, lsl #7 │ │ │ │ bicseq r0, r8, r8, asr #13 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub ip, r5, #28 │ │ │ │ cmp fp, ip │ │ │ │ bhi 2afc4 <__cxa_atexit@plt+0x1f950> │ │ │ │ @@ -32340,21 +32340,21 @@ │ │ │ │ ldr r3, [pc, #44] @ 2afe8 <__cxa_atexit@plt+0x1f974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - mvneq fp, r8, lsl #8 │ │ │ │ mvneq fp, r0, lsl #8 │ │ │ │ strdeq fp, [lr, #56]! @ 0x38 │ │ │ │ + strdeq fp, [lr, #48]! @ 0x30 │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ - mvneq fp, r8, asr #7 │ │ │ │ mvneq fp, r0, asr #7 │ │ │ │ strheq fp, [lr, #56]! @ 0x38 │ │ │ │ + strheq fp, [lr, #48]! @ 0x30 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2b044 <__cxa_atexit@plt+0x1f9d0> │ │ │ │ @@ -32374,15 +32374,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1a09e1c <__cxa_atexit@plt+0x19fe7a8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - mvneq fp, r8, ror r2 │ │ │ │ + mvneq fp, r0, ror r2 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2b0bc <__cxa_atexit@plt+0x1fa48> │ │ │ │ ldr r6, [pc, #168] @ 2b124 <__cxa_atexit@plt+0x1fab0> │ │ │ │ @@ -32573,15 +32573,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1a09e1c <__cxa_atexit@plt+0x19fe7a8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff300 │ │ │ │ - mvneq sl, ip, asr pc │ │ │ │ + mvneq sl, r4, asr pc │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2b3d8 <__cxa_atexit@plt+0x1fd64> │ │ │ │ ldr r6, [pc, #152] @ 2b430 <__cxa_atexit@plt+0x1fdbc> │ │ │ │ @@ -32819,21 +32819,21 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ - mvneq sl, r4, lsr #25 │ │ │ │ @ instruction: 0x01eeac9c │ │ │ │ @ instruction: 0x01eeac94 │ │ │ │ + mvneq sl, ip, lsl #25 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - mvneq sl, r4, asr ip │ │ │ │ mvneq sl, ip, asr #24 │ │ │ │ mvneq sl, r4, asr #24 │ │ │ │ + mvneq sl, ip, lsr ip │ │ │ │ bicseq pc, r7, ip, ror #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [r1, #16]! │ │ │ │ ldr sl, [r1, #-12] │ │ │ │ @@ -32882,21 +32882,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ - @ instruction: 0x01eeab94 │ │ │ │ mvneq sl, ip, lsl #23 │ │ │ │ mvneq sl, r4, lsl #23 │ │ │ │ + mvneq sl, ip, ror fp │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - mvneq sl, r4, asr fp │ │ │ │ mvneq sl, ip, asr #22 │ │ │ │ mvneq sl, r4, asr #22 │ │ │ │ + mvneq sl, ip, lsr fp │ │ │ │ bicseq pc, r7, ip, asr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2b90c <__cxa_atexit@plt+0x20298> │ │ │ │ ldr r1, [pc, #144] @ 2b914 <__cxa_atexit@plt+0x202a0> │ │ │ │ @@ -32924,25 +32924,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 2b924 <__cxa_atexit@plt+0x202b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrdeq sl, [lr, #152]! @ 0x98 │ │ │ │ + ldrdeq sl, [lr, #144]! @ 0x90 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ bicseq pc, r7, r8, asr ip @ │ │ │ │ bicseq pc, r7, r8, lsl #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -32958,15 +32958,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 2b98c <__cxa_atexit@plt+0x20318> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ldrsbeq pc, [r7, #176] @ 0xb0 @ │ │ │ │ bicseq pc, r7, r0, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -32975,15 +32975,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2b9c4 <__cxa_atexit@plt+0x20350> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ bicseq pc, r7, ip, lsl #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 2ba30 <__cxa_atexit@plt+0x203bc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -33000,30 +33000,30 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2ba60 <__cxa_atexit@plt+0x203ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 2badc <__cxa_atexit@plt+0x20468> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -33048,15 +33048,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrdeq sl, [lr, #124]! @ 0x7c │ │ │ │ + ldrdeq sl, [lr, #116]! @ 0x74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2bb20 <__cxa_atexit@plt+0x204ac> │ │ │ │ @@ -33067,15 +33067,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, ip, ror #14 │ │ │ │ + mvneq sl, r4, ror #14 │ │ │ │ ldrsheq pc, [r7, #156] @ 0x9c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -33105,15 +33105,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2bbc4 <__cxa_atexit@plt+0x20550> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, asr #13 │ │ │ │ + strheq sl, [lr, #108]! @ 0x6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2bc18 <__cxa_atexit@plt+0x205a4> │ │ │ │ ldr r2, [pc, #60] @ 2bc20 <__cxa_atexit@plt+0x205ac> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -33129,15 +33129,15 @@ │ │ │ │ b 2bc30 <__cxa_atexit@plt+0x205bc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq sl, ip, ror r6 │ │ │ │ + mvneq sl, r4, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #108] @ 2bcb0 <__cxa_atexit@plt+0x2063c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -33224,16 +33224,16 @@ │ │ │ │ bge 2bd18 <__cxa_atexit@plt+0x206a4> │ │ │ │ b 2bd44 <__cxa_atexit@plt+0x206d0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, ip, lsr #10 │ │ │ │ mvneq sl, r4, lsr #10 │ │ │ │ + mvneq sl, ip, lsl r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2bdf8 <__cxa_atexit@plt+0x20784> │ │ │ │ ldr r2, [pc, #60] @ 2be00 <__cxa_atexit@plt+0x2078c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -33249,15 +33249,15 @@ │ │ │ │ b 2be10 <__cxa_atexit@plt+0x2079c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01eea49c │ │ │ │ + @ instruction: 0x01eea494 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #108] @ 2be90 <__cxa_atexit@plt+0x2081c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -33344,16 +33344,16 @@ │ │ │ │ bge 2bef8 <__cxa_atexit@plt+0x20884> │ │ │ │ b 2bf24 <__cxa_atexit@plt+0x208b0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, ip, asr #6 │ │ │ │ mvneq sl, r4, asr #6 │ │ │ │ + mvneq sl, ip, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2bfd8 <__cxa_atexit@plt+0x20964> │ │ │ │ ldr r2, [pc, #60] @ 2bfe0 <__cxa_atexit@plt+0x2096c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -33369,15 +33369,15 @@ │ │ │ │ b 2bff0 <__cxa_atexit@plt+0x2097c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strheq sl, [lr, #44]! @ 0x2c │ │ │ │ + strheq sl, [lr, #36]! @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #108] @ 2c070 <__cxa_atexit@plt+0x209fc> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -33464,16 +33464,16 @@ │ │ │ │ bge 2c0d8 <__cxa_atexit@plt+0x20a64> │ │ │ │ b 2c104 <__cxa_atexit@plt+0x20a90> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, ip, ror #2 │ │ │ │ mvneq sl, r4, ror #2 │ │ │ │ + mvneq sl, ip, asr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c1b8 <__cxa_atexit@plt+0x20b44> │ │ │ │ ldr r2, [pc, #60] @ 2c1c0 <__cxa_atexit@plt+0x20b4c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -33489,15 +33489,15 @@ │ │ │ │ b 2c1d0 <__cxa_atexit@plt+0x20b5c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq sl, [lr, #12]! │ │ │ │ + ldrdeq sl, [lr, #4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #108] @ 2c250 <__cxa_atexit@plt+0x20bdc> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -33584,106 +33584,106 @@ │ │ │ │ bge 2c2b8 <__cxa_atexit@plt+0x20c44> │ │ │ │ b 2c2e4 <__cxa_atexit@plt+0x20c70> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r9, ip, lsl #31 │ │ │ │ mvneq r9, r4, lsl #31 │ │ │ │ + mvneq r9, ip, ror pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c378 <__cxa_atexit@plt+0x20d04> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2c380 <__cxa_atexit@plt+0x20d0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, lsl #30 │ │ │ │ + mvneq r9, r0, lsl #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c3b4 <__cxa_atexit@plt+0x20d40> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2c3bc <__cxa_atexit@plt+0x20d48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, asr #29 │ │ │ │ + mvneq r9, r4, asr #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c3f0 <__cxa_atexit@plt+0x20d7c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2c3f8 <__cxa_atexit@plt+0x20d84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - stlexheq r9, r0, [lr] │ │ │ │ + mvneq r9, r8, lsl #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c42c <__cxa_atexit@plt+0x20db8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2c434 <__cxa_atexit@plt+0x20dc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r4, asr lr │ │ │ │ + mvneq r9, ip, asr #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c468 <__cxa_atexit@plt+0x20df4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2c470 <__cxa_atexit@plt+0x20dfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, lsl lr │ │ │ │ + mvneq r9, r0, lsl lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c4a4 <__cxa_atexit@plt+0x20e30> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2c4ac <__cxa_atexit@plt+0x20e38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r9, [lr, #220]! @ 0xdc │ │ │ │ + ldrdeq r9, [lr, #212]! @ 0xd4 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #72 @ 0x48 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2c534 <__cxa_atexit@plt+0x20ec0> │ │ │ │ ldr lr, [pc, #112] @ 2c540 <__cxa_atexit@plt+0x20ecc> │ │ │ │ @@ -33713,15 +33713,15 @@ │ │ │ │ b 2c550 <__cxa_atexit@plt+0x20edc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq r9, r8, lsl #27 │ │ │ │ + mvneq r9, r0, lsl #27 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #116] @ 2c5d8 <__cxa_atexit@plt+0x20f64> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -33888,15 +33888,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - mvneq r9, r0, asr #21 │ │ │ │ + strheq r9, [lr, #168]! @ 0xa8 │ │ │ │ andeq pc, r3, pc, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2c838 <__cxa_atexit@plt+0x211c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -33938,15 +33938,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - strdeq r9, [lr, #152]! @ 0x98 │ │ │ │ + strdeq r9, [lr, #144]! @ 0x90 │ │ │ │ andeq pc, r1, ip, asr #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #60] @ 2c91c <__cxa_atexit@plt+0x212a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ @@ -33956,15 +33956,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 2c920 <__cxa_atexit@plt+0x212ac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq pc, r0, ip, asr #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -33973,15 +33973,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #44]! @ 0x2c │ │ │ │ ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 2c9d4 <__cxa_atexit@plt+0x21360> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -34006,15 +34006,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r9, r4, ror #17 │ │ │ │ + ldrdeq r9, [lr, #140]! @ 0x8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ca18 <__cxa_atexit@plt+0x213a4> │ │ │ │ @@ -34025,15 +34025,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r9, r4, ror r8 │ │ │ │ + mvneq r9, ip, ror #16 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2ca5c <__cxa_atexit@plt+0x213e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -34077,15 +34077,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ - mvneq r9, ip, asr #15 │ │ │ │ + mvneq r9, r4, asr #15 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2cb2c <__cxa_atexit@plt+0x214b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -34129,15 +34129,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ - strdeq r9, [lr, #108]! @ 0x6c │ │ │ │ + strdeq r9, [lr, #100]! @ 0x64 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2cbfc <__cxa_atexit@plt+0x21588> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -34181,15 +34181,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff758 │ │ │ │ - mvneq r9, ip, lsr #12 │ │ │ │ + mvneq r9, r4, lsr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2cd10 <__cxa_atexit@plt+0x2169c> │ │ │ │ ldr r2, [pc, #120] @ 2cd2c <__cxa_atexit@plt+0x216b8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -34220,16 +34220,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01ee959c │ │ │ │ - mvneq r9, ip, lsl #11 │ │ │ │ + @ instruction: 0x01ee9594 │ │ │ │ + mvneq r9, r4, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2cd80 <__cxa_atexit@plt+0x2170c> │ │ │ │ @@ -34243,31 +34243,31 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r9, ip, lsl r5 │ │ │ │ - mvneq r9, ip, lsl #10 │ │ │ │ + mvneq r9, r4, lsl r5 │ │ │ │ + mvneq r9, r4, lsl #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2cdc4 <__cxa_atexit@plt+0x21750> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2cdcc <__cxa_atexit@plt+0x21758> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r9, [lr, #76]! @ 0x4c │ │ │ │ + strheq r9, [lr, #68]! @ 0x44 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2ceb0 <__cxa_atexit@plt+0x2183c> │ │ │ │ ldr lr, [pc, #204] @ 2cebc <__cxa_atexit@plt+0x21848> │ │ │ │ @@ -34320,15 +34320,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - mvneq r9, r0, ror #8 │ │ │ │ + mvneq r9, r8, asr r4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -34417,15 +34417,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - mvneq r9, ip, ror r2 │ │ │ │ + mvneq r9, r4, ror r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d0c0 <__cxa_atexit@plt+0x21a4c> │ │ │ │ ldr r2, [pc, #120] @ 2d0dc <__cxa_atexit@plt+0x21a68> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -34456,16 +34456,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r9, ip, ror #3 │ │ │ │ - ldrdeq r9, [lr, #28]! │ │ │ │ + mvneq r9, r4, ror #3 │ │ │ │ + ldrdeq r9, [lr, #20]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d130 <__cxa_atexit@plt+0x21abc> │ │ │ │ @@ -34479,16 +34479,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r9, ip, ror #2 │ │ │ │ - mvneq r9, ip, asr r1 │ │ │ │ + mvneq r9, r4, ror #2 │ │ │ │ + mvneq r9, r4, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d1bc <__cxa_atexit@plt+0x21b48> │ │ │ │ ldr r2, [pc, #120] @ 2d1d8 <__cxa_atexit@plt+0x21b64> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -34519,16 +34519,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r9, [lr, #0]! │ │ │ │ - mvneq r9, r0, ror #1 │ │ │ │ + mvneq r9, r8, ror #1 │ │ │ │ + ldrdeq r9, [lr, #8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d22c <__cxa_atexit@plt+0x21bb8> │ │ │ │ @@ -34542,16 +34542,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r9, r0, ror r0 │ │ │ │ - mvneq r9, r0, rrx │ │ │ │ + mvneq r9, r8, rrx │ │ │ │ + mvneq r9, r8, asr r0 │ │ │ │ bicseq lr, r7, r0, lsr #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d2a0 <__cxa_atexit@plt+0x21c2c> │ │ │ │ @@ -34594,15 +34594,15 @@ │ │ │ │ ldr r3, [pc, #196] @ 2d3b8 <__cxa_atexit@plt+0x21d44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #192] @ 2d3bc <__cxa_atexit@plt+0x21d48> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #128] @ 2d3a0 <__cxa_atexit@plt+0x21d2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r2, #1 │ │ │ │ ldr r1, [r5] │ │ │ │ @@ -34632,19 +34632,19 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 2d3b0 <__cxa_atexit@plt+0x21d3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - mvneq r8, r8, asr pc │ │ │ │ + mvneq r8, r0, asr pc │ │ │ │ andeq r0, r0, r0, asr #14 │ │ │ │ - strdeq r8, [lr, #240]! @ 0xf0 │ │ │ │ mvneq r8, r8, ror #31 │ │ │ │ mvneq r8, r0, ror #31 │ │ │ │ + ldrdeq r8, [lr, #248]! @ 0xf8 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ bicseq lr, r7, ip, lsr r2 │ │ │ │ bicseq lr, r7, r4, lsr #4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ @@ -34656,15 +34656,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #216] @ 2d4c8 <__cxa_atexit@plt+0x21e54> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r1, [pc, #164] @ 2d4b0 <__cxa_atexit@plt+0x21e3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r2, r1, #1 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r0, r8} │ │ │ │ and r0, r2, #3 │ │ │ │ @@ -34700,25 +34700,25 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #52] @ 2d4d8 <__cxa_atexit@plt+0x21e64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ - mvneq r8, ip, ror #28 │ │ │ │ + mvneq r8, r4, ror #28 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - mvneq r8, r4, lsl pc │ │ │ │ mvneq r8, ip, lsl #30 │ │ │ │ mvneq r8, r4, lsl #30 │ │ │ │ + strdeq r8, [lr, #236]! @ 0xec │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ bicseq lr, r7, r8, asr #2 │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ - mvneq r8, r0, ror #29 │ │ │ │ ldrdeq r8, [lr, #232]! @ 0xe8 │ │ │ │ ldrdeq r8, [lr, #224]! @ 0xe0 │ │ │ │ + mvneq r8, r8, asr #29 │ │ │ │ ldrsheq lr, [r7, #8] │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -34758,19 +34758,19 @@ │ │ │ │ ldr r3, [pc, #36] @ 2d5a8 <__cxa_atexit@plt+0x21f34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - mvneq r8, r8, ror sp │ │ │ │ + mvneq r8, r0, ror sp │ │ │ │ andeq r0, r0, r0, asr r5 │ │ │ │ - mvneq r8, r0, lsl #28 │ │ │ │ strdeq r8, [lr, #216]! @ 0xd8 │ │ │ │ strdeq r8, [lr, #208]! @ 0xd0 │ │ │ │ + mvneq r8, r8, ror #27 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, sp, lsr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -34791,15 +34791,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1a09e1c <__cxa_atexit@plt+0x19fe7a8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffed70 │ │ │ │ - strheq r8, [lr, #196]! @ 0xc4 │ │ │ │ + mvneq r8, ip, lsr #25 │ │ │ │ andeq r4, r1, sp, lsr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2d680 <__cxa_atexit@plt+0x2200c> │ │ │ │ ldr r6, [pc, #292] @ 2d764 <__cxa_atexit@plt+0x220f0> │ │ │ │ @@ -35110,15 +35110,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1a09e1c <__cxa_atexit@plt+0x19fe7a8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffe0b8 │ │ │ │ - strheq r8, [lr, #120]! @ 0x78 │ │ │ │ + strheq r8, [lr, #112]! @ 0x70 │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2db7c <__cxa_atexit@plt+0x22508> │ │ │ │ ldr r6, [pc, #160] @ 2dbdc <__cxa_atexit@plt+0x22568> │ │ │ │ @@ -35335,15 +35335,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2de9c <__cxa_atexit@plt+0x22828> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, ror #7 │ │ │ │ + mvneq r8, r4, ror #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2df40 <__cxa_atexit@plt+0x228cc> │ │ │ │ ldr lr, [pc, #140] @ 2df4c <__cxa_atexit@plt+0x228d8> │ │ │ │ @@ -35447,15 +35447,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - mvneq r8, ip, ror #4 │ │ │ │ + mvneq r8, r4, ror #4 │ │ │ │ @ instruction: 0x01d7d590 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, fp │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -35543,15 +35543,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2e1dc <__cxa_atexit@plt+0x22b68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, lsr #1 │ │ │ │ + mvneq r8, r4, lsr #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2e294 <__cxa_atexit@plt+0x22c20> │ │ │ │ ldr lr, [pc, #160] @ 2e2a0 <__cxa_atexit@plt+0x22c2c> │ │ │ │ @@ -35593,15 +35593,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r8, r4, asr r0 │ │ │ │ + mvneq r8, ip, asr #32 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -35661,15 +35661,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r7, r4, lsl pc │ │ │ │ + mvneq r7, ip, lsl #30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -35893,15 +35893,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ ldm sp, {r7, r8, r9} │ │ │ │ mov sl, r0 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r2 │ │ │ │ - mvneq r7, ip, lsr #25 │ │ │ │ + mvneq r7, r4, lsr #25 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffff9684 │ │ │ │ @ instruction: 0xffffac28 │ │ │ │ @ instruction: 0xffffa184 │ │ │ │ @ instruction: 0xffff9d60 │ │ │ │ @@ -35952,15 +35952,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2e8ac <__cxa_atexit@plt+0x23238> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #72] @ 2e8a0 <__cxa_atexit@plt+0x2322c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #12]! │ │ │ │ @@ -35977,15 +35977,15 @@ │ │ │ │ b 2e454 <__cxa_atexit@plt+0x22de0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - mvneq r7, r4, lsl #20 │ │ │ │ + strdeq r7, [lr, #156]! @ 0x9c │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ bicseq ip, r7, ip, lsl #27 │ │ │ │ bicseq ip, r7, r4, asr sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -35994,15 +35994,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [pc, #104] @ 2e944 <__cxa_atexit@plt+0x232d0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #68] @ 2e938 <__cxa_atexit@plt+0x232c4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #16]! │ │ │ │ str r7, [r5] │ │ │ │ tst r9, #3 │ │ │ │ beq 2e92c <__cxa_atexit@plt+0x232b8> │ │ │ │ @@ -36015,15 +36015,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 2e454 <__cxa_atexit@plt+0x22de0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - mvneq r7, r8, ror #18 │ │ │ │ + mvneq r7, r0, ror #18 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ bicseq ip, r7, r0, ror #25 │ │ │ │ bicseq ip, r7, ip, lsr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 2e998 <__cxa_atexit@plt+0x23324> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -36059,15 +36059,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 2e9ec <__cxa_atexit@plt+0x23378> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ b 2e454 <__cxa_atexit@plt+0x22de0> │ │ │ │ - mvneq r7, r0, lsr #17 │ │ │ │ + @ instruction: 0x01ee7898 │ │ │ │ bicseq ip, r7, r4, asr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2ea50 <__cxa_atexit@plt+0x233dc> │ │ │ │ @@ -36081,15 +36081,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 2ea64 <__cxa_atexit@plt+0x233f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @@ -36101,15 +36101,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2ea9c <__cxa_atexit@plt+0x23428> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ bicseq ip, r7, r8, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -36120,15 +36120,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strheq r7, [lr, #120]! @ 0x78 │ │ │ │ + strheq r7, [lr, #112]! @ 0x70 │ │ │ │ bicseq ip, r7, ip, lsl fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -36274,22 +36274,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #224] @ 2ee18 <__cxa_atexit@plt+0x237a4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ add sl, r1, #2 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r3, [pc, #164] @ 2edf8 <__cxa_atexit@plt+0x23784> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #160] @ 2edfc <__cxa_atexit@plt+0x23788> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ bne 2ed88 <__cxa_atexit@plt+0x23714> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ cmp r0, r1 │ │ │ │ bge 2ed94 <__cxa_atexit@plt+0x23720> │ │ │ │ ldr r3, [pc, #144] @ 2ee14 <__cxa_atexit@plt+0x237a0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -36310,15 +36310,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ add sl, lr, #2 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r3, [pc, #32] @ 2ee04 <__cxa_atexit@plt+0x23790> │ │ │ │ add r3, pc, r3 │ │ │ │ b 2ed54 <__cxa_atexit@plt+0x236e0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @@ -36344,15 +36344,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - mvneq r7, r8, lsr r4 │ │ │ │ + mvneq r7, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ee98 <__cxa_atexit@plt+0x23824> │ │ │ │ @@ -36361,15 +36361,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strdeq r7, [lr, #52]! @ 0x34 │ │ │ │ + mvneq r7, ip, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2eedc <__cxa_atexit@plt+0x23868> │ │ │ │ @@ -36378,15 +36378,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strheq r7, [lr, #48]! @ 0x30 │ │ │ │ + mvneq r7, r8, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ef20 <__cxa_atexit@plt+0x238ac> │ │ │ │ @@ -36395,15 +36395,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - mvneq r7, ip, ror #6 │ │ │ │ + mvneq r7, r4, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ef64 <__cxa_atexit@plt+0x238f0> │ │ │ │ @@ -36412,15 +36412,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - mvneq r7, r8, lsr #6 │ │ │ │ + mvneq r7, r0, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2efa8 <__cxa_atexit@plt+0x23934> │ │ │ │ @@ -36429,15 +36429,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - mvneq r7, r4, ror #5 │ │ │ │ + ldrdeq r7, [lr, #44]! @ 0x2c │ │ │ │ bicseq ip, r7, r8, asr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, fp │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -36603,37 +36603,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #172] @ 2f308 <__cxa_atexit@plt+0x23c94> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ add sl, r1, #2 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r3, [pc, #152] @ 2f310 <__cxa_atexit@plt+0x23c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 2f314 <__cxa_atexit@plt+0x23ca0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ bne 2f2ac <__cxa_atexit@plt+0x23c38> │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r1, [r2, #28] │ │ │ │ cmp r1, r0 │ │ │ │ bge 2f2c8 <__cxa_atexit@plt+0x23c54> │ │ │ │ ldr r2, [pc, #92] @ 2f304 <__cxa_atexit@plt+0x23c90> │ │ │ │ add r2, pc, r2 │ │ │ │ b 2f254 <__cxa_atexit@plt+0x23be0> │ │ │ │ ldr r3, [pc, #64] @ 2f2f4 <__cxa_atexit@plt+0x23c80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2f2f8 <__cxa_atexit@plt+0x23c84> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ bne 2f2e8 <__cxa_atexit@plt+0x23c74> │ │ │ │ ldr r3, [pc, #44] @ 2f300 <__cxa_atexit@plt+0x23c8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, #36] @ 0x24 │ │ │ │ ldr r9, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #12] │ │ │ │ mov sl, r7 │ │ │ │ @@ -36720,15 +36720,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 2f498 <__cxa_atexit@plt+0x23e24> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #64] @ 2f48c <__cxa_atexit@plt+0x23e18> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #36]! @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ tst r9, #3 │ │ │ │ beq 2f480 <__cxa_atexit@plt+0x23e0c> │ │ │ │ @@ -36740,15 +36740,15 @@ │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ b 2e454 <__cxa_atexit@plt+0x22de0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r6, r0, lsl lr │ │ │ │ + mvneq r6, r8, lsl #28 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ bicseq ip, r7, ip, lsl #3 │ │ │ │ bicseq ip, r7, r8, asr r1 │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #56] @ 2f4ec <__cxa_atexit@plt+0x23e78> │ │ │ │ @@ -36785,15 +36785,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ b 2e454 <__cxa_atexit@plt+0x22de0> │ │ │ │ - mvneq r6, ip, asr #26 │ │ │ │ + mvneq r6, r4, asr #26 │ │ │ │ bicseq ip, r7, ip, lsr #1 │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #56] @ 2f598 <__cxa_atexit@plt+0x23f24> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #28] │ │ │ │ @@ -37015,15 +37015,15 @@ │ │ │ │ str r6, [r5, #36] @ 0x24 │ │ │ │ add r9, r9, #2 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r1, #36]! @ 0x24 │ │ │ │ ldr r3, [r1, #-4] │ │ │ │ str r3, [r1] │ │ │ │ str r0, [r1, #4] │ │ │ │ sub ip, r1, #8 │ │ │ │ cmp fp, ip │ │ │ │ @@ -37047,15 +37047,15 @@ │ │ │ │ str lr, [r5, #32] │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ add r9, r8, #2 │ │ │ │ mov r5, ip │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #152] @ 2f9f4 <__cxa_atexit@plt+0x24380> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r2, r6 │ │ │ │ b 2f984 <__cxa_atexit@plt+0x24310> │ │ │ │ @@ -37104,15 +37104,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2fa40 <__cxa_atexit@plt+0x243cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r8, asr #16 │ │ │ │ + mvneq r6, r0, asr #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2faf8 <__cxa_atexit@plt+0x24484> │ │ │ │ ldr lr, [pc, #160] @ 2fb04 <__cxa_atexit@plt+0x24490> │ │ │ │ @@ -37154,15 +37154,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r6, [lr, #112]! @ 0x70 │ │ │ │ + mvneq r6, r8, ror #15 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -37222,15 +37222,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq r6, [lr, #96]! @ 0x60 │ │ │ │ + mvneq r6, r8, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37625,15 +37625,15 @@ │ │ │ │ str r3, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ add r9, lr, #2 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr sl, [sp, #20] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ str lr, [r5, #32] │ │ │ │ add r0, r5, #20 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 302e8 <__cxa_atexit@plt+0x24c74> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #16 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -37653,15 +37653,15 @@ │ │ │ │ sub r3, r1, #1 │ │ │ │ str r3, [r5, #20] │ │ │ │ str lr, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ add r9, ip, #2 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r1, r6 │ │ │ │ b 302f8 <__cxa_atexit@plt+0x24c84> │ │ │ │ mov r0, #16 │ │ │ │ @@ -37836,15 +37836,15 @@ │ │ │ │ str lr, [r2, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #132] @ 30640 <__cxa_atexit@plt+0x24fcc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #180 @ 0xb4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @@ -37871,22 +37871,22 @@ │ │ │ │ @ instruction: 0xffffd990 │ │ │ │ @ instruction: 0xffffa024 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xfffff204 │ │ │ │ @ instruction: 0xffffe2ac │ │ │ │ @ instruction: 0xffffe5f0 │ │ │ │ bicseq sl, r7, ip, asr #22 │ │ │ │ - mvneq r5, ip, ror sp │ │ │ │ + mvneq r5, r4, ror sp │ │ │ │ bicseq fp, r7, r0, lsl #1 │ │ │ │ @ instruction: 0xfffe9550 │ │ │ │ @ instruction: 0xfffe95f8 │ │ │ │ - mvneq r5, ip, lsl lr │ │ │ │ - mvneq r5, r8, lsl sp │ │ │ │ - mvneq r5, r4, lsl #27 │ │ │ │ - mvneq r5, r0, lsl #27 │ │ │ │ + mvneq r5, r4, lsl lr │ │ │ │ + mvneq r5, r0, lsl sp │ │ │ │ + mvneq r5, ip, ror sp │ │ │ │ + mvneq r5, r8, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 306e4 <__cxa_atexit@plt+0x25070> │ │ │ │ ldr r2, [pc, #136] @ 30700 <__cxa_atexit@plt+0x2508c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -37921,17 +37921,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strdeq r5, [lr, #176]! @ 0xb0 │ │ │ │ - mvneq r5, r8, asr #23 │ │ │ │ - strheq r5, [lr, #184]! @ 0xb8 │ │ │ │ + mvneq r5, r8, ror #23 │ │ │ │ + mvneq r5, r0, asr #23 │ │ │ │ + strheq r5, [lr, #176]! @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 30758 <__cxa_atexit@plt+0x250e4> │ │ │ │ @@ -37945,16 +37945,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, r4, asr #22 │ │ │ │ - mvneq r5, r4, lsr fp │ │ │ │ + mvneq r5, ip, lsr fp │ │ │ │ + mvneq r5, ip, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 307c4 <__cxa_atexit@plt+0x25150> │ │ │ │ ldr lr, [pc, #68] @ 307cc <__cxa_atexit@plt+0x25158> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -37972,15 +37972,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq r5, [lr, #172]! @ 0xac │ │ │ │ + ldrdeq r5, [lr, #164]! @ 0xa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -38069,17 +38069,17 @@ │ │ │ │ mov r7, #24 │ │ │ │ b 30944 <__cxa_atexit@plt+0x252d0> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - mvneq r5, r8, asr sl │ │ │ │ + mvneq r5, r0, asr sl │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - mvneq r5, ip, lsl #21 │ │ │ │ + mvneq r5, r4, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 309e8 <__cxa_atexit@plt+0x25374> │ │ │ │ ldr r2, [pc, #136] @ 30a04 <__cxa_atexit@plt+0x25390> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -38114,17 +38114,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r5, ip, ror #17 │ │ │ │ - mvneq r5, r4, asr #17 │ │ │ │ - strheq r5, [lr, #132]! @ 0x84 │ │ │ │ + mvneq r5, r4, ror #17 │ │ │ │ + strheq r5, [lr, #140]! @ 0x8c │ │ │ │ + mvneq r5, ip, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 30a5c <__cxa_atexit@plt+0x253e8> │ │ │ │ @@ -38138,16 +38138,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, r0, asr #16 │ │ │ │ - mvneq r5, r0, lsr r8 │ │ │ │ + mvneq r5, r8, lsr r8 │ │ │ │ + mvneq r5, r8, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30ac8 <__cxa_atexit@plt+0x25454> │ │ │ │ ldr lr, [pc, #68] @ 30ad0 <__cxa_atexit@plt+0x2545c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -38165,15 +38165,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq r5, [lr, #120]! @ 0x78 │ │ │ │ + ldrdeq r5, [lr, #112]! @ 0x70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -38262,17 +38262,17 @@ │ │ │ │ mov r7, #24 │ │ │ │ b 30c48 <__cxa_atexit@plt+0x255d4> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - mvneq r5, r4, asr r7 │ │ │ │ + mvneq r5, ip, asr #14 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - mvneq r5, r8, lsl #15 │ │ │ │ + mvneq r5, r0, lsl #15 │ │ │ │ bicseq sl, r7, ip, asr #19 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -38319,15 +38319,15 @@ │ │ │ │ b 30d48 <__cxa_atexit@plt+0x256d4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq r5, r4, ror #10 │ │ │ │ + mvneq r5, ip, asr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #108] @ 30dc0 <__cxa_atexit@plt+0x2574c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ @@ -38412,16 +38412,16 @@ │ │ │ │ bge 30e28 <__cxa_atexit@plt+0x257b4> │ │ │ │ b 30e54 <__cxa_atexit@plt+0x257e0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, ip, lsl r4 │ │ │ │ mvneq r5, r4, lsl r4 │ │ │ │ + mvneq r5, ip, lsl #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -38502,15 +38502,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, lsr #8 │ │ │ │ + mvneq r5, r0, lsr #8 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ bicseq sl, r7, r8, asr r6 │ │ │ │ bicseq sl, r7, r4, ror r6 │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -38522,15 +38522,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 31068 <__cxa_atexit@plt+0x259f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, lsr #4 │ │ │ │ + mvneq r5, r8, lsl r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 31120 <__cxa_atexit@plt+0x25aac> │ │ │ │ ldr lr, [pc, #160] @ 3112c <__cxa_atexit@plt+0x25ab8> │ │ │ │ @@ -38572,15 +38572,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r5, r8, asr #3 │ │ │ │ + mvneq r5, r0, asr #3 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -38640,15 +38640,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r5, r8, lsl #1 │ │ │ │ + mvneq r5, r0, lsl #1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38803,15 +38803,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 314cc <__cxa_atexit@plt+0x25e58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r4, [lr, #220]! @ 0xdc │ │ │ │ + strheq r4, [lr, #212]! @ 0xd4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 31584 <__cxa_atexit@plt+0x25f10> │ │ │ │ ldr lr, [pc, #160] @ 31590 <__cxa_atexit@plt+0x25f1c> │ │ │ │ @@ -38853,15 +38853,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r4, r4, ror #26 │ │ │ │ + mvneq r4, ip, asr sp │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -38921,15 +38921,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r4, r4, lsr #24 │ │ │ │ + mvneq r4, ip, lsl ip │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -39115,15 +39115,15 @@ │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ sub r0, r2, #17 │ │ │ │ str r0, [r5], #-4 │ │ │ │ sub sl, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, lr │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r2, r6 │ │ │ │ b 319c0 <__cxa_atexit@plt+0x2634c> │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #92] @ 31a24 <__cxa_atexit@plt+0x263b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -39164,15 +39164,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 31a70 <__cxa_atexit@plt+0x263fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, lsl r8 │ │ │ │ + mvneq r4, r0, lsl r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 31b28 <__cxa_atexit@plt+0x264b4> │ │ │ │ ldr lr, [pc, #160] @ 31b34 <__cxa_atexit@plt+0x264c0> │ │ │ │ @@ -39214,15 +39214,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r4, r0, asr #15 │ │ │ │ + strheq r4, [lr, #120]! @ 0x78 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -39282,15 +39282,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r4, r0, lsl #13 │ │ │ │ + mvneq r4, r8, ror r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -39329,15 +39329,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 31d04 <__cxa_atexit@plt+0x26690> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, lsl #11 │ │ │ │ + mvneq r4, ip, ror r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 31dbc <__cxa_atexit@plt+0x26748> │ │ │ │ ldr lr, [pc, #160] @ 31dc8 <__cxa_atexit@plt+0x26754> │ │ │ │ @@ -39379,15 +39379,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r4, ip, lsr #10 │ │ │ │ + mvneq r4, r4, lsr #10 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -39447,15 +39447,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r4, ip, ror #7 │ │ │ │ + mvneq r4, r4, ror #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -39626,15 +39626,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 321a8 <__cxa_atexit@plt+0x26b34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r0, ror #1 │ │ │ │ + ldrdeq r4, [lr, #8]! │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 32260 <__cxa_atexit@plt+0x26bec> │ │ │ │ ldr lr, [pc, #160] @ 3226c <__cxa_atexit@plt+0x26bf8> │ │ │ │ @@ -39676,15 +39676,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r4, r8, lsl #1 │ │ │ │ + mvneq r4, r0, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -39744,15 +39744,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r3, r8, asr #30 │ │ │ │ + mvneq r3, r0, asr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -39791,15 +39791,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 3243c <__cxa_atexit@plt+0x26dc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, asr #28 │ │ │ │ + mvneq r3, r4, asr #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 324f4 <__cxa_atexit@plt+0x26e80> │ │ │ │ ldr lr, [pc, #160] @ 32500 <__cxa_atexit@plt+0x26e8c> │ │ │ │ @@ -39841,15 +39841,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r3, [lr, #212]! @ 0xd4 │ │ │ │ + mvneq r3, ip, ror #27 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -39909,15 +39909,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq r3, [lr, #196]! @ 0xc4 │ │ │ │ + mvneq r3, ip, lsr #25 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -40119,15 +40119,15 @@ │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ str ip, [r6, #56] @ 0x38 │ │ │ │ sub r6, r2, #17 │ │ │ │ str r6, [r5], #-4 │ │ │ │ sub sl, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ ldm sp, {r9, fp} │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r2, r6 │ │ │ │ b 32970 <__cxa_atexit@plt+0x272fc> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #100] @ 329dc <__cxa_atexit@plt+0x27368> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -40198,17 +40198,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r3, ip, asr r8 │ │ │ │ - mvneq r3, r4, lsr r8 │ │ │ │ - mvneq r3, r4, lsr #16 │ │ │ │ + mvneq r3, r4, asr r8 │ │ │ │ + mvneq r3, ip, lsr #16 │ │ │ │ + mvneq r3, ip, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 32aec <__cxa_atexit@plt+0x27478> │ │ │ │ @@ -40222,16 +40222,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r3, [lr, #112]! @ 0x70 │ │ │ │ - mvneq r3, r0, lsr #15 │ │ │ │ + mvneq r3, r8, lsr #15 │ │ │ │ + @ instruction: 0x01ee3798 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32b8c <__cxa_atexit@plt+0x27518> │ │ │ │ ldr lr, [pc, #140] @ 32bac <__cxa_atexit@plt+0x27538> │ │ │ │ @@ -40268,16 +40268,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r3, r4, asr #14 │ │ │ │ - mvneq r3, r0, lsl r7 │ │ │ │ + mvneq r3, ip, lsr r7 │ │ │ │ + mvneq r3, r8, lsl #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 32bf8 <__cxa_atexit@plt+0x27584> │ │ │ │ @@ -40289,15 +40289,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01ee3694 │ │ │ │ + mvneq r3, ip, lsl #13 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -40368,17 +40368,17 @@ │ │ │ │ mov r3, #20 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - mvneq r3, r4, lsr #13 │ │ │ │ + @ instruction: 0x01ee369c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - mvneq r3, r0, lsl #14 │ │ │ │ + strdeq r3, [lr, #104]! @ 0x68 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -40402,15 +40402,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 32dcc <__cxa_atexit@plt+0x27758> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - strdeq r3, [lr, #80]! @ 0x50 │ │ │ │ + mvneq r3, r8, ror #11 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -40433,15 +40433,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - mvneq r3, r0, ror r5 │ │ │ │ + mvneq r3, r8, ror #10 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32edc <__cxa_atexit@plt+0x27868> │ │ │ │ @@ -40529,15 +40529,15 @@ │ │ │ │ b 32fd0 <__cxa_atexit@plt+0x2795c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r3, [lr, #44]! @ 0x2c │ │ │ │ + ldrdeq r3, [lr, #36]! @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #152] @ 33078 <__cxa_atexit@plt+0x27a04> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -40563,15 +40563,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3306c <__cxa_atexit@plt+0x279f8> │ │ │ │ ldr r3, [pc, #68] @ 33084 <__cxa_atexit@plt+0x27a10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -40603,15 +40603,15 @@ │ │ │ │ beq 33100 <__cxa_atexit@plt+0x27a8c> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #52] @ 33114 <__cxa_atexit@plt+0x27aa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -40629,29 +40629,29 @@ │ │ │ │ beq 33158 <__cxa_atexit@plt+0x27ae4> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 33164 <__cxa_atexit@plt+0x27af0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 33190 <__cxa_atexit@plt+0x27b1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 3320c <__cxa_atexit@plt+0x27b98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -40676,15 +40676,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r3, ip, lsr #1 │ │ │ │ + mvneq r3, r4, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 33250 <__cxa_atexit@plt+0x27bdc> │ │ │ │ @@ -40695,15 +40695,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r3, ip, lsr r0 │ │ │ │ + mvneq r3, r4, lsr r0 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33344 <__cxa_atexit@plt+0x27cd0> │ │ │ │ ldr lr, [pc, #208] @ 3334c <__cxa_atexit@plt+0x27cd8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -40756,15 +40756,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - ldrdeq r2, [lr, #240]! @ 0xf0 │ │ │ │ + mvneq r2, r8, asr #31 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #92] @ 333d0 <__cxa_atexit@plt+0x27d5c> │ │ │ │ @@ -40860,23 +40860,23 @@ │ │ │ │ beq 334f4 <__cxa_atexit@plt+0x27e80> │ │ │ │ ldr r2, [pc, #44] @ 3350c <__cxa_atexit@plt+0x27e98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldrdeq r2, [lr, #212]! @ 0xd4 │ │ │ │ + mvneq r2, ip, asr #27 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - strdeq r2, [lr, #216]! @ 0xd8 │ │ │ │ + strdeq r2, [lr, #208]! @ 0xd0 │ │ │ │ andeq r1, r0, sl, ror #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #16]! │ │ │ │ ldr r1, [r3, #-4] │ │ │ │ and r0, r2, #3 │ │ │ │ @@ -40911,33 +40911,33 @@ │ │ │ │ ldr r2, [pc, #44] @ 335d4 <__cxa_atexit@plt+0x27f60> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, lsl sp │ │ │ │ + mvneq r2, r8, lsl #26 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvneq r2, r4, lsr #26 │ │ │ │ + mvneq r2, ip, lsl sp │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 33608 <__cxa_atexit@plt+0x27f94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r6, asr #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #152] @ 336b4 <__cxa_atexit@plt+0x28040> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #12]! │ │ │ │ @@ -40961,15 +40961,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 336a8 <__cxa_atexit@plt+0x28034> │ │ │ │ ldr r3, [pc, #72] @ 336c0 <__cxa_atexit@plt+0x2804c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ @@ -40998,15 +40998,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 33728 <__cxa_atexit@plt+0x280b4> │ │ │ │ ldr r3, [pc, #44] @ 33738 <__cxa_atexit@plt+0x280c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -41022,29 +41022,29 @@ │ │ │ │ beq 3377c <__cxa_atexit@plt+0x28108> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 33788 <__cxa_atexit@plt+0x28114> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 337b4 <__cxa_atexit@plt+0x28140> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 33830 <__cxa_atexit@plt+0x281bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -41069,15 +41069,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r2, r8, lsl #21 │ │ │ │ + mvneq r2, r0, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 33874 <__cxa_atexit@plt+0x28200> │ │ │ │ @@ -41088,15 +41088,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, r8, lsl sl │ │ │ │ + mvneq r2, r0, lsl sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41163,15 +41163,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r2, r0, lsr r9 │ │ │ │ + mvneq r2, r8, lsr #18 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 339ec <__cxa_atexit@plt+0x28378> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -41215,15 +41215,15 @@ │ │ │ │ beq 33a9c <__cxa_atexit@plt+0x28428> │ │ │ │ ldr r2, [pc, #72] @ 33ab4 <__cxa_atexit@plt+0x28440> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -41255,15 +41255,15 @@ │ │ │ │ beq 33b30 <__cxa_atexit@plt+0x284bc> │ │ │ │ ldr r3, [pc, #56] @ 33b44 <__cxa_atexit@plt+0x284d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -41284,29 +41284,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 33ba0 <__cxa_atexit@plt+0x2852c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 33bcc <__cxa_atexit@plt+0x28558> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 33c68 <__cxa_atexit@plt+0x285f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -41328,15 +41328,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 33c74 <__cxa_atexit@plt+0x28600> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -41363,15 +41363,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 33cdc <__cxa_atexit@plt+0x28668> │ │ │ │ ldr r3, [pc, #44] @ 33cec <__cxa_atexit@plt+0x28678> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -41387,29 +41387,29 @@ │ │ │ │ beq 33d30 <__cxa_atexit@plt+0x286bc> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 33d3c <__cxa_atexit@plt+0x286c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 33d68 <__cxa_atexit@plt+0x286f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 33de4 <__cxa_atexit@plt+0x28770> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -41434,15 +41434,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrdeq r2, [lr, #68]! @ 0x44 │ │ │ │ + mvneq r2, ip, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 33e28 <__cxa_atexit@plt+0x287b4> │ │ │ │ @@ -41453,15 +41453,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, r4, ror #8 │ │ │ │ + mvneq r2, ip, asr r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41588,18 +41588,18 @@ │ │ │ │ bhi 34054 <__cxa_atexit@plt+0x289e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 3405c <__cxa_atexit@plt+0x289e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, lsr #4 │ │ │ │ + mvneq r2, r4, lsr #4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -42096,15 +42096,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 34840 <__cxa_atexit@plt+0x291cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r1, ip, lsr fp │ │ │ │ + mvneq r1, r4, lsr fp │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34880 <__cxa_atexit@plt+0x2920c> │ │ │ │ ldr r2, [pc, #44] @ 34890 <__cxa_atexit@plt+0x2921c> │ │ │ │ @@ -42130,15 +42130,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 348c8 <__cxa_atexit@plt+0x29254> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - strheq r1, [lr, #164]! @ 0xa4 │ │ │ │ + mvneq r1, ip, lsr #21 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34908 <__cxa_atexit@plt+0x29294> │ │ │ │ ldr r2, [pc, #44] @ 34918 <__cxa_atexit@plt+0x292a4> │ │ │ │ @@ -42164,15 +42164,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 34950 <__cxa_atexit@plt+0x292dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #17 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r1, ip, lsr #20 │ │ │ │ + mvneq r1, r4, lsr #20 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34990 <__cxa_atexit@plt+0x2931c> │ │ │ │ ldr r2, [pc, #44] @ 349a0 <__cxa_atexit@plt+0x2932c> │ │ │ │ @@ -42198,15 +42198,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 349d8 <__cxa_atexit@plt+0x29364> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #25 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r1, r4, lsr #19 │ │ │ │ + @ instruction: 0x01ee199c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34a18 <__cxa_atexit@plt+0x293a4> │ │ │ │ ldr r2, [pc, #44] @ 34a28 <__cxa_atexit@plt+0x293b4> │ │ │ │ @@ -42232,15 +42232,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 34a60 <__cxa_atexit@plt+0x293ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #33 @ 0x21 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r1, ip, lsl r9 │ │ │ │ + mvneq r1, r4, lsl r9 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34aa0 <__cxa_atexit@plt+0x2942c> │ │ │ │ ldr r2, [pc, #44] @ 34ab0 <__cxa_atexit@plt+0x2943c> │ │ │ │ @@ -42266,15 +42266,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 34ae8 <__cxa_atexit@plt+0x29474> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #41 @ 0x29 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - @ instruction: 0x01ee1894 │ │ │ │ + mvneq r1, ip, lsl #17 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34b28 <__cxa_atexit@plt+0x294b4> │ │ │ │ ldr r2, [pc, #44] @ 34b38 <__cxa_atexit@plt+0x294c4> │ │ │ │ @@ -42300,15 +42300,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 34b70 <__cxa_atexit@plt+0x294fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #49 @ 0x31 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r1, ip, lsl #16 │ │ │ │ + mvneq r1, r4, lsl #16 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34bb0 <__cxa_atexit@plt+0x2953c> │ │ │ │ ldr r2, [pc, #44] @ 34bc0 <__cxa_atexit@plt+0x2954c> │ │ │ │ @@ -42334,15 +42334,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 34bf8 <__cxa_atexit@plt+0x29584> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #57 @ 0x39 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r1, r4, lsl #15 │ │ │ │ + mvneq r1, ip, ror r7 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34c38 <__cxa_atexit@plt+0x295c4> │ │ │ │ ldr r2, [pc, #44] @ 34c48 <__cxa_atexit@plt+0x295d4> │ │ │ │ @@ -42368,15 +42368,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 34c80 <__cxa_atexit@plt+0x2960c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - strdeq r1, [lr, #108]! @ 0x6c │ │ │ │ + strdeq r1, [lr, #100]! @ 0x64 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34cc0 <__cxa_atexit@plt+0x2964c> │ │ │ │ ldr r2, [pc, #44] @ 34cd0 <__cxa_atexit@plt+0x2965c> │ │ │ │ @@ -42402,15 +42402,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 34d08 <__cxa_atexit@plt+0x29694> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #137 @ 0x89 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r1, r4, ror r6 │ │ │ │ + mvneq r1, ip, ror #12 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34d48 <__cxa_atexit@plt+0x296d4> │ │ │ │ ldr r2, [pc, #44] @ 34d58 <__cxa_atexit@plt+0x296e4> │ │ │ │ @@ -42436,15 +42436,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 34d90 <__cxa_atexit@plt+0x2971c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #145 @ 0x91 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r1, ip, ror #11 │ │ │ │ + mvneq r1, r4, ror #11 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34dd0 <__cxa_atexit@plt+0x2975c> │ │ │ │ ldr r2, [pc, #44] @ 34de0 <__cxa_atexit@plt+0x2976c> │ │ │ │ @@ -42470,15 +42470,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 34e18 <__cxa_atexit@plt+0x297a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #153 @ 0x99 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r1, r4, ror #10 │ │ │ │ + mvneq r1, ip, asr r5 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34e58 <__cxa_atexit@plt+0x297e4> │ │ │ │ ldr r2, [pc, #44] @ 34e68 <__cxa_atexit@plt+0x297f4> │ │ │ │ @@ -42504,15 +42504,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 34ea0 <__cxa_atexit@plt+0x2982c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #161 @ 0xa1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - ldrdeq r1, [lr, #76]! @ 0x4c │ │ │ │ + ldrdeq r1, [lr, #68]! @ 0x44 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34ee0 <__cxa_atexit@plt+0x2986c> │ │ │ │ ldr r2, [pc, #44] @ 34ef0 <__cxa_atexit@plt+0x2987c> │ │ │ │ @@ -42538,15 +42538,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 34f28 <__cxa_atexit@plt+0x298b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #169 @ 0xa9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r1, r4, asr r4 │ │ │ │ + mvneq r1, ip, asr #8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34f68 <__cxa_atexit@plt+0x298f4> │ │ │ │ ldr r2, [pc, #44] @ 34f78 <__cxa_atexit@plt+0x29904> │ │ │ │ @@ -42572,15 +42572,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 34fb0 <__cxa_atexit@plt+0x2993c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #177 @ 0xb1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r1, ip, asr #7 │ │ │ │ + mvneq r1, r4, asr #7 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34ff0 <__cxa_atexit@plt+0x2997c> │ │ │ │ ldr r2, [pc, #44] @ 35000 <__cxa_atexit@plt+0x2998c> │ │ │ │ @@ -42606,15 +42606,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 35038 <__cxa_atexit@plt+0x299c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #185 @ 0xb9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r1, r4, asr #6 │ │ │ │ + mvneq r1, ip, lsr r3 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35078 <__cxa_atexit@plt+0x29a04> │ │ │ │ ldr r2, [pc, #44] @ 35088 <__cxa_atexit@plt+0x29a14> │ │ │ │ @@ -42640,15 +42640,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 350c0 <__cxa_atexit@plt+0x29a4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #193 @ 0xc1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - strheq r1, [lr, #44]! @ 0x2c │ │ │ │ + strheq r1, [lr, #36]! @ 0x24 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35100 <__cxa_atexit@plt+0x29a8c> │ │ │ │ ldr r2, [pc, #44] @ 35110 <__cxa_atexit@plt+0x29a9c> │ │ │ │ @@ -42674,15 +42674,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 35148 <__cxa_atexit@plt+0x29ad4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #209 @ 0xd1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r1, r4, lsr r2 │ │ │ │ + mvneq r1, ip, lsr #4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35188 <__cxa_atexit@plt+0x29b14> │ │ │ │ ldr r2, [pc, #44] @ 35198 <__cxa_atexit@plt+0x29b24> │ │ │ │ @@ -42708,15 +42708,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 351d0 <__cxa_atexit@plt+0x29b5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #217 @ 0xd9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r1, ip, lsr #3 │ │ │ │ + mvneq r1, r4, lsr #3 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35210 <__cxa_atexit@plt+0x29b9c> │ │ │ │ ldr r2, [pc, #44] @ 35220 <__cxa_atexit@plt+0x29bac> │ │ │ │ @@ -42743,15 +42743,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #249 @ 0xf9 │ │ │ │ add r9, r3, #768 @ 0x300 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r1, r4, lsr #2 │ │ │ │ + mvneq r1, ip, lsl r1 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3529c <__cxa_atexit@plt+0x29c28> │ │ │ │ ldr r2, [pc, #44] @ 352ac <__cxa_atexit@plt+0x29c38> │ │ │ │ @@ -42777,15 +42777,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 352e4 <__cxa_atexit@plt+0x29c70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #65 @ 0x41 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - @ instruction: 0x01ee1098 │ │ │ │ + @ instruction: 0x01ee1090 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35324 <__cxa_atexit@plt+0x29cb0> │ │ │ │ ldr r2, [pc, #44] @ 35334 <__cxa_atexit@plt+0x29cc0> │ │ │ │ @@ -42811,15 +42811,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 3536c <__cxa_atexit@plt+0x29cf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #73 @ 0x49 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r1, r0, lsl r0 │ │ │ │ + mvneq r1, r8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 353ac <__cxa_atexit@plt+0x29d38> │ │ │ │ ldr r2, [pc, #44] @ 353bc <__cxa_atexit@plt+0x29d48> │ │ │ │ @@ -42845,15 +42845,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 353f4 <__cxa_atexit@plt+0x29d80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #81 @ 0x51 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r0, r8, lsl #31 │ │ │ │ + mvneq r0, r0, lsl #31 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35434 <__cxa_atexit@plt+0x29dc0> │ │ │ │ ldr r2, [pc, #44] @ 35444 <__cxa_atexit@plt+0x29dd0> │ │ │ │ @@ -42879,15 +42879,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 3547c <__cxa_atexit@plt+0x29e08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #89 @ 0x59 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r0, r0, lsl #30 │ │ │ │ + strdeq r0, [lr, #232]! @ 0xe8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 354bc <__cxa_atexit@plt+0x29e48> │ │ │ │ ldr r2, [pc, #44] @ 354cc <__cxa_atexit@plt+0x29e58> │ │ │ │ @@ -42913,15 +42913,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 35504 <__cxa_atexit@plt+0x29e90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #97 @ 0x61 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r0, r8, ror lr │ │ │ │ + mvneq r0, r0, ror lr │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35544 <__cxa_atexit@plt+0x29ed0> │ │ │ │ ldr r2, [pc, #44] @ 35554 <__cxa_atexit@plt+0x29ee0> │ │ │ │ @@ -42947,15 +42947,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 3558c <__cxa_atexit@plt+0x29f18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #105 @ 0x69 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - strdeq r0, [lr, #208]! @ 0xd0 │ │ │ │ + mvneq r0, r8, ror #27 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 355cc <__cxa_atexit@plt+0x29f58> │ │ │ │ ldr r2, [pc, #44] @ 355dc <__cxa_atexit@plt+0x29f68> │ │ │ │ @@ -42981,15 +42981,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 35614 <__cxa_atexit@plt+0x29fa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #113 @ 0x71 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r0, r8, ror #26 │ │ │ │ + mvneq r0, r0, ror #26 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35654 <__cxa_atexit@plt+0x29fe0> │ │ │ │ ldr r2, [pc, #44] @ 35664 <__cxa_atexit@plt+0x29ff0> │ │ │ │ @@ -43015,15 +43015,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 3569c <__cxa_atexit@plt+0x2a028> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #121 @ 0x79 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r0, r0, ror #25 │ │ │ │ + ldrdeq r0, [lr, #200]! @ 0xc8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 356dc <__cxa_atexit@plt+0x2a068> │ │ │ │ ldr r2, [pc, #44] @ 356ec <__cxa_atexit@plt+0x2a078> │ │ │ │ @@ -43049,15 +43049,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 35724 <__cxa_atexit@plt+0x2a0b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #201 @ 0xc9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r0, r8, asr ip │ │ │ │ + mvneq r0, r0, asr ip │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35764 <__cxa_atexit@plt+0x2a0f0> │ │ │ │ ldr r2, [pc, #44] @ 35774 <__cxa_atexit@plt+0x2a100> │ │ │ │ @@ -43083,15 +43083,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 357ac <__cxa_atexit@plt+0x2a138> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #225 @ 0xe1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - ldrdeq r0, [lr, #176]! @ 0xb0 │ │ │ │ + mvneq r0, r8, asr #23 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 357ec <__cxa_atexit@plt+0x2a178> │ │ │ │ ldr r2, [pc, #44] @ 357fc <__cxa_atexit@plt+0x2a188> │ │ │ │ @@ -43117,15 +43117,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 35834 <__cxa_atexit@plt+0x2a1c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #233 @ 0xe9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r0, r8, asr #22 │ │ │ │ + mvneq r0, r0, asr #22 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35874 <__cxa_atexit@plt+0x2a200> │ │ │ │ ldr r2, [pc, #44] @ 35884 <__cxa_atexit@plt+0x2a210> │ │ │ │ @@ -43151,15 +43151,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 358bc <__cxa_atexit@plt+0x2a248> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #241 @ 0xf1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r0, r0, asr #21 │ │ │ │ + strheq r0, [lr, #168]! @ 0xa8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 358fc <__cxa_atexit@plt+0x2a288> │ │ │ │ ldr r2, [pc, #44] @ 3590c <__cxa_atexit@plt+0x2a298> │ │ │ │ @@ -43185,15 +43185,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 35944 <__cxa_atexit@plt+0x2a2d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #249 @ 0xf9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - mvneq r0, r8, lsr sl │ │ │ │ + mvneq r0, r0, lsr sl │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35984 <__cxa_atexit@plt+0x2a310> │ │ │ │ ldr r2, [pc, #44] @ 35994 <__cxa_atexit@plt+0x2a320> │ │ │ │ @@ -43220,15 +43220,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ add r9, r3, #256 @ 0x100 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1bea4 <__cxa_atexit@plt+0x10830> │ │ │ │ - strheq r0, [lr, #144]! @ 0x90 │ │ │ │ + mvneq r0, r8, lsr #19 │ │ │ │ ldrsbeq r6, [r7, #48] @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 35a3c <__cxa_atexit@plt+0x2a3c8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -43251,15 +43251,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01d7639c │ │ │ │ - mvneq r0, ip, ror #16 │ │ │ │ + mvneq r0, r4, ror #16 │ │ │ │ bicseq r6, r7, r0, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -43269,15 +43269,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r8, lsl #18 │ │ │ │ + mvneq r0, r0, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35b20 <__cxa_atexit@plt+0x2a4ac> │ │ │ │ ldr r2, [pc, #136] @ 35b3c <__cxa_atexit@plt+0x2a4c8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43312,17 +43312,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strheq r0, [lr, #116]! @ 0x74 │ │ │ │ - mvneq r0, ip, lsl #15 │ │ │ │ - mvneq r0, ip, ror r7 │ │ │ │ + mvneq r0, ip, lsr #15 │ │ │ │ + mvneq r0, r4, lsl #15 │ │ │ │ + mvneq r0, r4, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 35b94 <__cxa_atexit@plt+0x2a520> │ │ │ │ @@ -43336,16 +43336,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r8, lsl #14 │ │ │ │ - strdeq r0, [lr, #104]! @ 0x68 │ │ │ │ + mvneq r0, r0, lsl #14 │ │ │ │ + strdeq r0, [lr, #96]! @ 0x60 │ │ │ │ bicseq r6, r7, r0, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35c38 <__cxa_atexit@plt+0x2a5c4> │ │ │ │ ldr r2, [pc, #140] @ 35c54 <__cxa_atexit@plt+0x2a5e0> │ │ │ │ @@ -43382,16 +43382,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq r0, r0, lsr #13 │ │ │ │ - mvneq r0, r4, ror r7 │ │ │ │ + @ instruction: 0x01ee0698 │ │ │ │ + mvneq r0, ip, ror #14 │ │ │ │ bicseq r6, r7, r8, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -43408,15 +43408,15 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ b 1704634 <__cxa_atexit@plt+0x16f8fc0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, ip, ror #13 │ │ │ │ + mvneq r0, r4, ror #13 │ │ │ │ bicseq r6, r7, r0, lsl r1 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -43465,15 +43465,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r0, r8, lsl #10 │ │ │ │ + mvneq r0, r0, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r7, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -43515,16 +43515,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq r0, ip, lsl #9 │ │ │ │ - mvneq r0, r0, ror #10 │ │ │ │ + mvneq r0, r4, lsl #9 │ │ │ │ + mvneq r0, r8, asr r5 │ │ │ │ bicseq r5, r7, r4, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -43541,15 +43541,15 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ b 1704634 <__cxa_atexit@plt+0x16f8fc0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r0, [lr, #72]! @ 0x48 │ │ │ │ + ldrdeq r0, [lr, #64]! @ 0x40 │ │ │ │ bicseq r5, r7, r0, lsl pc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35f60 <__cxa_atexit@plt+0x2a8ec> │ │ │ │ @@ -43685,15 +43685,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01ee0198 │ │ │ │ + @ instruction: 0x01ee0190 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ bicseq r5, r7, ip, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -43735,16 +43735,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq r0, ip, lsl r1 │ │ │ │ - strdeq r0, [lr, #16]! │ │ │ │ + mvneq r0, r4, lsl r1 │ │ │ │ + mvneq r0, r8, ror #3 │ │ │ │ ldrsheq r5, [r7, #180] @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -43761,15 +43761,15 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ b 1704634 <__cxa_atexit@plt+0x16f8fc0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r8, ror #2 │ │ │ │ + mvneq r0, r0, ror #2 │ │ │ │ bicseq r5, r7, r0, lsr #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 362c8 <__cxa_atexit@plt+0x2ac54> │ │ │ │ @@ -43913,15 +43913,15 @@ │ │ │ │ ldr r5, [pc, #72] @ 364d8 <__cxa_atexit@plt+0x2ae64> │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r8 │ │ │ │ ldr r8, [pc, #60] @ 364dc <__cxa_atexit@plt+0x2ae68> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r0 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 364b8 <__cxa_atexit@plt+0x2ae44> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 364cc <__cxa_atexit@plt+0x2ae58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -43945,30 +43945,30 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 36f5c <__cxa_atexit@plt+0x2b8e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, ror #26 │ │ │ │ + mvneq pc, r0, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36558 <__cxa_atexit@plt+0x2aee4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 36560 <__cxa_atexit@plt+0x2aeec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, lsr #26 │ │ │ │ + mvneq pc, r0, lsr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -43994,18 +43994,18 @@ │ │ │ │ bhi 365ec <__cxa_atexit@plt+0x2af78> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 365f4 <__cxa_atexit@plt+0x2af80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - stlheq r4, [sp] │ │ │ │ + mvneq pc, ip, lsl #25 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -44106,17 +44106,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq pc, ip, asr #22 │ │ │ │ - mvneq pc, r4, lsr #22 │ │ │ │ - mvneq pc, r4, lsl fp @ │ │ │ │ + mvneq pc, r4, asr #22 │ │ │ │ + mvneq pc, ip, lsl fp @ │ │ │ │ + mvneq pc, ip, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 367fc <__cxa_atexit@plt+0x2b188> │ │ │ │ @@ -44130,16 +44130,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r0, lsr #21 │ │ │ │ - @ instruction: 0x01edfa90 │ │ │ │ + @ instruction: 0x01edfa98 │ │ │ │ + mvneq pc, r8, lsl #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36868 <__cxa_atexit@plt+0x2b1f4> │ │ │ │ ldr lr, [pc, #68] @ 36870 <__cxa_atexit@plt+0x2b1fc> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -44157,15 +44157,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq pc, r8, lsr sl @ │ │ │ │ + mvneq pc, r0, lsr sl @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -44318,17 +44318,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strdeq pc, [sp, #124]! @ 0x7c │ │ │ │ - ldrdeq pc, [sp, #116]! @ 0x74 │ │ │ │ - mvneq pc, r4, asr #15 │ │ │ │ + strdeq pc, [sp, #116]! @ 0x74 │ │ │ │ + mvneq pc, ip, asr #15 │ │ │ │ + strheq pc, [sp, #124]! @ 0x7c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 36b4c <__cxa_atexit@plt+0x2b4d8> │ │ │ │ @@ -44342,16 +44342,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r0, asr r7 @ │ │ │ │ - mvneq pc, r0, asr #14 │ │ │ │ + mvneq pc, r8, asr #14 │ │ │ │ + mvneq pc, r8, lsr r7 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36bb8 <__cxa_atexit@plt+0x2b544> │ │ │ │ ldr lr, [pc, #68] @ 36bc0 <__cxa_atexit@plt+0x2b54c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -44369,15 +44369,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq pc, r8, ror #13 │ │ │ │ + mvneq pc, r0, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -44568,15 +44568,15 @@ │ │ │ │ str r5, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r3 │ │ │ │ b 36ef4 <__cxa_atexit@plt+0x2b880> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [sp, #12] │ │ │ │ @@ -44592,17 +44592,17 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ bicseq r4, r7, ip, lsl r2 │ │ │ │ @ instruction: 0xfffe2c0c │ │ │ │ @ instruction: 0xfffe2cb4 │ │ │ │ - mvneq pc, r0, ror #7 │ │ │ │ - mvneq pc, ip, asr #8 │ │ │ │ - mvneq pc, r8, asr #8 │ │ │ │ + ldrdeq pc, [sp, #56]! @ 0x38 │ │ │ │ + mvneq pc, r4, asr #8 │ │ │ │ + mvneq pc, r0, asr #8 │ │ │ │ ldrsbeq r4, [r7, #24] │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37030 <__cxa_atexit@plt+0x2b9bc> │ │ │ │ @@ -44663,18 +44663,18 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ bicseq r4, r7, r0, ror #27 │ │ │ │ - mvneq pc, r0, ror #6 │ │ │ │ + mvneq pc, r8, asr r3 @ │ │ │ │ @ instruction: 0xfffff534 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq pc, ip, lsr #7 │ │ │ │ + mvneq pc, r4, lsr #7 │ │ │ │ bicseq r4, r7, r4, lsr #27 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 370f4 <__cxa_atexit@plt+0x2ba80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -44708,17 +44708,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 37110 <__cxa_atexit@plt+0x2ba9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, ip, lsl #5 │ │ │ │ + mvneq pc, r4, lsl #5 │ │ │ │ @ instruction: 0xfffff448 │ │ │ │ - mvneq pc, r8, asr #5 │ │ │ │ + mvneq pc, r0, asr #5 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 371a8 <__cxa_atexit@plt+0x2bb34> │ │ │ │ ldr r2, [pc, #136] @ 371c4 <__cxa_atexit@plt+0x2bb50> │ │ │ │ @@ -44754,17 +44754,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq pc, ip, lsr #2 │ │ │ │ - mvneq pc, r4, lsl #2 │ │ │ │ - strdeq pc, [sp, #4]! │ │ │ │ + mvneq pc, r4, lsr #2 │ │ │ │ + strdeq pc, [sp, #12]! │ │ │ │ + mvneq pc, ip, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3721c <__cxa_atexit@plt+0x2bba8> │ │ │ │ @@ -44778,16 +44778,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r0, lsl #1 │ │ │ │ - mvneq pc, r0, ror r0 @ │ │ │ │ + mvneq pc, r8, ror r0 @ │ │ │ │ + mvneq pc, r8, rrx │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -44846,17 +44846,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strheq lr, [sp, #252]! @ 0xfc │ │ │ │ - strexheq lr, r4, [sp] │ │ │ │ - mvneq lr, r4, lsl #31 │ │ │ │ + strheq lr, [sp, #244]! @ 0xf4 │ │ │ │ + mvneq lr, ip, lsl #31 │ │ │ │ + mvneq lr, ip, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3738c <__cxa_atexit@plt+0x2bd18> │ │ │ │ @@ -44870,31 +44870,31 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, r0, lsl pc │ │ │ │ - mvneq lr, r0, lsl #30 │ │ │ │ + mvneq lr, r8, lsl #30 │ │ │ │ + strdeq lr, [sp, #232]! @ 0xe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 373d0 <__cxa_atexit@plt+0x2bd5c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 373d8 <__cxa_atexit@plt+0x2bd64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq lr, [sp, #224]! @ 0xe0 │ │ │ │ + mvneq lr, r8, lsr #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -44920,18 +44920,18 @@ │ │ │ │ bhi 37464 <__cxa_atexit@plt+0x2bdf0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 3746c <__cxa_atexit@plt+0x2bdf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, lsl lr │ │ │ │ + mvneq lr, r4, lsl lr │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -45111,31 +45111,31 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, asr fp │ │ │ │ - mvneq lr, ip, lsr fp │ │ │ │ + mvneq lr, r0, asr fp │ │ │ │ + mvneq lr, r4, lsr fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37794 <__cxa_atexit@plt+0x2c120> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 3779c <__cxa_atexit@plt+0x2c128> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, ror #21 │ │ │ │ + mvneq lr, r4, ror #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 37854 <__cxa_atexit@plt+0x2c1e0> │ │ │ │ ldr lr, [pc, #160] @ 37860 <__cxa_atexit@plt+0x2c1ec> │ │ │ │ @@ -45177,15 +45177,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01edea94 │ │ │ │ + mvneq lr, ip, lsl #21 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -45245,15 +45245,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq lr, r4, asr r9 │ │ │ │ + mvneq lr, ip, asr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -45292,15 +45292,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 37a30 <__cxa_atexit@plt+0x2c3bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, asr r8 │ │ │ │ + mvneq lr, r0, asr r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 37ae8 <__cxa_atexit@plt+0x2c474> │ │ │ │ ldr lr, [pc, #160] @ 37af4 <__cxa_atexit@plt+0x2c480> │ │ │ │ @@ -45342,15 +45342,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq lr, r0, lsl #16 │ │ │ │ + strdeq lr, [sp, #120]! @ 0x78 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -45410,15 +45410,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq lr, r0, asr #13 │ │ │ │ + strheq lr, [sp, #104]! @ 0x68 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -45504,15 +45504,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r9, r6, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #80] @ 37dcc <__cxa_atexit@plt+0x2c758> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r0 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 37da4 <__cxa_atexit@plt+0x2c730> │ │ │ │ mov r7, #32 │ │ │ │ @@ -45603,15 +45603,15 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [pc, #116] @ 37f78 <__cxa_atexit@plt+0x2c904> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, ip │ │ │ │ mov fp, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #80] @ 37f68 <__cxa_atexit@plt+0x2c8f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ mov fp, r8 │ │ │ │ @@ -45622,15 +45622,15 @@ │ │ │ │ ldr r7, [pc, #32] @ 37f64 <__cxa_atexit@plt+0x2c8f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ mov r8, ip │ │ │ │ bx r2 │ │ │ │ - mvneq lr, ip, asr r4 │ │ │ │ + mvneq lr, r4, asr r4 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ bicseq r3, r7, r0, asr #29 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffe034 │ │ │ │ @ instruction: 0xffffe39c │ │ │ │ bicseq r3, r7, r0, asr #8 │ │ │ │ @@ -45744,17 +45744,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strheq lr, [sp, #20]! │ │ │ │ - mvneq lr, ip, lsl #3 │ │ │ │ - mvneq lr, ip, ror r1 │ │ │ │ + mvneq lr, ip, lsr #3 │ │ │ │ + mvneq lr, r4, lsl #3 │ │ │ │ + mvneq lr, r4, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 38194 <__cxa_atexit@plt+0x2cb20> │ │ │ │ @@ -45768,16 +45768,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, r8, lsl #2 │ │ │ │ - strdeq lr, [sp, #8]! │ │ │ │ + mvneq lr, r0, lsl #2 │ │ │ │ + strdeq lr, [sp, #0]! │ │ │ │ bicseq r3, r7, r0, lsr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 381e8 <__cxa_atexit@plt+0x2cb74> │ │ │ │ ldr r2, [pc, #40] @ 381f0 <__cxa_atexit@plt+0x2cb7c> │ │ │ │ @@ -45789,15 +45789,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b176ac <__cxa_atexit@plt+0x1b0c038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq lr, r0, lsr #1 │ │ │ │ + @ instruction: 0x01ede098 │ │ │ │ bicseq r3, r7, r0, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -45813,15 +45813,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ b 1704634 <__cxa_atexit@plt+0x16f8fc0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - mvneq lr, ip, asr r1 │ │ │ │ + mvneq lr, r4, asr r1 │ │ │ │ bicseq r3, r7, r0, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 382e4 <__cxa_atexit@plt+0x2cc70> │ │ │ │ ldr r2, [pc, #136] @ 38300 <__cxa_atexit@plt+0x2cc8c> │ │ │ │ @@ -45857,17 +45857,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq sp, [sp, #240]! @ 0xf0 │ │ │ │ + mvneq sp, r8, ror #31 │ │ │ │ bicseq r3, r7, r0, lsr #22 │ │ │ │ - mvneq sp, r4, asr #31 │ │ │ │ + strheq sp, [sp, #252]! @ 0xfc │ │ │ │ ldrheq r3, [r7, #168] @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -45883,15 +45883,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01d73a98 │ │ │ │ - mvneq sp, ip, lsr pc │ │ │ │ + mvneq sp, r4, lsr pc │ │ │ │ bicseq r3, r7, r8, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 383fc <__cxa_atexit@plt+0x2cd88> │ │ │ │ ldr r2, [pc, #136] @ 38418 <__cxa_atexit@plt+0x2cda4> │ │ │ │ @@ -45927,17 +45927,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrdeq sp, [sp, #232]! @ 0xe8 │ │ │ │ + ldrdeq sp, [sp, #224]! @ 0xe0 │ │ │ │ bicseq r3, r7, r8, lsl #20 │ │ │ │ - mvneq sp, ip, lsr #29 │ │ │ │ + mvneq sp, r4, lsr #29 │ │ │ │ bicseq r3, r7, r0, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -45953,15 +45953,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq r3, r7, r0, lsl #19 │ │ │ │ - mvneq sp, r4, lsr #28 │ │ │ │ + mvneq sp, ip, lsl lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38514 <__cxa_atexit@plt+0x2cea0> │ │ │ │ ldr lr, [pc, #140] @ 38534 <__cxa_atexit@plt+0x2cec0> │ │ │ │ @@ -45998,16 +45998,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strheq sp, [sp, #220]! @ 0xdc │ │ │ │ - mvneq sp, r8, lsl #27 │ │ │ │ + strheq sp, [sp, #212]! @ 0xd4 │ │ │ │ + mvneq sp, r0, lsl #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 38580 <__cxa_atexit@plt+0x2cf0c> │ │ │ │ @@ -46019,15 +46019,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, ip, lsl #26 │ │ │ │ + mvneq sp, r4, lsl #26 │ │ │ │ bicseq r3, r7, r8, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 385d0 <__cxa_atexit@plt+0x2cf5c> │ │ │ │ ldr r2, [pc, #40] @ 385d8 <__cxa_atexit@plt+0x2cf64> │ │ │ │ @@ -46039,15 +46039,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b176ac <__cxa_atexit@plt+0x1b0c038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strheq sp, [sp, #200]! @ 0xc8 │ │ │ │ + strheq sp, [sp, #192]! @ 0xc0 │ │ │ │ ldrsheq r3, [r7, #120] @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46063,30 +46063,30 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ b 1704634 <__cxa_atexit@plt+0x16f8fc0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - mvneq sp, r4, ror sp │ │ │ │ + mvneq sp, ip, ror #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38670 <__cxa_atexit@plt+0x2cffc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 38678 <__cxa_atexit@plt+0x2d004> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r0, lsl ip │ │ │ │ + mvneq sp, r8, lsl #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38734 <__cxa_atexit@plt+0x2d0c0> │ │ │ │ ldr lr, [pc, #164] @ 38740 <__cxa_atexit@plt+0x2d0cc> │ │ │ │ @@ -46129,15 +46129,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strheq sp, [sp, #184]! @ 0xb8 │ │ │ │ + strheq sp, [sp, #176]! @ 0xb0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -46229,18 +46229,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - mvneq sp, r4, asr #20 │ │ │ │ - mvneq sp, ip, lsl #21 │ │ │ │ - mvneq sp, r4, lsl #20 │ │ │ │ - mvneq sp, r8, ror #19 │ │ │ │ + mvneq sp, ip, lsr sl │ │ │ │ + mvneq sp, r4, lsl #21 │ │ │ │ + strdeq sp, [sp, #156]! @ 0x9c │ │ │ │ + mvneq sp, r0, ror #19 │ │ │ │ bicseq r3, r7, r4, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38960 <__cxa_atexit@plt+0x2d2ec> │ │ │ │ ldr r2, [pc, #120] @ 3897c <__cxa_atexit@plt+0x2d308> │ │ │ │ @@ -46273,15 +46273,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ bicseq r3, r7, r4, lsr #9 │ │ │ │ - mvneq sp, r8, asr #18 │ │ │ │ + mvneq sp, r0, asr #18 │ │ │ │ bicseq r3, r7, r0, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46297,15 +46297,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq r3, r7, r0, lsr #8 │ │ │ │ - mvneq sp, r4, asr #17 │ │ │ │ + strheq sp, [sp, #140]! @ 0x8c │ │ │ │ bicseq r3, r7, r0, ror #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38a64 <__cxa_atexit@plt+0x2d3f0> │ │ │ │ ldr r2, [pc, #120] @ 38a80 <__cxa_atexit@plt+0x2d40c> │ │ │ │ @@ -46338,15 +46338,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ bicseq r3, r7, r0, lsr #7 │ │ │ │ - mvneq sp, r4, asr #16 │ │ │ │ + mvneq sp, ip, lsr r8 │ │ │ │ bicseq r3, r7, ip, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46362,15 +46362,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq r3, r7, ip, lsl r3 │ │ │ │ - mvneq sp, r0, asr #15 │ │ │ │ + strheq sp, [sp, #120]! @ 0x78 │ │ │ │ bicseq r3, r7, ip, ror #7 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38d30 <__cxa_atexit@plt+0x2d6bc> │ │ │ │ @@ -47031,15 +47031,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 3955c <__cxa_atexit@plt+0x2dee8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, ip, lsr #26 │ │ │ │ + mvneq ip, r4, lsr #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 39614 <__cxa_atexit@plt+0x2dfa0> │ │ │ │ ldr lr, [pc, #160] @ 39620 <__cxa_atexit@plt+0x2dfac> │ │ │ │ @@ -47081,15 +47081,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq ip, [sp, #196]! @ 0xc4 │ │ │ │ + mvneq ip, ip, asr #25 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -47149,15 +47149,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01edcb94 │ │ │ │ + mvneq ip, ip, lsl #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -47468,15 +47468,15 @@ │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r5, r5, #12 │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, ip │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #48] @ 39c78 <__cxa_atexit@plt+0x2e604> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #44] @ 39c7c <__cxa_atexit@plt+0x2e608> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47568,15 +47568,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #5 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r9, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r7, [pc, #116] @ 39e40 <__cxa_atexit@plt+0x2e7cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -47594,15 +47594,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r6, r6, #1 │ │ │ │ str r6, [r5, #4]! │ │ │ │ stmib r5, {r1, ip} │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - strheq ip, [sp, #92]! @ 0x5c │ │ │ │ + strheq ip, [sp, #84]! @ 0x54 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ bicseq r1, r7, r8, ror r6 │ │ │ │ ldrheq r1, [r7, #76] @ 0x4c │ │ │ │ bicseq r1, r7, ip, ror #11 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffe5118 │ │ │ │ @@ -47690,15 +47690,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 39fa8 <__cxa_atexit@plt+0x2e934> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, ror #5 │ │ │ │ + ldrdeq ip, [sp, #40]! @ 0x28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3a060 <__cxa_atexit@plt+0x2e9ec> │ │ │ │ ldr lr, [pc, #160] @ 3a06c <__cxa_atexit@plt+0x2e9f8> │ │ │ │ @@ -47740,15 +47740,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq ip, r8, lsl #5 │ │ │ │ + mvneq ip, r0, lsl #5 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -47808,15 +47808,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq ip, r8, asr #2 │ │ │ │ + mvneq ip, r0, asr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -48127,15 +48127,15 @@ │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r5, r5, #12 │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, ip │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #48] @ 3a6c4 <__cxa_atexit@plt+0x2f050> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #44] @ 3a6c8 <__cxa_atexit@plt+0x2f054> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48227,15 +48227,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #5 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r9, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r7, [pc, #116] @ 3a88c <__cxa_atexit@plt+0x2f218> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -48253,15 +48253,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r6, r6, #1 │ │ │ │ str r6, [r5, #4]! │ │ │ │ stmib r5, {r1, ip} │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r0, ror fp │ │ │ │ + mvneq fp, r8, ror #22 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ ldrsbeq r0, [r7, #188] @ 0xbc │ │ │ │ bicseq r0, r7, ip, lsr #21 │ │ │ │ bicseq r0, r7, r0, lsr #23 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffe46cc │ │ │ │ @@ -48387,15 +48387,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - mvneq fp, ip, ror r8 │ │ │ │ + mvneq fp, r4, ror r8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 3ab08 <__cxa_atexit@plt+0x2f494> │ │ │ │ @@ -48471,15 +48471,15 @@ │ │ │ │ beq 3abfc <__cxa_atexit@plt+0x2f588> │ │ │ │ ldr r2, [pc, #72] @ 3ac14 <__cxa_atexit@plt+0x2f5a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -48511,15 +48511,15 @@ │ │ │ │ beq 3ac90 <__cxa_atexit@plt+0x2f61c> │ │ │ │ ldr r3, [pc, #56] @ 3aca4 <__cxa_atexit@plt+0x2f630> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -48540,29 +48540,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 3ad00 <__cxa_atexit@plt+0x2f68c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 3ad2c <__cxa_atexit@plt+0x2f6b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 3adc8 <__cxa_atexit@plt+0x2f754> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -48584,15 +48584,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 3add4 <__cxa_atexit@plt+0x2f760> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -48619,15 +48619,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3ae3c <__cxa_atexit@plt+0x2f7c8> │ │ │ │ ldr r3, [pc, #44] @ 3ae4c <__cxa_atexit@plt+0x2f7d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -48643,29 +48643,29 @@ │ │ │ │ beq 3ae90 <__cxa_atexit@plt+0x2f81c> │ │ │ │ ldr r3, [pc, #32] @ 3ae9c <__cxa_atexit@plt+0x2f828> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3aec8 <__cxa_atexit@plt+0x2f854> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 3af70 <__cxa_atexit@plt+0x2f8fc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48691,15 +48691,15 @@ │ │ │ │ beq 3af68 <__cxa_atexit@plt+0x2f8f4> │ │ │ │ ldr r5, [pc, #64] @ 3af7c <__cxa_atexit@plt+0x2f908> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -48728,15 +48728,15 @@ │ │ │ │ beq 3aff0 <__cxa_atexit@plt+0x2f97c> │ │ │ │ ldr r2, [pc, #48] @ 3b000 <__cxa_atexit@plt+0x2f98c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -48755,29 +48755,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 3b05c <__cxa_atexit@plt+0x2f9e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 3b088 <__cxa_atexit@plt+0x2fa14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 3b104 <__cxa_atexit@plt+0x2fa90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -48802,15 +48802,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strheq fp, [sp, #20]! │ │ │ │ + mvneq fp, ip, lsr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3b148 <__cxa_atexit@plt+0x2fad4> │ │ │ │ @@ -48821,15 +48821,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r4, asr #2 │ │ │ │ + mvneq fp, ip, lsr r1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -48899,15 +48899,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - mvneq fp, ip, ror r0 │ │ │ │ + mvneq fp, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 3b308 <__cxa_atexit@plt+0x2fc94> │ │ │ │ @@ -48983,15 +48983,15 @@ │ │ │ │ beq 3b3fc <__cxa_atexit@plt+0x2fd88> │ │ │ │ ldr r2, [pc, #72] @ 3b414 <__cxa_atexit@plt+0x2fda0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -49023,15 +49023,15 @@ │ │ │ │ beq 3b490 <__cxa_atexit@plt+0x2fe1c> │ │ │ │ ldr r3, [pc, #56] @ 3b4a4 <__cxa_atexit@plt+0x2fe30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -49052,29 +49052,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 3b500 <__cxa_atexit@plt+0x2fe8c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 3b52c <__cxa_atexit@plt+0x2feb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 3b5c8 <__cxa_atexit@plt+0x2ff54> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -49096,15 +49096,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 3b5d4 <__cxa_atexit@plt+0x2ff60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -49131,15 +49131,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3b63c <__cxa_atexit@plt+0x2ffc8> │ │ │ │ ldr r3, [pc, #44] @ 3b64c <__cxa_atexit@plt+0x2ffd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -49155,29 +49155,29 @@ │ │ │ │ beq 3b690 <__cxa_atexit@plt+0x3001c> │ │ │ │ ldr r3, [pc, #32] @ 3b69c <__cxa_atexit@plt+0x30028> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3b6c8 <__cxa_atexit@plt+0x30054> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 3b770 <__cxa_atexit@plt+0x300fc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49203,15 +49203,15 @@ │ │ │ │ beq 3b768 <__cxa_atexit@plt+0x300f4> │ │ │ │ ldr r5, [pc, #64] @ 3b77c <__cxa_atexit@plt+0x30108> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -49240,15 +49240,15 @@ │ │ │ │ beq 3b7f0 <__cxa_atexit@plt+0x3017c> │ │ │ │ ldr r2, [pc, #48] @ 3b800 <__cxa_atexit@plt+0x3018c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -49267,29 +49267,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 3b85c <__cxa_atexit@plt+0x301e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 3b888 <__cxa_atexit@plt+0x30214> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 3b904 <__cxa_atexit@plt+0x30290> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -49314,15 +49314,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strheq sl, [sp, #148]! @ 0x94 │ │ │ │ + mvneq sl, ip, lsr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3b948 <__cxa_atexit@plt+0x302d4> │ │ │ │ @@ -49333,15 +49333,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, r4, asr #18 │ │ │ │ + mvneq sl, ip, lsr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -49425,15 +49425,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - mvneq sl, ip, ror r8 │ │ │ │ + mvneq sl, r4, ror r8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 3bb40 <__cxa_atexit@plt+0x304cc> │ │ │ │ @@ -49575,15 +49575,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 3bd30 <__cxa_atexit@plt+0x306bc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq pc, r0, ip, lsl #16 │ │ │ │ @@ -49602,15 +49602,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 3bd9c <__cxa_atexit@plt+0x30728> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r1, r0, fp, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -49618,15 +49618,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq pc, r0, fp, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 3be70 <__cxa_atexit@plt+0x307fc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49651,15 +49651,15 @@ │ │ │ │ beq 3be68 <__cxa_atexit@plt+0x307f4> │ │ │ │ ldr r5, [pc, #64] @ 3be7c <__cxa_atexit@plt+0x30808> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -49686,15 +49686,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3bee8 <__cxa_atexit@plt+0x30874> │ │ │ │ ldr r3, [pc, #44] @ 3bef8 <__cxa_atexit@plt+0x30884> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -49711,29 +49711,29 @@ │ │ │ │ beq 3bf40 <__cxa_atexit@plt+0x308cc> │ │ │ │ ldr r3, [pc, #32] @ 3bf4c <__cxa_atexit@plt+0x308d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r1, r0, sl, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3bf78 <__cxa_atexit@plt+0x30904> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r7, r0, sl, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 3c020 <__cxa_atexit@plt+0x309ac> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49759,15 +49759,15 @@ │ │ │ │ beq 3c018 <__cxa_atexit@plt+0x309a4> │ │ │ │ ldr r5, [pc, #64] @ 3c02c <__cxa_atexit@plt+0x309b8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ str r5, [r3, #40] @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -49796,15 +49796,15 @@ │ │ │ │ beq 3c0a0 <__cxa_atexit@plt+0x30a2c> │ │ │ │ ldr r2, [pc, #48] @ 3c0b0 <__cxa_atexit@plt+0x30a3c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -49823,29 +49823,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 3c10c <__cxa_atexit@plt+0x30a98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #32]! │ │ │ │ ldr r3, [pc, #20] @ 3c138 <__cxa_atexit@plt+0x30ac4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 3c1b4 <__cxa_atexit@plt+0x30b40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -49870,15 +49870,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq sl, r4, lsl #2 │ │ │ │ + strdeq sl, [sp, #12]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3c1f8 <__cxa_atexit@plt+0x30b84> │ │ │ │ @@ -49889,15 +49889,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01eda094 │ │ │ │ + mvneq sl, ip, lsl #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -49997,15 +49997,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - mvneq r9, ip, lsl #31 │ │ │ │ + mvneq r9, r4, lsl #31 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 3c430 <__cxa_atexit@plt+0x30dbc> │ │ │ │ @@ -50147,15 +50147,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 3c620 <__cxa_atexit@plt+0x30fac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq pc, r0, ip, lsl #16 │ │ │ │ @@ -50174,15 +50174,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 3c68c <__cxa_atexit@plt+0x31018> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r1, r0, fp, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -50190,15 +50190,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq pc, r0, fp, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 3c760 <__cxa_atexit@plt+0x310ec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -50223,15 +50223,15 @@ │ │ │ │ beq 3c758 <__cxa_atexit@plt+0x310e4> │ │ │ │ ldr r5, [pc, #64] @ 3c76c <__cxa_atexit@plt+0x310f8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -50258,15 +50258,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3c7d8 <__cxa_atexit@plt+0x31164> │ │ │ │ ldr r3, [pc, #44] @ 3c7e8 <__cxa_atexit@plt+0x31174> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -50283,29 +50283,29 @@ │ │ │ │ beq 3c830 <__cxa_atexit@plt+0x311bc> │ │ │ │ ldr r3, [pc, #32] @ 3c83c <__cxa_atexit@plt+0x311c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r1, r0, sl, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3c868 <__cxa_atexit@plt+0x311f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r7, r0, sl, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 3c910 <__cxa_atexit@plt+0x3129c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -50331,15 +50331,15 @@ │ │ │ │ beq 3c908 <__cxa_atexit@plt+0x31294> │ │ │ │ ldr r5, [pc, #64] @ 3c91c <__cxa_atexit@plt+0x312a8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ str r5, [r3, #40] @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -50368,15 +50368,15 @@ │ │ │ │ beq 3c990 <__cxa_atexit@plt+0x3131c> │ │ │ │ ldr r2, [pc, #48] @ 3c9a0 <__cxa_atexit@plt+0x3132c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -50395,29 +50395,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 3c9fc <__cxa_atexit@plt+0x31388> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #32]! │ │ │ │ ldr r3, [pc, #20] @ 3ca28 <__cxa_atexit@plt+0x313b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 3caa4 <__cxa_atexit@plt+0x31430> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -50442,15 +50442,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r9, r4, lsl r8 │ │ │ │ + mvneq r9, ip, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3cae8 <__cxa_atexit@plt+0x31474> │ │ │ │ @@ -50461,15 +50461,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r9, r4, lsr #15 │ │ │ │ + @ instruction: 0x01ed979c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -50675,15 +50675,15 @@ │ │ │ │ str r1, [r6, #116] @ 0x74 │ │ │ │ str r4, [r6, #120] @ 0x78 │ │ │ │ add r9, lr, #2 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, sl │ │ │ │ mov r6, ip │ │ │ │ ldr sl, [sp, #12] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r0, #48]! @ 0x30 │ │ │ │ ldr r3, [r0, #-4] │ │ │ │ str r3, [r0] │ │ │ │ str r1, [r0, #4] │ │ │ │ sub fp, r0, #8 │ │ │ │ cmp lr, fp │ │ │ │ @@ -50715,15 +50715,15 @@ │ │ │ │ add r9, r6, #2 │ │ │ │ mov r5, fp │ │ │ │ mov r6, sl │ │ │ │ ldr r8, [pc, #164] @ 3cf88 <__cxa_atexit@plt+0x31914> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r0 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ mov fp, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, r2 │ │ │ │ mov sl, r6 │ │ │ │ @@ -50857,15 +50857,15 @@ │ │ │ │ str r0, [r1, #28] │ │ │ │ str r9, [r1, #32] │ │ │ │ str lr, [r1, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r1 │ │ │ │ b 3d138 <__cxa_atexit@plt+0x31ac4> │ │ │ │ mov r5, #80 @ 0x50 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ @@ -50882,21 +50882,21 @@ │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ @ instruction: 0xffffe114 │ │ │ │ @ instruction: 0xffffe8fc │ │ │ │ ldrsbeq sp, [r6, #252] @ 0xfc │ │ │ │ - mvneq r9, ip, lsl #4 │ │ │ │ + mvneq r9, r4, lsl #4 │ │ │ │ @ instruction: 0xfffdc9dc │ │ │ │ @ instruction: 0xfffdca84 │ │ │ │ - mvneq r9, r4, lsr #5 │ │ │ │ - mvneq r9, r0, lsr #3 │ │ │ │ - mvneq r9, ip, lsl #4 │ │ │ │ - mvneq r9, r8, lsl #4 │ │ │ │ + @ instruction: 0x01ed929c │ │ │ │ + @ instruction: 0x01ed9198 │ │ │ │ + mvneq r9, r4, lsl #4 │ │ │ │ + mvneq r9, r0, lsl #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d234 <__cxa_atexit@plt+0x31bc0> │ │ │ │ ldr lr, [pc, #124] @ 3d23c <__cxa_atexit@plt+0x31bc8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -50928,15 +50928,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01ed909c │ │ │ │ + @ instruction: 0x01ed9094 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 3d280 <__cxa_atexit@plt+0x31c0c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -50980,15 +50980,15 @@ │ │ │ │ beq 3d330 <__cxa_atexit@plt+0x31cbc> │ │ │ │ ldr r2, [pc, #72] @ 3d348 <__cxa_atexit@plt+0x31cd4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -51020,15 +51020,15 @@ │ │ │ │ beq 3d3c4 <__cxa_atexit@plt+0x31d50> │ │ │ │ ldr r3, [pc, #56] @ 3d3d8 <__cxa_atexit@plt+0x31d64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -51049,29 +51049,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 3d434 <__cxa_atexit@plt+0x31dc0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 3d460 <__cxa_atexit@plt+0x31dec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 3d4fc <__cxa_atexit@plt+0x31e88> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -51093,15 +51093,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 3d508 <__cxa_atexit@plt+0x31e94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -51128,15 +51128,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3d570 <__cxa_atexit@plt+0x31efc> │ │ │ │ ldr r3, [pc, #44] @ 3d580 <__cxa_atexit@plt+0x31f0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -51152,29 +51152,29 @@ │ │ │ │ beq 3d5c4 <__cxa_atexit@plt+0x31f50> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 3d5d0 <__cxa_atexit@plt+0x31f5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 3d5fc <__cxa_atexit@plt+0x31f88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 3d678 <__cxa_atexit@plt+0x32004> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -51199,15 +51199,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r8, r0, asr #24 │ │ │ │ + mvneq r8, r8, lsr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3d6bc <__cxa_atexit@plt+0x32048> │ │ │ │ @@ -51218,15 +51218,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r8, [sp, #176]! @ 0xb0 │ │ │ │ + mvneq r8, r8, asr #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -51367,15 +51367,15 @@ │ │ │ │ b 3d92c <__cxa_atexit@plt+0x322b8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r8, r4, lsl #19 │ │ │ │ + mvneq r8, ip, ror r9 │ │ │ │ bicseq lr, r6, r4, lsl r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr lr, [pc, #112] @ 3d9b0 <__cxa_atexit@plt+0x3233c> │ │ │ │ @@ -51480,17 +51480,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq lr, r6, r0, lsr #7 │ │ │ │ - ldrdeq r8, [sp, #116]! @ 0x74 │ │ │ │ - mvneq r8, r0, lsr #16 │ │ │ │ + mvneq r8, ip, asr #15 │ │ │ │ mvneq r8, r8, lsl r8 │ │ │ │ + mvneq r8, r0, lsl r8 │ │ │ │ bicseq lr, r6, ip, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3db2c <__cxa_atexit@plt+0x324b8> │ │ │ │ ldr r2, [pc, #40] @ 3db34 <__cxa_atexit@plt+0x324c0> │ │ │ │ @@ -51502,15 +51502,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b176ac <__cxa_atexit@plt+0x1b0c038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq r8, ip, asr r7 │ │ │ │ + mvneq r8, r4, asr r7 │ │ │ │ @ instruction: 0x01d6e29c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -51526,15 +51526,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ b 1704634 <__cxa_atexit@plt+0x16f8fc0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - mvneq r8, r8, lsl r8 │ │ │ │ + mvneq r8, r0, lsl r8 │ │ │ │ bicseq lr, r6, ip, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3dc28 <__cxa_atexit@plt+0x325b4> │ │ │ │ ldr r2, [pc, #136] @ 3dc44 <__cxa_atexit@plt+0x325d0> │ │ │ │ @@ -51570,17 +51570,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq r8, ip, lsr #13 │ │ │ │ + mvneq r8, r4, lsr #13 │ │ │ │ ldrsbeq lr, [r6, #28] │ │ │ │ - mvneq r8, r0, lsl #13 │ │ │ │ + mvneq r8, r8, ror r6 │ │ │ │ bicseq lr, r6, r4, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -51596,15 +51596,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq lr, r6, r4, asr r1 │ │ │ │ - strdeq r8, [sp, #88]! @ 0x58 │ │ │ │ + strdeq r8, [sp, #80]! @ 0x50 │ │ │ │ bicseq lr, r6, r4, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3dd40 <__cxa_atexit@plt+0x326cc> │ │ │ │ ldr r2, [pc, #136] @ 3dd5c <__cxa_atexit@plt+0x326e8> │ │ │ │ @@ -51640,17 +51640,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01ed8594 │ │ │ │ + mvneq r8, ip, lsl #11 │ │ │ │ bicseq lr, r6, r4, asr #1 │ │ │ │ - mvneq r8, r8, ror #10 │ │ │ │ + mvneq r8, r0, ror #10 │ │ │ │ bicseq lr, r6, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -51666,30 +51666,30 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq lr, r6, ip, lsr r0 │ │ │ │ - mvneq r8, r0, ror #9 │ │ │ │ + ldrdeq r8, [sp, #72]! @ 0x48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ddfc <__cxa_atexit@plt+0x32788> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 3de04 <__cxa_atexit@plt+0x32790> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, lsl #9 │ │ │ │ + mvneq r8, ip, ror r4 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3dee8 <__cxa_atexit@plt+0x32874> │ │ │ │ ldr lr, [pc, #204] @ 3def4 <__cxa_atexit@plt+0x32880> │ │ │ │ @@ -51742,15 +51742,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - mvneq r8, r8, lsr #8 │ │ │ │ + mvneq r8, r0, lsr #8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -51859,17 +51859,17 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - mvneq r8, r8, lsl #4 │ │ │ │ - mvneq r8, r4, lsl #5 │ │ │ │ - mvneq r8, r0, ror #4 │ │ │ │ + mvneq r8, r0, lsl #4 │ │ │ │ + mvneq r8, ip, ror r2 │ │ │ │ + mvneq r8, r8, asr r2 │ │ │ │ bicseq sp, r6, r0, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e118 <__cxa_atexit@plt+0x32aa4> │ │ │ │ ldr r2, [pc, #40] @ 3e120 <__cxa_atexit@plt+0x32aac> │ │ │ │ @@ -51881,15 +51881,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b176ac <__cxa_atexit@plt+0x1b0c038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq r8, r0, ror r1 │ │ │ │ + mvneq r8, r8, ror #2 │ │ │ │ ldrheq sp, [r6, #192] @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -51905,30 +51905,30 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ b 1704634 <__cxa_atexit@plt+0x16f8fc0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - mvneq r8, ip, lsr #4 │ │ │ │ + mvneq r8, r4, lsr #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e1b8 <__cxa_atexit@plt+0x32b44> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 3e1c0 <__cxa_atexit@plt+0x32b4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, asr #1 │ │ │ │ + mvneq r8, r0, asr #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3e27c <__cxa_atexit@plt+0x32c08> │ │ │ │ ldr lr, [pc, #164] @ 3e288 <__cxa_atexit@plt+0x32c14> │ │ │ │ @@ -51971,15 +51971,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq r8, r0, ror r0 │ │ │ │ + mvneq r8, r8, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -52071,18 +52071,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - strdeq r7, [sp, #236]! @ 0xec │ │ │ │ - mvneq r7, r4, asr #30 │ │ │ │ - strheq r7, [sp, #236]! @ 0xec │ │ │ │ - mvneq r7, r0, lsr #29 │ │ │ │ + strdeq r7, [sp, #228]! @ 0xe4 │ │ │ │ + mvneq r7, ip, lsr pc │ │ │ │ + strheq r7, [sp, #228]! @ 0xe4 │ │ │ │ + stlexheq r7, r8, [sp] │ │ │ │ @ instruction: 0x01d6d99c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e4a8 <__cxa_atexit@plt+0x32e34> │ │ │ │ ldr r2, [pc, #120] @ 3e4c4 <__cxa_atexit@plt+0x32e50> │ │ │ │ @@ -52115,15 +52115,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ bicseq sp, r6, ip, asr r9 │ │ │ │ - mvneq r7, r0, lsl #28 │ │ │ │ + strdeq r7, [sp, #216]! @ 0xd8 │ │ │ │ ldrsheq sp, [r6, #136] @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -52139,15 +52139,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrsbeq sp, [r6, #136] @ 0x88 │ │ │ │ - mvneq r7, ip, ror sp │ │ │ │ + mvneq r7, r4, ror sp │ │ │ │ @ instruction: 0x01d6d898 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e5ac <__cxa_atexit@plt+0x32f38> │ │ │ │ ldr r2, [pc, #120] @ 3e5c8 <__cxa_atexit@plt+0x32f54> │ │ │ │ @@ -52180,15 +52180,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ bicseq sp, r6, r8, asr r8 │ │ │ │ - strdeq r7, [sp, #204]! @ 0xcc │ │ │ │ + strdeq r7, [sp, #196]! @ 0xc4 │ │ │ │ ldrsheq sp, [r6, #116] @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -52204,15 +52204,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrsbeq sp, [r6, #116] @ 0x74 │ │ │ │ - mvneq r7, r8, ror ip │ │ │ │ + mvneq r7, r0, ror ip │ │ │ │ bicseq sp, r6, r0, ror #16 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e848 <__cxa_atexit@plt+0x331d4> │ │ │ │ @@ -52914,15 +52914,15 @@ │ │ │ │ beq 3f168 <__cxa_atexit@plt+0x33af4> │ │ │ │ ldr r2, [pc, #72] @ 3f180 <__cxa_atexit@plt+0x33b0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -52955,15 +52955,15 @@ │ │ │ │ beq 3f200 <__cxa_atexit@plt+0x33b8c> │ │ │ │ ldr r3, [pc, #56] @ 3f214 <__cxa_atexit@plt+0x33ba0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -52985,30 +52985,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 3f274 <__cxa_atexit@plt+0x33c00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ bicseq ip, r6, r0, lsr #24 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 3f2a4 <__cxa_atexit@plt+0x33c30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrsheq ip, [r6, #176] @ 0xb0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #136] @ 3f348 <__cxa_atexit@plt+0x33cd4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -53154,15 +53154,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r1, [r5] │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @@ -53194,15 +53194,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 3f5c0 <__cxa_atexit@plt+0x33f4c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrsbeq ip, [r6, #132] @ 0x84 │ │ │ │ @@ -53221,15 +53221,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ bicseq ip, r6, ip, ror #16 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -53237,15 +53237,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3f658 <__cxa_atexit@plt+0x33fe4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ bicseq ip, r6, ip, lsr r8 │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 3f700 <__cxa_atexit@plt+0x3408c> │ │ │ │ @@ -53271,15 +53271,15 @@ │ │ │ │ beq 3f6f8 <__cxa_atexit@plt+0x34084> │ │ │ │ ldr r5, [pc, #64] @ 3f70c <__cxa_atexit@plt+0x34098> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -53307,15 +53307,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3f77c <__cxa_atexit@plt+0x34108> │ │ │ │ ldr r3, [pc, #44] @ 3f78c <__cxa_atexit@plt+0x34118> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -53333,30 +53333,30 @@ │ │ │ │ beq 3f7d8 <__cxa_atexit@plt+0x34164> │ │ │ │ ldr r3, [pc, #32] @ 3f7e4 <__cxa_atexit@plt+0x34170> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrheq ip, [r6, #96] @ 0x60 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3f814 <__cxa_atexit@plt+0x341a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ bicseq ip, r6, r0, lsl #13 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #96] @ 3f890 <__cxa_atexit@plt+0x3421c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -53568,15 +53568,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r6, ip, asr r7 │ │ │ │ + mvneq r6, r4, asr r7 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 3fbc0 <__cxa_atexit@plt+0x3454c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -53620,15 +53620,15 @@ │ │ │ │ beq 3fc70 <__cxa_atexit@plt+0x345fc> │ │ │ │ ldr r2, [pc, #72] @ 3fc88 <__cxa_atexit@plt+0x34614> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -53660,15 +53660,15 @@ │ │ │ │ beq 3fd04 <__cxa_atexit@plt+0x34690> │ │ │ │ ldr r3, [pc, #56] @ 3fd18 <__cxa_atexit@plt+0x346a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -53689,29 +53689,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 3fd74 <__cxa_atexit@plt+0x34700> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 3fda0 <__cxa_atexit@plt+0x3472c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 3fe3c <__cxa_atexit@plt+0x347c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -53733,15 +53733,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 3fe48 <__cxa_atexit@plt+0x347d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -53768,15 +53768,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3feb0 <__cxa_atexit@plt+0x3483c> │ │ │ │ ldr r3, [pc, #44] @ 3fec0 <__cxa_atexit@plt+0x3484c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -53792,29 +53792,29 @@ │ │ │ │ beq 3ff04 <__cxa_atexit@plt+0x34890> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 3ff10 <__cxa_atexit@plt+0x3489c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 3ff3c <__cxa_atexit@plt+0x348c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 3ffb8 <__cxa_atexit@plt+0x34944> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -53839,15 +53839,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r6, r0, lsl #6 │ │ │ │ + strdeq r6, [sp, #40]! @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3fffc <__cxa_atexit@plt+0x34988> │ │ │ │ @@ -53858,15 +53858,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01ed6290 │ │ │ │ + mvneq r6, r8, lsl #5 │ │ │ │ bicseq fp, r6, r4, asr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -53934,15 +53934,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - mvneq r6, r8, asr #3 │ │ │ │ + mvneq r6, r0, asr #3 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 40178 <__cxa_atexit@plt+0x34b04> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -54052,15 +54052,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 40324 <__cxa_atexit@plt+0x34cb0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r3, r0, sl, lsl #28 │ │ │ │ @@ -54079,15 +54079,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 40390 <__cxa_atexit@plt+0x34d1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r9, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -54095,15 +54095,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r3, r0, r9, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 40468 <__cxa_atexit@plt+0x34df4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -54129,15 +54129,15 @@ │ │ │ │ beq 40460 <__cxa_atexit@plt+0x34dec> │ │ │ │ ldr r5, [pc, #64] @ 40474 <__cxa_atexit@plt+0x34e00> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #32] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -54166,15 +54166,15 @@ │ │ │ │ beq 404e8 <__cxa_atexit@plt+0x34e74> │ │ │ │ ldr r2, [pc, #48] @ 404f8 <__cxa_atexit@plt+0x34e84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -54193,29 +54193,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 40554 <__cxa_atexit@plt+0x34ee0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #28]! │ │ │ │ ldr r3, [pc, #20] @ 40580 <__cxa_atexit@plt+0x34f0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 405fc <__cxa_atexit@plt+0x34f88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -54240,15 +54240,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r5, [sp, #204]! @ 0xcc │ │ │ │ + strheq r5, [sp, #196]! @ 0xc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 40640 <__cxa_atexit@plt+0x34fcc> │ │ │ │ @@ -54259,15 +54259,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, ip, asr #24 │ │ │ │ + mvneq r5, r4, asr #24 │ │ │ │ bicseq fp, r6, r0, lsl r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -54469,15 +54469,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 409a8 <__cxa_atexit@plt+0x35334> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ bicseq fp, r6, r8, ror #9 │ │ │ │ @@ -54497,15 +54497,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 40a18 <__cxa_atexit@plt+0x353a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ bicseq fp, r6, ip, ror r4 │ │ │ │ andeq r0, r0, ip, lsl #30 │ │ │ │ @@ -54514,15 +54514,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ bicseq fp, r6, r8, asr #8 │ │ │ │ andeq r3, r1, ip, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 40af4 <__cxa_atexit@plt+0x35480> │ │ │ │ @@ -54548,15 +54548,15 @@ │ │ │ │ beq 40aec <__cxa_atexit@plt+0x35478> │ │ │ │ ldr r5, [pc, #64] @ 40b00 <__cxa_atexit@plt+0x3548c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -54584,15 +54584,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 40b70 <__cxa_atexit@plt+0x354fc> │ │ │ │ ldr r3, [pc, #44] @ 40b80 <__cxa_atexit@plt+0x3550c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -54610,30 +54610,30 @@ │ │ │ │ beq 40bcc <__cxa_atexit@plt+0x35558> │ │ │ │ ldr r3, [pc, #32] @ 40bd8 <__cxa_atexit@plt+0x35564> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrheq fp, [r6, #44] @ 0x2c │ │ │ │ andeq r0, r0, fp, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 40c08 <__cxa_atexit@plt+0x35594> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r9, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ bicseq fp, r6, ip, lsl #5 │ │ │ │ andeq r9, r0, fp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 40ca8 <__cxa_atexit@plt+0x35634> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -54883,15 +54883,15 @@ │ │ │ │ str fp, [r6, #104] @ 0x68 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub sl, r3, #5 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, r3 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str sl, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -54914,15 +54914,15 @@ │ │ │ │ add r2, r6, #8 │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r0, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r6, #80 @ 0x50 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r6, [pc, #120] @ 4111c <__cxa_atexit@plt+0x35aa8> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #116] @ 41120 <__cxa_atexit@plt+0x35aac> │ │ │ │ @@ -55063,15 +55063,15 @@ │ │ │ │ stm r5, {r0, r8, r9} │ │ │ │ str r1, [r8, #28] │ │ │ │ str r3, [r8, #32] │ │ │ │ str lr, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 412f0 <__cxa_atexit@plt+0x35c7c> │ │ │ │ mov r0, #76 @ 0x4c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ @@ -55090,36 +55090,36 @@ │ │ │ │ ldr sl, [sp, #12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe290 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ @ instruction: 0xffffe708 │ │ │ │ @ instruction: 0xffffedec │ │ │ │ bicseq r9, r6, r0, lsr #28 │ │ │ │ - mvneq r5, r0, asr r0 │ │ │ │ + mvneq r5, r8, asr #32 │ │ │ │ @ instruction: 0xfffd881c │ │ │ │ @ instruction: 0xfffd88c4 │ │ │ │ - mvneq r5, r4, ror #1 │ │ │ │ - mvneq r4, r0, ror #31 │ │ │ │ - mvneq r5, ip, asr #32 │ │ │ │ - mvneq r5, r8, asr #32 │ │ │ │ + ldrdeq r5, [sp, #12]! │ │ │ │ + ldrdeq r4, [sp, #248]! @ 0xf8 │ │ │ │ + mvneq r5, r4, asr #32 │ │ │ │ + mvneq r5, r0, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 41394 <__cxa_atexit@plt+0x35d20> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 4139c <__cxa_atexit@plt+0x35d28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, ror #29 │ │ │ │ + mvneq r4, r4, ror #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 41454 <__cxa_atexit@plt+0x35de0> │ │ │ │ ldr lr, [pc, #160] @ 41460 <__cxa_atexit@plt+0x35dec> │ │ │ │ @@ -55161,15 +55161,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - stlexheq r4, r4, [sp] │ │ │ │ + mvneq r4, ip, lsl #29 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -55229,15 +55229,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r4, r4, asr sp │ │ │ │ + mvneq r4, ip, asr #26 │ │ │ │ bicseq sl, r6, ip, lsr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -55732,30 +55732,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 41d60 <__cxa_atexit@plt+0x366ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ bicseq sl, r6, r4, lsr r1 │ │ │ │ andeq r1, r0, fp, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 41d90 <__cxa_atexit@plt+0x3671c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ bicseq sl, r6, r4, lsl #2 │ │ │ │ andeq r4, r0, sl, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 41e30 <__cxa_atexit@plt+0x367bc> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -56461,15 +56461,15 @@ │ │ │ │ str sl, [r6, #92] @ 0x5c │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub sl, r3, #5 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, r3 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ str sl, [r5, #32] │ │ │ │ str r1, [r5, #44] @ 0x2c │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -56491,15 +56491,15 @@ │ │ │ │ add r2, r6, #8 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str r0, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r6, [pc, #120] @ 429c0 <__cxa_atexit@plt+0x3734c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #116] @ 429c4 <__cxa_atexit@plt+0x37350> │ │ │ │ @@ -56636,15 +56636,15 @@ │ │ │ │ str r0, [r1, #28] │ │ │ │ str r9, [r1, #32] │ │ │ │ str lr, [r1, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r1 │ │ │ │ b 42b84 <__cxa_atexit@plt+0x37510> │ │ │ │ mov r5, #72 @ 0x48 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -56661,21 +56661,21 @@ │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xffffc5d0 │ │ │ │ @ instruction: 0xffffe6b4 │ │ │ │ @ instruction: 0x01d68590 │ │ │ │ - mvneq r3, r0, asr #15 │ │ │ │ + strheq r3, [sp, #120]! @ 0x78 │ │ │ │ @ instruction: 0xfffd6f90 │ │ │ │ @ instruction: 0xfffd7038 │ │ │ │ - mvneq r3, r8, asr r8 │ │ │ │ - mvneq r3, r4, asr r7 │ │ │ │ - mvneq r3, r0, asr #15 │ │ │ │ - strheq r3, [sp, #124]! @ 0x7c │ │ │ │ + mvneq r3, r0, asr r8 │ │ │ │ + mvneq r3, ip, asr #14 │ │ │ │ + strheq r3, [sp, #120]! @ 0x78 │ │ │ │ + strheq r3, [sp, #116]! @ 0x74 │ │ │ │ ldrsbeq r9, [r6, #40] @ 0x28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42d5c <__cxa_atexit@plt+0x376e8> │ │ │ │ @@ -56758,15 +56758,15 @@ │ │ │ │ str r0, [r6, #112] @ 0x70 │ │ │ │ sub r5, r5, #12 │ │ │ │ sub sl, r3, #5 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r3, r6 │ │ │ │ b 42d6c <__cxa_atexit@plt+0x376f8> │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -56914,15 +56914,15 @@ │ │ │ │ @ instruction: 0xffff515c │ │ │ │ @ instruction: 0xffff4e54 │ │ │ │ @ instruction: 0xffff6ff8 │ │ │ │ @ instruction: 0xffff7718 │ │ │ │ @ instruction: 0xffff7a20 │ │ │ │ @ instruction: 0xffff64a4 │ │ │ │ @ instruction: 0xffff6c90 │ │ │ │ - mvneq r3, r0, lsr #9 │ │ │ │ + @ instruction: 0x01ed3498 │ │ │ │ @ instruction: 0x01d68e98 │ │ │ │ @ instruction: 0x01bad25b │ │ │ │ @ instruction: 0x01d68e90 │ │ │ │ bicseq r8, r6, ip, lsl #29 │ │ │ │ bicseq r8, r6, ip, lsr #31 │ │ │ │ bicseq r8, r6, r0, lsl #30 │ │ │ │ @ instruction: 0x01bad2bb │ │ │ │ @@ -56971,15 +56971,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #88] @ 43110 <__cxa_atexit@plt+0x37a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -56995,22 +56995,22 @@ │ │ │ │ add r0, r0, #225 @ 0xe1 │ │ │ │ add r8, r0, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ bicseq r8, r6, r8, asr #32 │ │ │ │ - mvneq r3, r8, ror r2 │ │ │ │ + mvneq r3, r0, ror r2 │ │ │ │ bicseq r8, r6, r4, lsr #29 │ │ │ │ @ instruction: 0xfffd6a44 │ │ │ │ @ instruction: 0xfffd6aec │ │ │ │ - mvneq r3, r0, lsl r3 │ │ │ │ - mvneq r3, ip, lsl #4 │ │ │ │ - mvneq r3, r8, ror r2 │ │ │ │ - mvneq r3, r4, ror r2 │ │ │ │ + mvneq r3, r8, lsl #6 │ │ │ │ + mvneq r3, r4, lsl #4 │ │ │ │ + mvneq r3, r0, ror r2 │ │ │ │ + mvneq r3, ip, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 431b4 <__cxa_atexit@plt+0x37b40> │ │ │ │ ldr r2, [pc, #136] @ 431d0 <__cxa_atexit@plt+0x37b5c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -57045,17 +57045,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r3, r0, lsr #2 │ │ │ │ - strdeq r3, [sp, #8]! │ │ │ │ - mvneq r3, r8, ror #1 │ │ │ │ + mvneq r3, r8, lsl r1 │ │ │ │ + strdeq r3, [sp, #0]! │ │ │ │ + mvneq r3, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 43228 <__cxa_atexit@plt+0x37bb4> │ │ │ │ @@ -57069,16 +57069,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r3, r4, ror r0 │ │ │ │ - mvneq r3, r4, rrx │ │ │ │ + mvneq r3, ip, rrx │ │ │ │ + mvneq r3, ip, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43294 <__cxa_atexit@plt+0x37c20> │ │ │ │ ldr lr, [pc, #68] @ 4329c <__cxa_atexit@plt+0x37c28> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -57096,15 +57096,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r3, ip │ │ │ │ + mvneq r3, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -57178,17 +57178,17 @@ │ │ │ │ b 433d4 <__cxa_atexit@plt+0x37d60> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - ldrdeq r2, [sp, #224]! @ 0xe0 │ │ │ │ + mvneq r2, r8, asr #29 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - mvneq r2, r0, lsl pc │ │ │ │ + mvneq r2, r8, lsl #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -57220,15 +57220,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ b 43480 <__cxa_atexit@plt+0x37e0c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - mvneq r2, r0, lsr #28 │ │ │ │ + mvneq r2, r8, lsl lr │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43520 <__cxa_atexit@plt+0x37eac> │ │ │ │ ldr r2, [pc, #136] @ 4353c <__cxa_atexit@plt+0x37ec8> │ │ │ │ @@ -57264,17 +57264,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strheq r2, [sp, #212]! @ 0xd4 │ │ │ │ - mvneq r2, ip, lsl #27 │ │ │ │ - mvneq r2, ip, ror sp │ │ │ │ + mvneq r2, ip, lsr #27 │ │ │ │ + mvneq r2, r4, lsl #27 │ │ │ │ + mvneq r2, r4, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 43594 <__cxa_atexit@plt+0x37f20> │ │ │ │ @@ -57288,16 +57288,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, r8, lsl #26 │ │ │ │ - strdeq r2, [sp, #200]! @ 0xc8 │ │ │ │ + mvneq r2, r0, lsl #26 │ │ │ │ + strdeq r2, [sp, #192]! @ 0xc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43634 <__cxa_atexit@plt+0x37fc0> │ │ │ │ ldr lr, [pc, #140] @ 43654 <__cxa_atexit@plt+0x37fe0> │ │ │ │ @@ -57334,16 +57334,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01ed2c9c │ │ │ │ - mvneq r2, r8, ror #24 │ │ │ │ + @ instruction: 0x01ed2c94 │ │ │ │ + mvneq r2, r0, ror #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 436a0 <__cxa_atexit@plt+0x3802c> │ │ │ │ @@ -57355,15 +57355,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, ip, ror #23 │ │ │ │ + mvneq r2, r4, ror #23 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -57434,17 +57434,17 @@ │ │ │ │ mov r3, #20 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - mvneq r2, ip, lsl #22 │ │ │ │ + mvneq r2, r4, lsl #22 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - mvneq r2, r8, ror #22 │ │ │ │ + mvneq r2, r0, ror #22 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -57468,15 +57468,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 43874 <__cxa_atexit@plt+0x38200> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - mvneq r2, r8, asr sl │ │ │ │ + mvneq r2, r0, asr sl │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -57499,15 +57499,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - ldrdeq r2, [sp, #152]! @ 0x98 │ │ │ │ + ldrdeq r2, [sp, #144]! @ 0x90 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43984 <__cxa_atexit@plt+0x38310> │ │ │ │ @@ -57620,28 +57620,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 43b14 <__cxa_atexit@plt+0x384a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r2, ip, lsr #16 │ │ │ │ + mvneq r2, r4, lsr #16 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ bicseq r8, r6, ip, lsl #9 │ │ │ │ bicseq r8, r6, ip, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -57669,15 +57669,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 43bb8 <__cxa_atexit@plt+0x38544> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @@ -57700,15 +57700,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 43c24 <__cxa_atexit@plt+0x385b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ bicseq r8, r6, ip, asr #6 │ │ │ │ bicseq r8, r6, ip, lsl r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -57717,15 +57717,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 43c5c <__cxa_atexit@plt+0x385e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ bicseq r8, r6, r8, lsl #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #68] @ 43cb8 <__cxa_atexit@plt+0x38644> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -57738,30 +57738,30 @@ │ │ │ │ beq 43cac <__cxa_atexit@plt+0x38638> │ │ │ │ ldr r3, [pc, #36] @ 43cbc <__cxa_atexit@plt+0x38648> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 43ce8 <__cxa_atexit@plt+0x38674> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 43d84 <__cxa_atexit@plt+0x38710> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -57783,15 +57783,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 43d90 <__cxa_atexit@plt+0x3871c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -57818,15 +57818,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 43df8 <__cxa_atexit@plt+0x38784> │ │ │ │ ldr r3, [pc, #44] @ 43e08 <__cxa_atexit@plt+0x38794> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -57842,29 +57842,29 @@ │ │ │ │ beq 43e4c <__cxa_atexit@plt+0x387d8> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 43e58 <__cxa_atexit@plt+0x387e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 43e84 <__cxa_atexit@plt+0x38810> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 43f00 <__cxa_atexit@plt+0x3888c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -57889,15 +57889,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r2, [sp, #56]! @ 0x38 │ │ │ │ + strheq r2, [sp, #48]! @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 43f44 <__cxa_atexit@plt+0x388d0> │ │ │ │ @@ -57908,15 +57908,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, r8, asr #6 │ │ │ │ + mvneq r2, r0, asr #6 │ │ │ │ bicseq r7, r6, ip, ror #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -57948,15 +57948,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 43ff0 <__cxa_atexit@plt+0x3897c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ed2298 │ │ │ │ + @ instruction: 0x01ed2290 │ │ │ │ bicseq r7, r6, r0, asr #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44088 <__cxa_atexit@plt+0x38a14> │ │ │ │ ldr lr, [pc, #124] @ 44090 <__cxa_atexit@plt+0x38a1c> │ │ │ │ @@ -57989,15 +57989,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r2, r8, asr #4 │ │ │ │ + mvneq r2, r0, asr #4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0x01d67d98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #44] @ 440e0 <__cxa_atexit@plt+0x38a6c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -58185,15 +58185,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - mvneq r1, ip, lsl pc │ │ │ │ + mvneq r1, r4, lsl pc │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 443c8 <__cxa_atexit@plt+0x38d54> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -58225,16 +58225,16 @@ │ │ │ │ cmp r2, r1 │ │ │ │ bge 443bc <__cxa_atexit@plt+0x38d48> │ │ │ │ b 443ec <__cxa_atexit@plt+0x38d78> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, r4, lsl #29 │ │ │ │ mvneq r1, ip, ror lr │ │ │ │ + mvneq r1, r4, ror lr │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4446c <__cxa_atexit@plt+0x38df8> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -58266,16 +58266,16 @@ │ │ │ │ cmp r2, r1 │ │ │ │ bge 44460 <__cxa_atexit@plt+0x38dec> │ │ │ │ b 44490 <__cxa_atexit@plt+0x38e1c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, r0, ror #27 │ │ │ │ ldrdeq r1, [sp, #216]! @ 0xd8 │ │ │ │ + ldrdeq r1, [sp, #208]! @ 0xd0 │ │ │ │ bicseq r7, r6, r4, asr #18 │ │ │ │ andeq pc, r0, ip, asr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 44514 <__cxa_atexit@plt+0x38ea0> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ @@ -58319,17 +58319,17 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ b 4455c <__cxa_atexit@plt+0x38ee8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrheq r7, [r6, #132] @ 0x84 │ │ │ │ - mvneq r1, r8, ror #25 │ │ │ │ - mvneq r1, r8, lsr sp │ │ │ │ + mvneq r1, r0, ror #25 │ │ │ │ mvneq r1, r0, lsr sp │ │ │ │ + mvneq r1, r8, lsr #26 │ │ │ │ andeq pc, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 445e8 <__cxa_atexit@plt+0x38f74> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -58361,16 +58361,16 @@ │ │ │ │ cmp r1, r2 │ │ │ │ bge 445dc <__cxa_atexit@plt+0x38f68> │ │ │ │ b 4460c <__cxa_atexit@plt+0x38f98> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, r4, ror #24 │ │ │ │ mvneq r1, ip, asr ip │ │ │ │ + mvneq r1, r4, asr ip │ │ │ │ andeq pc, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4468c <__cxa_atexit@plt+0x39018> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -58402,91 +58402,91 @@ │ │ │ │ cmp r1, r2 │ │ │ │ bge 44680 <__cxa_atexit@plt+0x3900c> │ │ │ │ b 446b0 <__cxa_atexit@plt+0x3903c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, r0, asr #23 │ │ │ │ strheq r1, [sp, #184]! @ 0xb8 │ │ │ │ + strheq r1, [sp, #176]! @ 0xb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44740 <__cxa_atexit@plt+0x390cc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 44748 <__cxa_atexit@plt+0x390d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, asr #22 │ │ │ │ + mvneq r1, r8, lsr fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4477c <__cxa_atexit@plt+0x39108> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 44784 <__cxa_atexit@plt+0x39110> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r4, lsl #22 │ │ │ │ + strdeq r1, [sp, #172]! @ 0xac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 447b8 <__cxa_atexit@plt+0x39144> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 447c0 <__cxa_atexit@plt+0x3914c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r8, asr #21 │ │ │ │ + mvneq r1, r0, asr #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 447f4 <__cxa_atexit@plt+0x39180> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 447fc <__cxa_atexit@plt+0x39188> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, lsl #21 │ │ │ │ + mvneq r1, r4, lsl #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44830 <__cxa_atexit@plt+0x391bc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 44838 <__cxa_atexit@plt+0x391c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, asr sl │ │ │ │ + mvneq r1, r8, asr #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #64 @ 0x40 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 448d8 <__cxa_atexit@plt+0x39264> │ │ │ │ ldr lr, [pc, #136] @ 448e0 <__cxa_atexit@plt+0x3926c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -58521,15 +58521,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strdeq r1, [sp, #156]! @ 0x9c │ │ │ │ + strdeq r1, [sp, #148]! @ 0x94 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r6, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 44918 <__cxa_atexit@plt+0x392a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -58709,15 +58709,15 @@ │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - mvneq r1, ip, ror #13 │ │ │ │ + mvneq r1, r4, ror #13 │ │ │ │ andeq r1, r0, r9, asr #19 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 44c0c <__cxa_atexit@plt+0x39598> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -58761,15 +58761,15 @@ │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - mvneq r1, ip, lsl r6 │ │ │ │ + mvneq r1, r4, lsl r6 │ │ │ │ andeq lr, r3, sp, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #60] @ 44cf8 <__cxa_atexit@plt+0x39684> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ @@ -58779,15 +58779,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 44cfc <__cxa_atexit@plt+0x39688> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #48]! @ 0x30 │ │ │ │ ldr sl, [r5, #-44] @ 0xffffffd4 │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq pc, r1, sp, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ @@ -58796,15 +58796,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #48]! @ 0x30 │ │ │ │ ldr sl, [r3, #-44] @ 0xffffffd4 │ │ │ │ ldr r8, [r3, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #52] @ 0x34 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 44db0 <__cxa_atexit@plt+0x3973c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -58829,15 +58829,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r1, r8, lsl #10 │ │ │ │ + mvneq r1, r0, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 44df4 <__cxa_atexit@plt+0x39780> │ │ │ │ @@ -58848,15 +58848,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01ed1498 │ │ │ │ + @ instruction: 0x01ed1490 │ │ │ │ andeq lr, r0, ip, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 44e38 <__cxa_atexit@plt+0x397c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -58898,15 +58898,15 @@ │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - strdeq r1, [sp, #56]! @ 0x38 │ │ │ │ + strdeq r1, [sp, #48]! @ 0x30 │ │ │ │ andeq lr, r0, ip, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 44f00 <__cxa_atexit@plt+0x3988c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -58948,15 +58948,15 @@ │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ - mvneq r1, r0, lsr r3 │ │ │ │ + mvneq r1, r8, lsr #6 │ │ │ │ andeq r1, r0, r9, asr #19 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 44fc8 <__cxa_atexit@plt+0x39954> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -59000,15 +59000,15 @@ │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff718 │ │ │ │ - mvneq r1, r0, ror #4 │ │ │ │ + mvneq r1, r8, asr r2 │ │ │ │ bicseq r6, r6, ip, lsr #30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 45140 <__cxa_atexit@plt+0x39acc> │ │ │ │ @@ -59046,29 +59046,29 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #80] @ 45158 <__cxa_atexit@plt+0x39ae4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r7] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #44] @ 45150 <__cxa_atexit@plt+0x39adc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 452b8 <__cxa_atexit@plt+0x39c44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - mvneq r1, r4, asr r1 │ │ │ │ + mvneq r1, ip, asr #2 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ bicseq r6, r6, r4, asr #28 │ │ │ │ bicseq r6, r6, r8, lsr lr │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -59086,15 +59086,15 @@ │ │ │ │ ldr r3, [pc, #76] @ 451f0 <__cxa_atexit@plt+0x39b7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 451f4 <__cxa_atexit@plt+0x39b80> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 451f8 <__cxa_atexit@plt+0x39b84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r2, [r5] │ │ │ │ @@ -59102,15 +59102,15 @@ │ │ │ │ stmda r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 452b8 <__cxa_atexit@plt+0x39c44> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ bicseq r6, r6, r0, lsr #27 │ │ │ │ - mvneq r1, r8, lsr #1 │ │ │ │ + mvneq r1, r0, lsr #1 │ │ │ │ @ instruction: 0x01d66d98 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4523c <__cxa_atexit@plt+0x39bc8> │ │ │ │ @@ -59118,24 +59118,24 @@ │ │ │ │ ldr r3, [pc, #60] @ 45260 <__cxa_atexit@plt+0x39bec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 45264 <__cxa_atexit@plt+0x39bf0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #24] @ 4525c <__cxa_atexit@plt+0x39be8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r3, r8} │ │ │ │ mov r7, fp │ │ │ │ b 452b8 <__cxa_atexit@plt+0x39c44> │ │ │ │ - mvneq r1, r4, lsr r0 │ │ │ │ + mvneq r1, ip, lsr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ bicseq r6, r6, r0, lsr #26 │ │ │ │ bicseq r6, r6, ip, asr #23 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -59149,15 +59149,15 @@ │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ b 452b8 <__cxa_atexit@plt+0x39c44> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - mvneq r0, ip, ror #31 │ │ │ │ + mvneq r0, r4, ror #31 │ │ │ │ mov fp, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 4535c <__cxa_atexit@plt+0x39ce8> │ │ │ │ ldr r6, [r5, #8] │ │ │ │ @@ -59228,17 +59228,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffec80 │ │ │ │ - strdeq r0, [sp, #224]! @ 0xe0 │ │ │ │ + mvneq r0, r8, ror #29 │ │ │ │ @ instruction: 0xfffff51c │ │ │ │ - mvneq r0, ip, asr pc │ │ │ │ + mvneq r0, r4, asr pc │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -59270,15 +59270,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 4549c <__cxa_atexit@plt+0x39e28> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff3fc │ │ │ │ - mvneq r0, ip, lsr lr │ │ │ │ + mvneq r0, r4, lsr lr │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0x01d66994 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -59305,15 +59305,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 45528 <__cxa_atexit@plt+0x39eb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffeb30 │ │ │ │ - mvneq r0, r0, lsr #27 │ │ │ │ + @ instruction: 0x01ed0d98 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ bicseq r6, r6, r4, ror sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -59376,15 +59376,15 @@ │ │ │ │ b 4564c <__cxa_atexit@plt+0x39fd8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq r0, r0, ror #24 │ │ │ │ + mvneq r0, r8, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #108] @ 456c4 <__cxa_atexit@plt+0x3a050> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ @@ -59469,31 +59469,31 @@ │ │ │ │ bge 4572c <__cxa_atexit@plt+0x3a0b8> │ │ │ │ b 45758 <__cxa_atexit@plt+0x3a0e4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r8, lsl fp │ │ │ │ mvneq r0, r0, lsl fp │ │ │ │ + mvneq r0, r8, lsl #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 457ec <__cxa_atexit@plt+0x3a178> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 457f4 <__cxa_atexit@plt+0x3a180> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ed0a94 │ │ │ │ + mvneq r0, ip, lsl #21 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 458d0 <__cxa_atexit@plt+0x3a25c> │ │ │ │ ldr lr, [pc, #196] @ 458d8 <__cxa_atexit@plt+0x3a264> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -59543,15 +59543,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - mvneq r0, r8, lsr sl │ │ │ │ + mvneq r0, r0, lsr sl │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #96] @ 45958 <__cxa_atexit@plt+0x3a2e4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r5 │ │ │ │ @@ -59645,15 +59645,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - mvneq r0, ip, asr #16 │ │ │ │ + mvneq r0, r4, asr #16 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 45af8 <__cxa_atexit@plt+0x3a484> │ │ │ │ ldr r3, [pc, #104] @ 45b00 <__cxa_atexit@plt+0x3a48c> │ │ │ │ @@ -59745,15 +59745,15 @@ │ │ │ │ mov r7, #32 │ │ │ │ b 45bf4 <__cxa_atexit@plt+0x3a580> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ - mvneq r0, ip, lsr #13 │ │ │ │ + mvneq r0, r4, lsr #13 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0x01d66394 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -59831,15 +59831,15 @@ │ │ │ │ str r0, [r1, #28] │ │ │ │ str r9, [r1, #32] │ │ │ │ str lr, [r1, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r1 │ │ │ │ b 45d70 <__cxa_atexit@plt+0x3a6fc> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -59855,21 +59855,21 @@ │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr sl, [sp, #12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ bicseq r5, r6, r4, lsr #7 │ │ │ │ - ldrdeq r0, [sp, #84]! @ 0x54 │ │ │ │ + mvneq r0, ip, asr #11 │ │ │ │ @ instruction: 0xfffd3da4 │ │ │ │ @ instruction: 0xfffd3e4c │ │ │ │ - mvneq r0, ip, ror #12 │ │ │ │ - mvneq r0, r8, ror #10 │ │ │ │ - ldrdeq r0, [sp, #84]! @ 0x54 │ │ │ │ - ldrdeq r0, [sp, #80]! @ 0x50 │ │ │ │ + mvneq r0, r4, ror #12 │ │ │ │ + mvneq r0, r0, ror #10 │ │ │ │ + mvneq r0, ip, asr #11 │ │ │ │ + mvneq r0, r8, asr #11 │ │ │ │ @ instruction: 0x01d66198 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 45e48 <__cxa_atexit@plt+0x3a7d4> │ │ │ │ @@ -59887,36 +59887,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 45e60 <__cxa_atexit@plt+0x3a7ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvneq r0, ip, ror #8 │ │ │ │ + mvneq r0, r4, ror #8 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ bicseq r6, r6, ip, asr #2 │ │ │ │ bicseq r6, r6, ip, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 45e94 <__cxa_atexit@plt+0x3a820> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 45e98 <__cxa_atexit@plt+0x3a824> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrsheq r6, [r6, #8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -59927,15 +59927,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strheq r0, [sp, #60]! @ 0x3c │ │ │ │ + strheq r0, [sp, #52]! @ 0x34 │ │ │ │ ldrsbeq r6, [r6] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -59991,17 +59991,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r0, r8, lsl r3 │ │ │ │ - strdeq r0, [sp, #32]! │ │ │ │ - mvneq r0, r0, ror #5 │ │ │ │ + mvneq r0, r0, lsl r3 │ │ │ │ + mvneq r0, r8, ror #5 │ │ │ │ + ldrdeq r0, [sp, #40]! @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 46030 <__cxa_atexit@plt+0x3a9bc> │ │ │ │ @@ -60015,16 +60015,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, ip, ror #4 │ │ │ │ - mvneq r0, ip, asr r2 │ │ │ │ + mvneq r0, r4, ror #4 │ │ │ │ + mvneq r0, r4, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 460cc <__cxa_atexit@plt+0x3aa58> │ │ │ │ ldr r2, [pc, #136] @ 460e8 <__cxa_atexit@plt+0x3aa74> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -60059,17 +60059,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r0, r8, lsl #4 │ │ │ │ - mvneq r0, r0, ror #3 │ │ │ │ - ldrdeq r0, [sp, #16]! │ │ │ │ + mvneq r0, r0, lsl #4 │ │ │ │ + ldrdeq r0, [sp, #24]! │ │ │ │ + mvneq r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 46140 <__cxa_atexit@plt+0x3aacc> │ │ │ │ @@ -60083,16 +60083,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, ip, asr r1 │ │ │ │ - mvneq r0, ip, asr #2 │ │ │ │ + mvneq r0, r4, asr r1 │ │ │ │ + mvneq r0, r4, asr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 461e0 <__cxa_atexit@plt+0x3ab6c> │ │ │ │ ldr lr, [pc, #140] @ 46200 <__cxa_atexit@plt+0x3ab8c> │ │ │ │ @@ -60129,16 +60129,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strdeq r0, [sp, #0]! │ │ │ │ - strheq r0, [sp, #12]! │ │ │ │ + mvneq r0, r8, ror #1 │ │ │ │ + strheq r0, [sp, #4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4624c <__cxa_atexit@plt+0x3abd8> │ │ │ │ @@ -60150,15 +60150,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r0, asr #32 │ │ │ │ + mvneq r0, r8, lsr r0 │ │ │ │ bicseq r5, r6, r0, lsl sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 46340 <__cxa_atexit@plt+0x3accc> │ │ │ │ @@ -60185,15 +60185,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #148] @ 46368 <__cxa_atexit@plt+0x3acf4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -60220,15 +60220,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ bicseq r5, r6, r4, lsr #25 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - mvneq pc, r8, asr pc @ │ │ │ │ + mvneq pc, r0, asr pc @ │ │ │ │ ldrsheq r5, [r6, #188] @ 0xbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #152] @ 46428 <__cxa_atexit@plt+0x3adb4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -60243,15 +60243,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 46430 <__cxa_atexit@plt+0x3adbc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -60270,30 +60270,30 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ ldrheq r5, [r6, #188] @ 0xbc │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ - mvneq pc, ip, ror lr @ │ │ │ │ + mvneq pc, r4, ror lr @ │ │ │ │ bicseq r5, r6, r4, lsr fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 46478 <__cxa_atexit@plt+0x3ae04> │ │ │ │ ldr r3, [pc, #104] @ 464c4 <__cxa_atexit@plt+0x3ae50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [pc, #96] @ 464c8 <__cxa_atexit@plt+0x3ae54> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 464b8 <__cxa_atexit@plt+0x3ae44> │ │ │ │ ldr r3, [pc, #56] @ 464cc <__cxa_atexit@plt+0x3ae58> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -60308,15 +60308,15 @@ │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ bicseq r5, r6, r0, lsl fp │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ - ldrdeq pc, [ip, #220]! @ 0xdc │ │ │ │ + ldrdeq pc, [ip, #212]! @ 0xd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r8, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 46524 <__cxa_atexit@plt+0x3aeb0> │ │ │ │ str r7, [r5] │ │ │ │ @@ -60360,15 +60360,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - mvneq pc, r4, lsr sp @ │ │ │ │ + mvneq pc, ip, lsr #26 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -60391,15 +60391,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 46620 <__cxa_atexit@plt+0x3afac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ - stlheq r8, [ip] │ │ │ │ + stlheq r0, [ip] │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -60418,15 +60418,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 4668c <__cxa_atexit@plt+0x3b018> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ - mvneq pc, r8, lsr #24 │ │ │ │ + mvneq pc, r0, lsr #24 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 466c0 <__cxa_atexit@plt+0x3b04c> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -60434,15 +60434,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 466c8 <__cxa_atexit@plt+0x3b054> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r0, asr #23 │ │ │ │ + strheq pc, [ip, #184]! @ 0xb8 @ │ │ │ │ bicseq r5, r6, r4, lsr #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 46768 <__cxa_atexit@plt+0x3b0f4> │ │ │ │ @@ -60471,36 +60471,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 46780 <__cxa_atexit@plt+0x3b10c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq pc, ip, ror #22 │ │ │ │ + mvneq pc, r4, ror #22 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ bicseq r5, r6, ip, lsr #16 │ │ │ │ bicseq r5, r6, ip, ror #15 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 467b4 <__cxa_atexit@plt+0x3b140> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 467b8 <__cxa_atexit@plt+0x3b144> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrsbeq r5, [r6, #120] @ 0x78 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 467ec <__cxa_atexit@plt+0x3b178> │ │ │ │ @@ -60564,16 +60564,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - mvneq pc, r4, lsl #20 │ │ │ │ - mvneq pc, r8, asr #20 │ │ │ │ + strdeq pc, [ip, #156]! @ 0x9c │ │ │ │ + mvneq pc, r0, asr #20 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 467f8 <__cxa_atexit@plt+0x3b184> │ │ │ │ @@ -60631,15 +60631,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq pc, [ip, #128]! @ 0x80 │ │ │ │ + mvneq pc, r8, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -60662,15 +60662,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq pc, r4, asr r8 @ │ │ │ │ + mvneq pc, ip, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -60693,15 +60693,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq pc, [ip, #120]! @ 0x78 │ │ │ │ + ldrdeq pc, [ip, #112]! @ 0x70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -60741,17 +60741,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq pc, r0, ror #14 │ │ │ │ - mvneq pc, r8, lsr r7 @ │ │ │ │ - mvneq pc, r8, lsr #14 │ │ │ │ + mvneq pc, r8, asr r7 @ │ │ │ │ + mvneq pc, r0, lsr r7 @ │ │ │ │ + mvneq pc, r0, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 46be8 <__cxa_atexit@plt+0x3b574> │ │ │ │ @@ -60765,16 +60765,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq pc, [ip, #100]! @ 0x64 @ │ │ │ │ - mvneq pc, r4, lsr #13 │ │ │ │ + mvneq pc, ip, lsr #13 │ │ │ │ + @ instruction: 0x01ecf69c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 46c88 <__cxa_atexit@plt+0x3b614> │ │ │ │ ldr lr, [pc, #140] @ 46ca8 <__cxa_atexit@plt+0x3b634> │ │ │ │ @@ -60811,16 +60811,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq pc, r8, asr #12 │ │ │ │ - mvneq pc, r4, lsl r6 @ │ │ │ │ + mvneq pc, r0, asr #12 │ │ │ │ + mvneq pc, ip, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 46cf4 <__cxa_atexit@plt+0x3b680> │ │ │ │ @@ -60832,15 +60832,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01ecf598 │ │ │ │ + @ instruction: 0x01ecf590 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 46d90 <__cxa_atexit@plt+0x3b71c> │ │ │ │ ldr lr, [pc, #140] @ 46db0 <__cxa_atexit@plt+0x3b73c> │ │ │ │ @@ -60877,16 +60877,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq pc, r0, asr #10 │ │ │ │ - mvneq pc, ip, lsl #10 │ │ │ │ + mvneq pc, r8, lsr r5 @ │ │ │ │ + mvneq pc, r4, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 46dfc <__cxa_atexit@plt+0x3b788> │ │ │ │ @@ -60898,15 +60898,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01ecf490 │ │ │ │ + mvneq pc, r8, lsl #9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 46e98 <__cxa_atexit@plt+0x3b824> │ │ │ │ ldr lr, [pc, #140] @ 46eb8 <__cxa_atexit@plt+0x3b844> │ │ │ │ @@ -60943,16 +60943,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq pc, r8, lsr r4 @ │ │ │ │ - mvneq pc, r4, lsl #8 │ │ │ │ + mvneq pc, r0, lsr r4 @ │ │ │ │ + strdeq pc, [ip, #60]! @ 0x3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 46f04 <__cxa_atexit@plt+0x3b890> │ │ │ │ @@ -60964,15 +60964,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r8, lsl #7 │ │ │ │ + mvneq pc, r0, lsl #7 │ │ │ │ bicseq r5, r6, r8, asr r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 46fc0 <__cxa_atexit@plt+0x3b94c> │ │ │ │ @@ -61041,15 +61041,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [pc, #192] @ 470f8 <__cxa_atexit@plt+0x3ba84> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r3, [pc, #156] @ 470ec <__cxa_atexit@plt+0x3ba78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 47084 <__cxa_atexit@plt+0x3ba10> │ │ │ │ @@ -61083,20 +61083,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 470f0 <__cxa_atexit@plt+0x3ba7c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r8, lsr #4 │ │ │ │ + mvneq pc, r0, lsr #4 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ bicseq r4, r6, r0, asr #30 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ - mvneq pc, r4, asr #3 │ │ │ │ + strheq pc, [ip, #28]! @ │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ and r6, r8, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -61133,15 +61133,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ - mvneq pc, r4, lsl #2 │ │ │ │ + strdeq pc, [ip, #12]! │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 4729c <__cxa_atexit@plt+0x3bc28> │ │ │ │ @@ -61199,15 +61199,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ - mvneq pc, r0, lsr r0 @ │ │ │ │ + mvneq pc, r8, lsr #32 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r3, r0, ip, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -61250,15 +61250,15 @@ │ │ │ │ mov r7, #20 │ │ │ │ b 47378 <__cxa_atexit@plt+0x3bd04> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ - mvneq lr, r8, lsr #30 │ │ │ │ + mvneq lr, r0, lsr #30 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ andeq r0, r0, r8, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -61281,15 +61281,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ - strheq lr, [ip, #224]! @ 0xe0 │ │ │ │ + mvneq lr, r8, lsr #29 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ bicseq r4, r6, r4, lsr #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -61439,15 +61439,15 @@ │ │ │ │ stm r5, {r0, r7, r8} │ │ │ │ add r5, r8, #24 │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ str lr, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r6, [r5, #36]! @ 0x24 │ │ │ │ str r1, [r5] │ │ │ │ str r6, [r5, #8] │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4772c <__cxa_atexit@plt+0x3c0b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -61479,15 +61479,15 @@ │ │ │ │ add r5, r8, #16 │ │ │ │ stm r5, {r1, r8, r9} │ │ │ │ str r0, [r8, #28] │ │ │ │ str r3, [r8, #32] │ │ │ │ str lr, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, r8 │ │ │ │ b 4773c <__cxa_atexit@plt+0x3c0c8> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -61510,46 +61510,46 @@ │ │ │ │ add r3, r3, #225 @ 0xe1 │ │ │ │ add r8, r3, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ ldr sl, [sp, #12] │ │ │ │ bx r0 │ │ │ │ bicseq r3, r6, ip, ror #19 │ │ │ │ - mvneq lr, ip, lsl ip │ │ │ │ + mvneq lr, r4, lsl ip │ │ │ │ @ instruction: 0xfffff374 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ ldrheq r3, [r6, #156] @ 0x9c │ │ │ │ - mvneq lr, ip, ror #23 │ │ │ │ + mvneq lr, r4, ror #23 │ │ │ │ @ instruction: 0xfffd23d4 │ │ │ │ @ instruction: 0xfffd247c │ │ │ │ - mvneq lr, r0, lsr #25 │ │ │ │ - @ instruction: 0x01eceb9c │ │ │ │ - mvneq lr, r8, lsl #24 │ │ │ │ - mvneq lr, r4, lsl #24 │ │ │ │ + @ instruction: 0x01ecec98 │ │ │ │ + @ instruction: 0x01eceb94 │ │ │ │ + mvneq lr, r0, lsl #24 │ │ │ │ + strdeq lr, [ip, #188]! @ 0xbc │ │ │ │ @ instruction: 0xfffd2478 │ │ │ │ @ instruction: 0xfffd2520 │ │ │ │ - mvneq lr, r0, asr #26 │ │ │ │ - mvneq lr, ip, lsr ip │ │ │ │ - mvneq lr, r8, lsr #25 │ │ │ │ - mvneq lr, r4, lsr #25 │ │ │ │ + mvneq lr, r8, lsr sp │ │ │ │ + mvneq lr, r4, lsr ip │ │ │ │ + mvneq lr, r0, lsr #25 │ │ │ │ + @ instruction: 0x01ecec9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4780c <__cxa_atexit@plt+0x3c198> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 47814 <__cxa_atexit@plt+0x3c1a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, ror sl │ │ │ │ + mvneq lr, ip, ror #20 │ │ │ │ bicseq r4, r6, r8, asr r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 478b4 <__cxa_atexit@plt+0x3c240> │ │ │ │ @@ -61578,36 +61578,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 478cc <__cxa_atexit@plt+0x3c258> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq lr, r0, lsr #20 │ │ │ │ + mvneq lr, r8, lsl sl │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ bicseq r4, r6, r0, ror #13 │ │ │ │ bicseq r4, r6, r0, lsr #13 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 47900 <__cxa_atexit@plt+0x3c28c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 47904 <__cxa_atexit@plt+0x3c290> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ bicseq r4, r6, ip, lsl #13 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 47938 <__cxa_atexit@plt+0x3c2c4> │ │ │ │ @@ -61671,16 +61671,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strheq lr, [ip, #136]! @ 0x88 │ │ │ │ - strdeq lr, [ip, #140]! @ 0x8c │ │ │ │ + strheq lr, [ip, #128]! @ 0x80 │ │ │ │ + strdeq lr, [ip, #132]! @ 0x84 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 47944 <__cxa_atexit@plt+0x3c2d0> │ │ │ │ @@ -61738,15 +61738,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq lr, r4, lsl #15 │ │ │ │ + mvneq lr, ip, ror r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -61769,15 +61769,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq lr, r8, lsl #14 │ │ │ │ + mvneq lr, r0, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -61800,15 +61800,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq lr, ip, lsl #13 │ │ │ │ + mvneq lr, r4, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -61848,17 +61848,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq lr, r4, lsl r6 │ │ │ │ - mvneq lr, ip, ror #11 │ │ │ │ - ldrdeq lr, [ip, #92]! @ 0x5c │ │ │ │ + mvneq lr, ip, lsl #12 │ │ │ │ + mvneq lr, r4, ror #11 │ │ │ │ + ldrdeq lr, [ip, #84]! @ 0x54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 47d34 <__cxa_atexit@plt+0x3c6c0> │ │ │ │ @@ -61872,16 +61872,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, r8, ror #10 │ │ │ │ - mvneq lr, r8, asr r5 │ │ │ │ + mvneq lr, r0, ror #10 │ │ │ │ + mvneq lr, r0, asr r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47dd4 <__cxa_atexit@plt+0x3c760> │ │ │ │ ldr lr, [pc, #140] @ 47df4 <__cxa_atexit@plt+0x3c780> │ │ │ │ @@ -61918,16 +61918,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strdeq lr, [ip, #76]! @ 0x4c │ │ │ │ - mvneq lr, r8, asr #9 │ │ │ │ + strdeq lr, [ip, #68]! @ 0x44 │ │ │ │ + mvneq lr, r0, asr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 47e40 <__cxa_atexit@plt+0x3c7cc> │ │ │ │ @@ -61939,15 +61939,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, ip, asr #8 │ │ │ │ + mvneq lr, r4, asr #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47edc <__cxa_atexit@plt+0x3c868> │ │ │ │ ldr lr, [pc, #140] @ 47efc <__cxa_atexit@plt+0x3c888> │ │ │ │ @@ -61984,16 +61984,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strdeq lr, [ip, #52]! @ 0x34 │ │ │ │ - mvneq lr, r0, asr #7 │ │ │ │ + mvneq lr, ip, ror #7 │ │ │ │ + strheq lr, [ip, #56]! @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 47f48 <__cxa_atexit@plt+0x3c8d4> │ │ │ │ @@ -62005,15 +62005,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, r4, asr #6 │ │ │ │ + mvneq lr, ip, lsr r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47fe4 <__cxa_atexit@plt+0x3c970> │ │ │ │ ldr lr, [pc, #140] @ 48004 <__cxa_atexit@plt+0x3c990> │ │ │ │ @@ -62050,16 +62050,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq lr, ip, ror #5 │ │ │ │ - strheq lr, [ip, #40]! @ 0x28 │ │ │ │ + mvneq lr, r4, ror #5 │ │ │ │ + strheq lr, [ip, #32]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 48050 <__cxa_atexit@plt+0x3c9dc> │ │ │ │ @@ -62071,15 +62071,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, ip, lsr r2 │ │ │ │ + mvneq lr, r4, lsr r2 │ │ │ │ bicseq r3, r6, ip, lsl #30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4810c <__cxa_atexit@plt+0x3ca98> │ │ │ │ @@ -62148,15 +62148,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [pc, #192] @ 48244 <__cxa_atexit@plt+0x3cbd0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r3, [pc, #156] @ 48238 <__cxa_atexit@plt+0x3cbc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 481d0 <__cxa_atexit@plt+0x3cb5c> │ │ │ │ @@ -62190,20 +62190,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 4823c <__cxa_atexit@plt+0x3cbc8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq lr, [ip, #12]! │ │ │ │ + ldrdeq lr, [ip, #4]! │ │ │ │ @ instruction: 0x000002bc │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrsheq r3, [r6, #212] @ 0xd4 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ - mvneq lr, r8, ror r0 │ │ │ │ + mvneq lr, r0, ror r0 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ and r6, r8, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -62240,15 +62240,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ - strheq sp, [ip, #248]! @ 0xf8 │ │ │ │ + strheq sp, [ip, #240]! @ 0xf0 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 483e8 <__cxa_atexit@plt+0x3cd74> │ │ │ │ @@ -62306,15 +62306,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ - mvneq sp, r4, ror #29 │ │ │ │ + ldrdeq sp, [ip, #236]! @ 0xec │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r3, r0, ip, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -62357,15 +62357,15 @@ │ │ │ │ mov r7, #20 │ │ │ │ b 484c4 <__cxa_atexit@plt+0x3ce50> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ - ldrdeq sp, [ip, #220]! @ 0xdc │ │ │ │ + ldrdeq sp, [ip, #212]! @ 0xd4 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ andeq r0, r0, r8, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -62388,15 +62388,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ - mvneq sp, r4, ror #26 │ │ │ │ + mvneq sp, ip, asr sp │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ bicseq r3, r6, r4, lsr #20 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -62541,24 +62541,24 @@ │ │ │ │ str r8, [r1, #24] │ │ │ │ str r2, [r1, #28] │ │ │ │ str r9, [r1, #32] │ │ │ │ str lr, [r1, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r8, r1 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r0, [pc, #108] @ 4882c <__cxa_atexit@plt+0x3d1b8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [pc, #104] @ 48830 <__cxa_atexit@plt+0x3d1bc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #20]! │ │ │ │ str ip, [r5, #12] │ │ │ │ add r9, r0, #2 │ │ │ │ mov r6, r1 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #44] @ 48824 <__cxa_atexit@plt+0x3d1b0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -62570,23 +62570,23 @@ │ │ │ │ mov r5, r2 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff38c │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ bicseq r2, r6, r8, lsr r9 │ │ │ │ - mvneq sp, r8, ror #22 │ │ │ │ + mvneq sp, r0, ror #22 │ │ │ │ ldrheq r3, [r6, #120] @ 0x78 │ │ │ │ @ instruction: 0x01d63794 │ │ │ │ @ instruction: 0xfffd1348 │ │ │ │ @ instruction: 0xfffd13f0 │ │ │ │ - mvneq sp, r0, lsl ip │ │ │ │ - mvneq sp, ip, lsl #22 │ │ │ │ - mvneq sp, r8, ror fp │ │ │ │ - mvneq sp, r4, ror fp │ │ │ │ + mvneq sp, r8, lsl #24 │ │ │ │ + mvneq sp, r4, lsl #22 │ │ │ │ + mvneq sp, r0, ror fp │ │ │ │ + mvneq sp, ip, ror #22 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov ip, r8 │ │ │ │ mov r1, r6 │ │ │ │ sub r8, r5, #4 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -62649,15 +62649,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ str sl, [r5, #-4] │ │ │ │ sub sl, r6, #9 │ │ │ │ mov r5, r8 │ │ │ │ ldr r8, [pc, #80] @ 489b0 <__cxa_atexit@plt+0x3d33c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldm sp, {r9, fp} │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r6, r1 │ │ │ │ b 48978 <__cxa_atexit@plt+0x3d304> │ │ │ │ mov r7, #112 @ 0x70 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 4898c <__cxa_atexit@plt+0x3d318> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -62883,15 +62883,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #88] @ 48d70 <__cxa_atexit@plt+0x3d6fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -62907,22 +62907,22 @@ │ │ │ │ add r0, r0, #57 @ 0x39 │ │ │ │ add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ bicseq r2, r6, r8, ror #7 │ │ │ │ - mvneq sp, r8, lsl r6 │ │ │ │ + mvneq sp, r0, lsl r6 │ │ │ │ bicseq r3, r6, r0, lsr #7 │ │ │ │ @ instruction: 0xfffd0de4 │ │ │ │ @ instruction: 0xfffd0e8c │ │ │ │ - strheq sp, [ip, #96]! @ 0x60 │ │ │ │ - mvneq sp, ip, lsr #11 │ │ │ │ - mvneq sp, r8, lsl r6 │ │ │ │ - mvneq sp, r4, lsl r6 │ │ │ │ + mvneq sp, r8, lsr #13 │ │ │ │ + mvneq sp, r4, lsr #11 │ │ │ │ + mvneq sp, r0, lsl r6 │ │ │ │ + mvneq sp, ip, lsl #12 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 48dcc <__cxa_atexit@plt+0x3d758> │ │ │ │ @@ -62930,15 +62930,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 48de4 <__cxa_atexit@plt+0x3d770> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 48de8 <__cxa_atexit@plt+0x3d774> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bicseq r3, r6, r4, lsr #6 │ │ │ │ bicseq r3, r6, r0, lsl #6 │ │ │ │ @@ -62975,17 +62975,17 @@ │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 48e80 <__cxa_atexit@plt+0x3d80c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq sp, r8, lsr #9 │ │ │ │ + mvneq sp, r0, lsr #9 │ │ │ │ bicseq r3, r6, r4, lsl #5 │ │ │ │ - mvneq sp, ip, lsr r5 │ │ │ │ + mvneq sp, r4, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #56] @ 48ed0 <__cxa_atexit@plt+0x3d85c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r3, #92 @ 0x5c │ │ │ │ @@ -62996,31 +62996,31 @@ │ │ │ │ ldr r7, [pc, #24] @ 48ed4 <__cxa_atexit@plt+0x3d860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r3, #26 │ │ │ │ addhi r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r0, asr #8 │ │ │ │ - ldrdeq sp, [ip, #68]! @ 0x44 │ │ │ │ + mvneq sp, r8, lsr r4 │ │ │ │ + mvneq sp, ip, asr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48f08 <__cxa_atexit@plt+0x3d894> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 48f10 <__cxa_atexit@plt+0x3d89c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, ror r3 │ │ │ │ + mvneq sp, r0, ror r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63070,25 +63070,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 4902c <__cxa_atexit@plt+0x3d9b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrdeq sp, [ip, #32]! │ │ │ │ + mvneq sp, r8, asr #5 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ bicseq r2, r6, r4, ror #30 │ │ │ │ bicseq r2, r6, r4, lsl pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -63104,15 +63104,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 49094 <__cxa_atexit@plt+0x3da20> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ldrsbeq r2, [r6, #236] @ 0xec │ │ │ │ bicseq r2, r6, ip, lsr #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -63121,15 +63121,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 490cc <__cxa_atexit@plt+0x3da58> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01d62e98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 49138 <__cxa_atexit@plt+0x3dac4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -63146,30 +63146,30 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 49168 <__cxa_atexit@plt+0x3daf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 491e4 <__cxa_atexit@plt+0x3db70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -63194,15 +63194,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrdeq sp, [ip, #4]! │ │ │ │ + mvneq sp, ip, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 49228 <__cxa_atexit@plt+0x3dbb4> │ │ │ │ @@ -63213,15 +63213,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, r4, rrx │ │ │ │ + mvneq sp, ip, asr r0 │ │ │ │ bicseq r2, r6, r8, lsl #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -63253,16 +63253,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r4, asr #31 │ │ │ │ strheq ip, [ip, #252]! @ 0xfc │ │ │ │ + strheq ip, [ip, #244]! @ 0xf4 │ │ │ │ bicseq r2, r6, r8, ror #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 49370 <__cxa_atexit@plt+0x3dcfc> │ │ │ │ @@ -63296,15 +63296,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq ip, ip, asr pc │ │ │ │ + mvneq ip, r4, asr pc │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrheq r2, [r6, #188] @ 0xbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #44] @ 493cc <__cxa_atexit@plt+0x3dd58> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -63338,15 +63338,15 @@ │ │ │ │ ldr r3, [pc, #116] @ 49488 <__cxa_atexit@plt+0x3de14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 4948c <__cxa_atexit@plt+0x3de18> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr lr, [pc, #60] @ 49484 <__cxa_atexit@plt+0x3de10> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -63380,15 +63380,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #100] @ 49524 <__cxa_atexit@plt+0x3deb0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr lr, [pc, #56] @ 4951c <__cxa_atexit@plt+0x3dea8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r0, [r8, #11] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ @@ -63419,29 +63419,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 4957c <__cxa_atexit@plt+0x3df08> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 495a8 <__cxa_atexit@plt+0x3df34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 49624 <__cxa_atexit@plt+0x3dfb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -63466,15 +63466,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01eccc94 │ │ │ │ + mvneq ip, ip, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 49668 <__cxa_atexit@plt+0x3dff4> │ │ │ │ @@ -63485,15 +63485,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq ip, r4, lsr #24 │ │ │ │ + mvneq ip, ip, lsl ip │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 49698 <__cxa_atexit@plt+0x3e024> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -63550,19 +63550,19 @@ │ │ │ │ sub r7, r3, #15 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - mvneq ip, r4, ror #22 │ │ │ │ - strheq ip, [ip, #180]! @ 0xb4 │ │ │ │ - mvneq ip, r4, lsr #23 │ │ │ │ - mvneq ip, r8, lsr fp │ │ │ │ - mvneq ip, r8, lsr #22 │ │ │ │ + mvneq ip, ip, asr fp │ │ │ │ + mvneq ip, ip, lsr #23 │ │ │ │ + @ instruction: 0x01eccb9c │ │ │ │ + mvneq ip, r0, lsr fp │ │ │ │ + mvneq ip, r0, lsr #22 │ │ │ │ ldrheq r2, [r6, #116] @ 0x74 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -63592,75 +63592,75 @@ │ │ │ │ ldr r2, [pc, #20] @ 49820 <__cxa_atexit@plt+0x3e1ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r8, ror #20 │ │ │ │ + mvneq ip, r0, ror #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49854 <__cxa_atexit@plt+0x3e1e0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 4985c <__cxa_atexit@plt+0x3e1e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, ip, lsr #20 │ │ │ │ + mvneq ip, r4, lsr #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49890 <__cxa_atexit@plt+0x3e21c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 49898 <__cxa_atexit@plt+0x3e224> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [ip, #144]! @ 0x90 │ │ │ │ + mvneq ip, r8, ror #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 498cc <__cxa_atexit@plt+0x3e258> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 498d4 <__cxa_atexit@plt+0x3e260> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq ip, [ip, #148]! @ 0x94 │ │ │ │ + mvneq ip, ip, lsr #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49908 <__cxa_atexit@plt+0x3e294> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 49910 <__cxa_atexit@plt+0x3e29c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r8, ror r9 │ │ │ │ + mvneq ip, r0, ror r9 │ │ │ │ bicseq r2, r6, r0, lsr r6 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #60 @ 0x3c │ │ │ │ cmp fp, r7 │ │ │ │ bhi 49a10 <__cxa_atexit@plt+0x3e39c> │ │ │ │ @@ -63709,26 +63709,26 @@ │ │ │ │ ldr r2, [pc, #76] @ 49a2c <__cxa_atexit@plt+0x3e3b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ str r7, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - mvneq ip, ip, lsl r9 │ │ │ │ + mvneq ip, r4, lsl r9 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ bicseq r2, r6, ip, ror #10 │ │ │ │ bicseq r2, r6, r4, lsl r5 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -63750,15 +63750,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 49aac <__cxa_atexit@plt+0x3e438> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ bicseq r2, r6, r4, asr #9 │ │ │ │ @ instruction: 0x01d62494 │ │ │ │ andeq r1, r0, ip, asr #17 │ │ │ │ @@ -63767,15 +63767,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 49ae4 <__cxa_atexit@plt+0x3e470> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ bicseq r2, r6, r0, lsl #9 │ │ │ │ andeq r1, r0, ip, asr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r2, r8, #3 │ │ │ │ @@ -63910,17 +63910,17 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - strheq ip, [ip, #92]! @ 0x5c │ │ │ │ - mvneq ip, r4, lsr r6 │ │ │ │ - mvneq ip, r0, lsl r6 │ │ │ │ + strheq ip, [ip, #84]! @ 0x54 │ │ │ │ + mvneq ip, ip, lsr #12 │ │ │ │ + mvneq ip, r8, lsl #12 │ │ │ │ andeq r6, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -63984,17 +63984,17 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - @ instruction: 0x01ecc494 │ │ │ │ - mvneq ip, ip, lsl #10 │ │ │ │ - mvneq ip, r8, ror #9 │ │ │ │ + mvneq ip, ip, lsl #9 │ │ │ │ + mvneq ip, r4, lsl #10 │ │ │ │ + mvneq ip, r0, ror #9 │ │ │ │ andeq pc, r1, ip, asr #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #60] @ 49e9c <__cxa_atexit@plt+0x3e828> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ @@ -64004,15 +64004,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 49ea0 <__cxa_atexit@plt+0x3e82c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq pc, r0, ip, asr #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -64021,15 +64021,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #44]! @ 0x2c │ │ │ │ ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 49f54 <__cxa_atexit@plt+0x3e8e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -64054,15 +64054,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq ip, r4, ror #6 │ │ │ │ + mvneq ip, ip, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 49f98 <__cxa_atexit@plt+0x3e924> │ │ │ │ @@ -64073,15 +64073,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq ip, [ip, #36]! @ 0x24 │ │ │ │ + mvneq ip, ip, ror #5 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 49fdc <__cxa_atexit@plt+0x3e968> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -64123,15 +64123,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ - mvneq ip, r4, asr r2 │ │ │ │ + mvneq ip, ip, asr #4 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4a0a4 <__cxa_atexit@plt+0x3ea30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -64173,15 +64173,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff758 │ │ │ │ - mvneq ip, ip, lsl #3 │ │ │ │ + mvneq ip, r4, lsl #3 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4a16c <__cxa_atexit@plt+0x3eaf8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -64223,15 +64223,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff654 │ │ │ │ - mvneq ip, r4, asr #1 │ │ │ │ + strheq ip, [ip, #12]! │ │ │ │ bicseq r1, r6, r0, asr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -64274,75 +64274,75 @@ │ │ │ │ ldr r2, [pc, #20] @ 4a2c8 <__cxa_atexit@plt+0x3ec54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r0, asr #31 │ │ │ │ + strheq fp, [ip, #248]! @ 0xf8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4a2fc <__cxa_atexit@plt+0x3ec88> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 4a304 <__cxa_atexit@plt+0x3ec90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, lsl #31 │ │ │ │ + mvneq fp, ip, ror pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4a338 <__cxa_atexit@plt+0x3ecc4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 4a340 <__cxa_atexit@plt+0x3eccc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, asr #30 │ │ │ │ + mvneq fp, r0, asr #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4a374 <__cxa_atexit@plt+0x3ed00> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 4a37c <__cxa_atexit@plt+0x3ed08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, ip, lsl #30 │ │ │ │ + mvneq fp, r4, lsl #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4a3b0 <__cxa_atexit@plt+0x3ed3c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 4a3b8 <__cxa_atexit@plt+0x3ed44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [ip, #224]! @ 0xe0 │ │ │ │ + mvneq fp, r8, asr #29 │ │ │ │ bicseq r1, r6, r8, lsl #23 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #68 @ 0x44 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4a444 <__cxa_atexit@plt+0x3edd0> │ │ │ │ @@ -64373,15 +64373,15 @@ │ │ │ │ b 4a464 <__cxa_atexit@plt+0x3edf0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq fp, r8, ror lr │ │ │ │ + mvneq fp, r0, ror lr │ │ │ │ bicseq r1, r6, ip, ror #21 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #196] @ 4a53c <__cxa_atexit@plt+0x3eec8> │ │ │ │ @@ -64421,27 +64421,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #72] @ 4a54c <__cxa_atexit@plt+0x3eed8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r7, [r3] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r3, [pc, #36] @ 4a544 <__cxa_atexit@plt+0x3eed0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ sub lr, r5, #24 │ │ │ │ stm lr, {r3, r7, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, fp │ │ │ │ b 4a6a8 <__cxa_atexit@plt+0x3f034> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - mvneq fp, r8, asr sp │ │ │ │ + mvneq fp, r0, asr sp │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ bicseq r1, r6, r8, asr #20 │ │ │ │ ldrsheq r1, [r6, #148] @ 0x94 │ │ │ │ andeq r1, r0, ip, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -64459,15 +64459,15 @@ │ │ │ │ ldr r3, [pc, #76] @ 4a5e4 <__cxa_atexit@plt+0x3ef70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 4a5e8 <__cxa_atexit@plt+0x3ef74> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #40] @ 4a5ec <__cxa_atexit@plt+0x3ef78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [r5] │ │ │ │ @@ -64475,15 +64475,15 @@ │ │ │ │ stmda r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b 4a6a8 <__cxa_atexit@plt+0x3f034> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ bicseq r1, r6, ip, lsr #19 │ │ │ │ - strheq fp, [ip, #196]! @ 0xc4 │ │ │ │ + mvneq fp, ip, lsr #25 │ │ │ │ bicseq r1, r6, r4, asr r9 │ │ │ │ andeq r6, r0, lr, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4a630 <__cxa_atexit@plt+0x3efbc> │ │ │ │ @@ -64491,24 +64491,24 @@ │ │ │ │ ldr r3, [pc, #60] @ 4a654 <__cxa_atexit@plt+0x3efe0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 4a658 <__cxa_atexit@plt+0x3efe4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r3, [pc, #24] @ 4a650 <__cxa_atexit@plt+0x3efdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r8} │ │ │ │ mov r8, fp │ │ │ │ b 4a6a8 <__cxa_atexit@plt+0x3f034> │ │ │ │ - mvneq fp, r0, asr #24 │ │ │ │ + mvneq fp, r8, lsr ip │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r1, r6, ip, lsr #18 │ │ │ │ andeq r1, r0, ip, asr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -64521,15 +64521,15 @@ │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r8, fp │ │ │ │ b 4a6a8 <__cxa_atexit@plt+0x3f034> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strdeq fp, [ip, #188]! @ 0xbc │ │ │ │ + strdeq fp, [ip, #180]! @ 0xb4 │ │ │ │ mov fp, r8 │ │ │ │ mov lr, r7 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4a704 <__cxa_atexit@plt+0x3f090> │ │ │ │ @@ -64649,15 +64649,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - mvneq fp, ip, lsl sl │ │ │ │ + mvneq fp, r4, lsl sl │ │ │ │ andeq r7, r3, lr, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4a8dc <__cxa_atexit@plt+0x3f268> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -64701,15 +64701,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - mvneq fp, ip, asr #18 │ │ │ │ + mvneq fp, r4, asr #18 │ │ │ │ andeq pc, r1, ip, asr #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #60] @ 4a9c8 <__cxa_atexit@plt+0x3f354> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ @@ -64719,15 +64719,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 4a9cc <__cxa_atexit@plt+0x3f358> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq pc, r0, ip, asr #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -64736,15 +64736,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #44]! @ 0x2c │ │ │ │ ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 4aa80 <__cxa_atexit@plt+0x3f40c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -64769,15 +64769,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq fp, r8, lsr r8 │ │ │ │ + mvneq fp, r0, lsr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4aac4 <__cxa_atexit@plt+0x3f450> │ │ │ │ @@ -64788,15 +64788,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r8, asr #15 │ │ │ │ + mvneq fp, r0, asr #15 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4ab08 <__cxa_atexit@plt+0x3f494> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -64838,15 +64838,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ - mvneq fp, r8, lsr #14 │ │ │ │ + mvneq fp, r0, lsr #14 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4abd0 <__cxa_atexit@plt+0x3f55c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -64888,15 +64888,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff6d4 │ │ │ │ - mvneq fp, r0, ror #12 │ │ │ │ + mvneq fp, r8, asr r6 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4ac98 <__cxa_atexit@plt+0x3f624> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -64938,15 +64938,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff5d0 │ │ │ │ - @ instruction: 0x01ecb598 │ │ │ │ + @ instruction: 0x01ecb590 │ │ │ │ bicseq r1, r6, r4, lsl r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -65153,15 +65153,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 4b084 <__cxa_atexit@plt+0x3fa10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, lsl #4 │ │ │ │ + strdeq fp, [ip, #28]! │ │ │ │ ldrheq r0, [r6, #236] @ 0xec │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4b124 <__cxa_atexit@plt+0x3fab0> │ │ │ │ @@ -65190,36 +65190,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 4b13c <__cxa_atexit@plt+0x3fac8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strheq fp, [ip, #16]! │ │ │ │ + mvneq fp, r8, lsr #3 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ bicseq r0, r6, r4, asr #28 │ │ │ │ bicseq r0, r6, r4, lsl #28 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 4b170 <__cxa_atexit@plt+0x3fafc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 4b174 <__cxa_atexit@plt+0x3fb00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrsheq r0, [r6, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4b1a8 <__cxa_atexit@plt+0x3fb34> │ │ │ │ @@ -65283,16 +65283,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - mvneq fp, r8, asr #32 │ │ │ │ - mvneq fp, ip, lsl #1 │ │ │ │ + mvneq fp, r0, asr #32 │ │ │ │ + mvneq fp, r4, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 4b1b4 <__cxa_atexit@plt+0x3fb40> │ │ │ │ @@ -65339,15 +65339,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 4b36c <__cxa_atexit@plt+0x3fcf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, lsl pc │ │ │ │ + mvneq sl, r4, lsl pc │ │ │ │ ldrsbeq r0, [r6, #180] @ 0xb4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4b458 <__cxa_atexit@plt+0x3fde4> │ │ │ │ @@ -65394,23 +65394,23 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #60] @ 4b474 <__cxa_atexit@plt+0x3fe00> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - mvneq sl, r0, asr #29 │ │ │ │ + strheq sl, [ip, #232]! @ 0xe8 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ bicseq r0, r6, r4, lsl fp │ │ │ │ bicseq r0, r6, ip, asr #21 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -65432,15 +65432,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 4b4f8 <__cxa_atexit@plt+0x3fe84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ bicseq r0, r6, ip, ror sl │ │ │ │ bicseq r0, r6, r8, asr #20 │ │ │ │ @@ -65453,15 +65453,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [pc, #32] @ 4b548 <__cxa_atexit@plt+0x3fed4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ bicseq r0, r6, r4, lsr #20 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -65528,16 +65528,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - mvneq sl, r4, ror ip │ │ │ │ - strheq sl, [ip, #200]! @ 0xc8 │ │ │ │ + mvneq sl, ip, ror #24 │ │ │ │ + strheq sl, [ip, #192]! @ 0xc0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 4b588 <__cxa_atexit@plt+0x3ff14> │ │ │ │ @@ -65695,15 +65695,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #40] @ 4b914 <__cxa_atexit@plt+0x402a0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r5, #16]! │ │ │ │ stmib r5, {r1, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq r0, r6, r8, ror #12 │ │ │ │ bicseq r0, r6, r0, lsr r6 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @@ -65787,15 +65787,15 @@ │ │ │ │ str r0, [r2, #28] │ │ │ │ str r9, [r2, #32] │ │ │ │ str lr, [r2, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 4ba80 <__cxa_atexit@plt+0x4040c> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -65812,21 +65812,21 @@ │ │ │ │ ldr r9, [sp, #12] │ │ │ │ mov sl, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xffffd57c │ │ │ │ @ instruction: 0xfffff430 │ │ │ │ @ instruction: 0x01d5f694 │ │ │ │ - mvneq sl, r4, asr #17 │ │ │ │ + strheq sl, [ip, #140]! @ 0x8c │ │ │ │ @ instruction: 0xfffce08c │ │ │ │ @ instruction: 0xfffce134 │ │ │ │ - mvneq sl, r8, asr r9 │ │ │ │ - mvneq sl, r4, asr r8 │ │ │ │ - mvneq sl, r0, asr #17 │ │ │ │ - strheq sl, [ip, #140]! @ 0x8c │ │ │ │ + mvneq sl, r0, asr r9 │ │ │ │ + mvneq sl, ip, asr #16 │ │ │ │ + strheq sl, [ip, #136]! @ 0x88 │ │ │ │ + strheq sl, [ip, #132]! @ 0x84 │ │ │ │ bicseq r0, r6, r0, lsl #12 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -65973,15 +65973,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 4bd70 <__cxa_atexit@plt+0x406fc> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 4bd74 <__cxa_atexit@plt+0x40700> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bicseq r0, r6, r8, ror #7 │ │ │ │ bicseq r0, r6, r4, asr #7 │ │ │ │ @@ -65999,15 +65999,15 @@ │ │ │ │ ldr r0, [pc, #48] @ 4bdd8 <__cxa_atexit@plt+0x40764> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r0 │ │ │ │ - b 2dd2a8 <__cxa_atexit@plt+0x2d1c34> │ │ │ │ + b 9214a0 <__cxa_atexit@plt+0x915e2c> │ │ │ │ ldr r7, [pc, #20] @ 4bddc <__cxa_atexit@plt+0x40768> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r0, r6, r0, lsr #6 │ │ │ │ bicseq r0, r6, r4, asr #6 │ │ │ │ bicseq r0, r6, ip, lsl #7 │ │ │ │ @@ -66044,17 +66044,17 @@ │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4be74 <__cxa_atexit@plt+0x40800> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq sl, [ip, #68]! @ 0x44 │ │ │ │ + mvneq sl, ip, lsr #9 │ │ │ │ bicseq r0, r6, r4, lsl r3 │ │ │ │ - mvneq sl, r8, asr #10 │ │ │ │ + mvneq sl, r0, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #56] @ 4bec4 <__cxa_atexit@plt+0x40850> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r3, #92 @ 0x5c │ │ │ │ @@ -66065,31 +66065,31 @@ │ │ │ │ ldr r7, [pc, #24] @ 4bec8 <__cxa_atexit@plt+0x40854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r3, #26 │ │ │ │ addhi r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, asr #8 │ │ │ │ - mvneq sl, r0, ror #9 │ │ │ │ + mvneq sl, r4, asr #8 │ │ │ │ + ldrdeq sl, [ip, #72]! @ 0x48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4befc <__cxa_atexit@plt+0x40888> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 4bf04 <__cxa_atexit@plt+0x40890> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, lsl #7 │ │ │ │ + mvneq sl, ip, ror r3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -66116,18 +66116,18 @@ │ │ │ │ bhi 4bf94 <__cxa_atexit@plt+0x40920> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 4bf9c <__cxa_atexit@plt+0x40928> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, ror #5 │ │ │ │ + mvneq sl, r4, ror #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -66156,75 +66156,75 @@ │ │ │ │ ldr r2, [pc, #20] @ 4c030 <__cxa_atexit@plt+0x409bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r8, asr r2 │ │ │ │ + mvneq sl, r0, asr r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c064 <__cxa_atexit@plt+0x409f0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 4c06c <__cxa_atexit@plt+0x409f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, lsl r2 │ │ │ │ + mvneq sl, r4, lsl r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c0a0 <__cxa_atexit@plt+0x40a2c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 4c0a8 <__cxa_atexit@plt+0x40a34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r0, ror #3 │ │ │ │ + ldrdeq sl, [ip, #24]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c0dc <__cxa_atexit@plt+0x40a68> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 4c0e4 <__cxa_atexit@plt+0x40a70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, lsr #3 │ │ │ │ + @ instruction: 0x01eca19c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c118 <__cxa_atexit@plt+0x40aa4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 4c120 <__cxa_atexit@plt+0x40aac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r8, ror #2 │ │ │ │ + mvneq sl, r0, ror #2 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #72 @ 0x48 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4c1a8 <__cxa_atexit@plt+0x40b34> │ │ │ │ ldr lr, [pc, #112] @ 4c1b4 <__cxa_atexit@plt+0x40b40> │ │ │ │ @@ -66254,15 +66254,15 @@ │ │ │ │ b 4c1c4 <__cxa_atexit@plt+0x40b50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq sl, r4, lsl r1 │ │ │ │ + mvneq sl, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #116] @ 4c24c <__cxa_atexit@plt+0x40bd8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -66429,15 +66429,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - mvneq r9, ip, asr #28 │ │ │ │ + mvneq r9, r4, asr #28 │ │ │ │ andeq pc, r3, pc, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4c4ac <__cxa_atexit@plt+0x40e38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -66479,15 +66479,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - mvneq r9, r4, lsl #27 │ │ │ │ + mvneq r9, ip, ror sp │ │ │ │ andeq pc, r1, ip, asr #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #60] @ 4c590 <__cxa_atexit@plt+0x40f1c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ @@ -66497,15 +66497,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 4c594 <__cxa_atexit@plt+0x40f20> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq pc, r0, ip, asr #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -66514,15 +66514,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #44]! @ 0x2c │ │ │ │ ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 4c648 <__cxa_atexit@plt+0x40fd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -66547,15 +66547,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r9, r0, ror ip │ │ │ │ + mvneq r9, r8, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4c68c <__cxa_atexit@plt+0x41018> │ │ │ │ @@ -66566,15 +66566,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r9, r0, lsl #24 │ │ │ │ + strdeq r9, [ip, #184]! @ 0xb8 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4c6d0 <__cxa_atexit@plt+0x4105c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -66616,15 +66616,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ - mvneq r9, r0, ror #22 │ │ │ │ + mvneq r9, r8, asr fp │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4c798 <__cxa_atexit@plt+0x41124> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -66666,15 +66666,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff874 │ │ │ │ - @ instruction: 0x01ec9a98 │ │ │ │ + @ instruction: 0x01ec9a90 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4c860 <__cxa_atexit@plt+0x411ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -66716,15 +66716,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ - ldrdeq r9, [ip, #144]! @ 0x90 │ │ │ │ + mvneq r9, r8, asr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -66766,75 +66766,75 @@ │ │ │ │ ldr r2, [pc, #20] @ 4c9b8 <__cxa_atexit@plt+0x41344> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r9, [ip, #128]! @ 0x80 │ │ │ │ + mvneq r9, r8, asr #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c9ec <__cxa_atexit@plt+0x41378> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 4c9f4 <__cxa_atexit@plt+0x41380> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ec9894 │ │ │ │ + mvneq r9, ip, lsl #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ca28 <__cxa_atexit@plt+0x413b4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 4ca30 <__cxa_atexit@plt+0x413bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, asr r8 │ │ │ │ + mvneq r9, r0, asr r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ca64 <__cxa_atexit@plt+0x413f0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 4ca6c <__cxa_atexit@plt+0x413f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, lsl r8 │ │ │ │ + mvneq r9, r4, lsl r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4caa0 <__cxa_atexit@plt+0x4142c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 4caa8 <__cxa_atexit@plt+0x41434> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, ror #15 │ │ │ │ + ldrdeq r9, [ip, #120]! @ 0x78 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #72 @ 0x48 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4cb30 <__cxa_atexit@plt+0x414bc> │ │ │ │ ldr lr, [pc, #112] @ 4cb3c <__cxa_atexit@plt+0x414c8> │ │ │ │ @@ -66864,15 +66864,15 @@ │ │ │ │ b 4cb4c <__cxa_atexit@plt+0x414d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq r9, ip, lsl #15 │ │ │ │ + mvneq r9, r4, lsl #15 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #116] @ 4cbd4 <__cxa_atexit@plt+0x41560> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -67039,15 +67039,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - mvneq r9, r4, asr #9 │ │ │ │ + strheq r9, [ip, #76]! @ 0x4c │ │ │ │ andeq pc, r3, pc, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4ce34 <__cxa_atexit@plt+0x417c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -67089,15 +67089,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - strdeq r9, [ip, #60]! @ 0x3c │ │ │ │ + strdeq r9, [ip, #52]! @ 0x34 │ │ │ │ andeq pc, r1, ip, asr #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #60] @ 4cf18 <__cxa_atexit@plt+0x418a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ @@ -67107,15 +67107,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 4cf1c <__cxa_atexit@plt+0x418a8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq pc, r0, ip, asr #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -67124,15 +67124,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #44]! @ 0x2c │ │ │ │ ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 4cfd0 <__cxa_atexit@plt+0x4195c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -67157,15 +67157,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r9, r8, ror #5 │ │ │ │ + mvneq r9, r0, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d014 <__cxa_atexit@plt+0x419a0> │ │ │ │ @@ -67176,15 +67176,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r9, r8, ror r2 │ │ │ │ + mvneq r9, r0, ror r2 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4d058 <__cxa_atexit@plt+0x419e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -67226,15 +67226,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ - ldrdeq r9, [ip, #24]! │ │ │ │ + ldrdeq r9, [ip, #16]! │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4d120 <__cxa_atexit@plt+0x41aac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -67276,15 +67276,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff874 │ │ │ │ - mvneq r9, r0, lsl r1 │ │ │ │ + mvneq r9, r8, lsl #2 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4d1e8 <__cxa_atexit@plt+0x41b74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -67326,15 +67326,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ - mvneq r9, r8, asr #32 │ │ │ │ + mvneq r9, r0, asr #32 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -67520,15 +67520,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 4d580 <__cxa_atexit@plt+0x41f0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, lsl #26 │ │ │ │ + mvneq r8, r0, lsl #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4d638 <__cxa_atexit@plt+0x41fc4> │ │ │ │ ldr lr, [pc, #160] @ 4d644 <__cxa_atexit@plt+0x41fd0> │ │ │ │ @@ -67570,15 +67570,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r8, [ip, #192]! @ 0xc0 │ │ │ │ + mvneq r8, r8, lsr #25 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -67638,15 +67638,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r8, r0, ror fp │ │ │ │ + mvneq r8, r8, ror #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -67685,15 +67685,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 4d814 <__cxa_atexit@plt+0x421a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, ror sl │ │ │ │ + mvneq r8, ip, ror #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4d8cc <__cxa_atexit@plt+0x42258> │ │ │ │ ldr lr, [pc, #160] @ 4d8d8 <__cxa_atexit@plt+0x42264> │ │ │ │ @@ -67735,15 +67735,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r8, ip, lsl sl │ │ │ │ + mvneq r8, r4, lsl sl │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -67803,15 +67803,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq r8, [ip, #140]! @ 0x8c │ │ │ │ + ldrdeq r8, [ip, #132]! @ 0x84 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -68049,15 +68049,15 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r3 │ │ │ │ b 4ddd8 <__cxa_atexit@plt+0x42764> │ │ │ │ mov r5, #68 @ 0x44 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -68075,21 +68075,21 @@ │ │ │ │ mov sl, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xffffe218 │ │ │ │ @ instruction: 0xffffe2a0 │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ bicseq sp, r5, ip, lsr r3 │ │ │ │ - mvneq r8, ip, ror #10 │ │ │ │ + mvneq r8, r4, ror #10 │ │ │ │ @ instruction: 0xfffcbd34 │ │ │ │ @ instruction: 0xfffcbddc │ │ │ │ - mvneq r8, r0, lsl #12 │ │ │ │ - strdeq r8, [ip, #76]! @ 0x4c │ │ │ │ - mvneq r8, r8, ror #10 │ │ │ │ - mvneq r8, r4, ror #10 │ │ │ │ + strdeq r8, [ip, #88]! @ 0x58 │ │ │ │ + strdeq r8, [ip, #68]! @ 0x44 │ │ │ │ + mvneq r8, r0, ror #10 │ │ │ │ + mvneq r8, ip, asr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ded0 <__cxa_atexit@plt+0x4285c> │ │ │ │ ldr r2, [pc, #136] @ 4deec <__cxa_atexit@plt+0x42878> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -68124,17 +68124,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r8, r4, lsl #8 │ │ │ │ - ldrdeq r8, [ip, #60]! @ 0x3c │ │ │ │ - mvneq r8, ip, asr #7 │ │ │ │ + strdeq r8, [ip, #60]! @ 0x3c │ │ │ │ + ldrdeq r8, [ip, #52]! @ 0x34 │ │ │ │ + mvneq r8, r4, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4df44 <__cxa_atexit@plt+0x428d0> │ │ │ │ @@ -68148,16 +68148,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r8, r8, asr r3 │ │ │ │ - mvneq r8, r8, asr #6 │ │ │ │ + mvneq r8, r0, asr r3 │ │ │ │ + mvneq r8, r0, asr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4dfb0 <__cxa_atexit@plt+0x4293c> │ │ │ │ ldr lr, [pc, #68] @ 4dfb8 <__cxa_atexit@plt+0x42944> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -68175,15 +68175,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strdeq r8, [ip, #32]! │ │ │ │ + mvneq r8, r8, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -68272,17 +68272,17 @@ │ │ │ │ mov r7, #24 │ │ │ │ b 4e130 <__cxa_atexit@plt+0x42abc> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - mvneq r8, r0, lsl #3 │ │ │ │ + mvneq r8, r8, ror r1 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - strheq r8, [ip, #20]! │ │ │ │ + mvneq r8, ip, lsr #3 │ │ │ │ bicseq sp, r5, r4, ror lr │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -68380,15 +68380,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 4e30c <__cxa_atexit@plt+0x42c98> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 4e310 <__cxa_atexit@plt+0x42c9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bicseq sp, r5, r0, asr #29 │ │ │ │ @ instruction: 0x01d5de9c │ │ │ │ @@ -68435,15 +68435,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #88] @ 4e430 <__cxa_atexit@plt+0x42dbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -68459,22 +68459,22 @@ │ │ │ │ add r0, r0, #17 │ │ │ │ add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ bicseq ip, r5, r8, lsr #26 │ │ │ │ - mvneq r7, r8, asr pc │ │ │ │ + mvneq r7, r0, asr pc │ │ │ │ bicseq sp, r5, r0, ror #27 │ │ │ │ @ instruction: 0xfffcb724 │ │ │ │ @ instruction: 0xfffcb7cc │ │ │ │ - strdeq r7, [ip, #240]! @ 0xf0 │ │ │ │ - mvneq r7, ip, ror #29 │ │ │ │ - mvneq r7, r8, asr pc │ │ │ │ - mvneq r7, r4, asr pc │ │ │ │ + mvneq r7, r8, ror #31 │ │ │ │ + mvneq r7, r4, ror #29 │ │ │ │ + mvneq r7, r0, asr pc │ │ │ │ + mvneq r7, ip, asr #30 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4e48c <__cxa_atexit@plt+0x42e18> │ │ │ │ @@ -68482,15 +68482,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 4e4a4 <__cxa_atexit@plt+0x42e30> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 4e4a8 <__cxa_atexit@plt+0x42e34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bicseq sp, r5, r4, ror #26 │ │ │ │ bicseq sp, r5, r0, asr #26 │ │ │ │ @@ -68502,15 +68502,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r8, [pc, #16] @ 4e4dc <__cxa_atexit@plt+0x42e68> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov sl, r3 │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ ldrsbeq sp, [r5, #204] @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4e51c <__cxa_atexit@plt+0x42ea8> │ │ │ │ ldr r2, [pc, #60] @ 4e538 <__cxa_atexit@plt+0x42ec4> │ │ │ │ @@ -68526,15 +68526,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4e53c <__cxa_atexit@plt+0x42ec8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r8, ror sp │ │ │ │ + mvneq r7, r0, ror sp │ │ │ │ ldrsbeq sp, [r5, #200] @ 0xc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4e564 <__cxa_atexit@plt+0x42ef0> │ │ │ │ @@ -68599,17 +68599,17 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - mvneq r7, r0, asr ip │ │ │ │ + mvneq r7, r8, asr #24 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - strdeq r7, [ip, #204]! @ 0xcc │ │ │ │ + strdeq r7, [ip, #196]! @ 0xc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4e6f8 <__cxa_atexit@plt+0x43084> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -68654,17 +68654,17 @@ │ │ │ │ b 4e578 <__cxa_atexit@plt+0x42f04> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - mvneq r7, r8, ror fp │ │ │ │ + mvneq r7, r0, ror fp │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - mvneq r7, r8, lsl ip │ │ │ │ + mvneq r7, r0, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 4e7a8 <__cxa_atexit@plt+0x43134> │ │ │ │ @@ -68690,15 +68690,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 4e578 <__cxa_atexit@plt+0x42f04> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - mvneq r7, r8, ror #22 │ │ │ │ + mvneq r7, r0, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4e854 <__cxa_atexit@plt+0x431e0> │ │ │ │ ldr r2, [pc, #136] @ 4e870 <__cxa_atexit@plt+0x431fc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -68733,17 +68733,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r7, r0, lsl #21 │ │ │ │ - mvneq r7, r8, asr sl │ │ │ │ - mvneq r7, r8, asr #20 │ │ │ │ + mvneq r7, r8, ror sl │ │ │ │ + mvneq r7, r0, asr sl │ │ │ │ + mvneq r7, r0, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e8c8 <__cxa_atexit@plt+0x43254> │ │ │ │ @@ -68757,16 +68757,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r7, [ip, #148]! @ 0x94 │ │ │ │ - mvneq r7, r4, asr #19 │ │ │ │ + mvneq r7, ip, asr #19 │ │ │ │ + strheq r7, [ip, #156]! @ 0x9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4e918 <__cxa_atexit@plt+0x432a4> │ │ │ │ ldr r2, [pc, #60] @ 4e934 <__cxa_atexit@plt+0x432c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -68781,15 +68781,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4e938 <__cxa_atexit@plt+0x432c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, ror r9 │ │ │ │ + mvneq r7, r4, ror r9 │ │ │ │ ldrsbeq sp, [r5, #140] @ 0x8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4e994 <__cxa_atexit@plt+0x43320> │ │ │ │ ldr lr, [pc, #68] @ 4e99c <__cxa_atexit@plt+0x43328> │ │ │ │ @@ -68808,15 +68808,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r7, ip, lsl #18 │ │ │ │ + mvneq r7, r4, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -68836,15 +68836,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4ea14 <__cxa_atexit@plt+0x433a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, lsr #17 │ │ │ │ + @ instruction: 0x01ec7898 │ │ │ │ bicseq sp, r5, r0, lsl #16 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ea88 <__cxa_atexit@plt+0x43414> │ │ │ │ @@ -68976,17 +68976,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strheq r7, [ip, #100]! @ 0x64 │ │ │ │ - mvneq r7, ip, lsl #13 │ │ │ │ - mvneq r7, ip, ror r6 │ │ │ │ + mvneq r7, ip, lsr #13 │ │ │ │ + mvneq r7, r4, lsl #13 │ │ │ │ + mvneq r7, r4, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4ec94 <__cxa_atexit@plt+0x43620> │ │ │ │ @@ -69000,16 +69000,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, r8, lsl #12 │ │ │ │ - strdeq r7, [ip, #88]! @ 0x58 │ │ │ │ + mvneq r7, r0, lsl #12 │ │ │ │ + strdeq r7, [ip, #80]! @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ece4 <__cxa_atexit@plt+0x43670> │ │ │ │ ldr r2, [pc, #60] @ 4ed00 <__cxa_atexit@plt+0x4368c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -69024,15 +69024,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4ed04 <__cxa_atexit@plt+0x43690> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r7, [ip, #80]! @ 0x50 │ │ │ │ + mvneq r7, r8, lsr #11 │ │ │ │ bicseq sp, r5, r0, lsl r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ed60 <__cxa_atexit@plt+0x436ec> │ │ │ │ ldr lr, [pc, #68] @ 4ed68 <__cxa_atexit@plt+0x436f4> │ │ │ │ @@ -69051,15 +69051,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r7, r0, asr #10 │ │ │ │ + mvneq r7, r8, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -69079,15 +69079,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4ede0 <__cxa_atexit@plt+0x4376c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [ip, #68]! @ 0x44 │ │ │ │ + mvneq r7, ip, asr #9 │ │ │ │ bicseq sp, r5, r4, lsr r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ee54 <__cxa_atexit@plt+0x437e0> │ │ │ │ @@ -69208,15 +69208,15 @@ │ │ │ │ stmib r3, {r0, r2, ip} │ │ │ │ str r9, [r3, #16] │ │ │ │ mov r5, lr │ │ │ │ ldr r8, [pc, #60] @ 4f014 <__cxa_atexit@plt+0x439a0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #56] @ 4f018 <__cxa_atexit@plt+0x439a4> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 2dd2a8 <__cxa_atexit@plt+0x2d1c34> │ │ │ │ + b 9214a0 <__cxa_atexit@plt+0x915e2c> │ │ │ │ mov r6, r3 │ │ │ │ b 4eff4 <__cxa_atexit@plt+0x43980> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 4f004 <__cxa_atexit@plt+0x43990> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -69238,15 +69238,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 4f074 <__cxa_atexit@plt+0x43a00> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 4f078 <__cxa_atexit@plt+0x43a04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bicseq sp, r5, ip, ror #3 │ │ │ │ bicseq sp, r5, r0, asr #3 │ │ │ │ @@ -69293,15 +69293,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #88] @ 4f198 <__cxa_atexit@plt+0x43b24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -69317,22 +69317,22 @@ │ │ │ │ add r0, r0, #105 @ 0x69 │ │ │ │ add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ bicseq fp, r5, r0, asr #31 │ │ │ │ - strdeq r7, [ip, #16]! │ │ │ │ + mvneq r7, r8, ror #3 │ │ │ │ bicseq sp, r5, r0, lsr r1 │ │ │ │ @ instruction: 0xfffca9bc │ │ │ │ @ instruction: 0xfffcaa64 │ │ │ │ - mvneq r7, r8, lsl #5 │ │ │ │ - mvneq r7, r4, lsl #3 │ │ │ │ - strdeq r7, [ip, #16]! │ │ │ │ - mvneq r7, ip, ror #3 │ │ │ │ + mvneq r7, r0, lsl #5 │ │ │ │ + mvneq r7, ip, ror r1 │ │ │ │ + mvneq r7, r8, ror #3 │ │ │ │ + mvneq r7, r4, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f23c <__cxa_atexit@plt+0x43bc8> │ │ │ │ ldr r2, [pc, #136] @ 4f258 <__cxa_atexit@plt+0x43be4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -69367,17 +69367,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01ec7098 │ │ │ │ - mvneq r7, r0, ror r0 │ │ │ │ - mvneq r7, r0, rrx │ │ │ │ + @ instruction: 0x01ec7090 │ │ │ │ + mvneq r7, r8, rrx │ │ │ │ + mvneq r7, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f2b0 <__cxa_atexit@plt+0x43c3c> │ │ │ │ @@ -69391,16 +69391,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, ip, ror #31 │ │ │ │ - ldrdeq r6, [ip, #252]! @ 0xfc │ │ │ │ + mvneq r6, r4, ror #31 │ │ │ │ + ldrdeq r6, [ip, #244]! @ 0xf4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -69421,15 +69421,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0x01ec7090 │ │ │ │ + mvneq r7, r8, lsl #1 │ │ │ │ bicseq ip, r5, ip, asr pc │ │ │ │ bicseq fp, r5, r8, ror #27 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov lr, r8 │ │ │ │ mov r8, r6 │ │ │ │ @@ -69469,15 +69469,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #88] @ 4f458 <__cxa_atexit@plt+0x43de4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -69493,22 +69493,22 @@ │ │ │ │ add r0, r0, #89 @ 0x59 │ │ │ │ add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ bicseq fp, r5, r0, lsl #26 │ │ │ │ - mvneq r6, r0, lsr pc │ │ │ │ + mvneq r6, r8, lsr #30 │ │ │ │ bicseq ip, r5, r4, lsl #29 │ │ │ │ @ instruction: 0xfffca6fc │ │ │ │ @ instruction: 0xfffca7a4 │ │ │ │ - mvneq r6, r8, asr #31 │ │ │ │ - mvneq r6, r4, asr #29 │ │ │ │ - mvneq r6, r0, lsr pc │ │ │ │ - mvneq r6, ip, lsr #30 │ │ │ │ + mvneq r6, r0, asr #31 │ │ │ │ + strheq r6, [ip, #236]! @ 0xec │ │ │ │ + mvneq r6, r8, lsr #30 │ │ │ │ + mvneq r6, r4, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f4fc <__cxa_atexit@plt+0x43e88> │ │ │ │ ldr r2, [pc, #136] @ 4f518 <__cxa_atexit@plt+0x43ea4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -69543,17 +69543,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrdeq r6, [ip, #216]! @ 0xd8 │ │ │ │ - strheq r6, [ip, #208]! @ 0xd0 │ │ │ │ - mvneq r6, r0, lsr #27 │ │ │ │ + ldrdeq r6, [ip, #208]! @ 0xd0 │ │ │ │ + mvneq r6, r8, lsr #27 │ │ │ │ + @ instruction: 0x01ec6d98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f570 <__cxa_atexit@plt+0x43efc> │ │ │ │ @@ -69567,16 +69567,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, ip, lsr #26 │ │ │ │ - mvneq r6, ip, lsl sp │ │ │ │ + mvneq r6, r4, lsr #26 │ │ │ │ + mvneq r6, r4, lsl sp │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -69597,15 +69597,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldrdeq r6, [ip, #212]! @ 0xd4 │ │ │ │ + mvneq r6, ip, asr #27 │ │ │ │ ldrheq ip, [r5, #192] @ 0xc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f62c <__cxa_atexit@plt+0x43fb8> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -69613,15 +69613,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 4f634 <__cxa_atexit@plt+0x43fc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, asr ip │ │ │ │ + mvneq r6, ip, asr #24 │ │ │ │ ldrsheq ip, [r5, #124] @ 0x7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4f6cc <__cxa_atexit@plt+0x44058> │ │ │ │ ldr lr, [pc, #124] @ 4f6d4 <__cxa_atexit@plt+0x44060> │ │ │ │ @@ -69654,15 +69654,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r6, r4, lsl #24 │ │ │ │ + strdeq r6, [ip, #188]! @ 0xbc │ │ │ │ muleq r0, ip, r0 │ │ │ │ bicseq ip, r5, r4, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #44] @ 4f724 <__cxa_atexit@plt+0x440b0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -69850,15 +69850,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - ldrdeq r6, [ip, #136]! @ 0x88 │ │ │ │ + ldrdeq r6, [ip, #128]! @ 0x80 │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4fa0c <__cxa_atexit@plt+0x44398> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -69890,16 +69890,16 @@ │ │ │ │ cmp r2, r1 │ │ │ │ bge 4fa00 <__cxa_atexit@plt+0x4438c> │ │ │ │ b 4fa30 <__cxa_atexit@plt+0x443bc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r0, asr #16 │ │ │ │ mvneq r6, r8, lsr r8 │ │ │ │ + mvneq r6, r0, lsr r8 │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4fab0 <__cxa_atexit@plt+0x4443c> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -69931,16 +69931,16 @@ │ │ │ │ cmp r2, r1 │ │ │ │ bge 4faa4 <__cxa_atexit@plt+0x44430> │ │ │ │ b 4fad4 <__cxa_atexit@plt+0x44460> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01ec679c │ │ │ │ @ instruction: 0x01ec6794 │ │ │ │ + mvneq r6, ip, lsl #15 │ │ │ │ bicseq ip, r5, r0, lsl #6 │ │ │ │ andeq pc, r0, ip, asr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4fb58 <__cxa_atexit@plt+0x444e4> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ @@ -69984,17 +69984,17 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ b 4fba0 <__cxa_atexit@plt+0x4452c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq ip, r5, r0, ror r2 │ │ │ │ - mvneq r6, r4, lsr #13 │ │ │ │ - strdeq r6, [ip, #100]! @ 0x64 │ │ │ │ + @ instruction: 0x01ec669c │ │ │ │ mvneq r6, ip, ror #13 │ │ │ │ + mvneq r6, r4, ror #13 │ │ │ │ andeq pc, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4fc2c <__cxa_atexit@plt+0x445b8> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -70026,16 +70026,16 @@ │ │ │ │ cmp r1, r2 │ │ │ │ bge 4fc20 <__cxa_atexit@plt+0x445ac> │ │ │ │ b 4fc50 <__cxa_atexit@plt+0x445dc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r0, lsr #12 │ │ │ │ mvneq r6, r8, lsl r6 │ │ │ │ + mvneq r6, r0, lsl r6 │ │ │ │ andeq pc, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4fcd0 <__cxa_atexit@plt+0x4465c> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -70067,16 +70067,16 @@ │ │ │ │ cmp r1, r2 │ │ │ │ bge 4fcc4 <__cxa_atexit@plt+0x44650> │ │ │ │ b 4fcf4 <__cxa_atexit@plt+0x44680> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, ip, ror r5 │ │ │ │ mvneq r6, r4, ror r5 │ │ │ │ + mvneq r6, ip, ror #10 │ │ │ │ ldrsbeq ip, [r5, #12] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -70096,30 +70096,30 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ - strdeq r6, [ip, #84]! @ 0x54 │ │ │ │ + mvneq r6, ip, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4fdf4 <__cxa_atexit@plt+0x44780> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 4fdfc <__cxa_atexit@plt+0x44788> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, lsl #9 │ │ │ │ + mvneq r6, r4, lsl #9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70171,15 +70171,15 @@ │ │ │ │ stm r1, {r9, ip, lr} │ │ │ │ str fp, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #52] @ 4ff18 <__cxa_atexit@plt+0x448a4> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -70213,15 +70213,15 @@ │ │ │ │ add lr, r2, #12 │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r9, [pc, #56] @ 4ffc8 <__cxa_atexit@plt+0x44954> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 4ffa8 <__cxa_atexit@plt+0x44934> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 4ffbc <__cxa_atexit@plt+0x44948> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -70259,15 +70259,15 @@ │ │ │ │ sub r1, r6, #15 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, ip │ │ │ │ mov r9, r0 │ │ │ │ mov sl, lr │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 50060 <__cxa_atexit@plt+0x449ec> │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 50078 <__cxa_atexit@plt+0x44a04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ @@ -70285,18 +70285,18 @@ │ │ │ │ bhi 500b8 <__cxa_atexit@plt+0x44a44> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 500c0 <__cxa_atexit@plt+0x44a4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r8, asr #3 │ │ │ │ + mvneq r6, r0, asr #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70322,18 +70322,18 @@ │ │ │ │ bhi 5014c <__cxa_atexit@plt+0x44ad8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 50154 <__cxa_atexit@plt+0x44ae0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, lsr r1 │ │ │ │ + mvneq r6, ip, lsr #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70405,15 +70405,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 50294 <__cxa_atexit@plt+0x44c20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [ip, #244]! @ 0xf4 │ │ │ │ + mvneq r5, ip, ror #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5034c <__cxa_atexit@plt+0x44cd8> │ │ │ │ ldr lr, [pc, #160] @ 50358 <__cxa_atexit@plt+0x44ce4> │ │ │ │ @@ -70455,15 +70455,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strexheq r5, ip, [ip] │ │ │ │ + strexheq r5, r4, [ip] │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -70523,15 +70523,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r5, ip, asr lr │ │ │ │ + mvneq r5, r4, asr lr │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70719,15 +70719,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 5077c <__cxa_atexit@plt+0x45108> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, lsl #22 │ │ │ │ + mvneq r5, r4, lsl #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 50834 <__cxa_atexit@plt+0x451c0> │ │ │ │ ldr lr, [pc, #160] @ 50840 <__cxa_atexit@plt+0x451cc> │ │ │ │ @@ -70769,15 +70769,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r5, [ip, #164]! @ 0xa4 │ │ │ │ + mvneq r5, ip, lsr #21 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -70837,15 +70837,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r5, r4, ror r9 │ │ │ │ + mvneq r5, ip, ror #18 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71094,15 +71094,15 @@ │ │ │ │ str lr, [r0, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ mov r8, r0 │ │ │ │ mov sl, ip │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r0 │ │ │ │ b 50d6c <__cxa_atexit@plt+0x456f8> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #88] @ 50dcc <__cxa_atexit@plt+0x45758> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -71122,22 +71122,22 @@ │ │ │ │ ldr r5, [sp] │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff560 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ @ instruction: 0x01d5a39c │ │ │ │ - mvneq r5, ip, asr #11 │ │ │ │ + mvneq r5, r4, asr #11 │ │ │ │ @ instruction: 0x01d5b590 │ │ │ │ @ instruction: 0xfffc8dac │ │ │ │ @ instruction: 0xfffc8e54 │ │ │ │ - mvneq r5, r8, ror r6 │ │ │ │ - mvneq r5, r4, ror r5 │ │ │ │ - mvneq r5, r0, ror #11 │ │ │ │ - ldrdeq r5, [ip, #92]! @ 0x5c │ │ │ │ + mvneq r5, r0, ror r6 │ │ │ │ + mvneq r5, ip, ror #10 │ │ │ │ + ldrdeq r5, [ip, #88]! @ 0x58 │ │ │ │ + ldrdeq r5, [ip, #84]! @ 0x54 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -71508,17 +71508,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r4, r4, lsr #30 │ │ │ │ - strdeq r4, [ip, #236]! @ 0xec │ │ │ │ - mvneq r4, ip, ror #29 │ │ │ │ + mvneq r4, ip, lsl pc │ │ │ │ + strdeq r4, [ip, #228]! @ 0xe4 │ │ │ │ + mvneq r4, r4, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 51424 <__cxa_atexit@plt+0x45db0> │ │ │ │ @@ -71532,16 +71532,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, r8, ror lr │ │ │ │ - mvneq r4, r8, ror #28 │ │ │ │ + mvneq r4, r0, ror lr │ │ │ │ + mvneq r4, r0, ror #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 51490 <__cxa_atexit@plt+0x45e1c> │ │ │ │ ldr lr, [pc, #68] @ 51498 <__cxa_atexit@plt+0x45e24> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -71559,15 +71559,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r4, r0, lsl lr │ │ │ │ + mvneq r4, r8, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -71660,17 +71660,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 51620 <__cxa_atexit@plt+0x45fac> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - strdeq r4, [ip, #204]! @ 0xcc │ │ │ │ + strdeq r4, [ip, #196]! @ 0xc4 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - mvneq r4, r4, lsr sp │ │ │ │ + mvneq r4, ip, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 516c4 <__cxa_atexit@plt+0x46050> │ │ │ │ ldr r2, [pc, #136] @ 516e0 <__cxa_atexit@plt+0x4606c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -71705,17 +71705,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r4, r0, lsl ip │ │ │ │ - mvneq r4, r8, ror #23 │ │ │ │ - ldrdeq r4, [ip, #184]! @ 0xb8 │ │ │ │ + mvneq r4, r8, lsl #24 │ │ │ │ + mvneq r4, r0, ror #23 │ │ │ │ + ldrdeq r4, [ip, #176]! @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 51738 <__cxa_atexit@plt+0x460c4> │ │ │ │ @@ -71729,16 +71729,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, r4, ror #22 │ │ │ │ - mvneq r4, r4, asr fp │ │ │ │ + mvneq r4, ip, asr fp │ │ │ │ + mvneq r4, ip, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 517a4 <__cxa_atexit@plt+0x46130> │ │ │ │ ldr lr, [pc, #68] @ 517ac <__cxa_atexit@plt+0x46138> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -71756,15 +71756,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strdeq r4, [ip, #172]! @ 0xac │ │ │ │ + strdeq r4, [ip, #164]! @ 0xa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -71857,17 +71857,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 51934 <__cxa_atexit@plt+0x462c0> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - mvneq r4, r8, ror #19 │ │ │ │ + mvneq r4, r0, ror #19 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - mvneq r4, r0, lsr #20 │ │ │ │ + mvneq r4, r8, lsl sl │ │ │ │ bicseq sl, r5, ip, lsl #25 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ @@ -71909,30 +71909,30 @@ │ │ │ │ bicseq sl, r5, r8, ror #23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 51a48 <__cxa_atexit@plt+0x463d4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 51a50 <__cxa_atexit@plt+0x463dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, lsr r8 │ │ │ │ + mvneq r4, r0, lsr r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 51b08 <__cxa_atexit@plt+0x46494> │ │ │ │ ldr lr, [pc, #160] @ 51b14 <__cxa_atexit@plt+0x464a0> │ │ │ │ @@ -71974,15 +71974,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r4, r0, ror #15 │ │ │ │ + ldrdeq r4, [ip, #120]! @ 0x78 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -72042,15 +72042,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r4, r0, lsr #13 │ │ │ │ + @ instruction: 0x01ec4698 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72288,15 +72288,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 52000 <__cxa_atexit@plt+0x4698c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, lsl #5 │ │ │ │ + mvneq r4, r0, lsl #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 520b8 <__cxa_atexit@plt+0x46a44> │ │ │ │ ldr lr, [pc, #160] @ 520c4 <__cxa_atexit@plt+0x46a50> │ │ │ │ @@ -72338,15 +72338,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r4, r0, lsr r2 │ │ │ │ + mvneq r4, r8, lsr #4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -72406,15 +72406,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq r4, [ip, #0]! │ │ │ │ + mvneq r4, r8, ror #1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72814,25 +72814,25 @@ │ │ │ │ b 1655ebc <__cxa_atexit@plt+0x164a848> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq r3, r0, lsl #21 │ │ │ │ - mvneq r3, ip, lsl #23 │ │ │ │ + mvneq r3, r8, ror sl │ │ │ │ + mvneq r3, r4, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 52860 <__cxa_atexit@plt+0x471ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [r7, #39] @ 0x27 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1655ebc <__cxa_atexit@plt+0x164a848> │ │ │ │ - mvneq r3, ip, asr #22 │ │ │ │ + mvneq r3, r4, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 528ec <__cxa_atexit@plt+0x47278> │ │ │ │ ldr r2, [pc, #136] @ 52908 <__cxa_atexit@plt+0x47294> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -72867,17 +72867,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r3, r8, ror #19 │ │ │ │ - mvneq r3, r0, asr #19 │ │ │ │ - strheq r3, [ip, #144]! @ 0x90 │ │ │ │ + mvneq r3, r0, ror #19 │ │ │ │ + strheq r3, [ip, #152]! @ 0x98 │ │ │ │ + mvneq r3, r8, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 52960 <__cxa_atexit@plt+0x472ec> │ │ │ │ @@ -72891,16 +72891,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r3, ip, lsr r9 │ │ │ │ - mvneq r3, ip, lsr #18 │ │ │ │ + mvneq r3, r4, lsr r9 │ │ │ │ + mvneq r3, r4, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 529cc <__cxa_atexit@plt+0x47358> │ │ │ │ ldr lr, [pc, #68] @ 529d4 <__cxa_atexit@plt+0x47360> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -72918,15 +72918,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq r3, [ip, #132]! @ 0x84 │ │ │ │ + mvneq r3, ip, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -73019,17 +73019,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 52b5c <__cxa_atexit@plt+0x474e8> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - mvneq r3, r0, asr #15 │ │ │ │ + strheq r3, [ip, #120]! @ 0x78 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - strdeq r3, [ip, #120]! @ 0x78 │ │ │ │ + strdeq r3, [ip, #112]! @ 0x70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 52c00 <__cxa_atexit@plt+0x4758c> │ │ │ │ ldr r2, [pc, #136] @ 52c1c <__cxa_atexit@plt+0x475a8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -73064,17 +73064,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrdeq r3, [ip, #100]! @ 0x64 │ │ │ │ - mvneq r3, ip, lsr #13 │ │ │ │ - @ instruction: 0x01ec369c │ │ │ │ + mvneq r3, ip, asr #13 │ │ │ │ + mvneq r3, r4, lsr #13 │ │ │ │ + @ instruction: 0x01ec3694 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 52c74 <__cxa_atexit@plt+0x47600> │ │ │ │ @@ -73088,16 +73088,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r3, r8, lsr #12 │ │ │ │ - mvneq r3, r8, lsl r6 │ │ │ │ + mvneq r3, r0, lsr #12 │ │ │ │ + mvneq r3, r0, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 52ce0 <__cxa_atexit@plt+0x4766c> │ │ │ │ ldr lr, [pc, #68] @ 52ce8 <__cxa_atexit@plt+0x47674> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -73115,15 +73115,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r3, r0, asr #11 │ │ │ │ + strheq r3, [ip, #88]! @ 0x58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -73216,17 +73216,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 52e70 <__cxa_atexit@plt+0x477fc> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - mvneq r3, ip, lsr #9 │ │ │ │ + mvneq r3, r4, lsr #9 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - mvneq r3, r4, ror #9 │ │ │ │ + ldrdeq r3, [ip, #76]! @ 0x4c │ │ │ │ bicseq r9, r5, r0, asr r7 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ @@ -73268,30 +73268,30 @@ │ │ │ │ bicseq r9, r5, ip, lsr #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 52f84 <__cxa_atexit@plt+0x47910> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 52f8c <__cxa_atexit@plt+0x47918> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [ip, #44]! @ 0x2c │ │ │ │ + strdeq r3, [ip, #36]! @ 0x24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 53044 <__cxa_atexit@plt+0x479d0> │ │ │ │ ldr lr, [pc, #160] @ 53050 <__cxa_atexit@plt+0x479dc> │ │ │ │ @@ -73333,15 +73333,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r3, r4, lsr #5 │ │ │ │ + @ instruction: 0x01ec329c │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -73401,15 +73401,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r3, r4, ror #2 │ │ │ │ + mvneq r3, ip, asr r1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -73647,15 +73647,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 5353c <__cxa_atexit@plt+0x47ec8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, asr #26 │ │ │ │ + mvneq r2, r4, asr #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 535f4 <__cxa_atexit@plt+0x47f80> │ │ │ │ ldr lr, [pc, #160] @ 53600 <__cxa_atexit@plt+0x47f8c> │ │ │ │ @@ -73697,15 +73697,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r2, [ip, #196]! @ 0xc4 │ │ │ │ + mvneq r2, ip, ror #25 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -73765,15 +73765,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq r2, [ip, #180]! @ 0xb4 │ │ │ │ + mvneq r2, ip, lsr #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74164,34 +74164,34 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvneq r2, r0, asr #10 │ │ │ │ + mvneq r2, r8, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 53d74 <__cxa_atexit@plt+0x48700> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ b 1647934 <__cxa_atexit@plt+0x163c2c0> │ │ │ │ - mvneq r2, ip, lsr r6 │ │ │ │ + mvneq r2, r4, lsr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #12] @ 53d9c <__cxa_atexit@plt+0x48728> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ - mvneq r2, r0, lsl #10 │ │ │ │ + strdeq r2, [ip, #72]! @ 0x48 │ │ │ │ @ instruction: 0x01d57394 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -74215,15 +74215,15 @@ │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 53e20 <__cxa_atexit@plt+0x487ac> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 2ddea4 <__cxa_atexit@plt+0x2d2830> │ │ │ │ + b 92209c <__cxa_atexit@plt+0x916a28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -74234,15 +74234,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 53e68 <__cxa_atexit@plt+0x487f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, lsr #8 │ │ │ │ + mvneq r2, r8, lsl r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 53f20 <__cxa_atexit@plt+0x488ac> │ │ │ │ ldr lr, [pc, #160] @ 53f2c <__cxa_atexit@plt+0x488b8> │ │ │ │ @@ -74284,15 +74284,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r2, r8, asr #7 │ │ │ │ + mvneq r2, r0, asr #7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -74352,15 +74352,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r2, r8, lsl #5 │ │ │ │ + mvneq r2, r0, lsl #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74399,15 +74399,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 540fc <__cxa_atexit@plt+0x48a88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, lsl #3 │ │ │ │ + mvneq r2, r4, lsl #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 541b4 <__cxa_atexit@plt+0x48b40> │ │ │ │ ldr lr, [pc, #160] @ 541c0 <__cxa_atexit@plt+0x48b4c> │ │ │ │ @@ -74449,15 +74449,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r2, r4, lsr r1 │ │ │ │ + mvneq r2, ip, lsr #2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -74517,15 +74517,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq r1, [ip, #244]! @ 0xf4 │ │ │ │ + mvneq r1, ip, ror #31 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74627,15 +74627,15 @@ │ │ │ │ str r8, [r8, #20] │ │ │ │ ldr r5, [pc, #96] @ 544dc <__cxa_atexit@plt+0x48e68> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r8, #40]! @ 0x28 │ │ │ │ add r9, ip, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, r8 │ │ │ │ @@ -74750,15 +74750,15 @@ │ │ │ │ str lr, [r8, #16] │ │ │ │ str r8, [r8, #20] │ │ │ │ str r9, [r8, #40]! @ 0x28 │ │ │ │ add r9, sl, #2 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r5, r3 │ │ │ │ ldr sl, [sp, #20] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #72] @ 546cc <__cxa_atexit@plt+0x49058> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r0 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @@ -74768,15 +74768,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr sl, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r8, lsr #26 │ │ │ │ + mvneq r1, r0, lsr #26 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffff728 │ │ │ │ @ instruction: 0xfffff794 │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ @@ -74888,15 +74888,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r1, ip, lsr sl │ │ │ │ + mvneq r1, r4, lsr sl │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 548e0 <__cxa_atexit@plt+0x4926c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -74940,15 +74940,15 @@ │ │ │ │ beq 54990 <__cxa_atexit@plt+0x4931c> │ │ │ │ ldr r2, [pc, #72] @ 549a8 <__cxa_atexit@plt+0x49334> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -74980,15 +74980,15 @@ │ │ │ │ beq 54a24 <__cxa_atexit@plt+0x493b0> │ │ │ │ ldr r3, [pc, #56] @ 54a38 <__cxa_atexit@plt+0x493c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -75009,29 +75009,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 54a94 <__cxa_atexit@plt+0x49420> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 54ac0 <__cxa_atexit@plt+0x4944c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 54b5c <__cxa_atexit@plt+0x494e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -75053,15 +75053,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 54b68 <__cxa_atexit@plt+0x494f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -75088,15 +75088,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 54bd0 <__cxa_atexit@plt+0x4955c> │ │ │ │ ldr r3, [pc, #44] @ 54be0 <__cxa_atexit@plt+0x4956c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -75112,29 +75112,29 @@ │ │ │ │ beq 54c24 <__cxa_atexit@plt+0x495b0> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 54c30 <__cxa_atexit@plt+0x495bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 54c5c <__cxa_atexit@plt+0x495e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 54cd8 <__cxa_atexit@plt+0x49664> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -75159,15 +75159,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r1, r0, ror #11 │ │ │ │ + ldrdeq r1, [ip, #88]! @ 0x58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 54d1c <__cxa_atexit@plt+0x496a8> │ │ │ │ @@ -75178,15 +75178,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, r0, ror r5 │ │ │ │ + mvneq r1, r8, ror #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75344,18 +75344,18 @@ │ │ │ │ bhi 54fc4 <__cxa_atexit@plt+0x49950> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 54fcc <__cxa_atexit@plt+0x49958> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r1, [ip, #44]! @ 0x2c │ │ │ │ + strheq r1, [ip, #36]! @ 0x24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75421,15 +75421,15 @@ │ │ │ │ stm r1, {r3, ip, lr} │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r8, [sp, #16] │ │ │ │ ldr r9, [sp, #20] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -75473,17 +75473,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r1, r0, lsr r1 │ │ │ │ - mvneq r1, r8, lsl #2 │ │ │ │ - strdeq r1, [ip, #8]! │ │ │ │ + mvneq r1, r8, lsr #2 │ │ │ │ + mvneq r1, r0, lsl #2 │ │ │ │ + strdeq r1, [ip, #0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 55218 <__cxa_atexit@plt+0x49ba4> │ │ │ │ @@ -75497,16 +75497,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, r4, lsl #1 │ │ │ │ - mvneq r1, r4, ror r0 │ │ │ │ + mvneq r1, ip, ror r0 │ │ │ │ + mvneq r1, ip, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55284 <__cxa_atexit@plt+0x49c10> │ │ │ │ ldr lr, [pc, #68] @ 5528c <__cxa_atexit@plt+0x49c18> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -75524,15 +75524,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r1, ip, lsl r0 │ │ │ │ + mvneq r1, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -75606,17 +75606,17 @@ │ │ │ │ b 553c4 <__cxa_atexit@plt+0x49d50> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - strexheq r0, ip, [ip] │ │ │ │ + strexheq r0, r4, [ip] │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - ldrdeq r0, [ip, #252]! @ 0xfc │ │ │ │ + ldrdeq r0, [ip, #244]! @ 0xf4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -75648,15 +75648,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ b 55470 <__cxa_atexit@plt+0x49dfc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - mvneq r0, ip, ror #29 │ │ │ │ + mvneq r0, r4, ror #29 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 55510 <__cxa_atexit@plt+0x49e9c> │ │ │ │ ldr r2, [pc, #136] @ 5552c <__cxa_atexit@plt+0x49eb8> │ │ │ │ @@ -75692,17 +75692,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r0, r4, asr #27 │ │ │ │ - @ instruction: 0x01ec0d9c │ │ │ │ - mvneq r0, ip, lsl #27 │ │ │ │ + strheq r0, [ip, #220]! @ 0xdc │ │ │ │ + @ instruction: 0x01ec0d94 │ │ │ │ + mvneq r0, r4, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 55584 <__cxa_atexit@plt+0x49f10> │ │ │ │ @@ -75716,16 +75716,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r8, lsl sp │ │ │ │ - mvneq r0, r8, lsl #26 │ │ │ │ + mvneq r0, r0, lsl sp │ │ │ │ + mvneq r0, r0, lsl #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 555f0 <__cxa_atexit@plt+0x49f7c> │ │ │ │ ldr lr, [pc, #68] @ 555f8 <__cxa_atexit@plt+0x49f84> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -75743,15 +75743,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strheq r0, [ip, #192]! @ 0xc0 │ │ │ │ + mvneq r0, r8, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -75825,17 +75825,17 @@ │ │ │ │ b 55730 <__cxa_atexit@plt+0x4a0bc> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - mvneq r0, r0, lsr ip │ │ │ │ + mvneq r0, r8, lsr #24 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - mvneq r0, r0, ror ip │ │ │ │ + mvneq r0, r8, ror #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -75867,15 +75867,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ b 557dc <__cxa_atexit@plt+0x4a168> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - mvneq r0, r0, lsl #23 │ │ │ │ + mvneq r0, r8, ror fp │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0x01d56d9c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -76017,15 +76017,15 @@ │ │ │ │ str r3, [ip, #16] │ │ │ │ str ip, [ip, #20] │ │ │ │ str r9, [ip, #40]! @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 55a7c <__cxa_atexit@plt+0x4a408> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, ip │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, ip │ │ │ │ b 55a58 <__cxa_atexit@plt+0x4a3e4> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ @@ -76134,15 +76134,15 @@ │ │ │ │ ldr r5, [pc, #300] @ 55d30 <__cxa_atexit@plt+0x4a6bc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r8, #12] │ │ │ │ str r8, [r8, #16] │ │ │ │ str ip, [r8, #36]! @ 0x24 │ │ │ │ add r9, r9, #2 │ │ │ │ mov r5, r2 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 55d0c <__cxa_atexit@plt+0x4a698> │ │ │ │ ldr lr, [pc, #228] @ 55d18 <__cxa_atexit@plt+0x4a6a4> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ @@ -76185,15 +76185,15 @@ │ │ │ │ ldr r0, [pc, #116] @ 55d44 <__cxa_atexit@plt+0x4a6d0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #40]! @ 0x28 │ │ │ │ ldr r0, [pc, #108] @ 55d48 <__cxa_atexit@plt+0x4a6d4> │ │ │ │ add r0, pc, r0 │ │ │ │ add r9, r0, #2 │ │ │ │ mov r5, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 55cf8 <__cxa_atexit@plt+0x4a684> │ │ │ │ mov r6, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ @@ -76225,15 +76225,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 55d84 <__cxa_atexit@plt+0x4a710> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, lsl #10 │ │ │ │ + strdeq r0, [ip, #76]! @ 0x4c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 55e3c <__cxa_atexit@plt+0x4a7c8> │ │ │ │ ldr lr, [pc, #160] @ 55e48 <__cxa_atexit@plt+0x4a7d4> │ │ │ │ @@ -76275,15 +76275,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r0, ip, lsr #9 │ │ │ │ + mvneq r0, r4, lsr #9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -76343,15 +76343,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r0, ip, ror #6 │ │ │ │ + mvneq r0, r4, ror #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76390,15 +76390,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 56018 <__cxa_atexit@plt+0x4a9a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, ror r2 │ │ │ │ + mvneq r0, r8, ror #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 560d0 <__cxa_atexit@plt+0x4aa5c> │ │ │ │ ldr lr, [pc, #160] @ 560dc <__cxa_atexit@plt+0x4aa68> │ │ │ │ @@ -76440,15 +76440,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r0, r8, lsl r2 │ │ │ │ + mvneq r0, r0, lsl r2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -76508,15 +76508,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq r0, [ip, #8]! │ │ │ │ + ldrdeq r0, [ip, #0]! │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76692,15 +76692,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 564d0 <__cxa_atexit@plt+0x4ae5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq pc, [fp, #216]! @ 0xd8 @ │ │ │ │ + strheq pc, [fp, #208]! @ 0xd0 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 56588 <__cxa_atexit@plt+0x4af14> │ │ │ │ ldr lr, [pc, #160] @ 56594 <__cxa_atexit@plt+0x4af20> │ │ │ │ @@ -76742,15 +76742,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq pc, r0, ror #26 │ │ │ │ + mvneq pc, r8, asr sp @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -76810,15 +76810,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq pc, r0, lsr #24 │ │ │ │ + mvneq pc, r8, lsl ip @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76857,15 +76857,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 56764 <__cxa_atexit@plt+0x4b0f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r4, lsr #22 │ │ │ │ + mvneq pc, ip, lsl fp @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5681c <__cxa_atexit@plt+0x4b1a8> │ │ │ │ ldr lr, [pc, #160] @ 56828 <__cxa_atexit@plt+0x4b1b4> │ │ │ │ @@ -76907,15 +76907,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq pc, ip, asr #21 │ │ │ │ + mvneq pc, r4, asr #21 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -76975,15 +76975,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq pc, ip, lsl #19 │ │ │ │ + mvneq pc, r4, lsl #19 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77231,15 +77231,15 @@ │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq pc, ip, ror r5 @ │ │ │ │ + mvneq pc, r4, ror r5 @ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 56d64 <__cxa_atexit@plt+0x4b6f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -77250,25 +77250,25 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 56d88 <__cxa_atexit@plt+0x4b714> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ b 1647934 <__cxa_atexit@plt+0x163c2c0> │ │ │ │ - mvneq pc, r8, lsr #12 │ │ │ │ + mvneq pc, r0, lsr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #12] @ 56db0 <__cxa_atexit@plt+0x4b73c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ - mvneq pc, ip, ror #9 │ │ │ │ + mvneq pc, r4, ror #9 │ │ │ │ bicseq r4, r5, r0, lsl #7 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -77292,15 +77292,15 @@ │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 56e34 <__cxa_atexit@plt+0x4b7c0> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 2ddea4 <__cxa_atexit@plt+0x2d2830> │ │ │ │ + b 92209c <__cxa_atexit@plt+0x916a28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -77311,15 +77311,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 56e7c <__cxa_atexit@plt+0x4b808> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, ip, lsl #8 │ │ │ │ + mvneq pc, r4, lsl #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 56f34 <__cxa_atexit@plt+0x4b8c0> │ │ │ │ ldr lr, [pc, #160] @ 56f40 <__cxa_atexit@plt+0x4b8cc> │ │ │ │ @@ -77361,15 +77361,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq pc, [fp, #52]! @ 0x34 @ │ │ │ │ + mvneq pc, ip, lsr #7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -77429,15 +77429,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq pc, r4, ror r2 @ │ │ │ │ + mvneq pc, ip, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77476,15 +77476,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 57110 <__cxa_atexit@plt+0x4ba9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, ror r1 @ │ │ │ │ + mvneq pc, r0, ror r1 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 571c8 <__cxa_atexit@plt+0x4bb54> │ │ │ │ ldr lr, [pc, #160] @ 571d4 <__cxa_atexit@plt+0x4bb60> │ │ │ │ @@ -77526,15 +77526,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq pc, r0, lsr #2 │ │ │ │ + mvneq pc, r8, lsl r1 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -77594,15 +77594,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq lr, r0, ror #31 │ │ │ │ + ldrdeq lr, [fp, #248]! @ 0xf8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77703,15 +77703,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #12] │ │ │ │ str r8, [r8, #16] │ │ │ │ str r9, [r8, #36]! @ 0x24 │ │ │ │ add r9, sl, #2 │ │ │ │ mov r5, ip │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, r8 │ │ │ │ @@ -77825,15 +77825,15 @@ │ │ │ │ str r8, [r8, #16] │ │ │ │ str ip, [r8, #36]! @ 0x24 │ │ │ │ add r9, r2, #2 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r5, lr │ │ │ │ ldr sl, [sp, #20] │ │ │ │ mov fp, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #76] @ 576dc <__cxa_atexit@plt+0x4c068> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r0 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @@ -77844,15 +77844,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov fp, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, lsl sp │ │ │ │ + mvneq lr, r4, lsl sp │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff6e8 │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ andeq r1, r0, ip, asr #20 │ │ │ │ @@ -77977,15 +77977,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - mvneq lr, r4, lsr #20 │ │ │ │ + mvneq lr, ip, lsl sl │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 57960 <__cxa_atexit@plt+0x4c2ec> │ │ │ │ @@ -78061,15 +78061,15 @@ │ │ │ │ beq 57a54 <__cxa_atexit@plt+0x4c3e0> │ │ │ │ ldr r2, [pc, #72] @ 57a6c <__cxa_atexit@plt+0x4c3f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -78101,15 +78101,15 @@ │ │ │ │ beq 57ae8 <__cxa_atexit@plt+0x4c474> │ │ │ │ ldr r3, [pc, #56] @ 57afc <__cxa_atexit@plt+0x4c488> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -78130,29 +78130,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 57b58 <__cxa_atexit@plt+0x4c4e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 57b84 <__cxa_atexit@plt+0x4c510> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 57c20 <__cxa_atexit@plt+0x4c5ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -78174,15 +78174,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 57c2c <__cxa_atexit@plt+0x4c5b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -78209,15 +78209,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 57c94 <__cxa_atexit@plt+0x4c620> │ │ │ │ ldr r3, [pc, #44] @ 57ca4 <__cxa_atexit@plt+0x4c630> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -78233,29 +78233,29 @@ │ │ │ │ beq 57ce8 <__cxa_atexit@plt+0x4c674> │ │ │ │ ldr r3, [pc, #32] @ 57cf4 <__cxa_atexit@plt+0x4c680> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 57d20 <__cxa_atexit@plt+0x4c6ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 57dc8 <__cxa_atexit@plt+0x4c754> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -78281,15 +78281,15 @@ │ │ │ │ beq 57dc0 <__cxa_atexit@plt+0x4c74c> │ │ │ │ ldr r5, [pc, #64] @ 57dd4 <__cxa_atexit@plt+0x4c760> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -78318,15 +78318,15 @@ │ │ │ │ beq 57e48 <__cxa_atexit@plt+0x4c7d4> │ │ │ │ ldr r2, [pc, #48] @ 57e58 <__cxa_atexit@plt+0x4c7e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -78345,29 +78345,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 57eb4 <__cxa_atexit@plt+0x4c840> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 57ee0 <__cxa_atexit@plt+0x4c86c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 57f5c <__cxa_atexit@plt+0x4c8e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -78392,15 +78392,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq lr, ip, asr r3 │ │ │ │ + mvneq lr, r4, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 57fa0 <__cxa_atexit@plt+0x4c92c> │ │ │ │ @@ -78411,15 +78411,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, ip, ror #5 │ │ │ │ + mvneq lr, r4, ror #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78560,15 +78560,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq lr, [fp, #12]! │ │ │ │ + ldrdeq lr, [fp, #4]! │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 58240 <__cxa_atexit@plt+0x4cbcc> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -78612,15 +78612,15 @@ │ │ │ │ beq 582f0 <__cxa_atexit@plt+0x4cc7c> │ │ │ │ ldr r2, [pc, #72] @ 58308 <__cxa_atexit@plt+0x4cc94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -78652,15 +78652,15 @@ │ │ │ │ beq 58384 <__cxa_atexit@plt+0x4cd10> │ │ │ │ ldr r3, [pc, #56] @ 58398 <__cxa_atexit@plt+0x4cd24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -78681,29 +78681,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 583f4 <__cxa_atexit@plt+0x4cd80> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 58420 <__cxa_atexit@plt+0x4cdac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 584bc <__cxa_atexit@plt+0x4ce48> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -78725,15 +78725,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 584c8 <__cxa_atexit@plt+0x4ce54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -78760,15 +78760,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 58530 <__cxa_atexit@plt+0x4cebc> │ │ │ │ ldr r3, [pc, #44] @ 58540 <__cxa_atexit@plt+0x4cecc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -78784,29 +78784,29 @@ │ │ │ │ beq 58584 <__cxa_atexit@plt+0x4cf10> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 58590 <__cxa_atexit@plt+0x4cf1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 585bc <__cxa_atexit@plt+0x4cf48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 58638 <__cxa_atexit@plt+0x4cfc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -78831,15 +78831,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq sp, r0, lsl #25 │ │ │ │ + mvneq sp, r8, ror ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5867c <__cxa_atexit@plt+0x4d008> │ │ │ │ @@ -78850,15 +78850,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, r0, lsl ip │ │ │ │ + mvneq sp, r8, lsl #24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78928,15 +78928,15 @@ │ │ │ │ str r0, [r2, #32] │ │ │ │ str ip, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r3, r4} │ │ │ │ ldr r4, [sp] │ │ │ │ add fp, sp, #12 │ │ │ │ ldm fp, {r5, r8, r9, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -78949,18 +78949,18 @@ │ │ │ │ bhi 58818 <__cxa_atexit@plt+0x4d1a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 58820 <__cxa_atexit@plt+0x4d1ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, ror #20 │ │ │ │ + mvneq sp, r0, ror #20 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -79033,15 +79033,15 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ ldr r8, [sp, #16] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -79085,17 +79085,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq sp, r0, asr #17 │ │ │ │ - @ instruction: 0x01ebd898 │ │ │ │ - mvneq sp, r8, lsl #17 │ │ │ │ + strheq sp, [fp, #136]! @ 0x88 │ │ │ │ + @ instruction: 0x01ebd890 │ │ │ │ + mvneq sp, r0, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 58a88 <__cxa_atexit@plt+0x4d414> │ │ │ │ @@ -79109,16 +79109,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, r4, lsl r8 │ │ │ │ - mvneq sp, r4, lsl #16 │ │ │ │ + mvneq sp, ip, lsl #16 │ │ │ │ + strdeq sp, [fp, #124]! @ 0x7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58af4 <__cxa_atexit@plt+0x4d480> │ │ │ │ ldr lr, [pc, #68] @ 58afc <__cxa_atexit@plt+0x4d488> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -79136,15 +79136,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq sp, ip, lsr #15 │ │ │ │ + mvneq sp, r4, lsr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -79218,17 +79218,17 @@ │ │ │ │ b 58c34 <__cxa_atexit@plt+0x4d5c0> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - mvneq sp, ip, lsr #14 │ │ │ │ + mvneq sp, r4, lsr #14 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - mvneq sp, ip, ror #14 │ │ │ │ + mvneq sp, r4, ror #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -79260,15 +79260,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ b 58ce0 <__cxa_atexit@plt+0x4d66c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - mvneq sp, ip, ror r6 │ │ │ │ + mvneq sp, r4, ror r6 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58d80 <__cxa_atexit@plt+0x4d70c> │ │ │ │ ldr r2, [pc, #136] @ 58d9c <__cxa_atexit@plt+0x4d728> │ │ │ │ @@ -79304,17 +79304,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq sp, r4, asr r5 │ │ │ │ - mvneq sp, ip, lsr #10 │ │ │ │ - mvneq sp, ip, lsl r5 │ │ │ │ + mvneq sp, ip, asr #10 │ │ │ │ + mvneq sp, r4, lsr #10 │ │ │ │ + mvneq sp, r4, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 58df4 <__cxa_atexit@plt+0x4d780> │ │ │ │ @@ -79328,16 +79328,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, r8, lsr #9 │ │ │ │ - @ instruction: 0x01ebd498 │ │ │ │ + mvneq sp, r0, lsr #9 │ │ │ │ + @ instruction: 0x01ebd490 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 58e60 <__cxa_atexit@plt+0x4d7ec> │ │ │ │ ldr lr, [pc, #68] @ 58e68 <__cxa_atexit@plt+0x4d7f4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -79355,15 +79355,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq sp, r0, asr #8 │ │ │ │ + mvneq sp, r8, lsr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -79437,17 +79437,17 @@ │ │ │ │ b 58fa0 <__cxa_atexit@plt+0x4d92c> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - mvneq sp, r0, asr #7 │ │ │ │ + strheq sp, [fp, #56]! @ 0x38 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - mvneq sp, r0, lsl #8 │ │ │ │ + strdeq sp, [fp, #56]! @ 0x38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -79479,15 +79479,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ b 5904c <__cxa_atexit@plt+0x4d9d8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - mvneq sp, r0, lsl r3 │ │ │ │ + mvneq sp, r8, lsl #6 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ bicseq r3, r5, ip, lsr #10 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ @@ -79652,15 +79652,15 @@ │ │ │ │ ldr r0, [pc, #76] @ 59348 <__cxa_atexit@plt+0x4dcd4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [ip, #12] │ │ │ │ str ip, [ip, #16] │ │ │ │ str lr, [ip, #36]! @ 0x24 │ │ │ │ add r9, r9, #2 │ │ │ │ mov r8, ip │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, ip │ │ │ │ b 59324 <__cxa_atexit@plt+0x4dcb0> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ @@ -79681,15 +79681,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 59384 <__cxa_atexit@plt+0x4dd10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r4, lsl #30 │ │ │ │ + strdeq ip, [fp, #236]! @ 0xec │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5943c <__cxa_atexit@plt+0x4ddc8> │ │ │ │ ldr lr, [pc, #160] @ 59448 <__cxa_atexit@plt+0x4ddd4> │ │ │ │ @@ -79731,15 +79731,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq ip, ip, lsr #29 │ │ │ │ + mvneq ip, r4, lsr #29 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -79799,15 +79799,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq ip, ip, ror #26 │ │ │ │ + mvneq ip, r4, ror #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -79846,15 +79846,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 59618 <__cxa_atexit@plt+0x4dfa4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, ror ip │ │ │ │ + mvneq ip, r8, ror #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 596d0 <__cxa_atexit@plt+0x4e05c> │ │ │ │ ldr lr, [pc, #160] @ 596dc <__cxa_atexit@plt+0x4e068> │ │ │ │ @@ -79896,15 +79896,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq ip, r8, lsl ip │ │ │ │ + mvneq ip, r0, lsl ip │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -79964,15 +79964,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq ip, [fp, #168]! @ 0xa8 │ │ │ │ + ldrdeq ip, [fp, #160]! @ 0xa0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80124,24 +80124,24 @@ │ │ │ │ mov r6, r9 │ │ │ │ ldr r8, [pc, #88] @ 59ab8 <__cxa_atexit@plt+0x4e444> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #84] @ 59abc <__cxa_atexit@plt+0x4e448> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r8, [pc, #44] @ 59aa8 <__cxa_atexit@plt+0x4e434> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #40] @ 59aac <__cxa_atexit@plt+0x4e438> │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r5, #24] │ │ │ │ add r1, r5, #28 │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq r1, r5, ip, lsr r9 │ │ │ │ bicseq r1, r5, r4, asr #18 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @@ -80158,15 +80158,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 59af8 <__cxa_atexit@plt+0x4e484> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ebc790 │ │ │ │ + mvneq ip, r8, lsl #15 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 59bb0 <__cxa_atexit@plt+0x4e53c> │ │ │ │ ldr lr, [pc, #160] @ 59bbc <__cxa_atexit@plt+0x4e548> │ │ │ │ @@ -80208,15 +80208,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq ip, r8, lsr r7 │ │ │ │ + mvneq ip, r0, lsr r7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -80276,15 +80276,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq ip, [fp, #88]! @ 0x58 │ │ │ │ + strdeq ip, [fp, #80]! @ 0x50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80323,15 +80323,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 59d8c <__cxa_atexit@plt+0x4e718> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [fp, #76]! @ 0x4c │ │ │ │ + strdeq ip, [fp, #68]! @ 0x44 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 59e44 <__cxa_atexit@plt+0x4e7d0> │ │ │ │ ldr lr, [pc, #160] @ 59e50 <__cxa_atexit@plt+0x4e7dc> │ │ │ │ @@ -80373,15 +80373,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq ip, r4, lsr #9 │ │ │ │ + @ instruction: 0x01ebc49c │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -80441,15 +80441,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq ip, r4, ror #6 │ │ │ │ + mvneq ip, ip, asr r3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80588,26 +80588,26 @@ │ │ │ │ mov r4, r8 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, #96] @ 5a204 <__cxa_atexit@plt+0x4eb90> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #92] @ 5a208 <__cxa_atexit@plt+0x4eb94> │ │ │ │ add r9, pc, r9 │ │ │ │ ldm sp, {sl, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r3, [pc, #56] @ 5a1f4 <__cxa_atexit@plt+0x4eb80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #52] @ 5a1f8 <__cxa_atexit@plt+0x4eb84> │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r5, #16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r4, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrsheq r1, [r5, #28] │ │ │ │ bicseq r1, r5, r4, lsl #4 │ │ │ │ @@ -80710,15 +80710,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq fp, r4, asr #30 │ │ │ │ + mvneq fp, ip, lsr pc │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 5a3d8 <__cxa_atexit@plt+0x4ed64> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -80762,15 +80762,15 @@ │ │ │ │ beq 5a488 <__cxa_atexit@plt+0x4ee14> │ │ │ │ ldr r2, [pc, #72] @ 5a4a0 <__cxa_atexit@plt+0x4ee2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -80802,15 +80802,15 @@ │ │ │ │ beq 5a51c <__cxa_atexit@plt+0x4eea8> │ │ │ │ ldr r3, [pc, #56] @ 5a530 <__cxa_atexit@plt+0x4eebc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -80831,29 +80831,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 5a58c <__cxa_atexit@plt+0x4ef18> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 5a5b8 <__cxa_atexit@plt+0x4ef44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 5a654 <__cxa_atexit@plt+0x4efe0> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -80875,15 +80875,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 5a660 <__cxa_atexit@plt+0x4efec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -80910,15 +80910,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 5a6c8 <__cxa_atexit@plt+0x4f054> │ │ │ │ ldr r3, [pc, #44] @ 5a6d8 <__cxa_atexit@plt+0x4f064> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -80934,29 +80934,29 @@ │ │ │ │ beq 5a71c <__cxa_atexit@plt+0x4f0a8> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 5a728 <__cxa_atexit@plt+0x4f0b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 5a754 <__cxa_atexit@plt+0x4f0e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 5a7d0 <__cxa_atexit@plt+0x4f15c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -80981,15 +80981,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq fp, r8, ror #21 │ │ │ │ + mvneq fp, r0, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5a814 <__cxa_atexit@plt+0x4f1a0> │ │ │ │ @@ -81000,15 +81000,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r8, ror sl │ │ │ │ + mvneq fp, r0, ror sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81064,15 +81064,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strheq fp, [fp, #156]! @ 0x9c │ │ │ │ + strheq fp, [fp, #148]! @ 0x94 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 5a960 <__cxa_atexit@plt+0x4f2ec> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -81116,15 +81116,15 @@ │ │ │ │ beq 5aa10 <__cxa_atexit@plt+0x4f39c> │ │ │ │ ldr r2, [pc, #72] @ 5aa28 <__cxa_atexit@plt+0x4f3b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -81156,15 +81156,15 @@ │ │ │ │ beq 5aaa4 <__cxa_atexit@plt+0x4f430> │ │ │ │ ldr r3, [pc, #56] @ 5aab8 <__cxa_atexit@plt+0x4f444> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -81185,29 +81185,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 5ab14 <__cxa_atexit@plt+0x4f4a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 5ab40 <__cxa_atexit@plt+0x4f4cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 5abdc <__cxa_atexit@plt+0x4f568> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -81229,15 +81229,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 5abe8 <__cxa_atexit@plt+0x4f574> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -81264,15 +81264,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 5ac50 <__cxa_atexit@plt+0x4f5dc> │ │ │ │ ldr r3, [pc, #44] @ 5ac60 <__cxa_atexit@plt+0x4f5ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -81288,29 +81288,29 @@ │ │ │ │ beq 5aca4 <__cxa_atexit@plt+0x4f630> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 5acb0 <__cxa_atexit@plt+0x4f63c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 5acdc <__cxa_atexit@plt+0x4f668> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 5ad58 <__cxa_atexit@plt+0x4f6e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -81335,15 +81335,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq fp, r0, ror #10 │ │ │ │ + mvneq fp, r8, asr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5ad9c <__cxa_atexit@plt+0x4f728> │ │ │ │ @@ -81354,15 +81354,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq fp, [fp, #64]! @ 0x40 │ │ │ │ + mvneq fp, r8, ror #9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81438,18 +81438,18 @@ │ │ │ │ bhi 5aefc <__cxa_atexit@plt+0x4f888> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 5af04 <__cxa_atexit@plt+0x4f890> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, lsl #7 │ │ │ │ + mvneq fp, ip, ror r3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81550,15 +81550,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str ip, [r2, #28] │ │ │ │ str r4, [r2, #32] │ │ │ │ mov r4, fp │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r1 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 2ddea4 <__cxa_atexit@plt+0x2d2830> │ │ │ │ + b 92209c <__cxa_atexit@plt+0x916a28> │ │ │ │ mov r6, r2 │ │ │ │ b 5b0cc <__cxa_atexit@plt+0x4fa58> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ @@ -81584,15 +81584,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r1, [r8, #4]! │ │ │ │ stmib r8, {r0, r3} │ │ │ │ add r9, ip, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 5b154 <__cxa_atexit@plt+0x4fae0> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @@ -81605,18 +81605,18 @@ │ │ │ │ bhi 5b198 <__cxa_atexit@plt+0x4fb24> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 5b1a0 <__cxa_atexit@plt+0x4fb2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, ror #1 │ │ │ │ + mvneq fp, r0, ror #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81642,18 +81642,18 @@ │ │ │ │ bhi 5b22c <__cxa_atexit@plt+0x4fbb8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 5b234 <__cxa_atexit@plt+0x4fbc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, asr r0 │ │ │ │ + mvneq fp, ip, asr #32 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81744,15 +81744,15 @@ │ │ │ │ add r5, r2, #8 │ │ │ │ stm r5, {r0, r9, ip} │ │ │ │ str sl, [r2, #20] │ │ │ │ str lr, [r2, #24] │ │ │ │ str r3, [r2, #28] │ │ │ │ mov r5, r1 │ │ │ │ mov sl, ip │ │ │ │ - b 2ddea4 <__cxa_atexit@plt+0x2d2830> │ │ │ │ + b 92209c <__cxa_atexit@plt+0x916a28> │ │ │ │ mov r6, r2 │ │ │ │ b 5b3d4 <__cxa_atexit@plt+0x4fd60> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, ip │ │ │ │ @@ -81779,15 +81779,15 @@ │ │ │ │ ldr r3, [r7, #4] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r3, [r8, #4] │ │ │ │ add r9, r0, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 5b460 <__cxa_atexit@plt+0x4fdec> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @@ -81800,18 +81800,18 @@ │ │ │ │ bhi 5b4a4 <__cxa_atexit@plt+0x4fe30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 5b4ac <__cxa_atexit@plt+0x4fe38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [fp, #220]! @ 0xdc │ │ │ │ + ldrdeq sl, [fp, #212]! @ 0xd4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81837,18 +81837,18 @@ │ │ │ │ bhi 5b538 <__cxa_atexit@plt+0x4fec4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 5b540 <__cxa_atexit@plt+0x4fecc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r8, asr #26 │ │ │ │ + mvneq sl, r0, asr #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81939,15 +81939,15 @@ │ │ │ │ add r5, r2, #8 │ │ │ │ stm r5, {r0, r9, ip} │ │ │ │ str sl, [r2, #20] │ │ │ │ str lr, [r2, #24] │ │ │ │ str r3, [r2, #28] │ │ │ │ mov r5, r1 │ │ │ │ mov sl, ip │ │ │ │ - b 2ddea4 <__cxa_atexit@plt+0x2d2830> │ │ │ │ + b 92209c <__cxa_atexit@plt+0x916a28> │ │ │ │ mov r6, r2 │ │ │ │ b 5b6e0 <__cxa_atexit@plt+0x5006c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, ip │ │ │ │ @@ -81974,15 +81974,15 @@ │ │ │ │ ldr r3, [r7, #4] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r3, [r8, #4] │ │ │ │ add r9, r0, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 5b76c <__cxa_atexit@plt+0x500f8> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @@ -82063,15 +82063,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 5b908 <__cxa_atexit@plt+0x50294> │ │ │ │ ldr r8, [pc, #20] @ 5b8c4 <__cxa_atexit@plt+0x50250> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 389304 <__cxa_atexit@plt+0x37dc90> │ │ │ │ + b 9cd4fc <__cxa_atexit@plt+0x9c1e88> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrsbeq pc, [r4, #128] @ 0x80 @ │ │ │ │ bicseq r0, r5, ip, lsl #25 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -82080,15 +82080,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 5b908 <__cxa_atexit@plt+0x50294> │ │ │ │ ldr r8, [pc, #16] @ 5b904 <__cxa_atexit@plt+0x50290> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 389304 <__cxa_atexit@plt+0x37dc90> │ │ │ │ + b 9cd4fc <__cxa_atexit@plt+0x9c1e88> │ │ │ │ bicseq pc, r4, ip, lsl #17 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [pc, #124] @ 5b990 <__cxa_atexit@plt+0x5031c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -82105,22 +82105,22 @@ │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r3, r5, #28 │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r8, [r5, #16] │ │ │ │ ldreq r8, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 389304 <__cxa_atexit@plt+0x37dc90> │ │ │ │ + b 9cd4fc <__cxa_atexit@plt+0x9c1e88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 389304 <__cxa_atexit@plt+0x37dc90> │ │ │ │ + b 9cd4fc <__cxa_atexit@plt+0x9c1e88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrheq r0, [r5, #176] @ 0xb0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -82138,20 +82138,20 @@ │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r3, r5, #28 │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r8, [r5, #16] │ │ │ │ ldreq r8, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 389304 <__cxa_atexit@plt+0x37dc90> │ │ │ │ + b 9cd4fc <__cxa_atexit@plt+0x9c1e88> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 389304 <__cxa_atexit@plt+0x37dc90> │ │ │ │ + b 9cd4fc <__cxa_atexit@plt+0x9c1e88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ bicseq r0, r5, r8, lsr fp │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -82159,15 +82159,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #4 │ │ │ │ ldr r8, [r5, r2] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 389304 <__cxa_atexit@plt+0x37dc90> │ │ │ │ + b 9cd4fc <__cxa_atexit@plt+0x9c1e88> │ │ │ │ bicseq r0, r5, r0, lsl fp │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [r7, #4] │ │ │ │ str r3, [r5, #4]! │ │ │ │ @@ -82210,17 +82210,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq sl, ip, ror #15 │ │ │ │ - mvneq sl, r4, asr #15 │ │ │ │ - strheq sl, [fp, #116]! @ 0x74 │ │ │ │ + mvneq sl, r4, ror #15 │ │ │ │ + strheq sl, [fp, #124]! @ 0x7c │ │ │ │ + mvneq sl, ip, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5bb5c <__cxa_atexit@plt+0x504e8> │ │ │ │ @@ -82234,16 +82234,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, r0, asr #14 │ │ │ │ - mvneq sl, r0, lsr r7 │ │ │ │ + mvneq sl, r8, lsr r7 │ │ │ │ + mvneq sl, r8, lsr #14 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -82274,15 +82274,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 5bc08 <__cxa_atexit@plt+0x50594> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r0, lsl #13 │ │ │ │ + mvneq sl, r8, ror r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5bcc0 <__cxa_atexit@plt+0x5064c> │ │ │ │ ldr lr, [pc, #160] @ 5bccc <__cxa_atexit@plt+0x50658> │ │ │ │ @@ -82324,15 +82324,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq sl, r8, lsr #12 │ │ │ │ + mvneq sl, r0, lsr #12 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -82392,15 +82392,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq sl, r8, ror #9 │ │ │ │ + mvneq sl, r0, ror #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -82439,15 +82439,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 5be9c <__cxa_atexit@plt+0x50828> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, ror #7 │ │ │ │ + mvneq sl, r4, ror #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5bf54 <__cxa_atexit@plt+0x508e0> │ │ │ │ ldr lr, [pc, #160] @ 5bf60 <__cxa_atexit@plt+0x508ec> │ │ │ │ @@ -82489,15 +82489,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01eba394 │ │ │ │ + mvneq sl, ip, lsl #7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -82557,15 +82557,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq sl, r4, asr r2 │ │ │ │ + mvneq sl, ip, asr #4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -82635,17 +82635,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq sl, r8, asr #2 │ │ │ │ - mvneq sl, r0, lsr #2 │ │ │ │ - mvneq sl, r0, lsl r1 │ │ │ │ + mvneq sl, r0, asr #2 │ │ │ │ + mvneq sl, r8, lsl r1 │ │ │ │ + mvneq sl, r8, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5c200 <__cxa_atexit@plt+0x50b8c> │ │ │ │ @@ -82659,16 +82659,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01eba09c │ │ │ │ - mvneq sl, ip, lsl #1 │ │ │ │ + @ instruction: 0x01eba094 │ │ │ │ + mvneq sl, r4, lsl #1 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -82815,29 +82815,29 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add lr, r5, #36 @ 0x24 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r3 │ │ │ │ add fp, sp, #12 │ │ │ │ ldm fp, {r8, sl, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ add r6, r9, #8 │ │ │ │ cmp lr, r6 │ │ │ │ bcc 5c4c4 <__cxa_atexit@plt+0x50e50> │ │ │ │ ldr lr, [pc, #60] @ 5c4d0 <__cxa_atexit@plt+0x50e5c> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5, #32] │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ str ip, [r5, #44] @ 0x2c │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r1, [r9, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff6e4 │ │ │ │ @@ -82882,17 +82882,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r9, ip, ror #26 │ │ │ │ - mvneq r9, r4, asr #26 │ │ │ │ - mvneq r9, r4, lsr sp │ │ │ │ + mvneq r9, r4, ror #26 │ │ │ │ + mvneq r9, ip, lsr sp │ │ │ │ + mvneq r9, ip, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5c5dc <__cxa_atexit@plt+0x50f68> │ │ │ │ @@ -82906,16 +82906,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r9, r0, asr #25 │ │ │ │ - strheq r9, [fp, #192]! @ 0xc0 │ │ │ │ + strheq r9, [fp, #200]! @ 0xc8 │ │ │ │ + mvneq r9, r8, lsr #25 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -82946,15 +82946,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 5c688 <__cxa_atexit@plt+0x51014> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, lsl #24 │ │ │ │ + strdeq r9, [fp, #184]! @ 0xb8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5c740 <__cxa_atexit@plt+0x510cc> │ │ │ │ ldr lr, [pc, #160] @ 5c74c <__cxa_atexit@plt+0x510d8> │ │ │ │ @@ -82996,15 +82996,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r9, r8, lsr #23 │ │ │ │ + mvneq r9, r0, lsr #23 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -83064,15 +83064,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r9, r8, ror #20 │ │ │ │ + mvneq r9, r0, ror #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -83111,15 +83111,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 5c91c <__cxa_atexit@plt+0x512a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, ror #18 │ │ │ │ + mvneq r9, r4, ror #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5c9d4 <__cxa_atexit@plt+0x51360> │ │ │ │ ldr lr, [pc, #160] @ 5c9e0 <__cxa_atexit@plt+0x5136c> │ │ │ │ @@ -83161,15 +83161,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r9, r4, lsl r9 │ │ │ │ + mvneq r9, ip, lsl #18 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -83229,15 +83229,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq r9, [fp, #116]! @ 0x74 │ │ │ │ + mvneq r9, ip, asr #15 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -83307,17 +83307,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r9, r8, asr #13 │ │ │ │ - mvneq r9, r0, lsr #13 │ │ │ │ - @ instruction: 0x01eb9690 │ │ │ │ + mvneq r9, r0, asr #13 │ │ │ │ + @ instruction: 0x01eb9698 │ │ │ │ + mvneq r9, r8, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5cc80 <__cxa_atexit@plt+0x5160c> │ │ │ │ @@ -83331,16 +83331,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r9, ip, lsl r6 │ │ │ │ - mvneq r9, ip, lsl #12 │ │ │ │ + mvneq r9, r4, lsl r6 │ │ │ │ + mvneq r9, r4, lsl #12 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -83469,26 +83469,26 @@ │ │ │ │ stm lr, {r2, fp, ip} │ │ │ │ sub r2, r6, #67 @ 0x43 │ │ │ │ sub r1, r6, #33 @ 0x21 │ │ │ │ str r1, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ ldmib sp, {r8, sl, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ add r6, r9, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5cef0 <__cxa_atexit@plt+0x5187c> │ │ │ │ ldr r2, [pc, #48] @ 5cefc <__cxa_atexit@plt+0x51888> │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str ip, [r9, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff72c │ │ │ │ @@ -83904,19 +83904,19 @@ │ │ │ │ str r5, [r3] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - mvneq r8, ip, lsl #27 │ │ │ │ + mvneq r8, r4, lsl #27 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ bicseq sp, r4, r8, ror #28 │ │ │ │ - mvneq r8, r4, asr lr │ │ │ │ + mvneq r8, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #35] @ 0x23 │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ ldr r2, [pc, #92] @ 5d608 <__cxa_atexit@plt+0x51f94> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -83939,15 +83939,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 5d614 <__cxa_atexit@plt+0x51fa0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvneq r8, r8, asr #27 │ │ │ │ + mvneq r8, r0, asr #27 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrsbeq sp, [r4, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -83963,24 +83963,24 @@ │ │ │ │ ldr r2, [pc, #16] @ 5d668 <__cxa_atexit@plt+0x51ff4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ bicseq sp, r4, r4, ror sp │ │ │ │ - mvneq r8, r0, ror #26 │ │ │ │ + mvneq r8, r8, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5d690 <__cxa_atexit@plt+0x5201c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ b 1655ebc <__cxa_atexit@plt+0x164a848> │ │ │ │ - mvneq r8, ip, lsl sp │ │ │ │ + mvneq r8, r4, lsl sp │ │ │ │ bicseq lr, r4, r4, asr r9 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov ip, r9 │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -84202,15 +84202,15 @@ │ │ │ │ bhi 5da2c <__cxa_atexit@plt+0x523b8> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 2dd2a8 <__cxa_atexit@plt+0x2d1c34> │ │ │ │ + b 9214a0 <__cxa_atexit@plt+0x915e2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bicseq lr, r4, r0, lsr #21 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -84231,15 +84231,15 @@ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ bicseq lr, r4, r8, asr sl │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 2df37c <__cxa_atexit@plt+0x2d3d08> │ │ │ │ + b 923574 <__cxa_atexit@plt+0x917f00> │ │ │ │ bicseq lr, r4, ip, lsr #20 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5dae4 <__cxa_atexit@plt+0x52470> │ │ │ │ @@ -84262,15 +84262,15 @@ │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ - b 2df7f8 <__cxa_atexit@plt+0x2d4184> │ │ │ │ + b 9239f0 <__cxa_atexit@plt+0x91837c> │ │ │ │ ldrheq lr, [r4, #156] @ 0x9c │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5db5c <__cxa_atexit@plt+0x524e8> │ │ │ │ @@ -84288,15 +84288,15 @@ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ bicseq lr, r4, r4, ror r9 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 2df37c <__cxa_atexit@plt+0x2d3d08> │ │ │ │ + b 923574 <__cxa_atexit@plt+0x917f00> │ │ │ │ bicseq lr, r4, r8, asr #18 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5dbc8 <__cxa_atexit@plt+0x52554> │ │ │ │ @@ -84319,15 +84319,15 @@ │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ - b 2df7f8 <__cxa_atexit@plt+0x2d4184> │ │ │ │ + b 9239f0 <__cxa_atexit@plt+0x91837c> │ │ │ │ bicseq lr, r4, ip, lsr r8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov ip, r9 │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -84441,15 +84441,15 @@ │ │ │ │ bhi 5dde8 <__cxa_atexit@plt+0x52774> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 2dd2a8 <__cxa_atexit@plt+0x2d1c34> │ │ │ │ + b 9214a0 <__cxa_atexit@plt+0x915e2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r8 │ │ │ │ @@ -84458,15 +84458,15 @@ │ │ │ │ bhi 5de2c <__cxa_atexit@plt+0x527b8> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 2dd2a8 <__cxa_atexit@plt+0x2d1c34> │ │ │ │ + b 9214a0 <__cxa_atexit@plt+0x915e2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r8 │ │ │ │ @@ -84475,15 +84475,15 @@ │ │ │ │ bhi 5de70 <__cxa_atexit@plt+0x527fc> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 2dd2a8 <__cxa_atexit@plt+0x2d1c34> │ │ │ │ + b 9214a0 <__cxa_atexit@plt+0x915e2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bicseq sp, r4, ip, ror r3 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -84658,15 +84658,15 @@ │ │ │ │ ldr r3, [r7, #4] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r3, [r8, #4] │ │ │ │ add r9, r0, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 5e15c <__cxa_atexit@plt+0x52ae8> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @@ -84746,15 +84746,15 @@ │ │ │ │ ldr r3, [r7, #4] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r3, [r8, #4] │ │ │ │ add r9, r0, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 5e2bc <__cxa_atexit@plt+0x52c48> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @@ -84770,15 +84770,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 5e308 <__cxa_atexit@plt+0x52c94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, lsl #31 │ │ │ │ + mvneq r7, r8, ror pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5e3c0 <__cxa_atexit@plt+0x52d4c> │ │ │ │ ldr lr, [pc, #160] @ 5e3cc <__cxa_atexit@plt+0x52d58> │ │ │ │ @@ -84820,15 +84820,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r7, r8, lsr #30 │ │ │ │ + mvneq r7, r0, lsr #30 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -84888,15 +84888,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r7, r8, ror #27 │ │ │ │ + mvneq r7, r0, ror #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -84935,15 +84935,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 5e59c <__cxa_atexit@plt+0x52f28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, ror #25 │ │ │ │ + mvneq r7, r4, ror #25 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5e654 <__cxa_atexit@plt+0x52fe0> │ │ │ │ ldr lr, [pc, #160] @ 5e660 <__cxa_atexit@plt+0x52fec> │ │ │ │ @@ -84985,15 +84985,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01eb7c94 │ │ │ │ + mvneq r7, ip, lsl #25 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -85053,15 +85053,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r7, r4, asr fp │ │ │ │ + mvneq r7, ip, asr #22 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85232,15 +85232,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 5ea40 <__cxa_atexit@plt+0x533cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r8, asr #16 │ │ │ │ + mvneq r7, r0, asr #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5eaf8 <__cxa_atexit@plt+0x53484> │ │ │ │ ldr lr, [pc, #160] @ 5eb04 <__cxa_atexit@plt+0x53490> │ │ │ │ @@ -85282,15 +85282,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r7, [fp, #112]! @ 0x70 │ │ │ │ + mvneq r7, r8, ror #15 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -85350,15 +85350,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq r7, [fp, #96]! @ 0x60 │ │ │ │ + mvneq r7, r8, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85397,15 +85397,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 5ecd4 <__cxa_atexit@plt+0x53660> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r7, [fp, #84]! @ 0x54 │ │ │ │ + mvneq r7, ip, lsr #11 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5ed8c <__cxa_atexit@plt+0x53718> │ │ │ │ ldr lr, [pc, #160] @ 5ed98 <__cxa_atexit@plt+0x53724> │ │ │ │ @@ -85447,15 +85447,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r7, ip, asr r5 │ │ │ │ + mvneq r7, r4, asr r5 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -85515,15 +85515,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r7, ip, lsl r4 │ │ │ │ + mvneq r7, r4, lsl r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85844,15 +85844,15 @@ │ │ │ │ str r0, [r8, #4] │ │ │ │ str r8, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ str ip, [r8, #8]! │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 5f3e4 <__cxa_atexit@plt+0x53d70> │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @@ -85933,15 +85933,15 @@ │ │ │ │ ldr r3, [r7, #4] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r3, [r8, #4] │ │ │ │ add r9, r0, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 5f548 <__cxa_atexit@plt+0x53ed4> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @@ -86075,15 +86075,15 @@ │ │ │ │ ldr r3, [r7, #4] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r3, [r8, #4] │ │ │ │ add r9, r0, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 5f780 <__cxa_atexit@plt+0x5410c> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @@ -86102,16 +86102,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0550 <__cxa_atexit@plt+0x1994edc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r0, asr #21 │ │ │ │ - mvneq r6, ip, asr fp │ │ │ │ + strheq r6, [fp, #168]! @ 0xa8 │ │ │ │ + mvneq r6, r4, asr fp │ │ │ │ bicseq fp, r4, r0, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5f85c <__cxa_atexit@plt+0x541e8> │ │ │ │ @@ -86144,29 +86144,29 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0x01b908e3 │ │ │ │ - mvneq r6, r0, asr sl │ │ │ │ - mvneq r6, r0, asr #21 │ │ │ │ - strheq r6, [fp, #160]! @ 0xa0 │ │ │ │ + mvneq r6, r8, asr #20 │ │ │ │ + strheq r6, [fp, #168]! @ 0xa8 │ │ │ │ + mvneq r6, r8, lsr #21 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5f8bc <__cxa_atexit@plt+0x54248> │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ str sl, [r5] │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -86177,15 +86177,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 5f904 <__cxa_atexit@plt+0x54290> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, lsl #19 │ │ │ │ + mvneq r6, ip, ror r9 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5f9a0 <__cxa_atexit@plt+0x5432c> │ │ │ │ ldr r7, [pc, #132] @ 5f9ac <__cxa_atexit@plt+0x54338> │ │ │ │ @@ -86212,33 +86212,33 @@ │ │ │ │ beq 5f994 <__cxa_atexit@plt+0x54320> │ │ │ │ ldr r3, [pc, #52] @ 5f9b4 <__cxa_atexit@plt+0x54340> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-36]! @ 0xffffffdc │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r6, ip, lsr #18 │ │ │ │ + mvneq r6, r4, lsr #18 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 5f9dc <__cxa_atexit@plt+0x54368> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5fa10 <__cxa_atexit@plt+0x5439c> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ @@ -86301,16 +86301,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - mvneq r6, r0, ror #15 │ │ │ │ - mvneq r6, r4, lsr #16 │ │ │ │ + ldrdeq r6, [fp, #120]! @ 0x78 │ │ │ │ + mvneq r6, ip, lsl r8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 5fa1c <__cxa_atexit@plt+0x543a8> │ │ │ │ @@ -86357,15 +86357,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 5fbd4 <__cxa_atexit@plt+0x54560> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r6, [fp, #100]! @ 0x64 │ │ │ │ + mvneq r6, ip, lsr #13 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5fc58 <__cxa_atexit@plt+0x545e4> │ │ │ │ ldr r3, [pc, #108] @ 5fc60 <__cxa_atexit@plt+0x545ec> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -86393,15 +86393,15 @@ │ │ │ │ b 5fc70 <__cxa_atexit@plt+0x545fc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - mvneq r6, r8, ror #12 │ │ │ │ + mvneq r6, r0, ror #12 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #144] @ 5fd10 <__cxa_atexit@plt+0x5469c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -86415,15 +86415,15 @@ │ │ │ │ bne 5fccc <__cxa_atexit@plt+0x54658> │ │ │ │ ldr r5, [pc, #108] @ 5fd18 <__cxa_atexit@plt+0x546a4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr sl, [r3] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 5fd14 <__cxa_atexit@plt+0x546a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stm r5, {r7, r8} │ │ │ │ @@ -86437,29 +86437,29 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ b 5fde8 <__cxa_atexit@plt+0x54774> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq r6, r4, lsr #11 │ │ │ │ + @ instruction: 0x01eb659c │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5fd50 <__cxa_atexit@plt+0x546dc> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, #92] @ 5fd9c <__cxa_atexit@plt+0x54728> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #64] @ 5fd98 <__cxa_atexit@plt+0x54724> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5fd8c <__cxa_atexit@plt+0x54718> │ │ │ │ @@ -86470,15 +86470,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 5fde8 <__cxa_atexit@plt+0x54774> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r0, lsr #10 │ │ │ │ + mvneq r6, r8, lsl r5 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -86544,16 +86544,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - mvneq r6, r4, lsl r4 │ │ │ │ - mvneq r6, r8, asr r4 │ │ │ │ + mvneq r6, ip, lsl #8 │ │ │ │ + mvneq r6, r0, asr r4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 5fde8 <__cxa_atexit@plt+0x54774> │ │ │ │ @@ -86754,15 +86754,15 @@ │ │ │ │ ldr r8, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ add r5, r3, #36 @ 0x24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 60220 <__cxa_atexit@plt+0x54bac> │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ str r1, [r5] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -86795,15 +86795,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 602ac <__cxa_atexit@plt+0x54c38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [fp, #252]! @ 0xfc │ │ │ │ + ldrdeq r5, [fp, #244]! @ 0xf4 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 60348 <__cxa_atexit@plt+0x54cd4> │ │ │ │ ldr r7, [pc, #132] @ 60354 <__cxa_atexit@plt+0x54ce0> │ │ │ │ @@ -86830,33 +86830,33 @@ │ │ │ │ beq 6033c <__cxa_atexit@plt+0x54cc8> │ │ │ │ ldr r3, [pc, #52] @ 6035c <__cxa_atexit@plt+0x54ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-36]! @ 0xffffffdc │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r5, r4, lsl #31 │ │ │ │ + mvneq r5, ip, ror pc │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 60384 <__cxa_atexit@plt+0x54d10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 603b8 <__cxa_atexit@plt+0x54d44> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ @@ -86919,16 +86919,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - mvneq r5, r8, lsr lr │ │ │ │ - mvneq r5, ip, ror lr │ │ │ │ + mvneq r5, r0, lsr lr │ │ │ │ + mvneq r5, r4, ror lr │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 603c4 <__cxa_atexit@plt+0x54d50> │ │ │ │ @@ -86975,15 +86975,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6057c <__cxa_atexit@plt+0x54f08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, lsl #26 │ │ │ │ + mvneq r5, r4, lsl #26 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60600 <__cxa_atexit@plt+0x54f8c> │ │ │ │ ldr r3, [pc, #108] @ 60608 <__cxa_atexit@plt+0x54f94> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -87011,15 +87011,15 @@ │ │ │ │ b 60618 <__cxa_atexit@plt+0x54fa4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - mvneq r5, r0, asr #25 │ │ │ │ + strheq r5, [fp, #200]! @ 0xc8 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #144] @ 606b8 <__cxa_atexit@plt+0x55044> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -87033,15 +87033,15 @@ │ │ │ │ bne 60674 <__cxa_atexit@plt+0x55000> │ │ │ │ ldr r5, [pc, #108] @ 606c0 <__cxa_atexit@plt+0x5504c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr sl, [r3] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 606bc <__cxa_atexit@plt+0x55048> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stm r5, {r7, r8} │ │ │ │ @@ -87055,29 +87055,29 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ b 60790 <__cxa_atexit@plt+0x5511c> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r5, [fp, #188]! @ 0xbc │ │ │ │ + strdeq r5, [fp, #180]! @ 0xb4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 606f8 <__cxa_atexit@plt+0x55084> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, #92] @ 60744 <__cxa_atexit@plt+0x550d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #64] @ 60740 <__cxa_atexit@plt+0x550cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 60734 <__cxa_atexit@plt+0x550c0> │ │ │ │ @@ -87088,15 +87088,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 60790 <__cxa_atexit@plt+0x5511c> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, ror fp │ │ │ │ + mvneq r5, r0, ror fp │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -87162,16 +87162,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - mvneq r5, ip, ror #20 │ │ │ │ - strheq r5, [fp, #160]! @ 0xa0 │ │ │ │ + mvneq r5, r4, ror #20 │ │ │ │ + mvneq r5, r8, lsr #21 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 60790 <__cxa_atexit@plt+0x5511c> │ │ │ │ @@ -87365,15 +87365,15 @@ │ │ │ │ str sl, [r0, #40] @ 0x28 │ │ │ │ add r5, r0, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 60bac <__cxa_atexit@plt+0x55538> │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ str sl, [r5] │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -87507,16 +87507,16 @@ │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeaac │ │ │ │ @ instruction: 0xffffeb50 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - mvneq r5, r8, lsl #10 │ │ │ │ - mvneq r5, r8, ror r5 │ │ │ │ + mvneq r5, r0, lsl #10 │ │ │ │ + mvneq r5, r0, ror r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60e5c <__cxa_atexit@plt+0x557e8> │ │ │ │ ldr r2, [pc, #136] @ 60e78 <__cxa_atexit@plt+0x55804> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -87551,17 +87551,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r5, r8, ror r4 │ │ │ │ - mvneq r5, r0, asr r4 │ │ │ │ - mvneq r5, r0, asr #8 │ │ │ │ + mvneq r5, r0, ror r4 │ │ │ │ + mvneq r5, r8, asr #8 │ │ │ │ + mvneq r5, r8, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 60ed0 <__cxa_atexit@plt+0x5585c> │ │ │ │ @@ -87575,16 +87575,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, ip, asr #7 │ │ │ │ - strheq r5, [fp, #60]! @ 0x3c │ │ │ │ + mvneq r5, r4, asr #7 │ │ │ │ + strheq r5, [fp, #52]! @ 0x34 │ │ │ │ bicseq sl, r4, ip, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 60f20 <__cxa_atexit@plt+0x558ac> │ │ │ │ ldr r2, [pc, #36] @ 60f28 <__cxa_atexit@plt+0x558b4> │ │ │ │ @@ -87594,16 +87594,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0550 <__cxa_atexit@plt+0x1994edc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, ror r3 │ │ │ │ - mvneq r5, ip, lsl #8 │ │ │ │ + mvneq r5, r8, ror #6 │ │ │ │ + mvneq r5, r4, lsl #8 │ │ │ │ bicseq sl, r4, r0, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 60fbc <__cxa_atexit@plt+0x55948> │ │ │ │ @@ -87641,17 +87641,17 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0x01b8f178 │ │ │ │ - strdeq r5, [fp, #36]! @ 0x24 │ │ │ │ - mvneq r5, r0, ror #6 │ │ │ │ - mvneq r5, r0, asr r3 │ │ │ │ + mvneq r5, ip, ror #5 │ │ │ │ + mvneq r5, r8, asr r3 │ │ │ │ + mvneq r5, r8, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 61024 <__cxa_atexit@plt+0x559b0> │ │ │ │ @@ -87660,15 +87660,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, ip, lsr #6 │ │ │ │ + mvneq r5, r4, lsr #6 │ │ │ │ ldrsheq r9, [r4, #252] @ 0xfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 610f4 <__cxa_atexit@plt+0x55a80> │ │ │ │ @@ -87718,19 +87718,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mvneq r5, ip, lsl #4 │ │ │ │ + mvneq r5, r4, lsl #4 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - ldrdeq r5, [fp, #16]! │ │ │ │ - mvneq r5, r4, asr #3 │ │ │ │ - mvneq r5, r4, lsr r2 │ │ │ │ + mvneq r5, r8, asr #3 │ │ │ │ + strheq r5, [fp, #28]! │ │ │ │ + mvneq r5, ip, lsr #4 │ │ │ │ bicseq r9, r4, r4, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -87758,17 +87758,17 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - mvneq r5, ip, lsl #2 │ │ │ │ - mvneq r5, r0, lsl #2 │ │ │ │ - mvneq r5, r0, ror r1 │ │ │ │ + mvneq r5, r4, lsl #2 │ │ │ │ + strdeq r5, [fp, #8]! │ │ │ │ + mvneq r5, r8, ror #2 │ │ │ │ bicseq r9, r4, r8, ror #28 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -88048,15 +88048,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 61640 <__cxa_atexit@plt+0x55fcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, asr #24 │ │ │ │ + mvneq r4, r0, asr #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 616f8 <__cxa_atexit@plt+0x56084> │ │ │ │ ldr lr, [pc, #160] @ 61704 <__cxa_atexit@plt+0x56090> │ │ │ │ @@ -88098,15 +88098,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r4, [fp, #176]! @ 0xb0 │ │ │ │ + mvneq r4, r8, ror #23 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -88166,15 +88166,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq r4, [fp, #160]! @ 0xa0 │ │ │ │ + mvneq r4, r8, lsr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88213,15 +88213,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 618d4 <__cxa_atexit@plt+0x56260> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r4, [fp, #148]! @ 0x94 │ │ │ │ + mvneq r4, ip, lsr #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6198c <__cxa_atexit@plt+0x56318> │ │ │ │ ldr lr, [pc, #160] @ 61998 <__cxa_atexit@plt+0x56324> │ │ │ │ @@ -88263,15 +88263,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r4, ip, asr r9 │ │ │ │ + mvneq r4, r4, asr r9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -88331,15 +88331,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r4, ip, lsl r8 │ │ │ │ + mvneq r4, r4, lsl r8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88506,15 +88506,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 61d68 <__cxa_atexit@plt+0x566f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r0, lsr #10 │ │ │ │ + mvneq r4, r8, lsl r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 61e20 <__cxa_atexit@plt+0x567ac> │ │ │ │ ldr lr, [pc, #160] @ 61e2c <__cxa_atexit@plt+0x567b8> │ │ │ │ @@ -88556,15 +88556,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r4, r8, asr #9 │ │ │ │ + mvneq r4, r0, asr #9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -88624,15 +88624,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r4, r8, lsl #7 │ │ │ │ + mvneq r4, r0, lsl #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88671,15 +88671,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 61ffc <__cxa_atexit@plt+0x56988> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, lsl #5 │ │ │ │ + mvneq r4, r4, lsl #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 620b4 <__cxa_atexit@plt+0x56a40> │ │ │ │ ldr lr, [pc, #160] @ 620c0 <__cxa_atexit@plt+0x56a4c> │ │ │ │ @@ -88721,15 +88721,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r4, r4, lsr r2 │ │ │ │ + mvneq r4, ip, lsr #4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -88789,15 +88789,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq r4, [fp, #4]! │ │ │ │ + mvneq r4, ip, ror #1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88990,15 +88990,15 @@ │ │ │ │ stmda r5, {r3, r4} │ │ │ │ ldr r5, [pc, #60] @ 62524 <__cxa_atexit@plt+0x56eb0> │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #2 │ │ │ │ mov r4, sl │ │ │ │ mov r5, ip │ │ │ │ ldm sp, {sl, fp} │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r1 │ │ │ │ b 6250c <__cxa_atexit@plt+0x56e98> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ ldr r0, [sl, #-8] │ │ │ │ mov r4, sl │ │ │ │ mov sl, r2 │ │ │ │ @@ -89076,16 +89076,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0550 <__cxa_atexit@plt+0x1994edc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, asr #24 │ │ │ │ - mvneq r3, r4, ror #25 │ │ │ │ + mvneq r3, r0, asr #24 │ │ │ │ + ldrdeq r3, [fp, #204]! @ 0xcc │ │ │ │ ldrsbeq r8, [r4, #152] @ 0x98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 626d4 <__cxa_atexit@plt+0x57060> │ │ │ │ @@ -89118,29 +89118,29 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0x01b8da6b │ │ │ │ - ldrdeq r3, [fp, #184]! @ 0xb8 │ │ │ │ - mvneq r3, r8, asr #24 │ │ │ │ - mvneq r3, r8, lsr ip │ │ │ │ + ldrdeq r3, [fp, #176]! @ 0xb0 │ │ │ │ + mvneq r3, r0, asr #24 │ │ │ │ + mvneq r3, r0, lsr ip │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 62734 <__cxa_atexit@plt+0x570c0> │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ str sl, [r5] │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -89151,15 +89151,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6277c <__cxa_atexit@plt+0x57108> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, lsl #22 │ │ │ │ + mvneq r3, r4, lsl #22 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 62818 <__cxa_atexit@plt+0x571a4> │ │ │ │ ldr r7, [pc, #132] @ 62824 <__cxa_atexit@plt+0x571b0> │ │ │ │ @@ -89186,33 +89186,33 @@ │ │ │ │ beq 6280c <__cxa_atexit@plt+0x57198> │ │ │ │ ldr r3, [pc, #52] @ 6282c <__cxa_atexit@plt+0x571b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-36]! @ 0xffffffdc │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strheq r3, [fp, #164]! @ 0xa4 │ │ │ │ + mvneq r3, ip, lsr #21 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 62854 <__cxa_atexit@plt+0x571e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 62888 <__cxa_atexit@plt+0x57214> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ @@ -89275,16 +89275,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - mvneq r3, r8, ror #18 │ │ │ │ - mvneq r3, ip, lsr #19 │ │ │ │ + mvneq r3, r0, ror #18 │ │ │ │ + mvneq r3, r4, lsr #19 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 62894 <__cxa_atexit@plt+0x57220> │ │ │ │ @@ -89331,15 +89331,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 62a4c <__cxa_atexit@plt+0x573d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, lsr r8 │ │ │ │ + mvneq r3, r4, lsr r8 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62ad0 <__cxa_atexit@plt+0x5745c> │ │ │ │ ldr r3, [pc, #108] @ 62ad8 <__cxa_atexit@plt+0x57464> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -89367,15 +89367,15 @@ │ │ │ │ b 62ae8 <__cxa_atexit@plt+0x57474> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strdeq r3, [fp, #112]! @ 0x70 │ │ │ │ + mvneq r3, r8, ror #15 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #144] @ 62b88 <__cxa_atexit@plt+0x57514> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -89389,15 +89389,15 @@ │ │ │ │ bne 62b44 <__cxa_atexit@plt+0x574d0> │ │ │ │ ldr r5, [pc, #108] @ 62b90 <__cxa_atexit@plt+0x5751c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr sl, [r3] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 62b8c <__cxa_atexit@plt+0x57518> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stm r5, {r7, r8} │ │ │ │ @@ -89411,29 +89411,29 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ b 62c60 <__cxa_atexit@plt+0x575ec> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq r3, ip, lsr #14 │ │ │ │ + mvneq r3, r4, lsr #14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 62bc8 <__cxa_atexit@plt+0x57554> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, #92] @ 62c14 <__cxa_atexit@plt+0x575a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #64] @ 62c10 <__cxa_atexit@plt+0x5759c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 62c04 <__cxa_atexit@plt+0x57590> │ │ │ │ @@ -89444,15 +89444,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 62c60 <__cxa_atexit@plt+0x575ec> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, lsr #13 │ │ │ │ + mvneq r3, r0, lsr #13 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -89518,16 +89518,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - @ instruction: 0x01eb359c │ │ │ │ - mvneq r3, r0, ror #11 │ │ │ │ + @ instruction: 0x01eb3594 │ │ │ │ + ldrdeq r3, [fp, #88]! @ 0x58 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 62c60 <__cxa_atexit@plt+0x575ec> │ │ │ │ @@ -89728,15 +89728,15 @@ │ │ │ │ ldr r8, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ add r5, r3, #36 @ 0x24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 63098 <__cxa_atexit@plt+0x57a24> │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ str r1, [r5] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -89769,15 +89769,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 63124 <__cxa_atexit@plt+0x57ab0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, ror #2 │ │ │ │ + mvneq r3, ip, asr r1 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 631c0 <__cxa_atexit@plt+0x57b4c> │ │ │ │ ldr r7, [pc, #132] @ 631cc <__cxa_atexit@plt+0x57b58> │ │ │ │ @@ -89804,33 +89804,33 @@ │ │ │ │ beq 631b4 <__cxa_atexit@plt+0x57b40> │ │ │ │ ldr r3, [pc, #52] @ 631d4 <__cxa_atexit@plt+0x57b60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-36]! @ 0xffffffdc │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r3, ip, lsl #2 │ │ │ │ + mvneq r3, r4, lsl #2 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 631fc <__cxa_atexit@plt+0x57b88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 63230 <__cxa_atexit@plt+0x57bbc> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ @@ -89893,16 +89893,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - mvneq r2, r0, asr #31 │ │ │ │ - mvneq r3, r4 │ │ │ │ + strheq r2, [fp, #248]! @ 0xf8 │ │ │ │ + strdeq r2, [fp, #252]! @ 0xfc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 6323c <__cxa_atexit@plt+0x57bc8> │ │ │ │ @@ -89949,15 +89949,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 633f4 <__cxa_atexit@plt+0x57d80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - stlexheq r2, r4, [fp] │ │ │ │ + mvneq r2, ip, lsl #29 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 63478 <__cxa_atexit@plt+0x57e04> │ │ │ │ ldr r3, [pc, #108] @ 63480 <__cxa_atexit@plt+0x57e0c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -89985,15 +89985,15 @@ │ │ │ │ b 63490 <__cxa_atexit@plt+0x57e1c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - mvneq r2, r8, asr #28 │ │ │ │ + mvneq r2, r0, asr #28 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #144] @ 63530 <__cxa_atexit@plt+0x57ebc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -90007,15 +90007,15 @@ │ │ │ │ bne 634ec <__cxa_atexit@plt+0x57e78> │ │ │ │ ldr r5, [pc, #108] @ 63538 <__cxa_atexit@plt+0x57ec4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr sl, [r3] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 63534 <__cxa_atexit@plt+0x57ec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stm r5, {r7, r8} │ │ │ │ @@ -90029,29 +90029,29 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ b 63608 <__cxa_atexit@plt+0x57f94> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq r2, r4, lsl #27 │ │ │ │ + mvneq r2, ip, ror sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 63570 <__cxa_atexit@plt+0x57efc> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, #92] @ 635bc <__cxa_atexit@plt+0x57f48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #64] @ 635b8 <__cxa_atexit@plt+0x57f44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 635ac <__cxa_atexit@plt+0x57f38> │ │ │ │ @@ -90062,15 +90062,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 63608 <__cxa_atexit@plt+0x57f94> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, lsl #26 │ │ │ │ + strdeq r2, [fp, #200]! @ 0xc8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -90136,16 +90136,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - strdeq r2, [fp, #180]! @ 0xb4 │ │ │ │ - mvneq r2, r8, lsr ip │ │ │ │ + mvneq r2, ip, ror #23 │ │ │ │ + mvneq r2, r0, lsr ip │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 63608 <__cxa_atexit@plt+0x57f94> │ │ │ │ @@ -90339,15 +90339,15 @@ │ │ │ │ str sl, [r0, #40] @ 0x28 │ │ │ │ add r5, r0, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 63a24 <__cxa_atexit@plt+0x583b0> │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ str sl, [r5] │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -90448,17 +90448,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r2, r4, lsr r7 │ │ │ │ - mvneq r2, ip, lsl #14 │ │ │ │ - strdeq r2, [fp, #108]! @ 0x6c │ │ │ │ + mvneq r2, ip, lsr #14 │ │ │ │ + mvneq r2, r4, lsl #14 │ │ │ │ + strdeq r2, [fp, #100]! @ 0x64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 63c14 <__cxa_atexit@plt+0x585a0> │ │ │ │ @@ -90472,16 +90472,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, r8, lsl #13 │ │ │ │ - mvneq r2, r8, ror r6 │ │ │ │ + mvneq r2, r0, lsl #13 │ │ │ │ + mvneq r2, r0, ror r6 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -90515,16 +90515,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0550 <__cxa_atexit@plt+0x1994edc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, asr #11 │ │ │ │ - mvneq r2, r8, ror #12 │ │ │ │ + mvneq r2, r4, asr #11 │ │ │ │ + mvneq r2, r0, ror #12 │ │ │ │ bicseq r7, r4, r0, asr r4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov lr, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -90561,15 +90561,15 @@ │ │ │ │ stm r8, {r0, r3, r9} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str sl, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 63db0 <__cxa_atexit@plt+0x5873c> │ │ │ │ @@ -90581,17 +90581,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ bicseq r7, r4, r8, ror r3 │ │ │ │ @ instruction: 0xfffb5d60 │ │ │ │ @ instruction: 0xfffb5e08 │ │ │ │ - mvneq r2, r8, lsr r5 │ │ │ │ - mvneq r2, r4, lsr #11 │ │ │ │ - mvneq r2, r0, lsr #11 │ │ │ │ + mvneq r2, r0, lsr r5 │ │ │ │ + @ instruction: 0x01eb259c │ │ │ │ + @ instruction: 0x01eb2598 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 63e3c <__cxa_atexit@plt+0x587c8> │ │ │ │ ldr r2, [pc, #72] @ 63e48 <__cxa_atexit@plt+0x587d4> │ │ │ │ @@ -90611,15 +90611,15 @@ │ │ │ │ b 1a65408 <__cxa_atexit@plt+0x1a59d94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvneq r2, r8, ror #8 │ │ │ │ + mvneq r2, r0, ror #8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 63e70 <__cxa_atexit@plt+0x587fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -90637,30 +90637,30 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - mvneq r2, ip, ror #9 │ │ │ │ + mvneq r2, r4, ror #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 63ee8 <__cxa_atexit@plt+0x58874> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 63ef0 <__cxa_atexit@plt+0x5887c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01eb2398 │ │ │ │ + @ instruction: 0x01eb2390 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90686,18 +90686,18 @@ │ │ │ │ bhi 63f7c <__cxa_atexit@plt+0x58908> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 63f84 <__cxa_atexit@plt+0x58910> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, lsl #6 │ │ │ │ + strdeq r2, [fp, #44]! @ 0x2c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90784,15 +90784,15 @@ │ │ │ │ str r5, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r3 │ │ │ │ b 64114 <__cxa_atexit@plt+0x58aa0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ bx r1 │ │ │ │ @@ -90806,32 +90806,32 @@ │ │ │ │ ldm sp, {r5, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ bicseq r7, r4, r0 │ │ │ │ @ instruction: 0xfffb59f0 │ │ │ │ @ instruction: 0xfffb5a98 │ │ │ │ - mvneq r2, r0, asr #3 │ │ │ │ - mvneq r2, ip, lsr #4 │ │ │ │ - mvneq r2, r8, lsr #4 │ │ │ │ + strheq r2, [fp, #24]! │ │ │ │ + mvneq r2, r4, lsr #4 │ │ │ │ + mvneq r2, r0, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 64194 <__cxa_atexit@plt+0x58b20> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 6419c <__cxa_atexit@plt+0x58b28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1a585d8 <__cxa_atexit@plt+0x1a4cf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [fp, #0]! │ │ │ │ + mvneq r2, r8, ror #1 │ │ │ │ bicseq r6, r4, r4, lsl #31 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ @@ -90897,15 +90897,15 @@ │ │ │ │ str r0, [r2, #28] │ │ │ │ str r5, [r2, #32] │ │ │ │ str lr, [r2, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 642d8 <__cxa_atexit@plt+0x58c64> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [sp, #4] │ │ │ │ @@ -90921,17 +90921,17 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ bicseq r6, r4, r8, lsr lr │ │ │ │ @ instruction: 0xfffb5828 │ │ │ │ @ instruction: 0xfffb58d0 │ │ │ │ - mvneq r2, r0 │ │ │ │ - mvneq r2, ip, rrx │ │ │ │ - mvneq r2, r8, rrx │ │ │ │ + strdeq r1, [fp, #248]! @ 0xf8 │ │ │ │ + mvneq r2, r4, rrx │ │ │ │ + mvneq r2, r0, rrx │ │ │ │ bicseq r8, r4, r0, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 64388 <__cxa_atexit@plt+0x58d14> │ │ │ │ ldr r2, [pc, #64] @ 64390 <__cxa_atexit@plt+0x58d1c> │ │ │ │ @@ -90949,15 +90949,15 @@ │ │ │ │ b 19d5054 <__cxa_atexit@plt+0x19c99e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r1, r8, lsl pc │ │ │ │ + mvneq r1, r0, lsl pc │ │ │ │ bicseq r8, r4, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 19d5054 <__cxa_atexit@plt+0x19c99e0> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -90970,15 +90970,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 643e8 <__cxa_atexit@plt+0x58d74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, lsr #29 │ │ │ │ + stlexheq r1, r8, [fp] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 644a0 <__cxa_atexit@plt+0x58e2c> │ │ │ │ ldr lr, [pc, #160] @ 644ac <__cxa_atexit@plt+0x58e38> │ │ │ │ @@ -91020,15 +91020,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r1, r8, asr #28 │ │ │ │ + mvneq r1, r0, asr #28 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -91088,15 +91088,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r1, r8, lsl #26 │ │ │ │ + mvneq r1, r0, lsl #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91135,15 +91135,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6467c <__cxa_atexit@plt+0x59008> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, lsl #24 │ │ │ │ + mvneq r1, r4, lsl #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 64734 <__cxa_atexit@plt+0x590c0> │ │ │ │ ldr lr, [pc, #160] @ 64740 <__cxa_atexit@plt+0x590cc> │ │ │ │ @@ -91185,15 +91185,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r1, [fp, #180]! @ 0xb4 │ │ │ │ + mvneq r1, ip, lsr #23 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -91253,15 +91253,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r1, r4, ror sl │ │ │ │ + mvneq r1, ip, ror #20 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91334,15 +91334,15 @@ │ │ │ │ str ip, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ mov r8, lr │ │ │ │ b 65598 <__cxa_atexit@plt+0x59f24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, lsr #20 │ │ │ │ + mvneq r1, r8, lsl sl │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov ip, r4 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -91400,18 +91400,18 @@ │ │ │ │ ldr r4, [pc, #36] @ 64ab0 <__cxa_atexit@plt+0x5943c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [ip, #828] @ 0x33c │ │ │ │ str r4, [r5, #-4]! │ │ │ │ mov r4, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r1, [fp, #128]! @ 0x80 │ │ │ │ + mvneq r1, r8, lsr #17 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - mvneq r1, r8, asr #18 │ │ │ │ + mvneq r1, r0, asr #18 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrheq r7, [r4, #152] @ 0x98 │ │ │ │ andeq lr, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -91490,15 +91490,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 64c08 <__cxa_atexit@plt+0x59594> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, lsl #13 │ │ │ │ + mvneq r1, r8, ror r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 64cc0 <__cxa_atexit@plt+0x5964c> │ │ │ │ ldr lr, [pc, #160] @ 64ccc <__cxa_atexit@plt+0x59658> │ │ │ │ @@ -91540,15 +91540,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r1, r8, lsr #12 │ │ │ │ + mvneq r1, r0, lsr #12 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -91608,15 +91608,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r1, r8, ror #9 │ │ │ │ + mvneq r1, r0, ror #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91655,15 +91655,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 64e9c <__cxa_atexit@plt+0x59828> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, ror #7 │ │ │ │ + mvneq r1, r4, ror #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 64f54 <__cxa_atexit@plt+0x598e0> │ │ │ │ ldr lr, [pc, #160] @ 64f60 <__cxa_atexit@plt+0x598ec> │ │ │ │ @@ -91705,15 +91705,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01eb1394 │ │ │ │ + mvneq r1, ip, lsl #7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -91773,15 +91773,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r1, r4, asr r2 │ │ │ │ + mvneq r1, ip, asr #4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91847,15 +91847,15 @@ │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r8, r3 │ │ │ │ b 65598 <__cxa_atexit@plt+0x59f24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r8, lsl r2 │ │ │ │ + mvneq r1, r0, lsl r2 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 65288 <__cxa_atexit@plt+0x59c14> │ │ │ │ @@ -91912,16 +91912,16 @@ │ │ │ │ b 65598 <__cxa_atexit@plt+0x59f24> │ │ │ │ ldr r2, [pc, #32] @ 652b0 <__cxa_atexit@plt+0x59c3c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01eb1194 │ │ │ │ - mvneq r1, r8, ror r0 │ │ │ │ + mvneq r1, ip, lsl #3 │ │ │ │ + mvneq r1, r0, ror r0 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrheq r7, [r4, #24] │ │ │ │ andeq r3, r0, r9, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ @@ -92066,15 +92066,15 @@ │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldrne r1, [r5, #-16] │ │ │ │ ldreq r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r1 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp] │ │ │ │ mov r7, r8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -92097,15 +92097,15 @@ │ │ │ │ moveq r2, #16 │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #20]! │ │ │ │ ldr r8, [r5, r2] │ │ │ │ str r1, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ bicseq r6, r4, r0, ror #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 65664 <__cxa_atexit@plt+0x59ff0> │ │ │ │ @@ -92269,32 +92269,32 @@ │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe4f0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - mvneq r0, r4, asr #21 │ │ │ │ - mvneq r0, ip, lsr #21 │ │ │ │ - mvneq r0, r8, lsl fp │ │ │ │ - mvneq r0, r4, lsl fp │ │ │ │ + strheq r0, [fp, #172]! @ 0xac │ │ │ │ + mvneq r0, r4, lsr #21 │ │ │ │ + mvneq r0, r0, lsl fp │ │ │ │ + mvneq r0, ip, lsl #22 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6587c <__cxa_atexit@plt+0x5a208> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bicseq r5, r4, r0, ror r9 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -92366,15 +92366,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r0, r8, lsl r9 │ │ │ │ + mvneq r0, r0, lsl r9 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ bicseq r6, r4, ip, asr #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 659f0 <__cxa_atexit@plt+0x5a37c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ @@ -92472,17 +92472,17 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffe1e4 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xffffcbc8 │ │ │ │ - ldrdeq r0, [fp, #120]! @ 0x78 │ │ │ │ + ldrdeq r0, [fp, #112]! @ 0x70 │ │ │ │ @ instruction: 0xffffcc48 │ │ │ │ - mvneq r0, r8, lsl #16 │ │ │ │ + mvneq r0, r0, lsl #16 │ │ │ │ @ instruction: 0xffffdf80 │ │ │ │ bicseq r6, r4, ip, lsl #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -92523,17 +92523,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffcb70 │ │ │ │ @ instruction: 0xffffcabc │ │ │ │ - mvneq r0, ip, asr #13 │ │ │ │ + mvneq r0, r4, asr #13 │ │ │ │ @ instruction: 0xffffdeac │ │ │ │ - mvneq r0, r0, lsl #14 │ │ │ │ + strdeq r0, [fp, #104]! @ 0x68 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ bicseq r6, r4, ip, asr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -92596,17 +92596,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r5, r5, #8 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq r0, r4, lsr #11 │ │ │ │ + @ instruction: 0x01eb059c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r0, r8, lsr #12 │ │ │ │ + mvneq r0, r0, lsr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 65dac <__cxa_atexit@plt+0x5a738> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -92620,15 +92620,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 65db0 <__cxa_atexit@plt+0x5a73c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r0, r0, asr #11 │ │ │ │ + strheq r0, [fp, #88]! @ 0x58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 65ddc <__cxa_atexit@plt+0x5a768> │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -92636,15 +92636,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 65df0 <__cxa_atexit@plt+0x5a77c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ - mvneq r0, ip, ror r5 │ │ │ │ + mvneq r0, r4, ror r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 65e7c <__cxa_atexit@plt+0x5a808> │ │ │ │ ldr r2, [pc, #136] @ 65e98 <__cxa_atexit@plt+0x5a824> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -92679,17 +92679,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r0, r8, asr r4 │ │ │ │ - mvneq r0, r0, lsr r4 │ │ │ │ - mvneq r0, r0, lsr #8 │ │ │ │ + mvneq r0, r0, asr r4 │ │ │ │ + mvneq r0, r8, lsr #8 │ │ │ │ + mvneq r0, r8, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 65ef0 <__cxa_atexit@plt+0x5a87c> │ │ │ │ @@ -92703,16 +92703,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, ip, lsr #7 │ │ │ │ - @ instruction: 0x01eb039c │ │ │ │ + mvneq r0, r4, lsr #7 │ │ │ │ + @ instruction: 0x01eb0394 │ │ │ │ bicseq r5, r4, ip, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 65f40 <__cxa_atexit@plt+0x5a8cc> │ │ │ │ ldr r2, [pc, #36] @ 65f48 <__cxa_atexit@plt+0x5a8d4> │ │ │ │ @@ -92722,16 +92722,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0550 <__cxa_atexit@plt+0x1994edc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, asr r3 │ │ │ │ - mvneq r0, ip, ror #7 │ │ │ │ + mvneq r0, r8, asr #6 │ │ │ │ + mvneq r0, r4, ror #7 │ │ │ │ bicseq r5, r4, r0, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 65fdc <__cxa_atexit@plt+0x5a968> │ │ │ │ @@ -92769,17 +92769,17 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0x01b8a173 │ │ │ │ - ldrdeq r0, [fp, #36]! @ 0x24 │ │ │ │ - mvneq r0, r0, asr #6 │ │ │ │ - mvneq r0, r0, lsr r3 │ │ │ │ + mvneq r0, ip, asr #5 │ │ │ │ + mvneq r0, r8, lsr r3 │ │ │ │ + mvneq r0, r8, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 66044 <__cxa_atexit@plt+0x5a9d0> │ │ │ │ @@ -92788,15 +92788,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, ip, lsl #6 │ │ │ │ + mvneq r0, r4, lsl #6 │ │ │ │ ldrsbeq r4, [r4, #252] @ 0xfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66114 <__cxa_atexit@plt+0x5aaa0> │ │ │ │ @@ -92846,19 +92846,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mvneq r0, ip, ror #3 │ │ │ │ + mvneq r0, r4, ror #3 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - strheq r0, [fp, #16]! │ │ │ │ - mvneq r0, r4, lsr #3 │ │ │ │ - mvneq r0, r4, lsl r2 │ │ │ │ + mvneq r0, r8, lsr #3 │ │ │ │ + @ instruction: 0x01eb019c │ │ │ │ + mvneq r0, ip, lsl #4 │ │ │ │ bicseq r4, r4, r4, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -92886,17 +92886,17 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - mvneq r0, ip, ror #1 │ │ │ │ - mvneq r0, r0, ror #1 │ │ │ │ - mvneq r0, r0, asr r1 │ │ │ │ + mvneq r0, r4, ror #1 │ │ │ │ + ldrdeq r0, [fp, #8]! │ │ │ │ + mvneq r0, r8, asr #2 │ │ │ │ bicseq r4, r4, r8, asr #28 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ sub r7, r5, #24 │ │ │ │ @@ -93179,15 +93179,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6666c <__cxa_atexit@plt+0x5aff8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, ip, lsl ip @ │ │ │ │ + mvneq pc, r4, lsl ip @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 66724 <__cxa_atexit@plt+0x5b0b0> │ │ │ │ ldr lr, [pc, #160] @ 66730 <__cxa_atexit@plt+0x5b0bc> │ │ │ │ @@ -93229,15 +93229,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq pc, r4, asr #23 │ │ │ │ + strheq pc, [sl, #188]! @ 0xbc @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -93297,15 +93297,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq pc, r4, lsl #21 │ │ │ │ + mvneq pc, ip, ror sl @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -93344,15 +93344,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 66900 <__cxa_atexit@plt+0x5b28c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, lsl #19 │ │ │ │ + mvneq pc, r0, lsl #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 669b8 <__cxa_atexit@plt+0x5b344> │ │ │ │ ldr lr, [pc, #160] @ 669c4 <__cxa_atexit@plt+0x5b350> │ │ │ │ @@ -93394,15 +93394,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq pc, r0, lsr r9 @ │ │ │ │ + mvneq pc, r8, lsr #18 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -93462,15 +93462,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq pc, [sl, #112]! @ 0x70 │ │ │ │ + mvneq pc, r8, ror #15 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -93637,15 +93637,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 66d94 <__cxa_atexit@plt+0x5b720> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [sl, #68]! @ 0x44 │ │ │ │ + mvneq pc, ip, ror #9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 66e4c <__cxa_atexit@plt+0x5b7d8> │ │ │ │ ldr lr, [pc, #160] @ 66e58 <__cxa_atexit@plt+0x5b7e4> │ │ │ │ @@ -93687,15 +93687,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01eaf49c │ │ │ │ + @ instruction: 0x01eaf494 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -93755,15 +93755,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq pc, ip, asr r3 @ │ │ │ │ + mvneq pc, r4, asr r3 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -93802,15 +93802,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 67028 <__cxa_atexit@plt+0x5b9b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r0, ror #4 │ │ │ │ + mvneq pc, r8, asr r2 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 670e0 <__cxa_atexit@plt+0x5ba6c> │ │ │ │ ldr lr, [pc, #160] @ 670ec <__cxa_atexit@plt+0x5ba78> │ │ │ │ @@ -93852,15 +93852,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq pc, r8, lsl #4 │ │ │ │ + mvneq pc, r0, lsl #4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -93920,15 +93920,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq pc, r8, asr #1 │ │ │ │ + mvneq pc, r0, asr #1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -94121,15 +94121,15 @@ │ │ │ │ stmda r5, {r3, r4} │ │ │ │ ldr r5, [pc, #60] @ 67550 <__cxa_atexit@plt+0x5bedc> │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #2 │ │ │ │ mov r4, sl │ │ │ │ mov r5, ip │ │ │ │ ldm sp, {sl, fp} │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r1 │ │ │ │ b 67538 <__cxa_atexit@plt+0x5bec4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ ldr r0, [sl, #-8] │ │ │ │ mov r4, sl │ │ │ │ mov sl, r2 │ │ │ │ @@ -94553,15 +94553,15 @@ │ │ │ │ bicseq r3, r4, r8, lsr #28 │ │ │ │ bicseq r3, r4, r0, lsr lr │ │ │ │ @ instruction: 0xffffe5cc │ │ │ │ @ instruction: 0xffff9698 │ │ │ │ @ instruction: 0xffff63b8 │ │ │ │ @ instruction: 0xffff6414 │ │ │ │ @ instruction: 0xffff6480 │ │ │ │ - ldrdeq lr, [sl, #204]! @ 0xcc │ │ │ │ + ldrdeq lr, [sl, #196]! @ 0xc4 │ │ │ │ @ instruction: 0xffff64bc │ │ │ │ @ instruction: 0xffff652c │ │ │ │ @ instruction: 0xffff65bc │ │ │ │ @ instruction: 0xffff62c0 │ │ │ │ @ instruction: 0xffff6668 │ │ │ │ @ instruction: 0xffff6698 │ │ │ │ @ instruction: 0xffff66c8 │ │ │ │ @@ -94598,35 +94598,35 @@ │ │ │ │ @ instruction: 0xffff3d9c │ │ │ │ @ instruction: 0xffff39ec │ │ │ │ @ instruction: 0xffff3ce8 │ │ │ │ @ instruction: 0xffff36b8 │ │ │ │ @ instruction: 0xffff2774 │ │ │ │ @ instruction: 0xfffef11c │ │ │ │ @ instruction: 0xfffedfbc │ │ │ │ - mvneq lr, r0, lsr #17 │ │ │ │ - mvneq lr, ip, lsl #17 │ │ │ │ - mvneq lr, r0, lsl #17 │ │ │ │ + @ instruction: 0x01eae898 │ │ │ │ + mvneq lr, r4, lsl #17 │ │ │ │ + mvneq lr, r8, ror r8 │ │ │ │ @ instruction: 0xffff171c │ │ │ │ - mvneq lr, r4, asr r8 │ │ │ │ + mvneq lr, ip, asr #16 │ │ │ │ bicseq r4, r4, r4, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67ce0 <__cxa_atexit@plt+0x5c66c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 67ce8 <__cxa_atexit@plt+0x5c674> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, lsr #11 │ │ │ │ + @ instruction: 0x01eae598 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -94792,15 +94792,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str ip, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ str sl, [r2, #16] │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r1 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 67fb4 <__cxa_atexit@plt+0x5c940> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 67fcc <__cxa_atexit@plt+0x5c958> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -94818,18 +94818,18 @@ │ │ │ │ bhi 6800c <__cxa_atexit@plt+0x5c998> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 68014 <__cxa_atexit@plt+0x5c9a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, ror r2 │ │ │ │ + mvneq lr, ip, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -94995,15 +94995,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str ip, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ str sl, [r2, #16] │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r1 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 682e0 <__cxa_atexit@plt+0x5cc6c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 682f8 <__cxa_atexit@plt+0x5cc84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -95035,15 +95035,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 67644 <__cxa_atexit@plt+0x5bfd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r4, r4, r4, lsl #8 │ │ │ │ - mvneq sp, r0, asr #30 │ │ │ │ + mvneq sp, r8, lsr pc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -95108,15 +95108,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ bicseq r4, r4, r0, lsr r3 │ │ │ │ - mvneq sp, r8, lsr #28 │ │ │ │ + mvneq sp, r0, lsr #28 │ │ │ │ bicseq r4, r4, r4, lsl r3 │ │ │ │ ldrsheq r4, [r4, #36] @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 684b8 <__cxa_atexit@plt+0x5ce44> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #59] @ 0x3b │ │ │ │ @@ -95149,15 +95149,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ bicseq r4, r4, ip, lsl #5 │ │ │ │ - mvneq sp, r4, lsl #27 │ │ │ │ + mvneq sp, ip, ror sp │ │ │ │ bicseq r4, r4, r0, ror r2 │ │ │ │ bicseq r4, r4, r0, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 6855c <__cxa_atexit@plt+0x5cee8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -95190,15 +95190,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ bicseq r4, r4, r8, ror #3 │ │ │ │ - mvneq sp, r0, ror #25 │ │ │ │ + ldrdeq sp, [sl, #200]! @ 0xc8 │ │ │ │ bicseq r4, r4, ip, asr #3 │ │ │ │ bicseq r4, r4, r4, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 68600 <__cxa_atexit@plt+0x5cf8c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -95231,15 +95231,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ bicseq r4, r4, r4, asr #2 │ │ │ │ - mvneq sp, ip, lsr ip │ │ │ │ + mvneq sp, r4, lsr ip │ │ │ │ bicseq r4, r4, r8, lsr #2 │ │ │ │ bicseq r4, r4, r8, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 686a4 <__cxa_atexit@plt+0x5d030> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -95272,15 +95272,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ bicseq r4, r4, r0, lsr #1 │ │ │ │ - @ instruction: 0x01eadb98 │ │ │ │ + @ instruction: 0x01eadb90 │ │ │ │ bicseq r4, r4, r4, lsl #1 │ │ │ │ bicseq r4, r4, r8, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 68748 <__cxa_atexit@plt+0x5d0d4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -95313,15 +95313,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrsheq r3, [r4, #252] @ 0xfc │ │ │ │ - strdeq sp, [sl, #164]! @ 0xa4 │ │ │ │ + mvneq sp, ip, ror #21 │ │ │ │ bicseq r3, r4, r0, ror #31 │ │ │ │ @ instruction: 0x01d44098 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 687ec <__cxa_atexit@plt+0x5d178> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -95335,18 +95335,18 @@ │ │ │ │ bhi 68820 <__cxa_atexit@plt+0x5d1ac> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 68828 <__cxa_atexit@plt+0x5d1b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 370580 <__cxa_atexit@plt+0x364f0c> │ │ │ │ + b 9b4778 <__cxa_atexit@plt+0x9a9104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r0, ror #20 │ │ │ │ + mvneq sp, r8, asr sl │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -95366,15 +95366,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 6889c <__cxa_atexit@plt+0x5d228> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - mvneq sp, ip, asr fp │ │ │ │ + mvneq sp, r4, asr fp │ │ │ │ bicseq r4, r4, ip, lsl r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -95393,16 +95393,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 6890c <__cxa_atexit@plt+0x5d298> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [sl, #160]! @ 0xa0 │ │ │ │ - mvneq sp, ip, ror #21 │ │ │ │ + mvneq sp, r8, ror #21 │ │ │ │ + mvneq sp, r4, ror #21 │ │ │ │ ldrheq r3, [r4, #240] @ 0xf0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 689a0 <__cxa_atexit@plt+0x5d32c> │ │ │ │ @@ -95444,16 +95444,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ bicseq r3, r4, r0, lsl #30 │ │ │ │ - mvneq sp, ip, ror #20 │ │ │ │ - mvneq sp, ip, asr sl │ │ │ │ + mvneq sp, r4, ror #20 │ │ │ │ + mvneq sp, r4, asr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 68a30 <__cxa_atexit@plt+0x5d3bc> │ │ │ │ @@ -95471,16 +95471,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, r4, asr #19 │ │ │ │ - mvneq sp, r0, asr #19 │ │ │ │ + strheq sp, [sl, #156]! @ 0x9c │ │ │ │ + strheq sp, [sl, #152]! @ 0x98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -95498,16 +95498,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 68ab0 <__cxa_atexit@plt+0x5d43c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, asr r9 │ │ │ │ - mvneq sp, r8, asr #18 │ │ │ │ + mvneq sp, r0, asr r9 │ │ │ │ + mvneq sp, r0, asr #18 │ │ │ │ bicseq r3, r4, r4, lsl lr │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 68ae8 <__cxa_atexit@plt+0x5d474> │ │ │ │ @@ -95683,16 +95683,16 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq sp, [sl, #108]! @ 0x6c │ │ │ │ ldrdeq sp, [sl, #100]! @ 0x64 │ │ │ │ + mvneq sp, ip, asr #13 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 68df0 <__cxa_atexit@plt+0x5d77c> │ │ │ │ @@ -95711,16 +95711,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, r0, lsl r6 │ │ │ │ mvneq sp, r8, lsl #12 │ │ │ │ + mvneq sp, r0, lsl #12 │ │ │ │ bicseq r3, r4, r0, asr #21 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -95853,28 +95853,28 @@ │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ bicseq r3, r4, r8, ror #17 │ │ │ │ - mvneq sp, r0, lsl r4 │ │ │ │ + mvneq sp, r8, lsl #8 │ │ │ │ bicseq r3, r4, r0, lsl #17 │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ bne 6905c <__cxa_atexit@plt+0x5d9e8> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b dd3c50 <__cxa_atexit@plt+0xdc85dc> │ │ │ │ + b f30b14 <__cxa_atexit@plt+0xf254a0> │ │ │ │ andeq r2, r0, r9, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 6908c <__cxa_atexit@plt+0x5da18> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -95907,15 +95907,15 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq sp, r4, lsl r3 │ │ │ │ + mvneq sp, ip, lsl #6 │ │ │ │ andeq r0, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -95938,15 +95938,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 6918c <__cxa_atexit@plt+0x5db18> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - mvneq sp, ip, lsl #5 │ │ │ │ + mvneq sp, r4, lsl #5 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r2, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95963,30 +95963,30 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, r0, lsl #4 │ │ │ │ + strdeq sp, [sl, #24]! │ │ │ │ ldrheq r3, [r4, #108] @ 0x6c │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 69214 <__cxa_atexit@plt+0x5dba0> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b dd60c0 <__cxa_atexit@plt+0xdcaa4c> │ │ │ │ + b f32f84 <__cxa_atexit@plt+0xf27910> │ │ │ │ @ instruction: 0x01d43694 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 692a8 <__cxa_atexit@plt+0x5dc34> │ │ │ │ @@ -96044,15 +96044,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq sp, [sl, #12]! │ │ │ │ + strheq sp, [sl, #4]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96064,15 +96064,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, rrx │ │ │ │ + mvneq sp, r4, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6940c <__cxa_atexit@plt+0x5dd98> │ │ │ │ ldr r2, [pc, #136] @ 69428 <__cxa_atexit@plt+0x5ddb4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -96107,17 +96107,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq ip, r8, asr #29 │ │ │ │ - mvneq ip, r0, lsr #29 │ │ │ │ - stlexheq ip, r0, [sl] │ │ │ │ + mvneq ip, r0, asr #29 │ │ │ │ + stlexheq ip, r8, [sl] │ │ │ │ + mvneq ip, r8, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 69480 <__cxa_atexit@plt+0x5de0c> │ │ │ │ @@ -96131,16 +96131,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq ip, ip, lsl lr │ │ │ │ - mvneq ip, ip, lsl #28 │ │ │ │ + mvneq ip, r4, lsl lr │ │ │ │ + mvneq ip, r4, lsl #28 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -96172,15 +96172,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 69530 <__cxa_atexit@plt+0x5debc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 6923c <__cxa_atexit@plt+0x5dbc8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r8, asr sp │ │ │ │ + mvneq ip, r0, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 695b0 <__cxa_atexit@plt+0x5df3c> │ │ │ │ ldr r2, [pc, #124] @ 695cc <__cxa_atexit@plt+0x5df58> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -96212,16 +96212,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq ip, r8, lsl sp │ │ │ │ - mvneq ip, ip, asr #28 │ │ │ │ + mvneq ip, r0, lsl sp │ │ │ │ + mvneq ip, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 69614 <__cxa_atexit@plt+0x5dfa0> │ │ │ │ @@ -96232,15 +96232,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq ip, [sl, #216]! @ 0xd8 │ │ │ │ + ldrdeq ip, [sl, #208]! @ 0xd0 │ │ │ │ bicseq r3, r4, ip, lsr #5 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69734 <__cxa_atexit@plt+0x5e0c0> │ │ │ │ @@ -96311,20 +96311,20 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - mvneq ip, r4, ror #23 │ │ │ │ - ldrdeq ip, [sl, #180]! @ 0xb4 │ │ │ │ + ldrdeq ip, [sl, #188]! @ 0xbc │ │ │ │ + mvneq ip, ip, asr #23 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - mvneq ip, r8, asr ip │ │ │ │ - strdeq ip, [sl, #200]! @ 0xc8 │ │ │ │ - mvneq ip, r0, asr #24 │ │ │ │ + mvneq ip, r0, asr ip │ │ │ │ + strdeq ip, [sl, #192]! @ 0xc0 │ │ │ │ + mvneq ip, r8, lsr ip │ │ │ │ bicseq r3, r4, r0, ror #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96372,20 +96372,20 @@ │ │ │ │ sub sl, r6, #67 @ 0x43 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - mvneq ip, r8, asr #21 │ │ │ │ - strheq ip, [sl, #168]! @ 0xa8 │ │ │ │ + mvneq ip, r0, asr #21 │ │ │ │ + strheq ip, [sl, #160]! @ 0xa0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - mvneq ip, ip, lsr fp │ │ │ │ - ldrdeq ip, [sl, #188]! @ 0xbc │ │ │ │ - mvneq ip, r0, lsr #22 │ │ │ │ + mvneq ip, r4, lsr fp │ │ │ │ + ldrdeq ip, [sl, #180]! @ 0xb4 │ │ │ │ + mvneq ip, r8, lsl fp │ │ │ │ bicseq r3, r4, r8, rrx │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 69920 <__cxa_atexit@plt+0x5e2ac> │ │ │ │ @@ -96436,15 +96436,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - mvneq ip, r4, lsr #19 │ │ │ │ + @ instruction: 0x01eac99c │ │ │ │ ldrheq r2, [r4, #252] @ 0xfc │ │ │ │ bicseq r2, r4, ip, ror pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -96472,15 +96472,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvneq ip, r8, ror #17 │ │ │ │ + mvneq ip, r0, ror #17 │ │ │ │ ldrsheq r2, [r4, #224] @ 0xe0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #172] @ 69aa4 <__cxa_atexit@plt+0x5e430> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ @@ -96523,15 +96523,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 69ab0 <__cxa_atexit@plt+0x5e43c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - mvneq ip, r4, asr #16 │ │ │ │ + mvneq ip, ip, lsr r8 │ │ │ │ bicseq r0, r4, r8, lsr #14 │ │ │ │ @ instruction: 0xfffa6ce0 │ │ │ │ bicseq r2, r4, ip, lsl lr │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #140] @ 69b5c <__cxa_atexit@plt+0x5e4e8> │ │ │ │ @@ -96568,15 +96568,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 69b64 <__cxa_atexit@plt+0x5e4f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - mvneq ip, r4, lsl #15 │ │ │ │ + mvneq ip, ip, ror r7 │ │ │ │ bicseq r0, r4, r4, ror r6 │ │ │ │ @ instruction: 0xfffa6c2c │ │ │ │ bicseq r2, r4, r8, ror #26 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -96641,15 +96641,15 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, #84] @ 69cd0 <__cxa_atexit@plt+0x5e65c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #8]! │ │ │ │ mov r9, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r3, [pc, #48] @ 69cc0 <__cxa_atexit@plt+0x5e64c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r3, [pc, #20] @ 69cbc <__cxa_atexit@plt+0x5e648> │ │ │ │ @@ -96661,17 +96661,17 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ @ instruction: 0xfffff6d4 │ │ │ │ @ instruction: 0xfffff6e4 │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ - ldrdeq ip, [sl, #104]! @ 0x68 │ │ │ │ - mvneq ip, r0, lsl r8 │ │ │ │ - strheq ip, [sl, #96]! @ 0x60 │ │ │ │ + ldrdeq ip, [sl, #96]! @ 0x60 │ │ │ │ + mvneq ip, r8, lsl #16 │ │ │ │ + mvneq ip, r8, lsr #13 │ │ │ │ andeq r5, r0, sl, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96700,17 +96700,17 @@ │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ ldr r3, [pc, #28] @ 69d7c <__cxa_atexit@plt+0x5e708> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq ip, r4, ror r5 │ │ │ │ - mvneq ip, ip, lsr #13 │ │ │ │ - mvneq ip, ip, asr #10 │ │ │ │ + mvneq ip, ip, ror #10 │ │ │ │ + mvneq ip, r4, lsr #13 │ │ │ │ + mvneq ip, r4, asr #10 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ bicseq r2, r4, r4, asr fp │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -96743,15 +96743,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ str lr, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r8, r9 │ │ │ │ ldr r3, [pc, #48] @ 69e48 <__cxa_atexit@plt+0x5e7d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #8]! │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r3, [pc, #36] @ 69e4c <__cxa_atexit@plt+0x5e7d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @@ -96768,36 +96768,36 @@ │ │ │ │ bhi 69e84 <__cxa_atexit@plt+0x5e810> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 69e8c <__cxa_atexit@plt+0x5e818> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b de565c <__cxa_atexit@plt+0xdd9fe8> │ │ │ │ + b f42520 <__cxa_atexit@plt+0xf36eac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [sl, #60]! @ 0x3c │ │ │ │ + strdeq ip, [sl, #52]! @ 0x34 │ │ │ │ bicseq r2, r4, r4, asr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69ecc <__cxa_atexit@plt+0x5e858> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [pc, #24] @ 69ed4 <__cxa_atexit@plt+0x5e860> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq ip, [sl, #56]! @ 0x38 │ │ │ │ + strheq ip, [sl, #48]! @ 0x30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69f78 <__cxa_atexit@plt+0x5e904> │ │ │ │ ldr lr, [pc, #160] @ 69f98 <__cxa_atexit@plt+0x5e924> │ │ │ │ @@ -96839,17 +96839,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq ip, ip, ror #6 │ │ │ │ - @ instruction: 0x01eac498 │ │ │ │ + mvneq ip, r4, ror #6 │ │ │ │ @ instruction: 0x01eac490 │ │ │ │ + mvneq ip, r8, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6a004 <__cxa_atexit@plt+0x5e990> │ │ │ │ @@ -96868,16 +96868,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq ip, [sl, #60]! @ 0x3c │ │ │ │ strdeq ip, [sl, #52]! @ 0x34 │ │ │ │ + mvneq ip, ip, ror #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a0b8 <__cxa_atexit@plt+0x5ea44> │ │ │ │ ldr lr, [pc, #160] @ 6a0d8 <__cxa_atexit@plt+0x5ea64> │ │ │ │ @@ -96919,17 +96919,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq ip, ip, lsr #4 │ │ │ │ - mvneq ip, r8, asr r3 │ │ │ │ + mvneq ip, r4, lsr #4 │ │ │ │ mvneq ip, r0, asr r3 │ │ │ │ + mvneq ip, r8, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6a144 <__cxa_atexit@plt+0x5ead0> │ │ │ │ @@ -96948,16 +96948,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq ip, [sl, #44]! @ 0x2c │ │ │ │ strheq ip, [sl, #36]! @ 0x24 │ │ │ │ + mvneq ip, ip, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a1f8 <__cxa_atexit@plt+0x5eb84> │ │ │ │ ldr lr, [pc, #160] @ 6a218 <__cxa_atexit@plt+0x5eba4> │ │ │ │ @@ -96999,17 +96999,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq ip, ip, ror #1 │ │ │ │ - mvneq ip, r8, lsl r2 │ │ │ │ + mvneq ip, r4, ror #1 │ │ │ │ mvneq ip, r0, lsl r2 │ │ │ │ + mvneq ip, r8, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6a284 <__cxa_atexit@plt+0x5ec10> │ │ │ │ @@ -97028,16 +97028,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq ip, ip, ror r1 │ │ │ │ mvneq ip, r4, ror r1 │ │ │ │ + mvneq ip, ip, ror #2 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ ldr r3, [pc, #208] @ 6a380 <__cxa_atexit@plt+0x5ed0c> │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -97092,16 +97092,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ bicseq r2, r4, r0, lsl r6 │ │ │ │ - mvneq ip, r8, asr #1 │ │ │ │ - mvneq fp, r8, ror #30 │ │ │ │ + mvneq ip, r0, asr #1 │ │ │ │ + mvneq fp, r0, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 6a3d0 <__cxa_atexit@plt+0x5ed5c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -97156,15 +97156,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - mvneq fp, r8, lsl lr │ │ │ │ + mvneq fp, r0, lsl lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6a4b4 <__cxa_atexit@plt+0x5ee40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -97209,17 +97209,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - mvneq fp, ip, ror #26 │ │ │ │ + mvneq fp, r4, ror #26 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - mvneq fp, r4, lsr sp │ │ │ │ + mvneq fp, ip, lsr #26 │ │ │ │ bicseq r2, r4, ip, lsl #7 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6a5e0 <__cxa_atexit@plt+0x5ef6c> │ │ │ │ ldr r2, [pc, #112] @ 6a600 <__cxa_atexit@plt+0x5ef8c> │ │ │ │ @@ -97317,15 +97317,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ - @ instruction: 0x01eabb90 │ │ │ │ + mvneq fp, r8, lsl #23 │ │ │ │ bicseq r2, r4, r4, ror #3 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6a73c <__cxa_atexit@plt+0x5f0c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -97348,15 +97348,15 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r3, [pc, #16] @ 6a790 <__cxa_atexit@plt+0x5f11c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [sl, #168]! @ 0xa8 │ │ │ │ + strdeq fp, [sl, #160]! @ 0xa0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ bicseq r2, r4, ip, asr #2 │ │ │ │ andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -97718,15 +97718,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b de565c <__cxa_atexit@plt+0xdd9fe8> │ │ │ │ + b f42520 <__cxa_atexit@plt+0xf36eac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @@ -97751,15 +97751,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b de565c <__cxa_atexit@plt+0xdd9fe8> │ │ │ │ + b f42520 <__cxa_atexit@plt+0xf36eac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ bicseq r1, r4, r8, lsr #22 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ @@ -97828,15 +97828,15 @@ │ │ │ │ b 6af08 <__cxa_atexit@plt+0x5f894> │ │ │ │ ldr r3, [pc, #20] @ 6af14 <__cxa_atexit@plt+0x5f8a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrsheq r1, [r4, #144] @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -98079,15 +98079,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strdeq fp, [sl, #8]! │ │ │ │ + strdeq fp, [sl, #0]! │ │ │ │ bicseq r1, r4, r0, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 6b33c <__cxa_atexit@plt+0x5fcc8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -98156,16 +98156,16 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - mvneq fp, r4 │ │ │ │ strdeq sl, [sl, #252]! @ 0xfc │ │ │ │ + strdeq sl, [sl, #244]! @ 0xf4 │ │ │ │ bicseq r1, r4, r8, lsl #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6b45c <__cxa_atexit@plt+0x5fde8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -98218,16 +98218,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq sl, r0, lsl pc │ │ │ │ mvneq sl, r8, lsl #30 │ │ │ │ + mvneq sl, r0, lsl #30 │ │ │ │ bicseq r1, r4, r0, lsl #8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -98248,16 +98248,16 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #19 │ │ │ │ mov r8, #1 │ │ │ │ b 6ac54 <__cxa_atexit@plt+0x5f5e0> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, r8, ror #28 │ │ │ │ mvneq sl, r0, ror #28 │ │ │ │ + mvneq sl, r8, asr lr │ │ │ │ @ instruction: 0x01d41390 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -98293,16 +98293,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #24] @ 6b660 <__cxa_atexit@plt+0x5ffec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq sl, [sl, #208]! @ 0xd0 │ │ │ │ mvneq sl, r8, ror #27 │ │ │ │ + mvneq sl, r0, ror #27 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ ldrsheq r1, [r4, #40] @ 0x28 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -98323,16 +98323,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, r0, asr #26 │ │ │ │ mvneq sl, r8, lsr sp │ │ │ │ + mvneq sl, r0, lsr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -98345,15 +98345,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6b728 <__cxa_atexit@plt+0x600b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, lsl #23 │ │ │ │ + mvneq sl, ip, ror fp │ │ │ │ bicseq r1, r4, r0, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -98367,15 +98367,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6b780 <__cxa_atexit@plt+0x6010c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, lsl fp │ │ │ │ + mvneq sl, r4, lsl fp │ │ │ │ bicseq r1, r4, ip, lsl #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 6b7a4 <__cxa_atexit@plt+0x60130> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -98405,15 +98405,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #1 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [sl, #172]! @ 0xac │ │ │ │ + ldrdeq sl, [sl, #164]! @ 0xa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -98424,15 +98424,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #1 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01eaaa90 │ │ │ │ + mvneq sl, r8, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b8a8 <__cxa_atexit@plt+0x60234> │ │ │ │ ldr r2, [pc, #48] @ 6b8b0 <__cxa_atexit@plt+0x6023c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -98446,15 +98446,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x01b84843 │ │ │ │ - mvneq sl, r0, ror #19 │ │ │ │ + ldrdeq sl, [sl, #152]! @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6b8f0 <__cxa_atexit@plt+0x6027c> │ │ │ │ @@ -98463,15 +98463,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, r0, lsr #21 │ │ │ │ + @ instruction: 0x01eaaa98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b9bc <__cxa_atexit@plt+0x60348> │ │ │ │ ldr lr, [pc, #188] @ 6b9dc <__cxa_atexit@plt+0x60368> │ │ │ │ @@ -98520,19 +98520,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - mvneq sl, r4, asr #18 │ │ │ │ + mvneq sl, ip, lsr r9 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - mvneq sl, r8, lsl #18 │ │ │ │ - strdeq sl, [sl, #140]! @ 0x8c │ │ │ │ - mvneq sl, ip, ror #18 │ │ │ │ + mvneq sl, r0, lsl #18 │ │ │ │ + strdeq sl, [sl, #132]! @ 0x84 │ │ │ │ + mvneq sl, r4, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6ba6c <__cxa_atexit@plt+0x603f8> │ │ │ │ @@ -98559,17 +98559,17 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq sl, r8, asr #16 │ │ │ │ - mvneq sl, ip, lsr r8 │ │ │ │ - mvneq sl, ip, lsr #17 │ │ │ │ + mvneq sl, r0, asr #16 │ │ │ │ + mvneq sl, r4, lsr r8 │ │ │ │ + mvneq sl, r4, lsr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6bb10 <__cxa_atexit@plt+0x6049c> │ │ │ │ ldr r2, [pc, #136] @ 6bb2c <__cxa_atexit@plt+0x604b8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -98604,17 +98604,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq sl, r4, asr #15 │ │ │ │ - @ instruction: 0x01eaa79c │ │ │ │ - mvneq sl, ip, lsl #15 │ │ │ │ + strheq sl, [sl, #124]! @ 0x7c │ │ │ │ + @ instruction: 0x01eaa794 │ │ │ │ + mvneq sl, r4, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6bb84 <__cxa_atexit@plt+0x60510> │ │ │ │ @@ -98628,16 +98628,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, r8, lsl r7 │ │ │ │ - mvneq sl, r8, lsl #14 │ │ │ │ + mvneq sl, r0, lsl r7 │ │ │ │ + mvneq sl, r0, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6bc20 <__cxa_atexit@plt+0x605ac> │ │ │ │ ldr r2, [pc, #136] @ 6bc3c <__cxa_atexit@plt+0x605c8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -98672,17 +98672,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strheq sl, [sl, #100]! @ 0x64 │ │ │ │ - mvneq sl, ip, lsl #13 │ │ │ │ - mvneq sl, ip, ror r6 │ │ │ │ + mvneq sl, ip, lsr #13 │ │ │ │ + mvneq sl, r4, lsl #13 │ │ │ │ + mvneq sl, r4, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6bc94 <__cxa_atexit@plt+0x60620> │ │ │ │ @@ -98696,16 +98696,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, r8, lsl #12 │ │ │ │ - strdeq sl, [sl, #88]! @ 0x58 │ │ │ │ + mvneq sl, r0, lsl #12 │ │ │ │ + strdeq sl, [sl, #80]! @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6bd30 <__cxa_atexit@plt+0x606bc> │ │ │ │ ldr r2, [pc, #136] @ 6bd4c <__cxa_atexit@plt+0x606d8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -98740,17 +98740,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq sl, r4, lsr #11 │ │ │ │ - mvneq sl, ip, ror r5 │ │ │ │ - mvneq sl, ip, ror #10 │ │ │ │ + @ instruction: 0x01eaa59c │ │ │ │ + mvneq sl, r4, ror r5 │ │ │ │ + mvneq sl, r4, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6bda4 <__cxa_atexit@plt+0x60730> │ │ │ │ @@ -98764,16 +98764,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq sl, [sl, #72]! @ 0x48 │ │ │ │ - mvneq sl, r8, ror #9 │ │ │ │ + strdeq sl, [sl, #64]! @ 0x40 │ │ │ │ + mvneq sl, r0, ror #9 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6bdf0 <__cxa_atexit@plt+0x6077c> │ │ │ │ ldr r1, [pc, #40] @ 6be00 <__cxa_atexit@plt+0x6078c> │ │ │ │ @@ -99067,17 +99067,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq sl, r8, lsl #1 │ │ │ │ - mvneq sl, r0, rrx │ │ │ │ - mvneq sl, r0, asr r0 │ │ │ │ + mvneq sl, r0, lsl #1 │ │ │ │ + mvneq sl, r8, asr r0 │ │ │ │ + mvneq sl, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6c2c0 <__cxa_atexit@plt+0x60c4c> │ │ │ │ @@ -99091,16 +99091,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r9, [sl, #252]! @ 0xfc │ │ │ │ - mvneq r9, ip, asr #31 │ │ │ │ + ldrdeq r9, [sl, #244]! @ 0xf4 │ │ │ │ + mvneq r9, r4, asr #31 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -99143,15 +99143,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6c3a0 <__cxa_atexit@plt+0x60d2c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, asr #30 │ │ │ │ + mvneq r9, r4, asr #30 │ │ │ │ bicseq r0, r4, r4, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -99165,15 +99165,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6c3f8 <__cxa_atexit@plt+0x60d84> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [sl, #232]! @ 0xe8 │ │ │ │ + strdeq r9, [sl, #224]! @ 0xe0 │ │ │ │ bicseq r0, r4, r0, asr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -99187,15 +99187,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6c450 <__cxa_atexit@plt+0x60ddc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r4, lsr #29 │ │ │ │ + stlexheq r9, ip, [sl] │ │ │ │ ldrsheq r0, [r4, #92] @ 0x5c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -99209,15 +99209,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6c4a8 <__cxa_atexit@plt+0x60e34> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, asr lr │ │ │ │ + mvneq r9, r8, asr #28 │ │ │ │ bicseq r0, r4, r8, lsr #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -99231,15 +99231,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6c500 <__cxa_atexit@plt+0x60e8c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [sl, #220]! @ 0xdc │ │ │ │ + strdeq r9, [sl, #212]! @ 0xd4 │ │ │ │ bicseq r0, r4, r4, asr r5 │ │ │ │ bicseq r0, r4, ip, asr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6c560 <__cxa_atexit@plt+0x60eec> │ │ │ │ @@ -99263,15 +99263,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6c584 <__cxa_atexit@plt+0x60f10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, asr sp │ │ │ │ + mvneq r9, r8, asr #26 │ │ │ │ @ instruction: 0xffffed2c │ │ │ │ bicseq r0, r4, r8, ror #7 │ │ │ │ bicseq r0, r4, r4, asr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -99297,15 +99297,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ bicseq r0, r4, r8, lsl #9 │ │ │ │ - strdeq r9, [sl, #204]! @ 0xcc │ │ │ │ + strdeq r9, [sl, #196]! @ 0xc4 │ │ │ │ bicseq r0, r4, ip, asr r4 │ │ │ │ bicseq r0, r4, r4, lsr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -99339,19 +99339,19 @@ │ │ │ │ ldr r7, [pc, #24] @ 6c6b0 <__cxa_atexit@plt+0x6103c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r4, asr #24 │ │ │ │ + mvneq r9, ip, lsr ip │ │ │ │ ldrheq r0, [r4, #48] @ 0x30 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ bicseq r0, r4, ip, ror #7 │ │ │ │ - mvneq r9, r4, ror #24 │ │ │ │ + mvneq r9, ip, asr ip │ │ │ │ bicseq r0, r4, ip, ror r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -99405,19 +99405,19 @@ │ │ │ │ ldr r7, [pc, #24] @ 6c7b8 <__cxa_atexit@plt+0x61144> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, lsr fp │ │ │ │ + mvneq r9, r4, lsr fp │ │ │ │ bicseq r0, r4, r8, lsr #5 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ bicseq r0, r4, r4, ror #5 │ │ │ │ - mvneq r9, ip, asr fp │ │ │ │ + mvneq r9, r4, asr fp │ │ │ │ bicseq r0, r4, r4, ror r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -99478,15 +99478,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6c8d8 <__cxa_atexit@plt+0x61264> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r9, [sl, #144]! @ 0x90 │ │ │ │ + mvneq r9, r8, lsr #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6c990 <__cxa_atexit@plt+0x6131c> │ │ │ │ ldr lr, [pc, #160] @ 6c99c <__cxa_atexit@plt+0x61328> │ │ │ │ @@ -99528,15 +99528,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r9, r8, asr r9 │ │ │ │ + mvneq r9, r0, asr r9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -99596,15 +99596,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r9, r8, lsl r8 │ │ │ │ + mvneq r9, r0, lsl r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -99643,15 +99643,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6cb6c <__cxa_atexit@plt+0x614f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, lsl r7 │ │ │ │ + mvneq r9, r4, lsl r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6cc24 <__cxa_atexit@plt+0x615b0> │ │ │ │ ldr lr, [pc, #160] @ 6cc30 <__cxa_atexit@plt+0x615bc> │ │ │ │ @@ -99693,15 +99693,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r9, r4, asr #13 │ │ │ │ + strheq r9, [sl, #108]! @ 0x6c │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -99761,15 +99761,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r9, r4, lsl #11 │ │ │ │ + mvneq r9, ip, ror r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -99935,15 +99935,15 @@ │ │ │ │ ldr r1, [pc, #220] @ 6d0c4 <__cxa_atexit@plt+0x61a50> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r2] │ │ │ │ str r5, [r9, #68]! @ 0x44 │ │ │ │ str r8, [r9, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str r3, [r2, #32] │ │ │ │ str r8, [r2, #36] @ 0x24 │ │ │ │ str r0, [r2, #40] @ 0x28 │ │ │ │ add r2, r2, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6d05c <__cxa_atexit@plt+0x619e8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -99954,15 +99954,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [pc, #132] @ 6d0bc <__cxa_atexit@plt+0x61a48> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r2] │ │ │ │ str r0, [r9, #4]! │ │ │ │ str ip, [r9, #4] │ │ │ │ mov r5, r2 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, r9 │ │ │ │ b 6d06c <__cxa_atexit@plt+0x619f8> │ │ │ │ mov r0, #8 │ │ │ │ @@ -100000,15 +100000,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6d100 <__cxa_atexit@plt+0x61a8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, lsl #3 │ │ │ │ + mvneq r9, r0, lsl #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6d1b8 <__cxa_atexit@plt+0x61b44> │ │ │ │ ldr lr, [pc, #160] @ 6d1c4 <__cxa_atexit@plt+0x61b50> │ │ │ │ @@ -100050,15 +100050,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r9, r0, lsr r1 │ │ │ │ + mvneq r9, r8, lsr #2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -100118,15 +100118,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq r8, [sl, #240]! @ 0xf0 │ │ │ │ + mvneq r8, r8, ror #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -100165,15 +100165,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6d394 <__cxa_atexit@plt+0x61d20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [sl, #228]! @ 0xe4 │ │ │ │ + mvneq r8, ip, ror #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6d44c <__cxa_atexit@plt+0x61dd8> │ │ │ │ ldr lr, [pc, #160] @ 6d458 <__cxa_atexit@plt+0x61de4> │ │ │ │ @@ -100215,15 +100215,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - stlexheq r8, ip, [sl] │ │ │ │ + stlexheq r8, r4, [sl] │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -100283,15 +100283,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r8, ip, asr sp │ │ │ │ + mvneq r8, r4, asr sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -100467,15 +100467,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 6d8ac <__cxa_atexit@plt+0x62238> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r2] │ │ │ │ str r5, [r9, #4]! │ │ │ │ str r8, [r9, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, r9 │ │ │ │ b 6d870 <__cxa_atexit@plt+0x621fc> │ │ │ │ mov r7, #8 │ │ │ │ @@ -100560,15 +100560,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ bicseq lr, r3, r0, lsl #28 │ │ │ │ - strdeq r8, [sl, #136]! @ 0x88 │ │ │ │ + strdeq r8, [sl, #128]! @ 0x80 │ │ │ │ bicseq lr, r3, r4, ror #27 │ │ │ │ bicseq pc, r3, r8, lsr r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -100624,17 +100624,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r8, r4, lsr r8 │ │ │ │ - mvneq r8, ip, lsl #16 │ │ │ │ - strdeq r8, [sl, #124]! @ 0x7c │ │ │ │ + mvneq r8, ip, lsr #16 │ │ │ │ + mvneq r8, r4, lsl #16 │ │ │ │ + strdeq r8, [sl, #116]! @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6db14 <__cxa_atexit@plt+0x624a0> │ │ │ │ @@ -100648,16 +100648,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r8, r8, lsl #15 │ │ │ │ - mvneq r8, r8, ror r7 │ │ │ │ + mvneq r8, r0, lsl #15 │ │ │ │ + mvneq r8, r0, ror r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6db80 <__cxa_atexit@plt+0x6250c> │ │ │ │ ldr lr, [pc, #68] @ 6db88 <__cxa_atexit@plt+0x62514> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -100675,15 +100675,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r8, r0, lsr #14 │ │ │ │ + mvneq r8, r8, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -100776,17 +100776,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 6dd10 <__cxa_atexit@plt+0x6269c> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - mvneq r8, r8, ror #13 │ │ │ │ + mvneq r8, r0, ror #13 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - mvneq r8, r0, lsr #14 │ │ │ │ + mvneq r8, r8, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ddb4 <__cxa_atexit@plt+0x62740> │ │ │ │ ldr r2, [pc, #136] @ 6ddd0 <__cxa_atexit@plt+0x6275c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -100821,17 +100821,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r8, r0, lsr #10 │ │ │ │ - strdeq r8, [sl, #72]! @ 0x48 │ │ │ │ - mvneq r8, r8, ror #9 │ │ │ │ + mvneq r8, r8, lsl r5 │ │ │ │ + strdeq r8, [sl, #64]! @ 0x40 │ │ │ │ + mvneq r8, r0, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6de28 <__cxa_atexit@plt+0x627b4> │ │ │ │ @@ -100845,16 +100845,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r8, r4, ror r4 │ │ │ │ - mvneq r8, r4, ror #8 │ │ │ │ + mvneq r8, ip, ror #8 │ │ │ │ + mvneq r8, ip, asr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6de94 <__cxa_atexit@plt+0x62820> │ │ │ │ ldr lr, [pc, #68] @ 6de9c <__cxa_atexit@plt+0x62828> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -100872,15 +100872,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r8, ip, lsl #8 │ │ │ │ + mvneq r8, r4, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -100973,17 +100973,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 6e024 <__cxa_atexit@plt+0x629b0> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - ldrdeq r8, [sl, #52]! @ 0x34 │ │ │ │ + mvneq r8, ip, asr #7 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - mvneq r8, ip, lsl #8 │ │ │ │ + mvneq r8, r4, lsl #8 │ │ │ │ bicseq lr, r3, ip, asr #21 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -101071,15 +101071,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [r2] │ │ │ │ str r5, [r9, #4]! │ │ │ │ str r8, [r9, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r9 │ │ │ │ b 6e1d0 <__cxa_atexit@plt+0x62b5c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 6e1e4 <__cxa_atexit@plt+0x62b70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -101102,15 +101102,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #1 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, lsr #1 │ │ │ │ + mvneq r8, r0, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e2c4 <__cxa_atexit@plt+0x62c50> │ │ │ │ ldr r2, [pc, #136] @ 6e2e0 <__cxa_atexit@plt+0x62c6c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -101145,17 +101145,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r8, r0, lsl r0 │ │ │ │ - mvneq r7, r8, ror #31 │ │ │ │ - ldrdeq r7, [sl, #248]! @ 0xf8 │ │ │ │ + mvneq r8, r8 │ │ │ │ + mvneq r7, r0, ror #31 │ │ │ │ + ldrdeq r7, [sl, #240]! @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e338 <__cxa_atexit@plt+0x62cc4> │ │ │ │ @@ -101169,16 +101169,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, r4, ror #30 │ │ │ │ - mvneq r7, r4, asr pc │ │ │ │ + mvneq r7, ip, asr pc │ │ │ │ + mvneq r7, ip, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e384 <__cxa_atexit@plt+0x62d10> │ │ │ │ ldr r2, [pc, #36] @ 6e38c <__cxa_atexit@plt+0x62d18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -101187,16 +101187,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, lsl #30 │ │ │ │ mvneq r7, r4, lsl #30 │ │ │ │ + strdeq r7, [sl, #236]! @ 0xec │ │ │ │ bicseq fp, r3, r4, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e3d8 <__cxa_atexit@plt+0x62d64> │ │ │ │ ldr r3, [pc, #44] @ 6e3e0 <__cxa_atexit@plt+0x62d6c> │ │ │ │ @@ -101209,16 +101209,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 6e3e8 <__cxa_atexit@plt+0x62d74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strheq r7, [sl, #224]! @ 0xe0 │ │ │ │ mvneq r7, r8, lsr #29 │ │ │ │ + mvneq r7, r0, lsr #29 │ │ │ │ ldrheq fp, [r3, #220] @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e478 <__cxa_atexit@plt+0x62e04> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -101268,15 +101268,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ bicseq fp, r3, r0, lsr sp │ │ │ │ bicseq fp, r3, r4, lsr #26 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - mvneq r7, r4, ror #28 │ │ │ │ + mvneq r7, ip, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e530 <__cxa_atexit@plt+0x62ebc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -101301,15 +101301,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - mvneq r7, ip, lsr #27 │ │ │ │ + mvneq r7, r4, lsr #27 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e5e4 <__cxa_atexit@plt+0x62f70> │ │ │ │ ldr lr, [pc, #140] @ 6e604 <__cxa_atexit@plt+0x62f90> │ │ │ │ @@ -101346,16 +101346,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r7, ip, ror #25 │ │ │ │ - strheq r7, [sl, #200]! @ 0xc8 │ │ │ │ + mvneq r7, r4, ror #25 │ │ │ │ + strheq r7, [sl, #192]! @ 0xc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e650 <__cxa_atexit@plt+0x62fdc> │ │ │ │ @@ -101367,15 +101367,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, ip, lsr ip │ │ │ │ + mvneq r7, r4, lsr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e698 <__cxa_atexit@plt+0x63024> │ │ │ │ ldr r2, [pc, #36] @ 6e6a0 <__cxa_atexit@plt+0x6302c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -101384,16 +101384,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [sl, #184]! @ 0xb8 │ │ │ │ strdeq r7, [sl, #176]! @ 0xb0 │ │ │ │ + mvneq r7, r8, ror #23 │ │ │ │ bicseq fp, r3, r0, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e6ec <__cxa_atexit@plt+0x63078> │ │ │ │ ldr r3, [pc, #44] @ 6e6f4 <__cxa_atexit@plt+0x63080> │ │ │ │ @@ -101406,16 +101406,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 6e6fc <__cxa_atexit@plt+0x63088> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01ea7b9c │ │ │ │ @ instruction: 0x01ea7b94 │ │ │ │ + mvneq r7, ip, lsl #23 │ │ │ │ bicseq fp, r3, r8, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e78c <__cxa_atexit@plt+0x63118> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -101465,15 +101465,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ bicseq fp, r3, ip, lsl sl │ │ │ │ bicseq fp, r3, r0, lsl sl │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - mvneq r7, r0, asr fp │ │ │ │ + mvneq r7, r8, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6e844 <__cxa_atexit@plt+0x631d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -101498,15 +101498,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - @ instruction: 0x01ea7a98 │ │ │ │ + @ instruction: 0x01ea7a90 │ │ │ │ bicseq fp, r3, r8, lsr r9 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -101773,15 +101773,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - mvneq r7, r4, asr r6 │ │ │ │ + mvneq r7, ip, asr #12 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 6ed30 <__cxa_atexit@plt+0x636bc> │ │ │ │ @@ -101857,15 +101857,15 @@ │ │ │ │ beq 6ee24 <__cxa_atexit@plt+0x637b0> │ │ │ │ ldr r2, [pc, #72] @ 6ee3c <__cxa_atexit@plt+0x637c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -101897,15 +101897,15 @@ │ │ │ │ beq 6eeb8 <__cxa_atexit@plt+0x63844> │ │ │ │ ldr r3, [pc, #56] @ 6eecc <__cxa_atexit@plt+0x63858> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -101926,29 +101926,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 6ef28 <__cxa_atexit@plt+0x638b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 6ef54 <__cxa_atexit@plt+0x638e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 6eff0 <__cxa_atexit@plt+0x6397c> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -101970,15 +101970,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 6effc <__cxa_atexit@plt+0x63988> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -102005,15 +102005,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 6f064 <__cxa_atexit@plt+0x639f0> │ │ │ │ ldr r3, [pc, #44] @ 6f074 <__cxa_atexit@plt+0x63a00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -102029,29 +102029,29 @@ │ │ │ │ beq 6f0b8 <__cxa_atexit@plt+0x63a44> │ │ │ │ ldr r3, [pc, #32] @ 6f0c4 <__cxa_atexit@plt+0x63a50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 6f0f0 <__cxa_atexit@plt+0x63a7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 6f198 <__cxa_atexit@plt+0x63b24> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -102077,15 +102077,15 @@ │ │ │ │ beq 6f190 <__cxa_atexit@plt+0x63b1c> │ │ │ │ ldr r5, [pc, #64] @ 6f1a4 <__cxa_atexit@plt+0x63b30> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -102114,15 +102114,15 @@ │ │ │ │ beq 6f218 <__cxa_atexit@plt+0x63ba4> │ │ │ │ ldr r2, [pc, #48] @ 6f228 <__cxa_atexit@plt+0x63bb4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -102141,29 +102141,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 6f284 <__cxa_atexit@plt+0x63c10> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 6f2b0 <__cxa_atexit@plt+0x63c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 6f32c <__cxa_atexit@plt+0x63cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -102188,15 +102188,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r6, ip, lsl #31 │ │ │ │ + mvneq r6, r4, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6f370 <__cxa_atexit@plt+0x63cfc> │ │ │ │ @@ -102207,15 +102207,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, ip, lsl pc │ │ │ │ + mvneq r6, r4, lsl pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -102285,15 +102285,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - mvneq r6, r4, asr lr │ │ │ │ + mvneq r6, ip, asr #28 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 6f530 <__cxa_atexit@plt+0x63ebc> │ │ │ │ @@ -102369,15 +102369,15 @@ │ │ │ │ beq 6f624 <__cxa_atexit@plt+0x63fb0> │ │ │ │ ldr r2, [pc, #72] @ 6f63c <__cxa_atexit@plt+0x63fc8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -102409,15 +102409,15 @@ │ │ │ │ beq 6f6b8 <__cxa_atexit@plt+0x64044> │ │ │ │ ldr r3, [pc, #56] @ 6f6cc <__cxa_atexit@plt+0x64058> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -102438,29 +102438,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 6f728 <__cxa_atexit@plt+0x640b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 6f754 <__cxa_atexit@plt+0x640e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 6f7f0 <__cxa_atexit@plt+0x6417c> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -102482,15 +102482,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 6f7fc <__cxa_atexit@plt+0x64188> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -102517,15 +102517,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 6f864 <__cxa_atexit@plt+0x641f0> │ │ │ │ ldr r3, [pc, #44] @ 6f874 <__cxa_atexit@plt+0x64200> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -102541,29 +102541,29 @@ │ │ │ │ beq 6f8b8 <__cxa_atexit@plt+0x64244> │ │ │ │ ldr r3, [pc, #32] @ 6f8c4 <__cxa_atexit@plt+0x64250> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 6f8f0 <__cxa_atexit@plt+0x6427c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 6f998 <__cxa_atexit@plt+0x64324> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -102589,15 +102589,15 @@ │ │ │ │ beq 6f990 <__cxa_atexit@plt+0x6431c> │ │ │ │ ldr r5, [pc, #64] @ 6f9a4 <__cxa_atexit@plt+0x64330> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -102626,15 +102626,15 @@ │ │ │ │ beq 6fa18 <__cxa_atexit@plt+0x643a4> │ │ │ │ ldr r2, [pc, #48] @ 6fa28 <__cxa_atexit@plt+0x643b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -102653,29 +102653,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 6fa84 <__cxa_atexit@plt+0x64410> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 6fab0 <__cxa_atexit@plt+0x6443c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 6fb2c <__cxa_atexit@plt+0x644b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -102700,15 +102700,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r6, ip, lsl #15 │ │ │ │ + mvneq r6, r4, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6fb70 <__cxa_atexit@plt+0x644fc> │ │ │ │ @@ -102719,15 +102719,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, ip, lsl r7 │ │ │ │ + mvneq r6, r4, lsl r7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -102835,15 +102835,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01ea6590 │ │ │ │ + mvneq r6, r8, lsl #11 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 6fd8c <__cxa_atexit@plt+0x64718> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -102887,15 +102887,15 @@ │ │ │ │ beq 6fe3c <__cxa_atexit@plt+0x647c8> │ │ │ │ ldr r2, [pc, #72] @ 6fe54 <__cxa_atexit@plt+0x647e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -102927,15 +102927,15 @@ │ │ │ │ beq 6fed0 <__cxa_atexit@plt+0x6485c> │ │ │ │ ldr r3, [pc, #56] @ 6fee4 <__cxa_atexit@plt+0x64870> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -102956,29 +102956,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 6ff40 <__cxa_atexit@plt+0x648cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 6ff6c <__cxa_atexit@plt+0x648f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 70008 <__cxa_atexit@plt+0x64994> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -103000,15 +103000,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 70014 <__cxa_atexit@plt+0x649a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -103035,15 +103035,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 7007c <__cxa_atexit@plt+0x64a08> │ │ │ │ ldr r3, [pc, #44] @ 7008c <__cxa_atexit@plt+0x64a18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -103059,29 +103059,29 @@ │ │ │ │ beq 700d0 <__cxa_atexit@plt+0x64a5c> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 700dc <__cxa_atexit@plt+0x64a68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 70108 <__cxa_atexit@plt+0x64a94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 70184 <__cxa_atexit@plt+0x64b10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -103106,15 +103106,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r6, r4, lsr r1 │ │ │ │ + mvneq r6, ip, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 701c8 <__cxa_atexit@plt+0x64b54> │ │ │ │ @@ -103125,15 +103125,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r4, asr #1 │ │ │ │ + strheq r6, [sl, #12]! │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -103154,15 +103154,15 @@ │ │ │ │ mov sl, r3 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - mvneq r6, ip, lsr #1 │ │ │ │ + mvneq r6, r4, lsr #1 │ │ │ │ ldrsheq ip, [r3, #120] @ 0x78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -103231,15 +103231,15 @@ │ │ │ │ b 7038c <__cxa_atexit@plt+0x64d18> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r5, r4, lsr #30 │ │ │ │ + mvneq r5, ip, lsl pc │ │ │ │ ldrheq fp, [r3, #164] @ 0xa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr lr, [pc, #112] @ 70410 <__cxa_atexit@plt+0x64d9c> │ │ │ │ @@ -103344,17 +103344,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq fp, r3, r0, asr #18 │ │ │ │ - mvneq r5, r4, ror sp │ │ │ │ - mvneq r5, r0, asr #27 │ │ │ │ + mvneq r5, ip, ror #26 │ │ │ │ strheq r5, [sl, #216]! @ 0xd8 │ │ │ │ + strheq r5, [sl, #208]! @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70584 <__cxa_atexit@plt+0x64f10> │ │ │ │ ldr r2, [pc, #36] @ 7058c <__cxa_atexit@plt+0x64f18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -103363,16 +103363,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, lsl #26 │ │ │ │ mvneq r5, r4, lsl #26 │ │ │ │ + strdeq r5, [sl, #204]! @ 0xcc │ │ │ │ bicseq r9, r3, r4, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 705d8 <__cxa_atexit@plt+0x64f64> │ │ │ │ ldr r3, [pc, #44] @ 705e0 <__cxa_atexit@plt+0x64f6c> │ │ │ │ @@ -103385,16 +103385,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 705e8 <__cxa_atexit@plt+0x64f74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strheq r5, [sl, #192]! @ 0xc0 │ │ │ │ mvneq r5, r8, lsr #25 │ │ │ │ + mvneq r5, r0, lsr #25 │ │ │ │ ldrheq r9, [r3, #188] @ 0xbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 70678 <__cxa_atexit@plt+0x65004> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -103444,15 +103444,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ bicseq r9, r3, r0, lsr fp │ │ │ │ bicseq r9, r3, r4, lsr #22 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - mvneq r5, r4, ror #24 │ │ │ │ + mvneq r5, ip, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 70730 <__cxa_atexit@plt+0x650bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -103477,30 +103477,30 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - mvneq r5, ip, lsr #23 │ │ │ │ + mvneq r5, r4, lsr #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70788 <__cxa_atexit@plt+0x65114> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 70790 <__cxa_atexit@plt+0x6511c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [sl, #168]! @ 0xa8 │ │ │ │ + strdeq r5, [sl, #160]! @ 0xa0 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 70874 <__cxa_atexit@plt+0x65200> │ │ │ │ ldr lr, [pc, #204] @ 70880 <__cxa_atexit@plt+0x6520c> │ │ │ │ @@ -103553,15 +103553,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x01ea5a9c │ │ │ │ + @ instruction: 0x01ea5a94 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -103649,15 +103649,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - strheq r5, [sl, #140]! @ 0x8c │ │ │ │ + strheq r5, [sl, #132]! @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70a40 <__cxa_atexit@plt+0x653cc> │ │ │ │ ldr r2, [pc, #36] @ 70a48 <__cxa_atexit@plt+0x653d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -103666,16 +103666,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, asr r8 │ │ │ │ mvneq r5, r8, asr #16 │ │ │ │ + mvneq r5, r0, asr #16 │ │ │ │ bicseq r9, r3, r8, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70a94 <__cxa_atexit@plt+0x65420> │ │ │ │ ldr r3, [pc, #44] @ 70a9c <__cxa_atexit@plt+0x65428> │ │ │ │ @@ -103688,16 +103688,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 70aa4 <__cxa_atexit@plt+0x65430> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq r5, [sl, #116]! @ 0x74 │ │ │ │ mvneq r5, ip, ror #15 │ │ │ │ + mvneq r5, r4, ror #15 │ │ │ │ bicseq r9, r3, r0, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 70b34 <__cxa_atexit@plt+0x654c0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -103747,15 +103747,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ bicseq r9, r3, r4, ror r6 │ │ │ │ bicseq r9, r3, r8, ror #12 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - mvneq r5, r8, lsr #15 │ │ │ │ + mvneq r5, r0, lsr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 70bec <__cxa_atexit@plt+0x65578> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -103780,15 +103780,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - strdeq r5, [sl, #96]! @ 0x60 │ │ │ │ + mvneq r5, r8, ror #13 │ │ │ │ bicseq fp, r3, r0, ror lr │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70c98 <__cxa_atexit@plt+0x65624> │ │ │ │ @@ -103946,15 +103946,15 @@ │ │ │ │ str fp, [r5, #-8] │ │ │ │ str r4, [r5, #-4] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r8, [pc, #48] @ 70ed4 <__cxa_atexit@plt+0x65860> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 2df37c <__cxa_atexit@plt+0x2d3d08> │ │ │ │ + b 923574 <__cxa_atexit@plt+0x917f00> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -104038,15 +104038,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ bicseq fp, r3, r8, lsr #15 │ │ │ │ - mvneq r5, r0, lsr #5 │ │ │ │ + @ instruction: 0x01ea5298 │ │ │ │ bicseq fp, r3, ip, lsl #15 │ │ │ │ bicseq fp, r3, r0, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 71040 <__cxa_atexit@plt+0x659cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #71] @ 0x47 │ │ │ │ @@ -104079,15 +104079,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ bicseq fp, r3, r4, lsl #14 │ │ │ │ - strdeq r5, [sl, #28]! │ │ │ │ + strdeq r5, [sl, #20]! │ │ │ │ bicseq fp, r3, r8, ror #13 │ │ │ │ bicseq fp, r3, ip, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 710e4 <__cxa_atexit@plt+0x65a70> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ @@ -104120,15 +104120,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ bicseq fp, r3, r0, ror #12 │ │ │ │ - mvneq r5, r8, asr r1 │ │ │ │ + mvneq r5, r0, asr r1 │ │ │ │ bicseq fp, r3, r4, asr #12 │ │ │ │ bicseq fp, r3, r8, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 71188 <__cxa_atexit@plt+0x65b14> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #79] @ 0x4f │ │ │ │ @@ -104149,30 +104149,30 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #1 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, lsl #2 │ │ │ │ + mvneq r5, r4, lsl #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71208 <__cxa_atexit@plt+0x65b94> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 71210 <__cxa_atexit@plt+0x65b9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, ror r0 │ │ │ │ + mvneq r5, r0, ror r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 712c8 <__cxa_atexit@plt+0x65c54> │ │ │ │ ldr lr, [pc, #160] @ 712d4 <__cxa_atexit@plt+0x65c60> │ │ │ │ @@ -104214,15 +104214,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r5, r0, lsr #32 │ │ │ │ + mvneq r5, r8, lsl r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -104282,15 +104282,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r4, r0, ror #29 │ │ │ │ + ldrdeq r4, [sl, #232]! @ 0xe8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -104329,15 +104329,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 714a4 <__cxa_atexit@plt+0x65e30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, ror #27 │ │ │ │ + ldrdeq r4, [sl, #220]! @ 0xdc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7155c <__cxa_atexit@plt+0x65ee8> │ │ │ │ ldr lr, [pc, #160] @ 71568 <__cxa_atexit@plt+0x65ef4> │ │ │ │ @@ -104379,15 +104379,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r4, ip, lsl #27 │ │ │ │ + mvneq r4, r4, lsl #27 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -104447,15 +104447,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r4, ip, asr #24 │ │ │ │ + mvneq r4, r4, asr #24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -104614,15 +104614,15 @@ │ │ │ │ ldr r7, [pc, #32] @ 71924 <__cxa_atexit@plt+0x662b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r0, ror sl │ │ │ │ + mvneq r4, r8, ror #20 │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ bicseq fp, r3, ip, ror #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffa564 │ │ │ │ @ instruction: 0x01d3879c │ │ │ │ ldrheq fp, [r3, #4] │ │ │ │ @@ -104782,15 +104782,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r4, r4, lsr #14 │ │ │ │ + mvneq r4, ip, lsl r7 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 71bf8 <__cxa_atexit@plt+0x66584> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -104834,15 +104834,15 @@ │ │ │ │ beq 71ca8 <__cxa_atexit@plt+0x66634> │ │ │ │ ldr r2, [pc, #72] @ 71cc0 <__cxa_atexit@plt+0x6664c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -104874,15 +104874,15 @@ │ │ │ │ beq 71d3c <__cxa_atexit@plt+0x666c8> │ │ │ │ ldr r3, [pc, #56] @ 71d50 <__cxa_atexit@plt+0x666dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -104903,29 +104903,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 71dac <__cxa_atexit@plt+0x66738> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 71dd8 <__cxa_atexit@plt+0x66764> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 71e74 <__cxa_atexit@plt+0x66800> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -104947,15 +104947,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 71e80 <__cxa_atexit@plt+0x6680c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -104982,15 +104982,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 71ee8 <__cxa_atexit@plt+0x66874> │ │ │ │ ldr r3, [pc, #44] @ 71ef8 <__cxa_atexit@plt+0x66884> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -105006,29 +105006,29 @@ │ │ │ │ beq 71f3c <__cxa_atexit@plt+0x668c8> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 71f48 <__cxa_atexit@plt+0x668d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 71f74 <__cxa_atexit@plt+0x66900> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 71ff0 <__cxa_atexit@plt+0x6697c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -105053,15 +105053,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r4, r8, asr #5 │ │ │ │ + mvneq r4, r0, asr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 72034 <__cxa_atexit@plt+0x669c0> │ │ │ │ @@ -105072,15 +105072,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, r8, asr r2 │ │ │ │ + mvneq r4, r0, asr r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -105126,15 +105126,15 @@ │ │ │ │ b 72124 <__cxa_atexit@plt+0x66ab0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01ea4194 │ │ │ │ + mvneq r4, ip, lsl #3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #132] @ 721b8 <__cxa_atexit@plt+0x66b44> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -105251,15 +105251,15 @@ │ │ │ │ beq 7232c <__cxa_atexit@plt+0x66cb8> │ │ │ │ ldr r2, [pc, #72] @ 72344 <__cxa_atexit@plt+0x66cd0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -105291,15 +105291,15 @@ │ │ │ │ beq 723c0 <__cxa_atexit@plt+0x66d4c> │ │ │ │ ldr r3, [pc, #56] @ 723d4 <__cxa_atexit@plt+0x66d60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -105320,29 +105320,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 72430 <__cxa_atexit@plt+0x66dbc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 7245c <__cxa_atexit@plt+0x66de8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 724f8 <__cxa_atexit@plt+0x66e84> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #28] │ │ │ │ @@ -105364,15 +105364,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 72504 <__cxa_atexit@plt+0x66e90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -105399,15 +105399,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 7256c <__cxa_atexit@plt+0x66ef8> │ │ │ │ ldr r3, [pc, #44] @ 7257c <__cxa_atexit@plt+0x66f08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -105423,29 +105423,29 @@ │ │ │ │ beq 725c0 <__cxa_atexit@plt+0x66f4c> │ │ │ │ ldr r3, [pc, #32] @ 725cc <__cxa_atexit@plt+0x66f58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 725f8 <__cxa_atexit@plt+0x66f84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 7269c <__cxa_atexit@plt+0x67028> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -105470,15 +105470,15 @@ │ │ │ │ beq 72694 <__cxa_atexit@plt+0x67020> │ │ │ │ ldr r5, [pc, #64] @ 726a8 <__cxa_atexit@plt+0x67034> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -105505,15 +105505,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 72714 <__cxa_atexit@plt+0x670a0> │ │ │ │ ldr r3, [pc, #44] @ 72724 <__cxa_atexit@plt+0x670b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -105530,29 +105530,29 @@ │ │ │ │ beq 7276c <__cxa_atexit@plt+0x670f8> │ │ │ │ ldr r3, [pc, #32] @ 72778 <__cxa_atexit@plt+0x67104> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 727a4 <__cxa_atexit@plt+0x67130> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 7284c <__cxa_atexit@plt+0x671d8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -105578,15 +105578,15 @@ │ │ │ │ beq 72844 <__cxa_atexit@plt+0x671d0> │ │ │ │ ldr r5, [pc, #64] @ 72858 <__cxa_atexit@plt+0x671e4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -105615,15 +105615,15 @@ │ │ │ │ beq 728cc <__cxa_atexit@plt+0x67258> │ │ │ │ ldr r2, [pc, #48] @ 728dc <__cxa_atexit@plt+0x67268> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -105642,29 +105642,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 72938 <__cxa_atexit@plt+0x672c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldr r3, [pc, #20] @ 72964 <__cxa_atexit@plt+0x672f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 729e0 <__cxa_atexit@plt+0x6736c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -105689,15 +105689,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrdeq r3, [sl, #136]! @ 0x88 │ │ │ │ + ldrdeq r3, [sl, #128]! @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 72a24 <__cxa_atexit@plt+0x673b0> │ │ │ │ @@ -105708,15 +105708,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r3, r8, ror #16 │ │ │ │ + mvneq r3, r0, ror #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -105764,15 +105764,15 @@ │ │ │ │ b 72b1c <__cxa_atexit@plt+0x674a8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01ea379c │ │ │ │ + @ instruction: 0x01ea3794 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #132] @ 72bb0 <__cxa_atexit@plt+0x6753c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -105889,15 +105889,15 @@ │ │ │ │ beq 72d24 <__cxa_atexit@plt+0x676b0> │ │ │ │ ldr r2, [pc, #72] @ 72d3c <__cxa_atexit@plt+0x676c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -105929,15 +105929,15 @@ │ │ │ │ beq 72db8 <__cxa_atexit@plt+0x67744> │ │ │ │ ldr r3, [pc, #56] @ 72dcc <__cxa_atexit@plt+0x67758> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -105958,29 +105958,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 72e28 <__cxa_atexit@plt+0x677b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 72e54 <__cxa_atexit@plt+0x677e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 72ef0 <__cxa_atexit@plt+0x6787c> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #28] │ │ │ │ @@ -106002,15 +106002,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 72efc <__cxa_atexit@plt+0x67888> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -106037,15 +106037,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 72f64 <__cxa_atexit@plt+0x678f0> │ │ │ │ ldr r3, [pc, #44] @ 72f74 <__cxa_atexit@plt+0x67900> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -106061,29 +106061,29 @@ │ │ │ │ beq 72fb8 <__cxa_atexit@plt+0x67944> │ │ │ │ ldr r3, [pc, #32] @ 72fc4 <__cxa_atexit@plt+0x67950> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 72ff0 <__cxa_atexit@plt+0x6797c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 73094 <__cxa_atexit@plt+0x67a20> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -106108,15 +106108,15 @@ │ │ │ │ beq 7308c <__cxa_atexit@plt+0x67a18> │ │ │ │ ldr r5, [pc, #64] @ 730a0 <__cxa_atexit@plt+0x67a2c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -106143,15 +106143,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 7310c <__cxa_atexit@plt+0x67a98> │ │ │ │ ldr r3, [pc, #44] @ 7311c <__cxa_atexit@plt+0x67aa8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -106168,29 +106168,29 @@ │ │ │ │ beq 73164 <__cxa_atexit@plt+0x67af0> │ │ │ │ ldr r3, [pc, #32] @ 73170 <__cxa_atexit@plt+0x67afc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7319c <__cxa_atexit@plt+0x67b28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 73244 <__cxa_atexit@plt+0x67bd0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -106216,15 +106216,15 @@ │ │ │ │ beq 7323c <__cxa_atexit@plt+0x67bc8> │ │ │ │ ldr r5, [pc, #64] @ 73250 <__cxa_atexit@plt+0x67bdc> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -106253,15 +106253,15 @@ │ │ │ │ beq 732c4 <__cxa_atexit@plt+0x67c50> │ │ │ │ ldr r2, [pc, #48] @ 732d4 <__cxa_atexit@plt+0x67c60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -106280,29 +106280,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 73330 <__cxa_atexit@plt+0x67cbc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldr r3, [pc, #20] @ 7335c <__cxa_atexit@plt+0x67ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 733d8 <__cxa_atexit@plt+0x67d64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -106327,15 +106327,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r2, r0, ror #29 │ │ │ │ + ldrdeq r2, [sl, #232]! @ 0xe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7341c <__cxa_atexit@plt+0x67da8> │ │ │ │ @@ -106346,15 +106346,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, r0, ror lr │ │ │ │ + mvneq r2, r8, ror #28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -106485,15 +106485,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strheq r2, [sl, #196]! @ 0xc4 │ │ │ │ + mvneq r2, ip, lsr #25 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 736d0 <__cxa_atexit@plt+0x6805c> │ │ │ │ @@ -106569,15 +106569,15 @@ │ │ │ │ beq 737c4 <__cxa_atexit@plt+0x68150> │ │ │ │ ldr r2, [pc, #72] @ 737dc <__cxa_atexit@plt+0x68168> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -106609,15 +106609,15 @@ │ │ │ │ beq 73858 <__cxa_atexit@plt+0x681e4> │ │ │ │ ldr r3, [pc, #56] @ 7386c <__cxa_atexit@plt+0x681f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -106638,29 +106638,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 738c8 <__cxa_atexit@plt+0x68254> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 738f4 <__cxa_atexit@plt+0x68280> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 73990 <__cxa_atexit@plt+0x6831c> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -106682,15 +106682,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 7399c <__cxa_atexit@plt+0x68328> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -106717,15 +106717,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 73a04 <__cxa_atexit@plt+0x68390> │ │ │ │ ldr r3, [pc, #44] @ 73a14 <__cxa_atexit@plt+0x683a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -106741,29 +106741,29 @@ │ │ │ │ beq 73a58 <__cxa_atexit@plt+0x683e4> │ │ │ │ ldr r3, [pc, #32] @ 73a64 <__cxa_atexit@plt+0x683f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 73a90 <__cxa_atexit@plt+0x6841c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 73b38 <__cxa_atexit@plt+0x684c4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -106789,15 +106789,15 @@ │ │ │ │ beq 73b30 <__cxa_atexit@plt+0x684bc> │ │ │ │ ldr r5, [pc, #64] @ 73b44 <__cxa_atexit@plt+0x684d0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -106826,15 +106826,15 @@ │ │ │ │ beq 73bb8 <__cxa_atexit@plt+0x68544> │ │ │ │ ldr r2, [pc, #48] @ 73bc8 <__cxa_atexit@plt+0x68554> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -106853,29 +106853,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 73c24 <__cxa_atexit@plt+0x685b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 73c50 <__cxa_atexit@plt+0x685dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 73ccc <__cxa_atexit@plt+0x68658> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -106900,15 +106900,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r2, ip, ror #11 │ │ │ │ + mvneq r2, r4, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 73d10 <__cxa_atexit@plt+0x6869c> │ │ │ │ @@ -106919,15 +106919,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, ip, ror r5 │ │ │ │ + mvneq r2, r4, ror r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -106949,15 +106949,15 @@ │ │ │ │ mov sl, r3 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ - mvneq r2, r4, ror #10 │ │ │ │ + mvneq r2, ip, asr r5 │ │ │ │ bicseq r8, r3, ip, lsr #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -107022,15 +107022,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 73eb8 <__cxa_atexit@plt+0x68844> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [sl, #48]! @ 0x30 │ │ │ │ + mvneq r2, r8, asr #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 73f70 <__cxa_atexit@plt+0x688fc> │ │ │ │ ldr lr, [pc, #160] @ 73f7c <__cxa_atexit@plt+0x68908> │ │ │ │ @@ -107072,15 +107072,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r2, r8, ror r3 │ │ │ │ + mvneq r2, r0, ror r3 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -107140,15 +107140,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r2, r8, lsr r2 │ │ │ │ + mvneq r2, r0, lsr r2 │ │ │ │ ldrheq r8, [r3, #144] @ 0x90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -107224,15 +107224,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - mvneq r2, r0, lsr #2 │ │ │ │ + mvneq r2, r8, lsl r1 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 74220 <__cxa_atexit@plt+0x68bac> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -107342,15 +107342,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 743cc <__cxa_atexit@plt+0x68d58> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r3, r0, sl, lsl #28 │ │ │ │ @@ -107369,15 +107369,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 74438 <__cxa_atexit@plt+0x68dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r9, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -107385,15 +107385,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r3, r0, r9, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 74510 <__cxa_atexit@plt+0x68e9c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -107419,15 +107419,15 @@ │ │ │ │ beq 74508 <__cxa_atexit@plt+0x68e94> │ │ │ │ ldr r5, [pc, #64] @ 7451c <__cxa_atexit@plt+0x68ea8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #32] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -107456,15 +107456,15 @@ │ │ │ │ beq 74590 <__cxa_atexit@plt+0x68f1c> │ │ │ │ ldr r2, [pc, #48] @ 745a0 <__cxa_atexit@plt+0x68f2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -107483,29 +107483,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 745fc <__cxa_atexit@plt+0x68f88> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #28]! │ │ │ │ ldr r3, [pc, #20] @ 74628 <__cxa_atexit@plt+0x68fb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 746a4 <__cxa_atexit@plt+0x69030> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -107530,15 +107530,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r1, r4, lsl ip │ │ │ │ + mvneq r1, ip, lsl #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 746e8 <__cxa_atexit@plt+0x69074> │ │ │ │ @@ -107549,15 +107549,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, r4, lsr #23 │ │ │ │ + @ instruction: 0x01ea1b9c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -107897,18 +107897,18 @@ │ │ │ │ bhi 74c68 <__cxa_atexit@plt+0x695f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 74c70 <__cxa_atexit@plt+0x695fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r8, lsl r6 │ │ │ │ + mvneq r1, r0, lsl r6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -108031,15 +108031,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #20] │ │ │ │ add lr, r2, #24 │ │ │ │ stm lr, {r0, r9, fp} │ │ │ │ ldr r9, [pc, #76] @ 74ec4 <__cxa_atexit@plt+0x69850> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 74e90 <__cxa_atexit@plt+0x6981c> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 74eac <__cxa_atexit@plt+0x69838> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -108083,16 +108083,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r1, r4, lsl #7 │ │ │ │ - mvneq r1, r4, asr #6 │ │ │ │ + mvneq r1, ip, ror r3 │ │ │ │ + mvneq r1, ip, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 74f7c <__cxa_atexit@plt+0x69908> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -108100,15 +108100,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 74f90 <__cxa_atexit@plt+0x6991c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [sl, #36]! @ 0x24 │ │ │ │ + mvneq r1, ip, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7501c <__cxa_atexit@plt+0x699a8> │ │ │ │ ldr r2, [pc, #136] @ 75038 <__cxa_atexit@plt+0x699c4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -108143,17 +108143,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strheq r1, [sl, #40]! @ 0x28 │ │ │ │ - @ instruction: 0x01ea1290 │ │ │ │ - mvneq r1, r0, lsl #5 │ │ │ │ + strheq r1, [sl, #32]! │ │ │ │ + mvneq r1, r8, lsl #5 │ │ │ │ + mvneq r1, r8, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 75090 <__cxa_atexit@plt+0x69a1c> │ │ │ │ @@ -108167,16 +108167,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, ip, lsl #4 │ │ │ │ - strdeq r1, [sl, #28]! │ │ │ │ + mvneq r1, r4, lsl #4 │ │ │ │ + strdeq r1, [sl, #20]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 750fc <__cxa_atexit@plt+0x69a88> │ │ │ │ ldr lr, [pc, #68] @ 75104 <__cxa_atexit@plt+0x69a90> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -108194,15 +108194,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r1, r4, lsr #3 │ │ │ │ + @ instruction: 0x01ea119c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -108296,17 +108296,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 75290 <__cxa_atexit@plt+0x69c1c> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - mvneq r1, r8, ror #2 │ │ │ │ + mvneq r1, r0, ror #2 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - mvneq r1, r0, lsr #3 │ │ │ │ + @ instruction: 0x01ea1198 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75334 <__cxa_atexit@plt+0x69cc0> │ │ │ │ ldr r2, [pc, #136] @ 75350 <__cxa_atexit@plt+0x69cdc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -108341,17 +108341,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r0, r0, lsr #31 │ │ │ │ - mvneq r0, r8, ror pc │ │ │ │ - mvneq r0, r8, ror #30 │ │ │ │ + strexheq r0, r8, [sl] │ │ │ │ + mvneq r0, r0, ror pc │ │ │ │ + mvneq r0, r0, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 753a8 <__cxa_atexit@plt+0x69d34> │ │ │ │ @@ -108365,16 +108365,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r0, [sl, #228]! @ 0xe4 │ │ │ │ - mvneq r0, r4, ror #29 │ │ │ │ + mvneq r0, ip, ror #29 │ │ │ │ + ldrdeq r0, [sl, #236]! @ 0xec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75414 <__cxa_atexit@plt+0x69da0> │ │ │ │ ldr lr, [pc, #68] @ 7541c <__cxa_atexit@plt+0x69da8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -108392,15 +108392,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r0, ip, lsl #29 │ │ │ │ + mvneq r0, r4, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -108494,17 +108494,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 755a8 <__cxa_atexit@plt+0x69f34> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - mvneq r0, r0, asr lr │ │ │ │ + mvneq r0, r8, asr #28 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - mvneq r0, r8, lsl #29 │ │ │ │ + mvneq r0, r0, lsl #29 │ │ │ │ bicseq r7, r3, r8, asr #10 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -108638,17 +108638,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strdeq r0, [sl, #172]! @ 0xac │ │ │ │ - ldrdeq r0, [sl, #164]! @ 0xa4 │ │ │ │ - mvneq r0, r4, asr #21 │ │ │ │ + strdeq r0, [sl, #164]! @ 0xa4 │ │ │ │ + mvneq r0, ip, asr #21 │ │ │ │ + strheq r0, [sl, #172]! @ 0xac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7584c <__cxa_atexit@plt+0x6a1d8> │ │ │ │ @@ -108662,16 +108662,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r0, asr sl │ │ │ │ - mvneq r0, r0, asr #20 │ │ │ │ + mvneq r0, r8, asr #20 │ │ │ │ + mvneq r0, r8, lsr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75894 <__cxa_atexit@plt+0x6a220> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -108679,15 +108679,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [sl, #144]! @ 0x90 │ │ │ │ + mvneq r0, r8, ror #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 758f8 <__cxa_atexit@plt+0x6a284> │ │ │ │ ldr lr, [pc, #68] @ 75900 <__cxa_atexit@plt+0x6a28c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -108705,15 +108705,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r0, r8, lsr #19 │ │ │ │ + mvneq r0, r0, lsr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -108726,15 +108726,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, lsr r9 │ │ │ │ + mvneq r0, ip, lsr #18 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 759dc <__cxa_atexit@plt+0x6a368> │ │ │ │ ldr r3, [pc, #104] @ 759e4 <__cxa_atexit@plt+0x6a370> │ │ │ │ @@ -108835,18 +108835,18 @@ │ │ │ │ b 75af8 <__cxa_atexit@plt+0x6a484> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - mvneq r0, r8, lsl #18 │ │ │ │ + mvneq r0, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - mvneq r0, r0, asr r9 │ │ │ │ + mvneq r0, r8, asr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75ba4 <__cxa_atexit@plt+0x6a530> │ │ │ │ ldr r2, [pc, #136] @ 75bc0 <__cxa_atexit@plt+0x6a54c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -108881,17 +108881,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r0, r0, lsr r7 │ │ │ │ - mvneq r0, r8, lsl #14 │ │ │ │ - strdeq r0, [sl, #104]! @ 0x68 │ │ │ │ + mvneq r0, r8, lsr #14 │ │ │ │ + mvneq r0, r0, lsl #14 │ │ │ │ + strdeq r0, [sl, #96]! @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 75c18 <__cxa_atexit@plt+0x6a5a4> │ │ │ │ @@ -108905,16 +108905,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r4, lsl #13 │ │ │ │ - mvneq r0, r4, ror r6 │ │ │ │ + mvneq r0, ip, ror r6 │ │ │ │ + mvneq r0, ip, ror #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75c60 <__cxa_atexit@plt+0x6a5ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -108922,15 +108922,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, lsr #12 │ │ │ │ + mvneq r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75cc4 <__cxa_atexit@plt+0x6a650> │ │ │ │ ldr lr, [pc, #68] @ 75ccc <__cxa_atexit@plt+0x6a658> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -108948,15 +108948,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq r0, [sl, #92]! @ 0x5c │ │ │ │ + ldrdeq r0, [sl, #84]! @ 0x54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -108969,15 +108969,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, ror #10 │ │ │ │ + mvneq r0, r0, ror #10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75da8 <__cxa_atexit@plt+0x6a734> │ │ │ │ ldr r3, [pc, #104] @ 75db0 <__cxa_atexit@plt+0x6a73c> │ │ │ │ @@ -109078,18 +109078,18 @@ │ │ │ │ b 75ec4 <__cxa_atexit@plt+0x6a850> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - mvneq r0, ip, lsr r5 │ │ │ │ + mvneq r0, r4, lsr r5 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - mvneq r0, r4, lsl #11 │ │ │ │ + mvneq r0, ip, ror r5 │ │ │ │ bicseq r6, r3, r4, lsr #24 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ @@ -109183,15 +109183,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 7607c <__cxa_atexit@plt+0x6aa08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip, lsl #4 │ │ │ │ + mvneq r0, r4, lsl #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 76134 <__cxa_atexit@plt+0x6aac0> │ │ │ │ ldr lr, [pc, #160] @ 76140 <__cxa_atexit@plt+0x6aacc> │ │ │ │ @@ -109233,15 +109233,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r0, [sl, #20]! │ │ │ │ + mvneq r0, ip, lsr #3 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -109301,15 +109301,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r0, r4, ror r0 │ │ │ │ + mvneq r0, ip, rrx │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -109348,15 +109348,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 76310 <__cxa_atexit@plt+0x6ac9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, ror pc @ │ │ │ │ + mvneq pc, r0, ror pc @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 763c8 <__cxa_atexit@plt+0x6ad54> │ │ │ │ ldr lr, [pc, #160] @ 763d4 <__cxa_atexit@plt+0x6ad60> │ │ │ │ @@ -109398,15 +109398,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq pc, r0, lsr #30 │ │ │ │ + mvneq pc, r8, lsl pc @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -109466,15 +109466,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq pc, r0, ror #27 │ │ │ │ + ldrdeq pc, [r9, #216]! @ 0xd8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -109598,15 +109598,15 @@ │ │ │ │ ldr r7, [pc, #32] @ 76704 <__cxa_atexit@plt+0x6b090> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r4, ror #24 │ │ │ │ + mvneq pc, ip, asr ip @ │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ bicseq r6, r3, r8, lsl #8 │ │ │ │ andeq r1, r0, r9, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -109697,15 +109697,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 76884 <__cxa_atexit@plt+0x6b210> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r4, lsl #20 │ │ │ │ + strdeq pc, [r9, #156]! @ 0x9c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7693c <__cxa_atexit@plt+0x6b2c8> │ │ │ │ ldr lr, [pc, #160] @ 76948 <__cxa_atexit@plt+0x6b2d4> │ │ │ │ @@ -109747,15 +109747,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq pc, ip, lsr #19 │ │ │ │ + mvneq pc, r4, lsr #19 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -109815,15 +109815,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq pc, ip, ror #16 │ │ │ │ + mvneq pc, r4, ror #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -109862,15 +109862,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 76b18 <__cxa_atexit@plt+0x6b4a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r0, ror r7 @ │ │ │ │ + mvneq pc, r8, ror #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 76bd0 <__cxa_atexit@plt+0x6b55c> │ │ │ │ ldr lr, [pc, #160] @ 76bdc <__cxa_atexit@plt+0x6b568> │ │ │ │ @@ -109912,15 +109912,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq pc, r8, lsl r7 @ │ │ │ │ + mvneq pc, r0, lsl r7 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -109980,15 +109980,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq pc, [r9, #88]! @ 0x58 │ │ │ │ + ldrdeq pc, [r9, #80]! @ 0x50 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -110117,15 +110117,15 @@ │ │ │ │ ldr r7, [pc, #32] @ 76f20 <__cxa_atexit@plt+0x6b8ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r4, asr #8 │ │ │ │ + mvneq pc, ip, lsr r4 @ │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ bicseq r5, r3, ip, ror #23 │ │ │ │ andeq r7, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ @@ -110139,18 +110139,18 @@ │ │ │ │ bhi 76f70 <__cxa_atexit@plt+0x6b8fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 76f78 <__cxa_atexit@plt+0x6b904> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r0, lsl r3 @ │ │ │ │ + mvneq pc, r8, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -110222,15 +110222,15 @@ │ │ │ │ beq 770d8 <__cxa_atexit@plt+0x6ba64> │ │ │ │ ldr r2, [pc, #72] @ 770f0 <__cxa_atexit@plt+0x6ba7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -110263,15 +110263,15 @@ │ │ │ │ beq 77170 <__cxa_atexit@plt+0x6bafc> │ │ │ │ ldr r3, [pc, #56] @ 77184 <__cxa_atexit@plt+0x6bb10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -110293,30 +110293,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 771e4 <__cxa_atexit@plt+0x6bb70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ bicseq r5, r3, r8, lsr #18 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 77214 <__cxa_atexit@plt+0x6bba0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrsheq r5, [r3, #136] @ 0x88 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #96] @ 77290 <__cxa_atexit@plt+0x6bc1c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -110406,15 +110406,15 @@ │ │ │ │ str fp, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #48] @ 773c4 <__cxa_atexit@plt+0x6bd50> │ │ │ │ add r8, pc, r8 │ │ │ │ ldm sp, {sl, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 773ac <__cxa_atexit@plt+0x6bd38> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @@ -110563,15 +110563,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, ip │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr r9, [pc, #80] @ 77658 <__cxa_atexit@plt+0x6bfe4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 77620 <__cxa_atexit@plt+0x6bfac> │ │ │ │ mov r7, #88 @ 0x58 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 77638 <__cxa_atexit@plt+0x6bfc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -110597,15 +110597,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 77694 <__cxa_atexit@plt+0x6c020> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r9, #180]! @ 0xb4 │ │ │ │ + mvneq lr, ip, ror #23 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7774c <__cxa_atexit@plt+0x6c0d8> │ │ │ │ ldr lr, [pc, #160] @ 77758 <__cxa_atexit@plt+0x6c0e4> │ │ │ │ @@ -110647,15 +110647,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01e9eb9c │ │ │ │ + @ instruction: 0x01e9eb94 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -110715,15 +110715,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq lr, ip, asr sl │ │ │ │ + mvneq lr, r4, asr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -110762,15 +110762,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 77928 <__cxa_atexit@plt+0x6c2b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, ror #18 │ │ │ │ + mvneq lr, r8, asr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 779e0 <__cxa_atexit@plt+0x6c36c> │ │ │ │ ldr lr, [pc, #160] @ 779ec <__cxa_atexit@plt+0x6c378> │ │ │ │ @@ -110812,15 +110812,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq lr, r8, lsl #18 │ │ │ │ + mvneq lr, r0, lsl #18 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -110880,15 +110880,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq lr, r8, asr #15 │ │ │ │ + mvneq lr, r0, asr #15 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -111007,15 +111007,15 @@ │ │ │ │ str r8, [r5, #-12] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ mov r6, r9 │ │ │ │ ldr r8, [pc, #100] @ 77d58 <__cxa_atexit@plt+0x6c6e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #96] @ 77d5c <__cxa_atexit@plt+0x6c6e8> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r9, [sp, #8] │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ mov r9, r6 │ │ │ │ b 77d20 <__cxa_atexit@plt+0x6c6ac> │ │ │ │ mov r7, #88 @ 0x58 │ │ │ │ @@ -111139,15 +111139,15 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [pc, #140] @ 77f88 <__cxa_atexit@plt+0x6c914> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #136] @ 77f8c <__cxa_atexit@plt+0x6c918> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, ip │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [pc, #84] @ 77f6c <__cxa_atexit@plt+0x6c8f8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ mov fp, r8 │ │ │ │ @@ -111160,15 +111160,15 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r1 │ │ │ │ mov fp, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - mvneq lr, r4, ror #9 │ │ │ │ + ldrdeq lr, [r9, #76]! @ 0x4c │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ bicseq r4, r3, r4, lsr ip │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffe0b8 │ │ │ │ @ instruction: 0xfffff4b4 │ │ │ │ @ instruction: 0xffffe8c8 │ │ │ │ @ instruction: 0xffffe708 │ │ │ │ @@ -111267,15 +111267,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 7810c <__cxa_atexit@plt+0x6ca98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, ror r1 │ │ │ │ + mvneq lr, r4, ror r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 781c4 <__cxa_atexit@plt+0x6cb50> │ │ │ │ ldr lr, [pc, #160] @ 781d0 <__cxa_atexit@plt+0x6cb5c> │ │ │ │ @@ -111317,15 +111317,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq lr, r4, lsr #2 │ │ │ │ + mvneq lr, ip, lsl r1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -111385,15 +111385,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq sp, r4, ror #31 │ │ │ │ + ldrdeq sp, [r9, #252]! @ 0xfc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -111432,15 +111432,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 783a0 <__cxa_atexit@plt+0x6cd2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, ror #29 │ │ │ │ + mvneq sp, r0, ror #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 78458 <__cxa_atexit@plt+0x6cde4> │ │ │ │ ldr lr, [pc, #160] @ 78464 <__cxa_atexit@plt+0x6cdf0> │ │ │ │ @@ -111482,15 +111482,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - stlexheq sp, r0, [r9] │ │ │ │ + mvneq sp, r8, lsl #29 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -111550,15 +111550,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq sp, r0, asr sp │ │ │ │ + mvneq sp, r8, asr #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -111679,15 +111679,15 @@ │ │ │ │ ldr sl, [sp, #8] │ │ │ │ str sl, [r6, #64] @ 0x40 │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ mov r6, r9 │ │ │ │ ldr r9, [pc, #96] @ 787dc <__cxa_atexit@plt+0x6d168> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r9, [sp, #8] │ │ │ │ mov sl, ip │ │ │ │ bx r0 │ │ │ │ mov r9, r6 │ │ │ │ b 787a0 <__cxa_atexit@plt+0x6d12c> │ │ │ │ mov r7, #88 @ 0x58 │ │ │ │ @@ -111814,15 +111814,15 @@ │ │ │ │ mov r5, r8 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [pc, #128] @ 78a0c <__cxa_atexit@plt+0x6d398> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #124] @ 78a10 <__cxa_atexit@plt+0x6d39c> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, ip │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [pc, #76] @ 789f0 <__cxa_atexit@plt+0x6d37c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @@ -111832,15 +111832,15 @@ │ │ │ │ ldr r7, [pc, #32] @ 789ec <__cxa_atexit@plt+0x6d378> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, ror #20 │ │ │ │ + mvneq sp, r0, ror #20 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ bicseq r4, r3, ip, lsr #3 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffd628 │ │ │ │ @ instruction: 0xffffde3c │ │ │ │ @ instruction: 0xffffdc7c │ │ │ │ @@ -111940,15 +111940,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 78b90 <__cxa_atexit@plt+0x6d51c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r9, #104]! @ 0x68 │ │ │ │ + strdeq sp, [r9, #96]! @ 0x60 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 78c48 <__cxa_atexit@plt+0x6d5d4> │ │ │ │ ldr lr, [pc, #160] @ 78c54 <__cxa_atexit@plt+0x6d5e0> │ │ │ │ @@ -111990,15 +111990,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq sp, r0, lsr #13 │ │ │ │ + @ instruction: 0x01e9d698 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -112058,15 +112058,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq sp, r0, ror #10 │ │ │ │ + mvneq sp, r8, asr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112357,15 +112357,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 79214 <__cxa_atexit@plt+0x6dba0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r4, ror r0 │ │ │ │ + mvneq sp, ip, rrx │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 792cc <__cxa_atexit@plt+0x6dc58> │ │ │ │ ldr lr, [pc, #160] @ 792d8 <__cxa_atexit@plt+0x6dc64> │ │ │ │ @@ -112407,15 +112407,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq sp, ip, lsl r0 │ │ │ │ + mvneq sp, r4, lsl r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -112475,15 +112475,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq ip, [r9, #236]! @ 0xec │ │ │ │ + ldrdeq ip, [r9, #228]! @ 0xe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112857,15 +112857,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrsbeq r2, [r3, #220] @ 0xdc │ │ │ │ - ldrdeq ip, [r9, #132]! @ 0x84 │ │ │ │ + mvneq ip, ip, asr #17 │ │ │ │ bicseq r2, r3, r0, asr #27 │ │ │ │ @ instruction: 0x01d33194 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -112909,15 +112909,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ bicseq r2, r3, ip, lsl #26 │ │ │ │ - mvneq ip, r4, lsl #16 │ │ │ │ + strdeq ip, [r9, #124]! @ 0x7c │ │ │ │ ldrsheq r2, [r3, #192] @ 0xc0 │ │ │ │ bicseq r3, r3, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 79adc <__cxa_atexit@plt+0x6e468> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ @@ -112931,18 +112931,18 @@ │ │ │ │ bhi 79b10 <__cxa_atexit@plt+0x6e49c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 79b18 <__cxa_atexit@plt+0x6e4a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, ror r7 │ │ │ │ + mvneq ip, r8, ror #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112968,18 +112968,18 @@ │ │ │ │ bhi 79ba4 <__cxa_atexit@plt+0x6e530> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 79bac <__cxa_atexit@plt+0x6e538> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r9, #108]! @ 0x6c │ │ │ │ + ldrdeq ip, [r9, #100]! @ 0x64 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -113082,15 +113082,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 79d68 <__cxa_atexit@plt+0x6e6f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, lsr #10 │ │ │ │ + mvneq ip, r8, lsl r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 79e20 <__cxa_atexit@plt+0x6e7ac> │ │ │ │ ldr lr, [pc, #160] @ 79e2c <__cxa_atexit@plt+0x6e7b8> │ │ │ │ @@ -113132,15 +113132,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq ip, r8, asr #9 │ │ │ │ + mvneq ip, r0, asr #9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -113200,15 +113200,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq ip, r8, lsl #7 │ │ │ │ + mvneq ip, r0, lsl #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -113247,15 +113247,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 79ffc <__cxa_atexit@plt+0x6e988> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, ip, lsl #5 │ │ │ │ + mvneq ip, r4, lsl #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7a0b4 <__cxa_atexit@plt+0x6ea40> │ │ │ │ ldr lr, [pc, #160] @ 7a0c0 <__cxa_atexit@plt+0x6ea4c> │ │ │ │ @@ -113297,15 +113297,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq ip, r4, lsr r2 │ │ │ │ + mvneq ip, ip, lsr #4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -113365,15 +113365,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq ip, [r9, #4]! │ │ │ │ + mvneq ip, ip, ror #1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -113500,15 +113500,15 @@ │ │ │ │ ldr r4, [pc, #32] @ 7a3fc <__cxa_atexit@plt+0x6ed88> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r8, #828] @ 0x33c │ │ │ │ str r4, [r5, #-4]! │ │ │ │ mov r4, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, ip, asr pc │ │ │ │ + mvneq fp, r4, asr pc │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ bicseq r2, r3, r8, asr r7 │ │ │ │ andeq r3, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ @@ -113563,16 +113563,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 7a4f0 <__cxa_atexit@plt+0x6ee7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 7a274 <__cxa_atexit@plt+0x6ec00> │ │ │ │ - mvneq fp, r4, lsr #27 │ │ │ │ - mvneq fp, r4, lsr #27 │ │ │ │ + @ instruction: 0x01e9bd9c │ │ │ │ + @ instruction: 0x01e9bd9c │ │ │ │ bicseq r2, r3, r0, ror #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a540 <__cxa_atexit@plt+0x6eecc> │ │ │ │ @@ -113711,15 +113711,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - ldrdeq fp, [r9, #188]! @ 0xbc │ │ │ │ + ldrdeq fp, [r9, #180]! @ 0xb4 │ │ │ │ bicseq r2, r3, r8, lsl r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -113751,15 +113751,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq fp, ip, lsl fp │ │ │ │ + mvneq fp, r4, lsl fp │ │ │ │ bicseq r2, r3, r8, ror r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #16]! │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldmdb r5, {r3, r8} │ │ │ │ str r7, [r5] │ │ │ │ @@ -113775,15 +113775,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 7a83c <__cxa_atexit@plt+0x6f1c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, ip, asr #20 │ │ │ │ + mvneq fp, r4, asr #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7a8f4 <__cxa_atexit@plt+0x6f280> │ │ │ │ ldr lr, [pc, #160] @ 7a900 <__cxa_atexit@plt+0x6f28c> │ │ │ │ @@ -113825,15 +113825,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq fp, [r9, #148]! @ 0x94 │ │ │ │ + mvneq fp, ip, ror #19 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -113893,15 +113893,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq fp, [r9, #132]! @ 0x84 │ │ │ │ + mvneq fp, ip, lsr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -113940,15 +113940,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 7aad0 <__cxa_atexit@plt+0x6f45c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq fp, [r9, #120]! @ 0x78 │ │ │ │ + strheq fp, [r9, #112]! @ 0x70 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7ab88 <__cxa_atexit@plt+0x6f514> │ │ │ │ ldr lr, [pc, #160] @ 7ab94 <__cxa_atexit@plt+0x6f520> │ │ │ │ @@ -113990,15 +113990,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq fp, r0, ror #14 │ │ │ │ + mvneq fp, r8, asr r7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -114058,15 +114058,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq fp, r0, lsr #12 │ │ │ │ + mvneq fp, r8, lsl r6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -114232,17 +114232,17 @@ │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ b 7af50 <__cxa_atexit@plt+0x6f8dc> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, ip, ror #6 │ │ │ │ + mvneq fp, r4, ror #6 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - mvneq fp, r8, lsl #8 │ │ │ │ + mvneq fp, r0, lsl #8 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -114290,15 +114290,15 @@ │ │ │ │ ldr r0, [pc, #88] @ 7b08c <__cxa_atexit@plt+0x6fa18> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #32] │ │ │ │ mov r7, fp │ │ │ │ mov r9, ip │ │ │ │ mov sl, lr │ │ │ │ ldr fp, [sp] │ │ │ │ - b 37ea0c <__cxa_atexit@plt+0x373398> │ │ │ │ + b 9c2c04 <__cxa_atexit@plt+0x9b7590> │ │ │ │ mov r6, r2 │ │ │ │ b 7b05c <__cxa_atexit@plt+0x6f9e8> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 7b070 <__cxa_atexit@plt+0x6f9fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -114338,15 +114338,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrheq r1, [r3, #104] @ 0x68 │ │ │ │ - strheq fp, [r9, #16]! │ │ │ │ + mvneq fp, r8, lsr #3 │ │ │ │ @ instruction: 0x01d3169c │ │ │ │ ldrsbeq r1, [r3, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 7b130 <__cxa_atexit@plt+0x6fabc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ @@ -114360,18 +114360,18 @@ │ │ │ │ bhi 7b164 <__cxa_atexit@plt+0x6faf0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 7b16c <__cxa_atexit@plt+0x6faf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, ip, lsl r1 │ │ │ │ + mvneq fp, r4, lsl r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -114394,31 +114394,31 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - mvneq fp, r4, lsl r2 │ │ │ │ - mvneq fp, r4, lsl #4 │ │ │ │ + mvneq fp, ip, lsl #4 │ │ │ │ + strdeq fp, [r9, #28]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b220 <__cxa_atexit@plt+0x6fbac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 7b228 <__cxa_atexit@plt+0x6fbb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r0, rrx │ │ │ │ + mvneq fp, r8, asr r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b2d4 <__cxa_atexit@plt+0x6fc60> │ │ │ │ ldr r2, [pc, #168] @ 7b2f4 <__cxa_atexit@plt+0x6fc80> │ │ │ │ @@ -114463,16 +114463,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - mvneq fp, r0, lsr r1 │ │ │ │ mvneq fp, r8, lsr #2 │ │ │ │ + mvneq fp, r0, lsr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7b378 <__cxa_atexit@plt+0x6fd04> │ │ │ │ @@ -114498,16 +114498,16 @@ │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - mvneq fp, r8, lsl #1 │ │ │ │ - mvneq fp, r4, ror r0 │ │ │ │ + mvneq fp, r0, lsl #1 │ │ │ │ + mvneq fp, ip, rrx │ │ │ │ bicseq r1, r3, ip, asr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r4 │ │ │ │ sub lr, r5, #8 │ │ │ │ @@ -114573,15 +114573,15 @@ │ │ │ │ str r5, [r3, #32] │ │ │ │ mov r4, r9 │ │ │ │ mov r5, ip │ │ │ │ ldr r8, [pc, #156] @ 7b548 <__cxa_atexit@plt+0x6fed4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #152] @ 7b54c <__cxa_atexit@plt+0x6fed8> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 37ea0c <__cxa_atexit@plt+0x373398> │ │ │ │ + b 9c2c04 <__cxa_atexit@plt+0x9b7590> │ │ │ │ mov r6, r3 │ │ │ │ b 7b4c8 <__cxa_atexit@plt+0x6fe54> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r9, #828] @ 0x33c │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ mov r4, r9 │ │ │ │ bx r0 │ │ │ │ @@ -114669,17 +114669,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strdeq sl, [r9, #196]! @ 0xc4 │ │ │ │ - mvneq sl, r8, asr sp │ │ │ │ - ldrdeq sl, [r9, #212]! @ 0xd4 │ │ │ │ + mvneq sl, ip, ror #25 │ │ │ │ + mvneq sl, r0, asr sp │ │ │ │ + mvneq sl, ip, asr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7b65c <__cxa_atexit@plt+0x6ffe8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ @@ -114708,16 +114708,16 @@ │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, r8, lsr #25 │ │ │ │ - mvneq sl, r4, lsr #26 │ │ │ │ + mvneq sl, r0, lsr #25 │ │ │ │ + mvneq sl, ip, lsl sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov ip, sl │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -114763,15 +114763,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, ip │ │ │ │ bx r0 │ │ │ │ bicseq r1, r3, r8, lsl #9 │ │ │ │ bicseq lr, r2, r4, lsr #18 │ │ │ │ @ instruction: 0x01d31190 │ │ │ │ - mvneq sl, r8, lsl #24 │ │ │ │ + mvneq sl, r0, lsl #24 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ bicseq r1, r3, r0, asr #2 │ │ │ │ @ instruction: 0x01d3149c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -114843,18 +114843,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - mvneq sl, r0, lsr #23 │ │ │ │ - mvneq sl, r8, asr #21 │ │ │ │ - mvneq sl, ip, asr #22 │ │ │ │ - mvneq sl, r0, lsr fp │ │ │ │ + @ instruction: 0x01e9ab98 │ │ │ │ + mvneq sl, r0, asr #21 │ │ │ │ + mvneq sl, r4, asr #22 │ │ │ │ + mvneq sl, r8, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -114886,17 +114886,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 7b9a4 <__cxa_atexit@plt+0x70330> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq sl, [r9, #152]! @ 0x98 │ │ │ │ - mvneq sl, ip, ror sl │ │ │ │ - mvneq sl, r0, ror #20 │ │ │ │ + strdeq sl, [r9, #144]! @ 0x90 │ │ │ │ + mvneq sl, r4, ror sl │ │ │ │ + mvneq sl, r8, asr sl │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ bicseq r1, r3, r8, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -114965,15 +114965,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ bicseq r1, r3, r8, ror #2 │ │ │ │ @ instruction: 0x01d31198 │ │ │ │ bicseq lr, r2, r8, lsr #12 │ │ │ │ @ instruction: 0x01d30e94 │ │ │ │ - mvneq sl, ip, lsl #18 │ │ │ │ + mvneq sl, r4, lsl #18 │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ bicseq r0, r3, r4, asr #28 │ │ │ │ @ instruction: 0x01d3119c │ │ │ │ bicseq r1, r3, ip, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -115024,15 +115024,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 7bbb4 <__cxa_atexit@plt+0x70540> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r1, r3, r0, ror r0 │ │ │ │ bicseq lr, r2, r0, lsl r5 │ │ │ │ bicseq r0, r3, ip, ror sp │ │ │ │ - strdeq sl, [r9, #116]! @ 0x74 │ │ │ │ + mvneq sl, ip, ror #15 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ bicseq r0, r3, ip, lsr #26 │ │ │ │ bicseq r1, r3, r8, lsl #1 │ │ │ │ bicseq r1, r3, ip, asr #32 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -115220,15 +115220,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ bicseq lr, r2, r4, asr #5 │ │ │ │ bicseq r0, r3, r8, ror #23 │ │ │ │ bicseq r0, r3, ip, lsr #22 │ │ │ │ bicseq r0, r3, r0, lsr #22 │ │ │ │ - @ instruction: 0x01e9a598 │ │ │ │ + @ instruction: 0x01e9a590 │ │ │ │ bicseq r0, r3, r4, lsl sl │ │ │ │ bicseq r0, r3, r0, lsl sl │ │ │ │ bicseq r0, r3, ip, ror ip │ │ │ │ ldrsbeq r0, [r3, #208] @ 0xd0 │ │ │ │ @ instruction: 0xffff2aac │ │ │ │ ldrsbeq r0, [r3, #160] @ 0xa0 │ │ │ │ ldrheq r0, [r3, #160] @ 0xa0 │ │ │ │ @@ -115298,18 +115298,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - mvneq sl, r0, lsl #8 │ │ │ │ + strdeq sl, [r9, #56]! @ 0x38 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mvneq sl, r0, lsr #7 │ │ │ │ + @ instruction: 0x01e9a398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -115323,15 +115323,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7c070 <__cxa_atexit@plt+0x709fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, ip, lsr r3 │ │ │ │ + mvneq sl, r4, lsr r3 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -115346,15 +115346,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 7c0cc <__cxa_atexit@plt+0x70a58> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq sl, [r9, #44]! @ 0x2c │ │ │ │ + ldrdeq sl, [r9, #36]! @ 0x24 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -115377,16 +115377,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, ip, ror r2 │ │ │ │ - mvneq sl, r4, asr r2 │ │ │ │ + mvneq sl, r4, ror r2 │ │ │ │ + mvneq sl, ip, asr #4 │ │ │ │ bicseq r0, r3, ip, ror #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 7bd3c <__cxa_atexit@plt+0x706c8> │ │ │ │ bicseq r0, r3, ip, lsr #19 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -115451,15 +115451,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq lr, r2, r0, lsl #24 │ │ │ │ - mvneq sl, r8, lsr #32 │ │ │ │ + mvneq sl, r0, lsr #32 │ │ │ │ bicseq lr, r2, ip, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c2d4 <__cxa_atexit@plt+0x70c60> │ │ │ │ @@ -115485,15 +115485,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r9, r8, asr #31 │ │ │ │ + mvneq r9, r0, asr #31 │ │ │ │ bicseq lr, r2, r4, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c334 <__cxa_atexit@plt+0x70cc0> │ │ │ │ ldr r2, [pc, #36] @ 7c33c <__cxa_atexit@plt+0x70cc8> │ │ │ │ @@ -115504,15 +115504,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq lr, r2, r0, lsr fp │ │ │ │ - mvneq r9, r4, asr pc │ │ │ │ + mvneq r9, ip, asr #30 │ │ │ │ bicseq r0, r3, r0, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c3a8 <__cxa_atexit@plt+0x70d34> │ │ │ │ @@ -115538,15 +115538,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strdeq r9, [r9, #228]! @ 0xe4 │ │ │ │ + mvneq r9, ip, ror #29 │ │ │ │ bicseq r0, r3, r8, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c408 <__cxa_atexit@plt+0x70d94> │ │ │ │ ldr r2, [pc, #36] @ 7c410 <__cxa_atexit@plt+0x70d9c> │ │ │ │ @@ -115557,15 +115557,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq lr, r2, r0, ror #20 │ │ │ │ - mvneq r9, r0, lsl #29 │ │ │ │ + mvneq r9, r8, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c450 <__cxa_atexit@plt+0x70ddc> │ │ │ │ ldr r2, [pc, #36] @ 7c458 <__cxa_atexit@plt+0x70de4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -115575,15 +115575,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq lr, r2, ip, lsl sl │ │ │ │ - mvneq r9, r8, lsr lr │ │ │ │ + mvneq r9, r0, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c498 <__cxa_atexit@plt+0x70e24> │ │ │ │ ldr r2, [pc, #36] @ 7c4a0 <__cxa_atexit@plt+0x70e2c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -115593,15 +115593,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq lr, [r2, #152] @ 0x98 │ │ │ │ - strdeq r9, [r9, #208]! @ 0xd0 │ │ │ │ + mvneq r9, r8, ror #27 │ │ │ │ bicseq r0, r3, ip, ror r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c510 <__cxa_atexit@plt+0x70e9c> │ │ │ │ @@ -115628,15 +115628,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01e99d90 │ │ │ │ + mvneq r9, r8, lsl #27 │ │ │ │ ldrsheq r0, [r3, #112] @ 0x70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c570 <__cxa_atexit@plt+0x70efc> │ │ │ │ ldr r2, [pc, #36] @ 7c578 <__cxa_atexit@plt+0x70f04> │ │ │ │ @@ -115647,15 +115647,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq lr, r2, r4, lsl #18 │ │ │ │ - mvneq r9, r8, lsl sp │ │ │ │ + mvneq r9, r0, lsl sp │ │ │ │ ldrheq sp, [r2, #220] @ 0xdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c5e4 <__cxa_atexit@plt+0x70f70> │ │ │ │ @@ -115681,15 +115681,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strheq r9, [r9, #200]! @ 0xc8 │ │ │ │ + strheq r9, [r9, #192]! @ 0xc0 │ │ │ │ bicseq sp, r2, r4, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c644 <__cxa_atexit@plt+0x70fd0> │ │ │ │ ldr r2, [pc, #36] @ 7c64c <__cxa_atexit@plt+0x70fd8> │ │ │ │ @@ -115700,15 +115700,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq lr, r2, r4, lsr r8 │ │ │ │ - mvneq r9, r4, asr #24 │ │ │ │ + mvneq r9, ip, lsr ip │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7c698 <__cxa_atexit@plt+0x71024> │ │ │ │ ldr r7, [pc, #52] @ 7c6a8 <__cxa_atexit@plt+0x71034> │ │ │ │ @@ -115916,22 +115916,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 7c9cc <__cxa_atexit@plt+0x71358> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ mov r5, sl │ │ │ │ - b e27b30 <__cxa_atexit@plt+0xe1c4bc> │ │ │ │ + b f849f4 <__cxa_atexit@plt+0xf79380> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r0, r3, r8, lsl r3 │ │ │ │ ldrheq lr, [r2, #80] @ 0x50 │ │ │ │ - mvneq r9, r8, ror #17 │ │ │ │ + mvneq r9, r0, ror #17 │ │ │ │ bicseq r0, r3, r0, asr #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ca30 <__cxa_atexit@plt+0x713bc> │ │ │ │ @@ -116076,15 +116076,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, asr r6 │ │ │ │ + mvneq r9, r4, asr r6 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7ccac <__cxa_atexit@plt+0x71638> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ @@ -116110,15 +116110,15 @@ │ │ │ │ b 7ccc8 <__cxa_atexit@plt+0x71654> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, lsl #12 │ │ │ │ + mvneq r9, r4, lsl #12 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ 7cd70 <__cxa_atexit@plt+0x716fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -116158,15 +116158,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvneq r9, r4, ror #10 │ │ │ │ + mvneq r9, ip, asr r5 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 7cdf8 <__cxa_atexit@plt+0x71784> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -116195,15 +116195,15 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - mvneq r9, r4, asr #9 │ │ │ │ + strheq r9, [r9, #76]! @ 0x4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ce8c <__cxa_atexit@plt+0x71818> │ │ │ │ ldr r2, [pc, #124] @ 7cea8 <__cxa_atexit@plt+0x71834> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -116235,16 +116235,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r9, ip, lsr r4 │ │ │ │ - mvneq r9, r0, ror r5 │ │ │ │ + mvneq r9, r4, lsr r4 │ │ │ │ + mvneq r9, r8, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7cef0 <__cxa_atexit@plt+0x7187c> │ │ │ │ @@ -116255,15 +116255,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r9, [r9, #76]! @ 0x4c │ │ │ │ + strdeq r9, [r9, #68]! @ 0x44 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7cfc4 <__cxa_atexit@plt+0x71950> │ │ │ │ ldr r2, [pc, #196] @ 7cfe4 <__cxa_atexit@plt+0x71970> │ │ │ │ @@ -116316,15 +116316,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - mvneq r9, r0, ror #8 │ │ │ │ + mvneq r9, r8, asr r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7d080 <__cxa_atexit@plt+0x71a0c> │ │ │ │ @@ -116357,15 +116357,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - @ instruction: 0x01e99394 │ │ │ │ + mvneq r9, ip, lsl #7 │ │ │ │ bicseq pc, r2, r8, lsl #25 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -116472,15 +116472,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sp, r2, r0, lsl ip │ │ │ │ - mvneq r9, r4, lsr r0 │ │ │ │ + mvneq r9, ip, lsr #32 │ │ │ │ bicseq pc, r2, r0, asr fp @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d2cc <__cxa_atexit@plt+0x71c58> │ │ │ │ @@ -116507,15 +116507,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldrdeq r8, [r9, #244]! @ 0xf4 │ │ │ │ + mvneq r8, ip, asr #31 │ │ │ │ bicseq pc, r2, r4, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d32c <__cxa_atexit@plt+0x71cb8> │ │ │ │ ldr r2, [pc, #36] @ 7d334 <__cxa_atexit@plt+0x71cc0> │ │ │ │ @@ -116526,15 +116526,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sp, r2, ip, lsr fp │ │ │ │ - mvneq r8, ip, asr pc │ │ │ │ + mvneq r8, r4, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d374 <__cxa_atexit@plt+0x71d00> │ │ │ │ ldr r2, [pc, #36] @ 7d37c <__cxa_atexit@plt+0x71d08> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -116544,15 +116544,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsheq sp, [r2, #168] @ 0xa8 │ │ │ │ - mvneq r8, r4, lsl pc │ │ │ │ + mvneq r8, ip, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d3bc <__cxa_atexit@plt+0x71d48> │ │ │ │ ldr r2, [pc, #36] @ 7d3c4 <__cxa_atexit@plt+0x71d50> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -116562,15 +116562,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq sp, [r2, #164] @ 0xa4 │ │ │ │ - mvneq r8, ip, asr #29 │ │ │ │ + mvneq r8, r4, asr #29 │ │ │ │ bicseq pc, r2, r8, asr r9 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d438 <__cxa_atexit@plt+0x71dc4> │ │ │ │ @@ -116598,15 +116598,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r8, ip, ror #28 │ │ │ │ + mvneq r8, r4, ror #28 │ │ │ │ bicseq pc, r2, r8, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d498 <__cxa_atexit@plt+0x71e24> │ │ │ │ ldr r2, [pc, #36] @ 7d4a0 <__cxa_atexit@plt+0x71e2c> │ │ │ │ @@ -116617,15 +116617,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq sp, [r2, #156] @ 0x9c │ │ │ │ - strdeq r8, [r9, #208]! @ 0xd0 │ │ │ │ + mvneq r8, r8, ror #27 │ │ │ │ @ instruction: 0x01d2ce94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d510 <__cxa_atexit@plt+0x71e9c> │ │ │ │ @@ -116652,15 +116652,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01e98d90 │ │ │ │ + mvneq r8, r8, lsl #27 │ │ │ │ bicseq ip, r2, r8, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d570 <__cxa_atexit@plt+0x71efc> │ │ │ │ ldr r2, [pc, #36] @ 7d578 <__cxa_atexit@plt+0x71f04> │ │ │ │ @@ -116671,15 +116671,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sp, r2, r8, lsl #18 │ │ │ │ - mvneq r8, r8, lsl sp │ │ │ │ + mvneq r8, r0, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d5b8 <__cxa_atexit@plt+0x71f44> │ │ │ │ ldr r2, [pc, #36] @ 7d5c0 <__cxa_atexit@plt+0x71f4c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -116689,15 +116689,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sp, r2, r8, lsr #17 │ │ │ │ - ldrdeq r8, [r9, #192]! @ 0xc0 │ │ │ │ + mvneq r8, r8, asr #25 │ │ │ │ @ instruction: 0x01d2cd94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d630 <__cxa_atexit@plt+0x71fbc> │ │ │ │ @@ -116724,15 +116724,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r8, r0, ror ip │ │ │ │ + mvneq r8, r8, ror #24 │ │ │ │ bicseq ip, r2, r8, asr #26 │ │ │ │ bicseq pc, r2, r8, asr #13 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -116908,15 +116908,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 15e5694 <__cxa_atexit@plt+0x15da020> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq pc, r2, r8, ror #7 │ │ │ │ - mvneq r8, ip, ror r9 │ │ │ │ + mvneq r8, r4, ror r9 │ │ │ │ bicseq pc, r2, r4, asr r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 7d9a8 <__cxa_atexit@plt+0x72334> │ │ │ │ mov r0, r4 │ │ │ │ @@ -116935,23 +116935,23 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 7d9bc <__cxa_atexit@plt+0x72348> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b dfa038 <__cxa_atexit@plt+0xdee9c4> │ │ │ │ + b f56efc <__cxa_atexit@plt+0xf4b888> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq pc, r2, r0, lsl #7 │ │ │ │ - mvneq r8, r4, lsl r9 │ │ │ │ + mvneq r8, ip, lsl #18 │ │ │ │ + mvneq r8, r0, lsl r9 │ │ │ │ mvneq r8, r8, lsl r9 │ │ │ │ - mvneq r8, r0, lsr #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d9f8 <__cxa_atexit@plt+0x72384> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -116960,15 +116960,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, lsl #17 │ │ │ │ + mvneq r8, r4, lsl #17 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -117059,15 +117059,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r0, lsl #14 │ │ │ │ + strdeq r8, [r9, #104]! @ 0x68 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -117151,15 +117151,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e98590 │ │ │ │ + mvneq r8, r8, lsl #11 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7dd68 <__cxa_atexit@plt+0x726f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -117186,15 +117186,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r8, ip, lsr r5 │ │ │ │ + mvneq r8, r4, lsr r5 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -117273,15 +117273,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - ldrdeq r8, [r9, #72]! @ 0x48 │ │ │ │ + ldrdeq r8, [r9, #64]! @ 0x40 │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ ldrheq ip, [r2, #244] @ 0xf4 │ │ │ │ bicseq ip, r2, r0, ror #30 │ │ │ │ ldrsheq lr, [r2, #224] @ 0xe0 │ │ │ │ bicseq lr, r2, r0, asr #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -117295,15 +117295,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r0, asr r3 │ │ │ │ + mvneq r8, r8, asr #6 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -117325,15 +117325,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - mvneq r8, r4, lsl #7 │ │ │ │ + mvneq r8, ip, ror r3 │ │ │ │ bicseq lr, r2, r8, ror #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r1, r5, #8 │ │ │ │ @@ -117388,16 +117388,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq r8, ip, ror r2 │ │ │ │ - mvneq r8, r4, lsl #6 │ │ │ │ + mvneq r8, r4, ror r2 │ │ │ │ + strdeq r8, [r9, #44]! @ 0x2c │ │ │ │ @ instruction: 0xfffff69c │ │ │ │ ldrsheq ip, [r2, #208] @ 0xd0 │ │ │ │ @ instruction: 0x01d2cd90 │ │ │ │ bicseq lr, r2, ip, lsl sp │ │ │ │ bicseq lr, r2, r8, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -117409,15 +117409,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd30c <__cxa_atexit@plt+0x16c1c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, lsl #3 │ │ │ │ + mvneq r8, r0, lsl #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e1b0 <__cxa_atexit@plt+0x72b3c> │ │ │ │ ldr r3, [pc, #144] @ 7e1b8 <__cxa_atexit@plt+0x72b44> │ │ │ │ @@ -117456,15 +117456,15 @@ │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r8, r4, ror r1 │ │ │ │ + mvneq r8, ip, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ 7e230 <__cxa_atexit@plt+0x72bbc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -117485,15 +117485,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strdeq r8, [r9, #0]! │ │ │ │ + mvneq r8, r8, ror #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7e268 <__cxa_atexit@plt+0x72bf4> │ │ │ │ ldr r3, [pc, #32] @ 7e274 <__cxa_atexit@plt+0x72c00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -117501,15 +117501,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - strheq r8, [r9, #8]! │ │ │ │ + strheq r8, [r9, #0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e2e4 <__cxa_atexit@plt+0x72c70> │ │ │ │ @@ -117536,17 +117536,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, lsr #32 │ │ │ │ - mvneq r8, r4, lsl r1 │ │ │ │ - mvneq r8, ip, lsr r0 │ │ │ │ + mvneq r8, r4, lsr #32 │ │ │ │ + mvneq r8, ip, lsl #2 │ │ │ │ + mvneq r8, r4, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e344 <__cxa_atexit@plt+0x72cd0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -117555,15 +117555,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, asr #30 │ │ │ │ + mvneq r7, r8, lsr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e384 <__cxa_atexit@plt+0x72d10> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -117571,15 +117571,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, lsl #30 │ │ │ │ + strdeq r7, [r9, #232]! @ 0xe8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 7e418 <__cxa_atexit@plt+0x72da4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -117614,18 +117614,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - mvneq r7, r8, lsr #29 │ │ │ │ - mvneq r7, r0, lsr #30 │ │ │ │ - ldrdeq r7, [r9, #236]! @ 0xec │ │ │ │ - mvneq r7, r8, asr #31 │ │ │ │ + mvneq r7, r0, lsr #29 │ │ │ │ + mvneq r7, r8, lsl pc │ │ │ │ + ldrdeq r7, [r9, #228]! @ 0xe4 │ │ │ │ + mvneq r7, r0, asr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e47c <__cxa_atexit@plt+0x72e08> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -117633,15 +117633,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r8, lsl #28 │ │ │ │ + mvneq r7, r0, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7e508 <__cxa_atexit@plt+0x72e94> │ │ │ │ @@ -117674,17 +117674,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r7, ip, lsr lr │ │ │ │ - strdeq r7, [r9, #220]! @ 0xdc │ │ │ │ - mvneq r7, r4, ror #29 │ │ │ │ + mvneq r7, r4, lsr lr │ │ │ │ + strdeq r7, [r9, #212]! @ 0xd4 │ │ │ │ + ldrdeq r7, [r9, #236]! @ 0xec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 7e5ac <__cxa_atexit@plt+0x72f38> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -117715,16 +117715,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq r7, r4, lsl #26 │ │ │ │ - mvneq r7, ip, asr #28 │ │ │ │ + strdeq r7, [r9, #204]! @ 0xcc │ │ │ │ + mvneq r7, r4, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e608 <__cxa_atexit@plt+0x72f94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -117732,15 +117732,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, ror ip │ │ │ │ + mvneq r7, r4, ror ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e698 <__cxa_atexit@plt+0x73024> │ │ │ │ ldr lr, [pc, #108] @ 7e6a0 <__cxa_atexit@plt+0x7302c> │ │ │ │ @@ -117858,19 +117858,19 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - mvneq r7, r0, lsr #24 │ │ │ │ + mvneq r7, r8, lsl ip │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - mvneq r7, r0, ror #23 │ │ │ │ - @ instruction: 0x01e97b98 │ │ │ │ - mvneq r7, r0, lsl #25 │ │ │ │ + ldrdeq r7, [r9, #184]! @ 0xb8 │ │ │ │ + @ instruction: 0x01e97b90 │ │ │ │ + mvneq r7, r8, ror ip │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ bhi 7e8ac <__cxa_atexit@plt+0x73238> │ │ │ │ @@ -117906,15 +117906,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, ror fp │ │ │ │ + mvneq r7, ip, ror #22 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ bicseq lr, r2, r0, asr r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #8 │ │ │ │ @@ -117965,15 +117965,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 7e9c0 <__cxa_atexit@plt+0x7334c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - mvneq r7, r4, ror #18 │ │ │ │ + mvneq r7, ip, asr r9 │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ @ instruction: 0xffffed70 │ │ │ │ bicseq lr, r2, r0, lsl r4 │ │ │ │ bicseq lr, r2, ip, asr r3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -118037,15 +118037,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffff69c │ │ │ │ - mvneq r7, ip, asr r9 │ │ │ │ + mvneq r7, r4, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -118058,15 +118058,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, ror #14 │ │ │ │ + mvneq r7, ip, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7eb60 <__cxa_atexit@plt+0x734ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -118074,15 +118074,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, lsr #14 │ │ │ │ + mvneq r7, ip, lsl r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7ebd0 <__cxa_atexit@plt+0x7355c> │ │ │ │ @@ -118108,15 +118108,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r7, ip, asr r7 │ │ │ │ + mvneq r7, r4, asr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ec60 <__cxa_atexit@plt+0x735ec> │ │ │ │ @@ -118144,15 +118144,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq r7, r0, lsr #15 │ │ │ │ + @ instruction: 0x01e97798 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7ed04 <__cxa_atexit@plt+0x73690> │ │ │ │ @@ -118184,15 +118184,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r8, lsl r7 │ │ │ │ + mvneq r7, r0, lsl r7 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ ldrsheq sp, [r2, #244] @ 0xf4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -118252,15 +118252,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd30c <__cxa_atexit@plt+0x16c1c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, asr r4 │ │ │ │ + mvneq r7, r4, asr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7eedc <__cxa_atexit@plt+0x73868> │ │ │ │ ldr r3, [pc, #144] @ 7eee4 <__cxa_atexit@plt+0x73870> │ │ │ │ @@ -118299,15 +118299,15 @@ │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r7, r8, asr #8 │ │ │ │ + mvneq r7, r0, asr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ 7ef5c <__cxa_atexit@plt+0x738e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -118328,15 +118328,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r7, r4, asr #7 │ │ │ │ + strheq r7, [r9, #60]! @ 0x3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7ef94 <__cxa_atexit@plt+0x73920> │ │ │ │ ldr r3, [pc, #32] @ 7efa0 <__cxa_atexit@plt+0x7392c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -118344,15 +118344,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - mvneq r7, ip, lsl #7 │ │ │ │ + mvneq r7, r4, lsl #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f010 <__cxa_atexit@plt+0x7399c> │ │ │ │ @@ -118379,17 +118379,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, lsl #6 │ │ │ │ - mvneq r7, r8, ror #7 │ │ │ │ - mvneq r7, r0, lsl r3 │ │ │ │ + strdeq r7, [r9, #40]! @ 0x28 │ │ │ │ + mvneq r7, r0, ror #7 │ │ │ │ + mvneq r7, r8, lsl #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f070 <__cxa_atexit@plt+0x739fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -118398,15 +118398,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, lsl r2 │ │ │ │ + mvneq r7, ip, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f0b0 <__cxa_atexit@plt+0x73a3c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -118414,15 +118414,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r9, #20]! │ │ │ │ + mvneq r7, ip, asr #3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 7f13c <__cxa_atexit@plt+0x73ac8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -118454,18 +118454,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, lsl #3 │ │ │ │ + mvneq r7, ip, ror r1 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - strdeq r7, [r9, #16]! │ │ │ │ - mvneq r7, r4, lsr #5 │ │ │ │ + mvneq r7, r8, ror #3 │ │ │ │ + @ instruction: 0x01e9729c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f19c <__cxa_atexit@plt+0x73b28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -118473,15 +118473,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r8, ror #1 │ │ │ │ + mvneq r7, r0, ror #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7f228 <__cxa_atexit@plt+0x73bb4> │ │ │ │ @@ -118514,17 +118514,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r7, ip, lsl r1 │ │ │ │ - ldrdeq r7, [r9, #12]! │ │ │ │ - mvneq r7, r4, asr #3 │ │ │ │ + mvneq r7, r4, lsl r1 │ │ │ │ + ldrdeq r7, [r9, #4]! │ │ │ │ + strheq r7, [r9, #28]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 7f2cc <__cxa_atexit@plt+0x73c58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -118555,16 +118555,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq r6, r4, ror #31 │ │ │ │ - mvneq r7, ip, lsr #2 │ │ │ │ + ldrdeq r6, [r9, #252]! @ 0xfc │ │ │ │ + mvneq r7, r4, lsr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f3c8 <__cxa_atexit@plt+0x73d54> │ │ │ │ ldr lr, [pc, #212] @ 7f3e8 <__cxa_atexit@plt+0x73d74> │ │ │ │ @@ -118621,15 +118621,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - mvneq r7, r8, ror r0 │ │ │ │ + mvneq r7, r0, ror r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f47c <__cxa_atexit@plt+0x73e08> │ │ │ │ @@ -118660,15 +118660,15 @@ │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ b 16cd37c <__cxa_atexit@plt+0x16c1d08> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - strheq r6, [r9, #240]! @ 0xf0 │ │ │ │ + mvneq r6, r8, lsr #31 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ bhi 7f524 <__cxa_atexit@plt+0x73eb0> │ │ │ │ @@ -118704,15 +118704,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [r9, #236]! @ 0xec │ │ │ │ + strdeq r6, [r9, #228]! @ 0xe4 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ ldrsbeq sp, [r2, #120] @ 0x78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #8 │ │ │ │ @@ -118763,15 +118763,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 7f638 <__cxa_atexit@plt+0x73fc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - mvneq r6, ip, ror #25 │ │ │ │ + mvneq r6, r4, ror #25 │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ @ instruction: 0xffffe0f8 │ │ │ │ @ instruction: 0x01d2d798 │ │ │ │ bicseq sp, r2, r4, ror #13 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -118835,30 +118835,30 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ - mvneq r6, r4, ror #25 │ │ │ │ + ldrdeq r6, [r9, #204]! @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f780 <__cxa_atexit@plt+0x7410c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 7f788 <__cxa_atexit@plt+0x74114> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd30c <__cxa_atexit@plt+0x16c1c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, lsl #22 │ │ │ │ + strdeq r6, [r9, #172]! @ 0xac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f834 <__cxa_atexit@plt+0x741c0> │ │ │ │ ldr r3, [pc, #144] @ 7f83c <__cxa_atexit@plt+0x741c8> │ │ │ │ @@ -118897,15 +118897,15 @@ │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r6, [r9, #160]! @ 0xa0 │ │ │ │ + mvneq r6, r8, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ 7f8b4 <__cxa_atexit@plt+0x74240> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -118926,15 +118926,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r6, ip, ror #20 │ │ │ │ + mvneq r6, r4, ror #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f8ec <__cxa_atexit@plt+0x74278> │ │ │ │ ldr r3, [pc, #32] @ 7f8f8 <__cxa_atexit@plt+0x74284> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -118942,15 +118942,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - mvneq r6, r4, lsr sl │ │ │ │ + mvneq r6, ip, lsr #20 │ │ │ │ bicseq sp, r2, r4, ror #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f940 <__cxa_atexit@plt+0x742cc> │ │ │ │ ldr r1, [pc, #44] @ 7f948 <__cxa_atexit@plt+0x742d4> │ │ │ │ @@ -118963,15 +118963,15 @@ │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sp, r2, ip, asr #7 │ │ │ │ - mvneq r6, r8, asr #18 │ │ │ │ + mvneq r6, r0, asr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f984 <__cxa_atexit@plt+0x74310> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -118979,15 +118979,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r0, lsl #18 │ │ │ │ + strdeq r6, [r9, #136]! @ 0x88 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 7fa10 <__cxa_atexit@plt+0x7439c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -119019,18 +119019,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r6, [r9, #128]! @ 0x80 │ │ │ │ + mvneq r6, r8, lsr #17 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - mvneq r6, ip, lsl r9 │ │ │ │ - ldrdeq r6, [r9, #144]! @ 0x90 │ │ │ │ + mvneq r6, r4, lsl r9 │ │ │ │ + mvneq r6, r8, asr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7fa70 <__cxa_atexit@plt+0x743fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -119038,15 +119038,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, lsl r8 │ │ │ │ + mvneq r6, ip, lsl #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7fafc <__cxa_atexit@plt+0x74488> │ │ │ │ @@ -119079,17 +119079,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r6, r8, asr #16 │ │ │ │ - mvneq r6, r8, lsl #16 │ │ │ │ - strdeq r6, [r9, #128]! @ 0x80 │ │ │ │ + mvneq r6, r0, asr #16 │ │ │ │ + mvneq r6, r0, lsl #16 │ │ │ │ + mvneq r6, r8, ror #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 7fba0 <__cxa_atexit@plt+0x7452c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -119120,16 +119120,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq r6, r0, lsl r7 │ │ │ │ - mvneq r6, r8, asr r8 │ │ │ │ + mvneq r6, r8, lsl #14 │ │ │ │ + mvneq r6, r0, asr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7fc9c <__cxa_atexit@plt+0x74628> │ │ │ │ ldr lr, [pc, #212] @ 7fcbc <__cxa_atexit@plt+0x74648> │ │ │ │ @@ -119186,15 +119186,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - mvneq r6, r4, lsr #15 │ │ │ │ + @ instruction: 0x01e9679c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7fd50 <__cxa_atexit@plt+0x746dc> │ │ │ │ @@ -119225,15 +119225,15 @@ │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ b 16cd37c <__cxa_atexit@plt+0x16c1d08> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - ldrdeq r6, [r9, #108]! @ 0x6c │ │ │ │ + ldrdeq r6, [r9, #100]! @ 0x64 │ │ │ │ bicseq ip, r2, r4, ror pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ @@ -119268,15 +119268,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, lsr #12 │ │ │ │ + mvneq r6, r4, lsr #12 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7fe68 <__cxa_atexit@plt+0x747f4> │ │ │ │ @@ -119293,16 +119293,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sl, r2, ip, ror #31 │ │ │ │ - mvneq r6, r0, lsr r4 │ │ │ │ - strheq r6, [r9, #76]! @ 0x4c │ │ │ │ + mvneq r6, r8, lsr #8 │ │ │ │ + strheq r6, [r9, #68]! @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7fec8 <__cxa_atexit@plt+0x74854> │ │ │ │ ldr r2, [pc, #56] @ 7fed0 <__cxa_atexit@plt+0x7485c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -119317,16 +119317,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01d2af9c │ │ │ │ - ldrdeq r6, [r9, #48]! @ 0x30 │ │ │ │ - mvneq r6, ip, asr r4 │ │ │ │ + mvneq r6, r8, asr #7 │ │ │ │ + mvneq r6, r4, asr r4 │ │ │ │ bicseq ip, r2, r4, lsl #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 7ff74 <__cxa_atexit@plt+0x74900> │ │ │ │ @@ -119365,15 +119365,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - mvneq r6, r8, asr r3 │ │ │ │ + mvneq r6, r0, asr r3 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ bicseq ip, r2, r4, asr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r7, lr} │ │ │ │ @@ -119432,15 +119432,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - mvneq r6, r8, lsr #7 │ │ │ │ + mvneq r6, r0, lsr #7 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ bicseq ip, r2, r4, lsr ip │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ @@ -119502,15 +119502,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffff63c │ │ │ │ - mvneq r6, r8, ror r2 │ │ │ │ + mvneq r6, r0, ror r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 801f4 <__cxa_atexit@plt+0x74b80> │ │ │ │ ldr r2, [pc, #36] @ 801fc <__cxa_atexit@plt+0x74b88> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -119520,15 +119520,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r2, r4, ror lr │ │ │ │ - @ instruction: 0x01e96094 │ │ │ │ + mvneq r6, ip, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8023c <__cxa_atexit@plt+0x74bc8> │ │ │ │ ldr r2, [pc, #36] @ 80244 <__cxa_atexit@plt+0x74bd0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -119538,15 +119538,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r2, r4, lsr #28 │ │ │ │ - mvneq r6, ip, asr #32 │ │ │ │ + mvneq r6, r4, asr #32 │ │ │ │ @ instruction: 0x01d2ca90 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -119655,15 +119655,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r2, r0, asr ip │ │ │ │ - mvneq r5, r8, ror lr │ │ │ │ + mvneq r5, r0, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80458 <__cxa_atexit@plt+0x74de4> │ │ │ │ ldr r2, [pc, #36] @ 80460 <__cxa_atexit@plt+0x74dec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -119673,15 +119673,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r2, r0, lsl ip │ │ │ │ - mvneq r5, r0, lsr lr │ │ │ │ + mvneq r5, r8, lsr #28 │ │ │ │ bicseq ip, r2, r8, ror #15 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 804d8 <__cxa_atexit@plt+0x74e64> │ │ │ │ @@ -119832,15 +119832,15 @@ │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq ip, r2, r8, lsr r6 │ │ │ │ - strheq r5, [r9, #180]! @ 0xb4 │ │ │ │ + mvneq r5, ip, lsr #23 │ │ │ │ ldrsheq ip, [r2, #92] @ 0x5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80728 <__cxa_atexit@plt+0x750b4> │ │ │ │ ldr r1, [pc, #44] @ 80730 <__cxa_atexit@plt+0x750bc> │ │ │ │ @@ -119853,15 +119853,15 @@ │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq ip, r2, r4, ror #11 │ │ │ │ - mvneq r5, r0, ror #22 │ │ │ │ + mvneq r5, r8, asr fp │ │ │ │ bicseq ip, r2, r4, lsr #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80804 <__cxa_atexit@plt+0x75190> │ │ │ │ @@ -119917,18 +119917,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - ldrdeq r5, [r9, #172]! @ 0xac │ │ │ │ + ldrdeq r5, [r9, #164]! @ 0xa4 │ │ │ │ bicseq ip, r2, r0, lsr #12 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - mvneq r5, r0, lsr #21 │ │ │ │ + @ instruction: 0x01e95a98 │ │ │ │ @ instruction: 0x01d2c49c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -119965,17 +119965,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - mvneq r5, ip, ror #19 │ │ │ │ + mvneq r5, r4, ror #19 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - mvneq r5, r0, asr #19 │ │ │ │ + strheq r5, [r9, #152]! @ 0x98 │ │ │ │ bicseq ip, r2, r0, ror #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80944 <__cxa_atexit@plt+0x752d0> │ │ │ │ ldr r1, [pc, #44] @ 8094c <__cxa_atexit@plt+0x752d8> │ │ │ │ @@ -119988,15 +119988,15 @@ │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq ip, r2, r8, asr #7 │ │ │ │ - mvneq r5, r4, asr #18 │ │ │ │ + mvneq r5, ip, lsr r9 │ │ │ │ bicseq ip, r2, ip, lsl #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80998 <__cxa_atexit@plt+0x75324> │ │ │ │ ldr r1, [pc, #44] @ 809a0 <__cxa_atexit@plt+0x7532c> │ │ │ │ @@ -120009,15 +120009,15 @@ │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq ip, r2, r4, ror r3 │ │ │ │ - strdeq r5, [r9, #128]! @ 0x80 │ │ │ │ + mvneq r5, r8, ror #17 │ │ │ │ bicseq ip, r2, r4, lsr r3 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -120121,15 +120121,15 @@ │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq ip, [r2, #20] │ │ │ │ - mvneq r5, r0, lsr r7 │ │ │ │ + mvneq r5, r8, lsr #14 │ │ │ │ bicseq ip, r2, r8, ror r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80bac <__cxa_atexit@plt+0x75538> │ │ │ │ ldr r1, [pc, #44] @ 80bb4 <__cxa_atexit@plt+0x75540> │ │ │ │ @@ -120142,15 +120142,15 @@ │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq ip, r2, r0, ror #2 │ │ │ │ - ldrdeq r5, [r9, #108]! @ 0x6c │ │ │ │ + ldrdeq r5, [r9, #100]! @ 0x64 │ │ │ │ bicseq ip, r2, r0, lsr #2 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -120255,15 +120255,15 @@ │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01d2bf9c │ │ │ │ - mvneq r5, r8, lsl r5 │ │ │ │ + mvneq r5, r0, lsl r5 │ │ │ │ bicseq fp, r2, r0, ror #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80dc4 <__cxa_atexit@plt+0x75750> │ │ │ │ ldr r1, [pc, #44] @ 80dcc <__cxa_atexit@plt+0x75758> │ │ │ │ @@ -120276,15 +120276,15 @@ │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r2, r8, asr #30 │ │ │ │ - mvneq r5, r4, asr #9 │ │ │ │ + strheq r5, [r9, #76]! @ 0x4c │ │ │ │ bicseq fp, r2, r8, lsl #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80ea0 <__cxa_atexit@plt+0x7582c> │ │ │ │ @@ -120340,18 +120340,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - mvneq r5, r0, lsl r4 │ │ │ │ - mvneq r5, r4, ror r4 │ │ │ │ + mvneq r5, r8, lsl #8 │ │ │ │ + mvneq r5, ip, ror #8 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - mvneq r5, r8, asr #8 │ │ │ │ + mvneq r5, r0, asr #8 │ │ │ │ @ instruction: 0x01d2bf9c │ │ │ │ ldrsheq fp, [r2, #220] @ 0xdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -120388,18 +120388,18 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - mvneq r5, ip, lsr #6 │ │ │ │ - @ instruction: 0x01e95390 │ │ │ │ + mvneq r5, r4, lsr #6 │ │ │ │ + mvneq r5, r8, lsl #7 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - mvneq r5, r4, asr r3 │ │ │ │ + mvneq r5, ip, asr #6 │ │ │ │ bicseq fp, r2, r0, asr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80fe4 <__cxa_atexit@plt+0x75970> │ │ │ │ ldr r1, [pc, #44] @ 80fec <__cxa_atexit@plt+0x75978> │ │ │ │ @@ -120412,15 +120412,15 @@ │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r2, r8, lsr #26 │ │ │ │ - mvneq r5, r4, lsr #5 │ │ │ │ + @ instruction: 0x01e9529c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81028 <__cxa_atexit@plt+0x759b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -120428,15 +120428,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, asr r2 │ │ │ │ + mvneq r5, r4, asr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 81098 <__cxa_atexit@plt+0x75a24> │ │ │ │ @@ -120462,15 +120462,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01e95294 │ │ │ │ + mvneq r5, ip, lsl #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81128 <__cxa_atexit@plt+0x75ab4> │ │ │ │ @@ -120498,15 +120498,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldrdeq r5, [r9, #40]! @ 0x28 │ │ │ │ + ldrdeq r5, [r9, #32]! │ │ │ │ @ instruction: 0x01d2bb90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ @@ -120540,15 +120540,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - mvneq r5, r4, asr #4 │ │ │ │ + mvneq r5, ip, lsr r2 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81244 <__cxa_atexit@plt+0x75bd0> │ │ │ │ ldr r2, [pc, #56] @ 8124c <__cxa_atexit@plt+0x75bd8> │ │ │ │ @@ -120564,16 +120564,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r8, r2, r8, lsr lr │ │ │ │ - mvneq r5, r4, asr r0 │ │ │ │ - mvneq r5, r0, ror #1 │ │ │ │ + mvneq r5, ip, asr #32 │ │ │ │ + ldrdeq r5, [r9, #8]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 812a4 <__cxa_atexit@plt+0x75c30> │ │ │ │ ldr r2, [pc, #56] @ 812ac <__cxa_atexit@plt+0x75c38> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -120588,16 +120588,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq r8, [r2, #208] @ 0xd0 │ │ │ │ - strdeq r4, [r9, #244]! @ 0xf4 │ │ │ │ - mvneq r5, r0, lsl #1 │ │ │ │ + mvneq r4, ip, ror #31 │ │ │ │ + mvneq r5, r8, ror r0 │ │ │ │ bicseq fp, r2, r4, lsr #20 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -120692,30 +120692,30 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - mvneq r4, ip, ror #31 │ │ │ │ + mvneq r4, r4, ror #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81484 <__cxa_atexit@plt+0x75e10> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 8148c <__cxa_atexit@plt+0x75e18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd30c <__cxa_atexit@plt+0x16c1c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r0, lsl #28 │ │ │ │ + strdeq r4, [r9, #216]! @ 0xd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81538 <__cxa_atexit@plt+0x75ec4> │ │ │ │ ldr r3, [pc, #144] @ 81540 <__cxa_atexit@plt+0x75ecc> │ │ │ │ @@ -120754,15 +120754,15 @@ │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r4, ip, ror #27 │ │ │ │ + mvneq r4, r4, ror #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ 815b8 <__cxa_atexit@plt+0x75f44> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -120783,15 +120783,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r4, r8, ror #26 │ │ │ │ + mvneq r4, r0, ror #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 815f0 <__cxa_atexit@plt+0x75f7c> │ │ │ │ ldr r3, [pc, #32] @ 815fc <__cxa_atexit@plt+0x75f88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -120799,15 +120799,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - mvneq r4, r0, lsr sp │ │ │ │ + mvneq r4, r8, lsr #26 │ │ │ │ bicseq fp, r2, r0, ror #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81644 <__cxa_atexit@plt+0x75fd0> │ │ │ │ ldr r1, [pc, #44] @ 8164c <__cxa_atexit@plt+0x75fd8> │ │ │ │ @@ -120820,15 +120820,15 @@ │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r2, r8, asr #13 │ │ │ │ - mvneq r4, r4, asr #24 │ │ │ │ + mvneq r4, ip, lsr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81688 <__cxa_atexit@plt+0x76014> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -120836,15 +120836,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r9, #188]! @ 0xbc │ │ │ │ + strdeq r4, [r9, #180]! @ 0xb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8171c <__cxa_atexit@plt+0x760a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -120879,18 +120879,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - mvneq r4, r4, lsr #23 │ │ │ │ - mvneq r4, ip, lsl ip │ │ │ │ - ldrdeq r4, [r9, #184]! @ 0xb8 │ │ │ │ - mvneq r4, r4, asr #25 │ │ │ │ + @ instruction: 0x01e94b9c │ │ │ │ + mvneq r4, r4, lsl ip │ │ │ │ + ldrdeq r4, [r9, #176]! @ 0xb0 │ │ │ │ + strheq r4, [r9, #204]! @ 0xcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81780 <__cxa_atexit@plt+0x7610c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -120898,15 +120898,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, lsl #22 │ │ │ │ + strdeq r4, [r9, #172]! @ 0xac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8180c <__cxa_atexit@plt+0x76198> │ │ │ │ @@ -120939,17 +120939,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r4, r8, lsr fp │ │ │ │ - strdeq r4, [r9, #168]! @ 0xa8 │ │ │ │ - mvneq r4, r0, ror #23 │ │ │ │ + mvneq r4, r0, lsr fp │ │ │ │ + strdeq r4, [r9, #160]! @ 0xa0 │ │ │ │ + ldrdeq r4, [r9, #184]! @ 0xb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 818b0 <__cxa_atexit@plt+0x7623c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -120980,16 +120980,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq r4, r0, lsl #20 │ │ │ │ - mvneq r4, r8, asr #22 │ │ │ │ + strdeq r4, [r9, #152]! @ 0x98 │ │ │ │ + mvneq r4, r0, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8190c <__cxa_atexit@plt+0x76298> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -120997,15 +120997,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, ror r9 │ │ │ │ + mvneq r4, r0, ror r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8199c <__cxa_atexit@plt+0x76328> │ │ │ │ ldr lr, [pc, #108] @ 819a4 <__cxa_atexit@plt+0x76330> │ │ │ │ @@ -121123,19 +121123,19 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - mvneq r4, ip, lsl r9 │ │ │ │ + mvneq r4, r4, lsl r9 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldrdeq r4, [r9, #140]! @ 0x8c │ │ │ │ - @ instruction: 0x01e94894 │ │ │ │ - mvneq r4, ip, ror r9 │ │ │ │ + ldrdeq r4, [r9, #132]! @ 0x84 │ │ │ │ + mvneq r4, ip, lsl #17 │ │ │ │ + mvneq r4, r4, ror r9 │ │ │ │ ldrheq fp, [r2, #28] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ @@ -121170,15 +121170,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, ror r8 │ │ │ │ + mvneq r4, ip, ror #16 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81c20 <__cxa_atexit@plt+0x765ac> │ │ │ │ @@ -121195,16 +121195,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r2, r4, lsr r2 │ │ │ │ - mvneq r4, r8, ror r6 │ │ │ │ - mvneq r4, r4, lsl #14 │ │ │ │ + mvneq r4, r0, ror r6 │ │ │ │ + strdeq r4, [r9, #108]! @ 0x6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81c80 <__cxa_atexit@plt+0x7660c> │ │ │ │ ldr r2, [pc, #56] @ 81c88 <__cxa_atexit@plt+0x76614> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -121219,16 +121219,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r2, r4, ror #3 │ │ │ │ - mvneq r4, r8, lsl r6 │ │ │ │ - mvneq r4, r4, lsr #13 │ │ │ │ + mvneq r4, r0, lsl r6 │ │ │ │ + @ instruction: 0x01e9469c │ │ │ │ bicseq fp, r2, ip, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #20 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 81d2c <__cxa_atexit@plt+0x766b8> │ │ │ │ @@ -121267,15 +121267,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - mvneq r4, r0, lsr #11 │ │ │ │ + @ instruction: 0x01e94598 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ bicseq sl, r2, ip, lsl #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r7, lr} │ │ │ │ @@ -121334,15 +121334,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ - strdeq r4, [r9, #80]! @ 0x50 │ │ │ │ + mvneq r4, r8, ror #11 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ bicseq sl, r2, ip, ror lr │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ @@ -121404,15 +121404,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffff588 │ │ │ │ - mvneq r4, r0, asr #9 │ │ │ │ + strheq r4, [r9, #72]! @ 0x48 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 81f94 <__cxa_atexit@plt+0x76920> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ @@ -121433,15 +121433,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #5 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r9, #36]! @ 0x24 │ │ │ │ + mvneq r4, ip, ror #5 │ │ │ │ bicseq sl, r2, r0, ror #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -121473,15 +121473,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01d2af98 │ │ │ │ - mvneq r4, r4, asr #5 │ │ │ │ + strheq r4, [r9, #44]! @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 820bc <__cxa_atexit@plt+0x76a48> │ │ │ │ @@ -121490,15 +121490,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r4, [r9, #28]! │ │ │ │ + strdeq r4, [r9, #20]! │ │ │ │ bicseq sl, r2, r0, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 82154 <__cxa_atexit@plt+0x76ae0> │ │ │ │ @@ -121534,17 +121534,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ bicseq r8, r2, r0, lsr r4 │ │ │ │ - mvneq r4, r0, ror #2 │ │ │ │ - mvneq r4, r4, ror #3 │ │ │ │ - mvneq r4, r0, lsr #5 │ │ │ │ + mvneq r4, r8, asr r1 │ │ │ │ + ldrdeq r4, [r9, #28]! │ │ │ │ + @ instruction: 0x01e94298 │ │ │ │ ldrsbeq sl, [r2, #220] @ 0xdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 821c8 <__cxa_atexit@plt+0x76b54> │ │ │ │ @@ -121573,15 +121573,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 82214 <__cxa_atexit@plt+0x76ba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r9, #24]! │ │ │ │ + ldrdeq r4, [r9, #16]! │ │ │ │ ldrheq sl, [r2, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 82280 <__cxa_atexit@plt+0x76c0c> │ │ │ │ @@ -121609,15 +121609,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvneq r4, r8, lsl r0 │ │ │ │ + mvneq r4, r0, lsl r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -121673,20 +121673,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 82398 <__cxa_atexit@plt+0x76d24> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, ror #30 │ │ │ │ + mvneq r3, r8, asr pc │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq r3, r8, asr pc │ │ │ │ - mvneq r4, r4, rrx │ │ │ │ + mvneq r3, r0, asr pc │ │ │ │ + mvneq r4, ip, asr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -121697,15 +121697,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #1 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, ror #29 │ │ │ │ + mvneq r3, r4, ror #29 │ │ │ │ bicseq r8, r2, r8, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 82488 <__cxa_atexit@plt+0x76e14> │ │ │ │ @@ -121740,15 +121740,15 @@ │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ bicseq r8, r2, ip, asr #1 │ │ │ │ - mvneq r3, ip, lsl lr │ │ │ │ + mvneq r3, r4, lsl lr │ │ │ │ @ instruction: 0x01d2809c │ │ │ │ bicseq r8, r2, r8, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 824f4 <__cxa_atexit@plt+0x76e80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -121758,16 +121758,16 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 824fc <__cxa_atexit@plt+0x76e88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #217 @ 0xd9 │ │ │ │ mov r8, r7 │ │ │ │ b 1944294 <__cxa_atexit@plt+0x1938c20> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq r3, r8, asr #27 │ │ │ │ - mvneq r3, r8, lsr #28 │ │ │ │ + mvneq r3, r0, asr #27 │ │ │ │ + mvneq r3, r0, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 82534 <__cxa_atexit@plt+0x76ec0> │ │ │ │ @@ -121779,15 +121779,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 82550 <__cxa_atexit@plt+0x76edc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r3, r4, lsl #27 │ │ │ │ + mvneq r3, ip, ror sp │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ bicseq sl, r2, r8, ror #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -121817,15 +121817,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 825e4 <__cxa_atexit@plt+0x76f70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, lsl #28 │ │ │ │ + mvneq r3, r0, lsl #28 │ │ │ │ bicseq sl, r2, r8, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 82650 <__cxa_atexit@plt+0x76fdc> │ │ │ │ @@ -121853,15 +121853,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvneq r3, r8, asr #24 │ │ │ │ + mvneq r3, r0, asr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -121926,20 +121926,20 @@ │ │ │ │ b 82788 <__cxa_atexit@plt+0x77114> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ - mvneq r3, r8, lsl #23 │ │ │ │ + mvneq r3, r0, lsl #23 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq r3, ip, ror #22 │ │ │ │ - mvneq r3, r4, ror ip │ │ │ │ + mvneq r3, r4, ror #22 │ │ │ │ + mvneq r3, ip, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -121951,15 +121951,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #5 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r9, #160]! @ 0xa0 │ │ │ │ + mvneq r3, r8, ror #21 │ │ │ │ bicseq sl, r2, r8, asr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -121984,27 +121984,27 @@ │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r0, [pc, #64] @ 828b0 <__cxa_atexit@plt+0x7723c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #217 @ 0xd9 │ │ │ │ add r8, lr, #1 │ │ │ │ add r9, r9, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b e28434 <__cxa_atexit@plt+0xe1cdc0> │ │ │ │ + b f852f8 <__cxa_atexit@plt+0xf79c84> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ bicseq sl, r2, r4, asr r7 │ │ │ │ ldrsheq r8, [r2, #100] @ 0x64 │ │ │ │ - mvneq r3, r0, lsr #21 │ │ │ │ + @ instruction: 0x01e93a98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 828e8 <__cxa_atexit@plt+0x77274> │ │ │ │ @@ -122013,15 +122013,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r3, [r9, #144]! @ 0x90 │ │ │ │ + mvneq r3, r8, asr #19 │ │ │ │ ldrsbeq sl, [r2, #100] @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 82978 <__cxa_atexit@plt+0x77304> │ │ │ │ @@ -122056,15 +122056,15 @@ │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrsbeq r7, [r2, #188] @ 0xbc │ │ │ │ - mvneq r3, ip, lsr #18 │ │ │ │ + mvneq r3, r4, lsr #18 │ │ │ │ bicseq r7, r2, ip, lsr #23 │ │ │ │ bicseq r7, r2, r8, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 829e4 <__cxa_atexit@plt+0x77370> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -122074,16 +122074,16 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 829ec <__cxa_atexit@plt+0x77378> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #217 @ 0xd9 │ │ │ │ mov r8, r7 │ │ │ │ b 1944294 <__cxa_atexit@plt+0x1938c20> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrdeq r3, [r9, #136]! @ 0x88 │ │ │ │ - mvneq r3, r8, lsr r9 │ │ │ │ + ldrdeq r3, [r9, #128]! @ 0x80 │ │ │ │ + mvneq r3, r0, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 82a24 <__cxa_atexit@plt+0x773b0> │ │ │ │ @@ -122095,15 +122095,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 82a40 <__cxa_atexit@plt+0x773cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01e93894 │ │ │ │ + mvneq r3, ip, lsl #17 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ bicseq sl, r2, r8, ror #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -122133,15 +122133,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 82ad4 <__cxa_atexit@plt+0x77460> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, lsl r9 │ │ │ │ + mvneq r3, r0, lsl r9 │ │ │ │ ldrsheq sl, [r2, #68] @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 82b40 <__cxa_atexit@plt+0x774cc> │ │ │ │ @@ -122169,15 +122169,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvneq r3, r8, asr r7 │ │ │ │ + mvneq r3, r0, asr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -122242,20 +122242,20 @@ │ │ │ │ b 82c78 <__cxa_atexit@plt+0x77604> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - @ instruction: 0x01e93698 │ │ │ │ + @ instruction: 0x01e93690 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq r3, ip, ror r6 │ │ │ │ - mvneq r3, r4, lsl #15 │ │ │ │ + mvneq r3, r4, ror r6 │ │ │ │ + mvneq r3, ip, ror r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -122267,15 +122267,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #5 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r9, #92]! @ 0x5c │ │ │ │ + strdeq r3, [r9, #84]! @ 0x54 │ │ │ │ ldrsbeq sl, [r2, #40] @ 0x28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ @@ -122304,28 +122304,28 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #64] @ 82db4 <__cxa_atexit@plt+0x77740> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ add sl, lr, #1 │ │ │ │ mov r5, ip │ │ │ │ - b dfbaa8 <__cxa_atexit@plt+0xdf0434> │ │ │ │ + b f5896c <__cxa_atexit@plt+0xf4d2f8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ bicseq sl, r2, ip, ror r2 │ │ │ │ - mvneq r3, r8, asr #11 │ │ │ │ - mvneq r3, r4, asr #10 │ │ │ │ - mvneq r3, ip, lsr #10 │ │ │ │ + mvneq r3, r0, asr #11 │ │ │ │ + mvneq r3, ip, lsr r5 │ │ │ │ + mvneq r3, r4, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 82dec <__cxa_atexit@plt+0x77778> │ │ │ │ @@ -122334,15 +122334,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r3, ip, asr #9 │ │ │ │ + mvneq r3, r4, asr #9 │ │ │ │ ldrsbeq sl, [r2, #16] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82e7c <__cxa_atexit@plt+0x77808> │ │ │ │ @@ -122377,16 +122377,16 @@ │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ bicseq sl, r2, ip, lsl #3 │ │ │ │ - mvneq r3, r8, lsr #8 │ │ │ │ - mvneq r3, r8, lsr #9 │ │ │ │ + mvneq r3, r0, lsr #8 │ │ │ │ + mvneq r3, r0, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 82ee0 <__cxa_atexit@plt+0x7786c> │ │ │ │ @@ -122395,15 +122395,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r3, [r9, #56]! @ 0x38 │ │ │ │ + ldrdeq r3, [r9, #48]! @ 0x30 │ │ │ │ bicseq sl, r2, ip, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82f34 <__cxa_atexit@plt+0x778c0> │ │ │ │ @@ -122432,15 +122432,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 82f80 <__cxa_atexit@plt+0x7790c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, ror #8 │ │ │ │ + mvneq r3, r4, ror #8 │ │ │ │ bicseq sl, r2, r8, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 82fec <__cxa_atexit@plt+0x77978> │ │ │ │ @@ -122468,15 +122468,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvneq r3, ip, lsr #5 │ │ │ │ + mvneq r3, r4, lsr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -122541,20 +122541,20 @@ │ │ │ │ b 83124 <__cxa_atexit@plt+0x77ab0> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - mvneq r3, ip, ror #3 │ │ │ │ + mvneq r3, r4, ror #3 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrdeq r3, [r9, #16]! │ │ │ │ - ldrdeq r3, [r9, #40]! @ 0x28 │ │ │ │ + mvneq r3, r8, asr #3 │ │ │ │ + ldrdeq r3, [r9, #32]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -122565,15 +122565,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #1 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, asr r1 │ │ │ │ + mvneq r3, r8, asr #2 │ │ │ │ bicseq r9, r2, r4, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 83218 <__cxa_atexit@plt+0x77ba4> │ │ │ │ @@ -122608,16 +122608,16 @@ │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrsheq r9, [r2, #208] @ 0xd0 │ │ │ │ - mvneq r3, ip, lsl #1 │ │ │ │ - mvneq r3, ip, lsl #2 │ │ │ │ + mvneq r3, r4, lsl #1 │ │ │ │ + mvneq r3, r4, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8327c <__cxa_atexit@plt+0x77c08> │ │ │ │ @@ -122626,15 +122626,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r3, ip, lsr r0 │ │ │ │ + mvneq r3, r4, lsr r0 │ │ │ │ bicseq r9, r2, r0, lsl #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 832d0 <__cxa_atexit@plt+0x77c5c> │ │ │ │ @@ -122663,15 +122663,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 8331c <__cxa_atexit@plt+0x77ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [r9, #0]! │ │ │ │ + mvneq r3, r8, asr #1 │ │ │ │ bicseq r9, r2, ip, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 83388 <__cxa_atexit@plt+0x77d14> │ │ │ │ @@ -122699,15 +122699,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvneq r2, r0, lsl pc │ │ │ │ + mvneq r2, r8, lsl #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -122772,20 +122772,20 @@ │ │ │ │ b 834c0 <__cxa_atexit@plt+0x77e4c> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - mvneq r2, r0, asr lr │ │ │ │ + mvneq r2, r8, asr #28 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq r2, r4, lsr lr │ │ │ │ - mvneq r2, ip, lsr pc │ │ │ │ + mvneq r2, ip, lsr #28 │ │ │ │ + mvneq r2, r4, lsr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -122796,15 +122796,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #1 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r2, [r9, #208]! @ 0xd0 │ │ │ │ + mvneq r2, r8, lsr #27 │ │ │ │ @ instruction: 0x01d29a98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 835b4 <__cxa_atexit@plt+0x77f40> │ │ │ │ @@ -122839,16 +122839,16 @@ │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ bicseq r9, r2, r4, asr sl │ │ │ │ - strdeq r2, [r9, #192]! @ 0xc0 │ │ │ │ - mvneq r2, r0, ror sp │ │ │ │ + mvneq r2, r8, ror #25 │ │ │ │ + mvneq r2, r8, ror #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 83618 <__cxa_atexit@plt+0x77fa4> │ │ │ │ @@ -122857,15 +122857,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, r0, lsr #25 │ │ │ │ + @ instruction: 0x01e92c98 │ │ │ │ ldrsbeq r9, [r2, #132] @ 0x84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8366c <__cxa_atexit@plt+0x77ff8> │ │ │ │ @@ -122894,15 +122894,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 836b8 <__cxa_atexit@plt+0x78044> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, lsr sp │ │ │ │ + mvneq r2, ip, lsr #26 │ │ │ │ bicseq r9, r2, r0, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 83724 <__cxa_atexit@plt+0x780b0> │ │ │ │ @@ -122930,15 +122930,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvneq r2, r4, ror fp │ │ │ │ + mvneq r2, ip, ror #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -123003,20 +123003,20 @@ │ │ │ │ b 8385c <__cxa_atexit@plt+0x781e8> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - strheq r2, [r9, #164]! @ 0xa4 │ │ │ │ + mvneq r2, ip, lsr #21 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01e92a98 │ │ │ │ - mvneq r2, r0, lsr #23 │ │ │ │ + @ instruction: 0x01e92a90 │ │ │ │ + @ instruction: 0x01e92b98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -123028,15 +123028,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #5 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, lsl #20 │ │ │ │ + mvneq r2, r4, lsl #20 │ │ │ │ ldrsheq r9, [r2, #100] @ 0x64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -123068,15 +123068,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ bicseq r9, r2, ip, lsr #13 │ │ │ │ - ldrdeq r2, [r9, #152]! @ 0x98 │ │ │ │ + ldrdeq r2, [r9, #144]! @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 839a8 <__cxa_atexit@plt+0x78334> │ │ │ │ @@ -123085,15 +123085,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, r0, lsl r9 │ │ │ │ + mvneq r2, r8, lsl #18 │ │ │ │ bicseq r9, r2, r4, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 83a20 <__cxa_atexit@plt+0x783ac> │ │ │ │ @@ -123120,17 +123120,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - mvneq r2, r0, lsl #17 │ │ │ │ + mvneq r2, r8, ror r8 │ │ │ │ bicseq r9, r2, r0, asr #13 │ │ │ │ - mvneq r2, r0, lsl #18 │ │ │ │ + strdeq r2, [r9, #136]! @ 0x88 │ │ │ │ bicseq r9, r2, r0, lsr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 83a90 <__cxa_atexit@plt+0x7841c> │ │ │ │ @@ -123159,15 +123159,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 83adc <__cxa_atexit@plt+0x78468> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, lsl r9 │ │ │ │ + mvneq r2, r8, lsl #18 │ │ │ │ bicseq r9, r2, ip, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 83b48 <__cxa_atexit@plt+0x784d4> │ │ │ │ @@ -123195,15 +123195,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvneq r2, r0, asr r7 │ │ │ │ + mvneq r2, r8, asr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -123281,21 +123281,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0x01e9269c │ │ │ │ + @ instruction: 0x01e92694 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvneq r2, ip, asr r6 │ │ │ │ - mvneq r2, r0, asr r7 │ │ │ │ + mvneq r2, r4, asr r6 │ │ │ │ + mvneq r2, r8, asr #14 │ │ │ │ bicseq r9, r2, ip, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -123341,16 +123341,16 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - mvneq r2, r4, asr r5 │ │ │ │ - mvneq r2, r8, asr r6 │ │ │ │ + mvneq r2, ip, asr #10 │ │ │ │ + mvneq r2, r0, asr r6 │ │ │ │ bicseq r9, r2, ip, lsl #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r1, r5, #16 │ │ │ │ @@ -123387,15 +123387,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bicseq r9, r2, ip, ror r1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ bicseq r9, r2, r8, lsr #1 │ │ │ │ - strdeq r2, [r9, #76]! @ 0x4c │ │ │ │ + strdeq r2, [r9, #68]! @ 0x44 │ │ │ │ bicseq r9, r2, r4, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1a0b854 <__cxa_atexit@plt+0x1a001e0> │ │ │ │ @@ -123421,16 +123421,16 @@ │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1935058 <__cxa_atexit@plt+0x19299e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ bicseq r9, r2, r8, lsr #3 │ │ │ │ - strheq r2, [r9, #52]! @ 0x34 │ │ │ │ - mvneq r2, r8, lsr #9 │ │ │ │ + mvneq r2, ip, lsr #7 │ │ │ │ + mvneq r2, r0, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 83f30 <__cxa_atexit@plt+0x788bc> │ │ │ │ @@ -123439,15 +123439,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, r8, lsl #7 │ │ │ │ + mvneq r2, r0, lsl #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -123464,15 +123464,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 83fa4 <__cxa_atexit@plt+0x78930> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq r2, ip, ror #8 │ │ │ │ + mvneq r2, r4, ror #8 │ │ │ │ bicseq r9, r2, r8, asr #32 │ │ │ │ bicseq r9, r2, r0, lsr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -123539,19 +123539,19 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, lsl #9 │ │ │ │ - mvneq r2, r4, ror #6 │ │ │ │ + mvneq r2, ip, asr r3 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ muleq r0, r0, r7 │ │ │ │ - mvneq r2, ip, ror #4 │ │ │ │ + mvneq r2, r4, ror #4 │ │ │ │ ldrheq r8, [r2, #252] @ 0xfc │ │ │ │ bicseq r8, r2, r4, asr #31 │ │ │ │ bicseq r8, r2, r4, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ @@ -123603,17 +123603,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ andeq r0, r0, r8, ror #11 │ │ │ │ muleq r0, r0, r6 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ - mvneq r2, r4, asr #2 │ │ │ │ + mvneq r2, ip, lsr r1 │ │ │ │ ldrheq r8, [r2, #236] @ 0xec │ │ │ │ - mvneq r2, ip, asr #4 │ │ │ │ + mvneq r2, r4, asr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -123624,15 +123624,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, rrx │ │ │ │ + mvneq r2, r4, rrx │ │ │ │ bicseq r8, r2, r8, lsr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 842a4 <__cxa_atexit@plt+0x78c30> │ │ │ │ @@ -123667,16 +123667,16 @@ │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ bicseq r8, r2, r4, ror #26 │ │ │ │ - mvneq r2, r0 │ │ │ │ - mvneq r2, r0, lsl #1 │ │ │ │ + strdeq r1, [r9, #248]! @ 0xf8 │ │ │ │ + mvneq r2, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 84308 <__cxa_atexit@plt+0x78c94> │ │ │ │ @@ -123685,15 +123685,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r1, [r9, #240]! @ 0xf0 │ │ │ │ + mvneq r1, r8, lsr #31 │ │ │ │ ldrheq r8, [r2, #184] @ 0xb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8435c <__cxa_atexit@plt+0x78ce8> │ │ │ │ @@ -123722,15 +123722,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 843a8 <__cxa_atexit@plt+0x78d34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, asr #32 │ │ │ │ + mvneq r2, ip, lsr r0 │ │ │ │ bicseq r8, r2, r0, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 84414 <__cxa_atexit@plt+0x78da0> │ │ │ │ @@ -123758,15 +123758,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvneq r1, r4, lsl #29 │ │ │ │ + mvneq r1, ip, ror lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -123822,20 +123822,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 8452c <__cxa_atexit@plt+0x78eb8> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, asr #27 │ │ │ │ + mvneq r1, r4, asr #27 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq r1, r4, asr #27 │ │ │ │ - ldrdeq r1, [r9, #224]! @ 0xe0 │ │ │ │ + strheq r1, [r9, #220]! @ 0xdc │ │ │ │ + mvneq r1, r8, asr #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -123846,15 +123846,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r4, lsl #26 │ │ │ │ + strdeq r1, [r9, #204]! @ 0xcc │ │ │ │ bicseq r8, r2, r0, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8461c <__cxa_atexit@plt+0x78fa8> │ │ │ │ @@ -123889,16 +123889,16 @@ │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ bicseq r8, r2, ip, ror #19 │ │ │ │ - mvneq r1, r8, lsl #25 │ │ │ │ - mvneq r1, r8, lsl #26 │ │ │ │ + mvneq r1, r0, lsl #25 │ │ │ │ + mvneq r1, r0, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 84680 <__cxa_atexit@plt+0x7900c> │ │ │ │ @@ -123907,15 +123907,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, r8, lsr ip │ │ │ │ + mvneq r1, r0, lsr ip │ │ │ │ bicseq r8, r2, r0, lsr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 846d4 <__cxa_atexit@plt+0x79060> │ │ │ │ @@ -123944,15 +123944,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 84720 <__cxa_atexit@plt+0x790ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, asr #25 │ │ │ │ + mvneq r1, r4, asr #25 │ │ │ │ bicseq r8, r2, r8, lsr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8478c <__cxa_atexit@plt+0x79118> │ │ │ │ @@ -123980,15 +123980,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvneq r1, ip, lsl #22 │ │ │ │ + mvneq r1, r4, lsl #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -124049,17 +124049,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq r1, r0, asr sl │ │ │ │ + mvneq r1, r8, asr #20 │ │ │ │ bicseq r8, r2, r0, asr #15 │ │ │ │ - mvneq r1, r4, asr fp │ │ │ │ + mvneq r1, ip, asr #22 │ │ │ │ ldrsheq r8, [r2, #104] @ 0x68 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 848f8 <__cxa_atexit@plt+0x79284> │ │ │ │ @@ -124106,15 +124106,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, ip, lsl r9 │ │ │ │ + mvneq r1, r4, lsl r9 │ │ │ │ bicseq r8, r2, r8, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 84a04 <__cxa_atexit@plt+0x79390> │ │ │ │ mov r0, r4 │ │ │ │ @@ -124132,15 +124132,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1945364 <__cxa_atexit@plt+0x1939cf0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01d28694 │ │ │ │ - @ instruction: 0x01e9189c │ │ │ │ + @ instruction: 0x01e91894 │ │ │ │ bicseq r8, r2, r4, ror r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 84a34 <__cxa_atexit@plt+0x793c0> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -124172,17 +124172,17 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r8, r2, r0, lsl r6 │ │ │ │ - mvneq r1, r0, lsl r8 │ │ │ │ - mvneq r1, r4, ror #18 │ │ │ │ - mvneq r1, r4, ror #17 │ │ │ │ + mvneq r1, r8, lsl #16 │ │ │ │ + mvneq r1, ip, asr r9 │ │ │ │ + ldrdeq r1, [r9, #140]! @ 0x8c │ │ │ │ bicseq r8, r2, ip, lsl #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ @@ -124218,15 +124218,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, ip, asr r7 │ │ │ │ + mvneq r1, r4, asr r7 │ │ │ │ bicseq r8, r2, ip, lsr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 84b8c <__cxa_atexit@plt+0x79518> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -124258,17 +124258,17 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r8, r2, r0, lsl #10 │ │ │ │ - strheq r1, [r9, #104]! @ 0x68 │ │ │ │ - mvneq r1, ip, lsl #16 │ │ │ │ - mvneq r1, ip, lsl #15 │ │ │ │ + strheq r1, [r9, #96]! @ 0x60 │ │ │ │ + mvneq r1, r4, lsl #16 │ │ │ │ + mvneq r1, r4, lsl #15 │ │ │ │ bicseq r8, r2, r0, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 84c6c <__cxa_atexit@plt+0x795f8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -124286,15 +124286,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1945364 <__cxa_atexit@plt+0x1939cf0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r8, r2, ip, asr r4 │ │ │ │ - mvneq r1, r4, lsr r6 │ │ │ │ + mvneq r1, ip, lsr #12 │ │ │ │ bicseq r8, r2, r0, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84cd4 <__cxa_atexit@plt+0x79660> │ │ │ │ ldr r2, [pc, #64] @ 84cdc <__cxa_atexit@plt+0x79668> │ │ │ │ @@ -124313,16 +124313,16 @@ │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1935058 <__cxa_atexit@plt+0x19299e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ bicseq r8, r2, r8, lsr #6 │ │ │ │ - mvneq r1, r4, asr #11 │ │ │ │ - strheq r1, [r9, #104]! @ 0x68 │ │ │ │ + strheq r1, [r9, #92]! @ 0x5c │ │ │ │ + strheq r1, [r9, #96]! @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 84d20 <__cxa_atexit@plt+0x796ac> │ │ │ │ @@ -124331,15 +124331,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01e91598 │ │ │ │ + @ instruction: 0x01e91590 │ │ │ │ @ instruction: 0x01d28298 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -124357,15 +124357,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 84d98 <__cxa_atexit@plt+0x79724> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - mvneq r1, r8, ror r6 │ │ │ │ + mvneq r1, r0, ror r6 │ │ │ │ bicseq r8, r2, r4, asr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -124379,15 +124379,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 84df0 <__cxa_atexit@plt+0x7977c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, lsl r5 │ │ │ │ + mvneq r1, r8, lsl #10 │ │ │ │ bicseq r8, r2, r0, lsl #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -124401,15 +124401,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 84e48 <__cxa_atexit@plt+0x797d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, lsr #9 │ │ │ │ + @ instruction: 0x01e91498 │ │ │ │ bicseq r8, r2, ip, lsr #5 │ │ │ │ @ instruction: 0x01b6b7a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ @@ -124639,15 +124639,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 85200 <__cxa_atexit@plt+0x79b8c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r8, lsl r2 │ │ │ │ + mvneq r1, r0, lsl r2 │ │ │ │ bicseq r7, r2, r8, lsl pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -124661,15 +124661,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 85258 <__cxa_atexit@plt+0x79be4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r4, asr #3 │ │ │ │ + strheq r1, [r9, #28]! │ │ │ │ bicseq r7, r2, r4, asr #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -124683,15 +124683,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 852b0 <__cxa_atexit@plt+0x79c3c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, ror r1 │ │ │ │ + mvneq r1, r8, ror #2 │ │ │ │ bicseq r7, r2, r0, ror lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -124705,15 +124705,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 85308 <__cxa_atexit@plt+0x79c94> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, lsl r1 │ │ │ │ + mvneq r1, r4, lsl r1 │ │ │ │ bicseq r7, r2, ip, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85384 <__cxa_atexit@plt+0x79d10> │ │ │ │ ldr r2, [pc, #120] @ 853a0 <__cxa_atexit@plt+0x79d2c> │ │ │ │ @@ -124745,16 +124745,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r0, r0, asr #30 │ │ │ │ - mvneq r1, r4 │ │ │ │ + mvneq r0, r8, lsr pc │ │ │ │ + strdeq r0, [r9, #252]! @ 0xfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 853e4 <__cxa_atexit@plt+0x79d70> │ │ │ │ @@ -124764,15 +124764,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strexheq r0, r4, [r9] │ │ │ │ + mvneq r0, ip, lsl #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -124796,16 +124796,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 85478 <__cxa_atexit@plt+0x79e04> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - mvneq r0, ip, asr #31 │ │ │ │ - mvneq r0, r8, asr #31 │ │ │ │ + mvneq r0, r4, asr #31 │ │ │ │ + mvneq r0, r0, asr #31 │ │ │ │ ldrheq r7, [r2, #200] @ 0xc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 854b4 <__cxa_atexit@plt+0x79e40> │ │ │ │ ldr r2, [pc, #36] @ 854bc <__cxa_atexit@plt+0x79e48> │ │ │ │ @@ -124816,15 +124816,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r2, ip, ror ip │ │ │ │ - ldrdeq r0, [r9, #212]! @ 0xd4 │ │ │ │ + mvneq r0, ip, asr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -124848,16 +124848,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 85548 <__cxa_atexit@plt+0x79ed4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strdeq r0, [r9, #236]! @ 0xec │ │ │ │ - strdeq r0, [r9, #236]! @ 0xec │ │ │ │ + strdeq r0, [r9, #228]! @ 0xe4 │ │ │ │ + strdeq r0, [r9, #228]! @ 0xe4 │ │ │ │ bicseq r7, r2, ip, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8559c <__cxa_atexit@plt+0x79f28> │ │ │ │ mov r0, r4 │ │ │ │ @@ -124868,21 +124868,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 855a4 <__cxa_atexit@plt+0x79f30> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 855a8 <__cxa_atexit@plt+0x79f34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6be3b │ │ │ │ - mvneq r0, r0, lsl #26 │ │ │ │ + strdeq r0, [r9, #200]! @ 0xc8 │ │ │ │ bicseq r7, r2, r0, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85600 <__cxa_atexit@plt+0x79f8c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -124893,21 +124893,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85608 <__cxa_atexit@plt+0x79f94> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 8560c <__cxa_atexit@plt+0x79f98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r2, r4, ror fp │ │ │ │ - @ instruction: 0x01e90c9c │ │ │ │ + @ instruction: 0x01e90c94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85660 <__cxa_atexit@plt+0x79fec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -124917,21 +124917,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85668 <__cxa_atexit@plt+0x79ff4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 8566c <__cxa_atexit@plt+0x79ff8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6bd6e │ │ │ │ - mvneq r0, ip, lsr ip │ │ │ │ + mvneq r0, r4, lsr ip │ │ │ │ ldrsheq r7, [r2, #172] @ 0xac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 856c4 <__cxa_atexit@plt+0x7a050> │ │ │ │ mov r0, r4 │ │ │ │ @@ -124942,21 +124942,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 856cc <__cxa_atexit@plt+0x7a058> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 856d0 <__cxa_atexit@plt+0x7a05c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq r7, [r2, #160] @ 0xa0 │ │ │ │ - ldrdeq r0, [r9, #184]! @ 0xb8 │ │ │ │ + ldrdeq r0, [r9, #176]! @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85724 <__cxa_atexit@plt+0x7a0b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -124966,21 +124966,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 8572c <__cxa_atexit@plt+0x7a0b8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85730 <__cxa_atexit@plt+0x7a0bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6bca1 │ │ │ │ - mvneq r0, r8, ror fp │ │ │ │ + mvneq r0, r0, ror fp │ │ │ │ @ instruction: 0x01d27a90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85788 <__cxa_atexit@plt+0x7a114> │ │ │ │ mov r0, r4 │ │ │ │ @@ -124991,21 +124991,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85790 <__cxa_atexit@plt+0x7a11c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85794 <__cxa_atexit@plt+0x7a120> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r2, r4, ror #20 │ │ │ │ - mvneq r0, r4, lsl fp │ │ │ │ + mvneq r0, ip, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 857e8 <__cxa_atexit@plt+0x7a174> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125015,21 +125015,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 857f0 <__cxa_atexit@plt+0x7a17c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 857f4 <__cxa_atexit@plt+0x7a180> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6bbd4 │ │ │ │ - strheq r0, [r9, #164]! @ 0xa4 │ │ │ │ + mvneq r0, ip, lsr #21 │ │ │ │ bicseq r7, r2, ip, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8584c <__cxa_atexit@plt+0x7a1d8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125040,21 +125040,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85854 <__cxa_atexit@plt+0x7a1e0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85858 <__cxa_atexit@plt+0x7a1e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r2, r0, asr #19 │ │ │ │ - mvneq r0, r0, asr sl │ │ │ │ + mvneq r0, r8, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 858ac <__cxa_atexit@plt+0x7a238> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125064,21 +125064,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 858b4 <__cxa_atexit@plt+0x7a240> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 858b8 <__cxa_atexit@plt+0x7a244> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6bb0a │ │ │ │ - strdeq r0, [r9, #144]! @ 0x90 │ │ │ │ + mvneq r0, r8, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8590c <__cxa_atexit@plt+0x7a298> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125088,21 +125088,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85914 <__cxa_atexit@plt+0x7a2a0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85918 <__cxa_atexit@plt+0x7a2a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6baa3 │ │ │ │ - @ instruction: 0x01e90990 │ │ │ │ + mvneq r0, r8, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85970 <__cxa_atexit@plt+0x7a2fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125113,21 +125113,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 8597c <__cxa_atexit@plt+0x7a308> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, lsr r9 │ │ │ │ - mvneq r0, ip, lsr #21 │ │ │ │ + mvneq r0, r0, lsr r9 │ │ │ │ + mvneq r0, r4, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 859d0 <__cxa_atexit@plt+0x7a35c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125137,21 +125137,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 859d8 <__cxa_atexit@plt+0x7a364> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 859dc <__cxa_atexit@plt+0x7a368> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6b9d8 │ │ │ │ - mvneq r0, ip, asr #17 │ │ │ │ + mvneq r0, r4, asr #17 │ │ │ │ bicseq r7, r2, r4, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85a34 <__cxa_atexit@plt+0x7a3c0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125162,21 +125162,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85a3c <__cxa_atexit@plt+0x7a3c8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85a40 <__cxa_atexit@plt+0x7a3cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r2, r8, lsr #16 │ │ │ │ - mvneq r0, r8, ror #16 │ │ │ │ + mvneq r0, r0, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85a94 <__cxa_atexit@plt+0x7a420> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125186,21 +125186,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85a9c <__cxa_atexit@plt+0x7a428> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85aa0 <__cxa_atexit@plt+0x7a42c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6b910 │ │ │ │ - mvneq r0, r8, lsl #16 │ │ │ │ + mvneq r0, r0, lsl #16 │ │ │ │ ldrheq r7, [r2, #112] @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85af8 <__cxa_atexit@plt+0x7a484> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125211,21 +125211,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85b00 <__cxa_atexit@plt+0x7a48c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85b04 <__cxa_atexit@plt+0x7a490> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r2, r4, lsl #15 │ │ │ │ - mvneq r0, r4, lsr #15 │ │ │ │ + @ instruction: 0x01e9079c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85b58 <__cxa_atexit@plt+0x7a4e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125235,21 +125235,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85b60 <__cxa_atexit@plt+0x7a4ec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85b64 <__cxa_atexit@plt+0x7a4f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6b845 │ │ │ │ - mvneq r0, r4, asr #14 │ │ │ │ + mvneq r0, ip, lsr r7 │ │ │ │ bicseq r7, r2, ip, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85bbc <__cxa_atexit@plt+0x7a548> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125260,21 +125260,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85bc4 <__cxa_atexit@plt+0x7a550> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85bc8 <__cxa_atexit@plt+0x7a554> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r2, r0, ror #13 │ │ │ │ - mvneq r0, r0, ror #13 │ │ │ │ + ldrdeq r0, [r9, #104]! @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85c1c <__cxa_atexit@plt+0x7a5a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125284,21 +125284,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85c24 <__cxa_atexit@plt+0x7a5b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85c28 <__cxa_atexit@plt+0x7a5b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6b77c │ │ │ │ - mvneq r0, r0, lsl #13 │ │ │ │ + mvneq r0, r8, ror r6 │ │ │ │ bicseq r7, r2, r8, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85c80 <__cxa_atexit@plt+0x7a60c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125309,21 +125309,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85c88 <__cxa_atexit@plt+0x7a614> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85c8c <__cxa_atexit@plt+0x7a618> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r2, ip, lsr r6 │ │ │ │ - mvneq r0, ip, lsl r6 │ │ │ │ + mvneq r0, r4, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85ce0 <__cxa_atexit@plt+0x7a66c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125333,21 +125333,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85ce8 <__cxa_atexit@plt+0x7a674> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85cec <__cxa_atexit@plt+0x7a678> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6b6b5 │ │ │ │ - strheq r0, [r9, #92]! @ 0x5c │ │ │ │ + strheq r0, [r9, #84]! @ 0x54 │ │ │ │ ldrsbeq r7, [r2, #80] @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85d44 <__cxa_atexit@plt+0x7a6d0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125358,21 +125358,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85d4c <__cxa_atexit@plt+0x7a6d8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85d50 <__cxa_atexit@plt+0x7a6dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r2, r4, lsr #11 │ │ │ │ - mvneq r0, r8, asr r5 │ │ │ │ + mvneq r0, r0, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85da4 <__cxa_atexit@plt+0x7a730> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125382,21 +125382,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85dac <__cxa_atexit@plt+0x7a738> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85db0 <__cxa_atexit@plt+0x7a73c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6b5eb │ │ │ │ - strdeq r0, [r9, #72]! @ 0x48 │ │ │ │ + strdeq r0, [r9, #64]! @ 0x40 │ │ │ │ bicseq r7, r2, ip, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85e08 <__cxa_atexit@plt+0x7a794> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125407,21 +125407,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85e10 <__cxa_atexit@plt+0x7a79c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85e14 <__cxa_atexit@plt+0x7a7a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r2, r0, lsl #10 │ │ │ │ - @ instruction: 0x01e90494 │ │ │ │ + mvneq r0, ip, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85e68 <__cxa_atexit@plt+0x7a7f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125431,21 +125431,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85e70 <__cxa_atexit@plt+0x7a7fc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85e74 <__cxa_atexit@plt+0x7a800> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6b524 │ │ │ │ - mvneq r0, r4, lsr r4 │ │ │ │ + mvneq r0, ip, lsr #8 │ │ │ │ bicseq r7, r2, r8, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85ecc <__cxa_atexit@plt+0x7a858> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125456,21 +125456,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85ed4 <__cxa_atexit@plt+0x7a860> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85ed8 <__cxa_atexit@plt+0x7a864> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r2, ip, asr r4 │ │ │ │ - ldrdeq r0, [r9, #48]! @ 0x30 │ │ │ │ + mvneq r0, r8, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85f2c <__cxa_atexit@plt+0x7a8b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125480,21 +125480,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85f34 <__cxa_atexit@plt+0x7a8c0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85f38 <__cxa_atexit@plt+0x7a8c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6b45d │ │ │ │ - mvneq r0, r0, ror r3 │ │ │ │ + mvneq r0, r8, ror #6 │ │ │ │ bicseq r7, r2, r4, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85f90 <__cxa_atexit@plt+0x7a91c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125505,21 +125505,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85f98 <__cxa_atexit@plt+0x7a924> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85f9c <__cxa_atexit@plt+0x7a928> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq r7, [r2, #56] @ 0x38 │ │ │ │ - mvneq r0, ip, lsl #6 │ │ │ │ + mvneq r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 85ff0 <__cxa_atexit@plt+0x7a97c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125529,21 +125529,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 85ff8 <__cxa_atexit@plt+0x7a984> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 85ffc <__cxa_atexit@plt+0x7a988> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6b395 │ │ │ │ - mvneq r0, ip, lsr #5 │ │ │ │ + mvneq r0, r4, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 86050 <__cxa_atexit@plt+0x7a9dc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125553,21 +125553,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 86058 <__cxa_atexit@plt+0x7a9e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 8605c <__cxa_atexit@plt+0x7a9e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6b32c │ │ │ │ - mvneq r0, ip, asr #4 │ │ │ │ + mvneq r0, r4, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 860b0 <__cxa_atexit@plt+0x7aa3c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125577,21 +125577,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 860b8 <__cxa_atexit@plt+0x7aa44> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 860bc <__cxa_atexit@plt+0x7aa48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6b2c7 │ │ │ │ - mvneq r0, ip, ror #3 │ │ │ │ + mvneq r0, r4, ror #3 │ │ │ │ bicseq r7, r2, r0, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 86114 <__cxa_atexit@plt+0x7aaa0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125602,21 +125602,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 8611c <__cxa_atexit@plt+0x7aaa8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 86120 <__cxa_atexit@plt+0x7aaac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r2, r4, ror r2 │ │ │ │ - mvneq r0, r8, lsl #3 │ │ │ │ + mvneq r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 86174 <__cxa_atexit@plt+0x7ab00> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125626,21 +125626,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 8617c <__cxa_atexit@plt+0x7ab08> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 86180 <__cxa_atexit@plt+0x7ab0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6b1fa │ │ │ │ - mvneq r0, r8, lsr #2 │ │ │ │ + mvneq r0, r0, lsr #2 │ │ │ │ ldrsheq r7, [r2, #28] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 861d8 <__cxa_atexit@plt+0x7ab64> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125651,21 +125651,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 861e0 <__cxa_atexit@plt+0x7ab6c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 861e4 <__cxa_atexit@plt+0x7ab70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq r7, [r2, #16] │ │ │ │ - mvneq r0, r4, asr #1 │ │ │ │ + strheq r0, [r9, #12]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 86238 <__cxa_atexit@plt+0x7abc4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125675,21 +125675,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 86240 <__cxa_atexit@plt+0x7abcc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 86244 <__cxa_atexit@plt+0x7abd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6b12f │ │ │ │ - mvneq r0, r4, rrx │ │ │ │ + mvneq r0, ip, asr r0 │ │ │ │ bicseq r7, r2, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8629c <__cxa_atexit@plt+0x7ac28> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125700,21 +125700,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 862a4 <__cxa_atexit@plt+0x7ac30> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 862a8 <__cxa_atexit@plt+0x7ac34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r2, ip, lsr #2 │ │ │ │ - mvneq r0, r0 │ │ │ │ + strdeq pc, [r8, #248]! @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 862fc <__cxa_atexit@plt+0x7ac88> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125724,21 +125724,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 86304 <__cxa_atexit@plt+0x7ac90> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 86308 <__cxa_atexit@plt+0x7ac94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6b063 │ │ │ │ - mvneq pc, r0, lsr #31 │ │ │ │ + strexheq pc, r8, [r8] @ │ │ │ │ ldrheq r7, [r2, #4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 86360 <__cxa_atexit@plt+0x7acec> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125749,21 +125749,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 86368 <__cxa_atexit@plt+0x7acf4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 8636c <__cxa_atexit@plt+0x7acf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r2, r8, lsl #1 │ │ │ │ - mvneq pc, ip, lsr pc @ │ │ │ │ + mvneq pc, r4, lsr pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 863c0 <__cxa_atexit@plt+0x7ad4c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125773,21 +125773,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 863c8 <__cxa_atexit@plt+0x7ad54> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 863cc <__cxa_atexit@plt+0x7ad58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6af99 │ │ │ │ - ldrdeq pc, [r8, #236]! @ 0xec │ │ │ │ + ldrdeq pc, [r8, #228]! @ 0xe4 │ │ │ │ bicseq r7, r2, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 86424 <__cxa_atexit@plt+0x7adb0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125798,21 +125798,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 8642c <__cxa_atexit@plt+0x7adb8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 86430 <__cxa_atexit@plt+0x7adbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, r4, ror #31 │ │ │ │ - mvneq pc, r8, ror lr @ │ │ │ │ + mvneq pc, r0, ror lr @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 86484 <__cxa_atexit@plt+0x7ae10> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125822,21 +125822,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 8648c <__cxa_atexit@plt+0x7ae18> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 86490 <__cxa_atexit@plt+0x7ae1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6aed1 │ │ │ │ - mvneq pc, r8, lsl lr @ │ │ │ │ + mvneq pc, r0, lsl lr @ │ │ │ │ bicseq r6, r2, ip, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 864e8 <__cxa_atexit@plt+0x7ae74> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125847,21 +125847,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 864f0 <__cxa_atexit@plt+0x7ae7c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 864f4 <__cxa_atexit@plt+0x7ae80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, r0, asr #30 │ │ │ │ - strheq pc, [r8, #212]! @ 0xd4 @ │ │ │ │ + mvneq pc, ip, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 86548 <__cxa_atexit@plt+0x7aed4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125871,21 +125871,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 86550 <__cxa_atexit@plt+0x7aedc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 86554 <__cxa_atexit@plt+0x7aee0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6ae0a │ │ │ │ - mvneq pc, r4, asr sp @ │ │ │ │ + mvneq pc, ip, asr #26 │ │ │ │ ldrsbeq r6, [r2, #228] @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 865ac <__cxa_atexit@plt+0x7af38> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125896,21 +125896,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 865b4 <__cxa_atexit@plt+0x7af40> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 865b8 <__cxa_atexit@plt+0x7af44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, r8, lsr #29 │ │ │ │ - strdeq pc, [r8, #192]! @ 0xc0 │ │ │ │ + mvneq pc, r8, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8660c <__cxa_atexit@plt+0x7af98> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125920,21 +125920,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 86614 <__cxa_atexit@plt+0x7afa0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 86618 <__cxa_atexit@plt+0x7afa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6ad3c │ │ │ │ - stlheq r0, [r8] │ │ │ │ + mvneq pc, r8, lsl #25 │ │ │ │ bicseq r6, r2, r0, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 86670 <__cxa_atexit@plt+0x7affc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125945,21 +125945,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 86678 <__cxa_atexit@plt+0x7b004> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 8667c <__cxa_atexit@plt+0x7b008> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, r4, lsl #28 │ │ │ │ - mvneq pc, ip, lsr #24 │ │ │ │ + mvneq pc, r4, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 866d0 <__cxa_atexit@plt+0x7b05c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -125969,21 +125969,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 866d8 <__cxa_atexit@plt+0x7b064> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 866dc <__cxa_atexit@plt+0x7b068> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6ac72 │ │ │ │ - mvneq pc, ip, asr #23 │ │ │ │ + mvneq pc, r4, asr #23 │ │ │ │ bicseq r6, r2, ip, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 86734 <__cxa_atexit@plt+0x7b0c0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -125994,21 +125994,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 8673c <__cxa_atexit@plt+0x7b0c8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 86740 <__cxa_atexit@plt+0x7b0cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, r0, ror #26 │ │ │ │ - mvneq pc, r8, ror #22 │ │ │ │ + mvneq pc, r0, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 86794 <__cxa_atexit@plt+0x7b120> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -126018,21 +126018,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 8679c <__cxa_atexit@plt+0x7b128> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 867a0 <__cxa_atexit@plt+0x7b12c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6aba5 │ │ │ │ - mvneq pc, r8, lsl #22 │ │ │ │ + mvneq pc, r0, lsl #22 │ │ │ │ bicseq r6, r2, r8, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 867f8 <__cxa_atexit@plt+0x7b184> │ │ │ │ mov r0, r4 │ │ │ │ @@ -126043,21 +126043,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 86800 <__cxa_atexit@plt+0x7b18c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 86804 <__cxa_atexit@plt+0x7b190> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq r6, [r2, #204] @ 0xcc │ │ │ │ - mvneq pc, r4, lsr #21 │ │ │ │ + @ instruction: 0x01e8fa9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -126070,15 +126070,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8685c <__cxa_atexit@plt+0x7b1e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r0, lsr #23 │ │ │ │ + @ instruction: 0x01e8fb98 │ │ │ │ @ instruction: 0x01d26c98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86894 <__cxa_atexit@plt+0x7b220> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -126087,15 +126087,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r8, #144]! @ 0x90 │ │ │ │ + mvneq pc, r8, ror #19 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 868d4 <__cxa_atexit@plt+0x7b260> │ │ │ │ ldr r3, [pc, #36] @ 868e4 <__cxa_atexit@plt+0x7b270> │ │ │ │ @@ -126144,15 +126144,15 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - mvneq pc, r8, ror sl @ │ │ │ │ + mvneq pc, r0, ror sl @ │ │ │ │ bicseq r6, r2, r0, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 869e4 <__cxa_atexit@plt+0x7b370> │ │ │ │ mov r0, r4 │ │ │ │ @@ -126173,15 +126173,15 @@ │ │ │ │ b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, ip, lsr #23 │ │ │ │ ldrheq r6, [r2, #184] @ 0xb8 │ │ │ │ - strheq pc, [r8, #140]! @ 0x8c @ │ │ │ │ + strheq pc, [r8, #132]! @ 0x84 @ │ │ │ │ bicseq r6, r2, r4, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 86a58 <__cxa_atexit@plt+0x7b3e4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -126202,15 +126202,15 @@ │ │ │ │ b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq r6, [r2, #176] @ 0xb0 │ │ │ │ ldrheq r6, [r2, #188] @ 0xbc │ │ │ │ - mvneq pc, r8, asr #16 │ │ │ │ + mvneq pc, r0, asr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -126226,16 +126226,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 86ad0 <__cxa_atexit@plt+0x7b45c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r4, ror #15 │ │ │ │ - mvneq pc, r0, lsr r9 @ │ │ │ │ + ldrdeq pc, [r8, #124]! @ 0x7c │ │ │ │ + mvneq pc, r8, lsr #18 │ │ │ │ bicseq r6, r2, r0, ror fp │ │ │ │ bicseq r6, r2, r4, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 86b34 <__cxa_atexit@plt+0x7b4c0> │ │ │ │ @@ -126257,15 +126257,15 @@ │ │ │ │ b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, r0, asr fp │ │ │ │ bicseq r6, r2, ip, asr fp │ │ │ │ - mvneq pc, ip, ror #14 │ │ │ │ + mvneq pc, r4, ror #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 86bb4 <__cxa_atexit@plt+0x7b540> │ │ │ │ ldr r3, [pc, #92] @ 86bc4 <__cxa_atexit@plt+0x7b550> │ │ │ │ @@ -126290,31 +126290,31 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 86bcc <__cxa_atexit@plt+0x7b558> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvneq pc, ip, asr #14 │ │ │ │ + mvneq pc, r4, asr #14 │ │ │ │ bicseq r6, r2, r8, ror #21 │ │ │ │ - mvneq pc, r0, lsr r7 @ │ │ │ │ + mvneq pc, r8, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 86c04 <__cxa_atexit@plt+0x7b590> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 86c08 <__cxa_atexit@plt+0x7b594> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #95 @ 0x5f │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r8, #100]! @ 0x64 │ │ │ │ - strdeq pc, [r8, #96]! @ 0x60 │ │ │ │ + mvneq pc, ip, ror #13 │ │ │ │ + mvneq pc, r8, ror #13 │ │ │ │ bicseq r6, r2, r4, ror #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86c48 <__cxa_atexit@plt+0x7b5d4> │ │ │ │ @@ -126338,15 +126338,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 86c8c <__cxa_atexit@plt+0x7b618> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ - b 48f658 <__cxa_atexit@plt+0x483fe4> │ │ │ │ + b 8df850 <__cxa_atexit@plt+0x8d41dc> │ │ │ │ bicseq r6, r2, r0, ror sl │ │ │ │ bicseq r6, r2, ip, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 86ce4 <__cxa_atexit@plt+0x7b670> │ │ │ │ @@ -126364,15 +126364,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1543478 <__cxa_atexit@plt+0x1537e04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6a571 │ │ │ │ - strheq pc, [r8, #88]! @ 0x58 @ │ │ │ │ + strheq pc, [r8, #80]! @ 0x50 @ │ │ │ │ bicseq r6, r2, r8, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 86d54 <__cxa_atexit@plt+0x7b6e0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -126393,15 +126393,15 @@ │ │ │ │ b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, r4, lsr sl │ │ │ │ bicseq r6, r2, r0, asr #20 │ │ │ │ - mvneq pc, ip, asr #10 │ │ │ │ + mvneq pc, r4, asr #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86dd4 <__cxa_atexit@plt+0x7b760> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -126425,15 +126425,15 @@ │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ 86de8 <__cxa_atexit@plt+0x7b774> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r8, #64]! @ 0x40 │ │ │ │ + mvneq pc, r8, ror #9 │ │ │ │ bicseq r6, r2, ip, asr #19 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ beq 86e40 <__cxa_atexit@plt+0x7b7cc> │ │ │ │ @@ -126476,17 +126476,17 @@ │ │ │ │ str r1, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r4, asr r4 @ │ │ │ │ + mvneq pc, ip, asr #8 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - mvneq pc, ip, lsr #8 │ │ │ │ + mvneq pc, r4, lsr #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -126502,21 +126502,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 86f2c <__cxa_atexit@plt+0x7b8b8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 86f30 <__cxa_atexit@plt+0x7b8bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6a320 │ │ │ │ - mvneq pc, r8, ror r3 @ │ │ │ │ + mvneq pc, r0, ror r3 @ │ │ │ │ bicseq r6, r2, r4, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 86f88 <__cxa_atexit@plt+0x7b914> │ │ │ │ mov r0, r4 │ │ │ │ @@ -126527,21 +126527,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 86f90 <__cxa_atexit@plt+0x7b91c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 86f94 <__cxa_atexit@plt+0x7b920> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, r8, asr #16 │ │ │ │ - mvneq pc, r4, lsl r3 @ │ │ │ │ + mvneq pc, ip, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 86fe8 <__cxa_atexit@plt+0x7b974> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -126551,21 +126551,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 86ff0 <__cxa_atexit@plt+0x7b97c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 86ff4 <__cxa_atexit@plt+0x7b980> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6a258 │ │ │ │ - strheq pc, [r8, #36]! @ 0x24 @ │ │ │ │ + mvneq pc, ip, lsr #5 │ │ │ │ ldrsbeq r6, [r2, #112] @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8704c <__cxa_atexit@plt+0x7b9d8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -126576,21 +126576,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 87054 <__cxa_atexit@plt+0x7b9e0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 87058 <__cxa_atexit@plt+0x7b9e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, r4, lsr #15 │ │ │ │ - mvneq pc, r0, asr r2 @ │ │ │ │ + mvneq pc, r8, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 870ac <__cxa_atexit@plt+0x7ba38> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -126600,21 +126600,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 870b4 <__cxa_atexit@plt+0x7ba40> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 870b8 <__cxa_atexit@plt+0x7ba44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6a190 │ │ │ │ - strdeq pc, [r8, #16]! │ │ │ │ + mvneq pc, r8, ror #3 │ │ │ │ bicseq r6, r2, ip, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87110 <__cxa_atexit@plt+0x7ba9c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -126625,21 +126625,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 87118 <__cxa_atexit@plt+0x7baa4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 8711c <__cxa_atexit@plt+0x7baa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, r0, lsl #14 │ │ │ │ - mvneq pc, ip, lsl #3 │ │ │ │ + mvneq pc, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87170 <__cxa_atexit@plt+0x7bafc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -126649,21 +126649,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 87178 <__cxa_atexit@plt+0x7bb04> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 8717c <__cxa_atexit@plt+0x7bb08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6a0c5 │ │ │ │ - mvneq pc, ip, lsr #2 │ │ │ │ + mvneq pc, r4, lsr #2 │ │ │ │ bicseq r6, r2, r8, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 871d4 <__cxa_atexit@plt+0x7bb60> │ │ │ │ mov r0, r4 │ │ │ │ @@ -126674,21 +126674,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 871dc <__cxa_atexit@plt+0x7bb68> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 871e0 <__cxa_atexit@plt+0x7bb6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, ip, asr r6 │ │ │ │ - mvneq pc, r8, asr #1 │ │ │ │ + mvneq pc, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87234 <__cxa_atexit@plt+0x7bbc0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -126698,21 +126698,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 8723c <__cxa_atexit@plt+0x7bbc8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 87240 <__cxa_atexit@plt+0x7bbcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b69ffc │ │ │ │ - mvneq pc, r8, rrx │ │ │ │ + mvneq pc, r0, rrx │ │ │ │ bicseq r6, r2, r4, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87298 <__cxa_atexit@plt+0x7bc24> │ │ │ │ mov r0, r4 │ │ │ │ @@ -126723,21 +126723,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 872a0 <__cxa_atexit@plt+0x7bc2c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 872a4 <__cxa_atexit@plt+0x7bc30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq r6, [r2, #88] @ 0x58 │ │ │ │ - mvneq pc, r4 │ │ │ │ + strdeq lr, [r8, #252]! @ 0xfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 872f8 <__cxa_atexit@plt+0x7bc84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -126747,21 +126747,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 87300 <__cxa_atexit@plt+0x7bc8c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 87304 <__cxa_atexit@plt+0x7bc90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b69f35 │ │ │ │ - mvneq lr, r4, lsr #31 │ │ │ │ + strexheq lr, ip, [r8] │ │ │ │ bicseq r6, r2, r0, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8735c <__cxa_atexit@plt+0x7bce8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -126772,21 +126772,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 87364 <__cxa_atexit@plt+0x7bcf0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 87368 <__cxa_atexit@plt+0x7bcf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, r4, lsl r5 │ │ │ │ - mvneq lr, r0, asr #30 │ │ │ │ + mvneq lr, r8, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 873bc <__cxa_atexit@plt+0x7bd48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -126796,21 +126796,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 873c4 <__cxa_atexit@plt+0x7bd50> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 873c8 <__cxa_atexit@plt+0x7bd54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b69e6d │ │ │ │ - mvneq lr, r0, ror #29 │ │ │ │ + ldrdeq lr, [r8, #232]! @ 0xe8 │ │ │ │ @ instruction: 0x01d2649c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87420 <__cxa_atexit@plt+0x7bdac> │ │ │ │ mov r0, r4 │ │ │ │ @@ -126821,21 +126821,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 87428 <__cxa_atexit@plt+0x7bdb4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 8742c <__cxa_atexit@plt+0x7bdb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, r0, ror r4 │ │ │ │ - mvneq lr, ip, ror lr │ │ │ │ + mvneq lr, r4, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87480 <__cxa_atexit@plt+0x7be0c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -126845,21 +126845,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 87488 <__cxa_atexit@plt+0x7be14> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 8748c <__cxa_atexit@plt+0x7be18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b69da5 │ │ │ │ - mvneq lr, ip, lsl lr │ │ │ │ + mvneq lr, r4, lsl lr │ │ │ │ ldrsheq r6, [r2, #56] @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 874e4 <__cxa_atexit@plt+0x7be70> │ │ │ │ mov r0, r4 │ │ │ │ @@ -126870,21 +126870,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 874ec <__cxa_atexit@plt+0x7be78> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 874f0 <__cxa_atexit@plt+0x7be7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, ip, asr #7 │ │ │ │ - strheq lr, [r8, #216]! @ 0xd8 │ │ │ │ + strheq lr, [r8, #208]! @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87544 <__cxa_atexit@plt+0x7bed0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -126894,21 +126894,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 8754c <__cxa_atexit@plt+0x7bed8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 87550 <__cxa_atexit@plt+0x7bedc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b69cdf │ │ │ │ - mvneq lr, r8, asr sp │ │ │ │ + mvneq lr, r0, asr sp │ │ │ │ bicseq r6, r2, r4, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 875a8 <__cxa_atexit@plt+0x7bf34> │ │ │ │ mov r0, r4 │ │ │ │ @@ -126919,21 +126919,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 875b0 <__cxa_atexit@plt+0x7bf3c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 875b4 <__cxa_atexit@plt+0x7bf40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, r8, lsr #6 │ │ │ │ - strdeq lr, [r8, #196]! @ 0xc4 │ │ │ │ + mvneq lr, ip, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87608 <__cxa_atexit@plt+0x7bf94> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -126943,21 +126943,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 87610 <__cxa_atexit@plt+0x7bf9c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 87614 <__cxa_atexit@plt+0x7bfa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b69c19 │ │ │ │ - @ instruction: 0x01e8ec94 │ │ │ │ + mvneq lr, ip, lsl #25 │ │ │ │ ldrheq r6, [r2, #32] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8766c <__cxa_atexit@plt+0x7bff8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -126968,21 +126968,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 87674 <__cxa_atexit@plt+0x7c000> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 87678 <__cxa_atexit@plt+0x7c004> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, r4, lsl #5 │ │ │ │ - mvneq lr, r0, lsr ip │ │ │ │ + mvneq lr, r8, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 876cc <__cxa_atexit@plt+0x7c058> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -126992,21 +126992,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 876d4 <__cxa_atexit@plt+0x7c060> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 876d8 <__cxa_atexit@plt+0x7c064> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b69b51 │ │ │ │ - ldrdeq lr, [r8, #176]! @ 0xb0 │ │ │ │ + mvneq lr, r8, asr #23 │ │ │ │ bicseq r6, r2, ip, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87730 <__cxa_atexit@plt+0x7c0bc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -127017,21 +127017,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 87738 <__cxa_atexit@plt+0x7c0c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 8773c <__cxa_atexit@plt+0x7c0c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, r0, ror #3 │ │ │ │ - mvneq lr, ip, ror #22 │ │ │ │ + mvneq lr, r4, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87790 <__cxa_atexit@plt+0x7c11c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -127041,21 +127041,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 87798 <__cxa_atexit@plt+0x7c124> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 8779c <__cxa_atexit@plt+0x7c128> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b69a8b │ │ │ │ - mvneq lr, ip, lsl #22 │ │ │ │ + mvneq lr, r4, lsl #22 │ │ │ │ bicseq r6, r2, r8, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 877f4 <__cxa_atexit@plt+0x7c180> │ │ │ │ mov r0, r4 │ │ │ │ @@ -127066,21 +127066,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 877fc <__cxa_atexit@plt+0x7c188> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 87800 <__cxa_atexit@plt+0x7c18c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r2, ip, lsr r1 │ │ │ │ - mvneq lr, r8, lsr #21 │ │ │ │ + mvneq lr, r0, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 87854 <__cxa_atexit@plt+0x7c1e0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -127090,21 +127090,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 8785c <__cxa_atexit@plt+0x7c1e8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 87860 <__cxa_atexit@plt+0x7c1ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b699c0 │ │ │ │ - mvneq lr, r8, asr #20 │ │ │ │ + mvneq lr, r0, asr #20 │ │ │ │ bicseq r6, r2, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 878b8 <__cxa_atexit@plt+0x7c244> │ │ │ │ mov r0, r4 │ │ │ │ @@ -127115,21 +127115,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 878c0 <__cxa_atexit@plt+0x7c24c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 878c4 <__cxa_atexit@plt+0x7c250> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01d26098 │ │ │ │ - mvneq lr, r4, ror #19 │ │ │ │ + ldrdeq lr, [r8, #156]! @ 0x9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -127142,15 +127142,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8791c <__cxa_atexit@plt+0x7c2a8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, lsl #20 │ │ │ │ + strdeq lr, [r8, #156]! @ 0x9c │ │ │ │ bicseq r6, r2, r8, asr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -127164,15 +127164,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87974 <__cxa_atexit@plt+0x7c300> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, asr #21 │ │ │ │ + strheq lr, [r8, #172]! @ 0xac │ │ │ │ ldrsheq r5, [r2, #244] @ 0xf4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -127186,15 +127186,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 879cc <__cxa_atexit@plt+0x7c358> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, asr r9 │ │ │ │ + mvneq lr, ip, asr #18 │ │ │ │ bicseq r5, r2, r0, lsr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -127208,15 +127208,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87a24 <__cxa_atexit@plt+0x7c3b0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, lsl sl │ │ │ │ + mvneq lr, r0, lsl sl │ │ │ │ bicseq r5, r2, ip, asr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -127230,15 +127230,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87a7c <__cxa_atexit@plt+0x7c408> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq lr, [r8, #148]! @ 0x94 │ │ │ │ + mvneq lr, ip, lsr #19 │ │ │ │ bicseq r5, r2, r8, lsl #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -127252,15 +127252,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87ad4 <__cxa_atexit@plt+0x7c460> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, ror #18 │ │ │ │ + mvneq lr, r4, ror #18 │ │ │ │ ldrheq r5, [r2, #228] @ 0xe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -127274,15 +127274,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87b2c <__cxa_atexit@plt+0x7c4b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r8, #136]! @ 0x88 │ │ │ │ + strdeq lr, [r8, #128]! @ 0x80 │ │ │ │ ldrsheq r5, [r2, #88] @ 0x58 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -127296,15 +127296,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87b84 <__cxa_atexit@plt+0x7c510> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, asr #17 │ │ │ │ + strheq lr, [r8, #136]! @ 0x88 │ │ │ │ bicseq r5, r2, ip, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -127318,15 +127318,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87bdc <__cxa_atexit@plt+0x7c568> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, ror #16 │ │ │ │ + mvneq lr, r4, ror #16 │ │ │ │ ldrheq r5, [r2, #216] @ 0xd8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -127340,15 +127340,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87c34 <__cxa_atexit@plt+0x7c5c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, lsl r8 │ │ │ │ + mvneq lr, r0, lsl r8 │ │ │ │ bicseq r5, r2, r4, ror #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -127362,15 +127362,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87c8c <__cxa_atexit@plt+0x7c618> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, asr #15 │ │ │ │ + strheq lr, [r8, #124]! @ 0x7c │ │ │ │ bicseq r5, r2, r0, lsl sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -127384,15 +127384,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87ce4 <__cxa_atexit@plt+0x7c670> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, ror r7 │ │ │ │ + mvneq lr, r8, ror #14 │ │ │ │ ldrheq r5, [r2, #204] @ 0xcc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -127406,15 +127406,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87d3c <__cxa_atexit@plt+0x7c6c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, ror #13 │ │ │ │ + mvneq lr, r4, ror #13 │ │ │ │ bicseq r5, r2, r8, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -127428,15 +127428,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87d94 <__cxa_atexit@plt+0x7c720> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, lsl #13 │ │ │ │ + mvneq lr, r4, lsl #13 │ │ │ │ bicseq r5, r2, ip, lsl #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -127450,15 +127450,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87dec <__cxa_atexit@plt+0x7c778> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, ror #12 │ │ │ │ + mvneq lr, r4, ror #12 │ │ │ │ bicseq r5, r2, r0, asr #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -127472,15 +127472,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87e44 <__cxa_atexit@plt+0x7c7d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, lsl r6 │ │ │ │ + mvneq lr, r0, lsl r6 │ │ │ │ bicseq r5, r2, ip, ror #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -127494,15 +127494,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87e9c <__cxa_atexit@plt+0x7c828> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, asr #11 │ │ │ │ + strheq lr, [r8, #92]! @ 0x5c │ │ │ │ bicseq r5, r2, r8, lsl fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -127516,15 +127516,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87ef4 <__cxa_atexit@plt+0x7c880> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, lsr #8 │ │ │ │ + mvneq lr, r4, lsr #8 │ │ │ │ bicseq r5, r2, r4, asr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -127538,15 +127538,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87f4c <__cxa_atexit@plt+0x7c8d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, lsl r5 │ │ │ │ + mvneq lr, r0, lsl r5 │ │ │ │ bicseq r5, r2, r0, ror sl │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -127562,15 +127562,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 87fac <__cxa_atexit@plt+0x7c938> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, asr #9 │ │ │ │ + strheq lr, [r8, #76]! @ 0x4c │ │ │ │ bicseq r5, r2, r4, lsl sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -127584,15 +127584,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 88004 <__cxa_atexit@plt+0x7c990> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r8, #56]! @ 0x38 │ │ │ │ + strdeq lr, [r8, #48]! @ 0x30 │ │ │ │ bicseq r5, r2, r0, asr #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -127606,15 +127606,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8805c <__cxa_atexit@plt+0x7c9e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, asr #5 │ │ │ │ + strheq lr, [r8, #44]! @ 0x2c │ │ │ │ bicseq r5, r2, ip, ror #18 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -127628,15 +127628,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 880b4 <__cxa_atexit@plt+0x7ca40> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq lr, [r8, #56]! @ 0x38 │ │ │ │ + strheq lr, [r8, #48]! @ 0x30 │ │ │ │ bicseq r5, r2, r8, lsl r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -127650,15 +127650,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8810c <__cxa_atexit@plt+0x7ca98> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, ror #6 │ │ │ │ + mvneq lr, ip, asr r3 │ │ │ │ bicseq r5, r2, r4, asr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -127672,15 +127672,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 88164 <__cxa_atexit@plt+0x7caf0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, lsl r3 │ │ │ │ + mvneq lr, r8, lsl #6 │ │ │ │ bicseq r5, r2, r0, ror r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -127694,15 +127694,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 881bc <__cxa_atexit@plt+0x7cb48> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq lr, [r8, #44]! @ 0x2c │ │ │ │ + strheq lr, [r8, #36]! @ 0x24 │ │ │ │ bicseq r5, r2, ip, lsl r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -127716,15 +127716,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 88214 <__cxa_atexit@plt+0x7cba0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, lsl #4 │ │ │ │ + mvneq lr, r0, lsl #4 │ │ │ │ bicseq r4, r2, r8, lsl #30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8824c <__cxa_atexit@plt+0x7cbd8> │ │ │ │ @@ -127757,15 +127757,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, r8, asr #2 │ │ │ │ + mvneq lr, r0, asr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 882ec <__cxa_atexit@plt+0x7cc78> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -127773,15 +127773,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strexheq sp, r8, [r8] │ │ │ │ + strexheq sp, r0, [r8] │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8832c <__cxa_atexit@plt+0x7ccb8> │ │ │ │ ldr r3, [pc, #36] @ 8833c <__cxa_atexit@plt+0x7ccc8> │ │ │ │ @@ -127819,15 +127819,15 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq lr, ip, asr #32 │ │ │ │ + mvneq lr, r4, asr #32 │ │ │ │ @ instruction: 0x01d25694 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 88410 <__cxa_atexit@plt+0x7cd9c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -127841,22 +127841,22 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 88420 <__cxa_atexit@plt+0x7cdac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 488e40 <__cxa_atexit@plt+0x47d7cc> │ │ │ │ + b 8d9038 <__cxa_atexit@plt+0x8cd9c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r5, r2, r0, asr #12 │ │ │ │ bicseq r5, r2, ip, asr #12 │ │ │ │ - stlexheq sp, r0, [r8] │ │ │ │ + mvneq sp, r8, lsl #29 │ │ │ │ bicseq r5, r2, r4, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 88484 <__cxa_atexit@plt+0x7ce10> │ │ │ │ mov r0, r4 │ │ │ │ @@ -127870,22 +127870,22 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 88494 <__cxa_atexit@plt+0x7ce20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 488e40 <__cxa_atexit@plt+0x47d7cc> │ │ │ │ + b 8d9038 <__cxa_atexit@plt+0x8cd9c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r5, r2, r4, asr #12 │ │ │ │ ldrsbeq r5, [r2, #88] @ 0x58 │ │ │ │ - mvneq sp, ip, lsl lr │ │ │ │ + mvneq sp, r4, lsl lr │ │ │ │ @ instruction: 0x01d25690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 884f8 <__cxa_atexit@plt+0x7ce84> │ │ │ │ mov r0, r4 │ │ │ │ @@ -127906,15 +127906,15 @@ │ │ │ │ b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r5, r2, ip, lsr r6 │ │ │ │ bicseq r5, r2, r8, asr #12 │ │ │ │ - mvneq sp, r8, lsr #27 │ │ │ │ + mvneq sp, r0, lsr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 88574 <__cxa_atexit@plt+0x7cf00> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -127940,17 +127940,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, lsr sp │ │ │ │ - mvneq sp, r8, lsr #29 │ │ │ │ - strheq sp, [r8, #232]! @ 0xe8 │ │ │ │ + mvneq sp, r0, lsr sp │ │ │ │ + mvneq sp, r0, lsr #29 │ │ │ │ + strheq sp, [r8, #224]! @ 0xe0 │ │ │ │ @ instruction: 0x01d2559c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 885d0 <__cxa_atexit@plt+0x7cf5c> │ │ │ │ @@ -128010,15 +128010,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ bicseq r5, r2, r0, asr #9 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - mvneq sp, r4, lsr #25 │ │ │ │ + @ instruction: 0x01e8dc9c │ │ │ │ @ instruction: 0x01d25490 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 88720 <__cxa_atexit@plt+0x7d0ac> │ │ │ │ @@ -128050,15 +128050,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq r5, r2, ip, lsl r4 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - strdeq sp, [r8, #180]! @ 0xb4 │ │ │ │ + mvneq sp, ip, ror #23 │ │ │ │ ldrsheq r5, [r2, #60] @ 0x3c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88780 <__cxa_atexit@plt+0x7d10c> │ │ │ │ @@ -128103,17 +128103,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, lsr #21 │ │ │ │ - mvneq sp, ip, lsl ip │ │ │ │ - mvneq sp, ip, lsr #24 │ │ │ │ + mvneq sp, r4, lsr #21 │ │ │ │ + mvneq sp, r4, lsl ip │ │ │ │ + mvneq sp, r4, lsr #24 │ │ │ │ @ instruction: 0x01d25294 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 888ac <__cxa_atexit@plt+0x7d238> │ │ │ │ ldr r2, [pc, #108] @ 888b4 <__cxa_atexit@plt+0x7d240> │ │ │ │ @@ -128142,15 +128142,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 888c0 <__cxa_atexit@plt+0x7d24c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq sp, r0, lsr #20 │ │ │ │ + mvneq sp, r8, lsl sl │ │ │ │ bicseq r5, r2, r8, lsr #4 │ │ │ │ bicseq r5, r2, ip, lsl r2 │ │ │ │ ldrsheq r5, [r2, #24] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -128228,16 +128228,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ bicseq r5, r2, r8, ror #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - mvneq sp, r4, ror #17 │ │ │ │ - mvneq sp, r0, asr r9 │ │ │ │ + ldrdeq sp, [r8, #140]! @ 0x8c │ │ │ │ + mvneq sp, r8, asr #18 │ │ │ │ bicseq r5, r2, r4, asr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 88a9c <__cxa_atexit@plt+0x7d428> │ │ │ │ @@ -128274,16 +128274,16 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq r5, r2, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - mvneq sp, r8, lsl #16 │ │ │ │ - mvneq sp, r4, ror r8 │ │ │ │ + mvneq sp, r0, lsl #16 │ │ │ │ + mvneq sp, ip, ror #16 │ │ │ │ bicseq r4, r2, ip, ror #31 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [pc, #168] @ 88b90 <__cxa_atexit@plt+0x7d51c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -128326,17 +128326,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - mvneq sp, ip, lsr #15 │ │ │ │ - mvneq sp, r0, lsl r9 │ │ │ │ - mvneq sp, r0, lsl #17 │ │ │ │ + mvneq sp, r4, lsr #15 │ │ │ │ + mvneq sp, r8, lsl #18 │ │ │ │ + mvneq sp, r8, ror r8 │ │ │ │ bicseq r4, r2, r8, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -128367,17 +128367,17 @@ │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - strdeq sp, [r8, #104]! @ 0x68 │ │ │ │ - mvneq sp, ip, asr r8 │ │ │ │ - ldrdeq sp, [r8, #112]! @ 0x70 │ │ │ │ + strdeq sp, [r8, #96]! @ 0x60 │ │ │ │ + mvneq sp, r4, asr r8 │ │ │ │ + mvneq sp, r8, asr #15 │ │ │ │ bicseq r4, r2, r0, lsl pc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -128399,15 +128399,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 88cc0 <__cxa_atexit@plt+0x7d64c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - ldrdeq sp, [r8, #120]! @ 0x78 │ │ │ │ + ldrdeq sp, [r8, #112]! @ 0x70 │ │ │ │ bicseq r4, r2, ip, asr #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 88d2c <__cxa_atexit@plt+0x7d6b8> │ │ │ │ @@ -128434,17 +128434,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r0, lsl #11 │ │ │ │ - strdeq sp, [r8, #96]! @ 0x60 │ │ │ │ - mvneq sp, r0, lsl #14 │ │ │ │ + mvneq sp, r8, ror r5 │ │ │ │ + mvneq sp, r8, ror #13 │ │ │ │ + strdeq sp, [r8, #104]! @ 0x68 │ │ │ │ bicseq r4, r2, r4, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88dd8 <__cxa_atexit@plt+0x7d764> │ │ │ │ ldr r2, [pc, #108] @ 88de0 <__cxa_atexit@plt+0x7d76c> │ │ │ │ @@ -128473,15 +128473,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 88dec <__cxa_atexit@plt+0x7d778> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strdeq sp, [r8, #68]! @ 0x44 │ │ │ │ + mvneq sp, ip, ror #9 │ │ │ │ @ instruction: 0x01d24c98 │ │ │ │ bicseq r4, r2, ip, lsl #25 │ │ │ │ bicseq r4, r2, r8, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -128559,16 +128559,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ bicseq r4, r2, ip, lsr ip │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - strheq sp, [r8, #56]! @ 0x38 │ │ │ │ - mvneq sp, r4, lsr #8 │ │ │ │ + strheq sp, [r8, #48]! @ 0x30 │ │ │ │ + mvneq sp, ip, lsl r4 │ │ │ │ bicseq r4, r2, r0, lsr ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 88fc8 <__cxa_atexit@plt+0x7d954> │ │ │ │ @@ -128605,16 +128605,16 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq r4, r2, r4, ror fp │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - ldrdeq sp, [r8, #44]! @ 0x2c │ │ │ │ - mvneq sp, r8, asr #6 │ │ │ │ + ldrdeq sp, [r8, #36]! @ 0x24 │ │ │ │ + mvneq sp, r0, asr #6 │ │ │ │ bicseq r4, r2, ip, asr sl │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [pc, #168] @ 890bc <__cxa_atexit@plt+0x7da48> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -128657,17 +128657,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - mvneq sp, ip, ror r2 │ │ │ │ - mvneq sp, r4, ror #7 │ │ │ │ - mvneq sp, r4, asr r3 │ │ │ │ + mvneq sp, r4, ror r2 │ │ │ │ + ldrdeq sp, [r8, #60]! @ 0x3c │ │ │ │ + mvneq sp, ip, asr #6 │ │ │ │ bicseq r4, r2, r8, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -128698,17 +128698,17 @@ │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - mvneq sp, r8, asr #3 │ │ │ │ - mvneq sp, r0, lsr r3 │ │ │ │ - mvneq sp, r4, lsr #5 │ │ │ │ + mvneq sp, r0, asr #3 │ │ │ │ + mvneq sp, r8, lsr #6 │ │ │ │ + @ instruction: 0x01e8d29c │ │ │ │ ldrsheq r4, [r2, #156] @ 0x9c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -128730,15 +128730,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 891ec <__cxa_atexit@plt+0x7db78> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - mvneq sp, ip, lsr #5 │ │ │ │ + mvneq sp, r4, lsr #5 │ │ │ │ ldrheq r4, [r2, #152] @ 0x98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89228 <__cxa_atexit@plt+0x7dbb4> │ │ │ │ ldr r2, [pc, #36] @ 89230 <__cxa_atexit@plt+0x7dbbc> │ │ │ │ @@ -128748,16 +128748,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, rrx │ │ │ │ mvneq sp, r0, rrx │ │ │ │ + mvneq sp, r8, asr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -128769,15 +128769,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, ror #2 │ │ │ │ + mvneq sp, r0, ror #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -128806,16 +128806,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq sp, r0, lsl #2 │ │ │ │ - mvneq sp, r0, ror #2 │ │ │ │ + strdeq sp, [r8, #8]! │ │ │ │ + mvneq sp, r8, asr r1 │ │ │ │ @ instruction: 0x01d24894 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -128845,16 +128845,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - mvneq sp, r4, rrx │ │ │ │ - mvneq sp, r4, asr #1 │ │ │ │ + mvneq sp, ip, asr r0 │ │ │ │ + strheq sp, [r8, #12]! │ │ │ │ ldrsheq r4, [r2, #120] @ 0x78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 893f8 <__cxa_atexit@plt+0x7dd84> │ │ │ │ ldr r2, [pc, #36] @ 89400 <__cxa_atexit@plt+0x7dd8c> │ │ │ │ @@ -128864,16 +128864,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - stlexheq ip, r8, [r8] │ │ │ │ stlexheq ip, r0, [r8] │ │ │ │ + mvneq ip, r8, lsl #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -128885,15 +128885,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strexheq ip, r8, [r8] │ │ │ │ + strexheq ip, r0, [r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -128919,15 +128919,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq ip, r4, lsr pc │ │ │ │ + mvneq ip, ip, lsr #30 │ │ │ │ ldrsbeq r4, [r2, #104] @ 0x68 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -128954,15 +128954,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - mvneq ip, r8, lsr #29 │ │ │ │ + mvneq ip, r0, lsr #29 │ │ │ │ bicseq r4, r2, ip, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 895b0 <__cxa_atexit@plt+0x7df3c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -128974,16 +128974,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, ror #25 │ │ │ │ ldrdeq ip, [r8, #200]! @ 0xc8 │ │ │ │ + ldrdeq ip, [r8, #192]! @ 0xc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 895ec <__cxa_atexit@plt+0x7df78> │ │ │ │ ldr r3, [pc, #20] @ 895f4 <__cxa_atexit@plt+0x7df80> │ │ │ │ @@ -129032,16 +129032,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - mvneq ip, r8, ror sp │ │ │ │ - mvneq ip, ip, lsr #27 │ │ │ │ + mvneq ip, r0, ror sp │ │ │ │ + mvneq ip, r4, lsr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 89708 <__cxa_atexit@plt+0x7e094> │ │ │ │ @@ -129061,16 +129061,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq ip, [r8, #196]! @ 0xc4 │ │ │ │ - mvneq ip, r8, lsr #26 │ │ │ │ + mvneq ip, ip, ror #25 │ │ │ │ + mvneq ip, r0, lsr #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -129100,16 +129100,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0x01e8cc9c │ │ │ │ - mvneq ip, ip, ror #25 │ │ │ │ + @ instruction: 0x01e8cc94 │ │ │ │ + mvneq ip, r4, ror #25 │ │ │ │ bicseq r4, r2, ip, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 897fc <__cxa_atexit@plt+0x7e188> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -129121,16 +129121,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e8ca94 │ │ │ │ mvneq ip, ip, lsl #21 │ │ │ │ + mvneq ip, r4, lsl #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89840 <__cxa_atexit@plt+0x7e1cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -129138,15 +129138,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 89858 <__cxa_atexit@plt+0x7e1e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r4, asr #20 │ │ │ │ + mvneq ip, ip, lsr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89914 <__cxa_atexit@plt+0x7e2a0> │ │ │ │ ldr r2, [pc, #200] @ 89934 <__cxa_atexit@plt+0x7e2c0> │ │ │ │ @@ -129199,17 +129199,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - mvneq ip, r8, lsr sl │ │ │ │ - mvneq ip, r4, asr #19 │ │ │ │ - mvneq ip, ip, ror fp │ │ │ │ + mvneq ip, r0, lsr sl │ │ │ │ + strheq ip, [r8, #156]! @ 0x9c │ │ │ │ + mvneq ip, r4, ror fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 899d4 <__cxa_atexit@plt+0x7e360> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -129247,17 +129247,17 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - mvneq ip, r0, ror #18 │ │ │ │ - mvneq ip, ip, ror #17 │ │ │ │ - mvneq ip, r4, lsr #21 │ │ │ │ + mvneq ip, r8, asr r9 │ │ │ │ + mvneq ip, r4, ror #17 │ │ │ │ + @ instruction: 0x01e8ca9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 89a5c <__cxa_atexit@plt+0x7e3e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -129279,15 +129279,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - mvneq ip, r4, lsr r8 │ │ │ │ + mvneq ip, ip, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89b34 <__cxa_atexit@plt+0x7e4c0> │ │ │ │ ldr lr, [pc, #180] @ 89b54 <__cxa_atexit@plt+0x7e4e0> │ │ │ │ @@ -129334,17 +129334,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - mvneq ip, r4, asr #15 │ │ │ │ + strheq ip, [r8, #124]! @ 0x7c │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq ip, r4, lsr r9 │ │ │ │ + mvneq ip, ip, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ bne 89bcc <__cxa_atexit@plt+0x7e558> │ │ │ │ @@ -129370,15 +129370,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - mvneq ip, r8, lsl #17 │ │ │ │ + mvneq ip, r0, lsl #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89c18 <__cxa_atexit@plt+0x7e5a4> │ │ │ │ ldr r3, [pc, #20] @ 89c20 <__cxa_atexit@plt+0x7e5ac> │ │ │ │ @@ -129430,15 +129430,15 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - mvneq ip, ip, asr r7 │ │ │ │ + mvneq ip, r4, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 89d38 <__cxa_atexit@plt+0x7e6c4> │ │ │ │ @@ -129458,15 +129458,15 @@ │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - strheq ip, [r8, #104]! @ 0x68 │ │ │ │ + strheq ip, [r8, #96]! @ 0x60 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -129492,15 +129492,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - mvneq ip, r4, asr #13 │ │ │ │ + strheq ip, [r8, #108]! @ 0x6c │ │ │ │ ldrsheq r3, [r2, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89e18 <__cxa_atexit@plt+0x7e7a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -129512,16 +129512,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r8, ror r4 │ │ │ │ mvneq ip, r0, ror r4 │ │ │ │ + mvneq ip, r8, ror #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89e5c <__cxa_atexit@plt+0x7e7e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -129529,15 +129529,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 89e74 <__cxa_atexit@plt+0x7e800> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r8, lsr #8 │ │ │ │ + mvneq ip, r0, lsr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 89f38 <__cxa_atexit@plt+0x7e8c4> │ │ │ │ ldr r3, [pc, #208] @ 89f58 <__cxa_atexit@plt+0x7e8e4> │ │ │ │ @@ -129592,16 +129592,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - mvneq ip, ip, ror #10 │ │ │ │ - mvneq ip, r8, lsl #8 │ │ │ │ + mvneq ip, r4, ror #10 │ │ │ │ + mvneq ip, r0, lsl #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 89fec <__cxa_atexit@plt+0x7e978> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -129637,16 +129637,16 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - @ instruction: 0x01e8c498 │ │ │ │ - mvneq ip, r4, lsr r3 │ │ │ │ + @ instruction: 0x01e8c490 │ │ │ │ + mvneq ip, ip, lsr #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8a078 <__cxa_atexit@plt+0x7ea04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -129670,15 +129670,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - mvneq ip, r0, lsr #4 │ │ │ │ + mvneq ip, r8, lsl r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8a160 <__cxa_atexit@plt+0x7eaec> │ │ │ │ ldr lr, [pc, #196] @ 8a180 <__cxa_atexit@plt+0x7eb0c> │ │ │ │ @@ -129729,17 +129729,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - mvneq ip, r8, lsr #3 │ │ │ │ + mvneq ip, r0, lsr #3 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - mvneq ip, ip, lsl #6 │ │ │ │ + mvneq ip, r4, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ bne 8a200 <__cxa_atexit@plt+0x7eb8c> │ │ │ │ @@ -129767,15 +129767,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - mvneq ip, r8, asr r2 │ │ │ │ + mvneq ip, r0, asr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8a254 <__cxa_atexit@plt+0x7ebe0> │ │ │ │ ldr r3, [pc, #28] @ 8a25c <__cxa_atexit@plt+0x7ebe8> │ │ │ │ @@ -129828,15 +129828,15 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - mvneq ip, r0, lsr #2 │ │ │ │ + mvneq ip, r8, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8a378 <__cxa_atexit@plt+0x7ed04> │ │ │ │ @@ -129858,15 +129858,15 @@ │ │ │ │ str r2, [r3, #28] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - mvneq ip, r0, lsl #1 │ │ │ │ + mvneq ip, r8, ror r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -129893,15 +129893,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - mvneq ip, r4, lsl #1 │ │ │ │ + mvneq ip, ip, ror r0 │ │ │ │ ldrheq r3, [r2, #112] @ 0x70 │ │ │ │ bicseq r3, r2, r0, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 8a47c <__cxa_atexit@plt+0x7ee08> │ │ │ │ @@ -129916,22 +129916,22 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 8a48c <__cxa_atexit@plt+0x7ee18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 488e40 <__cxa_atexit@plt+0x47d7cc> │ │ │ │ + b 8d9038 <__cxa_atexit@plt+0x8cd9c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r3, r2, ip, lsl #15 │ │ │ │ @ instruction: 0x01d23798 │ │ │ │ - mvneq fp, r4, lsr #28 │ │ │ │ + mvneq fp, ip, lsl lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8a4d0 <__cxa_atexit@plt+0x7ee5c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -129942,16 +129942,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r0, asr #27 │ │ │ │ strheq fp, [r8, #216]! @ 0xd8 │ │ │ │ + strheq fp, [r8, #208]! @ 0xd0 │ │ │ │ bicseq r3, r2, r0, lsr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8a564 <__cxa_atexit@plt+0x7eef0> │ │ │ │ ldr r2, [pc, #108] @ 8a56c <__cxa_atexit@plt+0x7eef8> │ │ │ │ @@ -129980,15 +129980,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 8a578 <__cxa_atexit@plt+0x7ef04> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq fp, r8, ror #26 │ │ │ │ + mvneq fp, r0, ror #26 │ │ │ │ bicseq r3, r2, r4, asr #13 │ │ │ │ ldrheq r3, [r2, #104] @ 0x68 │ │ │ │ @ instruction: 0x01d23694 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -130071,16 +130071,16 @@ │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - mvneq fp, r0, asr #27 │ │ │ │ - mvneq fp, r8, asr #26 │ │ │ │ + strheq fp, [r8, #216]! @ 0xd8 │ │ │ │ + mvneq fp, r0, asr #26 │ │ │ │ bicseq r3, r2, ip, lsr #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -130108,16 +130108,16 @@ │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq fp, r8, lsl sp │ │ │ │ - @ instruction: 0x01e8bc98 │ │ │ │ + mvneq fp, r0, lsl sp │ │ │ │ + @ instruction: 0x01e8bc90 │ │ │ │ @ instruction: 0x01d23494 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -130149,15 +130149,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - mvneq fp, ip, lsl #25 │ │ │ │ + mvneq fp, r4, lsl #25 │ │ │ │ bicseq r3, r2, ip, lsr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -130191,17 +130191,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - mvneq fp, ip, lsl #20 │ │ │ │ + mvneq fp, r4, lsl #20 │ │ │ │ bicseq r2, r2, r0, lsr pc │ │ │ │ - ldrdeq fp, [r8, #180]! @ 0xb4 │ │ │ │ + mvneq fp, ip, asr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -130260,15 +130260,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8a9d8 <__cxa_atexit@plt+0x7f364> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, lsl #18 │ │ │ │ + strdeq fp, [r8, #140]! @ 0x8c │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ bicseq r3, r2, ip, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -130295,15 +130295,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8aa64 <__cxa_atexit@plt+0x7f3f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, ror r8 │ │ │ │ + mvneq fp, r0, ror r8 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ bicseq r3, r2, r0, ror #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -130420,20 +130420,20 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ b 8ac40 <__cxa_atexit@plt+0x7f5cc> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq r2, r2, r4, lsr #13 │ │ │ │ - mvneq fp, ip, lsr r9 │ │ │ │ + mvneq fp, r4, lsr r9 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0x01e8b890 │ │ │ │ - ldrdeq fp, [r8, #140]! @ 0x8c │ │ │ │ - mvneq fp, ip, ror #16 │ │ │ │ + mvneq fp, r8, lsl #17 │ │ │ │ + ldrdeq fp, [r8, #132]! @ 0x84 │ │ │ │ + mvneq fp, r4, ror #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8aca0 <__cxa_atexit@plt+0x7f62c> │ │ │ │ ldr r2, [pc, #36] @ 8aca8 <__cxa_atexit@plt+0x7f634> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -130443,15 +130443,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq r3, [r2, #48] @ 0x30 │ │ │ │ - mvneq fp, r8, ror #11 │ │ │ │ + mvneq fp, r0, ror #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -130470,15 +130470,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 8ad1c <__cxa_atexit@plt+0x7f6a8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - mvneq fp, r8, asr r7 │ │ │ │ + mvneq fp, r0, asr r7 │ │ │ │ bicseq r3, r2, r4, lsr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -130498,15 +130498,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 8ad8c <__cxa_atexit@plt+0x7f718> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - mvneq fp, r8, ror #13 │ │ │ │ + mvneq fp, r0, ror #13 │ │ │ │ bicseq r3, r2, r4, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -130541,15 +130541,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r3, r2, r8, lsr #4 │ │ │ │ - mvneq fp, r0, ror #8 │ │ │ │ + mvneq fp, r8, asr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8ae70 <__cxa_atexit@plt+0x7f7fc> │ │ │ │ ldr r2, [pc, #36] @ 8ae78 <__cxa_atexit@plt+0x7f804> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -130558,16 +130558,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r0, lsr #8 │ │ │ │ mvneq fp, r8, lsl r4 │ │ │ │ + mvneq fp, r0, lsl r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -130579,15 +130579,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r0, lsr #10 │ │ │ │ + mvneq fp, r8, lsl r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -130622,16 +130622,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - strheq fp, [r8, #72]! @ 0x48 │ │ │ │ - mvneq fp, r8, lsl r5 │ │ │ │ + strheq fp, [r8, #64]! @ 0x40 │ │ │ │ + mvneq fp, r0, lsl r5 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ bicseq r3, r2, r4, ror #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -130668,16 +130668,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - mvneq fp, r0, lsl #8 │ │ │ │ - mvneq fp, r0, ror #8 │ │ │ │ + strdeq fp, [r8, #56]! @ 0x38 │ │ │ │ + mvneq fp, r8, asr r4 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ bicseq r3, r2, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -130704,15 +130704,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8b0c8 <__cxa_atexit@plt+0x7fa54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, lsl r2 │ │ │ │ + mvneq fp, ip, lsl #4 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ bicseq r2, r2, ip, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8b104 <__cxa_atexit@plt+0x7fa90> │ │ │ │ @@ -130723,16 +130723,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, ip, lsl #3 │ │ │ │ mvneq fp, r4, lsl #3 │ │ │ │ + mvneq fp, ip, ror r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -130744,15 +130744,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq fp, ip, lsl #5 │ │ │ │ + mvneq fp, r4, lsl #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -130784,15 +130784,15 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - mvneq fp, r0, lsr #4 │ │ │ │ + mvneq fp, r8, lsl r2 │ │ │ │ bicseq r2, r2, r8, ror #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -130825,15 +130825,15 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - mvneq fp, ip, ror r1 │ │ │ │ + mvneq fp, r4, ror r1 │ │ │ │ bicseq r2, r2, r4, asr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8b30c <__cxa_atexit@plt+0x7fc98> │ │ │ │ @@ -130858,17 +130858,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strexheq sl, r8, [r8] │ │ │ │ strexheq sl, r0, [r8] │ │ │ │ - strdeq sl, [r8, #248]! @ 0xf8 │ │ │ │ + mvneq sl, r8, lsl #31 │ │ │ │ + strdeq sl, [r8, #240]! @ 0xf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8b378 <__cxa_atexit@plt+0x7fd04> │ │ │ │ ldr lr, [pc, #48] @ 8b380 <__cxa_atexit@plt+0x7fd0c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -130881,15 +130881,15 @@ │ │ │ │ stmdb r5, {r0, r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq sl, r0, lsl pc │ │ │ │ + mvneq sl, r8, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -130938,19 +130938,19 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ b 8b45c <__cxa_atexit@plt+0x7fde8> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r4, lsr r0 │ │ │ │ - mvneq sl, r8, ror #29 │ │ │ │ - mvneq sl, r4, ror #28 │ │ │ │ + mvneq fp, ip, lsr #32 │ │ │ │ + mvneq sl, r0, ror #29 │ │ │ │ + mvneq sl, ip, asr lr │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - mvneq fp, r0, ror r0 │ │ │ │ + mvneq fp, r8, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8b4f0 <__cxa_atexit@plt+0x7fe7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -130979,16 +130979,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8b518 <__cxa_atexit@plt+0x7fea4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [r8, #208]! @ 0xd0 │ │ │ │ - mvneq sl, r0, ror #28 │ │ │ │ + mvneq sl, r8, asr #27 │ │ │ │ + mvneq sl, r8, asr lr │ │ │ │ @ instruction: 0xffff9b44 │ │ │ │ bicseq r1, r2, r4, ror #23 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -131040,19 +131040,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - mvneq sl, ip, asr #29 │ │ │ │ - mvneq sl, ip, ror sp │ │ │ │ - strdeq sl, [r8, #200]! @ 0xc8 │ │ │ │ - mvneq sl, r0, lsr sp │ │ │ │ - strheq sl, [r8, #228]! @ 0xe4 │ │ │ │ + mvneq sl, r4, asr #29 │ │ │ │ + mvneq sl, r4, ror sp │ │ │ │ + strdeq sl, [r8, #192]! @ 0xc0 │ │ │ │ + mvneq sl, r8, lsr #26 │ │ │ │ + mvneq sl, ip, lsr #29 │ │ │ │ bicseq r2, r2, r0, ror sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ @@ -131100,17 +131100,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, r0, lsr sl │ │ │ │ bicseq r2, r2, r8, asr #20 │ │ │ │ - mvneq sl, ip, lsl lr │ │ │ │ + mvneq sl, r4, lsl lr │ │ │ │ bicseq r2, r2, r4, ror #20 │ │ │ │ - @ instruction: 0x01e8ad98 │ │ │ │ + @ instruction: 0x01e8ad90 │ │ │ │ bicseq r2, r2, r0, lsl sl │ │ │ │ bicseq r2, r2, r4, lsl sl │ │ │ │ bicseq r2, r2, r4, lsl sl │ │ │ │ bicseq r2, r2, r8, lsl #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -131136,15 +131136,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, r8, ror #18 │ │ │ │ bicseq r2, r2, r4, asr r9 │ │ │ │ - mvneq sl, r8, lsr #26 │ │ │ │ + mvneq sl, r0, lsr #26 │ │ │ │ @ instruction: 0x01d22998 │ │ │ │ @ instruction: 0x01d22994 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -131174,17 +131174,17 @@ │ │ │ │ ldr r7, [pc, #32] @ 8b824 <__cxa_atexit@plt+0x801b0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, r4, ror r9 │ │ │ │ - mvneq sl, ip, asr ip │ │ │ │ - strheq sl, [r8, #164]! @ 0xa4 │ │ │ │ - mvneq sl, r4, lsr #22 │ │ │ │ + mvneq sl, r4, asr ip │ │ │ │ + mvneq sl, ip, lsr #21 │ │ │ │ + mvneq sl, ip, lsl fp │ │ │ │ bicseq r2, r2, r0, lsr r9 │ │ │ │ bicseq r2, r2, r0, ror #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -131247,15 +131247,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01d22890 │ │ │ │ - mvneq sl, r8, asr r9 │ │ │ │ + mvneq sl, r0, asr r9 │ │ │ │ bicseq r2, r2, r8, asr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -131280,16 +131280,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 8b9c8 <__cxa_atexit@plt+0x80354> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq sl, ip, ror sl │ │ │ │ - mvneq sl, ip, ror sl │ │ │ │ + mvneq sl, r4, ror sl │ │ │ │ + mvneq sl, r4, ror sl │ │ │ │ bicseq r2, r2, r0, lsl #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -131308,16 +131308,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 8ba38 <__cxa_atexit@plt+0x803c4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r8, lsl #20 │ │ │ │ - mvneq sl, r8, lsl sl │ │ │ │ + mvneq sl, r0, lsl #20 │ │ │ │ + mvneq sl, r0, lsl sl │ │ │ │ bicseq r2, r2, r4, lsr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8ba7c <__cxa_atexit@plt+0x80408> │ │ │ │ @@ -131369,15 +131369,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq sl, r4, lsl #18 │ │ │ │ + strdeq sl, [r8, #140]! @ 0x8c │ │ │ │ @ instruction: 0x01d22698 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 8bb60 <__cxa_atexit@plt+0x804ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -131497,15 +131497,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ 8bd2c <__cxa_atexit@plt+0x806b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r8, asr #17 │ │ │ │ + mvneq sl, r0, asr #17 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrheq r2, [r2, #76] @ 0x4c │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -131559,15 +131559,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8be24 <__cxa_atexit@plt+0x807b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq sl, [r8, #64]! @ 0x40 │ │ │ │ + mvneq sl, r8, lsr #9 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ ldrheq r2, [r2, #56] @ 0x38 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ bicseq r2, r2, ip, lsl #7 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -131686,15 +131686,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0x01e8a494 │ │ │ │ + mvneq sl, ip, lsl #9 │ │ │ │ bicseq r2, r2, r4, lsr #3 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -131867,15 +131867,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ bicseq r1, r2, r0, lsr pc │ │ │ │ - strheq sl, [r8, #28]! │ │ │ │ + strheq sl, [r8, #20]! │ │ │ │ ldrsbeq r1, [r2, #224] @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8c370 <__cxa_atexit@plt+0x80cfc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -131910,19 +131910,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 8c3a8 <__cxa_atexit@plt+0x80d34> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, ror #30 │ │ │ │ + mvneq r9, r8, asr pc │ │ │ │ @ instruction: 0xfffff75c │ │ │ │ - mvneq r9, ip, lsr #30 │ │ │ │ + mvneq r9, r4, lsr #30 │ │ │ │ bicseq r1, r2, r8, asr #28 │ │ │ │ - strdeq r9, [r8, #224]! @ 0xe0 │ │ │ │ + mvneq r9, r8, ror #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8c3ec <__cxa_atexit@plt+0x80d78> │ │ │ │ ldr r7, [pc, #48] @ 8c3fc <__cxa_atexit@plt+0x80d88> │ │ │ │ @@ -131973,15 +131973,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strexheq r9, r4, [r8] │ │ │ │ + mvneq r9, ip, lsl #31 │ │ │ │ bicseq r1, r2, r0, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 8c4d0 <__cxa_atexit@plt+0x80e5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -132101,15 +132101,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ 8c69c <__cxa_atexit@plt+0x81028> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, asr pc │ │ │ │ + mvneq r9, r0, asr pc │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ bicseq r1, r2, r4, ror fp │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -132163,15 +132163,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8c794 <__cxa_atexit@plt+0x81120> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, asr #22 │ │ │ │ + mvneq r9, r8, lsr fp │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ bicseq r1, r2, r0, ror sl │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ bicseq r1, r2, r4, asr #20 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -132290,15 +132290,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq r9, r4, lsr #22 │ │ │ │ + mvneq r9, ip, lsl fp │ │ │ │ bicseq r1, r2, ip, asr r8 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -132471,15 +132471,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ bicseq r1, r2, r8, ror #11 │ │ │ │ - mvneq r9, ip, asr #16 │ │ │ │ + mvneq r9, r4, asr #16 │ │ │ │ bicseq r1, r2, r8, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8cce0 <__cxa_atexit@plt+0x8166c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -132514,19 +132514,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 8cd18 <__cxa_atexit@plt+0x816a4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r8, #80]! @ 0x50 │ │ │ │ + mvneq r9, r8, ror #11 │ │ │ │ @ instruction: 0xfffff75c │ │ │ │ - strheq r9, [r8, #92]! @ 0x5c │ │ │ │ + strheq r9, [r8, #84]! @ 0x54 │ │ │ │ bicseq r1, r2, r0, lsl #10 │ │ │ │ - mvneq r9, r0, lsl #11 │ │ │ │ + mvneq r9, r8, ror r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8cd68 <__cxa_atexit@plt+0x816f4> │ │ │ │ ldr r2, [pc, #56] @ 8cd70 <__cxa_atexit@plt+0x816fc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -132541,24 +132541,24 @@ │ │ │ │ b 199fcf8 <__cxa_atexit@plt+0x1994684> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq r9, r8, lsr #10 │ │ │ │ + mvneq r9, r0, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8cd98 <__cxa_atexit@plt+0x81724> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 199fcf8 <__cxa_atexit@plt+0x1994684> │ │ │ │ - strdeq r9, [r8, #64]! @ 0x40 │ │ │ │ + mvneq r9, r8, ror #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8ce28 <__cxa_atexit@plt+0x817b4> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -132600,15 +132600,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq r9, r0, lsr #13 │ │ │ │ + @ instruction: 0x01e89698 │ │ │ │ bicseq r1, r2, r8, ror #7 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0x01b6418e │ │ │ │ bicseq r1, r2, r4, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -132636,15 +132636,15 @@ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ bicseq r1, r2, r4, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ bicseq r1, r2, ip, asr #5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -132680,15 +132680,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 8cfa0 <__cxa_atexit@plt+0x8192c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r9, r8, ror #9 │ │ │ │ + mvneq r9, r0, ror #9 │ │ │ │ bicseq r1, r2, ip, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ 8d004 <__cxa_atexit@plt+0x81990> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -132712,15 +132712,15 @@ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffeac8 │ │ │ │ bicseq r1, r2, ip, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ bicseq r1, r2, r8, ror #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8d068 <__cxa_atexit@plt+0x819f4> │ │ │ │ @@ -132804,15 +132804,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0x01e89398 │ │ │ │ + @ instruction: 0x01e89390 │ │ │ │ bicseq r1, r2, r8, asr #1 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0x01b63e72 │ │ │ │ bicseq r1, r2, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -132865,15 +132865,15 @@ │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - @ instruction: 0x01e89290 │ │ │ │ + mvneq r9, r8, lsl #5 │ │ │ │ ldrsbeq r0, [r2, #240] @ 0xf0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ @ instruction: 0x01b63d7a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -132928,15 +132928,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r9, r8, lsr #1 │ │ │ │ + mvneq r9, r0, lsr #1 │ │ │ │ bicseq r0, r2, r4, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 8d3bc <__cxa_atexit@plt+0x81d48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -133056,15 +133056,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ 8d588 <__cxa_atexit@plt+0x81f14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, rrx │ │ │ │ + mvneq r9, r4, rrx │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ bicseq r0, r2, r8, lsl #26 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -133110,15 +133110,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8d660 <__cxa_atexit@plt+0x81fec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, ror ip │ │ │ │ + mvneq r8, ip, ror #24 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ bicseq r0, r2, r4, lsr #24 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ ldrsheq r0, [r2, #184] @ 0xb8 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -133237,15 +133237,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq r8, r8, asr ip │ │ │ │ + mvneq r8, r0, asr ip │ │ │ │ bicseq r0, r2, r0, lsl sl │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -133418,15 +133418,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0x01d2079c │ │ │ │ - mvneq r8, r0, lsl #19 │ │ │ │ + mvneq r8, r8, ror r9 │ │ │ │ bicseq r0, r2, ip, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8dbac <__cxa_atexit@plt+0x82538> │ │ │ │ mov r0, r4 │ │ │ │ @@ -133461,19 +133461,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 8dbe4 <__cxa_atexit@plt+0x82570> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, lsr #14 │ │ │ │ + mvneq r8, ip, lsl r7 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - strdeq r8, [r8, #96]! @ 0x60 │ │ │ │ + mvneq r8, r8, ror #13 │ │ │ │ ldrheq r0, [r2, #100] @ 0x64 │ │ │ │ - strheq r8, [r8, #100]! @ 0x64 │ │ │ │ + mvneq r8, ip, lsr #13 │ │ │ │ bicseq r0, r2, r4, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8dc68 <__cxa_atexit@plt+0x825f4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -133508,19 +133508,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 8dca0 <__cxa_atexit@plt+0x8262c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, ror #12 │ │ │ │ + mvneq r8, r0, ror #12 │ │ │ │ andeq r0, r0, r0, ror #8 │ │ │ │ - mvneq r8, r8, lsr r8 │ │ │ │ + mvneq r8, r0, lsr r8 │ │ │ │ ldrsbeq r0, [r2, #108] @ 0x6c │ │ │ │ - strdeq r8, [r8, #124]! @ 0x7c │ │ │ │ + strdeq r8, [r8, #116]! @ 0x74 │ │ │ │ ldrheq r0, [r2, #96] @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8dd0c <__cxa_atexit@plt+0x82698> │ │ │ │ @@ -133546,15 +133546,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8dd30 <__cxa_atexit@plt+0x826bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, lsr #11 │ │ │ │ + mvneq r8, r4, lsr #11 │ │ │ │ andeq r1, r0, r4, lsl #25 │ │ │ │ bicseq r0, r2, ip, lsr r6 │ │ │ │ bicseq r0, r2, r0, lsr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -133582,15 +133582,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8ddc0 <__cxa_atexit@plt+0x8274c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, lsl r5 │ │ │ │ + mvneq r8, r4, lsl r5 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ bicseq r0, r2, ip, lsr #11 │ │ │ │ @ instruction: 0x01d20590 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -133601,15 +133601,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 8dea8 <__cxa_atexit@plt+0x82834> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, lsl #9 │ │ │ │ + mvneq r8, r0, lsl #9 │ │ │ │ bicseq r0, r2, ip, asr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8de70 <__cxa_atexit@plt+0x827fc> │ │ │ │ @@ -133635,15 +133635,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8de94 <__cxa_atexit@plt+0x82820> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, asr #8 │ │ │ │ + mvneq r8, r0, asr #8 │ │ │ │ andeq r1, r0, r0, lsr #22 │ │ │ │ ldrsbeq r0, [r2, #72] @ 0x48 │ │ │ │ ldrheq r0, [r2, #72] @ 0x48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ @@ -133698,15 +133698,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - mvneq r8, r0, ror #7 │ │ │ │ + ldrdeq r8, [r8, #56]! @ 0x38 │ │ │ │ bicseq r0, r2, r8, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8e00c <__cxa_atexit@plt+0x82998> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -133740,15 +133740,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - mvneq r8, r4, lsl r3 │ │ │ │ + mvneq r8, ip, lsl #6 │ │ │ │ bicseq r0, r2, ip, lsl r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8e078 <__cxa_atexit@plt+0x82a04> │ │ │ │ @@ -133966,17 +133966,17 @@ │ │ │ │ @ instruction: 0x000014bc │ │ │ │ bicseq r0, r2, r8, lsl r0 │ │ │ │ andeq r1, r0, r4, lsr #7 │ │ │ │ bicseq pc, r1, r4, asr #13 │ │ │ │ ldrheq pc, [r1, #100] @ 0x64 @ │ │ │ │ andeq r0, r0, r8, asr #26 │ │ │ │ andeq r1, r0, r4, asr #30 │ │ │ │ - strexheq r7, r8, [r8] │ │ │ │ + strexheq r7, r0, [r8] │ │ │ │ bicseq r0, r2, r8, asr #32 │ │ │ │ - mvneq r7, ip, lsl #30 │ │ │ │ + mvneq r7, r4, lsl #30 │ │ │ │ andeq r0, r0, r0, ror r7 │ │ │ │ bicseq pc, r1, ip, lsr #14 │ │ │ │ bicseq pc, r1, ip, lsl r7 @ │ │ │ │ @ instruction: 0x01d1f69c │ │ │ │ bicseq pc, r1, ip, lsl #13 │ │ │ │ @ instruction: 0xffffee4c │ │ │ │ ldrsbeq pc, [r1, #232] @ 0xe8 @ │ │ │ │ @@ -134083,39 +134083,39 @@ │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, ip, asr #30 │ │ │ │ - mvneq r7, r8, asr #30 │ │ │ │ + mvneq r7, r4, asr #30 │ │ │ │ + mvneq r7, r0, asr #30 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrheq pc, [r1, #200] @ 0xc8 @ │ │ │ │ bicseq pc, r1, r0, lsl #27 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 8e5c8 <__cxa_atexit@plt+0x82f54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 8e5cc <__cxa_atexit@plt+0x82f58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b a75470 <__cxa_atexit@plt+0xa69dfc> │ │ │ │ + b 8c2804 <__cxa_atexit@plt+0x8b7190> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r7, ip, asr #29 │ │ │ │ + mvneq r7, r4, asr #29 │ │ │ │ bicseq pc, r1, ip, asr #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 8e5f0 <__cxa_atexit@plt+0x82f7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a78c50 <__cxa_atexit@plt+0xa6d5dc> │ │ │ │ + b 8c5fe4 <__cxa_atexit@plt+0x8ba970> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ bicseq pc, r1, r4, asr #6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 8e61c <__cxa_atexit@plt+0x82fa8> │ │ │ │ @@ -134189,16 +134189,16 @@ │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r7, r8, lsr #27 │ │ │ │ - mvneq r7, r4, lsr #27 │ │ │ │ + mvneq r7, r0, lsr #27 │ │ │ │ + @ instruction: 0x01e87d9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -134220,16 +134220,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 8e7b8 <__cxa_atexit@plt+0x83144> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, ip, lsl sp │ │ │ │ - mvneq r7, r8, lsl sp │ │ │ │ + mvneq r7, r4, lsl sp │ │ │ │ + mvneq r7, r0, lsl sp │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ bne 8e7e0 <__cxa_atexit@plt+0x8316c> │ │ │ │ @@ -134255,16 +134255,16 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, r8, lsl #25 │ │ │ │ - mvneq r7, r4, lsl #25 │ │ │ │ + mvneq r7, r0, lsl #25 │ │ │ │ + mvneq r7, ip, ror ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -134305,17 +134305,17 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #12 │ │ │ │ b 8e8f8 <__cxa_atexit@plt+0x83284> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r7, [r8, #184]! @ 0xb8 │ │ │ │ - ldrdeq r7, [r8, #180]! @ 0xb4 │ │ │ │ - mvneq r7, r8, lsl #24 │ │ │ │ + ldrdeq r7, [r8, #176]! @ 0xb0 │ │ │ │ + mvneq r7, ip, asr #23 │ │ │ │ + mvneq r7, r0, lsl #24 │ │ │ │ ldrsheq pc, [r1, #156] @ 0x9c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ @@ -134409,15 +134409,15 @@ │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0xffffe484 │ │ │ │ @ instruction: 0xffffe498 │ │ │ │ - mvneq r7, r4, lsl #21 │ │ │ │ + mvneq r7, ip, ror sl │ │ │ │ ldrheq pc, [r1, #120] @ 0x78 @ │ │ │ │ @ instruction: 0xffffe54c │ │ │ │ @ instruction: 0xffffe2ec │ │ │ │ @ instruction: 0x01b62562 │ │ │ │ bicseq pc, r1, r4, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -134475,15 +134475,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffe378 │ │ │ │ @ instruction: 0xffffe380 │ │ │ │ - mvneq r7, ip, ror #18 │ │ │ │ + mvneq r7, r4, ror #18 │ │ │ │ bicseq pc, r1, ip, lsr #13 │ │ │ │ @ instruction: 0xffffe440 │ │ │ │ @ instruction: 0xffffe1e0 │ │ │ │ @ instruction: 0x01b62456 │ │ │ │ ldrsheq lr, [r1, #200] @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -134524,15 +134524,15 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, r4, lsr r8 │ │ │ │ + mvneq r7, ip, lsr #16 │ │ │ │ bicseq pc, r1, r8, ror r6 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #236] @ 8ed80 <__cxa_atexit@plt+0x8370c> │ │ │ │ @@ -134596,15 +134596,15 @@ │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0xffffe198 │ │ │ │ @ instruction: 0xffffe1ac │ │ │ │ - @ instruction: 0x01e87798 │ │ │ │ + @ instruction: 0x01e87790 │ │ │ │ bicseq pc, r1, ip, asr #9 │ │ │ │ @ instruction: 0xffffe260 │ │ │ │ @ instruction: 0xffffe000 │ │ │ │ @ instruction: 0x01b62276 │ │ │ │ bicseq pc, r1, r8, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -134662,15 +134662,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffe08c │ │ │ │ @ instruction: 0xffffe094 │ │ │ │ - mvneq r7, r0, lsl #13 │ │ │ │ + mvneq r7, r8, ror r6 │ │ │ │ bicseq pc, r1, r0, asr #7 │ │ │ │ @ instruction: 0xffffe154 │ │ │ │ @ instruction: 0xffffdef4 │ │ │ │ @ instruction: 0x01b6216a │ │ │ │ bicseq pc, r1, r0, lsr r4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -134745,37 +134745,37 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #12 │ │ │ │ b 8efd8 <__cxa_atexit@plt+0x83964> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r7, [r8, #76]! @ 0x4c │ │ │ │ - mvneq r7, ip, lsl #10 │ │ │ │ + ldrdeq r7, [r8, #68]! @ 0x44 │ │ │ │ + mvneq r7, r4, lsl #10 │ │ │ │ bicseq pc, r1, r8, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 8f018 <__cxa_atexit@plt+0x839a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 8f01c <__cxa_atexit@plt+0x839a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b a75470 <__cxa_atexit@plt+0xa69dfc> │ │ │ │ + b 8c2804 <__cxa_atexit@plt+0x8b7190> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r7, ip, ror r4 │ │ │ │ + mvneq r7, r4, ror r4 │ │ │ │ bicseq pc, r1, r4, lsr r3 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 8f040 <__cxa_atexit@plt+0x839cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a78c50 <__cxa_atexit@plt+0xa6d5dc> │ │ │ │ + b 8c5fe4 <__cxa_atexit@plt+0x8ba970> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ bicseq pc, r1, r0, lsl r3 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 8f06c <__cxa_atexit@plt+0x839f8> │ │ │ │ @@ -134813,18 +134813,18 @@ │ │ │ │ ldr r0, [pc, #44] @ 8f10c <__cxa_atexit@plt+0x83a98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, r8, lsr #8 │ │ │ │ - mvneq r7, ip, lsl #8 │ │ │ │ - strdeq r7, [r8, #48]! @ 0x30 │ │ │ │ - strdeq r7, [r8, #60]! @ 0x3c │ │ │ │ + mvneq r7, r0, lsr #8 │ │ │ │ + mvneq r7, r4, lsl #8 │ │ │ │ + mvneq r7, r8, ror #7 │ │ │ │ + strdeq r7, [r8, #52]! @ 0x34 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq lr, r1, r0, lsl r8 │ │ │ │ bicseq lr, r1, r0, lsl #16 │ │ │ │ bicseq pc, r1, r4, asr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -134920,15 +134920,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq lr, r1, ip, asr #31 │ │ │ │ - mvneq r7, r4, lsl r2 │ │ │ │ + mvneq r7, ip, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -134974,18 +134974,18 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ b 8f36c <__cxa_atexit@plt+0x83cf8> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, r4, ror #2 │ │ │ │ - mvneq r7, r0, ror #2 │ │ │ │ - mvneq r7, r8, lsr #3 │ │ │ │ - mvneq r7, r4, lsr #3 │ │ │ │ + mvneq r7, ip, asr r1 │ │ │ │ + mvneq r7, r8, asr r1 │ │ │ │ + mvneq r7, r0, lsr #3 │ │ │ │ + @ instruction: 0x01e8719c │ │ │ │ bicseq lr, r1, r4, lsr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 8f3b0 <__cxa_atexit@plt+0x83d3c> │ │ │ │ ldr r7, [pc, #56] @ 8f3e0 <__cxa_atexit@plt+0x83d6c> │ │ │ │ @@ -135036,15 +135036,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq lr, r1, r4, lsr #28 │ │ │ │ - mvneq r7, ip, lsr r0 │ │ │ │ + mvneq r7, r4, lsr r0 │ │ │ │ bicseq lr, r1, r8, lsl lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -135095,18 +135095,18 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 8f550 <__cxa_atexit@plt+0x83edc> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r8, lsl #31 │ │ │ │ - mvneq r6, r4, lsl #31 │ │ │ │ - ldrdeq r6, [r8, #240]! @ 0xf0 │ │ │ │ - mvneq r6, ip, asr #31 │ │ │ │ + mvneq r6, r0, lsl #31 │ │ │ │ + mvneq r6, ip, ror pc │ │ │ │ + mvneq r6, r8, asr #31 │ │ │ │ + mvneq r6, r4, asr #31 │ │ │ │ bicseq lr, r1, r8, ror #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 8f5a8 <__cxa_atexit@plt+0x83f34> │ │ │ │ @@ -135172,16 +135172,16 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r4, lsr lr │ │ │ │ - mvneq r6, r0, lsr lr │ │ │ │ + mvneq r6, ip, lsr #28 │ │ │ │ + mvneq r6, r8, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 8f6c0 <__cxa_atexit@plt+0x8404c> │ │ │ │ ldr r7, [pc, #120] @ 8f72c <__cxa_atexit@plt+0x840b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -135211,18 +135211,18 @@ │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r4, ror #27 │ │ │ │ - mvneq r6, r4, asr #27 │ │ │ │ - @ instruction: 0x01e86d9c │ │ │ │ - strheq r6, [r8, #212]! @ 0xd4 │ │ │ │ + ldrdeq r6, [r8, #220]! @ 0xdc │ │ │ │ + strheq r6, [r8, #220]! @ 0xdc │ │ │ │ + @ instruction: 0x01e86d94 │ │ │ │ + mvneq r6, ip, lsr #27 │ │ │ │ bicseq lr, r1, r8, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -135280,15 +135280,15 @@ │ │ │ │ str r3, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ sub r9, r7, #6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, lr │ │ │ │ - b a75470 <__cxa_atexit@plt+0xa69dfc> │ │ │ │ + b 8c2804 <__cxa_atexit@plt+0x8b7190> │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ @@ -135297,45 +135297,45 @@ │ │ │ │ mov r6, r7 │ │ │ │ mov r7, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xffffe4c0 │ │ │ │ bicseq lr, r1, r0, asr fp │ │ │ │ bicseq lr, r1, r4, lsl #1 │ │ │ │ - mvneq r6, r4, ror #21 │ │ │ │ - mvneq r6, r0, ror #20 │ │ │ │ + ldrdeq r6, [r8, #172]! @ 0xac │ │ │ │ + mvneq r6, r8, asr sl │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xffffe5bc │ │ │ │ @ instruction: 0xffffe71c │ │ │ │ - ldrdeq r6, [r8, #172]! @ 0xac │ │ │ │ - mvneq r6, ip, asr #22 │ │ │ │ + ldrdeq r6, [r8, #164]! @ 0xa4 │ │ │ │ + mvneq r6, r4, asr #22 │ │ │ │ ldrsheq lr, [r1, #156] @ 0x9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 8f8c8 <__cxa_atexit@plt+0x84254> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 8f8cc <__cxa_atexit@plt+0x84258> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b a75470 <__cxa_atexit@plt+0xa69dfc> │ │ │ │ + b 8c2804 <__cxa_atexit@plt+0x8b7190> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ bicseq sp, r1, r4, asr #31 │ │ │ │ bicseq lr, r1, r0, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a78c50 <__cxa_atexit@plt+0xa6d5dc> │ │ │ │ + b 8c5fe4 <__cxa_atexit@plt+0x8ba970> │ │ │ │ bicseq lr, r1, r8, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a78c50 <__cxa_atexit@plt+0xa6d5dc> │ │ │ │ + b 8c5fe4 <__cxa_atexit@plt+0x8ba970> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8f944 <__cxa_atexit@plt+0x842d0> │ │ │ │ @@ -135455,18 +135455,18 @@ │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r0, lsr #20 │ │ │ │ - mvneq r6, r0, lsl #20 │ │ │ │ - mvneq r6, ip, asr #19 │ │ │ │ - strdeq r6, [r8, #144]! @ 0x90 │ │ │ │ + mvneq r6, r8, lsl sl │ │ │ │ + strdeq r6, [r8, #152]! @ 0x98 │ │ │ │ + mvneq r6, r4, asr #19 │ │ │ │ + mvneq r6, r8, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 8fb34 <__cxa_atexit@plt+0x844c0> │ │ │ │ ldr r7, [pc, #120] @ 8fba0 <__cxa_atexit@plt+0x8452c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -135496,18 +135496,18 @@ │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, ip, ror r9 │ │ │ │ - mvneq r6, ip, asr r9 │ │ │ │ - mvneq r6, r8, lsr #18 │ │ │ │ - mvneq r6, ip, asr #18 │ │ │ │ + mvneq r6, r4, ror r9 │ │ │ │ + mvneq r6, r4, asr r9 │ │ │ │ + mvneq r6, r0, lsr #18 │ │ │ │ + mvneq r6, r4, asr #18 │ │ │ │ bicseq lr, r1, r4, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8fc1c <__cxa_atexit@plt+0x845a8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -135534,15 +135534,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8fc40 <__cxa_atexit@plt+0x845cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e8669c │ │ │ │ + @ instruction: 0x01e86694 │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ bicseq lr, r1, r0, lsl #15 │ │ │ │ bicseq lr, r1, r0, lsl r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -135558,16 +135558,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 8fc9c <__cxa_atexit@plt+0x84628> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strdeq r6, [r8, #92]! @ 0x5c │ │ │ │ - strdeq r6, [r8, #116]! @ 0x74 │ │ │ │ + strdeq r6, [r8, #84]! @ 0x54 │ │ │ │ + mvneq r6, ip, ror #15 │ │ │ │ ldrheq lr, [r1, #100] @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 8fcd4 <__cxa_atexit@plt+0x84660> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 8fcd8 <__cxa_atexit@plt+0x84664> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -135637,15 +135637,15 @@ │ │ │ │ @ instruction: 0x01d1e59c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 8fdd8 <__cxa_atexit@plt+0x84764> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ bicseq lr, r1, r8, ror r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -135718,16 +135718,16 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, ip, lsr #11 │ │ │ │ - mvneq r6, r8, lsr #11 │ │ │ │ + mvneq r6, r4, lsr #11 │ │ │ │ + mvneq r6, r0, lsr #11 │ │ │ │ bicseq lr, r1, r8, asr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -135778,15 +135778,15 @@ │ │ │ │ ldrheq lr, [r1, #36] @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9000c <__cxa_atexit@plt+0x84998> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ bne 90034 <__cxa_atexit@plt+0x849c0> │ │ │ │ @@ -135812,23 +135812,23 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r4, lsr r4 │ │ │ │ - mvneq r6, r0, lsr r4 │ │ │ │ + mvneq r6, ip, lsr #8 │ │ │ │ + mvneq r6, r8, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 900b4 <__cxa_atexit@plt+0x84a40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r9, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -135879,18 +135879,18 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ b 90190 <__cxa_atexit@plt+0x84b1c> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r4, asr r3 │ │ │ │ - mvneq r6, r0, asr r3 │ │ │ │ - @ instruction: 0x01e86398 │ │ │ │ - @ instruction: 0x01e86394 │ │ │ │ + mvneq r6, ip, asr #6 │ │ │ │ + mvneq r6, r8, asr #6 │ │ │ │ + @ instruction: 0x01e86390 │ │ │ │ + mvneq r6, ip, lsl #7 │ │ │ │ bicseq lr, r1, r4, lsr #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 901f4 <__cxa_atexit@plt+0x84b80> │ │ │ │ @@ -135968,15 +135968,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ - mvneq r6, r4, asr #1 │ │ │ │ + strheq r6, [r8, #12]! │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ bicseq lr, r1, ip, lsr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -136116,15 +136116,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ @ instruction: 0xffffc9d4 │ │ │ │ @ instruction: 0xffffc9ec │ │ │ │ - ldrdeq r5, [r8, #248]! @ 0xf8 │ │ │ │ + ldrdeq r5, [r8, #240]! @ 0xf0 │ │ │ │ bicseq sp, r1, r4, lsl #26 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xffffdc58 │ │ │ │ bicseq sp, r1, r0, asr lr │ │ │ │ @ instruction: 0xffffcab0 │ │ │ │ @ instruction: 0xffffc850 │ │ │ │ @ instruction: 0x01b60ac6 │ │ │ │ @@ -136206,15 +136206,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffffc86c │ │ │ │ @ instruction: 0xffffc88c │ │ │ │ - mvneq r5, r8, ror lr │ │ │ │ + mvneq r5, r0, ror lr │ │ │ │ @ instruction: 0x01d1db9c │ │ │ │ @ instruction: 0xffffc940 │ │ │ │ @ instruction: 0xffffc6e0 │ │ │ │ @ instruction: 0x01b60956 │ │ │ │ @ instruction: 0xffffc8c8 │ │ │ │ ldrheq sp, [r1, #176] @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -136245,16 +136245,16 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, r0, ror sp │ │ │ │ - mvneq r5, ip, ror #26 │ │ │ │ + mvneq r5, r8, ror #26 │ │ │ │ + mvneq r5, r4, ror #26 │ │ │ │ bicseq sp, r1, r8, lsl #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 907ac <__cxa_atexit@plt+0x85138> │ │ │ │ @@ -136322,15 +136322,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq sp, r1, ip, ror #22 │ │ │ │ - mvneq r5, r8, lsr #24 │ │ │ │ + mvneq r5, r0, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -136381,18 +136381,18 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ b 90968 <__cxa_atexit@plt+0x852f4> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, ip, ror fp │ │ │ │ - mvneq r5, r8, ror fp │ │ │ │ - mvneq r5, r0, asr #23 │ │ │ │ - strheq r5, [r8, #188]! @ 0xbc │ │ │ │ + mvneq r5, r4, ror fp │ │ │ │ + mvneq r5, r0, ror fp │ │ │ │ + strheq r5, [r8, #184]! @ 0xb8 │ │ │ │ + strheq r5, [r8, #180]! @ 0xb4 │ │ │ │ bicseq sp, r1, r0, asr sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 909ec <__cxa_atexit@plt+0x85378> │ │ │ │ ldr r3, [pc, #300] @ 90ad0 <__cxa_atexit@plt+0x8545c> │ │ │ │ @@ -136471,15 +136471,15 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ @ instruction: 0xffffd684 │ │ │ │ ldrheq sp, [r1, #140] @ 0x8c │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xffffc454 │ │ │ │ @ instruction: 0xffffc4a8 │ │ │ │ - @ instruction: 0x01e85a94 │ │ │ │ + mvneq r5, ip, lsl #21 │ │ │ │ @ instruction: 0x01d1d794 │ │ │ │ @ instruction: 0xffffc530 │ │ │ │ @ instruction: 0xffffc2d0 │ │ │ │ @ instruction: 0x01b60546 │ │ │ │ bicseq sp, r1, ip, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -136555,16 +136555,16 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01e85898 │ │ │ │ - @ instruction: 0x01e85894 │ │ │ │ + @ instruction: 0x01e85890 │ │ │ │ + mvneq r5, ip, lsl #17 │ │ │ │ @ instruction: 0x01d1d790 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ mov r1, r2 │ │ │ │ ldr r9, [r1, #4]! │ │ │ │ @@ -136641,15 +136641,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ @ instruction: 0xffffc1a0 │ │ │ │ @ instruction: 0xffffc1bc │ │ │ │ - mvneq r5, r8, lsr #15 │ │ │ │ + mvneq r5, r0, lsr #15 │ │ │ │ ldrsbeq sp, [r1, #64] @ 0x40 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xffffc274 │ │ │ │ @ instruction: 0xffffc014 │ │ │ │ @ instruction: 0x01b6028a │ │ │ │ @ instruction: 0xffffc1f4 │ │ │ │ bicseq sp, r1, r4, ror #9 │ │ │ │ @@ -136678,15 +136678,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrsbeq sp, [r1, #92] @ 0x5c │ │ │ │ - @ instruction: 0x01e85698 │ │ │ │ + @ instruction: 0x01e85690 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r9, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 90e7c <__cxa_atexit@plt+0x85808> │ │ │ │ @@ -136736,18 +136736,18 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ b 90ef4 <__cxa_atexit@plt+0x85880> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r5, [r8, #80]! @ 0x50 │ │ │ │ - mvneq r5, ip, ror #11 │ │ │ │ - mvneq r5, r4, lsr r6 │ │ │ │ - mvneq r5, r0, lsr r6 │ │ │ │ + mvneq r5, r8, ror #11 │ │ │ │ + mvneq r5, r4, ror #11 │ │ │ │ + mvneq r5, ip, lsr #12 │ │ │ │ + mvneq r5, r8, lsr #12 │ │ │ │ ldrsheq sp, [r1, #64] @ 0x40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 90fb4 <__cxa_atexit@plt+0x85940> │ │ │ │ @@ -136979,25 +136979,25 @@ │ │ │ │ ldr r3, [pc, #24] @ 912d0 <__cxa_atexit@plt+0x85c5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 912d4 <__cxa_atexit@plt+0x85c60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b a75470 <__cxa_atexit@plt+0xa69dfc> │ │ │ │ + b 8c2804 <__cxa_atexit@plt+0x8b7190> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r5, r4, asr #3 │ │ │ │ + strheq r5, [r8, #28]! │ │ │ │ bicseq sp, r1, r8, ror r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 912f8 <__cxa_atexit@plt+0x85c84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a78c50 <__cxa_atexit@plt+0xa6d5dc> │ │ │ │ + b 8c5fe4 <__cxa_atexit@plt+0x8ba970> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ bicseq sp, r1, r4, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 91324 <__cxa_atexit@plt+0x85cb0> │ │ │ │ @@ -137035,18 +137035,18 @@ │ │ │ │ ldr r0, [pc, #44] @ 913c4 <__cxa_atexit@plt+0x85d50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, r8, lsl #3 │ │ │ │ - mvneq r5, ip, ror #2 │ │ │ │ - mvneq r5, r8, lsr r1 │ │ │ │ - mvneq r5, ip, asr r1 │ │ │ │ + mvneq r5, r0, lsl #3 │ │ │ │ + mvneq r5, r4, ror #2 │ │ │ │ + mvneq r5, r0, lsr r1 │ │ │ │ + mvneq r5, r4, asr r1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq ip, r1, r8, asr r4 │ │ │ │ bicseq ip, r1, r8, asr #8 │ │ │ │ bicseq sp, r1, r8, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -137110,15 +137110,15 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, ip, asr #31 │ │ │ │ + mvneq r4, r4, asr #31 │ │ │ │ bicseq ip, r1, r4, asr #30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -137158,17 +137158,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ b 91588 <__cxa_atexit@plt+0x85f14> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq ip, r1, r4, ror #29 │ │ │ │ - mvneq r4, r4, lsr pc │ │ │ │ + mvneq r4, ip, lsr #30 │ │ │ │ bicseq ip, r1, r8, lsl pc │ │ │ │ - mvneq r4, r8, ror #30 │ │ │ │ + mvneq r4, r0, ror #30 │ │ │ │ bicseq ip, r1, r8, lsr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 915e8 <__cxa_atexit@plt+0x85f74> │ │ │ │ @@ -137232,15 +137232,15 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, r4, ror #27 │ │ │ │ + ldrdeq r4, [r8, #220]! @ 0xdc │ │ │ │ @ instruction: 0x01d1cd98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 91708 <__cxa_atexit@plt+0x86094> │ │ │ │ @@ -137445,15 +137445,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 91a34 <__cxa_atexit@plt+0x863c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, ror r8 │ │ │ │ + mvneq r4, r0, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 91a34 <__cxa_atexit@plt+0x863c0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -137491,15 +137491,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 91ac8 <__cxa_atexit@plt+0x86454> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrsbeq ip, [r1, #148] @ 0x94 │ │ │ │ - ldrdeq r4, [r8, #124]! @ 0x7c │ │ │ │ + ldrdeq r4, [r8, #116]! @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 91b0c <__cxa_atexit@plt+0x86498> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -137515,15 +137515,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r4, r4, ror #14 │ │ │ │ + mvneq r4, ip, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -137561,15 +137561,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ b 91bd4 <__cxa_atexit@plt+0x86560> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - mvneq r4, r8, asr #14 │ │ │ │ + mvneq r4, r0, asr #14 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -137627,15 +137627,15 @@ │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - mvneq r4, ip, ror #11 │ │ │ │ + mvneq r4, r4, ror #11 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -137681,15 +137681,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd71c <__cxa_atexit@plt+0x16c20a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, asr #9 │ │ │ │ + mvneq r4, r0, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91e14 <__cxa_atexit@plt+0x867a0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 91e1c <__cxa_atexit@plt+0x867a8> │ │ │ │ @@ -137703,17 +137703,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, lsl #9 │ │ │ │ - mvneq r4, r0, asr r5 │ │ │ │ - mvneq r4, r8, lsl #10 │ │ │ │ + mvneq r4, r4, lsl #9 │ │ │ │ + mvneq r4, r8, asr #10 │ │ │ │ + mvneq r4, r0, lsl #10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 91ec4 <__cxa_atexit@plt+0x86850> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -137790,15 +137790,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, lsl r3 │ │ │ │ + mvneq r4, ip, lsl #6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -137857,16 +137857,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r4, r0, ror #4 │ │ │ │ - @ instruction: 0x01e84394 │ │ │ │ + mvneq r4, r8, asr r2 │ │ │ │ + mvneq r4, ip, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 920c4 <__cxa_atexit@plt+0x86a50> │ │ │ │ @@ -137876,15 +137876,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, r4, lsr #6 │ │ │ │ + mvneq r4, ip, lsl r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 92124 <__cxa_atexit@plt+0x86ab0> │ │ │ │ @@ -137992,17 +137992,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - mvneq r4, r8, ror r2 │ │ │ │ + mvneq r4, r0, ror r2 │ │ │ │ bicseq ip, r1, r8, lsl #6 │ │ │ │ - strdeq r4, [r8, #40]! @ 0x28 │ │ │ │ + strdeq r4, [r8, #32]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 9233c <__cxa_atexit@plt+0x86cc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -138033,15 +138033,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r0, r0 │ │ │ │ bicseq ip, r1, r0, asr #3 │ │ │ │ - strheq r4, [r8, #16]! │ │ │ │ + mvneq r4, r8, lsr #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 923a4 <__cxa_atexit@plt+0x86d30> │ │ │ │ @@ -138061,15 +138061,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ bicseq ip, r1, r8, lsr r1 │ │ │ │ - mvneq r4, r8, lsr #2 │ │ │ │ + mvneq r4, r0, lsr #2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 92440 <__cxa_atexit@plt+0x86dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ @@ -138097,15 +138097,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r4, r8, lsr #1 │ │ │ │ + mvneq r4, r0, lsr #1 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 92494 <__cxa_atexit@plt+0x86e20> │ │ │ │ @@ -138120,15 +138120,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, ip, lsr #32 │ │ │ │ + mvneq r4, r4, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -138153,15 +138153,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ - mvneq r3, r8, asr #31 │ │ │ │ + mvneq r3, r0, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ mov sl, r5 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ @@ -138215,19 +138215,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ bicseq sl, r1, r0, ror #23 │ │ │ │ - mvneq r3, r0, lsr #30 │ │ │ │ - mvneq r3, r0, asr pc │ │ │ │ + mvneq r3, r8, lsl pc │ │ │ │ + mvneq r3, r8, asr #30 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ bicseq sl, r1, ip, lsl #23 │ │ │ │ - ldrdeq r3, [r8, #224]! @ 0xe0 │ │ │ │ + mvneq r3, r8, asr #29 │ │ │ │ ldrheq fp, [r1, #236] @ 0xec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -138252,18 +138252,18 @@ │ │ │ │ bhi 926b4 <__cxa_atexit@plt+0x87040> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 926bc <__cxa_atexit@plt+0x87048> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b c201c4 <__cxa_atexit@plt+0xc14b50> │ │ │ │ + b ce5a34 <__cxa_atexit@plt+0xcda3c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [r8, #176]! @ 0xb0 │ │ │ │ + mvneq r3, r8, asr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -138287,16 +138287,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 92744 <__cxa_atexit@plt+0x870d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - mvneq r3, r0, lsl #26 │ │ │ │ - strheq r3, [r8, #216]! @ 0xd8 │ │ │ │ + strdeq r3, [r8, #200]! @ 0xc8 │ │ │ │ + strheq r3, [r8, #208]! @ 0xd0 │ │ │ │ bicseq fp, r1, ip, lsr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 92780 <__cxa_atexit@plt+0x8710c> │ │ │ │ ldr r2, [pc, #36] @ 92788 <__cxa_atexit@plt+0x87114> │ │ │ │ @@ -138307,15 +138307,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r1, r0, ror sp │ │ │ │ - mvneq r3, r8, lsl #22 │ │ │ │ + mvneq r3, r0, lsl #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -138339,32 +138339,32 @@ │ │ │ │ ldr r7, [pc, #28] @ 92814 <__cxa_atexit@plt+0x871a0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - mvneq r3, r0, lsr ip │ │ │ │ - mvneq r3, r0, lsr ip │ │ │ │ + mvneq r3, r8, lsr #24 │ │ │ │ + mvneq r3, r8, lsr #24 │ │ │ │ bicseq fp, r1, r0, ror #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 92848 <__cxa_atexit@plt+0x871d4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 92850 <__cxa_atexit@plt+0x871dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b b9d318 <__cxa_atexit@plt+0xb91ca4> │ │ │ │ + b c62b88 <__cxa_atexit@plt+0xc57514> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, lsr sl │ │ │ │ + mvneq r3, r4, lsr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -138388,16 +138388,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 928d8 <__cxa_atexit@plt+0x87264> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - mvneq r3, ip, ror #22 │ │ │ │ - mvneq r3, r4, lsr #24 │ │ │ │ + mvneq r3, r4, ror #22 │ │ │ │ + mvneq r3, ip, lsl ip │ │ │ │ bicseq fp, r1, r0, lsr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 92914 <__cxa_atexit@plt+0x872a0> │ │ │ │ ldr r2, [pc, #36] @ 9291c <__cxa_atexit@plt+0x872a8> │ │ │ │ @@ -138408,15 +138408,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsheq fp, [r1, #180] @ 0xb4 │ │ │ │ - mvneq r3, r4, ror r9 │ │ │ │ + mvneq r3, ip, ror #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -138440,16 +138440,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 929a8 <__cxa_atexit@plt+0x87334> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01e83a9c │ │ │ │ - @ instruction: 0x01e83a9c │ │ │ │ + @ instruction: 0x01e83a94 │ │ │ │ + @ instruction: 0x01e83a94 │ │ │ │ bicseq fp, r1, r4, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 92a0c <__cxa_atexit@plt+0x87398> │ │ │ │ @@ -138474,15 +138474,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 92a30 <__cxa_atexit@plt+0x873bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, lsr #17 │ │ │ │ + mvneq r3, r0, lsr #17 │ │ │ │ @ instruction: 0xffff2698 │ │ │ │ bicseq sl, r1, ip, asr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -138506,15 +138506,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq r3, r8, lsl #16 │ │ │ │ + mvneq r3, r0, lsl #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -138539,16 +138539,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 92b34 <__cxa_atexit@plt+0x874c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - mvneq r3, r4, lsl r9 │ │ │ │ - mvneq r3, r4, lsl r9 │ │ │ │ + mvneq r3, ip, lsl #18 │ │ │ │ + mvneq r3, ip, lsl #18 │ │ │ │ bicseq fp, r1, ip, ror #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -138576,16 +138576,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 92bc8 <__cxa_atexit@plt+0x87554> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - mvneq r3, r0, lsl #17 │ │ │ │ - mvneq r3, r0, lsl #17 │ │ │ │ + mvneq r3, r8, ror r8 │ │ │ │ + mvneq r3, r8, ror r8 │ │ │ │ bicseq fp, r1, r8, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 92c2c <__cxa_atexit@plt+0x875b8> │ │ │ │ @@ -138610,15 +138610,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 92c50 <__cxa_atexit@plt+0x875dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, lsl #13 │ │ │ │ + mvneq r3, r0, lsl #13 │ │ │ │ @ instruction: 0xffff2478 │ │ │ │ bicseq sl, r1, ip, lsr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -138645,15 +138645,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - mvneq r3, r8, lsr #16 │ │ │ │ + mvneq r3, r0, lsr #16 │ │ │ │ bicseq fp, r1, ip, asr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -138672,16 +138672,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 92d48 <__cxa_atexit@plt+0x876d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r8, #104]! @ 0x68 │ │ │ │ - strdeq r3, [r8, #104]! @ 0x68 │ │ │ │ + strdeq r3, [r8, #96]! @ 0x60 │ │ │ │ + strdeq r3, [r8, #96]! @ 0x60 │ │ │ │ ldrsbeq fp, [r1, #124] @ 0x7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 92dac <__cxa_atexit@plt+0x87738> │ │ │ │ @@ -138706,15 +138706,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 92dd0 <__cxa_atexit@plt+0x8775c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, lsl #10 │ │ │ │ + mvneq r3, r0, lsl #10 │ │ │ │ @ instruction: 0xffff2288 │ │ │ │ bicseq sl, r1, r8, lsr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -138738,15 +138738,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq r3, r8, ror #8 │ │ │ │ + mvneq r3, r0, ror #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -138771,16 +138771,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 92ed4 <__cxa_atexit@plt+0x87860> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - mvneq r3, r4, ror r5 │ │ │ │ - mvneq r3, r4, ror r5 │ │ │ │ + mvneq r3, ip, ror #10 │ │ │ │ + mvneq r3, ip, ror #10 │ │ │ │ bicseq fp, r1, r8, ror #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -138794,15 +138794,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 92f2c <__cxa_atexit@plt+0x878b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, lsr r5 │ │ │ │ + mvneq r3, r0, lsr r5 │ │ │ │ @ instruction: 0x01d1aa90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 16cf190 <__cxa_atexit@plt+0x16c3b1c> │ │ │ │ ldr r3, [r5] │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ @@ -138858,16 +138858,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 93034 <__cxa_atexit@plt+0x879c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r3, [r8, #36]! @ 0x24 │ │ │ │ - mvneq r3, r4, asr #6 │ │ │ │ + mvneq r3, ip, lsr #5 │ │ │ │ + mvneq r3, ip, lsr r3 │ │ │ │ @ instruction: 0xffff2028 │ │ │ │ bicseq sl, r1, r8, asr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -138898,16 +138898,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 930d4 <__cxa_atexit@plt+0x87a60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, lsl r2 │ │ │ │ - mvneq r3, r4, lsr #5 │ │ │ │ + mvneq r3, ip, lsl #4 │ │ │ │ + @ instruction: 0x01e8329c │ │ │ │ @ instruction: 0xffff1f88 │ │ │ │ bicseq sl, r1, r8, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -138938,16 +138938,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 93174 <__cxa_atexit@plt+0x87b00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, ror r1 │ │ │ │ - mvneq r3, r4, lsl #4 │ │ │ │ + mvneq r3, ip, ror #2 │ │ │ │ + strdeq r3, [r8, #28]! │ │ │ │ @ instruction: 0xffff1ee8 │ │ │ │ bicseq r9, r1, r8, lsl #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -138978,16 +138978,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 93214 <__cxa_atexit@plt+0x87ba0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [r8, #4]! │ │ │ │ - mvneq r3, r4, ror #2 │ │ │ │ + mvneq r3, ip, asr #1 │ │ │ │ + mvneq r3, ip, asr r1 │ │ │ │ @ instruction: 0xffff1e48 │ │ │ │ bicseq r9, r1, r8, ror #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -139018,16 +139018,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 932b4 <__cxa_atexit@plt+0x87c40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, lsr r0 │ │ │ │ - mvneq r3, r4, asr #1 │ │ │ │ + mvneq r3, ip, lsr #32 │ │ │ │ + strheq r3, [r8, #12]! │ │ │ │ @ instruction: 0xffff1da8 │ │ │ │ bicseq r9, r1, r8, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -139058,16 +139058,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 93354 <__cxa_atexit@plt+0x87ce0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strexheq r2, r4, [r8] │ │ │ │ - mvneq r3, r4, lsr #32 │ │ │ │ + mvneq r2, ip, lsl #31 │ │ │ │ + mvneq r3, ip, lsl r0 │ │ │ │ @ instruction: 0xffff1d08 │ │ │ │ bicseq r9, r1, r8, lsr #27 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -139184,24 +139184,24 @@ │ │ │ │ str r8, [r0, #36] @ 0x24 │ │ │ │ sub r7, r6, #3 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ mov r3, #184 @ 0xb8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - stlexheq r2, r0, [r8] │ │ │ │ + mvneq r2, r8, lsl #29 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - mvneq r2, r8, lsl #29 │ │ │ │ + mvneq r2, r0, lsl #29 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - mvneq r2, r0, lsl #30 │ │ │ │ - strdeq r2, [r8, #236]! @ 0xec │ │ │ │ + strdeq r2, [r8, #232]! @ 0xe8 │ │ │ │ + strdeq r2, [r8, #228]! @ 0xe4 │ │ │ │ mov r7, r6 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r0, r6 │ │ │ │ @@ -139238,16 +139238,16 @@ │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - mvneq r2, r4, asr lr │ │ │ │ - mvneq r2, r0, asr #28 │ │ │ │ + mvneq r2, ip, asr #28 │ │ │ │ + mvneq r2, r8, lsr lr │ │ │ │ bicseq sl, r1, r8, lsr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 936a4 <__cxa_atexit@plt+0x88030> │ │ │ │ @@ -139319,15 +139319,15 @@ │ │ │ │ b 9374c <__cxa_atexit@plt+0x880d8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - mvneq r2, r4, ror #22 │ │ │ │ + mvneq r2, ip, asr fp │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -139365,16 +139365,16 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq r2, r4, lsr ip │ │ │ │ - mvneq r2, ip, lsl ip │ │ │ │ + mvneq r2, ip, lsr #24 │ │ │ │ + mvneq r2, r4, lsl ip │ │ │ │ bicseq sl, r1, r8, lsr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 938c8 <__cxa_atexit@plt+0x88254> │ │ │ │ @@ -139423,16 +139423,16 @@ │ │ │ │ str sl, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r8, lr} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ bicseq sl, r1, r8, asr ip │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - mvneq r2, r0, ror #22 │ │ │ │ - mvneq r2, r8, asr #22 │ │ │ │ + mvneq r2, r8, asr fp │ │ │ │ + mvneq r2, r0, asr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 93984 <__cxa_atexit@plt+0x88310> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ @@ -139513,15 +139513,15 @@ │ │ │ │ ldr r7, [pc, #28] @ 93a6c <__cxa_atexit@plt+0x883f8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - ldrdeq r2, [r8, #164]! @ 0xa4 │ │ │ │ + mvneq r2, ip, asr #21 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ bicseq sl, r1, r4, ror #21 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 93db0 <__cxa_atexit@plt+0x8873c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -139554,16 +139554,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 93b14 <__cxa_atexit@plt+0x884a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [r8, #116]! @ 0x74 │ │ │ │ - mvneq r2, r4, ror #16 │ │ │ │ + mvneq r2, ip, asr #15 │ │ │ │ + mvneq r2, ip, asr r8 │ │ │ │ @ instruction: 0xffff1548 │ │ │ │ bicseq r9, r1, r8, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -139594,16 +139594,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 93bb4 <__cxa_atexit@plt+0x88540> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, lsr r7 │ │ │ │ - mvneq r2, r4, asr #15 │ │ │ │ + mvneq r2, ip, lsr #14 │ │ │ │ + strheq r2, [r8, #124]! @ 0x7c │ │ │ │ @ instruction: 0xffff14a8 │ │ │ │ bicseq r9, r1, r8, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -139634,16 +139634,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 93c54 <__cxa_atexit@plt+0x885e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e82694 │ │ │ │ - mvneq r2, r4, lsr #14 │ │ │ │ + mvneq r2, ip, lsl #13 │ │ │ │ + mvneq r2, ip, lsl r7 │ │ │ │ @ instruction: 0xffff1408 │ │ │ │ bicseq r9, r1, r8, lsr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -139674,16 +139674,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 93cf4 <__cxa_atexit@plt+0x88680> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r8, #84]! @ 0x54 │ │ │ │ - mvneq r2, r4, lsl #13 │ │ │ │ + mvneq r2, ip, ror #11 │ │ │ │ + mvneq r2, ip, ror r6 │ │ │ │ @ instruction: 0xffff1368 │ │ │ │ bicseq r9, r1, r8, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -139714,16 +139714,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 93d94 <__cxa_atexit@plt+0x88720> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, asr r5 │ │ │ │ - mvneq r2, r4, ror #11 │ │ │ │ + mvneq r2, ip, asr #10 │ │ │ │ + ldrdeq r2, [r8, #92]! @ 0x5c │ │ │ │ @ instruction: 0xffff12c8 │ │ │ │ bicseq r9, r1, r8, ror #6 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -139814,21 +139814,21 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r1, sl} │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - @ instruction: 0x01e8249c │ │ │ │ + @ instruction: 0x01e82494 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - mvneq r2, ip, lsr #9 │ │ │ │ + mvneq r2, r4, lsr #9 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - mvneq r2, r4, ror #10 │ │ │ │ - mvneq r2, r0, ror #10 │ │ │ │ + mvneq r2, ip, asr r5 │ │ │ │ + mvneq r2, r8, asr r5 │ │ │ │ bicseq sl, r1, r4, asr #12 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 93fb4 <__cxa_atexit@plt+0x88940> │ │ │ │ @@ -139925,15 +139925,15 @@ │ │ │ │ b 940c4 <__cxa_atexit@plt+0x88a50> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - mvneq r2, ip, ror #3 │ │ │ │ + mvneq r2, r4, ror #3 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -139963,16 +139963,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 94174 <__cxa_atexit@plt+0x88b00> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r2, r0, ror #5 │ │ │ │ ldrdeq r2, [r8, #40]! @ 0x28 │ │ │ │ + ldrdeq r2, [r8, #32]! │ │ │ │ bicseq sl, r1, r8, ror #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -140019,16 +140019,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ bicseq sl, r1, r4, lsl r3 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - mvneq r2, ip, lsl r2 │ │ │ │ mvneq r2, r4, lsl r2 │ │ │ │ + mvneq r2, ip, lsl #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9428c <__cxa_atexit@plt+0x88c18> │ │ │ │ add sl, r7, #3 │ │ │ │ @@ -140078,15 +140078,15 @@ │ │ │ │ ldr r7, [pc, #32] @ 94344 <__cxa_atexit@plt+0x88cd0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r8, #28]! │ │ │ │ + strdeq r2, [r8, #20]! │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ bicseq sl, r1, r0, lsr #4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 945e8 <__cxa_atexit@plt+0x88f74> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -140120,16 +140120,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 943ec <__cxa_atexit@plt+0x88d78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [r8, #236]! @ 0xec │ │ │ │ - mvneq r1, ip, lsl #31 │ │ │ │ + strdeq r1, [r8, #228]! @ 0xe4 │ │ │ │ + mvneq r1, r4, lsl #31 │ │ │ │ @ instruction: 0xffff0c70 │ │ │ │ bicseq r8, r1, r0, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -140160,16 +140160,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9448c <__cxa_atexit@plt+0x88e18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, asr lr │ │ │ │ - mvneq r1, ip, ror #29 │ │ │ │ + mvneq r1, r4, asr lr │ │ │ │ + mvneq r1, r4, ror #29 │ │ │ │ @ instruction: 0xffff0bd0 │ │ │ │ bicseq r8, r1, r0, ror ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -140200,16 +140200,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9452c <__cxa_atexit@plt+0x88eb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r1, [r8, #220]! @ 0xdc │ │ │ │ - mvneq r1, ip, asr #28 │ │ │ │ + strheq r1, [r8, #212]! @ 0xd4 │ │ │ │ + mvneq r1, r4, asr #28 │ │ │ │ @ instruction: 0xffff0b30 │ │ │ │ ldrsbeq r8, [r1, #176] @ 0xb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -140240,16 +140240,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 945cc <__cxa_atexit@plt+0x88f58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, lsl sp │ │ │ │ - mvneq r1, ip, lsr #27 │ │ │ │ + mvneq r1, r4, lsl sp │ │ │ │ + mvneq r1, r4, lsr #27 │ │ │ │ @ instruction: 0xffff0a90 │ │ │ │ bicseq r8, r1, r0, lsr fp │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -140325,21 +140325,21 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - mvneq r1, r8, asr ip │ │ │ │ + mvneq r1, r0, asr ip │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - strheq r1, [r8, #192]! @ 0xc0 │ │ │ │ + mvneq r1, r8, lsr #25 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - mvneq r1, r4, asr sp │ │ │ │ - mvneq r1, r0, asr sp │ │ │ │ + mvneq r1, ip, asr #26 │ │ │ │ + mvneq r1, r8, asr #26 │ │ │ │ bicseq r9, r1, r4, asr lr │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 947a0 <__cxa_atexit@plt+0x8912c> │ │ │ │ @@ -140429,15 +140429,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - mvneq r1, ip, lsl #20 │ │ │ │ + mvneq r1, r4, lsl #20 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -140464,16 +140464,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 94948 <__cxa_atexit@plt+0x892d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strdeq r1, [r8, #172]! @ 0xac │ │ │ │ - strdeq r1, [r8, #172]! @ 0xac │ │ │ │ + strdeq r1, [r8, #164]! @ 0xa4 │ │ │ │ + strdeq r1, [r8, #164]! @ 0xa4 │ │ │ │ bicseq r9, r1, r4, lsr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -140515,16 +140515,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ bicseq r9, r1, r4, ror #22 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - mvneq r1, ip, asr #20 │ │ │ │ - mvneq r1, ip, asr #20 │ │ │ │ + mvneq r1, r4, asr #20 │ │ │ │ + mvneq r1, r4, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 94a48 <__cxa_atexit@plt+0x893d4> │ │ │ │ add sl, r7, #3 │ │ │ │ @@ -140572,15 +140572,15 @@ │ │ │ │ ldr r7, [pc, #28] @ 94af8 <__cxa_atexit@plt+0x89484> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - mvneq r1, r0, asr #20 │ │ │ │ + mvneq r1, r8, lsr sl │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ bicseq r9, r1, r8, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -140611,16 +140611,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 94b98 <__cxa_atexit@plt+0x89524> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, asr r7 │ │ │ │ - mvneq r1, r0, ror #15 │ │ │ │ + mvneq r1, r8, asr #14 │ │ │ │ + ldrdeq r1, [r8, #120]! @ 0x78 │ │ │ │ @ instruction: 0xffff04c4 │ │ │ │ bicseq r8, r1, r4, ror #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -140651,16 +140651,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 94c38 <__cxa_atexit@plt+0x895c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r1, [r8, #96]! @ 0x60 │ │ │ │ - mvneq r1, r0, asr #14 │ │ │ │ + mvneq r1, r8, lsr #13 │ │ │ │ + mvneq r1, r8, lsr r7 │ │ │ │ @ instruction: 0xffff0424 │ │ │ │ bicseq r8, r1, r4, asr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -140691,16 +140691,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 94cd8 <__cxa_atexit@plt+0x89664> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, lsl r6 │ │ │ │ - mvneq r1, r0, lsr #13 │ │ │ │ + mvneq r1, r8, lsl #12 │ │ │ │ + @ instruction: 0x01e81698 │ │ │ │ @ instruction: 0xffff0384 │ │ │ │ bicseq r8, r1, r4, lsr #8 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #100 @ 0x64 │ │ │ │ @@ -140760,18 +140760,18 @@ │ │ │ │ mov r0, #100 @ 0x64 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - mvneq r1, r4, asr r5 │ │ │ │ - mvneq r1, r0, asr #11 │ │ │ │ - mvneq r1, r0, lsr #13 │ │ │ │ - @ instruction: 0x01e8169c │ │ │ │ + mvneq r1, ip, asr #10 │ │ │ │ + strheq r1, [r8, #88]! @ 0x58 │ │ │ │ + @ instruction: 0x01e81698 │ │ │ │ + @ instruction: 0x01e81694 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0x01d19794 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -140864,19 +140864,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - strheq r1, [r8, #60]! @ 0x3c │ │ │ │ - mvneq r1, r8, lsr #8 │ │ │ │ - mvneq r1, ip, lsl r5 │ │ │ │ + strheq r1, [r8, #52]! @ 0x34 │ │ │ │ + mvneq r1, r0, lsr #8 │ │ │ │ + mvneq r1, r4, lsl r5 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - ldrdeq r1, [r8, #64]! @ 0x40 │ │ │ │ + mvneq r1, r8, asr #9 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ ldrsheq r9, [r1, #88] @ 0x58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -140940,15 +140940,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - mvneq r1, r0, lsl r2 │ │ │ │ + mvneq r1, r8, lsl #4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -140976,16 +140976,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 95148 <__cxa_atexit@plt+0x89ad4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq r1, r4, lsl #6 │ │ │ │ - mvneq r1, r4, lsl #6 │ │ │ │ + strdeq r1, [r8, #44]! @ 0x2c │ │ │ │ + strdeq r1, [r8, #44]! @ 0x2c │ │ │ │ bicseq r9, r1, r4, lsr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 951c8 <__cxa_atexit@plt+0x89b54> │ │ │ │ @@ -141023,16 +141023,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bicseq r9, r1, r8, lsl #7 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - mvneq r1, r0, ror #4 │ │ │ │ - mvneq r1, r0, ror #4 │ │ │ │ + mvneq r1, r8, asr r2 │ │ │ │ + mvneq r1, r8, asr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9526c <__cxa_atexit@plt+0x89bf8> │ │ │ │ add sl, r7, #3 │ │ │ │ @@ -141096,15 +141096,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strdeq r1, [r8, #20]! │ │ │ │ + mvneq r1, ip, ror #3 │ │ │ │ bicseq r9, r1, ip, asr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9539c <__cxa_atexit@plt+0x89d28> │ │ │ │ @@ -141134,16 +141134,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 953c4 <__cxa_atexit@plt+0x89d50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, lsr #30 │ │ │ │ - strheq r0, [r8, #244]! @ 0xf4 │ │ │ │ + mvneq r0, ip, lsl pc │ │ │ │ + mvneq r0, ip, lsr #31 │ │ │ │ @ instruction: 0xfffefc98 │ │ │ │ bicseq r7, r1, r8, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -141174,16 +141174,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 95464 <__cxa_atexit@plt+0x89df0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, lsl #29 │ │ │ │ - mvneq r0, r4, lsl pc │ │ │ │ + mvneq r0, ip, ror lr │ │ │ │ + mvneq r0, ip, lsl #30 │ │ │ │ @ instruction: 0xfffefbf8 │ │ │ │ @ instruction: 0x01d17c98 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -141251,18 +141251,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ bicseq r9, r1, ip │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - strheq r0, [r8, #208]! @ 0xd0 │ │ │ │ - mvneq r0, ip, lsl lr │ │ │ │ - mvneq r0, r4, lsl #30 │ │ │ │ - mvneq r0, r0, lsl #30 │ │ │ │ + mvneq r0, r8, lsr #27 │ │ │ │ + mvneq r0, r4, lsl lr │ │ │ │ + strdeq r0, [r8, #236]! @ 0xec │ │ │ │ + strdeq r0, [r8, #232]! @ 0xe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95648 <__cxa_atexit@plt+0x89fd4> │ │ │ │ @@ -141303,18 +141303,18 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - mvneq r0, r8, lsr #25 │ │ │ │ - mvneq r0, r4, lsl #26 │ │ │ │ - strdeq r0, [r8, #212]! @ 0xd4 │ │ │ │ - strdeq r0, [r8, #208]! @ 0xd0 │ │ │ │ + mvneq r0, r0, lsr #25 │ │ │ │ + strdeq r0, [r8, #204]! @ 0xcc │ │ │ │ + mvneq r0, ip, ror #27 │ │ │ │ + mvneq r0, r8, ror #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 95474 <__cxa_atexit@plt+0x89e00> │ │ │ │ @@ -141345,15 +141345,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - strheq r0, [r8, #180]! @ 0xb4 │ │ │ │ + mvneq r0, ip, lsr #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -141378,16 +141378,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 95790 <__cxa_atexit@plt+0x8a11c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strheq r0, [r8, #200]! @ 0xc8 │ │ │ │ - strheq r0, [r8, #200]! @ 0xc8 │ │ │ │ + strheq r0, [r8, #192]! @ 0xc0 │ │ │ │ + strheq r0, [r8, #192]! @ 0xc0 │ │ │ │ ldrsheq r8, [r1, #216] @ 0xd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -141416,16 +141416,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 95828 <__cxa_atexit@plt+0x8a1b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - mvneq r0, r0, lsr #24 │ │ │ │ - mvneq r0, r0, lsr #24 │ │ │ │ + mvneq r0, r8, lsl ip │ │ │ │ + mvneq r0, r8, lsl ip │ │ │ │ bicseq r8, r1, r0, ror #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -141458,15 +141458,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - mvneq r0, r0, asr #24 │ │ │ │ + mvneq r0, r8, lsr ip │ │ │ │ bicseq r8, r1, r0, asr #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -141495,18 +141495,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 9596c <__cxa_atexit@plt+0x8a2f8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, lsl #22 │ │ │ │ - strheq r0, [r8, #188]! @ 0xbc │ │ │ │ - mvneq r0, r0, ror r9 │ │ │ │ - mvneq r0, r0, ror #19 │ │ │ │ + strdeq r0, [r8, #172]! @ 0xac │ │ │ │ + strheq r0, [r8, #180]! @ 0xb4 │ │ │ │ + mvneq r0, r8, ror #18 │ │ │ │ + ldrdeq r0, [r8, #152]! @ 0x98 │ │ │ │ bicseq r8, r1, r8, lsr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -141525,16 +141525,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 959dc <__cxa_atexit@plt+0x8a368> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, ror #20 │ │ │ │ - mvneq r0, ip, lsl fp │ │ │ │ + mvneq r0, ip, asr sl │ │ │ │ + mvneq r0, r4, lsl fp │ │ │ │ ldrheq r8, [r1, #180] @ 0xb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -141553,16 +141553,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 95a4c <__cxa_atexit@plt+0x8a3d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r8, #148]! @ 0x94 │ │ │ │ - strdeq r0, [r8, #144]! @ 0x90 │ │ │ │ + mvneq r0, ip, ror #19 │ │ │ │ + mvneq r0, r8, ror #19 │ │ │ │ bicseq r8, r1, r8, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95a88 <__cxa_atexit@plt+0x8a414> │ │ │ │ ldr r2, [pc, #36] @ 95a90 <__cxa_atexit@plt+0x8a41c> │ │ │ │ @@ -141573,15 +141573,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r8, r1, r0, lsr #22 │ │ │ │ - mvneq r0, r0, lsl #16 │ │ │ │ + strdeq r0, [r8, #120]! @ 0x78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -141605,16 +141605,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 95b1c <__cxa_atexit@plt+0x8a4a8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - mvneq r0, r8, lsr #18 │ │ │ │ - mvneq r0, r8, lsr #18 │ │ │ │ + mvneq r0, r0, lsr #18 │ │ │ │ + mvneq r0, r0, lsr #18 │ │ │ │ @ instruction: 0x01d18a90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -141633,16 +141633,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 95b8c <__cxa_atexit@plt+0x8a518> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r8, #132]! @ 0x84 │ │ │ │ - mvneq r0, r4, ror r9 │ │ │ │ + mvneq r0, ip, lsr #17 │ │ │ │ + mvneq r0, ip, ror #18 │ │ │ │ bicseq r8, r1, r0, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95bc8 <__cxa_atexit@plt+0x8a554> │ │ │ │ ldr r2, [pc, #36] @ 95bd0 <__cxa_atexit@plt+0x8a55c> │ │ │ │ @@ -141653,15 +141653,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsheq r8, [r1, #152] @ 0x98 │ │ │ │ - mvneq r0, r0, asr #13 │ │ │ │ + strheq r0, [r8, #104]! @ 0x68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -141685,16 +141685,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 95c5c <__cxa_atexit@plt+0x8a5e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - mvneq r0, r8, ror #15 │ │ │ │ - mvneq r0, r8, ror #15 │ │ │ │ + mvneq r0, r0, ror #15 │ │ │ │ + mvneq r0, r0, ror #15 │ │ │ │ bicseq r8, r1, r8, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 95cc0 <__cxa_atexit@plt+0x8a64c> │ │ │ │ @@ -141719,15 +141719,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 95ce4 <__cxa_atexit@plt+0x8a670> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r8, #84]! @ 0x54 │ │ │ │ + mvneq r0, ip, ror #11 │ │ │ │ @ instruction: 0xfffef374 │ │ │ │ bicseq r7, r1, r4, lsl r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -141742,24 +141742,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b dca528 <__cxa_atexit@plt+0xdbeeb4> │ │ │ │ + b f273ec <__cxa_atexit@plt+0xf1bd78> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq r0, r4, asr r5 │ │ │ │ + mvneq r0, ip, asr #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -141784,16 +141784,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 95de8 <__cxa_atexit@plt+0x8a774> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - mvneq r0, r0, ror #12 │ │ │ │ - mvneq r0, ip, ror #12 │ │ │ │ + mvneq r0, r8, asr r6 │ │ │ │ + mvneq r0, r4, ror #12 │ │ │ │ ldrsheq r8, [r1, #112] @ 0x70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -141821,16 +141821,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 95e7c <__cxa_atexit@plt+0x8a808> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - mvneq r0, ip, asr #11 │ │ │ │ - ldrdeq r0, [r8, #88]! @ 0x58 │ │ │ │ + mvneq r0, r4, asr #11 │ │ │ │ + ldrdeq r0, [r8, #80]! @ 0x50 │ │ │ │ bicseq r8, r1, ip, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 95ed4 <__cxa_atexit@plt+0x8a860> │ │ │ │ @@ -141853,15 +141853,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strheq r0, [r8, #60]! @ 0x3c │ │ │ │ + strheq r0, [r8, #52]! @ 0x34 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -141886,16 +141886,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 95f80 <__cxa_atexit@plt+0x8a90c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - mvneq r0, r8, asr #9 │ │ │ │ - mvneq r0, r8, asr #9 │ │ │ │ + mvneq r0, r0, asr #9 │ │ │ │ + mvneq r0, r0, asr #9 │ │ │ │ bicseq r8, r1, ip, asr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -141923,16 +141923,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 96014 <__cxa_atexit@plt+0x8a9a0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - mvneq r0, r4, lsr r4 │ │ │ │ - mvneq r0, r4, lsr r4 │ │ │ │ + mvneq r0, ip, lsr #8 │ │ │ │ + mvneq r0, ip, lsr #8 │ │ │ │ bicseq r8, r1, r8, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -141960,16 +141960,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 960a8 <__cxa_atexit@plt+0x8aa34> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - mvneq r0, r0, lsr #7 │ │ │ │ - mvneq r0, ip, lsr #7 │ │ │ │ + @ instruction: 0x01e80398 │ │ │ │ + mvneq r0, r4, lsr #7 │ │ │ │ bicseq r8, r1, r0, lsr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -141995,15 +141995,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldrdeq r0, [r8, #60]! @ 0x3c │ │ │ │ + ldrdeq r0, [r8, #52]! @ 0x34 │ │ │ │ ldrheq r8, [r1, #64] @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9616c <__cxa_atexit@plt+0x8aaf8> │ │ │ │ ldr r2, [pc, #36] @ 96174 <__cxa_atexit@plt+0x8ab00> │ │ │ │ @@ -142014,15 +142014,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r1, r0, asr #16 │ │ │ │ - mvneq r0, ip, lsl r1 │ │ │ │ + mvneq r0, r4, lsl r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -142046,16 +142046,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 96200 <__cxa_atexit@plt+0x8ab8c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - mvneq r0, r4, asr #4 │ │ │ │ - mvneq r0, r4, asr #4 │ │ │ │ + mvneq r0, ip, lsr r2 │ │ │ │ + mvneq r0, ip, lsr r2 │ │ │ │ bicseq r8, r1, r4, ror #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 96224 <__cxa_atexit@plt+0x8abb0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -142075,15 +142075,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq r8, [r1, #48] @ 0x30 │ │ │ │ - mvneq r0, r8, lsr #32 │ │ │ │ + mvneq r0, r0, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -142107,16 +142107,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 962f4 <__cxa_atexit@plt+0x8ac80> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - mvneq r0, r0, asr r1 │ │ │ │ - mvneq r0, r0, asr r1 │ │ │ │ + mvneq r0, r8, asr #2 │ │ │ │ + mvneq r0, r8, asr #2 │ │ │ │ bicseq r8, r1, r0, lsr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 96338 <__cxa_atexit@plt+0x8acc4> │ │ │ │ @@ -142168,15 +142168,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r0, r8, asr #32 │ │ │ │ + mvneq r0, r0, asr #32 │ │ │ │ bicseq r8, r1, r0, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 9641c <__cxa_atexit@plt+0x8ada8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -142296,15 +142296,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ 965e8 <__cxa_atexit@plt+0x8af74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip │ │ │ │ + mvneq r0, r4 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ bicseq r8, r1, r4, asr #32 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -142358,15 +142358,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 966e0 <__cxa_atexit@plt+0x8b06c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r7, #180]! @ 0xb4 │ │ │ │ + mvneq pc, ip, ror #23 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ bicseq r7, r1, r0, asr #30 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ bicseq r7, r1, r4, lsl pc │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -142485,15 +142485,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - ldrdeq pc, [r7, #184]! @ 0xb8 │ │ │ │ + ldrdeq pc, [r7, #176]! @ 0xb0 │ │ │ │ bicseq r7, r1, ip, lsr #26 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -142666,15 +142666,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ ldrheq r7, [r1, #168] @ 0xa8 │ │ │ │ - mvneq pc, r0, lsl #18 │ │ │ │ + strdeq pc, [r7, #136]! @ 0x88 │ │ │ │ bicseq r7, r1, r8, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 96c2c <__cxa_atexit@plt+0x8b5b8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -142709,19 +142709,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 96c64 <__cxa_atexit@plt+0x8b5f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r4, lsr #13 │ │ │ │ + @ instruction: 0x01e7f69c │ │ │ │ @ instruction: 0xfffff75c │ │ │ │ - mvneq pc, r0, ror r6 @ │ │ │ │ + mvneq pc, r8, ror #12 │ │ │ │ ldrsbeq r7, [r1, #144] @ 0x90 │ │ │ │ - mvneq pc, r4, lsr r6 @ │ │ │ │ + mvneq pc, ip, lsr #12 │ │ │ │ @ instruction: 0x01d17998 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -142737,15 +142737,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 96cc8 <__cxa_atexit@plt+0x8b654> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq pc, [r7, #120]! @ 0x78 │ │ │ │ + ldrdeq pc, [r7, #112]! @ 0x70 │ │ │ │ bicseq r7, r1, r4, lsl #19 │ │ │ │ bicseq r7, r1, r8, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ 96d2c <__cxa_atexit@plt+0x8b6b8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -142770,15 +142770,15 @@ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff65c │ │ │ │ bicseq r7, r1, r8, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldrsbeq r7, [r1, #140] @ 0x8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -142794,15 +142794,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 96dac <__cxa_atexit@plt+0x8b738> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strdeq pc, [r7, #100]! @ 0x64 │ │ │ │ + mvneq pc, ip, ror #13 │ │ │ │ bicseq r7, r1, r0, lsr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 96dfc <__cxa_atexit@plt+0x8b788> │ │ │ │ @@ -142912,15 +142912,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 96f84 <__cxa_atexit@plt+0x8b910> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e7f494 │ │ │ │ + mvneq pc, ip, lsl #9 │ │ │ │ @ instruction: 0x01d16194 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 96fd4 <__cxa_atexit@plt+0x8b960> │ │ │ │ @@ -142970,15 +142970,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 9706c <__cxa_atexit@plt+0x8b9f8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ bicseq r7, r1, r4, ror #12 │ │ │ │ - mvneq pc, r0, lsr r4 @ │ │ │ │ + mvneq pc, r8, lsr #8 │ │ │ │ bicseq r7, r1, r8, asr r6 │ │ │ │ bicseq r7, r1, r0, lsr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -142996,15 +142996,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 970d4 <__cxa_atexit@plt+0x8ba60> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ bicseq r7, r1, r0 │ │ │ │ - mvneq pc, r8, asr #7 │ │ │ │ + mvneq pc, r0, asr #7 │ │ │ │ ldrsheq r7, [r1, #88] @ 0x58 │ │ │ │ ldrsbeq r7, [r1, #88] @ 0x58 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -143022,15 +143022,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 9713c <__cxa_atexit@plt+0x8bac8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrheq r7, [r1, #88] @ 0x58 │ │ │ │ - mvneq pc, r0, ror #6 │ │ │ │ + mvneq pc, r8, asr r3 @ │ │ │ │ bicseq r7, r1, ip, lsr #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -143053,18 +143053,18 @@ │ │ │ │ b 177ad24 <__cxa_atexit@plt+0x176f6b0> │ │ │ │ ldr r7, [pc, #32] @ 971c4 <__cxa_atexit@plt+0x8bb50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvneq pc, ip, lsl #2 │ │ │ │ - @ instruction: 0x01e7f194 │ │ │ │ - mvneq pc, r4, asr #6 │ │ │ │ + mvneq pc, r4, lsl #2 │ │ │ │ + mvneq pc, ip, lsl #3 │ │ │ │ mvneq pc, ip, lsr r3 @ │ │ │ │ + mvneq pc, r4, lsr r3 @ │ │ │ │ bicseq r7, r1, r8, asr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ @@ -143109,18 +143109,18 @@ │ │ │ │ b 177ad24 <__cxa_atexit@plt+0x176f6b0> │ │ │ │ ldr r7, [pc, #32] @ 972a4 <__cxa_atexit@plt+0x8bc30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - mvneq pc, ip, lsr r0 @ │ │ │ │ - mvneq pc, r4, asr #1 │ │ │ │ - mvneq pc, r8, ror #4 │ │ │ │ + mvneq pc, r4, lsr r0 @ │ │ │ │ + strheq pc, [r7, #12]! @ │ │ │ │ mvneq pc, r0, ror #4 │ │ │ │ + mvneq pc, r8, asr r2 @ │ │ │ │ bicseq r7, r1, ip, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ @@ -143144,16 +143144,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 1929438 <__cxa_atexit@plt+0x191ddc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strexheq lr, r0, [r7] │ │ │ │ - mvneq lr, r8, lsr #31 │ │ │ │ + mvneq lr, r8, lsl #31 │ │ │ │ + mvneq lr, r0, lsr #31 │ │ │ │ bicseq r7, r1, r8, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 97388 <__cxa_atexit@plt+0x8bd14> │ │ │ │ mov r0, r4 │ │ │ │ @@ -143173,16 +143173,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1b8d338 <__cxa_atexit@plt+0x1b81cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq r7, [r1, #60] @ 0x3c │ │ │ │ - mvneq lr, r0, lsr #30 │ │ │ │ - mvneq lr, ip, lsr pc │ │ │ │ + mvneq lr, r8, lsl pc │ │ │ │ + mvneq lr, r4, lsr pc │ │ │ │ ldrheq r7, [r1, #52] @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 973fc <__cxa_atexit@plt+0x8bd88> │ │ │ │ mov r0, r4 │ │ │ │ @@ -143202,16 +143202,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1b8d338 <__cxa_atexit@plt+0x1b81cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r1, r8, ror r3 │ │ │ │ - mvneq lr, ip, lsr #29 │ │ │ │ - mvneq pc, r8, ror #1 │ │ │ │ + mvneq lr, r4, lsr #29 │ │ │ │ + mvneq pc, r0, ror #1 │ │ │ │ bicseq r7, r1, r0, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 97468 <__cxa_atexit@plt+0x8bdf4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -143228,16 +143228,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 15c580c <__cxa_atexit@plt+0x15ba198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, asr #28 │ │ │ │ - mvneq lr, r4, asr #28 │ │ │ │ + mvneq lr, r8, lsr lr │ │ │ │ + mvneq lr, ip, lsr lr │ │ │ │ bicseq r7, r1, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 974d8 <__cxa_atexit@plt+0x8be64> │ │ │ │ mov r0, r4 │ │ │ │ @@ -143257,16 +143257,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 15cac50 <__cxa_atexit@plt+0x15bf5dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq r7, [r1, #44] @ 0x2c │ │ │ │ + mvneq lr, r8, asr #27 │ │ │ │ ldrdeq lr, [r7, #208]! @ 0xd0 │ │ │ │ - ldrdeq lr, [r7, #216]! @ 0xd8 │ │ │ │ bicseq r7, r1, r8, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9754c <__cxa_atexit@plt+0x8bed8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -143286,16 +143286,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 15cac50 <__cxa_atexit@plt+0x15bf5dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r1, ip, lsl #5 │ │ │ │ - mvneq lr, ip, asr sp │ │ │ │ - strexheq lr, ip, [r7] │ │ │ │ + mvneq lr, r4, asr sp │ │ │ │ + strexheq lr, r4, [r7] │ │ │ │ bicseq r7, r1, r8, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 975b4 <__cxa_atexit@plt+0x8bf40> │ │ │ │ mov r0, r4 │ │ │ │ @@ -143312,15 +143312,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 15e5694 <__cxa_atexit@plt+0x15da020> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r1, ip, lsr r2 │ │ │ │ - mvneq lr, r8, ror #25 │ │ │ │ + mvneq lr, r0, ror #25 │ │ │ │ bicseq r7, r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 97624 <__cxa_atexit@plt+0x8bfb0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -143340,16 +143340,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 15cac50 <__cxa_atexit@plt+0x15bf5dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsheq r7, [r1, #24] │ │ │ │ - mvneq lr, r4, lsl #25 │ │ │ │ - mvneq lr, r8, asr #29 │ │ │ │ + mvneq lr, ip, ror ip │ │ │ │ + mvneq lr, r0, asr #29 │ │ │ │ bicseq r7, r1, r4, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9768c <__cxa_atexit@plt+0x8c018> │ │ │ │ mov r0, r4 │ │ │ │ @@ -143366,69 +143366,69 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 15c580c <__cxa_atexit@plt+0x15ba198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r1, r8, lsr #3 │ │ │ │ - mvneq lr, r0, lsl ip │ │ │ │ + mvneq lr, r8, lsl #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 976bc <__cxa_atexit@plt+0x8c048> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r7, #184]! @ 0xb8 │ │ │ │ + ldrdeq lr, [r7, #176]! @ 0xb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 976e0 <__cxa_atexit@plt+0x8c06c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strheq lr, [r7, #180]! @ 0xb4 │ │ │ │ + mvneq lr, ip, lsr #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 97704 <__cxa_atexit@plt+0x8c090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e7eb90 │ │ │ │ + mvneq lr, r8, lsl #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 97728 <__cxa_atexit@plt+0x8c0b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, ror #22 │ │ │ │ + mvneq lr, r4, ror #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 9774c <__cxa_atexit@plt+0x8c0d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, asr #22 │ │ │ │ + mvneq lr, r0, asr #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 97770 <__cxa_atexit@plt+0x8c0fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, lsr #22 │ │ │ │ + mvneq lr, ip, lsl fp │ │ │ │ bicseq r7, r1, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 977cc <__cxa_atexit@plt+0x8c158> │ │ │ │ mov r0, r4 │ │ │ │ @@ -143445,16 +143445,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 1928814 <__cxa_atexit@plt+0x191d1a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r7, #172]! @ 0xac │ │ │ │ - strdeq lr, [r7, #172]! @ 0xac │ │ │ │ + ldrdeq lr, [r7, #164]! @ 0xa4 │ │ │ │ + strdeq lr, [r7, #164]! @ 0xa4 │ │ │ │ bicseq r7, r1, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9783c <__cxa_atexit@plt+0x8c1c8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -143474,16 +143474,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1b7f290 <__cxa_atexit@plt+0x1b73c1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r1, r8, asr r0 │ │ │ │ - mvneq lr, ip, ror #20 │ │ │ │ - @ instruction: 0x01e7ea90 │ │ │ │ + mvneq lr, r4, ror #20 │ │ │ │ + mvneq lr, r8, lsl #21 │ │ │ │ bicseq r7, r1, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 978b0 <__cxa_atexit@plt+0x8c23c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -143503,16 +143503,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1b7f290 <__cxa_atexit@plt+0x1b73c1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsheq r6, [r1, #244] @ 0xf4 │ │ │ │ - strdeq lr, [r7, #152]! @ 0x98 │ │ │ │ - mvneq lr, r0, asr #24 │ │ │ │ + strdeq lr, [r7, #144]! @ 0x90 │ │ │ │ + mvneq lr, r8, lsr ip │ │ │ │ ldrsbeq r6, [r1, #252] @ 0xfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9791c <__cxa_atexit@plt+0x8c2a8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -143529,16 +143529,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 19ba4a4 <__cxa_atexit@plt+0x19aee30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, lsl #19 │ │ │ │ - mvneq lr, r0, lsl sl │ │ │ │ + mvneq lr, r4, lsl #19 │ │ │ │ + mvneq lr, r8, lsl #20 │ │ │ │ bicseq r6, r1, r4, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9798c <__cxa_atexit@plt+0x8c318> │ │ │ │ mov r0, r4 │ │ │ │ @@ -143558,16 +143558,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 19b439c <__cxa_atexit@plt+0x19a8d28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r1, r8, asr pc │ │ │ │ - mvneq lr, ip, lsl r9 │ │ │ │ - mvneq lr, r8, ror #22 │ │ │ │ + mvneq lr, r4, lsl r9 │ │ │ │ + mvneq lr, r0, ror #22 │ │ │ │ bicseq r6, r1, r0, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 97a00 <__cxa_atexit@plt+0x8c38c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -143587,16 +143587,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 19b439c <__cxa_atexit@plt+0x19a8d28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsheq r6, [r1, #228] @ 0xe4 │ │ │ │ - mvneq lr, r8, lsr #17 │ │ │ │ - strdeq lr, [r7, #168]! @ 0xa8 │ │ │ │ + mvneq lr, r0, lsr #17 │ │ │ │ + strdeq lr, [r7, #160]! @ 0xa0 │ │ │ │ bicseq r6, r1, ip, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 97a68 <__cxa_atexit@plt+0x8c3f4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -143613,15 +143613,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 19b5664 <__cxa_atexit@plt+0x19a9ff0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r1, r0, lsr #29 │ │ │ │ - mvneq lr, r4, lsr r8 │ │ │ │ + mvneq lr, ip, lsr #16 │ │ │ │ bicseq r6, r1, r8, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 97ad8 <__cxa_atexit@plt+0x8c464> │ │ │ │ mov r0, r4 │ │ │ │ @@ -143641,31 +143641,31 @@ │ │ │ │ mov r5, sl │ │ │ │ b 19b439c <__cxa_atexit@plt+0x19a8d28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r1, ip, asr #28 │ │ │ │ - ldrdeq lr, [r7, #112]! @ 0x70 │ │ │ │ - mvneq lr, r4, lsr #20 │ │ │ │ + mvneq lr, r8, asr #15 │ │ │ │ + mvneq lr, ip, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97b1c <__cxa_atexit@plt+0x8c4a8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 97b24 <__cxa_atexit@plt+0x8c4b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd30c <__cxa_atexit@plt+0x16c1c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, ror #14 │ │ │ │ + mvneq lr, r0, ror #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97bd0 <__cxa_atexit@plt+0x8c55c> │ │ │ │ ldr r3, [pc, #144] @ 97bd8 <__cxa_atexit@plt+0x8c564> │ │ │ │ @@ -143704,15 +143704,15 @@ │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mvneq lr, r4, asr r7 │ │ │ │ + mvneq lr, ip, asr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ 97c50 <__cxa_atexit@plt+0x8c5dc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -143733,15 +143733,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrdeq lr, [r7, #96]! @ 0x60 │ │ │ │ + mvneq lr, r8, asr #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 97c88 <__cxa_atexit@plt+0x8c614> │ │ │ │ ldr r3, [pc, #32] @ 97c94 <__cxa_atexit@plt+0x8c620> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -143749,15 +143749,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - @ instruction: 0x01e7e698 │ │ │ │ + @ instruction: 0x01e7e690 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 97d14 <__cxa_atexit@plt+0x8c6a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -143788,18 +143788,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, lsr #11 │ │ │ │ - mvneq lr, r0, lsl #12 │ │ │ │ - mvneq lr, r4, ror #13 │ │ │ │ - mvneq lr, r0, lsl r6 │ │ │ │ + mvneq lr, r0, lsr #11 │ │ │ │ + strdeq lr, [r7, #88]! @ 0x58 │ │ │ │ + ldrdeq lr, [r7, #108]! @ 0x6c │ │ │ │ + mvneq lr, r8, lsl #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 97d90 <__cxa_atexit@plt+0x8c71c> │ │ │ │ @@ -143855,15 +143855,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - mvneq lr, ip, ror #11 │ │ │ │ + mvneq lr, r4, ror #11 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 97ed0 <__cxa_atexit@plt+0x8c85c> │ │ │ │ ldr r3, [pc, #176] @ 97f10 <__cxa_atexit@plt+0x8c89c> │ │ │ │ @@ -143962,15 +143962,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd30c <__cxa_atexit@plt+0x16c1c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, lsr #5 │ │ │ │ + @ instruction: 0x01e7e29c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98094 <__cxa_atexit@plt+0x8ca20> │ │ │ │ ldr r3, [pc, #144] @ 9809c <__cxa_atexit@plt+0x8ca28> │ │ │ │ @@ -144009,15 +144009,15 @@ │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01e7e290 │ │ │ │ + mvneq lr, r8, lsl #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ 98114 <__cxa_atexit@plt+0x8caa0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -144038,15 +144038,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq lr, ip, lsl #4 │ │ │ │ + mvneq lr, r4, lsl #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9814c <__cxa_atexit@plt+0x8cad8> │ │ │ │ ldr r3, [pc, #32] @ 98158 <__cxa_atexit@plt+0x8cae4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -144054,15 +144054,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - ldrdeq lr, [r7, #20]! │ │ │ │ + mvneq lr, ip, asr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 981d8 <__cxa_atexit@plt+0x8cb64> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -144093,18 +144093,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, ror #1 │ │ │ │ - mvneq lr, ip, lsr r1 │ │ │ │ - mvneq lr, r0, lsr #4 │ │ │ │ - mvneq lr, ip, asr #2 │ │ │ │ + ldrdeq lr, [r7, #12]! │ │ │ │ + mvneq lr, r4, lsr r1 │ │ │ │ + mvneq lr, r8, lsl r2 │ │ │ │ + mvneq lr, r4, asr #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 98254 <__cxa_atexit@plt+0x8cbe0> │ │ │ │ @@ -144160,15 +144160,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - mvneq lr, r8, lsr #2 │ │ │ │ + mvneq lr, r0, lsr #2 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 98394 <__cxa_atexit@plt+0x8cd20> │ │ │ │ ldr r3, [pc, #176] @ 983d4 <__cxa_atexit@plt+0x8cd60> │ │ │ │ @@ -144261,15 +144261,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ ldr r3, [pc, #8] @ 98494 <__cxa_atexit@plt+0x8ce20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ - mvneq sp, ip, lsl #28 │ │ │ │ + mvneq sp, r4, lsl #28 │ │ │ │ bicseq r6, r1, r8, asr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 984dc <__cxa_atexit@plt+0x8ce68> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -144281,16 +144281,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq sp, [r7, #212]! @ 0xd4 │ │ │ │ - mvneq sp, ip, asr #27 │ │ │ │ + mvneq sp, ip, lsr #27 │ │ │ │ + mvneq sp, r4, asr #27 │ │ │ │ bicseq r6, r1, r0, lsl #10 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -144329,16 +144329,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r7, #196]! @ 0xc4 │ │ │ │ - mvneq sp, ip, lsl #26 │ │ │ │ + mvneq sp, ip, ror #25 │ │ │ │ + mvneq sp, r4, lsl #26 │ │ │ │ bicseq r6, r1, r0, asr #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -144363,16 +144363,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 98634 <__cxa_atexit@plt+0x8cfc0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01e7dc98 │ │ │ │ - mvneq sp, r0, lsl #26 │ │ │ │ + @ instruction: 0x01e7dc90 │ │ │ │ + strdeq sp, [r7, #200]! @ 0xc8 │ │ │ │ ldrsheq r6, [r1, #52] @ 0x34 │ │ │ │ ldrheq r6, [r1, #56] @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9867c <__cxa_atexit@plt+0x8d008> │ │ │ │ @@ -144385,16 +144385,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r4, lsl ip │ │ │ │ - mvneq sp, ip, lsr #24 │ │ │ │ + mvneq sp, ip, lsl #24 │ │ │ │ + mvneq sp, r4, lsr #24 │ │ │ │ bicseq r6, r1, r0, ror #6 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -144433,15 +144433,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd30c <__cxa_atexit@plt+0x16c1c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, asr #22 │ │ │ │ + mvneq sp, r0, asr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 987f0 <__cxa_atexit@plt+0x8d17c> │ │ │ │ ldr r3, [pc, #144] @ 987f8 <__cxa_atexit@plt+0x8d184> │ │ │ │ @@ -144480,15 +144480,15 @@ │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mvneq sp, r4, lsr fp │ │ │ │ + mvneq sp, ip, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ 98870 <__cxa_atexit@plt+0x8d1fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -144509,15 +144509,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strheq sp, [r7, #160]! @ 0xa0 │ │ │ │ + mvneq sp, r8, lsr #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 988a8 <__cxa_atexit@plt+0x8d234> │ │ │ │ ldr r3, [pc, #32] @ 988b4 <__cxa_atexit@plt+0x8d240> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -144525,15 +144525,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - mvneq sp, r8, ror sl │ │ │ │ + mvneq sp, r0, ror sl │ │ │ │ bicseq r6, r1, r8, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 988fc <__cxa_atexit@plt+0x8d288> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -144545,16 +144545,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e7d994 │ │ │ │ - mvneq sp, ip, lsr #19 │ │ │ │ + mvneq sp, ip, lsl #19 │ │ │ │ + mvneq sp, r4, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98940 <__cxa_atexit@plt+0x8d2cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -144562,15 +144562,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r4, asr #18 │ │ │ │ + mvneq sp, ip, lsr r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 989cc <__cxa_atexit@plt+0x8d358> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -144602,18 +144602,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r7, #132]! @ 0x84 │ │ │ │ + mvneq sp, ip, ror #17 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - mvneq sp, r0, ror #18 │ │ │ │ - mvneq sp, r4, lsl sl │ │ │ │ + mvneq sp, r8, asr r9 │ │ │ │ + mvneq sp, ip, lsl #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98a2c <__cxa_atexit@plt+0x8d3b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -144621,15 +144621,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, asr r8 │ │ │ │ + mvneq sp, r0, asr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 98ab8 <__cxa_atexit@plt+0x8d444> │ │ │ │ @@ -144662,17 +144662,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq sp, ip, lsl #17 │ │ │ │ - mvneq sp, ip, asr #16 │ │ │ │ - mvneq sp, r4, lsr r9 │ │ │ │ + mvneq sp, r4, lsl #17 │ │ │ │ + mvneq sp, r4, asr #16 │ │ │ │ + mvneq sp, ip, lsr #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 98b5c <__cxa_atexit@plt+0x8d4e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -144703,16 +144703,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq sp, r4, asr r7 │ │ │ │ - @ instruction: 0x01e7d89c │ │ │ │ + mvneq sp, ip, asr #14 │ │ │ │ + @ instruction: 0x01e7d894 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98c58 <__cxa_atexit@plt+0x8d5e4> │ │ │ │ ldr lr, [pc, #212] @ 98c78 <__cxa_atexit@plt+0x8d604> │ │ │ │ @@ -144769,15 +144769,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - mvneq sp, r8, ror #15 │ │ │ │ + mvneq sp, r0, ror #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 98d08 <__cxa_atexit@plt+0x8d694> │ │ │ │ @@ -144807,15 +144807,15 @@ │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ b 16cd37c <__cxa_atexit@plt+0x16c1d08> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - mvneq sp, r0, lsr #14 │ │ │ │ + mvneq sp, r8, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98d6c <__cxa_atexit@plt+0x8d6f8> │ │ │ │ ldr r2, [pc, #56] @ 98d74 <__cxa_atexit@plt+0x8d700> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -144830,16 +144830,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r5, r1, r4, ror #25 │ │ │ │ - mvneq sp, ip, lsr #10 │ │ │ │ - strheq sp, [r7, #88]! @ 0x58 │ │ │ │ + mvneq sp, r4, lsr #10 │ │ │ │ + strheq sp, [r7, #80]! @ 0x50 │ │ │ │ bicseq r5, r1, r0, ror ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r0, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 98e30 <__cxa_atexit@plt+0x8d7bc> │ │ │ │ @@ -144883,16 +144883,16 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq sp, [r7, #76]! @ 0x4c │ │ │ │ - mvneq sp, r0, lsl #12 │ │ │ │ + strheq sp, [r7, #68]! @ 0x44 │ │ │ │ + strdeq sp, [r7, #88]! @ 0x58 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ bicseq r5, r1, ip, lsl #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -144957,15 +144957,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ - mvneq sp, r0, asr #9 │ │ │ │ + strheq sp, [r7, #72]! @ 0x48 │ │ │ │ bicseq r5, r1, r8, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98fbc <__cxa_atexit@plt+0x8d948> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -144977,16 +144977,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [r7, #36]! @ 0x24 │ │ │ │ - mvneq sp, ip, ror #5 │ │ │ │ + mvneq sp, ip, asr #5 │ │ │ │ + mvneq sp, r4, ror #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99000 <__cxa_atexit@plt+0x8d98c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -144994,15 +144994,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r4, lsl #5 │ │ │ │ + mvneq sp, ip, ror r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 99070 <__cxa_atexit@plt+0x8d9fc> │ │ │ │ @@ -145028,15 +145028,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strheq sp, [r7, #44]! @ 0x2c │ │ │ │ + strheq sp, [r7, #36]! @ 0x24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99100 <__cxa_atexit@plt+0x8da8c> │ │ │ │ @@ -145064,15 +145064,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq sp, r0, lsl #6 │ │ │ │ + strdeq sp, [r7, #40]! @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99170 <__cxa_atexit@plt+0x8dafc> │ │ │ │ ldr r2, [pc, #56] @ 99178 <__cxa_atexit@plt+0x8db04> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -145087,16 +145087,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq r5, [r1, #140] @ 0x8c │ │ │ │ - mvneq sp, r8, lsr #2 │ │ │ │ - strheq sp, [r7, #20]! │ │ │ │ + mvneq sp, r0, lsr #2 │ │ │ │ + mvneq sp, ip, lsr #3 │ │ │ │ bicseq r5, r1, r8, ror #16 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -145133,15 +145133,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 99228 <__cxa_atexit@plt+0x8dbb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r5, r1, r8, lsl r8 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - mvneq sp, r0, lsl r2 │ │ │ │ + mvneq sp, r8, lsl #4 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9926c <__cxa_atexit@plt+0x8dbf8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -145149,15 +145149,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd30c <__cxa_atexit@plt+0x16c1c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, lsl r0 │ │ │ │ + mvneq sp, r0, lsl r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99320 <__cxa_atexit@plt+0x8dcac> │ │ │ │ ldr r3, [pc, #144] @ 99328 <__cxa_atexit@plt+0x8dcb4> │ │ │ │ @@ -145196,15 +145196,15 @@ │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mvneq sp, r4 │ │ │ │ + strdeq ip, [r7, #252]! @ 0xfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ 993a0 <__cxa_atexit@plt+0x8dd2c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -145225,15 +145225,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq ip, r0, lsl #31 │ │ │ │ + mvneq ip, r8, ror pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 993d8 <__cxa_atexit@plt+0x8dd64> │ │ │ │ ldr r3, [pc, #32] @ 993e4 <__cxa_atexit@plt+0x8dd70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -145241,15 +145241,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - mvneq ip, r8, asr #30 │ │ │ │ + mvneq ip, r0, asr #30 │ │ │ │ bicseq r5, r1, r8, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9942c <__cxa_atexit@plt+0x8ddb8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -145261,16 +145261,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r4, ror #28 │ │ │ │ - mvneq ip, ip, ror lr │ │ │ │ + mvneq ip, ip, asr lr │ │ │ │ + mvneq ip, r4, ror lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99470 <__cxa_atexit@plt+0x8ddfc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -145278,15 +145278,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r4, lsl lr │ │ │ │ + mvneq ip, ip, lsl #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 99504 <__cxa_atexit@plt+0x8de90> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -145321,18 +145321,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strheq ip, [r7, #220]! @ 0xdc │ │ │ │ - mvneq ip, r4, lsr lr │ │ │ │ - strdeq ip, [r7, #208]! @ 0xd0 │ │ │ │ - ldrdeq ip, [r7, #236]! @ 0xec │ │ │ │ + strheq ip, [r7, #212]! @ 0xd4 │ │ │ │ + mvneq ip, ip, lsr #28 │ │ │ │ + mvneq ip, r8, ror #27 │ │ │ │ + ldrdeq ip, [r7, #228]! @ 0xe4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99568 <__cxa_atexit@plt+0x8def4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -145340,15 +145340,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, ip, lsl sp │ │ │ │ + mvneq ip, r4, lsl sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 995f4 <__cxa_atexit@plt+0x8df80> │ │ │ │ @@ -145381,17 +145381,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq ip, r0, asr sp │ │ │ │ - mvneq ip, r0, lsl sp │ │ │ │ - strdeq ip, [r7, #216]! @ 0xd8 │ │ │ │ + mvneq ip, r8, asr #26 │ │ │ │ + mvneq ip, r8, lsl #26 │ │ │ │ + strdeq ip, [r7, #208]! @ 0xd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 99698 <__cxa_atexit@plt+0x8e024> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -145422,16 +145422,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq ip, r8, lsl ip │ │ │ │ - mvneq ip, r0, ror #26 │ │ │ │ + mvneq ip, r0, lsl ip │ │ │ │ + mvneq ip, r8, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 996f4 <__cxa_atexit@plt+0x8e080> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -145439,15 +145439,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e7cb90 │ │ │ │ + mvneq ip, r8, lsl #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99788 <__cxa_atexit@plt+0x8e114> │ │ │ │ ldr lr, [pc, #112] @ 99790 <__cxa_atexit@plt+0x8e11c> │ │ │ │ @@ -145566,19 +145566,19 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - mvneq ip, r0, lsr fp │ │ │ │ + mvneq ip, r8, lsr #22 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strdeq ip, [r7, #160]! @ 0xa0 │ │ │ │ - mvneq ip, r8, lsr #21 │ │ │ │ - @ instruction: 0x01e7cb90 │ │ │ │ + mvneq ip, r8, ror #21 │ │ │ │ + mvneq ip, r0, lsr #21 │ │ │ │ + mvneq ip, r8, lsl #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99958 <__cxa_atexit@plt+0x8e2e4> │ │ │ │ ldr r2, [pc, #56] @ 99960 <__cxa_atexit@plt+0x8e2ec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -145593,16 +145593,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsheq r5, [r1, #8] │ │ │ │ - mvneq ip, r0, asr #18 │ │ │ │ - mvneq ip, ip, asr #19 │ │ │ │ + mvneq ip, r8, lsr r9 │ │ │ │ + mvneq ip, r4, asr #19 │ │ │ │ bicseq r5, r1, r4, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r0, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 99a1c <__cxa_atexit@plt+0x8e3a8> │ │ │ │ @@ -145646,16 +145646,16 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r7, #128]! @ 0x80 │ │ │ │ - mvneq ip, r4, lsl sl │ │ │ │ + mvneq ip, r8, asr #17 │ │ │ │ + mvneq ip, ip, lsl #20 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ bicseq r4, r1, r0, lsr #31 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -145720,15 +145720,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffff784 │ │ │ │ - ldrdeq ip, [r7, #132]! @ 0x84 │ │ │ │ + mvneq ip, ip, asr #17 │ │ │ │ ldrsbeq r4, [r1, #236] @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 99bbc <__cxa_atexit@plt+0x8e548> │ │ │ │ mov r0, r4 │ │ │ │ @@ -145746,15 +145746,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 163a190 <__cxa_atexit@plt+0x162eb1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r4, r1, r4, asr #28 │ │ │ │ - mvneq ip, r4, ror #13 │ │ │ │ + ldrdeq ip, [r7, #108]! @ 0x6c │ │ │ │ @ instruction: 0x01d14e90 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 99c38 <__cxa_atexit@plt+0x8e5c4> │ │ │ │ @@ -145779,15 +145779,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r7, [pc, #16] @ 99c50 <__cxa_atexit@plt+0x8e5dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvneq ip, ip, ror #12 │ │ │ │ + mvneq ip, r4, ror #12 │ │ │ │ bicseq r4, r1, r8, lsr lr │ │ │ │ bicseq r4, r1, r8, asr #28 │ │ │ │ bicseq r4, r1, r8, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -145799,42 +145799,42 @@ │ │ │ │ ldr r7, [pc, #20] @ 99c9c <__cxa_atexit@plt+0x8e628> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ bicseq r4, r1, r0, ror #27 │ │ │ │ - mvneq ip, r0, lsl r6 │ │ │ │ + mvneq ip, r8, lsl #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 99cc0 <__cxa_atexit@plt+0x8e64c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r7, #84]! @ 0x54 │ │ │ │ + mvneq ip, ip, asr #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 99ce4 <__cxa_atexit@plt+0x8e670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strheq ip, [r7, #80]! @ 0x50 │ │ │ │ + mvneq ip, r8, lsr #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ ldr r3, [pc, #8] @ 99d08 <__cxa_atexit@plt+0x8e694> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ - mvneq ip, ip, ror #15 │ │ │ │ + mvneq ip, r4, ror #15 │ │ │ │ bicseq r4, r1, ip, ror sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99d50 <__cxa_atexit@plt+0x8e6dc> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -145846,16 +145846,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, asr #10 │ │ │ │ - mvneq ip, ip, lsr #15 │ │ │ │ + mvneq ip, r8, lsr r5 │ │ │ │ + mvneq ip, r4, lsr #15 │ │ │ │ bicseq r4, r1, r4, lsr #26 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -145894,16 +145894,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, lsl #9 │ │ │ │ - mvneq ip, ip, ror #13 │ │ │ │ + mvneq ip, r8, ror r4 │ │ │ │ + mvneq ip, r4, ror #13 │ │ │ │ bicseq r4, r1, r4, ror #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -145928,16 +145928,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 99ea8 <__cxa_atexit@plt+0x8e834> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq ip, r4, lsr #8 │ │ │ │ - mvneq ip, ip, lsl #9 │ │ │ │ + mvneq ip, ip, lsl r4 │ │ │ │ + mvneq ip, r4, lsl #9 │ │ │ │ bicseq r4, r1, r8, lsl ip │ │ │ │ ldrsbeq r4, [r1, #188] @ 0xbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99ef0 <__cxa_atexit@plt+0x8e87c> │ │ │ │ @@ -145950,16 +145950,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, lsr #7 │ │ │ │ - mvneq ip, ip, lsl #12 │ │ │ │ + @ instruction: 0x01e7c398 │ │ │ │ + mvneq ip, r4, lsl #12 │ │ │ │ bicseq r4, r1, r4, lsl #23 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -145998,15 +145998,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd30c <__cxa_atexit@plt+0x16c1c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r7, #36]! @ 0x24 │ │ │ │ + mvneq ip, ip, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9a064 <__cxa_atexit@plt+0x8e9f0> │ │ │ │ ldr r3, [pc, #144] @ 9a06c <__cxa_atexit@plt+0x8e9f8> │ │ │ │ @@ -146045,15 +146045,15 @@ │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mvneq ip, r0, asr #5 │ │ │ │ + strheq ip, [r7, #40]! @ 0x28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ 9a0e4 <__cxa_atexit@plt+0x8ea70> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -146074,15 +146074,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq ip, ip, lsr r2 │ │ │ │ + mvneq ip, r4, lsr r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9a11c <__cxa_atexit@plt+0x8eaa8> │ │ │ │ ldr r3, [pc, #32] @ 9a128 <__cxa_atexit@plt+0x8eab4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -146090,15 +146090,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - mvneq ip, r4, lsl #4 │ │ │ │ + strdeq ip, [r7, #28]! │ │ │ │ bicseq r4, r1, ip, asr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9a170 <__cxa_atexit@plt+0x8eafc> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -146110,16 +146110,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, lsr #2 │ │ │ │ - mvneq ip, ip, lsl #7 │ │ │ │ + mvneq ip, r8, lsl r1 │ │ │ │ + mvneq ip, r4, lsl #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9a1b4 <__cxa_atexit@plt+0x8eb40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -146127,15 +146127,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r7, #0]! │ │ │ │ + mvneq ip, r8, asr #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9a240 <__cxa_atexit@plt+0x8ebcc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -146167,18 +146167,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, lsl #1 │ │ │ │ + mvneq ip, r8, ror r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - mvneq ip, ip, ror #1 │ │ │ │ - mvneq ip, r0, lsr #3 │ │ │ │ + mvneq ip, r4, ror #1 │ │ │ │ + @ instruction: 0x01e7c198 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9a2a0 <__cxa_atexit@plt+0x8ec2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -146186,15 +146186,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, ror #31 │ │ │ │ + ldrdeq fp, [r7, #252]! @ 0xfc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9a32c <__cxa_atexit@plt+0x8ecb8> │ │ │ │ @@ -146227,17 +146227,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq ip, r8, lsl r0 │ │ │ │ - ldrdeq fp, [r7, #248]! @ 0xf8 │ │ │ │ - mvneq ip, r0, asr #1 │ │ │ │ + mvneq ip, r0, lsl r0 │ │ │ │ + ldrdeq fp, [r7, #240]! @ 0xf0 │ │ │ │ + strheq ip, [r7, #8]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9a3d0 <__cxa_atexit@plt+0x8ed5c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -146268,16 +146268,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq fp, r0, ror #29 │ │ │ │ - mvneq ip, r8, lsr #32 │ │ │ │ + ldrdeq fp, [r7, #232]! @ 0xe8 │ │ │ │ + mvneq ip, r0, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9a4cc <__cxa_atexit@plt+0x8ee58> │ │ │ │ ldr lr, [pc, #212] @ 9a4ec <__cxa_atexit@plt+0x8ee78> │ │ │ │ @@ -146334,15 +146334,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - mvneq fp, r4, ror pc │ │ │ │ + mvneq fp, ip, ror #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9a57c <__cxa_atexit@plt+0x8ef08> │ │ │ │ @@ -146372,15 +146372,15 @@ │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ b 16cd37c <__cxa_atexit@plt+0x16c1d08> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - mvneq fp, ip, lsr #29 │ │ │ │ + mvneq fp, r4, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9a5e0 <__cxa_atexit@plt+0x8ef6c> │ │ │ │ ldr r2, [pc, #56] @ 9a5e8 <__cxa_atexit@plt+0x8ef74> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -146395,16 +146395,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r4, r1, r8, lsl #10 │ │ │ │ - strheq fp, [r7, #200]! @ 0xc8 │ │ │ │ - mvneq fp, r4, asr #26 │ │ │ │ + strheq fp, [r7, #192]! @ 0xc0 │ │ │ │ + mvneq fp, ip, lsr sp │ │ │ │ @ instruction: 0x01d14494 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r0, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9a6a4 <__cxa_atexit@plt+0x8f030> │ │ │ │ @@ -146448,16 +146448,16 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, asr #24 │ │ │ │ - mvneq fp, ip, lsl #27 │ │ │ │ + mvneq fp, r0, asr #24 │ │ │ │ + mvneq fp, r4, lsl #27 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ ldrheq r4, [r1, #48] @ 0x30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -146522,15 +146522,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ - mvneq fp, ip, asr #24 │ │ │ │ + mvneq fp, r4, asr #24 │ │ │ │ @ instruction: 0x01d1429c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9a830 <__cxa_atexit@plt+0x8f1bc> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -146542,16 +146542,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r0, ror #20 │ │ │ │ - mvneq fp, ip, asr #25 │ │ │ │ + mvneq fp, r8, asr sl │ │ │ │ + mvneq fp, r4, asr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9a874 <__cxa_atexit@plt+0x8f200> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -146559,15 +146559,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r0, lsl sl │ │ │ │ + mvneq fp, r8, lsl #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9a8e4 <__cxa_atexit@plt+0x8f270> │ │ │ │ @@ -146593,15 +146593,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq fp, r8, asr #20 │ │ │ │ + mvneq fp, r0, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9a974 <__cxa_atexit@plt+0x8f300> │ │ │ │ @@ -146629,15 +146629,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq fp, ip, lsl #21 │ │ │ │ + mvneq fp, r4, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9a9e4 <__cxa_atexit@plt+0x8f370> │ │ │ │ ldr r2, [pc, #56] @ 9a9ec <__cxa_atexit@plt+0x8f378> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -146652,16 +146652,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r4, r1, r0, lsl #2 │ │ │ │ - strheq fp, [r7, #132]! @ 0x84 │ │ │ │ - mvneq fp, r0, asr #18 │ │ │ │ + mvneq fp, ip, lsr #17 │ │ │ │ + mvneq fp, r8, lsr r9 │ │ │ │ bicseq r4, r1, ip, lsl #1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -146698,15 +146698,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 9aa9c <__cxa_atexit@plt+0x8f428> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r4, r1, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0x01e7b99c │ │ │ │ + @ instruction: 0x01e7b994 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9aae0 <__cxa_atexit@plt+0x8f46c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -146714,15 +146714,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd30c <__cxa_atexit@plt+0x16c1c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, lsr #15 │ │ │ │ + @ instruction: 0x01e7b79c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9ab94 <__cxa_atexit@plt+0x8f520> │ │ │ │ ldr r3, [pc, #144] @ 9ab9c <__cxa_atexit@plt+0x8f528> │ │ │ │ @@ -146761,15 +146761,15 @@ │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01e7b790 │ │ │ │ + mvneq fp, r8, lsl #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ 9ac14 <__cxa_atexit@plt+0x8f5a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -146790,15 +146790,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq fp, ip, lsl #14 │ │ │ │ + mvneq fp, r4, lsl #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9ac4c <__cxa_atexit@plt+0x8f5d8> │ │ │ │ ldr r3, [pc, #32] @ 9ac58 <__cxa_atexit@plt+0x8f5e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -146806,15 +146806,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - ldrdeq fp, [r7, #100]! @ 0x64 │ │ │ │ + mvneq fp, ip, asr #13 │ │ │ │ bicseq r3, r1, ip, lsr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9aca0 <__cxa_atexit@plt+0x8f62c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -146826,16 +146826,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [r7, #80]! @ 0x50 │ │ │ │ - mvneq fp, ip, asr r8 │ │ │ │ + mvneq fp, r8, ror #11 │ │ │ │ + mvneq fp, r4, asr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9ace4 <__cxa_atexit@plt+0x8f670> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -146843,15 +146843,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r0, lsr #11 │ │ │ │ + @ instruction: 0x01e7b598 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9ad78 <__cxa_atexit@plt+0x8f704> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -146886,18 +146886,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - mvneq fp, r8, asr #10 │ │ │ │ - mvneq fp, r0, asr #11 │ │ │ │ - mvneq fp, ip, ror r5 │ │ │ │ - mvneq fp, r8, ror #12 │ │ │ │ + mvneq fp, r0, asr #10 │ │ │ │ + strheq fp, [r7, #88]! @ 0x58 │ │ │ │ + mvneq fp, r4, ror r5 │ │ │ │ + mvneq fp, r0, ror #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9addc <__cxa_atexit@plt+0x8f768> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -146905,15 +146905,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, lsr #9 │ │ │ │ + mvneq fp, r0, lsr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9ae68 <__cxa_atexit@plt+0x8f7f4> │ │ │ │ @@ -146946,17 +146946,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldrdeq fp, [r7, #76]! @ 0x4c │ │ │ │ - @ instruction: 0x01e7b49c │ │ │ │ - mvneq fp, r4, lsl #11 │ │ │ │ + ldrdeq fp, [r7, #68]! @ 0x44 │ │ │ │ + @ instruction: 0x01e7b494 │ │ │ │ + mvneq fp, ip, ror r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9af0c <__cxa_atexit@plt+0x8f898> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -146987,16 +146987,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq fp, r4, lsr #7 │ │ │ │ - mvneq fp, ip, ror #9 │ │ │ │ + @ instruction: 0x01e7b39c │ │ │ │ + mvneq fp, r4, ror #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9af68 <__cxa_atexit@plt+0x8f8f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -147004,15 +147004,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, ip, lsl r3 │ │ │ │ + mvneq fp, r4, lsl r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9affc <__cxa_atexit@plt+0x8f988> │ │ │ │ ldr lr, [pc, #112] @ 9b004 <__cxa_atexit@plt+0x8f990> │ │ │ │ @@ -147131,19 +147131,19 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - strheq fp, [r7, #44]! @ 0x2c │ │ │ │ + strheq fp, [r7, #36]! @ 0x24 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - mvneq fp, ip, ror r2 │ │ │ │ - mvneq fp, r4, lsr r2 │ │ │ │ - mvneq fp, ip, lsl r3 │ │ │ │ + mvneq fp, r4, ror r2 │ │ │ │ + mvneq fp, ip, lsr #4 │ │ │ │ + mvneq fp, r4, lsl r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9b1cc <__cxa_atexit@plt+0x8fb58> │ │ │ │ ldr r2, [pc, #56] @ 9b1d4 <__cxa_atexit@plt+0x8fb60> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -147158,16 +147158,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r3, r1, ip, lsl r9 │ │ │ │ - mvneq fp, ip, asr #1 │ │ │ │ - mvneq fp, r8, asr r1 │ │ │ │ + mvneq fp, r4, asr #1 │ │ │ │ + mvneq fp, r0, asr r1 │ │ │ │ bicseq r3, r1, r8, lsr #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r0, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9b290 <__cxa_atexit@plt+0x8fc1c> │ │ │ │ @@ -147211,16 +147211,16 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, ip, asr r0 │ │ │ │ - mvneq fp, r0, lsr #3 │ │ │ │ + mvneq fp, r4, asr r0 │ │ │ │ + @ instruction: 0x01e7b198 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ bicseq r3, r1, r4, asr #15 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -147285,15 +147285,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffff784 │ │ │ │ - mvneq fp, r0, rrx │ │ │ │ + mvneq fp, r8, asr r0 │ │ │ │ ldrsheq r3, [r1, #108] @ 0x6c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9b444 <__cxa_atexit@plt+0x8fdd0> │ │ │ │ @@ -147318,15 +147318,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r7, [pc, #16] @ 9b45c <__cxa_atexit@plt+0x8fde8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strheq fp, [r7, #4]! │ │ │ │ + mvneq fp, ip, lsr #1 │ │ │ │ bicseq r3, r1, r4, lsr #13 │ │ │ │ bicseq r3, r1, ip, lsr r6 │ │ │ │ bicseq r3, r1, r4, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -147338,33 +147338,33 @@ │ │ │ │ ldr r7, [pc, #20] @ 9b4a8 <__cxa_atexit@plt+0x8fe34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldrsbeq r3, [r1, #84] @ 0x54 │ │ │ │ - mvneq fp, r8, asr r0 │ │ │ │ + mvneq fp, r0, asr r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 9b4cc <__cxa_atexit@plt+0x8fe58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r8, asr #27 │ │ │ │ + mvneq sl, r0, asr #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 9b4f0 <__cxa_atexit@plt+0x8fe7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, lsr #27 │ │ │ │ + @ instruction: 0x01e7ad9c │ │ │ │ bicseq r3, r1, r4, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9b558 <__cxa_atexit@plt+0x8fee4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -147385,16 +147385,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1a3c1f8 <__cxa_atexit@plt+0x1a30b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r3, r1, r0, lsl #12 │ │ │ │ - mvneq sl, r4, asr sp │ │ │ │ - mvneq sl, r8, lsr sp │ │ │ │ + mvneq sl, ip, asr #26 │ │ │ │ + mvneq sl, r0, lsr sp │ │ │ │ ldrsbeq r3, [r1, #92] @ 0x5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9b5d0 <__cxa_atexit@plt+0x8ff5c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -147415,16 +147415,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1a3c1f8 <__cxa_atexit@plt+0x1a30b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r3, r1, ip, ror #11 │ │ │ │ - ldrdeq sl, [r7, #204]! @ 0xcc │ │ │ │ - mvneq sl, r0, asr #25 │ │ │ │ + ldrdeq sl, [r7, #196]! @ 0xc4 │ │ │ │ + strheq sl, [r7, #200]! @ 0xc8 │ │ │ │ bicseq r3, r1, r4, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9b648 <__cxa_atexit@plt+0x8ffd4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -147445,16 +147445,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1a3c1f8 <__cxa_atexit@plt+0x1a30b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r3, r1, ip, lsl r6 │ │ │ │ - mvneq sl, r4, ror #24 │ │ │ │ - mvneq sl, r8, asr #24 │ │ │ │ + mvneq sl, ip, asr ip │ │ │ │ + mvneq sl, r0, asr #24 │ │ │ │ bicseq r3, r1, r4, lsl #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9b68c <__cxa_atexit@plt+0x90018> │ │ │ │ @@ -147502,16 +147502,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1a3c1f8 <__cxa_atexit@plt+0x1a30b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r3, r1, r8, lsr #11 │ │ │ │ - mvneq sl, r0, lsl #23 │ │ │ │ - mvneq sl, r4, ror #22 │ │ │ │ + mvneq sl, r8, ror fp │ │ │ │ + mvneq sl, ip, asr fp │ │ │ │ bicseq r3, r1, r8, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9b7a4 <__cxa_atexit@plt+0x90130> │ │ │ │ mov r0, r4 │ │ │ │ @@ -147532,16 +147532,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1a3c1f8 <__cxa_atexit@plt+0x1a30b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r3, r1, r8, ror #11 │ │ │ │ - mvneq sl, r8, lsl #22 │ │ │ │ - mvneq sl, ip, ror #21 │ │ │ │ + mvneq sl, r0, lsl #22 │ │ │ │ + mvneq sl, r4, ror #21 │ │ │ │ @ instruction: 0x01d13390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 9b81c <__cxa_atexit@plt+0x901a8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -147562,16 +147562,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1a3c1f8 <__cxa_atexit@plt+0x1a30b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r3, r1, r8, asr #14 │ │ │ │ - @ instruction: 0x01e7aa90 │ │ │ │ - mvneq sl, r4, ror sl │ │ │ │ + mvneq sl, r8, lsl #21 │ │ │ │ + mvneq sl, ip, ror #20 │ │ │ │ bicseq r4, r1, r4, asr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 9b854 <__cxa_atexit@plt+0x901e0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -147975,17 +147975,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r8, lsr #8 │ │ │ │ - mvneq sl, r0, lsr #9 │ │ │ │ - mvneq sl, r8, lsl #9 │ │ │ │ + mvneq sl, r0, lsr #8 │ │ │ │ + @ instruction: 0x01e7a498 │ │ │ │ + mvneq sl, r0, lsl #9 │ │ │ │ bicseq r4, r1, r8, asr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -148018,18 +148018,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 9bf3c <__cxa_atexit@plt+0x908c8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e7a394 │ │ │ │ - mvneq sl, r0, lsl #8 │ │ │ │ - strdeq sl, [r7, #48]! @ 0x30 │ │ │ │ - mvneq sl, r4, ror #7 │ │ │ │ + mvneq sl, ip, lsl #7 │ │ │ │ + strdeq sl, [r7, #56]! @ 0x38 │ │ │ │ + mvneq sl, r8, ror #7 │ │ │ │ + ldrdeq sl, [r7, #60]! @ 0x3c │ │ │ │ bicseq r4, r1, r8, lsl sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -148064,18 +148064,18 @@ │ │ │ │ b 9bff0 <__cxa_atexit@plt+0x9097c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldrdeq sl, [r7, #44]! @ 0x2c │ │ │ │ + ldrdeq sl, [r7, #36]! @ 0x24 │ │ │ │ @ instruction: 0x01b54d4f │ │ │ │ - mvneq sl, r0, asr #6 │ │ │ │ - mvneq sl, r0, lsr r3 │ │ │ │ + mvneq sl, r8, lsr r3 │ │ │ │ + mvneq sl, r8, lsr #6 │ │ │ │ bicseq r4, r1, ip, asr r9 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -148121,21 +148121,21 @@ │ │ │ │ ldr r7, [pc, #28] @ 9c0ec <__cxa_atexit@plt+0x90a78> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - strheq sl, [r7, #36]! @ 0x24 │ │ │ │ - @ instruction: 0x01e7a294 │ │ │ │ + mvneq sl, ip, lsr #5 │ │ │ │ + mvneq sl, ip, lsl #5 │ │ │ │ ldrheq r4, [r1, #132] @ 0x84 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0x01b54c67 │ │ │ │ - mvneq sl, ip, asr r2 │ │ │ │ - mvneq sl, ip, asr #4 │ │ │ │ + mvneq sl, r4, asr r2 │ │ │ │ + mvneq sl, r4, asr #4 │ │ │ │ bicseq r4, r1, r8, ror r8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9c1f8 <__cxa_atexit@plt+0x90b84> │ │ │ │ @@ -148204,22 +148204,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - mvneq sl, r0, lsr #3 │ │ │ │ - mvneq sl, r0, lsl #3 │ │ │ │ + @ instruction: 0x01e7a198 │ │ │ │ + mvneq sl, r8, ror r1 │ │ │ │ bicseq r4, r1, r4, ror r7 │ │ │ │ bicseq r4, r1, ip, lsl #15 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0x01b54b3f │ │ │ │ - mvneq sl, r4, lsr r1 │ │ │ │ - mvneq sl, r4, lsr #2 │ │ │ │ + mvneq sl, ip, lsr #2 │ │ │ │ + mvneq sl, ip, lsl r1 │ │ │ │ bicseq r4, r1, ip, lsr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldmib r6, {r9, sl} │ │ │ │ @@ -148268,21 +148268,21 @@ │ │ │ │ ldr r7, [pc, #28] @ 9c338 <__cxa_atexit@plt+0x90cc4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - mvneq sl, r8, rrx │ │ │ │ - mvneq sl, r8, asr #32 │ │ │ │ + mvneq sl, r0, rrx │ │ │ │ + mvneq sl, r0, asr #32 │ │ │ │ bicseq r4, r1, r8, ror #12 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ @ instruction: 0x01b54a1b │ │ │ │ - mvneq sl, r0, lsl r0 │ │ │ │ - mvneq sl, r0 │ │ │ │ + mvneq sl, r8 │ │ │ │ + strdeq r9, [r7, #248]! @ 0xf8 │ │ │ │ bicseq r4, r1, ip, lsr #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -148311,16 +148311,16 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @ instruction: 0x01b54973 │ │ │ │ - mvneq r9, r4, ror #30 │ │ │ │ - mvneq r9, r4, asr pc │ │ │ │ + mvneq r9, ip, asr pc │ │ │ │ + mvneq r9, ip, asr #30 │ │ │ │ bicseq r4, r1, r4, asr #11 │ │ │ │ bicseq r4, r1, r0, lsr #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -148343,15 +148343,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0550 <__cxa_atexit@plt+0x1994edc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r4, r1, r0, ror r5 │ │ │ │ - mvneq r9, r8, lsr lr │ │ │ │ + mvneq r9, r0, lsr lr │ │ │ │ bicseq r4, r1, ip, lsl #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -148377,16 +148377,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0x01b54867 │ │ │ │ - mvneq r9, r8, asr lr │ │ │ │ - mvneq r9, r8, asr #28 │ │ │ │ + mvneq r9, r0, asr lr │ │ │ │ + mvneq r9, r0, asr #28 │ │ │ │ bicseq r4, r1, r8, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9c528 <__cxa_atexit@plt+0x90eb4> │ │ │ │ ldr r2, [pc, #36] @ 9c530 <__cxa_atexit@plt+0x90ebc> │ │ │ │ @@ -148397,15 +148397,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r1, r0, lsl r5 │ │ │ │ - mvneq r9, r0, ror #26 │ │ │ │ + mvneq r9, r8, asr sp │ │ │ │ ldrheq r2, [r1, #68] @ 0x44 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -148425,15 +148425,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 9c5a8 <__cxa_atexit@plt+0x90f34> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r9, r4, lsr #26 │ │ │ │ + mvneq r9, ip, lsl sp │ │ │ │ bicseq r4, r1, r0, asr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9c5e4 <__cxa_atexit@plt+0x90f70> │ │ │ │ ldr r2, [pc, #36] @ 9c5ec <__cxa_atexit@plt+0x90f78> │ │ │ │ @@ -148444,15 +148444,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r1, r4, asr r4 │ │ │ │ - mvneq r9, r4, lsr #25 │ │ │ │ + @ instruction: 0x01e79c9c │ │ │ │ ldrsheq r2, [r1, #56] @ 0x38 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -148472,15 +148472,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 9c664 <__cxa_atexit@plt+0x90ff0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r9, r8, ror #24 │ │ │ │ + mvneq r9, r0, ror #24 │ │ │ │ bicseq r4, r1, ip, lsl #7 │ │ │ │ ldrheq r4, [r1, #52] @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9c6c0 <__cxa_atexit@plt+0x9104c> │ │ │ │ @@ -148499,15 +148499,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 15e5694 <__cxa_atexit@plt+0x15da020> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r4, r1, r4, asr #6 │ │ │ │ - mvneq r9, r0, ror #23 │ │ │ │ + ldrdeq r9, [r7, #184]! @ 0xb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9c708 <__cxa_atexit@plt+0x91094> │ │ │ │ ldr r2, [pc, #36] @ 9c710 <__cxa_atexit@plt+0x9109c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -148517,15 +148517,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r1, r8, asr #7 │ │ │ │ - mvneq r9, r0, lsl #23 │ │ │ │ + mvneq r9, r8, ror fp │ │ │ │ bicseq r2, r1, ip, ror #6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -148545,15 +148545,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 9c788 <__cxa_atexit@plt+0x91114> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01e79d98 │ │ │ │ + @ instruction: 0x01e79d90 │ │ │ │ ldrsbeq r4, [r1, #36] @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9c7c4 <__cxa_atexit@plt+0x91150> │ │ │ │ ldr r2, [pc, #36] @ 9c7cc <__cxa_atexit@plt+0x91158> │ │ │ │ @@ -148564,15 +148564,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r1, ip, lsl #6 │ │ │ │ - mvneq r9, r4, asr #21 │ │ │ │ + strheq r9, [r7, #172]! @ 0xac │ │ │ │ ldrheq r2, [r1, #32] │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -148592,15 +148592,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 9c844 <__cxa_atexit@plt+0x911d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldrdeq r9, [r7, #204]! @ 0xcc │ │ │ │ + ldrdeq r9, [r7, #196]! @ 0xc4 │ │ │ │ bicseq r4, r1, r0, lsr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9c8a8 <__cxa_atexit@plt+0x91234> │ │ │ │ @@ -148625,32 +148625,32 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r7, #156]! @ 0x9c │ │ │ │ strdeq r9, [r7, #148]! @ 0x94 │ │ │ │ - mvneq r9, ip, asr sl │ │ │ │ + mvneq r9, ip, ror #19 │ │ │ │ + mvneq r9, r4, asr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9c900 <__cxa_atexit@plt+0x9128c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 9c908 <__cxa_atexit@plt+0x91294> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, lsl #19 │ │ │ │ + mvneq r9, r8, ror r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9c950 <__cxa_atexit@plt+0x912dc> │ │ │ │ @@ -148728,17 +148728,17 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - mvneq r9, r8, lsl sl │ │ │ │ + mvneq r9, r0, lsl sl │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - mvneq r9, ip, asr sl │ │ │ │ + mvneq r9, r4, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -148769,17 +148769,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - mvneq r9, r4, ror #18 │ │ │ │ + mvneq r9, ip, asr r9 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - mvneq r9, r8, lsl #19 │ │ │ │ + mvneq r9, r0, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -148824,19 +148824,19 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #20 │ │ │ │ b 9cbd4 <__cxa_atexit@plt+0x91560> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r9, [r7, #140]! @ 0x8c │ │ │ │ - mvneq r9, r0, ror r7 │ │ │ │ - mvneq r9, ip, ror #13 │ │ │ │ - mvneq r9, r4, ror #17 │ │ │ │ - @ instruction: 0x01e79798 │ │ │ │ + strheq r9, [r7, #132]! @ 0x84 │ │ │ │ + mvneq r9, r8, ror #14 │ │ │ │ + mvneq r9, r4, ror #13 │ │ │ │ + ldrdeq r9, [r7, #140]! @ 0x8c │ │ │ │ + @ instruction: 0x01e79790 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ ldr r3, [pc, #116] @ 9cc80 <__cxa_atexit@plt+0x9160c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 9cc84 <__cxa_atexit@plt+0x91610> │ │ │ │ @@ -149044,15 +149044,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 174b71c <__cxa_atexit@plt+0x17400a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r3, r1, r8, asr #23 │ │ │ │ - mvneq r9, r8, asr r3 │ │ │ │ + mvneq r9, r0, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9cf88 <__cxa_atexit@plt+0x91914> │ │ │ │ ldr r3, [pc, #32] @ 9cf90 <__cxa_atexit@plt+0x9191c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -149061,28 +149061,28 @@ │ │ │ │ ldr r3, [pc, #20] @ 9cf94 <__cxa_atexit@plt+0x91920> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 1967118 <__cxa_atexit@plt+0x195baa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r9, [r7, #36]! @ 0x24 │ │ │ │ + mvneq r9, ip, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 9cfc4 <__cxa_atexit@plt+0x91950> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 9cfc8 <__cxa_atexit@plt+0x91954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 192a8e0 <__cxa_atexit@plt+0x191f26c> │ │ │ │ ldrsbeq r1, [r1, #4] │ │ │ │ - mvneq r9, r4, asr r3 │ │ │ │ + mvneq r9, ip, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d018 <__cxa_atexit@plt+0x919a4> │ │ │ │ ldr r2, [pc, #56] @ 9d020 <__cxa_atexit@plt+0x919ac> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -149097,16 +149097,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 192a8e0 <__cxa_atexit@plt+0x191f26c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsheq r3, [r1, #172] @ 0xac │ │ │ │ - mvneq r9, r0, lsl #5 │ │ │ │ - mvneq r9, ip, lsl #6 │ │ │ │ + mvneq r9, r8, ror r2 │ │ │ │ + mvneq r9, r4, lsl #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d078 <__cxa_atexit@plt+0x91a04> │ │ │ │ ldr r2, [pc, #56] @ 9d080 <__cxa_atexit@plt+0x91a0c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -149121,16 +149121,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 192a8e0 <__cxa_atexit@plt+0x191f26c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r1, r1, r4, lsr r0 │ │ │ │ - mvneq r9, r0, lsr #4 │ │ │ │ - mvneq r9, ip, lsr #5 │ │ │ │ + mvneq r9, r8, lsl r2 │ │ │ │ + mvneq r9, r4, lsr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d0d8 <__cxa_atexit@plt+0x91a64> │ │ │ │ ldr r2, [pc, #56] @ 9d0e0 <__cxa_atexit@plt+0x91a6c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -149145,16 +149145,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 192a8e0 <__cxa_atexit@plt+0x191f26c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq r0, [r1, #244] @ 0xf4 │ │ │ │ - mvneq r9, r0, asr #3 │ │ │ │ - mvneq r9, ip, asr #4 │ │ │ │ + strheq r9, [r7, #24]! │ │ │ │ + mvneq r9, r4, asr #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d138 <__cxa_atexit@plt+0x91ac4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -149168,16 +149168,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1966e08 <__cxa_atexit@plt+0x195b794> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, ror #2 │ │ │ │ - mvneq r9, r0, asr #5 │ │ │ │ + mvneq r9, r8, asr r1 │ │ │ │ + strheq r9, [r7, #40]! @ 0x28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d194 <__cxa_atexit@plt+0x91b20> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -149191,16 +149191,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1966e78 <__cxa_atexit@plt+0x195b804> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r4, lsl #2 │ │ │ │ - mvneq r9, r4, ror #4 │ │ │ │ + strdeq r9, [r7, #12]! │ │ │ │ + mvneq r9, ip, asr r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d1f0 <__cxa_atexit@plt+0x91b7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -149214,16 +149214,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1966e08 <__cxa_atexit@plt+0x195b794> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, lsr #1 │ │ │ │ - mvneq r9, r8, lsl #4 │ │ │ │ + mvneq r9, r0, lsr #1 │ │ │ │ + mvneq r9, r0, lsl #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d24c <__cxa_atexit@plt+0x91bd8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -149237,16 +149237,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1966e08 <__cxa_atexit@plt+0x195b794> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, asr #32 │ │ │ │ - mvneq r9, ip, lsr #3 │ │ │ │ + mvneq r9, r4, asr #32 │ │ │ │ + mvneq r9, r4, lsr #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d2a8 <__cxa_atexit@plt+0x91c34> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -149260,16 +149260,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1966e78 <__cxa_atexit@plt+0x195b804> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r7, #240]! @ 0xf0 │ │ │ │ - mvneq r9, r0, asr r1 │ │ │ │ + mvneq r8, r8, ror #31 │ │ │ │ + mvneq r9, r8, asr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d304 <__cxa_atexit@plt+0x91c90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -149283,16 +149283,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1966e08 <__cxa_atexit@plt+0x195b794> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strexheq r8, r4, [r7] │ │ │ │ - strdeq r9, [r7, #4]! │ │ │ │ + mvneq r8, ip, lsl #31 │ │ │ │ + mvneq r9, ip, ror #1 │ │ │ │ ldrsheq r3, [r1, #112] @ 0x70 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d344 <__cxa_atexit@plt+0x91cd0> │ │ │ │ @@ -149341,15 +149341,15 @@ │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 9d3f4 <__cxa_atexit@plt+0x91d80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r8, r7 │ │ │ │ b 1b57c5c <__cxa_atexit@plt+0x1b4c5e8> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strdeq r8, [r7, #248]! @ 0xf8 │ │ │ │ + strdeq r8, [r7, #240]! @ 0xf0 │ │ │ │ bicseq r3, r1, r0, lsl r7 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9d428 <__cxa_atexit@plt+0x91db4> │ │ │ │ ldr r7, [pc, #40] @ 9d440 <__cxa_atexit@plt+0x91dcc> │ │ │ │ @@ -149453,15 +149453,15 @@ │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - stlexheq r8, r4, [r7] │ │ │ │ + mvneq r8, ip, lsl #29 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r8, [r5] │ │ │ │ @@ -149492,15 +149492,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - mvneq r8, r4, ror #27 │ │ │ │ + ldrdeq r8, [r7, #220]! @ 0xdc │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -149531,15 +149531,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvneq r8, r8, asr #26 │ │ │ │ + mvneq r8, r0, asr #26 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -149617,15 +149617,15 @@ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ @ instruction: 0xfffff204 │ │ │ │ ldrheq r3, [r1, #44] @ 0x2c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - mvneq r8, r4, lsl ip │ │ │ │ + mvneq r8, ip, lsl #24 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r8, [r5] │ │ │ │ @@ -149656,15 +149656,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - mvneq r8, r4, asr fp │ │ │ │ + mvneq r8, ip, asr #22 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -149692,15 +149692,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strheq r8, [r7, #168]! @ 0xa8 │ │ │ │ + strheq r8, [r7, #160]! @ 0xa0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9d99c <__cxa_atexit@plt+0x92328> │ │ │ │ @@ -149788,15 +149788,15 @@ │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7ff0 <__cxa_atexit@plt+0x1bbc97c> │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - mvneq r8, r8, asr #18 │ │ │ │ + mvneq r8, r0, asr #18 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5] │ │ │ │ @@ -149829,15 +149829,15 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7ff0 <__cxa_atexit@plt+0x1bbc97c> │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvneq r8, r4, lsr #17 │ │ │ │ + @ instruction: 0x01e7889c │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 9dc28 <__cxa_atexit@plt+0x925b4> │ │ │ │ @@ -149893,15 +149893,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ bicseq r2, r1, r0, ror #28 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0x01e78794 │ │ │ │ + mvneq r8, ip, lsl #15 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #28] │ │ │ │ mov r2, r5 │ │ │ │ @@ -149935,15 +149935,15 @@ │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7ff0 <__cxa_atexit@plt+0x1bbc97c> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffff478 │ │ │ │ - ldrdeq r8, [r7, #104]! @ 0x68 │ │ │ │ + ldrdeq r8, [r7, #96]! @ 0x60 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ ldr r8, [r2, #24] │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -150085,39 +150085,39 @@ │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7ff0 <__cxa_atexit@plt+0x1bbc97c> │ │ │ │ @ instruction: 0xfffff224 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - mvneq r8, r4, lsr #9 │ │ │ │ + @ instruction: 0x01e7849c │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 9dfd0 <__cxa_atexit@plt+0x9295c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, asr #5 │ │ │ │ + strheq r8, [r7, #44]! @ 0x2c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 9dff4 <__cxa_atexit@plt+0x92980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r0, lsr #5 │ │ │ │ + @ instruction: 0x01e78298 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -150135,15 +150135,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 9e05c <__cxa_atexit@plt+0x929e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, lsr #4 │ │ │ │ + mvneq r8, r0, lsr #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -150383,15 +150383,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 9e440 <__cxa_atexit@plt+0x92dcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, ror lr │ │ │ │ + mvneq r7, r4, ror lr │ │ │ │ bicseq r0, r1, r8, asr #16 │ │ │ │ @ instruction: 0xffffd298 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -150478,15 +150478,15 @@ │ │ │ │ bicseq r2, r1, r4, lsl #15 │ │ │ │ bicseq r2, r1, r8, asr r7 │ │ │ │ bicseq r2, r1, r4, asr r7 │ │ │ │ bicseq r2, r1, ip, asr #14 │ │ │ │ bicseq r2, r1, r4, lsr #14 │ │ │ │ bicseq r2, r1, r8, asr r7 │ │ │ │ bicseq r2, r1, r8, lsr r7 │ │ │ │ - strheq r7, [r7, #240]! @ 0xf0 │ │ │ │ + mvneq r7, r8, lsr #31 │ │ │ │ bicseq r2, r1, r4, lsr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 9e5e0 <__cxa_atexit@plt+0x92f6c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -150525,15 +150525,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9e678 <__cxa_atexit@plt+0x93004> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r8, lsr #29 │ │ │ │ + mvneq r7, r0, lsr #29 │ │ │ │ bicseq r2, r1, r0, ror r6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -150547,15 +150547,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9e6d0 <__cxa_atexit@plt+0x9305c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r8, asr #27 │ │ │ │ + mvneq r7, r0, asr #27 │ │ │ │ bicseq r2, r1, ip, lsl r6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -150569,15 +150569,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9e728 <__cxa_atexit@plt+0x930b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r7, #220]! @ 0xdc │ │ │ │ + strdeq r7, [r7, #212]! @ 0xd4 │ │ │ │ bicseq r2, r1, r8, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -150591,15 +150591,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9e780 <__cxa_atexit@plt+0x9310c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r8, lsr #27 │ │ │ │ + mvneq r7, r0, lsr #27 │ │ │ │ bicseq r2, r1, r4, ror r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -150613,15 +150613,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9e7d8 <__cxa_atexit@plt+0x93164> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, asr sp │ │ │ │ + mvneq r7, ip, asr #26 │ │ │ │ bicseq r2, r1, r0, lsr #10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -150635,15 +150635,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9e830 <__cxa_atexit@plt+0x931bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, ror #24 │ │ │ │ + mvneq r7, ip, asr ip │ │ │ │ bicseq r2, r1, ip, asr #9 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -150659,15 +150659,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9e890 <__cxa_atexit@plt+0x9321c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r7, #180]! @ 0xb4 │ │ │ │ + mvneq r7, ip, ror #23 │ │ │ │ bicseq r2, r1, r0, ror r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -150681,15 +150681,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9e8e8 <__cxa_atexit@plt+0x93274> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, lsr #23 │ │ │ │ + @ instruction: 0x01e77b9c │ │ │ │ bicseq r2, r1, ip, lsl r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -150703,15 +150703,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9e940 <__cxa_atexit@plt+0x932cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, asr #22 │ │ │ │ + mvneq r7, r8, lsr fp │ │ │ │ bicseq r2, r1, r8, asr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -150725,15 +150725,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9e998 <__cxa_atexit@plt+0x93324> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r7, #168]! @ 0xa8 │ │ │ │ + strdeq r7, [r7, #160]! @ 0xa0 │ │ │ │ bicseq r2, r1, r4, ror r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -150747,15 +150747,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9e9f0 <__cxa_atexit@plt+0x9337c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, asr #22 │ │ │ │ + mvneq r7, r8, lsr fp │ │ │ │ bicseq r2, r1, r0, lsr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -150769,15 +150769,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9ea48 <__cxa_atexit@plt+0x933d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, ror #21 │ │ │ │ + mvneq r7, r4, ror #21 │ │ │ │ bicseq r2, r1, ip, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -150791,15 +150791,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9eaa0 <__cxa_atexit@plt+0x9342c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e77a98 │ │ │ │ + @ instruction: 0x01e77a90 │ │ │ │ bicseq r2, r1, r8, ror r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -150813,15 +150813,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9eaf8 <__cxa_atexit@plt+0x93484> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, lsl #19 │ │ │ │ + mvneq r7, r4, lsl #19 │ │ │ │ bicseq r2, r1, r4, lsr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -150835,15 +150835,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9eb50 <__cxa_atexit@plt+0x934dc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, lsr #19 │ │ │ │ + @ instruction: 0x01e77998 │ │ │ │ ldrsbeq r2, [r1, #16] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -150857,15 +150857,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9eba8 <__cxa_atexit@plt+0x93534> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, lsl #17 │ │ │ │ + mvneq r7, ip, ror r8 │ │ │ │ bicseq r2, r1, ip, ror r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -150879,15 +150879,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9ec00 <__cxa_atexit@plt+0x9358c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r8, ror #17 │ │ │ │ + mvneq r7, r0, ror #17 │ │ │ │ bicseq r2, r1, r8, lsr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -150901,15 +150901,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9ec58 <__cxa_atexit@plt+0x935e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, ror #17 │ │ │ │ + ldrdeq r7, [r7, #140]! @ 0x8c │ │ │ │ ldrsbeq r2, [r1, #4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -150923,15 +150923,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, ror #11 │ │ │ │ + ldrdeq r7, [r7, #88]! @ 0x58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9ece4 <__cxa_atexit@plt+0x93670> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -150939,15 +150939,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, lsr #11 │ │ │ │ + @ instruction: 0x01e77598 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9ed54 <__cxa_atexit@plt+0x936e0> │ │ │ │ @@ -150973,15 +150973,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldrdeq r7, [r7, #88]! @ 0x58 │ │ │ │ + ldrdeq r7, [r7, #80]! @ 0x50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9ede4 <__cxa_atexit@plt+0x93770> │ │ │ │ @@ -151009,15 +151009,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq r7, ip, lsl r6 │ │ │ │ + mvneq r7, r4, lsl r6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9ee88 <__cxa_atexit@plt+0x93814> │ │ │ │ @@ -151049,15 +151049,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e77594 │ │ │ │ + mvneq r7, ip, lsl #11 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -151119,15 +151119,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsheq lr, [r0, #156] @ 0x9c │ │ │ │ - ldrdeq r7, [r7, #40]! @ 0x28 │ │ │ │ + ldrdeq r7, [r7, #32]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9eff8 <__cxa_atexit@plt+0x93984> │ │ │ │ ldr r2, [pc, #36] @ 9f000 <__cxa_atexit@plt+0x9398c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -151137,15 +151137,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq lr, [r0, #144] @ 0x90 │ │ │ │ - @ instruction: 0x01e77290 │ │ │ │ + mvneq r7, r8, lsl #5 │ │ │ │ bicseq r1, r1, ip, lsl #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f074 <__cxa_atexit@plt+0x93a00> │ │ │ │ @@ -151173,15 +151173,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r7, r0, lsr r2 │ │ │ │ + mvneq r7, r8, lsr #4 │ │ │ │ bicseq r1, r1, r4, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f0d4 <__cxa_atexit@plt+0x93a60> │ │ │ │ ldr r2, [pc, #36] @ 9f0dc <__cxa_atexit@plt+0x93a68> │ │ │ │ @@ -151192,15 +151192,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq lr, [r0, #128] @ 0x80 │ │ │ │ - strheq r7, [r7, #20]! │ │ │ │ + mvneq r7, ip, lsr #3 │ │ │ │ ldrheq r1, [r1, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f150 <__cxa_atexit@plt+0x93adc> │ │ │ │ @@ -151228,15 +151228,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r7, r4, asr r1 │ │ │ │ + mvneq r7, ip, asr #2 │ │ │ │ @ instruction: 0x01d11c98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f1b0 <__cxa_atexit@plt+0x93b3c> │ │ │ │ ldr r2, [pc, #36] @ 9f1b8 <__cxa_atexit@plt+0x93b44> │ │ │ │ @@ -151247,15 +151247,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r1, r1, r4, asr #22 │ │ │ │ - ldrdeq r7, [r7, #8]! │ │ │ │ + ldrdeq r7, [r7, #0]! │ │ │ │ bicseq pc, r0, r0, lsr r8 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f22c <__cxa_atexit@plt+0x93bb8> │ │ │ │ @@ -151283,16 +151283,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r7, r8, ror r0 │ │ │ │ - mvneq r7, ip, ror r0 │ │ │ │ + mvneq r7, r0, ror r0 │ │ │ │ + mvneq r7, r4, ror r0 │ │ │ │ bicseq r1, r1, r0, asr #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f2cc <__cxa_atexit@plt+0x93c58> │ │ │ │ @@ -151323,15 +151323,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvneq r6, r4, ror #31 │ │ │ │ + ldrdeq r6, [r7, #252]! @ 0xfc │ │ │ │ bicseq r1, r1, r4, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f32c <__cxa_atexit@plt+0x93cb8> │ │ │ │ ldr r2, [pc, #36] @ 9f334 <__cxa_atexit@plt+0x93cc0> │ │ │ │ @@ -151342,15 +151342,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r1, r1, ip, asr #19 │ │ │ │ - mvneq r6, ip, asr pc │ │ │ │ + mvneq r6, r4, asr pc │ │ │ │ ldrsbeq r1, [r1, #152] @ 0x98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f3a8 <__cxa_atexit@plt+0x93d34> │ │ │ │ @@ -151378,16 +151378,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strdeq r6, [r7, #236]! @ 0xec │ │ │ │ - mvneq r7, ip, ror r1 │ │ │ │ + strdeq r6, [r7, #228]! @ 0xe4 │ │ │ │ + mvneq r7, r4, ror r1 │ │ │ │ bicseq r1, r1, r0, asr r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f448 <__cxa_atexit@plt+0x93dd4> │ │ │ │ @@ -151418,16 +151418,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvneq r6, r8, ror #28 │ │ │ │ mvneq r6, r0, ror #28 │ │ │ │ + mvneq r6, r8, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f4a8 <__cxa_atexit@plt+0x93e34> │ │ │ │ ldr r2, [pc, #36] @ 9f4b0 <__cxa_atexit@plt+0x93e3c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -151437,15 +151437,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsheq lr, [r0, #72] @ 0x48 │ │ │ │ - mvneq r6, r0, ror #27 │ │ │ │ + ldrdeq r6, [r7, #216]! @ 0xd8 │ │ │ │ ldrsbeq r1, [r1, #156] @ 0x9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f524 <__cxa_atexit@plt+0x93eb0> │ │ │ │ @@ -151473,15 +151473,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r6, r0, lsl #27 │ │ │ │ + mvneq r6, r8, ror sp │ │ │ │ bicseq r1, r1, r4, asr #17 │ │ │ │ bicseq r1, r1, r8, asr #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -151513,15 +151513,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvneq r6, ip, ror #25 │ │ │ │ + mvneq r6, r4, ror #25 │ │ │ │ bicseq r1, r1, ip, lsr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f624 <__cxa_atexit@plt+0x93fb0> │ │ │ │ ldr r2, [pc, #36] @ 9f62c <__cxa_atexit@plt+0x93fb8> │ │ │ │ @@ -151532,15 +151532,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq lr, r0, r8, ror r3 │ │ │ │ - mvneq r6, r4, ror #24 │ │ │ │ + mvneq r6, ip, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f66c <__cxa_atexit@plt+0x93ff8> │ │ │ │ ldr r2, [pc, #36] @ 9f674 <__cxa_atexit@plt+0x94000> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -151550,15 +151550,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq lr, r0, ip, lsr #6 │ │ │ │ - mvneq r6, ip, lsl ip │ │ │ │ + mvneq r6, r4, lsl ip │ │ │ │ bicseq r1, r1, r8, lsl r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f6e8 <__cxa_atexit@plt+0x94074> │ │ │ │ @@ -151586,15 +151586,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strheq r6, [r7, #188]! @ 0xbc │ │ │ │ + strheq r6, [r7, #180]! @ 0xb4 │ │ │ │ bicseq r1, r1, r0, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f748 <__cxa_atexit@plt+0x940d4> │ │ │ │ ldr r2, [pc, #36] @ 9f750 <__cxa_atexit@plt+0x940dc> │ │ │ │ @@ -151605,15 +151605,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq r1, [r1, #84] @ 0x54 │ │ │ │ - mvneq r6, r0, asr #22 │ │ │ │ + mvneq r6, r8, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f790 <__cxa_atexit@plt+0x9411c> │ │ │ │ ldr r2, [pc, #36] @ 9f798 <__cxa_atexit@plt+0x94124> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -151623,15 +151623,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r1, r1, r0, ror r5 │ │ │ │ - strdeq r6, [r7, #168]! @ 0xa8 │ │ │ │ + strdeq r6, [r7, #160]! @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f7d8 <__cxa_atexit@plt+0x94164> │ │ │ │ ldr r2, [pc, #36] @ 9f7e0 <__cxa_atexit@plt+0x9416c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -151641,15 +151641,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r1, r1, r8, lsl r5 │ │ │ │ - strheq r6, [r7, #160]! @ 0xa0 │ │ │ │ + mvneq r6, r8, lsr #21 │ │ │ │ bicseq r1, r1, ip, lsr #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f854 <__cxa_atexit@plt+0x941e0> │ │ │ │ @@ -151677,16 +151677,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r6, r0, asr sl │ │ │ │ - ldrdeq r6, [r7, #192]! @ 0xc0 │ │ │ │ + mvneq r6, r8, asr #20 │ │ │ │ + mvneq r6, r8, asr #25 │ │ │ │ bicseq r1, r1, r8, lsl r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9f8f4 <__cxa_atexit@plt+0x94280> │ │ │ │ @@ -151717,15 +151717,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - strheq r6, [r7, #156]! @ 0x9c │ │ │ │ + strheq r6, [r7, #148]! @ 0x94 │ │ │ │ ldrsheq r1, [r1, #76] @ 0x4c │ │ │ │ bicseq r1, r1, r4, ror r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -151933,15 +151933,15 @@ │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ ldrsbeq r1, [r1, #44] @ 0x2c │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ bicseq r1, r1, r0, asr #10 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ bicseq r1, r1, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - strheq r6, [r7, #108]! @ 0x6c │ │ │ │ + strheq r6, [r7, #100]! @ 0x64 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ ldrsheq lr, [r0, #196] @ 0xc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9fcb0 <__cxa_atexit@plt+0x9463c> │ │ │ │ @@ -151950,15 +151950,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd30c <__cxa_atexit@plt+0x16c1c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r7, #84]! @ 0x54 │ │ │ │ + mvneq r6, ip, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9fd64 <__cxa_atexit@plt+0x946f0> │ │ │ │ ldr r3, [pc, #144] @ 9fd6c <__cxa_atexit@plt+0x946f8> │ │ │ │ @@ -151997,15 +151997,15 @@ │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r6, r0, asr #11 │ │ │ │ + strheq r6, [r7, #88]! @ 0x58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ 9fde4 <__cxa_atexit@plt+0x94770> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -152026,15 +152026,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r6, ip, lsr r5 │ │ │ │ + mvneq r6, r4, lsr r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9fe1c <__cxa_atexit@plt+0x947a8> │ │ │ │ ldr r3, [pc, #32] @ 9fe28 <__cxa_atexit@plt+0x947b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -152042,15 +152042,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - mvneq r6, r4, lsl #10 │ │ │ │ + strdeq r6, [r7, #76]! @ 0x4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9fe98 <__cxa_atexit@plt+0x94824> │ │ │ │ @@ -152077,17 +152077,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r8, ror r4 │ │ │ │ - mvneq r6, r0, ror #10 │ │ │ │ - mvneq r6, r8, lsl #9 │ │ │ │ + mvneq r6, r0, ror r4 │ │ │ │ + mvneq r6, r8, asr r5 │ │ │ │ + mvneq r6, r0, lsl #9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9fef8 <__cxa_atexit@plt+0x94884> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -152096,15 +152096,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, lsl #7 │ │ │ │ + mvneq r6, r4, lsl #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9ff38 <__cxa_atexit@plt+0x948c4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -152112,15 +152112,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, asr #6 │ │ │ │ + mvneq r6, r4, asr #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9ffc4 <__cxa_atexit@plt+0x94950> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -152152,18 +152152,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [r7, #44]! @ 0x2c │ │ │ │ + strdeq r6, [r7, #36]! @ 0x24 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - mvneq r6, r8, ror #6 │ │ │ │ - mvneq r6, ip, lsl r4 │ │ │ │ + mvneq r6, r0, ror #6 │ │ │ │ + mvneq r6, r4, lsl r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0024 <__cxa_atexit@plt+0x949b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -152171,15 +152171,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r0, ror #4 │ │ │ │ + mvneq r6, r8, asr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a00b0 <__cxa_atexit@plt+0x94a3c> │ │ │ │ @@ -152212,17 +152212,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01e76294 │ │ │ │ - mvneq r6, r4, asr r2 │ │ │ │ - mvneq r6, ip, lsr r3 │ │ │ │ + mvneq r6, ip, lsl #5 │ │ │ │ + mvneq r6, ip, asr #4 │ │ │ │ + mvneq r6, r4, lsr r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a0154 <__cxa_atexit@plt+0x94ae0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -152253,16 +152253,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq r6, ip, asr r1 │ │ │ │ - mvneq r6, r4, lsr #5 │ │ │ │ + mvneq r6, r4, asr r1 │ │ │ │ + @ instruction: 0x01e7629c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0250 <__cxa_atexit@plt+0x94bdc> │ │ │ │ ldr lr, [pc, #212] @ a0270 <__cxa_atexit@plt+0x94bfc> │ │ │ │ @@ -152319,15 +152319,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - strdeq r6, [r7, #16]! │ │ │ │ + mvneq r6, r8, ror #3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc a0304 <__cxa_atexit@plt+0x94c90> │ │ │ │ @@ -152358,15 +152358,15 @@ │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ b 16cd37c <__cxa_atexit@plt+0x16c1d08> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - mvneq r6, r8, lsr #2 │ │ │ │ + mvneq r6, r0, lsr #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ bhi a03ac <__cxa_atexit@plt+0x94d38> │ │ │ │ @@ -152402,15 +152402,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, ror r0 │ │ │ │ + mvneq r6, ip, rrx │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ bicseq r0, r1, r0, asr #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #8 │ │ │ │ @@ -152461,15 +152461,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ a04c0 <__cxa_atexit@plt+0x94e4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - mvneq r5, r4, ror #28 │ │ │ │ + mvneq r5, ip, asr lr │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ @ instruction: 0xfffff534 │ │ │ │ bicseq r0, r1, ip, ror #21 │ │ │ │ bicseq r0, r1, ip, asr #19 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -152533,15 +152533,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ - mvneq r5, ip, asr lr │ │ │ │ + mvneq r5, r4, asr lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0610 <__cxa_atexit@plt+0x94f9c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -152550,15 +152550,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r4, ror ip │ │ │ │ + mvneq r5, ip, ror #24 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0684 <__cxa_atexit@plt+0x95010> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -152585,15 +152585,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r5, r0, lsr #24 │ │ │ │ + mvneq r5, r8, lsl ip │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -152672,15 +152672,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strheq r5, [r7, #188]! @ 0xbc │ │ │ │ + strheq r5, [r7, #180]! @ 0xb4 │ │ │ │ @ instruction: 0xfffff20c │ │ │ │ bicseq r0, r1, r4, asr #10 │ │ │ │ ldrsheq r0, [r1, #64] @ 0x40 │ │ │ │ ldrheq r0, [r1, #112] @ 0x70 │ │ │ │ ldrsbeq r0, [r1, #120] @ 0x78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -152694,15 +152694,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r4, lsr sl │ │ │ │ + mvneq r5, ip, lsr #20 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -152724,15 +152724,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - mvneq r5, r8, ror #20 │ │ │ │ + mvneq r5, r0, ror #20 │ │ │ │ ldrheq r0, [r1, #92] @ 0x5c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r1, r5, #8 │ │ │ │ @@ -152787,16 +152787,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq r5, r0, ror #18 │ │ │ │ - mvneq r5, r8, ror #19 │ │ │ │ + mvneq r5, r8, asr r9 │ │ │ │ + mvneq r5, r0, ror #19 │ │ │ │ @ instruction: 0xfffff044 │ │ │ │ bicseq r0, r1, r0, lsl #7 │ │ │ │ bicseq r0, r1, r0, lsr #6 │ │ │ │ ldrsbeq r0, [r1, #92] @ 0x5c │ │ │ │ bicseq r0, r1, r0, lsl r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -152815,15 +152815,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, asr r8 │ │ │ │ + mvneq r5, r8, asr #16 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -152907,15 +152907,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, ror #13 │ │ │ │ + ldrdeq r5, [r7, #104]! @ 0x68 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -152999,15 +152999,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd30c <__cxa_atexit@plt+0x16c1c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, ror r5 │ │ │ │ + mvneq r5, r8, ror #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0dc8 <__cxa_atexit@plt+0x95754> │ │ │ │ ldr r3, [pc, #144] @ a0dd0 <__cxa_atexit@plt+0x9575c> │ │ │ │ @@ -153046,15 +153046,15 @@ │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r5, ip, asr r5 │ │ │ │ + mvneq r5, r4, asr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ a0e48 <__cxa_atexit@plt+0x957d4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -153075,15 +153075,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrdeq r5, [r7, #72]! @ 0x48 │ │ │ │ + ldrdeq r5, [r7, #64]! @ 0x40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a0e80 <__cxa_atexit@plt+0x9580c> │ │ │ │ ldr r3, [pc, #32] @ a0e8c <__cxa_atexit@plt+0x95818> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -153091,15 +153091,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - mvneq r5, r0, lsr #9 │ │ │ │ + @ instruction: 0x01e75498 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0efc <__cxa_atexit@plt+0x95888> │ │ │ │ @@ -153126,17 +153126,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r4, lsl r4 │ │ │ │ - strdeq r5, [r7, #76]! @ 0x4c │ │ │ │ - mvneq r5, r4, lsr #8 │ │ │ │ + mvneq r5, ip, lsl #8 │ │ │ │ + strdeq r5, [r7, #68]! @ 0x44 │ │ │ │ + mvneq r5, ip, lsl r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0f5c <__cxa_atexit@plt+0x958e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -153145,15 +153145,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, lsr #6 │ │ │ │ + mvneq r5, r0, lsr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a0f9c <__cxa_atexit@plt+0x95928> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -153161,15 +153161,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, ror #5 │ │ │ │ + mvneq r5, r0, ror #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a1030 <__cxa_atexit@plt+0x959bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -153204,18 +153204,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01e75290 │ │ │ │ - mvneq r5, r8, lsl #6 │ │ │ │ - mvneq r5, r4, asr #5 │ │ │ │ - strheq r5, [r7, #48]! @ 0x30 │ │ │ │ + mvneq r5, r8, lsl #5 │ │ │ │ + mvneq r5, r0, lsl #6 │ │ │ │ + strheq r5, [r7, #44]! @ 0x2c │ │ │ │ + mvneq r5, r8, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1094 <__cxa_atexit@plt+0x95a20> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -153223,15 +153223,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r7, #16]! │ │ │ │ + mvneq r5, r8, ror #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a1120 <__cxa_atexit@plt+0x95aac> │ │ │ │ @@ -153264,17 +153264,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r5, r4, lsr #4 │ │ │ │ - mvneq r5, r4, ror #3 │ │ │ │ - mvneq r5, ip, asr #5 │ │ │ │ + mvneq r5, ip, lsl r2 │ │ │ │ + ldrdeq r5, [r7, #28]! │ │ │ │ + mvneq r5, r4, asr #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a11c4 <__cxa_atexit@plt+0x95b50> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -153305,16 +153305,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq r5, ip, ror #1 │ │ │ │ - mvneq r5, r4, lsr r2 │ │ │ │ + mvneq r5, r4, ror #1 │ │ │ │ + mvneq r5, ip, lsr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1220 <__cxa_atexit@plt+0x95bac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -153322,15 +153322,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r4, rrx │ │ │ │ + mvneq r5, ip, asr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a12b0 <__cxa_atexit@plt+0x95c3c> │ │ │ │ ldr lr, [pc, #108] @ a12b8 <__cxa_atexit@plt+0x95c44> │ │ │ │ @@ -153448,19 +153448,19 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - mvneq r5, r8 │ │ │ │ + mvneq r5, r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - mvneq r4, r8, asr #31 │ │ │ │ - mvneq r4, r0, lsl #31 │ │ │ │ - mvneq r5, r8, rrx │ │ │ │ + mvneq r4, r0, asr #31 │ │ │ │ + mvneq r4, r8, ror pc │ │ │ │ + mvneq r5, r0, rrx │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ bhi a14c4 <__cxa_atexit@plt+0x95e50> │ │ │ │ @@ -153496,15 +153496,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, asr pc │ │ │ │ + mvneq r4, r4, asr pc │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ bicseq pc, r0, r8, lsr #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #8 │ │ │ │ @@ -153555,15 +153555,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ a15d8 <__cxa_atexit@plt+0x95f64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - mvneq r4, ip, asr #26 │ │ │ │ + mvneq r4, r4, asr #26 │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ @ instruction: 0xffffe41c │ │ │ │ ldrsbeq pc, [r0, #148] @ 0x94 @ │ │ │ │ ldrheq pc, [r0, #132] @ 0x84 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -153627,15 +153627,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffff69c │ │ │ │ - mvneq r4, r4, asr #26 │ │ │ │ + mvneq r4, ip, lsr sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1728 <__cxa_atexit@plt+0x960b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -153644,15 +153644,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, asr fp │ │ │ │ + mvneq r4, r4, asr fp │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a17ac <__cxa_atexit@plt+0x96138> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ @@ -153678,15 +153678,15 @@ │ │ │ │ b a17c8 <__cxa_atexit@plt+0x96154> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, lsl #22 │ │ │ │ + mvneq r4, r4, lsl #22 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ a1870 <__cxa_atexit@plt+0x961fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -153726,15 +153726,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvneq r4, r4, ror #20 │ │ │ │ + mvneq r4, ip, asr sl │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc a18f8 <__cxa_atexit@plt+0x96284> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -153763,15 +153763,15 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - mvneq r4, r4, asr #19 │ │ │ │ + strheq r4, [r7, #156]! @ 0x9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a198c <__cxa_atexit@plt+0x96318> │ │ │ │ ldr r2, [pc, #124] @ a19a8 <__cxa_atexit@plt+0x96334> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -153803,16 +153803,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r4, ip, lsr r9 │ │ │ │ - mvneq r4, r0, ror sl │ │ │ │ + mvneq r4, r4, lsr r9 │ │ │ │ + mvneq r4, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a19f0 <__cxa_atexit@plt+0x9637c> │ │ │ │ @@ -153823,15 +153823,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r4, [r7, #156]! @ 0x9c │ │ │ │ + strdeq r4, [r7, #148]! @ 0x94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1ac4 <__cxa_atexit@plt+0x96450> │ │ │ │ ldr r2, [pc, #196] @ a1ae4 <__cxa_atexit@plt+0x96470> │ │ │ │ @@ -153884,15 +153884,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - mvneq r4, r0, ror #18 │ │ │ │ + mvneq r4, r8, asr r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a1b80 <__cxa_atexit@plt+0x9650c> │ │ │ │ @@ -153925,15 +153925,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - @ instruction: 0x01e74894 │ │ │ │ + mvneq r4, ip, lsl #17 │ │ │ │ ldrsheq pc, [r0, #40] @ 0x28 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -154040,15 +154040,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01d0ef9c │ │ │ │ - mvneq r4, r4, lsr r5 │ │ │ │ + mvneq r4, ip, lsr #10 │ │ │ │ ldrheq lr, [r0, #240] @ 0xf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1dcc <__cxa_atexit@plt+0x96758> │ │ │ │ @@ -154075,16 +154075,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldrdeq r4, [r7, #68]! @ 0x44 │ │ │ │ - mvneq r4, r8, asr r7 │ │ │ │ + mvneq r4, ip, asr #9 │ │ │ │ + mvneq r4, r0, asr r7 │ │ │ │ bicseq pc, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1e60 <__cxa_atexit@plt+0x967ec> │ │ │ │ @@ -154112,15 +154112,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq r4, r4, asr #8 │ │ │ │ + mvneq r4, ip, lsr r4 │ │ │ │ bicseq lr, r0, ip, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1ec0 <__cxa_atexit@plt+0x9684c> │ │ │ │ ldr r2, [pc, #36] @ a1ec8 <__cxa_atexit@plt+0x96854> │ │ │ │ @@ -154131,15 +154131,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r0, ip, ror #21 │ │ │ │ - mvneq r4, r8, asr #7 │ │ │ │ + mvneq r4, r0, asr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1f08 <__cxa_atexit@plt+0x96894> │ │ │ │ ldr r2, [pc, #36] @ a1f10 <__cxa_atexit@plt+0x9689c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -154149,15 +154149,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r0, r0, lsr #21 │ │ │ │ - mvneq r4, r0, lsl #7 │ │ │ │ + mvneq r4, r8, ror r3 │ │ │ │ bicseq lr, r0, ip, ror pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1f80 <__cxa_atexit@plt+0x9690c> │ │ │ │ @@ -154184,15 +154184,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r4, r0, lsr #6 │ │ │ │ + mvneq r4, r8, lsl r3 │ │ │ │ bicseq lr, r0, r8, ror #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a1fe0 <__cxa_atexit@plt+0x9696c> │ │ │ │ ldr r2, [pc, #36] @ a1fe8 <__cxa_atexit@plt+0x96974> │ │ │ │ @@ -154203,15 +154203,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r0, r4, asr #19 │ │ │ │ - mvneq r4, r8, lsr #5 │ │ │ │ + mvneq r4, r0, lsr #5 │ │ │ │ bicseq lr, r0, r4, lsr #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2058 <__cxa_atexit@plt+0x969e4> │ │ │ │ @@ -154238,15 +154238,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r4, r8, asr #4 │ │ │ │ + mvneq r4, r0, asr #4 │ │ │ │ @ instruction: 0x01d0ed90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a20b8 <__cxa_atexit@plt+0x96a44> │ │ │ │ ldr r2, [pc, #36] @ a20c0 <__cxa_atexit@plt+0x96a4c> │ │ │ │ @@ -154257,15 +154257,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq lr, r0, ip, lsr ip │ │ │ │ - ldrdeq r4, [r7, #16]! │ │ │ │ + mvneq r4, r8, asr #3 │ │ │ │ bicseq ip, r0, r8, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2130 <__cxa_atexit@plt+0x96abc> │ │ │ │ @@ -154292,16 +154292,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ + mvneq r4, r8, ror #2 │ │ │ │ mvneq r4, r0, ror r1 │ │ │ │ - mvneq r4, r8, ror r1 │ │ │ │ bicseq lr, r0, ip, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a21c4 <__cxa_atexit@plt+0x96b50> │ │ │ │ @@ -154329,15 +154329,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq r4, r0, ror #1 │ │ │ │ + ldrdeq r4, [r7, #8]! │ │ │ │ bicseq lr, r0, r8, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2224 <__cxa_atexit@plt+0x96bb0> │ │ │ │ ldr r2, [pc, #36] @ a222c <__cxa_atexit@plt+0x96bb8> │ │ │ │ @@ -154348,15 +154348,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq lr, [r0, #164] @ 0xa4 │ │ │ │ - mvneq r4, r4, rrx │ │ │ │ + mvneq r4, ip, asr r0 │ │ │ │ bicseq lr, r0, r0, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a229c <__cxa_atexit@plt+0x96c28> │ │ │ │ @@ -154383,16 +154383,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r4, r4 │ │ │ │ - mvneq r4, r8, lsl #5 │ │ │ │ + strdeq r3, [r7, #252]! @ 0xfc │ │ │ │ + mvneq r4, r0, lsl #5 │ │ │ │ bicseq lr, r0, ip, asr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2330 <__cxa_atexit@plt+0x96cbc> │ │ │ │ @@ -154420,16 +154420,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq r3, r4, ror pc │ │ │ │ - mvneq r3, r8, ror pc │ │ │ │ + mvneq r3, ip, ror #30 │ │ │ │ + mvneq r3, r0, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2390 <__cxa_atexit@plt+0x96d1c> │ │ │ │ ldr r2, [pc, #36] @ a2398 <__cxa_atexit@plt+0x96d24> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -154439,15 +154439,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r0, r0, lsl r6 │ │ │ │ - strdeq r3, [r7, #232]! @ 0xe8 │ │ │ │ + strdeq r3, [r7, #224]! @ 0xe0 │ │ │ │ ldrsheq lr, [r0, #164] @ 0xa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2408 <__cxa_atexit@plt+0x96d94> │ │ │ │ @@ -154474,15 +154474,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - stlexheq r3, r8, [r7] │ │ │ │ + stlexheq r3, r0, [r7] │ │ │ │ bicseq lr, r0, r0, ror #19 │ │ │ │ bicseq lr, r0, r4, ror #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -154511,15 +154511,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq r3, r8, lsl #28 │ │ │ │ + mvneq r3, r0, lsl #28 │ │ │ │ bicseq lr, r0, r0, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a24fc <__cxa_atexit@plt+0x96e88> │ │ │ │ ldr r2, [pc, #36] @ a2504 <__cxa_atexit@plt+0x96e90> │ │ │ │ @@ -154530,15 +154530,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r0, r0, lsr #9 │ │ │ │ - mvneq r3, ip, lsl #27 │ │ │ │ + mvneq r3, r4, lsl #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2544 <__cxa_atexit@plt+0x96ed0> │ │ │ │ ldr r2, [pc, #36] @ a254c <__cxa_atexit@plt+0x96ed8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -154548,15 +154548,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r0, r4, asr r4 │ │ │ │ - mvneq r3, r4, asr #26 │ │ │ │ + mvneq r3, ip, lsr sp │ │ │ │ bicseq lr, r0, r0, asr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a25bc <__cxa_atexit@plt+0x96f48> │ │ │ │ @@ -154583,15 +154583,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r3, r4, ror #25 │ │ │ │ + ldrdeq r3, [r7, #204]! @ 0xcc │ │ │ │ bicseq lr, r0, ip, lsr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a261c <__cxa_atexit@plt+0x96fa8> │ │ │ │ ldr r2, [pc, #36] @ a2624 <__cxa_atexit@plt+0x96fb0> │ │ │ │ @@ -154602,15 +154602,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq lr, r0, r0, ror #13 │ │ │ │ - mvneq r3, ip, ror #24 │ │ │ │ + mvneq r3, r4, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2664 <__cxa_atexit@plt+0x96ff0> │ │ │ │ ldr r2, [pc, #36] @ a266c <__cxa_atexit@plt+0x96ff8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -154620,15 +154620,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01d0e69c │ │ │ │ - mvneq r3, r4, lsr #24 │ │ │ │ + mvneq r3, ip, lsl ip │ │ │ │ bicseq lr, r0, ip, lsl r8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a26bc <__cxa_atexit@plt+0x97048> │ │ │ │ @@ -154817,15 +154817,15 @@ │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ bicseq lr, r0, r4, lsl #10 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ bicseq lr, r0, ip, ror #14 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ bicseq lr, r0, r0, asr #13 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - mvneq r3, ip, asr #20 │ │ │ │ + mvneq r3, r4, asr #20 │ │ │ │ ldrheq lr, [r0, #56] @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a2af4 <__cxa_atexit@plt+0x97480> │ │ │ │ @@ -154922,15 +154922,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, asr #17 │ │ │ │ + strheq r3, [r7, #140]! @ 0x8c │ │ │ │ bicseq lr, r0, r8, asr #5 │ │ │ │ bicseq lr, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xffffb9fc │ │ │ │ bicseq lr, r0, r4, lsr #5 │ │ │ │ @ instruction: 0x01d0e298 │ │ │ │ bicseq lr, r0, r4, asr r2 │ │ │ │ bicseq lr, r0, r0, lsl #5 │ │ │ │ @@ -154941,15 +154941,15 @@ │ │ │ │ bicseq lr, r0, r8, ror #3 │ │ │ │ bicseq lr, r0, ip, ror r3 │ │ │ │ ldrsbeq lr, [r0, #28] │ │ │ │ ldrsbeq lr, [r0, #20] │ │ │ │ bicseq lr, r0, r8, lsr #3 │ │ │ │ bicseq lr, r0, r0, ror #3 │ │ │ │ bicseq lr, r0, r0, asr #3 │ │ │ │ - mvneq r3, r8, lsr sl │ │ │ │ + mvneq r3, r0, lsr sl │ │ │ │ ldrsbeq lr, [r0, #24] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a2bd0 <__cxa_atexit@plt+0x9755c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -154967,30 +154967,30 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 15e5694 <__cxa_atexit@plt+0x15da020> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq lr, r0, r4, lsr #4 │ │ │ │ - ldrdeq r3, [r7, #96]! @ 0x60 │ │ │ │ + mvneq r3, r8, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2c10 <__cxa_atexit@plt+0x9759c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a2c18 <__cxa_atexit@plt+0x975a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd30c <__cxa_atexit@plt+0x16c1c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, ror r6 │ │ │ │ + mvneq r3, ip, ror #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2cc4 <__cxa_atexit@plt+0x97650> │ │ │ │ ldr r3, [pc, #144] @ a2ccc <__cxa_atexit@plt+0x97658> │ │ │ │ @@ -155029,15 +155029,15 @@ │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r3, r0, ror #12 │ │ │ │ + mvneq r3, r8, asr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ a2d44 <__cxa_atexit@plt+0x976d0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -155058,15 +155058,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrdeq r3, [r7, #92]! @ 0x5c │ │ │ │ + ldrdeq r3, [r7, #84]! @ 0x54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a2d7c <__cxa_atexit@plt+0x97708> │ │ │ │ ldr r3, [pc, #32] @ a2d88 <__cxa_atexit@plt+0x97714> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -155074,15 +155074,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - mvneq r3, r4, lsr #11 │ │ │ │ + @ instruction: 0x01e7359c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2df8 <__cxa_atexit@plt+0x97784> │ │ │ │ @@ -155109,17 +155109,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, lsl r5 │ │ │ │ - mvneq r3, r0, lsl #12 │ │ │ │ - mvneq r3, r8, lsr #10 │ │ │ │ + mvneq r3, r0, lsl r5 │ │ │ │ + strdeq r3, [r7, #88]! @ 0x58 │ │ │ │ + mvneq r3, r0, lsr #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2e58 <__cxa_atexit@plt+0x977e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -155128,15 +155128,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, lsr #8 │ │ │ │ + mvneq r3, r4, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2e98 <__cxa_atexit@plt+0x97824> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -155144,15 +155144,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, ror #7 │ │ │ │ + mvneq r3, r4, ror #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a2f2c <__cxa_atexit@plt+0x978b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -155187,18 +155187,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01e73394 │ │ │ │ - mvneq r3, ip, lsl #8 │ │ │ │ - mvneq r3, r8, asr #7 │ │ │ │ - strheq r3, [r7, #68]! @ 0x44 │ │ │ │ + mvneq r3, ip, lsl #7 │ │ │ │ + mvneq r3, r4, lsl #8 │ │ │ │ + mvneq r3, r0, asr #7 │ │ │ │ + mvneq r3, ip, lsr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a2f90 <__cxa_atexit@plt+0x9791c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -155206,15 +155206,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r7, #36]! @ 0x24 │ │ │ │ + mvneq r3, ip, ror #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a301c <__cxa_atexit@plt+0x979a8> │ │ │ │ @@ -155247,17 +155247,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r3, r8, lsr #6 │ │ │ │ - mvneq r3, r8, ror #5 │ │ │ │ - ldrdeq r3, [r7, #48]! @ 0x30 │ │ │ │ + mvneq r3, r0, lsr #6 │ │ │ │ + mvneq r3, r0, ror #5 │ │ │ │ + mvneq r3, r8, asr #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a30c0 <__cxa_atexit@plt+0x97a4c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -155288,16 +155288,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strdeq r3, [r7, #16]! │ │ │ │ - mvneq r3, r8, lsr r3 │ │ │ │ + mvneq r3, r8, ror #3 │ │ │ │ + mvneq r3, r0, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a311c <__cxa_atexit@plt+0x97aa8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -155305,15 +155305,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, ror #2 │ │ │ │ + mvneq r3, r0, ror #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a31ac <__cxa_atexit@plt+0x97b38> │ │ │ │ ldr lr, [pc, #108] @ a31b4 <__cxa_atexit@plt+0x97b40> │ │ │ │ @@ -155431,19 +155431,19 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - mvneq r3, ip, lsl #2 │ │ │ │ + mvneq r3, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - mvneq r3, ip, asr #1 │ │ │ │ - mvneq r3, r4, lsl #1 │ │ │ │ - mvneq r3, ip, ror #2 │ │ │ │ + mvneq r3, r4, asr #1 │ │ │ │ + mvneq r3, ip, ror r0 │ │ │ │ + mvneq r3, r4, ror #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ bhi a33c0 <__cxa_atexit@plt+0x97d4c> │ │ │ │ @@ -155479,15 +155479,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, rrx │ │ │ │ + mvneq r3, r8, asr r0 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ bicseq sp, r0, ip, lsr #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #8 │ │ │ │ @@ -155538,15 +155538,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ a34d4 <__cxa_atexit@plt+0x97e60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - mvneq r2, r0, asr lr │ │ │ │ + mvneq r2, r8, asr #28 │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ andeq r0, r0, r8, lsl #10 │ │ │ │ bicseq sp, r0, r8, asr #22 │ │ │ │ ldrheq sp, [r0, #152] @ 0x98 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -155610,15 +155610,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffff69c │ │ │ │ - mvneq r2, r8, asr #28 │ │ │ │ + mvneq r2, r0, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3624 <__cxa_atexit@plt+0x97fb0> │ │ │ │ ldr r2, [pc, #36] @ a362c <__cxa_atexit@plt+0x97fb8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -155628,15 +155628,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sl, r0, ip, ror #6 │ │ │ │ - mvneq r2, r4, ror #24 │ │ │ │ + mvneq r2, ip, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a366c <__cxa_atexit@plt+0x97ff8> │ │ │ │ ldr r2, [pc, #36] @ a3674 <__cxa_atexit@plt+0x98000> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -155646,15 +155646,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sl, r0, r0, lsr #6 │ │ │ │ - mvneq r2, ip, lsl ip │ │ │ │ + mvneq r2, r4, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a36b4 <__cxa_atexit@plt+0x98040> │ │ │ │ ldr r2, [pc, #36] @ a36bc <__cxa_atexit@plt+0x98048> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -155664,15 +155664,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sp, r0, r4, ror r6 │ │ │ │ - ldrdeq r2, [r7, #180]! @ 0xb4 │ │ │ │ + mvneq r2, ip, asr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a36fc <__cxa_atexit@plt+0x98088> │ │ │ │ ldr r2, [pc, #36] @ a3704 <__cxa_atexit@plt+0x98090> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -155682,15 +155682,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sp, r0, r0, lsr r6 │ │ │ │ - mvneq r2, ip, lsl #23 │ │ │ │ + mvneq r2, r4, lsl #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3744 <__cxa_atexit@plt+0x980d0> │ │ │ │ ldr r2, [pc, #36] @ a374c <__cxa_atexit@plt+0x980d8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -155700,15 +155700,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sp, r0, ip, ror #11 │ │ │ │ - mvneq r2, r4, asr #22 │ │ │ │ + mvneq r2, ip, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a378c <__cxa_atexit@plt+0x98118> │ │ │ │ ldr r2, [pc, #36] @ a3794 <__cxa_atexit@plt+0x98120> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -155718,15 +155718,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sp, r0, r8, lsr #11 │ │ │ │ - strdeq r2, [r7, #172]! @ 0xac │ │ │ │ + strdeq r2, [r7, #164]! @ 0xa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a37d4 <__cxa_atexit@plt+0x98160> │ │ │ │ ldr r2, [pc, #36] @ a37dc <__cxa_atexit@plt+0x98168> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -155736,15 +155736,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sl, r0, r4, lsr #3 │ │ │ │ - strheq r2, [r7, #164]! @ 0xa4 │ │ │ │ + mvneq r2, ip, lsr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a381c <__cxa_atexit@plt+0x981a8> │ │ │ │ ldr r2, [pc, #36] @ a3824 <__cxa_atexit@plt+0x981b0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -155754,15 +155754,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sl, r0, r4, asr r1 │ │ │ │ - mvneq r2, ip, ror #20 │ │ │ │ + mvneq r2, r4, ror #20 │ │ │ │ bicseq sp, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3894 <__cxa_atexit@plt+0x98220> │ │ │ │ @@ -155789,15 +155789,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r2, ip, lsl #20 │ │ │ │ + mvneq r2, r4, lsl #20 │ │ │ │ ldrheq sp, [r0, #20] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a38f4 <__cxa_atexit@plt+0x98280> │ │ │ │ ldr r2, [pc, #36] @ a38fc <__cxa_atexit@plt+0x98288> │ │ │ │ @@ -155808,15 +155808,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sp, r0, r0, lsr r4 │ │ │ │ - @ instruction: 0x01e72994 │ │ │ │ + mvneq r2, ip, lsl #19 │ │ │ │ bicseq sp, r0, ip, lsl #11 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -155974,17 +155974,17 @@ │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ @ instruction: 0x01d0cf94 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ bicseq sp, r0, r4, asr #11 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ ldrsheq ip, [r0, #232] @ 0xe8 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - mvneq r2, r8, lsl fp │ │ │ │ + mvneq r2, r0, lsl fp │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0x01e72794 │ │ │ │ + mvneq r2, ip, lsl #15 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ bicseq sp, r0, r0, lsr r5 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ bicseq sp, r0, ip, ror r5 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ ldrsbeq sp, [r0, #48] @ 0x30 │ │ │ │ @@ -156010,23 +156010,23 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ a3c48 <__cxa_atexit@plt+0x985d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b dfa038 <__cxa_atexit@plt+0xdee9c4> │ │ │ │ + b f56efc <__cxa_atexit@plt+0xf4b888> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq sp, [r0, #28] │ │ │ │ - mvneq r2, r8, lsl #13 │ │ │ │ + mvneq r2, r0, lsl #13 │ │ │ │ + mvneq r2, r4, lsl #13 │ │ │ │ mvneq r2, ip, lsl #13 │ │ │ │ - @ instruction: 0x01e72694 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3c84 <__cxa_atexit@plt+0x98610> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -156035,15 +156035,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, lsl #12 │ │ │ │ + strdeq r2, [r7, #88]! @ 0x58 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a3d08 <__cxa_atexit@plt+0x98694> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ @@ -156069,15 +156069,15 @@ │ │ │ │ b a3d24 <__cxa_atexit@plt+0x986b0> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r2, [r7, #80]! @ 0x50 │ │ │ │ + mvneq r2, r8, lsr #11 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ a3dcc <__cxa_atexit@plt+0x98758> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -156117,15 +156117,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvneq r2, r8, lsl #10 │ │ │ │ + mvneq r2, r0, lsl #10 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc a3e54 <__cxa_atexit@plt+0x987e0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -156154,15 +156154,15 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - mvneq r2, r8, ror #8 │ │ │ │ + mvneq r2, r0, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a3ee8 <__cxa_atexit@plt+0x98874> │ │ │ │ ldr r2, [pc, #124] @ a3f04 <__cxa_atexit@plt+0x98890> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -156194,16 +156194,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r2, r0, ror #7 │ │ │ │ - mvneq r2, r4, lsl r5 │ │ │ │ + ldrdeq r2, [r7, #56]! @ 0x38 │ │ │ │ + mvneq r2, ip, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a3f4c <__cxa_atexit@plt+0x988d8> │ │ │ │ @@ -156214,15 +156214,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, r0, lsr #9 │ │ │ │ + @ instruction: 0x01e72498 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4020 <__cxa_atexit@plt+0x989ac> │ │ │ │ ldr r2, [pc, #196] @ a4040 <__cxa_atexit@plt+0x989cc> │ │ │ │ @@ -156275,15 +156275,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - mvneq r2, r4, lsl #8 │ │ │ │ + strdeq r2, [r7, #60]! @ 0x3c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a40dc <__cxa_atexit@plt+0x98a68> │ │ │ │ @@ -156316,15 +156316,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - mvneq r2, r8, lsr r3 │ │ │ │ + mvneq r2, r0, lsr r3 │ │ │ │ @ instruction: 0x01d0cd9c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -156431,15 +156431,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r0, r0, lsr r7 │ │ │ │ - ldrdeq r1, [r7, #248]! @ 0xf8 │ │ │ │ + ldrdeq r1, [r7, #240]! @ 0xf0 │ │ │ │ bicseq ip, r0, r8, lsl r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a432c <__cxa_atexit@plt+0x98cb8> │ │ │ │ @@ -156467,15 +156467,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r1, r8, ror pc │ │ │ │ + mvneq r1, r0, ror pc │ │ │ │ bicseq ip, r0, ip, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a438c <__cxa_atexit@plt+0x98d18> │ │ │ │ ldr r2, [pc, #36] @ a4394 <__cxa_atexit@plt+0x98d20> │ │ │ │ @@ -156486,15 +156486,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r0, r0, asr r6 │ │ │ │ - strdeq r1, [r7, #236]! @ 0xec │ │ │ │ + strdeq r1, [r7, #228]! @ 0xe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a43d4 <__cxa_atexit@plt+0x98d60> │ │ │ │ ldr r2, [pc, #36] @ a43dc <__cxa_atexit@plt+0x98d68> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -156504,15 +156504,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r0, r4, lsl #12 │ │ │ │ - strheq r1, [r7, #228]! @ 0xe4 │ │ │ │ + mvneq r1, ip, lsr #29 │ │ │ │ ldrheq ip, [r0, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4450 <__cxa_atexit@plt+0x98ddc> │ │ │ │ @@ -156540,15 +156540,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r1, r4, asr lr │ │ │ │ + mvneq r1, ip, asr #28 │ │ │ │ @ instruction: 0x01d0c998 │ │ │ │ bicseq ip, r0, ip, lsl sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -156580,15 +156580,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvneq r1, r0, asr #27 │ │ │ │ + strheq r1, [r7, #216]! @ 0xd8 │ │ │ │ bicseq ip, r0, r8, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4550 <__cxa_atexit@plt+0x98edc> │ │ │ │ ldr r2, [pc, #36] @ a4558 <__cxa_atexit@plt+0x98ee4> │ │ │ │ @@ -156599,15 +156599,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq ip, [r0, #116] @ 0x74 │ │ │ │ - mvneq r1, r8, lsr sp │ │ │ │ + mvneq r1, r0, lsr sp │ │ │ │ ldrheq ip, [r0, #116] @ 0x74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a45cc <__cxa_atexit@plt+0x98f58> │ │ │ │ @@ -156635,16 +156635,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldrdeq r1, [r7, #200]! @ 0xc8 │ │ │ │ - mvneq r1, r8, asr pc │ │ │ │ + ldrdeq r1, [r7, #192]! @ 0xc0 │ │ │ │ + mvneq r1, r0, asr pc │ │ │ │ bicseq ip, r0, r0, lsr #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a466c <__cxa_atexit@plt+0x98ff8> │ │ │ │ @@ -156675,15 +156675,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvneq r1, r4, asr #24 │ │ │ │ + mvneq r1, ip, lsr ip │ │ │ │ bicseq ip, r0, r4, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a46cc <__cxa_atexit@plt+0x99058> │ │ │ │ ldr r8, [pc, #36] @ a46d4 <__cxa_atexit@plt+0x99060> │ │ │ │ @@ -156694,15 +156694,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq ip, r0, ip, lsr r6 │ │ │ │ - strheq r1, [r7, #184]! @ 0xb8 │ │ │ │ + strheq r1, [r7, #176]! @ 0xb0 │ │ │ │ bicseq ip, r0, r8, lsr r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4748 <__cxa_atexit@plt+0x990d4> │ │ │ │ @@ -156730,16 +156730,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r1, ip, asr fp │ │ │ │ - ldrdeq r1, [r7, #220]! @ 0xdc │ │ │ │ + mvneq r1, r4, asr fp │ │ │ │ + ldrdeq r1, [r7, #212]! @ 0xd4 │ │ │ │ bicseq ip, r0, r0, asr #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a47e8 <__cxa_atexit@plt+0x99174> │ │ │ │ @@ -156770,15 +156770,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvneq r1, r8, asr #21 │ │ │ │ + mvneq r1, r0, asr #21 │ │ │ │ bicseq ip, r0, r8, lsl r2 │ │ │ │ bicseq ip, r0, r4, lsl #13 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -156811,15 +156811,15 @@ │ │ │ │ b a489c <__cxa_atexit@plt+0x99228> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - mvneq r1, r4, lsr #20 │ │ │ │ + mvneq r1, ip, lsl sl │ │ │ │ bicseq ip, r0, r4, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a48ec <__cxa_atexit@plt+0x99278> │ │ │ │ ldr r2, [pc, #36] @ a48f4 <__cxa_atexit@plt+0x99280> │ │ │ │ @@ -156830,15 +156830,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x01e7199c │ │ │ │ + @ instruction: 0x01e71994 │ │ │ │ @ instruction: 0x01d0c598 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4968 <__cxa_atexit@plt+0x992f4> │ │ │ │ @@ -156866,15 +156866,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r1, ip, lsr r9 │ │ │ │ + mvneq r1, r4, lsr r9 │ │ │ │ bicseq ip, r0, r0, lsl #9 │ │ │ │ bicseq ip, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -156905,15 +156905,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvneq r1, r8, lsr #17 │ │ │ │ + mvneq r1, r0, lsr #17 │ │ │ │ bicseq ip, r0, r0, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4a64 <__cxa_atexit@plt+0x993f0> │ │ │ │ ldr r8, [pc, #36] @ a4a6c <__cxa_atexit@plt+0x993f8> │ │ │ │ @@ -156924,15 +156924,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r8, r0, r4, ror #30 │ │ │ │ - mvneq r1, r0, lsr #16 │ │ │ │ + mvneq r1, r8, lsl r8 │ │ │ │ bicseq ip, r0, r0, lsr #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4ae0 <__cxa_atexit@plt+0x9946c> │ │ │ │ @@ -156960,15 +156960,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r1, r4, asr #15 │ │ │ │ + strheq r1, [r7, #124]! @ 0x7c │ │ │ │ @ instruction: 0x01d0c390 │ │ │ │ bicseq ip, r0, ip, lsl #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -157000,15 +157000,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvneq r1, r0, lsr r7 │ │ │ │ + mvneq r1, r8, lsr #14 │ │ │ │ bicseq fp, r0, r0, lsl #29 │ │ │ │ bicseq ip, r0, ip, ror #5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -157041,15 +157041,15 @@ │ │ │ │ b a4c34 <__cxa_atexit@plt+0x995c0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - mvneq r1, ip, lsl #13 │ │ │ │ + mvneq r1, r4, lsl #13 │ │ │ │ bicseq ip, r0, r4, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4c84 <__cxa_atexit@plt+0x99610> │ │ │ │ ldr r2, [pc, #36] @ a4c8c <__cxa_atexit@plt+0x99618> │ │ │ │ @@ -157060,15 +157060,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r8, r0, r0, asr #26 │ │ │ │ - mvneq r1, r4, lsl #12 │ │ │ │ + strdeq r1, [r7, #92]! @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4ccc <__cxa_atexit@plt+0x99658> │ │ │ │ ldr r2, [pc, #36] @ a4cd4 <__cxa_atexit@plt+0x99660> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -157078,15 +157078,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsheq r8, [r0, #192] @ 0xc0 │ │ │ │ - strheq r1, [r7, #92]! @ 0x5c │ │ │ │ + strheq r1, [r7, #84]! @ 0x54 │ │ │ │ ldrheq ip, [r0, #24] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4d48 <__cxa_atexit@plt+0x996d4> │ │ │ │ @@ -157114,15 +157114,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r1, ip, asr r5 │ │ │ │ + mvneq r1, r4, asr r5 │ │ │ │ bicseq ip, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4da8 <__cxa_atexit@plt+0x99734> │ │ │ │ ldr r2, [pc, #36] @ a4db0 <__cxa_atexit@plt+0x9973c> │ │ │ │ @@ -157133,15 +157133,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r0, r4, ror #30 │ │ │ │ - mvneq r1, r0, ror #9 │ │ │ │ + ldrdeq r1, [r7, #72]! @ 0x48 │ │ │ │ bicseq fp, r0, ip, asr pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4e24 <__cxa_atexit@plt+0x997b0> │ │ │ │ @@ -157169,16 +157169,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r1, r0, lsl #9 │ │ │ │ - mvneq r1, r0, lsl #14 │ │ │ │ + mvneq r1, r8, ror r4 │ │ │ │ + strdeq r1, [r7, #104]! @ 0x68 │ │ │ │ ldrsbeq fp, [r0, #228] @ 0xe4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4ec4 <__cxa_atexit@plt+0x99850> │ │ │ │ @@ -157209,16 +157209,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvneq r1, ip, ror #7 │ │ │ │ mvneq r1, r4, ror #7 │ │ │ │ + ldrdeq r1, [r7, #60]! @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4f24 <__cxa_atexit@plt+0x998b0> │ │ │ │ ldr r2, [pc, #36] @ a4f2c <__cxa_atexit@plt+0x998b8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -157228,15 +157228,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01d08a94 │ │ │ │ - mvneq r1, r4, ror #6 │ │ │ │ + mvneq r1, ip, asr r3 │ │ │ │ bicseq fp, r0, r0, ror #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a4fa0 <__cxa_atexit@plt+0x9992c> │ │ │ │ @@ -157264,15 +157264,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r1, r4, lsl #6 │ │ │ │ + strdeq r1, [r7, #44]! @ 0x2c │ │ │ │ bicseq fp, r0, r8, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5000 <__cxa_atexit@plt+0x9998c> │ │ │ │ ldr r2, [pc, #36] @ a5008 <__cxa_atexit@plt+0x99994> │ │ │ │ @@ -157283,15 +157283,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r0, r0, lsl sp │ │ │ │ - mvneq r1, r8, lsl #5 │ │ │ │ + mvneq r1, r0, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5048 <__cxa_atexit@plt+0x999d4> │ │ │ │ ldr r2, [pc, #36] @ a5050 <__cxa_atexit@plt+0x999dc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -157301,15 +157301,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r0, ip, asr #25 │ │ │ │ - mvneq r1, r0, asr #4 │ │ │ │ + mvneq r1, r8, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5090 <__cxa_atexit@plt+0x99a1c> │ │ │ │ ldr r2, [pc, #36] @ a5098 <__cxa_atexit@plt+0x99a24> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -157319,15 +157319,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r8, r0, r4, lsr #18 │ │ │ │ - strdeq r1, [r7, #24]! │ │ │ │ + strdeq r1, [r7, #16]! │ │ │ │ bicseq fp, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a510c <__cxa_atexit@plt+0x99a98> │ │ │ │ @@ -157355,15 +157355,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01e71198 │ │ │ │ + @ instruction: 0x01e71190 │ │ │ │ bicseq fp, r0, ip, ror #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a516c <__cxa_atexit@plt+0x99af8> │ │ │ │ ldr r2, [pc, #36] @ a5174 <__cxa_atexit@plt+0x99b00> │ │ │ │ @@ -157374,15 +157374,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r0, ip, lsr #23 │ │ │ │ - mvneq r1, ip, lsl r1 │ │ │ │ + mvneq r1, r4, lsl r1 │ │ │ │ bicseq r9, r0, r4, ror r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a51e8 <__cxa_atexit@plt+0x99b74> │ │ │ │ @@ -157410,16 +157410,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strheq r1, [r7, #12]! │ │ │ │ - mvneq r1, r0, asr #1 │ │ │ │ + strheq r1, [r7, #4]! │ │ │ │ + strheq r1, [r7, #8]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5248 <__cxa_atexit@plt+0x99bd4> │ │ │ │ ldr r2, [pc, #36] @ a5250 <__cxa_atexit@plt+0x99bdc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -157429,15 +157429,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq fp, [r0, #164] @ 0xa4 │ │ │ │ - mvneq r1, r0, asr #32 │ │ │ │ + mvneq r1, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5290 <__cxa_atexit@plt+0x99c1c> │ │ │ │ ldr r2, [pc, #36] @ a5298 <__cxa_atexit@plt+0x99c24> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -157447,15 +157447,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01d0ba90 │ │ │ │ - strdeq r0, [r7, #248]! @ 0xf8 │ │ │ │ + strdeq r0, [r7, #240]! @ 0xf0 │ │ │ │ ldrsheq fp, [r0, #176] @ 0xb0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -157724,15 +157724,15 @@ │ │ │ │ @ instruction: 0xfffff890 │ │ │ │ ldrsheq fp, [r0, #124] @ 0x7c │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ bicseq fp, r0, r4, asr #17 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ bicseq fp, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - mvneq r0, ip, ror #27 │ │ │ │ + mvneq r0, r4, ror #27 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ bicseq r9, r0, r8, lsl r2 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ bicseq fp, r0, r0, lsl sl │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ ldrsbeq r9, [r0, #28] │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @@ -157758,15 +157758,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 15e5694 <__cxa_atexit@plt+0x15da020> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r0, ip, ror #17 │ │ │ │ - mvneq r0, r0, lsr fp │ │ │ │ + mvneq r0, r8, lsr #22 │ │ │ │ bicseq fp, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi a57e0 <__cxa_atexit@plt+0x9a16c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -157788,15 +157788,15 @@ │ │ │ │ b 15cac50 <__cxa_atexit@plt+0x15bf5dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r0, r0, lsr #12 │ │ │ │ bicseq fp, r0, r0, lsr #13 │ │ │ │ - mvneq r0, r4, asr #21 │ │ │ │ + strheq r0, [r7, #172]! @ 0xac │ │ │ │ bicseq fp, r0, r4, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a584c <__cxa_atexit@plt+0x9a1d8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -157814,15 +157814,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 15e5694 <__cxa_atexit@plt+0x15da020> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r0, r0, lsr r6 │ │ │ │ - mvneq r0, r4, asr sl │ │ │ │ + mvneq r0, ip, asr #20 │ │ │ │ bicseq fp, r0, ip, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a59c8 <__cxa_atexit@plt+0x9a354> │ │ │ │ @@ -157919,15 +157919,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r7, #144]! @ 0x90 │ │ │ │ + mvneq r0, r8, ror #19 │ │ │ │ bicseq fp, r0, ip, ror r4 │ │ │ │ bicseq fp, r0, ip, lsr #5 │ │ │ │ @ instruction: 0xffff8b28 │ │ │ │ ldrsbeq fp, [r0, #48] @ 0x30 │ │ │ │ bicseq fp, r0, r4, asr #7 │ │ │ │ bicseq fp, r0, r0, lsl #7 │ │ │ │ bicseq fp, r0, ip, lsr #7 │ │ │ │ @@ -157938,30 +157938,30 @@ │ │ │ │ bicseq fp, r0, r4, lsl r3 │ │ │ │ bicseq fp, r0, r0, lsr r5 │ │ │ │ bicseq fp, r0, r8, lsl #6 │ │ │ │ bicseq fp, r0, r0, lsl #6 │ │ │ │ ldrsbeq fp, [r0, #36] @ 0x24 │ │ │ │ bicseq fp, r0, ip, lsl #6 │ │ │ │ bicseq fp, r0, ip, ror #5 │ │ │ │ - mvneq r0, r4, ror #22 │ │ │ │ + mvneq r0, ip, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5a7c <__cxa_atexit@plt+0x9a408> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a5a84 <__cxa_atexit@plt+0x9a410> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd30c <__cxa_atexit@plt+0x16c1c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, lsl #16 │ │ │ │ + mvneq r0, r0, lsl #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5b30 <__cxa_atexit@plt+0x9a4bc> │ │ │ │ ldr r3, [pc, #144] @ a5b38 <__cxa_atexit@plt+0x9a4c4> │ │ │ │ @@ -158000,15 +158000,15 @@ │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r7, #116]! @ 0x74 │ │ │ │ + mvneq r0, ip, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ a5bb0 <__cxa_atexit@plt+0x9a53c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -158029,15 +158029,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r0, r0, ror r7 │ │ │ │ + mvneq r0, r8, ror #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a5be8 <__cxa_atexit@plt+0x9a574> │ │ │ │ ldr r3, [pc, #32] @ a5bf4 <__cxa_atexit@plt+0x9a580> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -158045,15 +158045,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - mvneq r0, r8, lsr r7 │ │ │ │ + mvneq r0, r0, lsr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5c64 <__cxa_atexit@plt+0x9a5f0> │ │ │ │ @@ -158080,17 +158080,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip, lsr #13 │ │ │ │ - @ instruction: 0x01e70794 │ │ │ │ - strheq r0, [r7, #108]! @ 0x6c │ │ │ │ + mvneq r0, r4, lsr #13 │ │ │ │ + mvneq r0, ip, lsl #15 │ │ │ │ + strheq r0, [r7, #100]! @ 0x64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5cc4 <__cxa_atexit@plt+0x9a650> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -158099,15 +158099,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, asr #11 │ │ │ │ + strheq r0, [r7, #88]! @ 0x58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5d04 <__cxa_atexit@plt+0x9a690> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -158115,15 +158115,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, lsl #11 │ │ │ │ + mvneq r0, r8, ror r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a5d98 <__cxa_atexit@plt+0x9a724> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -158158,18 +158158,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - mvneq r0, r8, lsr #10 │ │ │ │ - mvneq r0, r0, lsr #11 │ │ │ │ - mvneq r0, ip, asr r5 │ │ │ │ - mvneq r0, r8, asr #12 │ │ │ │ + mvneq r0, r0, lsr #10 │ │ │ │ + @ instruction: 0x01e70598 │ │ │ │ + mvneq r0, r4, asr r5 │ │ │ │ + mvneq r0, r0, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5dfc <__cxa_atexit@plt+0x9a788> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -158177,15 +158177,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, lsl #9 │ │ │ │ + mvneq r0, r0, lsl #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a5e88 <__cxa_atexit@plt+0x9a814> │ │ │ │ @@ -158218,17 +158218,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strheq r0, [r7, #76]! @ 0x4c │ │ │ │ - mvneq r0, ip, ror r4 │ │ │ │ - mvneq r0, r4, ror #10 │ │ │ │ + strheq r0, [r7, #68]! @ 0x44 │ │ │ │ + mvneq r0, r4, ror r4 │ │ │ │ + mvneq r0, ip, asr r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a5f2c <__cxa_atexit@plt+0x9a8b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -158259,16 +158259,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq r0, r4, lsl #7 │ │ │ │ - mvneq r0, ip, asr #9 │ │ │ │ + mvneq r0, ip, ror r3 │ │ │ │ + mvneq r0, r4, asr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a5f88 <__cxa_atexit@plt+0x9a914> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -158276,15 +158276,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r7, #44]! @ 0x2c │ │ │ │ + strdeq r0, [r7, #36]! @ 0x24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a6018 <__cxa_atexit@plt+0x9a9a4> │ │ │ │ ldr lr, [pc, #108] @ a6020 <__cxa_atexit@plt+0x9a9ac> │ │ │ │ @@ -158402,19 +158402,19 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - mvneq r0, r0, lsr #5 │ │ │ │ + @ instruction: 0x01e70298 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - mvneq r0, r0, ror #4 │ │ │ │ - mvneq r0, r8, lsl r2 │ │ │ │ - mvneq r0, r0, lsl #6 │ │ │ │ + mvneq r0, r8, asr r2 │ │ │ │ + mvneq r0, r0, lsl r2 │ │ │ │ + strdeq r0, [r7, #40]! @ 0x28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ bhi a622c <__cxa_atexit@plt+0x9abb8> │ │ │ │ @@ -158450,15 +158450,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r7, #20]! │ │ │ │ + mvneq r0, ip, ror #3 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ bicseq sl, r0, r0, asr #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #8 │ │ │ │ @@ -158509,15 +158509,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ a6340 <__cxa_atexit@plt+0x9accc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - mvneq pc, r4, ror #31 │ │ │ │ + ldrdeq pc, [r6, #252]! @ 0xfc │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ @ instruction: 0xfffff038 │ │ │ │ ldrsheq sl, [r0, #204] @ 0xcc │ │ │ │ bicseq sl, r0, ip, asr #22 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -158581,15 +158581,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffff69c │ │ │ │ - ldrdeq pc, [r6, #252]! @ 0xfc │ │ │ │ + ldrdeq pc, [r6, #244]! @ 0xf4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a6490 <__cxa_atexit@plt+0x9ae1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -158598,15 +158598,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r6, #212]! @ 0xd4 │ │ │ │ + mvneq pc, ip, ror #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -158697,15 +158697,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, ror #24 │ │ │ │ + mvneq pc, r0, ror #24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -158789,15 +158789,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r6, #168]! @ 0xa8 │ │ │ │ + strdeq pc, [r6, #160]! @ 0xa0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -158819,15 +158819,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - mvneq pc, ip, lsr #22 │ │ │ │ + mvneq pc, r4, lsr #22 │ │ │ │ bicseq sl, r0, r0, lsl #13 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r1, r5, #8 │ │ │ │ @@ -158882,16 +158882,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq pc, r4, lsr #20 │ │ │ │ - mvneq pc, ip, lsr #21 │ │ │ │ + mvneq pc, ip, lsl sl @ │ │ │ │ + mvneq pc, r4, lsr #21 │ │ │ │ @ instruction: 0xffffea8c │ │ │ │ bicseq sl, r0, r4, asr #8 │ │ │ │ bicseq sl, r0, r4, ror #7 │ │ │ │ bicseq sl, r0, r0, lsr r7 │ │ │ │ bicseq sl, r0, ip, lsr #15 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -158905,15 +158905,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, lsr #18 │ │ │ │ + mvneq pc, r0, lsr #18 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a69d0 <__cxa_atexit@plt+0x9b35c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -158940,15 +158940,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldrdeq pc, [r6, #132]! @ 0x84 │ │ │ │ + mvneq pc, ip, asr #17 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -159027,15 +159027,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - mvneq pc, r0, ror r8 @ │ │ │ │ + mvneq pc, r8, ror #16 │ │ │ │ @ instruction: 0xffffe844 │ │ │ │ ldrsheq sl, [r0, #24] │ │ │ │ bicseq sl, r0, r4, lsr #3 │ │ │ │ ldrsheq sl, [r0, #68] @ 0x44 │ │ │ │ bicseq sl, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -159047,15 +159047,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd30c <__cxa_atexit@plt+0x16c1c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r6, #96]! @ 0x60 │ │ │ │ + mvneq pc, r8, ror #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a6c48 <__cxa_atexit@plt+0x9b5d4> │ │ │ │ ldr r3, [pc, #144] @ a6c50 <__cxa_atexit@plt+0x9b5dc> │ │ │ │ @@ -159094,15 +159094,15 @@ │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq pc, [r6, #108]! @ 0x6c │ │ │ │ + ldrdeq pc, [r6, #100]! @ 0x64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ a6cc8 <__cxa_atexit@plt+0x9b654> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -159123,15 +159123,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq pc, r8, asr r6 @ │ │ │ │ + mvneq pc, r0, asr r6 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a6d00 <__cxa_atexit@plt+0x9b68c> │ │ │ │ ldr r3, [pc, #32] @ a6d0c <__cxa_atexit@plt+0x9b698> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -159139,15 +159139,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - mvneq pc, r0, lsr #12 │ │ │ │ + mvneq pc, r8, lsl r6 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a6d7c <__cxa_atexit@plt+0x9b708> │ │ │ │ @@ -159174,17 +159174,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e6f594 │ │ │ │ - mvneq pc, ip, ror r6 @ │ │ │ │ - mvneq pc, r4, lsr #11 │ │ │ │ + mvneq pc, ip, lsl #11 │ │ │ │ + mvneq pc, r4, ror r6 @ │ │ │ │ + @ instruction: 0x01e6f59c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a6ddc <__cxa_atexit@plt+0x9b768> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -159193,15 +159193,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, lsr #9 │ │ │ │ + mvneq pc, r0, lsr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a6e1c <__cxa_atexit@plt+0x9b7a8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -159209,15 +159209,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, ror #8 │ │ │ │ + mvneq pc, r0, ror #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a6ea8 <__cxa_atexit@plt+0x9b834> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -159249,18 +159249,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, lsl r4 @ │ │ │ │ + mvneq pc, r0, lsl r4 @ │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - mvneq pc, r4, lsl #9 │ │ │ │ - mvneq pc, r8, lsr r5 @ │ │ │ │ + mvneq pc, ip, ror r4 @ │ │ │ │ + mvneq pc, r0, lsr r5 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a6f08 <__cxa_atexit@plt+0x9b894> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -159268,15 +159268,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, ip, ror r3 @ │ │ │ │ + mvneq pc, r4, ror r3 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a6f94 <__cxa_atexit@plt+0x9b920> │ │ │ │ @@ -159309,17 +159309,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strheq pc, [r6, #48]! @ 0x30 @ │ │ │ │ - mvneq pc, r0, ror r3 @ │ │ │ │ - mvneq pc, r8, asr r4 @ │ │ │ │ + mvneq pc, r8, lsr #7 │ │ │ │ + mvneq pc, r8, ror #6 │ │ │ │ + mvneq pc, r0, asr r4 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi a7038 <__cxa_atexit@plt+0x9b9c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -159350,16 +159350,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq pc, r8, ror r2 @ │ │ │ │ - mvneq pc, r0, asr #7 │ │ │ │ + mvneq pc, r0, ror r2 @ │ │ │ │ + strheq pc, [r6, #56]! @ 0x38 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7134 <__cxa_atexit@plt+0x9bac0> │ │ │ │ ldr lr, [pc, #212] @ a7154 <__cxa_atexit@plt+0x9bae0> │ │ │ │ @@ -159416,15 +159416,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - mvneq pc, ip, lsl #6 │ │ │ │ + mvneq pc, r4, lsl #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc a71e8 <__cxa_atexit@plt+0x9bb74> │ │ │ │ @@ -159455,15 +159455,15 @@ │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ b 16cd37c <__cxa_atexit@plt+0x16c1d08> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - mvneq pc, r4, asr #4 │ │ │ │ + mvneq pc, ip, lsr r2 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ bhi a7290 <__cxa_atexit@plt+0x9bc1c> │ │ │ │ @@ -159499,15 +159499,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e6f190 │ │ │ │ + mvneq pc, r8, lsl #3 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ ldrsbeq r9, [r0, #188] @ 0xbc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #8 │ │ │ │ @@ -159558,15 +159558,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ a73a4 <__cxa_atexit@plt+0x9bd30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - mvneq lr, r0, lsl #31 │ │ │ │ + mvneq lr, r8, ror pc │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ @ instruction: 0xffffdfd4 │ │ │ │ @ instruction: 0x01d09c98 │ │ │ │ bicseq r9, r0, r8, ror #21 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -159630,15 +159630,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ - mvneq lr, r8, ror pc │ │ │ │ + mvneq lr, r0, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -159651,15 +159651,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, lsl #27 │ │ │ │ + mvneq lr, r8, ror sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7544 <__cxa_atexit@plt+0x9bed0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -159667,15 +159667,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, asr #26 │ │ │ │ + mvneq lr, r8, lsr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a75b4 <__cxa_atexit@plt+0x9bf40> │ │ │ │ @@ -159701,15 +159701,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq lr, r8, ror sp │ │ │ │ + mvneq lr, r0, ror sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7644 <__cxa_atexit@plt+0x9bfd0> │ │ │ │ @@ -159737,15 +159737,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strheq lr, [r6, #220]! @ 0xdc │ │ │ │ + strheq lr, [r6, #212]! @ 0xd4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi a76e8 <__cxa_atexit@plt+0x9c074> │ │ │ │ @@ -159777,15 +159777,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, lsr sp │ │ │ │ + mvneq lr, ip, lsr #26 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ bicseq r9, r0, r0, lsl #15 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -159848,15 +159848,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r0, ip, lsl #10 │ │ │ │ - mvneq lr, r4, ror sl │ │ │ │ + mvneq lr, ip, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a785c <__cxa_atexit@plt+0x9c1e8> │ │ │ │ ldr r2, [pc, #36] @ a7864 <__cxa_atexit@plt+0x9c1f0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -159866,15 +159866,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r0, r4, lsl #3 │ │ │ │ - mvneq lr, ip, lsr #20 │ │ │ │ + mvneq lr, r4, lsr #20 │ │ │ │ bicseq r9, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a78d4 <__cxa_atexit@plt+0x9c260> │ │ │ │ @@ -159901,15 +159901,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq lr, ip, asr #19 │ │ │ │ + mvneq lr, r4, asr #19 │ │ │ │ bicseq r9, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7934 <__cxa_atexit@plt+0x9c2c0> │ │ │ │ ldr r2, [pc, #36] @ a793c <__cxa_atexit@plt+0x9c2c8> │ │ │ │ @@ -159920,15 +159920,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r0, r8, lsr #1 │ │ │ │ - mvneq lr, r4, asr r9 │ │ │ │ + mvneq lr, ip, asr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a797c <__cxa_atexit@plt+0x9c308> │ │ │ │ ldr r2, [pc, #36] @ a7984 <__cxa_atexit@plt+0x9c310> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -159938,15 +159938,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r0, ip, asr r0 │ │ │ │ - mvneq lr, ip, lsl #18 │ │ │ │ + mvneq lr, r4, lsl #18 │ │ │ │ bicseq r9, r0, r8, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a79f4 <__cxa_atexit@plt+0x9c380> │ │ │ │ @@ -159973,15 +159973,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq lr, ip, lsr #17 │ │ │ │ + mvneq lr, r4, lsr #17 │ │ │ │ ldrsheq r9, [r0, #52] @ 0x34 │ │ │ │ bicseq r9, r0, r8, ror r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -160010,15 +160010,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq lr, ip, lsl r8 │ │ │ │ + mvneq lr, r4, lsl r8 │ │ │ │ bicseq r9, r0, ip, ror #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7ae8 <__cxa_atexit@plt+0x9c474> │ │ │ │ ldr r2, [pc, #36] @ a7af0 <__cxa_atexit@plt+0x9c47c> │ │ │ │ @@ -160029,15 +160029,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r0, ip, lsl r2 │ │ │ │ - mvneq lr, r0, lsr #15 │ │ │ │ + @ instruction: 0x01e6e798 │ │ │ │ bicseq r9, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7b60 <__cxa_atexit@plt+0x9c4ec> │ │ │ │ @@ -160064,16 +160064,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq lr, r0, asr #14 │ │ │ │ - mvneq lr, r4, asr #19 │ │ │ │ + mvneq lr, r8, lsr r7 │ │ │ │ + strheq lr, [r6, #156]! @ 0x9c │ │ │ │ bicseq r9, r0, ip, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7bf4 <__cxa_atexit@plt+0x9c580> │ │ │ │ @@ -160101,15 +160101,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strheq lr, [r6, #96]! @ 0x60 │ │ │ │ + mvneq lr, r8, lsr #13 │ │ │ │ ldrsheq r9, [r0, #24] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7c54 <__cxa_atexit@plt+0x9c5e0> │ │ │ │ ldr r8, [pc, #36] @ a7c5c <__cxa_atexit@plt+0x9c5e8> │ │ │ │ @@ -160120,15 +160120,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq r9, [r0, #4] │ │ │ │ - mvneq lr, r0, lsr r6 │ │ │ │ + mvneq lr, r8, lsr #12 │ │ │ │ ldrheq r9, [r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7ccc <__cxa_atexit@plt+0x9c658> │ │ │ │ @@ -160155,16 +160155,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldrdeq lr, [r6, #84]! @ 0x54 │ │ │ │ - mvneq lr, r8, asr r8 │ │ │ │ + mvneq lr, ip, asr #11 │ │ │ │ + mvneq lr, r0, asr r8 │ │ │ │ bicseq r9, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7d60 <__cxa_atexit@plt+0x9c6ec> │ │ │ │ @@ -160192,15 +160192,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq lr, r4, asr #10 │ │ │ │ + mvneq lr, ip, lsr r5 │ │ │ │ @ instruction: 0x01d08c9c │ │ │ │ bicseq r9, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -160229,15 +160229,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - strheq lr, [r6, #64]! @ 0x40 │ │ │ │ + mvneq lr, r8, lsr #9 │ │ │ │ ldrsheq r8, [r0, #248] @ 0xf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7e54 <__cxa_atexit@plt+0x9c7e0> │ │ │ │ ldr r2, [pc, #36] @ a7e5c <__cxa_atexit@plt+0x9c7e8> │ │ │ │ @@ -160248,15 +160248,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r5, r0, r0, lsl #23 │ │ │ │ - mvneq lr, r4, lsr r4 │ │ │ │ + mvneq lr, ip, lsr #8 │ │ │ │ bicseq r9, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7ecc <__cxa_atexit@plt+0x9c858> │ │ │ │ @@ -160283,15 +160283,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldrdeq lr, [r6, #52]! @ 0x34 │ │ │ │ + mvneq lr, ip, asr #7 │ │ │ │ bicseq r8, r0, ip, lsl pc │ │ │ │ bicseq r8, r0, r0, lsr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -160319,15 +160319,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq lr, r4, asr #6 │ │ │ │ + mvneq lr, ip, lsr r3 │ │ │ │ bicseq r9, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a7fbc <__cxa_atexit@plt+0x9c948> │ │ │ │ ldr r8, [pc, #36] @ a7fc4 <__cxa_atexit@plt+0x9c950> │ │ │ │ @@ -160338,15 +160338,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r5, r0, ip, lsl #20 │ │ │ │ - mvneq lr, r8, asr #5 │ │ │ │ + mvneq lr, r0, asr #5 │ │ │ │ bicseq r8, r0, r8, asr #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8034 <__cxa_atexit@plt+0x9c9c0> │ │ │ │ @@ -160373,15 +160373,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq lr, ip, ror #4 │ │ │ │ + mvneq lr, r4, ror #4 │ │ │ │ bicseq r8, r0, ip, lsr lr │ │ │ │ bicseq r8, r0, r8, lsr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -160410,15 +160410,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldrdeq lr, [r6, #28]! │ │ │ │ + ldrdeq lr, [r6, #20]! │ │ │ │ bicseq r8, r0, r4, lsr r9 │ │ │ │ bicseq r8, r0, r4, lsr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -160447,15 +160447,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvneq lr, r8, asr #2 │ │ │ │ + mvneq lr, r0, asr #2 │ │ │ │ bicseq r8, r0, r8, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a81bc <__cxa_atexit@plt+0x9cb48> │ │ │ │ ldr r2, [pc, #36] @ a81c4 <__cxa_atexit@plt+0x9cb50> │ │ │ │ @@ -160466,15 +160466,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r5, r0, r8, lsl #16 │ │ │ │ - mvneq lr, ip, asr #1 │ │ │ │ + mvneq lr, r4, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8204 <__cxa_atexit@plt+0x9cb90> │ │ │ │ ldr r2, [pc, #36] @ a820c <__cxa_atexit@plt+0x9cb98> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -160484,15 +160484,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq r5, [r0, #120] @ 0x78 │ │ │ │ - mvneq lr, r4, lsl #1 │ │ │ │ + mvneq lr, ip, ror r0 │ │ │ │ bicseq r8, r0, r0, lsl #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a827c <__cxa_atexit@plt+0x9cc08> │ │ │ │ @@ -160519,15 +160519,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq lr, r4, lsr #32 │ │ │ │ + mvneq lr, ip, lsl r0 │ │ │ │ bicseq r8, r0, ip, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a82dc <__cxa_atexit@plt+0x9cc68> │ │ │ │ ldr r2, [pc, #36] @ a82e4 <__cxa_atexit@plt+0x9cc70> │ │ │ │ @@ -160538,15 +160538,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r8, r0, r0, lsr sl │ │ │ │ - mvneq sp, ip, lsr #31 │ │ │ │ + mvneq sp, r4, lsr #31 │ │ │ │ bicseq r8, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8354 <__cxa_atexit@plt+0x9cce0> │ │ │ │ @@ -160573,16 +160573,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq sp, ip, asr #30 │ │ │ │ - ldrdeq lr, [r6, #16]! │ │ │ │ + mvneq sp, r4, asr #30 │ │ │ │ + mvneq lr, r8, asr #3 │ │ │ │ bicseq r8, r0, r4, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a83e8 <__cxa_atexit@plt+0x9cd74> │ │ │ │ @@ -160610,16 +160610,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strheq sp, [r6, #236]! @ 0xec │ │ │ │ - mvneq sp, r0, asr #29 │ │ │ │ + strheq sp, [r6, #228]! @ 0xe4 │ │ │ │ + strheq sp, [r6, #232]! @ 0xe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8448 <__cxa_atexit@plt+0x9cdd4> │ │ │ │ ldr r2, [pc, #36] @ a8450 <__cxa_atexit@plt+0x9cddc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -160629,15 +160629,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r5, r0, r0, ror r5 │ │ │ │ - mvneq sp, r0, asr #28 │ │ │ │ + mvneq sp, r8, lsr lr │ │ │ │ bicseq r8, r0, ip, lsr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a84c0 <__cxa_atexit@plt+0x9ce4c> │ │ │ │ @@ -160664,15 +160664,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq sp, r0, ror #27 │ │ │ │ + ldrdeq sp, [r6, #216]! @ 0xd8 │ │ │ │ bicseq r8, r0, r8, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8520 <__cxa_atexit@plt+0x9ceac> │ │ │ │ ldr r2, [pc, #36] @ a8528 <__cxa_atexit@plt+0x9ceb4> │ │ │ │ @@ -160683,15 +160683,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsheq r8, [r0, #112] @ 0x70 │ │ │ │ - mvneq sp, r8, ror #26 │ │ │ │ + mvneq sp, r0, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8568 <__cxa_atexit@plt+0x9cef4> │ │ │ │ ldr r2, [pc, #36] @ a8570 <__cxa_atexit@plt+0x9cefc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -160701,15 +160701,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r8, r0, ip, lsr #15 │ │ │ │ - mvneq sp, r0, lsr #26 │ │ │ │ + mvneq sp, r8, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a85b0 <__cxa_atexit@plt+0x9cf3c> │ │ │ │ ldr r2, [pc, #36] @ a85b8 <__cxa_atexit@plt+0x9cf44> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -160719,15 +160719,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r5, r0, r4, lsl #8 │ │ │ │ - ldrdeq sp, [r6, #200]! @ 0xc8 │ │ │ │ + ldrdeq sp, [r6, #192]! @ 0xc0 │ │ │ │ bicseq r8, r0, r8, lsl r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8628 <__cxa_atexit@plt+0x9cfb4> │ │ │ │ @@ -160754,15 +160754,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq sp, r8, ror ip │ │ │ │ + mvneq sp, r0, ror ip │ │ │ │ ldrsbeq r8, [r0, #48] @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8688 <__cxa_atexit@plt+0x9d014> │ │ │ │ ldr r2, [pc, #36] @ a8690 <__cxa_atexit@plt+0x9d01c> │ │ │ │ @@ -160773,15 +160773,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01d08690 │ │ │ │ - mvneq sp, r0, lsl #24 │ │ │ │ + strdeq sp, [r6, #184]! @ 0xb8 │ │ │ │ bicseq r6, r0, r8, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8700 <__cxa_atexit@plt+0x9d08c> │ │ │ │ @@ -160808,16 +160808,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0x01e6db98 │ │ │ │ mvneq sp, r0, lsr #23 │ │ │ │ - mvneq sp, r8, lsr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8760 <__cxa_atexit@plt+0x9d0ec> │ │ │ │ ldr r2, [pc, #36] @ a8768 <__cxa_atexit@plt+0x9d0f4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -160827,15 +160827,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq r8, [r0, #92] @ 0x5c │ │ │ │ - mvneq sp, r8, lsr #22 │ │ │ │ + mvneq sp, r0, lsr #22 │ │ │ │ bicseq r8, r0, r0, lsr #14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi a87b8 <__cxa_atexit@plt+0x9d144> │ │ │ │ @@ -161059,15 +161059,15 @@ │ │ │ │ @ instruction: 0xfffff9f4 │ │ │ │ bicseq r8, r0, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ bicseq r8, r0, ip, ror r3 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ bicseq r8, r0, r0, lsl #14 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - mvneq sp, r8, lsl r9 │ │ │ │ + mvneq sp, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ ldrsheq r5, [r0, #220] @ 0xdc │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0x01d08298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ @@ -161168,15 +161168,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, lsr #14 │ │ │ │ + mvneq sp, r4, lsr #14 │ │ │ │ bicseq r8, r0, r4, ror r1 │ │ │ │ bicseq r7, r0, r8, ror #31 │ │ │ │ @ instruction: 0xffff5864 │ │ │ │ bicseq r8, r0, ip, lsl #2 │ │ │ │ bicseq r8, r0, r0, lsl #2 │ │ │ │ ldrheq r8, [r0, #12] │ │ │ │ bicseq r8, r0, r8, ror #1 │ │ │ │ @@ -161187,15 +161187,15 @@ │ │ │ │ bicseq r8, r0, r0, asr r0 │ │ │ │ bicseq r8, r0, r8, lsr #4 │ │ │ │ bicseq r8, r0, r4, asr #32 │ │ │ │ bicseq r8, r0, ip, lsr r0 │ │ │ │ bicseq r8, r0, r0, lsl r0 │ │ │ │ bicseq r8, r0, r8, asr #32 │ │ │ │ bicseq r8, r0, r8, lsr #32 │ │ │ │ - mvneq sp, r0, lsr #17 │ │ │ │ + @ instruction: 0x01e6d898 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8d48 <__cxa_atexit@plt+0x9d6d4> │ │ │ │ ldr r2, [pc, #36] @ a8d50 <__cxa_atexit@plt+0x9d6dc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161205,15 +161205,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq r7, [r0, #252] @ 0xfc │ │ │ │ - mvneq sp, r0, asr #10 │ │ │ │ + mvneq sp, r8, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8d90 <__cxa_atexit@plt+0x9d71c> │ │ │ │ ldr r2, [pc, #36] @ a8d98 <__cxa_atexit@plt+0x9d724> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161223,15 +161223,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r4, r0, r0, lsl #24 │ │ │ │ - strdeq sp, [r6, #72]! @ 0x48 │ │ │ │ + strdeq sp, [r6, #64]! @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8dd8 <__cxa_atexit@plt+0x9d764> │ │ │ │ ldr r2, [pc, #36] @ a8de0 <__cxa_atexit@plt+0x9d76c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161241,15 +161241,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq r4, [r0, #180] @ 0xb4 │ │ │ │ - strheq sp, [r6, #64]! @ 0x40 │ │ │ │ + mvneq sp, r8, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8e20 <__cxa_atexit@plt+0x9d7ac> │ │ │ │ ldr r2, [pc, #36] @ a8e28 <__cxa_atexit@plt+0x9d7b4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161259,15 +161259,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r0, r8, lsl #30 │ │ │ │ - mvneq sp, r8, ror #8 │ │ │ │ + mvneq sp, r0, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8e68 <__cxa_atexit@plt+0x9d7f4> │ │ │ │ ldr r2, [pc, #36] @ a8e70 <__cxa_atexit@plt+0x9d7fc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161277,15 +161277,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r0, r4, asr #29 │ │ │ │ - mvneq sp, r0, lsr #8 │ │ │ │ + mvneq sp, r8, lsl r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8eb0 <__cxa_atexit@plt+0x9d83c> │ │ │ │ ldr r2, [pc, #36] @ a8eb8 <__cxa_atexit@plt+0x9d844> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161295,15 +161295,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r0, r0, lsl #29 │ │ │ │ - ldrdeq sp, [r6, #56]! @ 0x38 │ │ │ │ + ldrdeq sp, [r6, #48]! @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8ef8 <__cxa_atexit@plt+0x9d884> │ │ │ │ ldr r2, [pc, #36] @ a8f00 <__cxa_atexit@plt+0x9d88c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161313,15 +161313,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r0, ip, lsr lr │ │ │ │ - @ instruction: 0x01e6d390 │ │ │ │ + mvneq sp, r8, lsl #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8f40 <__cxa_atexit@plt+0x9d8cc> │ │ │ │ ldr r2, [pc, #36] @ a8f48 <__cxa_atexit@plt+0x9d8d4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161331,15 +161331,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r4, r0, r8, lsr sl │ │ │ │ - mvneq sp, r8, asr #6 │ │ │ │ + mvneq sp, r0, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8f88 <__cxa_atexit@plt+0x9d914> │ │ │ │ ldr r2, [pc, #36] @ a8f90 <__cxa_atexit@plt+0x9d91c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161349,15 +161349,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r4, r0, r8, ror #19 │ │ │ │ - mvneq sp, r0, lsl #6 │ │ │ │ + strdeq sp, [r6, #40]! @ 0x28 │ │ │ │ @ instruction: 0x01d07a94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a8ffc <__cxa_atexit@plt+0x9d988> │ │ │ │ @@ -161383,15 +161383,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq sp, r0, lsr #5 │ │ │ │ + @ instruction: 0x01e6d298 │ │ │ │ bicseq r7, r0, ip, asr #20 │ │ │ │ bicseq r7, r0, ip, ror #28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -161563,17 +161563,17 @@ │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ bicseq r7, r0, r4, lsl r8 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ @ instruction: 0x01d07d90 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ bicseq r7, r0, r8, ror #16 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - mvneq sp, r0, lsl #6 │ │ │ │ + strdeq sp, [r6, #40]! @ 0x28 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - mvneq sp, r4, lsr #32 │ │ │ │ + mvneq sp, ip, lsl r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ bicseq r7, r0, r8, ror sp │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ bicseq r7, r0, ip, lsr #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -161587,15 +161587,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, asr #30 │ │ │ │ + mvneq ip, r8, lsr pc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi a93c8 <__cxa_atexit@plt+0x9dd54> │ │ │ │ ldr lr, [r7, #8] │ │ │ │ @@ -161621,15 +161621,15 @@ │ │ │ │ b a93e4 <__cxa_atexit@plt+0x9dd70> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [r6, #224]! @ 0xe0 │ │ │ │ + mvneq ip, r8, ror #29 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ a948c <__cxa_atexit@plt+0x9de18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -161669,15 +161669,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvneq ip, r8, asr #28 │ │ │ │ + mvneq ip, r0, asr #28 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc a9514 <__cxa_atexit@plt+0x9dea0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -161706,15 +161706,15 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - mvneq ip, r8, lsr #27 │ │ │ │ + mvneq ip, r0, lsr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a95a8 <__cxa_atexit@plt+0x9df34> │ │ │ │ ldr r2, [pc, #124] @ a95c4 <__cxa_atexit@plt+0x9df50> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161746,16 +161746,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq ip, r0, lsr #26 │ │ │ │ - mvneq ip, r4, asr lr │ │ │ │ + mvneq ip, r8, lsl sp │ │ │ │ + mvneq ip, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a960c <__cxa_atexit@plt+0x9df98> │ │ │ │ @@ -161766,15 +161766,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq ip, r0, ror #27 │ │ │ │ + ldrdeq ip, [r6, #216]! @ 0xd8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a96e0 <__cxa_atexit@plt+0x9e06c> │ │ │ │ ldr r2, [pc, #196] @ a9700 <__cxa_atexit@plt+0x9e08c> │ │ │ │ @@ -161827,15 +161827,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - mvneq ip, r4, asr #26 │ │ │ │ + mvneq ip, ip, lsr sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a979c <__cxa_atexit@plt+0x9e128> │ │ │ │ @@ -161868,15 +161868,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - mvneq ip, r8, ror ip │ │ │ │ + mvneq ip, r0, ror ip │ │ │ │ ldrsbeq r7, [r0, #108] @ 0x6c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -161987,15 +161987,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, lsl #18 │ │ │ │ + strdeq ip, [r6, #136]! @ 0x88 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -162079,15 +162079,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e6c790 │ │ │ │ + mvneq ip, r8, lsl #15 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a9b68 <__cxa_atexit@plt+0x9e4f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -162114,15 +162114,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq ip, ip, lsr r7 │ │ │ │ + mvneq ip, r4, lsr r7 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -162201,15 +162201,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - ldrdeq ip, [r6, #104]! @ 0x68 │ │ │ │ + ldrdeq ip, [r6, #96]! @ 0x60 │ │ │ │ @ instruction: 0xffff9d10 │ │ │ │ bicseq r7, r0, r0, rrx │ │ │ │ bicseq r7, r0, ip │ │ │ │ bicseq r7, r0, ip, lsr r3 │ │ │ │ bicseq r7, r0, r4, lsr #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -162223,15 +162223,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, asr r5 │ │ │ │ + mvneq ip, r8, asr #10 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -162253,15 +162253,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - mvneq ip, r4, lsl #11 │ │ │ │ + mvneq ip, ip, ror r5 │ │ │ │ ldrsbeq r7, [r0, #8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r1, r5, #8 │ │ │ │ @@ -162316,16 +162316,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq ip, ip, ror r4 │ │ │ │ - mvneq ip, r4, lsl #10 │ │ │ │ + mvneq ip, r4, ror r4 │ │ │ │ + strdeq ip, [r6, #76]! @ 0x4c │ │ │ │ @ instruction: 0xffff9b48 │ │ │ │ @ instruction: 0x01d06e9c │ │ │ │ bicseq r6, r0, ip, lsr lr │ │ │ │ bicseq r7, r0, r8, ror #2 │ │ │ │ bicseq r7, r0, ip, asr r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -162339,15 +162339,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, lsl #7 │ │ │ │ + mvneq ip, r8, ror r3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -162437,15 +162437,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [r6, #24]! │ │ │ │ + strdeq ip, [r6, #16]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa0cc <__cxa_atexit@plt+0x9ea58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -162453,15 +162453,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq ip, [r6, #24]! │ │ │ │ + strheq ip, [r6, #16]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi aa13c <__cxa_atexit@plt+0x9eac8> │ │ │ │ @@ -162487,15 +162487,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strdeq ip, [r6, #16]! │ │ │ │ + mvneq ip, r8, ror #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa1cc <__cxa_atexit@plt+0x9eb58> │ │ │ │ @@ -162523,15 +162523,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq ip, r4, lsr r2 │ │ │ │ + mvneq ip, ip, lsr #4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi aa270 <__cxa_atexit@plt+0x9ebfc> │ │ │ │ @@ -162563,15 +162563,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, ip, lsr #3 │ │ │ │ + mvneq ip, r4, lsr #3 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ ldrsheq r6, [r0, #184] @ 0xb8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -162631,15 +162631,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd30c <__cxa_atexit@plt+0x16c1c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [r6, #224]! @ 0xe0 │ │ │ │ + mvneq fp, r8, ror #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa448 <__cxa_atexit@plt+0x9edd4> │ │ │ │ ldr r3, [pc, #144] @ aa450 <__cxa_atexit@plt+0x9eddc> │ │ │ │ @@ -162678,15 +162678,15 @@ │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq fp, [r6, #236]! @ 0xec │ │ │ │ + ldrdeq fp, [r6, #228]! @ 0xe4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ aa4c8 <__cxa_atexit@plt+0x9ee54> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -162707,15 +162707,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq fp, r8, asr lr │ │ │ │ + mvneq fp, r0, asr lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne aa500 <__cxa_atexit@plt+0x9ee8c> │ │ │ │ ldr r3, [pc, #32] @ aa50c <__cxa_atexit@plt+0x9ee98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -162723,15 +162723,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - mvneq fp, r0, lsr #28 │ │ │ │ + mvneq fp, r8, lsl lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa57c <__cxa_atexit@plt+0x9ef08> │ │ │ │ @@ -162758,17 +162758,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e6bd94 │ │ │ │ - mvneq fp, ip, ror lr │ │ │ │ - mvneq fp, r4, lsr #27 │ │ │ │ + mvneq fp, ip, lsl #27 │ │ │ │ + mvneq fp, r4, ror lr │ │ │ │ + @ instruction: 0x01e6bd9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa5dc <__cxa_atexit@plt+0x9ef68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -162777,15 +162777,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, lsr #25 │ │ │ │ + mvneq fp, r0, lsr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa61c <__cxa_atexit@plt+0x9efa8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -162793,15 +162793,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, ror #24 │ │ │ │ + mvneq fp, r0, ror #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi aa6a8 <__cxa_atexit@plt+0x9f034> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -162833,18 +162833,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, lsl ip │ │ │ │ + mvneq fp, r0, lsl ip │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - mvneq fp, r4, lsl #25 │ │ │ │ - mvneq fp, r8, lsr sp │ │ │ │ + mvneq fp, ip, ror ip │ │ │ │ + mvneq fp, r0, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa708 <__cxa_atexit@plt+0x9f094> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -162852,15 +162852,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, ip, ror fp │ │ │ │ + mvneq fp, r4, ror fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi aa794 <__cxa_atexit@plt+0x9f120> │ │ │ │ @@ -162893,17 +162893,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strheq fp, [r6, #176]! @ 0xb0 │ │ │ │ - mvneq fp, r0, ror fp │ │ │ │ - mvneq fp, r8, asr ip │ │ │ │ + mvneq fp, r8, lsr #23 │ │ │ │ + mvneq fp, r8, ror #22 │ │ │ │ + mvneq fp, r0, asr ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi aa838 <__cxa_atexit@plt+0x9f1c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -162934,16 +162934,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq fp, r8, ror sl │ │ │ │ - mvneq fp, r0, asr #23 │ │ │ │ + mvneq fp, r0, ror sl │ │ │ │ + strheq fp, [r6, #184]! @ 0xb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa934 <__cxa_atexit@plt+0x9f2c0> │ │ │ │ ldr lr, [pc, #212] @ aa954 <__cxa_atexit@plt+0x9f2e0> │ │ │ │ @@ -163000,15 +163000,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - mvneq fp, ip, lsl #22 │ │ │ │ + mvneq fp, r4, lsl #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc aa9e8 <__cxa_atexit@plt+0x9f374> │ │ │ │ @@ -163039,15 +163039,15 @@ │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ b 16cd37c <__cxa_atexit@plt+0x16c1d08> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - mvneq fp, r4, asr #20 │ │ │ │ + mvneq fp, ip, lsr sl │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ bhi aaa90 <__cxa_atexit@plt+0x9f41c> │ │ │ │ @@ -163083,15 +163083,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e6b990 │ │ │ │ + mvneq fp, r8, lsl #19 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ ldrsbeq r6, [r0, #60] @ 0x3c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #8 │ │ │ │ @@ -163142,15 +163142,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ aaba4 <__cxa_atexit@plt+0x9f530> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - mvneq fp, r0, lsl #15 │ │ │ │ + mvneq fp, r8, ror r7 │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ @ instruction: 0xffff8e38 │ │ │ │ bicseq r6, r0, r8, ror r4 │ │ │ │ bicseq r6, r0, r8, ror #5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -163214,15 +163214,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ - mvneq fp, r8, ror r7 │ │ │ │ + mvneq fp, r0, ror r7 │ │ │ │ vldmia r5, {d8-d9} │ │ │ │ vmov.f64 d0, d8 │ │ │ │ bl 153ef08 <__cxa_atexit@plt+0x1533894> │ │ │ │ mov r7, r0 │ │ │ │ vmov.f64 d0, d9 │ │ │ │ bl 153ef08 <__cxa_atexit@plt+0x1533894> │ │ │ │ cmp r7, #0 │ │ │ │ @@ -163249,17 +163249,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ vcmp.f64 d8, d9 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ beq aace4 <__cxa_atexit@plt+0x9f670> │ │ │ │ b aad00 <__cxa_atexit@plt+0x9f68c> │ │ │ │ - strheq fp, [r6, #92]! @ 0x5c │ │ │ │ - mvneq fp, r0, ror #11 │ │ │ │ - mvneq fp, r0, lsl #12 │ │ │ │ + strheq fp, [r6, #84]! @ 0x54 │ │ │ │ + ldrdeq fp, [r6, #88]! @ 0x58 │ │ │ │ + strdeq fp, [r6, #88]! @ 0x58 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ vmov.f64 d0, d8 │ │ │ │ @@ -163291,17 +163291,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ vcmp.f64 d8, d9 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ beq aad8c <__cxa_atexit@plt+0x9f718> │ │ │ │ b aada8 <__cxa_atexit@plt+0x9f734> │ │ │ │ - mvneq fp, r8, asr r5 │ │ │ │ - mvneq fp, r4, lsl r5 │ │ │ │ - mvneq fp, r8, lsr r5 │ │ │ │ + mvneq fp, r0, asr r5 │ │ │ │ + mvneq fp, ip, lsl #10 │ │ │ │ + mvneq fp, r0, lsr r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi aae3c <__cxa_atexit@plt+0x9f7c8> │ │ │ │ ldr r7, [pc, #52] @ aae4c <__cxa_atexit@plt+0x9f7d8> │ │ │ │ @@ -163369,17 +163369,17 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ vcmp.f64 d8, d9 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ beq aaeb4 <__cxa_atexit@plt+0x9f840> │ │ │ │ b aaedc <__cxa_atexit@plt+0x9f868> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - mvneq fp, r0, ror #7 │ │ │ │ - mvneq fp, r4, lsl #8 │ │ │ │ - mvneq fp, r0, lsr r4 │ │ │ │ + ldrdeq fp, [r6, #56]! @ 0x38 │ │ │ │ + strdeq fp, [r6, #60]! @ 0x3c │ │ │ │ + mvneq fp, r8, lsr #8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vldr d8, [r5, #4] │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d9, [r7] │ │ │ │ vmov.f64 d0, d8 │ │ │ │ bl 153ef08 <__cxa_atexit@plt+0x1533894> │ │ │ │ @@ -163410,17 +163410,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ vcmp.f64 d8, d9 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ beq aaf68 <__cxa_atexit@plt+0x9f8f4> │ │ │ │ b aaf84 <__cxa_atexit@plt+0x9f910> │ │ │ │ - mvneq fp, r8, lsr r3 │ │ │ │ - mvneq fp, ip, asr r3 │ │ │ │ - mvneq fp, ip, ror r3 │ │ │ │ + mvneq fp, r0, lsr r3 │ │ │ │ + mvneq fp, r4, asr r3 │ │ │ │ + mvneq fp, r4, ror r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ab018 <__cxa_atexit@plt+0x9f9a4> │ │ │ │ ldr r7, [pc, #52] @ ab028 <__cxa_atexit@plt+0x9f9b4> │ │ │ │ @@ -163481,17 +163481,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #20] @ ab0ec <__cxa_atexit@plt+0x9fa78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq fp, r4, lsl r2 │ │ │ │ - mvneq fp, ip, asr #4 │ │ │ │ - mvneq fp, r0, lsl #4 │ │ │ │ + mvneq fp, ip, lsl #4 │ │ │ │ + mvneq fp, r4, asr #4 │ │ │ │ + strdeq fp, [r6, #24]! │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vldr d0, [r5, #4] │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d8, [r7] │ │ │ │ ldr r7, [pc, #72] @ ab154 <__cxa_atexit@plt+0x9fae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -163509,16 +163509,16 @@ │ │ │ │ bl 153ef08 <__cxa_atexit@plt+0x1533894> │ │ │ │ cmp r0, #0 │ │ │ │ movne r7, r9 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ movne r7, sl │ │ │ │ bx r0 │ │ │ │ - mvneq fp, ip, asr #3 │ │ │ │ mvneq fp, r4, asr #3 │ │ │ │ + strheq fp, [r6, #28]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ab1a0 <__cxa_atexit@plt+0x9fb2c> │ │ │ │ ldr r7, [pc, #64] @ ab1bc <__cxa_atexit@plt+0x9fb48> │ │ │ │ @@ -163605,17 +163605,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #20] @ ab2dc <__cxa_atexit@plt+0x9fc68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq fp, r0, lsr #32 │ │ │ │ - mvneq fp, r8, asr r0 │ │ │ │ - mvneq fp, r4, lsl r0 │ │ │ │ + mvneq fp, r8, lsl r0 │ │ │ │ + mvneq fp, r0, asr r0 │ │ │ │ + mvneq fp, ip │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vldr d0, [r5, #4] │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d8, [r7] │ │ │ │ ldr r7, [pc, #72] @ ab344 <__cxa_atexit@plt+0x9fcd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -163633,16 +163633,16 @@ │ │ │ │ bl 153ef08 <__cxa_atexit@plt+0x1533894> │ │ │ │ cmp r0, #0 │ │ │ │ movne r7, r9 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ movne r7, sl │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r0, ror #31 │ │ │ │ - ldrdeq sl, [r6, #240]! @ 0xf0 │ │ │ │ + ldrdeq sl, [r6, #248]! @ 0xf8 │ │ │ │ + mvneq sl, r8, asr #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ab390 <__cxa_atexit@plt+0x9fd1c> │ │ │ │ ldr r7, [pc, #52] @ ab3a0 <__cxa_atexit@plt+0x9fd2c> │ │ │ │ @@ -163786,17 +163786,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #20] @ ab5b0 <__cxa_atexit@plt+0x9ff3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq sl, ip, asr #26 │ │ │ │ - mvneq sl, r4, lsl #27 │ │ │ │ - mvneq sl, r0, asr #26 │ │ │ │ + mvneq sl, r4, asr #26 │ │ │ │ + mvneq sl, ip, ror sp │ │ │ │ + mvneq sl, r8, lsr sp │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vldr d0, [r5, #4] │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d8, [r7] │ │ │ │ ldr r7, [pc, #72] @ ab618 <__cxa_atexit@plt+0x9ffa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -163814,16 +163814,16 @@ │ │ │ │ bl 153ef08 <__cxa_atexit@plt+0x1533894> │ │ │ │ cmp r0, #0 │ │ │ │ movne r7, r9 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ movne r7, sl │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, lsl #26 │ │ │ │ - strdeq sl, [r6, #204]! @ 0xcc │ │ │ │ + mvneq sl, r4, lsl #26 │ │ │ │ + strdeq sl, [r6, #196]! @ 0xc4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ab664 <__cxa_atexit@plt+0x9fff0> │ │ │ │ ldr r7, [pc, #52] @ ab674 <__cxa_atexit@plt+0xa0000> │ │ │ │ @@ -163957,17 +163957,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ab858 <__cxa_atexit@plt+0xa01e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - mvneq sl, ip, lsr #21 │ │ │ │ + mvneq sl, r4, lsr #21 │ │ │ │ ldrsbeq r5, [r0, #132] @ 0x84 │ │ │ │ - strdeq sl, [r6, #164]! @ 0xa4 │ │ │ │ + mvneq sl, ip, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r2, [pc, #128] @ ab8f8 <__cxa_atexit@plt+0xa0284> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -163999,16 +163999,16 @@ │ │ │ │ bne ab8a8 <__cxa_atexit@plt+0xa0234> │ │ │ │ ldr r7, [pc, #16] @ ab8fc <__cxa_atexit@plt+0xa0288> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strdeq sl, [r6, #144]! @ 0x90 │ │ │ │ - mvneq sl, r8, lsr #20 │ │ │ │ + mvneq sl, r8, ror #19 │ │ │ │ + mvneq sl, r0, lsr #20 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vldr d0, [r5, #4] │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d8, [r7] │ │ │ │ ldr r7, [pc, #72] @ ab968 <__cxa_atexit@plt+0xa02f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -164026,16 +164026,16 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne ab930 <__cxa_atexit@plt+0xa02bc> │ │ │ │ ldr r7, [pc, #16] @ ab96c <__cxa_atexit@plt+0xa02f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strheq sl, [r6, #152]! @ 0x98 │ │ │ │ - mvneq sl, r0, lsl #19 │ │ │ │ + strheq sl, [r6, #144]! @ 0x90 │ │ │ │ + mvneq sl, r8, ror r9 │ │ │ │ vldr d0, [r5] │ │ │ │ vldr d8, [r5, #8] │ │ │ │ ldr r7, [pc, #72] @ ab9c8 <__cxa_atexit@plt+0xa0354> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ vcmp.f64 d0, d8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -164050,16 +164050,16 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne ab990 <__cxa_atexit@plt+0xa031c> │ │ │ │ ldr r7, [pc, #16] @ ab9cc <__cxa_atexit@plt+0xa0358> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, asr r9 │ │ │ │ - mvneq sl, ip, lsl r9 │ │ │ │ + mvneq sl, r4, asr r9 │ │ │ │ + mvneq sl, r4, lsl r9 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #76] @ aba3c <__cxa_atexit@plt+0xa03c8> │ │ │ │ @@ -164079,16 +164079,16 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne aba00 <__cxa_atexit@plt+0xa038c> │ │ │ │ ldr r7, [pc, #16] @ aba40 <__cxa_atexit@plt+0xa03cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, ror #17 │ │ │ │ - mvneq sl, r8, lsr #17 │ │ │ │ + mvneq sl, r4, ror #17 │ │ │ │ + mvneq sl, r0, lsr #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi abb14 <__cxa_atexit@plt+0xa04a0> │ │ │ │ ldr r3, [pc, #192] @ abb24 <__cxa_atexit@plt+0xa04b0> │ │ │ │ @@ -164139,17 +164139,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ abb30 <__cxa_atexit@plt+0xa04bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - ldrdeq sl, [r6, #112]! @ 0x70 │ │ │ │ + mvneq sl, r8, asr #15 │ │ │ │ bicseq r5, r0, r4, lsl #12 │ │ │ │ - mvneq sl, r0, lsr #16 │ │ │ │ + mvneq sl, r8, lsl r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r2, [pc, #128] @ abbd0 <__cxa_atexit@plt+0xa055c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -164181,16 +164181,16 @@ │ │ │ │ bne abb80 <__cxa_atexit@plt+0xa050c> │ │ │ │ ldr r7, [pc, #16] @ abbd4 <__cxa_atexit@plt+0xa0560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq sl, r4, lsl r7 │ │ │ │ - mvneq sl, r4, asr r7 │ │ │ │ + mvneq sl, ip, lsl #14 │ │ │ │ + mvneq sl, ip, asr #14 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vldr d0, [r5, #4] │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d8, [r7] │ │ │ │ ldr r7, [pc, #72] @ abc40 <__cxa_atexit@plt+0xa05cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -164208,16 +164208,16 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne abc08 <__cxa_atexit@plt+0xa0594> │ │ │ │ ldr r7, [pc, #16] @ abc44 <__cxa_atexit@plt+0xa05d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, ror #13 │ │ │ │ - mvneq sl, r4, lsr #13 │ │ │ │ + ldrdeq sl, [r6, #108]! @ 0x6c │ │ │ │ + @ instruction: 0x01e6a69c │ │ │ │ bicseq r1, r0, r4, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi abc9c <__cxa_atexit@plt+0xa0628> │ │ │ │ mov r0, r4 │ │ │ │ @@ -164234,15 +164234,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1543478 <__cxa_atexit@plt+0x1537e04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b44fff │ │ │ │ - mvneq sl, r0, lsl #12 │ │ │ │ + strdeq sl, [r6, #88]! @ 0x58 │ │ │ │ bicseq r1, r0, r0, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi abd00 <__cxa_atexit@plt+0xa068c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -164259,15 +164259,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1543478 <__cxa_atexit@plt+0x1537e04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b44f69 │ │ │ │ - @ instruction: 0x01e6a59c │ │ │ │ + @ instruction: 0x01e6a594 │ │ │ │ ldrsheq r1, [r0, #156] @ 0x9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi abd64 <__cxa_atexit@plt+0xa06f0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -164284,15 +164284,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1543478 <__cxa_atexit@plt+0x1537e04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b44ed3 │ │ │ │ - mvneq sl, r8, lsr r5 │ │ │ │ + mvneq sl, r0, lsr r5 │ │ │ │ bicseq r5, r0, ip, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi abdec <__cxa_atexit@plt+0xa0778> │ │ │ │ @@ -164325,15 +164325,15 @@ │ │ │ │ ldr r3, [pc, #24] @ abe18 <__cxa_atexit@plt+0xa07a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ abe1c <__cxa_atexit@plt+0xa07a8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [r6, #72]! @ 0x48 │ │ │ │ + ldrdeq sl, [r6, #64]! @ 0x40 │ │ │ │ bicseq r5, r0, r0, lsr #7 │ │ │ │ ldrsheq r5, [r0, #48] @ 0x30 │ │ │ │ andeq r0, r0, r8, lsr #7 │ │ │ │ ldrsbeq r5, [r0, #48] @ 0x30 │ │ │ │ bicseq r5, r0, r8, lsl #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -164353,15 +164353,15 @@ │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1b02fa8 <__cxa_atexit@plt+0x1af7934> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r2, r0, ip, lsl #4 │ │ │ │ - mvneq sl, r4, lsl r4 │ │ │ │ + mvneq sl, ip, lsl #8 │ │ │ │ bicseq r5, r0, r8, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b abfb0 <__cxa_atexit@plt+0xa093c> │ │ │ │ @@ -164380,16 +164380,16 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, #0 │ │ │ │ b 19c0da4 <__cxa_atexit@plt+0x19b5730> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, lsr #7 │ │ │ │ mvneq sl, r4, lsr #7 │ │ │ │ + @ instruction: 0x01e6a39c │ │ │ │ bicseq r5, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -164421,17 +164421,17 @@ │ │ │ │ b abf84 <__cxa_atexit@plt+0xa0910> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - mvneq sl, ip, lsr r3 │ │ │ │ - mvneq sl, r8, lsl r4 │ │ │ │ - @ instruction: 0x01e6a394 │ │ │ │ + mvneq sl, r4, lsr r3 │ │ │ │ + mvneq sl, r0, lsl r4 │ │ │ │ + mvneq sl, ip, lsl #7 │ │ │ │ bicseq r5, r0, ip, lsl #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ac04c <__cxa_atexit@plt+0xa09d8> │ │ │ │ @@ -164478,15 +164478,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - mvneq sl, r0, ror #5 │ │ │ │ + ldrdeq sl, [r6, #40]! @ 0x28 │ │ │ │ bicseq r5, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -164512,15 +164512,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - mvneq sl, r0, lsr r2 │ │ │ │ + mvneq sl, r8, lsr #4 │ │ │ │ ldrheq r5, [r0, #8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -164622,15 +164622,15 @@ │ │ │ │ bicseq r1, r0, r0, lsl #28 │ │ │ │ bicseq r1, r0, r8, lsl lr │ │ │ │ ldrheq r4, [r0, #240] @ 0xf0 │ │ │ │ bicseq r4, r0, r4, lsr #31 │ │ │ │ @ instruction: 0x01d01e9c │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - strdeq sl, [r6, #12]! │ │ │ │ + strdeq sl, [r6, #4]! │ │ │ │ bicseq r4, r0, ip, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ac334 <__cxa_atexit@plt+0xa0cc0> │ │ │ │ @@ -164663,15 +164663,15 @@ │ │ │ │ ldr r3, [pc, #24] @ ac360 <__cxa_atexit@plt+0xa0cec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ ac364 <__cxa_atexit@plt+0xa0cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strexheq r9, r0, [r6] │ │ │ │ + mvneq r9, r8, lsl #31 │ │ │ │ bicseq r4, r0, ip, asr #29 │ │ │ │ bicseq r4, r0, r8, lsr #29 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ ldrsheq r4, [r0, #236] @ 0xec │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -164717,16 +164717,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, asr #29 │ │ │ │ - mvneq r9, r4, asr #29 │ │ │ │ + mvneq r9, r0, asr #29 │ │ │ │ + strheq r9, [r6, #236]! @ 0xec │ │ │ │ bicseq r4, r0, r0, lsr #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ac484 <__cxa_atexit@plt+0xa0e10> │ │ │ │ @@ -164801,15 +164801,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - mvneq r9, ip, ror #26 │ │ │ │ + mvneq r9, r4, ror #26 │ │ │ │ bicseq r4, r0, r8, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -164852,15 +164852,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ac650 <__cxa_atexit@plt+0xa0fdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01e69c9c │ │ │ │ + @ instruction: 0x01e69c94 │ │ │ │ bicseq r4, r0, ip, lsl #25 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -164886,15 +164886,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ac6d8 <__cxa_atexit@plt+0xa1064> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r9, r4, lsl ip │ │ │ │ + mvneq r9, ip, lsl #24 │ │ │ │ bicseq r4, r0, r4, lsl #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -165274,15 +165274,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ bicseq r4, r0, r4, asr r6 │ │ │ │ - mvneq r9, r8, lsr #12 │ │ │ │ + mvneq r9, r0, lsr #12 │ │ │ │ ldrsheq r4, [r0, #84] @ 0x54 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ @@ -165314,15 +165314,15 @@ │ │ │ │ ldr r7, [pc, #16] @ acd84 <__cxa_atexit@plt+0xa1710> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ ldrheq r4, [r0, #80] @ 0x50 │ │ │ │ - mvneq r9, r4, lsl #11 │ │ │ │ + mvneq r9, ip, ror r5 │ │ │ │ ldrheq r4, [r0, #72] @ 0x48 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ace10 <__cxa_atexit@plt+0xa179c> │ │ │ │ ldr r2, [pc, #140] @ ace38 <__cxa_atexit@plt+0xa17c4> │ │ │ │ @@ -165362,15 +165362,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0x01d01a98 │ │ │ │ - mvneq r9, r0, asr #9 │ │ │ │ + strheq r9, [r6, #72]! @ 0x48 │ │ │ │ ldrsheq r4, [r0, #56] @ 0x38 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #76] @ aceb0 <__cxa_atexit@plt+0xa183c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -165420,15 +165420,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ b 115f8 <__cxa_atexit@plt+0x5f84> │ │ │ │ ldr r7, [pc, #12] @ acf30 <__cxa_atexit@plt+0xa18bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strheq r9, [r6, #52]! @ 0x34 │ │ │ │ + mvneq r9, ip, lsr #7 │ │ │ │ bicseq r4, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #9 │ │ │ │ @@ -165551,15 +165551,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 1b59a8c <__cxa_atexit@plt+0x1b4e418> │ │ │ │ ldr r7, [pc, #12] @ ad13c <__cxa_atexit@plt+0xa1ac8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, lsr #3 │ │ │ │ + mvneq r9, r0, lsr #3 │ │ │ │ ldrheq r4, [r0, #16] │ │ │ │ @ instruction: 0x01d0419c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ @@ -165659,15 +165659,15 @@ │ │ │ │ ldr r7, [pc, #16] @ ad2e8 <__cxa_atexit@plt+0xa1c74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff2f8 │ │ │ │ bicseq r4, r0, ip, asr #32 │ │ │ │ - mvneq r9, r0, lsr #32 │ │ │ │ + mvneq r9, r8, lsl r0 │ │ │ │ ldrsheq r3, [r0, #240] @ 0xf0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ad320 <__cxa_atexit@plt+0xa1cac> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -165677,15 +165677,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b ac49c <__cxa_atexit@plt+0xa0e28> │ │ │ │ ldr r7, [pc, #12] @ ad334 <__cxa_atexit@plt+0xa1cc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - strheq r8, [r6, #240]! @ 0xf0 │ │ │ │ + mvneq r8, r8, lsr #31 │ │ │ │ bicseq r3, r0, r8, lsr #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ @@ -165734,15 +165734,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0x01d03d98 │ │ │ │ bicseq r3, r0, ip, lsl #27 │ │ │ │ - mvneq r8, r0, ror #29 │ │ │ │ + ldrdeq r8, [r6, #232]! @ 0xe8 │ │ │ │ bicseq r3, r0, r4, asr #29 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #88] @ ad48c <__cxa_atexit@plt+0xa1e18> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -165765,15 +165765,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ad494 <__cxa_atexit@plt+0xa1e20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r8, r8, asr lr │ │ │ │ + mvneq r8, r0, asr lr │ │ │ │ bicseq r3, r0, r8, asr #28 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ and r2, r7, #3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -165785,15 +165785,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ ldr r7, [pc, #12] @ ad4e4 <__cxa_atexit@plt+0xa1e70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r0, lsl #28 │ │ │ │ + strdeq r8, [r6, #216]! @ 0xd8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrsheq r3, [r0, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ad51c <__cxa_atexit@plt+0xa1ea8> │ │ │ │ @@ -165804,15 +165804,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b ac49c <__cxa_atexit@plt+0xa0e28> │ │ │ │ ldr r7, [pc, #12] @ ad530 <__cxa_atexit@plt+0xa1ebc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - strheq r8, [r6, #212]! @ 0xd4 │ │ │ │ + mvneq r8, ip, lsr #27 │ │ │ │ bicseq r3, r0, ip, lsr #27 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -165869,15 +165869,15 @@ │ │ │ │ ldr r7, [pc, #16] @ ad630 <__cxa_atexit@plt+0xa1fbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffefb0 │ │ │ │ bicseq r3, r0, r4, lsl #26 │ │ │ │ - ldrdeq r8, [r6, #200]! @ 0xc8 │ │ │ │ + ldrdeq r8, [r6, #192]! @ 0xc0 │ │ │ │ bicseq r3, r0, r8, lsr #25 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ad668 <__cxa_atexit@plt+0xa1ff4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -165887,15 +165887,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b ac49c <__cxa_atexit@plt+0xa0e28> │ │ │ │ ldr r7, [pc, #12] @ ad67c <__cxa_atexit@plt+0xa2008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, ror #24 │ │ │ │ + mvneq r8, r0, ror #24 │ │ │ │ bicseq r3, r0, r0, ror #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -165946,15 +165946,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b ac49c <__cxa_atexit@plt+0xa0e28> │ │ │ │ ldr r7, [pc, #12] @ ad768 <__cxa_atexit@plt+0xa20f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, ror fp │ │ │ │ + mvneq r8, r4, ror fp │ │ │ │ bicseq r3, r0, r4, ror fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ad7cc <__cxa_atexit@plt+0xa2158> │ │ │ │ ldr r3, [pc, #116] @ ad800 <__cxa_atexit@plt+0xa218c> │ │ │ │ @@ -166002,15 +166002,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ ldr r7, [pc, #12] @ ad848 <__cxa_atexit@plt+0xa21d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e68a9c │ │ │ │ + @ instruction: 0x01e68a94 │ │ │ │ @ instruction: 0x01d03a94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne ad898 <__cxa_atexit@plt+0xa2224> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -166114,15 +166114,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ada08 <__cxa_atexit@plt+0xa2394> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mvneq r8, r4, ror #17 │ │ │ │ + ldrdeq r8, [r6, #140]! @ 0x8c │ │ │ │ ldrsbeq r3, [r0, #132] @ 0x84 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -166148,15 +166148,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ada90 <__cxa_atexit@plt+0xa241c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r8, ip, asr r8 │ │ │ │ + mvneq r8, r4, asr r8 │ │ │ │ bicseq r3, r0, ip, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -166462,15 +166462,15 @@ │ │ │ │ ldr r7, [pc, #16] @ adf74 <__cxa_atexit@plt+0xa2900> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ bicseq r3, r0, r0, ror #7 │ │ │ │ - @ instruction: 0x01e68394 │ │ │ │ + mvneq r8, ip, lsl #7 │ │ │ │ bicseq r3, r0, r4, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #6 │ │ │ │ @@ -166629,22 +166629,22 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ ae230 <__cxa_atexit@plt+0xa2bbc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b dbcccc <__cxa_atexit@plt+0xdb1658> │ │ │ │ + b f19b90 <__cxa_atexit@plt+0xf0e51c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq r3, [r0, #8] │ │ │ │ - mvneq r8, ip, lsl #1 │ │ │ │ - mvneq r8, ip, lsr #1 │ │ │ │ + mvneq r8, r4, lsl #1 │ │ │ │ + mvneq r8, r4, lsr #1 │ │ │ │ bicseq r3, r0, r8, lsr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ae27c <__cxa_atexit@plt+0xa2c08> │ │ │ │ @@ -166711,15 +166711,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ae35c <__cxa_atexit@plt+0xa2ce8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strexheq r7, r0, [r6] │ │ │ │ + mvneq r7, r8, lsl #31 │ │ │ │ bicseq r2, r0, r0, lsl #31 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -166745,15 +166745,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ae3e4 <__cxa_atexit@plt+0xa2d70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r7, r8, lsl #30 │ │ │ │ + mvneq r7, r0, lsl #30 │ │ │ │ ldrsheq r2, [r0, #232] @ 0xe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -167113,17 +167113,17 @@ │ │ │ │ ldr r7, [pc, #20] @ ae9a4 <__cxa_atexit@plt+0xa3330> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - mvneq r7, r0, asr r9 │ │ │ │ - mvneq r7, ip, ror r9 │ │ │ │ - mvneq r7, ip, ror #18 │ │ │ │ + mvneq r7, r8, asr #18 │ │ │ │ + mvneq r7, r4, ror r9 │ │ │ │ + mvneq r7, r4, ror #18 │ │ │ │ ldrsbeq r2, [r0, #132] @ 0x84 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne aea04 <__cxa_atexit@plt+0xa3390> │ │ │ │ ldr r2, [pc, #104] @ aea38 <__cxa_atexit@plt+0xa33c4> │ │ │ │ @@ -167151,16 +167151,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ aea40 <__cxa_atexit@plt+0xa33cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq r7, [r6, #128]! @ 0x80 │ │ │ │ - strheq r7, [r6, #132]! @ 0x84 │ │ │ │ + mvneq r7, r8, asr #17 │ │ │ │ + mvneq r7, ip, lsr #17 │ │ │ │ bicseq r2, r0, r0, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne aea6c <__cxa_atexit@plt+0xa33f8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -167168,15 +167168,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ ldr r7, [pc, #12] @ aea80 <__cxa_atexit@plt+0xa340c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, ror #16 │ │ │ │ + mvneq r7, r4, ror #16 │ │ │ │ bicseq r2, r0, ip, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #15 │ │ │ │ @@ -167278,17 +167278,17 @@ │ │ │ │ ldr r7, [pc, #20] @ aec38 <__cxa_atexit@plt+0xa35c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strheq r7, [r6, #108]! @ 0x6c │ │ │ │ - mvneq r7, r8, ror #13 │ │ │ │ - ldrdeq r7, [r6, #104]! @ 0x68 │ │ │ │ + strheq r7, [r6, #100]! @ 0x64 │ │ │ │ + mvneq r7, r0, ror #13 │ │ │ │ + ldrdeq r7, [r6, #96]! @ 0x60 │ │ │ │ bicseq r2, r0, r0, asr #12 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne aec98 <__cxa_atexit@plt+0xa3624> │ │ │ │ ldr r2, [pc, #104] @ aeccc <__cxa_atexit@plt+0xa3658> │ │ │ │ @@ -167316,16 +167316,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ aecd4 <__cxa_atexit@plt+0xa3660> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq r7, ip, lsr r6 │ │ │ │ - mvneq r7, r0, lsr #12 │ │ │ │ + mvneq r7, r4, lsr r6 │ │ │ │ + mvneq r7, r8, lsl r6 │ │ │ │ bicseq r2, r0, ip, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne aed00 <__cxa_atexit@plt+0xa368c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -167333,15 +167333,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ ldr r7, [pc, #12] @ aed14 <__cxa_atexit@plt+0xa36a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r6, #88]! @ 0x58 │ │ │ │ + ldrdeq r7, [r6, #80]! @ 0x50 │ │ │ │ bicseq r2, r0, r8, asr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #14 │ │ │ │ @@ -167380,15 +167380,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff500 │ │ │ │ - mvneq r7, r0, lsr #10 │ │ │ │ + mvneq r7, r8, lsl r5 │ │ │ │ bicseq r2, r0, r0, lsr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #13 │ │ │ │ @@ -167451,15 +167451,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ strdeq pc, [pc, #144] @ aef80 <__cxa_atexit@plt+0xa390c> │ │ │ │ - mvneq r7, ip, lsl r4 │ │ │ │ + mvneq r7, r4, lsl r4 │ │ │ │ bicseq r2, r0, r4, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #80] @ aef5c <__cxa_atexit@plt+0xa38e8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -167511,15 +167511,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ b 115f8 <__cxa_atexit@plt+0x5f84> │ │ │ │ ldr r7, [pc, #12] @ aefdc <__cxa_atexit@plt+0xa3968> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r8, lsl #6 │ │ │ │ + mvneq r7, r0, lsl #6 │ │ │ │ @ instruction: 0x01d02194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #12 │ │ │ │ @@ -167665,15 +167665,15 @@ │ │ │ │ ldr r7, [pc, #16] @ af240 <__cxa_atexit@plt+0xa3bcc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd39c │ │ │ │ ldrsheq r2, [r0, #4] │ │ │ │ - mvneq r7, r8, asr #1 │ │ │ │ + mvneq r7, r0, asr #1 │ │ │ │ @ instruction: 0x01d02098 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #9 │ │ │ │ @@ -167722,15 +167722,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0x01d01e98 │ │ │ │ bicseq r1, r0, ip, lsl #29 │ │ │ │ - ldrdeq r6, [r6, #240]! @ 0xf0 │ │ │ │ + mvneq r6, r8, asr #31 │ │ │ │ ldrheq r1, [r0, #244] @ 0xf4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #88] @ af39c <__cxa_atexit@plt+0xa3d28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -167753,15 +167753,15 @@ │ │ │ │ ldr r7, [pc, #20] @ af3a4 <__cxa_atexit@plt+0xa3d30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r6, r8, asr #30 │ │ │ │ + mvneq r6, r0, asr #30 │ │ │ │ bicseq r1, r0, r8, lsr pc │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ and r2, r7, #3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -167773,15 +167773,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ ldr r7, [pc, #12] @ af3f4 <__cxa_atexit@plt+0xa3d80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [r6, #224]! @ 0xe0 │ │ │ │ + mvneq r6, r8, ror #29 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ bicseq r1, r0, r4, ror #29 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne af444 <__cxa_atexit@plt+0xa3dd0> │ │ │ │ @@ -167808,15 +167808,15 @@ │ │ │ │ ldr r7, [pc, #16] @ af47c <__cxa_atexit@plt+0xa3e08> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd164 │ │ │ │ ldrheq r1, [r0, #232] @ 0xe8 │ │ │ │ - mvneq r6, ip, lsl #29 │ │ │ │ + mvneq r6, r4, lsl #29 │ │ │ │ bicseq r1, r0, ip, asr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #8 │ │ │ │ @@ -167870,15 +167870,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 1b59a8c <__cxa_atexit@plt+0x1b4e418> │ │ │ │ ldr r7, [pc, #12] @ af578 <__cxa_atexit@plt+0xa3f04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, ror #26 │ │ │ │ + mvneq r6, r4, ror #26 │ │ │ │ bicseq r1, r0, r4, ror sp │ │ │ │ bicseq r1, r0, r0, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ @@ -167963,15 +167963,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ ldr r7, [pc, #12] @ af6ec <__cxa_atexit@plt+0xa4078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [r6, #184]! @ 0xb8 │ │ │ │ + strdeq r6, [r6, #176]! @ 0xb0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ bicseq r1, r0, ip, ror #23 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne af74c <__cxa_atexit@plt+0xa40d8> │ │ │ │ @@ -168002,15 +168002,15 @@ │ │ │ │ ldr r7, [pc, #16] @ af784 <__cxa_atexit@plt+0xa4110> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffeb68 │ │ │ │ ldrsbeq r1, [r0, #176] @ 0xb0 │ │ │ │ - mvneq r6, r4, lsl #23 │ │ │ │ + mvneq r6, ip, ror fp │ │ │ │ bicseq r1, r0, r4, asr fp │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne af7c8 <__cxa_atexit@plt+0xa4154> │ │ │ │ ldr r7, [r5, #16]! │ │ │ │ @@ -168026,15 +168026,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeaec │ │ │ │ - mvneq r6, r8, lsl #22 │ │ │ │ + mvneq r6, r0, lsl #22 │ │ │ │ ldrsheq r1, [r0, #164] @ 0xa4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ @@ -168094,15 +168094,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1b59a8c <__cxa_atexit@plt+0x1b4e418> │ │ │ │ ldr r7, [pc, #12] @ af8f8 <__cxa_atexit@plt+0xa4284> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, ror #19 │ │ │ │ + mvneq r6, r4, ror #19 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ bicseq r1, r0, r0, lsl #21 │ │ │ │ ldrsbeq r1, [r0, #156] @ 0x9c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -168120,15 +168120,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe974 │ │ │ │ - @ instruction: 0x01e66990 │ │ │ │ + mvneq r6, r8, lsl #19 │ │ │ │ bicseq r1, r0, ip, ror r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ @@ -168179,15 +168179,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ bicseq r1, r0, r4, ror r7 │ │ │ │ bicseq r1, r0, r8, ror #14 │ │ │ │ - mvneq r6, ip, lsr #17 │ │ │ │ + mvneq r6, r4, lsr #17 │ │ │ │ @ instruction: 0x01d01890 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #88] @ afac0 <__cxa_atexit@plt+0xa444c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ @@ -168210,15 +168210,15 @@ │ │ │ │ ldr r7, [pc, #20] @ afac8 <__cxa_atexit@plt+0xa4454> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r6, r4, lsr #16 │ │ │ │ + mvneq r6, ip, lsl r8 │ │ │ │ bicseq r1, r0, r4, lsl r8 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ and r2, r7, #3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -168230,15 +168230,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ ldr r7, [pc, #12] @ afb18 <__cxa_atexit@plt+0xa44a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, asr #15 │ │ │ │ + mvneq r6, r4, asr #15 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ bicseq r1, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r7, lsl #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne afb7c <__cxa_atexit@plt+0xa4508> │ │ │ │ @@ -168271,15 +168271,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffca2c │ │ │ │ bicseq r1, r0, r0, lsl #15 │ │ │ │ - mvneq r6, r4, asr r7 │ │ │ │ + mvneq r6, ip, asr #14 │ │ │ │ bicseq r1, r0, r0, lsr #14 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne afbfc <__cxa_atexit@plt+0xa4588> │ │ │ │ ldr r7, [r5, #16]! │ │ │ │ @@ -168295,15 +168295,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe6b8 │ │ │ │ - ldrdeq r6, [r6, #100]! @ 0x64 │ │ │ │ + mvneq r6, ip, asr #13 │ │ │ │ bicseq r1, r0, r0, asr #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -168395,15 +168395,15 @@ │ │ │ │ ldr r7, [pc, #16] @ afda8 <__cxa_atexit@plt+0xa4734> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffc838 │ │ │ │ bicseq r1, r0, ip, lsl #11 │ │ │ │ - mvneq r6, r0, ror #10 │ │ │ │ + mvneq r6, r8, asr r5 │ │ │ │ bicseq r1, r0, r0, lsr r5 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne afdec <__cxa_atexit@plt+0xa4778> │ │ │ │ ldr r7, [r5, #12]! │ │ │ │ @@ -168419,15 +168419,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe4c8 │ │ │ │ - mvneq r6, r4, ror #9 │ │ │ │ + ldrdeq r6, [r6, #76]! @ 0x4c │ │ │ │ ldrsbeq r1, [r0, #64] @ 0x40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -168505,15 +168505,15 @@ │ │ │ │ ldr r7, [pc, #16] @ aff60 <__cxa_atexit@plt+0xa48ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffe38c │ │ │ │ ldrsheq r1, [r0, #52] @ 0x34 │ │ │ │ - mvneq r6, r8, lsr #7 │ │ │ │ + mvneq r6, r0, lsr #7 │ │ │ │ bicseq r1, r0, r8, ror r3 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne affa4 <__cxa_atexit@plt+0xa4930> │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ @@ -168529,15 +168529,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe310 │ │ │ │ - mvneq r6, ip, lsr #6 │ │ │ │ + mvneq r6, r4, lsr #6 │ │ │ │ bicseq r1, r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b0014 <__cxa_atexit@plt+0xa49a0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -168620,15 +168620,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r6, r4, asr #3 │ │ │ │ + strheq r6, [r6, #28]! │ │ │ │ bicseq r1, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #40] @ b0174 <__cxa_atexit@plt+0xa4b00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -168680,16 +168680,16 @@ │ │ │ │ ldr r7, [pc, #24] @ b0224 <__cxa_atexit@plt+0xa4bb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - mvneq r6, ip, ror #1 │ │ │ │ - ldrdeq r6, [r6, #0]! │ │ │ │ + mvneq r6, r4, ror #1 │ │ │ │ + mvneq r6, r8, asr #1 │ │ │ │ bicseq r1, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b0264 <__cxa_atexit@plt+0xa4bf0> │ │ │ │ ldr r3, [pc, #56] @ b0280 <__cxa_atexit@plt+0xa4c0c> │ │ │ │ @@ -168705,15 +168705,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq r6, r0, ror r0 │ │ │ │ + mvneq r6, r8, rrx │ │ │ │ bicseq r0, r0, ip, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b0308 <__cxa_atexit@plt+0xa4c94> │ │ │ │ ldr r2, [pc, #140] @ b0334 <__cxa_atexit@plt+0xa4cc0> │ │ │ │ @@ -168753,15 +168753,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ biceq lr, pc, r0, lsr #11 │ │ │ │ - ldrdeq r5, [r6, #240]! @ 0xf0 │ │ │ │ + mvneq r5, r8, asr #31 │ │ │ │ ldrsheq r0, [r0, #236] @ 0xec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #80] @ b03b4 <__cxa_atexit@plt+0xa4d40> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -168813,15 +168813,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ b 115f8 <__cxa_atexit@plt+0x5f84> │ │ │ │ ldr r7, [pc, #12] @ b0434 <__cxa_atexit@plt+0xa4dc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strheq r5, [r6, #224]! @ 0xe0 │ │ │ │ + mvneq r5, r8, lsr #29 │ │ │ │ bicseq r0, r0, r4, lsr #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b0498 <__cxa_atexit@plt+0xa4e24> │ │ │ │ @@ -168864,16 +168864,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r6, #220]! @ 0xdc │ │ │ │ - strdeq r5, [r6, #216]! @ 0xd8 │ │ │ │ + strdeq r5, [r6, #212]! @ 0xd4 │ │ │ │ + strdeq r5, [r6, #208]! @ 0xd0 │ │ │ │ bicseq r0, r0, r8, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi b056c <__cxa_atexit@plt+0xa4ef8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -168895,15 +168895,15 @@ │ │ │ │ b 1b7f290 <__cxa_atexit@plt+0x1b73c1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r0, r0, ip, lsl #27 │ │ │ │ @ instruction: 0x01d00d94 │ │ │ │ - mvneq r5, r8, lsr sp │ │ │ │ + mvneq r5, r0, lsr sp │ │ │ │ bicseq r0, r0, r0, lsr #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b05e0 <__cxa_atexit@plt+0xa4f6c> │ │ │ │ @@ -168946,16 +168946,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r5, [r6, #196]! @ 0xc4 │ │ │ │ - strheq r5, [r6, #192]! @ 0xc0 │ │ │ │ + mvneq r5, ip, lsr #25 │ │ │ │ + mvneq r5, r8, lsr #25 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b06ac <__cxa_atexit@plt+0xa5038> │ │ │ │ ldr r7, [pc, #96] @ b06d0 <__cxa_atexit@plt+0xa505c> │ │ │ │ @@ -169368,18 +169368,18 @@ │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ bx r0 │ │ │ │ andeq r1, r0, ip, ror r7 │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ andeq r1, r0, r4, lsr #14 │ │ │ │ - strdeq r5, [r6, #104]! @ 0x68 │ │ │ │ + strdeq r5, [r6, #96]! @ 0x60 │ │ │ │ @ instruction: 0x00001bb4 │ │ │ │ bicseq r0, r0, r8, asr r8 │ │ │ │ - mvneq r5, r0, lsr #20 │ │ │ │ + mvneq r5, r8, lsl sl │ │ │ │ bicseq r0, r0, r4, asr #16 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r4, lsl #3 │ │ │ │ andeq r1, r0, r0, lsl r3 │ │ │ │ andeq r0, r0, r8, asr #26 │ │ │ │ andeq r0, r0, r8, lsl #25 │ │ │ │ andeq r0, r0, r4, asr #25 │ │ │ │ @@ -169415,15 +169415,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq r5, r4, ror #10 │ │ │ │ + mvneq r5, ip, asr r5 │ │ │ │ bicseq r0, r0, r0, asr r6 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -169495,17 +169495,17 @@ │ │ │ │ ldr r7, [pc, #40] @ b0ef0 <__cxa_atexit@plt+0xa587c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ - @ instruction: 0x01e65490 │ │ │ │ + mvneq r5, r8, lsl #9 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - mvneq r5, r0, lsl #9 │ │ │ │ + mvneq r5, r8, ror r4 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ @ instruction: 0xfffff940 │ │ │ │ @ instruction: 0x01d00590 │ │ │ │ ldrsheq r0, [r0, #76] @ 0x4c │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -169538,15 +169538,15 @@ │ │ │ │ ldr r7, [pc, #16] @ b0f84 <__cxa_atexit@plt+0xa5910> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ bicseq r0, r0, r4, ror #9 │ │ │ │ - @ instruction: 0x01e65394 │ │ │ │ + mvneq r5, ip, lsl #7 │ │ │ │ bicseq r0, r0, r4, ror #8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b0fb8 <__cxa_atexit@plt+0xa5944> │ │ │ │ ldr r7, [pc, #116] @ b1020 <__cxa_atexit@plt+0xa59ac> │ │ │ │ @@ -169576,15 +169576,15 @@ │ │ │ │ ldr r7, [pc, #16] @ b101c <__cxa_atexit@plt+0xa59a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffff794 │ │ │ │ bicseq r0, r0, ip, asr #8 │ │ │ │ - mvneq r5, r8, lsr r3 │ │ │ │ + mvneq r5, r0, lsr r3 │ │ │ │ bicseq r0, r0, ip, asr r3 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b10a8 <__cxa_atexit@plt+0xa5a34> │ │ │ │ ldr r2, [pc, #128] @ b10c4 <__cxa_atexit@plt+0xa5a50> │ │ │ │ @@ -169698,16 +169698,16 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ b1208 <__cxa_atexit@plt+0xa5b94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, ror #1 │ │ │ │ - mvneq r5, ip, lsl #2 │ │ │ │ + mvneq r5, r4, ror #1 │ │ │ │ + mvneq r5, r4, lsl #2 │ │ │ │ bicseq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq b1248 <__cxa_atexit@plt+0xa5bd4> │ │ │ │ sub r7, r3, #1 │ │ │ │ @@ -169749,16 +169749,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ strexbeq pc, r0, [pc] @ │ │ │ │ - mvneq r5, ip, lsr #1 │ │ │ │ - mvneq r5, r8, lsr #32 │ │ │ │ + mvneq r5, r4, lsr #1 │ │ │ │ + mvneq r5, r0, lsr #32 │ │ │ │ bicseq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #8 │ │ │ │ @@ -169773,15 +169773,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r7, [pc, #12] @ b1334 <__cxa_atexit@plt+0xa5cc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strheq r4, [r6, #252]! @ 0xfc │ │ │ │ + strheq r4, [r6, #244]! @ 0xf4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ biceq pc, pc, ip, lsl pc @ │ │ │ │ ldrheq r0, [r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b1370 <__cxa_atexit@plt+0xa5cfc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -169834,15 +169834,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq b141c <__cxa_atexit@plt+0xa5da8> │ │ │ │ b b1438 <__cxa_atexit@plt+0xa5dc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r4, r8, lsl #30 │ │ │ │ + mvneq r4, r0, lsl #30 │ │ │ │ biceq pc, pc, r4, asr #31 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ @@ -169876,15 +169876,15 @@ │ │ │ │ ldr r7, [pc, #16] @ b14cc <__cxa_atexit@plt+0xa5e58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff2f8 │ │ │ │ strexbeq pc, ip, [pc] @ │ │ │ │ - mvneq r4, r8, asr #28 │ │ │ │ + mvneq r4, r0, asr #28 │ │ │ │ biceq pc, pc, ip, lsl pc @ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b1508 <__cxa_atexit@plt+0xa5e94> │ │ │ │ ldr r3, [pc, #28] @ b1510 <__cxa_atexit@plt+0xa5e9c> │ │ │ │ @@ -169941,16 +169941,16 @@ │ │ │ │ ldr r7, [pc, #24] @ b15d8 <__cxa_atexit@plt+0xa5f64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffff1e0 │ │ │ │ - mvneq r4, r8, lsr #27 │ │ │ │ - mvneq r4, r4, lsr #26 │ │ │ │ + mvneq r4, r0, lsr #27 │ │ │ │ + mvneq r4, ip, lsl sp │ │ │ │ biceq pc, pc, r4, lsl lr @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #6 │ │ │ │ @@ -169968,15 +169968,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff170 │ │ │ │ - strheq r4, [r6, #204]! @ 0xcc │ │ │ │ + strheq r4, [r6, #196]! @ 0xc4 │ │ │ │ biceq pc, pc, ip, lsr #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq b167c <__cxa_atexit@plt+0xa6008> │ │ │ │ sub r7, r3, #1 │ │ │ │ @@ -169998,15 +169998,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq b16ac <__cxa_atexit@plt+0xa6038> │ │ │ │ b b16c8 <__cxa_atexit@plt+0xa6054> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r4, r4, ror ip │ │ │ │ + mvneq r4, ip, ror #24 │ │ │ │ biceq pc, pc, r4, lsr sp @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ @@ -170042,15 +170042,15 @@ │ │ │ │ ldr r7, [pc, #16] @ b1764 <__cxa_atexit@plt+0xa60f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffff060 │ │ │ │ biceq pc, pc, r4, lsl #26 │ │ │ │ - strheq r4, [r6, #180]! @ 0xb4 │ │ │ │ + mvneq r4, ip, lsr #23 │ │ │ │ biceq pc, pc, r4, lsl #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b17c8 <__cxa_atexit@plt+0xa6154> │ │ │ │ ldr r7, [pc, #100] @ b17f0 <__cxa_atexit@plt+0xa617c> │ │ │ │ @@ -170150,16 +170150,16 @@ │ │ │ │ ldr r7, [pc, #24] @ b191c <__cxa_atexit@plt+0xa62a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - mvneq r4, r0, ror sl │ │ │ │ - mvneq r4, r4, ror #19 │ │ │ │ + mvneq r4, r8, ror #20 │ │ │ │ + ldrdeq r4, [r6, #156]! @ 0x9c │ │ │ │ ldrdeq pc, [pc, #160] @ b19c8 <__cxa_atexit@plt+0xa6354> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ @@ -170181,15 +170181,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r4, ip, ror #18 │ │ │ │ + mvneq r4, r4, ror #18 │ │ │ │ biceq pc, pc, r8, asr sl @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -170228,17 +170228,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - mvneq r4, r0, asr #17 │ │ │ │ + strheq r4, [r6, #136]! @ 0x88 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - mvneq r4, r8, lsl #18 │ │ │ │ + mvneq r4, r0, lsl #18 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0x01cff990 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b1a90 <__cxa_atexit@plt+0xa641c> │ │ │ │ @@ -170249,15 +170249,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ b1aa4 <__cxa_atexit@plt+0xa6430> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r0, asr r8 │ │ │ │ + mvneq r4, r8, asr #16 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ biceq pc, pc, r4, asr #18 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b1ae8 <__cxa_atexit@plt+0xa6474> │ │ │ │ @@ -170289,15 +170289,15 @@ │ │ │ │ ldr r3, [pc, #16] @ b1b40 <__cxa_atexit@plt+0xa64cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r4, r8, asr #15 │ │ │ │ + mvneq r4, r0, asr #15 │ │ │ │ biceq pc, pc, r8, lsr #17 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b1b84 <__cxa_atexit@plt+0xa6510> │ │ │ │ ldr r7, [pc, #44] @ b1b94 <__cxa_atexit@plt+0xa6520> │ │ │ │ @@ -170359,16 +170359,16 @@ │ │ │ │ ldr r7, [pc, #24] @ b1c60 <__cxa_atexit@plt+0xa65ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - mvneq r4, r0, lsr #14 │ │ │ │ - mvneq r4, r0, lsr #13 │ │ │ │ + mvneq r4, r8, lsl r7 │ │ │ │ + @ instruction: 0x01e64698 │ │ │ │ biceq pc, pc, ip, lsl #15 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -170384,15 +170384,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ b1cc0 <__cxa_atexit@plt+0xa664c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, lsr r6 │ │ │ │ + mvneq r4, ip, lsr #12 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ biceq pc, pc, r8, lsr #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b1d24 <__cxa_atexit@plt+0xa66b0> │ │ │ │ @@ -170470,15 +170470,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq b1e0c <__cxa_atexit@plt+0xa6798> │ │ │ │ b b1e28 <__cxa_atexit@plt+0xa67b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r4, r4, lsl r5 │ │ │ │ + mvneq r4, ip, lsl #10 │ │ │ │ ldrdeq pc, [pc, #84] @ b1e78 <__cxa_atexit@plt+0xa6804> │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -170512,15 +170512,15 @@ │ │ │ │ ldr r7, [pc, #16] @ b1ebc <__cxa_atexit@plt+0xa6848> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffe908 │ │ │ │ biceq pc, pc, ip, lsr #11 │ │ │ │ - mvneq r4, ip, asr r4 │ │ │ │ + mvneq r4, r4, asr r4 │ │ │ │ biceq pc, pc, ip, lsr #10 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b1ef8 <__cxa_atexit@plt+0xa6884> │ │ │ │ ldr r7, [pc, #36] @ b1f08 <__cxa_atexit@plt+0xa6894> │ │ │ │ @@ -170574,16 +170574,16 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ b1fc8 <__cxa_atexit@plt+0xa6954> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, asr r3 │ │ │ │ - mvneq r4, ip, ror #6 │ │ │ │ + mvneq r4, ip, asr #6 │ │ │ │ + mvneq r4, r4, ror #6 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffe818 │ │ │ │ biceq pc, pc, r8, lsr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -170622,15 +170622,15 @@ │ │ │ │ ldr r7, [pc, #16] @ b2074 <__cxa_atexit@plt+0xa6a00> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r4 │ │ │ │ biceq pc, pc, r4, lsr #8 │ │ │ │ - mvneq r4, r0, lsr #5 │ │ │ │ + @ instruction: 0x01e64298 │ │ │ │ biceq pc, pc, r0, ror r3 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b20dc <__cxa_atexit@plt+0xa6a68> │ │ │ │ @@ -170673,16 +170673,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r4, [r6, #24]! │ │ │ │ - strheq r4, [r6, #20]! │ │ │ │ + strheq r4, [r6, #16]! │ │ │ │ + mvneq r4, ip, lsr #3 │ │ │ │ biceq pc, pc, r0, lsr #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b21ac <__cxa_atexit@plt+0xa6b38> │ │ │ │ @@ -170765,16 +170765,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, asr #32 │ │ │ │ - mvneq r4, r0, asr #32 │ │ │ │ + mvneq r4, r4, asr #32 │ │ │ │ + mvneq r4, r8, lsr r0 │ │ │ │ biceq pc, pc, r0, lsr r1 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b231c <__cxa_atexit@plt+0xa6ca8> │ │ │ │ @@ -170820,16 +170820,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, ror pc │ │ │ │ - mvneq r3, r4, ror #30 │ │ │ │ + mvneq r3, r8, ror #30 │ │ │ │ + mvneq r3, ip, asr pc │ │ │ │ biceq pc, pc, r4, asr r0 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b23f8 <__cxa_atexit@plt+0xa6d84> │ │ │ │ @@ -171078,21 +171078,21 @@ │ │ │ │ andeq r0, r0, r4, lsr #14 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strdeq r3, [r6, #176]! @ 0xb0 │ │ │ │ + mvneq r3, r8, ror #23 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ muleq r0, ip, r1 │ │ │ │ biceq lr, pc, r0, lsr #23 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ biceq lr, pc, r0, asr #4 │ │ │ │ - mvneq r3, ip, lsr ip │ │ │ │ + mvneq r3, r4, lsr ip │ │ │ │ biceq lr, pc, ip, lsr ip @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #8 │ │ │ │ @@ -171107,15 +171107,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r7, [pc, #12] @ b280c <__cxa_atexit@plt+0xa7198> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, ror #21 │ │ │ │ + mvneq r3, r0, ror #21 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ biceq lr, pc, ip, asr #20 │ │ │ │ ldrdeq lr, [pc, #184] @ b28d8 <__cxa_atexit@plt+0xa7264> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b2848 <__cxa_atexit@plt+0xa71d4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -171170,18 +171170,18 @@ │ │ │ │ add r8, r2, #1 │ │ │ │ b 1b90db4 <__cxa_atexit@plt+0x1b85740> │ │ │ │ ldr r7, [pc, #12] @ b2908 <__cxa_atexit@plt+0xa7294> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, ror #19 │ │ │ │ + mvneq r3, r4, ror #19 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ biceq lr, pc, r8, ror r0 @ │ │ │ │ - mvneq r3, r8, lsr #20 │ │ │ │ + mvneq r3, r0, lsr #20 │ │ │ │ ldrdeq lr, [pc, #168] @ b29c8 <__cxa_atexit@plt+0xa7354> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b2960 <__cxa_atexit@plt+0xa72ec> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ @@ -171241,27 +171241,27 @@ │ │ │ │ ldr r3, [pc, #56] @ b2a48 <__cxa_atexit@plt+0xa73d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ b2a4c <__cxa_atexit@plt+0xa73d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b db9580 <__cxa_atexit@plt+0xdadf0c> │ │ │ │ + b f16444 <__cxa_atexit@plt+0xf0add0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ b2a54 <__cxa_atexit@plt+0xa73e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r3, r8, asr r8 │ │ │ │ - mvneq r3, ip, lsr #18 │ │ │ │ - mvneq r3, ip, lsr #17 │ │ │ │ + mvneq r3, r0, asr r8 │ │ │ │ + mvneq r3, r4, lsr #18 │ │ │ │ + mvneq r3, r4, lsr #17 │ │ │ │ biceq lr, pc, r0, lsr sl @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #6 │ │ │ │ @@ -171269,36 +171269,36 @@ │ │ │ │ ldr r3, [pc, #48] @ b2ab0 <__cxa_atexit@plt+0xa743c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ b2ab4 <__cxa_atexit@plt+0xa7440> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b db9580 <__cxa_atexit@plt+0xdadf0c> │ │ │ │ + b f16444 <__cxa_atexit@plt+0xf0add0> │ │ │ │ ldr r7, [pc, #12] @ b2aac <__cxa_atexit@plt+0xa7438> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, asr #16 │ │ │ │ + mvneq r3, ip, lsr r8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r3, r8, ror #15 │ │ │ │ + mvneq r3, r0, ror #15 │ │ │ │ ldrdeq lr, [pc, #144] @ b2b50 <__cxa_atexit@plt+0xa74dc> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ b2ae4 <__cxa_atexit@plt+0xa7470> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r3, [pc, #12] @ b2ae8 <__cxa_atexit@plt+0xa7474> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b db9580 <__cxa_atexit@plt+0xdadf0c> │ │ │ │ + b f16444 <__cxa_atexit@plt+0xf0add0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01e6379c │ │ │ │ + @ instruction: 0x01e63794 │ │ │ │ @ instruction: 0x01cfe99c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #16] @ b2b10 <__cxa_atexit@plt+0xa749c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -171342,16 +171342,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b2bbc <__cxa_atexit@plt+0xa7548> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq r3, ip, lsr #15 │ │ │ │ - mvneq r3, ip, lsr r7 │ │ │ │ + mvneq r3, r4, lsr #15 │ │ │ │ + mvneq r3, r4, lsr r7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ bne b2bec <__cxa_atexit@plt+0xa7578> │ │ │ │ @@ -171360,15 +171360,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ b2c00 <__cxa_atexit@plt+0xa758c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r6, #96]! @ 0x60 │ │ │ │ + mvneq r3, r8, ror #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq b2c38 <__cxa_atexit@plt+0xa75c4> │ │ │ │ sub r7, r3, #1 │ │ │ │ cmp r7, #4 │ │ │ │ @@ -171402,16 +171402,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b2cac <__cxa_atexit@plt+0xa7638> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strheq r3, [r6, #104]! @ 0x68 │ │ │ │ - mvneq r3, r0, asr r6 │ │ │ │ + strheq r3, [r6, #96]! @ 0x60 │ │ │ │ + mvneq r3, r8, asr #12 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ bne b2cdc <__cxa_atexit@plt+0xa7668> │ │ │ │ @@ -171420,15 +171420,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ b2cf0 <__cxa_atexit@plt+0xa767c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, lsl #12 │ │ │ │ + strdeq r3, [r6, #92]! @ 0x5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq b2d28 <__cxa_atexit@plt+0xa76b4> │ │ │ │ sub r7, r3, #1 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -171462,16 +171462,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b2d9c <__cxa_atexit@plt+0xa7728> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq r3, r8, asr #11 │ │ │ │ - mvneq r3, r0, ror #10 │ │ │ │ + mvneq r3, r0, asr #11 │ │ │ │ + mvneq r3, r8, asr r5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne b2dcc <__cxa_atexit@plt+0xa7758> │ │ │ │ @@ -171480,15 +171480,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ b 1b09c98 <__cxa_atexit@plt+0x1afe624> │ │ │ │ ldr r7, [pc, #12] @ b2de0 <__cxa_atexit@plt+0xa776c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, lsl r5 │ │ │ │ + mvneq r3, ip, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq b2e18 <__cxa_atexit@plt+0xa77a4> │ │ │ │ sub r7, r3, #1 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -171509,15 +171509,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq b2e48 <__cxa_atexit@plt+0xa77d4> │ │ │ │ b b2e60 <__cxa_atexit@plt+0xa77ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrdeq r3, [r6, #72]! @ 0x48 │ │ │ │ + ldrdeq r3, [r6, #64]! @ 0x40 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ bne b2ea4 <__cxa_atexit@plt+0xa7830> │ │ │ │ @@ -171544,15 +171544,15 @@ │ │ │ │ ldr r7, [pc, #16] @ b2edc <__cxa_atexit@plt+0xa7868> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff7fcc │ │ │ │ biceq lr, pc, r0, lsr r2 @ │ │ │ │ - mvneq r3, ip, lsr r4 │ │ │ │ + mvneq r3, r4, lsr r4 │ │ │ │ biceq lr, pc, ip, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq b2f20 <__cxa_atexit@plt+0xa78ac> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -171570,16 +171570,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b2f48 <__cxa_atexit@plt+0xa78d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, lsr #7 │ │ │ │ - mvneq r3, r0, asr #7 │ │ │ │ + mvneq r3, r0, lsr #7 │ │ │ │ + strheq r3, [r6, #56]! @ 0x38 │ │ │ │ @ instruction: 0x01cfe49c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne b2f78 <__cxa_atexit@plt+0xa7904> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -171587,15 +171587,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ b2f8c <__cxa_atexit@plt+0xa7918> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, ror #6 │ │ │ │ + mvneq r3, ip, asr r3 │ │ │ │ biceq lr, pc, r0, lsl r4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi b2ff4 <__cxa_atexit@plt+0xa7980> │ │ │ │ mov r0, r4 │ │ │ │ @@ -171616,16 +171616,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1b8d338 <__cxa_atexit@plt+0x1b81cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq lr, pc, r4, ror #7 │ │ │ │ - strheq r3, [r6, #40]! @ 0x28 │ │ │ │ - ldrdeq r3, [r6, #32]! │ │ │ │ + strheq r3, [r6, #32]! │ │ │ │ + mvneq r3, r8, asr #5 │ │ │ │ biceq lr, pc, r4, ror #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b3050 <__cxa_atexit@plt+0xa79dc> │ │ │ │ @@ -171879,15 +171879,15 @@ │ │ │ │ andeq r0, r0, r8, lsr #23 │ │ │ │ andeq r0, r0, r4, lsl r9 │ │ │ │ muleq r0, r4, r9 │ │ │ │ andeq r0, r0, r0, lsr #11 │ │ │ │ andeq r0, r0, r8, ror #11 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - mvneq r3, r8, asr #2 │ │ │ │ + mvneq r3, r0, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #16 │ │ │ │ bne b3460 <__cxa_atexit@plt+0xa7dec> │ │ │ │ @@ -171904,15 +171904,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq r2, r0, lsl #29 │ │ │ │ + mvneq r2, r8, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -171953,48 +171953,48 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ b3550 <__cxa_atexit@plt+0xa7edc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq r2, ip, asr #27 │ │ │ │ - ldrdeq r2, [r6, #216]! @ 0xd8 │ │ │ │ + mvneq r2, r4, asr #27 │ │ │ │ + ldrdeq r2, [r6, #208]! @ 0xd0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r2, [r6, #212]! @ 0xd4 │ │ │ │ + mvneq r2, ip, lsr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b3578 <__cxa_atexit@plt+0xa7f04> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ b358c <__cxa_atexit@plt+0xa7f18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, ror #26 │ │ │ │ + mvneq r2, r0, ror #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ b35c4 <__cxa_atexit@plt+0xa7f50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ b35c8 <__cxa_atexit@plt+0xa7f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, asr #26 │ │ │ │ - mvneq r2, r4, asr #26 │ │ │ │ + mvneq r2, ip, lsr sp │ │ │ │ + mvneq r2, ip, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #15 │ │ │ │ beq b3604 <__cxa_atexit@plt+0xa7f90> │ │ │ │ @@ -172017,17 +172017,17 @@ │ │ │ │ ldr r7, [pc, #20] @ b3644 <__cxa_atexit@plt+0xa7fd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strheq r2, [r6, #200]! @ 0xc8 │ │ │ │ + strheq r2, [r6, #192]! @ 0xc0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq r2, ip, ror #25 │ │ │ │ + mvneq r2, r4, ror #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -172068,48 +172068,48 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ b371c <__cxa_atexit@plt+0xa80a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq r2, r0, lsl #24 │ │ │ │ - mvneq r2, ip, lsl #24 │ │ │ │ + strdeq r2, [r6, #184]! @ 0xb8 │ │ │ │ + mvneq r2, r4, lsl #24 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq r2, r8, ror #23 │ │ │ │ + mvneq r2, r0, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b3744 <__cxa_atexit@plt+0xa80d0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ b3758 <__cxa_atexit@plt+0xa80e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e62b9c │ │ │ │ + @ instruction: 0x01e62b94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ b3790 <__cxa_atexit@plt+0xa811c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ b3794 <__cxa_atexit@plt+0xa8120> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, ror fp │ │ │ │ - mvneq r2, r8, ror fp │ │ │ │ + mvneq r2, r0, ror fp │ │ │ │ + mvneq r2, r0, ror fp │ │ │ │ biceq sp, pc, r8, asr ip @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq b37d0 <__cxa_atexit@plt+0xa815c> │ │ │ │ sub r7, r3, #1 │ │ │ │ @@ -172149,16 +172149,16 @@ │ │ │ │ ldr r7, [pc, #24] @ b3858 <__cxa_atexit@plt+0xa81e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - mvneq r2, r4, lsr #22 │ │ │ │ - mvneq r2, r4, lsr #21 │ │ │ │ + mvneq r2, ip, lsl fp │ │ │ │ + @ instruction: 0x01e62a9c │ │ │ │ @ instruction: 0x01cfdb94 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #14 │ │ │ │ @@ -172172,15 +172172,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ b38b0 <__cxa_atexit@plt+0xa823c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, asr #20 │ │ │ │ + mvneq r2, r8, lsr sl │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ biceq sp, pc, r8, lsr fp @ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b38ec <__cxa_atexit@plt+0xa8278> │ │ │ │ @@ -172239,16 +172239,16 @@ │ │ │ │ ldr r7, [pc, #24] @ b39c0 <__cxa_atexit@plt+0xa834c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strheq r2, [r6, #156]! @ 0x9c │ │ │ │ - mvneq r2, ip, lsr r9 │ │ │ │ + strheq r2, [r6, #148]! @ 0x94 │ │ │ │ + mvneq r2, r4, lsr r9 │ │ │ │ strheq sp, [pc, #156] @ b3a68 <__cxa_atexit@plt+0xa83f4> │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #13 │ │ │ │ @@ -172262,15 +172262,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ b3a18 <__cxa_atexit@plt+0xa83a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [r6, #136]! @ 0x88 │ │ │ │ + ldrdeq r2, [r6, #128]! @ 0x80 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ biceq sp, pc, r0, ror #18 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b3aa4 <__cxa_atexit@plt+0xa8430> │ │ │ │ @@ -172403,16 +172403,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b3c50 <__cxa_atexit@plt+0xa85dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq r2, r8, lsl r7 │ │ │ │ - mvneq r2, r8, lsr #13 │ │ │ │ + mvneq r2, r0, lsl r7 │ │ │ │ + mvneq r2, r0, lsr #13 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #12 │ │ │ │ bne b3c80 <__cxa_atexit@plt+0xa860c> │ │ │ │ @@ -172421,15 +172421,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ b3c94 <__cxa_atexit@plt+0xa8620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, asr r6 │ │ │ │ + mvneq r2, r4, asr r6 │ │ │ │ biceq sp, pc, r8, asr r7 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq b3cd0 <__cxa_atexit@plt+0xa865c> │ │ │ │ sub r7, r3, #1 │ │ │ │ @@ -172471,16 +172471,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ biceq sp, pc, r8, lsl #10 │ │ │ │ - mvneq r2, r4, lsr #12 │ │ │ │ - mvneq r2, r0, lsr #11 │ │ │ │ + mvneq r2, ip, lsl r6 │ │ │ │ + @ instruction: 0x01e62598 │ │ │ │ biceq sp, pc, ip, lsl #13 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -172495,15 +172495,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r7, [pc, #12] @ b3dbc <__cxa_atexit@plt+0xa8748> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, lsr r5 │ │ │ │ + mvneq r2, ip, lsr #10 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0x01cfd494 │ │ │ │ biceq sp, pc, r8, lsr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ b3df8 <__cxa_atexit@plt+0xa8784> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -172556,15 +172556,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq b3ea4 <__cxa_atexit@plt+0xa8830> │ │ │ │ b b3ec0 <__cxa_atexit@plt+0xa884c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r2, r0, lsl #9 │ │ │ │ + mvneq r2, r8, ror r4 │ │ │ │ biceq sp, pc, ip, lsr r5 @ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #10 │ │ │ │ @@ -172598,15 +172598,15 @@ │ │ │ │ ldr r7, [pc, #16] @ b3f54 <__cxa_atexit@plt+0xa88e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffc870 │ │ │ │ biceq sp, pc, r4, lsl r5 @ │ │ │ │ - mvneq r2, r0, asr #7 │ │ │ │ + strheq r2, [r6, #56]! @ 0x38 │ │ │ │ @ instruction: 0x01cfd494 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b3fa8 <__cxa_atexit@plt+0xa8934> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -172682,16 +172682,16 @@ │ │ │ │ ldr r7, [pc, #24] @ b40ac <__cxa_atexit@plt+0xa8a38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - mvneq r2, r4, ror #5 │ │ │ │ - mvneq r2, r0, asr r2 │ │ │ │ + ldrdeq r2, [r6, #44]! @ 0x2c │ │ │ │ + mvneq r2, r8, asr #4 │ │ │ │ biceq sp, pc, r0, asr #6 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #9 │ │ │ │ @@ -172713,15 +172713,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq r2, [r6, #24]! │ │ │ │ + ldrdeq r2, [r6, #16]! │ │ │ │ biceq sp, pc, r8, asr #5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -172760,17 +172760,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - mvneq r2, r0, lsr r1 │ │ │ │ + mvneq r2, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - mvneq r2, r8, ror r1 │ │ │ │ + mvneq r2, r0, ror r1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ biceq sp, pc, r0, lsl #4 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b4220 <__cxa_atexit@plt+0xa8bac> │ │ │ │ @@ -172781,15 +172781,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ b4234 <__cxa_atexit@plt+0xa8bc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, asr #1 │ │ │ │ + strheq r2, [r6, #8]! │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strheq sp, [pc, #20] @ b4258 <__cxa_atexit@plt+0xa8be4> │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b4284 <__cxa_atexit@plt+0xa8c10> │ │ │ │ @@ -172831,15 +172831,15 @@ │ │ │ │ ldr r3, [pc, #16] @ b42f8 <__cxa_atexit@plt+0xa8c84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r2, r0, lsl r0 │ │ │ │ + mvneq r2, r8 │ │ │ │ strdeq sp, [pc] @ b4308 <__cxa_atexit@plt+0xa8c94> │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b4348 <__cxa_atexit@plt+0xa8cd4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -172891,15 +172891,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq b43e0 <__cxa_atexit@plt+0xa8d6c> │ │ │ │ b b43fc <__cxa_atexit@plt+0xa8d88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r1, r0, asr #30 │ │ │ │ + mvneq r1, r8, lsr pc │ │ │ │ biceq sp, pc, r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #8 │ │ │ │ @@ -172933,15 +172933,15 @@ │ │ │ │ ldr r7, [pc, #16] @ b4490 <__cxa_atexit@plt+0xa8e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffc334 │ │ │ │ ldrdeq ip, [pc, #248] @ b4590 <__cxa_atexit@plt+0xa8f1c> │ │ │ │ - mvneq r1, r8, lsl #29 │ │ │ │ + mvneq r1, r0, lsl #29 │ │ │ │ biceq ip, pc, r8, asr pc @ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b44cc <__cxa_atexit@plt+0xa8e58> │ │ │ │ ldr r3, [pc, #28] @ b44d4 <__cxa_atexit@plt+0xa8e60> │ │ │ │ @@ -172996,16 +172996,16 @@ │ │ │ │ ldr r7, [pc, #24] @ b4594 <__cxa_atexit@plt+0xa8f20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ biceq ip, pc, r8, ror lr @ │ │ │ │ - mvneq r1, r0, ror #27 │ │ │ │ - mvneq r1, ip, ror #26 │ │ │ │ + ldrdeq r1, [r6, #216]! @ 0xd8 │ │ │ │ + mvneq r1, r4, ror #26 │ │ │ │ biceq ip, pc, r8, asr lr @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ @@ -173018,15 +173018,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 1b90db4 <__cxa_atexit@plt+0x1b85740> │ │ │ │ ldr r7, [pc, #12] @ b45e8 <__cxa_atexit@plt+0xa8f74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, lsl #26 │ │ │ │ + mvneq r1, r4, lsl #26 │ │ │ │ biceq ip, pc, r0, lsl lr @ │ │ │ │ biceq ip, pc, r0, lsl #28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq b4628 <__cxa_atexit@plt+0xa8fb4> │ │ │ │ @@ -173092,16 +173092,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xffffe9c4 │ │ │ │ biceq ip, pc, ip, lsr #27 │ │ │ │ - mvneq r1, r8, asr #25 │ │ │ │ - mvneq r1, r4, lsl ip │ │ │ │ + mvneq r1, r0, asr #25 │ │ │ │ + mvneq r1, ip, lsl #24 │ │ │ │ ldrdeq ip, [pc, #200] @ b47e8 <__cxa_atexit@plt+0xa9174> │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #6 │ │ │ │ @@ -173141,15 +173141,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffe8f4 │ │ │ │ biceq ip, pc, r4, ror #25 │ │ │ │ - mvneq r1, ip, asr #22 │ │ │ │ + mvneq r1, r4, asr #22 │ │ │ │ biceq ip, pc, r8, lsl ip @ │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b4808 <__cxa_atexit@plt+0xa9194> │ │ │ │ ldr r3, [pc, #24] @ b4810 <__cxa_atexit@plt+0xa919c> │ │ │ │ @@ -173240,15 +173240,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq b4954 <__cxa_atexit@plt+0xa92e0> │ │ │ │ b b4970 <__cxa_atexit@plt+0xa92fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r1, ip, asr #19 │ │ │ │ + mvneq r1, r4, asr #19 │ │ │ │ biceq ip, pc, ip, lsl #21 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ @@ -173284,15 +173284,15 @@ │ │ │ │ ldr r7, [pc, #16] @ b4a0c <__cxa_atexit@plt+0xa9398> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffbdb8 │ │ │ │ biceq ip, pc, ip, asr sl @ │ │ │ │ - mvneq r1, ip, lsl #18 │ │ │ │ + mvneq r1, r4, lsl #18 │ │ │ │ ldrdeq ip, [pc, #156] @ b4ab8 <__cxa_atexit@plt+0xa9444> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b4a4c <__cxa_atexit@plt+0xa93d8> │ │ │ │ ldr r3, [pc, #32] @ b4a54 <__cxa_atexit@plt+0xa93e0> │ │ │ │ @@ -173375,16 +173375,16 @@ │ │ │ │ ldr r7, [pc, #24] @ b4b80 <__cxa_atexit@plt+0xa950c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r1, r0, lsl r8 │ │ │ │ - mvneq r1, r0, lsl #15 │ │ │ │ + mvneq r1, r8, lsl #16 │ │ │ │ + mvneq r1, r8, ror r7 │ │ │ │ biceq ip, pc, ip, ror #16 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ @@ -173407,15 +173407,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r1, r4, lsl #14 │ │ │ │ + strdeq r1, [r6, #108]! @ 0x6c │ │ │ │ strdeq ip, [pc, #112] @ b4c78 <__cxa_atexit@plt+0xa9604> │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -173451,17 +173451,17 @@ │ │ │ │ ldr r7, [pc, #20] @ b4cac <__cxa_atexit@plt+0xa9638> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - mvneq r1, ip, asr #12 │ │ │ │ + mvneq r1, r4, asr #12 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r1, r0, lsr #13 │ │ │ │ + @ instruction: 0x01e61698 │ │ │ │ biceq ip, pc, r8, lsr r7 @ │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b4ce8 <__cxa_atexit@plt+0xa9674> │ │ │ │ ldr r3, [pc, #40] @ b4d00 <__cxa_atexit@plt+0xa968c> │ │ │ │ @@ -173471,15 +173471,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ b4cfc <__cxa_atexit@plt+0xa9688> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [r6, #88]! @ 0x58 │ │ │ │ + strdeq r1, [r6, #80]! @ 0x50 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ biceq ip, pc, ip, ror #13 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b4d30 <__cxa_atexit@plt+0xa96bc> │ │ │ │ @@ -173491,15 +173491,15 @@ │ │ │ │ ldr r3, [pc, #16] @ b4d48 <__cxa_atexit@plt+0xa96d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r1, r0, asr #11 │ │ │ │ + strheq r1, [r6, #88]! @ 0x58 │ │ │ │ biceq ip, pc, r0, lsr #13 │ │ │ │ andeq r0, r0, r7, lsl #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b4da8 <__cxa_atexit@plt+0xa9734> │ │ │ │ ldr r7, [pc, #92] @ b4dcc <__cxa_atexit@plt+0xa9758> │ │ │ │ @@ -173598,16 +173598,16 @@ │ │ │ │ ldr r7, [pc, #24] @ b4efc <__cxa_atexit@plt+0xa9888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01e61490 │ │ │ │ - mvneq r1, r4, lsl #8 │ │ │ │ + mvneq r1, r8, lsl #9 │ │ │ │ + strdeq r1, [r6, #60]! @ 0x3c │ │ │ │ strdeq ip, [pc, #64] @ b4f48 <__cxa_atexit@plt+0xa98d4> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -173629,15 +173629,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r1, ip, lsl #7 │ │ │ │ + mvneq r1, r4, lsl #7 │ │ │ │ biceq ip, pc, r8, ror r4 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r2, r7, #3 │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -173702,20 +173702,20 @@ │ │ │ │ ldr r7, [pc, #36] @ b50a8 <__cxa_atexit@plt+0xa9a34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ @ instruction: 0xffffb71c │ │ │ │ - ldrdeq r1, [r6, #44]! @ 0x2c │ │ │ │ + ldrdeq r1, [r6, #36]! @ 0x24 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xffffb794 │ │ │ │ ldrdeq ip, [pc, #52] @ b50e4 <__cxa_atexit@plt+0xa9a70> │ │ │ │ - mvneq r1, r4, asr #5 │ │ │ │ + strheq r1, [r6, #44]! @ 0x2c │ │ │ │ biceq ip, pc, r0, asr #6 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne b5108 <__cxa_atexit@plt+0xa9a94> │ │ │ │ ldr r7, [pc, #104] @ b5138 <__cxa_atexit@plt+0xa9ac4> │ │ │ │ @@ -173745,15 +173745,15 @@ │ │ │ │ ldr r7, [pc, #16] @ b5140 <__cxa_atexit@plt+0xa9acc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffb684 │ │ │ │ biceq ip, pc, r8, lsr #6 │ │ │ │ - ldrdeq r1, [r6, #24]! │ │ │ │ + ldrdeq r1, [r6, #16]! │ │ │ │ biceq ip, pc, r8, lsr #5 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b5184 <__cxa_atexit@plt+0xa9b10> │ │ │ │ ldr r7, [pc, #44] @ b5194 <__cxa_atexit@plt+0xa9b20> │ │ │ │ @@ -173803,15 +173803,15 @@ │ │ │ │ ldr r7, [pc, #16] @ b5228 <__cxa_atexit@plt+0xa9bb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffb588 │ │ │ │ biceq ip, pc, r0, asr #4 │ │ │ │ - mvneq r1, ip, lsr #2 │ │ │ │ + mvneq r1, r4, lsr #2 │ │ │ │ biceq ip, pc, r0, asr #3 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b526c <__cxa_atexit@plt+0xa9bf8> │ │ │ │ ldr r7, [pc, #44] @ b527c <__cxa_atexit@plt+0xa9c08> │ │ │ │ @@ -173853,15 +173853,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq b52e8 <__cxa_atexit@plt+0xa9c74> │ │ │ │ b b5304 <__cxa_atexit@plt+0xa9c90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r1, r8, lsr r0 │ │ │ │ + mvneq r1, r0, lsr r0 │ │ │ │ strdeq ip, [pc, #8] @ b5308 <__cxa_atexit@plt+0xa9c94> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -173897,15 +173897,15 @@ │ │ │ │ ldr r7, [pc, #16] @ b53a0 <__cxa_atexit@plt+0xa9d2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffb424 │ │ │ │ biceq ip, pc, r8, asr #1 │ │ │ │ - mvneq r0, r8, ror pc │ │ │ │ + mvneq r0, r0, ror pc │ │ │ │ biceq ip, pc, r8, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b5404 <__cxa_atexit@plt+0xa9d90> │ │ │ │ ldr r7, [pc, #100] @ b542c <__cxa_atexit@plt+0xa9db8> │ │ │ │ @@ -173991,16 +173991,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ b5528 <__cxa_atexit@plt+0xa9eb4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r6, #212]! @ 0xd4 │ │ │ │ - mvneq r0, ip, lsl #28 │ │ │ │ + mvneq r0, ip, ror #27 │ │ │ │ + mvneq r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffb2b4 │ │ │ │ biceq fp, pc, r8, asr #30 │ │ │ │ biceq fp, pc, r4, asr lr @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -174014,15 +174014,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ b5578 <__cxa_atexit@plt+0xa9f04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, ror sp │ │ │ │ + mvneq r0, r0, ror sp │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ biceq fp, pc, r0, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b55b4 <__cxa_atexit@plt+0xa9f40> │ │ │ │ @@ -174075,16 +174075,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ b566c <__cxa_atexit@plt+0xa9ff8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x01e60c90 │ │ │ │ - @ instruction: 0x01e60c9c │ │ │ │ + mvneq r0, r8, lsl #25 │ │ │ │ + @ instruction: 0x01e60c94 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ biceq fp, pc, r8, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b56f8 <__cxa_atexit@plt+0xaa084> │ │ │ │ @@ -174125,15 +174125,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ biceq r9, pc, r0, lsl #1 │ │ │ │ - mvneq r0, r8, ror #23 │ │ │ │ + mvneq r0, r0, ror #23 │ │ │ │ biceq fp, pc, r8, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #80] @ b57a4 <__cxa_atexit@plt+0xaa130> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -174195,16 +174195,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r6, #172]! @ 0xac │ │ │ │ - strheq r0, [r6, #172]! @ 0xac │ │ │ │ + strheq r0, [r6, #164]! @ 0xa4 │ │ │ │ + strheq r0, [r6, #164]! @ 0xa4 │ │ │ │ @ instruction: 0x01cfbb98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b58b4 <__cxa_atexit@plt+0xaa240> │ │ │ │ @@ -174298,16 +174298,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, lsl r9 │ │ │ │ - mvneq r0, ip, lsl #18 │ │ │ │ + mvneq r0, r0, lsl r9 │ │ │ │ + mvneq r0, r4, lsl #18 │ │ │ │ strdeq fp, [pc, #156] @ b5a94 <__cxa_atexit@plt+0xaa420> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5a50 <__cxa_atexit@plt+0xaa3dc> │ │ │ │ @@ -174350,16 +174350,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, asr #16 │ │ │ │ - mvneq r0, r0, asr #16 │ │ │ │ + mvneq r0, ip, lsr r8 │ │ │ │ + mvneq r0, r8, lsr r8 │ │ │ │ biceq fp, pc, ip, lsr #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5b20 <__cxa_atexit@plt+0xaa4ac> │ │ │ │ @@ -174442,16 +174442,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r6, #104]! @ 0x68 │ │ │ │ - mvneq r0, ip, asr #13 │ │ │ │ + ldrdeq r0, [r6, #96]! @ 0x60 │ │ │ │ + mvneq r0, r4, asr #13 │ │ │ │ strheq fp, [pc, #124] @ b5cb4 <__cxa_atexit@plt+0xaa640> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5c90 <__cxa_atexit@plt+0xaa61c> │ │ │ │ @@ -174521,15 +174521,15 @@ │ │ │ │ b 1b8d338 <__cxa_atexit@plt+0x1b81cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq fp, pc, r4, lsl #13 │ │ │ │ biceq fp, pc, r4, lsr #13 │ │ │ │ - mvneq r0, r0, asr r5 │ │ │ │ + mvneq r0, r8, asr #10 │ │ │ │ biceq fp, pc, r4, lsl r7 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5dc8 <__cxa_atexit@plt+0xaa754> │ │ │ │ @@ -174572,16 +174572,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip, asr #9 │ │ │ │ - mvneq r0, r8, asr #9 │ │ │ │ + mvneq r0, r4, asr #9 │ │ │ │ + mvneq r0, r0, asr #9 │ │ │ │ biceq fp, pc, r4, lsr #13 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b5e98 <__cxa_atexit@plt+0xaa824> │ │ │ │ @@ -174664,16 +174664,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, ror #6 │ │ │ │ - mvneq r0, r4, asr r3 │ │ │ │ + mvneq r0, r8, asr r3 │ │ │ │ + mvneq r0, ip, asr #6 │ │ │ │ ldrdeq fp, [pc, #68] @ b5ff4 <__cxa_atexit@plt+0xaa980> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b6008 <__cxa_atexit@plt+0xaa994> │ │ │ │ @@ -174719,16 +174719,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, lsl #5 │ │ │ │ - mvneq r0, r8, ror r2 │ │ │ │ + mvneq r0, ip, ror r2 │ │ │ │ + mvneq r0, r0, ror r2 │ │ │ │ strdeq fp, [pc, #56] @ b60c4 <__cxa_atexit@plt+0xaaa50> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b60e4 <__cxa_atexit@plt+0xaaa70> │ │ │ │ @@ -174875,15 +174875,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r0, ip, lsr r1 │ │ │ │ + mvneq r0, r4, lsr r1 │ │ │ │ biceq fp, pc, r8, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b6328 <__cxa_atexit@plt+0xaacb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -175003,15 +175003,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ b64f4 <__cxa_atexit@plt+0xaae80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, lsl #2 │ │ │ │ + strdeq r0, [r6, #8]! │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq fp, pc, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -175057,15 +175057,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b65cc <__cxa_atexit@plt+0xaaf58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, lsl #26 │ │ │ │ + mvneq pc, r0, lsl #26 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ biceq sl, pc, r8, lsr #31 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq sl, pc, ip, ror pc @ │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -175184,15 +175184,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq pc, ip, ror #25 │ │ │ │ + mvneq pc, r4, ror #25 │ │ │ │ @ instruction: 0x01cfad94 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -175365,15 +175365,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq sl, pc, r0, lsr #22 │ │ │ │ - mvneq pc, r4, lsl sl @ │ │ │ │ + mvneq pc, ip, lsl #20 │ │ │ │ biceq sl, pc, r0, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b6b18 <__cxa_atexit@plt+0xab4a4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -175408,19 +175408,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ b6b50 <__cxa_atexit@plt+0xab4dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - strheq pc, [r5, #120]! @ 0x78 @ │ │ │ │ + strheq pc, [r5, #112]! @ 0x70 @ │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq pc, r4, lsl #15 │ │ │ │ + mvneq pc, ip, ror r7 @ │ │ │ │ biceq sl, pc, r8, lsr sl @ │ │ │ │ - mvneq pc, r8, asr #14 │ │ │ │ + mvneq pc, r0, asr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b6b94 <__cxa_atexit@plt+0xab520> │ │ │ │ ldr r7, [pc, #48] @ b6ba4 <__cxa_atexit@plt+0xab530> │ │ │ │ @@ -175471,15 +175471,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq pc, ip, ror #15 │ │ │ │ + mvneq pc, r4, ror #15 │ │ │ │ biceq sl, pc, r4, asr r9 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b6c78 <__cxa_atexit@plt+0xab604> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -175599,15 +175599,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ b6e44 <__cxa_atexit@plt+0xab7d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq pc, [r5, #112]! @ 0x70 @ │ │ │ │ + mvneq pc, r8, lsr #15 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq sl, pc, r8, ror r7 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -175653,15 +175653,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b6f1c <__cxa_atexit@plt+0xab8a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq pc, [r5, #56]! @ 0x38 @ │ │ │ │ + strheq pc, [r5, #48]! @ 0x30 @ │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0x01cfa694 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq sl, pc, r8, ror #12 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -175780,15 +175780,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0x01e5f39c │ │ │ │ + @ instruction: 0x01e5f394 │ │ │ │ biceq sl, pc, r0, lsl #9 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -175961,15 +175961,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq sl, pc, ip, lsl #4 │ │ │ │ - mvneq pc, r4, asr #1 │ │ │ │ + strheq pc, [r5, #12]! @ │ │ │ │ biceq sl, pc, ip, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b7468 <__cxa_atexit@plt+0xabdf4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -176004,19 +176004,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ b74a0 <__cxa_atexit@plt+0xabe2c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, ror #28 │ │ │ │ + mvneq lr, r0, ror #28 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq lr, r4, lsr lr │ │ │ │ + mvneq lr, ip, lsr #28 │ │ │ │ biceq sl, pc, r4, lsr #2 │ │ │ │ - strdeq lr, [r5, #216]! @ 0xd8 │ │ │ │ + strdeq lr, [r5, #208]! @ 0xd0 │ │ │ │ biceq sl, pc, r0, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b74d8 <__cxa_atexit@plt+0xabe64> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -176024,15 +176024,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b b7870 <__cxa_atexit@plt+0xac1fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, lsr #27 │ │ │ │ + mvneq lr, r4, lsr #27 │ │ │ │ biceq sl, pc, r0, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b7518 <__cxa_atexit@plt+0xabea4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -176040,15 +176040,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b b7870 <__cxa_atexit@plt+0xac1fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, ror #26 │ │ │ │ + mvneq lr, r4, ror #26 │ │ │ │ biceq sl, pc, r0, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b b7870 <__cxa_atexit@plt+0xac1fc> │ │ │ │ @ instruction: 0x01cfa098 │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -176091,20 +176091,20 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, lsl #26 │ │ │ │ - mvneq lr, r8, asr lr │ │ │ │ - strdeq lr, [r5, #192]! @ 0xc0 │ │ │ │ - mvneq lr, r8, ror #26 │ │ │ │ - mvneq lr, r4, ror #30 │ │ │ │ + strdeq lr, [r5, #204]! @ 0xcc │ │ │ │ + mvneq lr, r0, asr lr │ │ │ │ + mvneq lr, r8, ror #25 │ │ │ │ + mvneq lr, r0, ror #26 │ │ │ │ mvneq lr, ip, asr pc │ │ │ │ + mvneq lr, r4, asr pc │ │ │ │ biceq r9, pc, r0, ror #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b b7870 <__cxa_atexit@plt+0xac1fc> │ │ │ │ strheq r9, [pc, #248] @ b7718 <__cxa_atexit@plt+0xac0a4> │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -176147,20 +176147,20 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, lsr #24 │ │ │ │ - mvneq lr, r8, ror sp │ │ │ │ - mvneq lr, r0, lsl ip │ │ │ │ - mvneq lr, r8, lsl #25 │ │ │ │ - mvneq lr, r4, lsl #29 │ │ │ │ + mvneq lr, ip, lsl ip │ │ │ │ + mvneq lr, r0, ror sp │ │ │ │ + mvneq lr, r8, lsl #24 │ │ │ │ + mvneq lr, r0, lsl #25 │ │ │ │ mvneq lr, ip, ror lr │ │ │ │ + mvneq lr, r4, ror lr │ │ │ │ biceq r9, pc, r0, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b b7870 <__cxa_atexit@plt+0xac1fc> │ │ │ │ ldrdeq r9, [pc, #232] @ b77e8 <__cxa_atexit@plt+0xac174> │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -176203,20 +176203,20 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, asr #22 │ │ │ │ - @ instruction: 0x01e5ec98 │ │ │ │ - mvneq lr, r0, lsr fp │ │ │ │ - mvneq lr, r8, lsr #23 │ │ │ │ - mvneq lr, r4, lsr #27 │ │ │ │ + mvneq lr, ip, lsr fp │ │ │ │ + @ instruction: 0x01e5ec90 │ │ │ │ + mvneq lr, r8, lsr #22 │ │ │ │ + mvneq lr, r0, lsr #23 │ │ │ │ @ instruction: 0x01e5ed9c │ │ │ │ + @ instruction: 0x01e5ed94 │ │ │ │ biceq r9, pc, r0, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b b7870 <__cxa_atexit@plt+0xac1fc> │ │ │ │ biceq r9, pc, ip, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -176608,30 +176608,30 @@ │ │ │ │ bx r1 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, r8, lsl r6 │ │ │ │ - @ instruction: 0x01e5e594 │ │ │ │ + mvneq lr, r0, lsl r6 │ │ │ │ + mvneq lr, ip, lsl #11 │ │ │ │ @ instruction: 0xfffff7b4 │ │ │ │ @ instruction: 0xfffff794 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ - mvneq lr, ip, lsr #13 │ │ │ │ - mvneq lr, r4, lsr #12 │ │ │ │ + mvneq lr, r4, lsr #13 │ │ │ │ + mvneq lr, ip, lsl r6 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - @ instruction: 0x01e5e790 │ │ │ │ - mvneq lr, ip, lsl #14 │ │ │ │ + mvneq lr, r8, lsl #15 │ │ │ │ + mvneq lr, r4, lsl #14 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ - mvneq lr, r4, ror r6 │ │ │ │ + mvneq lr, ip, ror #12 │ │ │ │ @ instruction: 0xfffff730 │ │ │ │ - mvneq lr, r8, lsr #10 │ │ │ │ + mvneq lr, r0, lsr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b7e80 <__cxa_atexit@plt+0xac80c> │ │ │ │ ldr r7, [pc, #48] @ b7e90 <__cxa_atexit@plt+0xac81c> │ │ │ │ @@ -176682,15 +176682,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq lr, r0, lsl #10 │ │ │ │ + strdeq lr, [r5, #72]! @ 0x48 │ │ │ │ biceq r9, pc, ip, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b7f64 <__cxa_atexit@plt+0xac8f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -176810,15 +176810,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ b8130 <__cxa_atexit@plt+0xacabc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, asr #9 │ │ │ │ + strheq lr, [r5, #76]! @ 0x4c │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r9, [pc, #64] @ b8178 <__cxa_atexit@plt+0xacb04> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -176864,15 +176864,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b8208 <__cxa_atexit@plt+0xacb94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, asr #1 │ │ │ │ + mvneq lr, r4, asr #1 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ biceq r9, pc, ip, lsl #8 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq r9, pc, r0, ror #7 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -176991,15 +176991,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - strheq lr, [r5, #0]! │ │ │ │ + mvneq lr, r8, lsr #1 │ │ │ │ strdeq r9, [pc, #24] @ b8420 <__cxa_atexit@plt+0xacdac> │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -177172,15 +177172,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq r8, pc, r4, lsl #31 │ │ │ │ - ldrdeq sp, [r5, #216]! @ 0xd8 │ │ │ │ + ldrdeq sp, [r5, #208]! @ 0xd0 │ │ │ │ biceq r8, pc, r4, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b8754 <__cxa_atexit@plt+0xad0e0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -177215,19 +177215,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ b878c <__cxa_atexit@plt+0xad118> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, ror fp │ │ │ │ + mvneq sp, r4, ror fp │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq sp, r8, asr #22 │ │ │ │ + mvneq sp, r0, asr #22 │ │ │ │ stlexbeq r8, ip, [pc] @ │ │ │ │ - mvneq sp, ip, lsl #22 │ │ │ │ + mvneq sp, r4, lsl #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b87d0 <__cxa_atexit@plt+0xad15c> │ │ │ │ ldr r7, [pc, #48] @ b87e0 <__cxa_atexit@plt+0xad16c> │ │ │ │ @@ -177278,15 +177278,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strheq sp, [r5, #176]! @ 0xb0 │ │ │ │ + mvneq sp, r8, lsr #23 │ │ │ │ biceq r8, pc, r4, lsr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b88b4 <__cxa_atexit@plt+0xad240> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -177406,15 +177406,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ b8a80 <__cxa_atexit@plt+0xad40c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r4, ror fp │ │ │ │ + mvneq sp, ip, ror #22 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq r8, pc, r8, asr #23 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -177460,15 +177460,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b8b58 <__cxa_atexit@plt+0xad4e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, ror r7 │ │ │ │ + mvneq sp, r4, ror r7 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ biceq r8, pc, r4, ror #21 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ strheq r8, [pc, #168] @ b8c14 <__cxa_atexit@plt+0xad5a0> │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -177587,15 +177587,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq sp, r0, ror #14 │ │ │ │ + mvneq sp, r8, asr r7 │ │ │ │ ldrdeq r8, [pc, #128] @ b8dd8 <__cxa_atexit@plt+0xad764> │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -177768,15 +177768,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq r8, pc, ip, asr r6 @ │ │ │ │ - mvneq sp, r8, lsl #9 │ │ │ │ + mvneq sp, r0, lsl #9 │ │ │ │ strdeq r8, [pc, #92] @ b9088 <__cxa_atexit@plt+0xada14> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b90a4 <__cxa_atexit@plt+0xada30> │ │ │ │ mov r0, r4 │ │ │ │ @@ -177811,19 +177811,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ b90dc <__cxa_atexit@plt+0xada68> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, lsr #4 │ │ │ │ + mvneq sp, r4, lsr #4 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - strdeq sp, [r5, #24]! │ │ │ │ + strdeq sp, [r5, #16]! │ │ │ │ biceq r8, pc, r4, ror r5 @ │ │ │ │ - strheq sp, [r5, #28]! │ │ │ │ + strheq sp, [r5, #20]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b9120 <__cxa_atexit@plt+0xadaac> │ │ │ │ ldr r7, [pc, #48] @ b9130 <__cxa_atexit@plt+0xadabc> │ │ │ │ @@ -177874,15 +177874,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq sp, r0, ror #4 │ │ │ │ + mvneq sp, r8, asr r2 │ │ │ │ biceq r8, pc, ip, ror r4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b9204 <__cxa_atexit@plt+0xadb90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -178002,15 +178002,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ b93d0 <__cxa_atexit@plt+0xadd5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r4, lsr #4 │ │ │ │ + mvneq sp, ip, lsl r2 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq r8, pc, r0, lsr #5 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -178056,15 +178056,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b94a8 <__cxa_atexit@plt+0xade34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, ip, lsr #28 │ │ │ │ + mvneq ip, r4, lsr #28 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ strheq r8, [pc, #28] @ b94cc <__cxa_atexit@plt+0xade58> │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0x01cf8190 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -178183,15 +178183,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq ip, r0, lsl lr │ │ │ │ + mvneq ip, r8, lsl #28 │ │ │ │ biceq r7, pc, r8, lsr #31 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -178364,15 +178364,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq r7, pc, r4, lsr sp @ │ │ │ │ - mvneq ip, r8, lsr fp │ │ │ │ + mvneq ip, r0, lsr fp │ │ │ │ ldrdeq r7, [pc, #196] @ b9a40 <__cxa_atexit@plt+0xae3cc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi b99f4 <__cxa_atexit@plt+0xae380> │ │ │ │ mov r0, r4 │ │ │ │ @@ -178407,19 +178407,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ b9a2c <__cxa_atexit@plt+0xae3b8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r5, #140]! @ 0x8c │ │ │ │ + ldrdeq ip, [r5, #132]! @ 0x84 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq ip, r8, lsr #17 │ │ │ │ + mvneq ip, r0, lsr #17 │ │ │ │ biceq r7, pc, ip, asr #24 │ │ │ │ - mvneq ip, ip, ror #16 │ │ │ │ + mvneq ip, r4, ror #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi b9a70 <__cxa_atexit@plt+0xae3fc> │ │ │ │ ldr r7, [pc, #48] @ b9a80 <__cxa_atexit@plt+0xae40c> │ │ │ │ @@ -178470,15 +178470,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq ip, r0, lsl r9 │ │ │ │ + mvneq ip, r8, lsl #18 │ │ │ │ biceq r7, pc, r4, asr fp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ b9b54 <__cxa_atexit@plt+0xae4e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -178598,15 +178598,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ b9d20 <__cxa_atexit@plt+0xae6ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r5, #132]! @ 0x84 │ │ │ │ + mvneq ip, ip, asr #17 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq r7, pc, r8, ror r9 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -178652,15 +178652,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ b9df8 <__cxa_atexit@plt+0xae784> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r5, #76]! @ 0x4c │ │ │ │ + ldrdeq ip, [r5, #68]! @ 0x44 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0x01cf7894 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq r7, pc, r8, ror #16 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -178779,15 +178779,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq ip, r0, asr #9 │ │ │ │ + strheq ip, [r5, #72]! @ 0x48 │ │ │ │ biceq r7, pc, r0, lsl #13 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -178960,15 +178960,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq r7, pc, ip, lsl #8 │ │ │ │ - mvneq ip, r8, ror #3 │ │ │ │ + mvneq ip, r0, ror #3 │ │ │ │ biceq r7, pc, ip, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi ba344 <__cxa_atexit@plt+0xaecd0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -179003,19 +179003,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ ba37c <__cxa_atexit@plt+0xaed08> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq fp, ip, lsl #31 │ │ │ │ + mvneq fp, r4, lsl #31 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq fp, r8, asr pc │ │ │ │ + mvneq fp, r0, asr pc │ │ │ │ biceq r7, pc, r4, lsr #6 │ │ │ │ - mvneq fp, ip, lsl pc │ │ │ │ + mvneq fp, r4, lsl pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ba3c0 <__cxa_atexit@plt+0xaed4c> │ │ │ │ ldr r7, [pc, #48] @ ba3d0 <__cxa_atexit@plt+0xaed5c> │ │ │ │ @@ -179066,15 +179066,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq fp, r0, asr #31 │ │ │ │ + strheq fp, [r5, #248]! @ 0xf8 │ │ │ │ biceq r7, pc, ip, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ ba4a4 <__cxa_atexit@plt+0xaee30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -179194,15 +179194,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ ba670 <__cxa_atexit@plt+0xaeffc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, lsl #31 │ │ │ │ + mvneq fp, ip, ror pc │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq r7, pc, r0, asr r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -179248,15 +179248,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ba748 <__cxa_atexit@plt+0xaf0d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq fp, ip, lsl #23 │ │ │ │ + mvneq fp, r4, lsl #23 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ biceq r6, pc, ip, ror #30 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq r6, pc, r0, asr #30 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -179375,15 +179375,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq fp, r0, ror fp │ │ │ │ + mvneq fp, r8, ror #22 │ │ │ │ biceq r6, pc, r8, asr sp @ │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -179556,15 +179556,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq r6, pc, r4, ror #21 │ │ │ │ - @ instruction: 0x01e5b898 │ │ │ │ + @ instruction: 0x01e5b890 │ │ │ │ biceq r6, pc, r4, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi bac94 <__cxa_atexit@plt+0xaf620> │ │ │ │ mov r0, r4 │ │ │ │ @@ -179599,19 +179599,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ baccc <__cxa_atexit@plt+0xaf658> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq fp, ip, lsr r6 │ │ │ │ + mvneq fp, r4, lsr r6 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq fp, r8, lsl #12 │ │ │ │ + mvneq fp, r0, lsl #12 │ │ │ │ strdeq r6, [pc, #156] @ bad6c <__cxa_atexit@plt+0xaf6f8> │ │ │ │ - mvneq fp, ip, asr #11 │ │ │ │ + mvneq fp, r4, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bad10 <__cxa_atexit@plt+0xaf69c> │ │ │ │ ldr r7, [pc, #48] @ bad20 <__cxa_atexit@plt+0xaf6ac> │ │ │ │ @@ -179662,15 +179662,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq fp, r0, ror r6 │ │ │ │ + mvneq fp, r8, ror #12 │ │ │ │ biceq r6, pc, r4, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ badf4 <__cxa_atexit@plt+0xaf780> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -179790,15 +179790,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ bafc0 <__cxa_atexit@plt+0xaf94c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, lsr r6 │ │ │ │ + mvneq fp, ip, lsr #12 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq r6, pc, r8, lsr #14 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -179844,15 +179844,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bb098 <__cxa_atexit@plt+0xafa24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq fp, ip, lsr r2 │ │ │ │ + mvneq fp, r4, lsr r2 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ biceq r6, pc, r4, asr #12 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq r6, pc, r8, lsl r6 @ │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -179971,15 +179971,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq fp, r0, lsr #4 │ │ │ │ + mvneq fp, r8, lsl r2 │ │ │ │ biceq r6, pc, r0, lsr r4 @ │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -180152,15 +180152,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ strheq r6, [pc, #28] @ bb580 <__cxa_atexit@plt+0xaff0c> │ │ │ │ - mvneq sl, r8, asr #30 │ │ │ │ + mvneq sl, r0, asr #30 │ │ │ │ biceq r6, pc, ip, asr r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi bb5e4 <__cxa_atexit@plt+0xaff70> │ │ │ │ mov r0, r4 │ │ │ │ @@ -180195,19 +180195,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ bb61c <__cxa_atexit@plt+0xaffa8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, ror #25 │ │ │ │ + mvneq sl, r4, ror #25 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - strheq sl, [r5, #200]! @ 0xc8 │ │ │ │ + strheq sl, [r5, #192]! @ 0xc0 │ │ │ │ ldrdeq r6, [pc, #4] @ bb624 <__cxa_atexit@plt+0xaffb0> │ │ │ │ - mvneq sl, ip, ror ip │ │ │ │ + mvneq sl, r4, ror ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bb660 <__cxa_atexit@plt+0xaffec> │ │ │ │ ldr r7, [pc, #48] @ bb670 <__cxa_atexit@plt+0xafffc> │ │ │ │ @@ -180258,15 +180258,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq sl, r0, lsr #26 │ │ │ │ + mvneq sl, r8, lsl sp │ │ │ │ ldrdeq r5, [pc, #252] @ bb810 <__cxa_atexit@plt+0xb019c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ bb744 <__cxa_atexit@plt+0xb00d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -180386,15 +180386,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ bb910 <__cxa_atexit@plt+0xb029c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, ror #25 │ │ │ │ + ldrdeq sl, [r5, #204]! @ 0xcc │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq r5, pc, r0, lsl #28 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -180440,15 +180440,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bb9e8 <__cxa_atexit@plt+0xb0374> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, ror #17 │ │ │ │ + mvneq sl, r4, ror #17 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ biceq r5, pc, ip, lsl sp @ │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ strdeq r5, [pc, #192] @ bbabc <__cxa_atexit@plt+0xb0448> │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -180567,15 +180567,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - ldrdeq sl, [r5, #128]! @ 0x80 │ │ │ │ + mvneq sl, r8, asr #17 │ │ │ │ biceq r5, pc, r8, lsl #22 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -180748,15 +180748,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0x01cf5894 │ │ │ │ - strdeq sl, [r5, #88]! @ 0x58 │ │ │ │ + strdeq sl, [r5, #80]! @ 0x50 │ │ │ │ biceq r5, pc, r4, lsr r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi bbf34 <__cxa_atexit@plt+0xb08c0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -180791,19 +180791,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ bbf6c <__cxa_atexit@plt+0xb08f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e5a39c │ │ │ │ + @ instruction: 0x01e5a394 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq sl, r8, ror #6 │ │ │ │ + mvneq sl, r0, ror #6 │ │ │ │ biceq r5, pc, ip, lsr #15 │ │ │ │ - mvneq sl, ip, lsr #6 │ │ │ │ + mvneq sl, r4, lsr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bbfb0 <__cxa_atexit@plt+0xb093c> │ │ │ │ ldr r7, [pc, #48] @ bbfc0 <__cxa_atexit@plt+0xb094c> │ │ │ │ @@ -180854,15 +180854,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrdeq sl, [r5, #48]! @ 0x30 │ │ │ │ + mvneq sl, r8, asr #7 │ │ │ │ strheq r5, [pc, #100] @ bc0c8 <__cxa_atexit@plt+0xb0a54> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ bc094 <__cxa_atexit@plt+0xb0a20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -180982,15 +180982,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ bc260 <__cxa_atexit@plt+0xb0bec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e5a394 │ │ │ │ + mvneq sl, ip, lsl #7 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrdeq r5, [pc, #72] @ bc2b0 <__cxa_atexit@plt+0xb0c3c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -181036,15 +181036,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bc338 <__cxa_atexit@plt+0xb0cc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strexheq r9, ip, [r5] │ │ │ │ + strexheq r9, r4, [r5] │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ strdeq r5, [pc, #52] @ bc374 <__cxa_atexit@plt+0xb0d00> │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq r5, pc, r8, asr #7 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -181163,15 +181163,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq r9, r0, lsl #31 │ │ │ │ + mvneq r9, r8, ror pc │ │ │ │ biceq r5, pc, r0, ror #3 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -181344,15 +181344,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq r4, pc, ip, ror #30 │ │ │ │ - mvneq r9, r8, lsr #25 │ │ │ │ + mvneq r9, r0, lsr #25 │ │ │ │ biceq r4, pc, ip, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi bc884 <__cxa_atexit@plt+0xb1210> │ │ │ │ mov r0, r4 │ │ │ │ @@ -181387,19 +181387,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ bc8bc <__cxa_atexit@plt+0xb1248> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, asr #20 │ │ │ │ + mvneq r9, r4, asr #20 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq r9, r8, lsl sl │ │ │ │ + mvneq r9, r0, lsl sl │ │ │ │ biceq r4, pc, r4, lsl #29 │ │ │ │ - ldrdeq r9, [r5, #156]! @ 0x9c │ │ │ │ + ldrdeq r9, [r5, #148]! @ 0x94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bc900 <__cxa_atexit@plt+0xb128c> │ │ │ │ ldr r7, [pc, #48] @ bc910 <__cxa_atexit@plt+0xb129c> │ │ │ │ @@ -181450,15 +181450,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r9, r0, lsl #21 │ │ │ │ + mvneq r9, r8, ror sl │ │ │ │ @ instruction: 0x01cf4d9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ bc9e4 <__cxa_atexit@plt+0xb1370> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -181578,15 +181578,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ bcbb0 <__cxa_atexit@plt+0xb153c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r4, asr #20 │ │ │ │ + mvneq r9, ip, lsr sl │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq r4, pc, r0, asr #23 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -181632,15 +181632,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bcc88 <__cxa_atexit@plt+0xb1614> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, asr #12 │ │ │ │ + mvneq r9, r4, asr #12 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ ldrdeq r4, [pc, #172] @ bcd3c <__cxa_atexit@plt+0xb16c8> │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ strheq r4, [pc, #160] @ bcd3c <__cxa_atexit@plt+0xb16c8> │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -181759,15 +181759,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq r9, r0, lsr r6 │ │ │ │ + mvneq r9, r8, lsr #12 │ │ │ │ biceq r4, pc, r8, asr #17 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -181940,15 +181940,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq r4, pc, r4, asr r6 @ │ │ │ │ - mvneq r9, r8, asr r3 │ │ │ │ + mvneq r9, r0, asr r3 │ │ │ │ strdeq r4, [pc, #84] @ bd1b0 <__cxa_atexit@plt+0xb1b3c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi bd1d4 <__cxa_atexit@plt+0xb1b60> │ │ │ │ mov r0, r4 │ │ │ │ @@ -181983,19 +181983,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ bd20c <__cxa_atexit@plt+0xb1b98> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r5, #12]! │ │ │ │ + strdeq r9, [r5, #4]! │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq r9, r8, asr #1 │ │ │ │ + mvneq r9, r0, asr #1 │ │ │ │ biceq r4, pc, ip, ror #10 │ │ │ │ - mvneq r9, ip, lsl #1 │ │ │ │ + mvneq r9, r4, lsl #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bd250 <__cxa_atexit@plt+0xb1bdc> │ │ │ │ ldr r7, [pc, #48] @ bd260 <__cxa_atexit@plt+0xb1bec> │ │ │ │ @@ -182046,15 +182046,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r9, r0, lsr r1 │ │ │ │ + mvneq r9, r8, lsr #2 │ │ │ │ biceq r4, pc, r4, ror r4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ bd334 <__cxa_atexit@plt+0xb1cc0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -182174,15 +182174,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ bd500 <__cxa_atexit@plt+0xb1e8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r5, #4]! │ │ │ │ + mvneq r9, ip, ror #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0x01cf4298 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -182228,15 +182228,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bd5d8 <__cxa_atexit@plt+0xb1f64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r5, #204]! @ 0xcc │ │ │ │ + strdeq r8, [r5, #196]! @ 0xc4 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ strheq r4, [pc, #20] @ bd5f4 <__cxa_atexit@plt+0xb1f80> │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq r4, pc, r8, lsl #3 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -182355,15 +182355,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq r8, r0, ror #25 │ │ │ │ + ldrdeq r8, [r5, #200]! @ 0xc8 │ │ │ │ biceq r3, pc, r0, lsr #31 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -182536,15 +182536,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq r3, pc, ip, lsr #26 │ │ │ │ - mvneq r8, r8, lsl #20 │ │ │ │ + mvneq r8, r0, lsl #20 │ │ │ │ biceq r3, pc, ip, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi bdb24 <__cxa_atexit@plt+0xb24b0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -182579,19 +182579,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ bdb5c <__cxa_atexit@plt+0xb24e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, lsr #15 │ │ │ │ + mvneq r8, r4, lsr #15 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq r8, r8, ror r7 │ │ │ │ + mvneq r8, r0, ror r7 │ │ │ │ biceq r3, pc, r4, asr #24 │ │ │ │ - mvneq r8, ip, lsr r7 │ │ │ │ + mvneq r8, r4, lsr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bdba0 <__cxa_atexit@plt+0xb252c> │ │ │ │ ldr r7, [pc, #48] @ bdbb0 <__cxa_atexit@plt+0xb253c> │ │ │ │ @@ -182642,15 +182642,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r8, r0, ror #15 │ │ │ │ + ldrdeq r8, [r5, #120]! @ 0x78 │ │ │ │ biceq r3, pc, ip, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ bdc84 <__cxa_atexit@plt+0xb2610> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -182770,15 +182770,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ bde50 <__cxa_atexit@plt+0xb27dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, lsr #15 │ │ │ │ + @ instruction: 0x01e5879c │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq r3, pc, r0, ror r9 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -182824,15 +182824,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bdf28 <__cxa_atexit@plt+0xb28b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, lsr #7 │ │ │ │ + mvneq r8, r4, lsr #7 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ biceq r3, pc, ip, lsl #17 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq r3, pc, r0, ror #16 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -182951,15 +182951,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0x01e58390 │ │ │ │ + mvneq r8, r8, lsl #7 │ │ │ │ biceq r3, pc, r8, ror r6 @ │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -183132,15 +183132,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq r3, pc, r4, lsl #8 │ │ │ │ - strheq r8, [r5, #8]! │ │ │ │ + strheq r8, [r5, #0]! │ │ │ │ biceq r3, pc, r4, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi be474 <__cxa_atexit@plt+0xb2e00> │ │ │ │ mov r0, r4 │ │ │ │ @@ -183175,19 +183175,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ be4ac <__cxa_atexit@plt+0xb2e38> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, asr lr │ │ │ │ + mvneq r7, r4, asr lr │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq r7, r8, lsr #28 │ │ │ │ + mvneq r7, r0, lsr #28 │ │ │ │ biceq r3, pc, ip, lsl r3 @ │ │ │ │ - mvneq r7, ip, ror #27 │ │ │ │ + mvneq r7, r4, ror #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi be4f0 <__cxa_atexit@plt+0xb2e7c> │ │ │ │ ldr r7, [pc, #48] @ be500 <__cxa_atexit@plt+0xb2e8c> │ │ │ │ @@ -183238,15 +183238,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - stlexheq r7, r0, [r5] │ │ │ │ + mvneq r7, r8, lsl #29 │ │ │ │ biceq r3, pc, r4, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ be5d4 <__cxa_atexit@plt+0xb2f60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -183366,15 +183366,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ be7a0 <__cxa_atexit@plt+0xb312c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, asr lr │ │ │ │ + mvneq r7, ip, asr #28 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq r3, pc, r8, asr #32 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -183420,15 +183420,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ be878 <__cxa_atexit@plt+0xb3204> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, asr sl │ │ │ │ + mvneq r7, r4, asr sl │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ biceq r2, pc, r4, ror #30 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq r2, pc, r8, lsr pc @ │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -183547,15 +183547,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq r7, r0, asr #20 │ │ │ │ + mvneq r7, r8, lsr sl │ │ │ │ biceq r2, pc, r0, asr sp @ │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -183728,15 +183728,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ ldrdeq r2, [pc, #172] @ bedf0 <__cxa_atexit@plt+0xb377c> │ │ │ │ - mvneq r7, r8, ror #14 │ │ │ │ + mvneq r7, r0, ror #14 │ │ │ │ biceq r2, pc, ip, ror sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi bedc4 <__cxa_atexit@plt+0xb3750> │ │ │ │ mov r0, r4 │ │ │ │ @@ -183771,19 +183771,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ bedfc <__cxa_atexit@plt+0xb3788> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, lsl #10 │ │ │ │ + mvneq r7, r4, lsl #10 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - ldrdeq r7, [r5, #72]! @ 0x48 │ │ │ │ + ldrdeq r7, [r5, #64]! @ 0x40 │ │ │ │ strdeq r2, [pc, #148] @ bee94 <__cxa_atexit@plt+0xb3820> │ │ │ │ - @ instruction: 0x01e5749c │ │ │ │ + @ instruction: 0x01e57494 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bee40 <__cxa_atexit@plt+0xb37cc> │ │ │ │ ldr r7, [pc, #48] @ bee50 <__cxa_atexit@plt+0xb37dc> │ │ │ │ @@ -183834,15 +183834,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r7, r0, asr #10 │ │ │ │ + mvneq r7, r8, lsr r5 │ │ │ │ strdeq r2, [pc, #140] @ bef80 <__cxa_atexit@plt+0xb390c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ bef24 <__cxa_atexit@plt+0xb38b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -183962,15 +183962,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ bf0f0 <__cxa_atexit@plt+0xb3a7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, lsl #10 │ │ │ │ + strdeq r7, [r5, #76]! @ 0x4c │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq r2, pc, r0, lsr #14 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -184016,15 +184016,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bf1c8 <__cxa_atexit@plt+0xb3b54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, lsl #2 │ │ │ │ + mvneq r7, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ biceq r2, pc, ip, lsr r6 @ │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq r2, pc, r0, lsl r6 @ │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -184143,15 +184143,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - strdeq r7, [r5, #0]! │ │ │ │ + mvneq r7, r8, ror #1 │ │ │ │ biceq r2, pc, r8, lsr #8 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -184324,15 +184324,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ strheq r2, [pc, #20] @ bf6a8 <__cxa_atexit@plt+0xb4034> │ │ │ │ - mvneq r6, r8, lsl lr │ │ │ │ + mvneq r6, r0, lsl lr │ │ │ │ biceq r2, pc, r4, asr r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi bf714 <__cxa_atexit@plt+0xb40a0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -184367,19 +184367,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ bf74c <__cxa_atexit@plt+0xb40d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - strheq r6, [r5, #188]! @ 0xbc │ │ │ │ + strheq r6, [r5, #180]! @ 0xb4 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq r6, r8, lsl #23 │ │ │ │ + mvneq r6, r0, lsl #23 │ │ │ │ biceq r2, pc, ip, asr #1 │ │ │ │ - mvneq r6, ip, asr #22 │ │ │ │ + mvneq r6, r4, asr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi bf790 <__cxa_atexit@plt+0xb411c> │ │ │ │ ldr r7, [pc, #48] @ bf7a0 <__cxa_atexit@plt+0xb412c> │ │ │ │ @@ -184430,15 +184430,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strdeq r6, [r5, #176]! @ 0xb0 │ │ │ │ + mvneq r6, r8, ror #23 │ │ │ │ ldrdeq r1, [pc, #244] @ bf938 <__cxa_atexit@plt+0xb42c4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ bf874 <__cxa_atexit@plt+0xb4200> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -184558,15 +184558,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ bfa40 <__cxa_atexit@plt+0xb43cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r6, [r5, #180]! @ 0xb4 │ │ │ │ + mvneq r6, ip, lsr #23 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r1, [pc, #216] @ bfb20 <__cxa_atexit@plt+0xb44ac> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -184612,15 +184612,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ bfb18 <__cxa_atexit@plt+0xb44a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r6, [r5, #124]! @ 0x7c │ │ │ │ + strheq r6, [r5, #116]! @ 0x74 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ biceq r1, pc, r4, lsl sp @ │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq r1, pc, r8, ror #25 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -184739,15 +184739,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq r6, r0, lsr #15 │ │ │ │ + @ instruction: 0x01e56798 │ │ │ │ biceq r1, pc, r0, lsl #22 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -184920,15 +184920,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq r1, pc, ip, lsl #17 │ │ │ │ - mvneq r6, r8, asr #9 │ │ │ │ + mvneq r6, r0, asr #9 │ │ │ │ biceq r1, pc, ip, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c0064 <__cxa_atexit@plt+0xb49f0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -184963,19 +184963,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ c009c <__cxa_atexit@plt+0xb4a28> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, ror #4 │ │ │ │ + mvneq r6, r4, ror #4 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq r6, r8, lsr r2 │ │ │ │ + mvneq r6, r0, lsr r2 │ │ │ │ biceq r1, pc, r4, lsr #15 │ │ │ │ - strdeq r6, [r5, #28]! │ │ │ │ + strdeq r6, [r5, #20]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c00e0 <__cxa_atexit@plt+0xb4a6c> │ │ │ │ ldr r7, [pc, #48] @ c00f0 <__cxa_atexit@plt+0xb4a7c> │ │ │ │ @@ -185026,15 +185026,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r6, r0, lsr #5 │ │ │ │ + @ instruction: 0x01e56298 │ │ │ │ strheq r1, [pc, #108] @ c0200 <__cxa_atexit@plt+0xb4b8c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ c01c4 <__cxa_atexit@plt+0xb4b50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -185154,15 +185154,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ c0390 <__cxa_atexit@plt+0xb4d1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, ror #4 │ │ │ │ + mvneq r6, ip, asr r2 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq r1, pc, r0, ror #9 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -185208,15 +185208,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c0468 <__cxa_atexit@plt+0xb4df4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, ror #28 │ │ │ │ + mvneq r5, r4, ror #28 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ strdeq r1, [pc, #60] @ c04ac <__cxa_atexit@plt+0xb4e38> │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ ldrdeq r1, [pc, #48] @ c04ac <__cxa_atexit@plt+0xb4e38> │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -185335,15 +185335,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq r5, r0, asr lr │ │ │ │ + mvneq r5, r8, asr #28 │ │ │ │ biceq r1, pc, r8, ror #3 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -185516,15 +185516,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq r0, pc, r4, ror pc @ │ │ │ │ - mvneq r5, r8, ror fp │ │ │ │ + mvneq r5, r0, ror fp │ │ │ │ biceq r0, pc, r4, lsl pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c09b4 <__cxa_atexit@plt+0xb5340> │ │ │ │ mov r0, r4 │ │ │ │ @@ -185559,19 +185559,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ c09ec <__cxa_atexit@plt+0xb5378> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, lsl r9 │ │ │ │ + mvneq r5, r4, lsl r9 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq r5, r8, ror #17 │ │ │ │ + mvneq r5, r0, ror #17 │ │ │ │ biceq r0, pc, ip, lsl #29 │ │ │ │ - mvneq r5, ip, lsr #17 │ │ │ │ + mvneq r5, r4, lsr #17 │ │ │ │ biceq ip, lr, r0, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c0a44 <__cxa_atexit@plt+0xb53d0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -185582,21 +185582,21 @@ │ │ │ │ ldr r8, [pc, #40] @ c0a4c <__cxa_atexit@plt+0xb53d8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ c0a50 <__cxa_atexit@plt+0xb53dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq ip, lr, r4, lsr r9 │ │ │ │ - mvneq r5, r8, asr r8 │ │ │ │ + mvneq r5, r0, asr r8 │ │ │ │ biceq ip, lr, ip, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c0aa8 <__cxa_atexit@plt+0xb5434> │ │ │ │ mov r0, r4 │ │ │ │ @@ -185607,21 +185607,21 @@ │ │ │ │ ldr r8, [pc, #40] @ c0ab0 <__cxa_atexit@plt+0xb543c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ c0ab4 <__cxa_atexit@plt+0xb5440> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq ip, lr, r0, asr #17 │ │ │ │ - strdeq r5, [r5, #116]! @ 0x74 │ │ │ │ + mvneq r5, ip, ror #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c0af8 <__cxa_atexit@plt+0xb5484> │ │ │ │ ldr r7, [pc, #48] @ c0b08 <__cxa_atexit@plt+0xb5494> │ │ │ │ @@ -185672,15 +185672,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r5, r8, lsl #17 │ │ │ │ + mvneq r5, r0, lsl #17 │ │ │ │ biceq r0, pc, r8, ror sp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ c0bdc <__cxa_atexit@plt+0xb5568> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -185800,15 +185800,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ c0da8 <__cxa_atexit@plt+0xb5734> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, asr #16 │ │ │ │ + mvneq r5, r4, asr #16 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0x01cf0b9c │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -185854,15 +185854,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c0e80 <__cxa_atexit@plt+0xb580c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r4, asr r4 │ │ │ │ + mvneq r5, ip, asr #8 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ strheq r0, [pc, #168] @ c0f30 <__cxa_atexit@plt+0xb58bc> │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq r0, pc, ip, lsl #21 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -185981,15 +185981,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq r5, r8, lsr r4 │ │ │ │ + mvneq r5, r0, lsr r4 │ │ │ │ biceq r0, pc, r4, lsr #17 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -186162,15 +186162,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq r0, pc, r0, lsr r6 @ │ │ │ │ - mvneq r5, r0, ror #2 │ │ │ │ + mvneq r5, r8, asr r1 │ │ │ │ ldrdeq r0, [pc, #80] @ c13a4 <__cxa_atexit@plt+0xb5d30> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c13cc <__cxa_atexit@plt+0xb5d58> │ │ │ │ mov r0, r4 │ │ │ │ @@ -186205,19 +186205,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ c1404 <__cxa_atexit@plt+0xb5d90> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, lsl #30 │ │ │ │ + strdeq r4, [r5, #236]! @ 0xec │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - ldrdeq r4, [r5, #224]! @ 0xe0 │ │ │ │ + mvneq r4, r8, asr #29 │ │ │ │ biceq r0, pc, r8, asr #10 │ │ │ │ - stlexheq r4, r4, [r5] │ │ │ │ + mvneq r4, ip, lsl #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c1448 <__cxa_atexit@plt+0xb5dd4> │ │ │ │ ldr r7, [pc, #48] @ c1458 <__cxa_atexit@plt+0xb5de4> │ │ │ │ @@ -186268,15 +186268,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r4, r8, lsr pc │ │ │ │ + mvneq r4, r0, lsr pc │ │ │ │ biceq r0, pc, r0, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ c152c <__cxa_atexit@plt+0xb5eb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -186396,15 +186396,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ c16f8 <__cxa_atexit@plt+0xb6084> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r5, #236]! @ 0xec │ │ │ │ + strdeq r4, [r5, #228]! @ 0xe4 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq r0, pc, r4, asr #5 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -186450,15 +186450,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c17d0 <__cxa_atexit@plt+0xb615c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, lsl #22 │ │ │ │ + strdeq r4, [r5, #172]! @ 0xac │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ biceq r0, pc, r0, ror #3 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ strheq r0, [pc, #20] @ c17f8 <__cxa_atexit@plt+0xb6184> │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -186577,15 +186577,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq r4, r8, ror #21 │ │ │ │ + mvneq r4, r0, ror #21 │ │ │ │ biceq pc, lr, ip, asr #31 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -186758,15 +186758,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq pc, lr, r8, asr sp @ │ │ │ │ - mvneq r4, r0, lsl r8 │ │ │ │ + mvneq r4, r8, lsl #16 │ │ │ │ strdeq pc, [lr, #200] @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c1d1c <__cxa_atexit@plt+0xb66a8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -186801,19 +186801,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ c1d54 <__cxa_atexit@plt+0xb66e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - strheq r4, [r5, #84]! @ 0x54 │ │ │ │ + mvneq r4, ip, lsr #11 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq r4, r0, lsl #11 │ │ │ │ + mvneq r4, r8, ror r5 │ │ │ │ biceq pc, lr, r0, ror ip @ │ │ │ │ - mvneq r4, r4, asr #10 │ │ │ │ + mvneq r4, ip, lsr r5 │ │ │ │ strheq fp, [lr, #76] @ 0x4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c1dac <__cxa_atexit@plt+0xb6738> │ │ │ │ mov r0, r4 │ │ │ │ @@ -186824,21 +186824,21 @@ │ │ │ │ ldr r8, [pc, #40] @ c1db4 <__cxa_atexit@plt+0xb6740> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ c1db8 <__cxa_atexit@plt+0xb6744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ceb490 │ │ │ │ - strdeq r4, [r5, #64]! @ 0x40 │ │ │ │ + mvneq r4, r8, ror #9 │ │ │ │ biceq fp, lr, r8, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c1e10 <__cxa_atexit@plt+0xb679c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -186849,21 +186849,21 @@ │ │ │ │ ldr r8, [pc, #40] @ c1e18 <__cxa_atexit@plt+0xb67a4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ c1e1c <__cxa_atexit@plt+0xb67a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq fp, lr, ip, lsl r4 │ │ │ │ - mvneq r4, ip, lsl #9 │ │ │ │ + mvneq r4, r4, lsl #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c1e60 <__cxa_atexit@plt+0xb67ec> │ │ │ │ ldr r7, [pc, #48] @ c1e70 <__cxa_atexit@plt+0xb67fc> │ │ │ │ @@ -186914,15 +186914,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r4, r0, lsr #10 │ │ │ │ + mvneq r4, r8, lsl r5 │ │ │ │ biceq pc, lr, r4, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ c1f44 <__cxa_atexit@plt+0xb68d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -187042,15 +187042,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ c2110 <__cxa_atexit@plt+0xb6a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, ror #9 │ │ │ │ + ldrdeq r4, [r5, #76]! @ 0x4c │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq pc, lr, r8, lsr #18 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -187096,15 +187096,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c21e8 <__cxa_atexit@plt+0xb6b74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, ror #1 │ │ │ │ + mvneq r4, r4, ror #1 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ biceq pc, lr, r4, asr #16 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq pc, lr, r8, lsl r8 @ │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -187223,15 +187223,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - ldrdeq r4, [r5, #0]! │ │ │ │ + mvneq r4, r8, asr #1 │ │ │ │ biceq pc, lr, r0, lsr r6 @ │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -187404,15 +187404,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ strheq pc, [lr, #60] @ 0x3c @ │ │ │ │ - strdeq r3, [r5, #216]! @ 0xd8 │ │ │ │ + strdeq r3, [r5, #208]! @ 0xd0 │ │ │ │ biceq pc, lr, ip, asr r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c2734 <__cxa_atexit@plt+0xb70c0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -187447,19 +187447,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ c276c <__cxa_atexit@plt+0xb70f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e53b9c │ │ │ │ + @ instruction: 0x01e53b94 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq r3, r8, ror #22 │ │ │ │ + mvneq r3, r0, ror #22 │ │ │ │ ldrdeq pc, [lr, #36] @ 0x24 │ │ │ │ - mvneq r3, ip, lsr #22 │ │ │ │ + mvneq r3, r4, lsr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c27b0 <__cxa_atexit@plt+0xb713c> │ │ │ │ ldr r7, [pc, #48] @ c27c0 <__cxa_atexit@plt+0xb714c> │ │ │ │ @@ -187510,15 +187510,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrdeq r3, [r5, #176]! @ 0xb0 │ │ │ │ + mvneq r3, r8, asr #23 │ │ │ │ biceq pc, lr, ip, lsl r2 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ c2894 <__cxa_atexit@plt+0xb7220> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -187638,15 +187638,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ c2a60 <__cxa_atexit@plt+0xb73ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e53b94 │ │ │ │ + mvneq r3, ip, lsl #23 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq pc, lr, r0, asr #32 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -187692,15 +187692,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c2b38 <__cxa_atexit@plt+0xb74c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e5379c │ │ │ │ + @ instruction: 0x01e53794 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ biceq lr, lr, ip, asr pc │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq lr, lr, r0, lsr pc │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -187819,15 +187819,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq r3, r0, lsl #15 │ │ │ │ + mvneq r3, r8, ror r7 │ │ │ │ biceq lr, lr, r8, asr #26 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -188000,15 +188000,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ ldrdeq lr, [lr, #164] @ 0xa4 │ │ │ │ - mvneq r3, r8, lsr #9 │ │ │ │ + mvneq r3, r0, lsr #9 │ │ │ │ biceq lr, lr, r4, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c3084 <__cxa_atexit@plt+0xb7a10> │ │ │ │ mov r0, r4 │ │ │ │ @@ -188043,19 +188043,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ c30bc <__cxa_atexit@plt+0xb7a48> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, asr #4 │ │ │ │ + mvneq r3, r4, asr #4 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq r3, r8, lsl r2 │ │ │ │ + mvneq r3, r0, lsl r2 │ │ │ │ biceq lr, lr, ip, ror #19 │ │ │ │ - ldrdeq r3, [r5, #28]! │ │ │ │ + ldrdeq r3, [r5, #20]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c3100 <__cxa_atexit@plt+0xb7a8c> │ │ │ │ ldr r7, [pc, #48] @ c3110 <__cxa_atexit@plt+0xb7a9c> │ │ │ │ @@ -188106,15 +188106,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r3, r0, lsl #5 │ │ │ │ + mvneq r3, r8, ror r2 │ │ │ │ strdeq lr, [lr, #132] @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ c31e4 <__cxa_atexit@plt+0xb7b70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -188234,15 +188234,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ c33b0 <__cxa_atexit@plt+0xb7d3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, asr #4 │ │ │ │ + mvneq r3, ip, lsr r2 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq lr, lr, r8, lsl r7 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -188288,15 +188288,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c3488 <__cxa_atexit@plt+0xb7e14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, asr #28 │ │ │ │ + mvneq r2, r4, asr #28 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ biceq lr, lr, r4, lsr r6 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq lr, lr, r8, lsl #12 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -188415,15 +188415,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq r2, r0, lsr lr │ │ │ │ + mvneq r2, r8, lsr #28 │ │ │ │ biceq lr, lr, r0, lsr #8 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -188596,15 +188596,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq lr, lr, ip, lsr #3 │ │ │ │ - mvneq r2, r8, asr fp │ │ │ │ + mvneq r2, r0, asr fp │ │ │ │ biceq lr, lr, ip, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c39d4 <__cxa_atexit@plt+0xb8360> │ │ │ │ mov r0, r4 │ │ │ │ @@ -188639,19 +188639,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ c3a0c <__cxa_atexit@plt+0xb8398> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r5, #140]! @ 0x8c │ │ │ │ + strdeq r2, [r5, #132]! @ 0x84 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq r2, r8, asr #17 │ │ │ │ + mvneq r2, r0, asr #17 │ │ │ │ biceq lr, lr, r4, asr #1 │ │ │ │ - mvneq r2, ip, lsl #17 │ │ │ │ + mvneq r2, r4, lsl #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c3a50 <__cxa_atexit@plt+0xb83dc> │ │ │ │ ldr r7, [pc, #48] @ c3a60 <__cxa_atexit@plt+0xb83ec> │ │ │ │ @@ -188702,15 +188702,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r2, r0, lsr r9 │ │ │ │ + mvneq r2, r8, lsr #18 │ │ │ │ biceq sp, lr, ip, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ c3b34 <__cxa_atexit@plt+0xb84c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -188830,15 +188830,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ c3d00 <__cxa_atexit@plt+0xb868c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r5, #132]! @ 0x84 │ │ │ │ + mvneq r2, ip, ror #17 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq sp, [lr, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -188884,15 +188884,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c3dd8 <__cxa_atexit@plt+0xb8764> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r5, #76]! @ 0x4c │ │ │ │ + strdeq r2, [r5, #68]! @ 0x44 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ biceq sp, lr, ip, lsl #26 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq sp, lr, r0, ror #25 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -189011,15 +189011,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq r2, r0, ror #9 │ │ │ │ + ldrdeq r2, [r5, #72]! @ 0x48 │ │ │ │ strdeq sp, [lr, #168] @ 0xa8 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -189192,15 +189192,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq sp, lr, r4, lsl #17 │ │ │ │ - mvneq r2, r8, lsl #4 │ │ │ │ + mvneq r2, r0, lsl #4 │ │ │ │ biceq sp, lr, r4, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c4324 <__cxa_atexit@plt+0xb8cb0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -189235,19 +189235,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ c435c <__cxa_atexit@plt+0xb8ce8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, lsr #31 │ │ │ │ + mvneq r1, r4, lsr #31 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq r1, r8, ror pc │ │ │ │ + mvneq r1, r0, ror pc │ │ │ │ @ instruction: 0x01ced79c │ │ │ │ - mvneq r1, ip, lsr pc │ │ │ │ + mvneq r1, r4, lsr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c43a0 <__cxa_atexit@plt+0xb8d2c> │ │ │ │ ldr r7, [pc, #48] @ c43b0 <__cxa_atexit@plt+0xb8d3c> │ │ │ │ @@ -189298,15 +189298,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r1, r0, ror #31 │ │ │ │ + ldrdeq r1, [r5, #248]! @ 0xf8 │ │ │ │ biceq sp, lr, r4, lsr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ c4484 <__cxa_atexit@plt+0xb8e10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -189426,15 +189426,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ c4650 <__cxa_atexit@plt+0xb8fdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r4, lsr #31 │ │ │ │ + strexheq r1, ip, [r5] │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq sp, lr, r8, asr #9 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -189480,15 +189480,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c4728 <__cxa_atexit@plt+0xb90b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, lsr #23 │ │ │ │ + mvneq r1, r4, lsr #23 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ biceq sp, lr, r4, ror #7 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ strheq sp, [lr, #56] @ 0x38 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -189607,15 +189607,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0x01e51b90 │ │ │ │ + mvneq r1, r8, lsl #23 │ │ │ │ ldrdeq sp, [lr, #16] │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -189788,15 +189788,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq ip, lr, ip, asr pc │ │ │ │ - strheq r1, [r5, #136]! @ 0x88 │ │ │ │ + strheq r1, [r5, #128]! @ 0x80 │ │ │ │ strdeq ip, [lr, #236] @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c4c74 <__cxa_atexit@plt+0xb9600> │ │ │ │ mov r0, r4 │ │ │ │ @@ -189831,19 +189831,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ c4cac <__cxa_atexit@plt+0xb9638> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, asr r6 │ │ │ │ + mvneq r1, r4, asr r6 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq r1, r8, lsr #12 │ │ │ │ + mvneq r1, r0, lsr #12 │ │ │ │ biceq ip, lr, r4, ror lr │ │ │ │ - mvneq r1, ip, ror #11 │ │ │ │ + mvneq r1, r4, ror #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c4cf0 <__cxa_atexit@plt+0xb967c> │ │ │ │ ldr r7, [pc, #48] @ c4d00 <__cxa_atexit@plt+0xb968c> │ │ │ │ @@ -189894,15 +189894,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01e51690 │ │ │ │ + mvneq r1, r8, lsl #13 │ │ │ │ biceq ip, lr, ip, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ c4dd4 <__cxa_atexit@plt+0xb9760> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -190022,15 +190022,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ c4fa0 <__cxa_atexit@plt+0xb992c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r4, asr r6 │ │ │ │ + mvneq r1, ip, asr #12 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq ip, lr, r0, lsr #23 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -190076,15 +190076,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c5078 <__cxa_atexit@plt+0xb9a04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, asr r2 │ │ │ │ + mvneq r1, r4, asr r2 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ strheq ip, [lr, #172] @ 0xac │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0x01ceca90 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -190203,15 +190203,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq r1, r0, asr #4 │ │ │ │ + mvneq r1, r8, lsr r2 │ │ │ │ biceq ip, lr, r8, lsr #17 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -190384,15 +190384,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq ip, lr, r4, lsr r6 │ │ │ │ - mvneq r0, r8, ror #30 │ │ │ │ + mvneq r0, r0, ror #30 │ │ │ │ ldrdeq ip, [lr, #84] @ 0x54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c55c4 <__cxa_atexit@plt+0xb9f50> │ │ │ │ mov r0, r4 │ │ │ │ @@ -190427,19 +190427,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ c55fc <__cxa_atexit@plt+0xb9f88> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip, lsl #26 │ │ │ │ + mvneq r0, r4, lsl #26 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - ldrdeq r0, [r5, #200]! @ 0xc8 │ │ │ │ + ldrdeq r0, [r5, #192]! @ 0xc0 │ │ │ │ biceq ip, lr, ip, asr #10 │ │ │ │ - @ instruction: 0x01e50c9c │ │ │ │ + @ instruction: 0x01e50c94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c5650 <__cxa_atexit@plt+0xb9fdc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -190449,21 +190449,21 @@ │ │ │ │ ldr r8, [pc, #40] @ c5658 <__cxa_atexit@plt+0xb9fe4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ c565c <__cxa_atexit@plt+0xb9fe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b b8ff14 <__cxa_atexit@plt+0xb848a0> │ │ │ │ + b c55784 <__cxa_atexit@plt+0xc4a110> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b2bd7c │ │ │ │ - mvneq r0, ip, asr #24 │ │ │ │ + mvneq r0, r4, asr #24 │ │ │ │ biceq ip, lr, r0, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c56b4 <__cxa_atexit@plt+0xba040> │ │ │ │ mov r0, r4 │ │ │ │ @@ -190474,21 +190474,21 @@ │ │ │ │ ldr r8, [pc, #40] @ c56bc <__cxa_atexit@plt+0xba048> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ c56c0 <__cxa_atexit@plt+0xba04c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq ip, [lr, #68] @ 0x44 │ │ │ │ - mvneq r0, r8, ror #23 │ │ │ │ + mvneq r0, r0, ror #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c5704 <__cxa_atexit@plt+0xba090> │ │ │ │ ldr r7, [pc, #48] @ c5714 <__cxa_atexit@plt+0xba0a0> │ │ │ │ @@ -190539,15 +190539,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r0, ip, ror ip │ │ │ │ + mvneq r0, r4, ror ip │ │ │ │ strheq ip, [lr, #48] @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ c57e8 <__cxa_atexit@plt+0xba174> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -190667,15 +190667,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ c59b4 <__cxa_atexit@plt+0xba340> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, asr #24 │ │ │ │ + mvneq r0, r8, lsr ip │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrdeq ip, [lr, #20] │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -190721,15 +190721,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c5a8c <__cxa_atexit@plt+0xba418> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, asr #16 │ │ │ │ + mvneq r0, r0, asr #16 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ strdeq ip, [lr] │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq ip, lr, r4, asr #1 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -190848,15 +190848,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq r0, ip, lsr #16 │ │ │ │ + mvneq r0, r4, lsr #16 │ │ │ │ ldrdeq fp, [lr, #236] @ 0xec │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -191029,15 +191029,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq fp, lr, r8, ror #24 │ │ │ │ - mvneq r0, r4, asr r5 │ │ │ │ + mvneq r0, ip, asr #10 │ │ │ │ biceq fp, lr, r8, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c5fd8 <__cxa_atexit@plt+0xba964> │ │ │ │ mov r0, r4 │ │ │ │ @@ -191072,19 +191072,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ c6010 <__cxa_atexit@plt+0xba99c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r5, #40]! @ 0x28 │ │ │ │ + strdeq r0, [r5, #32]! │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq r0, r4, asr #5 │ │ │ │ + strheq r0, [r5, #44]! @ 0x2c │ │ │ │ biceq fp, lr, r0, lsl #23 │ │ │ │ - mvneq r0, r8, lsl #5 │ │ │ │ + mvneq r0, r0, lsl #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c6054 <__cxa_atexit@plt+0xba9e0> │ │ │ │ ldr r7, [pc, #48] @ c6064 <__cxa_atexit@plt+0xba9f0> │ │ │ │ @@ -191135,15 +191135,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r0, ip, lsr #6 │ │ │ │ + mvneq r0, r4, lsr #6 │ │ │ │ biceq fp, lr, r8, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ c6138 <__cxa_atexit@plt+0xbaac4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -191263,15 +191263,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #16] @ c6304 <__cxa_atexit@plt+0xbac90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r5, #32]! │ │ │ │ + mvneq r0, r8, ror #5 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq fp, lr, ip, lsr #17 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -191317,15 +191317,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c63dc <__cxa_atexit@plt+0xbad68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r4, #232]! @ 0xe8 │ │ │ │ + strdeq pc, [r4, #224]! @ 0xe0 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ biceq fp, lr, r8, asr #15 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0x01ceb79c │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -191444,15 +191444,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - ldrdeq pc, [r4, #236]! @ 0xec │ │ │ │ + ldrdeq pc, [r4, #228]! @ 0xe4 │ │ │ │ strheq fp, [lr, #84] @ 0x54 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -191625,15 +191625,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #14 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq fp, lr, r0, asr #6 │ │ │ │ - mvneq pc, r4, lsl #24 │ │ │ │ + strdeq pc, [r4, #188]! @ 0xbc │ │ │ │ biceq fp, lr, r0, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi c6928 <__cxa_atexit@plt+0xbb2b4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -191668,19 +191668,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ c6960 <__cxa_atexit@plt+0xbb2ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, lsr #19 │ │ │ │ + mvneq pc, r0, lsr #19 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - mvneq pc, r4, ror r9 @ │ │ │ │ + mvneq pc, ip, ror #18 │ │ │ │ biceq fp, lr, r8, asr r2 │ │ │ │ - mvneq pc, r8, lsr r9 @ │ │ │ │ + mvneq pc, r0, lsr r9 @ │ │ │ │ biceq fp, lr, ip, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c69d4 <__cxa_atexit@plt+0xbb360> │ │ │ │ ldr r2, [pc, #108] @ c69f0 <__cxa_atexit@plt+0xbb37c> │ │ │ │ @@ -191709,15 +191709,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ c69fc <__cxa_atexit@plt+0xbb388> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq pc, r0, ror #17 │ │ │ │ + ldrdeq pc, [r4, #136]! @ 0x88 │ │ │ │ andeq r0, r0, ip, ror #15 │ │ │ │ biceq fp, lr, r4, lsr r3 │ │ │ │ biceq fp, lr, r8, lsl #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #116] @ c6a88 <__cxa_atexit@plt+0xbb414> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -191747,17 +191747,17 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r6, lr, r0, lsl #15 │ │ │ │ - mvneq pc, ip, lsr sl @ │ │ │ │ + mvneq pc, r4, lsr sl @ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq pc, r8, lsl #20 │ │ │ │ + mvneq pc, r0, lsl #20 │ │ │ │ strdeq fp, [lr] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ c6af8 <__cxa_atexit@plt+0xbb484> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -191783,28 +191783,28 @@ │ │ │ │ biceq fp, lr, r0, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c6b20 <__cxa_atexit@plt+0xbb4ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ c6b4c <__cxa_atexit@plt+0xbb4d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ c6b50 <__cxa_atexit@plt+0xbb4dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b a73df0 <__cxa_atexit@plt+0xa6877c> │ │ │ │ + b 8c1184 <__cxa_atexit@plt+0x8b5b10> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq pc, r8, lsr r7 @ │ │ │ │ + mvneq pc, r0, lsr r7 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ bne c6b78 <__cxa_atexit@plt+0xbb504> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -191829,31 +191829,31 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq pc, [r4, #128]! @ 0x80 │ │ │ │ - mvneq pc, ip, lsl #19 │ │ │ │ + mvneq pc, r8, ror #17 │ │ │ │ + mvneq pc, r4, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c6c0c <__cxa_atexit@plt+0xbb598> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ c6c14 <__cxa_atexit@plt+0xbb5a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b a77c34 <__cxa_atexit@plt+0xa6c5c0> │ │ │ │ + b 8c4fc8 <__cxa_atexit@plt+0x8b9954> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, ror r6 @ │ │ │ │ + mvneq pc, r0, ror r6 @ │ │ │ │ strdeq fp, [lr, #8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c6c74 <__cxa_atexit@plt+0xbb600> │ │ │ │ ldr r2, [pc, #88] @ c6c90 <__cxa_atexit@plt+0xbb61c> │ │ │ │ @@ -191876,15 +191876,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c6c98 <__cxa_atexit@plt+0xbb624> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, ip, lsr r6 @ │ │ │ │ + mvneq pc, r4, lsr r6 @ │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ @ instruction: 0x01ceb094 │ │ │ │ biceq fp, lr, r4, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -191909,15 +191909,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c6d1c <__cxa_atexit@plt+0xbb6a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq pc, [r4, #88]! @ 0x58 @ │ │ │ │ + strheq pc, [r4, #80]! @ 0x50 @ │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ biceq fp, lr, r0, lsl r0 │ │ │ │ strdeq sl, [lr, #240] @ 0xf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -191936,15 +191936,15 @@ │ │ │ │ stmdb r5, {r0, r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ biceq r6, lr, r8, asr r4 │ │ │ │ - mvneq pc, r8, lsl r5 @ │ │ │ │ + mvneq pc, r0, lsl r5 @ │ │ │ │ biceq sl, lr, ip, lsl #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne c6dc0 <__cxa_atexit@plt+0xbb74c> │ │ │ │ @@ -191961,15 +191961,15 @@ │ │ │ │ ldr r9, [r5] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ c6de4 <__cxa_atexit@plt+0xbb770> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq pc, r0, lsr #13 │ │ │ │ + @ instruction: 0x01e4f698 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ biceq sl, lr, r8, lsr #27 │ │ │ │ @ instruction: 0x01cead9c │ │ │ │ biceq sl, lr, ip, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ c6e60 <__cxa_atexit@plt+0xbb7ec> │ │ │ │ @@ -192029,15 +192029,15 @@ │ │ │ │ biceq sl, lr, r8, lsr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c6ef8 <__cxa_atexit@plt+0xbb884> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq sl, lr, r4, lsl lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ c6f68 <__cxa_atexit@plt+0xbb8f4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ @@ -192088,15 +192088,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b a744c4 <__cxa_atexit@plt+0xa68e50> │ │ │ │ + b 8c1858 <__cxa_atexit@plt+0x8b61e4> │ │ │ │ cmp r1, r6 │ │ │ │ bcc c7034 <__cxa_atexit@plt+0xbb9c0> │ │ │ │ ldr r1, [pc, #88] @ c704c <__cxa_atexit@plt+0xbb9d8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #84] @ c7050 <__cxa_atexit@plt+0xbb9dc> │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r3, #4]! │ │ │ │ @@ -192108,25 +192108,25 @@ │ │ │ │ str lr, [r5, #8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r9, r6, #6 │ │ │ │ - b a744c4 <__cxa_atexit@plt+0xa68e50> │ │ │ │ + b 8c1858 <__cxa_atexit@plt+0x8b61e4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - strheq pc, [r4, #44]! @ 0x2c @ │ │ │ │ - mvneq pc, ip, lsr #6 │ │ │ │ + strheq pc, [r4, #36]! @ 0x24 @ │ │ │ │ + mvneq pc, r4, lsr #6 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq pc, r0, ror r2 @ │ │ │ │ - mvneq pc, r0, ror #5 │ │ │ │ + mvneq pc, r8, ror #4 │ │ │ │ + ldrdeq pc, [r4, #40]! @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ bne c7080 <__cxa_atexit@plt+0xbba0c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -192151,31 +192151,31 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r8, ror #7 │ │ │ │ - mvneq pc, r8, lsl r4 @ │ │ │ │ + mvneq pc, r0, ror #7 │ │ │ │ + mvneq pc, r0, lsl r4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c7114 <__cxa_atexit@plt+0xbbaa0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ c711c <__cxa_atexit@plt+0xbbaa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b a77c34 <__cxa_atexit@plt+0xa6c5c0> │ │ │ │ + b 8c4fc8 <__cxa_atexit@plt+0x8b9954> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r0, ror r1 @ │ │ │ │ + mvneq pc, r8, ror #2 │ │ │ │ ldrdeq sl, [lr, #140] @ 0x8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ c713c <__cxa_atexit@plt+0xbbac8> │ │ │ │ add r9, pc, r9 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ @@ -192481,36 +192481,36 @@ │ │ │ │ @ instruction: 0xffffffe8 │ │ │ │ andeq r2, r0, r0, asr #18 │ │ │ │ ldrdeq r5, [r0], -r8 │ │ │ │ biceq sl, lr, r4, ror #16 │ │ │ │ andeq r2, r0, ip, lsr #29 │ │ │ │ andeq r3, r0, r4, lsl #6 │ │ │ │ andeq r2, r0, ip, ror #29 │ │ │ │ - mvneq lr, r4, ror #31 │ │ │ │ + ldrdeq lr, [r4, #252]! @ 0xfc │ │ │ │ biceq sl, lr, r0, lsl #15 │ │ │ │ andeq r2, r0, r4, lsr #10 │ │ │ │ biceq r5, lr, r0, lsr #26 │ │ │ │ biceq r5, lr, r0, lsl sp │ │ │ │ andeq r2, r0, r4, asr #7 │ │ │ │ biceq sl, lr, r4, lsr #19 │ │ │ │ andeq r2, r0, r0, asr #5 │ │ │ │ strdeq r9, [lr, #212] @ 0xd4 │ │ │ │ muleq r0, r8, r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strheq sl, [lr, #68] @ 0x44 │ │ │ │ biceq sl, lr, r8, lsr #9 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ @ instruction: 0xfffff6cc │ │ │ │ - mvneq pc, r0, lsl #5 │ │ │ │ + mvneq pc, r8, ror r2 @ │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - mvneq pc, r4, ror #1 │ │ │ │ - mvneq pc, r8, lsr #1 │ │ │ │ - mvneq pc, ip, asr #1 │ │ │ │ - mvneq pc, r8, lsr r1 @ │ │ │ │ + ldrdeq pc, [r4, #12]! │ │ │ │ + mvneq pc, r0, lsr #1 │ │ │ │ + mvneq pc, r4, asr #1 │ │ │ │ + mvneq pc, r0, lsr r1 @ │ │ │ │ andeq r2, r0, ip, lsl #6 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0x01b2a05e │ │ │ │ andeq r0, r0, r4, asr #17 │ │ │ │ biceq sl, lr, r4, ror #8 │ │ │ │ biceq sl, lr, r8, asr r4 │ │ │ │ @ instruction: 0x01cea69c │ │ │ │ @@ -192902,21 +192902,21 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ b c7c8c <__cxa_atexit@plt+0xbc618> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01e4e898 │ │ │ │ - mvneq lr, r4, ror #16 │ │ │ │ - mvneq lr, r8, lsl #17 │ │ │ │ - mvneq lr, r4, asr r8 │ │ │ │ - mvneq lr, r8, ror #17 │ │ │ │ - strheq lr, [r4, #132]! @ 0x84 │ │ │ │ - ldrdeq lr, [r4, #136]! @ 0x88 │ │ │ │ + @ instruction: 0x01e4e890 │ │ │ │ + mvneq lr, ip, asr r8 │ │ │ │ + mvneq lr, r0, lsl #17 │ │ │ │ + mvneq lr, ip, asr #16 │ │ │ │ + mvneq lr, r0, ror #17 │ │ │ │ + mvneq lr, ip, lsr #17 │ │ │ │ + ldrdeq lr, [r4, #128]! @ 0x80 │ │ │ │ biceq r9, lr, r8, lsr #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -192992,23 +192992,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b c7df4 <__cxa_atexit@plt+0xbc780> │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, r0, asr r7 │ │ │ │ - mvneq lr, ip, lsl r7 │ │ │ │ - mvneq lr, r0, asr #14 │ │ │ │ - mvneq lr, ip, lsl #14 │ │ │ │ + mvneq lr, r8, asr #14 │ │ │ │ + mvneq lr, r4, lsl r7 │ │ │ │ + mvneq lr, r8, lsr r7 │ │ │ │ + mvneq lr, r4, lsl #14 │ │ │ │ biceq r9, lr, ip, lsr #24 │ │ │ │ strdeq r9, [lr, #204] @ 0xcc │ │ │ │ - strheq lr, [r4, #120]! @ 0x78 │ │ │ │ - mvneq lr, r4, lsl #15 │ │ │ │ - mvneq lr, r8, lsr #15 │ │ │ │ + strheq lr, [r4, #112]! @ 0x70 │ │ │ │ + mvneq lr, ip, ror r7 │ │ │ │ + mvneq lr, r0, lsr #15 │ │ │ │ biceq r9, lr, ip, ror #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ bne c7e5c <__cxa_atexit@plt+0xbc7e8> │ │ │ │ @@ -193366,28 +193366,28 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, r0, asr r1 │ │ │ │ - mvneq lr, ip, asr #2 │ │ │ │ - mvneq lr, r4, ror #2 │ │ │ │ + mvneq lr, r8, asr #2 │ │ │ │ + mvneq lr, r4, asr #2 │ │ │ │ mvneq lr, ip, asr r1 │ │ │ │ + mvneq lr, r4, asr r1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - mvneq lr, r8, ror #3 │ │ │ │ - mvneq lr, r8, lsl #4 │ │ │ │ + mvneq lr, r0, ror #3 │ │ │ │ mvneq lr, r0, lsl #4 │ │ │ │ + strdeq lr, [r4, #24]! │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - mvneq lr, ip, asr #3 │ │ │ │ - @ instruction: 0x01e4e198 │ │ │ │ - strheq lr, [r4, #28]! │ │ │ │ + mvneq lr, r4, asr #3 │ │ │ │ + @ instruction: 0x01e4e190 │ │ │ │ + strheq lr, [r4, #20]! │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq lr, ip, lsr r2 │ │ │ │ + mvneq lr, r4, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -193412,17 +193412,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ c849c <__cxa_atexit@plt+0xbce28> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, r0, ror r0 │ │ │ │ - mvneq lr, ip, lsr r0 │ │ │ │ - mvneq lr, r0, rrx │ │ │ │ + mvneq lr, r8, rrx │ │ │ │ + mvneq lr, r4, lsr r0 │ │ │ │ + mvneq lr, r8, asr r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -193449,17 +193449,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ c8530 <__cxa_atexit@plt+0xbcebc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq sp, [r4, #248]! @ 0xf8 │ │ │ │ - ldrdeq sp, [r4, #248]! @ 0xf8 │ │ │ │ + strheq sp, [r4, #240]! @ 0xf0 │ │ │ │ ldrdeq sp, [r4, #240]! @ 0xf0 │ │ │ │ + mvneq sp, r8, asr #31 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -193495,18 +193495,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ c85ec <__cxa_atexit@plt+0xbcf78> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, r4, lsr #30 │ │ │ │ - mvneq sp, r0, lsr #30 │ │ │ │ - mvneq sp, r8, lsr pc │ │ │ │ + mvneq sp, ip, lsl pc │ │ │ │ + mvneq sp, r8, lsl pc │ │ │ │ mvneq sp, r0, lsr pc │ │ │ │ + mvneq sp, r8, lsr #30 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ biceq r9, lr, r0, lsr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -193610,21 +193610,21 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ b c879c <__cxa_atexit@plt+0xbd128> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, r8, lsl #27 │ │ │ │ - mvneq sp, r4, asr sp │ │ │ │ - mvneq sp, r8, ror sp │ │ │ │ - mvneq sp, r4, asr #26 │ │ │ │ - ldrdeq sp, [r4, #216]! @ 0xd8 │ │ │ │ - mvneq sp, r4, lsr #27 │ │ │ │ - mvneq sp, r8, asr #27 │ │ │ │ + mvneq sp, r0, lsl #27 │ │ │ │ + mvneq sp, ip, asr #26 │ │ │ │ + mvneq sp, r0, ror sp │ │ │ │ + mvneq sp, ip, lsr sp │ │ │ │ + ldrdeq sp, [r4, #208]! @ 0xd0 │ │ │ │ + @ instruction: 0x01e4dd9c │ │ │ │ + mvneq sp, r0, asr #27 │ │ │ │ biceq r9, lr, r8, lsl r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -193700,23 +193700,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b c8904 <__cxa_atexit@plt+0xbd290> │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, r0, asr #24 │ │ │ │ - mvneq sp, ip, lsl #24 │ │ │ │ - mvneq sp, r0, lsr ip │ │ │ │ - strdeq sp, [r4, #188]! @ 0xbc │ │ │ │ + mvneq sp, r8, lsr ip │ │ │ │ + mvneq sp, r4, lsl #24 │ │ │ │ + mvneq sp, r8, lsr #24 │ │ │ │ + strdeq sp, [r4, #180]! @ 0xb4 │ │ │ │ biceq r9, lr, ip, lsl r1 │ │ │ │ biceq r9, lr, ip, ror #3 │ │ │ │ - mvneq sp, r8, lsr #25 │ │ │ │ - mvneq sp, r4, ror ip │ │ │ │ - @ instruction: 0x01e4dc98 │ │ │ │ + mvneq sp, r0, lsr #25 │ │ │ │ + mvneq sp, ip, ror #24 │ │ │ │ + @ instruction: 0x01e4dc90 │ │ │ │ ldrdeq r9, [lr, #60] @ 0x3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #216] @ c8a2c <__cxa_atexit@plt+0xbd3b8> │ │ │ │ @@ -194063,28 +194063,28 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, ip, ror #12 │ │ │ │ - mvneq sp, r8, ror #12 │ │ │ │ - mvneq sp, r0, lsl #13 │ │ │ │ + mvneq sp, r4, ror #12 │ │ │ │ + mvneq sp, r0, ror #12 │ │ │ │ mvneq sp, r8, ror r6 │ │ │ │ + mvneq sp, r0, ror r6 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - mvneq sp, r4, lsl #14 │ │ │ │ - mvneq sp, r4, lsr #14 │ │ │ │ + strdeq sp, [r4, #108]! @ 0x6c │ │ │ │ mvneq sp, ip, lsl r7 │ │ │ │ + mvneq sp, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - mvneq sp, r8, ror #13 │ │ │ │ - strheq sp, [r4, #100]! @ 0x64 │ │ │ │ - ldrdeq sp, [r4, #104]! @ 0x68 │ │ │ │ + mvneq sp, r0, ror #13 │ │ │ │ + mvneq sp, ip, lsr #13 │ │ │ │ + ldrdeq sp, [r4, #96]! @ 0x60 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq sp, r8, asr r7 │ │ │ │ + mvneq sp, r0, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -194109,17 +194109,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ c8f80 <__cxa_atexit@plt+0xbd90c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, ip, lsl #11 │ │ │ │ - mvneq sp, r8, asr r5 │ │ │ │ - mvneq sp, ip, ror r5 │ │ │ │ + mvneq sp, r4, lsl #11 │ │ │ │ + mvneq sp, r0, asr r5 │ │ │ │ + mvneq sp, r4, ror r5 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -194146,17 +194146,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ c9014 <__cxa_atexit@plt+0xbd9a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq sp, [r4, #68]! @ 0x44 │ │ │ │ - strdeq sp, [r4, #68]! @ 0x44 │ │ │ │ + mvneq sp, ip, asr #9 │ │ │ │ mvneq sp, ip, ror #9 │ │ │ │ + mvneq sp, r4, ror #9 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -194192,18 +194192,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ c90d0 <__cxa_atexit@plt+0xbda5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, r0, asr #8 │ │ │ │ - mvneq sp, ip, lsr r4 │ │ │ │ - mvneq sp, r4, asr r4 │ │ │ │ + mvneq sp, r8, lsr r4 │ │ │ │ + mvneq sp, r4, lsr r4 │ │ │ │ mvneq sp, ip, asr #8 │ │ │ │ + mvneq sp, r4, asr #8 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ biceq r8, lr, r8, lsl #18 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -194280,23 +194280,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b c9214 <__cxa_atexit@plt+0xbdba0> │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, r0, lsr r3 │ │ │ │ - strdeq sp, [r4, #44]! @ 0x2c │ │ │ │ - mvneq sp, r0, lsr #6 │ │ │ │ - mvneq sp, ip, ror #5 │ │ │ │ + mvneq sp, r8, lsr #6 │ │ │ │ + strdeq sp, [r4, #36]! @ 0x24 │ │ │ │ + mvneq sp, r8, lsl r3 │ │ │ │ + mvneq sp, r4, ror #5 │ │ │ │ biceq r8, lr, ip, lsl #16 │ │ │ │ ldrdeq r8, [lr, #140] @ 0x8c │ │ │ │ - @ instruction: 0x01e4d398 │ │ │ │ - mvneq sp, r4, ror #6 │ │ │ │ - mvneq sp, r8, lsl #7 │ │ │ │ + @ instruction: 0x01e4d390 │ │ │ │ + mvneq sp, ip, asr r3 │ │ │ │ + mvneq sp, r0, lsl #7 │ │ │ │ biceq r8, lr, ip, asr #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ @@ -194419,22 +194419,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ b c9440 <__cxa_atexit@plt+0xbddcc> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, r4, lsl #2 │ │ │ │ - mvneq sp, ip, asr #1 │ │ │ │ - strdeq sp, [r4, #0]! │ │ │ │ - strheq sp, [r4, #12]! │ │ │ │ - mvneq sp, r4, lsl #3 │ │ │ │ - mvneq sp, r0, asr r1 │ │ │ │ - mvneq sp, r4, ror r1 │ │ │ │ - mvneq sp, r0, asr #2 │ │ │ │ + strdeq sp, [r4, #12]! │ │ │ │ + mvneq sp, r4, asr #1 │ │ │ │ + mvneq sp, r8, ror #1 │ │ │ │ + strheq sp, [r4, #4]! │ │ │ │ + mvneq sp, ip, ror r1 │ │ │ │ + mvneq sp, r8, asr #2 │ │ │ │ + mvneq sp, ip, ror #2 │ │ │ │ + mvneq sp, r8, lsr r1 │ │ │ │ biceq r8, lr, r0, ror r5 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -194533,36 +194533,36 @@ │ │ │ │ b c9600 <__cxa_atexit@plt+0xbdf8c> │ │ │ │ mov r6, #84 @ 0x54 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01ce8498 │ │ │ │ - mvneq ip, r4, asr pc │ │ │ │ - mvneq ip, ip, lsl pc │ │ │ │ - mvneq ip, ip, lsr pc │ │ │ │ - mvneq ip, r4, lsl #30 │ │ │ │ - mvneq sp, r0 │ │ │ │ - mvneq ip, ip, asr #31 │ │ │ │ - strdeq ip, [r4, #240]! @ 0xf0 │ │ │ │ - strheq ip, [r4, #252]! @ 0xfc │ │ │ │ + mvneq ip, ip, asr #30 │ │ │ │ + mvneq ip, r4, lsl pc │ │ │ │ + mvneq ip, r4, lsr pc │ │ │ │ + strdeq ip, [r4, #236]! @ 0xec │ │ │ │ + strdeq ip, [r4, #248]! @ 0xf8 │ │ │ │ + mvneq ip, r4, asr #31 │ │ │ │ + mvneq ip, r8, ror #31 │ │ │ │ + strheq ip, [r4, #244]! @ 0xf4 │ │ │ │ ldrdeq r8, [lr, #76] @ 0x4c │ │ │ │ ldrdeq r8, [lr, #56] @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ c9664 <__cxa_atexit@plt+0xbdff0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ c9668 <__cxa_atexit@plt+0xbdff4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq ip, r0, lsr #28 │ │ │ │ + mvneq ip, r8, lsl lr │ │ │ │ biceq r8, lr, r4, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ c96cc <__cxa_atexit@plt+0xbe058> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -194586,15 +194586,15 @@ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffff87e4 │ │ │ │ biceq r8, lr, r4, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ biceq r8, lr, r4, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ c971c <__cxa_atexit@plt+0xbe0a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -194610,25 +194610,25 @@ │ │ │ │ ldr r3, [pc, #24] @ c974c <__cxa_atexit@plt+0xbe0d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ c9750 <__cxa_atexit@plt+0xbe0dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b a75470 <__cxa_atexit@plt+0xa69dfc> │ │ │ │ + b 8c2804 <__cxa_atexit@plt+0x8b7190> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq ip, r8, asr #26 │ │ │ │ + mvneq ip, r0, asr #26 │ │ │ │ strheq r8, [lr, #92] @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c9774 <__cxa_atexit@plt+0xbe100> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a78c50 <__cxa_atexit@plt+0xa6d5dc> │ │ │ │ + b 8c5fe4 <__cxa_atexit@plt+0x8ba970> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01ce8598 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -194703,17 +194703,17 @@ │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq ip, r0, asr #24 │ │ │ │ - mvneq ip, ip, lsl ip │ │ │ │ - mvneq ip, ip, ror #23 │ │ │ │ + mvneq ip, r8, lsr ip │ │ │ │ + mvneq ip, r4, lsl ip │ │ │ │ + mvneq ip, r4, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne c9934 <__cxa_atexit@plt+0xbe2c0> │ │ │ │ @@ -194765,20 +194765,20 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ b c99a8 <__cxa_atexit@plt+0xbe334> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq ip, r8, lsr fp │ │ │ │ - mvneq ip, r8, asr fp │ │ │ │ + mvneq ip, r0, lsr fp │ │ │ │ mvneq ip, r0, asr fp │ │ │ │ - strheq ip, [r4, #176]! @ 0xb0 │ │ │ │ - mvneq ip, ip, ror fp │ │ │ │ - mvneq ip, r0, lsr #23 │ │ │ │ + mvneq ip, r8, asr #22 │ │ │ │ + mvneq ip, r8, lsr #23 │ │ │ │ + mvneq ip, r4, ror fp │ │ │ │ + @ instruction: 0x01e4cb98 │ │ │ │ biceq r8, lr, r4, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne c9a04 <__cxa_atexit@plt+0xbe390> │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -194844,16 +194844,16 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq ip, [r4, #148]! @ 0x94 │ │ │ │ - ldrdeq ip, [r4, #144]! @ 0x90 │ │ │ │ + mvneq ip, ip, asr #19 │ │ │ │ + mvneq ip, r8, asr #19 │ │ │ │ biceq r8, lr, r8, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -194955,16 +194955,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r3, [lr, #88] @ 0x58 │ │ │ │ - mvneq ip, r8, ror r8 │ │ │ │ - mvneq ip, r4, ror r8 │ │ │ │ + mvneq ip, r0, ror r8 │ │ │ │ + mvneq ip, ip, ror #16 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ @ instruction: 0xffffd53c │ │ │ │ biceq r8, lr, ip, lsl #1 │ │ │ │ biceq r8, lr, r0, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -195034,21 +195034,21 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01ce3494 │ │ │ │ - mvneq ip, r8, asr r7 │ │ │ │ - mvneq ip, r4, asr r7 │ │ │ │ + mvneq ip, r0, asr r7 │ │ │ │ + mvneq ip, ip, asr #14 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffd404 │ │ │ │ biceq r7, lr, r4, asr pc │ │ │ │ biceq r7, lr, r8, asr #26 │ │ │ │ - mvneq ip, r0, lsl #15 │ │ │ │ + mvneq ip, r8, ror r7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ and r0, r3, #3 │ │ │ │ @@ -195189,30 +195189,30 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ biceq r7, lr, r8, lsl #24 │ │ │ │ - mvneq ip, r0, lsl r6 │ │ │ │ - mvneq ip, r0, lsr r6 │ │ │ │ + mvneq ip, r8, lsl #12 │ │ │ │ mvneq ip, r8, lsr #12 │ │ │ │ + mvneq ip, r0, lsr #12 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ biceq r3, lr, r4, ror #5 │ │ │ │ - mvneq ip, r4, asr #11 │ │ │ │ - @ instruction: 0x01e4c590 │ │ │ │ - strheq ip, [r4, #84]! @ 0x54 │ │ │ │ - mvneq ip, r0, lsl #11 │ │ │ │ + strheq ip, [r4, #92]! @ 0x5c │ │ │ │ + mvneq ip, r8, lsl #11 │ │ │ │ + mvneq ip, ip, lsr #11 │ │ │ │ + mvneq ip, r8, ror r5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ biceq r7, lr, r8, lsr #24 │ │ │ │ biceq r3, lr, r4, asr r2 │ │ │ │ - mvneq ip, ip, lsl #10 │ │ │ │ mvneq ip, r4, lsl #10 │ │ │ │ - mvneq ip, r4, lsl #10 │ │ │ │ - strdeq ip, [r4, #68]! @ 0x44 │ │ │ │ + strdeq ip, [r4, #76]! @ 0x4c │ │ │ │ + strdeq ip, [r4, #76]! @ 0x4c │ │ │ │ + mvneq ip, ip, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -195251,18 +195251,18 @@ │ │ │ │ ldr r3, [pc, #36] @ ca15c <__cxa_atexit@plt+0xbeae8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r3, lr, r4, lsl #2 │ │ │ │ - mvneq ip, r4, ror #7 │ │ │ │ - strheq ip, [r4, #48]! @ 0x30 │ │ │ │ - ldrdeq ip, [r4, #52]! @ 0x34 │ │ │ │ - mvneq ip, r0, lsr #7 │ │ │ │ + ldrdeq ip, [r4, #60]! @ 0x3c │ │ │ │ + mvneq ip, r8, lsr #7 │ │ │ │ + mvneq ip, ip, asr #7 │ │ │ │ + @ instruction: 0x01e4c398 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -195295,17 +195295,17 @@ │ │ │ │ ldr r3, [pc, #32] @ ca208 <__cxa_atexit@plt+0xbeb94> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r7, lr, r8, ror #17 │ │ │ │ - strdeq ip, [r4, #32]! │ │ │ │ - mvneq ip, r0, lsl r3 │ │ │ │ + mvneq ip, r8, ror #5 │ │ │ │ mvneq ip, r8, lsl #6 │ │ │ │ + mvneq ip, r0, lsl #6 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ @@ -195355,18 +195355,18 @@ │ │ │ │ ldr r3, [pc, #36] @ ca2fc <__cxa_atexit@plt+0xbec88> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r2, lr, ip, lsl #31 │ │ │ │ - mvneq ip, r4, asr #4 │ │ │ │ - mvneq ip, ip, lsr r2 │ │ │ │ mvneq ip, ip, lsr r2 │ │ │ │ - mvneq ip, ip, lsr #4 │ │ │ │ + mvneq ip, r4, lsr r2 │ │ │ │ + mvneq ip, r4, lsr r2 │ │ │ │ + mvneq ip, r4, lsr #4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ biceq r7, lr, r0, lsl sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ca338 <__cxa_atexit@plt+0xbecc4> │ │ │ │ @@ -195385,15 +195385,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq ca354 <__cxa_atexit@plt+0xbece0> │ │ │ │ b ca850 <__cxa_atexit@plt+0xbf1dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq ip, r8, asr #2 │ │ │ │ + mvneq ip, r0, asr #2 │ │ │ │ biceq r7, lr, r8, lsr #19 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #24] @ ca39c <__cxa_atexit@plt+0xbed28> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -195515,15 +195515,15 @@ │ │ │ │ biceq r7, lr, r0, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ca570 <__cxa_atexit@plt+0xbeefc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne ca59c <__cxa_atexit@plt+0xbef28> │ │ │ │ ldr r7, [pc, #88] @ ca5e8 <__cxa_atexit@plt+0xbef74> │ │ │ │ @@ -195546,24 +195546,24 @@ │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r4, lsl pc │ │ │ │ - strdeq fp, [r4, #224]! @ 0xe0 │ │ │ │ - mvneq fp, r0, asr #29 │ │ │ │ + mvneq fp, ip, lsl #30 │ │ │ │ + mvneq fp, r8, ror #29 │ │ │ │ + strheq fp, [r4, #232]! @ 0xe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ca610 <__cxa_atexit@plt+0xbef9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -195616,28 +195616,28 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ b ca6f4 <__cxa_atexit@plt+0xbf080> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, ip, ror #27 │ │ │ │ - mvneq fp, ip, lsl #28 │ │ │ │ + mvneq fp, r4, ror #27 │ │ │ │ mvneq fp, r4, lsl #28 │ │ │ │ - mvneq fp, r4, ror #28 │ │ │ │ - mvneq fp, r0, lsr lr │ │ │ │ - mvneq fp, r4, asr lr │ │ │ │ + strdeq fp, [r4, #220]! @ 0xdc │ │ │ │ + mvneq fp, ip, asr lr │ │ │ │ + mvneq fp, r8, lsr #28 │ │ │ │ + mvneq fp, ip, asr #28 │ │ │ │ strdeq r7, [lr, #88] @ 0x58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ca738 <__cxa_atexit@plt+0xbf0c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrdeq r7, [lr, #84] @ 0x54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne ca774 <__cxa_atexit@plt+0xbf100> │ │ │ │ @@ -195696,15 +195696,15 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r4, ror #24 │ │ │ │ + mvneq fp, ip, asr ip │ │ │ │ biceq r7, lr, ip, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ @@ -195766,15 +195766,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #16] @ ca958 <__cxa_atexit@plt+0xbf2e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq fp, r0, lsr fp │ │ │ │ + mvneq fp, r8, lsr #22 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ biceq r7, lr, r0, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ ca9c0 <__cxa_atexit@plt+0xbf34c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -195801,15 +195801,15 @@ │ │ │ │ strdeq r7, [lr] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ca9e8 <__cxa_atexit@plt+0xbf374> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne caa14 <__cxa_atexit@plt+0xbf3a0> │ │ │ │ ldr r7, [pc, #84] @ caa5c <__cxa_atexit@plt+0xbf3e8> │ │ │ │ @@ -195831,17 +195831,17 @@ │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01e4ba9c │ │ │ │ - mvneq fp, r8, ror sl │ │ │ │ - mvneq fp, r8, asr #20 │ │ │ │ + @ instruction: 0x01e4ba94 │ │ │ │ + mvneq fp, r0, ror sl │ │ │ │ + mvneq fp, r0, asr #20 │ │ │ │ biceq r7, lr, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ caac8 <__cxa_atexit@plt+0xbf454> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -195867,15 +195867,15 @@ │ │ │ │ biceq r7, lr, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ caaf0 <__cxa_atexit@plt+0xbf47c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -195928,20 +195928,20 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ b cabd4 <__cxa_atexit@plt+0xbf560> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r8, lsl #18 │ │ │ │ - mvneq fp, r8, lsr #18 │ │ │ │ + mvneq fp, r0, lsl #18 │ │ │ │ mvneq fp, r0, lsr #18 │ │ │ │ - mvneq fp, r4, lsl #19 │ │ │ │ - mvneq fp, r0, asr r9 │ │ │ │ - mvneq fp, r4, ror r9 │ │ │ │ + mvneq fp, r8, lsl r9 │ │ │ │ + mvneq fp, ip, ror r9 │ │ │ │ + mvneq fp, r8, asr #18 │ │ │ │ + mvneq fp, ip, ror #18 │ │ │ │ strdeq r7, [lr, #8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -195957,15 +195957,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #16] @ cac54 <__cxa_atexit@plt+0xbf5e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq fp, r4, lsr r8 │ │ │ │ + mvneq fp, ip, lsr #16 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ stlexbeq r6, r4, [lr] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ cacbc <__cxa_atexit@plt+0xbf648> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -195990,15 +195990,15 @@ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffff9734 │ │ │ │ biceq r6, lr, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ biceq r6, lr, ip, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ cad3c <__cxa_atexit@plt+0xbf6c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -196024,15 +196024,15 @@ │ │ │ │ biceq r6, lr, ip, ror #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ cad64 <__cxa_atexit@plt+0xbf6f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ bne cad8c <__cxa_atexit@plt+0xbf718> │ │ │ │ @@ -196050,15 +196050,15 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq fp, [r4, #108]! @ 0x6c │ │ │ │ + ldrdeq fp, [r4, #100]! @ 0x64 │ │ │ │ biceq r6, lr, r4, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -196140,18 +196140,18 @@ │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r0, ror #11 │ │ │ │ - mvneq fp, r0, asr #11 │ │ │ │ - @ instruction: 0x01e4b598 │ │ │ │ - strheq fp, [r4, #80]! @ 0x50 │ │ │ │ + ldrdeq fp, [r4, #88]! @ 0x58 │ │ │ │ + strheq fp, [r4, #88]! @ 0x58 │ │ │ │ + @ instruction: 0x01e4b590 │ │ │ │ + mvneq fp, r8, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne caf90 <__cxa_atexit@plt+0xbf91c> │ │ │ │ @@ -196196,19 +196196,19 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #12 │ │ │ │ b cb004 <__cxa_atexit@plt+0xbf990> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq fp, [r4, #76]! @ 0x4c │ │ │ │ - strdeq fp, [r4, #64]! @ 0x40 │ │ │ │ + ldrdeq fp, [r4, #68]! @ 0x44 │ │ │ │ mvneq fp, r8, ror #9 │ │ │ │ - mvneq fp, r8, lsr #10 │ │ │ │ - mvneq fp, r4, lsl #10 │ │ │ │ + mvneq fp, r0, ror #9 │ │ │ │ + mvneq fp, r0, lsr #10 │ │ │ │ + strdeq fp, [r4, #76]! @ 0x4c │ │ │ │ biceq r6, lr, r0, asr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b b7870 <__cxa_atexit@plt+0xac1fc> │ │ │ │ biceq r6, lr, r8, asr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -196259,40 +196259,40 @@ │ │ │ │ ldr r5, [pc, #36] @ cb11c <__cxa_atexit@plt+0xbfaa8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq fp, [r4, #16]! │ │ │ │ + mvneq fp, r8, ror #3 │ │ │ │ andeq r0, r1, r4, lsl #26 │ │ │ │ - mvneq fp, ip, asr #3 │ │ │ │ + mvneq fp, r4, asr #3 │ │ │ │ biceq r6, lr, r0, asr sp │ │ │ │ - mvneq fp, r0, lsl #3 │ │ │ │ + mvneq fp, r8, ror r1 │ │ │ │ biceq r3, lr, r0, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ cb14c <__cxa_atexit@plt+0xbfad8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ cb150 <__cxa_atexit@plt+0xbfadc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b a75470 <__cxa_atexit@plt+0xa69dfc> │ │ │ │ + b 8c2804 <__cxa_atexit@plt+0x8b7190> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq fp, r8, asr #6 │ │ │ │ + mvneq fp, r0, asr #6 │ │ │ │ biceq r3, lr, ip, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ cb174 <__cxa_atexit@plt+0xbfb00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a78c50 <__cxa_atexit@plt+0xa6d5dc> │ │ │ │ + b 8c5fe4 <__cxa_atexit@plt+0x8ba970> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne cb1a0 <__cxa_atexit@plt+0xbfb2c> │ │ │ │ ldr r7, [pc, #184] @ cb24c <__cxa_atexit@plt+0xbfbd8> │ │ │ │ @@ -196340,17 +196340,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r6, lr, ip, lsr #7 │ │ │ │ - mvneq fp, r0, asr #5 │ │ │ │ strheq fp, [r4, #40]! @ 0x28 │ │ │ │ - ldrdeq fp, [r4, #40]! @ 0x28 │ │ │ │ + strheq fp, [r4, #32]! │ │ │ │ + ldrdeq fp, [r4, #32]! │ │ │ │ biceq r1, lr, r0, lsr #30 │ │ │ │ biceq r1, lr, r0, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb2dc <__cxa_atexit@plt+0xbfc68> │ │ │ │ @@ -196383,16 +196383,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq sl, r8, ror #31 │ │ │ │ - mvneq fp, ip, lsl r1 │ │ │ │ + mvneq sl, r0, ror #31 │ │ │ │ + mvneq fp, r4, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cb33c <__cxa_atexit@plt+0xbfcc8> │ │ │ │ @@ -196402,15 +196402,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, ip, lsr #1 │ │ │ │ + mvneq fp, r4, lsr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cb394 <__cxa_atexit@plt+0xbfd20> │ │ │ │ @@ -196475,16 +196475,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - mvneq fp, ip, ror #2 │ │ │ │ - mvneq fp, r4, lsl #1 │ │ │ │ + mvneq fp, r4, ror #2 │ │ │ │ + mvneq fp, ip, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ cb4fc <__cxa_atexit@plt+0xbfe88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -196512,15 +196512,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq sl, ip, ror #31 │ │ │ │ + mvneq sl, r4, ror #31 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cb550 <__cxa_atexit@plt+0xbfedc> │ │ │ │ @@ -196535,15 +196535,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, r0, ror pc │ │ │ │ + mvneq sl, r8, ror #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -196568,15 +196568,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - mvneq sl, ip, lsl #30 │ │ │ │ + mvneq sl, r4, lsl #30 │ │ │ │ biceq r6, lr, ip, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cb640 <__cxa_atexit@plt+0xbffcc> │ │ │ │ ldr r2, [pc, #88] @ cb65c <__cxa_atexit@plt+0xbffe8> │ │ │ │ @@ -196599,15 +196599,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cb664 <__cxa_atexit@plt+0xbfff0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r0, ror ip │ │ │ │ + mvneq sl, r8, ror #24 │ │ │ │ andeq ip, r0, r0, asr #1 │ │ │ │ ldrdeq r6, [lr, #120] @ 0x78 │ │ │ │ biceq r6, lr, r8, lsr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -196632,15 +196632,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cb6e8 <__cxa_atexit@plt+0xc0074> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, ror #23 │ │ │ │ + mvneq sl, r4, ror #23 │ │ │ │ andeq ip, r0, ip, lsr r0 │ │ │ │ biceq r6, lr, r4, asr r7 │ │ │ │ biceq r6, lr, r4, lsr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -196665,15 +196665,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cb76c <__cxa_atexit@plt+0xc00f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r8, ror #22 │ │ │ │ + mvneq sl, r0, ror #22 │ │ │ │ @ instruction: 0x0000bfb8 │ │ │ │ ldrdeq r6, [lr, #96] @ 0x60 │ │ │ │ biceq r6, lr, r0, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -196698,15 +196698,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cb7f0 <__cxa_atexit@plt+0xc017c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, ror #21 │ │ │ │ + ldrdeq sl, [r4, #172]! @ 0xac │ │ │ │ andeq fp, r0, r4, lsr pc │ │ │ │ biceq r6, lr, ip, asr #12 │ │ │ │ biceq r6, lr, ip, lsl r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -196723,36 +196723,36 @@ │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ add r8, r2, #1 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ biceq r2, lr, r8, lsl lr │ │ │ │ - mvneq sl, r4, asr #20 │ │ │ │ + mvneq sl, ip, lsr sl │ │ │ │ biceq r6, lr, r0, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ cb87c <__cxa_atexit@plt+0xc0208> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ cb880 <__cxa_atexit@plt+0xc020c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b a75470 <__cxa_atexit@plt+0xa69dfc> │ │ │ │ + b 8c2804 <__cxa_atexit@plt+0x8b7190> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq sl, r8, lsl ip │ │ │ │ + mvneq sl, r0, lsl ip │ │ │ │ biceq r6, lr, ip, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ cb8a4 <__cxa_atexit@plt+0xc0230> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a78c50 <__cxa_atexit@plt+0xa6d5dc> │ │ │ │ + b 8c5fe4 <__cxa_atexit@plt+0x8ba970> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r6, lr, r8, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne cb8d0 <__cxa_atexit@plt+0xc025c> │ │ │ │ @@ -196790,18 +196790,18 @@ │ │ │ │ ldr r0, [pc, #44] @ cb970 <__cxa_atexit@plt+0xc02fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq sl, [r4, #188]! @ 0xbc │ │ │ │ - mvneq sl, r0, asr #23 │ │ │ │ - mvneq sl, ip, lsl #23 │ │ │ │ - strheq sl, [r4, #176]! @ 0xb0 │ │ │ │ + ldrdeq sl, [r4, #180]! @ 0xb4 │ │ │ │ + strheq sl, [r4, #184]! @ 0xb8 │ │ │ │ + mvneq sl, r4, lsl #23 │ │ │ │ + mvneq sl, r8, lsr #23 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ biceq r1, lr, r0, asr r8 │ │ │ │ biceq r1, lr, r0, asr #16 │ │ │ │ @ instruction: 0x01ce639c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -196914,22 +196914,22 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ biceq r1, lr, ip, lsl r7 │ │ │ │ - mvneq sl, ip, asr sl │ │ │ │ - mvneq sl, ip, lsl #21 │ │ │ │ + mvneq sl, r4, asr sl │ │ │ │ + mvneq sl, r4, lsl #21 │ │ │ │ @ instruction: 0xfffc6a44 │ │ │ │ biceq r1, lr, ip, asr #13 │ │ │ │ - mvneq sl, r0, lsl sl │ │ │ │ + mvneq sl, r8, lsl #20 │ │ │ │ strheq r2, [lr, #152] @ 0x98 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq sl, r0, ror sl │ │ │ │ + mvneq sl, r8, ror #20 │ │ │ │ biceq r6, lr, r8, lsr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b cb9c8 <__cxa_atexit@plt+0xc0354> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196944,15 +196944,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, ip, lsl #19 │ │ │ │ + mvneq sl, r4, lsl #19 │ │ │ │ mov fp, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ bcc cbd00 <__cxa_atexit@plt+0xc068c> │ │ │ │ ldr r7, [pc, #380] @ cbd5c <__cxa_atexit@plt+0xc06e8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -197050,22 +197050,22 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ biceq r1, lr, r0, lsr #10 │ │ │ │ - mvneq sl, ip, asr r8 │ │ │ │ - mvneq sl, ip, lsl #17 │ │ │ │ + mvneq sl, r4, asr r8 │ │ │ │ + mvneq sl, r4, lsl #17 │ │ │ │ @ instruction: 0xfffc6848 │ │ │ │ ldrdeq r1, [lr, #64] @ 0x40 │ │ │ │ - mvneq sl, r8, lsl r8 │ │ │ │ + mvneq sl, r0, lsl r8 │ │ │ │ @ instruction: 0x01ce2798 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq sl, r8, ror r8 │ │ │ │ + mvneq sl, r0, ror r8 │ │ │ │ biceq r5, lr, r8, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b cbbc4 <__cxa_atexit@plt+0xc0550> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ @@ -197094,17 +197094,17 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq sl, [r4, #108]! @ 0x6c │ │ │ │ - mvneq sl, ip, ror #13 │ │ │ │ - mvneq sl, r8, asr r7 │ │ │ │ + strheq sl, [r4, #100]! @ 0x64 │ │ │ │ + mvneq sl, r4, ror #13 │ │ │ │ + mvneq sl, r0, asr r7 │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc cbf54 <__cxa_atexit@plt+0xc08e0> │ │ │ │ ldr r7, [pc, #356] @ cbfa4 <__cxa_atexit@plt+0xc0930> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -197195,23 +197195,23 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ - mvneq sl, r8, lsl #12 │ │ │ │ - mvneq sl, r8, lsr r6 │ │ │ │ + mvneq sl, r0, lsl #12 │ │ │ │ + mvneq sl, r0, lsr r6 │ │ │ │ @ instruction: 0x01ce129c │ │ │ │ @ instruction: 0xfffc65ec │ │ │ │ biceq r1, lr, r4, ror r2 │ │ │ │ - strheq sl, [r4, #88]! @ 0x58 │ │ │ │ + strheq sl, [r4, #80]! @ 0x50 │ │ │ │ biceq r2, lr, r4, asr #10 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq sl, r8, lsl r6 │ │ │ │ + mvneq sl, r0, lsl r6 │ │ │ │ biceq r5, lr, r0, asr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b cbe24 <__cxa_atexit@plt+0xc07b0> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ @@ -197240,17 +197240,17 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, r4, ror r4 │ │ │ │ - mvneq sl, r4, lsr #9 │ │ │ │ - mvneq sl, r0, lsl r5 │ │ │ │ + mvneq sl, ip, ror #8 │ │ │ │ + @ instruction: 0x01e4a49c │ │ │ │ + mvneq sl, r8, lsl #10 │ │ │ │ mov fp, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ bcc cc1b0 <__cxa_atexit@plt+0xc0b3c> │ │ │ │ ldr r7, [pc, #388] @ cc20c <__cxa_atexit@plt+0xc0b98> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -197350,22 +197350,22 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ biceq r1, lr, r8, ror r0 │ │ │ │ - strheq sl, [r4, #52]! @ 0x34 │ │ │ │ - mvneq sl, r4, ror #7 │ │ │ │ + mvneq sl, ip, lsr #7 │ │ │ │ + ldrdeq sl, [r4, #60]! @ 0x3c │ │ │ │ @ instruction: 0xfffc63a0 │ │ │ │ biceq r1, lr, ip, lsr #32 │ │ │ │ - mvneq sl, r0, ror r3 │ │ │ │ + mvneq sl, r8, ror #6 │ │ │ │ biceq r2, lr, r8, ror #5 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq sl, [r4, #48]! @ 0x30 │ │ │ │ + mvneq sl, r8, asr #7 │ │ │ │ ldrdeq r5, [lr, #168] @ 0xa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b cc06c <__cxa_atexit@plt+0xc09f8> │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ @@ -197397,17 +197397,17 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, ip, lsl #4 │ │ │ │ - mvneq sl, ip, lsr r2 │ │ │ │ - mvneq sl, r4, lsl #5 │ │ │ │ + mvneq sl, r4, lsl #4 │ │ │ │ + mvneq sl, r4, lsr r2 │ │ │ │ + mvneq sl, ip, ror r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cc358 <__cxa_atexit@plt+0xc0ce4> │ │ │ │ ldr r2, [pc, #120] @ cc374 <__cxa_atexit@plt+0xc0d00> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -197438,16 +197438,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r9, ip, ror #30 │ │ │ │ - mvneq sl, r0, lsr #1 │ │ │ │ + mvneq r9, r4, ror #30 │ │ │ │ + @ instruction: 0x01e4a098 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cc3b8 <__cxa_atexit@plt+0xc0d44> │ │ │ │ @@ -197457,15 +197457,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, r0, lsr r0 │ │ │ │ + mvneq sl, r8, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cc410 <__cxa_atexit@plt+0xc0d9c> │ │ │ │ @@ -197530,16 +197530,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - strdeq sl, [r4, #0]! │ │ │ │ - mvneq sl, r8 │ │ │ │ + mvneq sl, r8, ror #1 │ │ │ │ + mvneq sl, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ cc578 <__cxa_atexit@plt+0xc0f04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -197567,15 +197567,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r9, r0, ror pc │ │ │ │ + mvneq r9, r8, ror #30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cc5cc <__cxa_atexit@plt+0xc0f58> │ │ │ │ @@ -197590,15 +197590,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r9, [r4, #228]! @ 0xe4 │ │ │ │ + mvneq r9, ip, ror #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -197623,15 +197623,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - stlexheq r9, r0, [r4] │ │ │ │ + mvneq r9, r8, lsl #29 │ │ │ │ biceq r5, lr, ip, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -197674,15 +197674,15 @@ │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b a6ce98 <__cxa_atexit@plt+0xa61824> │ │ │ │ + b 8ba22c <__cxa_atexit@plt+0x8aebb8> │ │ │ │ ldr r3, [pc, #584] @ cc97c <__cxa_atexit@plt+0xc1308> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #580] @ cc980 <__cxa_atexit@plt+0xc130c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ @@ -197783,15 +197783,15 @@ │ │ │ │ ldr r8, [pc, #228] @ cc9ac <__cxa_atexit@plt+0xc1338> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b a6de7c <__cxa_atexit@plt+0xa62808> │ │ │ │ + b 8bb210 <__cxa_atexit@plt+0x8afb9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cc96c <__cxa_atexit@plt+0xc12f8> │ │ │ │ @@ -197837,24 +197837,24 @@ │ │ │ │ @ instruction: 0x01b24b7e │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [lr, #140] @ 0x8c │ │ │ │ strdeq r0, [lr, #128] @ 0x80 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ biceq r4, lr, r8, ror #18 │ │ │ │ @ instruction: 0xfffca574 │ │ │ │ - mvneq r9, ip, lsl #26 │ │ │ │ + mvneq r9, r4, lsl #26 │ │ │ │ @ instruction: 0xffffe75c │ │ │ │ @ instruction: 0xffffec5c │ │ │ │ - mvneq r9, r0, lsl ip │ │ │ │ + mvneq r9, r8, lsl #24 │ │ │ │ @ instruction: 0xfffff06c │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - strdeq r9, [r4, #200]! @ 0xc8 │ │ │ │ strdeq r9, [r4, #192]! @ 0xc0 │ │ │ │ - strheq r9, [r4, #196]! @ 0xc4 │ │ │ │ - mvneq r9, r4, asr #26 │ │ │ │ + mvneq r9, r8, ror #25 │ │ │ │ + mvneq r9, ip, lsr #25 │ │ │ │ + mvneq r9, ip, lsr sp │ │ │ │ biceq r5, lr, r4, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ cca0c <__cxa_atexit@plt+0xc1398> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -197901,28 +197901,28 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r0, lr, r4, lsr r7 │ │ │ │ biceq r0, lr, r8, lsr #14 │ │ │ │ @ instruction: 0xffffe608 │ │ │ │ @ instruction: 0xffffeb08 │ │ │ │ - strheq r9, [r4, #172]! @ 0xac │ │ │ │ + strheq r9, [r4, #164]! @ 0xa4 │ │ │ │ ldrdeq r4, [lr, #172] @ 0xac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ccae4 <__cxa_atexit@plt+0xc1470> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ ccae8 <__cxa_atexit@plt+0xc1474> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r9, r0, lsr #19 │ │ │ │ + @ instruction: 0x01e49998 │ │ │ │ biceq r4, lr, r8, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ ccb4c <__cxa_atexit@plt+0xc14d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -197946,28 +197946,28 @@ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffea098 │ │ │ │ biceq r4, lr, r8, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ biceq r4, lr, ip, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ccb98 <__cxa_atexit@plt+0xc1524> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ ccb9c <__cxa_atexit@plt+0xc1528> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r9, ip, ror #17 │ │ │ │ + mvneq r9, r4, ror #17 │ │ │ │ biceq r4, lr, r8, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ ccc00 <__cxa_atexit@plt+0xc158c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -197991,36 +197991,36 @@ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffeb2d0 │ │ │ │ biceq r4, lr, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ biceq r1, lr, r0, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ccc4c <__cxa_atexit@plt+0xc15d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ ccc50 <__cxa_atexit@plt+0xc15dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b a75470 <__cxa_atexit@plt+0xa69dfc> │ │ │ │ + b 8c2804 <__cxa_atexit@plt+0x8b7190> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r9, r8, asr #16 │ │ │ │ + mvneq r9, r0, asr #16 │ │ │ │ biceq r1, lr, ip, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ccc74 <__cxa_atexit@plt+0xc1600> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a78c50 <__cxa_atexit@plt+0xa6d5dc> │ │ │ │ + b 8c5fe4 <__cxa_atexit@plt+0x8ba970> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne ccca0 <__cxa_atexit@plt+0xc162c> │ │ │ │ ldr r7, [pc, #120] @ ccd0c <__cxa_atexit@plt+0xc1698> │ │ │ │ @@ -198051,18 +198051,18 @@ │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r9, r4, lsl #16 │ │ │ │ - mvneq r9, r4, ror #15 │ │ │ │ - strheq r9, [r4, #124]! @ 0x7c │ │ │ │ - ldrdeq r9, [r4, #116]! @ 0x74 │ │ │ │ + strdeq r9, [r4, #124]! @ 0x7c │ │ │ │ + ldrdeq r9, [r4, #124]! @ 0x7c │ │ │ │ + strheq r9, [r4, #116]! @ 0x74 │ │ │ │ + mvneq r9, ip, asr #15 │ │ │ │ strdeq r4, [lr, #244] @ 0xf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ccd78 <__cxa_atexit@plt+0xc1704> │ │ │ │ ldr r2, [pc, #88] @ ccd94 <__cxa_atexit@plt+0xc1720> │ │ │ │ @@ -198085,15 +198085,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ccd9c <__cxa_atexit@plt+0xc1728> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, lsr r5 │ │ │ │ + mvneq r9, r0, lsr r5 │ │ │ │ andeq sl, r0, r8, lsl #19 │ │ │ │ biceq r5, lr, r0, lsr #1 │ │ │ │ biceq r4, lr, r0, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -198118,15 +198118,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cce20 <__cxa_atexit@plt+0xc17ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r9, [r4, #68]! @ 0x44 │ │ │ │ + mvneq r9, ip, lsr #9 │ │ │ │ andeq sl, r0, r4, lsl #18 │ │ │ │ biceq r5, lr, ip, lsl r0 │ │ │ │ biceq r4, lr, ip, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -198145,15 +198145,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ cce88 <__cxa_atexit@plt+0xc1814> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ biceq r0, lr, r0, ror #8 │ │ │ │ - mvneq r9, ip, lsl r4 │ │ │ │ + mvneq r9, r4, lsl r4 │ │ │ │ biceq r0, lr, ip, lsr r4 │ │ │ │ biceq r4, lr, r4, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ @@ -198331,31 +198331,31 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ biceq r0, lr, r0, asr #2 │ │ │ │ - mvneq r9, ip, ror r4 │ │ │ │ - mvneq r9, ip, lsr #9 │ │ │ │ + mvneq r9, r4, ror r4 │ │ │ │ + mvneq r9, r4, lsr #9 │ │ │ │ @ instruction: 0xfffc5468 │ │ │ │ strdeq r0, [lr] │ │ │ │ - mvneq r9, r8, lsr r4 │ │ │ │ + mvneq r9, r0, lsr r4 │ │ │ │ strheq r1, [lr, #48] @ 0x30 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ biceq r0, lr, r0, asr #4 │ │ │ │ - mvneq r9, r0, lsl #11 │ │ │ │ - strheq r9, [r4, #80]! @ 0x50 │ │ │ │ + mvneq r9, r8, ror r5 │ │ │ │ + mvneq r9, r8, lsr #11 │ │ │ │ @ instruction: 0xfffc5568 │ │ │ │ strdeq r0, [lr, #16] │ │ │ │ - mvneq r9, r4, lsr r5 │ │ │ │ + mvneq r9, ip, lsr #10 │ │ │ │ ldrdeq r1, [lr, #48] @ 0x30 │ │ │ │ - @ instruction: 0x01e49498 │ │ │ │ - @ instruction: 0x01e49594 │ │ │ │ + @ instruction: 0x01e49490 │ │ │ │ + mvneq r9, ip, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cd1e4 <__cxa_atexit@plt+0xc1b70> │ │ │ │ @@ -198364,15 +198364,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r9, ip, asr r3 │ │ │ │ + mvneq r9, r4, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cd260 <__cxa_atexit@plt+0xc1bec> │ │ │ │ @@ -198395,17 +198395,17 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r9, r8, ror #4 │ │ │ │ - @ instruction: 0x01e49298 │ │ │ │ - mvneq r9, r4, lsl #6 │ │ │ │ + mvneq r9, r0, ror #4 │ │ │ │ + @ instruction: 0x01e49290 │ │ │ │ + strdeq r9, [r4, #44]! @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cd2f0 <__cxa_atexit@plt+0xc1c7c> │ │ │ │ ldr r2, [pc, #120] @ cd30c <__cxa_atexit@plt+0xc1c98> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -198436,16 +198436,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r8, [r4, #244]! @ 0xf4 │ │ │ │ - mvneq r9, r8, lsl #2 │ │ │ │ + mvneq r8, ip, asr #31 │ │ │ │ + mvneq r9, r0, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cd350 <__cxa_atexit@plt+0xc1cdc> │ │ │ │ @@ -198455,15 +198455,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01e49098 │ │ │ │ + @ instruction: 0x01e49090 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cd3a8 <__cxa_atexit@plt+0xc1d34> │ │ │ │ @@ -198528,16 +198528,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - mvneq r9, r8, asr r1 │ │ │ │ - mvneq r9, r0, ror r0 │ │ │ │ + mvneq r9, r0, asr r1 │ │ │ │ + mvneq r9, r8, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ cd510 <__cxa_atexit@plt+0xc1e9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -198565,15 +198565,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq r8, [r4, #248]! @ 0xf8 │ │ │ │ + ldrdeq r8, [r4, #240]! @ 0xf0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cd564 <__cxa_atexit@plt+0xc1ef0> │ │ │ │ @@ -198588,15 +198588,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r8, ip, asr pc │ │ │ │ + mvneq r8, r4, asr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198621,15 +198621,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - strdeq r8, [r4, #232]! @ 0xe8 │ │ │ │ + strdeq r8, [r4, #224]! @ 0xe0 │ │ │ │ biceq r4, lr, r8, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cd67c <__cxa_atexit@plt+0xc2008> │ │ │ │ ldr r2, [pc, #140] @ cd6a4 <__cxa_atexit@plt+0xc2030> │ │ │ │ @@ -198666,15 +198666,15 @@ │ │ │ │ ldr r7, [pc, #36] @ cd6b8 <__cxa_atexit@plt+0xc2044> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq r8, r0, asr ip │ │ │ │ + mvneq r8, r8, asr #24 │ │ │ │ @ instruction: 0xfffe0c54 │ │ │ │ biceq pc, sp, ip, ror #24 │ │ │ │ biceq pc, sp, r0, lsr ip @ │ │ │ │ strheq r3, [lr, #192] @ 0xc0 │ │ │ │ biceq r4, lr, r4, asr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -198708,18 +198708,18 @@ │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r8, r0, asr lr │ │ │ │ + mvneq r8, r8, asr #28 │ │ │ │ @ instruction: 0xfffff72c │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - mvneq r8, r0, lsl lr │ │ │ │ + mvneq r8, r8, lsl #28 │ │ │ │ strheq r4, [lr, #80] @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cd7bc <__cxa_atexit@plt+0xc2148> │ │ │ │ ldr r2, [pc, #88] @ cd7d8 <__cxa_atexit@plt+0xc2164> │ │ │ │ @@ -198742,15 +198742,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cd7e0 <__cxa_atexit@plt+0xc216c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r4, #164]! @ 0xa4 │ │ │ │ + mvneq r8, ip, ror #21 │ │ │ │ andeq r9, r0, r4, asr #30 │ │ │ │ biceq r4, lr, ip, asr r6 │ │ │ │ biceq r4, lr, ip, lsr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -198775,15 +198775,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cd864 <__cxa_atexit@plt+0xc21f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r0, ror sl │ │ │ │ + mvneq r8, r8, ror #20 │ │ │ │ andeq r9, r0, r0, asr #29 │ │ │ │ ldrdeq r4, [lr, #88] @ 0x58 │ │ │ │ biceq r4, lr, r8, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -198808,15 +198808,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cd8e8 <__cxa_atexit@plt+0xc2274> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, ror #19 │ │ │ │ + mvneq r8, r4, ror #19 │ │ │ │ andeq r9, r0, ip, lsr lr │ │ │ │ biceq r4, lr, r4, asr r5 │ │ │ │ biceq r4, lr, r4, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -198841,15 +198841,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cd96c <__cxa_atexit@plt+0xc22f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, ror #18 │ │ │ │ + mvneq r8, r0, ror #18 │ │ │ │ @ instruction: 0x00009db8 │ │ │ │ ldrdeq r4, [lr, #64] @ 0x40 │ │ │ │ biceq r4, lr, r0, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -198868,15 +198868,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ cd9d4 <__cxa_atexit@plt+0xc2360> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ biceq pc, sp, r0, asr #18 │ │ │ │ - mvneq r8, ip, asr #17 │ │ │ │ + mvneq r8, r4, asr #17 │ │ │ │ biceq pc, sp, ip, lsl r9 @ │ │ │ │ biceq r4, lr, r8, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -199130,34 +199130,34 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x000002bc │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ strdeq pc, [sp, #76] @ 0x4c │ │ │ │ - mvneq r8, r8, lsr r8 │ │ │ │ - mvneq r8, r8, ror #16 │ │ │ │ + mvneq r8, r0, lsr r8 │ │ │ │ + mvneq r8, r0, ror #16 │ │ │ │ @ instruction: 0xfffc4824 │ │ │ │ biceq pc, sp, ip, lsr #9 │ │ │ │ - strdeq r8, [r4, #116]! @ 0x74 │ │ │ │ + mvneq r8, ip, ror #15 │ │ │ │ biceq r0, lr, r0, lsr r7 │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ biceq pc, sp, r8, lsr #12 │ │ │ │ - mvneq r8, r4, ror #18 │ │ │ │ - @ instruction: 0x01e48994 │ │ │ │ + mvneq r8, ip, asr r9 │ │ │ │ + mvneq r8, ip, lsl #19 │ │ │ │ @ instruction: 0xfffc4950 │ │ │ │ ldrdeq pc, [sp, #88] @ 0x58 │ │ │ │ - mvneq r8, r0, lsr #18 │ │ │ │ + mvneq r8, r8, lsl r9 │ │ │ │ biceq r0, lr, r0, asr r7 │ │ │ │ - mvneq r8, ip, asr #15 │ │ │ │ mvneq r8, r4, asr #15 │ │ │ │ - mvneq r8, ip, lsr r8 │ │ │ │ - strdeq r8, [r4, #128]! @ 0x80 │ │ │ │ - mvneq r8, r0, ror r9 │ │ │ │ + strheq r8, [r4, #124]! @ 0x7c │ │ │ │ + mvneq r8, r4, lsr r8 │ │ │ │ + mvneq r8, r8, ror #17 │ │ │ │ + mvneq r8, r8, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cdeac <__cxa_atexit@plt+0xc2838> │ │ │ │ @@ -199182,18 +199182,18 @@ │ │ │ │ str r9, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r8, r8, asr #12 │ │ │ │ - mvneq r8, r8, lsl r6 │ │ │ │ - mvneq r8, r8, asr #12 │ │ │ │ - strheq r8, [r4, #100]! @ 0x64 │ │ │ │ + mvneq r8, r0, asr #12 │ │ │ │ + mvneq r8, r0, lsl r6 │ │ │ │ + mvneq r8, r0, asr #12 │ │ │ │ + mvneq r8, ip, lsr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -199236,19 +199236,19 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01e48590 │ │ │ │ - mvneq r8, r0, asr #11 │ │ │ │ - mvneq r8, r4, lsr #11 │ │ │ │ + mvneq r8, r8, lsl #11 │ │ │ │ + strheq r8, [r4, #88]! @ 0x58 │ │ │ │ @ instruction: 0x01e4859c │ │ │ │ - ldrdeq r8, [r4, #92]! @ 0x5c │ │ │ │ + @ instruction: 0x01e48594 │ │ │ │ + ldrdeq r8, [r4, #84]! @ 0x54 │ │ │ │ biceq r3, lr, ip, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ mov r3, r5 │ │ │ │ @@ -199458,34 +199458,34 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ ldr fp, [sp] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ @ instruction: 0xfffff64c │ │ │ │ strdeq lr, [sp, #244] @ 0xf4 │ │ │ │ - mvneq r8, r0, lsr r3 │ │ │ │ - mvneq r8, r0, ror #6 │ │ │ │ + mvneq r8, r8, lsr #6 │ │ │ │ + mvneq r8, r8, asr r3 │ │ │ │ @ instruction: 0xfffc4320 │ │ │ │ biceq lr, sp, r8, lsr #31 │ │ │ │ - strdeq r8, [r4, #32]! │ │ │ │ + mvneq r8, r8, ror #5 │ │ │ │ biceq r0, lr, r4, lsl r2 │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ biceq pc, sp, r8, lsr #2 │ │ │ │ - mvneq r8, r4, ror #8 │ │ │ │ - @ instruction: 0x01e48494 │ │ │ │ + mvneq r8, ip, asr r4 │ │ │ │ + mvneq r8, ip, lsl #9 │ │ │ │ @ instruction: 0xfffc4448 │ │ │ │ ldrdeq pc, [sp] │ │ │ │ - mvneq r8, r8, lsl r4 │ │ │ │ + mvneq r8, r0, lsl r4 │ │ │ │ biceq r0, lr, r8, lsr r2 │ │ │ │ - mvneq r8, r4, asr #5 │ │ │ │ - strheq r8, [r4, #36]! @ 0x24 │ │ │ │ - mvneq r8, ip, lsr #6 │ │ │ │ + strheq r8, [r4, #44]! @ 0x2c │ │ │ │ + mvneq r8, ip, lsr #5 │ │ │ │ + mvneq r8, r4, lsr #6 │ │ │ │ ldrdeq r3, [lr, #132] @ 0x84 │ │ │ │ - mvneq r8, r0, ror r4 │ │ │ │ + mvneq r8, r8, ror #8 │ │ │ │ biceq r3, lr, ip, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -199513,17 +199513,17 @@ │ │ │ │ str sl, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r3, lr, ip, lsl #12 │ │ │ │ - strdeq r8, [r4, #8]! │ │ │ │ - mvneq r8, r8, lsr #2 │ │ │ │ - @ instruction: 0x01e48194 │ │ │ │ + strdeq r8, [r4, #0]! │ │ │ │ + mvneq r8, r0, lsr #2 │ │ │ │ + mvneq r8, ip, lsl #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ce4c0 <__cxa_atexit@plt+0xc2e4c> │ │ │ │ @@ -199571,19 +199571,19 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r8, ip, rrx │ │ │ │ - mvneq r8, r8, lsl #1 │ │ │ │ - mvneq r8, ip, rrx │ │ │ │ mvneq r8, r4, rrx │ │ │ │ - mvneq r8, r4, asr #1 │ │ │ │ + mvneq r8, r0, lsl #1 │ │ │ │ + mvneq r8, r4, rrx │ │ │ │ + mvneq r8, ip, asr r0 │ │ │ │ + strheq r8, [r4, #12]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce558 <__cxa_atexit@plt+0xc2ee4> │ │ │ │ ldr r2, [pc, #120] @ ce574 <__cxa_atexit@plt+0xc2f00> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -199614,16 +199614,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r7, ip, ror #26 │ │ │ │ - mvneq r7, r0, lsr #29 │ │ │ │ + mvneq r7, r4, ror #26 │ │ │ │ + stlexheq r7, r8, [r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ce5b8 <__cxa_atexit@plt+0xc2f44> │ │ │ │ @@ -199633,15 +199633,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, r0, lsr lr │ │ │ │ + mvneq r7, r8, lsr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ce610 <__cxa_atexit@plt+0xc2f9c> │ │ │ │ @@ -199706,16 +199706,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - strdeq r7, [r4, #224]! @ 0xe0 │ │ │ │ - mvneq r7, r8, lsl #28 │ │ │ │ + mvneq r7, r8, ror #29 │ │ │ │ + mvneq r7, r0, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ ce778 <__cxa_atexit@plt+0xc3104> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -199743,15 +199743,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r7, r0, ror sp │ │ │ │ + mvneq r7, r8, ror #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ce7cc <__cxa_atexit@plt+0xc3158> │ │ │ │ @@ -199766,15 +199766,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r7, [r4, #196]! @ 0xc4 │ │ │ │ + mvneq r7, ip, ror #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -199799,15 +199799,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - @ instruction: 0x01e47c90 │ │ │ │ + mvneq r7, r8, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ce8d8 <__cxa_atexit@plt+0xc3264> │ │ │ │ ldr r2, [pc, #120] @ ce8f4 <__cxa_atexit@plt+0xc3280> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -199838,16 +199838,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r7, ip, ror #19 │ │ │ │ - mvneq r7, r0, lsr #22 │ │ │ │ + mvneq r7, r4, ror #19 │ │ │ │ + mvneq r7, r8, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ce938 <__cxa_atexit@plt+0xc32c4> │ │ │ │ @@ -199857,15 +199857,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r7, [r4, #160]! @ 0xa0 │ │ │ │ + mvneq r7, r8, lsr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ce99c <__cxa_atexit@plt+0xc3328> │ │ │ │ @@ -199971,16 +199971,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - mvneq r7, ip, lsl #20 │ │ │ │ - mvneq r7, ip, lsl #21 │ │ │ │ + mvneq r7, r4, lsl #20 │ │ │ │ + mvneq r7, r4, lsl #21 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ ceb9c <__cxa_atexit@plt+0xc3528> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ @@ -200008,15 +200008,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r7, ip, asr #18 │ │ │ │ + mvneq r7, r4, asr #18 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cebf0 <__cxa_atexit@plt+0xc357c> │ │ │ │ @@ -200031,15 +200031,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r7, [r4, #128]! @ 0x80 │ │ │ │ + mvneq r7, r8, asr #17 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ cec88 <__cxa_atexit@plt+0xc3614> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ @@ -200067,15 +200067,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r7, r0, ror #16 │ │ │ │ + mvneq r7, r8, asr r8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cecdc <__cxa_atexit@plt+0xc3668> │ │ │ │ @@ -200090,15 +200090,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, r4, ror #15 │ │ │ │ + ldrdeq r7, [r4, #124]! @ 0x7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -200125,15 +200125,15 @@ │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - mvneq r7, r0, lsl #15 │ │ │ │ + mvneq r7, r8, ror r7 │ │ │ │ strexbeq r2, r8, [lr] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cedd4 <__cxa_atexit@plt+0xc3760> │ │ │ │ ldr r2, [pc, #88] @ cedf0 <__cxa_atexit@plt+0xc377c> │ │ │ │ @@ -200156,15 +200156,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cedf8 <__cxa_atexit@plt+0xc3784> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r4, #76]! @ 0x4c │ │ │ │ + ldrdeq r7, [r4, #68]! @ 0x44 │ │ │ │ andeq r8, r0, ip, lsr #18 │ │ │ │ biceq r3, lr, r4, asr #32 │ │ │ │ biceq r2, lr, r4, lsl pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -200189,15 +200189,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cee7c <__cxa_atexit@plt+0xc3808> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r8, asr r4 │ │ │ │ + mvneq r7, r0, asr r4 │ │ │ │ andeq r8, r0, r8, lsr #17 │ │ │ │ biceq r2, lr, r0, asr #31 │ │ │ │ stlexbeq r2, r0, [lr] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -200222,15 +200222,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cef00 <__cxa_atexit@plt+0xc388c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r4, #52]! @ 0x34 │ │ │ │ + mvneq r7, ip, asr #7 │ │ │ │ andeq r8, r0, r4, lsr #16 │ │ │ │ biceq r2, lr, ip, lsr pc │ │ │ │ biceq r2, lr, ip, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -200255,15 +200255,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cef84 <__cxa_atexit@plt+0xc3910> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, asr r3 │ │ │ │ + mvneq r7, r8, asr #6 │ │ │ │ andeq r8, r0, r0, lsr #15 │ │ │ │ strheq r2, [lr, #232] @ 0xe8 │ │ │ │ biceq r2, lr, r8, lsl #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -200282,15 +200282,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ cefec <__cxa_atexit@plt+0xc3978> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ biceq lr, sp, r8, asr #6 │ │ │ │ - strheq r7, [r4, #36]! @ 0x24 │ │ │ │ + mvneq r7, ip, lsr #5 │ │ │ │ biceq lr, sp, r4, lsr #6 │ │ │ │ biceq r2, lr, r0, lsr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -200544,34 +200544,34 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x000002bc │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ biceq sp, sp, r4, ror #29 │ │ │ │ - mvneq r7, r0, lsr #4 │ │ │ │ - mvneq r7, r0, asr r2 │ │ │ │ + mvneq r7, r8, lsl r2 │ │ │ │ + mvneq r7, r8, asr #4 │ │ │ │ @ instruction: 0xfffc320c │ │ │ │ stlexbeq sp, r4, [sp] │ │ │ │ - ldrdeq r7, [r4, #28]! │ │ │ │ + ldrdeq r7, [r4, #20]! │ │ │ │ biceq pc, sp, r8, lsl r1 @ │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ biceq lr, sp, r0, lsl r0 │ │ │ │ - mvneq r7, ip, asr #6 │ │ │ │ - mvneq r7, ip, ror r3 │ │ │ │ + mvneq r7, r4, asr #6 │ │ │ │ + mvneq r7, r4, ror r3 │ │ │ │ @ instruction: 0xfffc3338 │ │ │ │ biceq sp, sp, r0, asr #31 │ │ │ │ - mvneq r7, r8, lsl #6 │ │ │ │ + mvneq r7, r0, lsl #6 │ │ │ │ biceq pc, sp, r8, lsr r1 @ │ │ │ │ - strheq r7, [r4, #20]! │ │ │ │ mvneq r7, ip, lsr #3 │ │ │ │ - mvneq r7, r4, lsr #4 │ │ │ │ - ldrdeq r7, [r4, #40]! @ 0x28 │ │ │ │ - mvneq r7, r8, asr r3 │ │ │ │ + mvneq r7, r4, lsr #3 │ │ │ │ + mvneq r7, ip, lsl r2 │ │ │ │ + ldrdeq r7, [r4, #32]! │ │ │ │ + mvneq r7, r0, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cf4c4 <__cxa_atexit@plt+0xc3e50> │ │ │ │ @@ -200596,18 +200596,18 @@ │ │ │ │ str r9, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, r0, lsr r0 │ │ │ │ - mvneq r7, r0 │ │ │ │ - mvneq r7, r0, lsr r0 │ │ │ │ - @ instruction: 0x01e4709c │ │ │ │ + mvneq r7, r8, lsr #32 │ │ │ │ + strdeq r6, [r4, #248]! @ 0xf8 │ │ │ │ + mvneq r7, r8, lsr #32 │ │ │ │ + @ instruction: 0x01e47094 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -200650,19 +200650,19 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r8, ror pc │ │ │ │ - mvneq r6, r8, lsr #31 │ │ │ │ - mvneq r6, ip, lsl #31 │ │ │ │ + mvneq r6, r0, ror pc │ │ │ │ + mvneq r6, r0, lsr #31 │ │ │ │ mvneq r6, r4, lsl #31 │ │ │ │ - mvneq r6, r4, asr #31 │ │ │ │ + mvneq r6, ip, ror pc │ │ │ │ + strheq r6, [r4, #252]! @ 0xfc │ │ │ │ biceq r2, lr, r4, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ mov r3, r5 │ │ │ │ @@ -200872,34 +200872,34 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ ldr fp, [sp] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ @ instruction: 0xfffff64c │ │ │ │ ldrdeq sp, [sp, #156] @ 0x9c │ │ │ │ - mvneq r6, r8, lsl sp │ │ │ │ - mvneq r6, r8, asr #26 │ │ │ │ + mvneq r6, r0, lsl sp │ │ │ │ + mvneq r6, r0, asr #26 │ │ │ │ @ instruction: 0xfffc2d08 │ │ │ │ @ instruction: 0x01cdd990 │ │ │ │ - ldrdeq r6, [r4, #200]! @ 0xc8 │ │ │ │ + ldrdeq r6, [r4, #192]! @ 0xc0 │ │ │ │ strdeq lr, [sp, #188] @ 0xbc │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ biceq sp, sp, r0, lsl fp │ │ │ │ - mvneq r6, ip, asr #28 │ │ │ │ - mvneq r6, ip, ror lr │ │ │ │ + mvneq r6, r4, asr #28 │ │ │ │ + mvneq r6, r4, ror lr │ │ │ │ @ instruction: 0xfffc2e30 │ │ │ │ strheq sp, [sp, #168] @ 0xa8 │ │ │ │ - mvneq r6, r0, lsl #28 │ │ │ │ + strdeq r6, [r4, #216]! @ 0xd8 │ │ │ │ biceq lr, sp, r0, lsr #24 │ │ │ │ - mvneq r6, ip, lsr #25 │ │ │ │ - @ instruction: 0x01e46c9c │ │ │ │ - mvneq r6, r4, lsl sp │ │ │ │ + mvneq r6, r4, lsr #25 │ │ │ │ + @ instruction: 0x01e46c94 │ │ │ │ + mvneq r6, ip, lsl #26 │ │ │ │ biceq r2, lr, ip, lsr #5 │ │ │ │ - mvneq r6, r8, asr lr │ │ │ │ + mvneq r6, r0, asr lr │ │ │ │ biceq r2, lr, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -200927,17 +200927,17 @@ │ │ │ │ str sl, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r1, lr, r4, ror #31 │ │ │ │ - mvneq r6, r0, ror #21 │ │ │ │ - mvneq r6, r0, lsl fp │ │ │ │ - mvneq r6, ip, ror fp │ │ │ │ + ldrdeq r6, [r4, #168]! @ 0xa8 │ │ │ │ + mvneq r6, r8, lsl #22 │ │ │ │ + mvneq r6, r4, ror fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cfad8 <__cxa_atexit@plt+0xc4464> │ │ │ │ @@ -200985,19 +200985,19 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r4, asr sl │ │ │ │ - mvneq r6, r0, ror sl │ │ │ │ - mvneq r6, r4, asr sl │ │ │ │ mvneq r6, ip, asr #20 │ │ │ │ - mvneq r6, ip, lsr #21 │ │ │ │ + mvneq r6, r8, ror #20 │ │ │ │ + mvneq r6, ip, asr #20 │ │ │ │ + mvneq r6, r4, asr #20 │ │ │ │ + mvneq r6, r4, lsr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cfb70 <__cxa_atexit@plt+0xc44fc> │ │ │ │ ldr r2, [pc, #120] @ cfb8c <__cxa_atexit@plt+0xc4518> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -201028,16 +201028,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r6, r4, asr r7 │ │ │ │ - mvneq r6, r8, lsl #17 │ │ │ │ + mvneq r6, ip, asr #14 │ │ │ │ + mvneq r6, r0, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cfbd0 <__cxa_atexit@plt+0xc455c> │ │ │ │ @@ -201047,15 +201047,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r8, lsl r8 │ │ │ │ + mvneq r6, r0, lsl r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi cfc28 <__cxa_atexit@plt+0xc45b4> │ │ │ │ @@ -201120,16 +201120,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldrdeq r6, [r4, #136]! @ 0x88 │ │ │ │ - strdeq r6, [r4, #112]! @ 0x70 │ │ │ │ + ldrdeq r6, [r4, #128]! @ 0x80 │ │ │ │ + mvneq r6, r8, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ cfd90 <__cxa_atexit@plt+0xc471c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -201157,15 +201157,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r6, r8, asr r7 │ │ │ │ + mvneq r6, r0, asr r7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc cfde4 <__cxa_atexit@plt+0xc4770> │ │ │ │ @@ -201180,15 +201180,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r6, [r4, #108]! @ 0x6c │ │ │ │ + ldrdeq r6, [r4, #100]! @ 0x64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -201213,15 +201213,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - mvneq r6, r8, ror r6 │ │ │ │ + mvneq r6, r0, ror r6 │ │ │ │ stlexbeq r1, r8, [lr] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi cfed4 <__cxa_atexit@plt+0xc4860> │ │ │ │ ldr r2, [pc, #88] @ cfef0 <__cxa_atexit@plt+0xc487c> │ │ │ │ @@ -201244,15 +201244,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cfef8 <__cxa_atexit@plt+0xc4884> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r4, #60]! @ 0x3c │ │ │ │ + ldrdeq r6, [r4, #52]! @ 0x34 │ │ │ │ andeq r7, r0, ip, lsr #16 │ │ │ │ biceq r1, lr, r4, asr #30 │ │ │ │ biceq r1, lr, r4, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -201277,15 +201277,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ cff7c <__cxa_atexit@plt+0xc4908> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r8, asr r3 │ │ │ │ + mvneq r6, r0, asr r3 │ │ │ │ andeq r7, r0, r8, lsr #15 │ │ │ │ biceq r1, lr, r0, asr #29 │ │ │ │ @ instruction: 0x01ce1d90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -201304,15 +201304,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ cffe4 <__cxa_atexit@plt+0xc4970> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ biceq sp, sp, r0, ror r3 │ │ │ │ - mvneq r6, r0, asr #5 │ │ │ │ + strheq r6, [r4, #40]! @ 0x28 │ │ │ │ biceq sp, sp, ip, asr #6 │ │ │ │ biceq r1, lr, r8, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ @@ -201490,31 +201490,31 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ biceq ip, sp, r4, ror #31 │ │ │ │ - mvneq r6, r0, lsr #6 │ │ │ │ - mvneq r6, r0, asr r3 │ │ │ │ + mvneq r6, r8, lsl r3 │ │ │ │ + mvneq r6, r8, asr #6 │ │ │ │ @ instruction: 0xfffc230c │ │ │ │ strexbeq ip, r4, [sp] │ │ │ │ - ldrdeq r6, [r4, #44]! @ 0x2c │ │ │ │ + ldrdeq r6, [r4, #36]! @ 0x24 │ │ │ │ biceq lr, sp, r4, asr r2 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ biceq sp, sp, r4, ror #1 │ │ │ │ - mvneq r6, r4, lsr #8 │ │ │ │ - mvneq r6, r4, asr r4 │ │ │ │ + mvneq r6, ip, lsl r4 │ │ │ │ + mvneq r6, ip, asr #8 │ │ │ │ @ instruction: 0xfffc240c │ │ │ │ @ instruction: 0x01cdd094 │ │ │ │ - ldrdeq r6, [r4, #56]! @ 0x38 │ │ │ │ + ldrdeq r6, [r4, #48]! @ 0x30 │ │ │ │ biceq lr, sp, r4, ror r2 │ │ │ │ - mvneq r6, ip, lsr r3 │ │ │ │ - mvneq r6, r8, lsr r4 │ │ │ │ + mvneq r6, r4, lsr r3 │ │ │ │ + mvneq r6, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d0340 <__cxa_atexit@plt+0xc4ccc> │ │ │ │ @@ -201523,15 +201523,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r0, lsl #4 │ │ │ │ + strdeq r6, [r4, #24]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d03bc <__cxa_atexit@plt+0xc4d48> │ │ │ │ @@ -201554,17 +201554,17 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, ip, lsl #2 │ │ │ │ - mvneq r6, ip, lsr r1 │ │ │ │ - mvneq r6, r8, lsr #3 │ │ │ │ + mvneq r6, r4, lsl #2 │ │ │ │ + mvneq r6, r4, lsr r1 │ │ │ │ + mvneq r6, r0, lsr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d044c <__cxa_atexit@plt+0xc4dd8> │ │ │ │ ldr r2, [pc, #120] @ d0468 <__cxa_atexit@plt+0xc4df4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -201595,16 +201595,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r5, r8, ror lr │ │ │ │ - mvneq r5, ip, lsr #31 │ │ │ │ + mvneq r5, r0, ror lr │ │ │ │ + mvneq r5, r4, lsr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d04ac <__cxa_atexit@plt+0xc4e38> │ │ │ │ @@ -201614,15 +201614,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, ip, lsr pc │ │ │ │ + mvneq r5, r4, lsr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d0504 <__cxa_atexit@plt+0xc4e90> │ │ │ │ @@ -201687,16 +201687,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - strdeq r5, [r4, #252]! @ 0xfc │ │ │ │ - mvneq r5, r4, lsl pc │ │ │ │ + strdeq r5, [r4, #244]! @ 0xf4 │ │ │ │ + mvneq r5, ip, lsl #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ d066c <__cxa_atexit@plt+0xc4ff8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -201724,15 +201724,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r5, ip, ror lr │ │ │ │ + mvneq r5, r4, ror lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d06c0 <__cxa_atexit@plt+0xc504c> │ │ │ │ @@ -201747,15 +201747,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, r0, lsl #28 │ │ │ │ + strdeq r5, [r4, #216]! @ 0xd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -201780,15 +201780,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - @ instruction: 0x01e45d9c │ │ │ │ + @ instruction: 0x01e45d94 │ │ │ │ strheq r1, [lr, #92] @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d07b0 <__cxa_atexit@plt+0xc513c> │ │ │ │ ldr r2, [pc, #88] @ d07cc <__cxa_atexit@plt+0xc5158> │ │ │ │ @@ -201811,15 +201811,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d07d4 <__cxa_atexit@plt+0xc5160> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, lsl #22 │ │ │ │ + strdeq r5, [r4, #168]! @ 0xa8 │ │ │ │ andeq r6, r0, r0, asr pc │ │ │ │ biceq r1, lr, r8, ror #12 │ │ │ │ biceq r1, lr, r8, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -201844,15 +201844,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d0858 <__cxa_atexit@plt+0xc51e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, ror sl │ │ │ │ + mvneq r5, r4, ror sl │ │ │ │ andeq r6, r0, ip, asr #29 │ │ │ │ biceq r1, lr, r4, ror #11 │ │ │ │ strheq r1, [lr, #68] @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -201877,15 +201877,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d08dc <__cxa_atexit@plt+0xc5268> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r4, #152]! @ 0x98 │ │ │ │ + strdeq r5, [r4, #144]! @ 0x90 │ │ │ │ andeq r6, r0, r8, asr #28 │ │ │ │ biceq r1, lr, r0, ror #10 │ │ │ │ biceq r1, lr, r0, lsr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -201910,15 +201910,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d0960 <__cxa_atexit@plt+0xc52ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r4, ror r9 │ │ │ │ + mvneq r5, ip, ror #18 │ │ │ │ andeq r6, r0, r4, asr #27 │ │ │ │ ldrdeq r1, [lr, #76] @ 0x4c │ │ │ │ biceq r1, lr, ip, lsr #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -201938,16 +201938,16 @@ │ │ │ │ ldr r3, [pc, #24] @ d09cc <__cxa_atexit@plt+0xc5358> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrdeq r5, [r4, #132]! @ 0x84 │ │ │ │ - mvneq r5, r4, asr #21 │ │ │ │ + mvneq r5, ip, asr #17 │ │ │ │ + strheq r5, [r4, #172]! @ 0xac │ │ │ │ biceq r1, lr, r0, asr #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ d0a04 <__cxa_atexit@plt+0xc5390> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ d0a08 <__cxa_atexit@plt+0xc5394> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -202083,27 +202083,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, r8, lsl #18 │ │ │ │ - mvneq r5, r4, lsl #18 │ │ │ │ + mvneq r5, r0, lsl #18 │ │ │ │ + strdeq r5, [r4, #140]! @ 0x8c │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffeff4c │ │ │ │ biceq r0, lr, r0, lsr sp │ │ │ │ strdeq r1, [lr] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d0c40 <__cxa_atexit@plt+0xc55cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r1, lr, ip, asr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq d0c70 <__cxa_atexit@plt+0xc55fc> │ │ │ │ @@ -202159,16 +202159,16 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ biceq ip, sp, ip, ror #11 │ │ │ │ biceq ip, sp, r0, ror #11 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ strheq ip, [sp, #84] @ 0x54 │ │ │ │ - mvneq r5, r0, asr #15 │ │ │ │ - strheq r5, [r4, #124]! @ 0x7c │ │ │ │ + strheq r5, [r4, #120]! @ 0x78 │ │ │ │ + strheq r5, [r4, #116]! @ 0x74 │ │ │ │ biceq ip, sp, r4, ror r5 │ │ │ │ biceq r0, lr, r8, asr #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -202202,16 +202202,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq ip, [sp, #72] @ 0x48 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strdeq r5, [r4, #108]! @ 0x6c │ │ │ │ - strdeq r5, [r4, #104]! @ 0x68 │ │ │ │ + strdeq r5, [r4, #100]! @ 0x64 │ │ │ │ + strdeq r5, [r4, #96]! @ 0x60 │ │ │ │ biceq ip, sp, ip, lsr #9 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ biceq r0, lr, r8, lsl pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -202262,15 +202262,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strheq r0, [lr, #168] @ 0xa8 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ andeq r0, r0, r0, ror #6 │ │ │ │ @ instruction: 0x01ce0a94 │ │ │ │ biceq r0, lr, r8, lsl #21 │ │ │ │ - mvneq r5, ip, ror r6 │ │ │ │ + mvneq r5, r4, ror r6 │ │ │ │ andeq r0, r0, r8, lsl #7 │ │ │ │ biceq r0, lr, r0, ror #20 │ │ │ │ biceq r0, lr, r4, asr sl │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -202323,17 +202323,17 @@ │ │ │ │ ldr r3, [pc, #44] @ d0fe4 <__cxa_atexit@plt+0xc5970> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ - @ instruction: 0x01e45594 │ │ │ │ - mvneq r5, r0, ror #10 │ │ │ │ - mvneq r5, r4, lsl #11 │ │ │ │ + mvneq r5, ip, lsl #11 │ │ │ │ + mvneq r5, r8, asr r5 │ │ │ │ + mvneq r5, ip, ror r5 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ @ instruction: 0x01ce0990 │ │ │ │ biceq r0, lr, r4, lsl #19 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ muleq r0, ip, r2 │ │ │ │ biceq r0, lr, r4, ror r9 │ │ │ │ biceq r0, lr, r8, ror #18 │ │ │ │ @@ -202408,18 +202408,18 @@ │ │ │ │ ldr r3, [pc, #48] @ d113c <__cxa_atexit@plt+0xc5ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ + mvneq r5, ip, lsr r4 │ │ │ │ + mvneq r5, r0, lsr r4 │ │ │ │ mvneq r5, r4, asr #8 │ │ │ │ - mvneq r5, r8, lsr r4 │ │ │ │ - mvneq r5, ip, asr #8 │ │ │ │ - mvneq r5, r4, asr #8 │ │ │ │ + mvneq r5, ip, lsr r4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ biceq r0, lr, r8, lsr r8 │ │ │ │ biceq r0, lr, ip, lsr #16 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ biceq r0, lr, r0, lsr #16 │ │ │ │ biceq r0, lr, r4, lsl r8 │ │ │ │ @@ -202598,22 +202598,22 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ biceq fp, sp, ip, asr #28 │ │ │ │ - mvneq r5, ip, lsl #3 │ │ │ │ - strheq r5, [r4, #28]! │ │ │ │ + mvneq r5, r4, lsl #3 │ │ │ │ + strheq r5, [r4, #20]! │ │ │ │ @ instruction: 0xfffc1174 │ │ │ │ strdeq fp, [sp, #220] @ 0xdc │ │ │ │ - mvneq r5, r0, asr #2 │ │ │ │ + mvneq r5, r8, lsr r1 │ │ │ │ biceq sp, sp, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r5, r0, lsr #3 │ │ │ │ + @ instruction: 0x01e45198 │ │ │ │ ldrdeq r0, [lr, #136] @ 0x88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b d1298 <__cxa_atexit@plt+0xc5c24> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -202628,15 +202628,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r5, [r4, #12]! │ │ │ │ + strheq r5, [r4, #4]! │ │ │ │ mov fp, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ bcc d15d0 <__cxa_atexit@plt+0xc5f5c> │ │ │ │ ldr r7, [pc, #380] @ d162c <__cxa_atexit@plt+0xc5fb8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -202734,22 +202734,22 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xfffff3ac │ │ │ │ biceq fp, sp, r0, asr ip │ │ │ │ - mvneq r4, ip, lsl #31 │ │ │ │ - strheq r4, [r4, #252]! @ 0xfc │ │ │ │ + mvneq r4, r4, lsl #31 │ │ │ │ + strheq r4, [r4, #244]! @ 0xf4 │ │ │ │ @ instruction: 0xfffc0f78 │ │ │ │ biceq fp, sp, r0, lsl #24 │ │ │ │ - mvneq r4, r8, asr #30 │ │ │ │ + mvneq r4, r0, asr #30 │ │ │ │ biceq ip, sp, r8, asr #29 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r4, r8, lsr #31 │ │ │ │ + mvneq r4, r0, lsr #31 │ │ │ │ strheq r0, [lr, #104] @ 0x68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b d1494 <__cxa_atexit@plt+0xc5e20> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ @@ -202778,17 +202778,17 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, ip, ror #27 │ │ │ │ - mvneq r4, ip, lsl lr │ │ │ │ - mvneq r4, r8, lsl #29 │ │ │ │ + mvneq r4, r4, ror #27 │ │ │ │ + mvneq r4, r4, lsl lr │ │ │ │ + mvneq r4, r0, lsl #29 │ │ │ │ mov fp, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ bcc d1830 <__cxa_atexit@plt+0xc61bc> │ │ │ │ ldr r7, [pc, #380] @ d188c <__cxa_atexit@plt+0xc6218> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -202886,22 +202886,22 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xfffff0c8 │ │ │ │ strdeq fp, [sp, #144] @ 0x90 │ │ │ │ - mvneq r4, ip, lsr #26 │ │ │ │ - mvneq r4, ip, asr sp │ │ │ │ + mvneq r4, r4, lsr #26 │ │ │ │ + mvneq r4, r4, asr sp │ │ │ │ @ instruction: 0xfffc0d18 │ │ │ │ biceq fp, sp, r0, lsr #19 │ │ │ │ - mvneq r4, r8, ror #25 │ │ │ │ + mvneq r4, r0, ror #25 │ │ │ │ biceq ip, sp, r8, ror #24 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r4, r8, asr #26 │ │ │ │ + mvneq r4, r0, asr #26 │ │ │ │ biceq r0, lr, r8, asr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b d16f4 <__cxa_atexit@plt+0xc6080> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ @@ -202930,17 +202930,17 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, ip, lsl #23 │ │ │ │ - strheq r4, [r4, #188]! @ 0xbc │ │ │ │ - mvneq r4, r8, lsr #24 │ │ │ │ + mvneq r4, r4, lsl #23 │ │ │ │ + strheq r4, [r4, #180]! @ 0xb4 │ │ │ │ + mvneq r4, r0, lsr #24 │ │ │ │ mov fp, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ bcc d1a98 <__cxa_atexit@plt+0xc6424> │ │ │ │ ldr r7, [pc, #388] @ d1af4 <__cxa_atexit@plt+0xc6480> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -203040,22 +203040,22 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ @ instruction: 0xffffede4 │ │ │ │ @ instruction: 0x01cdb790 │ │ │ │ - mvneq r4, ip, asr #21 │ │ │ │ - strdeq r4, [r4, #172]! @ 0xac │ │ │ │ + mvneq r4, r4, asr #21 │ │ │ │ + strdeq r4, [r4, #164]! @ 0xa4 │ │ │ │ @ instruction: 0xfffc0ab8 │ │ │ │ biceq fp, sp, r4, asr #14 │ │ │ │ - mvneq r4, r8, lsl #21 │ │ │ │ + mvneq r4, r0, lsl #21 │ │ │ │ biceq ip, sp, r0, lsl #20 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r4, r8, ror #21 │ │ │ │ + mvneq r4, r0, ror #21 │ │ │ │ strdeq r0, [lr, #16] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b d1954 <__cxa_atexit@plt+0xc62e0> │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ @@ -203087,17 +203087,17 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, r4, lsr #18 │ │ │ │ - mvneq r4, r4, asr r9 │ │ │ │ - @ instruction: 0x01e4499c │ │ │ │ + mvneq r4, ip, lsl r9 │ │ │ │ + mvneq r4, ip, asr #18 │ │ │ │ + @ instruction: 0x01e44994 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d1c40 <__cxa_atexit@plt+0xc65cc> │ │ │ │ ldr r2, [pc, #120] @ d1c5c <__cxa_atexit@plt+0xc65e8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -203128,16 +203128,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r4, r4, lsl #13 │ │ │ │ - strheq r4, [r4, #120]! @ 0x78 │ │ │ │ + mvneq r4, ip, ror r6 │ │ │ │ + strheq r4, [r4, #112]! @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d1ca0 <__cxa_atexit@plt+0xc662c> │ │ │ │ @@ -203147,15 +203147,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, r8, asr #14 │ │ │ │ + mvneq r4, r0, asr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d1cf8 <__cxa_atexit@plt+0xc6684> │ │ │ │ @@ -203220,16 +203220,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - mvneq r4, r8, lsl #16 │ │ │ │ - mvneq r4, r0, lsr #14 │ │ │ │ + mvneq r4, r0, lsl #16 │ │ │ │ + mvneq r4, r8, lsl r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ d1e60 <__cxa_atexit@plt+0xc67ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -203257,15 +203257,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r4, r8, lsl #13 │ │ │ │ + mvneq r4, r0, lsl #13 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d1eb4 <__cxa_atexit@plt+0xc6840> │ │ │ │ @@ -203280,15 +203280,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, ip, lsl #12 │ │ │ │ + mvneq r4, r4, lsl #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -203313,15 +203313,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - mvneq r4, r8, lsr #11 │ │ │ │ + mvneq r4, r0, lsr #11 │ │ │ │ biceq pc, sp, r8, asr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ d1fa0 <__cxa_atexit@plt+0xc692c> │ │ │ │ @@ -203338,15 +203338,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ d1fac <__cxa_atexit@plt+0xc6938> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ biceq fp, sp, r8, lsr #8 │ │ │ │ - strdeq r4, [r4, #40]! @ 0x28 │ │ │ │ + strdeq r4, [r4, #32]! │ │ │ │ biceq fp, sp, r4, lsl #8 │ │ │ │ biceq pc, sp, r0, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -203421,16 +203421,16 @@ │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01e44490 │ │ │ │ - mvneq r4, r8, ror #7 │ │ │ │ + mvneq r4, r8, lsl #9 │ │ │ │ + mvneq r4, r0, ror #7 │ │ │ │ biceq pc, sp, ip, asr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne d2128 <__cxa_atexit@plt+0xc6ab4> │ │ │ │ ldr r7, [pc, #136] @ d21a4 <__cxa_atexit@plt+0xc6b30> │ │ │ │ @@ -203466,17 +203466,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq pc, [sp, #116] @ 0x74 @ │ │ │ │ - mvneq r4, r4, lsr r3 │ │ │ │ - mvneq r4, r4, ror #6 │ │ │ │ - mvneq r4, r0, asr r3 │ │ │ │ + mvneq r4, ip, lsr #6 │ │ │ │ + mvneq r4, ip, asr r3 │ │ │ │ + mvneq r4, r8, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d222c <__cxa_atexit@plt+0xc6bb8> │ │ │ │ ldr r2, [pc, #120] @ d2248 <__cxa_atexit@plt+0xc6bd4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -203507,16 +203507,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01e44098 │ │ │ │ - mvneq r4, ip, asr #3 │ │ │ │ + @ instruction: 0x01e44090 │ │ │ │ + mvneq r4, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d228c <__cxa_atexit@plt+0xc6c18> │ │ │ │ @@ -203526,15 +203526,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, ip, asr r1 │ │ │ │ + mvneq r4, r4, asr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d22e4 <__cxa_atexit@plt+0xc6c70> │ │ │ │ @@ -203599,16 +203599,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - mvneq r4, ip, lsl r2 │ │ │ │ - mvneq r4, r4, lsr r1 │ │ │ │ + mvneq r4, r4, lsl r2 │ │ │ │ + mvneq r4, ip, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ d244c <__cxa_atexit@plt+0xc6dd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -203636,15 +203636,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01e4409c │ │ │ │ + @ instruction: 0x01e44094 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d24a0 <__cxa_atexit@plt+0xc6e2c> │ │ │ │ @@ -203659,15 +203659,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, r0, lsr #32 │ │ │ │ + mvneq r4, r8, lsl r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -203692,15 +203692,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - strheq r3, [r4, #252]! @ 0xfc │ │ │ │ + strheq r3, [r4, #244]! @ 0xf4 │ │ │ │ ldrdeq pc, [sp, #124] @ 0x7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d256c <__cxa_atexit@plt+0xc6ef8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -203709,15 +203709,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b d3290 <__cxa_atexit@plt+0xc7c1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, lsl sp │ │ │ │ + mvneq r3, r0, lsl sp │ │ │ │ @ instruction: 0x01cdf798 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r8, [pc, #56] @ d25d0 <__cxa_atexit@plt+0xc6f5c> │ │ │ │ @@ -203734,15 +203734,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ d25dc <__cxa_atexit@plt+0xc6f68> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrdeq sl, [sp, #216] @ 0xd8 │ │ │ │ - mvneq r3, r4, asr #25 │ │ │ │ + strheq r3, [r4, #204]! @ 0xcc │ │ │ │ strheq sl, [sp, #212] @ 0xd4 │ │ │ │ biceq pc, sp, r0, lsr r7 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -203886,17 +203886,17 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq pc, sp, r0, lsr #2 │ │ │ │ strheq pc, [sp, #8] @ │ │ │ │ - ldrdeq r3, [r4, #204]! @ 0xcc │ │ │ │ - mvneq r3, r4, lsr #25 │ │ │ │ ldrdeq r3, [r4, #196]! @ 0xc4 │ │ │ │ + @ instruction: 0x01e43c9c │ │ │ │ + mvneq r3, ip, asr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r0, r6, #48 @ 0x30 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -203986,24 +203986,24 @@ │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b d29b8 <__cxa_atexit@plt+0xc7344> │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq sl, sp, ip, lsr #17 │ │ │ │ - @ instruction: 0x01e43b94 │ │ │ │ - mvneq r3, r8, asr fp │ │ │ │ - mvneq r3, r0, ror fp │ │ │ │ - mvneq r3, r8, ror #22 │ │ │ │ + mvneq r3, ip, lsl #23 │ │ │ │ + mvneq r3, r0, asr fp │ │ │ │ mvneq r3, r8, ror #22 │ │ │ │ + mvneq r3, r0, ror #22 │ │ │ │ + mvneq r3, r0, ror #22 │ │ │ │ biceq sl, sp, ip, lsr r9 │ │ │ │ - mvneq r3, r0, lsr #24 │ │ │ │ - mvneq r3, r4, ror #23 │ │ │ │ - mvneq r3, r4, lsl #24 │ │ │ │ + mvneq r3, r8, lsl ip │ │ │ │ + ldrdeq r3, [r4, #188]! @ 0xbc │ │ │ │ strdeq r3, [r4, #188]! @ 0xbc │ │ │ │ + strdeq r3, [r4, #180]! @ 0xb4 │ │ │ │ biceq pc, sp, r0, lsr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -204096,17 +204096,17 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq lr, sp, r4, asr #27 │ │ │ │ @ instruction: 0x01cded90 │ │ │ │ - @ instruction: 0x01e43994 │ │ │ │ - mvneq r3, ip, asr r9 │ │ │ │ mvneq r3, ip, lsl #19 │ │ │ │ + mvneq r3, r4, asr r9 │ │ │ │ + mvneq r3, r4, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r0, r8} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #72 @ 0x48 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -204220,26 +204220,26 @@ │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ b d2d60 <__cxa_atexit@plt+0xc76ec> │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq sl, sp, r4, lsr r5 │ │ │ │ - mvneq r3, r8, lsr #16 │ │ │ │ - mvneq r3, ip, ror #15 │ │ │ │ - ldrdeq r3, [r4, #124]! @ 0x7c │ │ │ │ - mvneq r3, r8, ror #15 │ │ │ │ - mvneq r3, r0, ror #15 │ │ │ │ + mvneq r3, r0, lsr #16 │ │ │ │ + mvneq r3, r4, ror #15 │ │ │ │ + ldrdeq r3, [r4, #116]! @ 0x74 │ │ │ │ mvneq r3, r0, ror #15 │ │ │ │ + ldrdeq r3, [r4, #120]! @ 0x78 │ │ │ │ + ldrdeq r3, [r4, #120]! @ 0x78 │ │ │ │ strdeq sl, [sp, #84] @ 0x54 │ │ │ │ - ldrdeq r3, [r4, #136]! @ 0x88 │ │ │ │ - @ instruction: 0x01e43898 │ │ │ │ + ldrdeq r3, [r4, #128]! @ 0x80 │ │ │ │ @ instruction: 0x01e43890 │ │ │ │ - mvneq r3, r0, lsr #17 │ │ │ │ + mvneq r3, r8, lsl #17 │ │ │ │ @ instruction: 0x01e43898 │ │ │ │ + @ instruction: 0x01e43890 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d2e18 <__cxa_atexit@plt+0xc77a4> │ │ │ │ ldr r2, [pc, #120] @ d2e34 <__cxa_atexit@plt+0xc77c0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -204270,16 +204270,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r3, ip, lsr #9 │ │ │ │ - mvneq r3, r0, ror #11 │ │ │ │ + mvneq r3, r4, lsr #9 │ │ │ │ + ldrdeq r3, [r4, #88]! @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d2e78 <__cxa_atexit@plt+0xc7804> │ │ │ │ @@ -204289,15 +204289,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r3, r0, ror r5 │ │ │ │ + mvneq r3, r8, ror #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d2ed0 <__cxa_atexit@plt+0xc785c> │ │ │ │ @@ -204362,16 +204362,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - mvneq r3, r0, lsr r6 │ │ │ │ - mvneq r3, r8, asr #10 │ │ │ │ + mvneq r3, r8, lsr #12 │ │ │ │ + mvneq r3, r0, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ d3038 <__cxa_atexit@plt+0xc79c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -204399,15 +204399,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r3, [r4, #64]! @ 0x40 │ │ │ │ + mvneq r3, r8, lsr #9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d308c <__cxa_atexit@plt+0xc7a18> │ │ │ │ @@ -204422,15 +204422,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r3, r4, lsr r4 │ │ │ │ + mvneq r3, ip, lsr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -204455,15 +204455,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - ldrdeq r3, [r4, #48]! @ 0x30 │ │ │ │ + mvneq r3, r8, asr #7 │ │ │ │ strdeq lr, [sp, #176] @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d31cc <__cxa_atexit@plt+0xc7b58> │ │ │ │ ldr r3, [pc, #168] @ d31e8 <__cxa_atexit@plt+0xc7b74> │ │ │ │ @@ -204507,18 +204507,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - mvneq r3, r8, lsr #2 │ │ │ │ + mvneq r3, r0, lsr #2 │ │ │ │ @ instruction: 0xfffff408 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0x01e43394 │ │ │ │ + mvneq r3, ip, lsl #7 │ │ │ │ biceq lr, sp, r4, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -204543,15 +204543,15 @@ │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff35c │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - mvneq r3, r8, ror #5 │ │ │ │ + mvneq r3, r0, ror #5 │ │ │ │ biceq lr, sp, ip, lsl #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi d3344 <__cxa_atexit@plt+0xc7cd0> │ │ │ │ @@ -204604,15 +204604,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff264 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - strdeq r2, [r4, #248]! @ 0xf8 │ │ │ │ + strdeq r2, [r4, #240]! @ 0xf0 │ │ │ │ @ instruction: 0x01cde99c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d33f4 <__cxa_atexit@plt+0xc7d80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -204646,15 +204646,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff198 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - mvneq r2, ip, lsr #30 │ │ │ │ + mvneq r2, r4, lsr #30 │ │ │ │ strdeq lr, [sp, #132] @ 0x84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -204707,24 +204707,24 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffeaf4 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - mvneq r2, r4, lsl #28 │ │ │ │ + strdeq r2, [r4, #220]! @ 0xdc │ │ │ │ @ instruction: 0xfffff034 │ │ │ │ - ldrdeq r2, [r4, #216]! @ 0xd8 │ │ │ │ - mvneq r2, r4, asr #28 │ │ │ │ - mvneq r3, r4, ror r0 │ │ │ │ + ldrdeq r2, [r4, #208]! @ 0xd0 │ │ │ │ + mvneq r2, ip, lsr lr │ │ │ │ + mvneq r3, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a74064 <__cxa_atexit@plt+0xa689f0> │ │ │ │ + b 8c13f8 <__cxa_atexit@plt+0x8b5d84> │ │ │ │ ldrdeq lr, [sp, #124] @ 0x7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r8, [pc, #68] @ d3598 <__cxa_atexit@plt+0xc7f24> │ │ │ │ @@ -204744,15 +204744,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ d35a4 <__cxa_atexit@plt+0xc7f30> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ biceq r9, sp, ip, asr lr │ │ │ │ - mvneq r2, r4, lsl #26 │ │ │ │ + strdeq r2, [r4, #204]! @ 0xcc │ │ │ │ biceq r9, sp, ip, lsr #28 │ │ │ │ biceq lr, sp, r8, ror #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -204836,18 +204836,18 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b d37f4 <__cxa_atexit@plt+0xc8180> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, ip, lsl #28 │ │ │ │ - strdeq r2, [r4, #208]! @ 0xd0 │ │ │ │ - strheq r2, [r4, #220]! @ 0xdc │ │ │ │ - mvneq r2, r0, ror #27 │ │ │ │ + mvneq r2, r4, lsl #28 │ │ │ │ + mvneq r2, r8, ror #27 │ │ │ │ + strheq r2, [r4, #212]! @ 0xd4 │ │ │ │ + ldrdeq r2, [r4, #216]! @ 0xd8 │ │ │ │ strdeq lr, [sp, #80] @ 0x50 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne d3750 <__cxa_atexit@plt+0xc80dc> │ │ │ │ ldr r7, [pc, #176] @ d37f0 <__cxa_atexit@plt+0xc817c> │ │ │ │ @@ -204888,18 +204888,18 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r8, [r3, #44] @ 0x2c │ │ │ │ mov r7, fp │ │ │ │ b d37f4 <__cxa_atexit@plt+0xc8180> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, r4, lsl sp │ │ │ │ mvneq r2, ip, lsl #26 │ │ │ │ - mvneq r2, r4, lsr #26 │ │ │ │ + mvneq r2, r4, lsl #26 │ │ │ │ mvneq r2, ip, lsl sp │ │ │ │ + mvneq r2, r4, lsl sp │ │ │ │ biceq lr, sp, ip, lsr #4 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ bcc d3938 <__cxa_atexit@plt+0xc82c4> │ │ │ │ @@ -204999,22 +204999,22 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ biceq r9, sp, r0, ror #17 │ │ │ │ - mvneq r2, ip, lsl ip │ │ │ │ - mvneq r2, ip, asr #24 │ │ │ │ + mvneq r2, r4, lsl ip │ │ │ │ + mvneq r2, r4, asr #24 │ │ │ │ @ instruction: 0xfffbec08 │ │ │ │ @ instruction: 0x01cd9890 │ │ │ │ - ldrdeq r2, [r4, #184]! @ 0xb8 │ │ │ │ + ldrdeq r2, [r4, #176]! @ 0xb0 │ │ │ │ biceq sl, sp, r4, ror #22 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r2, r8, lsr ip │ │ │ │ + mvneq r2, r0, lsr ip │ │ │ │ biceq lr, sp, r4, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b d37f4 <__cxa_atexit@plt+0xc8180> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -205043,17 +205043,17 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, r8, lsl #21 │ │ │ │ - strheq r2, [r4, #168]! @ 0xa8 │ │ │ │ - mvneq r2, r4, lsr #22 │ │ │ │ + mvneq r2, r0, lsl #21 │ │ │ │ + strheq r2, [r4, #160]! @ 0xa0 │ │ │ │ + mvneq r2, ip, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d3ad0 <__cxa_atexit@plt+0xc845c> │ │ │ │ ldr r2, [pc, #120] @ d3aec <__cxa_atexit@plt+0xc8478> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -205084,16 +205084,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r2, [r4, #116]! @ 0x74 │ │ │ │ - mvneq r2, r8, lsr #18 │ │ │ │ + mvneq r2, ip, ror #15 │ │ │ │ + mvneq r2, r0, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d3b30 <__cxa_atexit@plt+0xc84bc> │ │ │ │ @@ -205103,15 +205103,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r2, [r4, #136]! @ 0x88 │ │ │ │ + strheq r2, [r4, #128]! @ 0x80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d3b88 <__cxa_atexit@plt+0xc8514> │ │ │ │ @@ -205176,16 +205176,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - mvneq r2, r8, ror r9 │ │ │ │ - @ instruction: 0x01e42890 │ │ │ │ + mvneq r2, r0, ror r9 │ │ │ │ + mvneq r2, r8, lsl #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ d3cf0 <__cxa_atexit@plt+0xc867c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -205213,15 +205213,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strdeq r2, [r4, #120]! @ 0x78 │ │ │ │ + strdeq r2, [r4, #112]! @ 0x70 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d3d44 <__cxa_atexit@plt+0xc86d0> │ │ │ │ @@ -205236,15 +205236,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, ip, ror r7 │ │ │ │ + mvneq r2, r4, ror r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -205269,15 +205269,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - mvneq r2, r8, lsl r7 │ │ │ │ + mvneq r2, r0, lsl r7 │ │ │ │ biceq sp, sp, r8, lsr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d3e34 <__cxa_atexit@plt+0xc87c0> │ │ │ │ ldr r2, [pc, #88] @ d3e50 <__cxa_atexit@plt+0xc87dc> │ │ │ │ @@ -205300,15 +205300,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d3e58 <__cxa_atexit@plt+0xc87e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, ror r4 │ │ │ │ + mvneq r2, r4, ror r4 │ │ │ │ andeq r3, r0, ip, asr #17 │ │ │ │ biceq sp, sp, r4, ror #31 │ │ │ │ strheq sp, [sp, #228] @ 0xe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -205333,15 +205333,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d3edc <__cxa_atexit@plt+0xc8868> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r4, #56]! @ 0x38 │ │ │ │ + strdeq r2, [r4, #48]! @ 0x30 │ │ │ │ andeq r3, r0, r8, asr #16 │ │ │ │ biceq sp, sp, r0, ror #30 │ │ │ │ biceq sp, sp, r0, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -205360,15 +205360,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ d3f44 <__cxa_atexit@plt+0xc88d0> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrdeq r9, [sp, #64] @ 0x40 │ │ │ │ - mvneq r2, r0, ror #6 │ │ │ │ + mvneq r2, r8, asr r3 │ │ │ │ biceq r9, sp, ip, lsr #9 │ │ │ │ biceq sp, sp, r8, asr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ @@ -205546,31 +205546,31 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ biceq r9, sp, r4, lsl #1 │ │ │ │ - mvneq r2, r0, asr #7 │ │ │ │ - strdeq r2, [r4, #48]! @ 0x30 │ │ │ │ + strheq r2, [r4, #56]! @ 0x38 │ │ │ │ + mvneq r2, r8, ror #7 │ │ │ │ @ instruction: 0xfffbe3ac │ │ │ │ biceq r9, sp, r4, lsr r0 │ │ │ │ - mvneq r2, ip, ror r3 │ │ │ │ + mvneq r2, r4, ror r3 │ │ │ │ strdeq sl, [sp, #36] @ 0x24 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ biceq r9, sp, r4, lsl #3 │ │ │ │ - mvneq r2, r4, asr #9 │ │ │ │ - strdeq r2, [r4, #68]! @ 0x44 │ │ │ │ + strheq r2, [r4, #76]! @ 0x4c │ │ │ │ + mvneq r2, ip, ror #9 │ │ │ │ @ instruction: 0xfffbe4ac │ │ │ │ biceq r9, sp, r4, lsr r1 │ │ │ │ - mvneq r2, r8, ror r4 │ │ │ │ + mvneq r2, r0, ror r4 │ │ │ │ biceq sl, sp, r4, lsl r3 │ │ │ │ - ldrdeq r2, [r4, #60]! @ 0x3c │ │ │ │ - ldrdeq r2, [r4, #72]! @ 0x48 │ │ │ │ + ldrdeq r2, [r4, #52]! @ 0x34 │ │ │ │ + ldrdeq r2, [r4, #64]! @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d42a0 <__cxa_atexit@plt+0xc8c2c> │ │ │ │ @@ -205579,15 +205579,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, r0, lsr #5 │ │ │ │ + @ instruction: 0x01e42298 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d431c <__cxa_atexit@plt+0xc8ca8> │ │ │ │ @@ -205610,17 +205610,17 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, ip, lsr #3 │ │ │ │ - ldrdeq r2, [r4, #28]! │ │ │ │ - mvneq r2, r8, asr #4 │ │ │ │ + mvneq r2, r4, lsr #3 │ │ │ │ + ldrdeq r2, [r4, #20]! │ │ │ │ + mvneq r2, r0, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d43ac <__cxa_atexit@plt+0xc8d38> │ │ │ │ ldr r2, [pc, #120] @ d43c8 <__cxa_atexit@plt+0xc8d54> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -205651,16 +205651,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r1, r8, lsl pc │ │ │ │ - mvneq r2, ip, asr #32 │ │ │ │ + mvneq r1, r0, lsl pc │ │ │ │ + mvneq r2, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d440c <__cxa_atexit@plt+0xc8d98> │ │ │ │ @@ -205670,15 +205670,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r1, [r4, #252]! @ 0xfc │ │ │ │ + ldrdeq r1, [r4, #244]! @ 0xf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d4464 <__cxa_atexit@plt+0xc8df0> │ │ │ │ @@ -205743,16 +205743,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x01e4209c │ │ │ │ - strheq r1, [r4, #244]! @ 0xf4 │ │ │ │ + @ instruction: 0x01e42094 │ │ │ │ + mvneq r1, ip, lsr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ d45cc <__cxa_atexit@plt+0xc8f58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -205780,15 +205780,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r1, ip, lsl pc │ │ │ │ + mvneq r1, r4, lsl pc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d4620 <__cxa_atexit@plt+0xc8fac> │ │ │ │ @@ -205803,15 +205803,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, r0, lsr #29 │ │ │ │ + stlexheq r1, r8, [r4] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -205836,15 +205836,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - mvneq r1, ip, lsr lr │ │ │ │ + mvneq r1, r4, lsr lr │ │ │ │ biceq sp, sp, ip, asr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d4738 <__cxa_atexit@plt+0xc90c4> │ │ │ │ ldr r2, [pc, #140] @ d4760 <__cxa_atexit@plt+0xc90ec> │ │ │ │ @@ -205881,15 +205881,15 @@ │ │ │ │ ldr r7, [pc, #36] @ d4774 <__cxa_atexit@plt+0xc9100> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01e41b94 │ │ │ │ + mvneq r1, ip, lsl #23 │ │ │ │ @ instruction: 0xfffd9b98 │ │ │ │ strheq r8, [sp, #176] @ 0xb0 │ │ │ │ biceq r8, sp, r4, ror fp │ │ │ │ strdeq ip, [sp, #180] @ 0xb4 │ │ │ │ @ instruction: 0x01cdd598 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -205923,18 +205923,18 @@ │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01e41d94 │ │ │ │ + mvneq r1, ip, lsl #27 │ │ │ │ @ instruction: 0xfffff72c │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - mvneq r1, r4, asr sp │ │ │ │ + mvneq r1, ip, asr #26 │ │ │ │ strdeq sp, [sp, #68] @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d4878 <__cxa_atexit@plt+0xc9204> │ │ │ │ ldr r2, [pc, #88] @ d4894 <__cxa_atexit@plt+0xc9220> │ │ │ │ @@ -205957,15 +205957,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d489c <__cxa_atexit@plt+0xc9228> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r8, lsr sl │ │ │ │ + mvneq r1, r0, lsr sl │ │ │ │ andeq r2, r0, r8, lsl #29 │ │ │ │ biceq sp, sp, r0, lsr #11 │ │ │ │ biceq sp, sp, r0, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -205990,15 +205990,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d4920 <__cxa_atexit@plt+0xc92ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r1, [r4, #148]! @ 0x94 │ │ │ │ + mvneq r1, ip, lsr #19 │ │ │ │ andeq r2, r0, r4, lsl #28 │ │ │ │ biceq sp, sp, ip, lsl r5 │ │ │ │ biceq sp, sp, ip, ror #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -206023,15 +206023,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d49a4 <__cxa_atexit@plt+0xc9330> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, lsr r9 │ │ │ │ + mvneq r1, r8, lsr #18 │ │ │ │ andeq r2, r0, r0, lsl #27 │ │ │ │ @ instruction: 0x01cdd498 │ │ │ │ biceq sp, sp, r8, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -206056,15 +206056,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d4a28 <__cxa_atexit@plt+0xc93b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, lsr #17 │ │ │ │ + mvneq r1, r4, lsr #17 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ biceq sp, sp, r4, lsl r4 │ │ │ │ biceq sp, sp, r4, ror #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -206083,15 +206083,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ d4a90 <__cxa_atexit@plt+0xc941c> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ biceq r8, sp, r4, lsr #19 │ │ │ │ - mvneq r1, r0, lsl r8 │ │ │ │ + mvneq r1, r8, lsl #16 │ │ │ │ biceq r8, sp, r0, lsl #19 │ │ │ │ biceq sp, sp, ip, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -206108,15 +206108,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #16] @ d4af0 <__cxa_atexit@plt+0xc947c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01e41998 │ │ │ │ + @ instruction: 0x01e41990 │ │ │ │ andeq r0, r0, r4, asr #11 │ │ │ │ biceq sp, sp, r8, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ d4b58 <__cxa_atexit@plt+0xc94e4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -206144,15 +206144,15 @@ │ │ │ │ biceq sp, sp, ip, lsr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d4b84 <__cxa_atexit@plt+0xc9510> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq sp, sp, r8, lsl #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ mov r3, r5 │ │ │ │ @@ -206354,34 +206354,34 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x000002bc │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ biceq r8, sp, ip, lsl r4 │ │ │ │ - mvneq r1, r8, asr r7 │ │ │ │ - mvneq r1, r8, lsl #15 │ │ │ │ + mvneq r1, r0, asr r7 │ │ │ │ + mvneq r1, r0, lsl #15 │ │ │ │ @ instruction: 0xfffbd744 │ │ │ │ biceq r8, sp, ip, asr #7 │ │ │ │ - mvneq r1, r4, lsl r7 │ │ │ │ + mvneq r1, ip, lsl #14 │ │ │ │ biceq r9, sp, r0, asr r6 │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ biceq r8, sp, r8, asr #10 │ │ │ │ - mvneq r1, r4, lsl #17 │ │ │ │ - strheq r1, [r4, #132]! @ 0x84 │ │ │ │ + mvneq r1, ip, ror r8 │ │ │ │ + mvneq r1, ip, lsr #17 │ │ │ │ @ instruction: 0xfffbd870 │ │ │ │ strdeq r8, [sp, #72] @ 0x48 │ │ │ │ - mvneq r1, r0, asr #16 │ │ │ │ + mvneq r1, r8, lsr r8 │ │ │ │ biceq r9, sp, r0, ror r6 │ │ │ │ - mvneq r1, ip, ror #13 │ │ │ │ mvneq r1, r4, ror #13 │ │ │ │ - mvneq r1, ip, asr r7 │ │ │ │ - mvneq r1, r0, lsl r8 │ │ │ │ - @ instruction: 0x01e41890 │ │ │ │ + ldrdeq r1, [r4, #108]! @ 0x6c │ │ │ │ + mvneq r1, r4, asr r7 │ │ │ │ + mvneq r1, r8, lsl #16 │ │ │ │ + mvneq r1, r8, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d4f8c <__cxa_atexit@plt+0xc9918> │ │ │ │ @@ -206406,18 +206406,18 @@ │ │ │ │ str r9, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, r8, ror #10 │ │ │ │ - mvneq r1, r8, lsr r5 │ │ │ │ - mvneq r1, r8, ror #10 │ │ │ │ - ldrdeq r1, [r4, #84]! @ 0x54 │ │ │ │ + mvneq r1, r0, ror #10 │ │ │ │ + mvneq r1, r0, lsr r5 │ │ │ │ + mvneq r1, r0, ror #10 │ │ │ │ + mvneq r1, ip, asr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -206460,19 +206460,19 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r1, [r4, #64]! @ 0x40 │ │ │ │ - mvneq r1, r0, ror #9 │ │ │ │ - mvneq r1, r4, asr #9 │ │ │ │ + mvneq r1, r8, lsr #9 │ │ │ │ + ldrdeq r1, [r4, #72]! @ 0x48 │ │ │ │ strheq r1, [r4, #76]! @ 0x4c │ │ │ │ - strdeq r1, [r4, #76]! @ 0x4c │ │ │ │ + strheq r1, [r4, #68]! @ 0x44 │ │ │ │ + strdeq r1, [r4, #68]! @ 0x44 │ │ │ │ biceq ip, sp, ip, lsl #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ d50e4 <__cxa_atexit@plt+0xc9a70> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -206499,15 +206499,15 @@ │ │ │ │ biceq ip, sp, r0, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d5110 <__cxa_atexit@plt+0xc9a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strdeq ip, [sp, #188] @ 0xbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ @@ -206718,34 +206718,34 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ ldr fp, [sp] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ biceq r7, sp, r4, lsl #29 │ │ │ │ - mvneq r1, r0, asr #3 │ │ │ │ - strdeq r1, [r4, #16]! │ │ │ │ + strheq r1, [r4, #24]! │ │ │ │ + mvneq r1, r8, ror #3 │ │ │ │ @ instruction: 0xfffbd1b0 │ │ │ │ biceq r7, sp, r8, lsr lr │ │ │ │ - mvneq r1, r0, lsl #3 │ │ │ │ + mvneq r1, r8, ror r1 │ │ │ │ biceq r9, sp, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ strheq r7, [sp, #248] @ 0xf8 │ │ │ │ - strdeq r1, [r4, #36]! @ 0x24 │ │ │ │ - mvneq r1, r4, lsr #6 │ │ │ │ + mvneq r1, ip, ror #5 │ │ │ │ + mvneq r1, ip, lsl r3 │ │ │ │ @ instruction: 0xfffbd2d8 │ │ │ │ biceq r7, sp, r0, ror #30 │ │ │ │ - mvneq r1, r8, lsr #5 │ │ │ │ + mvneq r1, r0, lsr #5 │ │ │ │ biceq r9, sp, r8, asr #1 │ │ │ │ - mvneq r1, r4, asr r1 │ │ │ │ - mvneq r1, r4, asr #2 │ │ │ │ - strheq r1, [r4, #28]! │ │ │ │ + mvneq r1, ip, asr #2 │ │ │ │ + mvneq r1, ip, lsr r1 │ │ │ │ + strheq r1, [r4, #20]! │ │ │ │ biceq ip, sp, r8, lsl r6 │ │ │ │ - mvneq r1, r0, lsl #6 │ │ │ │ + strdeq r1, [r4, #40]! @ 0x28 │ │ │ │ biceq ip, sp, r0, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -206773,17 +206773,17 @@ │ │ │ │ str sl, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq ip, sp, r0, asr r3 │ │ │ │ - mvneq r0, r8, lsl #31 │ │ │ │ - strheq r0, [r4, #248]! @ 0xf8 │ │ │ │ - mvneq r1, r4, lsr #32 │ │ │ │ + mvneq r0, r0, lsl #31 │ │ │ │ + strheq r0, [r4, #240]! @ 0xf0 │ │ │ │ + mvneq r1, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d5630 <__cxa_atexit@plt+0xc9fbc> │ │ │ │ @@ -206831,19 +206831,19 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r0, [r4, #236]! @ 0xec │ │ │ │ - mvneq r0, r8, lsl pc │ │ │ │ - strdeq r0, [r4, #236]! @ 0xec │ │ │ │ strdeq r0, [r4, #228]! @ 0xe4 │ │ │ │ - mvneq r0, r4, asr pc │ │ │ │ + mvneq r0, r0, lsl pc │ │ │ │ + strdeq r0, [r4, #228]! @ 0xe4 │ │ │ │ + mvneq r0, ip, ror #29 │ │ │ │ + mvneq r0, ip, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d56c8 <__cxa_atexit@plt+0xca054> │ │ │ │ ldr r2, [pc, #120] @ d56e4 <__cxa_atexit@plt+0xca070> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -206874,16 +206874,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r0, [r4, #188]! @ 0xbc │ │ │ │ - mvneq r0, r0, lsr sp │ │ │ │ + strdeq r0, [r4, #180]! @ 0xb4 │ │ │ │ + mvneq r0, r8, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d5728 <__cxa_atexit@plt+0xca0b4> │ │ │ │ @@ -206893,15 +206893,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r0, asr #25 │ │ │ │ + strheq r0, [r4, #200]! @ 0xc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d5780 <__cxa_atexit@plt+0xca10c> │ │ │ │ @@ -206966,16 +206966,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - mvneq r0, r0, lsl #27 │ │ │ │ - @ instruction: 0x01e40c98 │ │ │ │ + mvneq r0, r8, ror sp │ │ │ │ + @ instruction: 0x01e40c90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ d58e8 <__cxa_atexit@plt+0xca274> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -207003,15 +207003,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r0, r0, lsl #24 │ │ │ │ + strdeq r0, [r4, #184]! @ 0xb8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d593c <__cxa_atexit@plt+0xca2c8> │ │ │ │ @@ -207026,15 +207026,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r4, lsl #23 │ │ │ │ + mvneq r0, ip, ror fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -207059,15 +207059,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - mvneq r0, r0, lsr #22 │ │ │ │ + mvneq r0, r8, lsl fp │ │ │ │ biceq ip, sp, r0, asr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d5a58 <__cxa_atexit@plt+0xca3e4> │ │ │ │ ldr r2, [pc, #144] @ d5a80 <__cxa_atexit@plt+0xca40c> │ │ │ │ @@ -207105,15 +207105,15 @@ │ │ │ │ ldr r7, [pc, #36] @ d5a94 <__cxa_atexit@plt+0xca420> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r5, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r0, r4, ror r8 │ │ │ │ + mvneq r0, ip, ror #16 │ │ │ │ @ instruction: 0xfffd8878 │ │ │ │ @ instruction: 0x01cd7890 │ │ │ │ biceq r7, sp, r4, asr r8 │ │ │ │ ldrdeq fp, [sp, #132] @ 0x84 │ │ │ │ biceq ip, sp, r8, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -207148,18 +207148,18 @@ │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r4, ror sl │ │ │ │ + mvneq r0, ip, ror #20 │ │ │ │ @ instruction: 0xffffef58 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - mvneq r0, r4, lsr sl │ │ │ │ + mvneq r0, ip, lsr #20 │ │ │ │ ldrdeq ip, [sp, #16] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d5b9c <__cxa_atexit@plt+0xca528> │ │ │ │ ldr r2, [pc, #88] @ d5bb8 <__cxa_atexit@plt+0xca544> │ │ │ │ @@ -207182,15 +207182,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d5bc0 <__cxa_atexit@plt+0xca54c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, lsl r7 │ │ │ │ + mvneq r0, ip, lsl #14 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ biceq ip, sp, ip, ror r2 │ │ │ │ biceq ip, sp, ip, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -207215,15 +207215,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d5c44 <__cxa_atexit@plt+0xca5d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e40690 │ │ │ │ + mvneq r0, r8, lsl #13 │ │ │ │ andeq r1, r0, r0, ror #21 │ │ │ │ strdeq ip, [sp, #24] │ │ │ │ biceq ip, sp, r8, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -207242,15 +207242,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ d5cac <__cxa_atexit@plt+0xca638> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ biceq r7, sp, r8, lsr #15 │ │ │ │ - strdeq r0, [r4, #88]! @ 0x58 │ │ │ │ + strdeq r0, [r4, #80]! @ 0x50 │ │ │ │ biceq r7, sp, r4, lsl #15 │ │ │ │ biceq ip, sp, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ @@ -207428,31 +207428,31 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ biceq r7, sp, ip, lsl r3 │ │ │ │ - mvneq r0, r8, asr r6 │ │ │ │ - mvneq r0, r8, lsl #13 │ │ │ │ + mvneq r0, r0, asr r6 │ │ │ │ + mvneq r0, r0, lsl #13 │ │ │ │ @ instruction: 0xfffbc644 │ │ │ │ biceq r7, sp, ip, asr #5 │ │ │ │ - mvneq r0, r4, lsl r6 │ │ │ │ + mvneq r0, ip, lsl #12 │ │ │ │ biceq r8, sp, ip, lsl #11 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ biceq r7, sp, ip, lsl r4 │ │ │ │ - mvneq r0, ip, asr r7 │ │ │ │ - mvneq r0, ip, lsl #15 │ │ │ │ + mvneq r0, r4, asr r7 │ │ │ │ + mvneq r0, r4, lsl #15 │ │ │ │ @ instruction: 0xfffbc744 │ │ │ │ biceq r7, sp, ip, asr #7 │ │ │ │ - mvneq r0, r0, lsl r7 │ │ │ │ + mvneq r0, r8, lsl #14 │ │ │ │ biceq r8, sp, ip, lsr #11 │ │ │ │ - mvneq r0, r4, ror r6 │ │ │ │ - mvneq r0, r0, ror r7 │ │ │ │ + mvneq r0, ip, ror #12 │ │ │ │ + mvneq r0, r8, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d6008 <__cxa_atexit@plt+0xca994> │ │ │ │ @@ -207461,15 +207461,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r8, lsr r5 │ │ │ │ + mvneq r0, r0, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d6084 <__cxa_atexit@plt+0xcaa10> │ │ │ │ @@ -207492,17 +207492,17 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r4, asr #8 │ │ │ │ - mvneq r0, r4, ror r4 │ │ │ │ - mvneq r0, r0, ror #9 │ │ │ │ + mvneq r0, ip, lsr r4 │ │ │ │ + mvneq r0, ip, ror #8 │ │ │ │ + ldrdeq r0, [r4, #72]! @ 0x48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d6114 <__cxa_atexit@plt+0xcaaa0> │ │ │ │ ldr r2, [pc, #120] @ d6130 <__cxa_atexit@plt+0xcaabc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -207533,16 +207533,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r4, #16]! │ │ │ │ - mvneq r0, r4, ror #5 │ │ │ │ + mvneq r0, r8, lsr #3 │ │ │ │ + ldrdeq r0, [r4, #44]! @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d6174 <__cxa_atexit@plt+0xcab00> │ │ │ │ @@ -207552,15 +207552,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r4, ror r2 │ │ │ │ + mvneq r0, ip, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d61cc <__cxa_atexit@plt+0xcab58> │ │ │ │ @@ -207625,16 +207625,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - mvneq r0, r4, lsr r3 │ │ │ │ - mvneq r0, ip, asr #4 │ │ │ │ + mvneq r0, ip, lsr #6 │ │ │ │ + mvneq r0, r4, asr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ d6334 <__cxa_atexit@plt+0xcacc0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -207662,15 +207662,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r4, #20]! │ │ │ │ + mvneq r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d6388 <__cxa_atexit@plt+0xcad14> │ │ │ │ @@ -207685,15 +207685,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r8, lsr r1 │ │ │ │ + mvneq r0, r0, lsr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -207718,15 +207718,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - ldrdeq r0, [r4, #4]! │ │ │ │ + mvneq r0, ip, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d6494 <__cxa_atexit@plt+0xcae20> │ │ │ │ ldr r2, [pc, #120] @ d64b0 <__cxa_atexit@plt+0xcae3c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -207757,16 +207757,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq pc, r0, lsr lr @ │ │ │ │ - mvneq pc, r4, ror #30 │ │ │ │ + mvneq pc, r8, lsr #28 │ │ │ │ + mvneq pc, ip, asr pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d64f4 <__cxa_atexit@plt+0xcae80> │ │ │ │ @@ -207776,15 +207776,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq pc, [r3, #228]! @ 0xe4 │ │ │ │ + mvneq pc, ip, ror #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d6558 <__cxa_atexit@plt+0xcaee4> │ │ │ │ @@ -207890,16 +207890,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - mvneq pc, r0, asr lr @ │ │ │ │ - ldrdeq pc, [r3, #224]! @ 0xe0 │ │ │ │ + mvneq pc, r8, asr #28 │ │ │ │ + mvneq pc, r8, asr #29 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ d6758 <__cxa_atexit@plt+0xcb0e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ @@ -207927,15 +207927,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01e3fd90 │ │ │ │ + mvneq pc, r8, lsl #27 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d67ac <__cxa_atexit@plt+0xcb138> │ │ │ │ @@ -207950,15 +207950,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r4, lsl sp @ │ │ │ │ + mvneq pc, ip, lsl #26 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ d6844 <__cxa_atexit@plt+0xcb1d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ @@ -207986,15 +207986,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq pc, r4, lsr #25 │ │ │ │ + stlheq ip, [r3] │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d6898 <__cxa_atexit@plt+0xcb224> │ │ │ │ @@ -208009,15 +208009,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r8, lsr #24 │ │ │ │ + mvneq pc, r0, lsr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -208096,15 +208096,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - mvneq pc, ip, lsl #22 │ │ │ │ + mvneq pc, r4, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d6a38 <__cxa_atexit@plt+0xcb3c4> │ │ │ │ @@ -208113,15 +208113,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, ip, lsl #21 │ │ │ │ + mvneq pc, r4, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d6ac0 <__cxa_atexit@plt+0xcb44c> │ │ │ │ ldr r2, [pc, #120] @ d6adc <__cxa_atexit@plt+0xcb468> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -208152,16 +208152,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq pc, r4, lsl #16 │ │ │ │ - mvneq pc, r8, lsr r9 @ │ │ │ │ + strdeq pc, [r3, #124]! @ 0x7c │ │ │ │ + mvneq pc, r0, lsr r9 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d6b20 <__cxa_atexit@plt+0xcb4ac> │ │ │ │ @@ -208171,15 +208171,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r8, asr #17 │ │ │ │ + mvneq pc, r0, asr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d6b84 <__cxa_atexit@plt+0xcb510> │ │ │ │ @@ -208285,16 +208285,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - mvneq pc, r4, lsr #16 │ │ │ │ - mvneq pc, r4, lsr #17 │ │ │ │ + mvneq pc, ip, lsl r8 @ │ │ │ │ + @ instruction: 0x01e3f89c │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ d6d84 <__cxa_atexit@plt+0xcb710> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ @@ -208322,15 +208322,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq pc, r4, ror #14 │ │ │ │ + mvneq pc, ip, asr r7 @ │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d6dd8 <__cxa_atexit@plt+0xcb764> │ │ │ │ @@ -208345,15 +208345,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r8, ror #13 │ │ │ │ + mvneq pc, r0, ror #13 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ d6e70 <__cxa_atexit@plt+0xcb7fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ @@ -208381,15 +208381,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq pc, r8, ror r6 @ │ │ │ │ + mvneq pc, r0, ror r6 @ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d6ec4 <__cxa_atexit@plt+0xcb850> │ │ │ │ @@ -208404,15 +208404,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq pc, [r3, #92]! @ 0x5c │ │ │ │ + strdeq pc, [r3, #84]! @ 0x54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -208439,15 +208439,15 @@ │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - @ instruction: 0x01e3f598 │ │ │ │ + @ instruction: 0x01e3f590 │ │ │ │ @ instruction: 0x01cdaa9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ d6f7c <__cxa_atexit@plt+0xcb908> │ │ │ │ add r9, pc, r9 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ @@ -208471,16 +208471,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq pc, r4, asr #5 │ │ │ │ - strheq pc, [r3, #68]! @ 0x44 @ │ │ │ │ + strheq pc, [r3, #44]! @ 0x2c @ │ │ │ │ + mvneq pc, ip, lsr #9 │ │ │ │ biceq sl, sp, ip, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ d7044 <__cxa_atexit@plt+0xcb9d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -208507,15 +208507,15 @@ │ │ │ │ biceq sl, sp, r0, asr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d7070 <__cxa_atexit@plt+0xcb9fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01cdac9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [pc, #120] @ d7104 <__cxa_atexit@plt+0xcba90> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -208546,15 +208546,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r6, sp, r8, lsr #2 │ │ │ │ - mvneq pc, r4, asr #7 │ │ │ │ + strheq pc, [r3, #60]! @ 0x3c @ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq sl, sp, r0, lsl #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ @@ -208601,15 +208601,15 @@ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d71e8 <__cxa_atexit@plt+0xcbb74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a74064 <__cxa_atexit@plt+0xa689f0> │ │ │ │ + b 8c13f8 <__cxa_atexit@plt+0x8b5d84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne d720c <__cxa_atexit@plt+0xcbb98> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -208635,16 +208635,16 @@ │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, ip, asr r2 @ │ │ │ │ - mvneq pc, ip, lsl #5 │ │ │ │ + mvneq pc, r4, asr r2 @ │ │ │ │ + mvneq pc, r4, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne d7294 <__cxa_atexit@plt+0xcbc20> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -208669,16 +208669,16 @@ │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq pc, [r3, #20]! │ │ │ │ - mvneq pc, r4, lsl #4 │ │ │ │ + mvneq pc, ip, asr #3 │ │ │ │ + strdeq pc, [r3, #28]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d7374 <__cxa_atexit@plt+0xcbd00> │ │ │ │ ldr r2, [pc, #120] @ d7390 <__cxa_atexit@plt+0xcbd1c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -208709,16 +208709,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq lr, r0, asr pc │ │ │ │ - mvneq pc, r4, lsl #1 │ │ │ │ + mvneq lr, r8, asr #30 │ │ │ │ + mvneq pc, ip, ror r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d73d4 <__cxa_atexit@plt+0xcbd60> │ │ │ │ @@ -208728,15 +208728,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r4, lsl r0 @ │ │ │ │ + mvneq pc, ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi d742c <__cxa_atexit@plt+0xcbdb8> │ │ │ │ @@ -208801,16 +208801,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldrdeq pc, [r3, #4]! │ │ │ │ - mvneq lr, ip, ror #31 │ │ │ │ + mvneq pc, ip, asr #1 │ │ │ │ + mvneq lr, r4, ror #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ d7594 <__cxa_atexit@plt+0xcbf20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -208838,15 +208838,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq lr, r4, asr pc │ │ │ │ + mvneq lr, ip, asr #30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d75e8 <__cxa_atexit@plt+0xcbf74> │ │ │ │ @@ -208861,15 +208861,15 @@ │ │ │ │ stmib r3, {r0, r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq lr, [r3, #232]! @ 0xe8 │ │ │ │ + ldrdeq lr, [r3, #224]! @ 0xe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -208894,15 +208894,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - mvneq lr, r4, ror lr │ │ │ │ + mvneq lr, ip, ror #28 │ │ │ │ @ instruction: 0x01cda690 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi d76c0 <__cxa_atexit@plt+0xcc04c> │ │ │ │ @@ -209316,31 +209316,31 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r0, sp │ │ │ │ - mvneq lr, ip, lsr #25 │ │ │ │ + mvneq lr, r4, lsr #25 │ │ │ │ andeq r2, r0, ip, ror ip │ │ │ │ strdeq r5, [sp, #164] @ 0xa4 │ │ │ │ biceq r5, sp, r4, ror #21 │ │ │ │ @ instruction: 0xffff5a30 │ │ │ │ - strheq lr, [r3, #132]! @ 0x84 │ │ │ │ - mvneq lr, r0, lsr #18 │ │ │ │ + mvneq lr, ip, lsr #17 │ │ │ │ + mvneq lr, r8, lsl r9 │ │ │ │ @ instruction: 0xffff5d50 │ │ │ │ @ instruction: 0xffff6ba8 │ │ │ │ - mvneq lr, r0, lsr r8 │ │ │ │ + mvneq lr, r8, lsr #16 │ │ │ │ @ instruction: 0xffff7084 │ │ │ │ andeq r2, r0, r4, lsl #15 │ │ │ │ @ instruction: 0xffffcd98 │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ - mvneq lr, ip, lsl fp │ │ │ │ - ldrdeq lr, [r3, #164]! @ 0xa4 │ │ │ │ - mvneq lr, r0, ror fp │ │ │ │ + mvneq lr, r4, lsl fp │ │ │ │ + mvneq lr, ip, asr #21 │ │ │ │ + mvneq lr, r8, ror #22 │ │ │ │ @ instruction: 0xffffdff0 │ │ │ │ @ instruction: 0xffffeeb0 │ │ │ │ @ instruction: 0xffffef10 │ │ │ │ @ instruction: 0xffffe228 │ │ │ │ @ instruction: 0xffffe964 │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ andeq r2, r0, r0, ror #1 │ │ │ │ @@ -209351,25 +209351,25 @@ │ │ │ │ biceq sl, sp, r0, lsr r0 │ │ │ │ andeq r1, r0, r0, ror #5 │ │ │ │ biceq r9, sp, r8, lsl #13 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #15 │ │ │ │ muleq r0, r0, r2 │ │ │ │ @ instruction: 0xffff8eac │ │ │ │ - mvneq lr, ip, asr #20 │ │ │ │ + mvneq lr, r4, asr #20 │ │ │ │ @ instruction: 0xffffa3e0 │ │ │ │ @ instruction: 0xffffbc7c │ │ │ │ @ instruction: 0xffffc494 │ │ │ │ - mvneq lr, ip, asr #24 │ │ │ │ + mvneq lr, r4, asr #24 │ │ │ │ andeq r1, r0, ip, asr #10 │ │ │ │ @ instruction: 0xfffff6e0 │ │ │ │ @ instruction: 0x01b19b12 │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - mvneq lr, ip, lsl sp │ │ │ │ + mvneq lr, r4, lsl sp │ │ │ │ biceq r9, sp, r8, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d7df8 <__cxa_atexit@plt+0xcc784> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -209406,15 +209406,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #16] @ d7e78 <__cxa_atexit@plt+0xcc804> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq lr, r0, lsl r6 │ │ │ │ + mvneq lr, r8, lsl #12 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ biceq r9, sp, r0, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ d7ee0 <__cxa_atexit@plt+0xcc86c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -209439,15 +209439,15 @@ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffe0940 │ │ │ │ biceq r9, sp, r0, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ biceq r9, sp, r8, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ d7f60 <__cxa_atexit@plt+0xcc8ec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -209473,15 +209473,15 @@ │ │ │ │ strdeq r9, [sp, #104] @ 0x68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d7f88 <__cxa_atexit@plt+0xcc914> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ bne d7fb0 <__cxa_atexit@plt+0xcc93c> │ │ │ │ @@ -209507,16 +209507,16 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq lr, [r3, #72]! @ 0x48 │ │ │ │ - strheq lr, [r3, #68]! @ 0x44 │ │ │ │ + strheq lr, [r3, #64]! @ 0x40 │ │ │ │ + mvneq lr, ip, lsr #9 │ │ │ │ @ instruction: 0x01cd9c9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d8044 <__cxa_atexit@plt+0xcc9d0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -209553,15 +209553,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #16] @ d80c4 <__cxa_atexit@plt+0xcca50> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq lr, r4, asr #7 │ │ │ │ + strheq lr, [r3, #60]! @ 0x3c │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ biceq r9, sp, r4, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ d812c <__cxa_atexit@plt+0xccab8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -209586,15 +209586,15 @@ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffe1994 │ │ │ │ biceq r9, sp, r4, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ biceq r9, sp, ip, asr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ d81ac <__cxa_atexit@plt+0xccb38> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -209620,15 +209620,15 @@ │ │ │ │ strdeq r9, [sp, #76] @ 0x4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d81d4 <__cxa_atexit@plt+0xccb60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ bne d81fc <__cxa_atexit@plt+0xccb88> │ │ │ │ @@ -209654,16 +209654,16 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, ip, ror #4 │ │ │ │ - mvneq lr, r8, ror #4 │ │ │ │ + mvneq lr, r4, ror #4 │ │ │ │ + mvneq lr, r0, ror #4 │ │ │ │ biceq r9, sp, r0, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ d8294 <__cxa_atexit@plt+0xccc20> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ d8298 <__cxa_atexit@plt+0xccc24> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -210160,16 +210160,16 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #28] @ d8a4c <__cxa_atexit@plt+0xcd3d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mvneq sp, r0, ror #21 │ │ │ │ - ldrdeq sp, [r3, #172]! @ 0xac │ │ │ │ + ldrdeq sp, [r3, #168]! @ 0xa8 │ │ │ │ + ldrdeq sp, [r3, #164]! @ 0xa4 │ │ │ │ @ instruction: 0xfffe2c90 │ │ │ │ biceq r8, sp, r0, asr #25 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ biceq r9, sp, ip, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ @@ -210178,15 +210178,15 @@ │ │ │ │ strdeq r4, [sp, #144] @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d8a8c <__cxa_atexit@plt+0xcd418> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r4, sp, ip, asr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne d8ab8 <__cxa_atexit@plt+0xcd444> │ │ │ │ @@ -210256,16 +210256,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq sp, r4, lsl r9 │ │ │ │ - mvneq sp, r0, lsl r9 │ │ │ │ + mvneq sp, ip, lsl #18 │ │ │ │ + mvneq sp, r8, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -210287,16 +210287,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ d8c44 <__cxa_atexit@plt+0xcd5d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01e3d890 │ │ │ │ - mvneq sp, ip, lsl #17 │ │ │ │ + mvneq sp, r8, lsl #17 │ │ │ │ + mvneq sp, r4, lsl #17 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ bne d8c6c <__cxa_atexit@plt+0xcd5f8> │ │ │ │ @@ -210322,16 +210322,16 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq sp, [r3, #124]! @ 0x7c │ │ │ │ - strdeq sp, [r3, #120]! @ 0x78 │ │ │ │ + strdeq sp, [r3, #116]! @ 0x74 │ │ │ │ + strdeq sp, [r3, #112]! @ 0x70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r9, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne d8d30 <__cxa_atexit@plt+0xcd6bc> │ │ │ │ @@ -210381,31 +210381,31 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ b d8da8 <__cxa_atexit@plt+0xcd734> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, ip, lsr r7 │ │ │ │ - mvneq sp, r8, lsr r7 │ │ │ │ - mvneq sp, r0, lsl #15 │ │ │ │ - mvneq sp, ip, ror r7 │ │ │ │ + mvneq sp, r4, lsr r7 │ │ │ │ + mvneq sp, r0, lsr r7 │ │ │ │ + mvneq sp, r8, ror r7 │ │ │ │ + mvneq sp, r4, ror r7 │ │ │ │ biceq r8, sp, ip, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ d8df0 <__cxa_atexit@plt+0xcd77c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ d8df4 <__cxa_atexit@plt+0xcd780> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01e3d694 │ │ │ │ + mvneq sp, ip, lsl #13 │ │ │ │ biceq r8, sp, r8, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ d8e58 <__cxa_atexit@plt+0xcd7e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -210429,15 +210429,15 @@ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffe31a8 │ │ │ │ biceq r8, sp, r8, asr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ stlexbeq r8, r8, [sp] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ d8ea8 <__cxa_atexit@plt+0xcd834> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -210533,16 +210533,16 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01cd4490 │ │ │ │ biceq r4, sp, ip, ror #8 │ │ │ │ - strheq sp, [r3, #76]! @ 0x4c │ │ │ │ - strheq sp, [r3, #72]! @ 0x48 │ │ │ │ + strheq sp, [r3, #68]! @ 0x44 │ │ │ │ + strheq sp, [r3, #64]! @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne d906c <__cxa_atexit@plt+0xcd9f8> │ │ │ │ @@ -210591,18 +210591,18 @@ │ │ │ │ mov r6, #12 │ │ │ │ b d90ec <__cxa_atexit@plt+0xcda78> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r4, sp, r8, lsr #7 │ │ │ │ - strdeq sp, [r3, #56]! @ 0x38 │ │ │ │ - strdeq sp, [r3, #52]! @ 0x34 │ │ │ │ + strdeq sp, [r3, #48]! @ 0x30 │ │ │ │ + mvneq sp, ip, ror #7 │ │ │ │ strdeq r8, [sp, #100] @ 0x64 │ │ │ │ - mvneq sp, ip, lsr #8 │ │ │ │ + mvneq sp, r4, lsr #8 │ │ │ │ biceq r8, sp, r4, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d9144 <__cxa_atexit@plt+0xcdad0> │ │ │ │ ldr r3, [pc, #64] @ d916c <__cxa_atexit@plt+0xcdaf8> │ │ │ │ @@ -210620,15 +210620,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq d9160 <__cxa_atexit@plt+0xcdaec> │ │ │ │ b d9674 <__cxa_atexit@plt+0xce000> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #10 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq sp, ip, lsr r3 │ │ │ │ + mvneq sp, r4, lsr r3 │ │ │ │ @ instruction: 0x01cd8b9c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #24] @ d91a8 <__cxa_atexit@plt+0xcdb34> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -210750,15 +210750,15 @@ │ │ │ │ biceq r8, sp, r4, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d937c <__cxa_atexit@plt+0xcdd08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne d93a8 <__cxa_atexit@plt+0xcdd34> │ │ │ │ ldr r7, [pc, #88] @ d93f4 <__cxa_atexit@plt+0xcdd80> │ │ │ │ @@ -210781,24 +210781,24 @@ │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sp, r8, lsl #2 │ │ │ │ - mvneq sp, r4, ror #1 │ │ │ │ - strheq sp, [r3, #4]! │ │ │ │ + mvneq sp, r0, lsl #2 │ │ │ │ + ldrdeq sp, [r3, #12]! │ │ │ │ + mvneq sp, ip, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d941c <__cxa_atexit@plt+0xcdda8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -210851,28 +210851,28 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ b d9500 <__cxa_atexit@plt+0xcde8c> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq ip, r0, ror #31 │ │ │ │ - mvneq sp, r0 │ │ │ │ + ldrdeq ip, [r3, #248]! @ 0xf8 │ │ │ │ strdeq ip, [r3, #248]! @ 0xf8 │ │ │ │ - mvneq sp, r8, asr r0 │ │ │ │ - mvneq sp, r4, lsr #32 │ │ │ │ - mvneq sp, r8, asr #32 │ │ │ │ + strdeq ip, [r3, #240]! @ 0xf0 │ │ │ │ + mvneq sp, r0, asr r0 │ │ │ │ + mvneq sp, ip, lsl r0 │ │ │ │ + mvneq sp, r0, asr #32 │ │ │ │ biceq r8, sp, ip, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d9544 <__cxa_atexit@plt+0xcded0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r8, sp, r8, asr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -210937,15 +210937,15 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq ip, r0, asr #28 │ │ │ │ + mvneq ip, r8, lsr lr │ │ │ │ biceq r8, sp, r8, lsr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ @@ -211007,15 +211007,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #16] @ d977c <__cxa_atexit@plt+0xce108> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq ip, ip, lsl #26 │ │ │ │ + mvneq ip, r4, lsl #26 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ biceq r7, sp, ip, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ d97e4 <__cxa_atexit@plt+0xce170> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -211042,15 +211042,15 @@ │ │ │ │ strexbeq r7, ip, [sp] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d980c <__cxa_atexit@plt+0xce198> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne d9838 <__cxa_atexit@plt+0xce1c4> │ │ │ │ ldr r7, [pc, #84] @ d9880 <__cxa_atexit@plt+0xce20c> │ │ │ │ @@ -211072,17 +211072,17 @@ │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq ip, r8, ror ip │ │ │ │ - mvneq ip, r4, asr ip │ │ │ │ - mvneq ip, r4, lsr #24 │ │ │ │ + mvneq ip, r0, ror ip │ │ │ │ + mvneq ip, ip, asr #24 │ │ │ │ + mvneq ip, ip, lsl ip │ │ │ │ biceq r7, sp, ip, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ d98ec <__cxa_atexit@plt+0xce278> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -211108,15 +211108,15 @@ │ │ │ │ strheq r7, [sp, #236] @ 0xec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d9914 <__cxa_atexit@plt+0xce2a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -211169,20 +211169,20 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ b d99f8 <__cxa_atexit@plt+0xce384> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq ip, r4, ror #21 │ │ │ │ - mvneq ip, r4, lsl #22 │ │ │ │ + ldrdeq ip, [r3, #172]! @ 0xac │ │ │ │ strdeq ip, [r3, #172]! @ 0xac │ │ │ │ - mvneq ip, r0, ror #22 │ │ │ │ - mvneq ip, ip, lsr #22 │ │ │ │ - mvneq ip, r0, asr fp │ │ │ │ + strdeq ip, [r3, #164]! @ 0xa4 │ │ │ │ + mvneq ip, r8, asr fp │ │ │ │ + mvneq ip, r4, lsr #22 │ │ │ │ + mvneq ip, r8, asr #22 │ │ │ │ biceq r8, sp, r4, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -211198,15 +211198,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #16] @ d9a78 <__cxa_atexit@plt+0xce404> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq ip, r0, lsl sl │ │ │ │ + mvneq ip, r8, lsl #20 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ biceq r7, sp, r0, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ d9ae0 <__cxa_atexit@plt+0xce46c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -211231,15 +211231,15 @@ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffe4a60 │ │ │ │ strdeq r7, [sp, #192] @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ biceq r7, sp, r8, ror #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ d9b60 <__cxa_atexit@plt+0xce4ec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -211265,15 +211265,15 @@ │ │ │ │ @ instruction: 0x01cd7c98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d9b88 <__cxa_atexit@plt+0xce514> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ bne d9bb0 <__cxa_atexit@plt+0xce53c> │ │ │ │ @@ -211291,36 +211291,36 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq ip, [r3, #136]! @ 0x88 │ │ │ │ + strheq ip, [r3, #128]! @ 0x80 │ │ │ │ biceq r8, sp, r0, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ d9c1c <__cxa_atexit@plt+0xce5a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ d9c20 <__cxa_atexit@plt+0xce5ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b a75470 <__cxa_atexit@plt+0xa69dfc> │ │ │ │ + b 8c2804 <__cxa_atexit@plt+0x8b7190> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq ip, r8, ror r8 │ │ │ │ + mvneq ip, r0, ror r8 │ │ │ │ biceq r8, sp, ip, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d9c44 <__cxa_atexit@plt+0xce5d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a78c50 <__cxa_atexit@plt+0xa6d5dc> │ │ │ │ + b 8c5fe4 <__cxa_atexit@plt+0x8ba970> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r8, sp, r8, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -211395,17 +211395,17 @@ │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq ip, r0, ror r7 │ │ │ │ - mvneq ip, ip, asr #14 │ │ │ │ - mvneq ip, ip, lsl r7 │ │ │ │ + mvneq ip, r8, ror #14 │ │ │ │ + mvneq ip, r4, asr #14 │ │ │ │ + mvneq ip, r4, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne d9e04 <__cxa_atexit@plt+0xce790> │ │ │ │ @@ -211457,20 +211457,20 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ b d9e78 <__cxa_atexit@plt+0xce804> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq ip, r8, ror #12 │ │ │ │ - mvneq ip, r8, lsl #13 │ │ │ │ + mvneq ip, r0, ror #12 │ │ │ │ mvneq ip, r0, lsl #13 │ │ │ │ - mvneq ip, r0, ror #13 │ │ │ │ - mvneq ip, ip, lsr #13 │ │ │ │ - ldrdeq ip, [r3, #96]! @ 0x60 │ │ │ │ + mvneq ip, r8, ror r6 │ │ │ │ + ldrdeq ip, [r3, #104]! @ 0x68 │ │ │ │ + mvneq ip, r4, lsr #13 │ │ │ │ + mvneq ip, r8, asr #13 │ │ │ │ biceq r7, sp, r4, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ d9ec8 <__cxa_atexit@plt+0xce854> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ d9ecc <__cxa_atexit@plt+0xce858> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -211480,15 +211480,15 @@ │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ biceq r7, sp, r8, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a74064 <__cxa_atexit@plt+0xa689f0> │ │ │ │ + b 8c13f8 <__cxa_atexit@plt+0x8b5d84> │ │ │ │ biceq r7, sp, ip, lsr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne d9f1c <__cxa_atexit@plt+0xce8a8> │ │ │ │ ldr r3, [pc, #128] @ d9f84 <__cxa_atexit@plt+0xce910> │ │ │ │ @@ -211526,15 +211526,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ biceq r3, sp, ip, ror #7 │ │ │ │ biceq r3, sp, r0, ror #7 │ │ │ │ @ instruction: 0xffff505c │ │ │ │ @ instruction: 0xffff5ec0 │ │ │ │ - ldrdeq ip, [r3, #92]! @ 0x5c │ │ │ │ + ldrdeq ip, [r3, #84]! @ 0x54 │ │ │ │ biceq r7, sp, r4, ror sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne d9fec <__cxa_atexit@plt+0xce978> │ │ │ │ @@ -211650,24 +211650,24 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq ip, r0, lsr r4 │ │ │ │ - mvneq ip, r4, lsl r4 │ │ │ │ - mvneq ip, r0, ror #7 │ │ │ │ - mvneq ip, r4, lsl #8 │ │ │ │ + mvneq ip, r8, lsr #8 │ │ │ │ + mvneq ip, ip, lsl #8 │ │ │ │ + ldrdeq ip, [r3, #56]! @ 0x38 │ │ │ │ + strdeq ip, [r3, #60]! @ 0x3c │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffff5e9c │ │ │ │ @ instruction: 0xffff65e4 │ │ │ │ - mvneq ip, r0, ror r3 │ │ │ │ - mvneq ip, r8, lsl #8 │ │ │ │ - mvneq ip, r8, lsl #7 │ │ │ │ + mvneq ip, r8, ror #6 │ │ │ │ + mvneq ip, r0, lsl #8 │ │ │ │ + mvneq ip, r0, lsl #7 │ │ │ │ biceq r7, sp, r0, ror #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne da1dc <__cxa_atexit@plt+0xceb68> │ │ │ │ ldr r7, [pc, #336] @ da320 <__cxa_atexit@plt+0xcecac> │ │ │ │ @@ -211747,25 +211747,25 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq ip, r8, lsl #5 │ │ │ │ mvneq ip, r0, lsl #5 │ │ │ │ - @ instruction: 0x01e3c298 │ │ │ │ + mvneq ip, r8, ror r2 │ │ │ │ @ instruction: 0x01e3c290 │ │ │ │ + mvneq ip, r8, lsl #5 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ biceq r7, sp, ip, lsl #15 │ │ │ │ @ instruction: 0xffff5d14 │ │ │ │ @ instruction: 0xffff645c │ │ │ │ - mvneq ip, r8, ror #3 │ │ │ │ - mvneq ip, r0, lsl #5 │ │ │ │ - mvneq ip, r0, lsl #4 │ │ │ │ + mvneq ip, r0, ror #3 │ │ │ │ + mvneq ip, r8, ror r2 │ │ │ │ + strdeq ip, [r3, #24]! │ │ │ │ ldrdeq r7, [sp, #152] @ 0x98 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -211804,17 +211804,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffff5c24 │ │ │ │ @ instruction: 0xffff636c │ │ │ │ - strdeq ip, [r3, #8]! │ │ │ │ - @ instruction: 0x01e3c190 │ │ │ │ - mvneq ip, r0, lsl r1 │ │ │ │ + strdeq ip, [r3, #0]! │ │ │ │ + mvneq ip, r8, lsl #3 │ │ │ │ + mvneq ip, r8, lsl #2 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ biceq r7, sp, r0, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -211887,16 +211887,16 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r8, lsl #31 │ │ │ │ - mvneq fp, r4, lsl #31 │ │ │ │ + mvneq fp, r0, lsl #31 │ │ │ │ + mvneq fp, ip, ror pc │ │ │ │ strdeq r7, [sp, #108] @ 0x6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #104] @ da5c4 <__cxa_atexit@plt+0xcef50> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -212269,15 +212269,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r6, sp, r0, lsr pc │ │ │ │ - mvneq fp, r4, asr #19 │ │ │ │ + strheq fp, [r3, #156]! @ 0x9c │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffe6974 │ │ │ │ biceq r6, sp, r0, lsl #29 │ │ │ │ strheq r7, [sp, #8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -212588,21 +212588,21 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r6, sp, r0, ror sl │ │ │ │ - mvneq fp, r4, lsl #10 │ │ │ │ - mvneq fp, r0, lsl #10 │ │ │ │ + strdeq fp, [r3, #76]! @ 0x4c │ │ │ │ + strdeq fp, [r3, #72]! @ 0x48 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffe6488 │ │ │ │ @ instruction: 0x01cd6994 │ │ │ │ - mvneq fp, r8, asr #10 │ │ │ │ - mvneq fp, r4, asr #10 │ │ │ │ + mvneq fp, r0, asr #10 │ │ │ │ + mvneq fp, ip, lsr r5 │ │ │ │ biceq r6, sp, r4, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ db0b8 <__cxa_atexit@plt+0xcfa44> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -212632,15 +212632,15 @@ │ │ │ │ biceq r2, sp, r0, lsr #3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ db0e4 <__cxa_atexit@plt+0xcfa70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r2, sp, ip, ror r1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne db110 <__cxa_atexit@plt+0xcfa9c> │ │ │ │ @@ -212714,16 +212714,16 @@ │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strheq fp, [r3, #36]! @ 0x24 │ │ │ │ - strheq fp, [r3, #32]! │ │ │ │ + mvneq fp, ip, lsr #5 │ │ │ │ + mvneq fp, r8, lsr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -212745,16 +212745,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ db2ac <__cxa_atexit@plt+0xcfc38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r8, lsr #4 │ │ │ │ - mvneq fp, r4, lsr #4 │ │ │ │ + mvneq fp, r0, lsr #4 │ │ │ │ + mvneq fp, ip, lsl r2 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ bne db2d4 <__cxa_atexit@plt+0xcfc60> │ │ │ │ @@ -212780,16 +212780,16 @@ │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01e3b194 │ │ │ │ - @ instruction: 0x01e3b190 │ │ │ │ + mvneq fp, ip, lsl #3 │ │ │ │ + mvneq fp, r8, lsl #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -212830,17 +212830,17 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #12 │ │ │ │ b db3ec <__cxa_atexit@plt+0xcfd78> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r4, ror #1 │ │ │ │ - mvneq fp, r0, ror #1 │ │ │ │ - mvneq fp, r4, lsl r1 │ │ │ │ + ldrdeq fp, [r3, #12]! │ │ │ │ + ldrdeq fp, [r3, #8]! │ │ │ │ + mvneq fp, ip, lsl #2 │ │ │ │ biceq r6, sp, r8, lsl #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db460 <__cxa_atexit@plt+0xcfdec> │ │ │ │ @@ -212898,17 +212898,17 @@ │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r4, lsl #1 │ │ │ │ - mvneq fp, r0, rrx │ │ │ │ - mvneq sl, r0, lsr #31 │ │ │ │ + mvneq fp, ip, ror r0 │ │ │ │ + mvneq fp, r8, asr r0 │ │ │ │ + strexheq sl, r8, [r3] │ │ │ │ strdeq r6, [sp, #124] @ 0x7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db570 <__cxa_atexit@plt+0xcfefc> │ │ │ │ ldr r2, [pc, #88] @ db58c <__cxa_atexit@plt+0xcff18> │ │ │ │ @@ -212931,15 +212931,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ db594 <__cxa_atexit@plt+0xcff20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r0, asr #26 │ │ │ │ + mvneq sl, r8, lsr sp │ │ │ │ @ instruction: 0xffffc190 │ │ │ │ biceq r6, sp, r8, lsr #17 │ │ │ │ biceq r6, sp, r8, ror r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -212949,15 +212949,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b db700 <__cxa_atexit@plt+0xd008c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq sl, [r3, #200]! @ 0xc8 │ │ │ │ + strheq sl, [r3, #192]! @ 0xc0 │ │ │ │ biceq r6, sp, r8, lsr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db644 <__cxa_atexit@plt+0xcffd0> │ │ │ │ ldr r2, [pc, #104] @ db660 <__cxa_atexit@plt+0xcffec> │ │ │ │ @@ -212985,15 +212985,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ db66c <__cxa_atexit@plt+0xcfff8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq sl, r0, ror ip │ │ │ │ + mvneq sl, r8, ror #24 │ │ │ │ @ instruction: 0xffffc0bc │ │ │ │ ldrdeq r6, [sp, #116] @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne db698 <__cxa_atexit@plt+0xd0024> │ │ │ │ @@ -213017,17 +213017,17 @@ │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, r8, lsr #29 │ │ │ │ - mvneq sl, r4, lsl #29 │ │ │ │ - mvneq sl, r4, asr #27 │ │ │ │ + mvneq sl, r0, lsr #29 │ │ │ │ + mvneq sl, ip, ror lr │ │ │ │ + strheq sl, [r3, #220]! @ 0xdc │ │ │ │ biceq r6, sp, ip, lsl r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi db77c <__cxa_atexit@plt+0xd0108> │ │ │ │ @@ -213062,15 +213062,15 @@ │ │ │ │ ldr r7, [pc, #16] @ db794 <__cxa_atexit@plt+0xd0120> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strheq r6, [sp, #100] @ 0x64 │ │ │ │ - mvneq sl, r0, lsl fp │ │ │ │ + mvneq sl, r8, lsl #22 │ │ │ │ biceq r6, sp, r4, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne db7d8 <__cxa_atexit@plt+0xd0164> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -213086,15 +213086,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01e3aa98 │ │ │ │ + @ instruction: 0x01e3aa90 │ │ │ │ biceq r6, sp, r4, lsl r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -213140,19 +213140,19 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b db8c0 <__cxa_atexit@plt+0xd024c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - strdeq sl, [r3, #148]! @ 0x94 │ │ │ │ - mvneq sl, ip, asr sl │ │ │ │ + mvneq sl, ip, ror #19 │ │ │ │ + mvneq sl, r4, asr sl │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - strheq sl, [r3, #164]! @ 0xa4 │ │ │ │ + mvneq sl, ip, lsr #21 │ │ │ │ biceq r6, sp, ip, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi db950 <__cxa_atexit@plt+0xd02dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -213179,15 +213179,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ db974 <__cxa_atexit@plt+0xd0300> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r8, ror #18 │ │ │ │ + mvneq sl, r0, ror #18 │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ biceq r6, sp, r0, ror #9 │ │ │ │ @ instruction: 0x01cd6398 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -213205,16 +213205,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq sl, ip, asr #17 │ │ │ │ - strheq sl, [r3, #172]! @ 0xac │ │ │ │ + mvneq sl, r4, asr #17 │ │ │ │ + strheq sl, [r3, #164]! @ 0xa4 │ │ │ │ biceq r6, sp, r4, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ dba3c <__cxa_atexit@plt+0xd03c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -213241,15 +213241,15 @@ │ │ │ │ biceq r6, sp, r8, asr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ dba68 <__cxa_atexit@plt+0xd03f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r6, sp, r4, lsr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -213337,18 +213337,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r5, [sp, #152] @ 0x98 │ │ │ │ - strheq sl, [r3, #156]! @ 0x9c │ │ │ │ - strdeq sl, [r3, #136]! @ 0x88 │ │ │ │ - mvneq sl, ip, lsr #19 │ │ │ │ - mvneq sl, r8, ror #17 │ │ │ │ + strheq sl, [r3, #148]! @ 0x94 │ │ │ │ + strdeq sl, [r3, #128]! @ 0x80 │ │ │ │ + mvneq sl, r4, lsr #19 │ │ │ │ + mvneq sl, r0, ror #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr ip, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne dbc74 <__cxa_atexit@plt+0xd0600> │ │ │ │ @@ -213417,21 +213417,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b dbd18 <__cxa_atexit@plt+0xd06a4> │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq sl, [r3, #120]! @ 0x78 │ │ │ │ - strheq sl, [r3, #128]! @ 0x80 │ │ │ │ - mvneq sl, r0, lsr #17 │ │ │ │ - ldrdeq sl, [r3, #124]! @ 0x7c │ │ │ │ - mvneq sl, r8, lsl r9 │ │ │ │ - mvneq sl, ip, asr #16 │ │ │ │ - mvneq sl, r4, lsl #18 │ │ │ │ + strdeq sl, [r3, #112]! @ 0x70 │ │ │ │ + mvneq sl, r8, lsr #17 │ │ │ │ + @ instruction: 0x01e3a898 │ │ │ │ + ldrdeq sl, [r3, #116]! @ 0x74 │ │ │ │ + mvneq sl, r0, lsl r9 │ │ │ │ + mvneq sl, r4, asr #16 │ │ │ │ + strdeq sl, [r3, #140]! @ 0x8c │ │ │ │ biceq r5, sp, ip, asr #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi dbd88 <__cxa_atexit@plt+0xd0714> │ │ │ │ @@ -213509,15 +213509,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ - mvneq sl, r0, lsr r5 │ │ │ │ + mvneq sl, r8, lsr #10 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ biceq r5, sp, r4, lsl #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ @@ -213541,15 +213541,15 @@ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ biceq r5, sp, ip, asr pc │ │ │ │ biceq r5, sp, r0, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a74064 <__cxa_atexit@plt+0xa689f0> │ │ │ │ + b 8c13f8 <__cxa_atexit@plt+0x8b5d84> │ │ │ │ biceq r5, sp, r4, lsr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -213678,17 +213678,17 @@ │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, r4, asr r4 │ │ │ │ - mvneq sl, r0, lsr r4 │ │ │ │ - mvneq sl, r0, ror r3 │ │ │ │ + mvneq sl, ip, asr #8 │ │ │ │ + mvneq sl, r8, lsr #8 │ │ │ │ + mvneq sl, r8, ror #6 │ │ │ │ biceq r5, sp, r8, lsl sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -213710,15 +213710,15 @@ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strdeq r5, [sp, #192] @ 0xc0 │ │ │ │ biceq r5, sp, r4, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a74064 <__cxa_atexit@plt+0xa689f0> │ │ │ │ + b 8c13f8 <__cxa_atexit@plt+0x8b5d84> │ │ │ │ biceq r5, sp, r8, lsr #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -213811,17 +213811,17 @@ │ │ │ │ b dc33c <__cxa_atexit@plt+0xd0cc8> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - mvneq r9, ip, lsr #31 │ │ │ │ - mvneq sl, ip, lsl r0 │ │ │ │ - mvneq sl, ip │ │ │ │ + mvneq r9, r4, lsr #31 │ │ │ │ + mvneq sl, r4, lsl r0 │ │ │ │ + mvneq sl, r4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ biceq r5, sp, r4, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dc380 <__cxa_atexit@plt+0xd0d0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -213834,15 +213834,15 @@ │ │ │ │ ldr r3, [pc, #20] @ dc3a8 <__cxa_atexit@plt+0xd0d34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 19a2240 <__cxa_atexit@plt+0x1996bcc> │ │ │ │ - mvneq r9, r4, ror #29 │ │ │ │ + ldrdeq r9, [r3, #236]! @ 0xec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dc3f8 <__cxa_atexit@plt+0xd0d84> │ │ │ │ ldr r2, [pc, #52] @ dc400 <__cxa_atexit@plt+0xd0d8c> │ │ │ │ @@ -213917,20 +213917,20 @@ │ │ │ │ b dc4e4 <__cxa_atexit@plt+0xd0e70> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - mvneq r9, r4, lsl lr │ │ │ │ + mvneq r9, ip, lsl #28 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvneq r9, r4, ror #28 │ │ │ │ - mvneq r9, ip, asr lr │ │ │ │ mvneq r9, ip, asr lr │ │ │ │ - strheq r9, [r3, #212]! @ 0xd4 │ │ │ │ + mvneq r9, r4, asr lr │ │ │ │ + mvneq r9, r4, asr lr │ │ │ │ + mvneq r9, ip, lsr #27 │ │ │ │ biceq r4, sp, r4, ror #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -213963,18 +213963,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b dc5a0 <__cxa_atexit@plt+0xd0f2c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, lsr sp │ │ │ │ - @ instruction: 0x01e39d9c │ │ │ │ - mvneq r9, ip, lsl #27 │ │ │ │ - mvneq r9, ip, lsl #27 │ │ │ │ + mvneq r9, r8, lsr #26 │ │ │ │ + @ instruction: 0x01e39d94 │ │ │ │ + mvneq r9, r4, lsl #27 │ │ │ │ + mvneq r9, r4, lsl #27 │ │ │ │ ldrdeq r5, [sp, #128] @ 0x80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub r8, r5, #16 │ │ │ │ cmp fp, r8 │ │ │ │ bhi dc640 <__cxa_atexit@plt+0xd0fcc> │ │ │ │ @@ -214008,15 +214008,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq r9, r8, ror ip │ │ │ │ + mvneq r9, r0, ror ip │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ biceq r4, sp, r8, lsl #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -214061,21 +214061,21 @@ │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ mov r6, #28 │ │ │ │ b dc728 <__cxa_atexit@plt+0xd10b4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r9, r8, lsl #24 │ │ │ │ - strdeq r9, [r3, #180]! @ 0xb4 │ │ │ │ + mvneq r9, r0, lsl #24 │ │ │ │ mvneq r9, ip, ror #23 │ │ │ │ + mvneq r9, r4, ror #23 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - mvneq r9, ip, asr #24 │ │ │ │ - mvneq r9, ip, lsr ip │ │ │ │ - mvneq r9, ip, lsr #24 │ │ │ │ + mvneq r9, r4, asr #24 │ │ │ │ + mvneq r9, r4, lsr ip │ │ │ │ + mvneq r9, r4, lsr #24 │ │ │ │ biceq r5, sp, ip, lsr r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dc814 <__cxa_atexit@plt+0xd11a0> │ │ │ │ @@ -214126,18 +214126,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strdeq r9, [r3, #160]! @ 0xa0 │ │ │ │ + mvneq r9, r8, ror #21 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - mvneq r9, r0, lsr fp │ │ │ │ - mvneq r9, r0, lsl fp │ │ │ │ + mvneq r9, r8, lsr #22 │ │ │ │ + mvneq r9, r8, lsl #22 │ │ │ │ biceq r5, sp, r4, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -214163,16 +214163,16 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - mvneq r9, r8, ror sl │ │ │ │ - mvneq r9, r8, asr sl │ │ │ │ + mvneq r9, r0, ror sl │ │ │ │ + mvneq r9, r0, asr sl │ │ │ │ strheq r5, [sp, #84] @ 0x54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dc974 <__cxa_atexit@plt+0xd1300> │ │ │ │ @@ -214218,16 +214218,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ biceq r5, sp, r8, lsr #10 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - ldrdeq r9, [r3, #148]! @ 0x94 │ │ │ │ - strheq r9, [r3, #148]! @ 0x94 │ │ │ │ + mvneq r9, ip, asr #19 │ │ │ │ + mvneq r9, ip, lsr #19 │ │ │ │ ldrdeq r5, [sp, #76] @ 0x4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -214252,16 +214252,16 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - mvneq r9, r4, lsl r9 │ │ │ │ - strdeq r9, [r3, #132]! @ 0x84 │ │ │ │ + mvneq r9, ip, lsl #18 │ │ │ │ + mvneq r9, ip, ror #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi dcaa4 <__cxa_atexit@plt+0xd1430> │ │ │ │ ldr r3, [pc, #92] @ dcab4 <__cxa_atexit@plt+0xd1440> │ │ │ │ @@ -214337,15 +214337,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r9, ip, lsr #14 │ │ │ │ + mvneq r9, r4, lsr #14 │ │ │ │ biceq r5, sp, ip, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e2c4c <__cxa_atexit@plt+0xd75d8> │ │ │ │ @@ -214396,16 +214396,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r9, [r3, #100]! @ 0x64 │ │ │ │ - mvneq r9, r4, lsr #13 │ │ │ │ + mvneq r9, ip, lsr #13 │ │ │ │ + @ instruction: 0x01e3969c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dccd8 <__cxa_atexit@plt+0xd1664> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -214430,15 +214430,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq r9, r4, asr #11 │ │ │ │ + strheq r9, [r3, #92]! @ 0x5c │ │ │ │ @ instruction: 0x01b13f0f │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -214462,16 +214462,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrdeq r9, [r3, #88]! @ 0x58 │ │ │ │ - mvneq r9, ip, lsr #11 │ │ │ │ + ldrdeq r9, [r3, #80]! @ 0x50 │ │ │ │ + mvneq r9, r4, lsr #11 │ │ │ │ @ instruction: 0x01cd5194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dcddc <__cxa_atexit@plt+0xd1768> │ │ │ │ ldr r2, [pc, #68] @ dcde4 <__cxa_atexit@plt+0xd1770> │ │ │ │ @@ -214490,15 +214490,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r9, r8, asr #9 │ │ │ │ + mvneq r9, r0, asr #9 │ │ │ │ biceq r5, sp, r8, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -214541,19 +214541,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, asr #8 │ │ │ │ + mvneq r9, r0, asr #8 │ │ │ │ biceq r3, sp, r8, ror #21 │ │ │ │ @ instruction: 0xfffbf110 │ │ │ │ - mvneq r9, ip, lsr #9 │ │ │ │ - mvneq r9, ip, lsl #9 │ │ │ │ + mvneq r9, r4, lsr #9 │ │ │ │ + mvneq r9, r4, lsl #9 │ │ │ │ strheq r3, [sp, #164] @ 0xa4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -214577,16 +214577,16 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq r9, ip, lsl #8 │ │ │ │ - mvneq r9, r0, ror #7 │ │ │ │ + mvneq r9, r4, lsl #8 │ │ │ │ + ldrdeq r9, [r3, #56]! @ 0x38 │ │ │ │ biceq r3, sp, ip, lsr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -214664,20 +214664,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, lsl #5 │ │ │ │ - strdeq r9, [r3, #40]! @ 0x28 │ │ │ │ - mvneq r9, r8, ror #5 │ │ │ │ + mvneq r9, r0, lsl #5 │ │ │ │ + strdeq r9, [r3, #32]! │ │ │ │ + mvneq r9, r0, ror #5 │ │ │ │ strdeq r3, [sp, #140] @ 0x8c │ │ │ │ @ instruction: 0xfffbef30 │ │ │ │ - mvneq r9, ip, asr #5 │ │ │ │ + mvneq r9, r4, asr #5 │ │ │ │ biceq r3, sp, r4, asr #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -214701,16 +214701,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - mvneq r9, ip, lsl r2 │ │ │ │ - strdeq r9, [r3, #16]! │ │ │ │ + mvneq r9, r4, lsl r2 │ │ │ │ + mvneq r9, r8, ror #3 │ │ │ │ biceq r3, sp, r0, asr #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dd1a8 <__cxa_atexit@plt+0xd1b34> │ │ │ │ @@ -214738,15 +214738,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strdeq r9, [r3, #12]! │ │ │ │ + strdeq r9, [r3, #4]! │ │ │ │ @ instruction: 0x01b13a3a │ │ │ │ biceq r3, sp, r8, lsr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -214773,16 +214773,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - mvneq r9, r4, lsl #2 │ │ │ │ - ldrdeq r9, [r3, #4]! │ │ │ │ + strdeq r9, [r3, #12]! │ │ │ │ + mvneq r9, ip, asr #1 │ │ │ │ strheq r4, [sp, #200] @ 0xc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dd2b8 <__cxa_atexit@plt+0xd1c44> │ │ │ │ ldr r2, [pc, #68] @ dd2c0 <__cxa_atexit@plt+0xd1c4c> │ │ │ │ @@ -214801,15 +214801,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r8, ip, ror #31 │ │ │ │ + mvneq r8, r4, ror #31 │ │ │ │ biceq r4, sp, ip, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -214835,15 +214835,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r8, r4, ror #30 │ │ │ │ + mvneq r8, ip, asr pc │ │ │ │ biceq r4, sp, r4, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -214858,15 +214858,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, ror #29 │ │ │ │ + ldrdeq r8, [r3, #236]! @ 0xec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dd410 <__cxa_atexit@plt+0xd1d9c> │ │ │ │ @@ -214889,16 +214889,16 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - mvneq r8, ip, lsr #30 │ │ │ │ - mvneq r8, r0, lsl #30 │ │ │ │ + mvneq r8, r4, lsr #30 │ │ │ │ + strdeq r8, [r3, #232]! @ 0xe8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -214949,17 +214949,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r8, [r3, #208]! @ 0xd0 │ │ │ │ - mvneq r8, r0, lsr #28 │ │ │ │ - mvneq r8, r0, lsl lr │ │ │ │ + mvneq r8, r8, lsr #27 │ │ │ │ + mvneq r8, r8, lsl lr │ │ │ │ + mvneq r8, r8, lsl #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc dd584 <__cxa_atexit@plt+0xd1f10> │ │ │ │ @@ -214982,16 +214982,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strheq r8, [r3, #216]! @ 0xd8 │ │ │ │ - mvneq r8, ip, lsl #27 │ │ │ │ + strheq r8, [r3, #208]! @ 0xd0 │ │ │ │ + mvneq r8, r4, lsl #27 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dd608 <__cxa_atexit@plt+0xd1f94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -215018,15 +215018,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01e38c9c │ │ │ │ + @ instruction: 0x01e38c94 │ │ │ │ @ instruction: 0x01b135d1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -215052,16 +215052,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq r8, r8, lsr #25 │ │ │ │ - mvneq r8, r8, ror ip │ │ │ │ + mvneq r8, r0, lsr #25 │ │ │ │ + mvneq r8, r0, ror ip │ │ │ │ biceq r4, sp, ip, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dd714 <__cxa_atexit@plt+0xd20a0> │ │ │ │ ldr r2, [pc, #68] @ dd71c <__cxa_atexit@plt+0xd20a8> │ │ │ │ @@ -215080,15 +215080,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01e38b90 │ │ │ │ + mvneq r8, r8, lsl #23 │ │ │ │ strdeq r4, [sp, #112] @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -215114,15 +215114,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r8, r8, lsl #22 │ │ │ │ + mvneq r8, r0, lsl #22 │ │ │ │ biceq r4, sp, r8, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -215137,15 +215137,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, lsl #21 │ │ │ │ + mvneq r8, r0, lsl #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi dd888 <__cxa_atexit@plt+0xd2214> │ │ │ │ @@ -215178,17 +215178,17 @@ │ │ │ │ b dd898 <__cxa_atexit@plt+0xd2224> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r8, r0, lsr sl │ │ │ │ - strheq r8, [r3, #164]! @ 0xa4 │ │ │ │ - mvneq r8, r8, lsl #21 │ │ │ │ + mvneq r8, r8, lsr #20 │ │ │ │ + mvneq r8, ip, lsr #21 │ │ │ │ + mvneq r8, r0, lsl #21 │ │ │ │ strheq r3, [sp, #12] │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -215227,18 +215227,18 @@ │ │ │ │ b dd95c <__cxa_atexit@plt+0xd22e8> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq r8, r0, lsl #19 │ │ │ │ - mvneq r8, r0, ror #19 │ │ │ │ - strdeq r8, [r3, #144]! @ 0x90 │ │ │ │ - mvneq r8, r4, asr #19 │ │ │ │ + mvneq r8, r8, ror r9 │ │ │ │ + ldrdeq r8, [r3, #152]! @ 0x98 │ │ │ │ + mvneq r8, r8, ror #19 │ │ │ │ + strheq r8, [r3, #156]! @ 0x9c │ │ │ │ strdeq r2, [sp, #240] @ 0xf0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -215268,16 +215268,16 @@ │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x01b130e8 │ │ │ │ - mvneq r8, r4, lsr r9 │ │ │ │ - mvneq r8, r4, lsr #18 │ │ │ │ + mvneq r8, ip, lsr #18 │ │ │ │ + mvneq r8, ip, lsl r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dda7c <__cxa_atexit@plt+0xd2408> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -215302,17 +215302,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, lsr #16 │ │ │ │ - @ instruction: 0x01e3889c │ │ │ │ - mvneq r8, ip, lsl #17 │ │ │ │ + mvneq r8, r4, lsr #16 │ │ │ │ + @ instruction: 0x01e38894 │ │ │ │ + mvneq r8, r4, lsl #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ddb24 <__cxa_atexit@plt+0xd24b0> │ │ │ │ @@ -215345,17 +215345,17 @@ │ │ │ │ b ddb34 <__cxa_atexit@plt+0xd24c0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x01e38794 │ │ │ │ - mvneq r8, r8, lsl r8 │ │ │ │ - mvneq r8, ip, ror #15 │ │ │ │ + mvneq r8, ip, lsl #15 │ │ │ │ + mvneq r8, r0, lsl r8 │ │ │ │ + mvneq r8, r4, ror #15 │ │ │ │ biceq r2, sp, r0, lsr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -215394,18 +215394,18 @@ │ │ │ │ b ddbf8 <__cxa_atexit@plt+0xd2584> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq r8, r4, ror #13 │ │ │ │ - mvneq r8, r4, asr #14 │ │ │ │ - mvneq r8, r4, asr r7 │ │ │ │ - mvneq r8, r8, lsr #14 │ │ │ │ + ldrdeq r8, [r3, #108]! @ 0x6c │ │ │ │ + mvneq r8, ip, lsr r7 │ │ │ │ + mvneq r8, ip, asr #14 │ │ │ │ + mvneq r8, r0, lsr #14 │ │ │ │ biceq r2, sp, r8, asr sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -215443,18 +215443,18 @@ │ │ │ │ b ddcbc <__cxa_atexit@plt+0xd2648> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - mvneq r8, ip, lsl r6 │ │ │ │ - mvneq r8, r0, lsl #13 │ │ │ │ + mvneq r8, r4, lsl r6 │ │ │ │ + mvneq r8, r8, ror r6 │ │ │ │ @ instruction: 0x01b12e1c │ │ │ │ - mvneq r8, r8, ror #12 │ │ │ │ + mvneq r8, r0, ror #12 │ │ │ │ @ instruction: 0x01cd2c90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -215481,16 +215481,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strdeq r8, [r3, #88]! @ 0x58 │ │ │ │ - mvneq r8, r4, asr #11 │ │ │ │ + strdeq r8, [r3, #80]! @ 0x50 │ │ │ │ + strheq r8, [r3, #92]! @ 0x5c │ │ │ │ biceq r4, sp, r8, lsr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dddc8 <__cxa_atexit@plt+0xd2754> │ │ │ │ ldr r2, [pc, #68] @ dddd0 <__cxa_atexit@plt+0xd275c> │ │ │ │ @@ -215509,15 +215509,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrdeq r8, [r3, #76]! @ 0x4c │ │ │ │ + ldrdeq r8, [r3, #68]! @ 0x44 │ │ │ │ biceq r4, sp, ip, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -215532,15 +215532,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, asr r4 │ │ │ │ + mvneq r8, r4, asr r4 │ │ │ │ biceq r2, sp, ip, lsr fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -215579,18 +215579,18 @@ │ │ │ │ b ddedc <__cxa_atexit@plt+0xd2868> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - mvneq r8, r0, lsl #8 │ │ │ │ - mvneq r8, r4, ror #8 │ │ │ │ - mvneq r8, r4, ror r4 │ │ │ │ - mvneq r8, r8, asr #8 │ │ │ │ + strdeq r8, [r3, #56]! @ 0x38 │ │ │ │ + mvneq r8, ip, asr r4 │ │ │ │ + mvneq r8, ip, ror #8 │ │ │ │ + mvneq r8, r0, asr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ddf30 <__cxa_atexit@plt+0xd28bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -215598,15 +215598,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, asr r3 │ │ │ │ + mvneq r8, ip, asr #6 │ │ │ │ biceq r2, sp, r4, lsr sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -215645,18 +215645,18 @@ │ │ │ │ b ddfe4 <__cxa_atexit@plt+0xd2970> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strdeq r8, [r3, #40]! @ 0x28 │ │ │ │ - mvneq r8, ip, asr r3 │ │ │ │ - mvneq r8, ip, ror #6 │ │ │ │ - mvneq r8, r0, asr #6 │ │ │ │ + strdeq r8, [r3, #32]! │ │ │ │ + mvneq r8, r4, asr r3 │ │ │ │ + mvneq r8, r4, ror #6 │ │ │ │ + mvneq r8, r8, lsr r3 │ │ │ │ biceq r2, sp, r8, ror #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -215741,23 +215741,23 @@ │ │ │ │ ldr r8, [pc, #52] @ de194 <__cxa_atexit@plt+0xd2b20> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - mvneq r8, ip, asr r2 │ │ │ │ - mvneq r8, r0, lsr r2 │ │ │ │ - mvneq r8, ip, lsr #4 │ │ │ │ - mvneq r8, ip, asr #8 │ │ │ │ + mvneq r8, r4, asr r2 │ │ │ │ + mvneq r8, r8, lsr #4 │ │ │ │ + mvneq r8, r4, lsr #4 │ │ │ │ + mvneq r8, r4, asr #8 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - strdeq r8, [r3, #20]! │ │ │ │ - mvneq r8, r8, asr #3 │ │ │ │ - mvneq r8, r4, asr #3 │ │ │ │ - mvneq r8, r8, ror #7 │ │ │ │ + mvneq r8, ip, ror #3 │ │ │ │ + mvneq r8, r0, asr #3 │ │ │ │ + strheq r8, [r3, #28]! │ │ │ │ + mvneq r8, r0, ror #7 │ │ │ │ ldrdeq r2, [sp, #120] @ 0x78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -215844,16 +215844,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r0, rrx │ │ │ │ - mvneq r8, r0, asr r0 │ │ │ │ + mvneq r8, r8, asr r0 │ │ │ │ + mvneq r8, r8, asr #32 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ biceq r2, sp, r4, asr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -215880,15 +215880,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - mvneq r7, ip, lsl pc │ │ │ │ + mvneq r7, r4, lsl pc │ │ │ │ @ instruction: 0x01b1284a │ │ │ │ biceq r2, sp, r4, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -215913,16 +215913,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r7, ip, lsr #30 │ │ │ │ - mvneq r7, r0, lsl #30 │ │ │ │ + mvneq r7, r4, lsr #30 │ │ │ │ + strdeq r7, [r3, #232]! @ 0xe8 │ │ │ │ biceq r3, sp, r8, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi de488 <__cxa_atexit@plt+0xd2e14> │ │ │ │ ldr r2, [pc, #68] @ de490 <__cxa_atexit@plt+0xd2e1c> │ │ │ │ @@ -215941,15 +215941,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r7, ip, lsl lr │ │ │ │ + mvneq r7, r4, lsl lr │ │ │ │ biceq r3, sp, ip, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -215975,15 +215975,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01e37d94 │ │ │ │ + mvneq r7, ip, lsl #27 │ │ │ │ strdeq r3, [sp, #148] @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -216009,15 +216009,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r7, ip, lsl #26 │ │ │ │ + mvneq r7, r4, lsl #26 │ │ │ │ biceq r3, sp, ip, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -216032,15 +216032,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, lsl #25 │ │ │ │ + mvneq r7, r4, lsl #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi de684 <__cxa_atexit@plt+0xd3010> │ │ │ │ @@ -216073,17 +216073,17 @@ │ │ │ │ b de694 <__cxa_atexit@plt+0xd3020> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r7, r4, lsr ip │ │ │ │ - strheq r7, [r3, #200]! @ 0xc8 │ │ │ │ - mvneq r7, ip, lsl #25 │ │ │ │ + mvneq r7, ip, lsr #24 │ │ │ │ + strheq r7, [r3, #192]! @ 0xc0 │ │ │ │ + mvneq r7, r4, lsl #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc de71c <__cxa_atexit@plt+0xd30a8> │ │ │ │ @@ -216108,16 +216108,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - mvneq r7, r4, lsr #24 │ │ │ │ - strdeq r7, [r3, #184]! @ 0xb8 │ │ │ │ + mvneq r7, ip, lsl ip │ │ │ │ + strdeq r7, [r3, #176]! @ 0xb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216170,17 +216170,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e37a9c │ │ │ │ - mvneq r7, ip, lsl #22 │ │ │ │ - strdeq r7, [r3, #172]! @ 0xac │ │ │ │ + @ instruction: 0x01e37a94 │ │ │ │ + mvneq r7, r4, lsl #22 │ │ │ │ + strdeq r7, [r3, #164]! @ 0xa4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi de8b4 <__cxa_atexit@plt+0xd3240> │ │ │ │ @@ -216213,17 +216213,17 @@ │ │ │ │ b de8c4 <__cxa_atexit@plt+0xd3250> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq r7, r4, lsl #20 │ │ │ │ - mvneq r7, r8, lsl #21 │ │ │ │ - mvneq r7, ip, asr sl │ │ │ │ + strdeq r7, [r3, #156]! @ 0x9c │ │ │ │ + mvneq r7, r0, lsl #21 │ │ │ │ + mvneq r7, r4, asr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc de94c <__cxa_atexit@plt+0xd32d8> │ │ │ │ @@ -216248,16 +216248,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - strdeq r7, [r3, #148]! @ 0x94 │ │ │ │ - mvneq r7, r8, asr #19 │ │ │ │ + mvneq r7, ip, ror #19 │ │ │ │ + mvneq r7, r0, asr #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi de9d8 <__cxa_atexit@plt+0xd3364> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -216286,15 +216286,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - ldrdeq r7, [r3, #132]! @ 0x84 │ │ │ │ + mvneq r7, ip, asr #17 │ │ │ │ @ instruction: 0x01b120ef │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -216321,16 +216321,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldrdeq r7, [r3, #136]! @ 0x88 │ │ │ │ - mvneq r7, r4, lsr #17 │ │ │ │ + ldrdeq r7, [r3, #128]! @ 0x80 │ │ │ │ + @ instruction: 0x01e3789c │ │ │ │ biceq r3, sp, r8, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi deae8 <__cxa_atexit@plt+0xd3474> │ │ │ │ ldr r2, [pc, #68] @ deaf0 <__cxa_atexit@plt+0xd347c> │ │ │ │ @@ -216349,15 +216349,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strheq r7, [r3, #124]! @ 0x7c │ │ │ │ + strheq r7, [r3, #116]! @ 0x74 │ │ │ │ biceq r3, sp, ip, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -216408,16 +216408,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, asr #14 │ │ │ │ - mvneq r7, r4, lsr r7 │ │ │ │ + mvneq r7, ip, lsr r7 │ │ │ │ + mvneq r7, ip, lsr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi dec48 <__cxa_atexit@plt+0xd35d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -216442,15 +216442,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq r7, r4, asr r6 │ │ │ │ + mvneq r7, ip, asr #12 │ │ │ │ @ instruction: 0x01b11f79 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -216474,16 +216474,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq r7, r8, ror #12 │ │ │ │ - mvneq r7, ip, lsr r6 │ │ │ │ + mvneq r7, r0, ror #12 │ │ │ │ + mvneq r7, r4, lsr r6 │ │ │ │ biceq r3, sp, r4, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ded4c <__cxa_atexit@plt+0xd36d8> │ │ │ │ ldr r2, [pc, #68] @ ded54 <__cxa_atexit@plt+0xd36e0> │ │ │ │ @@ -216502,15 +216502,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r7, r8, asr r5 │ │ │ │ + mvneq r7, r0, asr r5 │ │ │ │ strheq r3, [sp, #24] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -216529,15 +216529,15 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 199bdfc <__cxa_atexit@plt+0x1990788> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r3, [sp, #20] │ │ │ │ - mvneq r7, ip, asr #9 │ │ │ │ + mvneq r7, r4, asr #9 │ │ │ │ biceq r3, sp, ip, asr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -216561,16 +216561,16 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r7, ip, lsl #10 │ │ │ │ - mvneq r7, r0, ror #9 │ │ │ │ + mvneq r7, r4, lsl #10 │ │ │ │ + ldrdeq r7, [r3, #72]! @ 0x48 │ │ │ │ biceq r3, sp, r4, asr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -216627,17 +216627,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r3, sp, r0, lsr #1 │ │ │ │ - mvneq r7, r0, lsl #7 │ │ │ │ - strdeq r7, [r3, #48]! @ 0x30 │ │ │ │ - mvneq r7, r0, ror #7 │ │ │ │ + mvneq r7, r8, ror r3 │ │ │ │ + mvneq r7, r8, ror #7 │ │ │ │ + ldrdeq r7, [r3, #56]! @ 0x38 │ │ │ │ strheq r2, [sp, #252] @ 0xfc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -216661,16 +216661,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvneq r7, ip, ror r3 │ │ │ │ - mvneq r7, r0, asr r3 │ │ │ │ + mvneq r7, r4, ror r3 │ │ │ │ + mvneq r7, r8, asr #6 │ │ │ │ biceq r2, sp, r8, lsr pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi df048 <__cxa_atexit@plt+0xd39d4> │ │ │ │ @@ -216698,15 +216698,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r7, ip, asr r2 │ │ │ │ + mvneq r7, r4, asr r2 │ │ │ │ @ instruction: 0x01b11a83 │ │ │ │ biceq r2, sp, r0, lsr #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -216733,16 +216733,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - mvneq r7, r4, ror #4 │ │ │ │ - mvneq r7, r4, lsr r2 │ │ │ │ + mvneq r7, ip, asr r2 │ │ │ │ + mvneq r7, ip, lsr #4 │ │ │ │ biceq r2, sp, r8, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -216769,15 +216769,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ df188 <__cxa_atexit@plt+0xd3b14> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, asr r1 │ │ │ │ + mvneq r7, r8, asr #2 │ │ │ │ biceq r2, sp, r0, lsl lr │ │ │ │ @ instruction: 0x00001fb0 │ │ │ │ @ instruction: 0x01b119c3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -216824,16 +216824,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, asr #1 │ │ │ │ - strheq r7, [r3, #4]! │ │ │ │ + strheq r7, [r3, #12]! │ │ │ │ + mvneq r7, ip, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi df2c8 <__cxa_atexit@plt+0xd3c54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -216858,15 +216858,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldrdeq r6, [r3, #244]! @ 0xf4 │ │ │ │ + mvneq r6, ip, asr #31 │ │ │ │ @ instruction: 0x01b118ee │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -216890,16 +216890,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq r6, r8, ror #31 │ │ │ │ - strheq r6, [r3, #252]! @ 0xfc │ │ │ │ + mvneq r6, r0, ror #31 │ │ │ │ + strheq r6, [r3, #244]! @ 0xf4 │ │ │ │ biceq r1, sp, r0, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi df3d8 <__cxa_atexit@plt+0xd3d64> │ │ │ │ @@ -216925,17 +216925,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r3, #224]! @ 0xe0 │ │ │ │ - mvneq r6, r8, asr #30 │ │ │ │ - mvneq r6, r0, lsr pc │ │ │ │ + mvneq r6, r8, asr #29 │ │ │ │ + mvneq r6, r0, asr #30 │ │ │ │ + mvneq r6, r8, lsr #30 │ │ │ │ biceq r1, sp, ip, ror #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -216962,16 +216962,16 @@ │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0x01b11764 │ │ │ │ - strheq r6, [r3, #228]! @ 0xe4 │ │ │ │ - mvneq r6, r4, lsr #29 │ │ │ │ + mvneq r6, ip, lsr #29 │ │ │ │ + stlexheq r6, ip, [r3] │ │ │ │ biceq r1, sp, r0, ror #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -217004,18 +217004,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b df524 <__cxa_atexit@plt+0xd3eb0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, lsr #27 │ │ │ │ - mvneq r6, r8, lsl lr │ │ │ │ - mvneq r6, r8, lsl #28 │ │ │ │ - strdeq r6, [r3, #220]! @ 0xdc │ │ │ │ + mvneq r6, r4, lsr #27 │ │ │ │ + mvneq r6, r0, lsl lr │ │ │ │ + mvneq r6, r0, lsl #28 │ │ │ │ + strdeq r6, [r3, #212]! @ 0xd4 │ │ │ │ biceq r1, sp, r0, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -217050,18 +217050,18 @@ │ │ │ │ b df5d8 <__cxa_atexit@plt+0xd3f64> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strdeq r6, [r3, #196]! @ 0xc4 │ │ │ │ + mvneq r6, ip, ror #25 │ │ │ │ @ instruction: 0x01b11604 │ │ │ │ - mvneq r6, r8, asr sp │ │ │ │ - mvneq r6, r8, asr #26 │ │ │ │ + mvneq r6, r0, asr sp │ │ │ │ + mvneq r6, r0, asr #26 │ │ │ │ biceq r1, sp, r4, ror r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -217085,16 +217085,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldrdeq r6, [r3, #204]! @ 0xcc │ │ │ │ - strheq r6, [r3, #192]! @ 0xc0 │ │ │ │ + ldrdeq r6, [r3, #196]! @ 0xc4 │ │ │ │ + mvneq r6, r8, lsr #25 │ │ │ │ @ instruction: 0x01cd2898 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi df6d8 <__cxa_atexit@plt+0xd4064> │ │ │ │ ldr r2, [pc, #68] @ df6e0 <__cxa_atexit@plt+0xd406c> │ │ │ │ @@ -217113,15 +217113,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r6, ip, asr #23 │ │ │ │ + mvneq r6, r4, asr #23 │ │ │ │ biceq r2, sp, ip, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -217164,28 +217164,28 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r6, r0, lsr fp │ │ │ │ - mvneq r6, r0, lsr #23 │ │ │ │ - @ instruction: 0x01e36b90 │ │ │ │ - mvneq r6, r8, asr #27 │ │ │ │ + mvneq r6, r8, lsr #22 │ │ │ │ + @ instruction: 0x01e36b98 │ │ │ │ + mvneq r6, r8, lsl #23 │ │ │ │ + mvneq r6, r0, asr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ df7e4 <__cxa_atexit@plt+0xd4170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 19a2240 <__cxa_atexit@plt+0x1996bcc> │ │ │ │ - mvneq r6, r8, lsr #21 │ │ │ │ + mvneq r6, r0, lsr #21 │ │ │ │ biceq r2, sp, r8, ror #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -217222,18 +217222,18 @@ │ │ │ │ b df888 <__cxa_atexit@plt+0xd4214> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - mvneq r6, ip, asr #20 │ │ │ │ + mvneq r6, r4, asr #20 │ │ │ │ biceq r2, sp, r4, ror #12 │ │ │ │ - strheq r6, [r3, #160]! @ 0xa0 │ │ │ │ - @ instruction: 0x01e36a9c │ │ │ │ + mvneq r6, r8, lsr #21 │ │ │ │ + @ instruction: 0x01e36a94 │ │ │ │ biceq r2, sp, r8, lsr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi df95c <__cxa_atexit@plt+0xd42e8> │ │ │ │ @@ -217280,18 +217280,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01e36998 │ │ │ │ + @ instruction: 0x01e36990 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - mvneq r6, r8, ror #19 │ │ │ │ - mvneq r6, r8, asr #19 │ │ │ │ + mvneq r6, r0, ror #19 │ │ │ │ + mvneq r6, r0, asr #19 │ │ │ │ biceq r2, sp, r0, asr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -217316,16 +217316,16 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - mvneq r6, r4, lsr r9 │ │ │ │ - mvneq r6, r4, lsl r9 │ │ │ │ + mvneq r6, ip, lsr #18 │ │ │ │ + mvneq r6, ip, lsl #18 │ │ │ │ strheq r2, [sp, #72] @ 0x48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -217359,17 +217359,17 @@ │ │ │ │ b dfaac <__cxa_atexit@plt+0xd4438> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - mvneq r6, ip, lsl r8 │ │ │ │ - mvneq r6, r0, lsr #17 │ │ │ │ - mvneq r6, r4, ror r8 │ │ │ │ + mvneq r6, r4, lsl r8 │ │ │ │ + @ instruction: 0x01e36898 │ │ │ │ + mvneq r6, ip, ror #16 │ │ │ │ strdeq r2, [sp, #60] @ 0x3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub sl, r5, #16 │ │ │ │ cmp fp, sl │ │ │ │ bhi dfb54 <__cxa_atexit@plt+0xd44e0> │ │ │ │ @@ -217405,28 +217405,28 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r6, ip, ror #14 │ │ │ │ - ldrdeq r6, [r3, #124]! @ 0x7c │ │ │ │ - mvneq r6, ip, asr #15 │ │ │ │ - mvneq r6, r4, lsl #20 │ │ │ │ + mvneq r6, r4, ror #14 │ │ │ │ + ldrdeq r6, [r3, #116]! @ 0x74 │ │ │ │ + mvneq r6, r4, asr #15 │ │ │ │ + strdeq r6, [r3, #156]! @ 0x9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ dfba8 <__cxa_atexit@plt+0xd4534> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 19a2240 <__cxa_atexit@plt+0x1996bcc> │ │ │ │ - mvneq r6, r4, ror #13 │ │ │ │ + ldrdeq r6, [r3, #108]! @ 0x6c │ │ │ │ biceq r2, sp, r4, lsr #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -217463,18 +217463,18 @@ │ │ │ │ b dfc4c <__cxa_atexit@plt+0xd45d8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - mvneq r6, r8, lsl #13 │ │ │ │ + mvneq r6, r0, lsl #13 │ │ │ │ biceq r2, sp, r0, lsr #5 │ │ │ │ - mvneq r6, ip, ror #13 │ │ │ │ - ldrdeq r6, [r3, #104]! @ 0x68 │ │ │ │ + mvneq r6, r4, ror #13 │ │ │ │ + ldrdeq r6, [r3, #96]! @ 0x60 │ │ │ │ biceq r2, sp, r4, ror #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dfd20 <__cxa_atexit@plt+0xd46ac> │ │ │ │ @@ -217521,18 +217521,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrdeq r6, [r3, #84]! @ 0x54 │ │ │ │ + mvneq r6, ip, asr #11 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - mvneq r6, r4, lsr #12 │ │ │ │ - mvneq r6, r4, lsl #12 │ │ │ │ + mvneq r6, ip, lsl r6 │ │ │ │ + strdeq r6, [r3, #92]! @ 0x5c │ │ │ │ biceq r2, sp, ip, ror r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -217557,16 +217557,16 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - mvneq r6, r0, ror r5 │ │ │ │ - mvneq r6, r0, asr r5 │ │ │ │ + mvneq r6, r8, ror #10 │ │ │ │ + mvneq r6, r8, asr #10 │ │ │ │ strdeq r2, [sp, #4] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -217600,17 +217600,17 @@ │ │ │ │ b dfe70 <__cxa_atexit@plt+0xd47fc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - mvneq r6, r8, asr r4 │ │ │ │ - ldrdeq r6, [r3, #76]! @ 0x4c │ │ │ │ - strheq r6, [r3, #64]! @ 0x40 │ │ │ │ + mvneq r6, r0, asr r4 │ │ │ │ + ldrdeq r6, [r3, #68]! @ 0x44 │ │ │ │ + mvneq r6, r8, lsr #9 │ │ │ │ biceq r2, sp, r0, asr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi dffa0 <__cxa_atexit@plt+0xd492c> │ │ │ │ @@ -217681,21 +217681,21 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvneq r6, ip, lsl #8 │ │ │ │ - mvneq r6, r0, ror #7 │ │ │ │ - mvneq r6, ip, lsl #12 │ │ │ │ + mvneq r6, r4, lsl #8 │ │ │ │ + ldrdeq r6, [r3, #56]! @ 0x38 │ │ │ │ + mvneq r6, r4, lsl #12 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - mvneq r6, ip, lsr #7 │ │ │ │ - mvneq r6, r0, lsl #7 │ │ │ │ - strheq r6, [r3, #80]! @ 0x50 │ │ │ │ + mvneq r6, r4, lsr #7 │ │ │ │ + mvneq r6, r8, ror r3 │ │ │ │ + mvneq r6, r8, lsr #11 │ │ │ │ strdeq r1, [sp, #224] @ 0xe0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r8, lr} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -217743,21 +217743,21 @@ │ │ │ │ ldr r8, [pc, #44] @ e00d4 <__cxa_atexit@plt+0xd4a60> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - mvneq r6, ip, ror #5 │ │ │ │ - mvneq r6, r0, asr #5 │ │ │ │ - mvneq r6, ip, ror #9 │ │ │ │ + mvneq r6, r4, ror #5 │ │ │ │ + strheq r6, [r3, #40]! @ 0x28 │ │ │ │ + mvneq r6, r4, ror #9 │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ - @ instruction: 0x01e3629c │ │ │ │ - mvneq r6, r0, ror r2 │ │ │ │ - mvneq r6, r0, lsr #9 │ │ │ │ + @ instruction: 0x01e36294 │ │ │ │ + mvneq r6, r8, ror #4 │ │ │ │ + @ instruction: 0x01e36498 │ │ │ │ strdeq r1, [sp, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b dfe9c <__cxa_atexit@plt+0xd4828> │ │ │ │ ldrdeq r1, [sp, #220] @ 0xdc │ │ │ │ @@ -217804,16 +217804,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b dfe9c <__cxa_atexit@plt+0xd4828> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, ror r1 │ │ │ │ - mvneq r6, r4, ror #2 │ │ │ │ + mvneq r6, ip, ror #2 │ │ │ │ + mvneq r6, ip, asr r1 │ │ │ │ biceq r1, sp, r8, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e021c <__cxa_atexit@plt+0xd4ba8> │ │ │ │ @@ -217839,15 +217839,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - mvneq r6, r0, lsl #1 │ │ │ │ + mvneq r6, r8, ror r0 │ │ │ │ @ instruction: 0x01b10986 │ │ │ │ biceq r1, sp, r8, lsl #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -217872,16 +217872,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x01e36090 │ │ │ │ - mvneq r6, r4, rrx │ │ │ │ + mvneq r6, r8, lsl #1 │ │ │ │ + mvneq r6, ip, asr r0 │ │ │ │ biceq r1, sp, r8, asr #24 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e0780 <__cxa_atexit@plt+0xd510c> │ │ │ │ @@ -218821,16 +218821,16 @@ │ │ │ │ mov r8, #0 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r5, r4, lsl r1 │ │ │ │ - @ instruction: 0x01e35198 │ │ │ │ + mvneq r5, ip, lsl #2 │ │ │ │ + @ instruction: 0x01e35190 │ │ │ │ biceq r0, sp, r8, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ e11d8 <__cxa_atexit@plt+0xd5b64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ e11dc <__cxa_atexit@plt+0xd5b68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -218839,16 +218839,16 @@ │ │ │ │ ldr r3, [pc, #24] @ e11e0 <__cxa_atexit@plt+0xd5b6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r5, r0, asr #1 │ │ │ │ - mvneq r5, r4, asr #2 │ │ │ │ + strheq r5, [r3, #8]! │ │ │ │ + mvneq r5, ip, lsr r1 │ │ │ │ biceq r0, sp, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ e1204 <__cxa_atexit@plt+0xd5b90> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ @@ -218906,26 +218906,26 @@ │ │ │ │ ldr r7, [pc, #24] @ e12ec <__cxa_atexit@plt+0xd5c78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq r5, ip, asr r0 │ │ │ │ + mvneq r5, r4, asr r0 │ │ │ │ strheq r0, [sp, #200] @ 0xc8 │ │ │ │ biceq r0, sp, r4, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e1314 <__cxa_atexit@plt+0xd5ca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ - mvneq r5, r8 │ │ │ │ + mvneq r5, r0 │ │ │ │ strdeq r0, [sp, #184] @ 0xb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ e1340 <__cxa_atexit@plt+0xd5ccc> │ │ │ │ @@ -218963,16 +218963,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #11 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffbabec │ │ │ │ - mvneq r4, ip, lsl #31 │ │ │ │ - mvneq r4, r4, ror #30 │ │ │ │ + mvneq r4, r4, lsl #31 │ │ │ │ + mvneq r4, ip, asr pc │ │ │ │ ldrdeq pc, [ip, #80] @ 0x50 │ │ │ │ biceq pc, ip, r0, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -219040,19 +219040,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #11 │ │ │ │ bx r0 │ │ │ │ - stlexheq r4, r0, [r3] │ │ │ │ - mvneq r4, r0, lsl #29 │ │ │ │ + mvneq r4, r8, lsl #29 │ │ │ │ + mvneq r4, r8, ror lr │ │ │ │ @ instruction: 0x01ccf49c │ │ │ │ @ instruction: 0xfffbaac8 │ │ │ │ - mvneq r4, r8, ror #28 │ │ │ │ + mvneq r4, r0, ror #28 │ │ │ │ biceq pc, ip, r8, ror #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e1578 <__cxa_atexit@plt+0xd5f04> │ │ │ │ @@ -219078,15 +219078,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - mvneq r4, r4, lsr #26 │ │ │ │ + mvneq r4, ip, lsl sp │ │ │ │ lsrseq pc, sp, #13 @ │ │ │ │ ldrdeq pc, [ip, #56] @ 0x38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -219111,16 +219111,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r4, r4, lsr sp │ │ │ │ - mvneq r4, r8, lsl #26 │ │ │ │ + mvneq r4, ip, lsr #26 │ │ │ │ + mvneq r4, r0, lsl #26 │ │ │ │ strdeq r0, [sp, #128] @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e1648 <__cxa_atexit@plt+0xd5fd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ @@ -219176,16 +219176,16 @@ │ │ │ │ add r8, lr, #2 │ │ │ │ b 199bdfc <__cxa_atexit@plt+0x1990788> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strheq r0, [sp, #132] @ 0x84 │ │ │ │ - mvneq r4, r0, lsl ip │ │ │ │ - mvneq r4, r0, lsl #24 │ │ │ │ + mvneq r4, r8, lsl #24 │ │ │ │ + strdeq r4, [r3, #184]! @ 0xb8 │ │ │ │ biceq r0, sp, ip, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e178c <__cxa_atexit@plt+0xd6118> │ │ │ │ @@ -219211,15 +219211,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - mvneq r4, r0, lsl fp │ │ │ │ + mvneq r4, r8, lsl #22 │ │ │ │ lslseq pc, r2 @ @ │ │ │ │ biceq r0, sp, ip, asr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -219244,16 +219244,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r4, r0, lsr #22 │ │ │ │ - strdeq r4, [r3, #164]! @ 0xa4 │ │ │ │ + mvneq r4, r8, lsl fp │ │ │ │ + mvneq r4, ip, ror #21 │ │ │ │ strheq ip, [ip, #236] @ 0xec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e1894 <__cxa_atexit@plt+0xd6220> │ │ │ │ @@ -219272,19 +219272,19 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ b 177ad24 <__cxa_atexit@plt+0x176f6b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, lsl sl │ │ │ │ - mvneq r4, r4, lsl sl │ │ │ │ - @ instruction: 0x01e34a9c │ │ │ │ - mvneq r4, ip, asr #24 │ │ │ │ + mvneq r4, r0, lsl sl │ │ │ │ + mvneq r4, ip, lsl #20 │ │ │ │ + @ instruction: 0x01e34a94 │ │ │ │ mvneq r4, r4, asr #24 │ │ │ │ + mvneq r4, ip, lsr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -219328,16 +219328,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, lsr #19 │ │ │ │ - @ instruction: 0x01e34994 │ │ │ │ + @ instruction: 0x01e3499c │ │ │ │ + mvneq r4, ip, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e19e8 <__cxa_atexit@plt+0xd6374> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -219362,15 +219362,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strheq r4, [r3, #132]! @ 0x84 │ │ │ │ + mvneq r4, ip, lsr #17 │ │ │ │ lsrseq pc, sp, #4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -219394,16 +219394,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq r4, r8, asr #17 │ │ │ │ - @ instruction: 0x01e3489c │ │ │ │ + mvneq r4, r0, asr #17 │ │ │ │ + @ instruction: 0x01e34894 │ │ │ │ biceq pc, ip, r4, lsl r7 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e1ae4 <__cxa_atexit@plt+0xd6470> │ │ │ │ @@ -219498,16 +219498,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r4, ip, lsr r7 │ │ │ │ - mvneq r4, ip, lsr #14 │ │ │ │ + mvneq r4, r4, lsr r7 │ │ │ │ + mvneq r4, r4, lsr #14 │ │ │ │ biceq pc, ip, r4, ror r5 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ @@ -219541,15 +219541,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - mvneq r4, r8, ror #11 │ │ │ │ + mvneq r4, r0, ror #11 │ │ │ │ asrseq lr, fp, pc │ │ │ │ biceq pc, ip, r4, asr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -219574,16 +219574,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strdeq r4, [r3, #88]! @ 0x58 │ │ │ │ - mvneq r4, ip, asr #11 │ │ │ │ + strdeq r4, [r3, #80]! @ 0x50 │ │ │ │ + mvneq r4, r4, asr #11 │ │ │ │ biceq lr, ip, r0, lsl ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e1dc8 <__cxa_atexit@plt+0xd6754> │ │ │ │ @@ -219609,17 +219609,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r0, ror #9 │ │ │ │ - mvneq r4, r8, asr r5 │ │ │ │ - mvneq r4, r0, asr #10 │ │ │ │ + ldrdeq r4, [r3, #72]! @ 0x48 │ │ │ │ + mvneq r4, r0, asr r5 │ │ │ │ + mvneq r4, r8, lsr r5 │ │ │ │ biceq lr, ip, ip, ror fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -219646,16 +219646,16 @@ │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ asrseq lr, r1 @ │ │ │ │ - mvneq r4, r4, asr #9 │ │ │ │ - strheq r4, [r3, #68]! @ 0x44 │ │ │ │ + strheq r4, [r3, #76]! @ 0x4c │ │ │ │ + mvneq r4, ip, lsr #9 │ │ │ │ strdeq lr, [ip, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -219688,18 +219688,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b e1f14 <__cxa_atexit@plt+0xd68a0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r4, [r3, #60]! @ 0x3c │ │ │ │ - mvneq r4, r8, lsr #8 │ │ │ │ - mvneq r4, r8, lsl r4 │ │ │ │ - mvneq r4, ip, lsl #8 │ │ │ │ + strheq r4, [r3, #52]! @ 0x34 │ │ │ │ + mvneq r4, r0, lsr #8 │ │ │ │ + mvneq r4, r0, lsl r4 │ │ │ │ + mvneq r4, r4, lsl #8 │ │ │ │ biceq lr, ip, r0, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -219734,18 +219734,18 @@ │ │ │ │ b e1fc8 <__cxa_atexit@plt+0xd6954> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq r4, r4, lsl #6 │ │ │ │ + strdeq r4, [r3, #44]! @ 0x2c │ │ │ │ rorseq lr, r1, ip │ │ │ │ - mvneq r4, r8, ror #6 │ │ │ │ - mvneq r4, r8, asr r3 │ │ │ │ + mvneq r4, r0, ror #6 │ │ │ │ + mvneq r4, r0, asr r3 │ │ │ │ biceq lr, ip, r4, lsl #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -219769,16 +219769,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - mvneq r4, ip, ror #5 │ │ │ │ - mvneq r4, r0, asr #5 │ │ │ │ + mvneq r4, r4, ror #5 │ │ │ │ + strheq r4, [r3, #40]! @ 0x28 │ │ │ │ biceq lr, ip, r4, lsl #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e20d4 <__cxa_atexit@plt+0xd6a60> │ │ │ │ @@ -219804,17 +219804,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r3, #20]! │ │ │ │ - mvneq r4, ip, asr #4 │ │ │ │ - mvneq r4, r4, lsr r2 │ │ │ │ + mvneq r4, ip, asr #3 │ │ │ │ + mvneq r4, r4, asr #4 │ │ │ │ + mvneq r4, ip, lsr #4 │ │ │ │ biceq lr, ip, r0, ror r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -219841,16 +219841,16 @@ │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ lsrseq lr, sp @ │ │ │ │ - strheq r4, [r3, #24]! │ │ │ │ - mvneq r4, r8, lsr #3 │ │ │ │ + strheq r4, [r3, #16]! │ │ │ │ + mvneq r4, r0, lsr #3 │ │ │ │ biceq lr, ip, r4, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -219883,18 +219883,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b e2220 <__cxa_atexit@plt+0xd6bac> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r4, [r3, #0]! │ │ │ │ - mvneq r4, ip, lsl r1 │ │ │ │ - mvneq r4, ip, lsl #2 │ │ │ │ - mvneq r4, r0, lsl #2 │ │ │ │ + mvneq r4, r8, lsr #1 │ │ │ │ + mvneq r4, r4, lsl r1 │ │ │ │ + mvneq r4, r4, lsl #2 │ │ │ │ + strdeq r4, [r3, #8]! │ │ │ │ biceq lr, ip, r4, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -219929,18 +219929,18 @@ │ │ │ │ b e22d4 <__cxa_atexit@plt+0xd6c60> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strdeq r3, [r3, #248]! @ 0xf8 │ │ │ │ + strdeq r3, [r3, #240]! @ 0xf0 │ │ │ │ asrseq lr, sp, r9 │ │ │ │ - mvneq r4, ip, asr r0 │ │ │ │ - mvneq r4, ip, asr #32 │ │ │ │ + mvneq r4, r4, asr r0 │ │ │ │ + mvneq r4, r4, asr #32 │ │ │ │ biceq lr, ip, r8, ror r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -219964,16 +219964,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - mvneq r3, r0, ror #31 │ │ │ │ - strheq r3, [r3, #244]! @ 0xf4 │ │ │ │ + ldrdeq r3, [r3, #248]! @ 0xf8 │ │ │ │ + mvneq r3, ip, lsr #31 │ │ │ │ @ instruction: 0x01ccfb9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e23cc <__cxa_atexit@plt+0xd6d58> │ │ │ │ @@ -219986,21 +219986,21 @@ │ │ │ │ str r0, [r3, #-8] │ │ │ │ str r1, [r3, #-12] │ │ │ │ ldr r3, [pc, #36] @ e23e0 <__cxa_atexit@plt+0xd6d6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ mov sl, #11 │ │ │ │ - b db9ebc <__cxa_atexit@plt+0xdae848> │ │ │ │ + b f16d80 <__cxa_atexit@plt+0xf0b70c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ biceq pc, ip, ip, ror #22 │ │ │ │ - mvneq r3, r8, asr #29 │ │ │ │ - mvneq r3, ip, asr pc │ │ │ │ + mvneq r3, r0, asr #29 │ │ │ │ + mvneq r3, r4, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -220044,16 +220044,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, ror lr │ │ │ │ - mvneq r3, r4, ror #28 │ │ │ │ + mvneq r3, ip, ror #28 │ │ │ │ + mvneq r3, ip, asr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e2518 <__cxa_atexit@plt+0xd6ea4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -220078,15 +220078,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq r3, r4, lsl #27 │ │ │ │ + mvneq r3, ip, ror sp │ │ │ │ rorseq lr, r2, #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -220110,16 +220110,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01e33d98 │ │ │ │ - mvneq r3, ip, ror #26 │ │ │ │ + @ instruction: 0x01e33d90 │ │ │ │ + mvneq r3, r4, ror #26 │ │ │ │ biceq pc, ip, r4, asr r9 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e261c <__cxa_atexit@plt+0xd6fa8> │ │ │ │ ldr r2, [pc, #68] @ e2624 <__cxa_atexit@plt+0xd6fb0> │ │ │ │ @@ -220138,15 +220138,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r3, r8, lsl #25 │ │ │ │ + mvneq r3, r0, lsl #25 │ │ │ │ biceq pc, ip, r8, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e8a3c <__cxa_atexit@plt+0xdd3c8> │ │ │ │ @@ -220161,15 +220161,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, lsl #24 │ │ │ │ + mvneq r3, r0, lsl #24 │ │ │ │ biceq lr, ip, r4, lsl #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -220197,16 +220197,16 @@ │ │ │ │ b 199bdfc <__cxa_atexit@plt+0x1990788> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ ldrdeq lr, [ip, #32] │ │ │ │ - mvneq r3, r4, asr #24 │ │ │ │ - mvneq r3, r8, lsl ip │ │ │ │ + mvneq r3, ip, lsr ip │ │ │ │ + mvneq r3, r0, lsl ip │ │ │ │ biceq lr, ip, ip, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -220258,17 +220258,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r3, [r3, #172]! @ 0xac │ │ │ │ - mvneq r3, ip, lsr #22 │ │ │ │ - mvneq r3, ip, lsl fp │ │ │ │ + strheq r3, [r3, #164]! @ 0xa4 │ │ │ │ + mvneq r3, r4, lsr #22 │ │ │ │ + mvneq r3, r4, lsl fp │ │ │ │ biceq lr, ip, r8, ror r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -220296,16 +220296,16 @@ │ │ │ │ b 199bdfc <__cxa_atexit@plt+0x1990788> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ biceq lr, ip, r4, asr #2 │ │ │ │ - strheq r3, [r3, #168]! @ 0xa8 │ │ │ │ - mvneq r3, ip, lsl #21 │ │ │ │ + strheq r3, [r3, #160]! @ 0xa0 │ │ │ │ + mvneq r3, r4, lsl #21 │ │ │ │ biceq lr, ip, r4, ror #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e2914 <__cxa_atexit@plt+0xd72a0> │ │ │ │ @@ -220333,15 +220333,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0x01e33990 │ │ │ │ + mvneq r3, r8, lsl #19 │ │ │ │ lslseq lr, sp @ │ │ │ │ biceq lr, ip, ip, asr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -220368,16 +220368,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x01e33998 │ │ │ │ - mvneq r3, r8, ror #18 │ │ │ │ + @ instruction: 0x01e33990 │ │ │ │ + mvneq r3, r0, ror #18 │ │ │ │ biceq pc, ip, ip, asr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -220404,15 +220404,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e2a54 <__cxa_atexit@plt+0xd73e0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, lsl #17 │ │ │ │ + mvneq r3, ip, ror r8 │ │ │ │ biceq pc, ip, ip, ror #10 │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ ldrsheq lr, [r0, r7]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -220459,16 +220459,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r3, #120]! @ 0x78 │ │ │ │ - mvneq r3, r8, ror #15 │ │ │ │ + strdeq r3, [r3, #112]! @ 0x70 │ │ │ │ + mvneq r3, r0, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e2b94 <__cxa_atexit@plt+0xd7520> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -220493,15 +220493,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq r3, r8, lsl #14 │ │ │ │ + mvneq r3, r0, lsl #14 │ │ │ │ asrseq lr, ip, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -220525,16 +220525,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq r3, ip, lsl r7 │ │ │ │ - strdeq r3, [r3, #96]! @ 0x60 │ │ │ │ + mvneq r3, r4, lsl r7 │ │ │ │ + mvneq r3, r8, ror #13 │ │ │ │ ldrdeq pc, [ip, #36] @ 0x24 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e2f64 <__cxa_atexit@plt+0xd78f0> │ │ │ │ @@ -221177,32 +221177,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ e366c <__cxa_atexit@plt+0xd7ff8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvneq r2, ip, ror #25 │ │ │ │ - mvneq r2, ip, asr #24 │ │ │ │ + mvneq r2, r4, ror #25 │ │ │ │ + mvneq r2, r4, asr #24 │ │ │ │ biceq lr, ip, r0, asr r9 │ │ │ │ biceq lr, ip, r4, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ e36a4 <__cxa_atexit@plt+0xd8030> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ e36a8 <__cxa_atexit@plt+0xd8034> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ - strdeq r2, [r3, #180]! @ 0xb4 │ │ │ │ - mvneq r2, r8, ror ip │ │ │ │ + mvneq r2, ip, ror #23 │ │ │ │ + mvneq r2, r0, ror ip │ │ │ │ biceq lr, ip, r8, ror #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e36e0 <__cxa_atexit@plt+0xd806c> │ │ │ │ ldr r3, [pc, #28] @ e36e8 <__cxa_atexit@plt+0xd8074> │ │ │ │ @@ -221237,16 +221237,16 @@ │ │ │ │ mov r8, #0 │ │ │ │ b e2c4c <__cxa_atexit@plt+0xd75d8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r2, r4, asr fp │ │ │ │ - ldrdeq r2, [r3, #184]! @ 0xb8 │ │ │ │ + mvneq r2, ip, asr #22 │ │ │ │ + ldrdeq r2, [r3, #176]! @ 0xb0 │ │ │ │ strheq lr, [ip, #120] @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ e3798 <__cxa_atexit@plt+0xd8124> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ e379c <__cxa_atexit@plt+0xd8128> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -221255,16 +221255,16 @@ │ │ │ │ ldr r3, [pc, #24] @ e37a0 <__cxa_atexit@plt+0xd812c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b e2c4c <__cxa_atexit@plt+0xd75d8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r2, r0, lsl #22 │ │ │ │ - mvneq r2, r4, lsl #23 │ │ │ │ + strdeq r2, [r3, #168]! @ 0xa8 │ │ │ │ + mvneq r2, ip, ror fp │ │ │ │ biceq lr, ip, r0, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ e37c4 <__cxa_atexit@plt+0xd8150> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ @@ -221312,16 +221312,16 @@ │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ b 19b9ee8 <__cxa_atexit@plt+0x19ae874> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq fp, ip, r8, asr #1 │ │ │ │ - mvneq r2, ip, lsl sl │ │ │ │ - mvneq r2, ip, lsr #21 │ │ │ │ + mvneq r2, r4, lsl sl │ │ │ │ + mvneq r2, r4, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e38bc <__cxa_atexit@plt+0xd8248> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -221329,15 +221329,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, asr #19 │ │ │ │ + mvneq r2, r0, asr #19 │ │ │ │ strheq sp, [ip, #4] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #28 │ │ │ │ cmp r1, r8 │ │ │ │ bcc e396c <__cxa_atexit@plt+0xd82f8> │ │ │ │ @@ -221385,19 +221385,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #11 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - mvneq r2, ip, lsl #20 │ │ │ │ - mvneq r2, r0, ror #19 │ │ │ │ + mvneq r2, r4, lsl #20 │ │ │ │ + ldrdeq r2, [r3, #152]! @ 0x98 │ │ │ │ strdeq ip, [ip, #252] @ 0xfc │ │ │ │ @ instruction: 0xfffb8624 │ │ │ │ - mvneq r2, r4, asr #19 │ │ │ │ + strheq r2, [r3, #156]! @ 0x9c │ │ │ │ biceq ip, ip, r0, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -221449,17 +221449,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, lsr #16 │ │ │ │ - @ instruction: 0x01e32890 │ │ │ │ - mvneq r2, r0, lsl #17 │ │ │ │ + mvneq r2, r8, lsl r8 │ │ │ │ + mvneq r2, r8, lsl #17 │ │ │ │ + mvneq r2, r8, ror r8 │ │ │ │ biceq ip, ip, ip, asr #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #28 │ │ │ │ cmp r1, r8 │ │ │ │ bcc e3b50 <__cxa_atexit@plt+0xd84dc> │ │ │ │ @@ -221506,19 +221506,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #11 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq r2, r8, lsr #16 │ │ │ │ - strdeq r2, [r3, #124]! @ 0x7c │ │ │ │ + mvneq r2, r0, lsr #16 │ │ │ │ + strdeq r2, [r3, #116]! @ 0x74 │ │ │ │ biceq ip, ip, r8, lsl lr │ │ │ │ @ instruction: 0xfffb8440 │ │ │ │ - mvneq r2, r0, ror #15 │ │ │ │ + ldrdeq r2, [r3, #120]! @ 0x78 │ │ │ │ biceq ip, ip, r0, ror #27 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3c08 <__cxa_atexit@plt+0xd8594> │ │ │ │ @@ -221546,15 +221546,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0x01e3269c │ │ │ │ + @ instruction: 0x01e32694 │ │ │ │ lslseq ip, r4 @ │ │ │ │ biceq ip, ip, r8, asr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -221581,16 +221581,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - mvneq r2, r4, lsr #13 │ │ │ │ - mvneq r2, r4, ror r6 │ │ │ │ + @ instruction: 0x01e3269c │ │ │ │ + mvneq r2, ip, ror #12 │ │ │ │ biceq lr, ip, r8, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3d18 <__cxa_atexit@plt+0xd86a4> │ │ │ │ ldr r2, [pc, #68] @ e3d20 <__cxa_atexit@plt+0xd86ac> │ │ │ │ @@ -221609,15 +221609,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r2, ip, lsl #11 │ │ │ │ + mvneq r2, r4, lsl #11 │ │ │ │ biceq lr, ip, ip, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -221668,16 +221668,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, lsl r5 │ │ │ │ - mvneq r2, r4, lsl #10 │ │ │ │ + mvneq r2, ip, lsl #10 │ │ │ │ + strdeq r2, [r3, #76]! @ 0x4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3e78 <__cxa_atexit@plt+0xd8804> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -221702,15 +221702,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq r2, r4, lsr #8 │ │ │ │ + mvneq r2, ip, lsl r4 │ │ │ │ lslseq ip, r4, sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -221734,16 +221734,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq r2, r8, lsr r4 │ │ │ │ - mvneq r2, ip, lsl #8 │ │ │ │ + mvneq r2, r0, lsr r4 │ │ │ │ + mvneq r2, r4, lsl #8 │ │ │ │ strdeq sp, [ip, #244] @ 0xf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3f7c <__cxa_atexit@plt+0xd8908> │ │ │ │ ldr r2, [pc, #68] @ e3f84 <__cxa_atexit@plt+0xd8910> │ │ │ │ @@ -221762,15 +221762,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r2, r8, lsr #6 │ │ │ │ + mvneq r2, r0, lsr #6 │ │ │ │ biceq sp, ip, r8, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -221796,15 +221796,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r2, r0, lsr #5 │ │ │ │ + @ instruction: 0x01e32298 │ │ │ │ biceq sp, ip, r0, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e8a3c <__cxa_atexit@plt+0xdd3c8> │ │ │ │ @@ -221830,15 +221830,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r2, r8, lsl r2 │ │ │ │ + mvneq r2, r0, lsl r2 │ │ │ │ biceq sp, ip, r8, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e8a3c <__cxa_atexit@plt+0xdd3c8> │ │ │ │ @@ -221853,15 +221853,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e32198 │ │ │ │ + @ instruction: 0x01e32190 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e4178 <__cxa_atexit@plt+0xd8b04> │ │ │ │ @@ -221894,17 +221894,17 @@ │ │ │ │ b e4188 <__cxa_atexit@plt+0xd8b14> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r2, r0, asr #2 │ │ │ │ - mvneq r2, r4, asr #3 │ │ │ │ - @ instruction: 0x01e32198 │ │ │ │ + mvneq r2, r8, lsr r1 │ │ │ │ + strheq r2, [r3, #28]! │ │ │ │ + @ instruction: 0x01e32190 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e4210 <__cxa_atexit@plt+0xd8b9c> │ │ │ │ @@ -221929,16 +221929,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - mvneq r2, r0, lsr r1 │ │ │ │ - mvneq r2, r4, lsl #2 │ │ │ │ + mvneq r2, r8, lsr #2 │ │ │ │ + strdeq r2, [r3, #12]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -221991,17 +221991,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r8, lsr #31 │ │ │ │ - mvneq r2, r8, lsl r0 │ │ │ │ - mvneq r2, r8 │ │ │ │ + mvneq r1, r0, lsr #31 │ │ │ │ + mvneq r2, r0, lsl r0 │ │ │ │ + mvneq r2, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e43a8 <__cxa_atexit@plt+0xd8d34> │ │ │ │ @@ -222034,17 +222034,17 @@ │ │ │ │ b e43b8 <__cxa_atexit@plt+0xd8d44> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq r1, r0, lsl pc │ │ │ │ - strexheq r1, r4, [r3] │ │ │ │ - mvneq r1, r8, ror #30 │ │ │ │ + mvneq r1, r8, lsl #30 │ │ │ │ + mvneq r1, ip, lsl #31 │ │ │ │ + mvneq r1, r0, ror #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e4440 <__cxa_atexit@plt+0xd8dcc> │ │ │ │ @@ -222069,16 +222069,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - mvneq r1, r0, lsl #30 │ │ │ │ - ldrdeq r1, [r3, #228]! @ 0xe4 │ │ │ │ + strdeq r1, [r3, #232]! @ 0xe8 │ │ │ │ + mvneq r1, ip, asr #29 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e44cc <__cxa_atexit@plt+0xd8e58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -222107,15 +222107,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq r1, r0, ror #27 │ │ │ │ + ldrdeq r1, [r3, #216]! @ 0xd8 │ │ │ │ lslseq ip, sp, #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -222142,16 +222142,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq r1, r4, ror #27 │ │ │ │ - strheq r1, [r3, #208]! @ 0xd0 │ │ │ │ + ldrdeq r1, [r3, #220]! @ 0xdc │ │ │ │ + mvneq r1, r8, lsr #27 │ │ │ │ @ instruction: 0x01ccd994 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e45dc <__cxa_atexit@plt+0xd8f68> │ │ │ │ ldr r2, [pc, #68] @ e45e4 <__cxa_atexit@plt+0xd8f70> │ │ │ │ @@ -222170,15 +222170,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r1, r8, asr #25 │ │ │ │ + mvneq r1, r0, asr #25 │ │ │ │ biceq sp, ip, r8, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -222204,15 +222204,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r1, r0, asr #24 │ │ │ │ + mvneq r1, r8, lsr ip │ │ │ │ biceq sp, ip, r0, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e8a3c <__cxa_atexit@plt+0xdd3c8> │ │ │ │ @@ -222227,15 +222227,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, asr #23 │ │ │ │ + strheq r1, [r3, #184]! @ 0xb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e4750 <__cxa_atexit@plt+0xd90dc> │ │ │ │ @@ -222268,17 +222268,17 @@ │ │ │ │ b e4760 <__cxa_atexit@plt+0xd90ec> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r1, r8, ror #22 │ │ │ │ - mvneq r1, ip, ror #23 │ │ │ │ - mvneq r1, r0, asr #23 │ │ │ │ + mvneq r1, r0, ror #22 │ │ │ │ + mvneq r1, r4, ror #23 │ │ │ │ + strheq r1, [r3, #184]! @ 0xb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e47b0 <__cxa_atexit@plt+0xd913c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -222286,15 +222286,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r3, #164]! @ 0xa4 │ │ │ │ + mvneq r1, ip, asr #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e483c <__cxa_atexit@plt+0xd91c8> │ │ │ │ @@ -222327,17 +222327,17 @@ │ │ │ │ b e484c <__cxa_atexit@plt+0xd91d8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r1, ip, ror sl │ │ │ │ - mvneq r1, r0, lsl #22 │ │ │ │ - ldrdeq r1, [r3, #164]! @ 0xa4 │ │ │ │ + mvneq r1, r4, ror sl │ │ │ │ + strdeq r1, [r3, #168]! @ 0xa8 │ │ │ │ + mvneq r1, ip, asr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e4970 <__cxa_atexit@plt+0xd92fc> │ │ │ │ ldr r3, [pc, #260] @ e498c <__cxa_atexit@plt+0xd9318> │ │ │ │ @@ -222405,21 +222405,21 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - mvneq r1, r4, lsr sl │ │ │ │ - mvneq r1, r8, lsl #20 │ │ │ │ - mvneq r1, r8, lsr ip │ │ │ │ + mvneq r1, ip, lsr #20 │ │ │ │ + mvneq r1, r0, lsl #20 │ │ │ │ + mvneq r1, r0, lsr ip │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - ldrdeq r1, [r3, #152]! @ 0x98 │ │ │ │ - mvneq r1, ip, lsr #19 │ │ │ │ - mvneq r1, r0, ror #23 │ │ │ │ + ldrdeq r1, [r3, #144]! @ 0x90 │ │ │ │ + mvneq r1, r4, lsr #19 │ │ │ │ + ldrdeq r1, [r3, #184]! @ 0xb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -222466,21 +222466,21 @@ │ │ │ │ ldr r8, [pc, #44] @ e4aa0 <__cxa_atexit@plt+0xd942c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - mvneq r1, r0, lsr #18 │ │ │ │ - strdeq r1, [r3, #132]! @ 0x84 │ │ │ │ - mvneq r1, r0, lsr #22 │ │ │ │ + mvneq r1, r8, lsl r9 │ │ │ │ + mvneq r1, ip, ror #17 │ │ │ │ + mvneq r1, r8, lsl fp │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - ldrdeq r1, [r3, #128]! @ 0x80 │ │ │ │ - mvneq r1, r4, lsr #17 │ │ │ │ - ldrdeq r1, [r3, #164]! @ 0xa4 │ │ │ │ + mvneq r1, r8, asr #17 │ │ │ │ + @ instruction: 0x01e3189c │ │ │ │ + mvneq r1, ip, asr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b e4874 <__cxa_atexit@plt+0xd9200> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -222524,16 +222524,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b e4874 <__cxa_atexit@plt+0xd9200> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r1, [r3, #116]! @ 0x74 │ │ │ │ - mvneq r1, r4, lsr #15 │ │ │ │ + mvneq r1, ip, lsr #15 │ │ │ │ + @ instruction: 0x01e3179c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4bd8 <__cxa_atexit@plt+0xd9564> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -222558,15 +222558,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq r1, r4, asr #13 │ │ │ │ + strheq r1, [r3, #108]! @ 0x6c │ │ │ │ lsrseq fp, r9, #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -222590,16 +222590,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrdeq r1, [r3, #104]! @ 0x68 │ │ │ │ - mvneq r1, ip, lsr #13 │ │ │ │ + ldrdeq r1, [r3, #96]! @ 0x60 │ │ │ │ + mvneq r1, r4, lsr #13 │ │ │ │ @ instruction: 0x01ccd294 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4cdc <__cxa_atexit@plt+0xd9668> │ │ │ │ ldr r2, [pc, #68] @ e4ce4 <__cxa_atexit@plt+0xd9670> │ │ │ │ @@ -222618,15 +222618,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r1, r8, asr #11 │ │ │ │ + mvneq r1, r0, asr #11 │ │ │ │ biceq sp, ip, r8, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -222652,15 +222652,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r1, r0, asr #10 │ │ │ │ + mvneq r1, r8, lsr r5 │ │ │ │ biceq sp, ip, r0, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e8a3c <__cxa_atexit@plt+0xdd3c8> │ │ │ │ @@ -222675,15 +222675,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, asr #9 │ │ │ │ + strheq r1, [r3, #72]! @ 0x48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e4e50 <__cxa_atexit@plt+0xd97dc> │ │ │ │ @@ -222716,17 +222716,17 @@ │ │ │ │ b e4e60 <__cxa_atexit@plt+0xd97ec> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r1, r8, ror #8 │ │ │ │ - mvneq r1, ip, ror #9 │ │ │ │ - mvneq r1, r0, asr #9 │ │ │ │ + mvneq r1, r0, ror #8 │ │ │ │ + mvneq r1, r4, ror #9 │ │ │ │ + strheq r1, [r3, #72]! @ 0x48 │ │ │ │ biceq fp, ip, r0, lsl #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e4f34 <__cxa_atexit@plt+0xd98c0> │ │ │ │ @@ -222782,20 +222782,20 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #11 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - strheq r1, [r3, #60]! @ 0x3c │ │ │ │ - mvneq r1, r0, asr #8 │ │ │ │ - mvneq r1, r4, lsl r4 │ │ │ │ + strheq r1, [r3, #52]! @ 0x34 │ │ │ │ + mvneq r1, r8, lsr r4 │ │ │ │ + mvneq r1, ip, lsl #8 │ │ │ │ biceq fp, ip, r8, lsr #20 │ │ │ │ @ instruction: 0xfffb7058 │ │ │ │ - strdeq r1, [r3, #52]! @ 0x34 │ │ │ │ + mvneq r1, ip, ror #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e4fc4 <__cxa_atexit@plt+0xd9950> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -222803,15 +222803,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, asr #5 │ │ │ │ + strheq r1, [r3, #40]! @ 0x28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e5050 <__cxa_atexit@plt+0xd99dc> │ │ │ │ @@ -222844,17 +222844,17 @@ │ │ │ │ b e5060 <__cxa_atexit@plt+0xd99ec> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r1, r8, ror #4 │ │ │ │ - mvneq r1, ip, ror #5 │ │ │ │ - mvneq r1, r0, asr #5 │ │ │ │ + mvneq r1, r0, ror #4 │ │ │ │ + mvneq r1, r4, ror #5 │ │ │ │ + strheq r1, [r3, #40]! @ 0x28 │ │ │ │ biceq fp, ip, r0, lsl #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e5134 <__cxa_atexit@plt+0xd9ac0> │ │ │ │ @@ -222910,20 +222910,20 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #11 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - strheq r1, [r3, #28]! │ │ │ │ - mvneq r1, r0, asr #4 │ │ │ │ - mvneq r1, r4, lsl r2 │ │ │ │ + strheq r1, [r3, #20]! │ │ │ │ + mvneq r1, r8, lsr r2 │ │ │ │ + mvneq r1, ip, lsl #4 │ │ │ │ biceq fp, ip, r8, lsr #16 │ │ │ │ @ instruction: 0xfffb6e58 │ │ │ │ - strdeq r1, [r3, #20]! │ │ │ │ + mvneq r1, ip, ror #3 │ │ │ │ biceq fp, ip, r8, ror #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -223001,21 +223001,21 @@ │ │ │ │ ldr r8, [pc, #44] @ e52fc <__cxa_atexit@plt+0xd9c88> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - mvneq r1, ip, asr #1 │ │ │ │ - mvneq r1, r0, lsr #1 │ │ │ │ - mvneq r1, r8, asr #5 │ │ │ │ + mvneq r1, r4, asr #1 │ │ │ │ + @ instruction: 0x01e31098 │ │ │ │ + mvneq r1, r0, asr #5 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - mvneq r1, r8, ror r0 │ │ │ │ - mvneq r1, ip, asr #32 │ │ │ │ - mvneq r1, r8, ror r2 │ │ │ │ + mvneq r1, r0, ror r0 │ │ │ │ + mvneq r1, r4, asr #32 │ │ │ │ + mvneq r1, r0, ror r2 │ │ │ │ biceq fp, ip, ip, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -223104,16 +223104,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r3, #228]! @ 0xe4 │ │ │ │ - mvneq r0, r4, ror #29 │ │ │ │ + mvneq r0, ip, ror #29 │ │ │ │ + ldrdeq r0, [r3, #236]! @ 0xec │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ strdeq fp, [ip, #64] @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -223140,15 +223140,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - mvneq r0, ip, lsr #27 │ │ │ │ + mvneq r0, r4, lsr #27 │ │ │ │ lslseq fp, r6, #13 │ │ │ │ biceq fp, ip, r0, ror #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -223173,16 +223173,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strheq r0, [r3, #220]! @ 0xdc │ │ │ │ - @ instruction: 0x01e30d90 │ │ │ │ + strheq r0, [r3, #212]! @ 0xd4 │ │ │ │ + mvneq r0, r8, lsl #27 │ │ │ │ biceq ip, ip, r8, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e55f8 <__cxa_atexit@plt+0xd9f84> │ │ │ │ ldr r2, [pc, #68] @ e5600 <__cxa_atexit@plt+0xd9f8c> │ │ │ │ @@ -223201,15 +223201,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r0, ip, lsr #25 │ │ │ │ + mvneq r0, r4, lsr #25 │ │ │ │ biceq ip, ip, ip, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -223235,15 +223235,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r0, r4, lsr #24 │ │ │ │ + mvneq r0, ip, lsl ip │ │ │ │ biceq ip, ip, r4, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e8a3c <__cxa_atexit@plt+0xdd3c8> │ │ │ │ @@ -223258,15 +223258,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, lsr #23 │ │ │ │ + @ instruction: 0x01e30b9c │ │ │ │ biceq ip, ip, r8, lsr #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -223303,18 +223303,18 @@ │ │ │ │ b e578c <__cxa_atexit@plt+0xda118> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - mvneq r0, r8, asr #22 │ │ │ │ + mvneq r0, r0, asr #22 │ │ │ │ biceq ip, ip, r8, lsl #17 │ │ │ │ - mvneq r0, r4, asr #23 │ │ │ │ - @ instruction: 0x01e30b98 │ │ │ │ + strheq r0, [r3, #188]! @ 0xbc │ │ │ │ + @ instruction: 0x01e30b90 │ │ │ │ biceq ip, ip, r8, ror #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -223340,16 +223340,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq r0, r4, lsr #22 │ │ │ │ - strdeq r0, [r3, #168]! @ 0xa8 │ │ │ │ + mvneq r0, ip, lsl fp │ │ │ │ + strdeq r0, [r3, #160]! @ 0xa0 │ │ │ │ ldrdeq ip, [ip, #104] @ 0x68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -223403,17 +223403,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e30998 │ │ │ │ - mvneq r0, r8, lsl #20 │ │ │ │ - strdeq r0, [r3, #152]! @ 0x98 │ │ │ │ + @ instruction: 0x01e30990 │ │ │ │ + mvneq r0, r0, lsl #20 │ │ │ │ + strdeq r0, [r3, #144]! @ 0x90 │ │ │ │ ldrdeq ip, [ip, #92] @ 0x5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -223450,18 +223450,18 @@ │ │ │ │ b e59d8 <__cxa_atexit@plt+0xda364> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - strdeq r0, [r3, #140]! @ 0x8c │ │ │ │ + strdeq r0, [r3, #132]! @ 0x84 │ │ │ │ biceq ip, ip, ip, lsr r6 │ │ │ │ - mvneq r0, r8, ror r9 │ │ │ │ - mvneq r0, ip, asr #18 │ │ │ │ + mvneq r0, r0, ror r9 │ │ │ │ + mvneq r0, r4, asr #18 │ │ │ │ biceq ip, ip, ip, lsl r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -223487,16 +223487,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldrdeq r0, [r3, #136]! @ 0x88 │ │ │ │ - mvneq r0, ip, lsr #17 │ │ │ │ + ldrdeq r0, [r3, #128]! @ 0x80 │ │ │ │ + mvneq r0, r4, lsr #17 │ │ │ │ @ instruction: 0x01ccc490 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e5af8 <__cxa_atexit@plt+0xda484> │ │ │ │ @@ -223526,15 +223526,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strheq r0, [r3, #116]! @ 0x74 │ │ │ │ + mvneq r0, ip, lsr #15 │ │ │ │ rorseq sl, r9, #31 │ │ │ │ strdeq ip, [ip, #48] @ 0x30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -223562,16 +223562,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - strheq r0, [r3, #116]! @ 0x74 │ │ │ │ - mvneq r0, r0, lsl #15 │ │ │ │ + mvneq r0, ip, lsr #15 │ │ │ │ + mvneq r0, r8, ror r7 │ │ │ │ biceq ip, ip, r4, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e5c0c <__cxa_atexit@plt+0xda598> │ │ │ │ ldr r2, [pc, #68] @ e5c14 <__cxa_atexit@plt+0xda5a0> │ │ │ │ @@ -223590,15 +223590,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01e30698 │ │ │ │ + @ instruction: 0x01e30690 │ │ │ │ strdeq ip, [ip, #40] @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e8a3c <__cxa_atexit@plt+0xdd3c8> │ │ │ │ @@ -223624,15 +223624,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r0, r0, lsl r6 │ │ │ │ + mvneq r0, r8, lsl #12 │ │ │ │ biceq ip, ip, r0, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e8a3c <__cxa_atexit@plt+0xdd3c8> │ │ │ │ @@ -223658,15 +223658,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r0, r8, lsl #11 │ │ │ │ + mvneq r0, r0, lsl #11 │ │ │ │ biceq ip, ip, r8, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e8a3c <__cxa_atexit@plt+0xdd3c8> │ │ │ │ @@ -223681,15 +223681,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, lsl #10 │ │ │ │ + mvneq r0, r0, lsl #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e5e08 <__cxa_atexit@plt+0xda794> │ │ │ │ @@ -223722,17 +223722,17 @@ │ │ │ │ b e5e18 <__cxa_atexit@plt+0xda7a4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strheq r0, [r3, #64]! @ 0x40 │ │ │ │ - mvneq r0, r4, lsr r5 │ │ │ │ - mvneq r0, r8, lsl #10 │ │ │ │ + mvneq r0, r8, lsr #9 │ │ │ │ + mvneq r0, ip, lsr #10 │ │ │ │ + mvneq r0, r0, lsl #10 │ │ │ │ biceq sl, ip, r8, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e5eec <__cxa_atexit@plt+0xda878> │ │ │ │ @@ -223788,20 +223788,20 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #11 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - mvneq r0, r4, lsl #8 │ │ │ │ - mvneq r0, r8, lsl #9 │ │ │ │ - mvneq r0, ip, asr r4 │ │ │ │ + strdeq r0, [r3, #60]! @ 0x3c │ │ │ │ + mvneq r0, r0, lsl #9 │ │ │ │ + mvneq r0, r4, asr r4 │ │ │ │ biceq sl, ip, r0, ror sl │ │ │ │ @ instruction: 0xfffb60a0 │ │ │ │ - mvneq r0, ip, lsr r4 │ │ │ │ + mvneq r0, r4, lsr r4 │ │ │ │ biceq sl, ip, r4, lsr sl │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -223828,16 +223828,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - mvneq r0, r4, lsl #7 │ │ │ │ - mvneq r0, r8, asr r3 │ │ │ │ + mvneq r0, ip, ror r3 │ │ │ │ + mvneq r0, r0, asr r3 │ │ │ │ biceq sl, ip, r0, lsr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -223893,17 +223893,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r3, #16]! │ │ │ │ - mvneq r0, r0, ror #4 │ │ │ │ - mvneq r0, r0, asr r2 │ │ │ │ + mvneq r0, r8, ror #3 │ │ │ │ + mvneq r0, r8, asr r2 │ │ │ │ + mvneq r0, r8, asr #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e6160 <__cxa_atexit@plt+0xdaaec> │ │ │ │ @@ -223936,17 +223936,17 @@ │ │ │ │ b e6170 <__cxa_atexit@plt+0xdaafc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq r0, r8, asr r1 │ │ │ │ - ldrdeq r0, [r3, #28]! │ │ │ │ - strheq r0, [r3, #16]! │ │ │ │ + mvneq r0, r0, asr r1 │ │ │ │ + ldrdeq r0, [r3, #20]! │ │ │ │ + mvneq r0, r8, lsr #3 │ │ │ │ strdeq sl, [ip, #112] @ 0x70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e6244 <__cxa_atexit@plt+0xdabd0> │ │ │ │ @@ -224002,20 +224002,20 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #11 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - mvneq r0, ip, lsr #1 │ │ │ │ - mvneq r0, r0, lsr r1 │ │ │ │ - mvneq r0, r4, lsl #2 │ │ │ │ + mvneq r0, r4, lsr #1 │ │ │ │ + mvneq r0, r8, lsr #2 │ │ │ │ + strdeq r0, [r3, #12]! │ │ │ │ biceq sl, ip, r8, lsl r7 │ │ │ │ @ instruction: 0xfffb5d48 │ │ │ │ - mvneq r0, r4, ror #1 │ │ │ │ + ldrdeq r0, [r3, #12]! │ │ │ │ ldrdeq sl, [ip, #108] @ 0x6c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -224042,16 +224042,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - mvneq r0, ip, lsr #32 │ │ │ │ - mvneq r0, r0 │ │ │ │ + mvneq r0, r4, lsr #32 │ │ │ │ + strdeq pc, [r2, #248]! @ 0xf8 │ │ │ │ biceq sl, ip, ip, asr #12 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -224081,15 +224081,15 @@ │ │ │ │ b e63b4 <__cxa_atexit@plt+0xdad40> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvneq pc, r4, lsl #30 │ │ │ │ + strdeq pc, [r2, #236]! @ 0xec │ │ │ │ asrseq sl, r1, #14 │ │ │ │ biceq sl, ip, ip, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -224119,16 +224119,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - strdeq pc, [r2, #232]! @ 0xe8 │ │ │ │ - ldrdeq pc, [r2, #232]! @ 0xe8 │ │ │ │ + strdeq pc, [r2, #224]! @ 0xe0 │ │ │ │ + ldrdeq pc, [r2, #224]! @ 0xe0 │ │ │ │ strheq fp, [ip, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e6488 <__cxa_atexit@plt+0xdae14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ @@ -224184,16 +224184,16 @@ │ │ │ │ add r8, lr, #2 │ │ │ │ b 199bdfc <__cxa_atexit@plt+0x1990788> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq fp, ip, r4, lsr #21 │ │ │ │ - ldrdeq pc, [r2, #208]! @ 0xd0 │ │ │ │ - mvneq pc, r0, asr #27 │ │ │ │ + mvneq pc, r8, asr #27 │ │ │ │ + strheq pc, [r2, #216]! @ 0xd8 @ │ │ │ │ biceq fp, ip, ip, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e65cc <__cxa_atexit@plt+0xdaf58> │ │ │ │ @@ -224219,15 +224219,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - ldrdeq pc, [r2, #192]! @ 0xc0 │ │ │ │ + mvneq pc, r8, asr #25 │ │ │ │ lslseq sl, pc @ │ │ │ │ biceq fp, ip, ip, lsl r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -224252,16 +224252,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq pc, r0, ror #25 │ │ │ │ - strheq pc, [r2, #196]! @ 0xc4 @ │ │ │ │ + ldrdeq pc, [r2, #200]! @ 0xc8 │ │ │ │ + mvneq pc, ip, lsr #25 │ │ │ │ @ instruction: 0x01ccb89c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e66d4 <__cxa_atexit@plt+0xdb060> │ │ │ │ ldr r2, [pc, #68] @ e66dc <__cxa_atexit@plt+0xdb068> │ │ │ │ @@ -224280,15 +224280,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrdeq pc, [r2, #176]! @ 0xb0 │ │ │ │ + mvneq pc, r8, asr #23 │ │ │ │ biceq fp, ip, r0, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -224307,15 +224307,15 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 199bdfc <__cxa_atexit@plt+0x1990788> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq fp, ip, ip, ror #16 │ │ │ │ - mvneq pc, r4, asr #22 │ │ │ │ + mvneq pc, ip, lsr fp @ │ │ │ │ biceq fp, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -224339,16 +224339,16 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq pc, r4, lsl #23 │ │ │ │ - mvneq pc, r8, asr fp @ │ │ │ │ + mvneq pc, ip, ror fp @ │ │ │ │ + mvneq pc, r0, asr fp @ │ │ │ │ biceq fp, ip, ip, lsr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -224405,17 +224405,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq fp, ip, r8, lsl r7 │ │ │ │ - strdeq pc, [r2, #152]! @ 0x98 │ │ │ │ - mvneq pc, r8, ror #20 │ │ │ │ - mvneq pc, r8, asr sl @ │ │ │ │ + strdeq pc, [r2, #144]! @ 0x90 │ │ │ │ + mvneq pc, r0, ror #20 │ │ │ │ + mvneq pc, r0, asr sl @ │ │ │ │ biceq fp, ip, r4, lsr r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -224439,16 +224439,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - strdeq pc, [r2, #148]! @ 0x94 │ │ │ │ - mvneq pc, r8, asr #19 │ │ │ │ + mvneq pc, ip, ror #19 │ │ │ │ + mvneq pc, r0, asr #19 │ │ │ │ strheq fp, [ip, #80] @ 0x50 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e69d0 <__cxa_atexit@plt+0xdb35c> │ │ │ │ @@ -224476,15 +224476,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldrdeq pc, [r2, #132]! @ 0x84 │ │ │ │ + mvneq pc, ip, asr #17 │ │ │ │ lsrseq sl, r2, #2 │ │ │ │ biceq fp, ip, r8, lsl r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -224511,16 +224511,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - ldrdeq pc, [r2, #140]! @ 0x8c │ │ │ │ - mvneq pc, ip, lsr #17 │ │ │ │ + ldrdeq pc, [r2, #132]! @ 0x84 │ │ │ │ + mvneq pc, r4, lsr #17 │ │ │ │ @ instruction: 0x01ccb490 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e6ae0 <__cxa_atexit@plt+0xdb46c> │ │ │ │ ldr r2, [pc, #68] @ e6ae8 <__cxa_atexit@plt+0xdb474> │ │ │ │ @@ -224539,15 +224539,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq pc, r4, asr #15 │ │ │ │ + strheq pc, [r2, #124]! @ 0x7c @ │ │ │ │ biceq fp, ip, r4, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -224562,15 +224562,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r4, asr #14 │ │ │ │ + mvneq pc, ip, lsr r7 @ │ │ │ │ biceq r9, ip, r4, lsr #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -224609,18 +224609,18 @@ │ │ │ │ b e6bf4 <__cxa_atexit@plt+0xdb580> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - mvneq pc, r8, ror #13 │ │ │ │ - mvneq pc, ip, asr #14 │ │ │ │ - mvneq pc, ip, asr r7 @ │ │ │ │ - mvneq pc, r0, lsr r7 @ │ │ │ │ + mvneq pc, r0, ror #13 │ │ │ │ + mvneq pc, r4, asr #14 │ │ │ │ + mvneq pc, r4, asr r7 @ │ │ │ │ + mvneq pc, r8, lsr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e6c48 <__cxa_atexit@plt+0xdb5d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -224628,15 +224628,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, ip, lsr r6 @ │ │ │ │ + mvneq pc, r4, lsr r6 @ │ │ │ │ biceq r9, ip, ip, lsl sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -224675,18 +224675,18 @@ │ │ │ │ b e6cfc <__cxa_atexit@plt+0xdb688> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - mvneq pc, r0, ror #11 │ │ │ │ - mvneq pc, r4, asr #12 │ │ │ │ - mvneq pc, r4, asr r6 @ │ │ │ │ - mvneq pc, r8, lsr #12 │ │ │ │ + ldrdeq pc, [r2, #88]! @ 0x58 │ │ │ │ + mvneq pc, ip, lsr r6 @ │ │ │ │ + mvneq pc, ip, asr #12 │ │ │ │ + mvneq pc, r0, lsr #12 │ │ │ │ biceq r9, ip, r0, asr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -224771,23 +224771,23 @@ │ │ │ │ ldr r8, [pc, #52] @ e6eac <__cxa_atexit@plt+0xdb838> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - mvneq pc, r4, asr #10 │ │ │ │ - mvneq pc, r8, lsl r5 @ │ │ │ │ - mvneq pc, r4, lsl r5 @ │ │ │ │ - mvneq pc, r4, lsr r7 @ │ │ │ │ + mvneq pc, ip, lsr r5 @ │ │ │ │ + mvneq pc, r0, lsl r5 @ │ │ │ │ + mvneq pc, ip, lsl #10 │ │ │ │ + mvneq pc, ip, lsr #14 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - ldrdeq pc, [r2, #76]! @ 0x4c │ │ │ │ - strheq pc, [r2, #64]! @ 0x40 @ │ │ │ │ - mvneq pc, ip, lsr #9 │ │ │ │ - ldrdeq pc, [r2, #96]! @ 0x60 │ │ │ │ + ldrdeq pc, [r2, #68]! @ 0x44 │ │ │ │ + mvneq pc, r8, lsr #9 │ │ │ │ + mvneq pc, r4, lsr #9 │ │ │ │ + mvneq pc, r8, asr #13 │ │ │ │ biceq r9, ip, r0, asr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -224874,16 +224874,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, asr #6 │ │ │ │ - mvneq pc, r8, lsr r3 @ │ │ │ │ + mvneq pc, r0, asr #6 │ │ │ │ + mvneq pc, r0, lsr r3 @ │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ biceq r9, ip, ip, lsr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -224910,15 +224910,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - mvneq pc, r4, lsl #4 │ │ │ │ + strdeq pc, [r2, #28]! │ │ │ │ asrseq r9, r8, #21 │ │ │ │ biceq r9, ip, ip, lsr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -224943,16 +224943,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq pc, r4, lsl r2 @ │ │ │ │ - mvneq pc, r8, ror #3 │ │ │ │ + mvneq pc, ip, lsl #4 │ │ │ │ + mvneq pc, r0, ror #3 │ │ │ │ ldrdeq sl, [ip, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e71a0 <__cxa_atexit@plt+0xdbb2c> │ │ │ │ ldr r2, [pc, #68] @ e71a8 <__cxa_atexit@plt+0xdbb34> │ │ │ │ @@ -224971,15 +224971,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq pc, r4, lsl #2 │ │ │ │ + strdeq pc, [r2, #12]! │ │ │ │ biceq sl, ip, r4, ror #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -225005,15 +225005,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq pc, ip, ror r0 @ │ │ │ │ + mvneq pc, r4, ror r0 @ │ │ │ │ ldrdeq sl, [ip, #204] @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ @@ -225028,15 +225028,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r2, #252]! @ 0xfc │ │ │ │ + strdeq lr, [r2, #244]! @ 0xf4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e72f8 <__cxa_atexit@plt+0xdbc84> │ │ │ │ @@ -225059,16 +225059,16 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - mvneq pc, r4, asr #32 │ │ │ │ - mvneq pc, r8, lsl r0 @ │ │ │ │ + mvneq pc, ip, lsr r0 @ │ │ │ │ + mvneq pc, r0, lsl r0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -225119,17 +225119,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, asr #29 │ │ │ │ - mvneq lr, r8, lsr pc │ │ │ │ - mvneq lr, r8, lsr #30 │ │ │ │ + mvneq lr, r0, asr #29 │ │ │ │ + mvneq lr, r0, lsr pc │ │ │ │ + mvneq lr, r0, lsr #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e746c <__cxa_atexit@plt+0xdbdf8> │ │ │ │ @@ -225152,16 +225152,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrdeq lr, [r2, #224]! @ 0xe0 │ │ │ │ - mvneq lr, r4, lsr #29 │ │ │ │ + mvneq lr, r8, asr #29 │ │ │ │ + stlexheq lr, ip, [r2] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e74f0 <__cxa_atexit@plt+0xdbe7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -225188,15 +225188,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strheq lr, [r2, #212]! @ 0xd4 │ │ │ │ + mvneq lr, ip, lsr #27 │ │ │ │ rorseq r9, r8, #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -225222,16 +225222,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq lr, r0, asr #27 │ │ │ │ - @ instruction: 0x01e2ed90 │ │ │ │ + strheq lr, [r2, #216]! @ 0xd8 │ │ │ │ + mvneq lr, r8, lsl #27 │ │ │ │ biceq sl, ip, r4, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -225258,15 +225258,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e762c <__cxa_atexit@plt+0xdbfb8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, lsr #25 │ │ │ │ + mvneq lr, r4, lsr #25 │ │ │ │ biceq sl, ip, ip, lsr #19 │ │ │ │ andeq r2, r0, r4, lsl #18 │ │ │ │ lslseq r9, pc, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -225313,16 +225313,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, lsr #24 │ │ │ │ - mvneq lr, r0, lsl ip │ │ │ │ + mvneq lr, r8, lsl ip │ │ │ │ + mvneq lr, r8, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e776c <__cxa_atexit@plt+0xdc0f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -225347,15 +225347,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq lr, r0, lsr fp │ │ │ │ + mvneq lr, r8, lsr #22 │ │ │ │ asrseq r9, ip @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -225379,16 +225379,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq lr, r4, asr #22 │ │ │ │ - mvneq lr, r8, lsl fp │ │ │ │ + mvneq lr, ip, lsr fp │ │ │ │ + mvneq lr, r0, lsl fp │ │ │ │ biceq r9, ip, ip, asr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e787c <__cxa_atexit@plt+0xdc208> │ │ │ │ @@ -225414,17 +225414,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, lsr #20 │ │ │ │ - mvneq lr, r4, lsr #21 │ │ │ │ - mvneq lr, ip, lsl #21 │ │ │ │ + mvneq lr, r4, lsr #20 │ │ │ │ + @ instruction: 0x01e2ea9c │ │ │ │ + mvneq lr, r4, lsl #21 │ │ │ │ biceq r9, ip, r8, asr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -225451,16 +225451,16 @@ │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ asrseq r9, r2, r2 │ │ │ │ - mvneq lr, r0, lsl sl │ │ │ │ - mvneq lr, r0, lsl #20 │ │ │ │ + mvneq lr, r8, lsl #20 │ │ │ │ + strdeq lr, [r2, #152]! @ 0x98 │ │ │ │ biceq r9, ip, ip, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -225493,18 +225493,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b e79c8 <__cxa_atexit@plt+0xdc354> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, lsl #18 │ │ │ │ - mvneq lr, r4, ror r9 │ │ │ │ - mvneq lr, r4, ror #18 │ │ │ │ - mvneq lr, r8, asr r9 │ │ │ │ + mvneq lr, r0, lsl #18 │ │ │ │ + mvneq lr, ip, ror #18 │ │ │ │ + mvneq lr, ip, asr r9 │ │ │ │ + mvneq lr, r0, asr r9 │ │ │ │ biceq r8, ip, ip, lsl #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -225539,18 +225539,18 @@ │ │ │ │ b e7a7c <__cxa_atexit@plt+0xdc408> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq lr, r0, asr r8 │ │ │ │ + mvneq lr, r8, asr #16 │ │ │ │ ldrsheq r9, [r0, r2]! │ │ │ │ - strheq lr, [r2, #132]! @ 0x84 │ │ │ │ - mvneq lr, r4, lsr #17 │ │ │ │ + mvneq lr, ip, lsr #17 │ │ │ │ + @ instruction: 0x01e2e89c │ │ │ │ ldrdeq r8, [ip, #224] @ 0xe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -225574,16 +225574,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - mvneq lr, r8, lsr r8 │ │ │ │ - mvneq lr, ip, lsl #16 │ │ │ │ + mvneq lr, r0, lsr r8 │ │ │ │ + mvneq lr, r4, lsl #16 │ │ │ │ biceq sl, ip, r4, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub sl, r5, #16 │ │ │ │ cmp fp, sl │ │ │ │ bhi e7bac <__cxa_atexit@plt+0xdc538> │ │ │ │ @@ -225619,28 +225619,28 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq lr, r4, lsl r7 │ │ │ │ - mvneq lr, r4, lsl #15 │ │ │ │ - mvneq lr, r4, ror r7 │ │ │ │ - mvneq lr, ip, lsr #19 │ │ │ │ + mvneq lr, ip, lsl #14 │ │ │ │ + mvneq lr, ip, ror r7 │ │ │ │ + mvneq lr, ip, ror #14 │ │ │ │ + mvneq lr, r4, lsr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ e7c00 <__cxa_atexit@plt+0xdc58c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 19a2240 <__cxa_atexit@plt+0x1996bcc> │ │ │ │ - mvneq lr, ip, lsl #13 │ │ │ │ + mvneq lr, r4, lsl #13 │ │ │ │ biceq sl, ip, ip, asr #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -225677,18 +225677,18 @@ │ │ │ │ b e7ca4 <__cxa_atexit@plt+0xdc630> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - mvneq lr, r0, lsr r6 │ │ │ │ + mvneq lr, r8, lsr #12 │ │ │ │ biceq sl, ip, r8, asr #4 │ │ │ │ - @ instruction: 0x01e2e694 │ │ │ │ - mvneq lr, r0, lsl #13 │ │ │ │ + mvneq lr, ip, lsl #13 │ │ │ │ + mvneq lr, r8, ror r6 │ │ │ │ biceq sl, ip, ip, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e7d78 <__cxa_atexit@plt+0xdc704> │ │ │ │ @@ -225735,18 +225735,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - mvneq lr, ip, ror r5 │ │ │ │ + mvneq lr, r4, ror r5 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - mvneq lr, ip, asr #11 │ │ │ │ - mvneq lr, ip, lsr #11 │ │ │ │ + mvneq lr, r4, asr #11 │ │ │ │ + mvneq lr, r4, lsr #11 │ │ │ │ biceq sl, ip, r4, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -225771,16 +225771,16 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - mvneq lr, r8, lsl r5 │ │ │ │ - strdeq lr, [r2, #72]! @ 0x48 │ │ │ │ + mvneq lr, r0, lsl r5 │ │ │ │ + strdeq lr, [r2, #64]! @ 0x40 │ │ │ │ biceq sl, ip, ip, lsr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #28 │ │ │ │ cmp r1, r8 │ │ │ │ bcc e7ed4 <__cxa_atexit@plt+0xdc860> │ │ │ │ @@ -225827,19 +225827,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #11 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - mvneq lr, r4, lsr #9 │ │ │ │ - mvneq lr, r8, ror r4 │ │ │ │ + @ instruction: 0x01e2e49c │ │ │ │ + mvneq lr, r0, ror r4 │ │ │ │ @ instruction: 0x01cc8a94 │ │ │ │ @ instruction: 0xfffb40bc │ │ │ │ - mvneq lr, ip, asr r4 │ │ │ │ + mvneq lr, r4, asr r4 │ │ │ │ strheq r9, [ip, #252] @ 0xfc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -225911,17 +225911,17 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, lsr #5 │ │ │ │ - mvneq lr, ip, lsl r3 │ │ │ │ - mvneq lr, ip, lsl #6 │ │ │ │ + mvneq lr, r4, lsr #5 │ │ │ │ + mvneq lr, r4, lsl r3 │ │ │ │ + mvneq lr, r4, lsl #6 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ asrseq r8, r0 @ │ │ │ │ biceq r9, ip, ip, ror #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -225947,16 +225947,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - mvneq lr, r4, ror #4 │ │ │ │ - mvneq lr, r8, lsr r2 │ │ │ │ + mvneq lr, ip, asr r2 │ │ │ │ + mvneq lr, r0, lsr r2 │ │ │ │ biceq r9, ip, r0, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e8150 <__cxa_atexit@plt+0xdcadc> │ │ │ │ ldr r2, [pc, #68] @ e8158 <__cxa_atexit@plt+0xdcae4> │ │ │ │ @@ -225975,15 +225975,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq lr, r4, asr r1 │ │ │ │ + mvneq lr, ip, asr #2 │ │ │ │ strheq r9, [ip, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b e8a3c <__cxa_atexit@plt+0xdd3c8> │ │ │ │ @@ -225998,15 +225998,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r2, #4]! │ │ │ │ + mvneq lr, ip, asr #1 │ │ │ │ strheq r8, [ip, #116] @ 0x74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -226045,18 +226045,18 @@ │ │ │ │ b e8264 <__cxa_atexit@plt+0xdcbf0> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - mvneq lr, r8, ror r0 │ │ │ │ - ldrdeq lr, [r2, #12]! │ │ │ │ - mvneq lr, ip, ror #1 │ │ │ │ - mvneq lr, r0, asr #1 │ │ │ │ + mvneq lr, r0, ror r0 │ │ │ │ + ldrdeq lr, [r2, #4]! │ │ │ │ + mvneq lr, r4, ror #1 │ │ │ │ + strheq lr, [r2, #8]! │ │ │ │ biceq r8, ip, r8, ror #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -226085,16 +226085,16 @@ │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ lsrseq r8, r1, r8 │ │ │ │ - mvneq lr, ip, lsr #32 │ │ │ │ - mvneq lr, ip, lsl r0 │ │ │ │ + mvneq lr, r4, lsr #32 │ │ │ │ + mvneq lr, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi e8380 <__cxa_atexit@plt+0xdcd0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -226119,17 +226119,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, lsr #30 │ │ │ │ - strexheq sp, r8, [r2] │ │ │ │ - mvneq sp, r8, lsl #31 │ │ │ │ + mvneq sp, r0, lsr #30 │ │ │ │ + strexheq sp, r0, [r2] │ │ │ │ + mvneq sp, r0, lsl #31 │ │ │ │ biceq r8, ip, r8, asr #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -226168,18 +226168,18 @@ │ │ │ │ b e8450 <__cxa_atexit@plt+0xdcddc> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvneq sp, ip, lsl #29 │ │ │ │ - strdeq sp, [r2, #224]! @ 0xe0 │ │ │ │ - mvneq sp, r0, lsl #30 │ │ │ │ - ldrdeq sp, [r2, #228]! @ 0xe4 │ │ │ │ + mvneq sp, r4, lsl #29 │ │ │ │ + mvneq sp, r8, ror #29 │ │ │ │ + strdeq sp, [r2, #232]! @ 0xe8 │ │ │ │ + mvneq sp, ip, asr #29 │ │ │ │ biceq r8, ip, r0, lsl #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -226216,18 +226216,18 @@ │ │ │ │ b e8510 <__cxa_atexit@plt+0xdce9c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - mvneq sp, r4, asr #27 │ │ │ │ + strheq sp, [r2, #220]! @ 0xdc │ │ │ │ lsrseq r8, r9, #12 │ │ │ │ - mvneq sp, r4, lsr #28 │ │ │ │ - mvneq sp, r4, lsl lr │ │ │ │ + mvneq sp, ip, lsl lr │ │ │ │ + mvneq sp, ip, lsl #28 │ │ │ │ biceq r8, ip, ip, lsr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -226251,16 +226251,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - mvneq sp, r4, lsr #27 │ │ │ │ - mvneq sp, r4, ror sp │ │ │ │ + @ instruction: 0x01e2dd9c │ │ │ │ + mvneq sp, ip, ror #26 │ │ │ │ biceq r9, ip, r4, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e85fc <__cxa_atexit@plt+0xdcf88> │ │ │ │ @@ -226274,17 +226274,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #217 @ 0xd9 │ │ │ │ b 19b9ee8 <__cxa_atexit@plt+0x19ae874> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e2dc9c │ │ │ │ - mvneq sp, r4, lsr sp │ │ │ │ - mvneq sp, r0, lsr #26 │ │ │ │ + @ instruction: 0x01e2dc94 │ │ │ │ + mvneq sp, ip, lsr #26 │ │ │ │ + mvneq sp, r8, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -226328,16 +226328,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r4, asr #24 │ │ │ │ - mvneq sp, r4, lsr ip │ │ │ │ + mvneq sp, ip, lsr ip │ │ │ │ + mvneq sp, ip, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e8748 <__cxa_atexit@plt+0xdd0d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -226362,15 +226362,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq sp, r4, asr fp │ │ │ │ + mvneq sp, ip, asr #22 │ │ │ │ rorseq r8, fp, #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -226394,16 +226394,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq sp, r8, ror #22 │ │ │ │ - mvneq sp, ip, lsr fp │ │ │ │ + mvneq sp, r0, ror #22 │ │ │ │ + mvneq sp, r4, lsr fp │ │ │ │ biceq r9, ip, r8, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e8838 <__cxa_atexit@plt+0xdd1c4> │ │ │ │ @@ -226417,17 +226417,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #217 @ 0xd9 │ │ │ │ b 19b9ee8 <__cxa_atexit@plt+0x19ae874> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r0, ror #20 │ │ │ │ - strdeq sp, [r2, #168]! @ 0xa8 │ │ │ │ - mvneq sp, r4, ror #21 │ │ │ │ + mvneq sp, r8, asr sl │ │ │ │ + strdeq sp, [r2, #160]! @ 0xa0 │ │ │ │ + ldrdeq sp, [r2, #172]! @ 0xac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -226471,16 +226471,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, lsl #20 │ │ │ │ - strdeq sp, [r2, #152]! @ 0x98 │ │ │ │ + mvneq sp, r0, lsl #20 │ │ │ │ + strdeq sp, [r2, #144]! @ 0x90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e8984 <__cxa_atexit@plt+0xdd310> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -226505,15 +226505,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq sp, r8, lsl r9 │ │ │ │ + mvneq sp, r0, lsl r9 │ │ │ │ lsrseq r8, r1, #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -226537,16 +226537,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq sp, ip, lsr #18 │ │ │ │ - mvneq sp, r0, lsl #18 │ │ │ │ + mvneq sp, r4, lsr #18 │ │ │ │ + strdeq sp, [r2, #136]! @ 0x88 │ │ │ │ biceq r9, ip, r4, ror #9 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e8ff0 <__cxa_atexit@plt+0xdd97c> │ │ │ │ @@ -227853,26 +227853,26 @@ │ │ │ │ ldr r7, [pc, #24] @ e9eb8 <__cxa_atexit@plt+0xde844> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01e2c490 │ │ │ │ + mvneq ip, r8, lsl #9 │ │ │ │ biceq r8, ip, ip, lsl r1 │ │ │ │ biceq r8, ip, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e9ee0 <__cxa_atexit@plt+0xde86c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b e8a3c <__cxa_atexit@plt+0xdd3c8> │ │ │ │ - mvneq ip, ip, lsr r4 │ │ │ │ + mvneq ip, r4, lsr r4 │ │ │ │ biceq r8, ip, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e9f18 <__cxa_atexit@plt+0xde8a4> │ │ │ │ ldr r3, [pc, #28] @ e9f20 <__cxa_atexit@plt+0xde8ac> │ │ │ │ @@ -227907,16 +227907,16 @@ │ │ │ │ mov r8, #0 │ │ │ │ b e8a3c <__cxa_atexit@plt+0xdd3c8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq ip, ip, lsl r3 │ │ │ │ - mvneq ip, r0, lsr #7 │ │ │ │ + mvneq ip, r4, lsl r3 │ │ │ │ + @ instruction: 0x01e2c398 │ │ │ │ biceq r7, ip, r0, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ e9fd0 <__cxa_atexit@plt+0xde95c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ e9fd4 <__cxa_atexit@plt+0xde960> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -227925,16 +227925,16 @@ │ │ │ │ ldr r3, [pc, #24] @ e9fd8 <__cxa_atexit@plt+0xde964> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b e8a3c <__cxa_atexit@plt+0xdd3c8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq ip, r8, asr #5 │ │ │ │ - mvneq ip, ip, asr #6 │ │ │ │ + mvneq ip, r0, asr #5 │ │ │ │ + mvneq ip, r4, asr #6 │ │ │ │ biceq r7, ip, r8, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ e9ffc <__cxa_atexit@plt+0xde988> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ @@ -228019,16 +228019,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strheq r7, [ip, #224] @ 0xe0 │ │ │ │ strheq r7, [ip, #232] @ 0xe8 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ - mvneq ip, r4, asr #4 │ │ │ │ - mvneq ip, ip, lsl r2 │ │ │ │ + mvneq ip, ip, lsr r2 │ │ │ │ + mvneq ip, r4, lsl r2 │ │ │ │ biceq r7, ip, r0, asr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -228058,16 +228058,16 @@ │ │ │ │ ldr r7, [pc, #28] @ ea1f0 <__cxa_atexit@plt+0xdeb7c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - mvneq ip, r0, ror r1 │ │ │ │ - mvneq ip, r8, asr #2 │ │ │ │ + mvneq ip, r8, ror #2 │ │ │ │ + mvneq ip, r0, asr #2 │ │ │ │ biceq r7, ip, r0, lsl #28 │ │ │ │ biceq r7, ip, r0, lsr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -228110,17 +228110,17 @@ │ │ │ │ b ea2a8 <__cxa_atexit@plt+0xdec34> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - mvneq ip, ip, lsr r0 │ │ │ │ - mvneq ip, ip, lsr #1 │ │ │ │ - @ instruction: 0x01e2c09c │ │ │ │ + mvneq ip, r4, lsr r0 │ │ │ │ + mvneq ip, r4, lsr #1 │ │ │ │ + @ instruction: 0x01e2c094 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ biceq r7, ip, ip, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ea2ec <__cxa_atexit@plt+0xdec78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -228133,15 +228133,15 @@ │ │ │ │ ldr r3, [pc, #20] @ ea314 <__cxa_atexit@plt+0xdeca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 19a2240 <__cxa_atexit@plt+0x1996bcc> │ │ │ │ - mvneq fp, r8, ror pc │ │ │ │ + mvneq fp, r0, ror pc │ │ │ │ strdeq r7, [ip, #188] @ 0xbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -228187,28 +228187,28 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - mvneq fp, r0, lsl pc │ │ │ │ - mvneq fp, r4, ror pc │ │ │ │ - mvneq fp, r0, ror #30 │ │ │ │ - mvneq fp, ip, asr pc │ │ │ │ + mvneq fp, r8, lsl #30 │ │ │ │ + mvneq fp, ip, ror #30 │ │ │ │ + mvneq fp, r8, asr pc │ │ │ │ + mvneq fp, r4, asr pc │ │ │ │ biceq r7, ip, r8, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ea420 <__cxa_atexit@plt+0xdedac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b e02d8 <__cxa_atexit@plt+0xd4c64> │ │ │ │ - strdeq fp, [r2, #236]! @ 0xec │ │ │ │ + strdeq fp, [r2, #228]! @ 0xe4 │ │ │ │ biceq r7, ip, ip, ror #21 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -228234,16 +228234,16 @@ │ │ │ │ ldr r7, [pc, #28] @ ea4b0 <__cxa_atexit@plt+0xdee3c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - strheq fp, [r2, #224]! @ 0xe0 │ │ │ │ - mvneq fp, r8, lsl #29 │ │ │ │ + mvneq fp, r8, lsr #29 │ │ │ │ + mvneq fp, r0, lsl #29 │ │ │ │ biceq r7, ip, r0, asr #22 │ │ │ │ ldrdeq r7, [ip, #172] @ 0xac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -228383,26 +228383,26 @@ │ │ │ │ ldr r7, [pc, #24] @ ea700 <__cxa_atexit@plt+0xdf08c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq fp, r8, asr #24 │ │ │ │ + mvneq fp, r0, asr #24 │ │ │ │ biceq r7, ip, r4, lsl #18 │ │ │ │ @ instruction: 0x01cc7890 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ea728 <__cxa_atexit@plt+0xdf0b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b e2c4c <__cxa_atexit@plt+0xd75d8> │ │ │ │ - strdeq fp, [r2, #180]! @ 0xb4 │ │ │ │ + mvneq fp, ip, ror #23 │ │ │ │ strheq r7, [ip, #132] @ 0x84 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ ea754 <__cxa_atexit@plt+0xdf0e0> │ │ │ │ @@ -228439,32 +228439,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ ea7e4 <__cxa_atexit@plt+0xdf170> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvneq fp, r4, ror fp │ │ │ │ - ldrdeq fp, [r2, #164]! @ 0xa4 │ │ │ │ + mvneq fp, ip, ror #22 │ │ │ │ + mvneq fp, ip, asr #21 │ │ │ │ biceq r7, ip, r0, lsr r8 │ │ │ │ biceq r7, ip, ip, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ ea81c <__cxa_atexit@plt+0xdf1a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ ea820 <__cxa_atexit@plt+0xdf1ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b e2c4c <__cxa_atexit@plt+0xd75d8> │ │ │ │ - mvneq fp, ip, ror sl │ │ │ │ - mvneq fp, r0, lsl #22 │ │ │ │ + mvneq fp, r4, ror sl │ │ │ │ + strdeq fp, [r2, #168]! @ 0xa8 │ │ │ │ biceq r7, ip, ip, lsl #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ ea84c <__cxa_atexit@plt+0xdf1d8> │ │ │ │ @@ -228501,32 +228501,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ ea8dc <__cxa_atexit@plt+0xdf268> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvneq fp, ip, ror sl │ │ │ │ - ldrdeq fp, [r2, #156]! @ 0x9c │ │ │ │ + mvneq fp, r4, ror sl │ │ │ │ + ldrdeq fp, [r2, #148]! @ 0x94 │ │ │ │ biceq r7, ip, ip, asr r7 │ │ │ │ biceq r7, ip, ip, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ ea914 <__cxa_atexit@plt+0xdf2a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ ea918 <__cxa_atexit@plt+0xdf2a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b e8a3c <__cxa_atexit@plt+0xdd3c8> │ │ │ │ - mvneq fp, r4, lsl #19 │ │ │ │ - mvneq fp, r8, lsl #20 │ │ │ │ + mvneq fp, ip, ror r9 │ │ │ │ + mvneq fp, r0, lsl #20 │ │ │ │ biceq r6, ip, ip, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea964 <__cxa_atexit@plt+0xdf2f0> │ │ │ │ ldr r2, [pc, #48] @ ea96c <__cxa_atexit@plt+0xdf2f8> │ │ │ │ @@ -228541,15 +228541,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r6, ip, ip, ror #17 │ │ │ │ - mvneq fp, r4, lsr #18 │ │ │ │ + mvneq fp, ip, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ biceq r7, ip, r8, lsr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -228581,15 +228581,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq fp, r4, lsr r9 │ │ │ │ + mvneq fp, ip, lsr #18 │ │ │ │ biceq r7, ip, ip, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ eaa38 <__cxa_atexit@plt+0xdf3c4> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ @@ -228641,15 +228641,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r6, ip, ip, asr r7 │ │ │ │ - @ instruction: 0x01e2b794 │ │ │ │ + mvneq fp, ip, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ biceq r7, ip, r8, lsl r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -228681,15 +228681,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq fp, r4, lsr #15 │ │ │ │ + @ instruction: 0x01e2b79c │ │ │ │ strdeq r7, [ip, #44] @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ eabc8 <__cxa_atexit@plt+0xdf554> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ @@ -228757,15 +228757,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r6, ip, ip, lsl #11 │ │ │ │ - mvneq fp, r4, asr #11 │ │ │ │ + strheq fp, [r2, #92]! @ 0x5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ biceq r7, ip, r8, asr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -228797,15 +228797,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrdeq fp, [r2, #84]! @ 0x54 │ │ │ │ + mvneq fp, ip, asr #11 │ │ │ │ biceq r7, ip, ip, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ ead98 <__cxa_atexit@plt+0xdf724> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ @@ -229019,15 +229019,15 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - mvneq fp, r0, asr #9 │ │ │ │ + strheq fp, [r2, #72]! @ 0x48 │ │ │ │ strexbeq r6, r4, [ip] │ │ │ │ biceq r6, ip, r4, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb13c <__cxa_atexit@plt+0xdfac8> │ │ │ │ @@ -229043,15 +229043,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r6, ip, r4, lsl r1 │ │ │ │ - mvneq fp, ip, asr #2 │ │ │ │ + mvneq fp, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ biceq r6, ip, r4, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -229071,15 +229071,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r6, ip, r4, lsr #1 │ │ │ │ - ldrdeq fp, [r2, #12]! │ │ │ │ + ldrdeq fp, [r2, #4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ biceq r6, ip, r0, asr r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -229115,15 +229115,15 @@ │ │ │ │ ldr r7, [pc, #8] @ eb260 <__cxa_atexit@plt+0xdfbec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq r6, ip, r0, lsr #28 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvneq fp, r0, asr #3 │ │ │ │ + strheq fp, [r2, #24]! │ │ │ │ strheq r5, [ip, #248] @ 0xf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb2b8 <__cxa_atexit@plt+0xdfc44> │ │ │ │ ldr r2, [pc, #48] @ eb2c0 <__cxa_atexit@plt+0xdfc4c> │ │ │ │ @@ -229138,15 +229138,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strexbeq r5, r8, [ip] │ │ │ │ - ldrdeq sl, [r2, #240]! @ 0xf0 │ │ │ │ + mvneq sl, r8, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ biceq r5, ip, r8, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -229166,15 +229166,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r5, ip, r8, lsr #30 │ │ │ │ - mvneq sl, r0, ror #30 │ │ │ │ + mvneq sl, r8, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldrdeq r5, [ip, #228] @ 0xe4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -229210,15 +229210,15 @@ │ │ │ │ ldr r7, [pc, #8] @ eb3dc <__cxa_atexit@plt+0xdfd68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq r6, ip, ip, lsr #25 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvneq fp, r4, asr #32 │ │ │ │ + mvneq fp, ip, lsr r0 │ │ │ │ biceq r5, ip, ip, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb434 <__cxa_atexit@plt+0xdfdc0> │ │ │ │ ldr r2, [pc, #48] @ eb43c <__cxa_atexit@plt+0xdfdc8> │ │ │ │ @@ -229233,15 +229233,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r5, ip, ip, lsl lr │ │ │ │ - mvneq sl, r4, asr lr │ │ │ │ + mvneq sl, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ biceq r5, ip, ip, asr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -229261,15 +229261,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r5, ip, ip, lsr #27 │ │ │ │ - mvneq sl, r4, ror #27 │ │ │ │ + ldrdeq sl, [r2, #220]! @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ biceq r5, ip, r8, asr sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -229307,30 +229307,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq r6, ip, r4, lsr fp │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq sl, r0, asr #29 │ │ │ │ + strheq sl, [r2, #232]! @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ eb5a4 <__cxa_atexit@plt+0xdff30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ eb5a8 <__cxa_atexit@plt+0xdff34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r8, asr sp │ │ │ │ - mvneq sl, r4, asr sp │ │ │ │ + mvneq sl, r0, asr sp │ │ │ │ + mvneq sl, ip, asr #26 │ │ │ │ ldrdeq r6, [ip, #160] @ 0xa0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -229366,15 +229366,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq r6, ip, r8, asr #20 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldrdeq sl, [r2, #212]! @ 0xd4 │ │ │ │ + mvneq sl, ip, asr #27 │ │ │ │ biceq r6, ip, r8, lsl sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -229408,15 +229408,15 @@ │ │ │ │ ldr r7, [pc, #8] @ eb6f4 <__cxa_atexit@plt+0xe0080> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01cc6994 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - mvneq sl, ip, lsr #26 │ │ │ │ + mvneq sl, r4, lsr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -229441,15 +229441,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - mvneq sl, r8, lsl lr │ │ │ │ + mvneq sl, r0, lsl lr │ │ │ │ biceq r6, ip, r4, lsr #18 │ │ │ │ strdeq r6, [ip, #136] @ 0x88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -229495,15 +229495,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - mvneq sl, r0, asr #26 │ │ │ │ + mvneq sl, r8, lsr sp │ │ │ │ biceq r6, ip, ip, asr #16 │ │ │ │ biceq r5, ip, r4, asr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb8ac <__cxa_atexit@plt+0xe0238> │ │ │ │ @@ -229519,15 +229519,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r5, ip, r4, lsr #19 │ │ │ │ - ldrdeq sl, [r2, #156]! @ 0x9c │ │ │ │ + ldrdeq sl, [r2, #148]! @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ biceq r5, ip, r4, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -229547,15 +229547,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r5, ip, r4, lsr r9 │ │ │ │ - mvneq sl, ip, ror #18 │ │ │ │ + mvneq sl, r4, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ biceq r5, ip, r0, ror #17 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -229593,30 +229593,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r6, [ip, #108] @ 0x6c │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq sl, r8, asr #20 │ │ │ │ + mvneq sl, r0, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ eba1c <__cxa_atexit@plt+0xe03a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ eba20 <__cxa_atexit@plt+0xe03ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r0, ror #17 │ │ │ │ - ldrdeq sl, [r2, #140]! @ 0x8c │ │ │ │ + ldrdeq sl, [r2, #136]! @ 0x88 │ │ │ │ + ldrdeq sl, [r2, #132]! @ 0x84 │ │ │ │ biceq r5, ip, r4, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eba6c <__cxa_atexit@plt+0xe03f8> │ │ │ │ ldr r2, [pc, #48] @ eba74 <__cxa_atexit@plt+0xe0400> │ │ │ │ @@ -229631,15 +229631,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r5, ip, r4, ror #15 │ │ │ │ - mvneq sl, ip, lsl r8 │ │ │ │ + mvneq sl, r4, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ @ instruction: 0x01cc5794 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -229659,15 +229659,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r5, ip, r4, ror r7 │ │ │ │ - mvneq sl, ip, lsr #15 │ │ │ │ + mvneq sl, r4, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ biceq r5, ip, r0, lsr #14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -229705,30 +229705,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq r6, ip, r4, lsr #10 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq sl, r8, lsl #17 │ │ │ │ + mvneq sl, r0, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ebbdc <__cxa_atexit@plt+0xe0568> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ ebbe0 <__cxa_atexit@plt+0xe056c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, lsr #14 │ │ │ │ - mvneq sl, r8, lsl r7 │ │ │ │ + mvneq sl, ip, lsl r7 │ │ │ │ + mvneq sl, r0, lsl r7 │ │ │ │ biceq r5, ip, r4, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ebc2c <__cxa_atexit@plt+0xe05b8> │ │ │ │ ldr r2, [pc, #48] @ ebc34 <__cxa_atexit@plt+0xe05c0> │ │ │ │ @@ -229743,15 +229743,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r5, ip, r4, lsr #12 │ │ │ │ - mvneq sl, ip, asr r6 │ │ │ │ + mvneq sl, r4, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldrdeq r5, [ip, #84] @ 0x54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -229771,15 +229771,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strheq r5, [ip, #84] @ 0x54 │ │ │ │ - mvneq sl, ip, ror #11 │ │ │ │ + mvneq sl, r4, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ biceq r5, ip, r0, ror #10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -229820,15 +229820,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq r6, ip, r0, ror #6 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq sl, r8, asr #13 │ │ │ │ + mvneq sl, r0, asr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ mov r3, #8 │ │ │ │ tst r7, #3 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -229852,15 +229852,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r5, ip, r0, ror r4 │ │ │ │ - mvneq sl, r8, lsr #9 │ │ │ │ + mvneq sl, r0, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ biceq r5, ip, r0, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -229880,15 +229880,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r5, ip, r0, lsl #8 │ │ │ │ - mvneq sl, r8, lsr r4 │ │ │ │ + mvneq sl, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ biceq r5, ip, ip, lsr #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -229926,30 +229926,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq r6, ip, r0, asr #3 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq sl, r4, lsl r5 │ │ │ │ + mvneq sl, ip, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ebf50 <__cxa_atexit@plt+0xe08dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ ebf54 <__cxa_atexit@plt+0xe08e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq sl, [r2, #48]! @ 0x30 │ │ │ │ - mvneq sl, r4, lsr #7 │ │ │ │ + mvneq sl, r8, lsr #7 │ │ │ │ + @ instruction: 0x01e2a39c │ │ │ │ ldrdeq r5, [ip, #32] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ebfa0 <__cxa_atexit@plt+0xe092c> │ │ │ │ ldr r2, [pc, #48] @ ebfa8 <__cxa_atexit@plt+0xe0934> │ │ │ │ @@ -229964,15 +229964,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strheq r5, [ip, #32] │ │ │ │ - mvneq sl, r8, ror #5 │ │ │ │ + mvneq sl, r0, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ biceq r5, ip, r0, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -229992,15 +229992,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r5, ip, r0, asr #4 │ │ │ │ - mvneq sl, r8, ror r2 │ │ │ │ + mvneq sl, r0, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ biceq r5, ip, ip, ror #3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -230041,15 +230041,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r5, [ip, #252] @ 0xfc │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq sl, r4, asr r3 │ │ │ │ + mvneq sl, ip, asr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ mov r3, #4 │ │ │ │ tst r7, #3 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -230097,15 +230097,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq r5, ip, ip, lsl pc │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - mvneq sl, r4, ror r2 │ │ │ │ + mvneq sl, ip, ror #4 │ │ │ │ biceq r5, ip, r4, ror #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -230144,15 +230144,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq r5, ip, r0, asr lr │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ - strheq sl, [r2, #24]! │ │ │ │ + strheq sl, [r2, #16]! │ │ │ │ biceq r5, ip, r8, lsl lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -230187,15 +230187,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01cc5d94 │ │ │ │ @ instruction: 0xfffff5a8 │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ @ instruction: 0xfffff718 │ │ │ │ - mvneq sl, r0, lsl #2 │ │ │ │ + strdeq sl, [r2, #8]! │ │ │ │ biceq r5, ip, r4, ror sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -230231,15 +230231,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq r5, ip, ip, ror #25 │ │ │ │ @ instruction: 0xfffff6b8 │ │ │ │ @ instruction: 0xfffff720 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ - mvneq sl, r0, asr r0 │ │ │ │ + mvneq sl, r8, asr #32 │ │ │ │ strheq r5, [ip, #204] @ 0xcc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -230275,15 +230275,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq r5, ip, r4, lsr ip │ │ │ │ @ instruction: 0xfffff448 │ │ │ │ @ instruction: 0xfffff4b0 │ │ │ │ @ instruction: 0xfffff5b8 │ │ │ │ - mvneq r9, r0, lsr #31 │ │ │ │ + strexheq r9, r8, [r2] │ │ │ │ biceq r5, ip, r4, lsr #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -230319,15 +230319,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01cc5b9c │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ - strdeq r9, [r2, #224]! @ 0xe0 │ │ │ │ + mvneq r9, r8, ror #29 │ │ │ │ biceq r5, ip, ip, lsr #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -230361,15 +230361,15 @@ │ │ │ │ ldr r7, [pc, #8] @ ec5d8 <__cxa_atexit@plt+0xe0f64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq r5, ip, r8, lsr #21 │ │ │ │ @ instruction: 0xffffebe8 │ │ │ │ @ instruction: 0xffffeb70 │ │ │ │ - mvneq r9, r8, asr #28 │ │ │ │ + mvneq r9, r0, asr #28 │ │ │ │ strheq r5, [ip, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ec634 <__cxa_atexit@plt+0xe0fc0> │ │ │ │ @@ -230388,15 +230388,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ec654 <__cxa_atexit@plt+0xe0fe0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, ror #24 │ │ │ │ + mvneq r9, r0, ror #24 │ │ │ │ biceq r5, ip, r8, asr sl │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -230462,15 +230462,15 @@ │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - mvneq r9, r4, lsr lr │ │ │ │ + mvneq r9, ip, lsr #28 │ │ │ │ biceq r5, ip, r8, lsl #19 │ │ │ │ biceq r4, ip, r0, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -230510,19 +230510,19 @@ │ │ │ │ ldr r7, [pc, #32] @ ec844 <__cxa_atexit@plt+0xe11d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #28] @ ec848 <__cxa_atexit@plt+0xe11d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, asr #21 │ │ │ │ + mvneq r9, r4, asr #21 │ │ │ │ @ instruction: 0xfffbf99c │ │ │ │ - mvneq r9, r8, lsr #21 │ │ │ │ + mvneq r9, r0, lsr #21 │ │ │ │ ldrdeq r4, [ip, #148] @ 0x94 │ │ │ │ - mvneq r9, ip, asr sl │ │ │ │ + mvneq r9, r4, asr sl │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi ec8b8 <__cxa_atexit@plt+0xe1244> │ │ │ │ @@ -230624,16 +230624,16 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mvneq r9, r8, ror #20 │ │ │ │ mvneq r9, r0, ror #20 │ │ │ │ + mvneq r9, r8, asr sl │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc eca64 <__cxa_atexit@plt+0xe13f0> │ │ │ │ @@ -230652,16 +230652,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01e2999c │ │ │ │ @ instruction: 0x01e29994 │ │ │ │ + mvneq r9, ip, lsl #19 │ │ │ │ @ instruction: 0x01cc569c │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -230794,28 +230794,28 @@ │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ biceq r5, ip, r4, asr #9 │ │ │ │ - @ instruction: 0x01e2979c │ │ │ │ + @ instruction: 0x01e29794 │ │ │ │ biceq r5, ip, ip, asr r4 │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ bne eccd0 <__cxa_atexit@plt+0xe165c> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b dd3c50 <__cxa_atexit@plt+0xdc85dc> │ │ │ │ + b f30b14 <__cxa_atexit@plt+0xf254a0> │ │ │ │ andeq r2, r0, r9, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne ecd00 <__cxa_atexit@plt+0xe168c> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -230848,15 +230848,15 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r9, r0, lsr #13 │ │ │ │ + @ instruction: 0x01e29698 │ │ │ │ andeq r0, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -230879,15 +230879,15 @@ │ │ │ │ ldr r3, [pc, #24] @ ece00 <__cxa_atexit@plt+0xe178c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - mvneq r9, r8, lsl r6 │ │ │ │ + mvneq r9, r0, lsl r6 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r2, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -230904,30 +230904,30 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r9, ip, lsl #11 │ │ │ │ + mvneq r9, r4, lsl #11 │ │ │ │ @ instruction: 0x01cc5298 │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne ece88 <__cxa_atexit@plt+0xe1814> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b dd60c0 <__cxa_atexit@plt+0xdcaa4c> │ │ │ │ + b f32f84 <__cxa_atexit@plt+0xf27910> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ecf14 <__cxa_atexit@plt+0xe18a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -230956,16 +230956,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ecf3c <__cxa_atexit@plt+0xe18c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, lsr #7 │ │ │ │ - mvneq r9, ip, lsr r4 │ │ │ │ + mvneq r9, r4, lsr #7 │ │ │ │ + mvneq r9, r4, lsr r4 │ │ │ │ @ instruction: 0xfff98120 │ │ │ │ biceq r0, ip, r0, asr #3 │ │ │ │ ldrdeq r5, [ip, #16] │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -231054,16 +231054,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ed0c4 <__cxa_atexit@plt+0xe1a50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r4, lsr #4 │ │ │ │ - strheq r9, [r2, #36]! @ 0x24 │ │ │ │ + mvneq r9, ip, lsl r2 │ │ │ │ + mvneq r9, ip, lsr #5 │ │ │ │ @ instruction: 0xfff97f98 │ │ │ │ biceq r0, ip, r8, lsr r0 │ │ │ │ biceq r5, ip, r8, asr #32 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -231118,15 +231118,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq r9, r4, asr #5 │ │ │ │ + strheq r9, [r2, #44]! @ 0x2c │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ @ instruction: 0xfffff7d0 │ │ │ │ biceq r4, ip, ip, ror pc │ │ │ │ biceq r4, ip, r4, lsr #31 │ │ │ │ biceq r4, ip, r4, asr #30 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -231233,16 +231233,16 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mvneq r9, r4, ror #1 │ │ │ │ ldrdeq r9, [r2, #12]! │ │ │ │ + ldrdeq r9, [r2, #4]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ed3e8 <__cxa_atexit@plt+0xe1d74> │ │ │ │ @@ -231261,16 +231261,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r9, r8, lsl r0 │ │ │ │ mvneq r9, r0, lsl r0 │ │ │ │ + mvneq r9, r8 │ │ │ │ biceq r4, ip, r8, lsl sp │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -231403,28 +231403,28 @@ │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ biceq r4, ip, r0, ror #22 │ │ │ │ - mvneq r8, r8, lsl lr │ │ │ │ + mvneq r8, r0, lsl lr │ │ │ │ ldrdeq r4, [ip, #168] @ 0xa8 │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ bne ed654 <__cxa_atexit@plt+0xe1fe0> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b dd3c50 <__cxa_atexit@plt+0xdc85dc> │ │ │ │ + b f30b14 <__cxa_atexit@plt+0xf254a0> │ │ │ │ andeq r2, r0, r9, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne ed684 <__cxa_atexit@plt+0xe2010> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -231457,15 +231457,15 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r8, ip, lsl sp │ │ │ │ + mvneq r8, r4, lsl sp │ │ │ │ andeq r0, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -231488,15 +231488,15 @@ │ │ │ │ ldr r3, [pc, #24] @ ed784 <__cxa_atexit@plt+0xe2110> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - @ instruction: 0x01e28c94 │ │ │ │ + mvneq r8, ip, lsl #25 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r2, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -231513,64 +231513,64 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r8, r8, lsl #24 │ │ │ │ + mvneq r8, r0, lsl #24 │ │ │ │ biceq r4, ip, r4, lsl r9 │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne ed80c <__cxa_atexit@plt+0xe2198> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b dd60c0 <__cxa_atexit@plt+0xdcaa4c> │ │ │ │ + b f32f84 <__cxa_atexit@plt+0xf27910> │ │ │ │ biceq r4, ip, r4, lsr #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ed858 <__cxa_atexit@plt+0xe21e4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ ed860 <__cxa_atexit@plt+0xe21ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b de565c <__cxa_atexit@plt+0xdd9fe8> │ │ │ │ + b f42520 <__cxa_atexit@plt+0xf36eac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, lsr #20 │ │ │ │ + mvneq r8, r0, lsr #20 │ │ │ │ ldrdeq r4, [ip, #136] @ 0x88 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ed8a0 <__cxa_atexit@plt+0xe222c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [pc, #24] @ ed8a8 <__cxa_atexit@plt+0xe2234> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, ror #19 │ │ │ │ + ldrdeq r8, [r2, #156]! @ 0x9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ed94c <__cxa_atexit@plt+0xe22d8> │ │ │ │ ldr lr, [pc, #160] @ ed96c <__cxa_atexit@plt+0xe22f8> │ │ │ │ @@ -231612,17 +231612,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01e28998 │ │ │ │ - mvneq r8, r4, asr #21 │ │ │ │ + @ instruction: 0x01e28990 │ │ │ │ strheq r8, [r2, #172]! @ 0xac │ │ │ │ + strheq r8, [r2, #164]! @ 0xa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ed9d8 <__cxa_atexit@plt+0xe2364> │ │ │ │ @@ -231641,16 +231641,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r8, r8, lsr #20 │ │ │ │ mvneq r8, r0, lsr #20 │ │ │ │ + mvneq r8, r8, lsl sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eda8c <__cxa_atexit@plt+0xe2418> │ │ │ │ ldr lr, [pc, #160] @ edaac <__cxa_atexit@plt+0xe2438> │ │ │ │ @@ -231692,17 +231692,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq r8, r8, asr r8 │ │ │ │ - mvneq r8, r4, lsl #19 │ │ │ │ + mvneq r8, r0, asr r8 │ │ │ │ mvneq r8, ip, ror r9 │ │ │ │ + mvneq r8, r4, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc edb18 <__cxa_atexit@plt+0xe24a4> │ │ │ │ @@ -231721,16 +231721,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r8, r8, ror #17 │ │ │ │ mvneq r8, r0, ror #17 │ │ │ │ + ldrdeq r8, [r2, #136]! @ 0x88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi edbcc <__cxa_atexit@plt+0xe2558> │ │ │ │ ldr lr, [pc, #160] @ edbec <__cxa_atexit@plt+0xe2578> │ │ │ │ @@ -231772,17 +231772,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq r8, r8, lsl r7 │ │ │ │ - mvneq r8, r4, asr #16 │ │ │ │ + mvneq r8, r0, lsl r7 │ │ │ │ mvneq r8, ip, lsr r8 │ │ │ │ + mvneq r8, r4, lsr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc edc58 <__cxa_atexit@plt+0xe25e4> │ │ │ │ @@ -231801,16 +231801,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r8, r8, lsr #15 │ │ │ │ mvneq r8, r0, lsr #15 │ │ │ │ + @ instruction: 0x01e28798 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ ldr r3, [pc, #208] @ edd54 <__cxa_atexit@plt+0xe26e0> │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -231865,16 +231865,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0x01cc4494 │ │ │ │ - strdeq r8, [r2, #100]! @ 0x64 │ │ │ │ - @ instruction: 0x01e28594 │ │ │ │ + mvneq r8, ip, ror #13 │ │ │ │ + mvneq r8, ip, lsl #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ edda4 <__cxa_atexit@plt+0xe2730> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -231929,15 +231929,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - mvneq r8, r4, asr #8 │ │ │ │ + mvneq r8, ip, lsr r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ede88 <__cxa_atexit@plt+0xe2814> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -231982,17 +231982,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - @ instruction: 0x01e28398 │ │ │ │ + @ instruction: 0x01e28390 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - mvneq r8, r0, ror #6 │ │ │ │ + mvneq r8, r8, asr r3 │ │ │ │ biceq r4, ip, r0, lsl r2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne edfb4 <__cxa_atexit@plt+0xe2940> │ │ │ │ ldr r2, [pc, #112] @ edfd4 <__cxa_atexit@plt+0xe2960> │ │ │ │ @@ -232090,15 +232090,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ - strheq r8, [r2, #28]! │ │ │ │ + strheq r8, [r2, #20]! │ │ │ │ biceq r4, ip, r8, rrx │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ee110 <__cxa_atexit@plt+0xe2a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -232121,15 +232121,15 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r3, [pc, #16] @ ee164 <__cxa_atexit@plt+0xe2af0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, lsr #2 │ │ │ │ + mvneq r8, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrdeq r3, [ip, #240] @ 0xf0 │ │ │ │ andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -232491,15 +232491,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b de565c <__cxa_atexit@plt+0xdd9fe8> │ │ │ │ + b f42520 <__cxa_atexit@plt+0xf36eac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @@ -232524,15 +232524,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b de565c <__cxa_atexit@plt+0xdd9fe8> │ │ │ │ + b f42520 <__cxa_atexit@plt+0xf36eac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ biceq r3, ip, ip, lsr #19 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ @@ -232601,15 +232601,15 @@ │ │ │ │ b ee8dc <__cxa_atexit@plt+0xe3268> │ │ │ │ ldr r3, [pc, #20] @ ee8e8 <__cxa_atexit@plt+0xe3274> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r3, ip, r4, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -232852,15 +232852,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r7, r4, lsr #14 │ │ │ │ + mvneq r7, ip, lsl r7 │ │ │ │ biceq r3, ip, r4, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ eed10 <__cxa_atexit@plt+0xe369c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -232929,16 +232929,16 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - mvneq r7, r0, lsr r6 │ │ │ │ mvneq r7, r8, lsr #12 │ │ │ │ + mvneq r7, r0, lsr #12 │ │ │ │ biceq r3, ip, ip, lsl #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ eee30 <__cxa_atexit@plt+0xe37bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -232991,16 +232991,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq r7, ip, lsr r5 │ │ │ │ mvneq r7, r4, lsr r5 │ │ │ │ + mvneq r7, ip, lsr #10 │ │ │ │ biceq r3, ip, r4, lsl #5 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -233021,16 +233021,16 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #19 │ │ │ │ mov r8, #1 │ │ │ │ b ee628 <__cxa_atexit@plt+0xe2fb4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01e27494 │ │ │ │ mvneq r7, ip, lsl #9 │ │ │ │ + mvneq r7, r4, lsl #9 │ │ │ │ biceq r3, ip, r4, lsl r2 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -233066,16 +233066,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #24] @ ef034 <__cxa_atexit@plt+0xe39c0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, lsl r4 │ │ │ │ mvneq r7, r4, lsl r4 │ │ │ │ + mvneq r7, ip, lsl #8 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ biceq r3, ip, ip, ror r1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -233096,50 +233096,50 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, ip, ror #6 │ │ │ │ mvneq r7, r4, ror #6 │ │ │ │ + mvneq r7, ip, asr r3 │ │ │ │ biceq r3, ip, r0, lsr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ef0dc <__cxa_atexit@plt+0xe3a68> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ ef0e4 <__cxa_atexit@plt+0xe3a70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b de565c <__cxa_atexit@plt+0xdd9fe8> │ │ │ │ + b f42520 <__cxa_atexit@plt+0xf36eac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, lsr #3 │ │ │ │ + @ instruction: 0x01e2719c │ │ │ │ biceq r3, ip, r4, asr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ef124 <__cxa_atexit@plt+0xe3ab0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [pc, #24] @ ef12c <__cxa_atexit@plt+0xe3ab8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, ror #2 │ │ │ │ + mvneq r7, r8, asr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ef1d0 <__cxa_atexit@plt+0xe3b5c> │ │ │ │ ldr lr, [pc, #160] @ ef1f0 <__cxa_atexit@plt+0xe3b7c> │ │ │ │ @@ -233181,17 +233181,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq r7, r4, lsl r1 │ │ │ │ - mvneq r7, r0, asr #4 │ │ │ │ + mvneq r7, ip, lsl #2 │ │ │ │ mvneq r7, r8, lsr r2 │ │ │ │ + mvneq r7, r0, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ef25c <__cxa_atexit@plt+0xe3be8> │ │ │ │ @@ -233210,16 +233210,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, r4, lsr #3 │ │ │ │ @ instruction: 0x01e2719c │ │ │ │ + @ instruction: 0x01e27194 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ef310 <__cxa_atexit@plt+0xe3c9c> │ │ │ │ ldr lr, [pc, #160] @ ef330 <__cxa_atexit@plt+0xe3cbc> │ │ │ │ @@ -233261,17 +233261,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrdeq r6, [r2, #244]! @ 0xf4 │ │ │ │ - mvneq r7, r0, lsl #2 │ │ │ │ + mvneq r6, ip, asr #31 │ │ │ │ strdeq r7, [r2, #8]! │ │ │ │ + strdeq r7, [r2, #0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ef39c <__cxa_atexit@plt+0xe3d28> │ │ │ │ @@ -233290,16 +233290,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, r4, rrx │ │ │ │ mvneq r7, ip, asr r0 │ │ │ │ + mvneq r7, r4, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ef450 <__cxa_atexit@plt+0xe3ddc> │ │ │ │ ldr lr, [pc, #160] @ ef470 <__cxa_atexit@plt+0xe3dfc> │ │ │ │ @@ -233341,17 +233341,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - stlexheq r6, r4, [r2] │ │ │ │ - mvneq r6, r0, asr #31 │ │ │ │ + mvneq r6, ip, lsl #29 │ │ │ │ strheq r6, [r2, #248]! @ 0xf8 │ │ │ │ + strheq r6, [r2, #240]! @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ef4dc <__cxa_atexit@plt+0xe3e68> │ │ │ │ @@ -233370,16 +233370,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r4, lsr #30 │ │ │ │ mvneq r6, ip, lsl pc │ │ │ │ + mvneq r6, r4, lsl pc │ │ │ │ biceq r2, ip, r0, ror #24 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ ldr r3, [pc, #208] @ ef5dc <__cxa_atexit@plt+0xe3f68> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -233435,16 +233435,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ biceq r2, ip, r8, ror #24 │ │ │ │ - mvneq r6, ip, ror #28 │ │ │ │ - mvneq r6, ip, lsl #26 │ │ │ │ + mvneq r6, r4, ror #28 │ │ │ │ + mvneq r6, r4, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ ef62c <__cxa_atexit@plt+0xe3fb8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -233499,15 +233499,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ - strheq r6, [r2, #188]! @ 0xbc │ │ │ │ + strheq r6, [r2, #180]! @ 0xb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ef710 <__cxa_atexit@plt+0xe409c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -233552,17 +233552,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - mvneq r6, r0, lsl fp │ │ │ │ + mvneq r6, r8, lsl #22 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - ldrdeq r6, [r2, #168]! @ 0xa8 │ │ │ │ + ldrdeq r6, [r2, #160]! @ 0xa0 │ │ │ │ biceq r2, ip, r8, lsl #19 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ef83c <__cxa_atexit@plt+0xe41c8> │ │ │ │ ldr r2, [pc, #112] @ ef85c <__cxa_atexit@plt+0xe41e8> │ │ │ │ @@ -233660,15 +233660,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ - mvneq r6, r4, lsr r9 │ │ │ │ + mvneq r6, ip, lsr #18 │ │ │ │ biceq r2, ip, r0, ror #15 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ef998 <__cxa_atexit@plt+0xe4324> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -233691,15 +233691,15 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r3, [pc, #16] @ ef9ec <__cxa_atexit@plt+0xe4378> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e2689c │ │ │ │ + @ instruction: 0x01e26894 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ biceq r2, ip, r8, asr #14 │ │ │ │ andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -234061,15 +234061,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b de565c <__cxa_atexit@plt+0xdd9fe8> │ │ │ │ + b f42520 <__cxa_atexit@plt+0xf36eac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @@ -234094,15 +234094,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b de565c <__cxa_atexit@plt+0xdd9fe8> │ │ │ │ + b f42520 <__cxa_atexit@plt+0xf36eac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ biceq r2, ip, r8, ror r1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ @@ -234171,15 +234171,15 @@ │ │ │ │ b f0164 <__cxa_atexit@plt+0xe4af0> │ │ │ │ ldr r3, [pc, #20] @ f0170 <__cxa_atexit@plt+0xe4afc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r2, ip, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -234422,15 +234422,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - stlexheq r5, ip, [r2] │ │ │ │ + stlexheq r5, r4, [r2] │ │ │ │ @ instruction: 0x01cc1c98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ f0598 <__cxa_atexit@plt+0xe4f24> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -234499,16 +234499,16 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - mvneq r5, r8, lsr #27 │ │ │ │ mvneq r5, r0, lsr #27 │ │ │ │ + @ instruction: 0x01e25d98 │ │ │ │ biceq r1, ip, r0, ror #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ f06b8 <__cxa_atexit@plt+0xe5044> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -234561,16 +234561,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r5, [r2, #196]! @ 0xc4 │ │ │ │ mvneq r5, ip, lsr #25 │ │ │ │ + mvneq r5, r4, lsr #25 │ │ │ │ biceq r1, ip, r8, asr sl │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -234591,16 +234591,16 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #19 │ │ │ │ mov r8, #1 │ │ │ │ b efeb0 <__cxa_atexit@plt+0xe483c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, ip, lsl #24 │ │ │ │ mvneq r5, r4, lsl #24 │ │ │ │ + strdeq r5, [r2, #188]! @ 0xbc │ │ │ │ biceq r1, ip, r8, ror #19 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -234636,16 +234636,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #24] @ f08bc <__cxa_atexit@plt+0xe5248> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e25b94 │ │ │ │ mvneq r5, ip, lsl #23 │ │ │ │ + mvneq r5, r4, lsl #23 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ biceq r1, ip, r0, asr r9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -234666,16 +234666,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, r4, ror #21 │ │ │ │ ldrdeq r5, [r2, #172]! @ 0xac │ │ │ │ + ldrdeq r5, [r2, #164]! @ 0xa4 │ │ │ │ ldrdeq r1, [ip, #132] @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f098c <__cxa_atexit@plt+0xe5318> │ │ │ │ ldr r2, [pc, #88] @ f09a8 <__cxa_atexit@plt+0xe5334> │ │ │ │ @@ -234698,15 +234698,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f09b0 <__cxa_atexit@plt+0xe533c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r4, lsr #18 │ │ │ │ + mvneq r5, ip, lsl r9 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ biceq r1, ip, r0, ror r8 │ │ │ │ biceq r1, ip, ip, asr #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -234729,15 +234729,15 @@ │ │ │ │ ldr r7, [pc, #24] @ f0a28 <__cxa_atexit@plt+0xe53b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - ldrdeq r5, [r2, #140]! @ 0x8c │ │ │ │ + ldrdeq r5, [r2, #132]! @ 0x84 │ │ │ │ biceq r1, ip, r4, lsl #16 │ │ │ │ biceq r1, ip, r8, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi f0a8c <__cxa_atexit@plt+0xe5418> │ │ │ │ @@ -234757,17 +234757,17 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r4, lsr #16 │ │ │ │ - strdeq r5, [r2, #128]! @ 0x80 │ │ │ │ - mvneq r5, r0, ror #21 │ │ │ │ + mvneq r5, ip, lsl r8 │ │ │ │ + mvneq r5, r8, ror #17 │ │ │ │ + ldrdeq r5, [r2, #168]! @ 0xa8 │ │ │ │ @ instruction: 0x01cc1790 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi f0b00 <__cxa_atexit@plt+0xe548c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -234786,17 +234786,17 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r5, sl │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r5, [r2, #112]! @ 0x70 │ │ │ │ - mvneq r5, ip, ror r8 │ │ │ │ - mvneq r5, r0, ror sl │ │ │ │ + mvneq r5, r8, lsr #15 │ │ │ │ + mvneq r5, r4, ror r8 │ │ │ │ + mvneq r5, r8, ror #20 │ │ │ │ biceq r1, ip, r4, ror #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f0b80 <__cxa_atexit@plt+0xe550c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -234823,15 +234823,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f0ba4 <__cxa_atexit@plt+0xe5530> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, lsr r7 │ │ │ │ + mvneq r5, r0, lsr r7 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ strdeq r1, [ip, #96] @ 0x60 │ │ │ │ ldrdeq r1, [ip, #96] @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -234859,32 +234859,32 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f0c34 <__cxa_atexit@plt+0xe55c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, lsr #13 │ │ │ │ + mvneq r5, r0, lsr #13 │ │ │ │ muleq r0, ip, r8 │ │ │ │ biceq r1, ip, r8, ror r6 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f0c68 <__cxa_atexit@plt+0xe55f4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ f0c70 <__cxa_atexit@plt+0xe55fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b c20154 <__cxa_atexit@plt+0xc14ae0> │ │ │ │ + b ce59c4 <__cxa_atexit@plt+0xcda350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, lsl r6 │ │ │ │ + mvneq r5, r0, lsl r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f0cb8 <__cxa_atexit@plt+0xe5644> │ │ │ │ ldr r7, [pc, #52] @ f0cc8 <__cxa_atexit@plt+0xe5654> │ │ │ │ @@ -234983,16 +234983,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - mvneq r5, ip, asr #12 │ │ │ │ - mvneq r5, ip, asr r5 │ │ │ │ + mvneq r5, r4, asr #12 │ │ │ │ + mvneq r5, r4, asr r5 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ biceq r1, ip, r0, asr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f0eb0 <__cxa_atexit@plt+0xe583c> │ │ │ │ @@ -235031,19 +235031,19 @@ │ │ │ │ ldr r5, [pc, #36] @ f0eec <__cxa_atexit@plt+0xe5878> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r5, r0, lsr #8 │ │ │ │ + mvneq r5, r8, lsl r4 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - strdeq r5, [r2, #60]! @ 0x3c │ │ │ │ + strdeq r5, [r2, #52]! @ 0x34 │ │ │ │ biceq r1, ip, r0, asr #7 │ │ │ │ - strheq r5, [r2, #48]! @ 0x30 │ │ │ │ + mvneq r5, r8, lsr #7 │ │ │ │ biceq r1, ip, r4, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f0f34 <__cxa_atexit@plt+0xe58c0> │ │ │ │ @@ -235120,19 +235120,19 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r2, #36]! @ 0x24 │ │ │ │ - mvneq r5, r4, ror #4 │ │ │ │ + mvneq r5, ip, ror #5 │ │ │ │ + mvneq r5, ip, asr r2 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ muleq r0, r8, r0 │ │ │ │ - mvneq r5, r8, lsl r3 │ │ │ │ + mvneq r5, r0, lsl r3 │ │ │ │ biceq r1, ip, r4, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f10bc <__cxa_atexit@plt+0xe5a48> │ │ │ │ @@ -235158,15 +235158,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ f10e0 <__cxa_atexit@plt+0xe5a6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r2, #28]! │ │ │ │ + strdeq r5, [r2, #20]! │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ biceq r1, ip, ip, asr #3 │ │ │ │ @ instruction: 0x01cc1190 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -235208,18 +235208,18 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r2, #8]! │ │ │ │ + strdeq r5, [r2, #0]! │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - mvneq r5, r8, lsr #3 │ │ │ │ + mvneq r5, r0, lsr #3 │ │ │ │ biceq r1, ip, r8, asr #1 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f129c <__cxa_atexit@plt+0xe5c28> │ │ │ │ @@ -235286,34 +235286,34 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r5, r8, lsl #1 │ │ │ │ - mvneq r4, r8, ror #31 │ │ │ │ + mvneq r5, r0, lsl #1 │ │ │ │ + mvneq r4, r0, ror #31 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - @ instruction: 0x01e2509c │ │ │ │ + @ instruction: 0x01e25094 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f131c <__cxa_atexit@plt+0xe5ca8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ f1324 <__cxa_atexit@plt+0xe5cb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b c20154 <__cxa_atexit@plt+0xc14ae0> │ │ │ │ + b ce59c4 <__cxa_atexit@plt+0xcda350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, ror #30 │ │ │ │ + mvneq r4, ip, asr pc │ │ │ │ biceq r0, ip, r0, asr #30 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f1368 <__cxa_atexit@plt+0xe5cf4> │ │ │ │ ldr r2, [pc, #40] @ f1370 <__cxa_atexit@plt+0xe5cfc> │ │ │ │ @@ -235321,19 +235321,19 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [pc, #28] @ f1374 <__cxa_atexit@plt+0xe5d00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2ae660 <__cxa_atexit@plt+0x2a2fec> │ │ │ │ + b 8f2858 <__cxa_atexit@plt+0x8e71e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq r4, ip, lsl pc │ │ │ │ + mvneq r4, r4, lsl pc │ │ │ │ biceq r0, ip, r4, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1769a20 <__cxa_atexit@plt+0x175e3ac> │ │ │ │ @@ -235361,15 +235361,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #32] @ f1414 <__cxa_atexit@plt+0xe5da0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r4, [r2, #228]! @ 0xe4 │ │ │ │ + mvneq r4, ip, lsr #29 │ │ │ │ biceq r0, ip, r0, asr lr │ │ │ │ biceq r0, ip, r8, asr #28 │ │ │ │ biceq r0, ip, r8, asr lr │ │ │ │ biceq r0, ip, r0, asr lr │ │ │ │ biceq r0, ip, ip, asr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -235524,28 +235524,28 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #32 │ │ │ │ b f1678 <__cxa_atexit@plt+0xe6004> │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ - stlexheq r4, r0, [r2] │ │ │ │ - stlexheq r4, ip, [r2] │ │ │ │ + mvneq r4, r8, lsl #29 │ │ │ │ + stlexheq r4, r4, [r2] │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - strdeq r4, [r2, #224]! @ 0xe0 │ │ │ │ - strdeq r4, [r2, #224]! @ 0xe0 │ │ │ │ + mvneq r4, r8, ror #29 │ │ │ │ + mvneq r4, r8, ror #29 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - @ instruction: 0x01e24d9c │ │ │ │ - mvneq r4, r4, asr lr │ │ │ │ + @ instruction: 0x01e24d94 │ │ │ │ + mvneq r4, ip, asr #28 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - strdeq r4, [r2, #212]! @ 0xd4 │ │ │ │ - strheq r4, [r2, #228]! @ 0xe4 │ │ │ │ + mvneq r4, ip, ror #27 │ │ │ │ + mvneq r4, ip, lsr #29 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - mvneq r4, r4, asr lr │ │ │ │ - mvneq r4, r4, ror #28 │ │ │ │ + mvneq r4, ip, asr #28 │ │ │ │ + mvneq r4, ip, asr lr │ │ │ │ biceq ip, fp, ip │ │ │ │ biceq r0, ip, r8, asr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f1708 <__cxa_atexit@plt+0xe6094> │ │ │ │ @@ -235557,15 +235557,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [ip, #176] @ 0xb0 │ │ │ │ - mvneq r4, r0, lsl #23 │ │ │ │ + mvneq r4, r8, ror fp │ │ │ │ biceq r0, ip, r8, ror fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -235590,16 +235590,16 @@ │ │ │ │ ldr r7, [pc, #28] @ f17a0 <__cxa_atexit@plt+0xe612c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r4, r4, lsr #25 │ │ │ │ - mvneq r4, r4, lsr #25 │ │ │ │ + @ instruction: 0x01e24c9c │ │ │ │ + @ instruction: 0x01e24c9c │ │ │ │ biceq r0, ip, r0, lsr #22 │ │ │ │ biceq r0, ip, r0, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f1800 <__cxa_atexit@plt+0xe618c> │ │ │ │ @@ -235623,15 +235623,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f1824 <__cxa_atexit@plt+0xe61b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r4, [r2, #160]! @ 0xa0 │ │ │ │ + mvneq r4, r8, lsr #21 │ │ │ │ @ instruction: 0xffffece8 │ │ │ │ strdeq r0, [ip, #156] @ 0x9c │ │ │ │ ldrdeq r0, [ip, #152] @ 0x98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -235653,15 +235653,15 @@ │ │ │ │ ldr r7, [pc, #24] @ f1898 <__cxa_atexit@plt+0xe6224> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strheq r4, [r2, #180]! @ 0xb4 │ │ │ │ + mvneq r4, ip, lsr #23 │ │ │ │ biceq r0, ip, ip, lsr sl │ │ │ │ @ instruction: 0x01cc089c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -235702,15 +235702,15 @@ │ │ │ │ add sl, r3, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [r3, #15] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [ip, #116] @ 0x74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ f19d0 <__cxa_atexit@plt+0xe635c> │ │ │ │ @@ -235731,15 +235731,15 @@ │ │ │ │ add sl, r3, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [r3, #15] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ biceq r0, ip, r4, ror #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -235752,15 +235752,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [r7, #15] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r0, ip, r4, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b f18dc <__cxa_atexit@plt+0xe6268> │ │ │ │ @@ -235803,20 +235803,20 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #28] @ f1af8 <__cxa_atexit@plt+0xe6484> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r0, lsl r8 │ │ │ │ + mvneq r4, r8, lsl #16 │ │ │ │ strdeq r0, [ip, #124] @ 0x7c │ │ │ │ - strdeq r4, [r2, #140]! @ 0x8c │ │ │ │ - mvneq r4, r8, lsl #21 │ │ │ │ - mvneq r4, ip, lsr r9 │ │ │ │ - mvneq r4, r4, asr #21 │ │ │ │ + strdeq r4, [r2, #132]! @ 0x84 │ │ │ │ + mvneq r4, r0, lsl #21 │ │ │ │ + mvneq r4, r4, lsr r9 │ │ │ │ + strheq r4, [r2, #172]! @ 0xac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f1b64 <__cxa_atexit@plt+0xe64f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -235840,15 +235840,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f1b88 <__cxa_atexit@plt+0xe6514> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, asr #14 │ │ │ │ + mvneq r4, r4, asr #14 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq r0, ip, r8, ror #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -235925,16 +235925,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - mvneq r4, r0, lsl #12 │ │ │ │ - mvneq r4, r0, ror r6 │ │ │ │ + strdeq r4, [r2, #88]! @ 0x58 │ │ │ │ + mvneq r4, r8, ror #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #72] @ f1d38 <__cxa_atexit@plt+0xe66c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -236002,15 +236002,15 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - mvneq r4, r0, lsr r5 │ │ │ │ + mvneq r4, r8, lsr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f1eb4 <__cxa_atexit@plt+0xe6840> │ │ │ │ ldr lr, [pc, #172] @ f1ed8 <__cxa_atexit@plt+0xe6864> │ │ │ │ @@ -236055,17 +236055,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - mvneq r4, r8, lsr r4 │ │ │ │ + mvneq r4, r0, lsr r4 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - mvneq r4, r8, ror #13 │ │ │ │ + mvneq r4, r0, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ f1f50 <__cxa_atexit@plt+0xe68dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -236085,15 +236085,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r4, r4, asr #12 │ │ │ │ + mvneq r4, ip, lsr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f1f98 <__cxa_atexit@plt+0xe6924> │ │ │ │ @@ -236105,15 +236105,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, r8, ror #11 │ │ │ │ + mvneq r4, r0, ror #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi f1fd0 <__cxa_atexit@plt+0xe695c> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ @@ -236247,15 +236247,15 @@ │ │ │ │ ldr r2, [pc, #112] @ f2238 <__cxa_atexit@plt+0xe6bc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r7, r9 │ │ │ │ mov r8, #1 │ │ │ │ - b dd335c <__cxa_atexit@plt+0xdc7ce8> │ │ │ │ + b f30220 <__cxa_atexit@plt+0xf24bac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ @@ -236270,19 +236270,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - mvneq r4, r4, lsl #4 │ │ │ │ + strdeq r4, [r2, #28]! │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - mvneq r4, r4, lsr r4 │ │ │ │ - mvneq r4, r0, lsr r4 │ │ │ │ + mvneq r4, ip, lsr #8 │ │ │ │ + mvneq r4, r8, lsr #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [pc, #148] @ f22fc <__cxa_atexit@plt+0xe6c88> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -236320,16 +236320,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrdeq r4, [r2, #32]! │ │ │ │ - mvneq r4, ip, asr #5 │ │ │ │ + mvneq r4, r8, asr #5 │ │ │ │ + mvneq r4, r4, asr #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f2370 <__cxa_atexit@plt+0xe6cfc> │ │ │ │ @@ -236351,16 +236351,16 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, fp │ │ │ │ b f1fe4 <__cxa_atexit@plt+0xe6970> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, r8, lsr r2 │ │ │ │ - mvneq r4, r4, lsr r2 │ │ │ │ + mvneq r4, r0, lsr r2 │ │ │ │ + mvneq r4, ip, lsr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #84] @ f23f4 <__cxa_atexit@plt+0xe6d80> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -236377,38 +236377,38 @@ │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b dd335c <__cxa_atexit@plt+0xdc7ce8> │ │ │ │ + b f30220 <__cxa_atexit@plt+0xf24bac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r4, r8 │ │ │ │ + mvneq r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ f243c <__cxa_atexit@plt+0xe6dc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ f2440 <__cxa_atexit@plt+0xe6dcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b dd335c <__cxa_atexit@plt+0xdc7ce8> │ │ │ │ + b f30220 <__cxa_atexit@plt+0xf24bac> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strheq r3, [r2, #244]! @ 0xf4 │ │ │ │ + mvneq r3, ip, lsr #31 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc f2484 <__cxa_atexit@plt+0xe6e10> │ │ │ │ @@ -236537,31 +236537,31 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b dd335c <__cxa_atexit@plt+0xdc7ce8> │ │ │ │ + b f30220 <__cxa_atexit@plt+0xf24bac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ f26ac <__cxa_atexit@plt+0xe7038> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvneq r3, r4, lsr #30 │ │ │ │ - mvneq r3, r0, lsl #27 │ │ │ │ + mvneq r3, ip, lsl pc │ │ │ │ + mvneq r3, r8, ror sp │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ biceq pc, fp, r4, asr ip @ │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ biceq pc, fp, r4, lsr ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -236590,15 +236590,15 @@ │ │ │ │ biceq pc, fp, r0, ror #23 │ │ │ │ biceq pc, fp, r4, ror #23 │ │ │ │ biceq pc, fp, r4, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b df2f1c <__cxa_atexit@plt+0xde78a8> │ │ │ │ + b f4fde0 <__cxa_atexit@plt+0xf4476c> │ │ │ │ biceq pc, fp, r0, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #96] @ f27bc <__cxa_atexit@plt+0xe7148> │ │ │ │ @@ -236619,22 +236619,22 @@ │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr sl, [r5] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b dd335c <__cxa_atexit@plt+0xdc7ce8> │ │ │ │ + b f30220 <__cxa_atexit@plt+0xf24bac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq r3, r4, ror #27 │ │ │ │ - mvneq r3, ip, lsr ip │ │ │ │ + ldrdeq r3, [r2, #220]! @ 0xdc │ │ │ │ + mvneq r3, r4, lsr ip │ │ │ │ strdeq pc, [fp, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ f2818 <__cxa_atexit@plt+0xe71a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ f281c <__cxa_atexit@plt+0xe71a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -236645,18 +236645,18 @@ │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b dd335c <__cxa_atexit@plt+0xdc7ce8> │ │ │ │ + b f30220 <__cxa_atexit@plt+0xf24bac> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r3, ip, ror sp │ │ │ │ - ldrdeq r3, [r2, #180]! @ 0xb4 │ │ │ │ + mvneq r3, r4, ror sp │ │ │ │ + mvneq r3, ip, asr #23 │ │ │ │ @ instruction: 0x01cbfa98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -236700,15 +236700,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ f28f8 <__cxa_atexit@plt+0xe7284> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, ror #19 │ │ │ │ + ldrdeq r3, [r2, #156]! @ 0x9c │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ biceq pc, fp, r0, asr #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -236799,19 +236799,19 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r3, r4, lsl #19 │ │ │ │ + mvneq r3, ip, ror r9 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - mvneq r3, r0, ror #19 │ │ │ │ - @ instruction: 0x01e23b90 │ │ │ │ - ldrdeq r3, [r2, #144]! @ 0x90 │ │ │ │ + ldrdeq r3, [r2, #152]! @ 0x98 │ │ │ │ + mvneq r3, r8, lsl #23 │ │ │ │ + mvneq r3, r8, asr #19 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2ac8 <__cxa_atexit@plt+0xe7454> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -236820,15 +236820,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r3, [r2, #124]! @ 0x7c │ │ │ │ + strheq r3, [r2, #116]! @ 0x74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f2b24 <__cxa_atexit@plt+0xe74b0> │ │ │ │ ldr r2, [pc, #88] @ f2b4c <__cxa_atexit@plt+0xe74d8> │ │ │ │ @@ -236851,17 +236851,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f2b50 <__cxa_atexit@plt+0xe74dc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, lsl #15 │ │ │ │ + mvneq r3, r8, ror r7 │ │ │ │ biceq sl, fp, ip, asr #11 │ │ │ │ - ldrdeq r3, [r2, #136]! @ 0x88 │ │ │ │ + ldrdeq r3, [r2, #128]! @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2bb0 <__cxa_atexit@plt+0xe753c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -236884,15 +236884,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r3, r4, ror #13 │ │ │ │ + ldrdeq r3, [r2, #108]! @ 0x6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2c0c <__cxa_atexit@plt+0xe7598> │ │ │ │ ldr r2, [pc, #36] @ f2c14 <__cxa_atexit@plt+0xe75a0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -236902,15 +236902,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01cbba94 │ │ │ │ - mvneq r3, ip, ror r6 │ │ │ │ + mvneq r3, r4, ror r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f2c94 <__cxa_atexit@plt+0xe7620> │ │ │ │ @@ -236941,15 +236941,15 @@ │ │ │ │ b f2ca4 <__cxa_atexit@plt+0xe7630> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r3, ip, lsl r6 │ │ │ │ + mvneq r3, r4, lsl r6 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2cf4 <__cxa_atexit@plt+0xe7680> │ │ │ │ ldr r2, [pc, #36] @ f2cfc <__cxa_atexit@plt+0xe7688> │ │ │ │ @@ -236960,15 +236960,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sl, fp, ip, ror #25 │ │ │ │ - @ instruction: 0x01e23594 │ │ │ │ + mvneq r3, ip, lsl #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f2d84 <__cxa_atexit@plt+0xe7710> │ │ │ │ @@ -237001,15 +237001,15 @@ │ │ │ │ b f2d94 <__cxa_atexit@plt+0xe7720> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvneq r3, r4, lsr r5 │ │ │ │ + mvneq r3, ip, lsr #10 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f2dfc <__cxa_atexit@plt+0xe7788> │ │ │ │ @@ -237033,17 +237033,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f2e28 <__cxa_atexit@plt+0xe77b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, lsr #9 │ │ │ │ + mvneq r3, r0, lsr #9 │ │ │ │ strdeq sl, [fp, #44] @ 0x2c │ │ │ │ - mvneq r3, r8, lsl #12 │ │ │ │ + mvneq r3, r0, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2e88 <__cxa_atexit@plt+0xe7814> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -237066,15 +237066,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r3, ip, lsl #8 │ │ │ │ + mvneq r3, r4, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2ee4 <__cxa_atexit@plt+0xe7870> │ │ │ │ ldr r2, [pc, #36] @ f2eec <__cxa_atexit@plt+0xe7878> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -237084,15 +237084,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01cbb790 │ │ │ │ - mvneq r3, r4, lsr #7 │ │ │ │ + @ instruction: 0x01e2339c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f2f6c <__cxa_atexit@plt+0xe78f8> │ │ │ │ @@ -237123,15 +237123,15 @@ │ │ │ │ b f2f7c <__cxa_atexit@plt+0xe7908> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r3, r4, asr #6 │ │ │ │ + mvneq r3, ip, lsr r3 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2fcc <__cxa_atexit@plt+0xe7958> │ │ │ │ ldr r2, [pc, #36] @ f2fd4 <__cxa_atexit@plt+0xe7960> │ │ │ │ @@ -237142,15 +237142,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sl, fp, r0, lsl sl │ │ │ │ - strheq r3, [r2, #44]! @ 0x2c │ │ │ │ + strheq r3, [r2, #36]! @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f302c <__cxa_atexit@plt+0xe79b8> │ │ │ │ ldr r2, [pc, #88] @ f3054 <__cxa_atexit@plt+0xe79e0> │ │ │ │ @@ -237173,17 +237173,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f3058 <__cxa_atexit@plt+0xe79e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, ror r2 │ │ │ │ + mvneq r3, r0, ror r2 │ │ │ │ biceq sl, fp, r8, asr #1 │ │ │ │ - ldrdeq r3, [r2, #52]! @ 0x34 │ │ │ │ + mvneq r3, ip, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f30b8 <__cxa_atexit@plt+0xe7a44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -237206,15 +237206,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldrdeq r3, [r2, #28]! │ │ │ │ + ldrdeq r3, [r2, #20]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3114 <__cxa_atexit@plt+0xe7aa0> │ │ │ │ ldr r2, [pc, #36] @ f311c <__cxa_atexit@plt+0xe7aa8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -237224,15 +237224,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq fp, fp, r4, ror r5 │ │ │ │ - mvneq r3, r4, ror r1 │ │ │ │ + mvneq r3, ip, ror #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f319c <__cxa_atexit@plt+0xe7b28> │ │ │ │ @@ -237263,15 +237263,15 @@ │ │ │ │ b f31ac <__cxa_atexit@plt+0xe7b38> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r3, r4, lsl r1 │ │ │ │ + mvneq r3, ip, lsl #2 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f3214 <__cxa_atexit@plt+0xe7ba0> │ │ │ │ @@ -237295,17 +237295,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f3240 <__cxa_atexit@plt+0xe7bcc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e23090 │ │ │ │ + mvneq r3, r8, lsl #1 │ │ │ │ biceq r9, fp, r0, ror #29 │ │ │ │ - mvneq r3, ip, ror #3 │ │ │ │ + mvneq r3, r4, ror #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f32a0 <__cxa_atexit@plt+0xe7c2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -237328,15 +237328,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strdeq r2, [r2, #244]! @ 0xf4 │ │ │ │ + mvneq r2, ip, ror #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f32fc <__cxa_atexit@plt+0xe7c88> │ │ │ │ ldr r2, [pc, #36] @ f3304 <__cxa_atexit@plt+0xe7c90> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -237346,15 +237346,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq fp, fp, ip, lsl #7 │ │ │ │ - mvneq r2, ip, lsl #31 │ │ │ │ + mvneq r2, r4, lsl #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f3384 <__cxa_atexit@plt+0xe7d10> │ │ │ │ @@ -237385,15 +237385,15 @@ │ │ │ │ b f3394 <__cxa_atexit@plt+0xe7d20> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r2, ip, lsr #30 │ │ │ │ + mvneq r2, r4, lsr #30 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f33fc <__cxa_atexit@plt+0xe7d88> │ │ │ │ @@ -237417,17 +237417,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f3428 <__cxa_atexit@plt+0xe7db4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, lsr #29 │ │ │ │ + mvneq r2, r0, lsr #29 │ │ │ │ strdeq r9, [fp, #204] @ 0xcc │ │ │ │ - mvneq r3, r8 │ │ │ │ + mvneq r3, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3488 <__cxa_atexit@plt+0xe7e14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -237450,15 +237450,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r2, ip, lsl #28 │ │ │ │ + mvneq r2, r4, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f34e4 <__cxa_atexit@plt+0xe7e70> │ │ │ │ ldr r2, [pc, #36] @ f34ec <__cxa_atexit@plt+0xe7e78> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -237468,15 +237468,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01cbb190 │ │ │ │ - mvneq r2, r4, lsr #27 │ │ │ │ + @ instruction: 0x01e22d9c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f356c <__cxa_atexit@plt+0xe7ef8> │ │ │ │ @@ -237507,15 +237507,15 @@ │ │ │ │ b f357c <__cxa_atexit@plt+0xe7f08> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r2, r4, asr #26 │ │ │ │ + mvneq r2, ip, lsr sp │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f35cc <__cxa_atexit@plt+0xe7f58> │ │ │ │ ldr r2, [pc, #36] @ f35d4 <__cxa_atexit@plt+0xe7f60> │ │ │ │ @@ -237526,15 +237526,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sl, fp, ip, lsl #8 │ │ │ │ - strheq r2, [r2, #204]! @ 0xcc │ │ │ │ + strheq r2, [r2, #196]! @ 0xc4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f365c <__cxa_atexit@plt+0xe7fe8> │ │ │ │ @@ -237567,15 +237567,15 @@ │ │ │ │ b f366c <__cxa_atexit@plt+0xe7ff8> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvneq r2, ip, asr ip │ │ │ │ + mvneq r2, r4, asr ip │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -237612,15 +237612,15 @@ │ │ │ │ b f3720 <__cxa_atexit@plt+0xe80ac> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - strheq r2, [r2, #180]! @ 0xb4 │ │ │ │ + mvneq r2, ip, lsr #23 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f3788 <__cxa_atexit@plt+0xe8114> │ │ │ │ @@ -237644,17 +237644,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f37b4 <__cxa_atexit@plt+0xe8140> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, lsl fp │ │ │ │ + mvneq r2, r4, lsl fp │ │ │ │ biceq r9, fp, ip, ror #18 │ │ │ │ - mvneq r2, r8, ror ip │ │ │ │ + mvneq r2, r0, ror ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3814 <__cxa_atexit@plt+0xe81a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -237677,15 +237677,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r2, r0, lsl #21 │ │ │ │ + mvneq r2, r8, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3870 <__cxa_atexit@plt+0xe81fc> │ │ │ │ ldr r2, [pc, #36] @ f3878 <__cxa_atexit@plt+0xe8204> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -237695,15 +237695,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sl, fp, r8, lsl lr │ │ │ │ - mvneq r2, r8, lsl sl │ │ │ │ + mvneq r2, r0, lsl sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f38f8 <__cxa_atexit@plt+0xe8284> │ │ │ │ @@ -237734,15 +237734,15 @@ │ │ │ │ b f3908 <__cxa_atexit@plt+0xe8294> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - strheq r2, [r2, #152]! @ 0x98 │ │ │ │ + strheq r2, [r2, #144]! @ 0x90 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f3970 <__cxa_atexit@plt+0xe82fc> │ │ │ │ @@ -237766,17 +237766,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f399c <__cxa_atexit@plt+0xe8328> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, lsr r9 │ │ │ │ + mvneq r2, ip, lsr #18 │ │ │ │ biceq r9, fp, r8, lsl #15 │ │ │ │ - @ instruction: 0x01e22a94 │ │ │ │ + mvneq r2, ip, lsl #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f39fc <__cxa_atexit@plt+0xe8388> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -237799,15 +237799,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x01e22898 │ │ │ │ + @ instruction: 0x01e22890 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3a58 <__cxa_atexit@plt+0xe83e4> │ │ │ │ ldr r2, [pc, #36] @ f3a60 <__cxa_atexit@plt+0xe83ec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -237817,15 +237817,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sl, fp, ip, lsl ip │ │ │ │ - mvneq r2, r0, lsr r8 │ │ │ │ + mvneq r2, r8, lsr #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f3ae0 <__cxa_atexit@plt+0xe846c> │ │ │ │ @@ -237856,15 +237856,15 @@ │ │ │ │ b f3af0 <__cxa_atexit@plt+0xe847c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - ldrdeq r2, [r2, #112]! @ 0x70 │ │ │ │ + mvneq r2, r8, asr #15 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -237877,15 +237877,15 @@ │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, lsr r9 │ │ │ │ + mvneq r2, r8, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f3bac <__cxa_atexit@plt+0xe8538> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -237907,15 +237907,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r2, r4, ror #13 │ │ │ │ + ldrdeq r2, [r2, #108]! @ 0x6c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f3c54 <__cxa_atexit@plt+0xe85e0> │ │ │ │ @@ -237949,15 +237949,15 @@ │ │ │ │ b f3c64 <__cxa_atexit@plt+0xe85f0> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - mvneq r2, r8, ror #12 │ │ │ │ + mvneq r2, r0, ror #12 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f3ccc <__cxa_atexit@plt+0xe8658> │ │ │ │ @@ -237981,17 +237981,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f3cf8 <__cxa_atexit@plt+0xe8684> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [r2, #88]! @ 0x58 │ │ │ │ + ldrdeq r2, [r2, #80]! @ 0x50 │ │ │ │ biceq r9, fp, r8, lsr #8 │ │ │ │ - mvneq r2, r4, lsr r7 │ │ │ │ + mvneq r2, ip, lsr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3d58 <__cxa_atexit@plt+0xe86e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238014,15 +238014,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r2, ip, lsr r5 │ │ │ │ + mvneq r2, r4, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3db4 <__cxa_atexit@plt+0xe8740> │ │ │ │ ldr r2, [pc, #36] @ f3dbc <__cxa_atexit@plt+0xe8748> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -238032,15 +238032,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq sl, [fp, #132] @ 0x84 │ │ │ │ - ldrdeq r2, [r2, #68]! @ 0x44 │ │ │ │ + mvneq r2, ip, asr #9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f3e3c <__cxa_atexit@plt+0xe87c8> │ │ │ │ @@ -238071,15 +238071,15 @@ │ │ │ │ b f3e4c <__cxa_atexit@plt+0xe87d8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r2, r4, ror r4 │ │ │ │ + mvneq r2, ip, ror #8 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f3eb4 <__cxa_atexit@plt+0xe8840> │ │ │ │ @@ -238103,17 +238103,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f3ee0 <__cxa_atexit@plt+0xe886c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r2, #48]! @ 0x30 │ │ │ │ + mvneq r2, r8, ror #7 │ │ │ │ biceq r9, fp, r4, asr #4 │ │ │ │ - mvneq r2, r0, asr r5 │ │ │ │ + mvneq r2, r8, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3f40 <__cxa_atexit@plt+0xe88cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238136,15 +238136,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r2, r4, asr r3 │ │ │ │ + mvneq r2, ip, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3f9c <__cxa_atexit@plt+0xe8928> │ │ │ │ ldr r2, [pc, #36] @ f3fa4 <__cxa_atexit@plt+0xe8930> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -238154,15 +238154,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq sl, [fp, #104] @ 0x68 │ │ │ │ - mvneq r2, ip, ror #5 │ │ │ │ + mvneq r2, r4, ror #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f4024 <__cxa_atexit@plt+0xe89b0> │ │ │ │ @@ -238193,15 +238193,15 @@ │ │ │ │ b f4034 <__cxa_atexit@plt+0xe89c0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r2, ip, lsl #5 │ │ │ │ + mvneq r2, r4, lsl #5 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f409c <__cxa_atexit@plt+0xe8a28> │ │ │ │ @@ -238225,17 +238225,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f40c8 <__cxa_atexit@plt+0xe8a54> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, lsl #4 │ │ │ │ + mvneq r2, r0, lsl #4 │ │ │ │ biceq r9, fp, r4, asr r0 │ │ │ │ - mvneq r2, r0, ror #6 │ │ │ │ + mvneq r2, r8, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4128 <__cxa_atexit@plt+0xe8ab4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238258,15 +238258,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r2, ip, ror #2 │ │ │ │ + mvneq r2, r4, ror #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4184 <__cxa_atexit@plt+0xe8b10> │ │ │ │ ldr r2, [pc, #36] @ f418c <__cxa_atexit@plt+0xe8b18> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -238276,15 +238276,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sl, fp, ip, lsl r5 │ │ │ │ - mvneq r2, r4, lsl #2 │ │ │ │ + strdeq r2, [r2, #12]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f420c <__cxa_atexit@plt+0xe8b98> │ │ │ │ @@ -238315,15 +238315,15 @@ │ │ │ │ b f421c <__cxa_atexit@plt+0xe8ba8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r2, r4, lsr #1 │ │ │ │ + @ instruction: 0x01e2209c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -238336,15 +238336,15 @@ │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ sub r7, r6, #13 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, ror #3 │ │ │ │ + mvneq r2, r4, ror #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f42d8 <__cxa_atexit@plt+0xe8c64> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -238366,15 +238366,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strheq r1, [r2, #248]! @ 0xf8 │ │ │ │ + strheq r1, [r2, #240]! @ 0xf0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f4380 <__cxa_atexit@plt+0xe8d0c> │ │ │ │ @@ -238408,15 +238408,15 @@ │ │ │ │ b f4390 <__cxa_atexit@plt+0xe8d1c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - mvneq r1, ip, lsr pc │ │ │ │ + mvneq r1, r4, lsr pc │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -238455,15 +238455,15 @@ │ │ │ │ b f444c <__cxa_atexit@plt+0xe8dd8> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - stlexheq r1, r0, [r2] │ │ │ │ + mvneq r1, r8, lsl #29 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f44b4 <__cxa_atexit@plt+0xe8e40> │ │ │ │ @@ -238487,17 +238487,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f44e0 <__cxa_atexit@plt+0xe8e6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [r2, #208]! @ 0xd0 │ │ │ │ + mvneq r1, r8, ror #27 │ │ │ │ biceq r8, fp, r0, asr #24 │ │ │ │ - mvneq r1, ip, asr #30 │ │ │ │ + mvneq r1, r4, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4540 <__cxa_atexit@plt+0xe8ecc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238520,15 +238520,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r1, r4, asr sp │ │ │ │ + mvneq r1, ip, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f459c <__cxa_atexit@plt+0xe8f28> │ │ │ │ ldr r2, [pc, #36] @ f45a4 <__cxa_atexit@plt+0xe8f30> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -238538,15 +238538,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sl, fp, ip, ror #1 │ │ │ │ - mvneq r1, ip, ror #25 │ │ │ │ + mvneq r1, r4, ror #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f4624 <__cxa_atexit@plt+0xe8fb0> │ │ │ │ @@ -238577,15 +238577,15 @@ │ │ │ │ b f4634 <__cxa_atexit@plt+0xe8fc0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r1, ip, lsl #25 │ │ │ │ + mvneq r1, r4, lsl #25 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4684 <__cxa_atexit@plt+0xe9010> │ │ │ │ ldr r2, [pc, #36] @ f468c <__cxa_atexit@plt+0xe9018> │ │ │ │ @@ -238596,15 +238596,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r9, fp, r8, asr #6 │ │ │ │ - mvneq r1, r4, lsl #24 │ │ │ │ + strdeq r1, [r2, #188]! @ 0xbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f46cc <__cxa_atexit@plt+0xe9058> │ │ │ │ ldr r2, [pc, #36] @ f46d4 <__cxa_atexit@plt+0xe9060> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -238614,15 +238614,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r9, fp, r8, lsr #31 │ │ │ │ - strheq r1, [r2, #188]! @ 0xbc │ │ │ │ + strheq r1, [r2, #180]! @ 0xb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4714 <__cxa_atexit@plt+0xe90a0> │ │ │ │ ldr r2, [pc, #36] @ f471c <__cxa_atexit@plt+0xe90a8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -238632,15 +238632,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r9, fp, r4, ror pc │ │ │ │ - mvneq r1, r4, ror fp │ │ │ │ + mvneq r1, ip, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f475c <__cxa_atexit@plt+0xe90e8> │ │ │ │ ldr r2, [pc, #36] @ f4764 <__cxa_atexit@plt+0xe90f0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -238650,15 +238650,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r9, fp, r4, ror r2 │ │ │ │ - mvneq r1, ip, lsr #22 │ │ │ │ + mvneq r1, r4, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f47c4 <__cxa_atexit@plt+0xe9150> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238681,15 +238681,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - ldrdeq r1, [r2, #160]! @ 0xa0 │ │ │ │ + mvneq r1, r8, asr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4820 <__cxa_atexit@plt+0xe91ac> │ │ │ │ ldr r2, [pc, #36] @ f4828 <__cxa_atexit@plt+0xe91b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -238698,16 +238698,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, ror sl │ │ │ │ mvneq r1, r8, ror #20 │ │ │ │ + mvneq r1, r0, ror #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4864 <__cxa_atexit@plt+0xe91f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -238715,15 +238715,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b f4e40 <__cxa_atexit@plt+0xe97cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, lsr #20 │ │ │ │ + mvneq r1, r8, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f48c0 <__cxa_atexit@plt+0xe924c> │ │ │ │ ldr r2, [pc, #88] @ f48e8 <__cxa_atexit@plt+0xe9274> │ │ │ │ @@ -238746,17 +238746,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f48ec <__cxa_atexit@plt+0xe9278> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r4, ror #19 │ │ │ │ + ldrdeq r1, [r2, #156]! @ 0x9c │ │ │ │ biceq r8, fp, r4, lsr r8 │ │ │ │ - mvneq r1, r0, asr #22 │ │ │ │ + mvneq r1, r8, lsr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f494c <__cxa_atexit@plt+0xe92d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238779,15 +238779,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r1, r8, asr #18 │ │ │ │ + mvneq r1, r0, asr #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f49d0 <__cxa_atexit@plt+0xe935c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238812,15 +238812,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - mvneq r1, ip, asr #17 │ │ │ │ + mvneq r1, r4, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f4a44 <__cxa_atexit@plt+0xe93d0> │ │ │ │ ldr r2, [pc, #88] @ f4a6c <__cxa_atexit@plt+0xe93f8> │ │ │ │ @@ -238843,17 +238843,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f4a70 <__cxa_atexit@plt+0xe93fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, ror #16 │ │ │ │ + mvneq r1, r8, asr r8 │ │ │ │ strheq r8, [fp, #100] @ 0x64 │ │ │ │ - mvneq r1, r0, asr #19 │ │ │ │ + strheq r1, [r2, #152]! @ 0x98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4ad0 <__cxa_atexit@plt+0xe945c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238876,15 +238876,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r1, r4, asr #15 │ │ │ │ + strheq r1, [r2, #124]! @ 0x7c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4b54 <__cxa_atexit@plt+0xe94e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238909,15 +238909,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - mvneq r1, r8, asr #14 │ │ │ │ + mvneq r1, r0, asr #14 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f4bdc <__cxa_atexit@plt+0xe9568> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -238943,15 +238943,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r1, r4, asr #13 │ │ │ │ + strheq r1, [r2, #108]! @ 0x6c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ sub lr, r5, #32 │ │ │ │ cmp fp, lr │ │ │ │ bhi f4ce4 <__cxa_atexit@plt+0xe9670> │ │ │ │ @@ -239009,15 +239009,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #52 @ 0x34 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, ip, lsr r6 │ │ │ │ + mvneq r1, r4, lsr r6 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -239083,15 +239083,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b f4e20 <__cxa_atexit@plt+0xe97ac> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r4, lsr #9 │ │ │ │ + @ instruction: 0x01e2149c │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #36 @ 0x24 │ │ │ │ cmp fp, sl │ │ │ │ @@ -239267,15 +239267,15 @@ │ │ │ │ mov r0, #96 @ 0x60 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff608 │ │ │ │ - mvneq r1, r4, lsr #4 │ │ │ │ + mvneq r1, ip, lsl r2 │ │ │ │ @ instruction: 0xfffff784 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ @ instruction: 0xfffff664 │ │ │ │ @ instruction: 0xfffff608 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -239303,17 +239303,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f51a0 <__cxa_atexit@plt+0xe9b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, lsr r1 │ │ │ │ + mvneq r1, r8, lsr #2 │ │ │ │ biceq r7, fp, r4, lsl #31 │ │ │ │ - @ instruction: 0x01e21290 │ │ │ │ + mvneq r1, r8, lsl #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5200 <__cxa_atexit@plt+0xe9b8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -239336,15 +239336,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x01e21094 │ │ │ │ + mvneq r1, ip, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f525c <__cxa_atexit@plt+0xe9be8> │ │ │ │ ldr r2, [pc, #36] @ f5264 <__cxa_atexit@plt+0xe9bf0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -239354,15 +239354,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r9, fp, r8, lsl r4 │ │ │ │ - mvneq r1, ip, lsr #32 │ │ │ │ + mvneq r1, r4, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f52e4 <__cxa_atexit@plt+0xe9c70> │ │ │ │ @@ -239393,15 +239393,15 @@ │ │ │ │ b f52f4 <__cxa_atexit@plt+0xe9c80> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r0, ip, asr #31 │ │ │ │ + mvneq r0, r4, asr #31 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5344 <__cxa_atexit@plt+0xe9cd0> │ │ │ │ ldr r2, [pc, #36] @ f534c <__cxa_atexit@plt+0xe9cd8> │ │ │ │ @@ -239412,15 +239412,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01cb8690 │ │ │ │ - mvneq r0, r4, asr #30 │ │ │ │ + mvneq r0, ip, lsr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f53d4 <__cxa_atexit@plt+0xe9d60> │ │ │ │ @@ -239453,15 +239453,15 @@ │ │ │ │ b f53e4 <__cxa_atexit@plt+0xe9d70> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvneq r0, r4, ror #29 │ │ │ │ + ldrdeq r0, [r2, #236]! @ 0xec │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -239498,15 +239498,15 @@ │ │ │ │ b f5498 <__cxa_atexit@plt+0xe9e24> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - mvneq r0, ip, lsr lr │ │ │ │ + mvneq r0, r4, lsr lr │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f5500 <__cxa_atexit@plt+0xe9e8c> │ │ │ │ @@ -239530,17 +239530,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f552c <__cxa_atexit@plt+0xe9eb8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, lsr #27 │ │ │ │ + @ instruction: 0x01e20d9c │ │ │ │ strdeq r7, [fp, #180] @ 0xb4 │ │ │ │ - mvneq r0, r0, lsl #30 │ │ │ │ + strdeq r0, [r2, #232]! @ 0xe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f558c <__cxa_atexit@plt+0xe9f18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -239563,15 +239563,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r0, r8, lsl #26 │ │ │ │ + mvneq r0, r0, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f55e8 <__cxa_atexit@plt+0xe9f74> │ │ │ │ ldr r2, [pc, #36] @ f55f0 <__cxa_atexit@plt+0xe9f7c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -239581,15 +239581,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r9, fp, r0, lsr #1 │ │ │ │ - mvneq r0, r0, lsr #25 │ │ │ │ + @ instruction: 0x01e20c98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f5670 <__cxa_atexit@plt+0xe9ffc> │ │ │ │ @@ -239620,15 +239620,15 @@ │ │ │ │ b f5680 <__cxa_atexit@plt+0xea00c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r0, r0, asr #24 │ │ │ │ + mvneq r0, r8, lsr ip │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f56e8 <__cxa_atexit@plt+0xea074> │ │ │ │ @@ -239652,17 +239652,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f5714 <__cxa_atexit@plt+0xea0a0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r2, #188]! @ 0xbc │ │ │ │ + strheq r0, [r2, #180]! @ 0xb4 │ │ │ │ biceq r7, fp, ip, lsl #20 │ │ │ │ - mvneq r0, r8, lsl sp │ │ │ │ + mvneq r0, r0, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5774 <__cxa_atexit@plt+0xea100> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -239685,15 +239685,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r0, r0, lsr #22 │ │ │ │ + mvneq r0, r8, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f57d0 <__cxa_atexit@plt+0xea15c> │ │ │ │ ldr r2, [pc, #36] @ f57d8 <__cxa_atexit@plt+0xea164> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -239703,15 +239703,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r8, [fp, #232] @ 0xe8 │ │ │ │ - strheq r0, [r2, #168]! @ 0xa8 │ │ │ │ + strheq r0, [r2, #160]! @ 0xa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f5858 <__cxa_atexit@plt+0xea1e4> │ │ │ │ @@ -239742,15 +239742,15 @@ │ │ │ │ b f5868 <__cxa_atexit@plt+0xea1f4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r0, r8, asr sl │ │ │ │ + mvneq r0, r0, asr sl │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f58d0 <__cxa_atexit@plt+0xea25c> │ │ │ │ @@ -239774,17 +239774,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f58fc <__cxa_atexit@plt+0xea288> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r2, #148]! @ 0x94 │ │ │ │ + mvneq r0, ip, asr #19 │ │ │ │ biceq r7, fp, r0, lsr #16 │ │ │ │ - mvneq r0, ip, lsr #22 │ │ │ │ + mvneq r0, r4, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f595c <__cxa_atexit@plt+0xea2e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -239807,15 +239807,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r0, r8, lsr r9 │ │ │ │ + mvneq r0, r0, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f59b8 <__cxa_atexit@plt+0xea344> │ │ │ │ ldr r2, [pc, #36] @ f59c0 <__cxa_atexit@plt+0xea34c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -239825,15 +239825,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r8, fp, r8, ror #25 │ │ │ │ - ldrdeq r0, [r2, #128]! @ 0x80 │ │ │ │ + mvneq r0, r8, asr #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f5a40 <__cxa_atexit@plt+0xea3cc> │ │ │ │ @@ -239864,15 +239864,15 @@ │ │ │ │ b f5a50 <__cxa_atexit@plt+0xea3dc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r0, r0, ror r8 │ │ │ │ + mvneq r0, r8, ror #16 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f5ab8 <__cxa_atexit@plt+0xea444> │ │ │ │ @@ -239896,17 +239896,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f5ae4 <__cxa_atexit@plt+0xea470> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip, ror #15 │ │ │ │ + mvneq r0, r4, ror #15 │ │ │ │ biceq r7, fp, ip, lsr r6 │ │ │ │ - mvneq r0, r8, asr #18 │ │ │ │ + mvneq r0, r0, asr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5b44 <__cxa_atexit@plt+0xea4d0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -239929,15 +239929,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r0, r0, asr r7 │ │ │ │ + mvneq r0, r8, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5ba0 <__cxa_atexit@plt+0xea52c> │ │ │ │ ldr r2, [pc, #36] @ f5ba8 <__cxa_atexit@plt+0xea534> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -239947,15 +239947,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r8, fp, r8, ror #21 │ │ │ │ - mvneq r0, r8, ror #13 │ │ │ │ + mvneq r0, r0, ror #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f5c28 <__cxa_atexit@plt+0xea5b4> │ │ │ │ @@ -239986,15 +239986,15 @@ │ │ │ │ b f5c38 <__cxa_atexit@plt+0xea5c4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r0, r8, lsl #13 │ │ │ │ + mvneq r0, r0, lsl #13 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5c88 <__cxa_atexit@plt+0xea614> │ │ │ │ ldr r8, [pc, #36] @ f5c90 <__cxa_atexit@plt+0xea61c> │ │ │ │ @@ -240005,15 +240005,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, fp, r0, asr #26 │ │ │ │ - strdeq r0, [r2, #92]! @ 0x5c │ │ │ │ + strdeq r0, [r2, #84]! @ 0x54 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f5d18 <__cxa_atexit@plt+0xea6a4> │ │ │ │ @@ -240046,15 +240046,15 @@ │ │ │ │ b f5d28 <__cxa_atexit@plt+0xea6b4> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvneq r0, r0, lsr #11 │ │ │ │ + @ instruction: 0x01e20598 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -240091,15 +240091,15 @@ │ │ │ │ b f5ddc <__cxa_atexit@plt+0xea768> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - strdeq r0, [r2, #72]! @ 0x48 │ │ │ │ + strdeq r0, [r2, #64]! @ 0x40 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -240137,15 +240137,15 @@ │ │ │ │ b f5e94 <__cxa_atexit@plt+0xea820> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - mvneq r0, r4, asr #8 │ │ │ │ + mvneq r0, ip, lsr r4 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5ee4 <__cxa_atexit@plt+0xea870> │ │ │ │ ldr r2, [pc, #36] @ f5eec <__cxa_atexit@plt+0xea878> │ │ │ │ @@ -240156,15 +240156,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r8, fp, r4, lsr #15 │ │ │ │ - mvneq r0, r4, lsr #7 │ │ │ │ + @ instruction: 0x01e2039c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5f2c <__cxa_atexit@plt+0xea8b8> │ │ │ │ ldr r2, [pc, #36] @ f5f34 <__cxa_atexit@plt+0xea8c0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -240174,15 +240174,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01cb7a94 │ │ │ │ - mvneq r0, ip, asr r3 │ │ │ │ + mvneq r0, r4, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5f94 <__cxa_atexit@plt+0xea920> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -240205,15 +240205,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - mvneq r0, r0, lsl #6 │ │ │ │ + strdeq r0, [r2, #40]! @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f5ff0 <__cxa_atexit@plt+0xea97c> │ │ │ │ ldr r2, [pc, #36] @ f5ff8 <__cxa_atexit@plt+0xea984> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -240222,16 +240222,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, lsr #5 │ │ │ │ @ instruction: 0x01e20298 │ │ │ │ + @ instruction: 0x01e20290 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6034 <__cxa_atexit@plt+0xea9c0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -240239,15 +240239,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b f625c <__cxa_atexit@plt+0xeabe8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, asr r2 │ │ │ │ + mvneq r0, r8, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f6090 <__cxa_atexit@plt+0xeaa1c> │ │ │ │ ldr r2, [pc, #88] @ f60b8 <__cxa_atexit@plt+0xeaa44> │ │ │ │ @@ -240270,17 +240270,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f60bc <__cxa_atexit@plt+0xeaa48> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, lsl r2 │ │ │ │ + mvneq r0, ip, lsl #4 │ │ │ │ biceq r7, fp, r4, rrx │ │ │ │ - mvneq r0, r0, ror r3 │ │ │ │ + mvneq r0, r8, ror #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f611c <__cxa_atexit@plt+0xeaaa8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -240303,15 +240303,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r0, r8, ror r1 │ │ │ │ + mvneq r0, r0, ror r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f61a0 <__cxa_atexit@plt+0xeab2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -240336,15 +240336,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strdeq r0, [r2, #12]! │ │ │ │ + strdeq r0, [r2, #4]! │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f622c <__cxa_atexit@plt+0xeabb8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -240371,15 +240371,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r0, r8, ror r0 │ │ │ │ + mvneq r0, r0, ror r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #28 │ │ │ │ cmp fp, sl │ │ │ │ bhi f6330 <__cxa_atexit@plt+0xeacbc> │ │ │ │ @@ -240532,15 +240532,15 @@ │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - mvneq pc, r0, lsr lr @ │ │ │ │ + mvneq pc, r8, lsr #28 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6514 <__cxa_atexit@plt+0xeaea0> │ │ │ │ @@ -240552,15 +240552,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r7, [fp, #64] @ 0x40 │ │ │ │ - mvneq pc, r4, ror sp @ │ │ │ │ + mvneq pc, ip, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f655c <__cxa_atexit@plt+0xeaee8> │ │ │ │ ldr r2, [pc, #36] @ f6564 <__cxa_atexit@plt+0xeaef0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -240570,15 +240570,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r8, fp, r8, lsl r1 │ │ │ │ - mvneq pc, ip, lsr #26 │ │ │ │ + mvneq pc, r4, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f65a4 <__cxa_atexit@plt+0xeaf30> │ │ │ │ ldr r2, [pc, #36] @ f65ac <__cxa_atexit@plt+0xeaf38> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -240588,15 +240588,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r7, [fp, #48] @ 0x30 │ │ │ │ - mvneq pc, r4, ror #25 │ │ │ │ + ldrdeq pc, [r1, #204]! @ 0xcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f660c <__cxa_atexit@plt+0xeaf98> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -240619,15 +240619,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - mvneq pc, r8, lsl #25 │ │ │ │ + mvneq pc, r0, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6668 <__cxa_atexit@plt+0xeaff4> │ │ │ │ ldr r2, [pc, #36] @ f6670 <__cxa_atexit@plt+0xeaffc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -240636,16 +240636,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, lsr #24 │ │ │ │ mvneq pc, r0, lsr #24 │ │ │ │ + mvneq pc, r8, lsl ip @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f66ac <__cxa_atexit@plt+0xeb038> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -240653,15 +240653,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b f68d4 <__cxa_atexit@plt+0xeb260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r1, #184]! @ 0xb8 │ │ │ │ + ldrdeq pc, [r1, #176]! @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f6708 <__cxa_atexit@plt+0xeb094> │ │ │ │ ldr r2, [pc, #88] @ f6730 <__cxa_atexit@plt+0xeb0bc> │ │ │ │ @@ -240684,17 +240684,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f6734 <__cxa_atexit@plt+0xeb0c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e1fb9c │ │ │ │ + @ instruction: 0x01e1fb94 │ │ │ │ strdeq r6, [fp, #144] @ 0x90 │ │ │ │ - strdeq pc, [r1, #204]! @ 0xcc │ │ │ │ + strdeq pc, [r1, #196]! @ 0xc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6794 <__cxa_atexit@plt+0xeb120> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -240717,15 +240717,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq pc, r0, lsl #22 │ │ │ │ + strdeq pc, [r1, #168]! @ 0xa8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6818 <__cxa_atexit@plt+0xeb1a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -240750,15 +240750,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - mvneq pc, r4, lsl #21 │ │ │ │ + mvneq pc, ip, ror sl @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f68a4 <__cxa_atexit@plt+0xeb230> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -240785,15 +240785,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq pc, r0, lsl #20 │ │ │ │ + strdeq pc, [r1, #152]! @ 0x98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #28 │ │ │ │ cmp fp, sl │ │ │ │ bhi f69a8 <__cxa_atexit@plt+0xeb334> │ │ │ │ @@ -240946,15 +240946,15 @@ │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - strheq pc, [r1, #120]! @ 0x78 @ │ │ │ │ + strheq pc, [r1, #112]! @ 0x70 @ │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -240979,17 +240979,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f6bd0 <__cxa_atexit@plt+0xeb55c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r0, lsl #14 │ │ │ │ + strdeq pc, [r1, #104]! @ 0x68 │ │ │ │ biceq r6, fp, r4, asr r5 │ │ │ │ - mvneq pc, r0, ror #16 │ │ │ │ + mvneq pc, r8, asr r8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6c30 <__cxa_atexit@plt+0xeb5bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -241012,15 +241012,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq pc, r4, ror #12 │ │ │ │ + mvneq pc, ip, asr r6 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6c8c <__cxa_atexit@plt+0xeb618> │ │ │ │ ldr r2, [pc, #36] @ f6c94 <__cxa_atexit@plt+0xeb620> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -241030,15 +241030,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, fp, r8, ror #19 │ │ │ │ - strdeq pc, [r1, #92]! @ 0x5c │ │ │ │ + strdeq pc, [r1, #84]! @ 0x54 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f6d14 <__cxa_atexit@plt+0xeb6a0> │ │ │ │ @@ -241069,15 +241069,15 @@ │ │ │ │ b f6d24 <__cxa_atexit@plt+0xeb6b0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0x01e1f59c │ │ │ │ + @ instruction: 0x01e1f594 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6d74 <__cxa_atexit@plt+0xeb700> │ │ │ │ ldr r2, [pc, #36] @ f6d7c <__cxa_atexit@plt+0xeb708> │ │ │ │ @@ -241088,15 +241088,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r6, fp, r8, asr #24 │ │ │ │ - mvneq pc, r4, lsl r5 @ │ │ │ │ + mvneq pc, ip, lsl #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f6e04 <__cxa_atexit@plt+0xeb790> │ │ │ │ @@ -241129,15 +241129,15 @@ │ │ │ │ b f6e14 <__cxa_atexit@plt+0xeb7a0> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - strheq pc, [r1, #68]! @ 0x44 @ │ │ │ │ + mvneq pc, ip, lsr #9 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f6e7c <__cxa_atexit@plt+0xeb808> │ │ │ │ @@ -241161,17 +241161,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f6ea8 <__cxa_atexit@plt+0xeb834> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, lsr #8 │ │ │ │ + mvneq pc, r0, lsr #8 │ │ │ │ biceq r6, fp, ip, ror r2 │ │ │ │ - mvneq pc, r8, lsl #11 │ │ │ │ + mvneq pc, r0, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6f08 <__cxa_atexit@plt+0xeb894> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -241194,15 +241194,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq pc, ip, lsl #7 │ │ │ │ + mvneq pc, r4, lsl #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f6f64 <__cxa_atexit@plt+0xeb8f0> │ │ │ │ ldr r2, [pc, #36] @ f6f6c <__cxa_atexit@plt+0xeb8f8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -241212,15 +241212,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, fp, r0, lsl r7 │ │ │ │ - mvneq pc, r4, lsr #6 │ │ │ │ + mvneq pc, ip, lsl r3 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f6fec <__cxa_atexit@plt+0xeb978> │ │ │ │ @@ -241251,15 +241251,15 @@ │ │ │ │ b f6ffc <__cxa_atexit@plt+0xeb988> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq pc, r4, asr #5 │ │ │ │ + strheq pc, [r1, #44]! @ 0x2c @ │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -241273,15 +241273,15 @@ │ │ │ │ stmib r3, {r1, r2, r7, r8} │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, lsl r4 @ │ │ │ │ + mvneq pc, r0, lsl r4 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f70c4 <__cxa_atexit@plt+0xeba50> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -241305,15 +241305,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldrdeq pc, [r1, #20]! │ │ │ │ + mvneq pc, ip, asr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f7138 <__cxa_atexit@plt+0xebac4> │ │ │ │ ldr r2, [pc, #88] @ f7160 <__cxa_atexit@plt+0xebaec> │ │ │ │ @@ -241336,17 +241336,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f7164 <__cxa_atexit@plt+0xebaf0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, ip, ror #2 │ │ │ │ + mvneq pc, r4, ror #2 │ │ │ │ biceq r5, fp, r0, asr #31 │ │ │ │ - mvneq pc, ip, asr #5 │ │ │ │ + mvneq pc, r4, asr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f71c4 <__cxa_atexit@plt+0xebb50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -241369,15 +241369,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldrdeq pc, [r1, #0]! │ │ │ │ + mvneq pc, r8, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7220 <__cxa_atexit@plt+0xebbac> │ │ │ │ ldr r2, [pc, #36] @ f7228 <__cxa_atexit@plt+0xebbb4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -241387,15 +241387,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, fp, r4, asr r4 │ │ │ │ - mvneq pc, r8, rrx │ │ │ │ + mvneq pc, r0, rrx │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f72a8 <__cxa_atexit@plt+0xebc34> │ │ │ │ @@ -241426,15 +241426,15 @@ │ │ │ │ b f72b8 <__cxa_atexit@plt+0xebc44> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq pc, r8 │ │ │ │ + mvneq pc, r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f7320 <__cxa_atexit@plt+0xebcac> │ │ │ │ @@ -241458,17 +241458,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f734c <__cxa_atexit@plt+0xebcd8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, lsl #31 │ │ │ │ + mvneq lr, ip, ror pc │ │ │ │ ldrdeq r5, [fp, #216] @ 0xd8 │ │ │ │ - mvneq pc, r4, ror #1 │ │ │ │ + ldrdeq pc, [r1, #12]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f73ac <__cxa_atexit@plt+0xebd38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -241491,15 +241491,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq lr, r8, ror #29 │ │ │ │ + mvneq lr, r0, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7408 <__cxa_atexit@plt+0xebd94> │ │ │ │ ldr r2, [pc, #36] @ f7410 <__cxa_atexit@plt+0xebd9c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -241509,15 +241509,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, fp, ip, ror #4 │ │ │ │ - mvneq lr, r0, lsl #29 │ │ │ │ + mvneq lr, r8, ror lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f7490 <__cxa_atexit@plt+0xebe1c> │ │ │ │ @@ -241548,15 +241548,15 @@ │ │ │ │ b f74a0 <__cxa_atexit@plt+0xebe2c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq lr, r0, lsr #28 │ │ │ │ + mvneq lr, r8, lsl lr │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f74f0 <__cxa_atexit@plt+0xebe7c> │ │ │ │ ldr r2, [pc, #36] @ f74f8 <__cxa_atexit@plt+0xebe84> │ │ │ │ @@ -241567,15 +241567,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r6, fp, r8, asr #9 │ │ │ │ - @ instruction: 0x01e1ed98 │ │ │ │ + @ instruction: 0x01e1ed90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f7580 <__cxa_atexit@plt+0xebf0c> │ │ │ │ @@ -241608,15 +241608,15 @@ │ │ │ │ b f7590 <__cxa_atexit@plt+0xebf1c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvneq lr, r8, lsr sp │ │ │ │ + mvneq lr, r0, lsr sp │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f75dc <__cxa_atexit@plt+0xebf68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -241625,15 +241625,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, lsr #25 │ │ │ │ + mvneq lr, r0, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f7638 <__cxa_atexit@plt+0xebfc4> │ │ │ │ ldr r2, [pc, #88] @ f7660 <__cxa_atexit@plt+0xebfec> │ │ │ │ @@ -241656,17 +241656,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f7664 <__cxa_atexit@plt+0xebff0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, ror #24 │ │ │ │ + mvneq lr, r4, ror #24 │ │ │ │ strheq r5, [fp, #168] @ 0xa8 │ │ │ │ - mvneq lr, r4, asr #27 │ │ │ │ + strheq lr, [r1, #220]! @ 0xdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f76c4 <__cxa_atexit@plt+0xec050> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -241689,15 +241689,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldrdeq lr, [r1, #176]! @ 0xb0 │ │ │ │ + mvneq lr, r8, asr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7720 <__cxa_atexit@plt+0xec0ac> │ │ │ │ ldr r2, [pc, #36] @ f7728 <__cxa_atexit@plt+0xec0b4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -241707,15 +241707,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r6, fp, r0, lsl #31 │ │ │ │ - mvneq lr, r8, ror #22 │ │ │ │ + mvneq lr, r0, ror #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f77a8 <__cxa_atexit@plt+0xec134> │ │ │ │ @@ -241746,15 +241746,15 @@ │ │ │ │ b f77b8 <__cxa_atexit@plt+0xec144> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq lr, r8, lsl #22 │ │ │ │ + mvneq lr, r0, lsl #22 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f7808 <__cxa_atexit@plt+0xec194> │ │ │ │ ldr r2, [pc, #36] @ f7810 <__cxa_atexit@plt+0xec19c> │ │ │ │ @@ -241765,15 +241765,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r6, fp, ip, lsr #3 │ │ │ │ - mvneq lr, r0, lsl #21 │ │ │ │ + mvneq lr, r8, ror sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f7898 <__cxa_atexit@plt+0xec224> │ │ │ │ @@ -241806,15 +241806,15 @@ │ │ │ │ b f78a8 <__cxa_atexit@plt+0xec234> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvneq lr, r0, lsr #20 │ │ │ │ + mvneq lr, r8, lsl sl │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f7910 <__cxa_atexit@plt+0xec29c> │ │ │ │ @@ -241838,17 +241838,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f793c <__cxa_atexit@plt+0xec2c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e1e994 │ │ │ │ + mvneq lr, ip, lsl #19 │ │ │ │ biceq r5, fp, r4, ror #15 │ │ │ │ - strdeq lr, [r1, #160]! @ 0xa0 │ │ │ │ + mvneq lr, r8, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f799c <__cxa_atexit@plt+0xec328> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -241871,15 +241871,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strdeq lr, [r1, #136]! @ 0x88 │ │ │ │ + strdeq lr, [r1, #128]! @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f79f8 <__cxa_atexit@plt+0xec384> │ │ │ │ ldr r2, [pc, #36] @ f7a00 <__cxa_atexit@plt+0xec38c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -241889,15 +241889,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01cb6c90 │ │ │ │ - @ instruction: 0x01e1e890 │ │ │ │ + mvneq lr, r8, lsl #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f7a80 <__cxa_atexit@plt+0xec40c> │ │ │ │ @@ -241928,15 +241928,15 @@ │ │ │ │ b f7a90 <__cxa_atexit@plt+0xec41c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq lr, r0, lsr r8 │ │ │ │ + mvneq lr, r8, lsr #16 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -241949,15 +241949,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, lsr #20 │ │ │ │ + mvneq lr, r4, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f7b4c <__cxa_atexit@plt+0xec4d8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -241979,15 +241979,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq lr, r4, asr #14 │ │ │ │ + mvneq lr, ip, lsr r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f7bd4 <__cxa_atexit@plt+0xec560> │ │ │ │ ldr lr, [pc, #80] @ f7be0 <__cxa_atexit@plt+0xec56c> │ │ │ │ @@ -242009,15 +242009,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq lr, ip, asr #13 │ │ │ │ + mvneq lr, r4, asr #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r3, r7, lr} │ │ │ │ and r6, r8, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -242348,15 +242348,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r5, fp, r0, asr #17 │ │ │ │ - mvneq lr, r4, ror #2 │ │ │ │ + mvneq lr, ip, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f8184 <__cxa_atexit@plt+0xecb10> │ │ │ │ ldr r2, [pc, #88] @ f81ac <__cxa_atexit@plt+0xecb38> │ │ │ │ @@ -242379,17 +242379,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f81b0 <__cxa_atexit@plt+0xecb3c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, lsr #2 │ │ │ │ + mvneq lr, r8, lsl r1 │ │ │ │ biceq r4, fp, r8, ror pc │ │ │ │ - mvneq lr, r4, lsl #5 │ │ │ │ + mvneq lr, ip, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8210 <__cxa_atexit@plt+0xecb9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -242412,15 +242412,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq lr, r4, lsl #1 │ │ │ │ + mvneq lr, ip, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f826c <__cxa_atexit@plt+0xecbf8> │ │ │ │ ldr r2, [pc, #36] @ f8274 <__cxa_atexit@plt+0xecc00> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -242430,15 +242430,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r6, [fp, #52] @ 0x34 │ │ │ │ - mvneq lr, ip, lsl r0 │ │ │ │ + mvneq lr, r4, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f82f4 <__cxa_atexit@plt+0xecc80> │ │ │ │ @@ -242469,15 +242469,15 @@ │ │ │ │ b f8304 <__cxa_atexit@plt+0xecc90> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - strheq sp, [r1, #252]! @ 0xfc │ │ │ │ + strheq sp, [r1, #244]! @ 0xf4 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8354 <__cxa_atexit@plt+0xecce0> │ │ │ │ ldr r2, [pc, #36] @ f835c <__cxa_atexit@plt+0xecce8> │ │ │ │ @@ -242488,15 +242488,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r5, fp, r8, asr r6 │ │ │ │ - mvneq sp, r4, lsr pc │ │ │ │ + mvneq sp, ip, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f83b4 <__cxa_atexit@plt+0xecd40> │ │ │ │ ldr r2, [pc, #88] @ f83dc <__cxa_atexit@plt+0xecd68> │ │ │ │ @@ -242519,17 +242519,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f83e0 <__cxa_atexit@plt+0xecd6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r1, #224]! @ 0xe0 │ │ │ │ + mvneq sp, r8, ror #29 │ │ │ │ biceq r4, fp, ip, lsr sp │ │ │ │ - mvneq lr, r8, asr #32 │ │ │ │ + mvneq lr, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8440 <__cxa_atexit@plt+0xecdcc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -242552,15 +242552,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq sp, r4, asr lr │ │ │ │ + mvneq sp, ip, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f849c <__cxa_atexit@plt+0xece28> │ │ │ │ ldr r2, [pc, #36] @ f84a4 <__cxa_atexit@plt+0xece30> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -242570,15 +242570,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r6, fp, r4, lsl #4 │ │ │ │ - mvneq sp, ip, ror #27 │ │ │ │ + mvneq sp, r4, ror #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f8524 <__cxa_atexit@plt+0xeceb0> │ │ │ │ @@ -242609,15 +242609,15 @@ │ │ │ │ b f8534 <__cxa_atexit@plt+0xecec0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq sp, ip, lsl #27 │ │ │ │ + mvneq sp, r4, lsl #27 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f859c <__cxa_atexit@plt+0xecf28> │ │ │ │ @@ -242641,17 +242641,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f85c8 <__cxa_atexit@plt+0xecf54> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, lsl #26 │ │ │ │ + mvneq sp, r0, lsl #26 │ │ │ │ biceq r4, fp, ip, asr fp │ │ │ │ - mvneq sp, r8, ror #28 │ │ │ │ + mvneq sp, r0, ror #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8628 <__cxa_atexit@plt+0xecfb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -242674,15 +242674,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq sp, ip, ror #24 │ │ │ │ + mvneq sp, r4, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8684 <__cxa_atexit@plt+0xed010> │ │ │ │ ldr r2, [pc, #36] @ f868c <__cxa_atexit@plt+0xed018> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -242692,15 +242692,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r5, [fp, #240] @ 0xf0 │ │ │ │ - mvneq sp, r4, lsl #24 │ │ │ │ + strdeq sp, [r1, #188]! @ 0xbc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f870c <__cxa_atexit@plt+0xed098> │ │ │ │ @@ -242731,15 +242731,15 @@ │ │ │ │ b f871c <__cxa_atexit@plt+0xed0a8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq sp, r4, lsr #23 │ │ │ │ + @ instruction: 0x01e1db9c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f876c <__cxa_atexit@plt+0xed0f8> │ │ │ │ ldr r2, [pc, #36] @ f8774 <__cxa_atexit@plt+0xed100> │ │ │ │ @@ -242750,15 +242750,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r5, fp, ip, lsr r2 │ │ │ │ - mvneq sp, ip, lsl fp │ │ │ │ + mvneq sp, r4, lsl fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f87fc <__cxa_atexit@plt+0xed188> │ │ │ │ @@ -242791,15 +242791,15 @@ │ │ │ │ b f880c <__cxa_atexit@plt+0xed198> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - strheq sp, [r1, #172]! @ 0xac │ │ │ │ + strheq sp, [r1, #164]! @ 0xa4 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f8874 <__cxa_atexit@plt+0xed200> │ │ │ │ @@ -242823,17 +242823,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f88a0 <__cxa_atexit@plt+0xed22c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r0, lsr sl │ │ │ │ + mvneq sp, r8, lsr #20 │ │ │ │ biceq r4, fp, r4, lsl #17 │ │ │ │ - @ instruction: 0x01e1db90 │ │ │ │ + mvneq sp, r8, lsl #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8900 <__cxa_atexit@plt+0xed28c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -242856,15 +242856,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x01e1d994 │ │ │ │ + mvneq sp, ip, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f895c <__cxa_atexit@plt+0xed2e8> │ │ │ │ ldr r2, [pc, #36] @ f8964 <__cxa_atexit@plt+0xed2f0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -242874,15 +242874,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r5, fp, r8, lsl sp │ │ │ │ - mvneq sp, ip, lsr #18 │ │ │ │ + mvneq sp, r4, lsr #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f89e4 <__cxa_atexit@plt+0xed370> │ │ │ │ @@ -242913,15 +242913,15 @@ │ │ │ │ b f89f4 <__cxa_atexit@plt+0xed380> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq sp, ip, asr #17 │ │ │ │ + mvneq sp, r4, asr #17 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f8a5c <__cxa_atexit@plt+0xed3e8> │ │ │ │ @@ -242945,17 +242945,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f8a88 <__cxa_atexit@plt+0xed414> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, asr #16 │ │ │ │ + mvneq sp, r0, asr #16 │ │ │ │ @ instruction: 0x01cb469c │ │ │ │ - mvneq sp, r8, lsr #19 │ │ │ │ + mvneq sp, r0, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8ae8 <__cxa_atexit@plt+0xed474> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -242978,15 +242978,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq sp, ip, lsr #15 │ │ │ │ + mvneq sp, r4, lsr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8b44 <__cxa_atexit@plt+0xed4d0> │ │ │ │ ldr r2, [pc, #36] @ f8b4c <__cxa_atexit@plt+0xed4d8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -242996,15 +242996,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r5, fp, r0, lsr fp │ │ │ │ - mvneq sp, r4, asr #14 │ │ │ │ + mvneq sp, ip, lsr r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f8bcc <__cxa_atexit@plt+0xed558> │ │ │ │ @@ -243035,15 +243035,15 @@ │ │ │ │ b f8bdc <__cxa_atexit@plt+0xed568> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq sp, r4, ror #13 │ │ │ │ + ldrdeq sp, [r1, #108]! @ 0x6c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8c2c <__cxa_atexit@plt+0xed5b8> │ │ │ │ ldr r2, [pc, #36] @ f8c34 <__cxa_atexit@plt+0xed5c0> │ │ │ │ @@ -243054,15 +243054,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, fp, r8, ror sp │ │ │ │ - mvneq sp, ip, asr r6 │ │ │ │ + mvneq sp, r4, asr r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f8cbc <__cxa_atexit@plt+0xed648> │ │ │ │ @@ -243095,15 +243095,15 @@ │ │ │ │ b f8ccc <__cxa_atexit@plt+0xed658> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - strdeq sp, [r1, #92]! @ 0x5c │ │ │ │ + strdeq sp, [r1, #84]! @ 0x54 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f8d34 <__cxa_atexit@plt+0xed6c0> │ │ │ │ @@ -243127,17 +243127,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f8d60 <__cxa_atexit@plt+0xed6ec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r0, ror r5 │ │ │ │ + mvneq sp, r8, ror #10 │ │ │ │ biceq r4, fp, r4, asr #7 │ │ │ │ - ldrdeq sp, [r1, #96]! @ 0x60 │ │ │ │ + mvneq sp, r8, asr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8dc0 <__cxa_atexit@plt+0xed74c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -243160,15 +243160,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldrdeq sp, [r1, #68]! @ 0x44 │ │ │ │ + mvneq sp, ip, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8e1c <__cxa_atexit@plt+0xed7a8> │ │ │ │ ldr r2, [pc, #36] @ f8e24 <__cxa_atexit@plt+0xed7b0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243178,15 +243178,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r5, fp, r8, asr r8 │ │ │ │ - mvneq sp, ip, ror #8 │ │ │ │ + mvneq sp, r4, ror #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f8ea4 <__cxa_atexit@plt+0xed830> │ │ │ │ @@ -243217,15 +243217,15 @@ │ │ │ │ b f8eb4 <__cxa_atexit@plt+0xed840> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq sp, ip, lsl #8 │ │ │ │ + mvneq sp, r4, lsl #8 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f8f1c <__cxa_atexit@plt+0xed8a8> │ │ │ │ @@ -243249,17 +243249,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f8f48 <__cxa_atexit@plt+0xed8d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, lsl #7 │ │ │ │ + mvneq sp, r0, lsl #7 │ │ │ │ ldrdeq r4, [fp, #28] │ │ │ │ - mvneq sp, r8, ror #9 │ │ │ │ + mvneq sp, r0, ror #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f8fa8 <__cxa_atexit@plt+0xed934> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -243282,15 +243282,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq sp, ip, ror #5 │ │ │ │ + mvneq sp, r4, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9004 <__cxa_atexit@plt+0xed990> │ │ │ │ ldr r2, [pc, #36] @ f900c <__cxa_atexit@plt+0xed998> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243300,15 +243300,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r5, fp, r0, ror r6 │ │ │ │ - mvneq sp, r4, lsl #5 │ │ │ │ + mvneq sp, ip, ror r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f908c <__cxa_atexit@plt+0xeda18> │ │ │ │ @@ -243339,15 +243339,15 @@ │ │ │ │ b f909c <__cxa_atexit@plt+0xeda28> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq sp, r4, lsr #4 │ │ │ │ + mvneq sp, ip, lsl r2 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -243360,15 +243360,15 @@ │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, lsl #7 │ │ │ │ + mvneq sp, r0, lsl #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f9158 <__cxa_atexit@plt+0xedae4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -243390,15 +243390,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq sp, r8, lsr r1 │ │ │ │ + mvneq sp, r0, lsr r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9200 <__cxa_atexit@plt+0xedb8c> │ │ │ │ @@ -243432,15 +243432,15 @@ │ │ │ │ b f9210 <__cxa_atexit@plt+0xedb9c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - strheq sp, [r1, #12]! │ │ │ │ + strheq sp, [r1, #4]! │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9278 <__cxa_atexit@plt+0xedc04> │ │ │ │ @@ -243464,17 +243464,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f92a4 <__cxa_atexit@plt+0xedc30> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, lsr #32 │ │ │ │ + mvneq sp, r4, lsr #32 │ │ │ │ biceq r3, fp, r0, lsl #29 │ │ │ │ - mvneq sp, ip, lsl #3 │ │ │ │ + mvneq sp, r4, lsl #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9304 <__cxa_atexit@plt+0xedc90> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -243497,15 +243497,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strexheq ip, r0, [r1] │ │ │ │ + mvneq ip, r8, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9360 <__cxa_atexit@plt+0xedcec> │ │ │ │ ldr r2, [pc, #36] @ f9368 <__cxa_atexit@plt+0xedcf4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243515,15 +243515,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r5, fp, r4, lsl r3 │ │ │ │ - mvneq ip, r8, lsr #30 │ │ │ │ + mvneq ip, r0, lsr #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f93e8 <__cxa_atexit@plt+0xedd74> │ │ │ │ @@ -243554,15 +243554,15 @@ │ │ │ │ b f93f8 <__cxa_atexit@plt+0xedd84> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq ip, r8, asr #29 │ │ │ │ + mvneq ip, r0, asr #29 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -243576,15 +243576,15 @@ │ │ │ │ stmib r3, {r1, r2, r7, r8} │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq sp, [r1, #4]! │ │ │ │ + mvneq sp, ip, lsr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi f94c0 <__cxa_atexit@plt+0xede4c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -243608,15 +243608,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldrdeq ip, [r1, #216]! @ 0xd8 │ │ │ │ + ldrdeq ip, [r1, #208]! @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9534 <__cxa_atexit@plt+0xedec0> │ │ │ │ ldr r2, [pc, #88] @ f955c <__cxa_atexit@plt+0xedee8> │ │ │ │ @@ -243639,17 +243639,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f9560 <__cxa_atexit@plt+0xedeec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, ror sp │ │ │ │ + mvneq ip, r8, ror #26 │ │ │ │ biceq r3, fp, r4, asr #23 │ │ │ │ - ldrdeq ip, [r1, #224]! @ 0xe0 │ │ │ │ + mvneq ip, r8, asr #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f95c0 <__cxa_atexit@plt+0xedf4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -243672,15 +243672,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldrdeq ip, [r1, #196]! @ 0xc4 │ │ │ │ + mvneq ip, ip, asr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f961c <__cxa_atexit@plt+0xedfa8> │ │ │ │ ldr r2, [pc, #36] @ f9624 <__cxa_atexit@plt+0xedfb0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243690,15 +243690,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r5, fp, r8, asr r0 │ │ │ │ - mvneq ip, ip, ror #24 │ │ │ │ + mvneq ip, r4, ror #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f96a4 <__cxa_atexit@plt+0xee030> │ │ │ │ @@ -243729,15 +243729,15 @@ │ │ │ │ b f96b4 <__cxa_atexit@plt+0xee040> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq ip, ip, lsl #24 │ │ │ │ + mvneq ip, r4, lsl #24 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f971c <__cxa_atexit@plt+0xee0a8> │ │ │ │ @@ -243761,17 +243761,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f9748 <__cxa_atexit@plt+0xee0d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r8, lsl #23 │ │ │ │ + mvneq ip, r0, lsl #23 │ │ │ │ ldrdeq r3, [fp, #156] @ 0x9c │ │ │ │ - mvneq ip, r8, ror #25 │ │ │ │ + mvneq ip, r0, ror #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f97a8 <__cxa_atexit@plt+0xee134> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -243794,15 +243794,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq ip, ip, ror #21 │ │ │ │ + mvneq ip, r4, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9804 <__cxa_atexit@plt+0xee190> │ │ │ │ ldr r2, [pc, #36] @ f980c <__cxa_atexit@plt+0xee198> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243812,15 +243812,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, fp, r0, ror lr │ │ │ │ - mvneq ip, r4, lsl #21 │ │ │ │ + mvneq ip, ip, ror sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f988c <__cxa_atexit@plt+0xee218> │ │ │ │ @@ -243851,15 +243851,15 @@ │ │ │ │ b f989c <__cxa_atexit@plt+0xee228> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq ip, r4, lsr #20 │ │ │ │ + mvneq ip, ip, lsl sl │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9904 <__cxa_atexit@plt+0xee290> │ │ │ │ @@ -243883,17 +243883,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f9930 <__cxa_atexit@plt+0xee2bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, lsr #19 │ │ │ │ + @ instruction: 0x01e1c998 │ │ │ │ strdeq r3, [fp, #116] @ 0x74 │ │ │ │ - mvneq ip, r0, lsl #22 │ │ │ │ + strdeq ip, [r1, #168]! @ 0xa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9990 <__cxa_atexit@plt+0xee31c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -243916,15 +243916,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq ip, r4, lsl #18 │ │ │ │ + strdeq ip, [r1, #140]! @ 0x8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f99ec <__cxa_atexit@plt+0xee378> │ │ │ │ ldr r2, [pc, #36] @ f99f4 <__cxa_atexit@plt+0xee380> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243934,15 +243934,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, fp, r8, lsl #25 │ │ │ │ - @ instruction: 0x01e1c89c │ │ │ │ + @ instruction: 0x01e1c894 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9a74 <__cxa_atexit@plt+0xee400> │ │ │ │ @@ -243973,15 +243973,15 @@ │ │ │ │ b f9a84 <__cxa_atexit@plt+0xee410> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq ip, ip, lsr r8 │ │ │ │ + mvneq ip, r4, lsr r8 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9ad4 <__cxa_atexit@plt+0xee460> │ │ │ │ ldr r2, [pc, #36] @ f9adc <__cxa_atexit@plt+0xee468> │ │ │ │ @@ -243992,15 +243992,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r3, fp, ip, asr #29 │ │ │ │ - strheq ip, [r1, #116]! @ 0x74 │ │ │ │ + mvneq ip, ip, lsr #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9b64 <__cxa_atexit@plt+0xee4f0> │ │ │ │ @@ -244033,15 +244033,15 @@ │ │ │ │ b f9b74 <__cxa_atexit@plt+0xee500> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvneq ip, r4, asr r7 │ │ │ │ + mvneq ip, ip, asr #14 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -244078,15 +244078,15 @@ │ │ │ │ b f9c28 <__cxa_atexit@plt+0xee5b4> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - mvneq ip, ip, lsr #13 │ │ │ │ + mvneq ip, r4, lsr #13 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9c90 <__cxa_atexit@plt+0xee61c> │ │ │ │ @@ -244110,17 +244110,17 @@ │ │ │ │ ldr r7, [pc, #24] @ f9cbc <__cxa_atexit@plt+0xee648> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r4, lsl r6 │ │ │ │ + mvneq ip, ip, lsl #12 │ │ │ │ biceq r3, fp, r8, ror #8 │ │ │ │ - mvneq ip, r4, ror r7 │ │ │ │ + mvneq ip, ip, ror #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9d1c <__cxa_atexit@plt+0xee6a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -244143,15 +244143,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq ip, r8, ror r5 │ │ │ │ + mvneq ip, r0, ror r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9d78 <__cxa_atexit@plt+0xee704> │ │ │ │ ldr r2, [pc, #36] @ f9d80 <__cxa_atexit@plt+0xee70c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -244161,15 +244161,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r4, [fp, #140] @ 0x8c │ │ │ │ - mvneq ip, r0, lsl r5 │ │ │ │ + mvneq ip, r8, lsl #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi f9e00 <__cxa_atexit@plt+0xee78c> │ │ │ │ @@ -244200,15 +244200,15 @@ │ │ │ │ b f9e10 <__cxa_atexit@plt+0xee79c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - strheq ip, [r1, #64]! @ 0x40 │ │ │ │ + mvneq ip, r8, lsr #9 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9e60 <__cxa_atexit@plt+0xee7ec> │ │ │ │ ldr r2, [pc, #36] @ f9e68 <__cxa_atexit@plt+0xee7f4> │ │ │ │ @@ -244219,15 +244219,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r3, fp, ip, lsr fp │ │ │ │ - mvneq ip, r8, lsr #8 │ │ │ │ + mvneq ip, r0, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9ea8 <__cxa_atexit@plt+0xee834> │ │ │ │ ldr r2, [pc, #36] @ f9eb0 <__cxa_atexit@plt+0xee83c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -244237,15 +244237,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, fp, ip, asr #15 │ │ │ │ - mvneq ip, r0, ror #7 │ │ │ │ + ldrdeq ip, [r1, #56]! @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9ef0 <__cxa_atexit@plt+0xee87c> │ │ │ │ ldr r2, [pc, #36] @ f9ef8 <__cxa_atexit@plt+0xee884> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -244255,15 +244255,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r3, fp, r4, lsl #21 │ │ │ │ - @ instruction: 0x01e1c398 │ │ │ │ + @ instruction: 0x01e1c390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9f58 <__cxa_atexit@plt+0xee8e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -244286,15 +244286,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - mvneq ip, ip, lsr r3 │ │ │ │ + mvneq ip, r4, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9fb4 <__cxa_atexit@plt+0xee940> │ │ │ │ ldr r2, [pc, #36] @ f9fbc <__cxa_atexit@plt+0xee948> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -244303,16 +244303,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r1, #44]! @ 0x2c │ │ │ │ ldrdeq ip, [r1, #36]! @ 0x24 │ │ │ │ + mvneq ip, ip, asr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f9ff8 <__cxa_atexit@plt+0xee984> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -244320,15 +244320,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b fa220 <__cxa_atexit@plt+0xeebac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, ip, lsl #5 │ │ │ │ + mvneq ip, r4, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fa054 <__cxa_atexit@plt+0xee9e0> │ │ │ │ ldr r2, [pc, #88] @ fa07c <__cxa_atexit@plt+0xeea08> │ │ │ │ @@ -244351,17 +244351,17 @@ │ │ │ │ ldr r7, [pc, #24] @ fa080 <__cxa_atexit@plt+0xeea0c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, asr r2 │ │ │ │ + mvneq ip, r8, asr #4 │ │ │ │ biceq r3, fp, r4, lsr #1 │ │ │ │ - strheq ip, [r1, #48]! @ 0x30 │ │ │ │ + mvneq ip, r8, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa0e0 <__cxa_atexit@plt+0xeea6c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -244384,15 +244384,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strheq ip, [r1, #20]! │ │ │ │ + mvneq ip, ip, lsr #3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa164 <__cxa_atexit@plt+0xeeaf0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -244417,15 +244417,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - mvneq ip, r8, lsr r1 │ │ │ │ + mvneq ip, r0, lsr r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa1f0 <__cxa_atexit@plt+0xeeb7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -244452,15 +244452,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strheq ip, [r1, #4]! │ │ │ │ + mvneq ip, ip, lsr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #28 │ │ │ │ cmp fp, sl │ │ │ │ bhi fa2f4 <__cxa_atexit@plt+0xeec80> │ │ │ │ @@ -244613,15 +244613,15 @@ │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - mvneq fp, ip, ror #28 │ │ │ │ + mvneq fp, r4, ror #28 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -244646,17 +244646,17 @@ │ │ │ │ ldr r7, [pc, #24] @ fa51c <__cxa_atexit@plt+0xeeea8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strheq fp, [r1, #212]! @ 0xd4 │ │ │ │ + mvneq fp, ip, lsr #27 │ │ │ │ biceq r2, fp, r8, lsl #24 │ │ │ │ - mvneq fp, r4, lsl pc │ │ │ │ + mvneq fp, ip, lsl #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa57c <__cxa_atexit@plt+0xeef08> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -244679,15 +244679,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq fp, r8, lsl sp │ │ │ │ + mvneq fp, r0, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa5d8 <__cxa_atexit@plt+0xeef64> │ │ │ │ ldr r2, [pc, #36] @ fa5e0 <__cxa_atexit@plt+0xeef6c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -244697,15 +244697,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01cb409c │ │ │ │ - strheq fp, [r1, #192]! @ 0xc0 │ │ │ │ + mvneq fp, r8, lsr #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fa660 <__cxa_atexit@plt+0xeefec> │ │ │ │ @@ -244736,15 +244736,15 @@ │ │ │ │ b fa670 <__cxa_atexit@plt+0xeeffc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq fp, r0, asr ip │ │ │ │ + mvneq fp, r8, asr #24 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa6c0 <__cxa_atexit@plt+0xef04c> │ │ │ │ ldr r2, [pc, #36] @ fa6c8 <__cxa_atexit@plt+0xef054> │ │ │ │ @@ -244755,15 +244755,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r3, [fp, #40] @ 0x28 │ │ │ │ - mvneq fp, r8, asr #23 │ │ │ │ + mvneq fp, r0, asr #23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fa750 <__cxa_atexit@plt+0xef0dc> │ │ │ │ @@ -244796,15 +244796,15 @@ │ │ │ │ b fa760 <__cxa_atexit@plt+0xef0ec> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvneq fp, r8, ror #22 │ │ │ │ + mvneq fp, r0, ror #22 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa7ac <__cxa_atexit@plt+0xef138> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -244813,15 +244813,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r1, #168]! @ 0xa8 │ │ │ │ + ldrdeq fp, [r1, #160]! @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fa808 <__cxa_atexit@plt+0xef194> │ │ │ │ ldr r2, [pc, #88] @ fa830 <__cxa_atexit@plt+0xef1bc> │ │ │ │ @@ -244844,17 +244844,17 @@ │ │ │ │ ldr r7, [pc, #24] @ fa834 <__cxa_atexit@plt+0xef1c0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e1ba9c │ │ │ │ + @ instruction: 0x01e1ba94 │ │ │ │ strdeq r2, [fp, #128] @ 0x80 │ │ │ │ - strdeq fp, [r1, #188]! @ 0xbc │ │ │ │ + strdeq fp, [r1, #180]! @ 0xb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa894 <__cxa_atexit@plt+0xef220> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -244877,15 +244877,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq fp, r0, lsl #20 │ │ │ │ + strdeq fp, [r1, #152]! @ 0x98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fa8f0 <__cxa_atexit@plt+0xef27c> │ │ │ │ ldr r2, [pc, #36] @ fa8f8 <__cxa_atexit@plt+0xef284> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -244895,15 +244895,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r3, fp, r4, lsl #27 │ │ │ │ - @ instruction: 0x01e1b998 │ │ │ │ + @ instruction: 0x01e1b990 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fa978 <__cxa_atexit@plt+0xef304> │ │ │ │ @@ -244934,15 +244934,15 @@ │ │ │ │ b fa988 <__cxa_atexit@plt+0xef314> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq fp, r8, lsr r9 │ │ │ │ + mvneq fp, r0, lsr r9 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -244955,15 +244955,15 @@ │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, lsr #22 │ │ │ │ + mvneq fp, ip, lsl fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi faa44 <__cxa_atexit@plt+0xef3d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -244985,15 +244985,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq fp, ip, asr #16 │ │ │ │ + mvneq fp, r4, asr #16 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi faaec <__cxa_atexit@plt+0xef478> │ │ │ │ @@ -245027,15 +245027,15 @@ │ │ │ │ b faafc <__cxa_atexit@plt+0xef488> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - ldrdeq fp, [r1, #112]! @ 0x70 │ │ │ │ + mvneq fp, r8, asr #15 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fab80 <__cxa_atexit@plt+0xef50c> │ │ │ │ @@ -245060,15 +245060,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq fp, r8, lsr #14 │ │ │ │ + mvneq fp, r0, lsr #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r3, r7} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r6, r8, #3 │ │ │ │ @@ -245296,15 +245296,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r2, fp, ip, ror sl │ │ │ │ - mvneq fp, r4, asr r3 │ │ │ │ + mvneq fp, ip, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi faf94 <__cxa_atexit@plt+0xef920> │ │ │ │ ldr r2, [pc, #88] @ fafbc <__cxa_atexit@plt+0xef948> │ │ │ │ @@ -245327,17 +245327,17 @@ │ │ │ │ ldr r7, [pc, #24] @ fafc0 <__cxa_atexit@plt+0xef94c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r0, lsl r3 │ │ │ │ + mvneq fp, r8, lsl #6 │ │ │ │ biceq r2, fp, ip, asr r1 │ │ │ │ - mvneq fp, r8, ror #8 │ │ │ │ + mvneq fp, r0, ror #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb020 <__cxa_atexit@plt+0xef9ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -245360,15 +245360,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq fp, r4, ror r2 │ │ │ │ + mvneq fp, ip, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb07c <__cxa_atexit@plt+0xefa08> │ │ │ │ ldr r2, [pc, #36] @ fb084 <__cxa_atexit@plt+0xefa10> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -245378,15 +245378,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r3, fp, r4, lsr #12 │ │ │ │ - mvneq fp, ip, lsl #4 │ │ │ │ + mvneq fp, r4, lsl #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fb104 <__cxa_atexit@plt+0xefa90> │ │ │ │ @@ -245417,15 +245417,15 @@ │ │ │ │ b fb114 <__cxa_atexit@plt+0xefaa0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq fp, ip, lsr #3 │ │ │ │ + mvneq fp, r4, lsr #3 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb164 <__cxa_atexit@plt+0xefaf0> │ │ │ │ ldr r2, [pc, #36] @ fb16c <__cxa_atexit@plt+0xefaf8> │ │ │ │ @@ -245436,15 +245436,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r2, fp, ip, lsr #16 │ │ │ │ - mvneq fp, r4, lsr #2 │ │ │ │ + mvneq fp, ip, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb1ac <__cxa_atexit@plt+0xefb38> │ │ │ │ ldr r2, [pc, #36] @ fb1b4 <__cxa_atexit@plt+0xefb40> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -245454,15 +245454,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r3, fp, r8, asr #9 │ │ │ │ - ldrdeq fp, [r1, #12]! │ │ │ │ + ldrdeq fp, [r1, #4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb1f4 <__cxa_atexit@plt+0xefb80> │ │ │ │ ldr r2, [pc, #36] @ fb1fc <__cxa_atexit@plt+0xefb88> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -245472,15 +245472,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r2, fp, r0, lsl #15 │ │ │ │ - @ instruction: 0x01e1b094 │ │ │ │ + mvneq fp, ip, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb25c <__cxa_atexit@plt+0xefbe8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -245503,15 +245503,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - mvneq fp, r8, lsr r0 │ │ │ │ + mvneq fp, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb2b8 <__cxa_atexit@plt+0xefc44> │ │ │ │ ldr r2, [pc, #36] @ fb2c0 <__cxa_atexit@plt+0xefc4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -245520,16 +245520,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [r1, #248]! @ 0xf8 │ │ │ │ ldrdeq sl, [r1, #240]! @ 0xf0 │ │ │ │ + mvneq sl, r8, asr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb2fc <__cxa_atexit@plt+0xefc88> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -245537,15 +245537,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b fb524 <__cxa_atexit@plt+0xefeb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r8, lsl #31 │ │ │ │ + mvneq sl, r0, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fb358 <__cxa_atexit@plt+0xefce4> │ │ │ │ ldr r2, [pc, #88] @ fb380 <__cxa_atexit@plt+0xefd0c> │ │ │ │ @@ -245568,17 +245568,17 @@ │ │ │ │ ldr r7, [pc, #24] @ fb384 <__cxa_atexit@plt+0xefd10> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, asr #30 │ │ │ │ + mvneq sl, r4, asr #30 │ │ │ │ biceq r1, fp, r0, lsr #27 │ │ │ │ - mvneq fp, ip, lsr #1 │ │ │ │ + mvneq fp, r4, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb3e4 <__cxa_atexit@plt+0xefd70> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -245601,15 +245601,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strheq sl, [r1, #224]! @ 0xe0 │ │ │ │ + mvneq sl, r8, lsr #29 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb468 <__cxa_atexit@plt+0xefdf4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -245634,15 +245634,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - mvneq sl, r4, lsr lr │ │ │ │ + mvneq sl, ip, lsr #28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb4f4 <__cxa_atexit@plt+0xefe80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -245669,15 +245669,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strheq sl, [r1, #208]! @ 0xd0 │ │ │ │ + mvneq sl, r8, lsr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #28 │ │ │ │ cmp fp, sl │ │ │ │ bhi fb5f8 <__cxa_atexit@plt+0xeff84> │ │ │ │ @@ -245830,15 +245830,15 @@ │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - mvneq sl, r8, ror #22 │ │ │ │ + mvneq sl, r0, ror #22 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb7dc <__cxa_atexit@plt+0xf0168> │ │ │ │ @@ -245850,15 +245850,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r2, [fp, #16] │ │ │ │ - mvneq sl, ip, lsr #21 │ │ │ │ + mvneq sl, r4, lsr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb860 <__cxa_atexit@plt+0xf01ec> │ │ │ │ ldr r2, [pc, #128] @ fb888 <__cxa_atexit@plt+0xf0214> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -245890,15 +245890,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #32] @ fb898 <__cxa_atexit@plt+0xf0224> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, ror #20 │ │ │ │ + mvneq sl, r4, ror #20 │ │ │ │ @ instruction: 0xffff7138 │ │ │ │ biceq r2, fp, r4, lsr r1 │ │ │ │ strdeq r2, [fp] │ │ │ │ biceq r6, fp, ip, lsr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -245912,15 +245912,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r2, fp, r0, lsr #27 │ │ │ │ - strheq sl, [r1, #148]! @ 0x94 │ │ │ │ + mvneq sl, ip, lsr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb91c <__cxa_atexit@plt+0xf02a8> │ │ │ │ ldr r2, [pc, #36] @ fb924 <__cxa_atexit@plt+0xf02b0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -245930,15 +245930,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r2, fp, r8, asr r0 │ │ │ │ - mvneq sl, ip, ror #18 │ │ │ │ + mvneq sl, r4, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb984 <__cxa_atexit@plt+0xf0310> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -245961,15 +245961,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - mvneq sl, r0, lsl r9 │ │ │ │ + mvneq sl, r8, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fb9e0 <__cxa_atexit@plt+0xf036c> │ │ │ │ ldr r2, [pc, #36] @ fb9e8 <__cxa_atexit@plt+0xf0374> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -245978,16 +245978,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq sl, [r1, #128]! @ 0x80 │ │ │ │ mvneq sl, r8, lsr #17 │ │ │ │ + mvneq sl, r0, lsr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fba24 <__cxa_atexit@plt+0xf03b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -245995,15 +245995,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b fbc4c <__cxa_atexit@plt+0xf05d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r0, ror #16 │ │ │ │ + mvneq sl, r8, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fba80 <__cxa_atexit@plt+0xf040c> │ │ │ │ ldr r2, [pc, #88] @ fbaa8 <__cxa_atexit@plt+0xf0434> │ │ │ │ @@ -246026,17 +246026,17 @@ │ │ │ │ ldr r7, [pc, #24] @ fbaac <__cxa_atexit@plt+0xf0438> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, lsr #16 │ │ │ │ + mvneq sl, ip, lsl r8 │ │ │ │ biceq r1, fp, r8, ror r6 │ │ │ │ - mvneq sl, r4, lsl #19 │ │ │ │ + mvneq sl, ip, ror r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fbb0c <__cxa_atexit@plt+0xf0498> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -246059,15 +246059,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq sl, r8, lsl #15 │ │ │ │ + mvneq sl, r0, lsl #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fbb90 <__cxa_atexit@plt+0xf051c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -246092,15 +246092,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - mvneq sl, ip, lsl #14 │ │ │ │ + mvneq sl, r4, lsl #14 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fbc1c <__cxa_atexit@plt+0xf05a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -246127,15 +246127,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq sl, r8, lsl #13 │ │ │ │ + mvneq sl, r0, lsl #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #28 │ │ │ │ cmp fp, sl │ │ │ │ bhi fbd20 <__cxa_atexit@plt+0xf06ac> │ │ │ │ @@ -246303,15 +246303,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - mvneq sl, r4, asr r4 │ │ │ │ + mvneq sl, ip, asr #8 │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -246413,16 +246413,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq sl, r4, lsl r2 │ │ │ │ - mvneq sl, r0, asr #6 │ │ │ │ + mvneq sl, ip, lsl #4 │ │ │ │ + mvneq sl, r8, lsr r3 │ │ │ │ biceq r6, fp, r8, asr r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -246462,15 +246462,15 @@ │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - mvneq sl, r0, ror r1 │ │ │ │ + mvneq sl, r8, ror #2 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fc1b8 <__cxa_atexit@plt+0xf0b44> │ │ │ │ ldr r2, [pc, #36] @ fc1c0 <__cxa_atexit@plt+0xf0b4c> │ │ │ │ @@ -246481,15 +246481,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r1, fp, r0, asr #15 │ │ │ │ - ldrdeq sl, [r1, #0]! │ │ │ │ + mvneq sl, r8, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fc218 <__cxa_atexit@plt+0xf0ba4> │ │ │ │ ldr r2, [pc, #88] @ fc240 <__cxa_atexit@plt+0xf0bcc> │ │ │ │ @@ -246512,17 +246512,17 @@ │ │ │ │ ldr r7, [pc, #24] @ fc244 <__cxa_atexit@plt+0xf0bd0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, lsl #1 │ │ │ │ + mvneq sl, r4, lsl #1 │ │ │ │ ldrdeq r0, [fp, #236] @ 0xec │ │ │ │ - mvneq sl, r8, ror #3 │ │ │ │ + mvneq sl, r0, ror #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fc2a4 <__cxa_atexit@plt+0xf0c30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -246545,15 +246545,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strdeq r9, [r1, #240]! @ 0xf0 │ │ │ │ + mvneq r9, r8, ror #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fc300 <__cxa_atexit@plt+0xf0c8c> │ │ │ │ ldr r2, [pc, #36] @ fc308 <__cxa_atexit@plt+0xf0c94> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -246563,15 +246563,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r2, fp, r8, lsl #7 │ │ │ │ - mvneq r9, r8, lsl #31 │ │ │ │ + mvneq r9, r0, lsl #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fc388 <__cxa_atexit@plt+0xf0d14> │ │ │ │ @@ -246602,15 +246602,15 @@ │ │ │ │ b fc398 <__cxa_atexit@plt+0xf0d24> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r9, r8, lsr #30 │ │ │ │ + mvneq r9, r0, lsr #30 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fc3e8 <__cxa_atexit@plt+0xf0d74> │ │ │ │ ldr r2, [pc, #36] @ fc3f0 <__cxa_atexit@plt+0xf0d7c> │ │ │ │ @@ -246621,15 +246621,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r2, [fp, #40] @ 0x28 │ │ │ │ - mvneq r9, r0, lsr #29 │ │ │ │ + stlexheq r9, r8, [r1] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fc430 <__cxa_atexit@plt+0xf0dbc> │ │ │ │ ldr r2, [pc, #36] @ fc438 <__cxa_atexit@plt+0xf0dc4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -246639,15 +246639,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r1, fp, ip, lsr r5 │ │ │ │ - mvneq r9, r8, asr lr │ │ │ │ + mvneq r9, r0, asr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fc498 <__cxa_atexit@plt+0xf0e24> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -246670,15 +246670,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - strdeq r9, [r1, #220]! @ 0xdc │ │ │ │ + strdeq r9, [r1, #212]! @ 0xd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fc4f4 <__cxa_atexit@plt+0xf0e80> │ │ │ │ ldr r2, [pc, #36] @ fc4fc <__cxa_atexit@plt+0xf0e88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -246687,16 +246687,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e19d9c │ │ │ │ @ instruction: 0x01e19d94 │ │ │ │ + mvneq r9, ip, lsl #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fc538 <__cxa_atexit@plt+0xf0ec4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -246704,15 +246704,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b fc760 <__cxa_atexit@plt+0xf10ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, asr #26 │ │ │ │ + mvneq r9, r4, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fc594 <__cxa_atexit@plt+0xf0f20> │ │ │ │ ldr r2, [pc, #88] @ fc5bc <__cxa_atexit@plt+0xf0f48> │ │ │ │ @@ -246735,17 +246735,17 @@ │ │ │ │ ldr r7, [pc, #24] @ fc5c0 <__cxa_atexit@plt+0xf0f4c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, lsl sp │ │ │ │ + mvneq r9, r8, lsl #26 │ │ │ │ biceq r0, fp, ip, asr fp │ │ │ │ - mvneq r9, r8, ror #28 │ │ │ │ + mvneq r9, r0, ror #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fc620 <__cxa_atexit@plt+0xf0fac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -246768,15 +246768,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r9, r4, ror ip │ │ │ │ + mvneq r9, ip, ror #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fc6a4 <__cxa_atexit@plt+0xf1030> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -246801,15 +246801,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strdeq r9, [r1, #184]! @ 0xb8 │ │ │ │ + strdeq r9, [r1, #176]! @ 0xb0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fc730 <__cxa_atexit@plt+0xf10bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -246836,15 +246836,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r9, r4, ror fp │ │ │ │ + mvneq r9, ip, ror #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #28 │ │ │ │ cmp fp, sl │ │ │ │ bhi fc834 <__cxa_atexit@plt+0xf11c0> │ │ │ │ @@ -246997,15 +246997,15 @@ │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - mvneq r9, ip, lsr #18 │ │ │ │ + mvneq r9, r4, lsr #18 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fca18 <__cxa_atexit@plt+0xf13a4> │ │ │ │ @@ -247017,15 +247017,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r0, fp, r8, asr pc │ │ │ │ - mvneq r9, r0, ror r8 │ │ │ │ + mvneq r9, r8, ror #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fcaa8 <__cxa_atexit@plt+0xf1434> │ │ │ │ @@ -247058,15 +247058,15 @@ │ │ │ │ b fcab8 <__cxa_atexit@plt+0xf1444> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - mvneq r9, r0, lsl r8 │ │ │ │ + mvneq r9, r8, lsl #16 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ biceq r5, fp, r4, asr #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -247090,15 +247090,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r9, r8, ror #14 │ │ │ │ + mvneq r9, r0, ror #14 │ │ │ │ biceq r5, fp, r8, asr #15 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r3, r7} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -247218,15 +247218,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r0, fp, r8, asr ip │ │ │ │ - mvneq r9, ip, asr #10 │ │ │ │ + mvneq r9, r4, asr #10 │ │ │ │ biceq r5, fp, r4, asr #11 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -247400,16 +247400,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #24] @ fd02c <__cxa_atexit@plt+0xf19b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, asr #8 │ │ │ │ - mvneq r9, ip, asr #6 │ │ │ │ + mvneq r9, r8, lsr r4 │ │ │ │ + mvneq r9, r4, asr #6 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ biceq r5, fp, r4, lsr #6 │ │ │ │ strdeq r5, [fp, #44] @ 0x2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -247459,16 +247459,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #24] @ fd118 <__cxa_atexit@plt+0xf1aa4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, asr r3 │ │ │ │ - mvneq r9, r0, ror #4 │ │ │ │ + mvneq r9, r0, asr r3 │ │ │ │ + mvneq r9, r8, asr r2 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ biceq r5, fp, r8, lsr r2 │ │ │ │ biceq r5, fp, r0, lsl r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -247518,16 +247518,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #24] @ fd204 <__cxa_atexit@plt+0xf1b90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, ror r2 │ │ │ │ - mvneq r9, r4, ror r1 │ │ │ │ + mvneq r9, r8, ror #4 │ │ │ │ + mvneq r9, ip, ror #2 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ biceq r5, fp, ip, asr #2 │ │ │ │ biceq r5, fp, r4, lsl r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -247888,15 +247888,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fd7c8 <__cxa_atexit@plt+0xf2154> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, lsl fp │ │ │ │ + mvneq r8, ip, lsl #22 │ │ │ │ @ instruction: 0xfffae9f4 │ │ │ │ biceq r3, fp, r0, asr #20 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -247944,15 +247944,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ fd8a8 <__cxa_atexit@plt+0xf2234> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strdeq r8, [r1, #168]! @ 0xa8 │ │ │ │ + strdeq r8, [r1, #160]! @ 0xa0 │ │ │ │ @ instruction: 0xfff878ec │ │ │ │ biceq pc, sl, ip, ror #16 │ │ │ │ biceq r4, fp, r4, asr #21 │ │ │ │ biceq r4, fp, r0, lsl #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -247979,15 +247979,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ fd934 <__cxa_atexit@plt+0xf22c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r8, r4, lsr sl │ │ │ │ + mvneq r8, ip, lsr #20 │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ biceq r4, fp, ip, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ fd9a0 <__cxa_atexit@plt+0xf232c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -248008,15 +248008,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fd9a8 <__cxa_atexit@plt+0xf2334> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, asr #19 │ │ │ │ + strheq r8, [r1, #156]! @ 0x9c │ │ │ │ @ instruction: 0xfff87830 │ │ │ │ biceq pc, sl, r8, ror #14 │ │ │ │ @ instruction: 0x01cb499c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ @@ -248053,16 +248053,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ fda60 <__cxa_atexit@plt+0xf23ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01e18894 │ │ │ │ - mvneq r8, r4, lsr #18 │ │ │ │ + mvneq r8, ip, lsl #17 │ │ │ │ + mvneq r8, ip, lsl r9 │ │ │ │ @ instruction: 0xfff8771c │ │ │ │ strheq pc, [sl, #100] @ 0x64 @ │ │ │ │ biceq r4, fp, r4, ror #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #104] @ fdae4 <__cxa_atexit@plt+0xf2470> │ │ │ │ @@ -248091,15 +248091,15 @@ │ │ │ │ ldr r7, [pc, #28] @ fdaf4 <__cxa_atexit@plt+0xf2480> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ biceq r4, fp, r8, ror r6 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - mvneq r8, r8, ror r8 │ │ │ │ + mvneq r8, r0, ror r8 │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ biceq r4, fp, r0, ror #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ fdb60 <__cxa_atexit@plt+0xf24ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -248120,15 +248120,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fdb68 <__cxa_atexit@plt+0xf24f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, lsl #16 │ │ │ │ + strdeq r8, [r1, #124]! @ 0x7c │ │ │ │ @ instruction: 0xfff87670 │ │ │ │ biceq pc, sl, r8, lsr #11 │ │ │ │ ldrdeq r4, [fp, #120] @ 0x78 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -248165,15 +248165,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01af2ea7 │ │ │ │ - mvneq r8, ip, ror r6 │ │ │ │ + mvneq r8, r4, ror r6 │ │ │ │ ldrdeq r3, [fp, #88] @ 0x58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi fdcac <__cxa_atexit@plt+0xf2638> │ │ │ │ @@ -248216,16 +248216,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ fdcec <__cxa_atexit@plt+0xf2678> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r8, r0, lsr #12 │ │ │ │ - mvneq r8, r4, lsr #12 │ │ │ │ + mvneq r8, r8, lsl r6 │ │ │ │ + mvneq r8, ip, lsl r6 │ │ │ │ @ instruction: 0xfffae4e4 │ │ │ │ biceq r3, fp, r8, lsr #10 │ │ │ │ biceq r4, fp, r0, asr #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ @@ -248265,16 +248265,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ fddb0 <__cxa_atexit@plt+0xf273c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - mvneq r8, ip, asr #10 │ │ │ │ - ldrdeq r8, [r1, #92]! @ 0x5c │ │ │ │ + mvneq r8, r4, asr #10 │ │ │ │ + ldrdeq r8, [r1, #84]! @ 0x54 │ │ │ │ @ instruction: 0xfff873cc │ │ │ │ biceq pc, sl, r4, ror #6 │ │ │ │ biceq r4, fp, ip, ror r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #96] @ fde2c <__cxa_atexit@plt+0xf27b8> │ │ │ │ @@ -248300,15 +248300,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ fde38 <__cxa_atexit@plt+0xf27c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r8, r0, lsr r5 │ │ │ │ + mvneq r8, r8, lsr #10 │ │ │ │ @ instruction: 0xfffff474 │ │ │ │ biceq r4, fp, r8, lsl r5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ @@ -248329,15 +248329,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ fdeac <__cxa_atexit@plt+0xf2838> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r8, [r1, #68]! @ 0x44 │ │ │ │ + mvneq r8, ip, lsr #9 │ │ │ │ @ instruction: 0xfff8732c │ │ │ │ biceq pc, sl, r4, ror #4 │ │ │ │ biceq r4, fp, ip, ror r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -248418,15 +248418,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ fe010 <__cxa_atexit@plt+0xf299c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, asr #5 │ │ │ │ + strheq r8, [r1, #44]! @ 0x2c │ │ │ │ @ instruction: 0xffff0c74 │ │ │ │ strheq r4, [fp, #20] │ │ │ │ biceq r4, fp, r8, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ @@ -248534,18 +248534,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ biceq pc, sl, ip, asr r6 @ │ │ │ │ @ instruction: 0xffffec64 │ │ │ │ - strdeq r8, [r1, #44]! @ 0x2c │ │ │ │ + strdeq r8, [r1, #36]! @ 0x24 │ │ │ │ biceq r4, fp, ip, ror r1 │ │ │ │ strdeq pc, [sl, #88] @ 0x58 │ │ │ │ - mvneq r8, r0, lsr #5 │ │ │ │ + @ instruction: 0x01e18298 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #28] @ fe220 <__cxa_atexit@plt+0xf2bac> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -248618,19 +248618,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - mvneq r8, ip, lsl r0 │ │ │ │ + mvneq r8, r4, lsl r0 │ │ │ │ strdeq lr, [sl, #212] @ 0xd4 │ │ │ │ strheq pc, [sl, #64] @ 0x40 @ │ │ │ │ @ instruction: 0xfff88b3c │ │ │ │ - mvneq r8, r0, asr r1 │ │ │ │ + mvneq r8, r8, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fe384 <__cxa_atexit@plt+0xf2d10> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -248652,15 +248652,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ biceq lr, sl, ip, ror #26 │ │ │ │ - mvneq r8, ip, ror r0 │ │ │ │ + mvneq r8, r4, ror r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi fe484 <__cxa_atexit@plt+0xf2e10> │ │ │ │ @@ -248720,15 +248720,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - mvneq r7, r0, ror #31 │ │ │ │ + ldrdeq r7, [r1, #248]! @ 0xf8 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ ldrdeq r3, [fp, #228] @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -248758,15 +248758,15 @@ │ │ │ │ b 1918a9c <__cxa_atexit@plt+0x190d428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq r7, r0, ror #26 │ │ │ │ + mvneq r7, r8, asr sp │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fe580 <__cxa_atexit@plt+0xf2f0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -248788,15 +248788,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ fe5d4 <__cxa_atexit@plt+0xf2f60> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - mvneq r7, ip, lsr #28 │ │ │ │ + mvneq r7, r4, lsr #28 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi fe64c <__cxa_atexit@plt+0xf2fd8> │ │ │ │ @@ -248826,16 +248826,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ fe674 <__cxa_atexit@plt+0xf3000> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, ror ip │ │ │ │ - mvneq r7, r4, lsl #26 │ │ │ │ + mvneq r7, ip, ror #24 │ │ │ │ + strdeq r7, [r1, #204]! @ 0xcc │ │ │ │ @ instruction: 0xfff86b04 │ │ │ │ @ instruction: 0x01caea9c │ │ │ │ biceq r3, fp, r0, lsr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -248849,15 +248849,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 191e984 <__cxa_atexit@plt+0x1913310> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq r7, ip, asr #23 │ │ │ │ + mvneq r7, r4, asr #23 │ │ │ │ biceq r3, fp, r0, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi fe70c <__cxa_atexit@plt+0xf3098> │ │ │ │ @@ -248987,18 +248987,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ biceq lr, sl, r8, asr #30 │ │ │ │ @ instruction: 0xffffe550 │ │ │ │ - mvneq r7, r8, ror #23 │ │ │ │ + mvneq r7, r0, ror #23 │ │ │ │ biceq r3, fp, r8, ror #20 │ │ │ │ biceq lr, sl, r4, ror #29 │ │ │ │ - mvneq r7, ip, lsl #23 │ │ │ │ + mvneq r7, r4, lsl #23 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #28] @ fe934 <__cxa_atexit@plt+0xf32c0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -249071,19 +249071,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - mvneq r7, r8, lsl #18 │ │ │ │ + mvneq r7, r0, lsl #18 │ │ │ │ biceq lr, sl, r0, ror #13 │ │ │ │ @ instruction: 0x01caed9c │ │ │ │ @ instruction: 0xfff88428 │ │ │ │ - mvneq r7, ip, lsr sl │ │ │ │ + mvneq r7, r4, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fea98 <__cxa_atexit@plt+0xf3424> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -249105,15 +249105,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ biceq lr, sl, r8, asr r6 │ │ │ │ - mvneq r7, r8, ror #18 │ │ │ │ + mvneq r7, r0, ror #18 │ │ │ │ biceq r3, fp, r0, lsr #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ bhi feb90 <__cxa_atexit@plt+0xf351c> │ │ │ │ @@ -249167,15 +249167,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - mvneq r7, r0, ror r7 │ │ │ │ + mvneq r7, r8, ror #14 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0x01cb379c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ @@ -249225,16 +249225,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ fecb0 <__cxa_atexit@plt+0xf363c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - mvneq r7, r4, ror #12 │ │ │ │ - mvneq r7, r4, ror #13 │ │ │ │ + mvneq r7, ip, asr r6 │ │ │ │ + ldrdeq r7, [r1, #108]! @ 0x6c │ │ │ │ @ instruction: 0xfff8654c │ │ │ │ biceq lr, sl, r8, ror #8 │ │ │ │ strheq r3, [fp, #96] @ 0x60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ @@ -249312,18 +249312,18 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - mvneq r7, r0, lsl r5 │ │ │ │ + mvneq r7, r8, lsl #10 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - mvneq r7, r8, lsr #12 │ │ │ │ + mvneq r7, r0, lsr #12 │ │ │ │ biceq r3, fp, r8, asr r5 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fee34 <__cxa_atexit@plt+0xf37c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ @@ -249360,15 +249360,15 @@ │ │ │ │ ldr r3, [pc, #24] @ feec4 <__cxa_atexit@plt+0xf3850> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - mvneq r7, ip, asr #10 │ │ │ │ + mvneq r7, r4, asr #10 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ biceq r3, fp, r0, lsr #9 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -249396,15 +249396,15 @@ │ │ │ │ ldr r3, [pc, #24] @ fef54 <__cxa_atexit@plt+0xf38e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - strheq r7, [r1, #76]! @ 0x4c │ │ │ │ + strheq r7, [r1, #68]! @ 0x44 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ biceq r3, fp, ip, lsl #8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -249453,15 +249453,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01af2268 │ │ │ │ - mvneq r7, ip, asr r2 │ │ │ │ + mvneq r7, r4, asr r2 │ │ │ │ strheq r2, [fp, #24] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff0cc <__cxa_atexit@plt+0xf3a58> │ │ │ │ @@ -249504,16 +249504,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ ff10c <__cxa_atexit@plt+0xf3a98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r7, r0, lsl #4 │ │ │ │ - mvneq r7, r4, lsl #4 │ │ │ │ + strdeq r7, [r1, #24]! │ │ │ │ + strdeq r7, [r1, #28]! │ │ │ │ @ instruction: 0xfffad0c4 │ │ │ │ biceq r2, fp, r8, lsl #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -249544,16 +249544,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ ff1ac <__cxa_atexit@plt+0xf3b38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, lsr r1 │ │ │ │ - mvneq r7, ip, asr #3 │ │ │ │ + mvneq r7, r4, lsr r1 │ │ │ │ + mvneq r7, r4, asr #3 │ │ │ │ @ instruction: 0xfff8603c │ │ │ │ biceq sp, sl, r8, ror #30 │ │ │ │ biceq r3, fp, r4, ror #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ @@ -249593,16 +249593,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ ff270 <__cxa_atexit@plt+0xf3bfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - mvneq r7, ip, lsl #1 │ │ │ │ - mvneq r7, ip, lsl r1 │ │ │ │ + mvneq r7, r4, lsl #1 │ │ │ │ + mvneq r7, r4, lsl r1 │ │ │ │ @ instruction: 0xfff85f0c │ │ │ │ biceq sp, sl, r4, lsr #29 │ │ │ │ biceq r3, fp, r0, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #96] @ ff2ec <__cxa_atexit@plt+0xf3c78> │ │ │ │ @@ -249628,15 +249628,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ ff2f8 <__cxa_atexit@plt+0xf3c84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - mvneq r7, r0, ror r0 │ │ │ │ + mvneq r7, r8, rrx │ │ │ │ @ instruction: 0xffffdfb4 │ │ │ │ biceq r3, fp, r8, asr r0 │ │ │ │ biceq lr, sl, ip, lsl r4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #156] @ ff3ac <__cxa_atexit@plt+0xf3d38> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -249679,15 +249679,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0x01cae394 │ │ │ │ biceq lr, sl, r8, lsl #7 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - mvneq r7, r0, ror r0 │ │ │ │ + mvneq r7, r8, rrx │ │ │ │ biceq lr, sl, r8, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ff42c <__cxa_atexit@plt+0xf3db8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -249720,15 +249720,15 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq lr, sl, ip, ror #5 │ │ │ │ biceq lr, sl, r0, ror #5 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - mvneq r6, r4, asr #31 │ │ │ │ + strheq r6, [r1, #252]! @ 0xfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ff4cc <__cxa_atexit@plt+0xf3e58> │ │ │ │ ldr r2, [pc, #84] @ ff4d8 <__cxa_atexit@plt+0xf3e64> │ │ │ │ @@ -249751,29 +249751,29 @@ │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvneq r6, r4, ror #27 │ │ │ │ + ldrdeq r6, [r1, #220]! @ 0xdc │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strheq r6, [r1, #220]! @ 0xdc │ │ │ │ + strheq r6, [r1, #212]! @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ff510 <__cxa_atexit@plt+0xf3e9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ ff514 <__cxa_atexit@plt+0xf3ea0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r6, r0, ror sp │ │ │ │ + mvneq r6, r8, ror #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ ff540 <__cxa_atexit@plt+0xf3ecc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ ff544 <__cxa_atexit@plt+0xf3ed0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -249786,15 +249786,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ff568 <__cxa_atexit@plt+0xf3ef4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ - mvneq r6, r0, lsr #26 │ │ │ │ + mvneq r6, r8, lsl sp │ │ │ │ biceq r2, fp, r4, lsl lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff5ec <__cxa_atexit@plt+0xf3f78> │ │ │ │ @@ -249818,26 +249818,26 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r5, [pc, #52] @ ff614 <__cxa_atexit@plt+0xf3fa0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 48f1b4 <__cxa_atexit@plt+0x483b40> │ │ │ │ + b 8df3ac <__cxa_atexit@plt+0x8d3d38> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq r6, r8, asr #25 │ │ │ │ + mvneq r6, r0, asr #25 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - mvneq r6, r4, asr #25 │ │ │ │ + strheq r6, [r1, #204]! @ 0xcc │ │ │ │ biceq lr, sl, ip, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ff67c <__cxa_atexit@plt+0xf4008> │ │ │ │ add r3, r5, #4 │ │ │ │ @@ -249886,15 +249886,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq lr, sl, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfff875d4 │ │ │ │ ldrdeq r1, [pc, r4]! │ │ │ │ - strheq r6, [r1, #180]! @ 0xb4 │ │ │ │ + mvneq r6, ip, lsr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #0 │ │ │ │ ble ff734 <__cxa_atexit@plt+0xf40c0> │ │ │ │ ldr r3, [pc, #56] @ ff750 <__cxa_atexit@plt+0xf40dc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -249909,15 +249909,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq r6, ip, lsr fp │ │ │ │ + mvneq r6, r4, lsr fp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 191be60 <__cxa_atexit@plt+0x19107ec> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -249931,15 +249931,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r0, ror #21 │ │ │ │ + ldrdeq r6, [r1, #168]! @ 0xa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ff804 <__cxa_atexit@plt+0xf4190> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -249960,16 +249960,16 @@ │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e16a94 │ │ │ │ - mvneq r6, r0, asr #23 │ │ │ │ + mvneq r6, ip, lsl #21 │ │ │ │ + strheq r6, [r1, #184]! @ 0xb8 │ │ │ │ biceq r2, fp, r0, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ff8dc <__cxa_atexit@plt+0xf4268> │ │ │ │ @@ -250023,15 +250023,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - mvneq r6, r0, lsl sl │ │ │ │ + mvneq r6, r8, lsl #20 │ │ │ │ biceq r2, fp, ip, ror sl │ │ │ │ @ instruction: 0xffffec54 │ │ │ │ @ instruction: 0xfffff420 │ │ │ │ @ instruction: 0xffffed34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -250056,16 +250056,16 @@ │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, lsl r9 │ │ │ │ - mvneq r6, r0, asr #20 │ │ │ │ + mvneq r6, ip, lsl #18 │ │ │ │ + mvneq r6, r8, lsr sl │ │ │ │ ldrdeq r2, [fp, #144] @ 0x90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ffa5c <__cxa_atexit@plt+0xf43e8> │ │ │ │ @@ -250119,15 +250119,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x01e16890 │ │ │ │ + mvneq r6, r8, lsl #17 │ │ │ │ strdeq r2, [fp, #140] @ 0x8c │ │ │ │ @ instruction: 0xffffead4 │ │ │ │ @ instruction: 0xfffff2a0 │ │ │ │ @ instruction: 0xffffebb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -250152,16 +250152,16 @@ │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e16794 │ │ │ │ - mvneq r6, r0, asr #17 │ │ │ │ + mvneq r6, ip, lsl #15 │ │ │ │ + strheq r6, [r1, #136]! @ 0x88 │ │ │ │ biceq r2, fp, r0, asr r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ffbdc <__cxa_atexit@plt+0xf4568> │ │ │ │ @@ -250215,15 +250215,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - mvneq r6, r0, lsl r7 │ │ │ │ + mvneq r6, r8, lsl #14 │ │ │ │ biceq r2, fp, ip, ror r7 │ │ │ │ @ instruction: 0xffffe954 │ │ │ │ @ instruction: 0xfffff120 │ │ │ │ @ instruction: 0xffffea34 │ │ │ │ biceq r2, fp, r4, ror r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -250296,17 +250296,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ ffd74 <__cxa_atexit@plt+0xf4700> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffff3d0 │ │ │ │ - strdeq r6, [r1, #92]! @ 0x5c │ │ │ │ + strdeq r6, [r1, #84]! @ 0x54 │ │ │ │ @ instruction: 0xfffff524 │ │ │ │ - mvneq r6, r0, ror r6 │ │ │ │ + mvneq r6, r8, ror #12 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ @ instruction: 0xfff85424 │ │ │ │ biceq sp, sl, ip, lsr #7 │ │ │ │ biceq r2, fp, r0, lsl #12 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -250448,27 +250448,27 @@ │ │ │ │ mov r5, #32 │ │ │ │ b fffb0 <__cxa_atexit@plt+0xf493c> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ - mvneq r6, r8, lsr r4 │ │ │ │ + mvneq r6, r0, lsr r4 │ │ │ │ @ instruction: 0xfff8522c │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ - strheq r6, [r1, #64]! @ 0x40 │ │ │ │ - mvneq r6, r0, ror #11 │ │ │ │ + mvneq r6, r8, lsr #9 │ │ │ │ + ldrdeq r6, [r1, #88]! @ 0x58 │ │ │ │ @ instruction: 0xfff8528c │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ - mvneq r6, r0, ror #7 │ │ │ │ - strheq r6, [r1, #88]! @ 0x58 │ │ │ │ + ldrdeq r6, [r1, #56]! @ 0x38 │ │ │ │ + strheq r6, [r1, #80]! @ 0x50 │ │ │ │ @ instruction: 0xfff851bc │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - mvneq r6, r8, lsr #10 │ │ │ │ - mvneq r6, ip, asr r6 │ │ │ │ + mvneq r6, r0, lsr #10 │ │ │ │ + mvneq r6, r4, asr r6 │ │ │ │ @ instruction: 0xfff85304 │ │ │ │ biceq sp, sl, r0, ror #2 │ │ │ │ biceq r2, fp, r8, lsr #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -250520,16 +250520,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1000ec <__cxa_atexit@plt+0xf4a78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - mvneq r6, r4, lsr r2 │ │ │ │ - strheq r6, [r1, #32]! │ │ │ │ + mvneq r6, ip, lsr #4 │ │ │ │ + mvneq r6, r8, lsr #5 │ │ │ │ @ instruction: 0xfff85110 │ │ │ │ biceq sp, sl, ip, lsr #32 │ │ │ │ biceq r2, fp, r8, asr #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ @@ -250727,15 +250727,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 100420 <__cxa_atexit@plt+0xf4dac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrdeq r5, [r1, #252]! @ 0xfc │ │ │ │ + ldrdeq r5, [r1, #244]! @ 0xf4 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 100458 <__cxa_atexit@plt+0xf4de4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -250744,15 +250744,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, lsr #28 │ │ │ │ + mvneq r5, r4, lsr #28 │ │ │ │ biceq r1, fp, r4, asr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -250835,18 +250835,18 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 1005e0 <__cxa_atexit@plt+0xf4f6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - mvneq r5, ip, ror #26 │ │ │ │ + mvneq r5, r4, ror #26 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - mvneq r5, ip, asr #27 │ │ │ │ + mvneq r5, r4, asr #27 │ │ │ │ @ instruction: 0xfff84bb4 │ │ │ │ biceq ip, sl, ip, lsr fp │ │ │ │ ldrdeq r1, [fp, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -250960,26 +250960,26 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #24] @ 1007c8 <__cxa_atexit@plt+0xf5154> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - mvneq r5, r0, lsr ip │ │ │ │ + mvneq r5, r8, lsr #24 │ │ │ │ @ instruction: 0xfff84a20 │ │ │ │ biceq ip, sl, ip, asr #18 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - mvneq r5, ip, lsr #25 │ │ │ │ - mvneq r5, r8, lsr #27 │ │ │ │ + mvneq r5, r4, lsr #25 │ │ │ │ + mvneq r5, r0, lsr #27 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - strheq r5, [r1, #208]! @ 0xd0 │ │ │ │ - mvneq r5, r4, lsl #28 │ │ │ │ + mvneq r5, r8, lsr #27 │ │ │ │ + strdeq r5, [r1, #220]! @ 0xdc │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - mvneq r5, ip, ror #26 │ │ │ │ - mvneq r5, r4, asr #27 │ │ │ │ + mvneq r5, r4, ror #26 │ │ │ │ + strheq r5, [r1, #220]! @ 0xdc │ │ │ │ biceq r1, fp, r8, asr #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -251022,15 +251022,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1008c0 <__cxa_atexit@plt+0xf524c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - ldrdeq r5, [r1, #168]! @ 0xa8 │ │ │ │ + ldrdeq r5, [r1, #160]! @ 0xa0 │ │ │ │ @ instruction: 0xfff84940 │ │ │ │ biceq ip, sl, r4, asr r8 │ │ │ │ biceq r1, fp, ip, lsr fp │ │ │ │ biceq r1, fp, r0, lsr #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ @@ -251071,19 +251071,19 @@ │ │ │ │ mov r6, r9 │ │ │ │ b 100970 <__cxa_atexit@plt+0xf52fc> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r4, ror r9 │ │ │ │ - @ instruction: 0x01e15a9c │ │ │ │ - mvneq r5, r4, asr r9 │ │ │ │ - mvneq r5, r0, asr #19 │ │ │ │ + mvneq r5, ip, ror #18 │ │ │ │ @ instruction: 0x01e15a94 │ │ │ │ + mvneq r5, ip, asr #18 │ │ │ │ + strheq r5, [r1, #152]! @ 0x98 │ │ │ │ + mvneq r5, ip, lsl #21 │ │ │ │ biceq r1, fp, r0, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1009f0 <__cxa_atexit@plt+0xf537c> │ │ │ │ @@ -251144,15 +251144,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 100aa8 <__cxa_atexit@plt+0xf5434> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrdeq r5, [r1, #128]! @ 0x80 │ │ │ │ + mvneq r5, r8, asr #17 │ │ │ │ andeq r0, r0, ip, lsr #24 │ │ │ │ biceq r1, fp, ip, asr #18 │ │ │ │ biceq ip, sl, ip, lsr #22 │ │ │ │ strheq r1, [fp, #136] @ 0x88 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -251198,17 +251198,17 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - mvneq r5, r4, ror #17 │ │ │ │ - strheq r5, [r1, #132]! @ 0x84 │ │ │ │ - mvneq r5, r4, lsl r9 │ │ │ │ + ldrdeq r5, [r1, #140]! @ 0x8c │ │ │ │ + mvneq r5, ip, lsr #17 │ │ │ │ + mvneq r5, ip, lsl #18 │ │ │ │ biceq r1, fp, r4, ror #15 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -251246,19 +251246,19 @@ │ │ │ │ mov r6, r9 │ │ │ │ b 100c2c <__cxa_atexit@plt+0xf55b8> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r5, [r1, #104]! @ 0x68 │ │ │ │ - mvneq r5, r0, ror #15 │ │ │ │ - @ instruction: 0x01e15698 │ │ │ │ - mvneq r5, r4, lsl #14 │ │ │ │ + strheq r5, [r1, #96]! @ 0x60 │ │ │ │ ldrdeq r5, [r1, #120]! @ 0x78 │ │ │ │ + @ instruction: 0x01e15690 │ │ │ │ + strdeq r5, [r1, #108]! @ 0x6c │ │ │ │ + ldrdeq r5, [r1, #112]! @ 0x70 │ │ │ │ biceq r1, fp, r4, lsl #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 100cb0 <__cxa_atexit@plt+0xf563c> │ │ │ │ @@ -251320,15 +251320,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 100d68 <__cxa_atexit@plt+0xf56f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r5, r0, lsl r6 │ │ │ │ + mvneq r5, r8, lsl #12 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ biceq r1, fp, ip, lsl #13 │ │ │ │ biceq ip, sl, r4, ror #17 │ │ │ │ biceq r1, fp, r4, ror #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 100df4 <__cxa_atexit@plt+0xf5780> │ │ │ │ @@ -251358,15 +251358,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 100e00 <__cxa_atexit@plt+0xf578c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r5, r8, ror #10 │ │ │ │ + mvneq r5, r0, ror #10 │ │ │ │ andeq r0, r0, r4, asr #17 │ │ │ │ strdeq r1, [fp, #84] @ 0x54 │ │ │ │ ldrdeq r1, [fp, #80] @ 0x50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 100e88 <__cxa_atexit@plt+0xf5814> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -251395,15 +251395,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 100e94 <__cxa_atexit@plt+0xf5820> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r5, [r1, #68]! @ 0x44 │ │ │ │ + mvneq r5, ip, asr #9 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ biceq r1, fp, r0, ror #10 │ │ │ │ ldrdeq r1, [fp, #64] @ 0x40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -251447,19 +251447,19 @@ │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, ip, ror #9 │ │ │ │ + mvneq r5, r4, ror #9 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ + ldrdeq r5, [r1, #64]! @ 0x40 │ │ │ │ ldrdeq r5, [r1, #72]! @ 0x48 │ │ │ │ - mvneq r5, r0, ror #9 │ │ │ │ - mvneq r5, r4, lsr #10 │ │ │ │ + mvneq r5, ip, lsl r5 │ │ │ │ biceq r1, fp, r4, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 100fa4 <__cxa_atexit@plt+0xf5930> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -251467,15 +251467,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1024e4 <__cxa_atexit@plt+0xf6e70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, ror #5 │ │ │ │ + ldrdeq r5, [r1, #40]! @ 0x28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 100fe0 <__cxa_atexit@plt+0xf596c> │ │ │ │ @@ -251514,17 +251514,17 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, ip, lsr #7 │ │ │ │ - mvneq r5, r0, asr #7 │ │ │ │ - mvneq r5, r0, lsl #8 │ │ │ │ + mvneq r5, r4, lsr #7 │ │ │ │ + strheq r5, [r1, #56]! @ 0x38 │ │ │ │ + strdeq r5, [r1, #56]! @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1010d4 <__cxa_atexit@plt+0xf5a60> │ │ │ │ ldr r2, [pc, #76] @ 1010e0 <__cxa_atexit@plt+0xf5a6c> │ │ │ │ @@ -251545,15 +251545,15 @@ │ │ │ │ b 1918a9c <__cxa_atexit@plt+0x190d428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrdeq r5, [r1, #20]! │ │ │ │ + mvneq r5, ip, asr #3 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10110c <__cxa_atexit@plt+0xf5a98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -251575,15 +251575,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 101160 <__cxa_atexit@plt+0xf5aec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - mvneq r5, r0, lsr #5 │ │ │ │ + @ instruction: 0x01e15298 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -251640,19 +251640,19 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r5, [r1, #12]! │ │ │ │ + ldrdeq r5, [r1, #4]! │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - mvneq r5, ip, rrx │ │ │ │ - strheq r5, [r1, #24]! │ │ │ │ + mvneq r5, r4, rrx │ │ │ │ + strheq r5, [r1, #16]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1012fc <__cxa_atexit@plt+0xf5c88> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -251685,16 +251685,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r4, r4, lsr #31 │ │ │ │ - strdeq r5, [r1, #0]! │ │ │ │ + strexheq r4, ip, [r1] │ │ │ │ + mvneq r5, r8, ror #1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10133c <__cxa_atexit@plt+0xf5cc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ @@ -251715,15 +251715,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 101390 <__cxa_atexit@plt+0xf5d1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - mvneq r5, ip, rrx │ │ │ │ + mvneq r5, r4, rrx │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 191e984 <__cxa_atexit@plt+0x1913310> │ │ │ │ biceq r0, fp, r0, asr #31 │ │ │ │ @@ -251759,16 +251759,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - stlexheq r4, r0, [r1] │ │ │ │ - strheq r4, [r1, #248]! @ 0xf8 │ │ │ │ + mvneq r4, r8, lsl #29 │ │ │ │ + strheq r4, [r1, #240]! @ 0xf0 │ │ │ │ biceq r0, fp, ip, lsl #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ @@ -251823,16 +251823,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - mvneq r4, r0, ror lr │ │ │ │ - mvneq r5, r4, asr #1 │ │ │ │ + mvneq r4, r8, ror #28 │ │ │ │ + strheq r5, [r1, #12]! │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ strheq r0, [fp, #236] @ 0xec │ │ │ │ biceq r0, fp, ip, lsl lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -251876,19 +251876,19 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - mvneq r4, r8, lsr lr │ │ │ │ + mvneq r4, r0, lsr lr │ │ │ │ + mvneq r4, ip, lsr #28 │ │ │ │ + mvneq r4, r4, asr #28 │ │ │ │ + mvneq r4, ip, lsr #28 │ │ │ │ mvneq r4, r4, lsr lr │ │ │ │ - mvneq r4, ip, asr #28 │ │ │ │ - mvneq r4, r4, lsr lr │ │ │ │ - mvneq r4, ip, lsr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 101664 <__cxa_atexit@plt+0xf5ff0> │ │ │ │ ldr r7, [pc, #48] @ 101674 <__cxa_atexit@plt+0xf6000> │ │ │ │ @@ -252129,15 +252129,15 @@ │ │ │ │ biceq fp, sl, r8, lsl #23 │ │ │ │ biceq fp, sl, r0, lsr fp │ │ │ │ biceq fp, sl, ip, lsr #22 │ │ │ │ biceq r0, fp, ip, lsl sl │ │ │ │ biceq r0, fp, r0, ror #18 │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ - mvneq r4, r4, ror #21 │ │ │ │ + ldrdeq r4, [r1, #172]! @ 0xac │ │ │ │ biceq r0, fp, ip, asr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ @@ -252264,17 +252264,17 @@ │ │ │ │ biceq r0, fp, r8, ror r8 │ │ │ │ biceq fp, sl, r8, ror r9 │ │ │ │ biceq fp, sl, r0, lsl r9 │ │ │ │ biceq fp, sl, ip, lsl #18 │ │ │ │ strdeq r0, [fp, #124] @ 0x7c │ │ │ │ biceq r0, fp, r0, asr #14 │ │ │ │ @ instruction: 0xffffee84 │ │ │ │ - ldrdeq r4, [r1, #128]! @ 0x80 │ │ │ │ + mvneq r4, r8, asr #17 │ │ │ │ @ instruction: 0xfffff198 │ │ │ │ - mvneq r4, r8, lsr #18 │ │ │ │ + mvneq r4, r0, lsr #18 │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ @ instruction: 0xfffff560 │ │ │ │ biceq r0, fp, r0, lsr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -252313,16 +252313,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 101cf0 <__cxa_atexit@plt+0xf667c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, lsl #12 │ │ │ │ - mvneq r4, r8, ror r7 │ │ │ │ + mvneq r4, r4, lsl #12 │ │ │ │ + mvneq r4, r0, ror r7 │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ biceq r0, fp, r4, lsl #14 │ │ │ │ biceq r0, fp, r0, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -252332,15 +252332,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1024e4 <__cxa_atexit@plt+0xf6e70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, asr r5 │ │ │ │ + mvneq r4, r4, asr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 101d6c <__cxa_atexit@plt+0xf66f8> │ │ │ │ ldr r2, [pc, #32] @ 101d74 <__cxa_atexit@plt+0xf6700> │ │ │ │ @@ -252392,17 +252392,17 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, ip, ror #11 │ │ │ │ - mvneq r4, r8, ror #11 │ │ │ │ - mvneq r4, r4, lsl #10 │ │ │ │ + mvneq r4, r4, ror #11 │ │ │ │ + mvneq r4, r0, ror #11 │ │ │ │ + strdeq r4, [r1, #76]! @ 0x4c │ │ │ │ biceq r0, fp, ip, lsr r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp fp, sl │ │ │ │ bhi 101ee0 <__cxa_atexit@plt+0xf686c> │ │ │ │ @@ -252447,20 +252447,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r0, lsl r4 │ │ │ │ mvneq r4, r8, lsl #8 │ │ │ │ - mvneq r4, r8, lsr #11 │ │ │ │ + mvneq r4, r0, lsl #8 │ │ │ │ + mvneq r4, r0, lsr #11 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq r4, r4, lsr #10 │ │ │ │ - mvneq r4, r4, lsr r4 │ │ │ │ + mvneq r4, ip, lsl r5 │ │ │ │ + mvneq r4, ip, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ @@ -252519,21 +252519,21 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ b 102010 <__cxa_atexit@plt+0xf699c> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01e14494 │ │ │ │ - mvneq r4, r4, asr #6 │ │ │ │ - @ instruction: 0x01e14494 │ │ │ │ - strheq r4, [r1, #40]! @ 0x28 │ │ │ │ - ldrdeq r4, [r1, #76]! @ 0x4c │ │ │ │ - mvneq r4, ip, lsl #7 │ │ │ │ - ldrdeq r4, [r1, #76]! @ 0x4c │ │ │ │ + mvneq r4, ip, lsl #9 │ │ │ │ + mvneq r4, ip, lsr r3 │ │ │ │ + mvneq r4, ip, lsl #9 │ │ │ │ + strheq r4, [r1, #32]! │ │ │ │ + ldrdeq r4, [r1, #68]! @ 0x44 │ │ │ │ + mvneq r4, r4, lsl #7 │ │ │ │ + ldrdeq r4, [r1, #68]! @ 0x44 │ │ │ │ @ instruction: 0x01cb0398 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1020d0 <__cxa_atexit@plt+0xf6a5c> │ │ │ │ @@ -252568,15 +252568,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 1020e4 <__cxa_atexit@plt+0xf6a70> │ │ │ │ add r7, pc, r7 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - mvneq r4, r8, ror r2 │ │ │ │ + mvneq r4, r0, ror r2 │ │ │ │ biceq fp, sl, r8, asr #11 │ │ │ │ biceq r0, fp, ip, ror #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 102130 <__cxa_atexit@plt+0xf6abc> │ │ │ │ @@ -252594,15 +252594,15 @@ │ │ │ │ b 1024e4 <__cxa_atexit@plt+0xf6e70> │ │ │ │ ldr r7, [pc, #8] @ 102140 <__cxa_atexit@plt+0xf6acc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ biceq fp, sl, ip, asr r5 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r4, r4, ror #3 │ │ │ │ + ldrdeq r4, [r1, #28]! │ │ │ │ biceq r0, fp, ip, lsl r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -252635,17 +252635,17 @@ │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - mvneq r4, r8, lsr r2 │ │ │ │ - ldrdeq r4, [r1, #8]! │ │ │ │ - mvneq r4, r8, asr #2 │ │ │ │ + mvneq r4, r0, lsr r2 │ │ │ │ + ldrdeq r4, [r1, #0]! │ │ │ │ + mvneq r4, r0, asr #2 │ │ │ │ ldrdeq r0, [fp, #28] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10222c <__cxa_atexit@plt+0xf6bb8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -252653,15 +252653,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1024e4 <__cxa_atexit@plt+0xf6e70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, asr r0 │ │ │ │ + mvneq r4, r0, asr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 102270 <__cxa_atexit@plt+0xf6bfc> │ │ │ │ ldr r2, [pc, #32] @ 102278 <__cxa_atexit@plt+0xf6c04> │ │ │ │ @@ -252697,16 +252697,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, r4, asr r0 │ │ │ │ - mvneq r4, r8, lsl r1 │ │ │ │ + mvneq r4, ip, asr #32 │ │ │ │ + mvneq r4, r0, lsl r1 │ │ │ │ biceq r0, fp, r8, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 102320 <__cxa_atexit@plt+0xf6cac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -252714,15 +252714,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1024e4 <__cxa_atexit@plt+0xf6e70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, ror #30 │ │ │ │ + mvneq r3, ip, asr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 102364 <__cxa_atexit@plt+0xf6cf0> │ │ │ │ ldr r2, [pc, #32] @ 10236c <__cxa_atexit@plt+0xf6cf8> │ │ │ │ @@ -252758,16 +252758,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r3, r0, ror #30 │ │ │ │ - mvneq r4, r4, lsr #32 │ │ │ │ + mvneq r3, r8, asr pc │ │ │ │ + mvneq r4, ip, lsl r0 │ │ │ │ strdeq pc, [sl, #244] @ 0xf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 102414 <__cxa_atexit@plt+0xf6da0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -252775,15 +252775,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1024e4 <__cxa_atexit@plt+0xf6e70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, ror lr │ │ │ │ + mvneq r3, r8, ror #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 102458 <__cxa_atexit@plt+0xf6de4> │ │ │ │ ldr r2, [pc, #32] @ 102460 <__cxa_atexit@plt+0xf6dec> │ │ │ │ @@ -252819,16 +252819,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r3, ip, ror #28 │ │ │ │ - mvneq r3, r0, lsr pc │ │ │ │ + mvneq r3, r4, ror #28 │ │ │ │ + mvneq r3, r8, lsr #30 │ │ │ │ strdeq pc, [sl, #236] @ 0xec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 102560 <__cxa_atexit@plt+0xf6eec> │ │ │ │ @@ -253081,16 +253081,16 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ - strdeq r3, [r1, #156]! @ 0x9c │ │ │ │ - strheq r3, [r1, #188]! @ 0xbc │ │ │ │ + strdeq r3, [r1, #148]! @ 0x94 │ │ │ │ + strheq r3, [r1, #180]! @ 0xb4 │ │ │ │ biceq pc, sl, r8, ror #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -253128,15 +253128,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ bx r2 │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r3, r4, lsr fp │ │ │ │ + mvneq r3, ip, lsr #22 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ biceq pc, sl, r0, lsr #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -253211,16 +253211,16 @@ │ │ │ │ ldr r7, [pc, #32] @ 102af8 <__cxa_atexit@plt+0xf7484> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01caf698 │ │ │ │ - mvneq r3, ip, lsl #19 │ │ │ │ - @ instruction: 0x01e1389c │ │ │ │ + mvneq r3, r4, lsl #19 │ │ │ │ + @ instruction: 0x01e13894 │ │ │ │ @ instruction: 0xffffebf4 │ │ │ │ biceq pc, sl, r4, lsl #18 │ │ │ │ biceq pc, sl, r8, lsr r9 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 102b3c <__cxa_atexit@plt+0xf74c8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -253259,15 +253259,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 102bb0 <__cxa_atexit@plt+0xf753c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, lsr r9 │ │ │ │ + mvneq r3, r4, lsr r9 │ │ │ │ biceq pc, sl, r4, ror r8 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -253281,15 +253281,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 102c08 <__cxa_atexit@plt+0xf7594> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e1399c │ │ │ │ + @ instruction: 0x01e13994 │ │ │ │ biceq pc, sl, r0, lsr #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -253303,15 +253303,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 102c60 <__cxa_atexit@plt+0xf75ec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r3, [r1, #120]! @ 0x78 │ │ │ │ + strheq r3, [r1, #112]! @ 0x70 │ │ │ │ biceq pc, sl, ip, asr #15 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -253325,15 +253325,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 102cb8 <__cxa_atexit@plt+0xf7644> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, ror #14 │ │ │ │ + mvneq r3, ip, asr r7 │ │ │ │ biceq pc, sl, r8, ror r7 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -253347,15 +253347,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 102d10 <__cxa_atexit@plt+0xf769c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, lsl r7 │ │ │ │ + mvneq r3, r8, lsl #14 │ │ │ │ biceq pc, sl, r4, lsr #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -253369,15 +253369,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 102d68 <__cxa_atexit@plt+0xf76f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r3, [r1, #108]! @ 0x6c │ │ │ │ + strheq r3, [r1, #100]! @ 0x64 │ │ │ │ ldrdeq pc, [sl, #96] @ 0x60 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -253391,15 +253391,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 102dc0 <__cxa_atexit@plt+0xf774c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r3, [r1, #104]! @ 0x68 │ │ │ │ + strheq r3, [r1, #96]! @ 0x60 │ │ │ │ biceq pc, sl, ip, ror r6 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -253413,15 +253413,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 102e18 <__cxa_atexit@plt+0xf77a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, asr r6 │ │ │ │ + mvneq r3, r4, asr r6 │ │ │ │ biceq pc, sl, r8, lsr #12 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -253435,15 +253435,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 102e70 <__cxa_atexit@plt+0xf77fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, lsl #12 │ │ │ │ + strdeq r3, [r1, #88]! @ 0x58 │ │ │ │ ldrdeq pc, [sl, #84] @ 0x54 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -253457,15 +253457,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 102ec8 <__cxa_atexit@plt+0xf7854> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, asr #11 │ │ │ │ + mvneq r3, r4, asr #11 │ │ │ │ biceq pc, sl, r0, lsl #11 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -253481,15 +253481,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 102f28 <__cxa_atexit@plt+0xf78b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, asr r5 │ │ │ │ + mvneq r3, r4, asr r5 │ │ │ │ biceq pc, sl, r4, lsr #10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -253503,15 +253503,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 102f80 <__cxa_atexit@plt+0xf790c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, ror #9 │ │ │ │ + mvneq r3, r4, ror #9 │ │ │ │ ldrdeq pc, [sl, #64] @ 0x40 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -253527,15 +253527,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 102fe0 <__cxa_atexit@plt+0xf796c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e13490 │ │ │ │ + mvneq r3, r8, lsl #9 │ │ │ │ biceq pc, sl, r4, ror r4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -253549,15 +253549,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103038 <__cxa_atexit@plt+0xf79c4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, lsr #8 │ │ │ │ + mvneq r3, r4, lsr #8 │ │ │ │ biceq pc, sl, r0, lsr #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -253571,15 +253571,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103090 <__cxa_atexit@plt+0xf7a1c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [r1, #48]! @ 0x30 │ │ │ │ + mvneq r3, r8, asr #7 │ │ │ │ biceq pc, sl, ip, asr #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -253593,15 +253593,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1030e8 <__cxa_atexit@plt+0xf7a74> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, lsr #7 │ │ │ │ + @ instruction: 0x01e1339c │ │ │ │ biceq pc, sl, r8, ror r3 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -253615,15 +253615,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103140 <__cxa_atexit@plt+0xf7acc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, lsl r3 │ │ │ │ + mvneq r3, r4, lsl r3 │ │ │ │ biceq pc, sl, r4, lsr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -253637,15 +253637,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103198 <__cxa_atexit@plt+0xf7b24> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, ror #5 │ │ │ │ + mvneq r3, r0, ror #5 │ │ │ │ ldrdeq pc, [sl, #32] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -253659,15 +253659,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1031f0 <__cxa_atexit@plt+0xf7b7c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, lsr #5 │ │ │ │ + @ instruction: 0x01e13298 │ │ │ │ biceq pc, sl, ip, ror r2 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -253681,15 +253681,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103248 <__cxa_atexit@plt+0xf7bd4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, lsl r2 │ │ │ │ + mvneq r3, r8, lsl #4 │ │ │ │ biceq pc, sl, r8, lsr #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -253703,15 +253703,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1032a0 <__cxa_atexit@plt+0xf7c2c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e13290 │ │ │ │ + mvneq r3, r8, lsl #5 │ │ │ │ ldrdeq pc, [sl, #20] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -253725,15 +253725,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1032f8 <__cxa_atexit@plt+0xf7c84> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, lsr r2 │ │ │ │ + mvneq r3, r4, lsr r2 │ │ │ │ biceq pc, sl, r0, lsl #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -253747,15 +253747,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103350 <__cxa_atexit@plt+0xf7cdc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, ror #3 │ │ │ │ + mvneq r3, r0, ror #3 │ │ │ │ biceq pc, sl, ip, lsr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -253769,15 +253769,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1033a8 <__cxa_atexit@plt+0xf7d34> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, lsl #1 │ │ │ │ + mvneq r3, r8, ror r0 │ │ │ │ ldrdeq pc, [sl, #8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -253791,15 +253791,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103400 <__cxa_atexit@plt+0xf7d8c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, asr r0 │ │ │ │ + mvneq r3, ip, asr #32 │ │ │ │ biceq pc, sl, r4, lsl #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -253813,15 +253813,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103458 <__cxa_atexit@plt+0xf7de4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r1, #248]! @ 0xf8 │ │ │ │ + strdeq r2, [r1, #240]! @ 0xf0 │ │ │ │ biceq pc, sl, r0, lsr r0 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -253835,15 +253835,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1034b0 <__cxa_atexit@plt+0xf7e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, ror #31 │ │ │ │ + mvneq r2, r0, ror #31 │ │ │ │ ldrdeq lr, [sl, #252] @ 0xfc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -253857,15 +253857,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103508 <__cxa_atexit@plt+0xf7e94> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, lsl r0 │ │ │ │ + mvneq r3, r4, lsl r0 │ │ │ │ biceq lr, sl, r8, lsl #31 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -253879,15 +253879,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103560 <__cxa_atexit@plt+0xf7eec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, ror #29 │ │ │ │ + mvneq r2, r4, ror #29 │ │ │ │ biceq lr, sl, r4, lsr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -253901,15 +253901,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1035b8 <__cxa_atexit@plt+0xf7f44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - stlexheq r2, r0, [r1] │ │ │ │ + mvneq r2, r8, lsl #29 │ │ │ │ biceq lr, sl, r0, ror #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -253923,15 +253923,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103610 <__cxa_atexit@plt+0xf7f9c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, lsr lr │ │ │ │ + mvneq r2, ip, lsr #28 │ │ │ │ biceq lr, sl, ip, lsl #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -253945,15 +253945,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103668 <__cxa_atexit@plt+0xf7ff4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, asr #29 │ │ │ │ + strheq r2, [r1, #232]! @ 0xe8 │ │ │ │ biceq lr, sl, r8, lsr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -253967,15 +253967,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1036c0 <__cxa_atexit@plt+0xf804c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, ror #28 │ │ │ │ + mvneq r2, r4, ror #28 │ │ │ │ biceq lr, sl, r4, ror #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -253989,15 +253989,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103718 <__cxa_atexit@plt+0xf80a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, lsl #28 │ │ │ │ + mvneq r2, r0, lsl #28 │ │ │ │ @ instruction: 0x01caed90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -254011,15 +254011,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103770 <__cxa_atexit@plt+0xf80fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [r1, #192]! @ 0xc0 │ │ │ │ + mvneq r2, r8, asr #25 │ │ │ │ biceq lr, sl, ip, lsr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -254033,15 +254033,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1037c8 <__cxa_atexit@plt+0xf8154> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, ror #24 │ │ │ │ + mvneq r2, r0, ror #24 │ │ │ │ biceq lr, sl, r8, ror #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -254055,15 +254055,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103820 <__cxa_atexit@plt+0xf81ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [r1, #192]! @ 0xc0 │ │ │ │ + mvneq r2, r8, asr #25 │ │ │ │ @ instruction: 0x01caec94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -254077,15 +254077,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103878 <__cxa_atexit@plt+0xf8204> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r2, [r1, #180]! @ 0xb4 │ │ │ │ + mvneq r2, ip, lsr #23 │ │ │ │ biceq lr, sl, r0, asr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -254099,15 +254099,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1038d0 <__cxa_atexit@plt+0xf825c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, lsl ip │ │ │ │ + mvneq r2, r0, lsl ip │ │ │ │ biceq lr, sl, ip, ror #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -254121,15 +254121,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103928 <__cxa_atexit@plt+0xf82b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, lsl ip │ │ │ │ + mvneq r2, ip, lsl #24 │ │ │ │ @ instruction: 0x01caeb98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -254143,15 +254143,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103980 <__cxa_atexit@plt+0xf830c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r2, [r1, #172]! @ 0xac │ │ │ │ + strheq r2, [r1, #164]! @ 0xa4 │ │ │ │ biceq lr, sl, r4, asr #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -254165,15 +254165,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1039d8 <__cxa_atexit@plt+0xf8364> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, ror #20 │ │ │ │ + mvneq r2, r8, asr sl │ │ │ │ strdeq lr, [sl, #160] @ 0xa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -254187,15 +254187,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 103a30 <__cxa_atexit@plt+0xf83bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, asr sl │ │ │ │ + mvneq r2, ip, asr #20 │ │ │ │ @ instruction: 0x01caea9c │ │ │ │ @ instruction: 0x01aed99a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ @@ -254481,15 +254481,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 103ec8 <__cxa_atexit@plt+0xf8854> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq lr, sl, r4, asr #12 │ │ │ │ - mvneq r2, ip, lsr r5 │ │ │ │ + mvneq r2, r4, lsr r5 │ │ │ │ biceq lr, sl, ip, lsr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -254507,15 +254507,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 103f30 <__cxa_atexit@plt+0xf88bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq lr, sl, ip, ror #11 │ │ │ │ - ldrdeq r2, [r1, #68]! @ 0x44 │ │ │ │ + mvneq r2, ip, asr #9 │ │ │ │ ldrdeq lr, [sl, #84] @ 0x54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -254535,16 +254535,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 103fa4 <__cxa_atexit@plt+0xf8930> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, ror r4 │ │ │ │ - mvneq r2, r8, lsl r4 │ │ │ │ + mvneq r2, ip, ror #8 │ │ │ │ + mvneq r2, r0, lsl r4 │ │ │ │ biceq lr, sl, r4, ror #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -254564,16 +254564,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 104018 <__cxa_atexit@plt+0xf89a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, lsl #8 │ │ │ │ - mvneq r2, r4, lsr #7 │ │ │ │ + strdeq r2, [r1, #56]! @ 0x38 │ │ │ │ + @ instruction: 0x01e1239c │ │ │ │ strdeq lr, [sl, #64] @ 0x40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -254595,16 +254595,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 104094 <__cxa_atexit@plt+0xf8a20> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, lsl #7 │ │ │ │ - mvneq r2, ip, lsr #6 │ │ │ │ + mvneq r2, r4, lsl #7 │ │ │ │ + mvneq r2, r4, lsr #6 │ │ │ │ biceq lr, sl, ip, ror r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1040cc <__cxa_atexit@plt+0xf8a58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -254613,15 +254613,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r2, [r1, #24]! │ │ │ │ + strheq r2, [r1, #16]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 104160 <__cxa_atexit@plt+0xf8aec> │ │ │ │ @@ -254657,16 +254657,16 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r2, r8, ror #2 │ │ │ │ - mvneq r2, ip, ror r2 │ │ │ │ + mvneq r2, r0, ror #2 │ │ │ │ + mvneq r2, r4, ror r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1041c8 <__cxa_atexit@plt+0xf8b54> │ │ │ │ @@ -254677,15 +254677,15 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, r4, lsl #4 │ │ │ │ + strdeq r2, [r1, #28]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10420c <__cxa_atexit@plt+0xf8b98> │ │ │ │ ldr r3, [pc, #28] @ 104214 <__cxa_atexit@plt+0xf8ba0> │ │ │ │ @@ -254742,15 +254742,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strdeq r2, [r1, #36]! @ 0x24 │ │ │ │ + mvneq r2, ip, ror #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 104334 <__cxa_atexit@plt+0xf8cc0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -254773,15 +254773,15 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r2, r0, ror #4 │ │ │ │ + mvneq r2, r8, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #212] @ 104448 <__cxa_atexit@plt+0xf8dd4> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -254836,17 +254836,17 @@ │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - mvneq r2, r4, asr #3 │ │ │ │ - strdeq r1, [r1, #248]! @ 0xf8 │ │ │ │ - strexheq r1, r4, [r1] │ │ │ │ + strheq r2, [r1, #28]! │ │ │ │ + strdeq r1, [r1, #240]! @ 0xf0 │ │ │ │ + mvneq r1, ip, lsl #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1044f4 <__cxa_atexit@plt+0xf8e80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ @@ -254885,17 +254885,17 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - mvneq r2, r4, ror #1 │ │ │ │ - mvneq r1, r8, lsl pc │ │ │ │ - strheq r1, [r1, #228]! @ 0xe4 │ │ │ │ + ldrdeq r2, [r1, #12]! │ │ │ │ + mvneq r1, r0, lsl pc │ │ │ │ + mvneq r1, ip, lsr #29 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -254973,17 +254973,17 @@ │ │ │ │ ldr r6, [pc, #24] @ 104678 <__cxa_atexit@plt+0xf9004> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, r0, ror #24 │ │ │ │ + mvneq r1, r8, asr ip │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r1, ip, lsr ip │ │ │ │ + mvneq r1, r4, lsr ip │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -255012,15 +255012,15 @@ │ │ │ │ b 1045d4 <__cxa_atexit@plt+0xf8f60> │ │ │ │ ldr r3, [pc, #20] @ 104714 <__cxa_atexit@plt+0xf90a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, r0, asr #23 │ │ │ │ + strheq r1, [r1, #184]! @ 0xb8 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #92] @ 104788 <__cxa_atexit@plt+0xf9114> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -255042,16 +255042,16 @@ │ │ │ │ cmp r8, r1 │ │ │ │ blt 104750 <__cxa_atexit@plt+0xf90dc> │ │ │ │ mov r2, #11 │ │ │ │ bne 104750 <__cxa_atexit@plt+0xf90dc> │ │ │ │ add r7, r3, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, lsr #23 │ │ │ │ - @ instruction: 0x01e11b90 │ │ │ │ + mvneq r1, r4, lsr #23 │ │ │ │ + mvneq r1, r8, lsl #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -255068,15 +255068,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 1047f4 <__cxa_atexit@plt+0xf9180> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq sp, sl, ip, lsl #27 │ │ │ │ - mvneq r1, r0, lsl ip │ │ │ │ + mvneq r1, r8, lsl #24 │ │ │ │ biceq sp, sl, r4, ror sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10482c <__cxa_atexit@plt+0xf91b8> │ │ │ │ @@ -255153,15 +255153,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 104948 <__cxa_atexit@plt+0xf92d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq sp, sl, r8, lsr ip │ │ │ │ - strheq r1, [r1, #172]! @ 0xac │ │ │ │ + strheq r1, [r1, #164]! @ 0xa4 │ │ │ │ biceq sp, sl, r8, lsr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -255179,15 +255179,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 1049b0 <__cxa_atexit@plt+0xf933c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strdeq sp, [sl, #188] @ 0xbc │ │ │ │ - mvneq r1, r4, asr sl │ │ │ │ + mvneq r1, ip, asr #20 │ │ │ │ biceq sp, sl, r4, ror #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -255205,15 +255205,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 104a18 <__cxa_atexit@plt+0xf93a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq sp, sl, r0, ror #23 │ │ │ │ - mvneq r1, ip, ror #19 │ │ │ │ + mvneq r1, r4, ror #19 │ │ │ │ biceq sp, sl, r8, asr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -255231,15 +255231,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 104a80 <__cxa_atexit@plt+0xf940c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq sp, sl, r8, lsl #23 │ │ │ │ - mvneq r1, r4, lsl #19 │ │ │ │ + mvneq r1, ip, ror r9 │ │ │ │ biceq sp, sl, r0, ror fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -255257,15 +255257,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 104ae8 <__cxa_atexit@plt+0xf9474> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq sp, sl, r0, lsr fp │ │ │ │ - mvneq r1, ip, lsl r9 │ │ │ │ + mvneq r1, r4, lsl r9 │ │ │ │ biceq sp, sl, r8, lsl fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 104b58 <__cxa_atexit@plt+0xf94e4> │ │ │ │ @@ -255290,15 +255290,15 @@ │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ 104b6c <__cxa_atexit@plt+0xf94f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, ror #14 │ │ │ │ + mvneq r1, r4, ror #14 │ │ │ │ strheq sp, [sl, #168] @ 0xa8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ beq 104bc4 <__cxa_atexit@plt+0xf9550> │ │ │ │ @@ -255341,17 +255341,17 @@ │ │ │ │ str r1, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r1, [r1, #96]! @ 0x60 │ │ │ │ + mvneq r1, r8, asr #13 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - mvneq r1, r8, lsr #13 │ │ │ │ + mvneq r1, r0, lsr #13 │ │ │ │ ldrdeq sp, [sl, #168] @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 104c94 <__cxa_atexit@plt+0xf9620> │ │ │ │ mov r0, r4 │ │ │ │ @@ -255368,15 +255368,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1543478 <__cxa_atexit@plt+0x1537e04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01aed880 │ │ │ │ - mvneq r1, r8, lsl #12 │ │ │ │ + mvneq r1, r0, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 104ce0 <__cxa_atexit@plt+0xf966c> │ │ │ │ ldr r2, [pc, #60] @ 104cfc <__cxa_atexit@plt+0xf9688> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -255391,15 +255391,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 104d00 <__cxa_atexit@plt+0xf968c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r1, [r1, #84]! @ 0x54 │ │ │ │ + mvneq r1, ip, lsr #11 │ │ │ │ biceq sp, sl, r8, asr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 104d28 <__cxa_atexit@plt+0xf96b4> │ │ │ │ @@ -255466,17 +255466,17 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - mvneq r1, r4, lsl #9 │ │ │ │ + mvneq r1, ip, ror r4 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - mvneq r1, r0, lsr r5 │ │ │ │ + mvneq r1, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 104e8c <__cxa_atexit@plt+0xf9818> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -255523,17 +255523,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - mvneq r1, r4, ror #7 │ │ │ │ + ldrdeq r1, [r1, #60]! @ 0x3c │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - mvneq r1, ip, lsl r4 │ │ │ │ + mvneq r1, r4, lsl r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r1, [r3, #-2] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ @@ -255560,15 +255560,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - mvneq r1, r4, lsl #7 │ │ │ │ + mvneq r1, ip, ror r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -255585,15 +255585,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 105008 <__cxa_atexit@plt+0xf9994> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq sp, sl, r0, lsr #12 │ │ │ │ - strdeq r1, [r1, #60]! @ 0x3c │ │ │ │ + strdeq r1, [r1, #52]! @ 0x34 │ │ │ │ biceq sp, sl, ip, asr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -255611,15 +255611,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 105070 <__cxa_atexit@plt+0xf99fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq sp, sl, r8, lsl #14 │ │ │ │ - @ instruction: 0x01e11394 │ │ │ │ + mvneq r1, ip, lsl #7 │ │ │ │ strdeq sp, [sl, #104] @ 0x68 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -255637,15 +255637,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 1050d8 <__cxa_atexit@plt+0xf9a64> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq sp, sl, r8, lsr #9 │ │ │ │ - mvneq r1, ip, lsr #6 │ │ │ │ + mvneq r1, r4, lsr #6 │ │ │ │ @ instruction: 0x01cad694 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 105110 <__cxa_atexit@plt+0xf9a9c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -255654,15 +255654,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r4, ror r1 │ │ │ │ + mvneq r1, ip, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1051a4 <__cxa_atexit@plt+0xf9b30> │ │ │ │ @@ -255698,16 +255698,16 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r1, r4, lsr #2 │ │ │ │ - mvneq r1, r8, lsr r2 │ │ │ │ + mvneq r1, ip, lsl r1 │ │ │ │ + mvneq r1, r0, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 10520c <__cxa_atexit@plt+0xf9b98> │ │ │ │ @@ -255718,15 +255718,15 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, r0, asr #3 │ │ │ │ + strheq r1, [r1, #24]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 105250 <__cxa_atexit@plt+0xf9bdc> │ │ │ │ ldr r3, [pc, #28] @ 105258 <__cxa_atexit@plt+0xf9be4> │ │ │ │ @@ -255783,15 +255783,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strheq r1, [r1, #32]! │ │ │ │ + mvneq r1, r8, lsr #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 105378 <__cxa_atexit@plt+0xf9d04> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -255814,15 +255814,15 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r1, ip, lsl r2 │ │ │ │ + mvneq r1, r4, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #212] @ 10548c <__cxa_atexit@plt+0xf9e18> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -255877,17 +255877,17 @@ │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - mvneq r1, r0, lsl #3 │ │ │ │ - strheq r0, [r1, #244]! @ 0xf4 │ │ │ │ - mvneq r0, r0, asr pc │ │ │ │ + mvneq r1, r8, ror r1 │ │ │ │ + mvneq r0, ip, lsr #31 │ │ │ │ + mvneq r0, r8, asr #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 105538 <__cxa_atexit@plt+0xf9ec4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ @@ -255926,17 +255926,17 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - mvneq r1, r0, lsr #1 │ │ │ │ - ldrdeq r0, [r1, #228]! @ 0xe4 │ │ │ │ - mvneq r0, r0, ror lr │ │ │ │ + @ instruction: 0x01e11098 │ │ │ │ + mvneq r0, ip, asr #29 │ │ │ │ + mvneq r0, r8, ror #28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -255967,15 +255967,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 1055fc <__cxa_atexit@plt+0xf9f88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip, ror #25 │ │ │ │ + mvneq r0, r4, ror #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1056b0 <__cxa_atexit@plt+0xfa03c> │ │ │ │ ldr r3, [pc, #184] @ 1056d8 <__cxa_atexit@plt+0xfa064> │ │ │ │ @@ -256024,17 +256024,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ biceq sp, sl, r0, asr #1 │ │ │ │ - mvneq r0, r4, ror #23 │ │ │ │ - mvneq r0, r4, lsr #24 │ │ │ │ - mvneq r0, r0, ror #26 │ │ │ │ + ldrdeq r0, [r1, #188]! @ 0xbc │ │ │ │ + mvneq r0, ip, lsl ip │ │ │ │ + mvneq r0, r8, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ bne 10574c <__cxa_atexit@plt+0xfa0d8> │ │ │ │ @@ -256060,17 +256060,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r4, lsr fp │ │ │ │ - mvneq r0, ip, asr fp │ │ │ │ - @ instruction: 0x01e10c98 │ │ │ │ + mvneq r0, ip, lsr #22 │ │ │ │ + mvneq r0, r4, asr fp │ │ │ │ + @ instruction: 0x01e10c90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -256087,15 +256087,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 1057e0 <__cxa_atexit@plt+0xfa16c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq sp, sl, ip, lsr r0 │ │ │ │ - mvneq r0, r4, lsr #24 │ │ │ │ + mvneq r0, ip, lsl ip │ │ │ │ biceq sp, sl, r4, lsr #32 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10580c <__cxa_atexit@plt+0xfa198> │ │ │ │ @@ -256144,17 +256144,17 @@ │ │ │ │ ldr r6, [pc, #24] @ 1058c4 <__cxa_atexit@plt+0xfa250> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r4, lsl sl │ │ │ │ + mvneq r0, ip, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq r0, [r1, #144]! @ 0x90 │ │ │ │ + mvneq r0, r8, ror #19 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -256183,15 +256183,15 @@ │ │ │ │ b 105820 <__cxa_atexit@plt+0xfa1ac> │ │ │ │ ldr r3, [pc, #20] @ 105960 <__cxa_atexit@plt+0xfa2ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r4, ror r9 │ │ │ │ + mvneq r0, ip, ror #18 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1059c4 <__cxa_atexit@plt+0xfa350> │ │ │ │ @@ -256213,15 +256213,15 @@ │ │ │ │ stmib r5, {r0, r1, r8} │ │ │ │ mov r9, r3 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ 1059d8 <__cxa_atexit@plt+0xfa364> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, asr #18 │ │ │ │ + mvneq r0, ip, lsr r9 │ │ │ │ biceq ip, sl, r8, lsr #28 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 105a2c <__cxa_atexit@plt+0xfa3b8> │ │ │ │ @@ -256250,16 +256250,16 @@ │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ - strheq r0, [r1, #136]! @ 0x88 │ │ │ │ - mvneq r0, r8, lsr #17 │ │ │ │ + strheq r0, [r1, #128]! @ 0x80 │ │ │ │ + mvneq r0, r0, lsr #17 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 105ab0 <__cxa_atexit@plt+0xfa43c> │ │ │ │ @@ -256271,16 +256271,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ rsb r8, r3, #0 │ │ │ │ b 199f720 <__cxa_atexit@plt+0x19940ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, ror #15 │ │ │ │ - ldrdeq r0, [r1, #116]! @ 0x74 │ │ │ │ + ldrdeq r0, [r1, #120]! @ 0x78 │ │ │ │ + mvneq r0, ip, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 105b38 <__cxa_atexit@plt+0xfa4c4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -256311,15 +256311,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ stcleq 12, cr12, [ip], {204} @ 0xcc │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - mvneq r0, r0, ror r7 │ │ │ │ + mvneq r0, r8, ror #14 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 105b9c <__cxa_atexit@plt+0xfa528> │ │ │ │ ldr r2, [pc, #40] @ 105ba8 <__cxa_atexit@plt+0xfa534> │ │ │ │ @@ -256330,16 +256330,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ rsb r8, r3, #0 │ │ │ │ b 199f720 <__cxa_atexit@plt+0x19940ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r1, #100]! @ 0x64 │ │ │ │ - mvneq r0, r8, ror #13 │ │ │ │ + mvneq r0, ip, ror #13 │ │ │ │ + mvneq r0, r0, ror #13 │ │ │ │ biceq ip, sl, r0, asr ip │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 105c44 <__cxa_atexit@plt+0xfa5d0> │ │ │ │ @@ -256375,18 +256375,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ biceq ip, sl, r0, lsl ip │ │ │ │ - @ instruction: 0x01e10698 │ │ │ │ + @ instruction: 0x01e10690 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - mvneq r0, r8, ror #18 │ │ │ │ - mvneq r0, ip, asr #13 │ │ │ │ + mvneq r0, r0, ror #18 │ │ │ │ + mvneq r0, r4, asr #13 │ │ │ │ @ instruction: 0x01cacb90 │ │ │ │ andeq r0, r3, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r3, #-12]! │ │ │ │ stmib r3, {r9, sl} │ │ │ │ @@ -256470,15 +256470,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 105ddc <__cxa_atexit@plt+0xfa768> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - mvneq r0, ip, lsl #12 │ │ │ │ + mvneq r0, r4, lsl #12 │ │ │ │ biceq ip, sl, r0, lsr sl │ │ │ │ biceq ip, sl, r0, ror sl │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ biceq ip, sl, r0, lsr #20 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ @@ -256543,15 +256543,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 105f00 <__cxa_atexit@plt+0xfa88c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r0, r0, ror #8 │ │ │ │ + mvneq r0, r8, asr r4 │ │ │ │ biceq ip, sl, r8, lsl #18 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ biceq ip, sl, r8, lsl #18 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -256616,17 +256616,17 @@ │ │ │ │ ldr r6, [pc, #24] @ 106024 <__cxa_atexit@plt+0xfa9b0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r0, [r1, #36]! @ 0x24 │ │ │ │ + mvneq r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01e10290 │ │ │ │ + mvneq r0, r8, lsl #5 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -256655,15 +256655,15 @@ │ │ │ │ b 105f80 <__cxa_atexit@plt+0xfa90c> │ │ │ │ ldr r3, [pc, #20] @ 1060c0 <__cxa_atexit@plt+0xfaa4c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r0, r4, lsl r2 │ │ │ │ + mvneq r0, ip, lsl #4 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -256690,17 +256690,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 106154 <__cxa_atexit@plt+0xfaae0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, ror #5 │ │ │ │ - mvneq r0, r4, lsl #5 │ │ │ │ - mvneq r0, r8, asr #4 │ │ │ │ + ldrdeq r0, [r1, #44]! @ 0x2c │ │ │ │ + mvneq r0, ip, ror r2 │ │ │ │ + mvneq r0, r0, asr #4 │ │ │ │ biceq ip, sl, ip, ror #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10618c <__cxa_atexit@plt+0xfab18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -256709,15 +256709,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r1, #8]! │ │ │ │ + strdeq r0, [r1, #0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1061cc <__cxa_atexit@plt+0xfab58> │ │ │ │ ldr r3, [pc, #28] @ 1061d4 <__cxa_atexit@plt+0xfab60> │ │ │ │ @@ -256771,15 +256771,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r0, r4, asr #6 │ │ │ │ + mvneq r0, ip, lsr r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1062e0 <__cxa_atexit@plt+0xfac6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -256799,15 +256799,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r0, [r1, #36]! @ 0x24 │ │ │ │ + mvneq r0, ip, lsr #5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -256863,17 +256863,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 106408 <__cxa_atexit@plt+0xfad94> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, lsr r0 │ │ │ │ - ldrdeq pc, [r0, #240]! @ 0xf0 │ │ │ │ - strexheq pc, r4, [r0] @ │ │ │ │ + mvneq r0, r8, lsr #32 │ │ │ │ + mvneq pc, r8, asr #31 │ │ │ │ + mvneq pc, ip, lsl #31 │ │ │ │ biceq ip, sl, r0, asr #8 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 106434 <__cxa_atexit@plt+0xfadc0> │ │ │ │ @@ -256922,17 +256922,17 @@ │ │ │ │ ldr r6, [pc, #24] @ 1064ec <__cxa_atexit@plt+0xfae78> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, ip, ror #27 │ │ │ │ + mvneq pc, r4, ror #27 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq pc, r8, asr #27 │ │ │ │ + mvneq pc, r0, asr #27 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -256961,15 +256961,15 @@ │ │ │ │ b 106448 <__cxa_atexit@plt+0xfadd4> │ │ │ │ ldr r3, [pc, #20] @ 106588 <__cxa_atexit@plt+0xfaf14> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, ip, asr #26 │ │ │ │ + mvneq pc, r4, asr #26 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [r8, #3] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -257009,15 +257009,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 106648 <__cxa_atexit@plt+0xfafd4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq ip, sl, ip, asr #4 │ │ │ │ - strheq pc, [r0, #220]! @ 0xdc @ │ │ │ │ + strheq pc, [r0, #212]! @ 0xd4 @ │ │ │ │ biceq ip, sl, r4, lsr r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 106708 <__cxa_atexit@plt+0xfb094> │ │ │ │ @@ -257067,17 +257067,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq pc, [r0, #184]! @ 0xb8 │ │ │ │ - mvneq pc, r8, lsr ip @ │ │ │ │ - strheq pc, [r0, #232]! @ 0xe8 @ │ │ │ │ + strdeq pc, [r0, #176]! @ 0xb0 │ │ │ │ + mvneq pc, r0, lsr ip @ │ │ │ │ + strheq pc, [r0, #224]! @ 0xe0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1067a8 <__cxa_atexit@plt+0xfb134> │ │ │ │ @@ -257101,16 +257101,16 @@ │ │ │ │ add r0, r3, #24 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r8, lsl #23 │ │ │ │ - mvneq pc, r8, lsl #28 │ │ │ │ + mvneq pc, r0, lsl #23 │ │ │ │ + mvneq pc, r0, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10685c <__cxa_atexit@plt+0xfb1e8> │ │ │ │ ldr lr, [pc, #160] @ 10687c <__cxa_atexit@plt+0xfb208> │ │ │ │ @@ -257152,16 +257152,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq pc, r8, lsl #21 │ │ │ │ - mvneq pc, r8, asr sp @ │ │ │ │ + mvneq pc, r0, lsl #21 │ │ │ │ + mvneq pc, r0, asr sp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1068e4 <__cxa_atexit@plt+0xfb270> │ │ │ │ @@ -257180,15 +257180,15 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r0, asr #25 │ │ │ │ + strheq pc, [r0, #200]! @ 0xc8 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 106964 <__cxa_atexit@plt+0xfb2f0> │ │ │ │ @@ -257220,15 +257220,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 106984 <__cxa_atexit@plt+0xfb310> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq fp, sl, r0, lsl #30 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvneq pc, r8, ror sl @ │ │ │ │ + mvneq pc, r0, ror sl @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #156] @ 106a4c <__cxa_atexit@plt+0xfb3d8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -257269,15 +257269,15 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - ldrdeq pc, [r0, #148]! @ 0x94 │ │ │ │ + mvneq pc, ip, asr #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 106ab8 <__cxa_atexit@plt+0xfb444> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -257302,15 +257302,15 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - mvneq pc, r4, lsr r9 @ │ │ │ │ + mvneq pc, ip, lsr #18 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 106b4c <__cxa_atexit@plt+0xfb4d8> │ │ │ │ @@ -257342,15 +257342,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 106b6c <__cxa_atexit@plt+0xfb4f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq fp, sl, r8, lsl sp │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0x01e0f890 │ │ │ │ + mvneq pc, r8, lsl #17 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 106ba4 <__cxa_atexit@plt+0xfb530> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -257385,15 +257385,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvneq pc, r4, ror r6 @ │ │ │ │ + mvneq pc, ip, ror #12 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 106bb8 <__cxa_atexit@plt+0xfb544> │ │ │ │ ldrdeq fp, [sl, #192] @ 0xc0 │ │ │ │ @@ -257417,15 +257417,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 19227ac <__cxa_atexit@plt+0x1917138> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01cabc90 │ │ │ │ - mvneq pc, r8, lsl #12 │ │ │ │ + mvneq pc, r0, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 106d90 <__cxa_atexit@plt+0xfb71c> │ │ │ │ ldr r3, [pc, #232] @ 106dac <__cxa_atexit@plt+0xfb738> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -257484,19 +257484,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - mvneq pc, r4, lsr #11 │ │ │ │ - mvneq pc, r8, lsr #13 │ │ │ │ - mvneq pc, r4, asr r8 @ │ │ │ │ - strheq pc, [r0, #88]! @ 0x58 @ │ │ │ │ - mvneq pc, r4, lsl r8 @ │ │ │ │ + @ instruction: 0x01e0f59c │ │ │ │ + mvneq pc, r0, lsr #13 │ │ │ │ + mvneq pc, ip, asr #16 │ │ │ │ + strheq pc, [r0, #80]! @ 0x50 @ │ │ │ │ + mvneq pc, ip, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 106e6c <__cxa_atexit@plt+0xfb7f8> │ │ │ │ @@ -257534,18 +257534,18 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq pc, r0, asr #11 │ │ │ │ - mvneq pc, ip, ror #14 │ │ │ │ - mvneq pc, ip, asr #9 │ │ │ │ - mvneq pc, ip, lsr #14 │ │ │ │ + strheq pc, [r0, #88]! @ 0x58 @ │ │ │ │ + mvneq pc, r4, ror #14 │ │ │ │ + mvneq pc, r4, asr #9 │ │ │ │ + mvneq pc, r4, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 106ef8 <__cxa_atexit@plt+0xfb884> │ │ │ │ ldr r2, [pc, #116] @ 106f18 <__cxa_atexit@plt+0xfb8a4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -257575,15 +257575,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 106f20 <__cxa_atexit@plt+0xfb8ac> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq pc, r4, asr #7 │ │ │ │ + strheq pc, [r0, #60]! @ 0x3c @ │ │ │ │ biceq fp, sl, ip, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 106f50 <__cxa_atexit@plt+0xfb8dc> │ │ │ │ @@ -257632,15 +257632,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 107004 <__cxa_atexit@plt+0xfb990> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq pc, r0, ror #5 │ │ │ │ + ldrdeq pc, [r0, #40]! @ 0x28 │ │ │ │ @ instruction: 0x01cab898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 107034 <__cxa_atexit@plt+0xfb9c0> │ │ │ │ @@ -257706,18 +257706,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq pc, [r0, #28]! │ │ │ │ + strdeq pc, [r0, #20]! │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - strheq pc, [r0, #64]! @ 0x40 @ │ │ │ │ + mvneq pc, r8, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1071b0 <__cxa_atexit@plt+0xfbb3c> │ │ │ │ @@ -257745,15 +257745,15 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - strdeq pc, [r0, #56]! @ 0x38 │ │ │ │ + strdeq pc, [r0, #48]! @ 0x30 │ │ │ │ biceq fp, sl, r8, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 107264 <__cxa_atexit@plt+0xfbbf0> │ │ │ │ ldr r2, [pc, #132] @ 10726c <__cxa_atexit@plt+0xfbbf8> │ │ │ │ @@ -257788,15 +257788,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #28] @ 10727c <__cxa_atexit@plt+0xfbc08> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq pc, r0, lsl #1 │ │ │ │ + mvneq pc, r8, ror r0 @ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ ldrdeq fp, [sl, #100] @ 0x64 │ │ │ │ biceq fp, sl, r8, asr #13 │ │ │ │ biceq fp, sl, r0, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 1072e4 <__cxa_atexit@plt+0xfbc70> │ │ │ │ @@ -257930,16 +257930,16 @@ │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - mvneq lr, r8, lsr pc │ │ │ │ - mvneq lr, r8, lsl #31 │ │ │ │ + mvneq lr, r0, lsr pc │ │ │ │ + mvneq lr, r0, lsl #31 │ │ │ │ biceq fp, sl, r0, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 107540 <__cxa_atexit@plt+0xfbecc> │ │ │ │ @@ -257976,16 +257976,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - mvneq lr, r4, ror lr │ │ │ │ - mvneq lr, r4, asr #29 │ │ │ │ + mvneq lr, ip, ror #28 │ │ │ │ + strheq lr, [r0, #236]! @ 0xec │ │ │ │ biceq fp, sl, r4, asr #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10759c <__cxa_atexit@plt+0xfbf28> │ │ │ │ @@ -258053,15 +258053,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - mvneq lr, r8, asr sp │ │ │ │ + mvneq lr, r0, asr sp │ │ │ │ @ instruction: 0x01cab29c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1076cc <__cxa_atexit@plt+0xfc058> │ │ │ │ @@ -258088,29 +258088,29 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #24] @ 107730 <__cxa_atexit@plt+0xfc0bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b e06e98 <__cxa_atexit@plt+0xdfb824> │ │ │ │ + b f63d5c <__cxa_atexit@plt+0xf586e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq lr, r0, ror #22 │ │ │ │ + mvneq lr, r8, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 107758 <__cxa_atexit@plt+0xfc0e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 199bdfc <__cxa_atexit@plt+0x1990788> │ │ │ │ - mvneq lr, r4, asr #28 │ │ │ │ + mvneq lr, ip, lsr lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -258127,15 +258127,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 1077c0 <__cxa_atexit@plt+0xfc14c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - strdeq lr, [r0, #212]! @ 0xd4 │ │ │ │ + mvneq lr, ip, ror #27 │ │ │ │ biceq fp, sl, r8, lsr #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -258147,23 +258147,23 @@ │ │ │ │ ldr r3, [pc, #48] @ 107828 <__cxa_atexit@plt+0xfc1b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #40] @ 10782c <__cxa_atexit@plt+0xfc1b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, #0 │ │ │ │ - b db9ebc <__cxa_atexit@plt+0xdae848> │ │ │ │ + b f16d80 <__cxa_atexit@plt+0xf0b70c> │ │ │ │ ldr r7, [pc, #24] @ 107830 <__cxa_atexit@plt+0xfc1bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, lsr #22 │ │ │ │ - @ instruction: 0x01e0ed98 │ │ │ │ - mvneq lr, r4, ror #25 │ │ │ │ + mvneq lr, ip, lsl fp │ │ │ │ + @ instruction: 0x01e0ed90 │ │ │ │ + ldrdeq lr, [r0, #204]! @ 0xcc │ │ │ │ biceq fp, sl, ip, lsr r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -258177,15 +258177,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 107888 <__cxa_atexit@plt+0xfc214> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e0ea98 │ │ │ │ + @ instruction: 0x01e0ea90 │ │ │ │ strdeq fp, [sl] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1078f8 <__cxa_atexit@plt+0xfc284> │ │ │ │ @@ -258210,15 +258210,15 @@ │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ 10790c <__cxa_atexit@plt+0xfc298> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, asr #19 │ │ │ │ + mvneq lr, r4, asr #19 │ │ │ │ biceq fp, sl, r8, rrx │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ beq 107964 <__cxa_atexit@plt+0xfc2f0> │ │ │ │ @@ -258261,17 +258261,17 @@ │ │ │ │ str r1, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq lr, r0, lsr r9 │ │ │ │ + mvneq lr, r8, lsr #18 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - mvneq lr, r8, lsl #18 │ │ │ │ + mvneq lr, r0, lsl #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -258288,15 +258288,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 107a44 <__cxa_atexit@plt+0xfc3d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq sl, sl, r4, ror pc │ │ │ │ - mvneq lr, r0, asr #19 │ │ │ │ + strheq lr, [r0, #152]! @ 0x98 │ │ │ │ biceq sl, sl, ip, asr pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -258310,15 +258310,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 107a9c <__cxa_atexit@plt+0xfc428> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, asr #16 │ │ │ │ + mvneq lr, r4, asr #16 │ │ │ │ biceq sl, sl, r4, lsl #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -258332,15 +258332,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 107af4 <__cxa_atexit@plt+0xfc480> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, lsl #16 │ │ │ │ + strdeq lr, [r0, #124]! @ 0x7c │ │ │ │ strheq sl, [sl, #224] @ 0xe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -258354,15 +258354,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 107b4c <__cxa_atexit@plt+0xfc4d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, lsr #15 │ │ │ │ + mvneq lr, r0, lsr #15 │ │ │ │ biceq sl, sl, ip, ror #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -258376,15 +258376,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 107ba4 <__cxa_atexit@plt+0xfc530> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq lr, ip, asr #14 │ │ │ │ + mvneq lr, r4, asr #14 │ │ │ │ biceq sl, sl, r8, lsl lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -258398,15 +258398,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 107bfc <__cxa_atexit@plt+0xfc588> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r0, #96]! @ 0x60 │ │ │ │ + mvneq lr, r8, ror #13 │ │ │ │ biceq sl, sl, r4, asr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 107c64 <__cxa_atexit@plt+0xfc5f0> │ │ │ │ ldr r2, [pc, #80] @ 107c6c <__cxa_atexit@plt+0xfc5f8> │ │ │ │ @@ -258428,15 +258428,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq lr, r8, asr #12 │ │ │ │ + mvneq lr, r0, asr #12 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #12] @ 107c98 <__cxa_atexit@plt+0xfc624> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -258458,15 +258458,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 107cec <__cxa_atexit@plt+0xfc678> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - mvneq lr, r0, lsl r7 │ │ │ │ + mvneq lr, r8, lsl #14 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 107d90 <__cxa_atexit@plt+0xfc71c> │ │ │ │ @@ -258511,15 +258511,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq lr, [r0, #72]! @ 0x48 │ │ │ │ + strdeq lr, [r0, #64]! @ 0x40 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -258600,20 +258600,20 @@ │ │ │ │ str r7, [r3, #24]! │ │ │ │ sub r8, r6, #18 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq lr, [r0, #100]! @ 0x64 │ │ │ │ - mvneq lr, r0, ror #8 │ │ │ │ - mvneq lr, r4, lsl r5 │ │ │ │ - mvneq lr, r0, lsr #13 │ │ │ │ - mvneq lr, r4, lsl r4 │ │ │ │ - strheq lr, [r0, #64]! @ 0x40 │ │ │ │ + mvneq lr, ip, ror #13 │ │ │ │ + mvneq lr, r8, asr r4 │ │ │ │ + mvneq lr, ip, lsl #10 │ │ │ │ + @ instruction: 0x01e0e698 │ │ │ │ + mvneq lr, ip, lsl #8 │ │ │ │ + mvneq lr, r8, lsr #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -258720,15 +258720,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 108104 <__cxa_atexit@plt+0xfca90> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strdeq lr, [r0, #40]! @ 0x28 │ │ │ │ + strdeq lr, [r0, #32]! │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108170 <__cxa_atexit@plt+0xfcafc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -258755,15 +258755,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 108194 <__cxa_atexit@plt+0xfcb20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, asr #2 │ │ │ │ + mvneq lr, r0, asr #2 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ biceq sl, sl, r8, lsl #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -258844,17 +258844,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - mvneq lr, r0, ror #1 │ │ │ │ - mvneq lr, ip, rrx │ │ │ │ - mvneq lr, r8, lsr #3 │ │ │ │ + ldrdeq lr, [r0, #8]! │ │ │ │ + mvneq lr, r4, rrx │ │ │ │ + mvneq lr, r0, lsr #3 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -258879,17 +258879,17 @@ │ │ │ │ ldr r5, [pc, #28] @ 108384 <__cxa_atexit@plt+0xfcd10> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - mvneq sp, r8, asr #30 │ │ │ │ + mvneq sp, r0, asr #30 │ │ │ │ biceq sl, sl, r8, lsr #24 │ │ │ │ - mvneq sp, r0, lsl pc │ │ │ │ + mvneq sp, r8, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1083d4 <__cxa_atexit@plt+0xfcd60> │ │ │ │ ldr r2, [pc, #56] @ 1083e0 <__cxa_atexit@plt+0xfcd6c> │ │ │ │ @@ -258905,15 +258905,15 @@ │ │ │ │ b 1083f0 <__cxa_atexit@plt+0xfcd7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq sp, r0, asr #29 │ │ │ │ + strheq sp, [r0, #232]! @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #192] @ 1084bc <__cxa_atexit@plt+0xfce48> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3], #-8 │ │ │ │ @@ -258960,19 +258960,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 1084c0 <__cxa_atexit@plt+0xfce4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mvneq sp, ip, asr #27 │ │ │ │ + mvneq sp, r4, asr #27 │ │ │ │ andeq r0, r0, r8, lsr r3 │ │ │ │ biceq sl, sl, r0, lsl #22 │ │ │ │ - mvneq sp, r0, lsr #28 │ │ │ │ - mvneq sp, ip, ror #30 │ │ │ │ + mvneq sp, r8, lsl lr │ │ │ │ + mvneq sp, r4, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 108508 <__cxa_atexit@plt+0xfce94> │ │ │ │ @@ -258984,15 +258984,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 108524 <__cxa_atexit@plt+0xfceb0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrdeq sp, [r0, #232]! @ 0xe8 │ │ │ │ + ldrdeq sp, [r0, #224]! @ 0xe0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 108574 <__cxa_atexit@plt+0xfcf00> │ │ │ │ @@ -259009,15 +259009,15 @@ │ │ │ │ b 108590 <__cxa_atexit@plt+0xfcf1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq sp, r0, lsr #26 │ │ │ │ + mvneq sp, r8, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #192] @ 10865c <__cxa_atexit@plt+0xfcfe8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3], #-8 │ │ │ │ @@ -259064,19 +259064,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 108660 <__cxa_atexit@plt+0xfcfec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mvneq sp, ip, lsr #24 │ │ │ │ + mvneq sp, r4, lsr #24 │ │ │ │ muleq r0, r8, r1 │ │ │ │ biceq sl, sl, r0, ror #18 │ │ │ │ - mvneq sp, r0, lsl #25 │ │ │ │ - mvneq sp, ip, asr #27 │ │ │ │ + mvneq sp, r8, ror ip │ │ │ │ + mvneq sp, r4, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1086a8 <__cxa_atexit@plt+0xfd034> │ │ │ │ @@ -259088,15 +259088,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1086c4 <__cxa_atexit@plt+0xfd050> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - mvneq sp, r8, lsr sp │ │ │ │ + mvneq sp, r0, lsr sp │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108738 <__cxa_atexit@plt+0xfd0c4> │ │ │ │ @@ -259124,15 +259124,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 10874c <__cxa_atexit@plt+0xfd0d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ biceq sl, sl, r0, asr r8 │ │ │ │ - mvneq sp, ip, asr fp │ │ │ │ + mvneq sp, r4, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ @@ -259188,21 +259188,21 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - mvneq sp, r8, asr fp │ │ │ │ - mvneq sp, ip, asr #27 │ │ │ │ - mvneq sp, r8, ror #23 │ │ │ │ + mvneq sp, r0, asr fp │ │ │ │ + mvneq sp, r4, asr #27 │ │ │ │ + mvneq sp, r0, ror #23 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - strdeq sp, [r0, #164]! @ 0xa4 │ │ │ │ - mvneq sp, r8, lsr #23 │ │ │ │ - mvneq sp, r4, asr #26 │ │ │ │ + mvneq sp, ip, ror #21 │ │ │ │ + mvneq sp, r0, lsr #23 │ │ │ │ + mvneq sp, ip, lsr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1088b0 <__cxa_atexit@plt+0xfd23c> │ │ │ │ @@ -259273,19 +259273,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 1089a4 <__cxa_atexit@plt+0xfd330> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mvneq sp, r8, ror #17 │ │ │ │ + mvneq sp, r0, ror #17 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ biceq sl, sl, ip, lsl r6 │ │ │ │ - mvneq sp, ip, lsr r9 │ │ │ │ - mvneq sp, r8, lsl #21 │ │ │ │ + mvneq sp, r4, lsr r9 │ │ │ │ + mvneq sp, r0, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1089ec <__cxa_atexit@plt+0xfd378> │ │ │ │ @@ -259297,15 +259297,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 108a08 <__cxa_atexit@plt+0xfd394> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strdeq sp, [r0, #148]! @ 0x94 │ │ │ │ + mvneq sp, ip, ror #19 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -259319,15 +259319,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 108a60 <__cxa_atexit@plt+0xfd3ec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, lsr r8 │ │ │ │ + mvneq sp, r4, lsr r8 │ │ │ │ biceq sl, sl, ip, asr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -259341,15 +259341,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 108ab8 <__cxa_atexit@plt+0xfd444> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r0, #116]! @ 0x74 │ │ │ │ + mvneq sp, ip, ror #15 │ │ │ │ strdeq sl, [sl, #72] @ 0x48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108af0 <__cxa_atexit@plt+0xfd47c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -259358,15 +259358,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e0d794 │ │ │ │ + mvneq sp, ip, lsl #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108b30 <__cxa_atexit@plt+0xfd4bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -259374,15 +259374,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r4, asr r7 │ │ │ │ + mvneq sp, ip, asr #14 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 108c0c <__cxa_atexit@plt+0xfd598> │ │ │ │ @@ -259439,18 +259439,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ biceq sl, sl, r8, asr #7 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strdeq sp, [r0, #120]! @ 0x78 │ │ │ │ + strdeq sp, [r0, #112]! @ 0x70 │ │ │ │ strdeq sl, [sl, #56] @ 0x38 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - mvneq sp, ip, lsr #16 │ │ │ │ + mvneq sp, r4, lsr #16 │ │ │ │ biceq sl, sl, ip, lsl #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -259485,18 +259485,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 16cdaac <__cxa_atexit@plt+0x16c2438> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq sl, [sl, #32] │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - mvneq sp, r0, lsr #14 │ │ │ │ + mvneq sp, r8, lsl r7 │ │ │ │ biceq sl, sl, r4, lsl r3 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - mvneq sp, r8, asr #14 │ │ │ │ + mvneq sp, r0, asr #14 │ │ │ │ biceq sl, sl, r0, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 108d64 <__cxa_atexit@plt+0xfd6f0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -259517,15 +259517,15 @@ │ │ │ │ b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sl, sl, ip, lsr #5 │ │ │ │ strheq sl, [sl, #40] @ 0x28 │ │ │ │ - mvneq sp, ip, lsr r5 │ │ │ │ + mvneq sp, r4, lsr r5 │ │ │ │ biceq sl, sl, ip, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 108dd8 <__cxa_atexit@plt+0xfd764> │ │ │ │ mov r0, r4 │ │ │ │ @@ -259546,15 +259546,15 @@ │ │ │ │ b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sl, sl, r8, lsr r2 │ │ │ │ biceq sl, sl, r4, asr #4 │ │ │ │ - mvneq sp, r8, asr #9 │ │ │ │ + mvneq sp, r0, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108e38 <__cxa_atexit@plt+0xfd7c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 108e40 <__cxa_atexit@plt+0xfd7cc> │ │ │ │ @@ -259568,32 +259568,32 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, ror #8 │ │ │ │ - mvneq sp, ip, lsr #10 │ │ │ │ - mvneq sp, r4, ror #9 │ │ │ │ + mvneq sp, r0, ror #8 │ │ │ │ + mvneq sp, r4, lsr #10 │ │ │ │ + ldrdeq sp, [r0, #76]! @ 0x4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108e7c <__cxa_atexit@plt+0xfd808> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 108e84 <__cxa_atexit@plt+0xfd810> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd71c <__cxa_atexit@plt+0x16c20a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, lsl #8 │ │ │ │ + mvneq sp, r0, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108ebc <__cxa_atexit@plt+0xfd848> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -259601,15 +259601,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, asr #7 │ │ │ │ + mvneq sp, r0, asr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259668,15 +259668,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 108fc4 <__cxa_atexit@plt+0xfd950> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq sl, sl, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - mvneq sp, r8, ror r4 │ │ │ │ + mvneq sp, r0, ror r4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -259776,15 +259776,15 @@ │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - mvneq sp, r8, asr r1 │ │ │ │ + mvneq sp, r0, asr r1 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -259830,15 +259830,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd71c <__cxa_atexit@plt+0x16c20a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r4, lsr r0 │ │ │ │ + mvneq sp, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1092a8 <__cxa_atexit@plt+0xfdc34> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 1092b0 <__cxa_atexit@plt+0xfdc3c> │ │ │ │ @@ -259852,17 +259852,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [r0, #248]! @ 0xf8 │ │ │ │ - strheq sp, [r0, #12]! │ │ │ │ - mvneq sp, r4, ror r0 │ │ │ │ + strdeq ip, [r0, #240]! @ 0xf0 │ │ │ │ + strheq sp, [r0, #4]! │ │ │ │ + mvneq sp, ip, rrx │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -259925,17 +259925,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - strdeq ip, [r0, #228]! @ 0xe4 │ │ │ │ + mvneq ip, ip, ror #29 │ │ │ │ biceq r9, sl, r0, asr #9 │ │ │ │ - strheq sp, [r0, #12]! │ │ │ │ + strheq sp, [r0, #4]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -259983,15 +259983,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r0, #208]! @ 0xd0 │ │ │ │ + mvneq ip, r8, asr #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -260048,15 +260048,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r8, lsl sp │ │ │ │ + mvneq ip, r0, lsl sp │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109600 <__cxa_atexit@plt+0xfdf8c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -260066,15 +260066,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r4, lsl #25 │ │ │ │ + mvneq ip, ip, ror ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109660 <__cxa_atexit@plt+0xfdfec> │ │ │ │ ldr r3, [pc, #60] @ 109668 <__cxa_atexit@plt+0xfdff4> │ │ │ │ @@ -260162,15 +260162,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - mvneq ip, ip, ror #23 │ │ │ │ + mvneq ip, r4, ror #23 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 109820 <__cxa_atexit@plt+0xfe1ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ @@ -260210,15 +260210,15 @@ │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - mvneq ip, ip, ror #21 │ │ │ │ + mvneq ip, r4, ror #21 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -260277,17 +260277,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r4, asr r9 │ │ │ │ mvneq ip, ip, asr #18 │ │ │ │ - ldrdeq ip, [r0, #144]! @ 0x90 │ │ │ │ + mvneq ip, r4, asr #18 │ │ │ │ + mvneq ip, r8, asr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109994 <__cxa_atexit@plt+0xfe320> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -260295,15 +260295,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1099ac <__cxa_atexit@plt+0xfe338> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [r0, #128]! @ 0x80 │ │ │ │ + mvneq ip, r8, ror #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 109a68 <__cxa_atexit@plt+0xfe3f4> │ │ │ │ @@ -260357,15 +260357,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ biceq r8, sl, r4, ror #30 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - mvneq ip, r4, lsl #23 │ │ │ │ + mvneq ip, ip, ror fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 109b0c <__cxa_atexit@plt+0xfe498> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -260396,30 +260396,30 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r8, sl, r0, lsr #29 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - mvneq ip, r0, asr #21 │ │ │ │ + strheq ip, [r0, #168]! @ 0xa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109b64 <__cxa_atexit@plt+0xfe4f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 109b6c <__cxa_atexit@plt+0xfe4f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, lsr #14 │ │ │ │ + mvneq ip, r8, lsl r7 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109b9c <__cxa_atexit@plt+0xfe528> │ │ │ │ ldr r2, [pc, #28] @ 109bac <__cxa_atexit@plt+0xfe538> │ │ │ │ @@ -260504,32 +260504,32 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 109ce8 <__cxa_atexit@plt+0xfe674> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq ip, ip, lsl r6 │ │ │ │ - mvneq ip, ip, lsr #12 │ │ │ │ + mvneq ip, r4, lsl r6 │ │ │ │ + mvneq ip, r4, lsr #12 │ │ │ │ ldrdeq r9, [sl, #52] @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 109d20 <__cxa_atexit@plt+0xfe6ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 109d24 <__cxa_atexit@plt+0xfe6b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r0, #92]! @ 0x5c │ │ │ │ - ldrdeq ip, [r0, #88]! @ 0x58 │ │ │ │ + ldrdeq ip, [r0, #84]! @ 0x54 │ │ │ │ + ldrdeq ip, [r0, #80]! @ 0x50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 109d74 <__cxa_atexit@plt+0xfe700> │ │ │ │ ldr r3, [pc, #60] @ 109d84 <__cxa_atexit@plt+0xfe710> │ │ │ │ @@ -260750,16 +260750,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 10a0c0 <__cxa_atexit@plt+0xfea4c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r8, asr r3 │ │ │ │ - strdeq ip, [r0, #40]! @ 0x28 │ │ │ │ + mvneq ip, r0, asr r3 │ │ │ │ + strdeq ip, [r0, #32]! │ │ │ │ biceq r9, sl, r4, lsr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -260777,15 +260777,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 10a128 <__cxa_atexit@plt+0xfeab4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq r8, sl, r8, asr r4 │ │ │ │ - ldrdeq ip, [r0, #44]! @ 0x2c │ │ │ │ + ldrdeq ip, [r0, #36]! @ 0x24 │ │ │ │ biceq r8, sl, r0, asr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a160 <__cxa_atexit@plt+0xfeaec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -260794,15 +260794,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r4, lsr #2 │ │ │ │ + mvneq ip, ip, lsl r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -260838,18 +260838,18 @@ │ │ │ │ ldr r7, [pc, #36] @ 10a228 <__cxa_atexit@plt+0xfebb4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - mvneq ip, r8, lsr #4 │ │ │ │ - mvneq ip, r8, asr #3 │ │ │ │ - strheq ip, [r0, #52]! @ 0x34 │ │ │ │ - mvneq ip, r4, ror #3 │ │ │ │ + mvneq ip, r0, lsr #4 │ │ │ │ + mvneq ip, r0, asr #3 │ │ │ │ + mvneq ip, ip, lsr #7 │ │ │ │ + ldrdeq ip, [r0, #28]! │ │ │ │ ldrdeq r8, [sl, #224] @ 0xe0 │ │ │ │ strdeq r8, [sl, #228] @ 0xe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a268 <__cxa_atexit@plt+0xfebf4> │ │ │ │ @@ -260860,16 +260860,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0550 <__cxa_atexit@plt+0x1994edc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r8, lsr #32 │ │ │ │ - mvneq ip, r4, asr #1 │ │ │ │ + mvneq ip, r0, lsr #32 │ │ │ │ + strheq ip, [r0, #12]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -260906,16 +260906,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ biceq r8, sl, r8, lsr #28 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0x01ae804c │ │ │ │ - mvneq ip, r8, lsr #32 │ │ │ │ - mvneq ip, r8, lsl r0 │ │ │ │ + mvneq ip, r0, lsr #32 │ │ │ │ + mvneq ip, r0, lsl r0 │ │ │ │ biceq r8, sl, r0, ror #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10a354 <__cxa_atexit@plt+0xfece0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -260943,15 +260943,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 174b89c <__cxa_atexit@plt+0x1740228> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r8, [sl, #216] @ 0xd8 │ │ │ │ - strdeq fp, [r0, #224]! @ 0xe0 │ │ │ │ + mvneq fp, r8, ror #29 │ │ │ │ biceq r8, sl, r0, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10a418 <__cxa_atexit@plt+0xfeda4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -260969,15 +260969,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 174b89c <__cxa_atexit@plt+0x1740228> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r8, [sl, #208] @ 0xd0 │ │ │ │ - mvneq fp, r8, lsl #29 │ │ │ │ + mvneq fp, r0, lsl #29 │ │ │ │ biceq r8, sl, r8, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10a480 <__cxa_atexit@plt+0xfee0c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -260995,15 +260995,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 174b89c <__cxa_atexit@plt+0x1740228> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r8, sl, r8, ror #27 │ │ │ │ - mvneq fp, r0, lsr #28 │ │ │ │ + mvneq fp, r8, lsl lr │ │ │ │ biceq r8, sl, r0, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10a4e8 <__cxa_atexit@plt+0xfee74> │ │ │ │ mov r0, r4 │ │ │ │ @@ -261021,15 +261021,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 174b89c <__cxa_atexit@plt+0x1740228> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r8, sl, r0, ror #27 │ │ │ │ - strheq fp, [r0, #216]! @ 0xd8 │ │ │ │ + strheq fp, [r0, #208]! @ 0xd0 │ │ │ │ biceq r8, sl, r8, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10a550 <__cxa_atexit@plt+0xfeedc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -261047,15 +261047,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 174b89c <__cxa_atexit@plt+0x1740228> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r8, [sl, #216] @ 0xd8 │ │ │ │ - mvneq fp, r0, asr sp │ │ │ │ + mvneq fp, r8, asr #26 │ │ │ │ biceq r8, sl, r0, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10a5b8 <__cxa_atexit@plt+0xfef44> │ │ │ │ mov r0, r4 │ │ │ │ @@ -261073,15 +261073,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 174b89c <__cxa_atexit@plt+0x1740228> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r8, [sl, #208] @ 0xd0 │ │ │ │ - mvneq fp, r8, ror #25 │ │ │ │ + mvneq fp, r0, ror #25 │ │ │ │ biceq r8, sl, r8, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10a620 <__cxa_atexit@plt+0xfefac> │ │ │ │ mov r0, r4 │ │ │ │ @@ -261099,15 +261099,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 174b89c <__cxa_atexit@plt+0x1740228> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r8, sl, r8, asr #27 │ │ │ │ - mvneq fp, r0, lsl #25 │ │ │ │ + mvneq fp, r8, ror ip │ │ │ │ biceq r8, sl, r0, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10a688 <__cxa_atexit@plt+0xff014> │ │ │ │ mov r0, r4 │ │ │ │ @@ -261125,15 +261125,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 174b89c <__cxa_atexit@plt+0x1740228> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r8, sl, r0, asr #27 │ │ │ │ - mvneq fp, r8, lsl ip │ │ │ │ + mvneq fp, r0, lsl ip │ │ │ │ strdeq r8, [sl, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10a6f0 <__cxa_atexit@plt+0xff07c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -261151,15 +261151,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 174b89c <__cxa_atexit@plt+0x1740228> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r8, [sl, #216] @ 0xd8 │ │ │ │ - strheq fp, [r0, #176]! @ 0xb0 │ │ │ │ + mvneq fp, r8, lsr #23 │ │ │ │ strdeq r8, [sl, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 10a758 <__cxa_atexit@plt+0xff0e4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -261177,15 +261177,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 174b89c <__cxa_atexit@plt+0x1740228> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r8, [sl, #208] @ 0xd0 │ │ │ │ - mvneq fp, r8, asr #22 │ │ │ │ + mvneq fp, r0, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10a79c <__cxa_atexit@plt+0xff128> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -261193,15 +261193,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, ror #21 │ │ │ │ + mvneq fp, r0, ror #21 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10a7dc <__cxa_atexit@plt+0xff168> │ │ │ │ ldr r7, [pc, #36] @ 10a7ec <__cxa_atexit@plt+0xff178> │ │ │ │ @@ -261319,16 +261319,16 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - mvneq fp, r0, lsr #21 │ │ │ │ - mvneq fp, r0, asr #20 │ │ │ │ + @ instruction: 0x01e0ba98 │ │ │ │ + mvneq fp, r8, lsr sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10aa20 <__cxa_atexit@plt+0xff3ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -261360,16 +261360,16 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - mvneq fp, r0, ror #19 │ │ │ │ - mvneq fp, r0, lsl #19 │ │ │ │ + ldrdeq fp, [r0, #152]! @ 0x98 │ │ │ │ + mvneq fp, r8, ror r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -261388,16 +261388,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 10aab8 <__cxa_atexit@plt+0xff444> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r0, ror #18 │ │ │ │ - mvneq fp, r0, lsl #18 │ │ │ │ + mvneq fp, r8, asr r9 │ │ │ │ + strdeq fp, [r0, #136]! @ 0x88 │ │ │ │ @ instruction: 0x01ca8a90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10aaf0 <__cxa_atexit@plt+0xff47c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -261406,15 +261406,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e0b794 │ │ │ │ + mvneq fp, ip, lsl #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 10ab84 <__cxa_atexit@plt+0xff510> │ │ │ │ @@ -261450,16 +261450,16 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq fp, r4, asr #14 │ │ │ │ - mvneq fp, r8, asr r8 │ │ │ │ + mvneq fp, ip, lsr r7 │ │ │ │ + mvneq fp, r0, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 10abec <__cxa_atexit@plt+0xff578> │ │ │ │ @@ -261470,15 +261470,15 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r0, ror #15 │ │ │ │ + ldrdeq fp, [r0, #120]! @ 0x78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10ac30 <__cxa_atexit@plt+0xff5bc> │ │ │ │ ldr r3, [pc, #28] @ 10ac38 <__cxa_atexit@plt+0xff5c4> │ │ │ │ @@ -261535,15 +261535,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldrdeq fp, [r0, #128]! @ 0x80 │ │ │ │ + mvneq fp, r8, asr #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 10ad58 <__cxa_atexit@plt+0xff6e4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -261566,15 +261566,15 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq fp, ip, lsr r8 │ │ │ │ + mvneq fp, r4, lsr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #212] @ 10ae6c <__cxa_atexit@plt+0xff7f8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -261629,17 +261629,17 @@ │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - mvneq fp, r0, lsr #15 │ │ │ │ - ldrdeq fp, [r0, #84]! @ 0x54 │ │ │ │ - mvneq fp, r0, ror r5 │ │ │ │ + @ instruction: 0x01e0b798 │ │ │ │ + mvneq fp, ip, asr #11 │ │ │ │ + mvneq fp, r8, ror #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10af18 <__cxa_atexit@plt+0xff8a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ @@ -261678,17 +261678,17 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - mvneq fp, r0, asr #13 │ │ │ │ - strdeq fp, [r0, #68]! @ 0x44 │ │ │ │ - @ instruction: 0x01e0b490 │ │ │ │ + strheq fp, [r0, #104]! @ 0x68 │ │ │ │ + mvneq fp, ip, ror #9 │ │ │ │ + mvneq fp, r8, lsl #9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -261823,15 +261823,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01e0b29c │ │ │ │ + @ instruction: 0x01e0b294 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10b1c8 <__cxa_atexit@plt+0xffb54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -261849,15 +261849,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq fp, r8, lsl r2 │ │ │ │ + mvneq fp, r0, lsl r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10b220 <__cxa_atexit@plt+0xffbac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -261866,15 +261866,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, rrx │ │ │ │ + mvneq fp, ip, asr r0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10b268 <__cxa_atexit@plt+0xffbf4> │ │ │ │ ldr r7, [pc, #44] @ 10b278 <__cxa_atexit@plt+0xffc04> │ │ │ │ @@ -261996,16 +261996,16 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq fp, r0, lsl r0 │ │ │ │ - strheq sl, [r0, #240]! @ 0xf0 │ │ │ │ + mvneq fp, r8 │ │ │ │ + mvneq sl, r8, lsr #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10b4bc <__cxa_atexit@plt+0xffe48> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -262039,16 +262039,16 @@ │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - mvneq sl, r8, asr #30 │ │ │ │ - mvneq sl, r8, ror #29 │ │ │ │ + mvneq sl, r0, asr #30 │ │ │ │ + mvneq sl, r0, ror #29 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r8, r5, #28 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 10b5c0 <__cxa_atexit@plt+0xfff4c> │ │ │ │ ldr lr, [pc, #224] @ 10b5e4 <__cxa_atexit@plt+0xfff70> │ │ │ │ @@ -262106,17 +262106,17 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvneq sl, r8, asr sp │ │ │ │ + mvneq sl, r0, asr sp │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - mvneq sl, r8, asr lr │ │ │ │ + mvneq sl, r0, asr lr │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #112] @ 10b678 <__cxa_atexit@plt+0x100004> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ @@ -262143,15 +262143,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x01e0ad94 │ │ │ │ + mvneq sl, ip, lsl #27 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10b6cc <__cxa_atexit@plt+0x100058> │ │ │ │ @@ -262166,15 +262166,15 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, r7, r8} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, r0, lsr #26 │ │ │ │ + mvneq sl, r8, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10b710 <__cxa_atexit@plt+0x10009c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -262182,15 +262182,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, ror fp │ │ │ │ + mvneq sl, ip, ror #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 10b770 <__cxa_atexit@plt+0x1000fc> │ │ │ │ ldr lr, [pc, #64] @ 10b77c <__cxa_atexit@plt+0x100108> │ │ │ │ @@ -262208,15 +262208,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq sl, r8, lsr #22 │ │ │ │ + mvneq sl, r0, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ 10b834 <__cxa_atexit@plt+0x1001c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -262254,17 +262254,17 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq sl, r4, lsl #24 │ │ │ │ - mvneq sl, r0, lsr #23 │ │ │ │ - mvneq sl, r8, ror #23 │ │ │ │ + strdeq sl, [r0, #188]! @ 0xbc │ │ │ │ + @ instruction: 0x01e0ab98 │ │ │ │ + mvneq sl, r0, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10b8c0 <__cxa_atexit@plt+0x10024c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -262294,17 +262294,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, r8, asr fp │ │ │ │ - strdeq sl, [r0, #164]! @ 0xa4 │ │ │ │ - mvneq sl, ip, lsr fp │ │ │ │ + mvneq sl, r0, asr fp │ │ │ │ + mvneq sl, ip, ror #21 │ │ │ │ + mvneq sl, r4, lsr fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10b930 <__cxa_atexit@plt+0x1002bc> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -262410,15 +262410,15 @@ │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ biceq r7, sl, ip, lsl fp │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ ldrdeq r7, [sl, #160] @ 0xa0 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - mvneq sl, r4, ror #22 │ │ │ │ + mvneq sl, ip, asr fp │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 10b948 <__cxa_atexit@plt+0x1002d4> │ │ │ │ @@ -262555,15 +262555,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ biceq r7, sl, r8, lsr #18 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0x01ca7894 │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ - mvneq sl, ip, lsl #14 │ │ │ │ + mvneq sl, r4, lsl #14 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #180] @ 10bdb4 <__cxa_atexit@plt+0x100740> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -262607,15 +262607,15 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ - mvneq sl, ip, lsl r6 │ │ │ │ + mvneq sl, r4, lsl r6 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10be34 <__cxa_atexit@plt+0x1007c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -262645,15 +262645,15 @@ │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ - mvneq sl, r8, ror #10 │ │ │ │ + mvneq sl, r0, ror #10 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r8, r5, #28 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 10bf34 <__cxa_atexit@plt+0x1008c0> │ │ │ │ ldr lr, [pc, #224] @ 10bf58 <__cxa_atexit@plt+0x1008e4> │ │ │ │ @@ -262711,17 +262711,17 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvneq sl, r4, ror #7 │ │ │ │ + ldrdeq sl, [r0, #60]! @ 0x3c │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - mvneq sl, r4, ror #9 │ │ │ │ + ldrdeq sl, [r0, #76]! @ 0x4c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #112] @ 10bfec <__cxa_atexit@plt+0x100978> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ @@ -262748,15 +262748,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq sl, r0, lsr #8 │ │ │ │ + mvneq sl, r8, lsl r4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10c040 <__cxa_atexit@plt+0x1009cc> │ │ │ │ @@ -262771,15 +262771,15 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, r7, r8} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, ip, lsr #7 │ │ │ │ + mvneq sl, r4, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10c084 <__cxa_atexit@plt+0x100a10> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -262787,15 +262787,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r0, lsl #4 │ │ │ │ + strdeq sl, [r0, #24]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 10c0e4 <__cxa_atexit@plt+0x100a70> │ │ │ │ ldr lr, [pc, #64] @ 10c0f0 <__cxa_atexit@plt+0x100a7c> │ │ │ │ @@ -262813,15 +262813,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strheq sl, [r0, #20]! │ │ │ │ + mvneq sl, ip, lsr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ 10c1a8 <__cxa_atexit@plt+0x100b34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -262859,17 +262859,17 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01e0a290 │ │ │ │ - mvneq sl, ip, lsr #4 │ │ │ │ - mvneq sl, r4, ror r2 │ │ │ │ + mvneq sl, r8, lsl #5 │ │ │ │ + mvneq sl, r4, lsr #4 │ │ │ │ + mvneq sl, ip, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10c234 <__cxa_atexit@plt+0x100bc0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -262899,17 +262899,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq sl, r4, ror #3 │ │ │ │ - mvneq sl, r0, lsl #3 │ │ │ │ - mvneq sl, r8, asr #3 │ │ │ │ + ldrdeq sl, [r0, #28]! │ │ │ │ + mvneq sl, r8, ror r1 │ │ │ │ + mvneq sl, r0, asr #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10c2a4 <__cxa_atexit@plt+0x100c30> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -263015,15 +263015,15 @@ │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ biceq r7, sl, r8, lsr #3 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ biceq r7, sl, r0, ror #2 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - strdeq sl, [r0, #16]! │ │ │ │ + mvneq sl, r8, ror #3 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 10c2bc <__cxa_atexit@plt+0x100c48> │ │ │ │ @@ -263160,15 +263160,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strheq r6, [sl, #244] @ 0xf4 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ biceq r6, sl, r4, lsr #30 │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ - @ instruction: 0x01e09d98 │ │ │ │ + @ instruction: 0x01e09d90 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #180] @ 10c728 <__cxa_atexit@plt+0x1010b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -263212,15 +263212,15 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ - mvneq r9, r8, lsr #25 │ │ │ │ + mvneq r9, r0, lsr #25 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10c7a8 <__cxa_atexit@plt+0x101134> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -263250,15 +263250,15 @@ │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ - strdeq r9, [r0, #180]! @ 0xb4 │ │ │ │ + mvneq r9, ip, ror #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10c800 <__cxa_atexit@plt+0x10118c> │ │ │ │ ldr r7, [pc, #36] @ 10c810 <__cxa_atexit@plt+0x10119c> │ │ │ │ @@ -263354,16 +263354,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ b 17ce4 <__cxa_atexit@plt+0xc670> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, lsr r9 │ │ │ │ - mvneq r9, r0, asr #19 │ │ │ │ + mvneq r9, r8, lsr #18 │ │ │ │ + strheq r9, [r0, #152]! @ 0x98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -263407,16 +263407,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, ror #17 │ │ │ │ - ldrdeq r9, [r0, #136]! @ 0x88 │ │ │ │ + mvneq r9, r0, ror #17 │ │ │ │ + ldrdeq r9, [r0, #128]! @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10caa4 <__cxa_atexit@plt+0x101430> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -263441,15 +263441,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strdeq r9, [r0, #120]! @ 0x78 │ │ │ │ + strdeq r9, [r0, #112]! @ 0x70 │ │ │ │ @ instruction: 0x01ae583f │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -263473,16 +263473,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq r9, ip, lsl #16 │ │ │ │ - mvneq r9, r0, ror #15 │ │ │ │ + mvneq r9, r4, lsl #16 │ │ │ │ + ldrdeq r9, [r0, #120]! @ 0x78 │ │ │ │ biceq r6, sl, r8, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 10cb8c <__cxa_atexit@plt+0x101518> │ │ │ │ @@ -263490,20 +263490,20 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [pc, #32] @ 10cb9c <__cxa_atexit@plt+0x101528> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r9, #11 │ │ │ │ - b e07764 <__cxa_atexit@plt+0xdfc0f0> │ │ │ │ + b f64628 <__cxa_atexit@plt+0xf58fb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r4, lsl #14 │ │ │ │ - mvneq r9, r8, ror #18 │ │ │ │ + strdeq r9, [r0, #108]! @ 0x6c │ │ │ │ + mvneq r9, r0, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -263547,16 +263547,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r9, [r0, #104]! @ 0x68 │ │ │ │ - mvneq r9, r8, lsr #13 │ │ │ │ + strheq r9, [r0, #96]! @ 0x60 │ │ │ │ + mvneq r9, r0, lsr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10ccd4 <__cxa_atexit@plt+0x101660> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -263581,15 +263581,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq r9, r8, asr #11 │ │ │ │ + mvneq r9, r0, asr #11 │ │ │ │ @ instruction: 0x01ae5600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -263613,16 +263613,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrdeq r9, [r0, #92]! @ 0x5c │ │ │ │ - strheq r9, [r0, #80]! @ 0x50 │ │ │ │ + ldrdeq r9, [r0, #84]! @ 0x54 │ │ │ │ + mvneq r9, r8, lsr #11 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r1, r6 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10ce5c <__cxa_atexit@plt+0x1017e8> │ │ │ │ @@ -263863,32 +263863,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 10d164 <__cxa_atexit@plt+0x101af0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strdeq r9, [r0, #20]! │ │ │ │ - mvneq r9, r4, asr r1 │ │ │ │ + mvneq r9, ip, ror #3 │ │ │ │ + mvneq r9, ip, asr #2 │ │ │ │ biceq r6, sl, r0, asr r4 │ │ │ │ biceq r6, sl, r4, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 10d19c <__cxa_atexit@plt+0x101b28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 10d1a0 <__cxa_atexit@plt+0x101b2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 10cd88 <__cxa_atexit@plt+0x101714> │ │ │ │ - strdeq r9, [r0, #12]! │ │ │ │ - mvneq r9, r0, lsl #3 │ │ │ │ + strdeq r9, [r0, #4]! │ │ │ │ + mvneq r9, r8, ror r1 │ │ │ │ ldrdeq r6, [sl, #52] @ 0x34 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -263911,26 +263911,26 @@ │ │ │ │ ldr r7, [pc, #24] @ 10d220 <__cxa_atexit@plt+0x101bac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq r9, r8, lsr #2 │ │ │ │ + mvneq r9, r0, lsr #2 │ │ │ │ @ instruction: 0x01ca639c │ │ │ │ biceq r6, sl, r8, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10d248 <__cxa_atexit@plt+0x101bd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 10cd88 <__cxa_atexit@plt+0x101714> │ │ │ │ - ldrdeq r9, [r0, #4]! │ │ │ │ + mvneq r9, ip, asr #1 │ │ │ │ biceq r6, sl, ip, asr #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 10d274 <__cxa_atexit@plt+0x101c00> │ │ │ │ @@ -263956,24 +263956,24 @@ │ │ │ │ b 199fcf8 <__cxa_atexit@plt+0x1994684> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq r8, ip, asr #31 │ │ │ │ + mvneq r8, r4, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10d2f4 <__cxa_atexit@plt+0x101c80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 199fcf8 <__cxa_atexit@plt+0x1994684> │ │ │ │ - strexheq r8, r4, [r0] │ │ │ │ + mvneq r8, ip, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 10d334 <__cxa_atexit@plt+0x101cc0> │ │ │ │ @@ -264000,33 +264000,33 @@ │ │ │ │ ldr r3, [pc, #36] @ 10d390 <__cxa_atexit@plt+0x101d1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 10d394 <__cxa_atexit@plt+0x101d20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b e06e98 <__cxa_atexit@plt+0xdfb824> │ │ │ │ + b f63d5c <__cxa_atexit@plt+0xf586e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strdeq r8, [r0, #236]! @ 0xec │ │ │ │ + strdeq r8, [r0, #228]! @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 10d3c4 <__cxa_atexit@plt+0x101d50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #20] @ 10d3c8 <__cxa_atexit@plt+0x101d54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ b 199bdfc <__cxa_atexit@plt+0x1990788> │ │ │ │ - mvneq r9, r0, ror #3 │ │ │ │ - mvneq r8, r4, asr #29 │ │ │ │ + ldrdeq r9, [r0, #24]! │ │ │ │ + strheq r8, [r0, #236]! @ 0xec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10d43c <__cxa_atexit@plt+0x101dc8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -264057,15 +264057,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvneq r9, r8, asr r1 │ │ │ │ + mvneq r9, r0, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -264127,15 +264127,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ biceq r5, sl, r8, lsr #8 │ │ │ │ - mvneq r8, r4, lsr sp │ │ │ │ + mvneq r8, ip, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -264199,28 +264199,28 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #68] @ 10d6d0 <__cxa_atexit@plt+0x10205c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, ip, #1 │ │ │ │ mov r5, sl │ │ │ │ mov sl, #0 │ │ │ │ - b db9ebc <__cxa_atexit@plt+0xdae848> │ │ │ │ + b f16d80 <__cxa_atexit@plt+0xf0b70c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, lsr ip │ │ │ │ + mvneq r8, r4, lsr ip │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strheq r8, [r0, #204]! @ 0xcc │ │ │ │ + strheq r8, [r0, #196]! @ 0xc4 │ │ │ │ biceq r5, sl, r8, asr pc │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq r8, r4, asr lr │ │ │ │ + mvneq r8, ip, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ biceq r5, sl, r0, asr #29 │ │ │ │ @@ -264289,15 +264289,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0x01ca519c │ │ │ │ - mvneq r8, ip, lsr #21 │ │ │ │ + mvneq r8, r4, lsr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ @ instruction: 0x01ca5d9c │ │ │ │ @@ -264452,15 +264452,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r0, #124]! @ 0x7c │ │ │ │ + strdeq r8, [r0, #116]! @ 0x74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10dac8 <__cxa_atexit@plt+0x102454> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -264468,15 +264468,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r8, [r0, #124]! @ 0x7c │ │ │ │ + strheq r8, [r0, #116]! @ 0x74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 10db28 <__cxa_atexit@plt+0x1024b4> │ │ │ │ ldr lr, [pc, #64] @ 10db34 <__cxa_atexit@plt+0x1024c0> │ │ │ │ @@ -264494,15 +264494,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r8, r0, ror r7 │ │ │ │ + mvneq r8, r8, ror #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ 10dbd0 <__cxa_atexit@plt+0x10255c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -264534,15 +264534,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - mvneq r8, r4, ror #15 │ │ │ │ + ldrdeq r8, [r0, #124]! @ 0x7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10dc3c <__cxa_atexit@plt+0x1025c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -264566,15 +264566,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - mvneq r8, r8, asr r7 │ │ │ │ + mvneq r8, r0, asr r7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -264607,16 +264607,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - mvneq r8, ip, lsr r7 │ │ │ │ - mvneq r8, r8, asr #17 │ │ │ │ + mvneq r8, r4, lsr r7 │ │ │ │ + mvneq r8, r0, asr #17 │ │ │ │ biceq r5, sl, r8, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10dd3c <__cxa_atexit@plt+0x1026c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -264625,15 +264625,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, asr #10 │ │ │ │ + mvneq r8, r0, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10ddf8 <__cxa_atexit@plt+0x102784> │ │ │ │ ldr lr, [pc, #176] @ 10de14 <__cxa_atexit@plt+0x1027a0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -264678,17 +264678,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - mvneq r8, r0, lsl #10 │ │ │ │ + strdeq r8, [r0, #72]! @ 0x48 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - strheq r8, [r0, #84]! @ 0x54 │ │ │ │ + mvneq r8, ip, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 10de9c <__cxa_atexit@plt+0x102828> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -264712,15 +264712,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r8, ip, lsl #10 │ │ │ │ + mvneq r8, r4, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10dee8 <__cxa_atexit@plt+0x102874> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -264736,15 +264736,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r8, r0, lsr #9 │ │ │ │ + @ instruction: 0x01e08498 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -264777,16 +264777,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - @ instruction: 0x01e08494 │ │ │ │ - mvneq r8, r0, lsr #12 │ │ │ │ + mvneq r8, ip, lsl #9 │ │ │ │ + mvneq r8, r8, lsl r6 │ │ │ │ biceq r5, sl, r4, lsl #13 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10dfe4 <__cxa_atexit@plt+0x102970> │ │ │ │ @@ -264927,16 +264927,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 10e204 <__cxa_atexit@plt+0x102b90> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, lsl r2 │ │ │ │ - strheq r8, [r0, #20]! │ │ │ │ + mvneq r8, ip, lsl #4 │ │ │ │ + mvneq r8, ip, lsr #3 │ │ │ │ biceq r5, sl, r0, asr #8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10e23c <__cxa_atexit@plt+0x102bc8> │ │ │ │ @@ -265101,16 +265101,16 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strheq r7, [r0, #244]! @ 0xf4 │ │ │ │ mvneq r7, ip, lsr #31 │ │ │ │ + mvneq r7, r4, lsr #31 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10e518 <__cxa_atexit@plt+0x102ea4> │ │ │ │ @@ -265129,16 +265129,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, r8, ror #29 │ │ │ │ mvneq r7, r0, ror #29 │ │ │ │ + ldrdeq r7, [r0, #232]! @ 0xe8 │ │ │ │ biceq r5, sl, ip, ror r1 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -265271,28 +265271,28 @@ │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ biceq r4, sl, r4, lsr #31 │ │ │ │ - mvneq r7, r8, ror #25 │ │ │ │ + mvneq r7, r0, ror #25 │ │ │ │ biceq r4, sl, ip, lsr pc │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ bne 10e784 <__cxa_atexit@plt+0x103110> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b dd3c50 <__cxa_atexit@plt+0xdc85dc> │ │ │ │ + b f30b14 <__cxa_atexit@plt+0xf254a0> │ │ │ │ andeq r2, r0, r9, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 10e7b4 <__cxa_atexit@plt+0x103140> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -265325,15 +265325,15 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r7, ip, ror #23 │ │ │ │ + mvneq r7, r4, ror #23 │ │ │ │ andeq r0, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -265356,15 +265356,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 10e8b4 <__cxa_atexit@plt+0x103240> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - mvneq r7, r4, ror #22 │ │ │ │ + mvneq r7, ip, asr fp │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r2, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -265381,30 +265381,30 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r7, [r0, #168]! @ 0xa8 │ │ │ │ + ldrdeq r7, [r0, #160]! @ 0xa0 │ │ │ │ biceq r4, sl, r8, ror sp │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 10e93c <__cxa_atexit@plt+0x1032c8> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b dd60c0 <__cxa_atexit@plt+0xdcaa4c> │ │ │ │ + b f32f84 <__cxa_atexit@plt+0xf27910> │ │ │ │ biceq r4, sl, r0, asr sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10e9d0 <__cxa_atexit@plt+0x10335c> │ │ │ │ @@ -265458,15 +265458,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 10ea48 <__cxa_atexit@plt+0x1033d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 10e964 <__cxa_atexit@plt+0x1032f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, asr #16 │ │ │ │ + mvneq r7, r8, lsr r8 │ │ │ │ biceq r4, sl, ip, ror ip │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10eadc <__cxa_atexit@plt+0x103468> │ │ │ │ @@ -265602,20 +265602,20 @@ │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ b 10ec78 <__cxa_atexit@plt+0x103604> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r4, sl, r4, lsl #21 │ │ │ │ - mvneq r7, r4, lsl #15 │ │ │ │ + mvneq r7, ip, ror r7 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - mvneq r7, r0, asr #14 │ │ │ │ - mvneq r7, r8, lsr #19 │ │ │ │ + mvneq r7, r8, lsr r7 │ │ │ │ + mvneq r7, r0, lsr #19 │ │ │ │ biceq r3, sl, r8, asr r9 │ │ │ │ - mvneq r7, ip, asr #15 │ │ │ │ + mvneq r7, r4, asr #15 │ │ │ │ biceq r4, sl, r8, lsr sl │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 10ea5c <__cxa_atexit@plt+0x1033e8> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 10ecd4 <__cxa_atexit@plt+0x103660> │ │ │ │ @@ -265812,19 +265812,19 @@ │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ muleq r0, r8, r2 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ - mvneq r7, r0, lsr #12 │ │ │ │ mvneq r7, r8, lsl r6 │ │ │ │ + mvneq r7, r0, lsl r6 │ │ │ │ @ instruction: 0x01ca479c │ │ │ │ - mvneq r7, r4, lsr #10 │ │ │ │ - strheq r7, [r0, #64]! @ 0x40 │ │ │ │ + mvneq r7, ip, lsl r5 │ │ │ │ + mvneq r7, r8, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10f040 <__cxa_atexit@plt+0x1039cc> │ │ │ │ @@ -265843,31 +265843,31 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, r0, asr #7 │ │ │ │ strheq r7, [r0, #56]! @ 0x38 │ │ │ │ + strheq r7, [r0, #48]! @ 0x30 │ │ │ │ biceq r4, sl, ip, lsr r6 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 10f078 <__cxa_atexit@plt+0x103a04> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ - b dd60c0 <__cxa_atexit@plt+0xdcaa4c> │ │ │ │ + b f32f84 <__cxa_atexit@plt+0xf27910> │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r7, r3 │ │ │ │ bne 10f0b4 <__cxa_atexit@plt+0x103a40> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -265901,15 +265901,15 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r7, ip, ror #5 │ │ │ │ + mvneq r7, r4, ror #5 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -265930,15 +265930,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 10f1ac <__cxa_atexit@plt+0x103b38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - mvneq r7, r4, ror #4 │ │ │ │ + mvneq r7, ip, asr r2 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -265955,29 +265955,29 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r7, r0, ror #3 │ │ │ │ + ldrdeq r7, [r0, #24]! │ │ │ │ biceq r4, sl, ip, lsl #9 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 10f234 <__cxa_atexit@plt+0x103bc0> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #20]! │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - b dd3c50 <__cxa_atexit@plt+0xdc85dc> │ │ │ │ + b f30b14 <__cxa_atexit@plt+0xf254a0> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10f2e8 <__cxa_atexit@plt+0x103c74> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -266245,17 +266245,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r6, ip, ror #24 │ │ │ │ - mvneq r6, r4, asr #26 │ │ │ │ - strheq r6, [r0, #196]! @ 0xc4 │ │ │ │ + mvneq r6, r4, ror #24 │ │ │ │ + mvneq r6, ip, lsr sp │ │ │ │ + mvneq r6, ip, lsr #25 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -266282,17 +266282,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 10f734 <__cxa_atexit@plt+0x1040c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r4, asr #23 │ │ │ │ - @ instruction: 0x01e06c9c │ │ │ │ - mvneq r6, ip, lsl #24 │ │ │ │ + strheq r6, [r0, #188]! @ 0xbc │ │ │ │ + @ instruction: 0x01e06c94 │ │ │ │ + mvneq r6, r4, lsl #24 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10f758 <__cxa_atexit@plt+0x1040e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ @@ -266334,17 +266334,17 @@ │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r6, [r0, #180]! @ 0xb4 │ │ │ │ - ldrdeq r6, [r0, #172]! @ 0xac │ │ │ │ - mvneq r6, ip, lsr fp │ │ │ │ + mvneq r6, ip, asr #23 │ │ │ │ + ldrdeq r6, [r0, #164]! @ 0xa4 │ │ │ │ + mvneq r6, r4, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -266368,17 +266368,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 10f88c <__cxa_atexit@plt+0x104218> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r0, asr #22 │ │ │ │ - mvneq r6, r8, asr #20 │ │ │ │ - mvneq r6, r8, lsr #21 │ │ │ │ + mvneq r6, r8, lsr fp │ │ │ │ + mvneq r6, r0, asr #20 │ │ │ │ + mvneq r6, r0, lsr #21 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10f8b0 <__cxa_atexit@plt+0x10423c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -266423,17 +266423,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r6, r4, lsr #19 │ │ │ │ - mvneq r6, ip, ror sl │ │ │ │ - mvneq r6, ip, ror #19 │ │ │ │ + @ instruction: 0x01e0699c │ │ │ │ + mvneq r6, r4, ror sl │ │ │ │ + mvneq r6, r4, ror #19 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -266460,17 +266460,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 10f9fc <__cxa_atexit@plt+0x104388> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r6, [r0, #140]! @ 0x8c │ │ │ │ - ldrdeq r6, [r0, #148]! @ 0x94 │ │ │ │ - mvneq r6, r4, asr #18 │ │ │ │ + strdeq r6, [r0, #132]! @ 0x84 │ │ │ │ + mvneq r6, ip, asr #19 │ │ │ │ + mvneq r6, ip, lsr r9 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ biceq r3, sl, ip, ror #25 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r6 │ │ │ │ sub lr, r5, #24 │ │ │ │ cmp fp, lr │ │ │ │ @@ -266512,16 +266512,16 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, lsr r8 │ │ │ │ - mvneq r6, r8, asr #22 │ │ │ │ + mvneq r6, r4, lsr r8 │ │ │ │ + mvneq r6, r0, asr #22 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ biceq r3, sl, r0, lsr #24 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -266590,17 +266590,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - mvneq r6, r0, asr r7 │ │ │ │ + mvneq r6, r8, asr #14 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - mvneq r6, r8, ror #19 │ │ │ │ + mvneq r6, r0, ror #19 │ │ │ │ biceq r3, sl, r8, ror #21 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -266632,15 +266632,15 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq r6, ip, lsl r9 │ │ │ │ + mvneq r6, r4, lsl r9 │ │ │ │ biceq r3, sl, r0, asr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10fcf8 <__cxa_atexit@plt+0x104684> │ │ │ │ @@ -266800,15 +266800,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r6, [r0, #64]! @ 0x40 │ │ │ │ + mvneq r6, r8, asr #9 │ │ │ │ strheq r3, [sl, #116] @ 0x74 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10ff98 <__cxa_atexit@plt+0x104924> │ │ │ │ @@ -266859,17 +266859,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq r6, r0, asr r3 │ │ │ │ + mvneq r6, r8, asr #6 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - mvneq r6, r4, asr r4 │ │ │ │ + mvneq r6, ip, asr #8 │ │ │ │ biceq r3, sl, r0, asr #13 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #88] @ 1100b0 <__cxa_atexit@plt+0x104a3c> │ │ │ │ @@ -266950,15 +266950,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ - mvneq r6, r4, lsl #5 │ │ │ │ + mvneq r6, ip, ror r2 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -266974,15 +266974,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1101fc <__cxa_atexit@plt+0x104b88> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r6, r0, lsl #4 │ │ │ │ + strdeq r6, [r0, #24]! │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ strdeq r3, [sl, #72] @ 0x48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -267012,15 +267012,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r8, asr #32 │ │ │ │ + mvneq r6, r0, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1102cc <__cxa_atexit@plt+0x104c58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -267029,15 +267029,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r5, [r0, #248]! @ 0xf8 │ │ │ │ + strheq r5, [r0, #240]! @ 0xf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11032c <__cxa_atexit@plt+0x104cb8> │ │ │ │ ldr lr, [pc, #64] @ 110338 <__cxa_atexit@plt+0x104cc4> │ │ │ │ @@ -267055,15 +267055,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r5, ip, ror #30 │ │ │ │ + mvneq r5, r4, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ 1103d4 <__cxa_atexit@plt+0x104d60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -267094,16 +267094,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r5, ip, lsr pc │ │ │ │ - mvneq r5, r4, ror #31 │ │ │ │ + mvneq r5, r4, lsr pc │ │ │ │ + ldrdeq r5, [r0, #252]! @ 0xfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 110440 <__cxa_atexit@plt+0x104dcc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -267126,16 +267126,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r5, [r0, #224]! @ 0xe0 │ │ │ │ - mvneq r5, r8, asr pc │ │ │ │ + mvneq r5, r8, lsr #29 │ │ │ │ + mvneq r5, r0, asr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1104c0 <__cxa_atexit@plt+0x104e4c> │ │ │ │ @@ -267206,16 +267206,16 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq r5, r0, ror lr │ │ │ │ - mvneq r5, r4, ror lr │ │ │ │ + mvneq r5, r8, ror #28 │ │ │ │ + mvneq r5, ip, ror #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11062c <__cxa_atexit@plt+0x104fb8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -267252,16 +267252,16 @@ │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - strdeq r5, [r0, #208]! @ 0xd0 │ │ │ │ - mvneq r5, ip, ror pc │ │ │ │ + mvneq r5, r8, ror #27 │ │ │ │ + mvneq r5, r4, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -267276,15 +267276,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1106b4 <__cxa_atexit@plt+0x105040> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, r8, asr #26 │ │ │ │ + mvneq r5, r0, asr #26 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ biceq r3, sl, ip, lsr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -267373,15 +267373,15 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffff4ec │ │ │ │ - mvneq r5, r0, lsr #23 │ │ │ │ + @ instruction: 0x01e05b98 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ strheq r2, [sl, #232] @ 0xe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -267404,15 +267404,15 @@ │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff448 │ │ │ │ - mvneq r5, r8, lsl #22 │ │ │ │ + mvneq r5, r0, lsl #22 │ │ │ │ biceq r2, sl, r0, asr #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -267512,17 +267512,17 @@ │ │ │ │ ldr r6, [pc, #24] @ 110a64 <__cxa_atexit@plt+0x1053f0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r5, r4, ror r8 │ │ │ │ + mvneq r5, ip, ror #16 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r5, r0, asr r8 │ │ │ │ + mvneq r5, r8, asr #16 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -267551,15 +267551,15 @@ │ │ │ │ b 1109c0 <__cxa_atexit@plt+0x10534c> │ │ │ │ ldr r3, [pc, #20] @ 110b00 <__cxa_atexit@plt+0x10548c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r5, [r0, #116]! @ 0x74 │ │ │ │ + mvneq r5, ip, asr #15 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ biceq r2, sl, r4, lsl ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -267629,17 +267629,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ muleq r0, r4, r2 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq r5, [r0, #104]! @ 0x68 │ │ │ │ - mvneq r5, r8, lsl #14 │ │ │ │ - mvneq r5, r8, lsr #19 │ │ │ │ + ldrdeq r5, [r0, #96]! @ 0x60 │ │ │ │ + mvneq r5, r0, lsl #14 │ │ │ │ + mvneq r5, r0, lsr #19 │ │ │ │ biceq r2, sl, r8, lsl fp │ │ │ │ biceq r2, sl, r4, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 110c80 <__cxa_atexit@plt+0x10560c> │ │ │ │ @@ -267692,18 +267692,18 @@ │ │ │ │ ldr r5, [pc, #36] @ 110d40 <__cxa_atexit@plt+0x1056cc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r9, r3 │ │ │ │ b 110b14 <__cxa_atexit@plt+0x1054a0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldrdeq r5, [r0, #92]! @ 0x5c │ │ │ │ + ldrdeq r5, [r0, #84]! @ 0x54 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvneq r5, r4, ror r6 │ │ │ │ - mvneq r5, r4, lsl r9 │ │ │ │ + mvneq r5, ip, ror #12 │ │ │ │ + mvneq r5, ip, lsl #18 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ biceq r2, sl, r4, ror #19 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -267725,29 +267725,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #24] @ 110dbc <__cxa_atexit@plt+0x105748> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r3 │ │ │ │ b 110b14 <__cxa_atexit@plt+0x1054a0> │ │ │ │ - mvneq r5, r4, asr r5 │ │ │ │ + mvneq r5, ip, asr #10 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ biceq r2, sl, ip, asr r9 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 110df0 <__cxa_atexit@plt+0x10577c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ - b e229fc <__cxa_atexit@plt+0xe17388> │ │ │ │ + b f7f8c0 <__cxa_atexit@plt+0xf7424c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -267760,15 +267760,15 @@ │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b e229fc <__cxa_atexit@plt+0xe17388> │ │ │ │ + b f7f8c0 <__cxa_atexit@plt+0xf7424c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @@ -267831,15 +267831,15 @@ │ │ │ │ ldr r8, [r5] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ b 110b14 <__cxa_atexit@plt+0x1054a0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r5, r8, asr r6 │ │ │ │ + mvneq r5, r0, asr r6 │ │ │ │ biceq r2, sl, r0, ror #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 110f8c <__cxa_atexit@plt+0x105918> │ │ │ │ ldr r7, [pc, #40] @ 110fa8 <__cxa_atexit@plt+0x105934> │ │ │ │ @@ -267850,15 +267850,15 @@ │ │ │ │ ldr r3, [pc, #16] @ 110fa4 <__cxa_atexit@plt+0x105930> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ b 110b14 <__cxa_atexit@plt+0x1054a0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r5, r4, lsl #12 │ │ │ │ + strdeq r5, [r0, #92]! @ 0x5c │ │ │ │ @ instruction: 0x01ca2794 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #100] @ 111028 <__cxa_atexit@plt+0x1059b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5, #-4] │ │ │ │ @@ -267931,19 +267931,19 @@ │ │ │ │ ldr r8, [r5, #20] │ │ │ │ cmp r9, r3 │ │ │ │ ldreq r3, [r5, #16] │ │ │ │ cmpeq r7, r3 │ │ │ │ beq 111100 <__cxa_atexit@plt+0x105a8c> │ │ │ │ add r5, r5, #28 │ │ │ │ mov sl, r7 │ │ │ │ - b e229fc <__cxa_atexit@plt+0xe17388> │ │ │ │ + b f7f8c0 <__cxa_atexit@plt+0xf7424c> │ │ │ │ add r5, r5, #28 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ - b e1da20 <__cxa_atexit@plt+0xe123ac> │ │ │ │ + b f7a8e4 <__cxa_atexit@plt+0xf6f270> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ biceq r2, sl, ip, lsl #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -268010,15 +268010,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ - mvneq r5, ip, lsr #7 │ │ │ │ + mvneq r5, r4, lsr #7 │ │ │ │ biceq r2, sl, ip, asr #10 │ │ │ │ biceq r2, sl, r0, lsr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 111260 <__cxa_atexit@plt+0x105bec> │ │ │ │ @@ -268066,15 +268066,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r9, r3 │ │ │ │ b 11111c <__cxa_atexit@plt+0x105aa8> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r5, r4, lsr r3 │ │ │ │ + mvneq r5, ip, lsr #6 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ biceq r2, sl, r0, asr #8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -268104,15 +268104,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #16] @ 1113a4 <__cxa_atexit@plt+0x105d30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b e229fc <__cxa_atexit@plt+0xe17388> │ │ │ │ + b f7f8c0 <__cxa_atexit@plt+0xf7424c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @@ -268123,15 +268123,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b e229fc <__cxa_atexit@plt+0xe17388> │ │ │ │ + b f7f8c0 <__cxa_atexit@plt+0xf7424c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -268194,15 +268194,15 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 11111c <__cxa_atexit@plt+0x105aa8> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq r5, r0, lsl #2 │ │ │ │ + strdeq r5, [r0, #8]! │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ biceq r2, sl, r4, asr r2 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 111534 <__cxa_atexit@plt+0x105ec0> │ │ │ │ @@ -268307,15 +268307,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r9, [r2, #3] │ │ │ │ ldr sl, [r2, #7] │ │ │ │ ldr r2, [r2, #11] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b e1d2cc <__cxa_atexit@plt+0xe11c58> │ │ │ │ + b f7a190 <__cxa_atexit@plt+0xf6eb1c> │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr ip, [pc, #468] @ 1118b8 <__cxa_atexit@plt+0x106244> │ │ │ │ add ip, pc, ip │ │ │ │ ldr lr, [pc, #464] @ 1118bc <__cxa_atexit@plt+0x106248> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -268436,17 +268436,17 @@ │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ biceq r1, sl, r0, lsr #30 │ │ │ │ - mvneq r4, ip, asr #26 │ │ │ │ - strdeq r4, [r0, #216]! @ 0xd8 │ │ │ │ - mvneq r4, r4, lsl #28 │ │ │ │ + mvneq r4, r4, asr #26 │ │ │ │ + strdeq r4, [r0, #208]! @ 0xd0 │ │ │ │ + strdeq r4, [r0, #220]! @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11192c <__cxa_atexit@plt+0x1062b8> │ │ │ │ @@ -268462,30 +268462,30 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, r0, lsl #25 │ │ │ │ - mvneq r4, ip, lsl #25 │ │ │ │ + mvneq r4, r8, ror ip │ │ │ │ + mvneq r4, r4, lsl #25 │ │ │ │ biceq r1, sl, r0, asr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 111964 <__cxa_atexit@plt+0x1062f0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r9, r7 │ │ │ │ - b e1ba60 <__cxa_atexit@plt+0xe103ec> │ │ │ │ + b f78924 <__cxa_atexit@plt+0xf6d2b0> │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r7, r3 │ │ │ │ bne 11199c <__cxa_atexit@plt+0x106328> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ @@ -268519,15 +268519,15 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r4, r8, asr #23 │ │ │ │ + mvneq r4, r0, asr #23 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -268548,30 +268548,30 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 111a94 <__cxa_atexit@plt+0x106420> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - mvneq r4, r0, asr #22 │ │ │ │ + mvneq r4, r8, lsr fp │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldrdeq r1, [sl, #204] @ 0xcc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 111abc <__cxa_atexit@plt+0x106448> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov sl, r7 │ │ │ │ - b e1a320 <__cxa_atexit@plt+0xe0ecac> │ │ │ │ + b f771e4 <__cxa_atexit@plt+0xf6bb70> │ │ │ │ strheq r1, [sl, #200] @ 0xc8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 111b54 <__cxa_atexit@plt+0x1064e0> │ │ │ │ @@ -268649,15 +268649,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 111c24 <__cxa_atexit@plt+0x1065b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111ae0 <__cxa_atexit@plt+0x10646c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, ror #12 │ │ │ │ + mvneq r4, ip, asr r6 │ │ │ │ biceq r1, sl, r8, ror fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 111cd8 <__cxa_atexit@plt+0x106664> │ │ │ │ @@ -268709,15 +268709,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ ldrdeq r1, [sl, #172] @ 0xac │ │ │ │ biceq r1, sl, r4, asr r3 │ │ │ │ biceq r1, sl, ip, asr #6 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - mvneq r4, r0, ror #12 │ │ │ │ + mvneq r4, r8, asr r6 │ │ │ │ biceq r1, sl, ip, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 111d84 <__cxa_atexit@plt+0x106710> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -268750,31 +268750,31 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01ca1294 │ │ │ │ biceq r1, sl, r8, lsl #5 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - @ instruction: 0x01e04590 │ │ │ │ + mvneq r4, r8, lsl #11 │ │ │ │ biceq r1, sl, r0, lsl #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 111df0 <__cxa_atexit@plt+0x10677c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 111df8 <__cxa_atexit@plt+0x106784> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e1cd98 <__cxa_atexit@plt+0xe11724> │ │ │ │ + b f79c5c <__cxa_atexit@plt+0xf6e5e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e04490 │ │ │ │ + mvneq r4, r8, lsl #9 │ │ │ │ biceq r1, sl, r8, asr #19 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 111eac <__cxa_atexit@plt+0x106838> │ │ │ │ @@ -268826,15 +268826,15 @@ │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ biceq r1, sl, ip, lsr #18 │ │ │ │ @ instruction: 0x01ca1190 │ │ │ │ biceq r1, sl, r8, lsl #3 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - mvneq r4, ip, lsl #9 │ │ │ │ + mvneq r4, r4, lsl #9 │ │ │ │ ldrdeq r1, [sl, #140] @ 0x8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 111f5c <__cxa_atexit@plt+0x1068e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -268868,15 +268868,15 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r1, sl, ip, asr #1 │ │ │ │ biceq r1, sl, r0, asr #1 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - strheq r4, [r0, #56]! @ 0x38 │ │ │ │ + strheq r4, [r0, #48]! @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112010 <__cxa_atexit@plt+0x10699c> │ │ │ │ ldr r2, [pc, #124] @ 11202c <__cxa_atexit@plt+0x1069b8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -268908,16 +268908,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strheq r4, [r0, #40]! @ 0x28 │ │ │ │ - mvneq r4, ip, ror #7 │ │ │ │ + strheq r4, [r0, #32]! │ │ │ │ + mvneq r4, r4, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 112074 <__cxa_atexit@plt+0x106a00> │ │ │ │ @@ -268928,15 +268928,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, r8, ror r3 │ │ │ │ + mvneq r4, r0, ror r3 │ │ │ │ biceq r1, sl, r8, lsl r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1120b8 <__cxa_atexit@plt+0x106a44> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -268944,15 +268944,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1120c0 <__cxa_atexit@plt+0x106a4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111ae0 <__cxa_atexit@plt+0x10646c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, asr #3 │ │ │ │ + mvneq r4, r0, asr #3 │ │ │ │ biceq r1, sl, r0, ror #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112188 <__cxa_atexit@plt+0x106b14> │ │ │ │ @@ -269003,19 +269003,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - mvneq r4, ip, ror r1 │ │ │ │ + mvneq r4, r4, ror r1 │ │ │ │ biceq r0, sl, r8, lsr #29 │ │ │ │ stlexbeq r0, ip, [sl] │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - strheq r4, [r0, #16]! │ │ │ │ + mvneq r4, r8, lsr #3 │ │ │ │ biceq r1, sl, r4, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11222c <__cxa_atexit@plt+0x106bb8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -269048,15 +269048,15 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r0, sl, ip, ror #27 │ │ │ │ biceq r0, sl, r0, ror #27 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - mvneq r4, r8, ror #1 │ │ │ │ + mvneq r4, r0, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1122e0 <__cxa_atexit@plt+0x106c6c> │ │ │ │ ldr r2, [pc, #124] @ 1122fc <__cxa_atexit@plt+0x106c88> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -269088,16 +269088,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r3, r8, ror #31 │ │ │ │ - mvneq r4, ip, lsl r1 │ │ │ │ + mvneq r3, r0, ror #31 │ │ │ │ + mvneq r4, r4, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 112344 <__cxa_atexit@plt+0x106cd0> │ │ │ │ @@ -269108,15 +269108,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r4, r8, lsr #1 │ │ │ │ + mvneq r4, r0, lsr #1 │ │ │ │ biceq r1, sl, r8, asr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112388 <__cxa_atexit@plt+0x106d14> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -269124,15 +269124,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 112390 <__cxa_atexit@plt+0x106d1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111ae0 <__cxa_atexit@plt+0x10646c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r0, #232]! @ 0xe8 │ │ │ │ + strdeq r3, [r0, #224]! @ 0xe0 │ │ │ │ biceq r1, sl, r0, lsl r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112458 <__cxa_atexit@plt+0x106de4> │ │ │ │ @@ -269183,19 +269183,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - mvneq r3, ip, lsr #29 │ │ │ │ + mvneq r3, r4, lsr #29 │ │ │ │ ldrdeq r0, [sl, #184] @ 0xb8 │ │ │ │ biceq r0, sl, ip, asr #23 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - mvneq r3, r0, ror #29 │ │ │ │ + ldrdeq r3, [r0, #232]! @ 0xe8 │ │ │ │ biceq r1, sl, r4, lsl r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1124fc <__cxa_atexit@plt+0x106e88> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -269228,15 +269228,15 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r0, sl, ip, lsl fp │ │ │ │ biceq r0, sl, r0, lsl fp │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - mvneq r3, r8, lsl lr │ │ │ │ + mvneq r3, r0, lsl lr │ │ │ │ biceq r1, sl, r4, ror r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1125c0 <__cxa_atexit@plt+0x106f4c> │ │ │ │ @@ -269273,15 +269273,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1125f0 <__cxa_atexit@plt+0x106f7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, lsl sp │ │ │ │ + mvneq r3, r8, lsl #26 │ │ │ │ @ instruction: 0xffffbe14 │ │ │ │ @ instruction: 0xffffbe38 │ │ │ │ ldrdeq r1, [sl, #12] │ │ │ │ strdeq r1, [sl, #20] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -269427,26 +269427,26 @@ │ │ │ │ b 112838 <__cxa_atexit@plt+0x1071c4> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff7d4 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ - @ instruction: 0x01e03a98 │ │ │ │ - @ instruction: 0x01e03d94 │ │ │ │ + @ instruction: 0x01e03a90 │ │ │ │ + mvneq r3, ip, lsl #27 │ │ │ │ biceq r0, sl, r8, asr #31 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ - mvneq r3, r4, ror #23 │ │ │ │ - @ instruction: 0x01e03b90 │ │ │ │ - mvneq r3, ip, asr #25 │ │ │ │ + ldrdeq r3, [r0, #188]! @ 0xbc │ │ │ │ + mvneq r3, r8, lsl #23 │ │ │ │ + mvneq r3, r4, asr #25 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - @ instruction: 0x01e03b98 │ │ │ │ - mvneq r3, ip, lsl #28 │ │ │ │ - mvneq r3, r4, ror #23 │ │ │ │ + @ instruction: 0x01e03b90 │ │ │ │ + mvneq r3, r4, lsl #28 │ │ │ │ + ldrdeq r3, [r0, #188]! @ 0xbc │ │ │ │ biceq r0, sl, r0, lsl #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -269523,15 +269523,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1129d0 <__cxa_atexit@plt+0x10735c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - mvneq r3, ip, lsr #20 │ │ │ │ + mvneq r3, r4, lsr #20 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ biceq r0, sl, r0, lsr lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -269589,16 +269589,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r3, r4, lsl r8 │ │ │ │ - mvneq r3, r8, asr #18 │ │ │ │ + mvneq r3, ip, lsl #16 │ │ │ │ + mvneq r3, r0, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 112b18 <__cxa_atexit@plt+0x1074a4> │ │ │ │ @@ -269609,15 +269609,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r3, [r0, #132]! @ 0x84 │ │ │ │ + mvneq r3, ip, asr #17 │ │ │ │ biceq r0, sl, ip, lsl #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112b5c <__cxa_atexit@plt+0x1074e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -269625,15 +269625,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 112b64 <__cxa_atexit@plt+0x1074f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111c38 <__cxa_atexit@plt+0x1065c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, lsr #14 │ │ │ │ + mvneq r3, ip, lsl r7 │ │ │ │ biceq r0, sl, ip, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 112c3c <__cxa_atexit@plt+0x1075c8> │ │ │ │ @@ -269688,18 +269688,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldrdeq r3, [r0, #104]! @ 0x68 │ │ │ │ + ldrdeq r3, [r0, #96]! @ 0x60 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq r3, r4, lsl #19 │ │ │ │ + mvneq r3, ip, ror r9 │ │ │ │ biceq r0, sl, r4, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -269733,15 +269733,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - strheq r3, [r0, #128]! @ 0x80 │ │ │ │ + mvneq r3, r8, lsr #17 │ │ │ │ @ instruction: 0x01ca0a98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -269780,18 +269780,18 @@ │ │ │ │ ldr r7, [pc, #36] @ 112de0 <__cxa_atexit@plt+0x10776c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - mvneq r3, r4, asr r8 │ │ │ │ - mvneq r3, ip, ror #12 │ │ │ │ - mvneq r3, r8, lsl #12 │ │ │ │ - mvneq r3, r0, lsl r5 │ │ │ │ + mvneq r3, ip, asr #16 │ │ │ │ + mvneq r3, r4, ror #12 │ │ │ │ + mvneq r3, r0, lsl #12 │ │ │ │ + mvneq r3, r8, lsl #10 │ │ │ │ biceq r0, sl, r4, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112e60 <__cxa_atexit@plt+0x1077ec> │ │ │ │ ldr r2, [pc, #124] @ 112e7c <__cxa_atexit@plt+0x107808> │ │ │ │ @@ -269824,16 +269824,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r3, r8, ror #8 │ │ │ │ - @ instruction: 0x01e0359c │ │ │ │ + mvneq r3, r0, ror #8 │ │ │ │ + @ instruction: 0x01e03594 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 112ec4 <__cxa_atexit@plt+0x107850> │ │ │ │ @@ -269844,15 +269844,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r3, r8, lsr #10 │ │ │ │ + mvneq r3, r0, lsr #10 │ │ │ │ biceq r0, sl, r0, ror #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112f08 <__cxa_atexit@plt+0x107894> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -269860,15 +269860,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 112f10 <__cxa_atexit@plt+0x10789c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111c38 <__cxa_atexit@plt+0x1065c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, ror r3 │ │ │ │ + mvneq r3, r0, ror r3 │ │ │ │ biceq r0, sl, r0, lsr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 112fe8 <__cxa_atexit@plt+0x107974> │ │ │ │ @@ -269923,18 +269923,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - mvneq r3, ip, lsr #6 │ │ │ │ + mvneq r3, r4, lsr #6 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - ldrdeq r3, [r0, #88]! @ 0x58 │ │ │ │ + ldrdeq r3, [r0, #80]! @ 0x50 │ │ │ │ @ instruction: 0x01ca0798 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -269968,15 +269968,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - mvneq r3, r4, lsl #10 │ │ │ │ + strdeq r3, [r0, #76]! @ 0x4c │ │ │ │ biceq r0, sl, r8, lsr #12 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113104 <__cxa_atexit@plt+0x107a90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -269987,15 +269987,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 10ecd4 <__cxa_atexit@plt+0x103660> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, lsl #3 │ │ │ │ + mvneq r3, r8, ror r1 │ │ │ │ biceq r0, sl, ip, lsl #14 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 113168 <__cxa_atexit@plt+0x107af4> │ │ │ │ @@ -270101,20 +270101,20 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - mvneq r3, ip, ror r3 │ │ │ │ - @ instruction: 0x01e03094 │ │ │ │ - mvneq r3, r0, lsr #2 │ │ │ │ - mvneq r3, r0, ror r1 │ │ │ │ - @ instruction: 0x01e03190 │ │ │ │ - mvneq r3, r0, ror #3 │ │ │ │ + mvneq r3, r4, ror r3 │ │ │ │ + mvneq r3, ip, lsl #1 │ │ │ │ + mvneq r3, r8, lsl r1 │ │ │ │ + mvneq r3, r8, ror #2 │ │ │ │ + mvneq r3, r8, lsl #3 │ │ │ │ + ldrdeq r3, [r0, #24]! │ │ │ │ biceq r0, sl, r8, lsr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -270153,18 +270153,18 @@ │ │ │ │ ldr r7, [pc, #36] @ 1133b4 <__cxa_atexit@plt+0x107d40> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ - mvneq r3, r0, lsl #5 │ │ │ │ - @ instruction: 0x01e03098 │ │ │ │ - mvneq r3, r4, lsr r0 │ │ │ │ - mvneq r2, ip, lsr pc │ │ │ │ + mvneq r3, r8, ror r2 │ │ │ │ + @ instruction: 0x01e03090 │ │ │ │ + mvneq r3, ip, lsr #32 │ │ │ │ + mvneq r2, r4, lsr pc │ │ │ │ @ instruction: 0x01ca0490 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113434 <__cxa_atexit@plt+0x107dc0> │ │ │ │ ldr r2, [pc, #124] @ 113450 <__cxa_atexit@plt+0x107ddc> │ │ │ │ @@ -270197,16 +270197,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - stlexheq r2, r4, [r0] │ │ │ │ - mvneq r2, r8, asr #31 │ │ │ │ + mvneq r2, ip, lsl #29 │ │ │ │ + mvneq r2, r0, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 113498 <__cxa_atexit@plt+0x107e24> │ │ │ │ @@ -270217,15 +270217,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, r4, asr pc │ │ │ │ + mvneq r2, ip, asr #30 │ │ │ │ biceq r0, sl, ip, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1134dc <__cxa_atexit@plt+0x107e68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -270233,15 +270233,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1134e4 <__cxa_atexit@plt+0x107e70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111c38 <__cxa_atexit@plt+0x1065c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, lsr #27 │ │ │ │ + @ instruction: 0x01e02d9c │ │ │ │ biceq r0, sl, ip, asr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1135bc <__cxa_atexit@plt+0x107f48> │ │ │ │ @@ -270296,18 +270296,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - mvneq r2, r8, asr sp │ │ │ │ + mvneq r2, r0, asr sp │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq r3, r4 │ │ │ │ + strdeq r2, [r0, #252]! @ 0xfc │ │ │ │ biceq r0, sl, r4, asr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -270341,15 +270341,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - mvneq r2, r0, lsr pc │ │ │ │ + mvneq r2, r8, lsr #30 │ │ │ │ biceq r0, sl, r8, lsl r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ @@ -270393,19 +270393,19 @@ │ │ │ │ ldr r7, [pc, #40] @ 113778 <__cxa_atexit@plt+0x108104> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - ldrdeq r2, [r0, #228]! @ 0xe4 │ │ │ │ - mvneq r2, ip, ror #25 │ │ │ │ - mvneq r2, r0, lsl #25 │ │ │ │ - ldrdeq r2, [r0, #176]! @ 0xb0 │ │ │ │ - mvneq r2, ip, ror fp │ │ │ │ + mvneq r2, ip, asr #29 │ │ │ │ + mvneq r2, r4, ror #25 │ │ │ │ + mvneq r2, r8, ror ip │ │ │ │ + mvneq r2, r8, asr #23 │ │ │ │ + mvneq r2, r4, ror fp │ │ │ │ strdeq r0, [sl, #8] │ │ │ │ biceq r0, sl, r0, asr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -270450,19 +270450,19 @@ │ │ │ │ ldr r7, [pc, #40] @ 11385c <__cxa_atexit@plt+0x1081e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - strdeq r2, [r0, #208]! @ 0xd0 │ │ │ │ - mvneq r2, r8, lsl #24 │ │ │ │ - @ instruction: 0x01e02b9c │ │ │ │ - mvneq r2, ip, ror #21 │ │ │ │ - @ instruction: 0x01e02a98 │ │ │ │ + mvneq r2, r8, ror #27 │ │ │ │ + mvneq r2, r0, lsl #24 │ │ │ │ + @ instruction: 0x01e02b94 │ │ │ │ + mvneq r2, r4, ror #21 │ │ │ │ + @ instruction: 0x01e02a90 │ │ │ │ biceq r0, sl, r4, lsl r0 │ │ │ │ biceq pc, r9, r8, lsr #30 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ str r4, [sp] │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -270546,16 +270546,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ biceq pc, r9, r0, asr pc @ │ │ │ │ - mvneq r2, r8, lsr ip │ │ │ │ - mvneq r2, r4, asr #24 │ │ │ │ + mvneq r2, r0, lsr ip │ │ │ │ + mvneq r2, ip, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 113a20 <__cxa_atexit@plt+0x1083ac> │ │ │ │ @@ -270571,44 +270571,44 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r2, ip, lsl #23 │ │ │ │ - @ instruction: 0x01e02b98 │ │ │ │ + mvneq r2, r4, lsl #23 │ │ │ │ + @ instruction: 0x01e02b90 │ │ │ │ biceq pc, r9, ip, asr #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 113a58 <__cxa_atexit@plt+0x1083e4> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r9, r7 │ │ │ │ - b e1ba60 <__cxa_atexit@plt+0xe103ec> │ │ │ │ + b f78924 <__cxa_atexit@plt+0xf6d2b0> │ │ │ │ biceq pc, r9, r8, lsl #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 113a90 <__cxa_atexit@plt+0x10841c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov sl, r7 │ │ │ │ - b e1a320 <__cxa_atexit@plt+0xe0ecac> │ │ │ │ + b f771e4 <__cxa_atexit@plt+0xf6bb70> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 113ae8 <__cxa_atexit@plt+0x108474> │ │ │ │ ldr r7, [pc, #52] @ 113af8 <__cxa_atexit@plt+0x108484> │ │ │ │ @@ -270773,15 +270773,15 @@ │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ ldreq r3, [r5, #8] │ │ │ │ cmpeq sl, r3 │ │ │ │ beq 113d58 <__cxa_atexit@plt+0x1086e4> │ │ │ │ add r5, r5, #24 │ │ │ │ mov r9, r7 │ │ │ │ - b e229fc <__cxa_atexit@plt+0xe17388> │ │ │ │ + b f7f8c0 <__cxa_atexit@plt+0xf7424c> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ strdeq pc, [r9, #164] @ 0xa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ @@ -270803,15 +270803,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq r2, [r0, #76]! @ 0x4c │ │ │ │ + ldrdeq r2, [r0, #68]! @ 0x44 │ │ │ │ biceq pc, r9, r8, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 113e4c <__cxa_atexit@plt+0x1087d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -270989,17 +270989,17 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - mvneq r2, r0, lsr r3 │ │ │ │ - mvneq r2, r0, lsl #7 │ │ │ │ - mvneq r2, ip, asr r3 │ │ │ │ + mvneq r2, r8, lsr #6 │ │ │ │ + mvneq r2, r8, ror r3 │ │ │ │ + mvneq r2, r4, asr r3 │ │ │ │ @ instruction: 0x01c9f798 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 114150 <__cxa_atexit@plt+0x108adc> │ │ │ │ @@ -271035,17 +271035,17 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - mvneq r2, r4, ror #4 │ │ │ │ - strheq r2, [r0, #36]! @ 0x24 │ │ │ │ - @ instruction: 0x01e02290 │ │ │ │ + mvneq r2, ip, asr r2 │ │ │ │ + mvneq r2, ip, lsr #5 │ │ │ │ + mvneq r2, r8, lsl #5 │ │ │ │ strdeq pc, [r9, #100] @ 0x64 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1141ac <__cxa_atexit@plt+0x108b38> │ │ │ │ @@ -271100,15 +271100,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - mvneq r2, ip, ror r1 │ │ │ │ + mvneq r2, r4, ror r1 │ │ │ │ biceq pc, r9, r4, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1142d8 <__cxa_atexit@plt+0x108c64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -271133,15 +271133,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1142fc <__cxa_atexit@plt+0x108c88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r0, #248]! @ 0xf8 │ │ │ │ + ldrdeq r1, [r0, #240]! @ 0xf0 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ biceq pc, r9, r8, ror r5 @ │ │ │ │ biceq pc, r9, r8, asr r5 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -271192,17 +271192,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r1, r0, asr #30 │ │ │ │ + mvneq r1, r8, lsr pc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strdeq r2, [r0, #20]! │ │ │ │ + mvneq r2, ip, ror #3 │ │ │ │ biceq pc, r9, ip, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -271229,15 +271229,15 @@ │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - mvneq r2, ip, lsr r1 │ │ │ │ + mvneq r2, r4, lsr r1 │ │ │ │ ldrdeq pc, [r9, #60] @ 0x3c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -271262,15 +271262,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0x01c9e098 │ │ │ │ - mvneq r1, r0, lsl pc │ │ │ │ + mvneq r1, r8, lsl #30 │ │ │ │ biceq pc, r9, r8, lsr #7 │ │ │ │ biceq pc, r9, ip, ror r3 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -271296,15 +271296,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ biceq lr, r9, r0, lsl r0 │ │ │ │ - mvneq r1, r8, lsl #29 │ │ │ │ + mvneq r1, r0, lsl #29 │ │ │ │ biceq pc, r9, r0, lsr #6 │ │ │ │ biceq pc, r9, ip, lsl r1 @ │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ @@ -271408,16 +271408,16 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mvneq r1, r8, lsr #26 │ │ │ │ mvneq r1, r0, lsr #26 │ │ │ │ + mvneq r1, r8, lsl sp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1147a4 <__cxa_atexit@plt+0x109130> │ │ │ │ @@ -271436,16 +271436,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, ip, asr ip │ │ │ │ mvneq r1, r4, asr ip │ │ │ │ + mvneq r1, ip, asr #24 │ │ │ │ strdeq lr, [r9, #224] @ 0xe0 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -271578,28 +271578,28 @@ │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ biceq lr, r9, r0, lsl #30 │ │ │ │ - mvneq r1, ip, asr sl │ │ │ │ + mvneq r1, r4, asr sl │ │ │ │ strheq lr, [r9, #192] @ 0xc0 │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ bne 114a10 <__cxa_atexit@plt+0x10939c> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b dd3c50 <__cxa_atexit@plt+0xdc85dc> │ │ │ │ + b f30b14 <__cxa_atexit@plt+0xf254a0> │ │ │ │ andeq r2, r0, r9, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 114a40 <__cxa_atexit@plt+0x1093cc> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -271632,15 +271632,15 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r1, r0, ror #18 │ │ │ │ + mvneq r1, r8, asr r9 │ │ │ │ andeq r0, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -271663,15 +271663,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 114b40 <__cxa_atexit@plt+0x1094cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - ldrdeq r1, [r0, #136]! @ 0x88 │ │ │ │ + ldrdeq r1, [r0, #128]! @ 0x80 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r2, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -271688,64 +271688,64 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, ip, asr #16 │ │ │ │ + mvneq r1, r4, asr #16 │ │ │ │ biceq lr, r9, ip, ror #21 │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 114bc8 <__cxa_atexit@plt+0x109554> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b dd60c0 <__cxa_atexit@plt+0xdcaa4c> │ │ │ │ + b f32f84 <__cxa_atexit@plt+0xf27910> │ │ │ │ biceq lr, r9, r4, asr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 114c14 <__cxa_atexit@plt+0x1095a0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 114c1c <__cxa_atexit@plt+0x1095a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b de565c <__cxa_atexit@plt+0xdd9fe8> │ │ │ │ + b f42520 <__cxa_atexit@plt+0xf36eac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, ror #12 │ │ │ │ + mvneq r1, r4, ror #12 │ │ │ │ biceq lr, r9, r8, ror ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 114c5c <__cxa_atexit@plt+0x1095e8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [pc, #24] @ 114c64 <__cxa_atexit@plt+0x1095f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r8, lsr #12 │ │ │ │ + mvneq r1, r0, lsr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 114d08 <__cxa_atexit@plt+0x109694> │ │ │ │ ldr lr, [pc, #160] @ 114d28 <__cxa_atexit@plt+0x1096b4> │ │ │ │ @@ -271787,17 +271787,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrdeq r1, [r0, #92]! @ 0x5c │ │ │ │ - mvneq r1, r8, lsl #14 │ │ │ │ + ldrdeq r1, [r0, #84]! @ 0x54 │ │ │ │ mvneq r1, r0, lsl #14 │ │ │ │ + strdeq r1, [r0, #104]! @ 0x68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 114d94 <__cxa_atexit@plt+0x109720> │ │ │ │ @@ -271816,16 +271816,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, ip, ror #12 │ │ │ │ mvneq r1, r4, ror #12 │ │ │ │ + mvneq r1, ip, asr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 114e48 <__cxa_atexit@plt+0x1097d4> │ │ │ │ ldr lr, [pc, #160] @ 114e68 <__cxa_atexit@plt+0x1097f4> │ │ │ │ @@ -271867,17 +271867,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01e0149c │ │ │ │ - mvneq r1, r8, asr #11 │ │ │ │ + @ instruction: 0x01e01494 │ │ │ │ mvneq r1, r0, asr #11 │ │ │ │ + strheq r1, [r0, #88]! @ 0x58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 114ed4 <__cxa_atexit@plt+0x109860> │ │ │ │ @@ -271896,16 +271896,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, ip, lsr #10 │ │ │ │ mvneq r1, r4, lsr #10 │ │ │ │ + mvneq r1, ip, lsl r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 114f88 <__cxa_atexit@plt+0x109914> │ │ │ │ ldr lr, [pc, #160] @ 114fa8 <__cxa_atexit@plt+0x109934> │ │ │ │ @@ -271947,17 +271947,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq r1, ip, asr r3 │ │ │ │ - mvneq r1, r8, lsl #9 │ │ │ │ + mvneq r1, r4, asr r3 │ │ │ │ mvneq r1, r0, lsl #9 │ │ │ │ + mvneq r1, r8, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 115014 <__cxa_atexit@plt+0x1099a0> │ │ │ │ @@ -271976,16 +271976,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - mvneq r1, ip, ror #7 │ │ │ │ mvneq r1, r4, ror #7 │ │ │ │ + ldrdeq r1, [r0, #60]! @ 0x3c │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ ldr r3, [pc, #208] @ 115110 <__cxa_atexit@plt+0x109a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -272040,16 +272040,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ biceq lr, r9, r4, lsr r8 │ │ │ │ - mvneq r1, r8, lsr r3 │ │ │ │ - ldrdeq r1, [r0, #24]! │ │ │ │ + mvneq r1, r0, lsr r3 │ │ │ │ + ldrdeq r1, [r0, #16]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 115160 <__cxa_atexit@plt+0x109aec> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -272104,15 +272104,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - mvneq r1, r8, lsl #1 │ │ │ │ + mvneq r1, r0, lsl #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 115244 <__cxa_atexit@plt+0x109bd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -272157,17 +272157,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - ldrdeq r0, [r0, #252]! @ 0xfc │ │ │ │ + ldrdeq r0, [r0, #244]! @ 0xf4 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - mvneq r0, r4, lsr #31 │ │ │ │ + strexheq r0, ip, [r0] │ │ │ │ strheq lr, [r9, #80] @ 0x50 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 115370 <__cxa_atexit@plt+0x109cfc> │ │ │ │ ldr r2, [pc, #112] @ 115390 <__cxa_atexit@plt+0x109d1c> │ │ │ │ @@ -272265,15 +272265,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ - mvneq r0, r0, lsl #28 │ │ │ │ + strdeq r0, [r0, #216]! @ 0xd8 │ │ │ │ biceq lr, r9, r8, lsl #8 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1154cc <__cxa_atexit@plt+0x109e58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -272296,15 +272296,15 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r3, [pc, #16] @ 115520 <__cxa_atexit@plt+0x109eac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, ror #26 │ │ │ │ + mvneq r0, r0, ror #26 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ biceq lr, r9, r0, ror r3 │ │ │ │ andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -272666,15 +272666,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b de565c <__cxa_atexit@plt+0xdd9fe8> │ │ │ │ + b f42520 <__cxa_atexit@plt+0xf36eac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @@ -272699,15 +272699,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b de565c <__cxa_atexit@plt+0xdd9fe8> │ │ │ │ + b f42520 <__cxa_atexit@plt+0xf36eac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ biceq sp, r9, ip, asr #26 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ @@ -272776,15 +272776,15 @@ │ │ │ │ b 115c98 <__cxa_atexit@plt+0x10a624> │ │ │ │ ldr r3, [pc, #20] @ 115ca4 <__cxa_atexit@plt+0x10a630> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq sp, r9, r4, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -273027,15 +273027,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r0, r8, ror #6 │ │ │ │ + mvneq r0, r0, ror #6 │ │ │ │ biceq sp, r9, r4, ror #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 1160cc <__cxa_atexit@plt+0x10aa58> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -273104,16 +273104,16 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - mvneq r0, r4, ror r2 │ │ │ │ mvneq r0, ip, ror #4 │ │ │ │ + mvneq r0, r4, ror #4 │ │ │ │ biceq sp, r9, ip, lsr #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1161ec <__cxa_atexit@plt+0x10ab78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -273166,16 +273166,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq r0, r0, lsl #3 │ │ │ │ mvneq r0, r8, ror r1 │ │ │ │ + mvneq r0, r0, ror r1 │ │ │ │ biceq sp, r9, r4, lsr #12 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -273196,16 +273196,16 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #19 │ │ │ │ mov r8, #1 │ │ │ │ b 1159e4 <__cxa_atexit@plt+0x10a370> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r0, [r0, #8]! │ │ │ │ ldrdeq r0, [r0, #0]! │ │ │ │ + mvneq r0, r8, asr #1 │ │ │ │ strheq sp, [r9, #84] @ 0x54 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -273241,16 +273241,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #24] @ 1163f0 <__cxa_atexit@plt+0x10ad7c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, rrx │ │ │ │ mvneq r0, r8, asr r0 │ │ │ │ + mvneq r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ biceq sp, r9, ip, lsl r5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -273271,16 +273271,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq pc, [pc, #240] @ 116554 <__cxa_atexit@plt+0x10aee0> @ │ │ │ │ bicseq pc, pc, r8, lsr #31 │ │ │ │ + bicseq pc, pc, r0, lsr #31 │ │ │ │ biceq sp, r9, r4, lsr #6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -273378,16 +273378,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - mvneq r0, r4 │ │ │ │ - mvneq r0, r0, lsl r0 │ │ │ │ + ldrsheq pc, [pc, #252] @ 11670c <__cxa_atexit@plt+0x10b098> @ │ │ │ │ + mvneq r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 116660 <__cxa_atexit@plt+0x10afec> │ │ │ │ @@ -273403,16 +273403,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, pc, ip, asr #30 │ │ │ │ - bicseq pc, pc, r8, asr pc @ │ │ │ │ + bicseq pc, pc, r4, asr #30 │ │ │ │ + bicseq pc, pc, r0, asr pc @ │ │ │ │ biceq sp, r9, r8, lsl r1 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 1166b4 <__cxa_atexit@plt+0x10b040> │ │ │ │ @@ -273508,28 +273508,28 @@ │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ biceq sp, r9, ip, asr #2 │ │ │ │ - ldrsheq pc, [pc, #216] @ 1168f0 <__cxa_atexit@plt+0x10b27c> @ │ │ │ │ + ldrsheq pc, [pc, #208] @ 1168e8 <__cxa_atexit@plt+0x10b274> @ │ │ │ │ biceq ip, r9, r0, ror #30 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 116838 <__cxa_atexit@plt+0x10b1c4> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #28 │ │ │ │ mov sl, r7 │ │ │ │ - b e1a320 <__cxa_atexit@plt+0xe0ecac> │ │ │ │ + b f771e4 <__cxa_atexit@plt+0xf6bb70> │ │ │ │ andeq r0, r0, r7, lsr #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 116868 <__cxa_atexit@plt+0x10b1f4> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ @@ -273561,15 +273561,15 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrsheq pc, [pc, #204] @ 1169b8 <__cxa_atexit@plt+0x10b344> @ │ │ │ │ + ldrsheq pc, [pc, #196] @ 1169b0 <__cxa_atexit@plt+0x10b33c> @ │ │ │ │ andeq r0, r0, r7, ror #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -273591,30 +273591,30 @@ │ │ │ │ ldr r3, [pc, #24] @ 116960 <__cxa_atexit@plt+0x10b2ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - bicseq pc, pc, r8, ror ip @ │ │ │ │ + bicseq pc, pc, r0, ror ip @ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ biceq ip, r9, ip, lsl lr │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 116988 <__cxa_atexit@plt+0x10b314> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r9, r7 │ │ │ │ - b e1ba60 <__cxa_atexit@plt+0xe103ec> │ │ │ │ + b f78924 <__cxa_atexit@plt+0xf6d2b0> │ │ │ │ biceq ip, r9, ip, ror #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #32 │ │ │ │ @@ -273861,16 +273861,16 @@ │ │ │ │ andeq r0, r0, r8, lsl #7 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ biceq ip, r9, r0, ror #23 │ │ │ │ andeq r0, r0, r4, ror #12 │ │ │ │ strdeq ip, [r9, #180] @ 0xb4 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - bicseq pc, pc, r4, lsr r9 @ │ │ │ │ - bicseq pc, pc, r0, asr #18 │ │ │ │ + bicseq pc, pc, ip, lsr #18 │ │ │ │ + bicseq pc, pc, r8, lsr r9 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 116dec <__cxa_atexit@plt+0x10b778> │ │ │ │ @@ -273886,16 +273886,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, pc, r0, asr #15 │ │ │ │ - bicseq pc, pc, ip, asr #15 │ │ │ │ + ldrheq pc, [pc, #120] @ 116e78 <__cxa_atexit@plt+0x10b804> @ │ │ │ │ + bicseq pc, pc, r4, asr #15 │ │ │ │ biceq ip, r9, ip, lsl fp │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 116e3c <__cxa_atexit@plt+0x10b7c8> │ │ │ │ cmp r7, #3 │ │ │ │ @@ -273950,15 +273950,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - bicseq pc, pc, r8, ror #13 │ │ │ │ + bicseq pc, pc, r0, ror #13 │ │ │ │ andeq r1, r0, r8, ror #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r7, r3 │ │ │ │ bne 116f1c <__cxa_atexit@plt+0x10b8a8> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ @@ -273990,15 +273990,15 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq pc, pc, r8, asr #12 │ │ │ │ + bicseq pc, pc, r0, asr #12 │ │ │ │ andeq r0, r0, r8, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -274020,15 +274020,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 117014 <__cxa_atexit@plt+0x10b9a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - bicseq pc, pc, r4, asr #11 │ │ │ │ + ldrheq pc, [pc, #92] @ 117074 <__cxa_atexit@plt+0x10ba00> @ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ biceq ip, r9, r4, lsl #18 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 117054 <__cxa_atexit@plt+0x10b9e0> │ │ │ │ @@ -274084,15 +274084,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - ldrsbeq pc, [pc, #64] @ 117158 <__cxa_atexit@plt+0x10bae4> @ │ │ │ │ + bicseq pc, pc, r8, asr #9 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #148] @ 1171b4 <__cxa_atexit@plt+0x10bb40> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr sl, [r3, #12] │ │ │ │ ldr r8, [r3, #20] │ │ │ │ @@ -274141,15 +274141,15 @@ │ │ │ │ bne 1171e8 <__cxa_atexit@plt+0x10bb74> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #28 │ │ │ │ mov sl, r7 │ │ │ │ - b e1a320 <__cxa_atexit@plt+0xe0ecac> │ │ │ │ + b f771e4 <__cxa_atexit@plt+0xf6bb70> │ │ │ │ andeq r1, r0, r8, ror #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r7, r3 │ │ │ │ bne 117218 <__cxa_atexit@plt+0x10bba4> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ @@ -274181,15 +274181,15 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq pc, pc, ip, asr #6 │ │ │ │ + bicseq pc, pc, r4, asr #6 │ │ │ │ andeq r0, r0, r8, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -274211,15 +274211,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 117310 <__cxa_atexit@plt+0x10bc9c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - bicseq pc, pc, r8, asr #5 │ │ │ │ + bicseq pc, pc, r0, asr #5 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #148] @ 1173b4 <__cxa_atexit@plt+0x10bd40> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr sl, [r3, #8] │ │ │ │ @@ -274270,79 +274270,79 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #32 │ │ │ │ mov r9, r7 │ │ │ │ - b e1ba60 <__cxa_atexit@plt+0xe103ec> │ │ │ │ + b f78924 <__cxa_atexit@plt+0xf6d2b0> │ │ │ │ biceq ip, r9, r0, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 117430 <__cxa_atexit@plt+0x10bdbc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 117438 <__cxa_atexit@plt+0x10bdc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e2151c <__cxa_atexit@plt+0xe15ea8> │ │ │ │ + b f7e3e0 <__cxa_atexit@plt+0xf72d6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, pc, r0, asr lr @ │ │ │ │ + bicseq lr, pc, r8, asr #28 │ │ │ │ biceq ip, r9, r0, ror #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 117470 <__cxa_atexit@plt+0x10bdfc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 117478 <__cxa_atexit@plt+0x10be04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e229fc <__cxa_atexit@plt+0xe17388> │ │ │ │ + b f7f8c0 <__cxa_atexit@plt+0xf7424c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, pc, r0, lsl lr @ │ │ │ │ + bicseq lr, pc, r8, lsl #28 │ │ │ │ biceq ip, r9, r0, lsr #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1174b0 <__cxa_atexit@plt+0x10be3c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1174b8 <__cxa_atexit@plt+0x10be44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e229fc <__cxa_atexit@plt+0xe17388> │ │ │ │ + b f7f8c0 <__cxa_atexit@plt+0xf7424c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq lr, [pc, #208] @ 117590 <__cxa_atexit@plt+0x10bf1c> │ │ │ │ + bicseq lr, pc, r8, asr #27 │ │ │ │ biceq ip, r9, r0, ror #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1174f0 <__cxa_atexit@plt+0x10be7c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1174f8 <__cxa_atexit@plt+0x10be84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e229fc <__cxa_atexit@plt+0xe17388> │ │ │ │ + b f7f8c0 <__cxa_atexit@plt+0xf7424c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dfed90 │ │ │ │ + bicseq lr, pc, r8, lsl #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11758c <__cxa_atexit@plt+0x10bf18> │ │ │ │ ldr r2, [pc, #144] @ 1175a8 <__cxa_atexit@plt+0x10bf34> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -274379,17 +274379,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - bicseq lr, pc, r0, asr sp @ │ │ │ │ - bicseq pc, pc, r0, lsr r0 @ │ │ │ │ - bicseq pc, pc, ip, lsr r0 @ │ │ │ │ + bicseq lr, pc, r8, asr #26 │ │ │ │ + bicseq pc, pc, r8, lsr #32 │ │ │ │ + bicseq pc, pc, r4, lsr r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 117608 <__cxa_atexit@plt+0x10bf94> │ │ │ │ @@ -274405,16 +274405,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, pc, r4, lsr #31 │ │ │ │ - ldrheq lr, [pc, #240] @ 117710 <__cxa_atexit@plt+0x10c09c> │ │ │ │ + @ instruction: 0x01dfef9c │ │ │ │ + bicseq lr, pc, r8, lsr #31 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r3, [pc, #156] @ 1176d4 <__cxa_atexit@plt+0x10c060> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -274456,16 +274456,16 @@ │ │ │ │ beq 1176cc <__cxa_atexit@plt+0x10c058> │ │ │ │ b 1176f4 <__cxa_atexit@plt+0x10c080> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #12 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrdeq ip, [r9, #40] @ 0x28 │ │ │ │ - ldrsheq lr, [pc, #232] @ 1177d0 <__cxa_atexit@plt+0x10c15c> │ │ │ │ - bicseq lr, pc, r0, ror #23 │ │ │ │ + ldrsheq lr, [pc, #224] @ 1177c8 <__cxa_atexit@plt+0x10c154> │ │ │ │ + ldrsbeq lr, [pc, #184] @ 1177a4 <__cxa_atexit@plt+0x10c130> │ │ │ │ biceq ip, r9, r8, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -274499,15 +274499,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - bicseq lr, pc, r4, lsr #22 │ │ │ │ + bicseq lr, pc, ip, lsl fp @ │ │ │ │ biceq ip, r9, r0, lsr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -274593,21 +274593,21 @@ │ │ │ │ b 1307c <__cxa_atexit@plt+0x7a08> │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ - bicseq lr, pc, ip, ror #26 │ │ │ │ - bicseq lr, pc, r8, asr #26 │ │ │ │ - bicseq lr, pc, r4, lsl sl @ │ │ │ │ + bicseq lr, pc, r4, ror #26 │ │ │ │ + bicseq lr, pc, r0, asr #26 │ │ │ │ + bicseq lr, pc, ip, lsl #20 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - bicseq lr, pc, ip, lsl #26 │ │ │ │ - bicseq lr, pc, r8, ror #25 │ │ │ │ - ldrheq lr, [pc, #148] @ 1179b8 <__cxa_atexit@plt+0x10c344> │ │ │ │ + bicseq lr, pc, r4, lsl #26 │ │ │ │ + bicseq lr, pc, r0, ror #25 │ │ │ │ + bicseq lr, pc, ip, lsr #19 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r2 │ │ │ │ biceq ip, r9, r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -274642,17 +274642,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - bicseq lr, pc, ip, lsr #24 │ │ │ │ - bicseq lr, pc, r8, lsl #24 │ │ │ │ - ldrsbeq lr, [pc, #132] @ 117a5c <__cxa_atexit@plt+0x10c3e8> │ │ │ │ + bicseq lr, pc, r4, lsr #24 │ │ │ │ + bicseq lr, pc, r0, lsl #24 │ │ │ │ + bicseq lr, pc, ip, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ mvn r2, r7 │ │ │ │ @@ -274697,20 +274697,20 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #15 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, pc, r8, ror fp @ │ │ │ │ - bicseq lr, pc, r4, lsl #23 │ │ │ │ - bicseq lr, pc, r4, asr #16 │ │ │ │ - bicseq lr, pc, r8, lsr #22 │ │ │ │ - bicseq lr, pc, r4, lsr fp @ │ │ │ │ - ldrsheq lr, [pc, #116] @ 117b34 <__cxa_atexit@plt+0x10c4c0> │ │ │ │ + bicseq lr, pc, r0, ror fp @ │ │ │ │ + bicseq lr, pc, ip, ror fp @ │ │ │ │ + bicseq lr, pc, ip, lsr r8 @ │ │ │ │ + bicseq lr, pc, r0, lsr #22 │ │ │ │ + bicseq lr, pc, ip, lsr #22 │ │ │ │ + bicseq lr, pc, ip, ror #15 │ │ │ │ biceq fp, r9, r4, ror lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 117b30 <__cxa_atexit@plt+0x10c4bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -274743,17 +274743,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1307c <__cxa_atexit@plt+0x7a08> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrheq lr, [pc, #160] @ 117c04 <__cxa_atexit@plt+0x10c590> │ │ │ │ - bicseq lr, pc, ip, lsl #21 │ │ │ │ - bicseq lr, pc, r8, asr r7 @ │ │ │ │ + bicseq lr, pc, r8, lsr #21 │ │ │ │ + bicseq lr, pc, r4, lsl #21 │ │ │ │ + bicseq lr, pc, r0, asr r7 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ mvn r2, r7 │ │ │ │ @@ -274798,20 +274798,20 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r6, #15 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, pc, r4, ror #19 │ │ │ │ - ldrsheq lr, [pc, #144] @ 117cd4 <__cxa_atexit@plt+0x10c660> │ │ │ │ - ldrheq lr, [pc, #96] @ 117ca8 <__cxa_atexit@plt+0x10c634> │ │ │ │ - @ instruction: 0x01dfe994 │ │ │ │ - bicseq lr, pc, r0, lsr #19 │ │ │ │ - bicseq lr, pc, r0, ror #12 │ │ │ │ + ldrsbeq lr, [pc, #156] @ 117cdc <__cxa_atexit@plt+0x10c668> │ │ │ │ + bicseq lr, pc, r8, ror #19 │ │ │ │ + bicseq lr, pc, r8, lsr #13 │ │ │ │ + bicseq lr, pc, ip, lsl #19 │ │ │ │ + @ instruction: 0x01dfe998 │ │ │ │ + bicseq lr, pc, r8, asr r6 @ │ │ │ │ strdeq fp, [r9, #200] @ 0xc8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 117c98 <__cxa_atexit@plt+0x10c624> │ │ │ │ ldr r2, [pc, #60] @ 117cac <__cxa_atexit@plt+0x10c638> │ │ │ │ @@ -274872,15 +274872,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ - bicseq lr, pc, ip, asr #10 │ │ │ │ + bicseq lr, pc, r4, asr #10 │ │ │ │ biceq fp, r9, r4, ror #23 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r3, r5, #4 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -274935,15 +274935,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1307c <__cxa_atexit@plt+0x7a08> │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - bicseq lr, pc, r8, asr r4 @ │ │ │ │ + bicseq lr, pc, r0, asr r4 @ │ │ │ │ biceq fp, r9, r8, ror #21 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 117e90 <__cxa_atexit@plt+0x10c81c> │ │ │ │ ldr r3, [pc, #48] @ 117eb0 <__cxa_atexit@plt+0x10c83c> │ │ │ │ @@ -274955,15 +274955,15 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r3, [pc, #16] @ 117eac <__cxa_atexit@plt+0x10c838> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq lr, [pc, #60] @ 117ef0 <__cxa_atexit@plt+0x10c87c> │ │ │ │ + ldrsbeq lr, [pc, #52] @ 117ee8 <__cxa_atexit@plt+0x10c874> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0x01c9ba94 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 117ee8 <__cxa_atexit@plt+0x10c874> │ │ │ │ @@ -274977,15 +274977,15 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r3, [pc, #16] @ 117f04 <__cxa_atexit@plt+0x10c890> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - bicseq lr, pc, r4, lsl #7 │ │ │ │ + bicseq lr, pc, ip, ror r3 @ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ biceq fp, r9, r0, lsl r8 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -275066,15 +275066,15 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r3, [pc, #16] @ 118068 <__cxa_atexit@plt+0x10c9f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - bicseq lr, pc, r0, lsr #4 │ │ │ │ + bicseq lr, pc, r8, lsl r2 @ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ biceq fp, r9, ip, lsr #13 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -275492,15 +275492,15 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b e2151c <__cxa_atexit@plt+0xe15ea8> │ │ │ │ + b f7e3e0 <__cxa_atexit@plt+0xf72d6c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ biceq fp, r9, r4, asr r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @@ -275516,15 +275516,15 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ beq 118774 <__cxa_atexit@plt+0x10d100> │ │ │ │ mov r7, r8 │ │ │ │ b 118790 <__cxa_atexit@plt+0x10d11c> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b e2151c <__cxa_atexit@plt+0xe15ea8> │ │ │ │ + b f7e3e0 <__cxa_atexit@plt+0xf72d6c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strdeq fp, [r9, #24] │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -275717,15 +275717,15 @@ │ │ │ │ b 118a88 <__cxa_atexit@plt+0x10d414> │ │ │ │ ldr r1, [pc, #20] @ 118a98 <__cxa_atexit@plt+0x10d424> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0] │ │ │ │ str lr, [r5, #16] │ │ │ │ mov r5, r0 │ │ │ │ mov sl, r7 │ │ │ │ - b e229fc <__cxa_atexit@plt+0xe17388> │ │ │ │ + b f7f8c0 <__cxa_atexit@plt+0xf7424c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrdeq sl, [r9, #228] @ 0xe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -275874,15 +275874,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 118d04 <__cxa_atexit@plt+0x10d690> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq sl, [r9, #204] @ 0xcc │ │ │ │ - bicseq sp, pc, ip, lsr #17 │ │ │ │ + bicseq sp, pc, r4, lsr #17 │ │ │ │ biceq sl, r9, ip, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 118d48 <__cxa_atexit@plt+0x10d6d4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -275898,15 +275898,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq sp, pc, r4, lsr r8 @ │ │ │ │ + bicseq sp, pc, ip, lsr #16 │ │ │ │ biceq sl, r9, ip, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ @@ -275952,16 +275952,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - bicseq sp, pc, r0, lsr #15 │ │ │ │ - bicseq sp, pc, ip, lsr #15 │ │ │ │ + @ instruction: 0x01dfd798 │ │ │ │ + bicseq sp, pc, r4, lsr #15 │ │ │ │ biceq sl, r9, r0, ror fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -276032,16 +276032,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #20] @ 118f88 <__cxa_atexit@plt+0x10d914> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, pc, ip, lsl #13 │ │ │ │ - bicseq sp, pc, r8, ror #12 │ │ │ │ + bicseq sp, pc, r4, lsl #13 │ │ │ │ + bicseq sp, pc, r0, ror #12 │ │ │ │ biceq sl, r9, r4, lsr sl │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ biceq sl, r9, r8, lsl sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r2, sl} │ │ │ │ @@ -276101,19 +276101,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 11909c <__cxa_atexit@plt+0x10da28> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - bicseq sp, pc, ip, ror #10 │ │ │ │ - bicseq sp, pc, r8, ror r5 @ │ │ │ │ + bicseq sp, pc, r4, ror #10 │ │ │ │ + bicseq sp, pc, r0, ror r5 @ │ │ │ │ biceq sl, r9, r4, lsr #18 │ │ │ │ - ldrheq sp, [pc, #88] @ 119100 <__cxa_atexit@plt+0x10da8c> │ │ │ │ - bicseq sp, pc, r4, asr #11 │ │ │ │ + ldrheq sp, [pc, #80] @ 1190f8 <__cxa_atexit@plt+0x10da84> │ │ │ │ + ldrheq sp, [pc, #92] @ 119108 <__cxa_atexit@plt+0x10da94> │ │ │ │ biceq sl, r9, r4, lsr r9 │ │ │ │ biceq sl, r9, ip, lsl #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11912c <__cxa_atexit@plt+0x10dab8> │ │ │ │ @@ -276154,16 +276154,16 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #24] @ 119170 <__cxa_atexit@plt+0x10dafc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ - ldrheq sp, [pc, #76] @ 1191bc <__cxa_atexit@plt+0x10db48> │ │ │ │ - @ instruction: 0x01dfd490 │ │ │ │ + ldrheq sp, [pc, #68] @ 1191b4 <__cxa_atexit@plt+0x10db40> │ │ │ │ + bicseq sp, pc, r8, lsl #9 │ │ │ │ biceq sl, r9, r8, asr #16 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ biceq sl, r9, r0, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r2, sl} │ │ │ │ @@ -276223,19 +276223,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 119284 <__cxa_atexit@plt+0x10dc10> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - bicseq sp, pc, r4, lsl #7 │ │ │ │ - @ instruction: 0x01dfd390 │ │ │ │ + bicseq sp, pc, ip, ror r3 @ │ │ │ │ + bicseq sp, pc, r8, lsl #7 │ │ │ │ biceq sl, r9, ip, lsr r7 │ │ │ │ - ldrsbeq sp, [pc, #48] @ 1192c0 <__cxa_atexit@plt+0x10dc4c> │ │ │ │ - ldrsbeq sp, [pc, #60] @ 1192d0 <__cxa_atexit@plt+0x10dc5c> │ │ │ │ + bicseq sp, pc, r8, asr #7 │ │ │ │ + ldrsbeq sp, [pc, #52] @ 1192c8 <__cxa_atexit@plt+0x10dc54> │ │ │ │ biceq sl, r9, ip, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -276252,48 +276252,48 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sp, pc, r8, asr #5 │ │ │ │ - ldrsbeq sp, [pc, #36] @ 119320 <__cxa_atexit@plt+0x10dcac> │ │ │ │ + bicseq sp, pc, r0, asr #5 │ │ │ │ + bicseq sp, pc, ip, asr #5 │ │ │ │ biceq sl, r9, r4, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11932c <__cxa_atexit@plt+0x10dcb8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 119334 <__cxa_atexit@plt+0x10dcc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e2151c <__cxa_atexit@plt+0xe15ea8> │ │ │ │ + b f7e3e0 <__cxa_atexit@plt+0xf72d6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, pc, r4, asr pc @ │ │ │ │ + bicseq ip, pc, ip, asr #30 │ │ │ │ biceq sl, r9, r4, ror #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11936c <__cxa_atexit@plt+0x10dcf8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 119374 <__cxa_atexit@plt+0x10dd00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e229fc <__cxa_atexit@plt+0xe17388> │ │ │ │ + b f7f8c0 <__cxa_atexit@plt+0xf7424c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, pc, r4, lsl pc @ │ │ │ │ + bicseq ip, pc, ip, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 119408 <__cxa_atexit@plt+0x10dd94> │ │ │ │ ldr r2, [pc, #144] @ 119424 <__cxa_atexit@plt+0x10ddb0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -276330,17 +276330,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrsbeq ip, [pc, #228] @ 119514 <__cxa_atexit@plt+0x10dea0> │ │ │ │ - ldrheq sp, [pc, #20] @ 119448 <__cxa_atexit@plt+0x10ddd4> │ │ │ │ - bicseq sp, pc, r0, asr #3 │ │ │ │ + bicseq ip, pc, ip, asr #29 │ │ │ │ + bicseq sp, pc, ip, lsr #3 │ │ │ │ + ldrheq sp, [pc, #24] @ 119450 <__cxa_atexit@plt+0x10dddc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 119484 <__cxa_atexit@plt+0x10de10> │ │ │ │ @@ -276356,16 +276356,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sp, pc, r8, lsr #2 │ │ │ │ - bicseq sp, pc, r4, lsr r1 @ │ │ │ │ + bicseq sp, pc, r0, lsr #2 │ │ │ │ + bicseq sp, pc, ip, lsr #2 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r3, [pc, #156] @ 119550 <__cxa_atexit@plt+0x10dedc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -276407,16 +276407,16 @@ │ │ │ │ beq 119548 <__cxa_atexit@plt+0x10ded4> │ │ │ │ b 11956c <__cxa_atexit@plt+0x10def8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ biceq sl, r9, r4, ror #9 │ │ │ │ - bicseq sp, pc, ip, ror r0 @ │ │ │ │ - bicseq ip, pc, r4, ror #26 │ │ │ │ + bicseq sp, pc, r4, ror r0 @ │ │ │ │ + bicseq ip, pc, ip, asr sp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1195a0 <__cxa_atexit@plt+0x10df2c> │ │ │ │ @@ -276449,15 +276449,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - bicseq ip, pc, ip, lsr #25 │ │ │ │ + bicseq ip, pc, r4, lsr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #172] @ 1196cc <__cxa_atexit@plt+0x10e058> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -276500,17 +276500,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - bicseq ip, pc, ip, lsl pc @ │ │ │ │ - bicseq ip, pc, r8, lsr #30 │ │ │ │ - bicseq ip, pc, r4, ror #23 │ │ │ │ + bicseq ip, pc, r4, lsl pc @ │ │ │ │ + bicseq ip, pc, r0, lsr #30 │ │ │ │ + ldrsbeq ip, [pc, #188] @ 11979c <__cxa_atexit@plt+0x10e128> │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11974c <__cxa_atexit@plt+0x10e0d8> │ │ │ │ @@ -276534,17 +276534,17 @@ │ │ │ │ movlt r8, sl │ │ │ │ addge r8, r3, #1 │ │ │ │ movge r9, sl │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + bicseq ip, pc, r0, ror lr @ │ │ │ │ bicseq ip, pc, r8, ror lr @ │ │ │ │ - bicseq ip, pc, r0, lsl #29 │ │ │ │ - bicseq ip, pc, r4, asr #22 │ │ │ │ + bicseq ip, pc, ip, lsr fp @ │ │ │ │ biceq sl, r9, ip, ror #4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1197ac <__cxa_atexit@plt+0x10e138> │ │ │ │ ldr r2, [pc, #60] @ 1197c0 <__cxa_atexit@plt+0x10e14c> │ │ │ │ @@ -276632,17 +276632,17 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - bicseq ip, pc, r4, asr #19 │ │ │ │ + ldrheq ip, [pc, #156] @ 119984 <__cxa_atexit@plt+0x10e310> │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ - ldrsheq ip, [pc, #152] @ 119988 <__cxa_atexit@plt+0x10e314> │ │ │ │ + ldrsheq ip, [pc, #144] @ 119980 <__cxa_atexit@plt+0x10e30c> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ biceq sl, r9, r0, ror #1 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #112] @ 119978 <__cxa_atexit@plt+0x10e304> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -276671,15 +276671,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 11997c <__cxa_atexit@plt+0x10e308> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - bicseq ip, pc, r0, lsl r9 @ │ │ │ │ + bicseq ip, pc, r8, lsl #18 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq sl, r9, ip, asr #32 │ │ │ │ andeq r0, r0, r6, lsr #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -276697,15 +276697,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1199e4 <__cxa_atexit@plt+0x10e370> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq ip, pc, r8, lsr #17 │ │ │ │ + bicseq ip, pc, r0, lsr #17 │ │ │ │ biceq r9, r9, r4, lsr sp │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -277043,15 +277043,15 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1194a4 <__cxa_atexit@plt+0x10de30> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b e2151c <__cxa_atexit@plt+0xe15ea8> │ │ │ │ + b f7e3e0 <__cxa_atexit@plt+0xf72d6c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -277133,15 +277133,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 11a0b8 <__cxa_atexit@plt+0x10ea44> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2, #8]! │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ - b e229fc <__cxa_atexit@plt+0xe17388> │ │ │ │ + b f7f8c0 <__cxa_atexit@plt+0xf7424c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ biceq r9, r9, r8, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -277338,15 +277338,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 11a3e4 <__cxa_atexit@plt+0x10ed70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ biceq r9, r9, r8, asr r6 │ │ │ │ - bicseq ip, pc, ip, asr #3 │ │ │ │ + bicseq ip, pc, r4, asr #3 │ │ │ │ biceq r9, r9, r8, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11a428 <__cxa_atexit@plt+0x10edb4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -277362,15 +277362,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq ip, pc, r4, asr r1 @ │ │ │ │ + bicseq ip, pc, ip, asr #2 │ │ │ │ biceq r9, r9, r8, asr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ @@ -277428,16 +277428,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0x01dfc098 │ │ │ │ - bicseq ip, pc, r4, lsr #1 │ │ │ │ + @ instruction: 0x01dfc090 │ │ │ │ + @ instruction: 0x01dfc09c │ │ │ │ strheq r9, [r9, #76] @ 0x4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ 11a594 <__cxa_atexit@plt+0x10ef20> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -277480,16 +277480,16 @@ │ │ │ │ mov r8, #1 │ │ │ │ b 119e50 <__cxa_atexit@plt+0x10e7dc> │ │ │ │ mov r8, sl │ │ │ │ b 11a150 <__cxa_atexit@plt+0x10eadc> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq fp, [pc, #240] @ 11a718 <__cxa_atexit@plt+0x10f0a4> │ │ │ │ - ldrheq fp, [pc, #252] @ 11a728 <__cxa_atexit@plt+0x10f0b4> │ │ │ │ + bicseq fp, pc, r8, lsr #31 │ │ │ │ + ldrheq fp, [pc, #244] @ 11a720 <__cxa_atexit@plt+0x10f0ac> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11a678 <__cxa_atexit@plt+0x10f004> │ │ │ │ @@ -277505,48 +277505,48 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, pc, r4, lsr pc @ │ │ │ │ - bicseq fp, pc, r0, asr #30 │ │ │ │ + bicseq fp, pc, ip, lsr #30 │ │ │ │ + bicseq fp, pc, r8, lsr pc @ │ │ │ │ strheq r9, [r9, #32] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11a6c0 <__cxa_atexit@plt+0x10f04c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 11a6c8 <__cxa_atexit@plt+0x10f054> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e2151c <__cxa_atexit@plt+0xe15ea8> │ │ │ │ + b f7e3e0 <__cxa_atexit@plt+0xf72d6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, pc, r0, asr #23 │ │ │ │ + ldrheq fp, [pc, #184] @ 11a788 <__cxa_atexit@plt+0x10f114> │ │ │ │ biceq r9, r9, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11a700 <__cxa_atexit@plt+0x10f08c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 11a708 <__cxa_atexit@plt+0x10f094> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e229fc <__cxa_atexit@plt+0xe17388> │ │ │ │ + b f7f8c0 <__cxa_atexit@plt+0xf7424c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, pc, r0, lsl #23 │ │ │ │ + bicseq fp, pc, r8, ror fp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11a79c <__cxa_atexit@plt+0x10f128> │ │ │ │ ldr r2, [pc, #144] @ 11a7b8 <__cxa_atexit@plt+0x10f144> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -277583,17 +277583,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - bicseq fp, pc, r0, asr #22 │ │ │ │ - bicseq fp, pc, r0, lsr #28 │ │ │ │ - bicseq fp, pc, ip, lsr #28 │ │ │ │ + bicseq fp, pc, r8, lsr fp @ │ │ │ │ + bicseq fp, pc, r8, lsl lr @ │ │ │ │ + bicseq fp, pc, r4, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11a818 <__cxa_atexit@plt+0x10f1a4> │ │ │ │ @@ -277609,16 +277609,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01dfbd94 │ │ │ │ - bicseq fp, pc, r0, lsr #27 │ │ │ │ + bicseq fp, pc, ip, lsl #27 │ │ │ │ + @ instruction: 0x01dfbd98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11a8bc <__cxa_atexit@plt+0x10f248> │ │ │ │ ldr r2, [pc, #144] @ 11a8d8 <__cxa_atexit@plt+0x10f264> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -277655,17 +277655,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - bicseq fp, pc, r0, lsr #20 │ │ │ │ - bicseq fp, pc, r0, lsl #26 │ │ │ │ - bicseq fp, pc, ip, lsl #26 │ │ │ │ + bicseq fp, pc, r8, lsl sl @ │ │ │ │ + ldrsheq fp, [pc, #200] @ 11a9b0 <__cxa_atexit@plt+0x10f33c> │ │ │ │ + bicseq fp, pc, r4, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11a938 <__cxa_atexit@plt+0x10f2c4> │ │ │ │ @@ -277681,16 +277681,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, pc, r4, ror ip @ │ │ │ │ - bicseq fp, pc, r0, lsl #25 │ │ │ │ + bicseq fp, pc, ip, ror #24 │ │ │ │ + bicseq fp, pc, r8, ror ip @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11a9dc <__cxa_atexit@plt+0x10f368> │ │ │ │ ldr r2, [pc, #144] @ 11a9f8 <__cxa_atexit@plt+0x10f384> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -277727,17 +277727,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - bicseq fp, pc, r0, lsl #18 │ │ │ │ - bicseq fp, pc, r0, ror #23 │ │ │ │ - bicseq fp, pc, ip, ror #23 │ │ │ │ + ldrsheq fp, [pc, #136] @ 11aa8c <__cxa_atexit@plt+0x10f418> │ │ │ │ + ldrsbeq fp, [pc, #184] @ 11aac0 <__cxa_atexit@plt+0x10f44c> │ │ │ │ + bicseq fp, pc, r4, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11aa58 <__cxa_atexit@plt+0x10f3e4> │ │ │ │ @@ -277753,16 +277753,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, pc, r4, asr fp @ │ │ │ │ - bicseq fp, pc, r0, ror #22 │ │ │ │ + bicseq fp, pc, ip, asr #22 │ │ │ │ + bicseq fp, pc, r8, asr fp @ │ │ │ │ biceq r8, r9, r0, ror #30 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ ldr r3, [pc, #280] @ 11aba0 <__cxa_atexit@plt+0x10f52c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -277836,18 +277836,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ biceq r8, r9, r8, ror #30 │ │ │ │ - bicseq fp, pc, r8, lsr #21 │ │ │ │ - @ instruction: 0x01dfb790 │ │ │ │ + bicseq fp, pc, r0, lsr #21 │ │ │ │ + bicseq fp, pc, r8, lsl #15 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - bicseq fp, pc, r0, lsl #14 │ │ │ │ + ldrsheq fp, [pc, #104] @ 11ac2c <__cxa_atexit@plt+0x10f5b8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11abf0 <__cxa_atexit@plt+0x10f57c> │ │ │ │ ldr r3, [pc, #96] @ 11ac40 <__cxa_atexit@plt+0x10f5cc> │ │ │ │ @@ -277874,15 +277874,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - bicseq fp, pc, ip, asr r6 @ │ │ │ │ + bicseq fp, pc, r4, asr r6 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -277915,17 +277915,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - bicseq fp, pc, r0, ror #11 │ │ │ │ + ldrsbeq fp, [pc, #88] @ 11ad4c <__cxa_atexit@plt+0x10f6d8> │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ - bicseq fp, pc, ip, lsr #11 │ │ │ │ + bicseq fp, pc, r4, lsr #11 │ │ │ │ ldrdeq r8, [r9, #200] @ 0xc8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11ad6c <__cxa_atexit@plt+0x10f6f8> │ │ │ │ ldr r2, [pc, #200] @ 11ade0 <__cxa_atexit@plt+0x10f76c> │ │ │ │ @@ -277979,15 +277979,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffff8fc │ │ │ │ - bicseq fp, pc, r0, asr #9 │ │ │ │ + ldrheq fp, [pc, #72] @ 11ae3c <__cxa_atexit@plt+0x10f7c8> │ │ │ │ biceq r8, r9, r0, ror #23 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11ae20 <__cxa_atexit@plt+0x10f7ac> │ │ │ │ @@ -278017,15 +278017,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ - bicseq fp, pc, r0, lsr #8 │ │ │ │ + bicseq fp, pc, r8, lsl r4 @ │ │ │ │ biceq r8, r9, r8, asr #22 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 11aec4 <__cxa_atexit@plt+0x10f850> │ │ │ │ add r3, r5, #8 │ │ │ │ @@ -278040,15 +278040,15 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r3, [pc, #16] @ 11aee0 <__cxa_atexit@plt+0x10f86c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - bicseq fp, pc, r8, lsr #7 │ │ │ │ + bicseq fp, pc, r0, lsr #7 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ biceq r8, r9, r4, lsr r8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -278289,15 +278289,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r3 │ │ │ │ - b e2151c <__cxa_atexit@plt+0xe15ea8> │ │ │ │ + b f7e3e0 <__cxa_atexit@plt+0xf72d6c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ biceq r8, r9, r4, ror r7 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -278309,15 +278309,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r3 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, r3 │ │ │ │ - b e2151c <__cxa_atexit@plt+0xe15ea8> │ │ │ │ + b f7e3e0 <__cxa_atexit@plt+0xf72d6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ biceq r8, r9, r8, lsr #14 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 11b34c <__cxa_atexit@plt+0x10fcd8> │ │ │ │ @@ -278364,15 +278364,15 @@ │ │ │ │ b 11b3e4 <__cxa_atexit@plt+0x10fd70> │ │ │ │ ldr r1, [pc, #20] @ 11b3f4 <__cxa_atexit@plt+0x10fd80> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0] │ │ │ │ str lr, [r5, #16] │ │ │ │ mov r5, r0 │ │ │ │ mov sl, r7 │ │ │ │ - b e229fc <__cxa_atexit@plt+0xe17388> │ │ │ │ + b f7f8c0 <__cxa_atexit@plt+0xf7424c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ biceq r8, r9, r8, lsr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -278521,15 +278521,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 11b660 <__cxa_atexit@plt+0x10ffec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ biceq r8, r9, r8, lsr r4 │ │ │ │ - bicseq sl, pc, r0, asr pc @ │ │ │ │ + bicseq sl, pc, r8, asr #30 │ │ │ │ biceq r8, r9, r8, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11b6a4 <__cxa_atexit@plt+0x110030> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -278545,15 +278545,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrsbeq sl, [pc, #232] @ 11b7b4 <__cxa_atexit@plt+0x110140> │ │ │ │ + ldrsbeq sl, [pc, #224] @ 11b7ac <__cxa_atexit@plt+0x110138> │ │ │ │ biceq r8, r9, r8, lsr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -278595,16 +278595,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - bicseq sl, pc, r4, asr lr @ │ │ │ │ - bicseq sl, pc, r0, ror #28 │ │ │ │ + bicseq sl, pc, ip, asr #28 │ │ │ │ + bicseq sl, pc, r8, asr lr @ │ │ │ │ ldrdeq r8, [r9, #44] @ 0x2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ mvn r3, r3 │ │ │ │ @@ -278683,20 +278683,20 @@ │ │ │ │ ldr r7, [pc, #28] @ 11b8f4 <__cxa_atexit@plt+0x110280> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - bicseq sl, pc, ip, lsr #26 │ │ │ │ - bicseq sl, pc, r8, lsr sp @ │ │ │ │ + bicseq sl, pc, r4, lsr #26 │ │ │ │ + bicseq sl, pc, r0, lsr sp @ │ │ │ │ @ instruction: 0x01c98198 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - @ instruction: 0x01dfad9c │ │ │ │ - bicseq sl, pc, r8, lsr #27 │ │ │ │ + @ instruction: 0x01dfad94 │ │ │ │ + bicseq sl, pc, r0, lsr #27 │ │ │ │ biceq r8, r9, ip, lsr #3 │ │ │ │ biceq r8, r9, r8, asr r1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -278725,16 +278725,16 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #24] @ 11b99c <__cxa_atexit@plt+0x110328> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ - bicseq sl, pc, r0, asr ip @ │ │ │ │ - bicseq sl, pc, ip, asr ip @ │ │ │ │ + bicseq sl, pc, r8, asr #24 │ │ │ │ + bicseq sl, pc, r4, asr ip @ │ │ │ │ biceq r8, r9, r4, ror #1 │ │ │ │ biceq r8, r9, r8, asr #1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -278763,16 +278763,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #20] @ 11ba34 <__cxa_atexit@plt+0x1103c0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrheq sl, [pc, #184] @ 11baec <__cxa_atexit@plt+0x110478> │ │ │ │ - bicseq sl, pc, r4, asr #23 │ │ │ │ + ldrheq sl, [pc, #176] @ 11bae4 <__cxa_atexit@plt+0x110470> │ │ │ │ + ldrheq sl, [pc, #188] @ 11baf4 <__cxa_atexit@plt+0x110480> │ │ │ │ biceq r8, r9, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -278789,16 +278789,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sl, pc, r4, lsr #22 │ │ │ │ - bicseq sl, pc, r0, lsr fp @ │ │ │ │ + bicseq sl, pc, ip, lsl fp @ │ │ │ │ + bicseq sl, pc, r8, lsr #22 │ │ │ │ strdeq r7, [r9, #216] @ 0xd8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11bb18 <__cxa_atexit@plt+0x1104a4> │ │ │ │ @@ -278826,16 +278826,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #16] @ 11bb30 <__cxa_atexit@plt+0x1104bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrheq sl, [pc, #124] @ 11bbac <__cxa_atexit@plt+0x110538> │ │ │ │ - ldrsheq sl, [pc, #132] @ 11bbb8 <__cxa_atexit@plt+0x110544> │ │ │ │ + ldrheq sl, [pc, #116] @ 11bba4 <__cxa_atexit@plt+0x110530> │ │ │ │ + bicseq sl, pc, ip, ror #17 │ │ │ │ biceq r7, r9, r0, ror pc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ biceq r7, r9, r0, asr pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ @@ -278864,15 +278864,15 @@ │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r2, [pc, #356] @ 11bd14 <__cxa_atexit@plt+0x1106a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ str r2, [r5, #12] │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 11bccc <__cxa_atexit@plt+0x110658> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r1, [pc, #316] @ 11bd20 <__cxa_atexit@plt+0x1106ac> │ │ │ │ @@ -278902,15 +278902,15 @@ │ │ │ │ ldr r7, [pc, #188] @ 11bd00 <__cxa_atexit@plt+0x11068c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov sl, r7 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ ldr lr, [pc, #192] @ 11bd24 <__cxa_atexit@plt+0x1106b0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r9, #3] │ │ │ │ add r9, r9, #7 │ │ │ │ ldm r9, {r0, r1, r9} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ @@ -278943,38 +278943,38 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - bicseq sl, pc, ip, asr r6 @ │ │ │ │ - bicseq sl, pc, r8, lsl #15 │ │ │ │ + bicseq sl, pc, r4, asr r6 @ │ │ │ │ + bicseq sl, pc, r0, lsl #15 │ │ │ │ biceq r7, r9, ip, lsr #27 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - bicseq sl, pc, r0, lsr r8 @ │ │ │ │ - ldrsbeq sl, [pc, #104] @ 11bd84 <__cxa_atexit@plt+0x110710> │ │ │ │ + bicseq sl, pc, r8, lsr #16 │ │ │ │ + ldrsbeq sl, [pc, #96] @ 11bd7c <__cxa_atexit@plt+0x110708> │ │ │ │ ldrdeq r7, [r9, #208] @ 0xd0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - bicseq sl, pc, r8, lsr #13 │ │ │ │ + bicseq sl, pc, r0, lsr #13 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ biceq r7, r9, r0, ror fp │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r1, [pc, #28] @ 11bd5c <__cxa_atexit@plt+0x1106e8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldmib r5, {r2, sl} │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r1, r9} │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @@ -278986,15 +278986,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 11bdac <__cxa_atexit@plt+0x110738> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ stm r5, {r1, r2, r8} │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -279048,15 +279048,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 11be90 <__cxa_atexit@plt+0x11081c> │ │ │ │ b 11bf28 <__cxa_atexit@plt+0x1108b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - bicseq sl, pc, r0, lsr #9 │ │ │ │ + @ instruction: 0x01dfa498 │ │ │ │ biceq r7, r9, ip, ror #23 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11bed0 <__cxa_atexit@plt+0x11085c> │ │ │ │ ldr r7, [pc, #84] @ 11bf18 <__cxa_atexit@plt+0x1108a4> │ │ │ │ @@ -279078,15 +279078,15 @@ │ │ │ │ str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ beq 11bf0c <__cxa_atexit@plt+0x110898> │ │ │ │ b 11bf28 <__cxa_atexit@plt+0x1108b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - bicseq sl, pc, r8, lsl r4 @ │ │ │ │ + bicseq sl, pc, r0, lsl r4 @ │ │ │ │ biceq r7, r9, r4, ror fp │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11bf48 <__cxa_atexit@plt+0x1108d4> │ │ │ │ ldr r7, [pc, #200] @ 11c004 <__cxa_atexit@plt+0x110990> │ │ │ │ @@ -279137,15 +279137,15 @@ │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ 11c000 <__cxa_atexit@plt+0x11098c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0x01c97a9c │ │ │ │ - @ instruction: 0x01dfa39c │ │ │ │ + @ instruction: 0x01dfa394 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 11c058 <__cxa_atexit@plt+0x1109e4> │ │ │ │ @@ -279174,15 +279174,15 @@ │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r1, [r5, #20] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ - bicseq sl, pc, ip, lsl #5 │ │ │ │ + bicseq sl, pc, r4, lsl #5 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ strdeq r7, [r9, #144] @ 0x90 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11c0e4 <__cxa_atexit@plt+0x110a70> │ │ │ │ @@ -279198,15 +279198,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r7, [pc, #12] @ 11c0f8 <__cxa_atexit@plt+0x110a84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - bicseq sl, pc, ip, ror #3 │ │ │ │ + bicseq sl, pc, r4, ror #3 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0x01c97990 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 11c1e4 <__cxa_atexit@plt+0x110b70> │ │ │ │ @@ -279273,15 +279273,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 11c220 <__cxa_atexit@plt+0x110bac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ biceq r7, r9, r8, lsl #17 │ │ │ │ - bicseq sl, pc, ip, ror #1 │ │ │ │ + bicseq sl, pc, r4, ror #1 │ │ │ │ biceq r7, r9, r8, ror #16 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 11c25c <__cxa_atexit@plt+0x110be8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -279292,15 +279292,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 11be0c <__cxa_atexit@plt+0x110798> │ │ │ │ ldr r7, [pc, #12] @ 11c270 <__cxa_atexit@plt+0x110bfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - bicseq sl, pc, r4, ror r0 @ │ │ │ │ + bicseq sl, pc, ip, rrx │ │ │ │ biceq r7, r9, r8, lsl r8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11c2bc <__cxa_atexit@plt+0x110c48> │ │ │ │ @@ -279399,20 +279399,20 @@ │ │ │ │ ldr r3, [pc, #20] @ 11c41c <__cxa_atexit@plt+0x110da8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01c97698 │ │ │ │ - bicseq r9, pc, r4, asr #31 │ │ │ │ + ldrheq r9, [pc, #252] @ 11c520 <__cxa_atexit@plt+0x110eac> │ │ │ │ strheq r7, [r9, #108] @ 0x6c │ │ │ │ - bicseq r9, pc, r8, ror #31 │ │ │ │ - bicseq r9, pc, r0, lsl pc @ │ │ │ │ - bicseq sl, pc, r0, lsr #32 │ │ │ │ - bicseq sl, pc, r8, asr r0 @ │ │ │ │ + bicseq r9, pc, r0, ror #31 │ │ │ │ + bicseq r9, pc, r8, lsl #30 │ │ │ │ + bicseq sl, pc, r8, lsl r0 @ │ │ │ │ + bicseq sl, pc, r0, asr r0 @ │ │ │ │ biceq r7, r9, ip, asr r6 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r7, r8, r9} │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -279454,17 +279454,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq r7, r9, ip, asr #11 │ │ │ │ biceq r7, r9, r0, asr #11 │ │ │ │ - bicseq r9, pc, ip, ror #29 │ │ │ │ - bicseq r9, pc, ip, lsr lr @ │ │ │ │ - bicseq r9, pc, r8, asr pc @ │ │ │ │ + bicseq r9, pc, r4, ror #29 │ │ │ │ + bicseq r9, pc, r4, lsr lr @ │ │ │ │ + bicseq r9, pc, r0, asr pc @ │ │ │ │ @ instruction: 0x01c97390 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11c530 <__cxa_atexit@plt+0x110ebc> │ │ │ │ @@ -279504,15 +279504,15 @@ │ │ │ │ add sl, r3, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [r3, #15] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ biceq r7, r9, r8, asr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 11c638 <__cxa_atexit@plt+0x110fc4> │ │ │ │ @@ -279533,15 +279533,15 @@ │ │ │ │ add sl, r3, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [r3, #15] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ biceq r7, r9, r8, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -279554,15 +279554,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [r7, #15] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r7, r9, r8, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 11c544 <__cxa_atexit@plt+0x110ed0> │ │ │ │ @@ -279605,20 +279605,20 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #28] @ 11c760 <__cxa_atexit@plt+0x1110ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - bicseq r9, pc, r8, lsr #23 │ │ │ │ + bicseq r9, pc, r0, lsr #23 │ │ │ │ biceq r7, r9, r8, ror r3 │ │ │ │ - @ instruction: 0x01df9c94 │ │ │ │ - bicseq r9, pc, r0, lsr #28 │ │ │ │ - ldrsbeq r9, [pc, #196] @ 11c830 <__cxa_atexit@plt+0x1111bc> │ │ │ │ - bicseq r9, pc, ip, asr lr @ │ │ │ │ + bicseq r9, pc, ip, lsl #25 │ │ │ │ + bicseq r9, pc, r8, lsl lr @ │ │ │ │ + bicseq r9, pc, ip, asr #25 │ │ │ │ + bicseq r9, pc, r4, asr lr @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11c7cc <__cxa_atexit@plt+0x111158> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -279642,15 +279642,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11c7f0 <__cxa_atexit@plt+0x11117c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r9, pc, r4, ror #21 │ │ │ │ + ldrsbeq r9, [pc, #172] @ 11c89c <__cxa_atexit@plt+0x111228> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq r7, r9, r4, ror #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -279727,16 +279727,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x01df9998 │ │ │ │ - bicseq r9, pc, r8, lsl #20 │ │ │ │ + @ instruction: 0x01df9990 │ │ │ │ + bicseq r9, pc, r0, lsl #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #72] @ 11c9a0 <__cxa_atexit@plt+0x11132c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -279804,15 +279804,15 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - bicseq r9, pc, r8, asr #17 │ │ │ │ + bicseq r9, pc, r0, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11cb1c <__cxa_atexit@plt+0x1114a8> │ │ │ │ ldr lr, [pc, #172] @ 11cb40 <__cxa_atexit@plt+0x1114cc> │ │ │ │ @@ -279857,17 +279857,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldrsbeq r9, [pc, #112] @ 11cbbc <__cxa_atexit@plt+0x111548> │ │ │ │ + bicseq r9, pc, r8, asr #15 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - bicseq r9, pc, r0, lsl #21 │ │ │ │ + bicseq r9, pc, r8, ror sl @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 11cbb8 <__cxa_atexit@plt+0x111544> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -279887,15 +279887,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrsbeq r9, [pc, #156] @ 11cc60 <__cxa_atexit@plt+0x1115ec> │ │ │ │ + ldrsbeq r9, [pc, #148] @ 11cc58 <__cxa_atexit@plt+0x1115e4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11cc00 <__cxa_atexit@plt+0x11158c> │ │ │ │ @@ -279907,15 +279907,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, pc, r0, lsl #19 │ │ │ │ + bicseq r9, pc, r8, ror r9 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11cc38 <__cxa_atexit@plt+0x1115c4> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ @@ -280049,15 +280049,15 @@ │ │ │ │ ldr r2, [pc, #112] @ 11cea0 <__cxa_atexit@plt+0x11182c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r7, r9 │ │ │ │ mov r8, #1 │ │ │ │ - b dd335c <__cxa_atexit@plt+0xdc7ce8> │ │ │ │ + b f30220 <__cxa_atexit@plt+0xf24bac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ @@ -280072,19 +280072,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - @ instruction: 0x01df959c │ │ │ │ + @ instruction: 0x01df9594 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - bicseq r9, pc, ip, asr #15 │ │ │ │ - bicseq r9, pc, r8, asr #15 │ │ │ │ + bicseq r9, pc, r4, asr #15 │ │ │ │ + bicseq r9, pc, r0, asr #15 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [pc, #148] @ 11cf64 <__cxa_atexit@plt+0x1118f0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -280122,16 +280122,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - bicseq r9, pc, r8, ror #12 │ │ │ │ - bicseq r9, pc, r4, ror #12 │ │ │ │ + bicseq r9, pc, r0, ror #12 │ │ │ │ + bicseq r9, pc, ip, asr r6 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11cfd8 <__cxa_atexit@plt+0x111964> │ │ │ │ @@ -280153,16 +280153,16 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, fp │ │ │ │ b 11cc4c <__cxa_atexit@plt+0x1115d8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r9, [pc, #80] @ 11d03c <__cxa_atexit@plt+0x1119c8> │ │ │ │ - bicseq r9, pc, ip, asr #11 │ │ │ │ + bicseq r9, pc, r8, asr #11 │ │ │ │ + bicseq r9, pc, r4, asr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #84] @ 11d05c <__cxa_atexit@plt+0x1119e8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -280179,38 +280179,38 @@ │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b dd335c <__cxa_atexit@plt+0xdc7ce8> │ │ │ │ + b f30220 <__cxa_atexit@plt+0xf24bac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r9, pc, r0, lsr #7 │ │ │ │ + @ instruction: 0x01df9398 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 11d0a4 <__cxa_atexit@plt+0x111a30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 11d0a8 <__cxa_atexit@plt+0x111a34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b dd335c <__cxa_atexit@plt+0xdc7ce8> │ │ │ │ + b f30220 <__cxa_atexit@plt+0xf24bac> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq r9, pc, ip, asr #6 │ │ │ │ + bicseq r9, pc, r4, asr #6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11d0ec <__cxa_atexit@plt+0x111a78> │ │ │ │ @@ -280339,31 +280339,31 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #2 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b dd335c <__cxa_atexit@plt+0xdc7ce8> │ │ │ │ + b f30220 <__cxa_atexit@plt+0xf24bac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 11d314 <__cxa_atexit@plt+0x111ca0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrheq r9, [pc, #44] @ 11d33c <__cxa_atexit@plt+0x111cc8> │ │ │ │ - bicseq r9, pc, r8, lsl r1 @ │ │ │ │ + ldrheq r9, [pc, #36] @ 11d334 <__cxa_atexit@plt+0x111cc0> │ │ │ │ + bicseq r9, pc, r0, lsl r1 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrdeq r6, [r9, #112] @ 0x70 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ strheq r6, [r9, #112] @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -280392,15 +280392,15 @@ │ │ │ │ biceq r6, r9, ip, asr r7 │ │ │ │ biceq r6, r9, r0, ror #14 │ │ │ │ biceq r6, r9, r0, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b df2f1c <__cxa_atexit@plt+0xde78a8> │ │ │ │ + b f4fde0 <__cxa_atexit@plt+0xf4476c> │ │ │ │ strdeq r6, [r9, #108] @ 0x6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #96] @ 11d424 <__cxa_atexit@plt+0x111db0> │ │ │ │ @@ -280421,22 +280421,22 @@ │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr sl, [r5] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b dd335c <__cxa_atexit@plt+0xdc7ce8> │ │ │ │ + b f30220 <__cxa_atexit@plt+0xf24bac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - bicseq r9, pc, ip, ror r1 @ │ │ │ │ - ldrsbeq r8, [pc, #244] @ 11d52c <__cxa_atexit@plt+0x111eb8> │ │ │ │ + bicseq r9, pc, r4, ror r1 @ │ │ │ │ + bicseq r8, pc, ip, asr #31 │ │ │ │ biceq r6, r9, ip, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 11d480 <__cxa_atexit@plt+0x111e0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 11d484 <__cxa_atexit@plt+0x111e10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -280447,18 +280447,18 @@ │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b dd335c <__cxa_atexit@plt+0xdc7ce8> │ │ │ │ + b f30220 <__cxa_atexit@plt+0xf24bac> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - bicseq r9, pc, r4, lsl r1 @ │ │ │ │ - bicseq r8, pc, ip, ror #30 │ │ │ │ + bicseq r9, pc, ip, lsl #2 │ │ │ │ + bicseq r8, pc, r4, ror #30 │ │ │ │ biceq r6, r9, r4, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -280502,15 +280502,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11d560 <__cxa_atexit@plt+0x111eec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r8, pc, ip, ror sp @ │ │ │ │ + bicseq r8, pc, r4, ror sp @ │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strheq r6, [r9, #92] @ 0x5c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -280601,19 +280601,19 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, pc, ip, lsl sp @ │ │ │ │ + bicseq r8, pc, r4, lsl sp @ │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - bicseq r8, pc, r8, ror sp @ │ │ │ │ - bicseq r8, pc, r8, lsr #30 │ │ │ │ - bicseq r8, pc, r8, ror #26 │ │ │ │ + bicseq r8, pc, r0, ror sp @ │ │ │ │ + bicseq r8, pc, r0, lsr #30 │ │ │ │ + bicseq r8, pc, r0, ror #26 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d734 <__cxa_atexit@plt+0x1120c0> │ │ │ │ ldr r2, [pc, #36] @ 11d73c <__cxa_atexit@plt+0x1120c8> │ │ │ │ @@ -280624,15 +280624,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r5, r9, ip, asr #4 │ │ │ │ - bicseq r8, pc, r4, asr fp @ │ │ │ │ + bicseq r8, pc, ip, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d79c <__cxa_atexit@plt+0x112128> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -280655,15 +280655,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - ldrsheq r8, [pc, #168] @ 11d86c <__cxa_atexit@plt+0x1121f8> │ │ │ │ + ldrsheq r8, [pc, #160] @ 11d864 <__cxa_atexit@plt+0x1121f0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d7f4 <__cxa_atexit@plt+0x112180> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -280671,15 +280671,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01df8a90 │ │ │ │ + bicseq r8, pc, r8, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d838 <__cxa_atexit@plt+0x1121c4> │ │ │ │ ldr r2, [pc, #36] @ 11d840 <__cxa_atexit@plt+0x1121cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -280688,16 +280688,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, pc, r8, asr sl @ │ │ │ │ bicseq r8, pc, r0, asr sl @ │ │ │ │ + bicseq r8, pc, r8, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d87c <__cxa_atexit@plt+0x112208> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -280705,15 +280705,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 11d954 <__cxa_atexit@plt+0x1122e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, pc, r8, lsl #20 │ │ │ │ + bicseq r8, pc, r0, lsl #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d8bc <__cxa_atexit@plt+0x112248> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -280721,15 +280721,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, pc, r8, asr #19 │ │ │ │ + bicseq r8, pc, r0, asr #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d924 <__cxa_atexit@plt+0x1122b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -280753,15 +280753,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - bicseq r8, pc, r4, ror r9 @ │ │ │ │ + bicseq r8, pc, ip, ror #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11da18 <__cxa_atexit@plt+0x1123a4> │ │ │ │ @@ -280894,15 +280894,15 @@ │ │ │ │ b 11db68 <__cxa_atexit@plt+0x1124f4> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - bicseq r8, pc, r8, asr r7 @ │ │ │ │ + bicseq r8, pc, r0, asr r7 @ │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11dbb8 <__cxa_atexit@plt+0x112544> │ │ │ │ ldr r2, [pc, #36] @ 11dbc0 <__cxa_atexit@plt+0x11254c> │ │ │ │ @@ -280913,15 +280913,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, r9, r0, lsl lr │ │ │ │ - ldrsbeq r8, [pc, #96] @ 11dc2c <__cxa_atexit@plt+0x1125b8> │ │ │ │ + bicseq r8, pc, r8, asr #13 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11dc50 <__cxa_atexit@plt+0x1125dc> │ │ │ │ @@ -280956,15 +280956,15 @@ │ │ │ │ b 11dc60 <__cxa_atexit@plt+0x1125ec> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - bicseq r8, pc, r0, ror r6 @ │ │ │ │ + bicseq r8, pc, r8, ror #12 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11dcac <__cxa_atexit@plt+0x112638> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -280973,15 +280973,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r8, [pc, #88] @ 11dd14 <__cxa_atexit@plt+0x1126a0> │ │ │ │ + ldrsbeq r8, [pc, #80] @ 11dd0c <__cxa_atexit@plt+0x112698> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11dcf0 <__cxa_atexit@plt+0x11267c> │ │ │ │ ldr r2, [pc, #36] @ 11dcf8 <__cxa_atexit@plt+0x112684> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -280991,15 +280991,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r4, [r9, #196] @ 0xc4 │ │ │ │ - @ instruction: 0x01df8598 │ │ │ │ + @ instruction: 0x01df8590 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11dd34 <__cxa_atexit@plt+0x1126c0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -281007,15 +281007,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, pc, r0, asr r5 @ │ │ │ │ + bicseq r8, pc, r8, asr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11dd78 <__cxa_atexit@plt+0x112704> │ │ │ │ ldr r2, [pc, #36] @ 11dd80 <__cxa_atexit@plt+0x11270c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -281025,15 +281025,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, r9, r8, asr #24 │ │ │ │ - bicseq r8, pc, r0, lsl r5 @ │ │ │ │ + bicseq r8, pc, r8, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11ddfc <__cxa_atexit@plt+0x112788> │ │ │ │ ldr r2, [pc, #128] @ 11de24 <__cxa_atexit@plt+0x1127b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -281065,15 +281065,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #32] @ 11de34 <__cxa_atexit@plt+0x1127c0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r8, [pc, #64] @ 11de6c <__cxa_atexit@plt+0x1127f8> │ │ │ │ + bicseq r8, pc, r8, asr #9 │ │ │ │ @ instruction: 0xfffff804 │ │ │ │ biceq r4, r9, ip, asr #23 │ │ │ │ biceq r4, r9, r8, lsl #23 │ │ │ │ strdeq r5, [r9, #196] @ 0xc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -281086,16 +281086,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, pc, r0, lsr #8 │ │ │ │ bicseq r8, pc, r8, lsl r4 @ │ │ │ │ + bicseq r8, pc, r0, lsl r4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11deb4 <__cxa_atexit@plt+0x112840> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -281103,15 +281103,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 11df8c <__cxa_atexit@plt+0x112918> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r8, [pc, #48] @ 11def4 <__cxa_atexit@plt+0x112880> │ │ │ │ + bicseq r8, pc, r8, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11def4 <__cxa_atexit@plt+0x112880> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -281119,15 +281119,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01df8390 │ │ │ │ + bicseq r8, pc, r8, lsl #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11df5c <__cxa_atexit@plt+0x1128e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -281151,15 +281151,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - bicseq r8, pc, ip, lsr r3 @ │ │ │ │ + bicseq r8, pc, r4, lsr r3 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e050 <__cxa_atexit@plt+0x1129dc> │ │ │ │ @@ -281309,15 +281309,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, pc, r8, lsr #2 │ │ │ │ + bicseq r8, pc, r0, lsr #2 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -281402,16 +281402,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - bicseq r7, pc, r0, ror #30 │ │ │ │ - bicseq r8, pc, ip, lsl #1 │ │ │ │ + bicseq r7, pc, r8, asr pc @ │ │ │ │ + bicseq r8, pc, r4, lsl #1 │ │ │ │ biceq r5, r9, r8, lsl #15 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -281452,15 +281452,15 @@ │ │ │ │ b 11e420 <__cxa_atexit@plt+0x112dac> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ - bicseq r7, pc, r4, asr #29 │ │ │ │ + ldrheq r7, [pc, #236] @ 11e524 <__cxa_atexit@plt+0x112eb0> │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e470 <__cxa_atexit@plt+0x112dfc> │ │ │ │ @@ -281470,15 +281470,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, pc, r4, lsl lr @ │ │ │ │ + bicseq r7, pc, ip, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e4b4 <__cxa_atexit@plt+0x112e40> │ │ │ │ ldr r2, [pc, #36] @ 11e4bc <__cxa_atexit@plt+0x112e48> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -281488,15 +281488,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r4, [r9, #72] @ 0x48 │ │ │ │ - ldrsbeq r7, [pc, #212] @ 11e59c <__cxa_atexit@plt+0x112f28> │ │ │ │ + bicseq r7, pc, ip, asr #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11e53c <__cxa_atexit@plt+0x112ec8> │ │ │ │ @@ -281527,15 +281527,15 @@ │ │ │ │ b 11e54c <__cxa_atexit@plt+0x112ed8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - bicseq r7, pc, r4, ror sp @ │ │ │ │ + bicseq r7, pc, ip, ror #26 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e598 <__cxa_atexit@plt+0x112f24> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -281544,15 +281544,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, pc, ip, ror #25 │ │ │ │ + bicseq r7, pc, r4, ror #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e5d8 <__cxa_atexit@plt+0x112f64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -281560,15 +281560,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, pc, ip, lsr #25 │ │ │ │ + bicseq r7, pc, r4, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e61c <__cxa_atexit@plt+0x112fa8> │ │ │ │ ldr r2, [pc, #36] @ 11e624 <__cxa_atexit@plt+0x112fb0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -281578,15 +281578,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, r9, ip, lsl #7 │ │ │ │ - bicseq r7, pc, ip, ror #24 │ │ │ │ + bicseq r7, pc, r4, ror #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11e69c <__cxa_atexit@plt+0x113028> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -281615,15 +281615,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - bicseq r7, pc, r0, lsl ip @ │ │ │ │ + bicseq r7, pc, r8, lsl #24 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ biceq r5, r9, r0, lsr r4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -281891,44 +281891,44 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01df7794 │ │ │ │ - bicseq r7, pc, r4, lsl #19 │ │ │ │ + bicseq r7, pc, ip, lsl #15 │ │ │ │ + bicseq r7, pc, ip, ror r9 @ │ │ │ │ biceq r5, r9, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 11eb34 <__cxa_atexit@plt+0x1134c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 96304 <__cxa_atexit@plt+0x8ac90> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a6aec0 <__cxa_atexit@plt+0xa5f84c> │ │ │ │ + b 8b8254 <__cxa_atexit@plt+0x8acbe0> │ │ │ │ biceq r4, r9, r4, ror #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 11eb84 <__cxa_atexit@plt+0x113510> │ │ │ │ ldr r3, [pc, #32] @ 11eb94 <__cxa_atexit@plt+0x113520> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ - b a85518 <__cxa_atexit@plt+0xa79ea4> │ │ │ │ + b 8d28ac <__cxa_atexit@plt+0x8c7238> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ strexbeq r4, r8, [r9] │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -281958,15 +281958,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0x01ad36a0 │ │ │ │ - @ instruction: 0x01df7698 │ │ │ │ + @ instruction: 0x01df7690 │ │ │ │ biceq r4, r9, r0, lsr #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11ec94 <__cxa_atexit@plt+0x113620> │ │ │ │ @@ -282073,16 +282073,16 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ muleq r0, ip, r2 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - bicseq r7, pc, r4, asr r6 @ │ │ │ │ - ldrsheq r7, [pc, #88] @ 11ee48 <__cxa_atexit@plt+0x1137d4> │ │ │ │ + bicseq r7, pc, ip, asr #12 │ │ │ │ + ldrsheq r7, [pc, #80] @ 11ee40 <__cxa_atexit@plt+0x1137cc> │ │ │ │ biceq r4, r9, r4, asr sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #160] @ 11eea4 <__cxa_atexit@plt+0x113830> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -282123,15 +282123,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 11eeb0 <__cxa_atexit@plt+0x11383c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - bicseq r7, pc, r0, asr #8 │ │ │ │ + bicseq r7, pc, r8, lsr r4 @ │ │ │ │ ldrdeq r3, [r9, #160] @ 0xa0 │ │ │ │ @ instruction: 0xfffe8ab4 │ │ │ │ biceq r4, r9, r8, lsl #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #128] @ 11ef50 <__cxa_atexit@plt+0x1138dc> │ │ │ │ @@ -282165,15 +282165,15 @@ │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #20] @ 11ef58 <__cxa_atexit@plt+0x1138e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - bicseq r7, pc, r8, lsl #7 │ │ │ │ + bicseq r7, pc, r0, lsl #7 │ │ │ │ biceq r3, r9, r4, lsr #20 │ │ │ │ @ instruction: 0xfffe8a08 │ │ │ │ biceq r4, r9, r0, ror #23 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -282208,29 +282208,29 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ biceq r4, r9, r4, ror fp │ │ │ │ - bicseq r7, pc, r0, ror #6 │ │ │ │ + bicseq r7, pc, r8, asr r3 @ │ │ │ │ biceq r4, r9, r0, lsl fp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11f034 <__cxa_atexit@plt+0x1139c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [pc, #20] @ 11f038 <__cxa_atexit@plt+0x1139c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2} │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ b 1108c4 <__cxa_atexit@plt+0x105250> │ │ │ │ strdeq r4, [r9, #172] @ 0xac │ │ │ │ - bicseq r7, pc, r8, ror #5 │ │ │ │ + bicseq r7, pc, r0, ror #5 │ │ │ │ biceq r4, r9, r4, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 11ed08 <__cxa_atexit@plt+0x113694> │ │ │ │ ldrdeq r4, [r9, #172] @ 0xac │ │ │ │ @@ -282263,16 +282263,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 11f0e4 <__cxa_atexit@plt+0x113a70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - bicseq r7, pc, r8, lsr r3 @ │ │ │ │ - ldrsbeq r7, [pc, #44] @ 11f114 <__cxa_atexit@plt+0x113aa0> │ │ │ │ + bicseq r7, pc, r0, lsr r3 @ │ │ │ │ + ldrsbeq r7, [pc, #36] @ 11f10c <__cxa_atexit@plt+0x113a98> │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ biceq r4, r9, r4, ror #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 11ec2c <__cxa_atexit@plt+0x1135b8> │ │ │ │ biceq r4, r9, r4, lsl sl │ │ │ │ @@ -282349,17 +282349,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - bicseq r7, pc, r8, asr #1 │ │ │ │ - bicseq r7, pc, r8, lsr #7 │ │ │ │ - ldrheq r7, [pc, #52] @ 11f278 <__cxa_atexit@plt+0x113c04> │ │ │ │ + bicseq r7, pc, r0, asr #1 │ │ │ │ + bicseq r7, pc, r0, lsr #7 │ │ │ │ + bicseq r7, pc, ip, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11f290 <__cxa_atexit@plt+0x113c1c> │ │ │ │ @@ -282375,16 +282375,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, pc, ip, lsl r3 @ │ │ │ │ - bicseq r7, pc, r8, lsr #6 │ │ │ │ + bicseq r7, pc, r4, lsl r3 @ │ │ │ │ + bicseq r7, pc, r0, lsr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -282396,15 +282396,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsheq r7, [pc, #12] @ 11f304 <__cxa_atexit@plt+0x113c90> │ │ │ │ + ldrsheq r7, [pc, #4] @ 11f2fc <__cxa_atexit@plt+0x113c88> │ │ │ │ biceq r4, r9, r0, ror r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -282539,17 +282539,17 @@ │ │ │ │ biceq r3, r9, ip, asr #9 │ │ │ │ strheq r4, [r9, #60] @ 0x3c │ │ │ │ biceq r4, r9, r4, lsr #13 │ │ │ │ biceq r4, r9, r8, lsr r6 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - bicseq r6, pc, ip, lsr #31 │ │ │ │ - bicseq r6, pc, r0, ror pc @ │ │ │ │ - ldrsheq r6, [pc, #240] @ 11f62c <__cxa_atexit@plt+0x113fb8> │ │ │ │ + bicseq r6, pc, r4, lsr #31 │ │ │ │ + bicseq r6, pc, r8, ror #30 │ │ │ │ + bicseq r6, pc, r8, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11f5b8 <__cxa_atexit@plt+0x113f44> │ │ │ │ @@ -282579,17 +282579,17 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - ldrsheq r6, [pc, #216] @ 11f6ac <__cxa_atexit@plt+0x114038> │ │ │ │ - ldrheq r6, [pc, #220] @ 11f6b4 <__cxa_atexit@plt+0x114040> │ │ │ │ - bicseq r6, pc, ip, lsr lr @ │ │ │ │ + ldrsheq r6, [pc, #208] @ 11f6a4 <__cxa_atexit@plt+0x114030> │ │ │ │ + ldrheq r6, [pc, #212] @ 11f6ac <__cxa_atexit@plt+0x114038> │ │ │ │ + bicseq r6, pc, r4, lsr lr @ │ │ │ │ biceq r4, r9, ip, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11f614 <__cxa_atexit@plt+0x113fa0> │ │ │ │ ldr r2, [pc, #36] @ 11f61c <__cxa_atexit@plt+0x113fa8> │ │ │ │ @@ -282600,15 +282600,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1108c4 <__cxa_atexit@plt+0x105250> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, r9, ip, lsl r5 │ │ │ │ - bicseq r6, pc, r4, ror ip @ │ │ │ │ + bicseq r6, pc, ip, ror #24 │ │ │ │ biceq r4, r9, r4, asr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11f654 <__cxa_atexit@plt+0x113fe0> │ │ │ │ @@ -282667,15 +282667,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 11f734 <__cxa_atexit@plt+0x1140c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - bicseq r6, pc, r8, asr ip @ │ │ │ │ + bicseq r6, pc, r0, asr ip @ │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ biceq r4, r9, r8, ror #8 │ │ │ │ biceq r4, r9, r4, asr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -282706,15 +282706,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11f7d0 <__cxa_atexit@plt+0x11415c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq r6, pc, ip, lsr #23 │ │ │ │ + bicseq r6, pc, r4, lsr #23 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ biceq r4, r9, r8, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ @@ -282761,17 +282761,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - bicseq r6, pc, r0, asr sp @ │ │ │ │ - @ instruction: 0x01df6b90 │ │ │ │ - bicseq r6, pc, r0, lsr fp @ │ │ │ │ + bicseq r6, pc, r8, asr #26 │ │ │ │ + bicseq r6, pc, r8, lsl #23 │ │ │ │ + bicseq r6, pc, r8, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11f924 <__cxa_atexit@plt+0x1142b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -282800,17 +282800,17 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01df6c98 │ │ │ │ - ldrsbeq r6, [pc, #168] @ 11f9f4 <__cxa_atexit@plt+0x114380> │ │ │ │ - bicseq r6, pc, r8, ror sl @ │ │ │ │ + @ instruction: 0x01df6c90 │ │ │ │ + ldrsbeq r6, [pc, #160] @ 11f9ec <__cxa_atexit@plt+0x114378> │ │ │ │ + bicseq r6, pc, r0, ror sl @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -282926,15 +282926,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01c94094 │ │ │ │ - bicseq r6, pc, r0, lsl #15 │ │ │ │ + bicseq r6, pc, r8, ror r7 @ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 11fb88 <__cxa_atexit@plt+0x114514> │ │ │ │ @@ -282955,15 +282955,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, pc, r8, ror #13 │ │ │ │ + bicseq r6, pc, r0, ror #13 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11fbf8 <__cxa_atexit@plt+0x114584> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -282981,15 +282981,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 11fc18 <__cxa_atexit@plt+0x1145a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01df669c │ │ │ │ + @ instruction: 0x01df6694 │ │ │ │ biceq r3, r9, r0, lsr #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11fc68 <__cxa_atexit@plt+0x1145f4> │ │ │ │ @@ -283048,15 +283048,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r3, r9, ip, lsr #29 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - bicseq r6, pc, r0, lsr #12 │ │ │ │ + bicseq r6, pc, r8, lsl r6 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 11fd4c <__cxa_atexit@plt+0x1146d8> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ @@ -283177,18 +283177,18 @@ │ │ │ │ ldr r5, [pc, #28] @ 11ff2c <__cxa_atexit@plt+0x1148b8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrheq r6, [pc, #48] @ 11ff5c <__cxa_atexit@plt+0x1148e8> │ │ │ │ + bicseq r6, pc, r8, lsr #7 │ │ │ │ biceq r3, r9, r0, lsr #25 │ │ │ │ - bicseq r6, pc, r8, ror #6 │ │ │ │ - @ instruction: 0x01df6394 │ │ │ │ + bicseq r6, pc, r0, ror #6 │ │ │ │ + bicseq r6, pc, ip, lsl #7 │ │ │ │ biceq r3, r9, ip, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 11b5cc <__cxa_atexit@plt+0x10ff58> │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -283203,16 +283203,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 199fcf8 <__cxa_atexit@plt+0x1994684> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, pc, ip, lsl #6 │ │ │ │ bicseq r6, pc, r4, lsl #6 │ │ │ │ + ldrsheq r6, [pc, #44] @ 11ffc4 <__cxa_atexit@plt+0x114950> │ │ │ │ biceq r3, r9, r0, lsl ip │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -283243,16 +283243,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 120020 <__cxa_atexit@plt+0x1149ac> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r6, pc, r8, lsr #5 │ │ │ │ - bicseq r6, pc, r8, lsl #7 │ │ │ │ + bicseq r6, pc, r0, lsr #5 │ │ │ │ + bicseq r6, pc, r0, lsl #7 │ │ │ │ biceq r3, r9, r0, ror fp │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -283283,16 +283283,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1200c0 <__cxa_atexit@plt+0x114a4c> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r6, pc, r8, lsl #4 │ │ │ │ - bicseq r6, pc, r8, ror #5 │ │ │ │ + bicseq r6, pc, r0, lsl #4 │ │ │ │ + bicseq r6, pc, r0, ror #5 │ │ │ │ ldrdeq r3, [r9, #172] @ 0xac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120128 <__cxa_atexit@plt+0x114ab4> │ │ │ │ ldr r2, [pc, #60] @ 120130 <__cxa_atexit@plt+0x114abc> │ │ │ │ @@ -283309,15 +283309,15 @@ │ │ │ │ b 120144 <__cxa_atexit@plt+0x114ad0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - bicseq r6, pc, ip, ror #2 │ │ │ │ + bicseq r6, pc, r4, ror #2 │ │ │ │ biceq r3, r9, r8, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1201ac <__cxa_atexit@plt+0x114b38> │ │ │ │ ldr r3, [pc, #136] @ 1201e0 <__cxa_atexit@plt+0x114b6c> │ │ │ │ @@ -283441,16 +283441,16 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ mov sl, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - ldrsbeq r5, [pc, #252] @ 120448 <__cxa_atexit@plt+0x114dd4> │ │ │ │ - bicseq r6, pc, ip, asr #32 │ │ │ │ + ldrsbeq r5, [pc, #244] @ 120440 <__cxa_atexit@plt+0x114dcc> │ │ │ │ + bicseq r6, pc, r4, asr #32 │ │ │ │ strdeq r2, [r9, #72] @ 0x48 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ biceq r3, r9, ip, asr r8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -283542,15 +283542,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ mov sl, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - bicseq r5, pc, r0, asr #29 │ │ │ │ + ldrheq r5, [pc, #232] @ 1205c8 <__cxa_atexit@plt+0x114f54> │ │ │ │ biceq r2, r9, r8, ror #6 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ biceq r3, r9, ip, asr #13 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -283621,15 +283621,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 120614 <__cxa_atexit@plt+0x114fa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - bicseq r5, pc, ip, asr #27 │ │ │ │ + bicseq r5, pc, r4, asr #27 │ │ │ │ @ instruction: 0x01c93598 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 120644 <__cxa_atexit@plt+0x114fd0> │ │ │ │ ldr r7, [pc, #68] @ 12067c <__cxa_atexit@plt+0x115008> │ │ │ │ @@ -283647,15 +283647,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ b 120574 <__cxa_atexit@plt+0x114f00> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01df5d94 │ │ │ │ + bicseq r5, pc, ip, lsl #27 │ │ │ │ biceq r3, r9, r0, lsr r5 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1206ac <__cxa_atexit@plt+0x115038> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -283690,15 +283690,15 @@ │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - bicseq r5, pc, r0, ror #25 │ │ │ │ + ldrsbeq r5, [pc, #200] @ 1207f8 <__cxa_atexit@plt+0x115184> │ │ │ │ @ instruction: 0x01c93494 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1207bc <__cxa_atexit@plt+0x115148> │ │ │ │ ldr r2, [pc, #140] @ 1207d8 <__cxa_atexit@plt+0x115164> │ │ │ │ @@ -283735,15 +283735,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - bicseq r5, pc, ip, lsl fp @ │ │ │ │ + bicseq r5, pc, r4, lsl fp @ │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ ldrdeq r3, [r9, #56] @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -283809,15 +283809,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ biceq r3, r9, ip, lsl #6 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - bicseq r5, pc, r0, ror #21 │ │ │ │ + ldrsbeq r5, [pc, #168] @ 1209b4 <__cxa_atexit@plt+0x115340> │ │ │ │ strheq r3, [r9, #40] @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -283838,15 +283838,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 12097c <__cxa_atexit@plt+0x115308> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - bicseq r5, pc, ip, lsr sl @ │ │ │ │ + bicseq r5, pc, r4, lsr sl @ │ │ │ │ @ instruction: 0xffffffac │ │ │ │ biceq r3, r9, r8, asr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1209c8 <__cxa_atexit@plt+0x115354> │ │ │ │ @@ -283865,15 +283865,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1209e8 <__cxa_atexit@plt+0x115374> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, pc, ip, asr #17 │ │ │ │ + bicseq r5, pc, r4, asr #17 │ │ │ │ biceq r3, r9, r8, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120a84 <__cxa_atexit@plt+0x115410> │ │ │ │ ldr r2, [pc, #152] @ 120aa0 <__cxa_atexit@plt+0x11542c> │ │ │ │ @@ -283913,17 +283913,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - bicseq r5, pc, r0, ror #16 │ │ │ │ - bicseq r5, pc, r4, lsr #18 │ │ │ │ - bicseq r5, pc, r4, lsr #16 │ │ │ │ + bicseq r5, pc, r8, asr r8 @ │ │ │ │ + bicseq r5, pc, ip, lsl r9 @ │ │ │ │ + bicseq r5, pc, ip, lsl r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 120b04 <__cxa_atexit@plt+0x115490> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -283943,16 +283943,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01df5890 │ │ │ │ - @ instruction: 0x01df5790 │ │ │ │ + bicseq r5, pc, r8, lsl #17 │ │ │ │ + bicseq r5, pc, r8, lsl #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 120b54 <__cxa_atexit@plt+0x1154e0> │ │ │ │ @@ -283984,15 +283984,15 @@ │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - bicseq r5, pc, r0, lsr r8 @ │ │ │ │ + bicseq r5, pc, r8, lsr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 120c5c <__cxa_atexit@plt+0x1155e8> │ │ │ │ ldr r2, [pc, #152] @ 120c78 <__cxa_atexit@plt+0x115604> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -284031,17 +284031,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - bicseq r5, pc, r8, lsl #13 │ │ │ │ - bicseq r5, pc, ip, asr #14 │ │ │ │ - bicseq r5, pc, ip, lsr r6 @ │ │ │ │ + bicseq r5, pc, r0, lsl #13 │ │ │ │ + bicseq r5, pc, r4, asr #14 │ │ │ │ + bicseq r5, pc, r4, lsr r6 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 120cdc <__cxa_atexit@plt+0x115668> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -284061,16 +284061,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r5, [pc, #104] @ 120d64 <__cxa_atexit@plt+0x1156f0> │ │ │ │ - bicseq r5, pc, r8, lsr #11 │ │ │ │ + ldrheq r5, [pc, #96] @ 120d5c <__cxa_atexit@plt+0x1156e8> │ │ │ │ + bicseq r5, pc, r0, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 120d2c <__cxa_atexit@plt+0x1156b8> │ │ │ │ @@ -284102,15 +284102,15 @@ │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - bicseq r5, pc, r8, asr r6 @ │ │ │ │ + bicseq r5, pc, r0, asr r6 @ │ │ │ │ biceq r2, r9, r8, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 120e18 <__cxa_atexit@plt+0x1157a4> │ │ │ │ @@ -284137,15 +284137,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, r2, #2 │ │ │ │ b 1108c4 <__cxa_atexit@plt+0x105250> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, pc, ip, lsr #9 │ │ │ │ + bicseq r5, pc, r4, lsr #9 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ biceq r2, r9, ip, lsr #26 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ biceq r2, r9, ip, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -284297,17 +284297,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrsbeq r5, [pc, #40] @ 1210d4 <__cxa_atexit@plt+0x115a60> │ │ │ │ - bicseq r5, pc, r0, lsr #7 │ │ │ │ - bicseq r5, pc, ip, lsr r3 @ │ │ │ │ + ldrsbeq r5, [pc, #32] @ 1210cc <__cxa_atexit@plt+0x115a58> │ │ │ │ + @ instruction: 0x01df5398 │ │ │ │ + bicseq r5, pc, r4, lsr r3 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12112c <__cxa_atexit@plt+0x115ab8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -284338,17 +284338,17 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, pc, r8, lsl r2 @ │ │ │ │ - bicseq r5, pc, r0, ror #5 │ │ │ │ - bicseq r5, pc, ip, ror r2 @ │ │ │ │ + bicseq r5, pc, r0, lsl r2 @ │ │ │ │ + ldrsbeq r5, [pc, #40] @ 12117c <__cxa_atexit@plt+0x115b08> │ │ │ │ + bicseq r5, pc, r4, ror r2 @ │ │ │ │ strheq r2, [r9, #156] @ 0x9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 121180 <__cxa_atexit@plt+0x115b0c> │ │ │ │ @@ -284499,15 +284499,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 1213d0 <__cxa_atexit@plt+0x115d5c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r4, pc, r4, lsl pc @ │ │ │ │ + bicseq r4, pc, ip, lsl #30 │ │ │ │ @ instruction: 0x01c92894 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ muleq r0, r0, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 1213f4 <__cxa_atexit@plt+0x115d80> │ │ │ │ @@ -284539,15 +284539,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - bicseq r4, pc, r4, asr #28 │ │ │ │ + bicseq r4, pc, ip, lsr lr @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1214a4 <__cxa_atexit@plt+0x115e30> │ │ │ │ ldr r3, [pc, #28] @ 1214ac <__cxa_atexit@plt+0x115e38> │ │ │ │ @@ -284610,16 +284610,16 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - ldrheq r4, [pc, #224] @ 121670 <__cxa_atexit@plt+0x115ffc> │ │ │ │ - bicseq r4, pc, r4, asr lr @ │ │ │ │ + bicseq r4, pc, r8, lsr #29 │ │ │ │ + bicseq r4, pc, ip, asr #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 121608 <__cxa_atexit@plt+0x115f94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -284650,16 +284650,16 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - ldrsheq r4, [pc, #212] @ 121704 <__cxa_atexit@plt+0x116090> │ │ │ │ - @ instruction: 0x01df4d98 │ │ │ │ + bicseq r4, pc, ip, ror #27 │ │ │ │ + @ instruction: 0x01df4d90 │ │ │ │ biceq r2, r9, r0, lsl r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -284700,15 +284700,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1108c4 <__cxa_atexit@plt+0x105250> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r2, r9, ip, asr #8 │ │ │ │ - bicseq r4, pc, r4, lsr #23 │ │ │ │ + @ instruction: 0x01df4b9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 121788 <__cxa_atexit@plt+0x116114> │ │ │ │ @@ -284748,15 +284748,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1217b8 <__cxa_atexit@plt+0x116144> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - bicseq r4, pc, ip, asr #22 │ │ │ │ + bicseq r4, pc, r4, asr #22 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ biceq r1, r9, ip, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 121818 <__cxa_atexit@plt+0x1161a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -284838,15 +284838,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - bicseq r4, pc, ip, lsl #22 │ │ │ │ + bicseq r4, pc, r4, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 121970 <__cxa_atexit@plt+0x1162fc> │ │ │ │ @@ -284864,15 +284864,15 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - bicseq r4, pc, r8, ror sl @ │ │ │ │ + bicseq r4, pc, r0, ror sl @ │ │ │ │ biceq r2, r9, ip, ror r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -284941,15 +284941,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 121abc <__cxa_atexit@plt+0x116448> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - bicseq r4, pc, r8, asr #16 │ │ │ │ + bicseq r4, pc, r0, asr #16 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ biceq r0, r9, r8, lsr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 121b1c <__cxa_atexit@plt+0x1164a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -285033,17 +285033,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrsbeq r4, [pc, #108] @ 121c98 <__cxa_atexit@plt+0x116624> │ │ │ │ + ldrsbeq r4, [pc, #100] @ 121c90 <__cxa_atexit@plt+0x11661c> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - ldrsheq r4, [pc, #120] @ 121cac <__cxa_atexit@plt+0x116638> │ │ │ │ + ldrsheq r4, [pc, #112] @ 121ca4 <__cxa_atexit@plt+0x116630> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 121c84 <__cxa_atexit@plt+0x116610> │ │ │ │ @@ -285061,15 +285061,15 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - bicseq r4, pc, r4, ror #14 │ │ │ │ + bicseq r4, pc, ip, asr r7 @ │ │ │ │ biceq r1, r9, ip, ror #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 121d20 <__cxa_atexit@plt+0x1166ac> │ │ │ │ @@ -285102,15 +285102,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrheq r4, [pc, #80] @ 121d90 <__cxa_atexit@plt+0x11671c> │ │ │ │ + bicseq r4, pc, r8, lsr #11 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 121d70 <__cxa_atexit@plt+0x1166fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -285118,15 +285118,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 121d78 <__cxa_atexit@plt+0x116704> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, pc, r0, lsl r5 @ │ │ │ │ + bicseq r4, pc, r8, lsl #10 │ │ │ │ biceq r1, r9, r4, lsl #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -285263,23 +285263,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc874 │ │ │ │ @ instruction: 0xffffb844 │ │ │ │ biceq r0, r9, r8, asr #18 │ │ │ │ - bicseq r4, pc, r8, asr #10 │ │ │ │ + bicseq r4, pc, r0, asr #10 │ │ │ │ biceq r1, r9, r4, lsl #23 │ │ │ │ biceq r0, r9, r4, asr #17 │ │ │ │ - bicseq r4, pc, r4, asr #9 │ │ │ │ + ldrheq r4, [pc, #76] @ 12201c <__cxa_atexit@plt+0x1169a8> │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - bicseq r4, pc, r4, lsr #8 │ │ │ │ + bicseq r4, pc, ip, lsl r4 @ │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - bicseq r4, pc, r8, ror #8 │ │ │ │ + bicseq r4, pc, r0, ror #8 │ │ │ │ biceq r1, r9, r4, ror #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 122068 <__cxa_atexit@plt+0x1169f4> │ │ │ │ @@ -285312,24 +285312,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r4, pc, r4, ror #4 │ │ │ │ + bicseq r4, pc, ip, asr r2 @ │ │ │ │ andeq r0, r0, ip, lsr #21 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1220a4 <__cxa_atexit@plt+0x116a30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ b 199fcf8 <__cxa_atexit@plt+0x1994684> │ │ │ │ - bicseq r4, pc, r0, ror #3 │ │ │ │ + ldrsbeq r4, [pc, #24] @ 1220c4 <__cxa_atexit@plt+0x116a50> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 122124 <__cxa_atexit@plt+0x116ab0> │ │ │ │ ldr r2, [pc, #124] @ 122140 <__cxa_atexit@plt+0x116acc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -285361,15 +285361,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 12214c <__cxa_atexit@plt+0x116ad8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - bicseq r4, pc, r0, lsr #3 │ │ │ │ + @ instruction: 0x01df4198 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ biceq r0, r9, r8, lsl r7 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #52] @ 122198 <__cxa_atexit@plt+0x116b24> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -285462,15 +285462,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01acffbf │ │ │ │ - ldrheq r3, [pc, #248] @ 1223d8 <__cxa_atexit@plt+0x116d64> │ │ │ │ + ldrheq r3, [pc, #240] @ 1223d0 <__cxa_atexit@plt+0x116d5c> │ │ │ │ biceq r1, r9, r0, lsr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 122370 <__cxa_atexit@plt+0x116cfc> │ │ │ │ @@ -285507,15 +285507,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r3, pc, r4, ror #30 │ │ │ │ + bicseq r3, pc, ip, asr pc @ │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ biceq r1, r9, ip, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 8e044 <__cxa_atexit@plt+0x829d0> │ │ │ │ @@ -285530,15 +285530,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 1223fc <__cxa_atexit@plt+0x116d88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b a85518 <__cxa_atexit@plt+0xa79ea4> │ │ │ │ + b 8d28ac <__cxa_atexit@plt+0x8c7238> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ biceq r1, r9, ip, lsl r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -285604,15 +285604,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r3, pc, r0, ror #27 │ │ │ │ + ldrsbeq r3, [pc, #216] @ 1225f0 <__cxa_atexit@plt+0x116f7c> │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ biceq r1, r9, r8, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 8e044 <__cxa_atexit@plt+0x829d0> │ │ │ │ @@ -285649,15 +285649,15 @@ │ │ │ │ ldr r1, [r8, #2] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b a85518 <__cxa_atexit@plt+0xa79ea4> │ │ │ │ + b 8d28ac <__cxa_atexit@plt+0x8c7238> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 122618 <__cxa_atexit@plt+0x116fa4> │ │ │ │ @@ -285701,15 +285701,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #2] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r1, [r5, #8]! │ │ │ │ mov r8, r9 │ │ │ │ - b a85518 <__cxa_atexit@plt+0xa79ea4> │ │ │ │ + b 8d28ac <__cxa_atexit@plt+0x8c7238> │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1226c4 <__cxa_atexit@plt+0x117050> │ │ │ │ ldr r2, [pc, #48] @ 1226d8 <__cxa_atexit@plt+0x117064> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ @@ -285739,15 +285739,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 12272c <__cxa_atexit@plt+0x1170b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, pc, ip, asr fp @ │ │ │ │ + bicseq r3, pc, r4, asr fp @ │ │ │ │ biceq r1, r9, r0, lsl r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -285894,17 +285894,17 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - bicseq r3, pc, r0, asr #21 │ │ │ │ - bicseq r3, pc, ip, asr sl @ │ │ │ │ - bicseq r3, pc, r8, asr #19 │ │ │ │ + ldrheq r3, [pc, #168] @ 122a48 <__cxa_atexit@plt+0x1173d4> │ │ │ │ + bicseq r3, pc, r4, asr sl @ │ │ │ │ + bicseq r3, pc, r0, asr #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 122a38 <__cxa_atexit@plt+0x1173c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ @@ -285942,17 +285942,17 @@ │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - bicseq r3, pc, r4, ror #19 │ │ │ │ - bicseq r3, pc, r0, lsl #19 │ │ │ │ - bicseq r3, pc, ip, ror #17 │ │ │ │ + ldrsbeq r3, [pc, #156] @ 122afc <__cxa_atexit@plt+0x117488> │ │ │ │ + bicseq r3, pc, r8, ror r9 @ │ │ │ │ + bicseq r3, pc, r4, ror #17 │ │ │ │ ldrdeq r1, [r9, #28] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 122ac0 <__cxa_atexit@plt+0x11744c> │ │ │ │ @@ -286111,15 +286111,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrsheq r3, [pc, #84] @ 122d58 <__cxa_atexit@plt+0x1176e4> │ │ │ │ + bicseq r3, pc, ip, ror #11 │ │ │ │ @ instruction: 0xfffff158 │ │ │ │ strdeq r0, [r9, #236] @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 8e044 <__cxa_atexit@plt+0x829d0> │ │ │ │ @@ -286163,15 +286163,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r3, pc, r4, lsr #10 │ │ │ │ + bicseq r3, pc, ip, lsl r5 @ │ │ │ │ @ instruction: 0xfffff088 │ │ │ │ biceq r0, r9, ip, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 8e044 <__cxa_atexit@plt+0x829d0> │ │ │ │ @@ -286186,15 +286186,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 122e3c <__cxa_atexit@plt+0x1177c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b a85518 <__cxa_atexit@plt+0xa79ea4> │ │ │ │ + b 8d28ac <__cxa_atexit@plt+0x8c7238> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ ldrdeq r0, [r9, #220] @ 0xdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -286314,28 +286314,28 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 11fa7c <__cxa_atexit@plt+0x114408> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r3, pc, ip, ror #4 │ │ │ │ + bicseq r3, pc, r4, ror #4 │ │ │ │ biceq r0, r9, r0, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 123058 <__cxa_atexit@plt+0x1179e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 12305c <__cxa_atexit@plt+0x1179e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ b 1647934 <__cxa_atexit@plt+0x163c2c0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r3, pc, r8, asr r5 @ │ │ │ │ + bicseq r3, pc, r0, asr r5 @ │ │ │ │ biceq r0, r9, ip, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -286361,15 +286361,15 @@ │ │ │ │ ldr r1, [pc, #48] @ 123100 <__cxa_atexit@plt+0x117a8c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r9 │ │ │ │ - b a85518 <__cxa_atexit@plt+0xa79ea4> │ │ │ │ + b 8d28ac <__cxa_atexit@plt+0x8c7238> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ @@ -286442,15 +286442,15 @@ │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - bicseq r3, pc, r4, ror #2 │ │ │ │ + bicseq r3, pc, ip, asr r1 @ │ │ │ │ biceq r0, r9, ip, lsl #21 │ │ │ │ andeq r0, r0, ip, lsl #29 │ │ │ │ andeq r1, r0, r4, lsl #5 │ │ │ │ biceq r0, r9, ip, lsl #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -286487,15 +286487,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01df3098 │ │ │ │ + @ instruction: 0x01df3090 │ │ │ │ ldrdeq r0, [r9, #148] @ 0x94 │ │ │ │ andeq r0, r0, r0, asr #27 │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ biceq r0, r9, r8, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -286591,15 +286591,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff710 │ │ │ │ @ instruction: 0xffffea20 │ │ │ │ @ instruction: 0xffffe620 │ │ │ │ @ instruction: 0xffffe4f4 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - bicseq r2, pc, ip, lsr pc @ │ │ │ │ + bicseq r2, pc, r4, lsr pc @ │ │ │ │ biceq pc, r8, r4, ror r4 @ │ │ │ │ @ instruction: 0xfffff6dc │ │ │ │ biceq pc, r8, ip, lsl #8 │ │ │ │ biceq r0, r9, r0, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -286652,16 +286652,16 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - ldrsbeq r2, [pc, #232] @ 123660 <__cxa_atexit@plt+0x117fec> │ │ │ │ - bicseq r2, pc, r8, ror lr @ │ │ │ │ + ldrsbeq r2, [pc, #224] @ 123658 <__cxa_atexit@plt+0x117fe4> │ │ │ │ + bicseq r2, pc, r0, ror lr @ │ │ │ │ strheq r0, [r9, #100] @ 0x64 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1235fc <__cxa_atexit@plt+0x117f88> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -286695,16 +286695,16 @@ │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - bicseq r2, pc, r0, lsl lr @ │ │ │ │ - ldrheq r2, [pc, #208] @ 1236f8 <__cxa_atexit@plt+0x118084> │ │ │ │ + bicseq r2, pc, r8, lsl #28 │ │ │ │ + bicseq r2, pc, r8, lsr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -286760,16 +286760,16 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #28] @ 12372c <__cxa_atexit@plt+0x1180b8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrheq r2, [pc, #184] @ 1237e0 <__cxa_atexit@plt+0x11816c> │ │ │ │ - bicseq r2, pc, r8, asr #24 │ │ │ │ + ldrheq r2, [pc, #176] @ 1237d8 <__cxa_atexit@plt+0x118164> │ │ │ │ + bicseq r2, pc, r0, asr #24 │ │ │ │ biceq pc, r8, r4, ror #1 │ │ │ │ ldrdeq r0, [r9, #64] @ 0x40 │ │ │ │ biceq pc, r8, r8, lsl #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ mov r3, r5 │ │ │ │ @@ -286851,17 +286851,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 123894 <__cxa_atexit@plt+0x118220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - bicseq r2, pc, r8, lsl #21 │ │ │ │ - bicseq r2, pc, ip, ror sl @ │ │ │ │ - bicseq r2, pc, r0, ror #20 │ │ │ │ + bicseq r2, pc, r0, lsl #21 │ │ │ │ + bicseq r2, pc, r4, ror sl @ │ │ │ │ + bicseq r2, pc, r8, asr sl @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 1238f4 <__cxa_atexit@plt+0x118280> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -286878,31 +286878,31 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1238fc <__cxa_atexit@plt+0x118288> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - bicseq r2, pc, r4, lsl #20 │ │ │ │ - ldrsheq r2, [pc, #144] @ 123994 <__cxa_atexit@plt+0x118320> │ │ │ │ + ldrsheq r2, [pc, #156] @ 12399c <__cxa_atexit@plt+0x118328> │ │ │ │ + bicseq r2, pc, r8, ror #19 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 123934 <__cxa_atexit@plt+0x1182c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #20] @ 123938 <__cxa_atexit@plt+0x1182c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r1, r2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - bicseq r2, pc, r8, asr #19 │ │ │ │ - ldrheq r2, [pc, #152] @ 1239d8 <__cxa_atexit@plt+0x118364> │ │ │ │ + bicseq r2, pc, r0, asr #19 │ │ │ │ + ldrheq r2, [pc, #144] @ 1239d0 <__cxa_atexit@plt+0x11835c> │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #10 │ │ │ │ bne 1239ac <__cxa_atexit@plt+0x118338> │ │ │ │ @@ -286936,17 +286936,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1239e8 <__cxa_atexit@plt+0x118374> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - bicseq r2, pc, r4, lsr r9 @ │ │ │ │ - bicseq r2, pc, r8, lsr #18 │ │ │ │ - bicseq r2, pc, ip, lsl #18 │ │ │ │ + bicseq r2, pc, ip, lsr #18 │ │ │ │ + bicseq r2, pc, r0, lsr #18 │ │ │ │ + bicseq r2, pc, r4, lsl #18 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 123a48 <__cxa_atexit@plt+0x1183d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -286963,31 +286963,31 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 123a50 <__cxa_atexit@plt+0x1183dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrheq r2, [pc, #128] @ 123ad4 <__cxa_atexit@plt+0x118460> │ │ │ │ - @ instruction: 0x01df289c │ │ │ │ + bicseq r2, pc, r8, lsr #17 │ │ │ │ + @ instruction: 0x01df2894 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 123a88 <__cxa_atexit@plt+0x118414> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #20] @ 123a8c <__cxa_atexit@plt+0x118418> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r1, r2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - bicseq r2, pc, r4, ror r8 @ │ │ │ │ - bicseq r2, pc, r4, ror #16 │ │ │ │ + bicseq r2, pc, ip, ror #16 │ │ │ │ + bicseq r2, pc, ip, asr r8 @ │ │ │ │ biceq r0, r9, r4, ror #2 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 123ae0 <__cxa_atexit@plt+0x11846c> │ │ │ │ ldr r2, [pc, #56] @ 123ae8 <__cxa_atexit@plt+0x118474> │ │ │ │ @@ -287003,16 +287003,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1647934 <__cxa_atexit@plt+0x163c2c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrheq r2, [pc, #116] @ 123b68 <__cxa_atexit@plt+0x1184f4> │ │ │ │ - ldrsbeq r2, [pc, #164] @ 123b9c <__cxa_atexit@plt+0x118528> │ │ │ │ + bicseq r2, pc, ip, lsr #15 │ │ │ │ + bicseq r2, pc, ip, asr #21 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 123b34 <__cxa_atexit@plt+0x1184c0> │ │ │ │ @@ -287051,15 +287051,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsheq r2, [pc, #108] @ 123c20 <__cxa_atexit@plt+0x1185ac> │ │ │ │ + ldrsheq r2, [pc, #100] @ 123c18 <__cxa_atexit@plt+0x1185a4> │ │ │ │ biceq r0, r9, r4, asr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ 123c48 <__cxa_atexit@plt+0x1185d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -287092,15 +287092,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - bicseq r2, pc, ip, ror #14 │ │ │ │ + bicseq r2, pc, r4, ror #14 │ │ │ │ biceq pc, r8, r0, lsr #31 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 123cb8 <__cxa_atexit@plt+0x118644> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -287125,15 +287125,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - ldrsbeq r2, [pc, #108] @ 123d48 <__cxa_atexit@plt+0x1186d4> │ │ │ │ + ldrsbeq r2, [pc, #100] @ 123d40 <__cxa_atexit@plt+0x1186cc> │ │ │ │ biceq pc, r8, r8, ror #30 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 123d50 <__cxa_atexit@plt+0x1186dc> │ │ │ │ @@ -287234,15 +287234,15 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strheq lr, [r8, #148] @ 0x94 │ │ │ │ - @ instruction: 0x01df259c │ │ │ │ + @ instruction: 0x01df2594 │ │ │ │ strheq pc, [r8, #216] @ 0xd8 @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 123f24 <__cxa_atexit@plt+0x1188b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -287307,24 +287307,24 @@ │ │ │ │ ldr r8, [pc, #28] @ 123fb4 <__cxa_atexit@plt+0x118940> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r2, pc, r0, ror #7 │ │ │ │ + ldrsbeq r2, [pc, #56] @ 123fec <__cxa_atexit@plt+0x118978> │ │ │ │ strheq pc, [r8, #196] @ 0xc4 @ │ │ │ │ biceq lr, r8, r4, lsr r8 │ │ │ │ @ instruction: 0xffffd3f8 │ │ │ │ biceq lr, r8, r8, ror r8 │ │ │ │ @ instruction: 0xffffd51c │ │ │ │ @ instruction: 0xfffff7e0 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - ldrsheq r2, [pc, #64] @ 124014 <__cxa_atexit@plt+0x1189a0> │ │ │ │ - bicseq r2, pc, ip, lsl #13 │ │ │ │ + bicseq r2, pc, r8, ror #9 │ │ │ │ + bicseq r2, pc, r4, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -287343,15 +287343,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 124040 <__cxa_atexit@plt+0x1189cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq lr, r8, r4, ror #15 │ │ │ │ - bicseq r2, pc, ip, asr #7 │ │ │ │ + bicseq r2, pc, r4, asr #7 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ biceq pc, r8, r0, lsl #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -287387,16 +287387,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1240f8 <__cxa_atexit@plt+0x118a84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq lr, [r8, #112] @ 0x70 │ │ │ │ - bicseq r2, pc, r0, lsl #4 │ │ │ │ - bicseq r2, pc, ip, lsl #5 │ │ │ │ + ldrsheq r2, [pc, #24] @ 12410c <__cxa_atexit@plt+0x118a98> │ │ │ │ + bicseq r2, pc, r4, lsl #5 │ │ │ │ muleq r0, r4, fp │ │ │ │ biceq pc, r8, r0, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 124130 <__cxa_atexit@plt+0x118abc> │ │ │ │ @@ -287406,15 +287406,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, pc, r4, asr r1 @ │ │ │ │ + bicseq r2, pc, ip, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1241c8 <__cxa_atexit@plt+0x118b54> │ │ │ │ ldr r1, [pc, #120] @ 1241d0 <__cxa_atexit@plt+0x118b5c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -287445,15 +287445,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - bicseq r2, pc, r8, lsl #2 │ │ │ │ + bicseq r2, pc, r0, lsl #2 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #48] @ 124228 <__cxa_atexit@plt+0x118bb4> │ │ │ │ @@ -287504,15 +287504,15 @@ │ │ │ │ b 124308 <__cxa_atexit@plt+0x118c94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrsheq r1, [pc, #252] @ 1243c4 <__cxa_atexit@plt+0x118d50> │ │ │ │ + ldrsheq r1, [pc, #244] @ 1243bc <__cxa_atexit@plt+0x118d48> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ biceq pc, r8, r8, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1242f8 <__cxa_atexit@plt+0x118c84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -287595,16 +287595,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq pc, r8, ip, ror #15 │ │ │ │ - bicseq r2, pc, r4, asr #4 │ │ │ │ - bicseq r2, pc, r4, lsr r0 @ │ │ │ │ + bicseq r2, pc, ip, lsr r2 @ │ │ │ │ + bicseq r2, pc, ip, lsr #32 │ │ │ │ @ instruction: 0xffffc3b0 │ │ │ │ @ instruction: 0xffffc500 │ │ │ │ ldrdeq pc, [r8, #120] @ 0x78 │ │ │ │ biceq pc, r8, ip, lsl #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -287640,15 +287640,15 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - bicseq r1, pc, ip, asr #30 │ │ │ │ + bicseq r1, pc, r4, asr #30 │ │ │ │ biceq pc, r8, ip, asr r7 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -287700,15 +287700,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #24] @ 1245d8 <__cxa_atexit@plt+0x118f64> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r1, [pc, #204] @ 1246a4 <__cxa_atexit@plt+0x119030> │ │ │ │ + ldrsheq r1, [pc, #196] @ 12469c <__cxa_atexit@plt+0x119028> │ │ │ │ biceq lr, r8, r4, ror r2 │ │ │ │ biceq pc, r8, r0, lsl #14 │ │ │ │ @ instruction: 0x01c8e298 │ │ │ │ biceq pc, r8, r0, ror #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ @@ -287880,16 +287880,16 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r1, pc, ip, ror fp @ │ │ │ │ - bicseq r1, pc, r0, ror #26 │ │ │ │ + bicseq r1, pc, r4, ror fp @ │ │ │ │ + bicseq r1, pc, r8, asr sp @ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -287906,15 +287906,15 @@ │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r3, [pc, #20] @ 12490c <__cxa_atexit@plt+0x119298> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, pc, r4, lsr #25 │ │ │ │ + @ instruction: 0x01df1c9c │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -287930,15 +287930,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12496c <__cxa_atexit@plt+0x1192f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01df1a90 │ │ │ │ + bicseq r1, pc, r8, lsl #21 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ ldrdeq pc, [r8, #32] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -288081,15 +288081,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 124bc8 <__cxa_atexit@plt+0x119554> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r1, pc, r4, lsr r8 @ │ │ │ │ + bicseq r1, pc, ip, lsr #16 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ biceq pc, r8, r4, ror r0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -288261,16 +288261,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r1, pc, r4, asr r4 @ │ │ │ │ - bicseq r1, pc, r8, lsl #11 │ │ │ │ + bicseq r1, pc, ip, asr #8 │ │ │ │ + bicseq r1, pc, r0, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 124ed8 <__cxa_atexit@plt+0x119864> │ │ │ │ @@ -288281,15 +288281,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, pc, r4, lsl r5 @ │ │ │ │ + bicseq r1, pc, ip, lsl #10 │ │ │ │ biceq lr, r8, r4, lsl #16 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r6 │ │ │ │ sub lr, r5, #24 │ │ │ │ cmp fp, lr │ │ │ │ bhi 124f8c <__cxa_atexit@plt+0x119918> │ │ │ │ @@ -288330,16 +288330,16 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, pc, r4, asr r3 @ │ │ │ │ - bicseq r1, pc, r0, asr #8 │ │ │ │ + bicseq r1, pc, ip, asr #6 │ │ │ │ + bicseq r1, pc, r8, lsr r4 @ │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ biceq lr, r8, r8, lsr r7 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -288396,15 +288396,15 @@ │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov sl, #0 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r1, pc, r0, ror r2 @ │ │ │ │ + bicseq r1, pc, r8, ror #4 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ biceq sp, r8, ip, lsl #15 │ │ │ │ biceq sp, r8, r4, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #104] @ 12513c <__cxa_atexit@plt+0x119ac8> │ │ │ │ @@ -288504,15 +288504,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 12526c <__cxa_atexit@plt+0x119bf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - bicseq r1, pc, r4, lsr #1 │ │ │ │ + @ instruction: 0x01df109c │ │ │ │ @ instruction: 0xffff1314 │ │ │ │ @ instruction: 0xffff1334 │ │ │ │ biceq lr, r8, r4, asr #13 │ │ │ │ biceq lr, r8, ip, ror r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -288556,16 +288556,16 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, pc, ip, asr #31 │ │ │ │ - ldrheq r1, [pc, #12] @ 125348 <__cxa_atexit@plt+0x119cd4> │ │ │ │ + bicseq r0, pc, r4, asr #31 │ │ │ │ + ldrheq r1, [pc, #4] @ 125340 <__cxa_atexit@plt+0x119ccc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq lr, [r8, #48] @ 0x30 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -288622,15 +288622,15 @@ │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov sl, #0 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r0, pc, r8, ror #29 │ │ │ │ + bicseq r0, pc, r0, ror #29 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ biceq sp, r8, r4, lsl #8 │ │ │ │ biceq sp, r8, ip, asr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #104] @ 1254c4 <__cxa_atexit@plt+0x119e50> │ │ │ │ @@ -288730,15 +288730,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1255f4 <__cxa_atexit@plt+0x119f80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - bicseq r0, pc, ip, lsl sp @ │ │ │ │ + bicseq r0, pc, r4, lsl sp @ │ │ │ │ @ instruction: 0xffff0f8c │ │ │ │ @ instruction: 0xffff0fac │ │ │ │ biceq lr, r8, ip, lsr r3 │ │ │ │ strdeq lr, [r8, #4] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -288782,16 +288782,16 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, pc, r4, asr #24 │ │ │ │ - bicseq r0, pc, r4, lsr sp @ │ │ │ │ + bicseq r0, pc, ip, lsr ip @ │ │ │ │ + bicseq r0, pc, ip, lsr #26 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ biceq lr, r8, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -288933,17 +288933,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01df0a90 │ │ │ │ - bicseq r0, pc, r0, lsl fp @ │ │ │ │ - ldrheq r0, [pc, #160] @ 1259c4 <__cxa_atexit@plt+0x11a350> │ │ │ │ + bicseq r0, pc, r8, lsl #21 │ │ │ │ + bicseq r0, pc, r8, lsl #22 │ │ │ │ + bicseq r0, pc, r8, lsr #21 │ │ │ │ biceq lr, r8, r0, asr #5 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -289034,24 +289034,24 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r0, [pc, #140] @ 125b3c <__cxa_atexit@plt+0x11a4c8> │ │ │ │ - bicseq r0, pc, ip, ror r9 @ │ │ │ │ - bicseq r0, pc, ip, lsl r9 @ │ │ │ │ + ldrsheq r0, [pc, #132] @ 125b34 <__cxa_atexit@plt+0x11a4c0> │ │ │ │ + bicseq r0, pc, r4, ror r9 @ │ │ │ │ + bicseq r0, pc, r4, lsl r9 @ │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ + bicseq r0, pc, r4, lsl #19 │ │ │ │ + ldrsheq r0, [pc, #152] @ 125b64 <__cxa_atexit@plt+0x11a4f0> │ │ │ │ bicseq r0, pc, ip, lsl #19 │ │ │ │ - bicseq r0, pc, r0, lsl #20 │ │ │ │ - @ instruction: 0x01df0994 │ │ │ │ - @ instruction: 0x01df0b9c │ │ │ │ + @ instruction: 0x01df0b94 │ │ │ │ biceq lr, r8, r4, ror r1 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 125b48 <__cxa_atexit@plt+0x11a4d4> │ │ │ │ @@ -289202,15 +289202,15 @@ │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, fp │ │ │ │ mov fp, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff560 │ │ │ │ @ instruction: 0xfffff5f4 │ │ │ │ - bicseq r0, pc, r0, lsl #18 │ │ │ │ + ldrsheq r0, [pc, #136] @ 125dd8 <__cxa_atexit@plt+0x11a764> │ │ │ │ muleq r0, r8, r0 │ │ │ │ biceq sp, r8, r4, lsl #31 │ │ │ │ strdeq sp, [r8, #224] @ 0xe0 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ @@ -289319,15 +289319,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffefb8 │ │ │ │ @ instruction: 0xfffff078 │ │ │ │ - bicseq r0, pc, r0, lsl r7 @ │ │ │ │ + bicseq r0, pc, r8, lsl #14 │ │ │ │ biceq sp, r8, ip, lsr #27 │ │ │ │ biceq sp, r8, r0, lsr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -289403,17 +289403,17 @@ │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - bicseq r0, pc, r8, asr #6 │ │ │ │ - bicseq r0, pc, r8, asr #7 │ │ │ │ - bicseq r0, pc, r8, ror #6 │ │ │ │ + bicseq r0, pc, r0, asr #6 │ │ │ │ + bicseq r0, pc, r0, asr #7 │ │ │ │ + bicseq r0, pc, r0, ror #6 │ │ │ │ biceq sp, r8, ip, asr #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -289462,18 +289462,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 12616c <__cxa_atexit@plt+0x11aaf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - ldrsbeq r0, [pc, #40] @ 126188 <__cxa_atexit@plt+0x11ab14> │ │ │ │ + ldrsbeq r0, [pc, #32] @ 126180 <__cxa_atexit@plt+0x11ab0c> │ │ │ │ @ instruction: 0xffffeb18 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - bicseq r0, pc, r0, lsr #6 │ │ │ │ + bicseq r0, pc, r8, lsl r3 @ │ │ │ │ @ instruction: 0xffffeb60 │ │ │ │ biceq sp, r8, r8, asr fp │ │ │ │ ldrdeq sp, [r8, #164] @ 0xa4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ 1261ac <__cxa_atexit@plt+0x11ab38> │ │ │ │ @@ -289519,15 +289519,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - bicseq r0, pc, r4, lsl #7 │ │ │ │ + bicseq r0, pc, ip, ror r3 @ │ │ │ │ biceq sp, r8, r4, lsl #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 125fa8 <__cxa_atexit@plt+0x11a934> │ │ │ │ biceq sp, r8, ip, ror #19 │ │ │ │ @@ -289577,15 +289577,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x01df029c │ │ │ │ + @ instruction: 0x01df0294 │ │ │ │ biceq sp, r8, ip, lsl r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 125fa8 <__cxa_atexit@plt+0x11a934> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -289615,17 +289615,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 1263c8 <__cxa_atexit@plt+0x11ad54> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq pc, [lr, #252] @ 0xfc @ │ │ │ │ - bicseq r0, pc, ip, asr r0 @ │ │ │ │ - ldrsheq pc, [lr, #252] @ 0xfc @ │ │ │ │ + ldrsbeq pc, [lr, #244] @ 0xf4 @ │ │ │ │ + bicseq r0, pc, r4, asr r0 @ │ │ │ │ + ldrsheq pc, [lr, #244] @ 0xf4 @ │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ biceq sp, r8, r4, ror r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -289689,15 +289689,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1264f0 <__cxa_atexit@plt+0x11ae7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq pc, lr, r0, lsr #28 │ │ │ │ + bicseq pc, lr, r8, lsl lr @ │ │ │ │ @ instruction: 0xffffe790 │ │ │ │ @ instruction: 0xffffe7b8 │ │ │ │ biceq sp, r8, r8, asr #15 │ │ │ │ biceq sp, r8, r0, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -289718,15 +289718,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12655c <__cxa_atexit@plt+0x11aee8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq pc, lr, r8, asr sp @ │ │ │ │ + bicseq pc, lr, r0, asr sp @ │ │ │ │ biceq sp, r8, r4, ror r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 126594 <__cxa_atexit@plt+0x11af20> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -289735,15 +289735,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq pc, [lr, #192] @ 0xc0 @ │ │ │ │ + bicseq pc, lr, r8, ror #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1265d4 <__cxa_atexit@plt+0x11af60> │ │ │ │ ldr r3, [pc, #28] @ 1265dc <__cxa_atexit@plt+0x11af68> │ │ │ │ @@ -289797,15 +289797,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq pc, lr, ip, lsr pc @ │ │ │ │ + bicseq pc, lr, r4, lsr pc @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1266e8 <__cxa_atexit@plt+0x11b074> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -289825,15 +289825,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, lr, ip, lsr #29 │ │ │ │ + bicseq pc, lr, r4, lsr #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -290109,15 +290109,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 126b78 <__cxa_atexit@plt+0x11b504> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq pc, lr, ip, ror #14 │ │ │ │ + bicseq pc, lr, r4, ror #14 │ │ │ │ biceq sp, r8, ip, ror #1 │ │ │ │ @ instruction: 0xffffab88 │ │ │ │ @ instruction: 0xffffc5e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 126b9c <__cxa_atexit@plt+0x11b528> │ │ │ │ @@ -290292,15 +290292,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - bicseq pc, lr, r4, ror r4 @ │ │ │ │ + bicseq pc, lr, ip, ror #8 │ │ │ │ biceq ip, r8, ip, ror #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 126e94 <__cxa_atexit@plt+0x11b820> │ │ │ │ @@ -290368,15 +290368,15 @@ │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - bicseq pc, lr, r8, lsl r4 @ │ │ │ │ + bicseq pc, lr, r0, lsl r4 @ │ │ │ │ biceq ip, r8, r8, ror #25 │ │ │ │ @ instruction: 0xffffa790 │ │ │ │ @ instruction: 0xffffc1f0 │ │ │ │ strheq ip, [r8, #196] @ 0xc4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -290413,15 +290413,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - bicseq pc, lr, r4, asr r3 @ │ │ │ │ + bicseq pc, lr, ip, asr #6 │ │ │ │ biceq ip, r8, r0, lsr ip │ │ │ │ @ instruction: 0xffffa6cc │ │ │ │ @ instruction: 0xffffc12c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -290478,16 +290478,16 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - bicseq pc, lr, r0, lsr #6 │ │ │ │ - bicseq pc, lr, r4, asr #5 │ │ │ │ + bicseq pc, lr, r8, lsl r3 @ │ │ │ │ + ldrheq pc, [lr, #44] @ 0x2c @ │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1271d4 <__cxa_atexit@plt+0x11bb60> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ @@ -290525,16 +290525,16 @@ │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - bicseq pc, lr, r8, asr #4 │ │ │ │ - bicseq pc, lr, ip, ror #3 │ │ │ │ + bicseq pc, lr, r0, asr #4 │ │ │ │ + bicseq pc, lr, r4, ror #3 │ │ │ │ biceq ip, r8, r4, asr #20 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -290654,15 +290654,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 127400 <__cxa_atexit@plt+0x11bd8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq lr, [lr, #236] @ 0xec │ │ │ │ + ldrsbeq lr, [lr, #228] @ 0xe4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ biceq ip, r8, r8, lsl #18 │ │ │ │ biceq ip, r8, r0, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -290693,15 +290693,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 127498 <__cxa_atexit@plt+0x11be24> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq lr, lr, ip, asr #28 │ │ │ │ + bicseq lr, lr, r4, asr #28 │ │ │ │ biceq ip, r8, ip, asr #15 │ │ │ │ @ instruction: 0xffffa268 │ │ │ │ @ instruction: 0xffffbcc8 │ │ │ │ biceq ip, r8, ip, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -290730,15 +290730,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 127530 <__cxa_atexit@plt+0x11bebc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, lr, ip, lsr #27 │ │ │ │ + bicseq lr, lr, r4, lsr #27 │ │ │ │ andeq r0, r0, r0, lsr #19 │ │ │ │ ldrdeq ip, [r8, #120] @ 0x78 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r8, r5, #28 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -290798,17 +290798,17 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - bicseq lr, lr, r8, lsl #26 │ │ │ │ + bicseq lr, lr, r0, lsl #26 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - bicseq lr, lr, r8, lsl #28 │ │ │ │ + bicseq lr, lr, r0, lsl #28 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #112] @ 1276c8 <__cxa_atexit@plt+0x11c054> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ @@ -290835,15 +290835,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq lr, lr, r4, asr #26 │ │ │ │ + bicseq lr, lr, ip, lsr sp │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12771c <__cxa_atexit@plt+0x11c0a8> │ │ │ │ @@ -290858,15 +290858,15 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, r7, r8} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq lr, [lr, #192] @ 0xc0 │ │ │ │ + bicseq lr, lr, r8, asr #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 127770 <__cxa_atexit@plt+0x11c0fc> │ │ │ │ ldr lr, [pc, #44] @ 127778 <__cxa_atexit@plt+0x11c104> │ │ │ │ @@ -291042,16 +291042,16 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - bicseq lr, lr, r0, asr sl │ │ │ │ - ldrsheq lr, [lr, #144] @ 0x90 │ │ │ │ + bicseq lr, lr, r8, asr #20 │ │ │ │ + bicseq lr, lr, r8, ror #19 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 127aa4 <__cxa_atexit@plt+0x11c430> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ @@ -291089,16 +291089,16 @@ │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - bicseq lr, lr, r8, ror r9 │ │ │ │ - bicseq lr, lr, r8, lsl r9 │ │ │ │ + bicseq lr, lr, r0, ror r9 │ │ │ │ + bicseq lr, lr, r0, lsl r9 │ │ │ │ biceq ip, r8, r8, ror r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 127b34 <__cxa_atexit@plt+0x11c4c0> │ │ │ │ @@ -291127,15 +291127,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 127b60 <__cxa_atexit@plt+0x11c4ec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq lr, lr, r4, lsl #15 │ │ │ │ + bicseq lr, lr, ip, ror r7 │ │ │ │ biceq ip, r8, r4, lsl #2 │ │ │ │ @ instruction: 0xffff9ba0 │ │ │ │ @ instruction: 0xffffb600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -291146,15 +291146,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, lr, r4, ror #13 │ │ │ │ + ldrsbeq lr, [lr, #108] @ 0x6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 127c00 <__cxa_atexit@plt+0x11c58c> │ │ │ │ ldr lr, [pc, #64] @ 127c0c <__cxa_atexit@plt+0x11c598> │ │ │ │ @@ -291172,15 +291172,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01dee698 │ │ │ │ + @ instruction: 0x01dee690 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ 127cc4 <__cxa_atexit@plt+0x11c650> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -291218,17 +291218,17 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - bicseq lr, lr, r4, ror r7 │ │ │ │ - bicseq lr, lr, r0, lsl r7 │ │ │ │ - bicseq lr, lr, r8, asr r7 │ │ │ │ + bicseq lr, lr, ip, ror #14 │ │ │ │ + bicseq lr, lr, r8, lsl #14 │ │ │ │ + bicseq lr, lr, r0, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 127d50 <__cxa_atexit@plt+0x11c6dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -291258,17 +291258,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, lr, r8, asr #13 │ │ │ │ - bicseq lr, lr, r4, ror #12 │ │ │ │ - bicseq lr, lr, ip, lsr #13 │ │ │ │ + bicseq lr, lr, r0, asr #13 │ │ │ │ + bicseq lr, lr, ip, asr r6 │ │ │ │ + bicseq lr, lr, r4, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -291300,16 +291300,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - bicseq lr, lr, r4, lsr #12 │ │ │ │ - bicseq lr, lr, r8, lsr #15 │ │ │ │ + bicseq lr, lr, ip, lsl r6 │ │ │ │ + bicseq lr, lr, r0, lsr #15 │ │ │ │ biceq fp, r8, r8, lsr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -291413,15 +291413,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 12830c <__cxa_atexit@plt+0x11cc98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq lr, [lr, #40] @ 0x28 │ │ │ │ + ldrheq lr, [lr, #32] │ │ │ │ biceq fp, r8, r8, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 128040 <__cxa_atexit@plt+0x11c9cc> │ │ │ │ @@ -291447,15 +291447,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 128064 <__cxa_atexit@plt+0x11c9f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, lr, r8, ror r2 │ │ │ │ + bicseq lr, lr, r0, ror r2 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ biceq fp, r8, r4, lsr #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -291571,17 +291571,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - bicseq lr, lr, r0, lsr r1 │ │ │ │ - ldrsheq lr, [lr, #24] │ │ │ │ - @ instruction: 0x01dee194 │ │ │ │ + bicseq lr, lr, r8, lsr #2 │ │ │ │ + ldrsheq lr, [lr, #16] │ │ │ │ + bicseq lr, lr, ip, lsl #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1282d4 <__cxa_atexit@plt+0x11cc60> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -291612,17 +291612,17 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, lr, r0, ror r0 │ │ │ │ - bicseq lr, lr, r8, lsr r1 │ │ │ │ - ldrsbeq lr, [lr, #4] │ │ │ │ + bicseq lr, lr, r8, rrx │ │ │ │ + bicseq lr, lr, r0, lsr r1 │ │ │ │ + bicseq lr, lr, ip, asr #1 │ │ │ │ strdeq fp, [r8, #144] @ 0x90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1283b8 <__cxa_atexit@plt+0x11cd44> │ │ │ │ @@ -291750,26 +291750,26 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 12851c <__cxa_atexit@plt+0x11cea8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - bicseq sp, lr, ip, lsr #28 │ │ │ │ + bicseq sp, lr, r4, lsr #28 │ │ │ │ strdeq fp, [r8, #124] @ 0x7c │ │ │ │ ldrdeq fp, [r8, #120] @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #12] @ 128544 <__cxa_atexit@plt+0x11ced0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 12830c <__cxa_atexit@plt+0x11cc98> │ │ │ │ - ldrsbeq sp, [lr, #212] @ 0xd4 │ │ │ │ + bicseq sp, lr, ip, asr #27 │ │ │ │ strheq fp, [r8, #116] @ 0x74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1285a4 <__cxa_atexit@plt+0x11cf30> │ │ │ │ @@ -291790,15 +291790,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1285bc <__cxa_atexit@plt+0x11cf48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - bicseq sp, lr, ip, lsl #27 │ │ │ │ + bicseq sp, lr, r4, lsl #27 │ │ │ │ biceq fp, r8, ip, asr r7 │ │ │ │ biceq fp, r8, ip, asr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -292144,17 +292144,17 @@ │ │ │ │ @ instruction: 0xffff5d28 │ │ │ │ @ instruction: 0xffff4cf8 │ │ │ │ strdeq r9, [r8, #172] @ 0xac │ │ │ │ strdeq r9, [r8, #160] @ 0xa0 │ │ │ │ biceq r9, r8, r8, asr sl │ │ │ │ biceq r9, r8, r4, asr sl │ │ │ │ biceq fp, r8, r4 │ │ │ │ - ldrsheq sp, [lr, #136] @ 0x88 │ │ │ │ - bicseq sp, lr, r4, lsr sl │ │ │ │ - bicseq sp, lr, r0, lsr r9 │ │ │ │ + ldrsheq sp, [lr, #128] @ 0x80 │ │ │ │ + bicseq sp, lr, ip, lsr #20 │ │ │ │ + bicseq sp, lr, r8, lsr #18 │ │ │ │ biceq fp, r8, r0, lsl #3 │ │ │ │ biceq r9, r8, ip, ror #25 │ │ │ │ @ instruction: 0xffff8968 │ │ │ │ ldrdeq r9, [r8, #212] @ 0xd4 │ │ │ │ @ instruction: 0xffff8a8c │ │ │ │ biceq sl, r8, ip, asr #25 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -292320,15 +292320,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 128e04 <__cxa_atexit@plt+0x11d790> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrsheq sp, [lr, #88] @ 0x58 │ │ │ │ + ldrsheq sp, [lr, #80] @ 0x50 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -292457,16 +292457,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq sp, lr, ip, ror r2 │ │ │ │ - bicseq sp, lr, r4, lsr #11 │ │ │ │ + bicseq sp, lr, r4, ror r2 │ │ │ │ + @ instruction: 0x01ded59c │ │ │ │ strdeq sl, [r8, #152] @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 11a350 <__cxa_atexit@plt+0x10ecdc> │ │ │ │ strdeq sl, [r8, #204] @ 0xcc │ │ │ │ @@ -292715,21 +292715,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 129440 <__cxa_atexit@plt+0x11ddcc> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ b 1293e8 <__cxa_atexit@plt+0x11dd74> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - bicseq ip, lr, r0, ror #30 │ │ │ │ + bicseq ip, lr, r8, asr pc │ │ │ │ @ instruction: 0xffff7f88 │ │ │ │ @ instruction: 0x01c89198 │ │ │ │ @ instruction: 0xffff80ac │ │ │ │ biceq sl, r8, r4, lsr r8 │ │ │ │ biceq r9, r8, r4, asr #2 │ │ │ │ - bicseq ip, lr, ip, asr #30 │ │ │ │ + bicseq ip, lr, r4, asr #30 │ │ │ │ biceq r9, r8, ip, asr r1 │ │ │ │ biceq sl, r8, r8, ror #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1294b8 <__cxa_atexit@plt+0x11de44> │ │ │ │ @@ -292846,16 +292846,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq ip, lr, r8, ror #24 │ │ │ │ - @ instruction: 0x01decf90 │ │ │ │ + bicseq ip, lr, r0, ror #24 │ │ │ │ + bicseq ip, lr, r8, lsl #31 │ │ │ │ biceq sl, r8, r4, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 11a350 <__cxa_atexit@plt+0x10ecdc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -292881,15 +292881,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrsheq ip, [lr, #176] @ 0xb0 │ │ │ │ + bicseq ip, lr, r8, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ @@ -292914,15 +292914,15 @@ │ │ │ │ b 118c70 <__cxa_atexit@plt+0x10d5fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq ip, lr, r4, ror #22 │ │ │ │ + bicseq ip, lr, ip, asr fp │ │ │ │ biceq sl, r8, ip, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 118c70 <__cxa_atexit@plt+0x10d5fc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -292948,15 +292948,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - bicseq ip, lr, r4, ror #21 │ │ │ │ + ldrsbeq ip, [lr, #172] @ 0xac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ @@ -292989,15 +292989,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - bicseq ip, lr, ip, asr #20 │ │ │ │ + bicseq ip, lr, r4, asr #20 │ │ │ │ biceq r9, r8, r4, ror lr │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ b 10ecd4 <__cxa_atexit@plt+0x103660> │ │ │ │ @@ -293119,16 +293119,16 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - bicseq ip, lr, r0, lsl #20 │ │ │ │ - @ instruction: 0x01dec990 │ │ │ │ + ldrsheq ip, [lr, #152] @ 0x98 │ │ │ │ + bicseq ip, lr, r8, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -293154,16 +293154,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 129b10 <__cxa_atexit@plt+0x11e49c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, lr, r4, lsr #18 │ │ │ │ - ldrheq ip, [lr, #132] @ 0x84 │ │ │ │ + bicseq ip, lr, ip, lsl r9 │ │ │ │ + bicseq ip, lr, ip, lsr #17 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ biceq sl, r8, r0, ror #4 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 129b38 <__cxa_atexit@plt+0x11e4c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -293302,24 +293302,24 @@ │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - bicseq ip, lr, ip, lsl r8 │ │ │ │ - ldrheq ip, [lr, #112] @ 0x70 │ │ │ │ + bicseq ip, lr, r4, lsl r8 │ │ │ │ + bicseq ip, lr, r8, lsr #15 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ - ldrsbeq ip, [lr, #104] @ 0x68 │ │ │ │ + ldrsbeq ip, [lr, #96] @ 0x60 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ - ldrheq ip, [lr, #104] @ 0x68 │ │ │ │ - bicseq ip, lr, ip, ror r7 │ │ │ │ + ldrheq ip, [lr, #96] @ 0x60 │ │ │ │ + bicseq ip, lr, r4, ror r7 │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ - bicseq ip, lr, ip, asr #13 │ │ │ │ + bicseq ip, lr, r4, asr #13 │ │ │ │ biceq r9, r8, r4, ror #31 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ @@ -293376,19 +293376,19 @@ │ │ │ │ ldr r3, [pc, #40] @ 129e94 <__cxa_atexit@plt+0x11e820> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff940 │ │ │ │ - bicseq ip, lr, r4, lsl r5 │ │ │ │ - ldrsbeq ip, [lr, #88] @ 0x58 │ │ │ │ + bicseq ip, lr, ip, lsl #10 │ │ │ │ + ldrsbeq ip, [lr, #80] @ 0x50 │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ - bicseq ip, lr, r8, lsr #10 │ │ │ │ + bicseq ip, lr, r0, lsr #10 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -293412,15 +293412,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 129f14 <__cxa_atexit@plt+0x11e8a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ - ldrsheq ip, [lr, #72] @ 0x48 │ │ │ │ + ldrsheq ip, [lr, #64] @ 0x40 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ biceq r9, r8, r8, ror #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -293587,16 +293587,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ b 12a268 <__cxa_atexit@plt+0x11ebf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - bicseq ip, lr, r0, ror #2 │ │ │ │ - bicseq ip, lr, r8, lsr #2 │ │ │ │ + bicseq ip, lr, r8, asr r1 │ │ │ │ + bicseq ip, lr, r0, lsr #2 │ │ │ │ strheq r9, [r8, #176] @ 0xb0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #100] @ 12a250 <__cxa_atexit@plt+0x11ebdc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -293621,16 +293621,16 @@ │ │ │ │ cmp r1, r2 │ │ │ │ blt 12a21c <__cxa_atexit@plt+0x11eba8> │ │ │ │ mov r0, #11 │ │ │ │ bne 12a21c <__cxa_atexit@plt+0x11eba8> │ │ │ │ add r7, lr, #2 │ │ │ │ b 12a268 <__cxa_atexit@plt+0x11ebf4> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - bicseq ip, lr, r0, ror #1 │ │ │ │ - bicseq ip, lr, r4, asr #1 │ │ │ │ + ldrsbeq ip, [lr, #8] │ │ │ │ + ldrheq ip, [lr, #12] │ │ │ │ biceq r9, r8, r8, lsr #22 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12a2bc <__cxa_atexit@plt+0x11ec48> │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -293808,17 +293808,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff160 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ - ldrsbeq fp, [lr, #216] @ 0xd8 │ │ │ │ - bicseq fp, lr, r4, lsr #30 │ │ │ │ - bicseq fp, lr, ip, asr #28 │ │ │ │ + ldrsbeq fp, [lr, #208] @ 0xd0 │ │ │ │ + bicseq fp, lr, ip, lsl pc │ │ │ │ + bicseq fp, lr, r4, asr #28 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12a57c <__cxa_atexit@plt+0x11ef08> │ │ │ │ @@ -293878,17 +293878,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldrsbeq fp, [lr, #220] @ 0xdc │ │ │ │ - ldrsbeq fp, [lr, #220] @ 0xdc │ │ │ │ - bicseq fp, lr, ip, ror sp │ │ │ │ + ldrsbeq fp, [lr, #212] @ 0xd4 │ │ │ │ + ldrsbeq fp, [lr, #212] @ 0xd4 │ │ │ │ + bicseq fp, lr, r4, ror sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12a6d8 <__cxa_atexit@plt+0x11f064> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -293917,17 +293917,17 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, lr, r4, lsr #26 │ │ │ │ - bicseq fp, lr, r4, lsr #26 │ │ │ │ - bicseq fp, lr, r4, asr #25 │ │ │ │ + bicseq fp, lr, ip, lsl sp │ │ │ │ + bicseq fp, lr, ip, lsl sp │ │ │ │ + ldrheq fp, [lr, #204] @ 0xcc │ │ │ │ @ instruction: 0x01c89690 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -293966,15 +293966,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq fp, [lr, #164] @ 0xa4 │ │ │ │ + bicseq fp, lr, ip, asr #21 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12a800 <__cxa_atexit@plt+0x11f18c> │ │ │ │ ldr r7, [pc, #52] @ 12a810 <__cxa_atexit@plt+0x11f19c> │ │ │ │ @@ -294052,15 +294052,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0x01c8919c │ │ │ │ - bicseq fp, lr, r4, asr fp │ │ │ │ + bicseq fp, lr, ip, asr #22 │ │ │ │ @ instruction: 0xffff1288 │ │ │ │ biceq r9, r8, r4, lsr #9 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12a944 <__cxa_atexit@plt+0x11f2d0> │ │ │ │ @@ -294093,15 +294093,15 @@ │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ 12a9b0 <__cxa_atexit@plt+0x11f33c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ biceq r9, r8, ip, ror #1 │ │ │ │ - @ instruction: 0x01deba94 │ │ │ │ + bicseq fp, lr, ip, lsl #21 │ │ │ │ @ instruction: 0xffff11d4 │ │ │ │ biceq r9, r8, r0, lsl #8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r8 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #100] @ 12aa3c <__cxa_atexit@plt+0x11f3c8> │ │ │ │ @@ -294188,20 +294188,20 @@ │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r7 │ │ │ │ - b dda004 <__cxa_atexit@plt+0xdce990> │ │ │ │ + b f36ec8 <__cxa_atexit@plt+0xf2b854> │ │ │ │ ldr r7, [pc, #20] @ 12ab64 <__cxa_atexit@plt+0x11f4f0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @@ -294225,15 +294225,15 @@ │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ ldr r3, [pc, #20] @ 12abe4 <__cxa_atexit@plt+0x11f570> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @@ -294255,17 +294255,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, lr, ip, ror #12 │ │ │ │ - ldrheq fp, [lr, #120] @ 0x78 │ │ │ │ - bicseq fp, lr, r8, ror #13 │ │ │ │ + bicseq fp, lr, r4, ror #12 │ │ │ │ + ldrheq fp, [lr, #112] @ 0x70 │ │ │ │ + bicseq fp, lr, r0, ror #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12accc <__cxa_atexit@plt+0x11f658> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -294297,15 +294297,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq fp, lr, r4, lsl #12 │ │ │ │ + ldrsheq fp, [lr, #92] @ 0x5c │ │ │ │ andeq r0, r0, ip, ror #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12ad70 <__cxa_atexit@plt+0x11f6fc> │ │ │ │ @@ -294338,15 +294338,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq fp, lr, r0, ror #10 │ │ │ │ + bicseq fp, lr, r8, asr r5 │ │ │ │ andeq r0, r0, r8, asr #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12ae4c <__cxa_atexit@plt+0x11f7d8> │ │ │ │ @@ -294396,15 +294396,15 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq fp, lr, ip, asr #11 │ │ │ │ + bicseq fp, lr, r4, asr #11 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #112] @ 12aef8 <__cxa_atexit@plt+0x11f884> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ @@ -294431,15 +294431,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq fp, lr, r4, lsl r5 │ │ │ │ + bicseq fp, lr, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12af4c <__cxa_atexit@plt+0x11f8d8> │ │ │ │ @@ -294454,15 +294454,15 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, r7, r8} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, lr, r0, lsr #9 │ │ │ │ + @ instruction: 0x01deb498 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp fp, sl │ │ │ │ bhi 12afe8 <__cxa_atexit@plt+0x11f974> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -294497,16 +294497,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, lr, r4, ror #5 │ │ │ │ - ldrsbeq fp, [lr, #92] @ 0x5c │ │ │ │ + ldrsbeq fp, [lr, #44] @ 0x2c │ │ │ │ + ldrsbeq fp, [lr, #84] @ 0x54 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -294527,16 +294527,16 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq fp, lr, r4, lsl #7 │ │ │ │ - bicseq fp, lr, r4, ror r3 │ │ │ │ + bicseq fp, lr, ip, ror r3 │ │ │ │ + bicseq fp, lr, ip, ror #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12b0e0 <__cxa_atexit@plt+0x11fa6c> │ │ │ │ @@ -294617,17 +294617,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 16cd8ec <__cxa_atexit@plt+0x16c2278> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0x01deb290 │ │ │ │ + bicseq fp, lr, r8, lsl #5 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - bicseq fp, lr, r8, asr r2 │ │ │ │ + bicseq fp, lr, r0, asr r2 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ ldrdeq r8, [r8, #180] @ 0xb4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -294688,15 +294688,15 @@ │ │ │ │ sub r1, r6, #11 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r7, ip} │ │ │ │ str r2, [r5] │ │ │ │ - b dec818 <__cxa_atexit@plt+0xde11a4> │ │ │ │ + b f496dc <__cxa_atexit@plt+0xf3e068> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -294737,15 +294737,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, lr, r8, asr #29 │ │ │ │ + bicseq sl, lr, r0, asr #29 │ │ │ │ ldrdeq r8, [r8, #44] @ 0x2c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -294835,16 +294835,16 @@ │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq sl, lr, r0, lsl #30 │ │ │ │ ldrsheq sl, [lr, #232] @ 0xe8 │ │ │ │ + ldrsheq sl, [lr, #224] @ 0xe0 │ │ │ │ biceq r8, r8, r4, asr r1 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ @@ -294949,31 +294949,31 @@ │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ biceq r8, r8, r4, lsl #14 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ biceq r8, r8, ip, lsr #14 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - ldrheq sl, [lr, #212] @ 0xd4 │ │ │ │ + bicseq sl, lr, ip, lsr #27 │ │ │ │ biceq r7, r8, r4, lsl #31 │ │ │ │ andeq r1, r0, r8, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b dd3c50 <__cxa_atexit@plt+0xdc85dc> │ │ │ │ + b f30b14 <__cxa_atexit@plt+0xf254a0> │ │ │ │ biceq r7, r8, ip, asr pc │ │ │ │ andeq r1, r0, r8, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b dd60c0 <__cxa_atexit@plt+0xdcaa4c> │ │ │ │ + b f32f84 <__cxa_atexit@plt+0xf27910> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12b790 <__cxa_atexit@plt+0x12011c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -294982,15 +294982,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq sl, [lr, #164] @ 0xa4 │ │ │ │ + bicseq sl, lr, ip, ror #21 │ │ │ │ biceq r7, r8, r8, lsl #30 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -295080,16 +295080,16 @@ │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq sl, lr, ip, lsr #22 │ │ │ │ bicseq sl, lr, r4, lsr #22 │ │ │ │ + bicseq sl, lr, ip, lsl fp │ │ │ │ biceq r7, r8, r0, lsl #27 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ @@ -295196,31 +295196,31 @@ │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ biceq r8, r8, r0, lsr r3 │ │ │ │ muleq r0, r4, r1 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ biceq r8, r8, r8, asr r3 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - bicseq sl, lr, r8, ror #19 │ │ │ │ + bicseq sl, lr, r0, ror #19 │ │ │ │ biceq r7, r8, r8, lsr #23 │ │ │ │ andeq r1, r0, r8, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b dd3c50 <__cxa_atexit@plt+0xdc85dc> │ │ │ │ + b f30b14 <__cxa_atexit@plt+0xf254a0> │ │ │ │ biceq r7, r8, r0, lsl #23 │ │ │ │ andeq r1, r0, r8, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b dd60c0 <__cxa_atexit@plt+0xdcaa4c> │ │ │ │ + b f32f84 <__cxa_atexit@plt+0xf27910> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12bb6c <__cxa_atexit@plt+0x1204f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -295229,15 +295229,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, lr, r8, lsl r7 │ │ │ │ + bicseq sl, lr, r0, lsl r7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12bbbc <__cxa_atexit@plt+0x120548> │ │ │ │ ldr r7, [pc, #52] @ 12bbcc <__cxa_atexit@plt+0x120558> │ │ │ │ @@ -295431,16 +295431,16 @@ │ │ │ │ ldr r7, [pc, #32] @ 12bea8 <__cxa_atexit@plt+0x120834> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - bicseq sl, lr, r8, lsr #10 │ │ │ │ - bicseq sl, lr, ip, asr r6 │ │ │ │ + bicseq sl, lr, r0, lsr #10 │ │ │ │ + bicseq sl, lr, r4, asr r6 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ biceq r7, r8, r0, ror pc │ │ │ │ biceq r7, r8, ip, lsr ip │ │ │ │ @ instruction: 0xfffff69c │ │ │ │ @ instruction: 0xfffff6c0 │ │ │ │ biceq r7, r8, ip, ror pc │ │ │ │ @ instruction: 0xfffefd44 │ │ │ │ @@ -295531,21 +295531,21 @@ │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r2} │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ str r1, [r5] │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ ldr r8, [r5, #24]! │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ ldr r7, [pc, #24] @ 12c068 <__cxa_atexit@plt+0x1209f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ @@ -295570,15 +295570,15 @@ │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ ldr r3, [pc, #20] @ 12c0e8 <__cxa_atexit@plt+0x120a74> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @@ -295598,15 +295598,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrheq sl, [lr, #36] @ 0x24 │ │ │ │ + bicseq sl, lr, ip, lsr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub sl, r5, #20 │ │ │ │ ldr r9, [pc, #132] @ 12c1d8 <__cxa_atexit@plt+0x120b64> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr lr, [pc, #128] @ 12c1dc <__cxa_atexit@plt+0x120b68> │ │ │ │ @@ -295640,15 +295640,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12c1e0 <__cxa_atexit@plt+0x120b6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - bicseq sl, lr, r0, lsl #4 │ │ │ │ + ldrsheq sl, [lr, #24] │ │ │ │ biceq r7, r8, r4, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12c210 <__cxa_atexit@plt+0x120b9c> │ │ │ │ ldr r7, [pc, #64] @ 12c244 <__cxa_atexit@plt+0x120bd0> │ │ │ │ @@ -295665,15 +295665,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r7} │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 12c148 <__cxa_atexit@plt+0x120ad4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - bicseq sl, lr, r8, asr #3 │ │ │ │ + bicseq sl, lr, r0, asr #3 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12c268 <__cxa_atexit@plt+0x120bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -295709,16 +295709,16 @@ │ │ │ │ str sl, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - bicseq sl, lr, r0, ror #1 │ │ │ │ - ldrsheq sl, [lr, #12] │ │ │ │ + ldrsbeq sl, [lr, #8] │ │ │ │ + ldrsheq sl, [lr, #4] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -295730,15 +295730,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq sl, lr, r4, lsr #1 │ │ │ │ + @ instruction: 0x01dea09c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub sl, r5, #20 │ │ │ │ ldr r9, [pc, #132] @ 12c3e8 <__cxa_atexit@plt+0x120d74> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr lr, [pc, #128] @ 12c3ec <__cxa_atexit@plt+0x120d78> │ │ │ │ @@ -295772,15 +295772,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12c3f0 <__cxa_atexit@plt+0x120d7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldrsheq r9, [lr, #240] @ 0xf0 │ │ │ │ + bicseq r9, lr, r8, ror #31 │ │ │ │ biceq r7, r8, r8, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12c420 <__cxa_atexit@plt+0x120dac> │ │ │ │ ldr r7, [pc, #64] @ 12c454 <__cxa_atexit@plt+0x120de0> │ │ │ │ @@ -295797,15 +295797,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r7} │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 12c358 <__cxa_atexit@plt+0x120ce4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrheq r9, [lr, #248] @ 0xf8 │ │ │ │ + ldrheq r9, [lr, #240] @ 0xf0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12c478 <__cxa_atexit@plt+0x120e04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -295841,16 +295841,16 @@ │ │ │ │ str sl, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - ldrsbeq r9, [lr, #224] @ 0xe0 │ │ │ │ - bicseq r9, lr, ip, ror #29 │ │ │ │ + bicseq r9, lr, r8, asr #29 │ │ │ │ + bicseq r9, lr, r4, ror #29 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12c544 <__cxa_atexit@plt+0x120ed0> │ │ │ │ ldr r3, [pc, #32] @ 12c54c <__cxa_atexit@plt+0x120ed8> │ │ │ │ @@ -296081,17 +296081,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, lr, r4, ror #19 │ │ │ │ - bicseq r9, lr, r0, lsr fp │ │ │ │ - bicseq r9, lr, r0, ror #20 │ │ │ │ + ldrsbeq r9, [lr, #156] @ 0x9c │ │ │ │ + bicseq r9, lr, r8, lsr #22 │ │ │ │ + bicseq r9, lr, r8, asr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12c954 <__cxa_atexit@plt+0x1212e0> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -296123,15 +296123,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r9, lr, ip, ror r9 │ │ │ │ + bicseq r9, lr, r4, ror r9 │ │ │ │ andeq r0, r0, ip, ror #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12c9f8 <__cxa_atexit@plt+0x121384> │ │ │ │ @@ -296164,15 +296164,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r9, [lr, #136] @ 0x88 │ │ │ │ + ldrsbeq r9, [lr, #128] @ 0x80 │ │ │ │ andeq r0, r0, r8, asr #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12cad4 <__cxa_atexit@plt+0x121460> │ │ │ │ @@ -296222,15 +296222,15 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r9, lr, r4, asr #18 │ │ │ │ + bicseq r9, lr, ip, lsr r9 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #112] @ 12cb80 <__cxa_atexit@plt+0x12150c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ @@ -296257,15 +296257,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq r9, lr, ip, lsl #17 │ │ │ │ + bicseq r9, lr, r4, lsl #17 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12cbd4 <__cxa_atexit@plt+0x121560> │ │ │ │ @@ -296280,15 +296280,15 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, r7, r8} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, lr, r8, lsl r8 │ │ │ │ + bicseq r9, lr, r0, lsl r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp fp, sl │ │ │ │ bhi 12cc70 <__cxa_atexit@plt+0x1215fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -296323,16 +296323,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, lr, ip, asr r6 │ │ │ │ - bicseq r9, lr, r4, asr r9 │ │ │ │ + bicseq r9, lr, r4, asr r6 │ │ │ │ + bicseq r9, lr, ip, asr #18 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -296353,16 +296353,16 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsheq r9, [lr, #108] @ 0x6c │ │ │ │ - bicseq r9, lr, ip, ror #13 │ │ │ │ + ldrsheq r9, [lr, #100] @ 0x64 │ │ │ │ + bicseq r9, lr, r4, ror #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12cd68 <__cxa_atexit@plt+0x1216f4> │ │ │ │ @@ -296443,17 +296443,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 16cd8ec <__cxa_atexit@plt+0x16c2278> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - bicseq r9, lr, r8, lsl #12 │ │ │ │ + bicseq r9, lr, r0, lsl #12 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - ldrsbeq r9, [lr, #80] @ 0x50 │ │ │ │ + bicseq r9, lr, r8, asr #11 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12ceac <__cxa_atexit@plt+0x121838> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -296461,30 +296461,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r9, [lr, #56] @ 0x38 │ │ │ │ + ldrsbeq r9, [lr, #48] @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12cee8 <__cxa_atexit@plt+0x121874> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12cef0 <__cxa_atexit@plt+0x12187c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01de939c │ │ │ │ + @ instruction: 0x01de9394 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12cf2c <__cxa_atexit@plt+0x1218b8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -296493,15 +296493,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16f5628 <__cxa_atexit@plt+0x16e9fb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, lr, r8, asr r3 │ │ │ │ + bicseq r9, lr, r0, asr r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12cfb4 <__cxa_atexit@plt+0x121940> │ │ │ │ @@ -296533,16 +296533,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - bicseq r9, lr, r4, lsr #8 │ │ │ │ - bicseq r9, lr, r4, asr r4 │ │ │ │ + bicseq r9, lr, ip, lsl r4 │ │ │ │ + bicseq r9, lr, ip, asr #8 │ │ │ │ biceq r6, r8, r8, lsr lr │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12d00c <__cxa_atexit@plt+0x121998> │ │ │ │ @@ -296604,15 +296604,15 @@ │ │ │ │ sub r3, r6, #23 │ │ │ │ str r3, [r5, #20] │ │ │ │ str lr, [r8, #-16] │ │ │ │ str r0, [r8, #-12] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r1, [r8, #-4] │ │ │ │ str r2, [r8, #8] │ │ │ │ - b dca528 <__cxa_atexit@plt+0xdbeeb4> │ │ │ │ + b f273ec <__cxa_atexit@plt+0xf1bd78> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ biceq r6, r8, ip, lsl #26 │ │ │ │ @@ -296629,15 +296629,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ - b dca528 <__cxa_atexit@plt+0xdbeeb4> │ │ │ │ + b f273ec <__cxa_atexit@plt+0xf1bd78> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ biceq r6, r8, ip, lsr #25 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -296656,15 +296656,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r9, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ stm r5, {r2, lr} │ │ │ │ sub r9, r6, #6 │ │ │ │ mov sl, r7 │ │ │ │ - b ded2cc <__cxa_atexit@plt+0xde1c58> │ │ │ │ + b f4a190 <__cxa_atexit@plt+0xf3eb1c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -296716,15 +296716,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - bicseq r9, lr, r4 │ │ │ │ + ldrsheq r8, [lr, #252] @ 0xfc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12d2d4 <__cxa_atexit@plt+0x121c60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -296745,15 +296745,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12d328 <__cxa_atexit@plt+0x121cb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrsbeq r9, [lr, #4] │ │ │ │ + bicseq r9, lr, ip, asr #1 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12d3c4 <__cxa_atexit@plt+0x121d50> │ │ │ │ @@ -296802,15 +296802,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ biceq r6, r8, r4, ror sl │ │ │ │ - ldrsbeq r8, [lr, #224] @ 0xe0 │ │ │ │ + bicseq r8, lr, r8, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -296880,17 +296880,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01de9094 │ │ │ │ - bicseq r8, lr, r0, lsl #28 │ │ │ │ - bicseq r8, lr, r4, lsr #29 │ │ │ │ + bicseq r9, lr, ip, lsl #1 │ │ │ │ + ldrsheq r8, [lr, #216] @ 0xd8 │ │ │ │ + @ instruction: 0x01de8e9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ @@ -296948,21 +296948,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, lr, ip, ror pc │ │ │ │ - ldrsheq r8, [lr, #192] @ 0xc0 │ │ │ │ - bicseq r8, lr, ip, lsl #27 │ │ │ │ - bicseq r8, lr, ip, ror #31 │ │ │ │ - bicseq r8, lr, r0, asr sp │ │ │ │ - bicseq r8, lr, r4, lsr #28 │ │ │ │ - ldrsheq r8, [lr, #220] @ 0xdc │ │ │ │ + bicseq r8, lr, r4, ror pc │ │ │ │ + bicseq r8, lr, r8, ror #25 │ │ │ │ + bicseq r8, lr, r4, lsl #27 │ │ │ │ + bicseq r8, lr, r4, ror #31 │ │ │ │ + bicseq r8, lr, r8, asr #26 │ │ │ │ + bicseq r8, lr, ip, lsl lr │ │ │ │ + ldrsheq r8, [lr, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12d6c8 <__cxa_atexit@plt+0x122054> │ │ │ │ ldr r2, [pc, #72] @ 12d6d4 <__cxa_atexit@plt+0x122060> │ │ │ │ @@ -296982,15 +296982,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrsbeq r8, [lr, #188] @ 0xbc │ │ │ │ + ldrsbeq r8, [lr, #180] @ 0xb4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12d6fc <__cxa_atexit@plt+0x122088> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -297011,15 +297011,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12d750 <__cxa_atexit@plt+0x1220dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r8, lr, ip, lsr #25 │ │ │ │ + bicseq r8, lr, r4, lsr #25 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12d7ec <__cxa_atexit@plt+0x122178> │ │ │ │ @@ -297068,15 +297068,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ biceq r6, r8, r0, asr r6 │ │ │ │ - bicseq r8, lr, r8, lsr #21 │ │ │ │ + bicseq r8, lr, r0, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -297146,17 +297146,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq r8, lr, ip, lsl #25 │ │ │ │ - ldrsheq r8, [lr, #152] @ 0x98 │ │ │ │ - @ instruction: 0x01de8a9c │ │ │ │ + bicseq r8, lr, r4, lsl #25 │ │ │ │ + ldrsheq r8, [lr, #144] @ 0x90 │ │ │ │ + @ instruction: 0x01de8a94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ @@ -297214,21 +297214,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, lr, r4, asr fp │ │ │ │ - bicseq r8, lr, r8, asr #17 │ │ │ │ - bicseq r8, lr, r4, ror #18 │ │ │ │ - bicseq r8, lr, r4, asr #23 │ │ │ │ - bicseq r8, lr, r8, lsr #18 │ │ │ │ - ldrsheq r8, [lr, #156] @ 0x9c │ │ │ │ - ldrsbeq r8, [lr, #148] @ 0x94 │ │ │ │ + bicseq r8, lr, ip, asr #22 │ │ │ │ + bicseq r8, lr, r0, asr #17 │ │ │ │ + bicseq r8, lr, ip, asr r9 │ │ │ │ + ldrheq r8, [lr, #188] @ 0xbc │ │ │ │ + bicseq r8, lr, r0, lsr #18 │ │ │ │ + ldrsheq r8, [lr, #148] @ 0x94 │ │ │ │ + bicseq r8, lr, ip, asr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12daf0 <__cxa_atexit@plt+0x12247c> │ │ │ │ ldr r2, [pc, #72] @ 12dafc <__cxa_atexit@plt+0x122488> │ │ │ │ @@ -297248,15 +297248,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrheq r8, [lr, #116] @ 0x74 │ │ │ │ + bicseq r8, lr, ip, lsr #15 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12db24 <__cxa_atexit@plt+0x1224b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -297277,15 +297277,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12db78 <__cxa_atexit@plt+0x122504> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r8, lr, r4, lsl #17 │ │ │ │ + bicseq r8, lr, ip, ror r8 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12dc68 <__cxa_atexit@plt+0x1225f4> │ │ │ │ @@ -297349,19 +297349,19 @@ │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ ldrdeq r6, [r8, #24] │ │ │ │ - bicseq r8, lr, ip, lsr #12 │ │ │ │ + bicseq r8, lr, r4, lsr #12 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - bicseq r8, lr, r4, lsl #14 │ │ │ │ - ldrheq r8, [lr, #120] @ 0x78 │ │ │ │ - bicseq r8, lr, r8, ror #18 │ │ │ │ + ldrsheq r8, [lr, #108] @ 0x6c │ │ │ │ + ldrheq r8, [lr, #112] @ 0x70 │ │ │ │ + bicseq r8, lr, r0, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12dd34 <__cxa_atexit@plt+0x1226c0> │ │ │ │ @@ -297393,17 +297393,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ sub r8, r6, #30 │ │ │ │ bx ip │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - bicseq r8, lr, ip, lsl #12 │ │ │ │ - bicseq r8, lr, r4, asr #13 │ │ │ │ - bicseq r8, lr, r4, ror r8 │ │ │ │ + bicseq r8, lr, r4, lsl #12 │ │ │ │ + ldrheq r8, [lr, #108] @ 0x6c │ │ │ │ + bicseq r8, lr, ip, ror #16 │ │ │ │ biceq r5, r8, r0, lsr lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -297453,15 +297453,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, lr, r4, ror r5 │ │ │ │ + bicseq r8, lr, ip, ror #10 │ │ │ │ biceq r5, r8, r0, ror sp │ │ │ │ biceq r6, r8, r4, asr #32 │ │ │ │ biceq r4, r8, ip, lsl #16 │ │ │ │ @ instruction: 0xffff1820 │ │ │ │ @ instruction: 0xffff1868 │ │ │ │ strdeq r5, [r8, #248] @ 0xf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -297578,16 +297578,16 @@ │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r8, lr, r0, lsr r3 │ │ │ │ - @ instruction: 0x01de8398 │ │ │ │ + bicseq r8, lr, r8, lsr #6 │ │ │ │ + @ instruction: 0x01de8390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -297609,16 +297609,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12e0ac <__cxa_atexit@plt+0x122a38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01de829c │ │ │ │ - bicseq r8, lr, ip, lsl #6 │ │ │ │ + @ instruction: 0x01de8294 │ │ │ │ + bicseq r8, lr, r4, lsl #6 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12e10c <__cxa_atexit@plt+0x122a98> │ │ │ │ @@ -297639,15 +297639,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01de8198 │ │ │ │ + @ instruction: 0x01de8190 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12e140 <__cxa_atexit@plt+0x122acc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -297668,15 +297668,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12e194 <__cxa_atexit@plt+0x122b20> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r8, lr, r8, ror #4 │ │ │ │ + bicseq r8, lr, r0, ror #4 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12e284 <__cxa_atexit@plt+0x122c10> │ │ │ │ @@ -297740,19 +297740,19 @@ │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ biceq r5, r8, r8, asr #23 │ │ │ │ - bicseq r8, lr, r0, lsl r0 │ │ │ │ + bicseq r8, lr, r8 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - bicseq r8, lr, r8, ror #1 │ │ │ │ - @ instruction: 0x01de819c │ │ │ │ - bicseq r8, lr, ip, asr #6 │ │ │ │ + bicseq r8, lr, r0, ror #1 │ │ │ │ + @ instruction: 0x01de8194 │ │ │ │ + bicseq r8, lr, r4, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12e350 <__cxa_atexit@plt+0x122cdc> │ │ │ │ @@ -297784,17 +297784,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ sub r8, r6, #30 │ │ │ │ bx ip │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - ldrsheq r7, [lr, #240] @ 0xf0 │ │ │ │ - bicseq r8, lr, r8, lsr #1 │ │ │ │ - bicseq r8, lr, r8, asr r2 │ │ │ │ + bicseq r7, lr, r8, ror #31 │ │ │ │ + bicseq r8, lr, r0, lsr #1 │ │ │ │ + bicseq r8, lr, r0, asr r2 │ │ │ │ biceq r5, r8, r4, lsl r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -297844,15 +297844,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r7, lr, r8, asr pc │ │ │ │ + bicseq r7, lr, r0, asr pc │ │ │ │ biceq r5, r8, r4, asr r7 │ │ │ │ biceq r5, r8, r4, lsr sl │ │ │ │ strdeq r4, [r8, #16] │ │ │ │ @ instruction: 0xffff1204 │ │ │ │ @ instruction: 0xffff124c │ │ │ │ biceq r5, r8, r8, ror #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -297969,16 +297969,16 @@ │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r7, lr, r4, lsl sp │ │ │ │ - bicseq r7, lr, ip, ror sp │ │ │ │ + bicseq r7, lr, ip, lsl #26 │ │ │ │ + bicseq r7, lr, r4, ror sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -298000,16 +298000,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12e6c8 <__cxa_atexit@plt+0x123054> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, lr, r0, lsl #25 │ │ │ │ - ldrsheq r7, [lr, #192] @ 0xc0 │ │ │ │ + bicseq r7, lr, r8, ror ip │ │ │ │ + bicseq r7, lr, r8, ror #25 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12e728 <__cxa_atexit@plt+0x1230b4> │ │ │ │ @@ -298030,15 +298030,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - bicseq r7, lr, ip, ror fp │ │ │ │ + bicseq r7, lr, r4, ror fp │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12e75c <__cxa_atexit@plt+0x1230e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -298059,15 +298059,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12e7b0 <__cxa_atexit@plt+0x12313c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r7, lr, ip, asr #24 │ │ │ │ + bicseq r7, lr, r4, asr #24 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12e84c <__cxa_atexit@plt+0x1231d8> │ │ │ │ @@ -298116,15 +298116,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ biceq r5, r8, ip, lsl #12 │ │ │ │ - bicseq r7, lr, r8, asr #20 │ │ │ │ + bicseq r7, lr, r0, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -298194,17 +298194,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq r7, lr, ip, lsl #24 │ │ │ │ - bicseq r7, lr, r8, ror r9 │ │ │ │ - bicseq r7, lr, ip, lsl sl │ │ │ │ + bicseq r7, lr, r4, lsl #24 │ │ │ │ + bicseq r7, lr, r0, ror r9 │ │ │ │ + bicseq r7, lr, r4, lsl sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ @@ -298290,26 +298290,26 @@ │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, lr, r4, lsr #21 │ │ │ │ - bicseq r7, lr, r0, lsl r8 │ │ │ │ - bicseq r7, lr, ip, lsl #15 │ │ │ │ - ldrsbeq r7, [lr, #136] @ 0x88 │ │ │ │ - ldrheq r7, [lr, #128] @ 0x80 │ │ │ │ - bicseq r7, lr, ip, asr fp │ │ │ │ - bicseq r7, lr, r0, asr #17 │ │ │ │ - @ instruction: 0x01de7994 │ │ │ │ - bicseq r7, lr, ip, ror #18 │ │ │ │ - ldrsheq r7, [lr, #168] @ 0xa8 │ │ │ │ - bicseq r7, lr, ip, ror #16 │ │ │ │ - bicseq r7, lr, r8, lsl #18 │ │ │ │ + @ instruction: 0x01de7a9c │ │ │ │ + bicseq r7, lr, r8, lsl #16 │ │ │ │ + bicseq r7, lr, r4, lsl #15 │ │ │ │ + ldrsbeq r7, [lr, #128] @ 0x80 │ │ │ │ + bicseq r7, lr, r8, lsr #17 │ │ │ │ + bicseq r7, lr, r4, asr fp │ │ │ │ + ldrheq r7, [lr, #136] @ 0x88 │ │ │ │ + bicseq r7, lr, ip, lsl #19 │ │ │ │ + bicseq r7, lr, r4, ror #18 │ │ │ │ + ldrsheq r7, [lr, #160] @ 0xa0 │ │ │ │ + bicseq r7, lr, r4, ror #16 │ │ │ │ + bicseq r7, lr, r0, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12ebd4 <__cxa_atexit@plt+0x123560> │ │ │ │ ldr r2, [pc, #72] @ 12ebe0 <__cxa_atexit@plt+0x12356c> │ │ │ │ @@ -298329,15 +298329,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrsbeq r7, [lr, #96] @ 0x60 │ │ │ │ + bicseq r7, lr, r8, asr #13 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12ec08 <__cxa_atexit@plt+0x123594> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -298358,15 +298358,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12ec5c <__cxa_atexit@plt+0x1235e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r7, lr, r0, lsr #15 │ │ │ │ + @ instruction: 0x01de7798 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12ecf8 <__cxa_atexit@plt+0x123684> │ │ │ │ @@ -298415,15 +298415,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ biceq r5, r8, r4, ror #2 │ │ │ │ - @ instruction: 0x01de759c │ │ │ │ + @ instruction: 0x01de7594 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -298493,17 +298493,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq r7, lr, r0, lsl #15 │ │ │ │ - bicseq r7, lr, ip, ror #9 │ │ │ │ - @ instruction: 0x01de7590 │ │ │ │ + bicseq r7, lr, r8, ror r7 │ │ │ │ + bicseq r7, lr, r4, ror #9 │ │ │ │ + bicseq r7, lr, r8, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ @@ -298589,26 +298589,26 @@ │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r7, [lr, #88] @ 0x58 │ │ │ │ - bicseq r7, lr, r4, ror #6 │ │ │ │ - bicseq r7, lr, r0, ror #5 │ │ │ │ - bicseq r7, lr, ip, lsr #8 │ │ │ │ - bicseq r7, lr, r4, lsl #8 │ │ │ │ - ldrheq r7, [lr, #96] @ 0x60 │ │ │ │ - bicseq r7, lr, r4, lsl r4 │ │ │ │ - bicseq r7, lr, r8, ror #9 │ │ │ │ - bicseq r7, lr, r0, asr #9 │ │ │ │ - bicseq r7, lr, ip, asr #12 │ │ │ │ - bicseq r7, lr, r0, asr #7 │ │ │ │ - bicseq r7, lr, ip, asr r4 │ │ │ │ + ldrsheq r7, [lr, #80] @ 0x50 │ │ │ │ + bicseq r7, lr, ip, asr r3 │ │ │ │ + ldrsbeq r7, [lr, #40] @ 0x28 │ │ │ │ + bicseq r7, lr, r4, lsr #8 │ │ │ │ + ldrsheq r7, [lr, #60] @ 0x3c │ │ │ │ + bicseq r7, lr, r8, lsr #13 │ │ │ │ + bicseq r7, lr, ip, lsl #8 │ │ │ │ + bicseq r7, lr, r0, ror #9 │ │ │ │ + ldrheq r7, [lr, #72] @ 0x48 │ │ │ │ + bicseq r7, lr, r4, asr #12 │ │ │ │ + ldrheq r7, [lr, #56] @ 0x38 │ │ │ │ + bicseq r7, lr, r4, asr r4 │ │ │ │ biceq r4, r8, r0, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12f08c <__cxa_atexit@plt+0x123a18> │ │ │ │ @@ -298637,15 +298637,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 12f0b8 <__cxa_atexit@plt+0x123a44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r7, lr, ip, lsr #4 │ │ │ │ + bicseq r7, lr, r4, lsr #4 │ │ │ │ biceq r4, r8, ip, lsr #23 │ │ │ │ @ instruction: 0xffff2648 │ │ │ │ @ instruction: 0xffff40a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 12f0dc <__cxa_atexit@plt+0x123a68> │ │ │ │ @@ -298699,15 +298699,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - bicseq r7, lr, r0, lsl r1 │ │ │ │ + bicseq r7, lr, r8, lsl #2 │ │ │ │ @ instruction: 0x01ac30cb │ │ │ │ biceq r4, r8, ip, lsl #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -298772,15 +298772,15 @@ │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - ldrheq r7, [lr] │ │ │ │ + bicseq r7, lr, r8, lsr #1 │ │ │ │ @ instruction: 0x01c84998 │ │ │ │ @ instruction: 0xffff243c │ │ │ │ @ instruction: 0xffff3e9c │ │ │ │ biceq r4, r8, r4, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -298817,15 +298817,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - bicseq r6, lr, ip, ror #31 │ │ │ │ + bicseq r6, lr, r4, ror #31 │ │ │ │ biceq r4, r8, r0, ror #17 │ │ │ │ @ instruction: 0xffff2378 │ │ │ │ @ instruction: 0xffff3dd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -298867,15 +298867,15 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - bicseq r6, lr, ip, ror pc │ │ │ │ + bicseq r6, lr, r4, ror pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12f4b4 <__cxa_atexit@plt+0x123e40> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -298900,15 +298900,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - bicseq r6, lr, r4, ror #29 │ │ │ │ + ldrsbeq r6, [lr, #236] @ 0xec │ │ │ │ biceq r4, r8, ip, ror #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12f528 <__cxa_atexit@plt+0x123eb4> │ │ │ │ @@ -298945,15 +298945,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r6, lr, r8, ror #28 │ │ │ │ + bicseq r6, lr, r0, ror #28 │ │ │ │ biceq r4, r8, r0, lsl #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12f5c4 <__cxa_atexit@plt+0x123f50> │ │ │ │ ldr r2, [pc, #36] @ 12f5cc <__cxa_atexit@plt+0x123f58> │ │ │ │ @@ -298964,15 +298964,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 1108c4 <__cxa_atexit@plt+0x105250> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r3, r8, r8, lsl #31 │ │ │ │ - bicseq r6, lr, r4, asr #25 │ │ │ │ + ldrheq r6, [lr, #204] @ 0xcc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12f690 <__cxa_atexit@plt+0x12401c> │ │ │ │ ldr lr, [pc, #188] @ 12f6b0 <__cxa_atexit@plt+0x12403c> │ │ │ │ @@ -299021,17 +299021,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, lr, r0, ror ip │ │ │ │ - ldrheq r6, [lr, #192] @ 0xc0 │ │ │ │ - bicseq r6, lr, r0, lsr pc │ │ │ │ + bicseq r6, lr, r8, ror #24 │ │ │ │ + bicseq r6, lr, r8, lsr #25 │ │ │ │ + bicseq r6, lr, r8, lsr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12f730 <__cxa_atexit@plt+0x1240bc> │ │ │ │ @@ -299055,16 +299055,16 @@ │ │ │ │ add r0, r3, #24 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, lr, r0, lsl #24 │ │ │ │ - bicseq r6, lr, r0, lsl #29 │ │ │ │ + ldrsheq r6, [lr, #184] @ 0xb8 │ │ │ │ + bicseq r6, lr, r8, ror lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12f7e4 <__cxa_atexit@plt+0x124170> │ │ │ │ ldr lr, [pc, #160] @ 12f804 <__cxa_atexit@plt+0x124190> │ │ │ │ @@ -299106,16 +299106,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, lr, r0, lsl #22 │ │ │ │ - ldrsbeq r6, [lr, #208] @ 0xd0 │ │ │ │ + ldrsheq r6, [lr, #168] @ 0xa8 │ │ │ │ + bicseq r6, lr, r8, asr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12f86c <__cxa_atexit@plt+0x1241f8> │ │ │ │ @@ -299134,15 +299134,15 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, lr, r8, lsr sp │ │ │ │ + bicseq r6, lr, r0, lsr sp │ │ │ │ biceq r4, r8, r4, lsl r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12f8b8 <__cxa_atexit@plt+0x124244> │ │ │ │ @@ -299192,15 +299192,15 @@ │ │ │ │ ldr r0, [r3, #12]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ biceq r3, r8, r8, lsr #24 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldrsheq r6, [lr, #148] @ 0x94 │ │ │ │ + bicseq r6, lr, ip, ror #19 │ │ │ │ biceq r4, r8, r0, lsr r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12f9b0 <__cxa_atexit@plt+0x12433c> │ │ │ │ ldr r3, [pc, #56] @ 12f9bc <__cxa_atexit@plt+0x124348> │ │ │ │ @@ -299217,15 +299217,15 @@ │ │ │ │ add r8, r3, #3 │ │ │ │ b 1108c4 <__cxa_atexit@plt+0x105250> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r3, r8, ip, lsr #23 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq r6, lr, r8, ror r9 │ │ │ │ + bicseq r6, lr, r0, ror r9 │ │ │ │ biceq r4, r8, ip, asr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #92] @ 12fa44 <__cxa_atexit@plt+0x1243d0> │ │ │ │ @@ -299337,19 +299337,19 @@ │ │ │ │ ldr r7, [pc, #28] @ 12fbac <__cxa_atexit@plt+0x124538> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - bicseq r6, lr, r4, lsr #17 │ │ │ │ + @ instruction: 0x01de689c │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0x01c8439c │ │ │ │ biceq r2, r8, ip, ror sl │ │ │ │ - bicseq r6, lr, r0, lsl #18 │ │ │ │ + ldrsheq r6, [lr, #136] @ 0x88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #156] @ 12fc70 <__cxa_atexit@plt+0x1245fc> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -299390,15 +299390,15 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ - ldrheq r6, [lr, #112] @ 0x70 │ │ │ │ + bicseq r6, lr, r8, lsr #15 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12fcdc <__cxa_atexit@plt+0x124668> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -299423,15 +299423,15 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - bicseq r6, lr, r0, lsl r7 │ │ │ │ + bicseq r6, lr, r8, lsl #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -299537,15 +299537,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ biceq r2, r8, ip, ror #13 │ │ │ │ - bicseq r6, lr, r0, ror r5 │ │ │ │ + bicseq r6, lr, r8, ror #10 │ │ │ │ biceq r3, r8, ip, asr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ bic r0, r7, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r2, r5 │ │ │ │ @@ -299793,40 +299793,40 @@ │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror #28 │ │ │ │ andeq r0, r0, r4, asr lr │ │ │ │ - ldrheq r6, [lr, #20] │ │ │ │ + bicseq r6, lr, ip, lsr #3 │ │ │ │ biceq r2, r8, ip, lsl #7 │ │ │ │ @ instruction: 0x01c82398 │ │ │ │ biceq r2, r8, r4, lsr #7 │ │ │ │ - bicseq r6, lr, r8, ror r1 │ │ │ │ + bicseq r6, lr, r0, ror r1 │ │ │ │ @ instruction: 0x000007bc │ │ │ │ biceq r2, r8, r0, lsl #11 │ │ │ │ andeq r0, r0, ip, lsl #13 │ │ │ │ - ldrsheq r6, [lr, #12] │ │ │ │ + ldrsheq r6, [lr, #4] │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ muleq r0, ip, r5 │ │ │ │ - bicseq r6, lr, ip, lsr #6 │ │ │ │ + bicseq r6, lr, r4, lsr #6 │ │ │ │ biceq r3, r8, r0, lsr #22 │ │ │ │ muleq r0, r4, r2 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - bicseq r6, lr, ip, ror r2 │ │ │ │ - ldrsbeq r6, [lr, #16] │ │ │ │ + bicseq r6, lr, r4, ror r2 │ │ │ │ + bicseq r6, lr, r8, asr #3 │ │ │ │ @ instruction: 0xffffa44c │ │ │ │ @ instruction: 0xffffa540 │ │ │ │ strheq r2, [r8, #88] @ 0x58 │ │ │ │ - bicseq r6, lr, ip, lsr r4 │ │ │ │ - bicseq r6, lr, ip, lsr #4 │ │ │ │ - bicseq r6, lr, ip, lsr #5 │ │ │ │ + bicseq r6, lr, r4, lsr r4 │ │ │ │ + bicseq r6, lr, r4, lsr #4 │ │ │ │ + bicseq r6, lr, r4, lsr #5 │ │ │ │ andeq r0, r0, r0, lsl #9 │ │ │ │ - bicseq r6, lr, r0, lsr r3 │ │ │ │ - bicseq r6, lr, r8, lsr #7 │ │ │ │ + bicseq r6, lr, r8, lsr #6 │ │ │ │ + bicseq r6, lr, r0, lsr #7 │ │ │ │ biceq r3, r8, r8, ror #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -299850,16 +299850,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1303b0 <__cxa_atexit@plt+0x124d3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - bicseq r5, lr, r4, lsl pc │ │ │ │ - bicseq r5, lr, ip, lsl #31 │ │ │ │ + bicseq r5, lr, ip, lsl #30 │ │ │ │ + bicseq r5, lr, r4, lsl #31 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ biceq r3, r8, r0, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ @@ -299900,16 +299900,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - bicseq r5, lr, r8, ror #28 │ │ │ │ - ldrsheq r5, [lr, #232] @ 0xe8 │ │ │ │ + bicseq r5, lr, r0, ror #28 │ │ │ │ + ldrsheq r5, [lr, #224] @ 0xe0 │ │ │ │ biceq r3, r8, ip, lsl sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1304d8 <__cxa_atexit@plt+0x124e64> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -299933,16 +299933,16 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, lr, r8, asr #27 │ │ │ │ - bicseq r5, lr, r8, asr lr │ │ │ │ + bicseq r5, lr, r0, asr #27 │ │ │ │ + bicseq r5, lr, r0, asr lr │ │ │ │ @ instruction: 0x01c83998 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -299959,16 +299959,16 @@ │ │ │ │ b 13d760 <__cxa_atexit@plt+0x1320ec> │ │ │ │ ldr r3, [pc, #24] @ 130564 <__cxa_atexit@plt+0x124ef0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, lr, r8, asr sp │ │ │ │ - ldrsbeq r5, [lr, #212] @ 0xd4 │ │ │ │ + bicseq r5, lr, r0, asr sp │ │ │ │ + bicseq r5, lr, ip, asr #27 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ biceq r3, r8, ip, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ @@ -300055,15 +300055,15 @@ │ │ │ │ ldr r0, [r3, #12]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ biceq r3, r8, r0, lsl #9 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - bicseq r5, lr, r8, ror #24 │ │ │ │ + bicseq r5, lr, r0, ror #24 │ │ │ │ biceq r3, r8, r0, lsr #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 130724 <__cxa_atexit@plt+0x1250b0> │ │ │ │ ldr r7, [pc, #48] @ 130730 <__cxa_atexit@plt+0x1250bc> │ │ │ │ @@ -300078,15 +300078,15 @@ │ │ │ │ add r8, r7, #2 │ │ │ │ b 1108c4 <__cxa_atexit@plt+0x105250> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r3, r8, r4, lsl r4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsheq r5, [lr, #188] @ 0xbc │ │ │ │ + ldrsheq r5, [lr, #180] @ 0xb4 │ │ │ │ biceq r3, r8, r8, lsl r6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #96] @ 1307bc <__cxa_atexit@plt+0x125148> │ │ │ │ @@ -300112,15 +300112,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - bicseq r5, lr, r8, lsl #23 │ │ │ │ + bicseq r5, lr, r0, lsl #23 │ │ │ │ @ instruction: 0x01c83590 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1307fc <__cxa_atexit@plt+0x125188> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ @@ -300130,15 +300130,15 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 129514 <__cxa_atexit@plt+0x11dea0> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, lr, r4, lsr #22 │ │ │ │ + bicseq r5, lr, ip, lsl fp │ │ │ │ biceq r3, r8, r8, lsl #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -300156,16 +300156,16 @@ │ │ │ │ b 13d760 <__cxa_atexit@plt+0x1320ec> │ │ │ │ ldr r3, [pc, #24] @ 130878 <__cxa_atexit@plt+0x125204> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, lr, r8, lsr sl │ │ │ │ - bicseq r5, lr, r4, asr #21 │ │ │ │ + bicseq r5, lr, r0, lsr sl │ │ │ │ + ldrheq r5, [lr, #172] @ 0xac │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ biceq r3, r8, r8, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -300320,21 +300320,21 @@ │ │ │ │ ldr sl, [pc, #36] @ 130b10 <__cxa_atexit@plt+0x12549c> │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r5, [lr, #128] @ 0x80 │ │ │ │ + bicseq r5, lr, r8, asr #17 │ │ │ │ biceq r3, r8, r4, lsl #4 │ │ │ │ biceq r1, r8, ip, lsr #20 │ │ │ │ biceq r1, r8, r8, lsr sl │ │ │ │ biceq r1, r8, r4, asr #20 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - bicseq r5, lr, r8, ror #18 │ │ │ │ + bicseq r5, lr, r0, ror #18 │ │ │ │ biceq r3, r8, r4, ror #7 │ │ │ │ @ instruction: 0xffff608c │ │ │ │ biceq r1, r8, r0, lsr #21 │ │ │ │ biceq r1, r8, ip, lsr #21 │ │ │ │ strheq r1, [r8, #168] @ 0xa8 │ │ │ │ @ instruction: 0xffff63e0 │ │ │ │ @ instruction: 0xffffe670 │ │ │ │ @@ -300453,15 +300453,15 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ biceq r1, r8, r0, lsr #17 │ │ │ │ - bicseq r5, lr, r4, lsr #14 │ │ │ │ + bicseq r5, lr, ip, lsl r7 │ │ │ │ biceq r2, r8, r4, ror r8 │ │ │ │ biceq r2, r8, r0, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #156] @ 130dcc <__cxa_atexit@plt+0x125758> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ @@ -300500,17 +300500,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r5, lr, ip, lsr #12 │ │ │ │ + bicseq r5, lr, r4, lsr #12 │ │ │ │ ldrdeq r1, [r8, #124] @ 0x7c │ │ │ │ - bicseq r5, lr, r0, ror #12 │ │ │ │ + bicseq r5, lr, r8, asr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ @@ -300537,16 +300537,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r1, r8, r4, lsr r7 │ │ │ │ - ldrheq r5, [lr, #88] @ 0x58 │ │ │ │ - @ instruction: 0x01de5590 │ │ │ │ + ldrheq r5, [lr, #80] @ 0x50 │ │ │ │ + bicseq r5, lr, r8, lsl #11 │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r6, [pc, #180] @ 130f30 <__cxa_atexit@plt+0x1258bc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r6, [r5, #4] │ │ │ │ @@ -300588,15 +300588,15 @@ │ │ │ │ ldr sl, [pc, #56] @ 130f54 <__cxa_atexit@plt+0x1258e0> │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01de5490 │ │ │ │ + bicseq r5, lr, r8, lsl #9 │ │ │ │ @ instruction: 0xffff5c48 │ │ │ │ biceq r1, r8, ip, asr r6 │ │ │ │ biceq r1, r8, r8, ror #12 │ │ │ │ biceq r1, r8, r4, ror r6 │ │ │ │ @ instruction: 0xffff5f9c │ │ │ │ ldrdeq r2, [r8, #212] @ 0xd4 │ │ │ │ strdeq r1, [r8, #92] @ 0x5c │ │ │ │ @@ -300725,19 +300725,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 13115c <__cxa_atexit@plt+0x125ae8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ - bicseq r5, lr, r8, asr #4 │ │ │ │ + bicseq r5, lr, r0, asr #4 │ │ │ │ andeq r6, r1, r8, lsl r2 │ │ │ │ biceq r2, r8, r8, asr lr │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - bicseq r5, lr, r0, ror #5 │ │ │ │ + ldrsbeq r5, [lr, #40] @ 0x28 │ │ │ │ biceq r2, r8, ip, asr #23 │ │ │ │ strdeq r1, [r8, #52] @ 0x34 │ │ │ │ biceq r1, r8, r0, lsl #8 │ │ │ │ biceq r1, r8, ip, lsl #8 │ │ │ │ @ instruction: 0xffff5a98 │ │ │ │ biceq r1, r8, ip, lsr #9 │ │ │ │ strheq r1, [r8, #72] @ 0x48 │ │ │ │ @@ -300795,15 +300795,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 131274 <__cxa_atexit@plt+0x125c00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - bicseq r5, lr, r4, lsl #2 │ │ │ │ + ldrsheq r5, [lr, #12] │ │ │ │ ldrdeq r6, [r1], -r4 │ │ │ │ biceq r2, r8, r0, asr #26 │ │ │ │ biceq r2, r8, ip, lsl ip │ │ │ │ andeq r0, r0, r7, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [pc, #252] @ 13138c <__cxa_atexit@plt+0x125d18> │ │ │ │ @@ -300868,15 +300868,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - bicseq r5, lr, ip, asr #32 │ │ │ │ + bicseq r5, lr, r4, asr #32 │ │ │ │ biceq r2, r8, r4, lsr #22 │ │ │ │ @ instruction: 0xffffdd44 │ │ │ │ @ instruction: 0xffffe598 │ │ │ │ @ instruction: 0xffffe1e8 │ │ │ │ @ instruction: 0xffffdec0 │ │ │ │ @ instruction: 0xffffe288 │ │ │ │ biceq r2, r8, r8, ror #21 │ │ │ │ @@ -300931,15 +300931,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 131490 <__cxa_atexit@plt+0x125e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r4, lr, r0, asr #30 │ │ │ │ + bicseq r4, lr, r8, lsr pc │ │ │ │ biceq r2, r8, r4, lsr #20 │ │ │ │ @ instruction: 0xffffdc34 │ │ │ │ @ instruction: 0xffffe488 │ │ │ │ @ instruction: 0xffffe0d8 │ │ │ │ @ instruction: 0xffffddb0 │ │ │ │ @ instruction: 0xffffe178 │ │ │ │ biceq r2, r8, ip, ror #19 │ │ │ │ @@ -301008,15 +301008,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - bicseq r4, lr, ip, lsl lr │ │ │ │ + bicseq r4, lr, r4, lsl lr │ │ │ │ strdeq r2, [r8, #132] @ 0x84 │ │ │ │ @ instruction: 0xffffdb14 │ │ │ │ @ instruction: 0xffffe368 │ │ │ │ @ instruction: 0xffffdfb8 │ │ │ │ @ instruction: 0xffffdc90 │ │ │ │ @ instruction: 0xffffe058 │ │ │ │ strheq r2, [r8, #136] @ 0x88 │ │ │ │ @@ -301071,15 +301071,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 1316c0 <__cxa_atexit@plt+0x12604c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r4, lr, r0, lsl sp │ │ │ │ + bicseq r4, lr, r8, lsl #26 │ │ │ │ strdeq r2, [r8, #116] @ 0x74 │ │ │ │ @ instruction: 0xffffda04 │ │ │ │ @ instruction: 0xffffe258 │ │ │ │ @ instruction: 0xffffdea8 │ │ │ │ @ instruction: 0xffffdb80 │ │ │ │ @ instruction: 0xffffdf48 │ │ │ │ biceq r2, r8, ip, asr #6 │ │ │ │ @@ -301100,16 +301100,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r4, lr, r0, ror fp │ │ │ │ - @ instruction: 0x01de4e98 │ │ │ │ + bicseq r4, lr, r8, ror #22 │ │ │ │ + @ instruction: 0x01de4e90 │ │ │ │ biceq r2, r8, ip, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 11a350 <__cxa_atexit@plt+0x10ecdc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -301147,16 +301147,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrsheq r4, [lr, #172] @ 0xac │ │ │ │ - bicseq r4, lr, r0, lsr ip │ │ │ │ + ldrsheq r4, [lr, #164] @ 0xa4 │ │ │ │ + bicseq r4, lr, r8, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 131830 <__cxa_atexit@plt+0x1261bc> │ │ │ │ @@ -301167,15 +301167,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r4, [lr, #188] @ 0xbc │ │ │ │ + ldrheq r4, [lr, #180] @ 0xb4 │ │ │ │ biceq r1, r8, r4, ror pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 131874 <__cxa_atexit@plt+0x126200> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -301183,15 +301183,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 13187c <__cxa_atexit@plt+0x126208> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111c38 <__cxa_atexit@plt+0x1065c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, lr, ip, lsl #20 │ │ │ │ + bicseq r4, lr, r4, lsl #20 │ │ │ │ biceq r1, r8, ip, ror #28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r1, r6 │ │ │ │ sub lr, r5, #24 │ │ │ │ cmp fp, lr │ │ │ │ bhi 131924 <__cxa_atexit@plt+0x1262b0> │ │ │ │ @@ -301232,16 +301232,16 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r4, [lr, #156] @ 0x9c │ │ │ │ - bicseq r4, lr, r4, lsl #20 │ │ │ │ + ldrheq r4, [lr, #148] @ 0x94 │ │ │ │ + ldrsheq r4, [lr, #156] @ 0x9c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ biceq r1, r8, r0, lsr #27 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -301401,17 +301401,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r4, lr, r8, lsr #20 │ │ │ │ - bicseq r4, lr, r8, lsr #18 │ │ │ │ - ldrheq r4, [lr, #136] @ 0x88 │ │ │ │ + bicseq r4, lr, r0, lsr #20 │ │ │ │ + bicseq r4, lr, r0, lsr #18 │ │ │ │ + ldrheq r4, [lr, #128] @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -301437,16 +301437,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 131c7c <__cxa_atexit@plt+0x126608> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r4, [lr, #120] @ 0x78 │ │ │ │ - bicseq r4, lr, r8, asr #14 │ │ │ │ + ldrheq r4, [lr, #112] @ 0x70 │ │ │ │ + bicseq r4, lr, r0, asr #14 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ biceq r2, r8, r4, lsl r2 │ │ │ │ andeq r0, r0, r6, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -301485,15 +301485,15 @@ │ │ │ │ b 123ce8 <__cxa_atexit@plt+0x118674> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - bicseq r4, lr, r0, lsr #17 │ │ │ │ + @ instruction: 0x01de4898 │ │ │ │ biceq r2, r8, ip, asr r1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -301520,15 +301520,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - bicseq r4, lr, ip, asr r6 │ │ │ │ + bicseq r4, lr, r4, asr r6 │ │ │ │ ldrdeq r2, [r8] │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 131e48 <__cxa_atexit@plt+0x1267d4> │ │ │ │ @@ -301613,17 +301613,17 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #21 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ - bicseq r4, lr, r4, asr r5 │ │ │ │ - bicseq r4, lr, r4, lsr #11 │ │ │ │ - bicseq r4, lr, r0, lsl #10 │ │ │ │ + bicseq r4, lr, ip, asr #10 │ │ │ │ + @ instruction: 0x01de459c │ │ │ │ + ldrsheq r4, [lr, #72] @ 0x48 │ │ │ │ biceq r1, r8, r4, asr pc │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #56] @ 131f90 <__cxa_atexit@plt+0x12691c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -301696,17 +301696,17 @@ │ │ │ │ mov r6, #20 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - bicseq r4, lr, ip, lsr r3 │ │ │ │ - ldrheq r4, [lr, #60] @ 0x3c │ │ │ │ - bicseq r4, lr, ip, asr r3 │ │ │ │ + bicseq r4, lr, r4, lsr r3 │ │ │ │ + ldrheq r4, [lr, #52] @ 0x34 │ │ │ │ + bicseq r4, lr, r4, asr r3 │ │ │ │ biceq r1, r8, r8, lsl #28 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ @@ -301756,18 +301756,18 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ - bicseq r4, lr, r0, asr #5 │ │ │ │ + ldrheq r4, [lr, #40] @ 0x28 │ │ │ │ andeq r0, r0, r0, lsr r9 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - bicseq r4, lr, ip, lsl #6 │ │ │ │ + bicseq r4, lr, r4, lsl #6 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ biceq r1, r8, r0, lsl sp │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [pc, #184] @ 132254 <__cxa_atexit@plt+0x126be0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -301815,17 +301815,17 @@ │ │ │ │ b 132774 <__cxa_atexit@plt+0x127100> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - bicseq r4, lr, ip, asr #3 │ │ │ │ - bicseq r4, lr, r8, ror r0 │ │ │ │ - ldrsheq r4, [lr, #12] │ │ │ │ + bicseq r4, lr, r4, asr #3 │ │ │ │ + bicseq r4, lr, r0, ror r0 │ │ │ │ + ldrsheq r4, [lr, #4] │ │ │ │ biceq r1, r8, ip, lsr #24 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #16]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -301862,17 +301862,17 @@ │ │ │ │ mov r7, fp │ │ │ │ b 132774 <__cxa_atexit@plt+0x127100> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r4, lr, r4, lsl #2 │ │ │ │ - ldrheq r3, [lr, #240] @ 0xf0 │ │ │ │ - bicseq r4, lr, r4, lsr r0 │ │ │ │ + ldrsheq r4, [lr, #12] │ │ │ │ + bicseq r3, lr, r8, lsr #31 │ │ │ │ + bicseq r4, lr, ip, lsr #32 │ │ │ │ biceq r1, r8, r0, ror fp │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ 132360 <__cxa_atexit@plt+0x126cec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -301922,15 +301922,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq r4, lr, ip, asr #3 │ │ │ │ + bicseq r4, lr, r4, asr #3 │ │ │ │ biceq r1, r8, r8, lsl #21 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -301986,17 +301986,17 @@ │ │ │ │ b 132774 <__cxa_atexit@plt+0x127100> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - bicseq r3, lr, r0, lsr #30 │ │ │ │ - ldrsbeq r3, [lr, #220] @ 0xdc │ │ │ │ - bicseq r3, lr, r0, asr lr │ │ │ │ + bicseq r3, lr, r8, lsl pc │ │ │ │ + ldrsbeq r3, [lr, #212] @ 0xd4 │ │ │ │ + bicseq r3, lr, r8, asr #28 │ │ │ │ biceq r1, r8, r0, lsl #19 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #16]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -302033,17 +302033,17 @@ │ │ │ │ mov r7, fp │ │ │ │ b 132774 <__cxa_atexit@plt+0x127100> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r3, lr, r8, asr lr │ │ │ │ - bicseq r3, lr, r4, lsl sp │ │ │ │ - bicseq r3, lr, r8, lsl #27 │ │ │ │ + bicseq r3, lr, r0, asr lr │ │ │ │ + bicseq r3, lr, ip, lsl #26 │ │ │ │ + bicseq r3, lr, r0, lsl #27 │ │ │ │ biceq r1, r8, r4, asr #17 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #36] @ 13260c <__cxa_atexit@plt+0x126f98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -302093,15 +302093,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq r3, lr, r0, lsr #30 │ │ │ │ + bicseq r3, lr, r8, lsl pc │ │ │ │ ldrdeq r1, [r8, #124] @ 0x7c │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -302137,17 +302137,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 132770 <__cxa_atexit@plt+0x1270fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r3, lr, r0, asr #24 │ │ │ │ - bicseq r3, lr, r0, asr #25 │ │ │ │ - bicseq r3, lr, r0, ror #24 │ │ │ │ + bicseq r3, lr, r8, lsr ip │ │ │ │ + ldrheq r3, [lr, #200] @ 0xc8 │ │ │ │ + bicseq r3, lr, r8, asr ip │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 132810 <__cxa_atexit@plt+0x12719c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -302207,19 +302207,19 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x01de3b9c │ │ │ │ + bicseq r3, lr, ip, asr #27 │ │ │ │ + bicseq r3, lr, r8, lsl #24 │ │ │ │ bicseq r3, lr, r4, lsr #23 │ │ │ │ - ldrsbeq r3, [lr, #212] @ 0xd4 │ │ │ │ - bicseq r3, lr, r0, lsl ip │ │ │ │ - bicseq r3, lr, ip, lsr #23 │ │ │ │ - bicseq r3, lr, ip, ror #21 │ │ │ │ + bicseq r3, lr, r4, ror #21 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -302253,18 +302253,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 132944 <__cxa_atexit@plt+0x1272d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r3, [lr, #204] @ 0xcc │ │ │ │ - ldrsheq r3, [lr, #168] @ 0xa8 │ │ │ │ - @ instruction: 0x01de3a94 │ │ │ │ - ldrsbeq r3, [lr, #148] @ 0x94 │ │ │ │ + ldrheq r3, [lr, #196] @ 0xc4 │ │ │ │ + ldrsheq r3, [lr, #160] @ 0xa0 │ │ │ │ + bicseq r3, lr, ip, lsl #21 │ │ │ │ + bicseq r3, lr, ip, asr #19 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -302280,15 +302280,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1329a4 <__cxa_atexit@plt+0x127330> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r3, lr, r8, asr sl │ │ │ │ + bicseq r3, lr, r0, asr sl │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -302304,15 +302304,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 132a04 <__cxa_atexit@plt+0x127390> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r3, [lr, #152] @ 0x98 │ │ │ │ + ldrsheq r3, [lr, #144] @ 0x90 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ biceq r1, r8, r8, lsl #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -302593,24 +302593,24 @@ │ │ │ │ add r8, r6, #3 │ │ │ │ add r9, r5, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - bicseq r3, lr, r4, asr #11 │ │ │ │ + ldrheq r3, [lr, #92] @ 0x5c │ │ │ │ @ instruction: 0xfffeb9b4 │ │ │ │ @ instruction: 0xfffea984 │ │ │ │ biceq pc, r7, ip, lsl #19 │ │ │ │ biceq pc, r7, r4, lsr #14 │ │ │ │ biceq pc, r7, r0, lsr #13 │ │ │ │ strdeq pc, [r7, #136] @ 0x88 │ │ │ │ biceq r0, r8, r4, lsr #25 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ - ldrheq r3, [lr, #80] @ 0x50 │ │ │ │ + bicseq r3, lr, r8, lsr #11 │ │ │ │ @ instruction: 0xffffec20 │ │ │ │ biceq r0, r8, r4, ror #31 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 132f18 <__cxa_atexit@plt+0x1278a4> │ │ │ │ @@ -302793,17 +302793,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe5f4 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ - bicseq r3, lr, r4, ror r1 │ │ │ │ - bicseq r3, lr, r0, asr #5 │ │ │ │ - bicseq r3, lr, r8, ror #3 │ │ │ │ + bicseq r3, lr, ip, ror #2 │ │ │ │ + ldrheq r3, [lr, #40] @ 0x28 │ │ │ │ + bicseq r3, lr, r0, ror #3 │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1331e0 <__cxa_atexit@plt+0x127b6c> │ │ │ │ @@ -302863,17 +302863,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - bicseq r3, lr, r8, ror r1 │ │ │ │ - bicseq r3, lr, r8, ror r1 │ │ │ │ - bicseq r3, lr, r8, lsl r1 │ │ │ │ + bicseq r3, lr, r0, ror r1 │ │ │ │ + bicseq r3, lr, r0, ror r1 │ │ │ │ + bicseq r3, lr, r0, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13333c <__cxa_atexit@plt+0x127cc8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -302902,17 +302902,17 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r3, lr, r0, asr #1 │ │ │ │ - bicseq r3, lr, r0, asr #1 │ │ │ │ - bicseq r3, lr, r0, rrx │ │ │ │ + ldrheq r3, [lr, #8] │ │ │ │ + ldrheq r3, [lr, #8] │ │ │ │ + bicseq r3, lr, r8, asr r0 │ │ │ │ biceq r0, r8, ip, lsr #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -302950,15 +302950,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 118c70 <__cxa_atexit@plt+0x10d5fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, lr, r4, ror lr │ │ │ │ + bicseq r2, lr, ip, ror #28 │ │ │ │ biceq r0, r8, r8, asr #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1334f0 <__cxa_atexit@plt+0x127e7c> │ │ │ │ ldr r2, [pc, #212] @ 133510 <__cxa_atexit@plt+0x127e9c> │ │ │ │ @@ -303013,18 +303013,18 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r2, lr, ip, lsl lr │ │ │ │ + bicseq r2, lr, r4, lsl lr │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - bicseq r3, lr, r0, lsr #2 │ │ │ │ + bicseq r3, lr, r8, lsl r1 │ │ │ │ biceq r0, r8, r0, asr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -303062,15 +303062,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r3, lr, r0, asr #32 │ │ │ │ + bicseq r3, lr, r8, lsr r0 │ │ │ │ biceq r0, r8, r0, lsl r1 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -303132,17 +303132,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - bicseq r2, lr, r4, asr #24 │ │ │ │ + bicseq r2, lr, ip, lsr ip │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - bicseq r2, lr, r8, ror #29 │ │ │ │ + bicseq r2, lr, r0, ror #29 │ │ │ │ biceq r0, r8, r8, ror #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -303171,15 +303171,15 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - bicseq r2, lr, r8, lsr #28 │ │ │ │ + bicseq r2, lr, r0, lsr #28 │ │ │ │ biceq r0, r8, r0, lsl #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -303232,21 +303232,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - bicseq r2, lr, r8, asr #22 │ │ │ │ + bicseq r2, lr, r0, asr #22 │ │ │ │ biceq r0, r8, r4, lsl #14 │ │ │ │ @ instruction: 0x0000bab8 │ │ │ │ andeq pc, r0, r4, ror #1 │ │ │ │ muleq r0, r0, fp │ │ │ │ - bicseq r2, lr, r0, ror fp │ │ │ │ - bicseq r2, lr, r8, asr sp │ │ │ │ + bicseq r2, lr, r8, ror #22 │ │ │ │ + bicseq r2, lr, r0, asr sp │ │ │ │ biceq r0, r8, r8, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [pc, #148] @ 133950 <__cxa_atexit@plt+0x1282dc> │ │ │ │ @@ -303616,15 +303616,15 @@ │ │ │ │ ldr r6, [pc, #24] @ 133e84 <__cxa_atexit@plt+0x128810> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r2, lr, ip, asr r5 │ │ │ │ + bicseq r2, lr, r4, asr r5 │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ biceq r0, r8, r4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -303869,19 +303869,19 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #12]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r2, lr, r8, ror r1 │ │ │ │ + bicseq r2, lr, r0, ror r1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - bicseq r2, lr, r8, asr r1 │ │ │ │ - ldrsbeq r2, [lr] │ │ │ │ + bicseq r2, lr, r0, asr r1 │ │ │ │ + bicseq r2, lr, r8, asr #1 │ │ │ │ biceq pc, r7, ip, lsl #24 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13430c <__cxa_atexit@plt+0x128c98> │ │ │ │ str r8, [r5] │ │ │ │ @@ -303953,18 +303953,18 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r2, lr, ip, asr #32 │ │ │ │ + bicseq r2, lr, r4, asr #32 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ - bicseq r2, lr, r4, lsl #2 │ │ │ │ + ldrsheq r2, [lr, #12] │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ strheq pc, [r7, #172] @ 0xac @ │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -303997,15 +303997,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 134478 <__cxa_atexit@plt+0x128e04> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq r1, lr, r4, asr #31 │ │ │ │ + ldrheq r1, [lr, #252] @ 0xfc │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ biceq pc, r7, r8, lsl sl @ │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [r5, #24] │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -304041,15 +304041,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 134528 <__cxa_atexit@plt+0x128eb4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r1, lr, r8, lsr #29 │ │ │ │ + bicseq r1, lr, r0, lsr #29 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ biceq pc, r7, r8, ror #18 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r6 │ │ │ │ str r8, [r5, #8] │ │ │ │ @@ -304076,15 +304076,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 1345b4 <__cxa_atexit@plt+0x128f40> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r1, lr, ip, lsl lr │ │ │ │ + bicseq r1, lr, r4, lsl lr │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldrdeq pc, [r7, #140] @ 0x8c │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -304107,15 +304107,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 134630 <__cxa_atexit@plt+0x128fbc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - @ instruction: 0x01de1d90 │ │ │ │ + bicseq r1, lr, r8, lsl #27 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -304152,16 +304152,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 1346f0 <__cxa_atexit@plt+0x12907c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, lr, r8, lsl sp │ │ │ │ - bicseq r1, lr, r4, lsr #24 │ │ │ │ + bicseq r1, lr, r0, lsl sp │ │ │ │ + bicseq r1, lr, ip, lsl ip │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ biceq pc, r7, r0, lsr #15 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -304215,16 +304215,16 @@ │ │ │ │ ldr r3, [pc, #36] @ 1347ec <__cxa_atexit@plt+0x129178> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, lr, ip, asr fp │ │ │ │ - bicseq r1, lr, r8, lsr ip │ │ │ │ + bicseq r1, lr, r4, asr fp │ │ │ │ + bicseq r1, lr, r0, lsr ip │ │ │ │ muleq r0, r8, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ biceq pc, r7, r4, lsr #13 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ @@ -304409,15 +304409,15 @@ │ │ │ │ ldr r6, [pc, #24] @ 134ae8 <__cxa_atexit@plt+0x129474> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r1, lr, ip, ror #17 │ │ │ │ + bicseq r1, lr, r4, ror #17 │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ biceq pc, r7, r4, lsr #7 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -304726,27 +304726,27 @@ │ │ │ │ mov r9, r2 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ biceq lr, r7, ip, ror #16 │ │ │ │ - bicseq r1, lr, ip, lsl #12 │ │ │ │ - bicseq r1, lr, r4, lsl #11 │ │ │ │ + bicseq r1, lr, r4, lsl #12 │ │ │ │ + bicseq r1, lr, ip, ror r5 │ │ │ │ muleq r0, r8, r3 │ │ │ │ - bicseq r1, lr, ip, lsr r5 │ │ │ │ - ldrsbeq r1, [lr, #88] @ 0x58 │ │ │ │ - ldrsheq r1, [lr, #68] @ 0x44 │ │ │ │ + bicseq r1, lr, r4, lsr r5 │ │ │ │ + ldrsbeq r1, [lr, #80] @ 0x50 │ │ │ │ + bicseq r1, lr, ip, ror #9 │ │ │ │ muleq r0, r8, sl │ │ │ │ ldrdeq r9, [r0], -r8 │ │ │ │ - bicseq r1, lr, r4, lsr #11 │ │ │ │ - bicseq r1, lr, r0, lsr #16 │ │ │ │ - bicseq r1, lr, r8, lsr r5 │ │ │ │ - bicseq r1, lr, r4, ror #9 │ │ │ │ - bicseq r1, lr, r0, lsr #12 │ │ │ │ + @ instruction: 0x01de159c │ │ │ │ + bicseq r1, lr, r8, lsl r8 │ │ │ │ + bicseq r1, lr, r0, lsr r5 │ │ │ │ + ldrsbeq r1, [lr, #76] @ 0x4c │ │ │ │ + bicseq r1, lr, r8, lsl r6 │ │ │ │ strdeq lr, [r7, #232] @ 0xe8 │ │ │ │ andeq r9, r0, r8, lsr #13 │ │ │ │ biceq pc, r7, r4, lsl r0 @ │ │ │ │ biceq lr, r7, r4, lsr #12 │ │ │ │ biceq lr, r7, ip, asr #12 │ │ │ │ @ instruction: 0xffffa240 │ │ │ │ @ instruction: 0xffffaa94 │ │ │ │ @@ -304830,19 +304830,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r1, lr, r0, ror r2 │ │ │ │ + bicseq r1, lr, r8, ror #4 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - bicseq r1, lr, ip, asr #4 │ │ │ │ - ldrheq r1, [lr, #28] │ │ │ │ + bicseq r1, lr, r4, asr #4 │ │ │ │ + ldrheq r1, [lr, #20] │ │ │ │ biceq lr, r7, r8, lsl #26 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -304870,15 +304870,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - bicseq r1, lr, r4, lsl r2 │ │ │ │ + bicseq r1, lr, ip, lsl #4 │ │ │ │ biceq lr, r7, r8, ror ip │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -304914,15 +304914,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 1352cc <__cxa_atexit@plt+0x129c58> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r1, lr, r4, lsl #2 │ │ │ │ + ldrsheq r1, [lr, #12] │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ biceq lr, r7, r4, asr #23 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -304945,15 +304945,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 135348 <__cxa_atexit@plt+0x129cd4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r1, lr, r8, ror r0 │ │ │ │ + bicseq r1, lr, r0, ror r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -304986,16 +304986,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 1353f4 <__cxa_atexit@plt+0x129d80> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, lr, r0 │ │ │ │ - bicseq r0, lr, ip, lsl #30 │ │ │ │ + ldrsheq r0, [lr, #248] @ 0xf8 │ │ │ │ + bicseq r0, lr, r4, lsl #30 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01c7ea9c │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -305039,16 +305039,16 @@ │ │ │ │ ldr r3, [pc, #32] @ 1354c8 <__cxa_atexit@plt+0x129e54> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r0, lr, r8, asr lr │ │ │ │ - bicseq r0, lr, ip, lsr pc │ │ │ │ + bicseq r0, lr, r0, asr lr │ │ │ │ + bicseq r0, lr, r4, lsr pc │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ biceq lr, r7, r8, asr #19 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -305238,31 +305238,31 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #60] @ 135804 <__cxa_atexit@plt+0x12a190> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + bicseq r0, lr, r0, asr ip │ │ │ │ + ldrsheq r0, [lr, #180] @ 0xb4 │ │ │ │ bicseq r0, lr, r8, asr ip │ │ │ │ - ldrsheq r0, [lr, #188] @ 0xbc │ │ │ │ - bicseq r0, lr, r0, ror #24 │ │ │ │ @ instruction: 0xffffe1f0 │ │ │ │ - bicseq r0, lr, ip, asr #24 │ │ │ │ + bicseq r0, lr, r4, asr #24 │ │ │ │ ldrdeq lr, [r7, #116] @ 0x74 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffe6cc4 │ │ │ │ biceq sp, r7, ip, lsr r1 │ │ │ │ strexbeq ip, ip, [r7] │ │ │ │ ldrdeq lr, [r7, #40] @ 0x28 │ │ │ │ @ instruction: 0x00009bbc │ │ │ │ andeq sp, r0, r8, ror #3 │ │ │ │ muleq r0, r4, ip │ │ │ │ - bicseq r0, lr, r4, ror ip │ │ │ │ - bicseq r0, lr, ip, asr lr │ │ │ │ + bicseq r0, lr, ip, ror #24 │ │ │ │ + bicseq r0, lr, r4, asr lr │ │ │ │ biceq lr, r7, r8, ror r6 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #116] @ 1358ac <__cxa_atexit@plt+0x12a238> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -305380,16 +305380,16 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldrheq r0, [lr, #156] @ 0x9c │ │ │ │ - ldrsheq r0, [lr, #148] @ 0x94 │ │ │ │ + ldrheq r0, [lr, #148] @ 0x94 │ │ │ │ + bicseq r0, lr, ip, ror #19 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ strdeq lr, [r7, #40] @ 0x28 │ │ │ │ @ instruction: 0x01c7cd94 │ │ │ │ biceq ip, r7, r0, lsr #27 │ │ │ │ biceq ip, r7, ip, lsr #27 │ │ │ │ biceq ip, r7, r0, ror #24 │ │ │ │ @ instruction: 0xffff1178 │ │ │ │ @@ -305542,15 +305542,15 @@ │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, asr #6 │ │ │ │ - bicseq r0, lr, r4, asr #14 │ │ │ │ + bicseq r0, lr, ip, lsr r7 │ │ │ │ biceq lr, r7, r0, lsr #4 │ │ │ │ biceq sp, r7, ip, ror #17 │ │ │ │ @ instruction: 0xffff944c │ │ │ │ @ instruction: 0xffff9ca0 │ │ │ │ @ instruction: 0xffff98f0 │ │ │ │ @ instruction: 0xffff95c8 │ │ │ │ @ instruction: 0xffff9990 │ │ │ │ @@ -305616,15 +305616,15 @@ │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - bicseq r0, lr, r4, lsl #12 │ │ │ │ + ldrsheq r0, [lr, #92] @ 0x5c │ │ │ │ strdeq lr, [r7, #8] │ │ │ │ @ instruction: 0xffff930c │ │ │ │ @ instruction: 0xffff9b60 │ │ │ │ @ instruction: 0xffff97b0 │ │ │ │ @ instruction: 0xffff9488 │ │ │ │ @ instruction: 0xffff9850 │ │ │ │ strheq lr, [r7, #8] │ │ │ │ @@ -305682,15 +305682,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldrsheq r0, [lr, #68] @ 0x44 │ │ │ │ + bicseq r0, lr, ip, ror #9 │ │ │ │ biceq sp, r7, ip, ror #31 │ │ │ │ @ instruction: 0xffff91fc │ │ │ │ @ instruction: 0xffff9a50 │ │ │ │ @ instruction: 0xffff96a0 │ │ │ │ @ instruction: 0xffff9378 │ │ │ │ @ instruction: 0xffff9740 │ │ │ │ strheq sp, [r7, #240] @ 0xf0 │ │ │ │ @@ -305830,27 +305830,27 @@ │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - bicseq r0, lr, r8, lsr r3 │ │ │ │ - bicseq r0, lr, r8, asr #5 │ │ │ │ - bicseq r0, lr, ip, lsr r3 │ │ │ │ - bicseq r0, lr, r0, lsl #6 │ │ │ │ - @ instruction: 0x01de029c │ │ │ │ + bicseq r0, lr, r0, lsr r3 │ │ │ │ + bicseq r0, lr, r0, asr #5 │ │ │ │ + bicseq r0, lr, r4, lsr r3 │ │ │ │ + ldrsheq r0, [lr, #40] @ 0x28 │ │ │ │ + @ instruction: 0x01de0294 │ │ │ │ @ instruction: 0xffffd890 │ │ │ │ - bicseq r0, lr, r8, ror #5 │ │ │ │ + bicseq r0, lr, r0, ror #5 │ │ │ │ biceq sp, r7, r0, ror lr │ │ │ │ andeq r9, r0, r0, asr r2 │ │ │ │ andeq ip, r0, ip, ror r8 │ │ │ │ andeq r9, r0, r8, lsr #6 │ │ │ │ - bicseq r0, lr, r8, lsl #6 │ │ │ │ - ldrsheq r0, [lr, #64] @ 0x40 │ │ │ │ + bicseq r0, lr, r0, lsl #6 │ │ │ │ + bicseq r0, lr, r8, ror #9 │ │ │ │ biceq sp, r7, r8, asr #26 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 136180 <__cxa_atexit@plt+0x12ab0c> │ │ │ │ ldr r3, [pc, #272] @ 13627c <__cxa_atexit@plt+0x12ac08> │ │ │ │ @@ -305917,22 +305917,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd704 │ │ │ │ - bicseq r0, lr, r0, ror #2 │ │ │ │ + bicseq r0, lr, r8, asr r1 │ │ │ │ biceq sp, r7, r0, lsl sp │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r9, r0, ip, asr #1 │ │ │ │ strdeq ip, [r0], -r8 │ │ │ │ andeq r9, r0, r4, lsr #3 │ │ │ │ - bicseq r0, lr, r4, lsl #3 │ │ │ │ - bicseq r0, lr, ip, ror #6 │ │ │ │ + bicseq r0, lr, ip, ror r1 │ │ │ │ + bicseq r0, lr, r4, ror #6 │ │ │ │ biceq sp, r7, r0, lsl #24 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp lr, r3 │ │ │ │ @@ -306016,25 +306016,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsheq pc, [sp, #244] @ 0xf4 @ │ │ │ │ - bicseq pc, sp, ip, ror pc @ │ │ │ │ - ldrsheq pc, [sp, #240] @ 0xf0 @ │ │ │ │ + bicseq pc, sp, ip, ror #31 │ │ │ │ + bicseq pc, sp, r4, ror pc @ │ │ │ │ + bicseq pc, sp, r8, ror #31 │ │ │ │ @ instruction: 0xffffd584 │ │ │ │ - bicseq pc, sp, r0, ror #31 │ │ │ │ + ldrsbeq pc, [sp, #248] @ 0xf8 @ │ │ │ │ biceq sp, r7, r4, lsl #23 │ │ │ │ andeq r8, r0, r0, asr pc │ │ │ │ andeq ip, r0, ip, ror r5 │ │ │ │ andeq r9, r0, r8, lsr #32 │ │ │ │ - bicseq r0, lr, r8 │ │ │ │ - ldrsheq r0, [lr, #16] │ │ │ │ + bicseq r0, lr, r0 │ │ │ │ + bicseq r0, lr, r8, ror #3 │ │ │ │ @ instruction: 0x01c7d59c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 136484 <__cxa_atexit@plt+0x12ae10> │ │ │ │ @@ -306056,16 +306056,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, sp, r4, lsl lr @ │ │ │ │ - bicseq pc, sp, r0, lsl #29 │ │ │ │ + bicseq pc, sp, ip, lsl #28 │ │ │ │ + bicseq pc, sp, r8, ror lr @ │ │ │ │ strheq sp, [r7, #140] @ 0x8c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #24 │ │ │ │ cmp fp, lr │ │ │ │ bhi 136564 <__cxa_atexit@plt+0x12aef0> │ │ │ │ @@ -306112,18 +306112,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ddfd94 │ │ │ │ + bicseq pc, sp, ip, lsl #27 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0x01de0098 │ │ │ │ + @ instruction: 0x01de0090 │ │ │ │ biceq sp, r7, ip, asr r1 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -306194,17 +306194,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - bicseq pc, sp, r8, lsl #25 │ │ │ │ + bicseq pc, sp, r0, lsl #25 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - bicseq pc, sp, r4, lsl pc @ │ │ │ │ + bicseq pc, sp, ip, lsl #30 │ │ │ │ @ instruction: 0x01c7d690 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -306238,15 +306238,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - bicseq pc, sp, r0, asr #28 │ │ │ │ + bicseq pc, sp, r8, lsr lr @ │ │ │ │ strdeq sp, [r7, #84] @ 0x54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 136808 <__cxa_atexit@plt+0x12b194> │ │ │ │ @@ -306372,15 +306372,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ biceq fp, r7, r0, asr #24 │ │ │ │ - bicseq pc, sp, r8, lsr #21 │ │ │ │ + bicseq pc, sp, r0, lsr #21 │ │ │ │ ldrdeq sp, [r7, #48] @ 0x30 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 136a18 <__cxa_atexit@plt+0x12b3a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -306415,15 +306415,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ biceq fp, r7, r8, ror fp │ │ │ │ - bicseq pc, sp, r0, ror #19 │ │ │ │ + ldrsbeq pc, [sp, #152] @ 0x98 @ │ │ │ │ ldrdeq sp, [r7, #32] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 136a78 <__cxa_atexit@plt+0x12b404> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -306432,15 +306432,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 136c00 <__cxa_atexit@plt+0x12b58c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, sp, ip, lsl #16 │ │ │ │ + bicseq pc, sp, r4, lsl #16 │ │ │ │ biceq sp, r7, ip, lsl #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 136ae8 <__cxa_atexit@plt+0x12b474> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -306465,15 +306465,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 136b0c <__cxa_atexit@plt+0x12b498> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq pc, sp, r8, asr #15 │ │ │ │ + bicseq pc, sp, r0, asr #15 │ │ │ │ @ instruction: 0xffff1c30 │ │ │ │ biceq sp, r7, r0, lsr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -306673,16 +306673,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - bicseq pc, sp, ip, lsl #9 │ │ │ │ - ldrsheq pc, [sp, #68] @ 0x44 @ │ │ │ │ + bicseq pc, sp, r4, lsl #9 │ │ │ │ + bicseq pc, sp, ip, ror #9 │ │ │ │ biceq sp, r7, r4, asr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 136e90 <__cxa_atexit@plt+0x12b81c> │ │ │ │ @@ -306883,23 +306883,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - bicseq pc, sp, r8, lsl #5 │ │ │ │ + bicseq pc, sp, r0, lsl #5 │ │ │ │ @ instruction: 0xffffc800 │ │ │ │ - bicseq pc, sp, ip, asr r2 @ │ │ │ │ + bicseq pc, sp, r4, asr r2 @ │ │ │ │ strdeq ip, [r7, #216] @ 0xd8 │ │ │ │ andeq r8, r0, ip, asr #3 │ │ │ │ strdeq fp, [r0], -r8 │ │ │ │ andeq r8, r0, r4, lsr #5 │ │ │ │ - bicseq pc, sp, r4, lsl #5 │ │ │ │ - bicseq pc, sp, ip, ror #8 │ │ │ │ + bicseq pc, sp, ip, ror r2 @ │ │ │ │ + bicseq pc, sp, r4, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1371e4 <__cxa_atexit@plt+0x12bb70> │ │ │ │ @@ -306908,15 +306908,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrsheq pc, [sp, #28] @ │ │ │ │ + ldrsheq pc, [sp, #20] @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 137270 <__cxa_atexit@plt+0x12bbfc> │ │ │ │ ldr r2, [pc, #124] @ 13728c <__cxa_atexit@plt+0x12bc18> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -306948,16 +306948,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq pc, sp, r8, asr r0 @ │ │ │ │ - bicseq pc, sp, ip, lsl #3 │ │ │ │ + bicseq pc, sp, r0, asr r0 @ │ │ │ │ + bicseq pc, sp, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1372d4 <__cxa_atexit@plt+0x12bc60> │ │ │ │ @@ -306968,15 +306968,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, sp, r8, lsl r1 @ │ │ │ │ + bicseq pc, sp, r0, lsl r1 @ │ │ │ │ ldrdeq ip, [r7, #64] @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 137318 <__cxa_atexit@plt+0x12bca4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -306984,15 +306984,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 137320 <__cxa_atexit@plt+0x12bcac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111c38 <__cxa_atexit@plt+0x1065c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, sp, r8, ror #30 │ │ │ │ + bicseq lr, sp, r0, ror #30 │ │ │ │ @ instruction: 0x01c7c490 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1373f8 <__cxa_atexit@plt+0x12bd84> │ │ │ │ @@ -307047,18 +307047,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - bicseq lr, sp, ip, lsl pc │ │ │ │ + bicseq lr, sp, r4, lsl pc │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - bicseq pc, sp, r8, asr #3 │ │ │ │ + bicseq pc, sp, r0, asr #3 │ │ │ │ biceq ip, r7, r8, lsl #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -307092,15 +307092,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldrsheq pc, [sp, #4] @ │ │ │ │ + bicseq pc, sp, ip, ror #1 │ │ │ │ strheq ip, [r7, #156] @ 0x9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -307144,19 +307144,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - ldrsheq lr, [sp, #208] @ 0xd0 │ │ │ │ - bicseq pc, sp, ip, ror r0 @ │ │ │ │ - bicseq lr, sp, r8, asr sp │ │ │ │ + bicseq lr, sp, r8, ror #27 │ │ │ │ + bicseq pc, sp, r4, ror r0 @ │ │ │ │ + bicseq lr, sp, r0, asr sp │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - bicseq lr, sp, r8, ror #28 │ │ │ │ + bicseq lr, sp, r0, ror #28 │ │ │ │ biceq ip, r7, r0, ror #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #172] @ 137680 <__cxa_atexit@plt+0x12c00c> │ │ │ │ @@ -307201,17 +307201,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - bicseq lr, sp, ip, asr #25 │ │ │ │ - ldrheq lr, [sp, #196] @ 0xc4 │ │ │ │ - bicseq lr, sp, ip, ror #25 │ │ │ │ + bicseq lr, sp, r4, asr #25 │ │ │ │ + bicseq lr, sp, ip, lsr #25 │ │ │ │ + bicseq lr, sp, r4, ror #25 │ │ │ │ biceq ip, r7, r4, lsl #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 137704 <__cxa_atexit@plt+0x12c090> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -307240,17 +307240,17 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, sp, r4, lsl ip │ │ │ │ - ldrsheq lr, [sp, #188] @ 0xbc │ │ │ │ - bicseq lr, sp, r4, lsr ip │ │ │ │ + bicseq lr, sp, ip, lsl #24 │ │ │ │ + ldrsheq lr, [sp, #180] @ 0xb4 │ │ │ │ + bicseq lr, sp, ip, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1377a8 <__cxa_atexit@plt+0x12c134> │ │ │ │ ldr r2, [pc, #124] @ 1377c4 <__cxa_atexit@plt+0x12c150> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -307282,16 +307282,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq lr, sp, r0, lsr #22 │ │ │ │ - bicseq lr, sp, r4, asr ip │ │ │ │ + bicseq lr, sp, r8, lsl fp │ │ │ │ + bicseq lr, sp, ip, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13780c <__cxa_atexit@plt+0x12c198> │ │ │ │ @@ -307302,15 +307302,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, sp, r0, ror #23 │ │ │ │ + ldrsbeq lr, [sp, #184] @ 0xb8 │ │ │ │ strexbeq fp, r8, [r7] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 137850 <__cxa_atexit@plt+0x12c1dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -307318,15 +307318,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 137858 <__cxa_atexit@plt+0x12c1e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111c38 <__cxa_atexit@plt+0x1065c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, sp, r0, lsr sl │ │ │ │ + bicseq lr, sp, r8, lsr #20 │ │ │ │ biceq fp, r7, r8, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 137930 <__cxa_atexit@plt+0x12c2bc> │ │ │ │ @@ -307381,18 +307381,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - bicseq lr, sp, r4, ror #19 │ │ │ │ + ldrsbeq lr, [sp, #156] @ 0x9c │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x01ddec90 │ │ │ │ + bicseq lr, sp, r8, lsl #25 │ │ │ │ biceq fp, r7, r0, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -307426,15 +307426,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldrheq lr, [sp, #188] @ 0xbc │ │ │ │ + ldrheq lr, [sp, #180] @ 0xb4 │ │ │ │ biceq ip, r7, r4, lsl #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -307478,19 +307478,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - ldrheq lr, [sp, #136] @ 0x88 │ │ │ │ - bicseq lr, sp, r4, asr #22 │ │ │ │ - bicseq lr, sp, r0, lsr #16 │ │ │ │ + ldrheq lr, [sp, #128] @ 0x80 │ │ │ │ + bicseq lr, sp, ip, lsr fp │ │ │ │ + bicseq lr, sp, r8, lsl r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - bicseq lr, sp, r0, lsr r9 │ │ │ │ + bicseq lr, sp, r8, lsr #18 │ │ │ │ biceq ip, r7, r8, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #172] @ 137bb8 <__cxa_atexit@plt+0x12c544> │ │ │ │ @@ -307535,17 +307535,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x01dde794 │ │ │ │ - bicseq lr, sp, r0, lsl #15 │ │ │ │ - ldrheq lr, [sp, #116] @ 0x74 │ │ │ │ + bicseq lr, sp, ip, lsl #15 │ │ │ │ + bicseq lr, sp, r8, ror r7 │ │ │ │ + bicseq lr, sp, ip, lsr #15 │ │ │ │ biceq ip, r7, ip, asr #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 137c3c <__cxa_atexit@plt+0x12c5c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -307574,17 +307574,17 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq lr, [sp, #108] @ 0x6c │ │ │ │ - bicseq lr, sp, r8, asr #13 │ │ │ │ - ldrsheq lr, [sp, #108] @ 0x6c │ │ │ │ + ldrsbeq lr, [sp, #100] @ 0x64 │ │ │ │ + bicseq lr, sp, r0, asr #13 │ │ │ │ + ldrsheq lr, [sp, #100] @ 0x64 │ │ │ │ biceq ip, r7, ip, lsr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 137ce0 <__cxa_atexit@plt+0x12c66c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -307614,15 +307614,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq lr, sp, r4, ror #11 │ │ │ │ + ldrsbeq lr, [sp, #92] @ 0x5c │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ biceq ip, r7, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 137d64 <__cxa_atexit@plt+0x12c6f0> │ │ │ │ @@ -307648,15 +307648,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 137d88 <__cxa_atexit@plt+0x12c714> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq lr, sp, ip, asr #10 │ │ │ │ + bicseq lr, sp, r4, asr #10 │ │ │ │ @ instruction: 0xffff09b4 │ │ │ │ biceq fp, r7, r4, lsr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -307852,15 +307852,15 @@ │ │ │ │ ldr r5, [pc, #32] @ 1380bc <__cxa_atexit@plt+0x12ca48> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - bicseq lr, sp, r4, ror #4 │ │ │ │ + bicseq lr, sp, ip, asr r2 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ biceq sl, r7, r8, lsl r5 │ │ │ │ strheq sl, [r7, #76] @ 0x4c │ │ │ │ biceq fp, r7, r0, asr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -307888,15 +307888,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 138148 <__cxa_atexit@plt+0x12cad4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq lr, sp, ip, lsl #3 │ │ │ │ + bicseq lr, sp, r4, lsl #3 │ │ │ │ @ instruction: 0xffff05f4 │ │ │ │ biceq fp, r7, r4, ror #23 │ │ │ │ biceq fp, r7, r4, asr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ @@ -308083,15 +308083,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 138450 <__cxa_atexit@plt+0x12cddc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq sp, sp, ip, lsr #31 │ │ │ │ + bicseq sp, sp, r4, lsr #31 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ biceq fp, r7, r4, lsl #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub lr, r5, #16 │ │ │ │ cmp fp, lr │ │ │ │ bhi 138518 <__cxa_atexit@plt+0x12cea4> │ │ │ │ @@ -308155,16 +308155,16 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ bx r1 │ │ │ │ - bicseq sp, sp, ip, ror #27 │ │ │ │ - bicseq sp, sp, r8, lsr lr │ │ │ │ + bicseq sp, sp, r4, ror #27 │ │ │ │ + bicseq sp, sp, r0, lsr lr │ │ │ │ @ instruction: 0x01c7b79c │ │ │ │ biceq r9, r7, r4, asr #31 │ │ │ │ ldrdeq r9, [r7, #240] @ 0xf0 │ │ │ │ ldrdeq r9, [r7, #252] @ 0xfc │ │ │ │ @ instruction: 0xfffee628 │ │ │ │ biceq sl, r7, ip, lsr r0 │ │ │ │ biceq sl, r7, r8, asr #32 │ │ │ │ @@ -308183,20 +308183,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #28] @ 1385f0 <__cxa_atexit@plt+0x12cf7c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b e06e98 <__cxa_atexit@plt+0xdfb824> │ │ │ │ + b f63d5c <__cxa_atexit@plt+0xf586e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrheq sp, [sp, #196] @ 0xc4 │ │ │ │ - bicseq sp, sp, r4, lsr #25 │ │ │ │ + bicseq sp, sp, ip, lsr #25 │ │ │ │ + @ instruction: 0x01dddc9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #188] @ 1386c4 <__cxa_atexit@plt+0x12d050> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3], #-8 │ │ │ │ @@ -308242,19 +308242,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 1386c8 <__cxa_atexit@plt+0x12d054> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - bicseq sp, sp, r4, asr #23 │ │ │ │ + ldrheq sp, [sp, #188] @ 0xbc │ │ │ │ @ instruction: 0xfffd012c │ │ │ │ strdeq sl, [r7, #132] @ 0x84 │ │ │ │ - bicseq sp, sp, r4, lsl ip │ │ │ │ - bicseq sp, sp, r0, ror #26 │ │ │ │ + bicseq sp, sp, ip, lsl #24 │ │ │ │ + bicseq sp, sp, r8, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 138710 <__cxa_atexit@plt+0x12d09c> │ │ │ │ @@ -308263,15 +308263,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrsbeq sp, [sp, #192] @ 0xc0 │ │ │ │ + bicseq sp, sp, r8, asr #25 │ │ │ │ biceq fp, r7, r0, ror r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1387b4 <__cxa_atexit@plt+0x12d140> │ │ │ │ @@ -308410,15 +308410,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r2 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - bicseq sp, sp, ip, ror sl │ │ │ │ + bicseq sp, sp, r4, ror sl │ │ │ │ biceq fp, r7, r4, asr r5 │ │ │ │ biceq r9, r7, r8, lsl ip │ │ │ │ @ instruction: 0xffff6784 │ │ │ │ @ instruction: 0xffff6fd8 │ │ │ │ @ instruction: 0xffff6c28 │ │ │ │ @ instruction: 0xffff6900 │ │ │ │ @ instruction: 0xffff6cc8 │ │ │ │ @@ -308661,15 +308661,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r2 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0x01ddd690 │ │ │ │ + bicseq sp, sp, r8, lsl #13 │ │ │ │ biceq fp, r7, r8, ror #2 │ │ │ │ biceq r9, r7, ip, lsr #16 │ │ │ │ @ instruction: 0xffff6398 │ │ │ │ @ instruction: 0xffff6bec │ │ │ │ @ instruction: 0xffff683c │ │ │ │ @ instruction: 0xffff6514 │ │ │ │ @ instruction: 0xffff68dc │ │ │ │ @@ -308799,15 +308799,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - bicseq sp, sp, r4, asr #6 │ │ │ │ + bicseq sp, sp, ip, lsr r3 │ │ │ │ biceq sl, r7, ip, ror #14 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -308873,17 +308873,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01ddd29c │ │ │ │ + @ instruction: 0x01ddd294 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - bicseq sp, sp, ip, lsr r5 │ │ │ │ + bicseq sp, sp, r4, lsr r5 │ │ │ │ biceq sl, r7, ip, lsr r6 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -308915,15 +308915,15 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - bicseq sp, sp, r0, ror r4 │ │ │ │ + bicseq sp, sp, r8, ror #8 │ │ │ │ biceq sl, r7, r0, asr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1391f4 <__cxa_atexit@plt+0x12db80> │ │ │ │ @@ -309102,15 +309102,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 139444 <__cxa_atexit@plt+0x12ddd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - bicseq ip, sp, ip, lsr #29 │ │ │ │ + bicseq ip, sp, r4, lsr #29 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffcf3bc │ │ │ │ biceq r9, r7, r8, ror #22 │ │ │ │ biceq sl, r7, ip, asr #20 │ │ │ │ andeq r0, r0, r9, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -309446,15 +309446,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #7 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - bicseq ip, sp, ip, lsl #21 │ │ │ │ + bicseq ip, sp, r4, lsl #21 │ │ │ │ strdeq sl, [r7, #72] @ 0x48 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1399c4 <__cxa_atexit@plt+0x12e350> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -309511,15 +309511,15 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - bicseq ip, sp, r4, lsl #19 │ │ │ │ + bicseq ip, sp, ip, ror r9 │ │ │ │ strdeq sl, [r7, #52] @ 0x34 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #16] @ 139ac8 <__cxa_atexit@plt+0x12e454> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ @@ -309589,18 +309589,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - bicseq ip, sp, r8, asr r8 │ │ │ │ + bicseq ip, sp, r0, asr r8 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ biceq r8, r7, r8, lsr sl │ │ │ │ - bicseq ip, sp, r4, lsr #17 │ │ │ │ + @ instruction: 0x01ddc89c │ │ │ │ biceq r9, r7, r8, lsl #22 │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -309630,15 +309630,15 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff398 │ │ │ │ biceq r8, r7, ip, lsr #18 │ │ │ │ - @ instruction: 0x01ddc798 │ │ │ │ + @ instruction: 0x01ddc790 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -309654,15 +309654,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 139cdc <__cxa_atexit@plt+0x12e668> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, sp, r0, lsr #14 │ │ │ │ + bicseq ip, sp, r8, lsl r7 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -309678,15 +309678,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 139d3c <__cxa_atexit@plt+0x12e6c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, sp, r0, asr #13 │ │ │ │ + ldrheq ip, [sp, #104] @ 0x68 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r3, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -309702,15 +309702,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 139d9c <__cxa_atexit@plt+0x12e728> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, sp, r0, ror #12 │ │ │ │ + bicseq ip, sp, r8, asr r6 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ strdeq sl, [r7] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -309880,23 +309880,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - ldrheq ip, [sp, #52] @ 0x34 │ │ │ │ + bicseq ip, sp, ip, lsr #7 │ │ │ │ @ instruction: 0xffff992c │ │ │ │ - bicseq ip, sp, r8, lsl #7 │ │ │ │ + bicseq ip, sp, r0, lsl #7 │ │ │ │ biceq r9, r7, r4, lsr #30 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r8, r0, r4, lsr #18 │ │ │ │ ldrdeq r5, [r0], -r0 │ │ │ │ - ldrheq ip, [sp, #48] @ 0x30 │ │ │ │ - @ instruction: 0x01ddc598 │ │ │ │ + bicseq ip, sp, r8, lsr #7 │ │ │ │ + @ instruction: 0x01ddc590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13a0b8 <__cxa_atexit@plt+0x12ea44> │ │ │ │ @@ -309905,15 +309905,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq ip, sp, r8, lsr #6 │ │ │ │ + bicseq ip, sp, r0, lsr #6 │ │ │ │ biceq r9, r7, r8, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13a100 <__cxa_atexit@plt+0x12ea8c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -309922,15 +309922,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 13a288 <__cxa_atexit@plt+0x12ec14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, sp, r4, lsl #3 │ │ │ │ + bicseq ip, sp, ip, ror r1 │ │ │ │ biceq r9, r7, r4, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13a170 <__cxa_atexit@plt+0x12eafc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -309955,15 +309955,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 13a194 <__cxa_atexit@plt+0x12eb20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, sp, r0, asr #2 │ │ │ │ + bicseq ip, sp, r8, lsr r1 │ │ │ │ @ instruction: 0xfffee5a8 │ │ │ │ @ instruction: 0x01c79b98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -310163,16 +310163,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - bicseq fp, sp, r4, lsl #28 │ │ │ │ - bicseq fp, sp, ip, ror #28 │ │ │ │ + ldrsheq fp, [sp, #220] @ 0xdc │ │ │ │ + bicseq fp, sp, r4, ror #28 │ │ │ │ strheq r9, [r7, #156] @ 0x9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13a518 <__cxa_atexit@plt+0x12eea4> │ │ │ │ @@ -310373,23 +310373,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - bicseq fp, sp, r0, lsl #24 │ │ │ │ + ldrsheq fp, [sp, #184] @ 0xb8 │ │ │ │ @ instruction: 0xffff9178 │ │ │ │ - ldrsbeq fp, [sp, #180] @ 0xb4 │ │ │ │ + bicseq fp, sp, ip, asr #23 │ │ │ │ biceq r9, r7, r0, ror r7 │ │ │ │ andeq r4, r0, r4, asr #22 │ │ │ │ andeq r8, r0, r0, ror r1 │ │ │ │ andeq r4, r0, ip, lsl ip │ │ │ │ - ldrsheq fp, [sp, #188] @ 0xbc │ │ │ │ - bicseq fp, sp, r4, ror #27 │ │ │ │ + ldrsheq fp, [sp, #180] @ 0xb4 │ │ │ │ + ldrsbeq fp, [sp, #220] @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13a86c <__cxa_atexit@plt+0x12f1f8> │ │ │ │ @@ -310398,15 +310398,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq fp, sp, r4, ror fp │ │ │ │ + bicseq fp, sp, ip, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13a8f8 <__cxa_atexit@plt+0x12f284> │ │ │ │ ldr r2, [pc, #124] @ 13a914 <__cxa_atexit@plt+0x12f2a0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -310438,16 +310438,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrsbeq fp, [sp, #144] @ 0x90 │ │ │ │ - bicseq fp, sp, r4, lsl #22 │ │ │ │ + bicseq fp, sp, r8, asr #19 │ │ │ │ + ldrsheq fp, [sp, #172] @ 0xac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13a95c <__cxa_atexit@plt+0x12f2e8> │ │ │ │ @@ -310458,15 +310458,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01ddba90 │ │ │ │ + bicseq fp, sp, r8, lsl #21 │ │ │ │ biceq r8, r7, r8, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13a9a0 <__cxa_atexit@plt+0x12f32c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -310474,15 +310474,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 13a9a8 <__cxa_atexit@plt+0x12f334> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111c38 <__cxa_atexit@plt+0x1065c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, sp, r0, ror #17 │ │ │ │ + ldrsbeq fp, [sp, #136] @ 0x88 │ │ │ │ biceq r8, r7, r8, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13aa80 <__cxa_atexit@plt+0x12f40c> │ │ │ │ @@ -310537,18 +310537,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x01ddb894 │ │ │ │ + bicseq fp, sp, ip, lsl #17 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - bicseq fp, sp, r0, asr #22 │ │ │ │ + bicseq fp, sp, r8, lsr fp │ │ │ │ biceq r8, r7, r0, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -310582,15 +310582,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - bicseq fp, sp, ip, ror #20 │ │ │ │ + bicseq fp, sp, r4, ror #20 │ │ │ │ biceq r9, r7, r4, lsr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -310634,19 +310634,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - bicseq fp, sp, r8, ror #14 │ │ │ │ - ldrsheq fp, [sp, #148] @ 0x94 │ │ │ │ - ldrsbeq fp, [sp, #96] @ 0x60 │ │ │ │ + bicseq fp, sp, r0, ror #14 │ │ │ │ + bicseq fp, sp, ip, ror #19 │ │ │ │ + bicseq fp, sp, r8, asr #13 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - bicseq fp, sp, r0, ror #15 │ │ │ │ + ldrsbeq fp, [sp, #120] @ 0x78 │ │ │ │ biceq r9, r7, r8, asr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #172] @ 13ad08 <__cxa_atexit@plt+0x12f694> │ │ │ │ @@ -310691,17 +310691,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - bicseq fp, sp, r4, asr #12 │ │ │ │ - bicseq fp, sp, ip, lsr #12 │ │ │ │ - bicseq fp, sp, r4, ror #12 │ │ │ │ + bicseq fp, sp, ip, lsr r6 │ │ │ │ + bicseq fp, sp, r4, lsr #12 │ │ │ │ + bicseq fp, sp, ip, asr r6 │ │ │ │ biceq r9, r7, ip, ror r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13ad8c <__cxa_atexit@plt+0x12f718> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -310730,17 +310730,17 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, sp, ip, lsl #11 │ │ │ │ - bicseq fp, sp, r4, ror r5 │ │ │ │ - bicseq fp, sp, ip, lsr #11 │ │ │ │ + bicseq fp, sp, r4, lsl #11 │ │ │ │ + bicseq fp, sp, ip, ror #10 │ │ │ │ + bicseq fp, sp, r4, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13ae30 <__cxa_atexit@plt+0x12f7bc> │ │ │ │ ldr r2, [pc, #124] @ 13ae4c <__cxa_atexit@plt+0x12f7d8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -310772,16 +310772,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01ddb498 │ │ │ │ - bicseq fp, sp, ip, asr #11 │ │ │ │ + @ instruction: 0x01ddb490 │ │ │ │ + bicseq fp, sp, r4, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13ae94 <__cxa_atexit@plt+0x12f820> │ │ │ │ @@ -310792,15 +310792,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, sp, r8, asr r5 │ │ │ │ + bicseq fp, sp, r0, asr r5 │ │ │ │ biceq r8, r7, r0, lsl r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13aed8 <__cxa_atexit@plt+0x12f864> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -310808,15 +310808,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 13aee0 <__cxa_atexit@plt+0x12f86c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111c38 <__cxa_atexit@plt+0x1065c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, sp, r8, lsr #7 │ │ │ │ + bicseq fp, sp, r0, lsr #7 │ │ │ │ ldrdeq r8, [r7, #128] @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13afb8 <__cxa_atexit@plt+0x12f944> │ │ │ │ @@ -310871,18 +310871,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - bicseq fp, sp, ip, asr r3 │ │ │ │ + bicseq fp, sp, r4, asr r3 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - bicseq fp, sp, r8, lsl #12 │ │ │ │ + bicseq fp, sp, r0, lsl #12 │ │ │ │ biceq r8, r7, r8, asr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -310916,15 +310916,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - bicseq fp, sp, r4, lsr r5 │ │ │ │ + bicseq fp, sp, ip, lsr #10 │ │ │ │ strdeq r8, [r7, #220] @ 0xdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -310968,19 +310968,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - bicseq fp, sp, r0, lsr r2 │ │ │ │ - ldrheq fp, [sp, #76] @ 0x4c │ │ │ │ - @ instruction: 0x01ddb198 │ │ │ │ + bicseq fp, sp, r8, lsr #4 │ │ │ │ + ldrheq fp, [sp, #68] @ 0x44 │ │ │ │ + @ instruction: 0x01ddb190 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - bicseq fp, sp, r8, lsr #5 │ │ │ │ + bicseq fp, sp, r0, lsr #5 │ │ │ │ biceq r8, r7, r0, lsr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #172] @ 13b240 <__cxa_atexit@plt+0x12fbcc> │ │ │ │ @@ -311025,17 +311025,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - bicseq fp, sp, ip, lsl #2 │ │ │ │ - ldrsheq fp, [sp, #8] │ │ │ │ - bicseq fp, sp, ip, lsr #2 │ │ │ │ + bicseq fp, sp, r4, lsl #2 │ │ │ │ + ldrsheq fp, [sp] │ │ │ │ + bicseq fp, sp, r4, lsr #2 │ │ │ │ biceq r8, r7, r4, asr #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13b2c4 <__cxa_atexit@plt+0x12fc50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -311064,17 +311064,17 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, sp, r4, asr r0 │ │ │ │ - bicseq fp, sp, r0, asr #32 │ │ │ │ - bicseq fp, sp, r4, ror r0 │ │ │ │ + bicseq fp, sp, ip, asr #32 │ │ │ │ + bicseq fp, sp, r8, lsr r0 │ │ │ │ + bicseq fp, sp, ip, rrx │ │ │ │ biceq r8, r7, r4, lsr #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13b368 <__cxa_atexit@plt+0x12fcf4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -311104,15 +311104,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq sl, sp, ip, asr pc │ │ │ │ + bicseq sl, sp, r4, asr pc │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ biceq r8, r7, r8, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13b3ec <__cxa_atexit@plt+0x12fd78> │ │ │ │ @@ -311138,15 +311138,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 13b410 <__cxa_atexit@plt+0x12fd9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq sl, sp, r4, asr #29 │ │ │ │ + ldrheq sl, [sp, #236] @ 0xec │ │ │ │ @ instruction: 0xfffed32c │ │ │ │ biceq r8, r7, ip, lsl r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -311342,15 +311342,15 @@ │ │ │ │ ldr r5, [pc, #32] @ 13b744 <__cxa_atexit@plt+0x1300d0> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - ldrsbeq sl, [sp, #188] @ 0xbc │ │ │ │ + ldrsbeq sl, [sp, #180] @ 0xb4 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ stlexbeq r6, r0, [r7] │ │ │ │ biceq r6, r7, r4, lsr lr │ │ │ │ biceq r8, r7, r8, asr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -311378,15 +311378,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 13b7d0 <__cxa_atexit@plt+0x13015c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq sl, sp, r4, lsl #22 │ │ │ │ + ldrsheq sl, [sp, #172] @ 0xac │ │ │ │ @ instruction: 0xfffecf6c │ │ │ │ biceq r8, r7, ip, asr r5 │ │ │ │ strheq r8, [r7, #108] @ 0x6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ @@ -311573,15 +311573,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 13bad8 <__cxa_atexit@plt+0x130464> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq sl, sp, r4, lsr #18 │ │ │ │ + bicseq sl, sp, ip, lsl r9 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ strdeq r8, [r7, #28] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub lr, r5, #16 │ │ │ │ cmp fp, lr │ │ │ │ bhi 13bba0 <__cxa_atexit@plt+0x13052c> │ │ │ │ @@ -311645,16 +311645,16 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ bx r1 │ │ │ │ - bicseq sl, sp, r4, ror #14 │ │ │ │ - ldrheq sl, [sp, #112] @ 0x70 │ │ │ │ + bicseq sl, sp, ip, asr r7 │ │ │ │ + bicseq sl, sp, r8, lsr #15 │ │ │ │ biceq r8, r7, r4, lsl r1 │ │ │ │ biceq r6, r7, ip, lsr r9 │ │ │ │ biceq r6, r7, r8, asr #18 │ │ │ │ biceq r6, r7, r4, asr r9 │ │ │ │ @ instruction: 0xfffeafa0 │ │ │ │ strheq r6, [r7, #148] @ 0x94 │ │ │ │ biceq r6, r7, r0, asr #19 │ │ │ │ @@ -311673,20 +311673,20 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r5, [pc, #28] @ 13bc78 <__cxa_atexit@plt+0x130604> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b e06e98 <__cxa_atexit@plt+0xdfb824> │ │ │ │ + b f63d5c <__cxa_atexit@plt+0xf586e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq sl, sp, ip, lsr #12 │ │ │ │ - bicseq sl, sp, ip, lsl r6 │ │ │ │ + bicseq sl, sp, r4, lsr #12 │ │ │ │ + bicseq sl, sp, r4, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #188] @ 13bd4c <__cxa_atexit@plt+0x1306d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3], #-8 │ │ │ │ @@ -311732,19 +311732,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 13bd50 <__cxa_atexit@plt+0x1306dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - bicseq sl, sp, ip, lsr r5 │ │ │ │ + bicseq sl, sp, r4, lsr r5 │ │ │ │ @ instruction: 0xfffccaa4 │ │ │ │ biceq r7, r7, ip, ror #4 │ │ │ │ - bicseq sl, sp, ip, lsl #11 │ │ │ │ - ldrsbeq sl, [sp, #104] @ 0x68 │ │ │ │ + bicseq sl, sp, r4, lsl #11 │ │ │ │ + ldrsbeq sl, [sp, #96] @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13bd98 <__cxa_atexit@plt+0x130724> │ │ │ │ @@ -311753,15 +311753,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq sl, sp, r8, asr #12 │ │ │ │ + bicseq sl, sp, r0, asr #12 │ │ │ │ biceq r8, r7, r8, ror #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13be3c <__cxa_atexit@plt+0x1307c8> │ │ │ │ @@ -311900,15 +311900,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r2 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - ldrsheq sl, [sp, #52] @ 0x34 │ │ │ │ + bicseq sl, sp, ip, ror #7 │ │ │ │ biceq r7, r7, ip, asr #29 │ │ │ │ @ instruction: 0x01c76590 │ │ │ │ @ instruction: 0xffff30fc │ │ │ │ @ instruction: 0xffff3950 │ │ │ │ @ instruction: 0xffff35a0 │ │ │ │ @ instruction: 0xffff3278 │ │ │ │ @ instruction: 0xffff3640 │ │ │ │ @@ -312151,15 +312151,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r2 │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - bicseq sl, sp, r8 │ │ │ │ + bicseq sl, sp, r0 │ │ │ │ biceq r7, r7, r0, ror #21 │ │ │ │ biceq r6, r7, r4, lsr #3 │ │ │ │ @ instruction: 0xffff2d10 │ │ │ │ @ instruction: 0xffff3564 │ │ │ │ @ instruction: 0xffff31b4 │ │ │ │ @ instruction: 0xffff2e8c │ │ │ │ @ instruction: 0xffff3254 │ │ │ │ @@ -312289,15 +312289,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrheq r9, [sp, #204] @ 0xcc │ │ │ │ + ldrheq r9, [sp, #196] @ 0xc4 │ │ │ │ biceq r7, r7, r4, ror #1 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -312363,17 +312363,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - bicseq r9, sp, r4, lsl ip │ │ │ │ + bicseq r9, sp, ip, lsl #24 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - ldrheq r9, [sp, #228] @ 0xe4 │ │ │ │ + bicseq r9, sp, ip, lsr #29 │ │ │ │ strheq r6, [r7, #244] @ 0xf4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -312405,15 +312405,15 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - bicseq r9, sp, r8, ror #27 │ │ │ │ + bicseq r9, sp, r0, ror #27 │ │ │ │ strheq r7, [r7, #104] @ 0x68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13c87c <__cxa_atexit@plt+0x131208> │ │ │ │ @@ -312592,15 +312592,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 13cacc <__cxa_atexit@plt+0x131458> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r9, sp, r4, lsr #16 │ │ │ │ + bicseq r9, sp, ip, lsl r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffcbd34 │ │ │ │ biceq r6, r7, r0, ror #9 │ │ │ │ biceq r7, r7, r4, asr #7 │ │ │ │ andeq r0, r0, r9, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -312936,15 +312936,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #7 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - bicseq r9, sp, r4, lsl #8 │ │ │ │ + ldrsheq r9, [sp, #60] @ 0x3c │ │ │ │ biceq r6, r7, r0, ror lr │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 13d04c <__cxa_atexit@plt+0x1319d8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -313001,15 +313001,15 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldrsheq r9, [sp, #44] @ 0x2c │ │ │ │ + ldrsheq r9, [sp, #36] @ 0x24 │ │ │ │ biceq r6, r7, ip, ror #26 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #16] @ 13d150 <__cxa_atexit@plt+0x131adc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ @@ -313079,18 +313079,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrsbeq r9, [sp, #16] │ │ │ │ + bicseq r9, sp, r8, asr #3 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ strheq r5, [r7, #48] @ 0x30 │ │ │ │ - bicseq r9, sp, ip, lsl r2 │ │ │ │ + bicseq r9, sp, r4, lsl r2 │ │ │ │ biceq r6, r7, r0, lsl #9 │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -313120,15 +313120,15 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff398 │ │ │ │ biceq r5, r7, r4, lsr #5 │ │ │ │ - bicseq r9, sp, r0, lsl r1 │ │ │ │ + bicseq r9, sp, r8, lsl #2 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -313144,15 +313144,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 13d364 <__cxa_atexit@plt+0x131cf0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01dd9098 │ │ │ │ + @ instruction: 0x01dd9090 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -313168,15 +313168,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 13d3c4 <__cxa_atexit@plt+0x131d50> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, sp, r8, lsr r0 │ │ │ │ + bicseq r9, sp, r0, lsr r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r3, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -313192,15 +313192,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 13d424 <__cxa_atexit@plt+0x131db0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r8, [sp, #248] @ 0xf8 │ │ │ │ + ldrsbeq r8, [sp, #240] @ 0xf0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ biceq r6, r7, r8, ror #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -313370,23 +313370,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - bicseq r8, sp, ip, lsr #26 │ │ │ │ + bicseq r8, sp, r4, lsr #26 │ │ │ │ @ instruction: 0xffff62a4 │ │ │ │ - bicseq r8, sp, r0, lsl #26 │ │ │ │ + ldrsheq r8, [sp, #200] @ 0xc8 │ │ │ │ @ instruction: 0x01c7689c │ │ │ │ andeq r1, r0, r0, ror ip │ │ │ │ muleq r0, ip, r2 │ │ │ │ andeq r1, r0, r8, asr #26 │ │ │ │ - bicseq r8, sp, r8, lsr #26 │ │ │ │ - bicseq r8, sp, r0, lsl pc │ │ │ │ + bicseq r8, sp, r0, lsr #26 │ │ │ │ + bicseq r8, sp, r8, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13d740 <__cxa_atexit@plt+0x1320cc> │ │ │ │ @@ -313395,15 +313395,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r8, sp, r0, lsr #25 │ │ │ │ + @ instruction: 0x01dd8c98 │ │ │ │ biceq r6, r7, r0, asr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13d814 <__cxa_atexit@plt+0x1321a0> │ │ │ │ @@ -313746,28 +313746,28 @@ │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ b 13dcb8 <__cxa_atexit@plt+0x132644> │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffd0ec │ │ │ │ - @ instruction: 0x01dd8790 │ │ │ │ + bicseq r8, sp, r8, lsl #15 │ │ │ │ @ instruction: 0xffffd5d4 │ │ │ │ @ instruction: 0xffffdb4c │ │ │ │ @ instruction: 0xffffdcc0 │ │ │ │ @ instruction: 0xffffdc28 │ │ │ │ - bicseq r8, sp, ip, lsr #16 │ │ │ │ - bicseq r8, sp, ip, ror r8 │ │ │ │ + bicseq r8, sp, r4, lsr #16 │ │ │ │ + bicseq r8, sp, r4, ror r8 │ │ │ │ @ instruction: 0xffffe074 │ │ │ │ @ instruction: 0xffffe5e8 │ │ │ │ @ instruction: 0xffffe1f4 │ │ │ │ @ instruction: 0xffffdf1c │ │ │ │ - ldrheq r8, [sp, #156] @ 0x9c │ │ │ │ - bicseq r8, sp, r0, ror #18 │ │ │ │ - @ instruction: 0x01dd8790 │ │ │ │ + ldrheq r8, [sp, #148] @ 0x94 │ │ │ │ + bicseq r8, sp, r8, asr r9 │ │ │ │ + bicseq r8, sp, r8, lsl #15 │ │ │ │ @ instruction: 0xffffeb9c │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ @ instruction: 0xffffca60 │ │ │ │ @ instruction: 0xffffcafc │ │ │ │ @ instruction: 0xffff8d40 │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ biceq r6, r7, ip, ror r1 │ │ │ │ @@ -313982,28 +313982,28 @@ │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ b 13e068 <__cxa_atexit@plt+0x1329f4> │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffff96b4 │ │ │ │ - ldrsheq r8, [sp, #48] @ 0x30 │ │ │ │ + bicseq r8, sp, r8, ror #7 │ │ │ │ @ instruction: 0xffff9b9c │ │ │ │ @ instruction: 0xffffa114 │ │ │ │ @ instruction: 0xffffa288 │ │ │ │ @ instruction: 0xffffa1f0 │ │ │ │ - bicseq r8, sp, r0, lsl #9 │ │ │ │ - bicseq r8, sp, ip, asr #9 │ │ │ │ + bicseq r8, sp, r8, ror r4 │ │ │ │ + bicseq r8, sp, r4, asr #9 │ │ │ │ @ instruction: 0xffffa63c │ │ │ │ @ instruction: 0xffffabb0 │ │ │ │ @ instruction: 0xffffa7bc │ │ │ │ @ instruction: 0xffffa4e4 │ │ │ │ - bicseq r8, sp, ip, lsl #12 │ │ │ │ - ldrheq r8, [sp, #80] @ 0x50 │ │ │ │ - bicseq r8, sp, r0, ror #7 │ │ │ │ + bicseq r8, sp, r4, lsl #12 │ │ │ │ + bicseq r8, sp, r8, lsr #11 │ │ │ │ + ldrsbeq r8, [sp, #56] @ 0x38 │ │ │ │ @ instruction: 0xffffb164 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffff9028 │ │ │ │ @ instruction: 0xffff90c4 │ │ │ │ @ instruction: 0xffff8990 │ │ │ │ @ instruction: 0xffffbf64 │ │ │ │ biceq r5, r7, ip, lsr #25 │ │ │ │ @@ -314118,16 +314118,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r8, sp, r0, asr r0 │ │ │ │ - bicseq r8, sp, r4, lsl #3 │ │ │ │ + bicseq r8, sp, r8, asr #32 │ │ │ │ + bicseq r8, sp, ip, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13e2dc <__cxa_atexit@plt+0x132c68> │ │ │ │ @@ -314138,15 +314138,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, sp, r0, lsl r1 │ │ │ │ + bicseq r8, sp, r8, lsl #2 │ │ │ │ biceq r5, r7, r8, asr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13e320 <__cxa_atexit@plt+0x132cac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -314154,15 +314154,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 13e328 <__cxa_atexit@plt+0x132cb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111c38 <__cxa_atexit@plt+0x1065c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, sp, r0, ror #30 │ │ │ │ + bicseq r7, sp, r8, asr pc │ │ │ │ biceq r5, r7, r8, lsl #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13e400 <__cxa_atexit@plt+0x132d8c> │ │ │ │ @@ -314217,18 +314217,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - bicseq r7, sp, r4, lsl pc │ │ │ │ + bicseq r7, sp, ip, lsl #30 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - bicseq r8, sp, r0, asr #3 │ │ │ │ + ldrheq r8, [sp, #24] │ │ │ │ biceq r5, r7, r0, lsl #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -314262,15 +314262,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - bicseq r8, sp, ip, ror #1 │ │ │ │ + bicseq r8, sp, r4, ror #1 │ │ │ │ strheq r5, [r7, #148] @ 0x94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13e5a8 <__cxa_atexit@plt+0x132f34> │ │ │ │ @@ -314328,20 +314328,20 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x01c7599c │ │ │ │ - bicseq r7, sp, r4, ror #29 │ │ │ │ + ldrsbeq r7, [sp, #236] @ 0xec │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - bicseq r8, sp, r4, ror r0 │ │ │ │ - @ instruction: 0x01dd7d94 │ │ │ │ - bicseq r7, sp, r0, asr #26 │ │ │ │ - bicseq r7, sp, ip, ror lr │ │ │ │ + bicseq r8, sp, ip, rrx │ │ │ │ + bicseq r7, sp, ip, lsl #27 │ │ │ │ + bicseq r7, sp, r8, lsr sp │ │ │ │ + bicseq r7, sp, r4, ror lr │ │ │ │ @ instruction: 0x01c7589c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -314380,18 +314380,18 @@ │ │ │ │ ldr r3, [pc, #36] @ 13e6c0 <__cxa_atexit@plt+0x13304c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - bicseq r7, sp, r4, ror #30 │ │ │ │ - bicseq r7, sp, r8, lsl #25 │ │ │ │ - bicseq r7, sp, r4, lsr ip │ │ │ │ - bicseq r7, sp, r0, ror sp │ │ │ │ + bicseq r7, sp, ip, asr pc │ │ │ │ + bicseq r7, sp, r0, lsl #25 │ │ │ │ + bicseq r7, sp, ip, lsr #24 │ │ │ │ + bicseq r7, sp, r8, ror #26 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ mov fp, r7 │ │ │ │ ldm r5, {r3, r7} │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 13e784 <__cxa_atexit@plt+0x133110> │ │ │ │ ldr r2, [pc, #224] @ 13e7c0 <__cxa_atexit@plt+0x13314c> │ │ │ │ @@ -314449,15 +314449,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - bicseq r7, sp, ip, lsl #24 │ │ │ │ + bicseq r7, sp, r4, lsl #24 │ │ │ │ strdeq r5, [r7, #96] @ 0x60 │ │ │ │ strheq r3, [r7, #216] @ 0xd8 │ │ │ │ @ instruction: 0xffff0914 │ │ │ │ @ instruction: 0xffff1168 │ │ │ │ @ instruction: 0xffff0db8 │ │ │ │ @ instruction: 0xffff0a90 │ │ │ │ @ instruction: 0xffff0e58 │ │ │ │ @@ -314492,15 +314492,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - bicseq r7, sp, r4, lsr #24 │ │ │ │ + bicseq r7, sp, ip, lsl ip │ │ │ │ biceq r5, r7, r0, lsr #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13e8b0 <__cxa_atexit@plt+0x13323c> │ │ │ │ ldr r3, [pc, #80] @ 13e8e4 <__cxa_atexit@plt+0x133270> │ │ │ │ @@ -314522,15 +314522,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - bicseq r7, sp, ip, lsr #23 │ │ │ │ + bicseq r7, sp, r4, lsr #23 │ │ │ │ biceq r5, r7, r8, lsr #11 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 13e6c4 <__cxa_atexit@plt+0x133050> │ │ │ │ @@ -314570,16 +314570,16 @@ │ │ │ │ ldr r7, [pc, #12] @ 13e9a0 <__cxa_atexit@plt+0x13332c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ biceq r5, r7, r0, asr #11 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - bicseq r7, sp, r8, lsr #19 │ │ │ │ - bicseq r7, sp, r4, lsr #18 │ │ │ │ + bicseq r7, sp, r0, lsr #19 │ │ │ │ + bicseq r7, sp, ip, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13e9f8 <__cxa_atexit@plt+0x133384> │ │ │ │ @@ -314593,16 +314593,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrsheq r7, [sp, #156] @ 0x9c │ │ │ │ - @ instruction: 0x01dd799c │ │ │ │ + ldrsheq r7, [sp, #148] @ 0x94 │ │ │ │ + @ instruction: 0x01dd7994 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13ea88 <__cxa_atexit@plt+0x133414> │ │ │ │ ldr r2, [pc, #124] @ 13eaa4 <__cxa_atexit@plt+0x133430> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -314634,16 +314634,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r7, sp, r0, asr #16 │ │ │ │ - bicseq r7, sp, r4, ror r9 │ │ │ │ + bicseq r7, sp, r8, lsr r8 │ │ │ │ + bicseq r7, sp, ip, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13eaec <__cxa_atexit@plt+0x133478> │ │ │ │ @@ -314654,15 +314654,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, sp, r0, lsl #18 │ │ │ │ + ldrsheq r7, [sp, #136] @ 0x88 │ │ │ │ strheq r4, [r7, #200] @ 0xc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13eb30 <__cxa_atexit@plt+0x1334bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -314670,15 +314670,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 13eb38 <__cxa_atexit@plt+0x1334c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111c38 <__cxa_atexit@plt+0x1065c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, sp, r0, asr r7 │ │ │ │ + bicseq r7, sp, r8, asr #14 │ │ │ │ biceq r4, r7, r8, ror ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13ec10 <__cxa_atexit@plt+0x13359c> │ │ │ │ @@ -314733,18 +314733,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - bicseq r7, sp, r4, lsl #14 │ │ │ │ + ldrsheq r7, [sp, #108] @ 0x6c │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - ldrheq r7, [sp, #144] @ 0x90 │ │ │ │ + bicseq r7, sp, r8, lsr #19 │ │ │ │ biceq r4, r7, r0, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -314778,15 +314778,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldrsbeq r7, [sp, #140] @ 0x8c │ │ │ │ + ldrsbeq r7, [sp, #132] @ 0x84 │ │ │ │ biceq r5, r7, r4, lsr #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 13edb8 <__cxa_atexit@plt+0x133744> │ │ │ │ @@ -314846,18 +314846,18 @@ │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x01c7519c │ │ │ │ strheq r3, [r7, #152] @ 0x98 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - bicseq r7, sp, r4, ror #16 │ │ │ │ - bicseq r7, sp, r4, lsl #11 │ │ │ │ - bicseq r7, sp, r0, lsr r5 │ │ │ │ - bicseq r7, sp, ip, ror #12 │ │ │ │ + bicseq r7, sp, ip, asr r8 │ │ │ │ + bicseq r7, sp, ip, ror r5 │ │ │ │ + bicseq r7, sp, r8, lsr #10 │ │ │ │ + bicseq r7, sp, r4, ror #12 │ │ │ │ biceq r5, r7, ip, lsl #1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -314896,18 +314896,18 @@ │ │ │ │ ldr r3, [pc, #36] @ 13eed0 <__cxa_atexit@plt+0x13385c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - bicseq r7, sp, r4, asr r7 │ │ │ │ - bicseq r7, sp, r8, ror r4 │ │ │ │ - bicseq r7, sp, r4, lsr #8 │ │ │ │ - bicseq r7, sp, r0, ror #10 │ │ │ │ + bicseq r7, sp, ip, asr #14 │ │ │ │ + bicseq r7, sp, r0, ror r4 │ │ │ │ + bicseq r7, sp, ip, lsl r4 │ │ │ │ + bicseq r7, sp, r8, asr r5 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ mov fp, r7 │ │ │ │ ldm r5, {r3, r7} │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 13ef94 <__cxa_atexit@plt+0x133920> │ │ │ │ ldr r2, [pc, #296] @ 13f018 <__cxa_atexit@plt+0x1339a4> │ │ │ │ @@ -314983,17 +314983,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r3, r7, r8, lsr #11 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - ldrsheq r7, [sp, #60] @ 0x3c │ │ │ │ + ldrsheq r7, [sp, #52] @ 0x34 │ │ │ │ strheq r4, [r7, #236] @ 0xec │ │ │ │ - ldrheq r7, [sp, #52] @ 0x34 │ │ │ │ + bicseq r7, sp, ip, lsr #7 │ │ │ │ @ instruction: 0xffff0104 │ │ │ │ @ instruction: 0xffff0958 │ │ │ │ @ instruction: 0xffff05a8 │ │ │ │ @ instruction: 0xffff0280 │ │ │ │ @ instruction: 0xffff0648 │ │ │ │ biceq r4, r7, r8, asr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -315051,15 +315051,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01dd7294 │ │ │ │ + bicseq r7, sp, ip, lsl #5 │ │ │ │ biceq r4, r7, r4, ror #26 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 13eed4 <__cxa_atexit@plt+0x133860> │ │ │ │ @@ -315082,15 +315082,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 13f1ac <__cxa_atexit@plt+0x133b38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r7, [sp, #24] │ │ │ │ + ldrsheq r7, [sp, #16] │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ biceq r4, r7, r0, ror #25 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -315124,16 +315124,16 @@ │ │ │ │ ldr r7, [pc, #12] @ 13f248 <__cxa_atexit@plt+0x133bd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ biceq r4, r7, r8, lsr #26 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - bicseq r7, sp, r0, lsl #2 │ │ │ │ - bicseq r7, sp, ip, ror r0 │ │ │ │ + ldrsheq r7, [sp, #8] │ │ │ │ + bicseq r7, sp, r4, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13f28c <__cxa_atexit@plt+0x133c18> │ │ │ │ @@ -315142,15 +315142,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r7, sp, r4, asr r1 │ │ │ │ + bicseq r7, sp, ip, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 13f2f8 <__cxa_atexit@plt+0x133c84> │ │ │ │ ldr r2, [pc, #72] @ 13f304 <__cxa_atexit@plt+0x133c90> │ │ │ │ @@ -315170,15 +315170,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - bicseq r6, sp, ip, lsr #31 │ │ │ │ + bicseq r6, sp, r4, lsr #31 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 13f32c <__cxa_atexit@plt+0x133cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -315199,15 +315199,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 13f380 <__cxa_atexit@plt+0x133d0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r7, sp, ip, ror r0 │ │ │ │ + bicseq r7, sp, r4, ror r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 13f400 <__cxa_atexit@plt+0x133d8c> │ │ │ │ @@ -315236,15 +315236,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq r6, sp, r4, asr #29 │ │ │ │ + ldrheq r6, [sp, #236] @ 0xec │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 13f458 <__cxa_atexit@plt+0x133de4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -315283,15 +315283,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 13f4d0 <__cxa_atexit@plt+0x133e5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r6, sp, ip, lsr #30 │ │ │ │ + bicseq r6, sp, r4, lsr #30 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13f550 <__cxa_atexit@plt+0x133edc> │ │ │ │ ldr r2, [pc, #124] @ 13f56c <__cxa_atexit@plt+0x133ef8> │ │ │ │ @@ -315324,16 +315324,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r6, sp, r8, ror sp │ │ │ │ - bicseq r6, sp, ip, lsr #29 │ │ │ │ + bicseq r6, sp, r0, ror sp │ │ │ │ + bicseq r6, sp, r4, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13f5b4 <__cxa_atexit@plt+0x133f40> │ │ │ │ @@ -315344,15 +315344,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, sp, r8, lsr lr │ │ │ │ + bicseq r6, sp, r0, lsr lr │ │ │ │ strdeq r4, [r7, #16] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13f5f8 <__cxa_atexit@plt+0x133f84> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -315360,15 +315360,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 13f600 <__cxa_atexit@plt+0x133f8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111c38 <__cxa_atexit@plt+0x1065c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, sp, r8, lsl #25 │ │ │ │ + bicseq r6, sp, r0, lsl #25 │ │ │ │ strheq r4, [r7, #16] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13f6cc <__cxa_atexit@plt+0x134058> │ │ │ │ ldr r3, [pc, #196] @ 13f6e8 <__cxa_atexit@plt+0x134074> │ │ │ │ @@ -315421,15 +315421,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrsheq r6, [sp, #228] @ 0xe4 │ │ │ │ + bicseq r6, sp, ip, ror #29 │ │ │ │ strheq r4, [r7, #12] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -315463,15 +315463,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - bicseq r6, sp, r8, lsr #28 │ │ │ │ + bicseq r6, sp, r0, lsr #28 │ │ │ │ strdeq r4, [r7, #96] @ 0x60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13f7ec <__cxa_atexit@plt+0x134178> │ │ │ │ @@ -315486,15 +315486,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ b 14510c <__cxa_atexit@plt+0x139a98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r6, sp, r0, asr #22 │ │ │ │ + bicseq r6, sp, r8, lsr fp │ │ │ │ @ instruction: 0x01c74698 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #28] @ 13f838 <__cxa_atexit@plt+0x1341c4> │ │ │ │ @@ -315706,15 +315706,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #10 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - bicseq r6, sp, r4, lsr #17 │ │ │ │ + @ instruction: 0x01dd689c │ │ │ │ biceq r4, r7, r8, lsr #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -315774,16 +315774,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - bicseq r6, sp, r4, lsr #14 │ │ │ │ - bicseq r6, sp, r0, asr r7 │ │ │ │ + bicseq r6, sp, ip, lsl r7 │ │ │ │ + bicseq r6, sp, r8, asr #14 │ │ │ │ biceq r4, r7, ip, lsr r2 │ │ │ │ @ instruction: 0xfffef454 │ │ │ │ @ instruction: 0xfffefca8 │ │ │ │ @ instruction: 0xfffef8f8 │ │ │ │ @ instruction: 0xfffef5d0 │ │ │ │ @ instruction: 0xfffef998 │ │ │ │ strdeq r4, [r7, #28] │ │ │ │ @@ -315931,18 +315931,18 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - bicseq r6, sp, r0, lsr r5 │ │ │ │ + bicseq r6, sp, r8, lsr #10 │ │ │ │ biceq r3, r7, r8, ror #31 │ │ │ │ biceq r2, r7, r8, asr #13 │ │ │ │ - bicseq r6, sp, ip, asr #10 │ │ │ │ + bicseq r6, sp, r4, asr #10 │ │ │ │ @ instruction: 0xfffef238 │ │ │ │ @ instruction: 0xfffefa8c │ │ │ │ @ instruction: 0xfffef6dc │ │ │ │ @ instruction: 0xfffef3b4 │ │ │ │ @ instruction: 0xfffef77c │ │ │ │ biceq r3, r7, r4, lsl #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -316032,15 +316032,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r2, r7, r8, lsl #10 │ │ │ │ - bicseq r6, sp, ip, lsl #7 │ │ │ │ + bicseq r6, sp, r4, lsl #7 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -316056,15 +316056,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1400e4 <__cxa_atexit@plt+0x134a70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, sp, r8, lsl r3 │ │ │ │ + bicseq r6, sp, r0, lsl r3 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ biceq r3, r7, ip, lsr #27 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -316149,18 +316149,18 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - bicseq r6, sp, r8, asr #3 │ │ │ │ + bicseq r6, sp, r0, asr #3 │ │ │ │ biceq r3, r7, r0, lsl #25 │ │ │ │ biceq r2, r7, r0, ror #6 │ │ │ │ - bicseq r6, sp, r4, ror #3 │ │ │ │ + ldrsbeq r6, [sp, #28] │ │ │ │ @ instruction: 0xfffeeed0 │ │ │ │ @ instruction: 0xfffef724 │ │ │ │ @ instruction: 0xfffef374 │ │ │ │ @ instruction: 0xfffef04c │ │ │ │ @ instruction: 0xfffef414 │ │ │ │ biceq r3, r7, ip, lsl ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -316250,15 +316250,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r2, r7, r0, lsr #3 │ │ │ │ - bicseq r6, sp, r4, lsr #32 │ │ │ │ + bicseq r6, sp, ip, lsl r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 140464 <__cxa_atexit@plt+0x134df0> │ │ │ │ ldr r2, [pc, #128] @ 14048c <__cxa_atexit@plt+0x134e18> │ │ │ │ @@ -316291,19 +316291,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 14049c <__cxa_atexit@plt+0x134e28> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, sp, r8, ror #28 │ │ │ │ + bicseq r5, sp, r0, ror #28 │ │ │ │ @ instruction: 0xfffc7dd0 │ │ │ │ - bicseq r5, sp, r8, asr #28 │ │ │ │ + bicseq r5, sp, r0, asr #28 │ │ │ │ biceq r2, r7, r4, lsl fp │ │ │ │ - ldrsheq r5, [sp, #220] @ 0xdc │ │ │ │ + ldrsheq r5, [sp, #212] @ 0xd4 │ │ │ │ strheq r3, [r7, #56] @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 140504 <__cxa_atexit@plt+0x134e90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -316328,15 +316328,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 140528 <__cxa_atexit@plt+0x134eb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, sp, ip, lsr #27 │ │ │ │ + bicseq r5, sp, r4, lsr #27 │ │ │ │ @ instruction: 0xfffd3628 │ │ │ │ biceq r3, r7, ip, asr #6 │ │ │ │ biceq r3, r7, ip, lsr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -316387,17 +316387,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r5, sp, r4, lsl sp │ │ │ │ + bicseq r5, sp, ip, lsl #26 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - bicseq r5, sp, r8, asr #31 │ │ │ │ + bicseq r5, sp, r0, asr #31 │ │ │ │ biceq r3, r7, r0, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -316424,15 +316424,15 @@ │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - bicseq r5, sp, r0, lsl pc │ │ │ │ + bicseq r5, sp, r8, lsl #30 │ │ │ │ strheq r3, [r7, #124] @ 0x7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14070c <__cxa_atexit@plt+0x135098> │ │ │ │ @@ -316455,26 +316455,26 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01dd5e98 │ │ │ │ + @ instruction: 0x01dd5e90 │ │ │ │ biceq r3, r7, r0, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ 140748 <__cxa_atexit@plt+0x1350d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 14074c <__cxa_atexit@plt+0x1350d8> │ │ │ │ - bicseq r5, sp, ip, asr #28 │ │ │ │ + bicseq r5, sp, r4, asr #28 │ │ │ │ mov fp, r7 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1407a8 <__cxa_atexit@plt+0x135134> │ │ │ │ ldr r3, [pc, #176] @ 14081c <__cxa_atexit@plt+0x1351a8> │ │ │ │ @@ -316599,15 +316599,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 140968 <__cxa_atexit@plt+0x1352f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldrheq r5, [sp, #144] @ 0x90 │ │ │ │ + bicseq r5, sp, r8, lsr #19 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffd0b68 │ │ │ │ biceq r2, r7, r0, lsr #28 │ │ │ │ biceq r2, r7, ip, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ @@ -316693,17 +316693,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - bicseq r5, sp, r0, ror r8 │ │ │ │ + bicseq r5, sp, r8, ror #16 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - bicseq r5, sp, r8, lsl #22 │ │ │ │ + bicseq r5, sp, r0, lsl #22 │ │ │ │ @ instruction: 0x01c73390 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -316736,15 +316736,15 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - bicseq r5, sp, r8, lsr sl │ │ │ │ + bicseq r5, sp, r0, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 140c00 <__cxa_atexit@plt+0x13558c> │ │ │ │ ldr r2, [pc, #124] @ 140c1c <__cxa_atexit@plt+0x1355a8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -316776,16 +316776,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r5, sp, r8, asr #13 │ │ │ │ - ldrsheq r5, [sp, #124] @ 0x7c │ │ │ │ + bicseq r5, sp, r0, asr #13 │ │ │ │ + ldrsheq r5, [sp, #116] @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 140c64 <__cxa_atexit@plt+0x1355f0> │ │ │ │ @@ -316796,15 +316796,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, sp, r8, lsl #15 │ │ │ │ + bicseq r5, sp, r0, lsl #15 │ │ │ │ biceq r2, r7, r0, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 140ca8 <__cxa_atexit@plt+0x135634> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -316812,15 +316812,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 140cb0 <__cxa_atexit@plt+0x13563c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111c38 <__cxa_atexit@plt+0x1065c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r5, [sp, #88] @ 0x58 │ │ │ │ + ldrsbeq r5, [sp, #80] @ 0x50 │ │ │ │ biceq r2, r7, r0, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 140d7c <__cxa_atexit@plt+0x135708> │ │ │ │ ldr r3, [pc, #196] @ 140d98 <__cxa_atexit@plt+0x135724> │ │ │ │ @@ -316873,15 +316873,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - bicseq r5, sp, r4, asr #16 │ │ │ │ + bicseq r5, sp, ip, lsr r8 │ │ │ │ biceq r2, r7, ip, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -316915,15 +316915,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - bicseq r5, sp, r8, ror r7 │ │ │ │ + bicseq r5, sp, r0, ror r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 140e90 <__cxa_atexit@plt+0x13581c> │ │ │ │ ldr r2, [pc, #44] @ 140e98 <__cxa_atexit@plt+0x135824> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -316935,15 +316935,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #0 │ │ │ │ b 1918a9c <__cxa_atexit@plt+0x190d428> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrsheq r5, [sp, #60] @ 0x3c │ │ │ │ + ldrsheq r5, [sp, #52] @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 140ed4 <__cxa_atexit@plt+0x135860> │ │ │ │ @@ -316952,15 +316952,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - bicseq r5, sp, r0, lsl r5 │ │ │ │ + bicseq r5, sp, r8, lsl #10 │ │ │ │ biceq r2, r7, ip, lsr #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 140f7c <__cxa_atexit@plt+0x135908> │ │ │ │ @@ -317175,16 +317175,16 @@ │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrsheq r5, [sp, #12] │ │ │ │ - bicseq r5, sp, r4, ror #2 │ │ │ │ + ldrsheq r5, [sp, #4] │ │ │ │ + bicseq r5, sp, ip, asr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -317206,16 +317206,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1412e0 <__cxa_atexit@plt+0x135c6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, sp, r8, rrx │ │ │ │ - ldrsbeq r5, [sp, #8] │ │ │ │ + bicseq r5, sp, r0, rrx │ │ │ │ + ldrsbeq r5, [sp] │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ strheq r2, [r7, #176] @ 0xb0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -317268,15 +317268,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ b 144b9c <__cxa_atexit@plt+0x139528> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r4, sp, r8, ror #30 │ │ │ │ + bicseq r4, sp, r0, ror #30 │ │ │ │ biceq r2, r7, r0, asr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #28] @ 141410 <__cxa_atexit@plt+0x135d9c> │ │ │ │ @@ -317513,15 +317513,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - bicseq r4, sp, r8, ror #24 │ │ │ │ + bicseq r4, sp, r0, ror #24 │ │ │ │ biceq r2, r7, ip, ror #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1417d0 <__cxa_atexit@plt+0x13615c> │ │ │ │ str r8, [r5] │ │ │ │ @@ -317549,15 +317549,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr r5 │ │ │ │ - ldrsbeq r4, [sp, #180] @ 0xb4 │ │ │ │ + bicseq r4, sp, ip, asr #23 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 141904 <__cxa_atexit@plt+0x136290> │ │ │ │ ldr lr, [pc, #228] @ 14193c <__cxa_atexit@plt+0x1362c8> │ │ │ │ @@ -317616,16 +317616,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - bicseq r4, sp, ip, lsr #21 │ │ │ │ - bicseq r4, sp, ip, asr #20 │ │ │ │ + bicseq r4, sp, r4, lsr #21 │ │ │ │ + bicseq r4, sp, r4, asr #20 │ │ │ │ biceq r2, r7, r4, ror r5 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffed794 │ │ │ │ @ instruction: 0xfffedfe8 │ │ │ │ @ instruction: 0xfffedc38 │ │ │ │ @ instruction: 0xfffed910 │ │ │ │ @ instruction: 0xfffedcd8 │ │ │ │ @@ -317780,18 +317780,18 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - bicseq r4, sp, ip, asr #16 │ │ │ │ + bicseq r4, sp, r4, asr #16 │ │ │ │ biceq r2, r7, r4, lsl #6 │ │ │ │ biceq r0, r7, r4, ror #19 │ │ │ │ - bicseq r4, sp, r8, ror #16 │ │ │ │ + bicseq r4, sp, r0, ror #16 │ │ │ │ @ instruction: 0xfffed554 │ │ │ │ @ instruction: 0xfffedda8 │ │ │ │ @ instruction: 0xfffed9f8 │ │ │ │ @ instruction: 0xfffed6d0 │ │ │ │ @ instruction: 0xfffeda98 │ │ │ │ biceq r2, r7, r0, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -317881,15 +317881,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r0, r7, r4, lsr #16 │ │ │ │ - bicseq r4, sp, r8, lsr #13 │ │ │ │ + bicseq r4, sp, r0, lsr #13 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -317905,15 +317905,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 141dc8 <__cxa_atexit@plt+0x136754> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r4, sp, r4, lsr r6 │ │ │ │ + bicseq r4, sp, ip, lsr #12 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -317929,15 +317929,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 141e28 <__cxa_atexit@plt+0x1367b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r4, [sp, #84] @ 0x54 │ │ │ │ + bicseq r4, sp, ip, asr #11 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ biceq r2, r7, r8, rrx │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -318022,18 +318022,18 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - bicseq r4, sp, r4, lsl #9 │ │ │ │ + bicseq r4, sp, ip, ror r4 │ │ │ │ biceq r1, r7, ip, lsr pc │ │ │ │ biceq r0, r7, ip, lsl r6 │ │ │ │ - bicseq r4, sp, r0, lsr #9 │ │ │ │ + @ instruction: 0x01dd4498 │ │ │ │ @ instruction: 0xfffed18c │ │ │ │ @ instruction: 0xfffed9e0 │ │ │ │ @ instruction: 0xfffed630 │ │ │ │ @ instruction: 0xfffed308 │ │ │ │ @ instruction: 0xfffed6d0 │ │ │ │ ldrdeq r1, [r7, #232] @ 0xe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -318123,15 +318123,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r0, r7, ip, asr r4 │ │ │ │ - bicseq r4, sp, r0, ror #5 │ │ │ │ + ldrsbeq r4, [sp, #40] @ 0x28 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1421a8 <__cxa_atexit@plt+0x136b34> │ │ │ │ ldr r2, [pc, #128] @ 1421d0 <__cxa_atexit@plt+0x136b5c> │ │ │ │ @@ -318164,19 +318164,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 1421e0 <__cxa_atexit@plt+0x136b6c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r4, sp, r4, lsr #2 │ │ │ │ + bicseq r4, sp, ip, lsl r1 │ │ │ │ @ instruction: 0xfffc608c │ │ │ │ - bicseq r4, sp, r4, lsl #2 │ │ │ │ + ldrsheq r4, [sp, #12] │ │ │ │ ldrdeq r0, [r7, #208] @ 0xd0 │ │ │ │ - ldrheq r4, [sp, #8] │ │ │ │ + ldrheq r4, [sp] │ │ │ │ biceq r1, r7, r4, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 142248 <__cxa_atexit@plt+0x136bd4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -318201,15 +318201,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 14226c <__cxa_atexit@plt+0x136bf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r4, sp, r8, rrx │ │ │ │ + bicseq r4, sp, r0, rrx │ │ │ │ @ instruction: 0xfffd18e4 │ │ │ │ biceq r1, r7, r8, lsl #12 │ │ │ │ biceq r1, r7, r8, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -318260,17 +318260,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq r3, [sp, #240] @ 0xf0 │ │ │ │ + bicseq r3, sp, r8, asr #31 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - bicseq r4, sp, r4, lsl #5 │ │ │ │ + bicseq r4, sp, ip, ror r2 │ │ │ │ strdeq r1, [r7, #76] @ 0x4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -318297,15 +318297,15 @@ │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - bicseq r4, sp, ip, asr #3 │ │ │ │ + bicseq r4, sp, r4, asr #3 │ │ │ │ biceq r1, r7, r8, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 142450 <__cxa_atexit@plt+0x136ddc> │ │ │ │ @@ -318328,26 +318328,26 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - bicseq r4, sp, r4, asr r1 │ │ │ │ + bicseq r4, sp, ip, asr #2 │ │ │ │ strdeq r1, [r7, #156] @ 0x9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ 14248c <__cxa_atexit@plt+0x136e18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 142490 <__cxa_atexit@plt+0x136e1c> │ │ │ │ - bicseq r4, sp, r8, lsl #2 │ │ │ │ + bicseq r4, sp, r0, lsl #2 │ │ │ │ mov fp, r7 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1424ec <__cxa_atexit@plt+0x136e78> │ │ │ │ ldr r3, [pc, #176] @ 142560 <__cxa_atexit@plt+0x136eec> │ │ │ │ @@ -318472,15 +318472,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1426ac <__cxa_atexit@plt+0x137038> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - bicseq r3, sp, ip, ror #24 │ │ │ │ + bicseq r3, sp, r4, ror #24 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffcee24 │ │ │ │ ldrdeq r1, [r7, #12] │ │ │ │ biceq r1, r7, r8, lsr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ @@ -318566,17 +318566,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - bicseq r3, sp, ip, lsr #22 │ │ │ │ + bicseq r3, sp, r4, lsr #22 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - bicseq r3, sp, r4, asr #27 │ │ │ │ + ldrheq r3, [sp, #220] @ 0xdc │ │ │ │ biceq r1, r7, ip, asr #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -318609,15 +318609,15 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - ldrsheq r3, [sp, #196] @ 0xc4 │ │ │ │ + bicseq r3, sp, ip, ror #25 │ │ │ │ biceq r1, r7, r8, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 142938 <__cxa_atexit@plt+0x1372c4> │ │ │ │ @@ -318782,16 +318782,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r3, sp, r4, ror r7 │ │ │ │ - bicseq r3, sp, r8, asr r8 │ │ │ │ + bicseq r3, sp, ip, ror #14 │ │ │ │ + bicseq r3, sp, r0, asr r8 │ │ │ │ biceq r1, r7, r4, lsl r3 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ mov r8, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ @@ -318889,24 +318889,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - ldrsbeq r3, [sp, #156] @ 0x9c │ │ │ │ - ldrheq r3, [sp, #96] @ 0x60 │ │ │ │ - @ instruction: 0xffffe784 │ │ │ │ - ldrheq r3, [sp, #120] @ 0x78 │ │ │ │ + ldrsbeq r3, [sp, #148] @ 0x94 │ │ │ │ bicseq r3, sp, r8, lsr #13 │ │ │ │ + @ instruction: 0xffffe784 │ │ │ │ + ldrheq r3, [sp, #112] @ 0x70 │ │ │ │ + bicseq r3, sp, r0, lsr #13 │ │ │ │ @ instruction: 0xffffe080 │ │ │ │ biceq pc, r6, ip, lsr #24 │ │ │ │ - bicseq r3, sp, r4, lsr #12 │ │ │ │ - ldrsbeq r3, [sp, #104] @ 0x68 │ │ │ │ - bicseq r3, sp, r4, ror #11 │ │ │ │ + bicseq r3, sp, ip, lsl r6 │ │ │ │ + ldrsbeq r3, [sp, #96] @ 0x60 │ │ │ │ + ldrsbeq r3, [sp, #92] @ 0x5c │ │ │ │ @ instruction: 0xfffc4048 │ │ │ │ @ instruction: 0xfffc475c │ │ │ │ biceq r1, r7, r0, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -318939,15 +318939,15 @@ │ │ │ │ b 1434fc <__cxa_atexit@plt+0x137e88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ biceq r0, r7, r8, ror sp │ │ │ │ - bicseq r3, sp, r4, asr r5 │ │ │ │ + bicseq r3, sp, ip, asr #10 │ │ │ │ biceq r1, r7, r4, lsr #1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 142e34 <__cxa_atexit@plt+0x1377c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 142e38 <__cxa_atexit@plt+0x1377c4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -318959,15 +318959,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 142e3c <__cxa_atexit@plt+0x1377c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ add r8, r2, #2 │ │ │ │ b 1108c4 <__cxa_atexit@plt+0x105250> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ biceq r0, r7, r8, lsl #26 │ │ │ │ - bicseq r3, sp, r4, ror #9 │ │ │ │ + ldrsbeq r3, [sp, #76] @ 0x4c │ │ │ │ biceq r1, r7, r4, asr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #92] @ 142ebc <__cxa_atexit@plt+0x137848> │ │ │ │ @@ -319121,15 +319121,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrheq r3, [sp, #36] @ 0x24 │ │ │ │ + bicseq r3, sp, ip, lsr #5 │ │ │ │ biceq r0, r7, r0, ror #21 │ │ │ │ @ instruction: 0xfffdc570 │ │ │ │ @ instruction: 0xfffdc5b8 │ │ │ │ biceq r0, r7, r0, asr #27 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -319266,16 +319266,16 @@ │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0xffffeec4 │ │ │ │ @ instruction: 0x01c70898 │ │ │ │ - bicseq r3, sp, r4, lsl #1 │ │ │ │ - bicseq r3, sp, ip, lsl r0 │ │ │ │ + bicseq r3, sp, ip, ror r0 │ │ │ │ + bicseq r3, sp, r4, lsl r0 │ │ │ │ biceq r0, r7, r4, lsl #23 │ │ │ │ andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -319308,16 +319308,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffedf4 │ │ │ │ biceq r0, r7, r4, asr #15 │ │ │ │ - bicseq r2, sp, ip, lsr #31 │ │ │ │ - bicseq r2, sp, r0, asr pc │ │ │ │ + bicseq r2, sp, r4, lsr #31 │ │ │ │ + bicseq r2, sp, r8, asr #30 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ ldrdeq r0, [r7, #168] @ 0xa8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [pc, #144] @ 143464 <__cxa_atexit@plt+0x137df0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -319354,16 +319354,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 1434fc <__cxa_atexit@plt+0x137e88> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - bicseq r2, sp, r0, ror #30 │ │ │ │ - bicseq r2, sp, ip, ror #28 │ │ │ │ + bicseq r2, sp, r8, asr pc │ │ │ │ + bicseq r2, sp, r4, ror #28 │ │ │ │ biceq r0, r7, r4, lsr #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1434d4 <__cxa_atexit@plt+0x137e60> │ │ │ │ @@ -319389,16 +319389,16 @@ │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r7, fp │ │ │ │ b 1434fc <__cxa_atexit@plt+0x137e88> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, sp, r8, asr #29 │ │ │ │ - ldrsbeq r2, [sp, #212] @ 0xd4 │ │ │ │ + bicseq r2, sp, r0, asr #29 │ │ │ │ + bicseq r2, sp, ip, asr #27 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14354c <__cxa_atexit@plt+0x137ed8> │ │ │ │ ldr r3, [pc, #144] @ 1435a8 <__cxa_atexit@plt+0x137f34> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -319436,15 +319436,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r1, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - bicseq r2, sp, ip, ror #28 │ │ │ │ + bicseq r2, sp, r4, ror #28 │ │ │ │ biceq r0, r7, r0, ror #17 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1435e4 <__cxa_atexit@plt+0x137f70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -319574,16 +319574,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - bicseq r2, sp, r8, lsl #22 │ │ │ │ - bicseq r2, sp, ip, ror #23 │ │ │ │ + bicseq r2, sp, r0, lsl #22 │ │ │ │ + bicseq r2, sp, r4, ror #23 │ │ │ │ strheq r0, [r7, #100] @ 0x64 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #16]! │ │ │ │ @@ -319679,24 +319679,24 @@ │ │ │ │ ldr r7, [pc, #44] @ 143994 <__cxa_atexit@plt+0x138320> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - bicseq r2, sp, ip, ror #26 │ │ │ │ - bicseq r2, sp, r0, asr #20 │ │ │ │ + bicseq r2, sp, r4, ror #26 │ │ │ │ + bicseq r2, sp, r8, lsr sl │ │ │ │ @ instruction: 0xffffbf50 │ │ │ │ - bicseq r2, sp, ip, asr fp │ │ │ │ - bicseq r2, sp, ip, asr #20 │ │ │ │ + bicseq r2, sp, r4, asr fp │ │ │ │ + bicseq r2, sp, r4, asr #20 │ │ │ │ @ instruction: 0xffffbd74 │ │ │ │ ldrdeq lr, [r6, #240] @ 0xf0 │ │ │ │ - bicseq r2, sp, ip, asr #19 │ │ │ │ - bicseq r2, sp, r8, ror sl │ │ │ │ - bicseq r2, sp, r4, lsl #19 │ │ │ │ + bicseq r2, sp, r4, asr #19 │ │ │ │ + bicseq r2, sp, r0, ror sl │ │ │ │ + bicseq r2, sp, ip, ror r9 │ │ │ │ @ instruction: 0xfffc33ec │ │ │ │ @ instruction: 0xfffc3b00 │ │ │ │ biceq r0, r7, r8, ror #9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -319728,15 +319728,15 @@ │ │ │ │ b 144164 <__cxa_atexit@plt+0x138af0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ biceq r0, r7, r0, lsr #2 │ │ │ │ - bicseq r2, sp, r0, lsl #18 │ │ │ │ + ldrsheq r2, [sp, #136] @ 0x88 │ │ │ │ biceq r0, r7, r0, asr r4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 143a80 <__cxa_atexit@plt+0x13840c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 143a84 <__cxa_atexit@plt+0x138410> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -319746,15 +319746,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 143a88 <__cxa_atexit@plt+0x138414> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ add r8, r2, #2 │ │ │ │ b 1108c4 <__cxa_atexit@plt+0x105250> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strheq r0, [r7, #4] │ │ │ │ - @ instruction: 0x01dd2898 │ │ │ │ + @ instruction: 0x01dd2890 │ │ │ │ biceq r0, r7, r8, lsl #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #92] @ 143b08 <__cxa_atexit@plt+0x138494> │ │ │ │ @@ -319908,15 +319908,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - bicseq r2, sp, r8, ror #12 │ │ │ │ + bicseq r2, sp, r0, ror #12 │ │ │ │ stlexbeq pc, r4, [r6] │ │ │ │ @ instruction: 0xfffdb924 │ │ │ │ @ instruction: 0xfffdb96c │ │ │ │ biceq r0, r7, r4, ror r1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -320055,16 +320055,16 @@ │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ @ instruction: 0xffffc534 │ │ │ │ biceq pc, r6, ip, asr #24 │ │ │ │ - bicseq r2, sp, ip, lsr #8 │ │ │ │ - bicseq r2, sp, ip, asr #7 │ │ │ │ + bicseq r2, sp, r4, lsr #8 │ │ │ │ + bicseq r2, sp, r4, asr #7 │ │ │ │ biceq pc, r6, r0, lsr pc @ │ │ │ │ andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -320099,16 +320099,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffc45c │ │ │ │ biceq pc, r6, r4, ror fp @ │ │ │ │ - bicseq r2, sp, r0, ror #6 │ │ │ │ - ldrsheq r2, [sp, #44] @ 0x2c │ │ │ │ + bicseq r2, sp, r8, asr r3 │ │ │ │ + ldrsheq r2, [sp, #36] @ 0x24 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ biceq pc, r6, ip, ror lr @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -320149,16 +320149,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 144164 <__cxa_atexit@plt+0x138af0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrsheq r2, [sp, #40] @ 0x28 │ │ │ │ - bicseq r2, sp, r4, lsl #4 │ │ │ │ + ldrsheq r2, [sp, #32] │ │ │ │ + ldrsheq r2, [sp, #28] │ │ │ │ strheq pc, [r6, #216] @ 0xd8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 144140 <__cxa_atexit@plt+0x138acc> │ │ │ │ @@ -320183,16 +320183,16 @@ │ │ │ │ stm r5, {r2, r7} │ │ │ │ mov r7, fp │ │ │ │ b 144164 <__cxa_atexit@plt+0x138af0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, sp, ip, asr r2 │ │ │ │ - bicseq r2, sp, r8, ror #2 │ │ │ │ + bicseq r2, sp, r4, asr r2 │ │ │ │ + bicseq r2, sp, r0, ror #2 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14419c <__cxa_atexit@plt+0x138b28> │ │ │ │ ldr r3, [pc, #124] @ 1441fc <__cxa_atexit@plt+0x138b88> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -320224,15 +320224,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r2, sp, r8, lsl r2 │ │ │ │ + bicseq r2, sp, r0, lsl r2 │ │ │ │ stlbeq r0, [r6] │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -320340,20 +320340,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - bicseq r2, sp, r4, ror r0 │ │ │ │ + bicseq r2, sp, ip, rrx │ │ │ │ strdeq pc, [r6, #164] @ 0xa4 │ │ │ │ - ldrheq r1, [sp, #240] @ 0xf0 │ │ │ │ - bicseq r1, sp, r4, lsr pc │ │ │ │ - bicseq r2, sp, r0 │ │ │ │ - bicseq r2, sp, r8, asr #32 │ │ │ │ + bicseq r1, sp, r8, lsr #31 │ │ │ │ + bicseq r1, sp, ip, lsr #30 │ │ │ │ + ldrsheq r1, [sp, #248] @ 0xf8 │ │ │ │ + bicseq r2, sp, r0, asr #32 │ │ │ │ @ instruction: 0xfffead6c │ │ │ │ @ instruction: 0xfffeb5c0 │ │ │ │ @ instruction: 0xfffeb210 │ │ │ │ @ instruction: 0xfffeaee8 │ │ │ │ @ instruction: 0xfffeb2b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -320428,20 +320428,20 @@ │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, sp, r0, ror #27 │ │ │ │ - bicseq r1, sp, r4, asr lr │ │ │ │ - bicseq r1, sp, ip, asr #27 │ │ │ │ - bicseq r1, sp, r0, lsr lr │ │ │ │ - bicseq r1, sp, r0, lsr #29 │ │ │ │ - bicseq r1, sp, r8, ror #29 │ │ │ │ + ldrsbeq r1, [sp, #216] @ 0xd8 │ │ │ │ + bicseq r1, sp, ip, asr #28 │ │ │ │ + bicseq r1, sp, r4, asr #27 │ │ │ │ + bicseq r1, sp, r8, lsr #28 │ │ │ │ + @ instruction: 0x01dd1e98 │ │ │ │ + bicseq r1, sp, r0, ror #29 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1445dc <__cxa_atexit@plt+0x138f68> │ │ │ │ @@ -320490,19 +320490,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ b 14461c <__cxa_atexit@plt+0x138fa8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r1, [sp, #220] @ 0xdc │ │ │ │ - bicseq r1, sp, r0, ror sp │ │ │ │ - bicseq r1, sp, r4, ror #25 │ │ │ │ - bicseq r1, sp, r0, lsr lr │ │ │ │ - bicseq r1, sp, ip, asr #27 │ │ │ │ + ldrsbeq r1, [sp, #212] @ 0xd4 │ │ │ │ + bicseq r1, sp, r8, ror #26 │ │ │ │ + ldrsbeq r1, [sp, #204] @ 0xcc │ │ │ │ + bicseq r1, sp, r8, lsr #28 │ │ │ │ + bicseq r1, sp, r4, asr #27 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -320517,15 +320517,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 144698 <__cxa_atexit@plt+0x139024> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, sp, r4, ror #26 │ │ │ │ + bicseq r1, sp, ip, asr sp │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -320541,15 +320541,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1446f8 <__cxa_atexit@plt+0x139084> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, sp, r4, lsl #26 │ │ │ │ + ldrsheq r1, [sp, #204] @ 0xcc │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ @ instruction: 0x01c6f794 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -320590,16 +320590,16 @@ │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffab78 │ │ │ │ @ instruction: 0xffffe1a4 │ │ │ │ @ instruction: 0xffffac50 │ │ │ │ - bicseq r1, sp, ip, lsr #24 │ │ │ │ - bicseq r1, sp, r4, lsl lr │ │ │ │ + bicseq r1, sp, r4, lsr #24 │ │ │ │ + bicseq r1, sp, ip, lsl #28 │ │ │ │ ldrdeq pc, [r6, #112] @ 0x70 │ │ │ │ ldrdeq pc, [r6, #96] @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1447f8 <__cxa_atexit@plt+0x139184> │ │ │ │ @@ -320608,15 +320608,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 144b9c <__cxa_atexit@plt+0x139528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, sp, ip, lsl #21 │ │ │ │ + bicseq r1, sp, r4, lsl #21 │ │ │ │ @ instruction: 0x01c6f690 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1448a4 <__cxa_atexit@plt+0x139230> │ │ │ │ @@ -320664,17 +320664,17 @@ │ │ │ │ ldr r7, [pc, #32] @ 1448ec <__cxa_atexit@plt+0x139278> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r1, sp, ip, lsr sl │ │ │ │ - bicseq r1, sp, r4, ror sp │ │ │ │ - bicseq r1, sp, ip, asr sp │ │ │ │ + bicseq r1, sp, r4, lsr sl │ │ │ │ + bicseq r1, sp, ip, ror #26 │ │ │ │ + bicseq r1, sp, r4, asr sp │ │ │ │ biceq pc, r6, r8, ror #12 │ │ │ │ @ instruction: 0xfffee844 │ │ │ │ @ instruction: 0xfffee938 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -320791,17 +320791,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - bicseq r1, sp, r0, lsr #17 │ │ │ │ - bicseq r1, sp, r8, ror #18 │ │ │ │ - bicseq r1, sp, r4, lsl #18 │ │ │ │ + @ instruction: 0x01dd1898 │ │ │ │ + bicseq r1, sp, r0, ror #18 │ │ │ │ + ldrsheq r1, [sp, #140] @ 0x8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 144b64 <__cxa_atexit@plt+0x1394f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -320832,17 +320832,17 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, sp, r0, ror #15 │ │ │ │ - bicseq r1, sp, r8, lsr #17 │ │ │ │ - bicseq r1, sp, r4, asr #16 │ │ │ │ + ldrsbeq r1, [sp, #120] @ 0x78 │ │ │ │ + bicseq r1, sp, r0, lsr #17 │ │ │ │ + bicseq r1, sp, ip, lsr r8 │ │ │ │ biceq pc, r6, r4, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 144c48 <__cxa_atexit@plt+0x1395d4> │ │ │ │ @@ -320956,15 +320956,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 14510c <__cxa_atexit@plt+0x139a98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, sp, ip, lsl r5 │ │ │ │ + bicseq r1, sp, r4, lsl r5 │ │ │ │ biceq pc, r6, r0, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 144e14 <__cxa_atexit@plt+0x1397a0> │ │ │ │ @@ -321012,17 +321012,17 @@ │ │ │ │ ldr r7, [pc, #32] @ 144e5c <__cxa_atexit@plt+0x1397e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r1, sp, ip, asr #9 │ │ │ │ - bicseq r1, sp, r4, lsl #16 │ │ │ │ - bicseq r1, sp, ip, ror #15 │ │ │ │ + bicseq r1, sp, r4, asr #9 │ │ │ │ + ldrsheq r1, [sp, #124] @ 0x7c │ │ │ │ + bicseq r1, sp, r4, ror #15 │ │ │ │ strdeq pc, [r6, #8] │ │ │ │ @ instruction: 0xfffee2d4 │ │ │ │ @ instruction: 0xfffee3c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -321139,17 +321139,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - bicseq r1, sp, r0, lsr r3 │ │ │ │ - ldrsheq r1, [sp, #56] @ 0x38 │ │ │ │ - @ instruction: 0x01dd1394 │ │ │ │ + bicseq r1, sp, r8, lsr #6 │ │ │ │ + ldrsheq r1, [sp, #48] @ 0x30 │ │ │ │ + bicseq r1, sp, ip, lsl #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1450d4 <__cxa_atexit@plt+0x139a60> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -321180,17 +321180,17 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, sp, r0, ror r2 │ │ │ │ - bicseq r1, sp, r8, lsr r3 │ │ │ │ - ldrsbeq r1, [sp, #36] @ 0x24 │ │ │ │ + bicseq r1, sp, r8, ror #4 │ │ │ │ + bicseq r1, sp, r0, lsr r3 │ │ │ │ + bicseq r1, sp, ip, asr #5 │ │ │ │ @ instruction: 0x01c6ed94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1451b8 <__cxa_atexit@plt+0x139b44> │ │ │ │ @@ -321417,16 +321417,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r0, sp, ip, lsr #29 │ │ │ │ - bicseq r0, sp, ip, lsl pc │ │ │ │ + bicseq r0, sp, r4, lsr #29 │ │ │ │ + bicseq r0, sp, r4, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -321447,16 +321447,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 145524 <__cxa_atexit@plt+0x139eb0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r0, sp, r0, lsr #28 │ │ │ │ - @ instruction: 0x01dd0e90 │ │ │ │ + bicseq r0, sp, r8, lsl lr │ │ │ │ + bicseq r0, sp, r8, lsl #29 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ biceq lr, r6, r8, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14558c <__cxa_atexit@plt+0x139f18> │ │ │ │ @@ -321482,15 +321482,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1455b0 <__cxa_atexit@plt+0x139f3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r0, sp, r4, lsr #26 │ │ │ │ + bicseq r0, sp, ip, lsl sp │ │ │ │ @ instruction: 0xfffe318c │ │ │ │ biceq lr, r6, ip, ror r7 │ │ │ │ biceq lr, r6, r8, lsr r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r8, r5, #24 │ │ │ │ @@ -321518,15 +321518,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - bicseq r0, sp, r8, lsl #25 │ │ │ │ + bicseq r0, sp, r0, lsl #25 │ │ │ │ strheq lr, [r6] │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -321592,17 +321592,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - bicseq r0, sp, r0, ror #23 │ │ │ │ + ldrsbeq r0, [sp, #184] @ 0xb8 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - bicseq r0, sp, r0, lsl #29 │ │ │ │ + bicseq r0, sp, r8, ror lr │ │ │ │ biceq sp, r6, r0, lsl #31 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -321634,15 +321634,15 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - ldrheq r0, [sp, #212] @ 0xd4 │ │ │ │ + bicseq r0, sp, ip, lsr #27 │ │ │ │ biceq lr, r6, r4, lsl #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14584c <__cxa_atexit@plt+0x13a1d8> │ │ │ │ @@ -321804,15 +321804,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - ldrsheq r0, [sp, #132] @ 0x84 │ │ │ │ + bicseq r0, sp, ip, ror #17 │ │ │ │ strdeq lr, [r6, #76] @ 0x4c │ │ │ │ andeq r1, r0, r8, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 145af0 <__cxa_atexit@plt+0x13a47c> │ │ │ │ @@ -321822,15 +321822,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 145bc8 <__cxa_atexit@plt+0x13a554> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dd0794 │ │ │ │ + bicseq r0, sp, ip, lsl #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 145b30 <__cxa_atexit@plt+0x13a4bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -321838,15 +321838,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 145bc8 <__cxa_atexit@plt+0x13a554> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, sp, r4, asr r7 │ │ │ │ + bicseq r0, sp, ip, asr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 145b70 <__cxa_atexit@plt+0x13a4fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -321854,15 +321854,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 145bc8 <__cxa_atexit@plt+0x13a554> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, sp, r4, lsl r7 │ │ │ │ + bicseq r0, sp, ip, lsl #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 145bb0 <__cxa_atexit@plt+0x13a53c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -321870,15 +321870,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 145bc8 <__cxa_atexit@plt+0x13a554> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r0, [sp, #100] @ 0x64 │ │ │ │ + bicseq r0, sp, ip, asr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 145c4c <__cxa_atexit@plt+0x13a5d8> │ │ │ │ ldr r2, [pc, #120] @ 145c54 <__cxa_atexit@plt+0x13a5e0> │ │ │ │ @@ -321911,15 +321911,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - bicseq r0, sp, r0, asr #12 │ │ │ │ + bicseq r0, sp, r8, lsr r6 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 145c9c <__cxa_atexit@plt+0x13a628> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -321935,15 +321935,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsbeq r0, [sp, #84] @ 0x54 │ │ │ │ + bicseq r0, sp, ip, asr #11 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 145cfc <__cxa_atexit@plt+0x13a688> │ │ │ │ @@ -322007,15 +322007,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - bicseq r0, sp, r8, asr r5 │ │ │ │ + bicseq r0, sp, r0, asr r5 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ 145e90 <__cxa_atexit@plt+0x13a81c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -322054,15 +322054,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - @ instruction: 0x01dd0494 │ │ │ │ + bicseq r0, sp, ip, lsl #9 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 145f1c <__cxa_atexit@plt+0x13a8a8> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -322092,15 +322092,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - ldrsheq r0, [sp, #56] @ 0x38 │ │ │ │ + ldrsheq r0, [sp, #48] @ 0x30 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #10 │ │ │ │ bne 145f6c <__cxa_atexit@plt+0x13a8f8> │ │ │ │ @@ -322136,15 +322136,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ - bicseq r0, sp, r4, asr r3 │ │ │ │ + bicseq r0, sp, ip, asr #6 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ 146094 <__cxa_atexit@plt+0x13aa20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -322183,15 +322183,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ - @ instruction: 0x01dd0290 │ │ │ │ + bicseq r0, sp, r8, lsl #5 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 146120 <__cxa_atexit@plt+0x13aaac> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -322221,15 +322221,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ - ldrsheq r0, [sp, #20] │ │ │ │ + bicseq r0, sp, ip, ror #3 │ │ │ │ @ instruction: 0x01c6d890 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14617c <__cxa_atexit@plt+0x13ab08> │ │ │ │ ldr r1, [pc, #44] @ 146184 <__cxa_atexit@plt+0x13ab10> │ │ │ │ @@ -322242,15 +322242,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 145bc8 <__cxa_atexit@plt+0x13a554> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r0, sp, ip, lsl #2 │ │ │ │ + bicseq r0, sp, r4, lsl #2 │ │ │ │ biceq sp, r6, ip, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 118c70 <__cxa_atexit@plt+0x10d5fc> │ │ │ │ biceq sp, r6, r0, asr #23 │ │ │ │ @@ -322303,18 +322303,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dd0098 │ │ │ │ + @ instruction: 0x01dd0090 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x01dd039c │ │ │ │ + @ instruction: 0x01dd0394 │ │ │ │ biceq sp, r6, r0, ror #8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -322386,17 +322386,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - bicseq pc, ip, ip, lsl #31 │ │ │ │ + bicseq pc, ip, r4, lsl #31 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - bicseq r0, sp, r8, lsl r2 │ │ │ │ + bicseq r0, sp, r0, lsl r2 │ │ │ │ @ instruction: 0x01c6d990 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -322431,15 +322431,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - bicseq r0, sp, r0, asr #2 │ │ │ │ + bicseq r0, sp, r8, lsr r1 │ │ │ │ strdeq sp, [r6, #128] @ 0x80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -322536,15 +322536,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ strheq fp, [r6, #244] @ 0xf4 │ │ │ │ - bicseq pc, ip, ip, lsl lr @ │ │ │ │ + bicseq pc, ip, r4, lsl lr @ │ │ │ │ biceq sp, r6, r0, asr #14 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1466ac <__cxa_atexit@plt+0x13b038> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -322580,15 +322580,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ biceq fp, r6, r8, ror #29 │ │ │ │ - bicseq pc, ip, r0, asr sp @ │ │ │ │ + bicseq pc, ip, r8, asr #26 │ │ │ │ strheq sp, [r6, #124] @ 0x7c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1467f4 <__cxa_atexit@plt+0x13b180> │ │ │ │ @@ -322671,15 +322671,15 @@ │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ @ instruction: 0x01c6d790 │ │ │ │ @ instruction: 0xffffedac │ │ │ │ @ instruction: 0xfffff08c │ │ │ │ - ldrsheq pc, [ip, #216] @ 0xd8 @ │ │ │ │ + ldrsheq pc, [ip, #208] @ 0xd0 @ │ │ │ │ biceq sp, r6, r4, asr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #88] @ 1468b0 <__cxa_atexit@plt+0x13b23c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -322785,15 +322785,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ @ instruction: 0xfffff290 │ │ │ │ @ instruction: 0xffffebb8 │ │ │ │ @ instruction: 0xffffee98 │ │ │ │ - bicseq pc, ip, r8, lsl #24 │ │ │ │ + bicseq pc, ip, r0, lsl #24 │ │ │ │ biceq sp, r6, ip, lsl #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -322822,15 +322822,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xffffeb00 │ │ │ │ @ instruction: 0xffffede0 │ │ │ │ - bicseq pc, ip, r0, asr fp @ │ │ │ │ + bicseq pc, ip, r8, asr #22 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ strdeq sp, [r6, #52] @ 0x34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 146ad8 <__cxa_atexit@plt+0x13b464> │ │ │ │ @@ -322840,15 +322840,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 146db8 <__cxa_atexit@plt+0x13b744> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, ip, ip, lsr #15 │ │ │ │ + bicseq pc, ip, r4, lsr #15 │ │ │ │ strheq sp, [r6, #48] @ 0x30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 146b3c <__cxa_atexit@plt+0x13b4c8> │ │ │ │ @@ -322867,15 +322867,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq pc, ip, ip, asr r7 @ │ │ │ │ + bicseq pc, ip, r4, asr r7 @ │ │ │ │ biceq sp, r6, r4, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -323184,15 +323184,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 147048 <__cxa_atexit@plt+0x13b9d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq pc, ip, ip, lsl #5 │ │ │ │ + bicseq pc, ip, r4, lsl #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ biceq ip, r6, r8, ror #30 │ │ │ │ biceq ip, r6, r8, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -323242,15 +323242,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 14712c <__cxa_atexit@plt+0x13bab8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq pc, ip, r4, lsl #4 │ │ │ │ + ldrsheq pc, [ip, #28] @ │ │ │ │ biceq ip, r6, r8, lsl #27 │ │ │ │ @ instruction: 0xfffe7f98 │ │ │ │ @ instruction: 0xfffe87ec │ │ │ │ @ instruction: 0xfffe843c │ │ │ │ @ instruction: 0xfffe8114 │ │ │ │ @ instruction: 0xfffe84dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -323527,16 +323527,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1475a4 <__cxa_atexit@plt+0x13bf30> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq lr, ip, r0, ror lr │ │ │ │ - bicseq lr, ip, r0, lsl lr │ │ │ │ + bicseq lr, ip, r8, ror #28 │ │ │ │ + bicseq lr, ip, r8, lsl #28 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ biceq ip, r6, r8, lsr #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -323587,15 +323587,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 147690 <__cxa_atexit@plt+0x13c01c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq lr, ip, ip, ror #26 │ │ │ │ + bicseq lr, ip, r4, ror #26 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ biceq ip, r6, ip, ror #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -323771,18 +323771,18 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1108c4 <__cxa_atexit@plt+0x105250> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ ldrdeq ip, [r6, #24] │ │ │ │ - bicseq lr, ip, r8, asr #19 │ │ │ │ + bicseq lr, ip, r0, asr #19 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ biceq ip, r6, ip, lsl r2 │ │ │ │ - bicseq lr, ip, ip, lsl #20 │ │ │ │ + bicseq lr, ip, r4, lsl #20 │ │ │ │ biceq sl, r6, r0, lsr ip │ │ │ │ @ instruction: 0x01c6c194 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 1479d4 <__cxa_atexit@plt+0x13c360> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 1479d8 <__cxa_atexit@plt+0x13c364> │ │ │ │ @@ -323800,15 +323800,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ add r8, lr, #2 │ │ │ │ b 1108c4 <__cxa_atexit@plt+0x105250> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ biceq ip, r6, r0, ror r1 │ │ │ │ - bicseq lr, ip, r4, asr #18 │ │ │ │ + bicseq lr, ip, ip, lsr r9 │ │ │ │ biceq ip, r6, r0, lsr r1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 147a50 <__cxa_atexit@plt+0x13c3dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -324085,15 +324085,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq lr, ip, r4, ror #9 │ │ │ │ + ldrsbeq lr, [ip, #76] @ 0x4c │ │ │ │ biceq ip, r6, r4, ror r1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ 147e7c <__cxa_atexit@plt+0x13c808> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ @@ -324296,15 +324296,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - bicseq lr, ip, ip, lsr #3 │ │ │ │ + bicseq lr, ip, r4, lsr #3 │ │ │ │ biceq fp, r6, r8, lsr #28 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ 1481c8 <__cxa_atexit@plt+0x13cb54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ @@ -324466,22 +324466,22 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ - ldrsheq sp, [ip, #236] @ 0xec │ │ │ │ + ldrsheq sp, [ip, #228] @ 0xe4 │ │ │ │ strheq fp, [r6, #184] @ 0xb8 │ │ │ │ biceq fp, r6, ip, ror r1 │ │ │ │ andeq r1, r0, r0, asr r1 │ │ │ │ - bicseq sp, ip, r4, asr #29 │ │ │ │ - bicseq lr, ip, r0 │ │ │ │ - ldrsheq sp, [ip, #236] @ 0xec │ │ │ │ - bicseq sp, ip, ip, lsr #30 │ │ │ │ + ldrheq sp, [ip, #236] @ 0xec │ │ │ │ + ldrsheq sp, [ip, #248] @ 0xf8 │ │ │ │ + ldrsheq sp, [ip, #228] @ 0xe4 │ │ │ │ + bicseq sp, ip, r4, lsr #30 │ │ │ │ mov fp, r8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1484a4 <__cxa_atexit@plt+0x13ce30> │ │ │ │ ldr r2, [pc, #224] @ 148564 <__cxa_atexit@plt+0x13cef0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -324540,18 +324540,18 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r8, lsl #30 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ biceq fp, r6, r8, asr r0 │ │ │ │ andeq r1, r0, ip, lsr #32 │ │ │ │ - bicseq sp, ip, r0, lsr #27 │ │ │ │ - ldrsbeq sp, [ip, #236] @ 0xec │ │ │ │ - ldrsbeq sp, [ip, #216] @ 0xd8 │ │ │ │ - bicseq sp, ip, r8, lsl #28 │ │ │ │ + @ instruction: 0x01dcdd98 │ │ │ │ + ldrsbeq sp, [ip, #228] @ 0xe4 │ │ │ │ + ldrsbeq sp, [ip, #208] @ 0xd0 │ │ │ │ + bicseq sp, ip, r0, lsl #28 │ │ │ │ biceq fp, r6, ip, asr #20 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1485d4 <__cxa_atexit@plt+0x13cf60> │ │ │ │ ldr r3, [pc, #128] @ 148620 <__cxa_atexit@plt+0x13cfac> │ │ │ │ @@ -324787,22 +324787,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ - bicseq sp, ip, ip, asr #20 │ │ │ │ - ldrsbeq sp, [ip, #148] @ 0x94 │ │ │ │ + bicseq sp, ip, r4, asr #20 │ │ │ │ + bicseq sp, ip, ip, asr #19 │ │ │ │ andeq r0, r0, r0, asr #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - bicseq sp, ip, r4, lsr #22 │ │ │ │ - bicseq sp, ip, ip, lsr #21 │ │ │ │ + bicseq sp, ip, ip, lsl fp │ │ │ │ + bicseq sp, ip, r4, lsr #21 │ │ │ │ muleq r0, r8, r5 │ │ │ │ biceq r9, r6, r4, lsr ip │ │ │ │ biceq fp, r6, r8, asr r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -324851,16 +324851,16 @@ │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - bicseq sp, ip, ip, asr #18 │ │ │ │ - ldrsbeq sp, [ip, #132] @ 0x84 │ │ │ │ + bicseq sp, ip, r4, asr #18 │ │ │ │ + bicseq sp, ip, ip, asr #17 │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ biceq r9, r6, r4, lsl fp │ │ │ │ biceq fp, r6, r0, ror r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -324908,16 +324908,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sp, ip, r8, asr #16 │ │ │ │ - ldrsbeq sp, [ip, #112] @ 0x70 │ │ │ │ + bicseq sp, ip, r0, asr #16 │ │ │ │ + bicseq sp, ip, r8, asr #15 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ biceq r9, r6, ip, lsr #20 │ │ │ │ biceq fp, r6, r8, lsl #9 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -325007,15 +325007,15 @@ │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [pc, #24] @ 148cc4 <__cxa_atexit@plt+0x13d650> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r4 │ │ │ │ - bicseq sp, ip, ip, lsr r6 │ │ │ │ + bicseq sp, ip, r4, lsr r6 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0x01c69898 │ │ │ │ biceq fp, r6, r4, lsl #6 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #32] @ 148d00 <__cxa_atexit@plt+0x13d68c> │ │ │ │ @@ -325062,15 +325062,15 @@ │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [pc, #24] @ 148da0 <__cxa_atexit@plt+0x13d72c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ - bicseq sp, ip, r0, ror #10 │ │ │ │ + bicseq sp, ip, r8, asr r5 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ strheq r9, [r6, #124] @ 0x7c │ │ │ │ biceq fp, r6, r0, ror #3 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -325130,19 +325130,19 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - bicseq sp, ip, r8, ror #9 │ │ │ │ - @ instruction: 0x01dcd494 │ │ │ │ - ldrsbeq sp, [ip, #80] @ 0x50 │ │ │ │ + bicseq sp, ip, r0, ror #9 │ │ │ │ + bicseq sp, ip, ip, lsl #9 │ │ │ │ + bicseq sp, ip, r8, asr #11 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - bicseq sp, ip, r0, asr #9 │ │ │ │ + ldrheq sp, [ip, #72] @ 0x48 │ │ │ │ ldrdeq r9, [r6, #100] @ 0x64 │ │ │ │ strheq r9, [r6, #104] @ 0x68 │ │ │ │ biceq fp, r6, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ @@ -325165,15 +325165,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 148f2c <__cxa_atexit@plt+0x13d8b8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ biceq r9, r6, r4, lsr #12 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq sp, ip, ip, lsl #8 │ │ │ │ + bicseq sp, ip, r4, lsl #8 │ │ │ │ biceq fp, r6, ip, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 148f74 <__cxa_atexit@plt+0x13d900> │ │ │ │ @@ -325222,15 +325222,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 14901c <__cxa_atexit@plt+0x13d9a8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - bicseq sp, ip, r0, lsr r3 │ │ │ │ + bicseq sp, ip, r8, lsr #6 │ │ │ │ biceq r9, r6, r0, asr #10 │ │ │ │ biceq sl, r6, r4, ror #30 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -325252,15 +325252,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 149088 <__cxa_atexit@plt+0x13da14> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ biceq r9, r6, r8, asr #9 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - bicseq sp, ip, r4, lsr #5 │ │ │ │ + @ instruction: 0x01dcd29c │ │ │ │ biceq sl, r6, r8, lsr pc │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r2, r7, #3 │ │ │ │ and r1, r3, #3 │ │ │ │ @@ -325370,21 +325370,21 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - ldrheq sp, [ip, #20] │ │ │ │ + bicseq sp, ip, ip, lsr #3 │ │ │ │ biceq sl, r6, r0, ror r3 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - ldrheq sp, [ip, #8] │ │ │ │ - ldrsheq sp, [ip, #20] │ │ │ │ - ldrsheq sp, [ip] │ │ │ │ - bicseq sp, ip, r0, lsr #2 │ │ │ │ + ldrheq sp, [ip] │ │ │ │ + bicseq sp, ip, ip, ror #3 │ │ │ │ + bicseq sp, ip, r8, ror #1 │ │ │ │ + bicseq sp, ip, r8, lsl r1 │ │ │ │ biceq sl, r6, r8, asr #26 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -325473,22 +325473,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - bicseq ip, ip, r0, lsl #31 │ │ │ │ + bicseq ip, ip, r8, ror pc │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ biceq sl, r6, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - bicseq ip, ip, r4, lsl #31 │ │ │ │ - bicseq sp, ip, r0, asr #1 │ │ │ │ - ldrheq ip, [ip, #252] @ 0xfc │ │ │ │ - bicseq ip, ip, ip, ror #31 │ │ │ │ + bicseq ip, ip, ip, ror pc │ │ │ │ + ldrheq sp, [ip, #8] │ │ │ │ + ldrheq ip, [ip, #244] @ 0xf4 │ │ │ │ + bicseq ip, ip, r4, ror #31 │ │ │ │ biceq sl, r6, r8, lsr #23 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -325532,18 +325532,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ biceq sl, r6, r0, asr #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - bicseq ip, ip, r8, lsl #28 │ │ │ │ - bicseq ip, ip, ip, lsr pc │ │ │ │ - bicseq ip, ip, r8, lsr lr │ │ │ │ - bicseq ip, ip, ip, asr #28 │ │ │ │ + bicseq ip, ip, r0, lsl #28 │ │ │ │ + bicseq ip, ip, r4, lsr pc │ │ │ │ + bicseq ip, ip, r0, lsr lr │ │ │ │ + bicseq ip, ip, r4, asr #28 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ biceq sl, r6, r8, asr #21 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #76] @ 149568 <__cxa_atexit@plt+0x13def4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -325772,21 +325772,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - bicseq ip, ip, ip, lsl #22 │ │ │ │ + bicseq ip, ip, r4, lsl #22 │ │ │ │ ldrdeq sl, [r6, #100] @ 0x64 │ │ │ │ @ instruction: 0xffff5a88 │ │ │ │ @ instruction: 0xffff90b4 │ │ │ │ @ instruction: 0xffff5b60 │ │ │ │ - bicseq ip, ip, r0, asr #22 │ │ │ │ - bicseq ip, ip, r8, lsr #26 │ │ │ │ + bicseq ip, ip, r8, lsr fp │ │ │ │ + bicseq ip, ip, r0, lsr #26 │ │ │ │ biceq sl, r6, r0, lsl #14 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #96] @ 14994c <__cxa_atexit@plt+0x13e2d8> │ │ │ │ @@ -325956,20 +325956,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 149bc0 <__cxa_atexit@plt+0x13e54c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - bicseq ip, ip, r8, ror #16 │ │ │ │ + bicseq ip, ip, r0, ror #16 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ andeq r0, r0, r0, ror r4 │ │ │ │ muleq r0, r0, r4 │ │ │ │ @ instruction: 0x000004b0 │ │ │ │ - ldrheq ip, [ip, #112] @ 0x70 │ │ │ │ + bicseq ip, ip, r8, lsr #15 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ andeq r0, r0, r0, asr #9 │ │ │ │ @ instruction: 0xfffbed78 │ │ │ │ biceq r9, r6, r0, lsl r4 │ │ │ │ @@ -326044,30 +326044,30 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ mov r9, r7 │ │ │ │ b 1466e4 <__cxa_atexit@plt+0x13b070> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq ip, ip, r0, asr #12 │ │ │ │ + bicseq ip, ip, r8, lsr r6 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ ldrdeq sl, [r6, #36] @ 0x24 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 149d28 <__cxa_atexit@plt+0x13e6b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 149d2c <__cxa_atexit@plt+0x13e6b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ b 1466e4 <__cxa_atexit@plt+0x13b070> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsheq ip, [ip, #88] @ 0x58 │ │ │ │ + ldrsheq ip, [ip, #80] @ 0x50 │ │ │ │ @ instruction: 0x01c6a29c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #88] @ 149da8 <__cxa_atexit@plt+0x13e734> │ │ │ │ @@ -326192,15 +326192,15 @@ │ │ │ │ mov r9, r7 │ │ │ │ b 1466e4 <__cxa_atexit@plt+0x13b070> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrsheq ip, [ip, #52] @ 0x34 │ │ │ │ + bicseq ip, ip, ip, ror #7 │ │ │ │ biceq sl, r6, r8, lsl #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 149f68 <__cxa_atexit@plt+0x13e8f4> │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -326224,29 +326224,29 @@ │ │ │ │ mov r9, r7 │ │ │ │ b 1466e4 <__cxa_atexit@plt+0x13b070> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - bicseq ip, ip, r8, ror r3 │ │ │ │ + bicseq ip, ip, r0, ror r3 │ │ │ │ biceq sl, r6, r8 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 149ff4 <__cxa_atexit@plt+0x13e980> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 149ff8 <__cxa_atexit@plt+0x13e984> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ b 1466e4 <__cxa_atexit@plt+0x13b070> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - bicseq ip, ip, ip, lsr #6 │ │ │ │ + bicseq ip, ip, r4, lsr #6 │ │ │ │ ldrdeq r9, [r6, #240] @ 0xf0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #88] @ 14a074 <__cxa_atexit@plt+0x13ea00> │ │ │ │ @@ -326393,16 +326393,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ biceq r8, r6, r4, lsl r3 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - bicseq ip, ip, r4, asr #3 │ │ │ │ - bicseq ip, ip, r4, lsr #3 │ │ │ │ + ldrheq ip, [ip, #28] │ │ │ │ + @ instruction: 0x01dcc19c │ │ │ │ @ instruction: 0xffffd9c8 │ │ │ │ biceq r9, r6, ip, asr sp │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr ip, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -326445,16 +326445,16 @@ │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r8, r6, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq ip, ip, r8, asr #1 │ │ │ │ - bicseq ip, ip, r8, lsr #1 │ │ │ │ + bicseq ip, ip, r0, asr #1 │ │ │ │ + bicseq ip, ip, r0, lsr #1 │ │ │ │ @ instruction: 0xffffd8cc │ │ │ │ biceq r9, r6, r4, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -326506,15 +326506,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14a42c <__cxa_atexit@plt+0x13edb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq fp, ip, r8, lsl #29 │ │ │ │ + bicseq fp, ip, r0, lsl #29 │ │ │ │ ldrdeq r9, [r6, #180] @ 0xb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14a464 <__cxa_atexit@plt+0x13edf0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -326523,15 +326523,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, ip, r0, lsr #28 │ │ │ │ + bicseq fp, ip, r8, lsl lr │ │ │ │ biceq r9, r6, r8, asr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14a4d8 <__cxa_atexit@plt+0x13ee64> │ │ │ │ @@ -326601,15 +326601,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - bicseq fp, ip, r8, asr lr │ │ │ │ + bicseq fp, ip, r0, asr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 14a5dc <__cxa_atexit@plt+0x13ef68> │ │ │ │ @@ -326631,15 +326631,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrsbeq fp, [ip, #220] @ 0xdc │ │ │ │ + ldrsbeq fp, [ip, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 14a65c <__cxa_atexit@plt+0x13efe8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ @@ -326831,15 +326831,15 @@ │ │ │ │ add r2, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - bicseq fp, ip, r0, lsl fp │ │ │ │ + bicseq fp, ip, r8, lsl #22 │ │ │ │ biceq r7, r6, ip, lsr lr │ │ │ │ ldrdeq r9, [r6, #96] @ 0x60 │ │ │ │ strdeq r9, [r6, #96] @ 0x60 │ │ │ │ biceq r7, r6, r8, ror #28 │ │ │ │ biceq r9, r6, r0, lsr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -326998,15 +326998,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0x01dcb890 │ │ │ │ + bicseq fp, ip, r8, lsl #17 │ │ │ │ biceq r7, r6, r8, lsr #23 │ │ │ │ biceq r9, r6, ip, lsr r4 │ │ │ │ biceq r9, r6, r8, ror #8 │ │ │ │ biceq r7, r6, r4, asr sl │ │ │ │ biceq r7, r6, ip, ror #23 │ │ │ │ biceq r9, r6, r0, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -327053,15 +327053,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - bicseq fp, ip, ip, lsr #15 │ │ │ │ + bicseq fp, ip, r4, lsr #15 │ │ │ │ biceq r7, r6, r8, asr #21 │ │ │ │ biceq r9, r6, ip, asr r3 │ │ │ │ biceq r9, r6, r8, lsl #7 │ │ │ │ biceq r7, r6, r0, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -327127,15 +327127,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - bicseq fp, ip, r0, lsr #13 │ │ │ │ + @ instruction: 0x01dcb698 │ │ │ │ biceq r7, r6, r4, lsr #19 │ │ │ │ biceq r9, r6, r8, lsr r2 │ │ │ │ biceq r9, r6, ip, asr r2 │ │ │ │ biceq r9, r6, ip, ror r2 │ │ │ │ strdeq r7, [r6, #148] @ 0x94 │ │ │ │ strdeq r9, [r6, #28] │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -327181,15 +327181,15 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - bicseq fp, ip, r4, lsr #11 │ │ │ │ + @ instruction: 0x01dcb59c │ │ │ │ biceq r7, r6, r4, asr #17 │ │ │ │ biceq r9, r6, r8, asr r1 │ │ │ │ biceq r9, r6, r0, lsl #3 │ │ │ │ strdeq r7, [r6, #136] @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -327205,15 +327205,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14af18 <__cxa_atexit@plt+0x13f8a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq fp, ip, r4, ror #9 │ │ │ │ + ldrsbeq fp, [ip, #76] @ 0x4c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ ldrdeq r9, [r6] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -327294,20 +327294,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ - bicseq fp, ip, r8, lsr #5 │ │ │ │ - bicseq fp, ip, r0, lsl #8 │ │ │ │ + bicseq fp, ip, r0, lsr #5 │ │ │ │ + ldrsheq fp, [ip, #56] @ 0x38 │ │ │ │ biceq r7, r6, r4, lsl #14 │ │ │ │ strexbeq r8, r8, [r6] │ │ │ │ biceq r8, r6, r8, asr #31 │ │ │ │ - bicseq fp, ip, r0, asr #4 │ │ │ │ + bicseq fp, ip, r8, lsr r2 │ │ │ │ biceq r7, r6, r0, asr r7 │ │ │ │ biceq r8, r6, ip, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #180] @ 14b15c <__cxa_atexit@plt+0x13fae8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ @@ -327353,20 +327353,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff890 │ │ │ │ - bicseq fp, ip, r8, lsr #3 │ │ │ │ - bicseq fp, ip, r0, lsl #6 │ │ │ │ + bicseq fp, ip, r0, lsr #3 │ │ │ │ + ldrsheq fp, [ip, #40] @ 0x28 │ │ │ │ biceq r7, r6, r4, lsl r6 │ │ │ │ biceq r8, r6, r4, lsr #29 │ │ │ │ ldrdeq r8, [r6, #232] @ 0xe8 │ │ │ │ - bicseq fp, ip, r0, asr r1 │ │ │ │ + bicseq fp, ip, r8, asr #2 │ │ │ │ biceq r7, r6, r4, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -327379,15 +327379,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14b1d0 <__cxa_atexit@plt+0x13fb5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq fp, ip, ip, lsr #4 │ │ │ │ + bicseq fp, ip, r4, lsr #4 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ biceq r8, r6, r0, lsr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -327549,16 +327549,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ biceq r7, r6, ip, ror #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ biceq r8, r6, r8, ror #23 │ │ │ │ - ldrsheq sl, [ip, #232] @ 0xe8 │ │ │ │ - bicseq sl, ip, r8, ror #30 │ │ │ │ + ldrsheq sl, [ip, #224] @ 0xe0 │ │ │ │ + bicseq sl, ip, r0, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14b4ec <__cxa_atexit@plt+0x13fe78> │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -327590,16 +327590,16 @@ │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq sl, ip, r0, asr #28 │ │ │ │ - bicseq sl, ip, r8, lsr #29 │ │ │ │ + bicseq sl, ip, r8, lsr lr │ │ │ │ + bicseq sl, ip, r0, lsr #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -327621,16 +327621,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14b59c <__cxa_atexit@plt+0x13ff28> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sl, ip, ip, lsr #27 │ │ │ │ - bicseq sl, ip, ip, lsl lr │ │ │ │ + bicseq sl, ip, r4, lsr #27 │ │ │ │ + bicseq sl, ip, r4, lsl lr │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 14b5f8 <__cxa_atexit@plt+0x13ff84> │ │ │ │ @@ -327653,16 +327653,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, ip, r4, lsr #25 │ │ │ │ - bicseq sl, ip, r0, lsl sp │ │ │ │ + @ instruction: 0x01dcac9c │ │ │ │ + bicseq sl, ip, r8, lsl #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 14b6c8 <__cxa_atexit@plt+0x140054> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -327714,15 +327714,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ biceq r8, r6, r4, asr r9 │ │ │ │ - bicseq sl, ip, r0, ror sp │ │ │ │ + bicseq sl, ip, r8, ror #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -327737,15 +327737,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14b768 <__cxa_atexit@plt+0x1400f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01dcac94 │ │ │ │ + bicseq sl, ip, ip, lsl #25 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 14b79c <__cxa_atexit@plt+0x140128> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #23] │ │ │ │ @@ -327820,16 +327820,16 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ biceq r6, r6, r4, asr #25 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ strheq r8, [r6, #112] @ 0x70 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0x01dcab94 │ │ │ │ - bicseq sl, ip, r8, lsr fp │ │ │ │ + bicseq sl, ip, ip, lsl #23 │ │ │ │ + bicseq sl, ip, r0, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14b938 <__cxa_atexit@plt+0x1402c4> │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -327883,18 +327883,18 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq sl, ip, ip, ror sl │ │ │ │ + bicseq sl, ip, r4, ror sl │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - bicseq sl, ip, r4, asr #21 │ │ │ │ - bicseq sl, ip, r8, ror #20 │ │ │ │ + ldrheq sl, [ip, #172] @ 0xac │ │ │ │ + bicseq sl, ip, r0, ror #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -327922,16 +327922,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 14ba50 <__cxa_atexit@plt+0x1403dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - bicseq sl, ip, ip, asr #19 │ │ │ │ - bicseq sl, ip, r0, ror r9 │ │ │ │ + bicseq sl, ip, r4, asr #19 │ │ │ │ + bicseq sl, ip, r8, ror #18 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -327947,15 +327947,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14bab0 <__cxa_atexit@plt+0x14043c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sl, ip, ip, asr #18 │ │ │ │ + bicseq sl, ip, r4, asr #18 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14bae8 <__cxa_atexit@plt+0x140474> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -327964,15 +327964,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dca79c │ │ │ │ + @ instruction: 0x01dca794 │ │ │ │ biceq r8, r6, r8, lsr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14bb24 <__cxa_atexit@plt+0x1404b0> │ │ │ │ @@ -328040,15 +328040,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - bicseq sl, ip, r4, lsr #19 │ │ │ │ + @ instruction: 0x01dca99c │ │ │ │ strdeq r8, [r6, #60] @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr lr, [pc, #96] @ 14bc9c <__cxa_atexit@plt+0x140628> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -328072,26 +328072,26 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b 14bcd0 <__cxa_atexit@plt+0x14065c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - bicseq sl, ip, r8, lsl #18 │ │ │ │ + bicseq sl, ip, r0, lsl #18 │ │ │ │ biceq r8, r6, ip, ror r3 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ 14bccc <__cxa_atexit@plt+0x140658> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 14bcd0 <__cxa_atexit@plt+0x14065c> │ │ │ │ - bicseq sl, ip, r8, asr #17 │ │ │ │ + bicseq sl, ip, r0, asr #17 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3, #4]! │ │ │ │ ldr r2, [r5] │ │ │ │ and r7, r1, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 14bd2c <__cxa_atexit@plt+0x1406b8> │ │ │ │ @@ -328241,22 +328241,22 @@ │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #36] @ 14bf58 <__cxa_atexit@plt+0x1408e4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - bicseq sl, ip, ip, lsr #14 │ │ │ │ + bicseq sl, ip, r4, lsr #14 │ │ │ │ @ instruction: 0xffffeac0 │ │ │ │ - ldrsbeq sl, [ip, #56] @ 0x38 │ │ │ │ - bicseq sl, ip, r0, lsr r5 │ │ │ │ + ldrsbeq sl, [ip, #48] @ 0x30 │ │ │ │ + bicseq sl, ip, r8, lsr #10 │ │ │ │ biceq r6, r6, ip, lsr #16 │ │ │ │ strheq r8, [r6, #12] │ │ │ │ strdeq r8, [r6] │ │ │ │ - bicseq sl, ip, r8, ror #6 │ │ │ │ + bicseq sl, ip, r0, ror #6 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ biceq r6, r6, r4, lsl #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -328333,15 +328333,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ biceq r7, r6, r4, lsr r0 │ │ │ │ - ldrsbeq sl, [ip, #36] @ 0x24 │ │ │ │ + bicseq sl, ip, ip, asr #5 │ │ │ │ strexbeq r7, ip, [r6] │ │ │ │ strheq r7, [r6, #248] @ 0xf8 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ biceq r7, r6, ip, ror #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -328381,15 +328381,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ biceq r6, r6, r4, ror pc │ │ │ │ - bicseq sl, ip, r4, lsl r2 │ │ │ │ + bicseq sl, ip, ip, lsl #4 │ │ │ │ ldrdeq r7, [r6, #236] @ 0xec │ │ │ │ strdeq r7, [r6, #232] @ 0xe8 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -328430,15 +328430,15 @@ │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strheq r6, [r6, #228] @ 0xe4 │ │ │ │ - bicseq sl, ip, r4, asr r1 │ │ │ │ + bicseq sl, ip, ip, asr #2 │ │ │ │ biceq r7, r6, ip, lsl lr │ │ │ │ biceq r7, r6, r4, asr lr │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ strdeq r7, [r6, #220] @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -328489,15 +328489,15 @@ │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - bicseq sl, ip, r0, rrx │ │ │ │ + bicseq sl, ip, r8, asr r0 │ │ │ │ biceq r7, r6, r4, asr #18 │ │ │ │ @ instruction: 0xfffd53ec │ │ │ │ @ instruction: 0xfffd6e4c │ │ │ │ biceq r7, r6, r4, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -328534,15 +328534,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x01dc9f9c │ │ │ │ + @ instruction: 0x01dc9f94 │ │ │ │ biceq r7, r6, ip, lsl #17 │ │ │ │ @ instruction: 0xfffd5328 │ │ │ │ @ instruction: 0xfffd6d88 │ │ │ │ biceq r7, r6, r0, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -328582,15 +328582,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - ldrheq r9, [ip, #236] @ 0xec │ │ │ │ + ldrheq r9, [ip, #228] @ 0xe4 │ │ │ │ biceq r7, r6, ip, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14c4f8 <__cxa_atexit@plt+0x140e84> │ │ │ │ @@ -328613,29 +328613,29 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq r9, ip, r0, lsr #28 │ │ │ │ + bicseq r9, ip, r8, lsl lr │ │ │ │ biceq r7, r6, r0, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 14c548 <__cxa_atexit@plt+0x140ed4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #12] @ 14c54c <__cxa_atexit@plt+0x140ed8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ b 12830c <__cxa_atexit@plt+0x11cc98> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r9, ip, ip, asr #27 │ │ │ │ + bicseq r9, ip, r4, asr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [pc, #148] @ 14c600 <__cxa_atexit@plt+0x140f8c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -328673,16 +328673,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - bicseq r9, ip, ip, lsr #28 │ │ │ │ - bicseq r9, ip, r0, asr #27 │ │ │ │ + bicseq r9, ip, r4, lsr #28 │ │ │ │ + ldrheq r9, [ip, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14c670 <__cxa_atexit@plt+0x140ffc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -328706,16 +328706,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01dc9d94 │ │ │ │ - bicseq r9, ip, r8, lsr #26 │ │ │ │ + bicseq r9, ip, ip, lsl #27 │ │ │ │ + bicseq r9, ip, r0, lsr #26 │ │ │ │ biceq r7, r6, r4, asr #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14c728 <__cxa_atexit@plt+0x1410b4> │ │ │ │ @@ -328765,15 +328765,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ @ instruction: 0x01c66990 │ │ │ │ - bicseq r9, ip, r0, lsr ip │ │ │ │ + bicseq r9, ip, r8, lsr #24 │ │ │ │ biceq r7, r6, r4, ror #17 │ │ │ │ biceq r7, r6, r0, lsr #18 │ │ │ │ biceq r7, r6, r0, asr #18 │ │ │ │ @ instruction: 0xfffff3b8 │ │ │ │ @ instruction: 0xfffff3f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -328787,15 +328787,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r9, ip, r0, lsr #24 │ │ │ │ + bicseq r9, ip, r8, lsl ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 14c854 <__cxa_atexit@plt+0x1411e0> │ │ │ │ @@ -328835,15 +328835,15 @@ │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ biceq r6, r6, r0, ror r8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - bicseq r9, ip, r8, lsl #22 │ │ │ │ + bicseq r9, ip, r0, lsl #22 │ │ │ │ biceq r7, r6, r8, asr #15 │ │ │ │ biceq r7, r6, ip, lsl r8 │ │ │ │ @ instruction: 0xfffff28c │ │ │ │ @ instruction: 0xfffff2cc │ │ │ │ biceq r7, r6, r4, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -328893,15 +328893,15 @@ │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - bicseq r9, ip, ip, lsl #20 │ │ │ │ + bicseq r9, ip, r4, lsl #20 │ │ │ │ strdeq r7, [r6, #36] @ 0x24 │ │ │ │ @ instruction: 0xfffd4d98 │ │ │ │ @ instruction: 0xfffd67f8 │ │ │ │ biceq r7, r6, r0, asr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -328937,15 +328937,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - bicseq r9, ip, ip, asr #18 │ │ │ │ + bicseq r9, ip, r4, asr #18 │ │ │ │ biceq r7, r6, r0, asr #4 │ │ │ │ @ instruction: 0xfffd4cd8 │ │ │ │ @ instruction: 0xfffd6738 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -328995,15 +328995,15 @@ │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r6, [r6, #80] @ 0x50 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - bicseq r9, ip, r8, lsl #17 │ │ │ │ + bicseq r9, ip, r0, lsl #17 │ │ │ │ biceq r7, r6, r8, asr #10 │ │ │ │ biceq r7, r6, ip, lsr #11 │ │ │ │ @ instruction: 0xfffff00c │ │ │ │ @ instruction: 0xfffff04c │ │ │ │ ldrdeq r7, [r6, #24] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -329040,15 +329040,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - bicseq r9, ip, ip, ror r7 │ │ │ │ + bicseq r9, ip, r4, ror r7 │ │ │ │ biceq r7, r6, r4, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14cc1c <__cxa_atexit@plt+0x1415a8> │ │ │ │ ldr r2, [pc, #76] @ 14cc30 <__cxa_atexit@plt+0x1415bc> │ │ │ │ @@ -329070,29 +329070,29 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrsheq r9, [ip, #104] @ 0x68 │ │ │ │ + ldrsheq r9, [ip, #96] @ 0x60 │ │ │ │ strheq r7, [r6, #12] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 14cc6c <__cxa_atexit@plt+0x1415f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #12] @ 14cc70 <__cxa_atexit@plt+0x1415fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ b 12830c <__cxa_atexit@plt+0x11cc98> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r9, ip, r8, lsr #13 │ │ │ │ + bicseq r9, ip, r0, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -329147,15 +329147,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 14cd70 <__cxa_atexit@plt+0x1416fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r9, ip, r0, asr #11 │ │ │ │ + ldrheq r9, [ip, #88] @ 0x58 │ │ │ │ biceq r7, r6, r4, asr #2 │ │ │ │ @ instruction: 0xfffe2354 │ │ │ │ @ instruction: 0xfffe2ba8 │ │ │ │ @ instruction: 0xfffe27f8 │ │ │ │ @ instruction: 0xfffe24d0 │ │ │ │ @ instruction: 0xfffe2898 │ │ │ │ biceq r7, r6, ip, lsl #2 │ │ │ │ @@ -329209,15 +329209,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 14ce68 <__cxa_atexit@plt+0x1417f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r9, ip, r8, asr #9 │ │ │ │ + bicseq r9, ip, r0, asr #9 │ │ │ │ biceq r7, r6, ip, asr #32 │ │ │ │ @ instruction: 0xfffe225c │ │ │ │ @ instruction: 0xfffe2ab0 │ │ │ │ @ instruction: 0xfffe2700 │ │ │ │ @ instruction: 0xfffe23d8 │ │ │ │ @ instruction: 0xfffe27a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -329324,15 +329324,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrsheq r9, [ip, #52] @ 0x34 │ │ │ │ + bicseq r9, ip, ip, ror #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14d07c <__cxa_atexit@plt+0x141a08> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -329350,15 +329350,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, ip, r4, ror #6 │ │ │ │ + bicseq r9, ip, ip, asr r3 │ │ │ │ strdeq r6, [r6, #212] @ 0xd4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -329392,15 +329392,15 @@ │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - bicseq r9, ip, r4, lsl #5 │ │ │ │ + bicseq r9, ip, ip, ror r2 │ │ │ │ biceq r6, r6, r4, ror pc │ │ │ │ biceq r6, r6, r8, asr #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -329539,15 +329539,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 14d390 <__cxa_atexit@plt+0x141d1c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r9, ip, r0, asr #32 │ │ │ │ + bicseq r9, ip, r8, lsr r0 │ │ │ │ biceq r6, r6, r4, lsr #22 │ │ │ │ @ instruction: 0xfffe1d34 │ │ │ │ @ instruction: 0xfffe2588 │ │ │ │ @ instruction: 0xfffe21d8 │ │ │ │ @ instruction: 0xfffe1eb0 │ │ │ │ @ instruction: 0xfffe2278 │ │ │ │ biceq r6, r6, ip, ror #25 │ │ │ │ @@ -329656,17 +329656,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #17 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - bicseq r8, ip, r4, ror lr │ │ │ │ - ldrsheq r8, [ip, #228] @ 0xe4 │ │ │ │ - @ instruction: 0x01dc8e94 │ │ │ │ + bicseq r8, ip, ip, ror #28 │ │ │ │ + bicseq r8, ip, ip, ror #29 │ │ │ │ + bicseq r8, ip, ip, lsl #29 │ │ │ │ biceq r6, r6, ip, lsr fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #76] @ 14d5d8 <__cxa_atexit@plt+0x141f64> │ │ │ │ @@ -329877,16 +329877,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #28] @ 14d8e4 <__cxa_atexit@plt+0x142270> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #6 │ │ │ │ - bicseq r8, ip, ip, lsl sp │ │ │ │ - bicseq r8, ip, r8, ror #22 │ │ │ │ + bicseq r8, ip, r4, lsl sp │ │ │ │ + bicseq r8, ip, r0, ror #22 │ │ │ │ @ instruction: 0xfffdb5e4 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ biceq r6, r6, r4, ror #8 │ │ │ │ biceq r6, r6, r0, asr #15 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -329973,16 +329973,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - bicseq r8, ip, r4, asr #20 │ │ │ │ - bicseq r8, ip, ip, ror r9 │ │ │ │ + bicseq r8, ip, ip, lsr sl │ │ │ │ + bicseq r8, ip, r4, ror r9 │ │ │ │ biceq r6, r6, r0, ror #8 │ │ │ │ @ instruction: 0xfffe167c │ │ │ │ @ instruction: 0xfffe1ed0 │ │ │ │ @ instruction: 0xfffe1b20 │ │ │ │ @ instruction: 0xfffe17f8 │ │ │ │ @ instruction: 0xfffe1bc0 │ │ │ │ biceq r6, r6, r4, lsr r6 │ │ │ │ @@ -330039,15 +330039,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq r8, ip, r8, ror sl │ │ │ │ + bicseq r8, ip, r0, ror sl │ │ │ │ biceq r6, r6, r8, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ @@ -330140,16 +330140,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - bicseq r8, ip, r8, lsr #15 │ │ │ │ - bicseq r8, ip, r0, ror #13 │ │ │ │ + bicseq r8, ip, r0, lsr #15 │ │ │ │ + ldrsbeq r8, [ip, #104] @ 0x68 │ │ │ │ biceq r6, r6, r4, asr #3 │ │ │ │ @ instruction: 0xfffe13e0 │ │ │ │ @ instruction: 0xfffe1c34 │ │ │ │ @ instruction: 0xfffe1884 │ │ │ │ @ instruction: 0xfffe155c │ │ │ │ @ instruction: 0xfffe1924 │ │ │ │ @ instruction: 0x01c66398 │ │ │ │ @@ -330206,15 +330206,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrsbeq r8, [ip, #124] @ 0x7c │ │ │ │ + ldrsbeq r8, [ip, #116] @ 0x74 │ │ │ │ biceq r6, r6, ip, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ @@ -330247,17 +330247,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 14dea8 <__cxa_atexit@plt+0x142834> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r8, [ip, #76] @ 0x4c │ │ │ │ - bicseq r8, ip, ip, ror r5 │ │ │ │ - bicseq r8, ip, ip, lsl r5 │ │ │ │ + ldrsheq r8, [ip, #68] @ 0x44 │ │ │ │ + bicseq r8, ip, r4, ror r5 │ │ │ │ + bicseq r8, ip, r4, lsl r5 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ biceq r5, r6, r8, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -330284,15 +330284,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 14df38 <__cxa_atexit@plt+0x1428c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, ip, r4, lsr #7 │ │ │ │ + @ instruction: 0x01dc839c │ │ │ │ @ instruction: 0xfffdaf84 │ │ │ │ biceq r5, r6, r4, lsl #28 │ │ │ │ biceq r6, r6, r8, ror r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ @@ -330334,16 +330334,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r6, [r6] │ │ │ │ - ldrsheq r8, [ip, #52] @ 0x34 │ │ │ │ - bicseq r8, ip, ip, lsr #8 │ │ │ │ + bicseq r8, ip, ip, ror #7 │ │ │ │ + bicseq r8, ip, r4, lsr #8 │ │ │ │ strheq r6, [r6, #8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #76] @ 14e064 <__cxa_atexit@plt+0x1429f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ @@ -330362,17 +330362,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 14e070 <__cxa_atexit@plt+0x1429fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01dc8394 │ │ │ │ + bicseq r8, ip, ip, lsl #7 │ │ │ │ biceq r6, r6, r0, ror r0 │ │ │ │ - bicseq r8, ip, r4, ror r3 │ │ │ │ + bicseq r8, ip, ip, ror #6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 14e0dc <__cxa_atexit@plt+0x142a68> │ │ │ │ @@ -330403,15 +330403,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrheq r8, [ip, #64] @ 0x40 │ │ │ │ + bicseq r8, ip, r8, lsr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -330430,15 +330430,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 14e17c <__cxa_atexit@plt+0x142b08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - bicseq r8, ip, ip, lsr #8 │ │ │ │ + bicseq r8, ip, r4, lsr #8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #140] @ 14e228 <__cxa_atexit@plt+0x142bb4> │ │ │ │ @@ -330475,16 +330475,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r8, ip, r4, lsr #3 │ │ │ │ - ldrsbeq r8, [ip, #24] │ │ │ │ + @ instruction: 0x01dc819c │ │ │ │ + ldrsbeq r8, [ip, #16] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14e290 <__cxa_atexit@plt+0x142c1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -330506,16 +330506,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, ip, r4, lsl r1 │ │ │ │ - bicseq r8, ip, r8, asr #2 │ │ │ │ + bicseq r8, ip, ip, lsl #2 │ │ │ │ + bicseq r8, ip, r0, asr #2 │ │ │ │ biceq r5, r6, r4, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -330541,15 +330541,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrheq r8, [ip, #8] │ │ │ │ + ldrheq r8, [ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14e3ac <__cxa_atexit@plt+0x142d38> │ │ │ │ ldr r2, [pc, #128] @ 14e3d4 <__cxa_atexit@plt+0x142d60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -330581,19 +330581,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 14e3e4 <__cxa_atexit@plt+0x142d70> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r7, ip, r0, lsr #30 │ │ │ │ + bicseq r7, ip, r8, lsl pc │ │ │ │ @ instruction: 0xfffb9e88 │ │ │ │ - bicseq r7, ip, r0, lsl #30 │ │ │ │ + ldrsheq r7, [ip, #232] @ 0xe8 │ │ │ │ biceq r4, r6, ip, asr #23 │ │ │ │ - ldrheq r7, [ip, #228] @ 0xe4 │ │ │ │ + bicseq r7, ip, ip, lsr #29 │ │ │ │ ldrdeq r5, [r6, #196] @ 0xc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r6, r5, #8 │ │ │ │ @@ -330703,19 +330703,19 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - bicseq r7, ip, r0, ror lr │ │ │ │ + bicseq r7, ip, r8, ror #28 │ │ │ │ biceq r5, r6, r8, lsl r6 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - bicseq r7, ip, r0, lsl #28 │ │ │ │ - @ instruction: 0x01dc7d98 │ │ │ │ + ldrsheq r7, [ip, #216] @ 0xd8 │ │ │ │ + @ instruction: 0x01dc7d90 │ │ │ │ biceq r5, r6, r4, asr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -330740,16 +330740,16 @@ │ │ │ │ add r8, lr, #2 │ │ │ │ b 1108c4 <__cxa_atexit@plt+0x105250> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r5, r6, ip, lsl r5 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - bicseq r7, ip, r4, lsl #26 │ │ │ │ - @ instruction: 0x01dc7c9c │ │ │ │ + ldrsheq r7, [ip, #204] @ 0xcc │ │ │ │ + @ instruction: 0x01dc7c94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -330764,15 +330764,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14e6b4 <__cxa_atexit@plt+0x143040> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, ip, r8, asr #26 │ │ │ │ + bicseq r7, ip, r0, asr #26 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -330924,15 +330924,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 14eba0 <__cxa_atexit@plt+0x14352c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, ip, ip, asr r9 │ │ │ │ + bicseq r7, ip, r4, asr r9 │ │ │ │ biceq r5, r6, r0, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 14e9ec <__cxa_atexit@plt+0x143378> │ │ │ │ @@ -330984,23 +330984,23 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ 14ea28 <__cxa_atexit@plt+0x1433b4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r7, ip, ip, lsl r9 │ │ │ │ + bicseq r7, ip, r4, lsl r9 │ │ │ │ @ instruction: 0x01c6549c │ │ │ │ - bicseq r7, ip, ip, ror #20 │ │ │ │ + bicseq r7, ip, r4, ror #20 │ │ │ │ @ instruction: 0xfffe06b4 │ │ │ │ @ instruction: 0xfffe0f08 │ │ │ │ @ instruction: 0xfffe0b58 │ │ │ │ @ instruction: 0xfffe0830 │ │ │ │ @ instruction: 0xfffe0bf8 │ │ │ │ - ldrsbeq r7, [ip, #164] @ 0xa4 │ │ │ │ + bicseq r7, ip, ip, asr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14ea78 <__cxa_atexit@plt+0x143404> │ │ │ │ ldr r3, [pc, #28] @ 14ea80 <__cxa_atexit@plt+0x14340c> │ │ │ │ @@ -331214,15 +331214,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 14edc0 <__cxa_atexit@plt+0x14374c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r7, ip, r4, lsl r5 │ │ │ │ + bicseq r7, ip, ip, lsl #10 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ biceq r5, r6, r0, asr r3 │ │ │ │ ldrdeq r5, [r6] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -331272,15 +331272,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 14eea4 <__cxa_atexit@plt+0x143830> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r7, ip, ip, lsl #9 │ │ │ │ + bicseq r7, ip, r4, lsl #9 │ │ │ │ biceq r5, r6, r0, lsl r0 │ │ │ │ @ instruction: 0xfffe0220 │ │ │ │ @ instruction: 0xfffe0a74 │ │ │ │ @ instruction: 0xfffe06c4 │ │ │ │ @ instruction: 0xfffe039c │ │ │ │ @ instruction: 0xfffe0764 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -331555,15 +331555,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01dc709c │ │ │ │ + @ instruction: 0x01dc7094 │ │ │ │ @ instruction: 0x01c64898 │ │ │ │ biceq r4, r6, ip, lsr #28 │ │ │ │ biceq r3, r6, r4, lsr r3 │ │ │ │ @ instruction: 0xfffd0348 │ │ │ │ @ instruction: 0xfffd0390 │ │ │ │ biceq r4, r6, r0, ror #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -331680,16 +331680,16 @@ │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r6, ip, r8, asr lr │ │ │ │ - bicseq r6, ip, r0, asr #29 │ │ │ │ + bicseq r6, ip, r0, asr lr │ │ │ │ + ldrheq r6, [ip, #232] @ 0xe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -331711,16 +331711,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14f584 <__cxa_atexit@plt+0x143f10> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, ip, r4, asr #27 │ │ │ │ - bicseq r6, ip, r4, lsr lr │ │ │ │ + ldrheq r6, [ip, #220] @ 0xdc │ │ │ │ + bicseq r6, ip, ip, lsr #28 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ biceq r4, r6, r4, ror r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -331868,16 +331868,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r6, ip, r0, ror #22 │ │ │ │ - ldrsbeq r6, [ip, #176] @ 0xb0 │ │ │ │ + bicseq r6, ip, r8, asr fp │ │ │ │ + bicseq r6, ip, r8, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -331898,16 +331898,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14f870 <__cxa_atexit@plt+0x1441fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r6, [ip, #164] @ 0xa4 │ │ │ │ - bicseq r6, ip, r4, asr #22 │ │ │ │ + bicseq r6, ip, ip, asr #21 │ │ │ │ + bicseq r6, ip, ip, lsr fp │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 14f8c4 <__cxa_atexit@plt+0x144250> │ │ │ │ @@ -331924,16 +331924,16 @@ │ │ │ │ b 1bd10b4 <__cxa_atexit@plt+0x1bc5a40> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ b 14f92c <__cxa_atexit@plt+0x1442b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r6, [ip, #152] @ 0x98 │ │ │ │ - bicseq r6, ip, r8, asr #19 │ │ │ │ + ldrsbeq r6, [ip, #144] @ 0x90 │ │ │ │ + bicseq r6, ip, r0, asr #19 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14f910 <__cxa_atexit@plt+0x14429c> │ │ │ │ ldr r2, [pc, #36] @ 14f918 <__cxa_atexit@plt+0x1442a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -331942,16 +331942,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 199fcf8 <__cxa_atexit@plt+0x1994684> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, ip, r0, lsl #19 │ │ │ │ bicseq r6, ip, r8, ror r9 │ │ │ │ + bicseq r6, ip, r0, ror r9 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14f9f0 <__cxa_atexit@plt+0x14437c> │ │ │ │ ldr r7, [pc, #216] @ 14fa18 <__cxa_atexit@plt+0x1443a4> │ │ │ │ @@ -332008,19 +332008,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ biceq r4, r6, r0, asr #14 │ │ │ │ - @ instruction: 0x01dc6894 │ │ │ │ + bicseq r6, ip, ip, lsl #17 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - bicseq r6, ip, r4, ror #18 │ │ │ │ - bicseq r6, ip, r4, lsr sl │ │ │ │ + bicseq r6, ip, ip, asr r9 │ │ │ │ + bicseq r6, ip, ip, lsr #20 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 14fac4 <__cxa_atexit@plt+0x144450> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ @@ -332058,19 +332058,19 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, ip, ip, lsr #15 │ │ │ │ + bicseq r6, ip, r4, lsr #15 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - bicseq r6, ip, r8, ror #16 │ │ │ │ - bicseq r6, ip, ip, lsr r9 │ │ │ │ + bicseq r6, ip, r0, ror #16 │ │ │ │ + bicseq r6, ip, r4, lsr r9 │ │ │ │ ldrdeq r4, [r6, #124] @ 0x7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 14fb7c <__cxa_atexit@plt+0x144508> │ │ │ │ @@ -332103,18 +332103,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq r6, ip, r8, lsr r7 │ │ │ │ - bicseq r6, ip, r8, lsr #17 │ │ │ │ - bicseq r6, ip, r8, ror #20 │ │ │ │ - bicseq r6, ip, r8, lsr #15 │ │ │ │ + bicseq r6, ip, r0, lsr r7 │ │ │ │ + bicseq r6, ip, r0, lsr #17 │ │ │ │ + bicseq r6, ip, r0, ror #20 │ │ │ │ + bicseq r6, ip, r0, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 14fbe8 <__cxa_atexit@plt+0x144574> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -332160,15 +332160,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq r6, ip, r0, lsr r6 │ │ │ │ + bicseq r6, ip, r8, lsr #12 │ │ │ │ biceq r4, r6, r4, ror #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 14fd48 <__cxa_atexit@plt+0x1446d4> │ │ │ │ @@ -332209,60 +332209,60 @@ │ │ │ │ stm lr, {r2, r3, ip} │ │ │ │ str ip, [r3, #140] @ 0x8c │ │ │ │ str sl, [r3, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #64] @ 14fd7c <__cxa_atexit@plt+0x144708> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b a77040 <__cxa_atexit@plt+0xa6b9cc> │ │ │ │ + b 8c43d4 <__cxa_atexit@plt+0x8b8d60> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #176 @ 0xb0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, ip, r8, lsr #15 │ │ │ │ - bicseq r6, ip, r4, lsr #11 │ │ │ │ - bicseq r6, ip, r4, lsl r6 │ │ │ │ + bicseq r6, ip, r0, lsr #15 │ │ │ │ + @ instruction: 0x01dc659c │ │ │ │ + bicseq r6, ip, ip, lsl #12 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - bicseq r6, ip, r0, lsr #17 │ │ │ │ - bicseq r6, ip, ip, lsl #17 │ │ │ │ + @ instruction: 0x01dc6898 │ │ │ │ + bicseq r6, ip, r4, lsl #17 │ │ │ │ biceq r4, r6, ip, asr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 14fdbc <__cxa_atexit@plt+0x144748> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #28] @ 14fdc0 <__cxa_atexit@plt+0x14474c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 14fdc4 <__cxa_atexit@plt+0x144750> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b a82f44 <__cxa_atexit@plt+0xa778d0> │ │ │ │ + b 8d02d8 <__cxa_atexit@plt+0x8c4c64> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq r6, ip, r8, lsr #16 │ │ │ │ bicseq r6, ip, r0, lsr #16 │ │ │ │ + bicseq r6, ip, r8, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14fde4 <__cxa_atexit@plt+0x144770> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b bd7e08 <__cxa_atexit@plt+0xbcc794> │ │ │ │ + b c9d678 <__cxa_atexit@plt+0xc92004> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b b9d318 <__cxa_atexit@plt+0xb91ca4> │ │ │ │ + b c62b88 <__cxa_atexit@plt+0xc57514> │ │ │ │ biceq r4, r6, ip, ror #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14fe60 <__cxa_atexit@plt+0x1447ec> │ │ │ │ @@ -332288,15 +332288,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - bicseq r6, ip, ip, lsr r4 │ │ │ │ + bicseq r6, ip, r4, lsr r4 │ │ │ │ strdeq r2, [sl, r9]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -332309,15 +332309,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r6, ip, r8, lsl r5 │ │ │ │ + bicseq r6, ip, r0, lsl r5 │ │ │ │ biceq r4, r6, r0, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14ff34 <__cxa_atexit@plt+0x1448c0> │ │ │ │ ldr r2, [pc, #88] @ 14ff50 <__cxa_atexit@plt+0x1448dc> │ │ │ │ @@ -332340,15 +332340,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 14ff58 <__cxa_atexit@plt+0x1448e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r6, ip, ip, ror r3 │ │ │ │ + bicseq r6, ip, r4, ror r3 │ │ │ │ andeq r2, r0, r4, ror r7 │ │ │ │ biceq r4, r6, r8, asr #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -332399,17 +332399,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, ip, r8, ror #5 │ │ │ │ - bicseq r6, ip, r8, lsr #6 │ │ │ │ - bicseq r6, ip, r8, lsr #11 │ │ │ │ + bicseq r6, ip, r0, ror #5 │ │ │ │ + bicseq r6, ip, r0, lsr #6 │ │ │ │ + bicseq r6, ip, r0, lsr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1500b8 <__cxa_atexit@plt+0x144a44> │ │ │ │ @@ -332433,16 +332433,16 @@ │ │ │ │ add r0, r3, #24 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, ip, r8, ror r2 │ │ │ │ - ldrsheq r6, [ip, #72] @ 0x48 │ │ │ │ + bicseq r6, ip, r0, ror r2 │ │ │ │ + ldrsheq r6, [ip, #64] @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15016c <__cxa_atexit@plt+0x144af8> │ │ │ │ ldr lr, [pc, #160] @ 15018c <__cxa_atexit@plt+0x144b18> │ │ │ │ @@ -332484,16 +332484,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, ip, r8, ror r1 │ │ │ │ - bicseq r6, ip, r8, asr #8 │ │ │ │ + bicseq r6, ip, r0, ror r1 │ │ │ │ + bicseq r6, ip, r0, asr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1501f4 <__cxa_atexit@plt+0x144b80> │ │ │ │ @@ -332512,15 +332512,15 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r6, [ip, #48] @ 0x30 │ │ │ │ + bicseq r6, ip, r8, lsr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 15027c <__cxa_atexit@plt+0x144c08> │ │ │ │ @@ -332552,15 +332552,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - bicseq r6, ip, r0, ror #2 │ │ │ │ + bicseq r6, ip, r8, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #156] @ 15035c <__cxa_atexit@plt+0x144ce8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -332601,15 +332601,15 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - bicseq r6, ip, r4, asr #1 │ │ │ │ + ldrheq r6, [ip, #12] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1503c8 <__cxa_atexit@plt+0x144d54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -332634,15 +332634,15 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - bicseq r6, ip, r4, lsr #32 │ │ │ │ + bicseq r6, ip, ip, lsl r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -332679,15 +332679,15 @@ │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - bicseq r5, ip, ip, lsr pc │ │ │ │ + bicseq r5, ip, r4, lsr pc │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ biceq r3, r6, r0, lsl #29 │ │ │ │ biceq r3, r6, r4, asr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ @@ -332794,17 +332794,17 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrheq r5, [ip, #208] @ 0xd0 │ │ │ │ + bicseq r5, ip, r8, lsr #27 │ │ │ │ biceq r2, r6, ip, asr r1 │ │ │ │ - bicseq r5, ip, r8, ror #27 │ │ │ │ + bicseq r5, ip, r0, ror #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -332823,15 +332823,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1506e0 <__cxa_atexit@plt+0x14506c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r2, r6, r0, lsr #1 │ │ │ │ - bicseq r5, ip, ip, lsr #26 │ │ │ │ + bicseq r5, ip, r4, lsr #26 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -332847,15 +332847,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 150740 <__cxa_atexit@plt+0x1450cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r5, [ip, #204] @ 0xcc │ │ │ │ + ldrheq r5, [ip, #196] @ 0xc4 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ biceq r3, r6, ip, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 150800 <__cxa_atexit@plt+0x14518c> │ │ │ │ @@ -332906,15 +332906,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - bicseq r5, ip, r4, lsl #22 │ │ │ │ + ldrsheq r5, [ip, #172] @ 0xac │ │ │ │ biceq r3, r6, r8, asr #17 │ │ │ │ @ instruction: 0xffffd70c │ │ │ │ @ instruction: 0xffffdc44 │ │ │ │ @ instruction: 0xffffdb04 │ │ │ │ @ instruction: 0xffffd788 │ │ │ │ @ instruction: 0x01c63890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -332969,15 +332969,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 150924 <__cxa_atexit@plt+0x1452b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 10e964 <__cxa_atexit@plt+0x1032f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, ip, r4, ror #18 │ │ │ │ + bicseq r5, ip, ip, asr r9 │ │ │ │ biceq r3, r6, ip, ror r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 150960 <__cxa_atexit@plt+0x1452ec> │ │ │ │ @@ -333141,20 +333141,20 @@ │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ b 150bc4 <__cxa_atexit@plt+0x145550> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r2, r6, r8, asr ip │ │ │ │ - bicseq r5, ip, r8, lsr r8 │ │ │ │ + bicseq r5, ip, r0, lsr r8 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - bicseq r5, ip, ip, ror #15 │ │ │ │ - bicseq r5, ip, r0, asr sl │ │ │ │ + bicseq r5, ip, r4, ror #15 │ │ │ │ + bicseq r5, ip, r8, asr #20 │ │ │ │ strdeq r1, [r6, #184] @ 0xb8 │ │ │ │ - bicseq r5, ip, r4, ror r8 │ │ │ │ + bicseq r5, ip, ip, ror #16 │ │ │ │ biceq r3, r6, ip, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 150c48 <__cxa_atexit@plt+0x1455d4> │ │ │ │ ldr r2, [pc, #88] @ 150c64 <__cxa_atexit@plt+0x1455f0> │ │ │ │ @@ -333177,15 +333177,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 150c6c <__cxa_atexit@plt+0x1455f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, ip, r8, ror #12 │ │ │ │ + bicseq r5, ip, r0, ror #12 │ │ │ │ andeq r6, r0, r4, lsl #21 │ │ │ │ biceq r3, r6, r4, asr #14 │ │ │ │ biceq r3, r6, r8, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -333210,15 +333210,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 150cf0 <__cxa_atexit@plt+0x14567c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, ip, r4, ror #11 │ │ │ │ + ldrsbeq r5, [ip, #92] @ 0x5c │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ strheq r3, [r6, #96] @ 0x60 │ │ │ │ biceq r3, r6, r4, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -333243,15 +333243,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 150d74 <__cxa_atexit@plt+0x145700> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, ip, r0, ror #10 │ │ │ │ + bicseq r5, ip, r8, asr r5 │ │ │ │ andeq r1, r0, r8, asr r9 │ │ │ │ biceq r3, r6, ip, lsr #12 │ │ │ │ biceq r3, r6, r8, lsl r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -333363,24 +333363,24 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - ldrsbeq r5, [ip, #68] @ 0x44 │ │ │ │ + bicseq r5, ip, ip, asr #9 │ │ │ │ strexbeq r2, r4, [r6] │ │ │ │ - ldrheq r5, [ip, #108] @ 0x6c │ │ │ │ - bicseq r5, ip, r8, ror #9 │ │ │ │ + ldrheq r5, [ip, #100] @ 0x64 │ │ │ │ + bicseq r5, ip, r0, ror #9 │ │ │ │ @ instruction: 0xfffde1dc │ │ │ │ @ instruction: 0xfffdea30 │ │ │ │ @ instruction: 0xfffde680 │ │ │ │ @ instruction: 0xfffde358 │ │ │ │ @ instruction: 0xfffde720 │ │ │ │ - bicseq r5, ip, r8, asr r7 │ │ │ │ + bicseq r5, ip, r0, asr r7 │ │ │ │ ldrdeq r2, [r6, #240] @ 0xf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #148] @ 151028 <__cxa_atexit@plt+0x1459b4> │ │ │ │ @@ -333421,15 +333421,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - ldrsbeq r5, [ip, #56] @ 0x38 │ │ │ │ + ldrsbeq r5, [ip, #48] @ 0x30 │ │ │ │ biceq r2, r6, ip, lsl #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -333457,15 +333457,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - bicseq r5, ip, r4, asr #6 │ │ │ │ + bicseq r5, ip, ip, lsr r3 │ │ │ │ biceq r2, r6, ip, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #92] @ 151144 <__cxa_atexit@plt+0x145ad0> │ │ │ │ @@ -333566,16 +333566,16 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - ldrsheq r5, [ip, #12] │ │ │ │ - bicseq r5, ip, r0, ror r0 │ │ │ │ + ldrsheq r5, [ip, #4] │ │ │ │ + bicseq r5, ip, r8, rrx │ │ │ │ biceq r2, r6, r4, asr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1512fc <__cxa_atexit@plt+0x145c88> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -333607,16 +333607,16 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - bicseq r5, ip, ip, lsr r0 │ │ │ │ - ldrheq r4, [ip, #240] @ 0xf0 │ │ │ │ + bicseq r5, ip, r4, lsr r0 │ │ │ │ + bicseq r4, ip, r8, lsr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15136c <__cxa_atexit@plt+0x145cf8> │ │ │ │ @@ -333630,16 +333630,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r5, ip, r8, lsl #1 │ │ │ │ - bicseq r5, ip, r8, lsr #32 │ │ │ │ + bicseq r5, ip, r0, lsl #1 │ │ │ │ + bicseq r5, ip, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -333654,15 +333654,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1513dc <__cxa_atexit@plt+0x145d68> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, ip, r0, lsr #32 │ │ │ │ + bicseq r5, ip, r8, lsl r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ biceq r2, r6, r8, lsl pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15143c <__cxa_atexit@plt+0x145dc8> │ │ │ │ @@ -333686,15 +333686,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 151460 <__cxa_atexit@plt+0x145dec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r4, ip, r4, ror lr │ │ │ │ + bicseq r4, ip, ip, ror #28 │ │ │ │ muleq r0, r0, r2 │ │ │ │ biceq r2, r6, r0, asr pc │ │ │ │ stlexbeq r2, r4, [r6] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -333719,15 +333719,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1514e4 <__cxa_atexit@plt+0x145e70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r4, [ip, #208] @ 0xd0 │ │ │ │ + bicseq r4, ip, r8, ror #27 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ strheq r2, [r6, #236] @ 0xec │ │ │ │ biceq r2, r6, r8, lsr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -333817,23 +333817,23 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r6, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ - bicseq r4, ip, ip, lsl #27 │ │ │ │ + bicseq r4, ip, r4, lsl #27 │ │ │ │ biceq r2, r6, r0, ror #16 │ │ │ │ - bicseq r4, ip, r8, lsl #31 │ │ │ │ + bicseq r4, ip, r0, lsl #31 │ │ │ │ @ instruction: 0xfffdda88 │ │ │ │ @ instruction: 0xfffde2dc │ │ │ │ @ instruction: 0xfffddf2c │ │ │ │ @ instruction: 0xfffddc04 │ │ │ │ @ instruction: 0xfffddfcc │ │ │ │ - bicseq r5, ip, r4 │ │ │ │ + ldrsheq r4, [ip, #252] @ 0xfc │ │ │ │ biceq r2, r6, ip, lsl #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15174c <__cxa_atexit@plt+0x1460d8> │ │ │ │ ldr r3, [pc, #216] @ 151780 <__cxa_atexit@plt+0x14610c> │ │ │ │ @@ -333889,23 +333889,23 @@ │ │ │ │ ldr r6, [pc, #28] @ 15178c <__cxa_atexit@plt+0x146118> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r6, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - bicseq r4, ip, ip, asr ip │ │ │ │ + bicseq r4, ip, r4, asr ip │ │ │ │ biceq r2, r6, ip, lsr r7 │ │ │ │ - bicseq r4, ip, r4, ror #28 │ │ │ │ + bicseq r4, ip, ip, asr lr │ │ │ │ @ instruction: 0xfffdd958 │ │ │ │ @ instruction: 0xfffde1ac │ │ │ │ @ instruction: 0xfffdddfc │ │ │ │ @ instruction: 0xfffddad4 │ │ │ │ @ instruction: 0xfffdde9c │ │ │ │ - ldrsbeq r4, [ip, #228] @ 0xe4 │ │ │ │ + bicseq r4, ip, ip, asr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #80] @ 151814 <__cxa_atexit@plt+0x1461a0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -333953,15 +333953,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 152f74 <__cxa_atexit@plt+0x147900> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, ip, r8, lsl #20 │ │ │ │ + bicseq r4, ip, r0, lsl #20 │ │ │ │ strheq r2, [r6, #104] @ 0x68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1518b8 <__cxa_atexit@plt+0x146244> │ │ │ │ @@ -334066,16 +334066,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrheq r4, [ip, #152] @ 0x98 │ │ │ │ - bicseq r4, ip, r8, asr r9 │ │ │ │ + ldrheq r4, [ip, #144] @ 0x90 │ │ │ │ + bicseq r4, ip, r0, asr r9 │ │ │ │ biceq r2, r6, r8, lsr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 151ad4 <__cxa_atexit@plt+0x146460> │ │ │ │ @@ -334113,16 +334113,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 151b10 <__cxa_atexit@plt+0x14649c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r4, [ip, #112] @ 0x70 │ │ │ │ - bicseq r4, ip, r0, lsl #19 │ │ │ │ + bicseq r4, ip, r8, ror #15 │ │ │ │ + bicseq r4, ip, r8, ror r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ biceq r2, r6, r4, lsr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -334176,15 +334176,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ biceq r0, r6, r0, lsr #23 │ │ │ │ - bicseq r4, ip, ip, lsr #16 │ │ │ │ + bicseq r4, ip, r4, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 151c58 <__cxa_atexit@plt+0x1465e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -334206,15 +334206,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r0, r6, ip, lsl #22 │ │ │ │ - @ instruction: 0x01dc4798 │ │ │ │ + @ instruction: 0x01dc4790 │ │ │ │ biceq r2, r6, ip, ror r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ bhi 151d10 <__cxa_atexit@plt+0x14669c> │ │ │ │ @@ -334256,16 +334256,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 151d4c <__cxa_atexit@plt+0x1466d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - bicseq r4, ip, r4, asr #11 │ │ │ │ - bicseq r4, ip, r0, lsr r8 │ │ │ │ + ldrheq r4, [ip, #92] @ 0x5c │ │ │ │ + bicseq r4, ip, r8, lsr #16 │ │ │ │ @ instruction: 0x000059bc │ │ │ │ biceq r2, r6, r8, ror #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -334319,15 +334319,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ biceq r0, r6, r4, ror #18 │ │ │ │ - ldrsheq r4, [ip, #80] @ 0x50 │ │ │ │ + bicseq r4, ip, r8, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 151e94 <__cxa_atexit@plt+0x146820> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -334349,15 +334349,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r6, #128] @ 0x80 │ │ │ │ - bicseq r4, ip, ip, asr r5 │ │ │ │ + bicseq r4, ip, r4, asr r5 │ │ │ │ biceq r2, r6, r0, asr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 151f14 <__cxa_atexit@plt+0x1468a0> │ │ │ │ ldr r2, [pc, #88] @ 151f30 <__cxa_atexit@plt+0x1468bc> │ │ │ │ @@ -334380,15 +334380,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 151f38 <__cxa_atexit@plt+0x1468c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dc439c │ │ │ │ + @ instruction: 0x01dc4394 │ │ │ │ @ instruction: 0x000057b8 │ │ │ │ biceq r2, r6, r8, ror r4 │ │ │ │ strheq r2, [r6, #60] @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -334413,15 +334413,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 151fbc <__cxa_atexit@plt+0x146948> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r4, ip, r8, lsl r3 │ │ │ │ + bicseq r4, ip, r0, lsl r3 │ │ │ │ andeq r5, r0, r4, lsr r7 │ │ │ │ strdeq r2, [r6, #52] @ 0x34 │ │ │ │ ldrdeq r2, [r6, #4] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ @@ -334496,15 +334496,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ biceq r0, r6, r0, lsr #13 │ │ │ │ - bicseq r4, ip, ip, lsr #6 │ │ │ │ + bicseq r4, ip, r4, lsr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 152158 <__cxa_atexit@plt+0x146ae4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -334526,15 +334526,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r0, r6, ip, lsl #12 │ │ │ │ - @ instruction: 0x01dc4298 │ │ │ │ + @ instruction: 0x01dc4290 │ │ │ │ biceq r1, r6, r4, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 152238 <__cxa_atexit@plt+0x146bc4> │ │ │ │ ldr r2, [pc, #192] @ 15225c <__cxa_atexit@plt+0x146be8> │ │ │ │ @@ -334584,15 +334584,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - bicseq r4, ip, ip, asr #1 │ │ │ │ + bicseq r4, ip, r4, asr #1 │ │ │ │ stlexbeq r1, r0, [r6] │ │ │ │ @ instruction: 0xffffbcd4 │ │ │ │ @ instruction: 0xffffc20c │ │ │ │ @ instruction: 0xffffc0cc │ │ │ │ @ instruction: 0xffffbd50 │ │ │ │ biceq r1, r6, r8, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -334647,15 +334647,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 15235c <__cxa_atexit@plt+0x146ce8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 10e964 <__cxa_atexit@plt+0x1032f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, ip, ip, lsr #30 │ │ │ │ + bicseq r3, ip, r4, lsr #30 │ │ │ │ biceq r1, r6, r4, asr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 152398 <__cxa_atexit@plt+0x146d24> │ │ │ │ @@ -334819,20 +334819,20 @@ │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ b 1525fc <__cxa_atexit@plt+0x146f88> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r1, r6, r0, lsr #4 │ │ │ │ - bicseq r3, ip, r0, lsl #28 │ │ │ │ + ldrsheq r3, [ip, #216] @ 0xd8 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - ldrheq r3, [ip, #212] @ 0xd4 │ │ │ │ - bicseq r4, ip, r8, lsl r0 │ │ │ │ + bicseq r3, ip, ip, lsr #27 │ │ │ │ + bicseq r4, ip, r0, lsl r0 │ │ │ │ biceq r0, r6, r0, asr #3 │ │ │ │ - bicseq r3, ip, ip, lsr lr │ │ │ │ + bicseq r3, ip, r4, lsr lr │ │ │ │ ldrdeq r1, [r6, #192] @ 0xc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 152668 <__cxa_atexit@plt+0x146ff4> │ │ │ │ @@ -335183,15 +335183,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 152f74 <__cxa_atexit@plt+0x147900> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r3, [ip, #96] @ 0x60 │ │ │ │ + bicseq r3, ip, r8, asr #13 │ │ │ │ biceq r1, r6, r8, lsr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 152c78 <__cxa_atexit@plt+0x147604> │ │ │ │ @@ -335243,23 +335243,23 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ 152cb4 <__cxa_atexit@plt+0x147640> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dc3690 │ │ │ │ + bicseq r3, ip, r8, lsl #13 │ │ │ │ biceq r1, r6, r4, ror r6 │ │ │ │ - bicseq r3, ip, ip, lsr r9 │ │ │ │ + bicseq r3, ip, r4, lsr r9 │ │ │ │ @ instruction: 0xffffd200 │ │ │ │ @ instruction: 0xffffd600 │ │ │ │ @ instruction: 0xffffd27c │ │ │ │ @ instruction: 0xffffd2c4 │ │ │ │ - bicseq r3, ip, r8, asr #14 │ │ │ │ - bicseq r3, ip, r0, lsr #19 │ │ │ │ + bicseq r3, ip, r0, asr #14 │ │ │ │ + @ instruction: 0x01dc3998 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 152d04 <__cxa_atexit@plt+0x147690> │ │ │ │ ldr r3, [pc, #28] @ 152d0c <__cxa_atexit@plt+0x147698> │ │ │ │ @@ -335373,17 +335373,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - bicseq r3, ip, r8, asr #9 │ │ │ │ - @ instruction: 0x01dc3590 │ │ │ │ - bicseq r3, ip, ip, lsr #10 │ │ │ │ + bicseq r3, ip, r0, asr #9 │ │ │ │ + bicseq r3, ip, r8, lsl #11 │ │ │ │ + bicseq r3, ip, r4, lsr #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 152f3c <__cxa_atexit@plt+0x1478c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -335414,17 +335414,17 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r3, ip, r8, lsl #8 │ │ │ │ - ldrsbeq r3, [ip, #64] @ 0x40 │ │ │ │ - bicseq r3, ip, ip, ror #8 │ │ │ │ + bicseq r3, ip, r0, lsl #8 │ │ │ │ + bicseq r3, ip, r8, asr #9 │ │ │ │ + bicseq r3, ip, r4, ror #8 │ │ │ │ @ instruction: 0x01c61390 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 153020 <__cxa_atexit@plt+0x1479ac> │ │ │ │ @@ -335540,16 +335540,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0550 <__cxa_atexit@plt+0x1994edc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, ip, r8, asr #2 │ │ │ │ - bicseq r3, ip, r4, ror #3 │ │ │ │ + bicseq r3, ip, r0, asr #2 │ │ │ │ + ldrsbeq r3, [ip, #28] │ │ │ │ biceq pc, r5, r8, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1531d4 <__cxa_atexit@plt+0x147b60> │ │ │ │ @@ -335582,17 +335582,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0x01a9f07a │ │ │ │ - ldrsbeq r3, [ip, #8] │ │ │ │ - bicseq r3, ip, r8, asr #2 │ │ │ │ - bicseq r3, ip, r8, lsr r1 │ │ │ │ + ldrsbeq r3, [ip] │ │ │ │ + bicseq r3, ip, r0, asr #2 │ │ │ │ + bicseq r3, ip, r0, lsr r1 │ │ │ │ strdeq r1, [r6, #4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 153260 <__cxa_atexit@plt+0x147bec> │ │ │ │ ldr r2, [pc, #88] @ 15327c <__cxa_atexit@plt+0x147c08> │ │ │ │ @@ -335615,15 +335615,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 153284 <__cxa_atexit@plt+0x147c10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r3, ip, r0, asr r0 │ │ │ │ + bicseq r3, ip, r8, asr #32 │ │ │ │ andeq r4, r0, ip, ror #8 │ │ │ │ biceq r1, r6, ip, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 153304 <__cxa_atexit@plt+0x147c90> │ │ │ │ @@ -335657,16 +335657,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r2, ip, r4, asr #31 │ │ │ │ - ldrsheq r3, [ip, #8] │ │ │ │ + ldrheq r2, [ip, #252] @ 0xfc │ │ │ │ + ldrsheq r3, [ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 153368 <__cxa_atexit@plt+0x147cf4> │ │ │ │ @@ -335677,15 +335677,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r3, ip, r4, lsl #1 │ │ │ │ + bicseq r3, ip, ip, ror r0 │ │ │ │ biceq r0, r6, ip, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1533ac <__cxa_atexit@plt+0x147d38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -335693,15 +335693,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1533b4 <__cxa_atexit@plt+0x147d40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111c38 <__cxa_atexit@plt+0x1065c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r2, [ip, #228] @ 0xe4 │ │ │ │ + bicseq r2, ip, ip, asr #29 │ │ │ │ strdeq r0, [r6, #60] @ 0x3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15348c <__cxa_atexit@plt+0x147e18> │ │ │ │ @@ -335756,18 +335756,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - bicseq r2, ip, r8, lsl #29 │ │ │ │ + bicseq r2, ip, r0, lsl #29 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - bicseq r3, ip, r4, lsr r1 │ │ │ │ + bicseq r3, ip, ip, lsr #2 │ │ │ │ strdeq r0, [r6, #36] @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -335801,15 +335801,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - bicseq r3, ip, r0, rrx │ │ │ │ + bicseq r3, ip, r8, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 153608 <__cxa_atexit@plt+0x147f94> │ │ │ │ ldr lr, [pc, #160] @ 153628 <__cxa_atexit@plt+0x147fb4> │ │ │ │ @@ -335851,17 +335851,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrsbeq r2, [ip, #204] @ 0xcc │ │ │ │ - bicseq r2, ip, r8, lsl #28 │ │ │ │ + ldrsbeq r2, [ip, #196] @ 0xc4 │ │ │ │ bicseq r2, ip, r0, lsl #28 │ │ │ │ + ldrsheq r2, [ip, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 153694 <__cxa_atexit@plt+0x148020> │ │ │ │ @@ -335880,16 +335880,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, ip, ip, ror #26 │ │ │ │ bicseq r2, ip, r4, ror #26 │ │ │ │ + bicseq r2, ip, ip, asr sp │ │ │ │ biceq r0, r6, r4, ror #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1536e8 <__cxa_atexit@plt+0x148074> │ │ │ │ @@ -336072,30 +336072,30 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r2, ip, r0, lsl #20 │ │ │ │ + ldrsheq r2, [ip, #152] @ 0x98 │ │ │ │ biceq r0, r6, r4, asr #5 │ │ │ │ biceq lr, r5, ip, ror ip │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ @ instruction: 0xfffcda18 │ │ │ │ ldrdeq lr, [r5, #192] @ 0xc0 │ │ │ │ @ instruction: 0xfffcdb3c │ │ │ │ - bicseq r2, ip, ip, lsl #27 │ │ │ │ - bicseq r2, ip, r8, asr sl │ │ │ │ + bicseq r2, ip, r4, lsl #27 │ │ │ │ + bicseq r2, ip, r0, asr sl │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - bicseq r2, ip, r4, ror sl │ │ │ │ - bicseq r2, ip, r4, lsl sl │ │ │ │ - bicseq r2, ip, r8, asr #22 │ │ │ │ - bicseq r2, ip, r8, lsr sl │ │ │ │ + bicseq r2, ip, ip, ror #20 │ │ │ │ + bicseq r2, ip, ip, lsl #20 │ │ │ │ + bicseq r2, ip, r0, asr #22 │ │ │ │ + bicseq r2, ip, r0, lsr sl │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ - bicseq r2, ip, r4, asr sl │ │ │ │ + bicseq r2, ip, ip, asr #20 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #160] @ 153aa0 <__cxa_atexit@plt+0x14842c> │ │ │ │ @@ -336137,16 +336137,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r2, ip, r4, asr #18 │ │ │ │ - @ instruction: 0x01dc2994 │ │ │ │ + bicseq r2, ip, ip, lsr r9 │ │ │ │ + bicseq r2, ip, ip, lsl #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 153b10 <__cxa_atexit@plt+0x14849c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -336171,16 +336171,16 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, ip, r0, lsr #17 │ │ │ │ - ldrsheq r2, [ip, #128] @ 0x80 │ │ │ │ + @ instruction: 0x01dc2898 │ │ │ │ + bicseq r2, ip, r8, ror #17 │ │ │ │ biceq r0, r6, r8, lsl #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #160] @ 153bec <__cxa_atexit@plt+0x148578> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -336221,15 +336221,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 153bf8 <__cxa_atexit@plt+0x148584> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - ldrsheq r2, [ip, #104] @ 0x68 │ │ │ │ + ldrsheq r2, [ip, #96] @ 0x60 │ │ │ │ biceq lr, r5, r8, lsr sl │ │ │ │ @ instruction: 0xfffb0fcc │ │ │ │ biceq r0, r6, ip, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #128] @ 153c98 <__cxa_atexit@plt+0x148624> │ │ │ │ @@ -336263,15 +336263,15 @@ │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #20] @ 153ca0 <__cxa_atexit@plt+0x14862c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - bicseq r2, ip, r0, asr #12 │ │ │ │ + bicseq r2, ip, r8, lsr r6 │ │ │ │ biceq lr, r5, ip, lsl #19 │ │ │ │ @ instruction: 0xfffb0f20 │ │ │ │ strexbeq pc, r4, [r5] @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -336330,21 +336330,21 @@ │ │ │ │ ldr r7, [pc, #24] @ 153dac <__cxa_atexit@plt+0x148738> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r2, ip, ip, ror #11 │ │ │ │ + bicseq r2, ip, r4, ror #11 │ │ │ │ strheq pc, [r5, #224] @ 0xe0 @ │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffcd5fc │ │ │ │ @ instruction: 0xfffcd728 │ │ │ │ - bicseq r2, ip, r8, ror #13 │ │ │ │ - bicseq r2, ip, r8, lsl #13 │ │ │ │ + bicseq r2, ip, r0, ror #13 │ │ │ │ + bicseq r2, ip, r0, lsl #13 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -336366,16 +336366,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 153e40 <__cxa_atexit@plt+0x1487cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r2, [ip, #88] @ 0x58 │ │ │ │ - bicseq r2, ip, r8, ror r5 │ │ │ │ + ldrsbeq r2, [ip, #80] @ 0x50 │ │ │ │ + bicseq r2, ip, r0, ror r5 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ strheq r0, [r6, #68] @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 153ea0 <__cxa_atexit@plt+0x14882c> │ │ │ │ @@ -336399,15 +336399,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 153ec4 <__cxa_atexit@plt+0x148850> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r2, ip, r0, lsl r4 │ │ │ │ + bicseq r2, ip, r8, lsl #8 │ │ │ │ andeq r3, r0, ip, lsr #16 │ │ │ │ biceq r0, r6, ip, ror #9 │ │ │ │ biceq r0, r6, r0, lsr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -336432,15 +336432,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 153f48 <__cxa_atexit@plt+0x1488d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r2, ip, ip, lsl #7 │ │ │ │ + bicseq r2, ip, r4, lsl #7 │ │ │ │ andeq r3, r0, r8, lsr #15 │ │ │ │ biceq r0, r6, r8, ror #8 │ │ │ │ biceq pc, r5, r4, asr #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -336526,15 +336526,15 @@ │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - bicseq r2, ip, r4, lsr #6 │ │ │ │ + bicseq r2, ip, ip, lsl r3 │ │ │ │ biceq pc, r5, r0, lsl #28 │ │ │ │ @ instruction: 0xfffdb01c │ │ │ │ @ instruction: 0xfffdb870 │ │ │ │ @ instruction: 0xfffdb4c0 │ │ │ │ @ instruction: 0xfffdb198 │ │ │ │ @ instruction: 0xfffdb560 │ │ │ │ biceq pc, r5, r0, asr #27 │ │ │ │ @@ -336591,15 +336591,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - bicseq r2, ip, r0, lsl r2 │ │ │ │ + bicseq r2, ip, r8, lsl #4 │ │ │ │ strdeq pc, [r5, #200] @ 0xc8 │ │ │ │ @ instruction: 0xfffdaf08 │ │ │ │ @ instruction: 0xfffdb75c │ │ │ │ @ instruction: 0xfffdb3ac │ │ │ │ @ instruction: 0xfffdb084 │ │ │ │ @ instruction: 0xfffdb44c │ │ │ │ strheq pc, [r5, #204] @ 0xcc @ │ │ │ │ @@ -336718,15 +336718,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 1543bc <__cxa_atexit@plt+0x148d48> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r2, ip, r4, lsl r0 │ │ │ │ + bicseq r2, ip, ip │ │ │ │ strdeq pc, [r5, #168] @ 0xa8 │ │ │ │ @ instruction: 0xfffdad08 │ │ │ │ @ instruction: 0xfffdb55c │ │ │ │ @ instruction: 0xfffdb1ac │ │ │ │ @ instruction: 0xfffdae84 │ │ │ │ @ instruction: 0xfffdb24c │ │ │ │ strheq pc, [r5, #172] @ 0xac @ │ │ │ │ @@ -336762,17 +336762,17 @@ │ │ │ │ ldr r5, [pc, #20] @ 154468 <__cxa_atexit@plt+0x148df4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq r2, ip, r8, lsl #3 │ │ │ │ + bicseq r2, ip, r0, lsl #3 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ - bicseq r2, ip, ip, lsr #3 │ │ │ │ + bicseq r2, ip, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #144] @ 154520 <__cxa_atexit@plt+0x148eac> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -336810,15 +336810,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq lr, [r5, #8] │ │ │ │ - bicseq r1, ip, r4, lsl #30 │ │ │ │ + ldrsheq r1, [ip, #236] @ 0xec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 154580 <__cxa_atexit@plt+0x148f0c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -336840,15 +336840,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq lr, r5, r4, rrx │ │ │ │ - bicseq r1, ip, r0, ror lr │ │ │ │ + bicseq r1, ip, r8, ror #28 │ │ │ │ biceq pc, r5, ip, ror #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -336878,17 +336878,17 @@ │ │ │ │ ldr r5, [pc, #20] @ 154638 <__cxa_atexit@plt+0x148fc4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrheq r1, [ip, #248] @ 0xf8 │ │ │ │ + ldrheq r1, [ip, #240] @ 0xf0 │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ - ldrsbeq r1, [ip, #252] @ 0xfc │ │ │ │ + ldrsbeq r1, [ip, #244] @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #144] @ 1546f0 <__cxa_atexit@plt+0x14907c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -336926,15 +336926,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq sp, [r5, #236] @ 0xec │ │ │ │ - bicseq r1, ip, r4, lsr sp │ │ │ │ + bicseq r1, ip, ip, lsr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 154750 <__cxa_atexit@plt+0x1490dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -336956,15 +336956,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq sp, r5, r8, asr #28 │ │ │ │ - bicseq r1, ip, r0, lsr #25 │ │ │ │ + @ instruction: 0x01dc1c98 │ │ │ │ biceq pc, r5, r8, lsl r9 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1547ac <__cxa_atexit@plt+0x149138> │ │ │ │ @@ -337097,20 +337097,20 @@ │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - bicseq r1, ip, r0, lsr #20 │ │ │ │ + bicseq r1, ip, r8, lsl sl │ │ │ │ biceq pc, r5, r0, lsl r7 @ │ │ │ │ @ instruction: 0xffff8390 │ │ │ │ @ instruction: 0xffff8578 │ │ │ │ @ instruction: 0xffff8478 │ │ │ │ - bicseq r1, ip, r8, asr #20 │ │ │ │ + bicseq r1, ip, r0, asr #20 │ │ │ │ ldrdeq pc, [r5, #100] @ 0x64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 154a6c <__cxa_atexit@plt+0x1493f8> │ │ │ │ ldr r3, [pc, #184] @ 154a94 <__cxa_atexit@plt+0x149420> │ │ │ │ @@ -337158,20 +337158,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - bicseq r1, ip, r8, lsr #18 │ │ │ │ + bicseq r1, ip, r0, lsr #18 │ │ │ │ biceq pc, r5, r8, lsl r6 @ │ │ │ │ @ instruction: 0xffff8284 │ │ │ │ @ instruction: 0xffff846c │ │ │ │ @ instruction: 0xffff836c │ │ │ │ - bicseq r1, ip, ip, lsr r9 │ │ │ │ + bicseq r1, ip, r4, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #144] @ 154b5c <__cxa_atexit@plt+0x1494e8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -337209,15 +337209,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ biceq sp, r5, r0, ror sl │ │ │ │ - bicseq r1, ip, r8, asr #17 │ │ │ │ + bicseq r1, ip, r0, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 154bbc <__cxa_atexit@plt+0x149548> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -337239,15 +337239,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq sp, [r5, #156] @ 0x9c │ │ │ │ - bicseq r1, ip, r4, lsr r8 │ │ │ │ + bicseq r1, ip, ip, lsr #16 │ │ │ │ strheq pc, [r5, #32] @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -337277,17 +337277,17 @@ │ │ │ │ ldr r5, [pc, #20] @ 154c74 <__cxa_atexit@plt+0x149600> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq r1, ip, r4, ror r9 │ │ │ │ + bicseq r1, ip, ip, ror #18 │ │ │ │ @ instruction: 0xfffff374 │ │ │ │ - @ instruction: 0x01dc1998 │ │ │ │ + @ instruction: 0x01dc1990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #144] @ 154d2c <__cxa_atexit@plt+0x1496b8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -337325,15 +337325,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ biceq sp, r5, r0, lsr #17 │ │ │ │ - ldrsheq r1, [ip, #104] @ 0x68 │ │ │ │ + ldrsheq r1, [ip, #96] @ 0x60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 154d8c <__cxa_atexit@plt+0x149718> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -337355,15 +337355,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq sp, r5, ip, lsl #16 │ │ │ │ - bicseq r1, ip, r4, ror #12 │ │ │ │ + bicseq r1, ip, ip, asr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 154de8 <__cxa_atexit@plt+0x149774> │ │ │ │ ldr r8, [pc, #36] @ 154df0 <__cxa_atexit@plt+0x14977c> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -337373,15 +337373,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01a9d462 │ │ │ │ - @ instruction: 0x01dc149c │ │ │ │ + @ instruction: 0x01dc1494 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -337393,15 +337393,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r1, ip, r8, lsr #11 │ │ │ │ + bicseq r1, ip, r0, lsr #11 │ │ │ │ biceq pc, r5, r8, asr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -337431,17 +337431,17 @@ │ │ │ │ ldr r5, [pc, #20] @ 154edc <__cxa_atexit@plt+0x149868> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq r1, ip, r8, lsl r7 │ │ │ │ + bicseq r1, ip, r0, lsl r7 │ │ │ │ @ instruction: 0xfffff10c │ │ │ │ - bicseq r1, ip, ip, lsr r7 │ │ │ │ + bicseq r1, ip, r4, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #144] @ 154f94 <__cxa_atexit@plt+0x149920> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -337479,15 +337479,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x01c5d694 │ │ │ │ - @ instruction: 0x01dc1490 │ │ │ │ + bicseq r1, ip, r8, lsl #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 154ff4 <__cxa_atexit@plt+0x149980> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -337509,15 +337509,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq sp, r5, r0, lsl #12 │ │ │ │ - ldrsheq r1, [ip, #60] @ 0x3c │ │ │ │ + ldrsheq r1, [ip, #52] @ 0x34 │ │ │ │ biceq lr, r5, r8, ror lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -337547,17 +337547,17 @@ │ │ │ │ ldr r5, [pc, #20] @ 1550ac <__cxa_atexit@plt+0x149a38> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq r1, ip, r4, asr #10 │ │ │ │ + bicseq r1, ip, ip, lsr r5 │ │ │ │ @ instruction: 0xffffef3c │ │ │ │ - bicseq r1, ip, r8, ror #10 │ │ │ │ + bicseq r1, ip, r0, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #144] @ 155164 <__cxa_atexit@plt+0x149af0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -337595,15 +337595,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strheq sp, [r5, #68] @ 0x44 │ │ │ │ - bicseq r1, ip, r0, asr #5 │ │ │ │ + ldrheq r1, [ip, #40] @ 0x28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1551c4 <__cxa_atexit@plt+0x149b50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -337625,15 +337625,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq sp, r5, r0, lsr #8 │ │ │ │ - bicseq r1, ip, ip, lsr #4 │ │ │ │ + bicseq r1, ip, r4, lsr #4 │ │ │ │ biceq pc, r5, r0, lsl r1 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 155244 <__cxa_atexit@plt+0x149bd0> │ │ │ │ ldr r2, [pc, #88] @ 155260 <__cxa_atexit@plt+0x149bec> │ │ │ │ @@ -337656,15 +337656,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 155268 <__cxa_atexit@plt+0x149bf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r1, ip, ip, rrx │ │ │ │ + bicseq r1, ip, r4, rrx │ │ │ │ andeq r2, r0, r8, lsl #9 │ │ │ │ biceq pc, r5, r8, asr #2 │ │ │ │ biceq lr, r5, r4, lsr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -337752,23 +337752,23 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ - bicseq r1, ip, r0, lsl r0 │ │ │ │ + bicseq r1, ip, r8 │ │ │ │ biceq lr, r5, r4, ror #21 │ │ │ │ - bicseq r1, ip, r4, lsl r2 │ │ │ │ + bicseq r1, ip, ip, lsl #4 │ │ │ │ @ instruction: 0xfffd9d0c │ │ │ │ @ instruction: 0xfffda560 │ │ │ │ @ instruction: 0xfffda1b0 │ │ │ │ @ instruction: 0xfffd9e88 │ │ │ │ @ instruction: 0xfffda250 │ │ │ │ - @ instruction: 0x01dc1290 │ │ │ │ + bicseq r1, ip, r8, lsl #5 │ │ │ │ @ instruction: 0x01c5ea90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1554c8 <__cxa_atexit@plt+0x149e54> │ │ │ │ ldr r3, [pc, #216] @ 1554fc <__cxa_atexit@plt+0x149e88> │ │ │ │ @@ -337824,23 +337824,23 @@ │ │ │ │ ldr r6, [pc, #28] @ 155508 <__cxa_atexit@plt+0x149e94> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - bicseq r0, ip, r0, ror #29 │ │ │ │ + ldrsbeq r0, [ip, #232] @ 0xe8 │ │ │ │ biceq lr, r5, r0, asr #19 │ │ │ │ - ldrsheq r1, [ip] │ │ │ │ + bicseq r1, ip, r8, ror #1 │ │ │ │ @ instruction: 0xfffd9bdc │ │ │ │ @ instruction: 0xfffda430 │ │ │ │ @ instruction: 0xfffda080 │ │ │ │ @ instruction: 0xfffd9d58 │ │ │ │ @ instruction: 0xfffda120 │ │ │ │ - bicseq r1, ip, r0, ror #2 │ │ │ │ + bicseq r1, ip, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #144] @ 1555d0 <__cxa_atexit@plt+0x149f5c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -337878,15 +337878,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ biceq sp, r5, r8, asr #32 │ │ │ │ - bicseq r0, ip, r4, asr lr │ │ │ │ + bicseq r0, ip, ip, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 155630 <__cxa_atexit@plt+0x149fbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -337908,15 +337908,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq ip, [r5, #244] @ 0xf4 │ │ │ │ - bicseq r0, ip, r0, asr #27 │ │ │ │ + ldrheq r0, [ip, #216] @ 0xd8 │ │ │ │ biceq lr, r5, r4, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1556b0 <__cxa_atexit@plt+0x14a03c> │ │ │ │ ldr r2, [pc, #88] @ 1556cc <__cxa_atexit@plt+0x14a058> │ │ │ │ @@ -337939,15 +337939,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1556d4 <__cxa_atexit@plt+0x14a060> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r0, ip, r0, lsl #24 │ │ │ │ + ldrsheq r0, [ip, #184] @ 0xb8 │ │ │ │ andeq r2, r0, ip, lsl r0 │ │ │ │ ldrdeq lr, [r5, #204] @ 0xcc │ │ │ │ biceq lr, r5, r0, lsl #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -338014,15 +338014,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - ldrheq r0, [ip, #180] @ 0xb4 │ │ │ │ + bicseq r0, ip, ip, lsr #23 │ │ │ │ biceq lr, r5, ip, ror #8 │ │ │ │ biceq ip, r5, r8, lsl pc │ │ │ │ @ instruction: 0xfffcbbc0 │ │ │ │ biceq ip, r5, ip, ror #30 │ │ │ │ @ instruction: 0xfffcbce4 │ │ │ │ biceq lr, r5, ip, asr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -338060,15 +338060,15 @@ │ │ │ │ ldr r8, [pc, #28] @ 1558b8 <__cxa_atexit@plt+0x14a244> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r0, [ip, #172] @ 0xac │ │ │ │ + ldrsbeq r0, [ip, #164] @ 0xa4 │ │ │ │ strheq lr, [r5, #48] @ 0x30 │ │ │ │ biceq ip, r5, ip, asr lr │ │ │ │ @ instruction: 0xfffcbaf0 │ │ │ │ stlexbeq ip, ip, [r5] │ │ │ │ @ instruction: 0xfffcbc14 │ │ │ │ biceq lr, r5, r0, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -338096,15 +338096,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 155948 <__cxa_atexit@plt+0x14a2d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r0, ip, ip, lsl #19 │ │ │ │ + bicseq r0, ip, r4, lsl #19 │ │ │ │ andeq r1, r0, r8, lsr #27 │ │ │ │ biceq lr, r5, r8, ror #20 │ │ │ │ biceq lr, r5, ip, lsr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -338129,15 +338129,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1559cc <__cxa_atexit@plt+0x14a358> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r0, ip, r8, lsl #18 │ │ │ │ + bicseq r0, ip, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #26 │ │ │ │ biceq lr, r5, r4, ror #19 │ │ │ │ biceq lr, r5, r8, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -338162,15 +338162,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 155a50 <__cxa_atexit@plt+0x14a3dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r0, ip, r4, lsl #17 │ │ │ │ + bicseq r0, ip, ip, ror r8 │ │ │ │ andeq r1, r0, r0, lsr #25 │ │ │ │ biceq lr, r5, r0, ror #18 │ │ │ │ biceq lr, r5, ip, lsr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -338282,24 +338282,24 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - ldrsheq r0, [ip, #120] @ 0x78 │ │ │ │ + ldrsheq r0, [ip, #112] @ 0x70 │ │ │ │ strheq lr, [r5, #40] @ 0x28 │ │ │ │ - bicseq r0, ip, r0, ror #19 │ │ │ │ - bicseq r0, ip, ip, lsl #16 │ │ │ │ + ldrsbeq r0, [ip, #152] @ 0x98 │ │ │ │ + bicseq r0, ip, r4, lsl #16 │ │ │ │ @ instruction: 0xfffd9500 │ │ │ │ @ instruction: 0xfffd9d54 │ │ │ │ @ instruction: 0xfffd99a4 │ │ │ │ @ instruction: 0xfffd967c │ │ │ │ @ instruction: 0xfffd9a44 │ │ │ │ - bicseq r0, ip, ip, ror sl │ │ │ │ + bicseq r0, ip, r4, ror sl │ │ │ │ strdeq lr, [r5, #36] @ 0x24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #148] @ 155d04 <__cxa_atexit@plt+0x14a690> │ │ │ │ @@ -338340,15 +338340,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - ldrsheq r0, [ip, #108] @ 0x6c │ │ │ │ + ldrsheq r0, [ip, #100] @ 0x64 │ │ │ │ biceq lr, r5, r0, lsr r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -338376,15 +338376,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - bicseq r0, ip, r8, ror #12 │ │ │ │ + bicseq r0, ip, r0, ror #12 │ │ │ │ biceq lr, r5, r0, lsr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #92] @ 155e20 <__cxa_atexit@plt+0x14a7ac> │ │ │ │ @@ -338485,16 +338485,16 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - bicseq r0, ip, r0, lsr #8 │ │ │ │ - @ instruction: 0x01dc0394 │ │ │ │ + bicseq r0, ip, r8, lsl r4 │ │ │ │ + bicseq r0, ip, ip, lsl #7 │ │ │ │ biceq sp, r5, r8, ror #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 155fd8 <__cxa_atexit@plt+0x14a964> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -338526,16 +338526,16 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - bicseq r0, ip, r0, ror #6 │ │ │ │ - ldrsbeq r0, [ip, #36] @ 0x24 │ │ │ │ + bicseq r0, ip, r8, asr r3 │ │ │ │ + bicseq r0, ip, ip, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 156048 <__cxa_atexit@plt+0x14a9d4> │ │ │ │ @@ -338549,16 +338549,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r0, ip, ip, lsr #7 │ │ │ │ - bicseq r0, ip, ip, asr #6 │ │ │ │ + bicseq r0, ip, r4, lsr #7 │ │ │ │ + bicseq r0, ip, r4, asr #6 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -338573,15 +338573,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1560b8 <__cxa_atexit@plt+0x14aa44> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r0, ip, r4, asr #6 │ │ │ │ + bicseq r0, ip, ip, lsr r3 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ biceq lr, r5, ip, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 156118 <__cxa_atexit@plt+0x14aaa4> │ │ │ │ @@ -338605,15 +338605,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 15613c <__cxa_atexit@plt+0x14aac8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dc0198 │ │ │ │ + @ instruction: 0x01dc0190 │ │ │ │ @ instruction: 0x000015b4 │ │ │ │ biceq lr, r5, r4, ror r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1561bc <__cxa_atexit@plt+0x14ab48> │ │ │ │ @@ -338647,16 +338647,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r0, ip, ip, lsl #2 │ │ │ │ - bicseq r0, ip, r0, asr #4 │ │ │ │ + bicseq r0, ip, r4, lsl #2 │ │ │ │ + bicseq r0, ip, r8, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 156220 <__cxa_atexit@plt+0x14abac> │ │ │ │ @@ -338667,15 +338667,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r0, ip, ip, asr #3 │ │ │ │ + bicseq r0, ip, r4, asr #3 │ │ │ │ biceq sp, r5, r4, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 156264 <__cxa_atexit@plt+0x14abf0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -338683,15 +338683,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 15626c <__cxa_atexit@plt+0x14abf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 111c38 <__cxa_atexit@plt+0x1065c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, ip, ip, lsl r0 │ │ │ │ + bicseq r0, ip, r4, lsl r0 │ │ │ │ biceq sp, r5, r4, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 156344 <__cxa_atexit@plt+0x14acd0> │ │ │ │ @@ -338746,18 +338746,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldrsbeq pc, [fp, #240] @ 0xf0 @ │ │ │ │ + bicseq pc, fp, r8, asr #31 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - bicseq r0, ip, ip, ror r2 │ │ │ │ + bicseq r0, ip, r4, ror r2 │ │ │ │ biceq sp, r5, ip, lsr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -338791,15 +338791,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - bicseq r0, ip, r8, lsr #3 │ │ │ │ + bicseq r0, ip, r0, lsr #3 │ │ │ │ ldrdeq sp, [r5, #228] @ 0xe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 156458 <__cxa_atexit@plt+0x14ade4> │ │ │ │ @@ -338934,15 +338934,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrheq pc, [fp, #220] @ 0xdc @ │ │ │ │ + ldrheq pc, [fp, #212] @ 0xd4 @ │ │ │ │ biceq sp, r5, ip, ror #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -339131,39 +339131,39 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, ip │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq pc, fp, r4, lsl #21 │ │ │ │ + bicseq pc, fp, ip, ror sl @ │ │ │ │ biceq sp, r5, r0, lsr r3 │ │ │ │ strdeq fp, [r5, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r0, ror #12 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ - bicseq pc, fp, r8, asr #21 │ │ │ │ + bicseq pc, fp, r0, asr #21 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ biceq sp, r5, r8, lsr #15 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ - bicseq pc, fp, r8, asr #24 │ │ │ │ + bicseq pc, fp, r0, asr #24 │ │ │ │ biceq sp, r5, ip, lsr #12 │ │ │ │ @ instruction: 0xfffcaa9c │ │ │ │ biceq fp, r5, ip, asr lr │ │ │ │ @ instruction: 0xfffcabc0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrheq pc, [fp, #176] @ 0xb0 @ │ │ │ │ - bicseq pc, fp, r8, lsr #28 │ │ │ │ - ldrsheq pc, [fp, #172] @ 0xac @ │ │ │ │ + bicseq pc, fp, r8, lsr #23 │ │ │ │ + bicseq pc, fp, r0, lsr #28 │ │ │ │ + ldrsheq pc, [fp, #164] @ 0xa4 @ │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ - bicseq pc, fp, r8, lsl #22 │ │ │ │ - ldrheq pc, [fp, #164] @ 0xa4 @ │ │ │ │ - ldrsheq pc, [fp, #176] @ 0xb0 @ │ │ │ │ - bicseq pc, fp, r0, ror #21 │ │ │ │ + bicseq pc, fp, r0, lsl #22 │ │ │ │ + bicseq pc, fp, ip, lsr #21 │ │ │ │ + bicseq pc, fp, r8, ror #23 │ │ │ │ + ldrsbeq pc, [fp, #168] @ 0xa8 @ │ │ │ │ @ instruction: 0xfffdc9d4 │ │ │ │ @ instruction: 0xfffdcac8 │ │ │ │ strdeq sp, [r5, #112] @ 0x70 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -339287,22 +339287,22 @@ │ │ │ │ mov r5, #68 @ 0x44 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ - ldrsheq pc, [fp, #124] @ 0x7c @ │ │ │ │ - bicseq pc, fp, r4, ror sl @ │ │ │ │ - bicseq pc, fp, ip, asr #14 │ │ │ │ + ldrsheq pc, [fp, #116] @ 0x74 @ │ │ │ │ + bicseq pc, fp, ip, ror #20 │ │ │ │ + bicseq pc, fp, r4, asr #14 │ │ │ │ @ instruction: 0xfffff728 │ │ │ │ - bicseq pc, fp, r8, asr r7 @ │ │ │ │ - bicseq pc, fp, r4, lsl #14 │ │ │ │ - bicseq pc, fp, r0, asr #16 │ │ │ │ - bicseq pc, fp, r0, lsr r7 @ │ │ │ │ + bicseq pc, fp, r0, asr r7 @ │ │ │ │ + ldrsheq pc, [fp, #108] @ 0x6c @ │ │ │ │ + bicseq pc, fp, r8, lsr r8 @ │ │ │ │ + bicseq pc, fp, r8, lsr #14 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strheq sp, [r5, #88] @ 0x58 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -339359,22 +339359,22 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - bicseq pc, fp, ip, asr r9 @ │ │ │ │ - bicseq pc, fp, r4, lsr r6 @ │ │ │ │ + bicseq pc, fp, r4, asr r9 @ │ │ │ │ + bicseq pc, fp, ip, lsr #12 │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ - bicseq pc, fp, r0, asr #12 │ │ │ │ - bicseq pc, fp, ip, ror #11 │ │ │ │ - bicseq pc, fp, r8, lsr #14 │ │ │ │ - bicseq pc, fp, r8, lsl r6 @ │ │ │ │ - bicseq pc, fp, r0, asr #12 │ │ │ │ + bicseq pc, fp, r8, lsr r6 @ │ │ │ │ + bicseq pc, fp, r4, ror #11 │ │ │ │ + bicseq pc, fp, r0, lsr #14 │ │ │ │ + bicseq pc, fp, r0, lsl r6 @ │ │ │ │ + bicseq pc, fp, r8, lsr r6 @ │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #160] @ 156ddc <__cxa_atexit@plt+0x14b768> │ │ │ │ @@ -339416,16 +339416,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq pc, fp, r8, lsl #12 │ │ │ │ - bicseq pc, fp, r8, asr r6 @ │ │ │ │ + bicseq pc, fp, r0, lsl #12 │ │ │ │ + bicseq pc, fp, r0, asr r6 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 156e4c <__cxa_atexit@plt+0x14b7d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -339450,16 +339450,16 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, fp, r4, ror #10 │ │ │ │ - ldrheq pc, [fp, #84] @ 0x54 @ │ │ │ │ + bicseq pc, fp, ip, asr r5 @ │ │ │ │ + bicseq pc, fp, ip, lsr #11 │ │ │ │ biceq sp, r5, r4, lsl #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #92] @ 156ee4 <__cxa_atexit@plt+0x14b870> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #88] @ 156ee8 <__cxa_atexit@plt+0x14b874> │ │ │ │ @@ -339482,15 +339482,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 156ef0 <__cxa_atexit@plt+0x14b87c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - bicseq pc, fp, ip, ror r4 @ │ │ │ │ + bicseq pc, fp, r4, ror r4 @ │ │ │ │ @ instruction: 0xffff81bc │ │ │ │ biceq sp, r5, r0, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ @@ -339533,16 +339533,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq pc, fp, r4, lsr r4 @ │ │ │ │ - bicseq pc, fp, r4, lsl #9 │ │ │ │ + bicseq pc, fp, ip, lsr #8 │ │ │ │ + bicseq pc, fp, ip, ror r4 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 157020 <__cxa_atexit@plt+0x14b9ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -339567,16 +339567,16 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01dbf390 │ │ │ │ - bicseq pc, fp, r0, ror #7 │ │ │ │ + bicseq pc, fp, r8, lsl #7 │ │ │ │ + ldrsbeq pc, [fp, #56] @ 0x38 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -339591,15 +339591,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1570a0 <__cxa_atexit@plt+0x14ba2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, fp, ip, asr r3 @ │ │ │ │ + bicseq pc, fp, r4, asr r3 @ │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ biceq sp, r5, r4, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 157100 <__cxa_atexit@plt+0x14ba8c> │ │ │ │ @@ -339623,15 +339623,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 157124 <__cxa_atexit@plt+0x14bab0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrheq pc, [fp, #16] @ │ │ │ │ + bicseq pc, fp, r8, lsr #3 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ biceq sp, r5, ip, lsl #5 │ │ │ │ biceq ip, r5, r8, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -339683,15 +339683,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - bicseq pc, fp, r0, lsr #2 │ │ │ │ + bicseq pc, fp, r8, lsl r1 @ │ │ │ │ biceq ip, r5, r4, ror #29 │ │ │ │ @ instruction: 0xffff6d28 │ │ │ │ @ instruction: 0xffff7260 │ │ │ │ @ instruction: 0xffff7120 │ │ │ │ @ instruction: 0xffff6da4 │ │ │ │ biceq ip, r5, ip, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -339879,15 +339879,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldrheq lr, [fp, #232] @ 0xe8 │ │ │ │ + ldrheq lr, [fp, #224] @ 0xe0 │ │ │ │ @ instruction: 0x01c5c998 │ │ │ │ @ instruction: 0xfffd7ba8 │ │ │ │ @ instruction: 0xfffd83fc │ │ │ │ @ instruction: 0xfffd804c │ │ │ │ @ instruction: 0xfffd7d24 │ │ │ │ @ instruction: 0xfffd80ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -339927,15 +339927,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - bicseq lr, fp, ip, lsr lr │ │ │ │ + bicseq lr, fp, r4, lsr lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 157628 <__cxa_atexit@plt+0x14bfb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -339953,15 +339953,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq lr, [fp, #216] @ 0xd8 │ │ │ │ + ldrheq lr, [fp, #208] @ 0xd0 │ │ │ │ biceq ip, r5, ip, lsr #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15768c <__cxa_atexit@plt+0x14c018> │ │ │ │ @@ -340269,16 +340269,16 @@ │ │ │ │ andeq r0, r0, r0, asr #14 │ │ │ │ biceq sl, r5, r4, lsl #31 │ │ │ │ @ instruction: 0xffffe88c │ │ │ │ @ instruction: 0xffffebec │ │ │ │ @ instruction: 0xfffb29b8 │ │ │ │ @ instruction: 0xfffb28ac │ │ │ │ @ instruction: 0x01a9a97c │ │ │ │ - bicseq lr, fp, r8, asr r9 │ │ │ │ - bicseq lr, fp, r8, asr #18 │ │ │ │ + bicseq lr, fp, r0, asr r9 │ │ │ │ + bicseq lr, fp, r0, asr #18 │ │ │ │ @ instruction: 0xfffff6a4 │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ @ instruction: 0xfffff718 │ │ │ │ strheq ip, [r5, #112] @ 0x70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -340972,15 +340972,15 @@ │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffc7f0 │ │ │ │ @ instruction: 0xffffc834 │ │ │ │ - @ instruction: 0x01dbdd98 │ │ │ │ + @ instruction: 0x01dbdd90 │ │ │ │ @ instruction: 0xffffc650 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq fp, r5, r8, asr r8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -341019,15 +341019,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #0 │ │ │ │ b 14f92c <__cxa_atexit@plt+0x1442b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq sp, fp, ip, lsr #23 │ │ │ │ + bicseq sp, fp, r4, lsr #23 │ │ │ │ biceq fp, r5, r4, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 158734 <__cxa_atexit@plt+0x14d0c0> │ │ │ │ @@ -341077,15 +341077,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1587dc <__cxa_atexit@plt+0x14d168> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, fp, r0, lsl #22 │ │ │ │ + ldrsheq sp, [fp, #168] @ 0xa8 │ │ │ │ muleq r0, r8, r2 │ │ │ │ biceq fp, r5, r0, ror #23 │ │ │ │ biceq fp, r5, r0, ror #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -341154,24 +341154,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 158924 <__cxa_atexit@plt+0x14d2b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b db9750 <__cxa_atexit@plt+0xdae0dc> │ │ │ │ + b f16614 <__cxa_atexit@plt+0xf0afa0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - bicseq sp, fp, r8, ror r9 │ │ │ │ + bicseq sp, fp, r0, ror r9 │ │ │ │ biceq fp, r5, r0, lsl #17 │ │ │ │ - bicseq sp, fp, ip, lsl fp │ │ │ │ + bicseq sp, fp, r4, lsl fp │ │ │ │ biceq fp, r5, r4, lsl r6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 158988 <__cxa_atexit@plt+0x14d314> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -341194,23 +341194,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 1589c0 <__cxa_atexit@plt+0x14d34c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b db9750 <__cxa_atexit@plt+0xdae0dc> │ │ │ │ + b f16614 <__cxa_atexit@plt+0xf0afa0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsbeq sp, [fp, #136] @ 0x88 │ │ │ │ + ldrsbeq sp, [fp, #128] @ 0x80 │ │ │ │ biceq fp, r5, ip, asr #15 │ │ │ │ - bicseq sp, fp, r8, ror #20 │ │ │ │ + bicseq sp, fp, r0, ror #20 │ │ │ │ biceq fp, r5, r8, ror r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1589f0 <__cxa_atexit@plt+0x14d37c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -341243,17 +341243,17 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrheq sp, [fp, #132] @ 0x84 │ │ │ │ - ldrheq sp, [fp, #144] @ 0x90 │ │ │ │ - bicseq sp, fp, r0, asr r9 │ │ │ │ + bicseq sp, fp, ip, lsr #17 │ │ │ │ + bicseq sp, fp, r8, lsr #19 │ │ │ │ + bicseq sp, fp, r8, asr #18 │ │ │ │ biceq fp, r5, ip, ror r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 158ae0 <__cxa_atexit@plt+0x14d46c> │ │ │ │ @@ -341323,15 +341323,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 158bb4 <__cxa_atexit@plt+0x14d540> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrheq sp, [fp, #124] @ 0x7c │ │ │ │ + ldrheq sp, [fp, #116] @ 0x74 │ │ │ │ @ instruction: 0xffff9b1c │ │ │ │ strdeq fp, [r5, #112] @ 0x70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -341371,16 +341371,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - bicseq sp, fp, r4, asr #15 │ │ │ │ - bicseq sp, fp, r8, asr r7 │ │ │ │ + ldrheq sp, [fp, #124] @ 0x7c │ │ │ │ + bicseq sp, fp, r0, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 158cd8 <__cxa_atexit@plt+0x14d664> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -341404,16 +341404,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sp, fp, ip, lsr #14 │ │ │ │ - bicseq sp, fp, r0, asr #13 │ │ │ │ + bicseq sp, fp, r4, lsr #14 │ │ │ │ + ldrheq sp, [fp, #104] @ 0x68 │ │ │ │ strdeq fp, [r5, #92] @ 0x5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -341462,15 +341462,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq sp, fp, r4, lsl r6 │ │ │ │ + bicseq sp, fp, ip, lsl #12 │ │ │ │ biceq fp, r5, r4, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 158e44 <__cxa_atexit@plt+0x14d7d0> │ │ │ │ @@ -341493,26 +341493,26 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - bicseq sp, fp, r0, ror #14 │ │ │ │ + bicseq sp, fp, r8, asr r7 │ │ │ │ biceq fp, r5, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ 158e80 <__cxa_atexit@plt+0x14d80c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 158e84 <__cxa_atexit@plt+0x14d810> │ │ │ │ - bicseq sp, fp, r4, lsl r7 │ │ │ │ + bicseq sp, fp, ip, lsl #14 │ │ │ │ mov fp, r7 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 158ee0 <__cxa_atexit@plt+0x14d86c> │ │ │ │ ldr r3, [pc, #176] @ 158f54 <__cxa_atexit@plt+0x14d8e0> │ │ │ │ @@ -341622,19 +341622,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #32] @ 159068 <__cxa_atexit@plt+0x14d9f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dbd29c │ │ │ │ + @ instruction: 0x01dbd294 │ │ │ │ @ instruction: 0xfffaf204 │ │ │ │ - bicseq sp, fp, ip, ror r2 │ │ │ │ + bicseq sp, fp, r4, ror r2 │ │ │ │ biceq r9, r5, r8, asr #30 │ │ │ │ - bicseq sp, fp, r0, lsr r2 │ │ │ │ + bicseq sp, fp, r8, lsr #4 │ │ │ │ biceq fp, r5, r8, lsr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r6, r5, #36 @ 0x24 │ │ │ │ @@ -341717,15 +341717,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr #19 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - bicseq sp, fp, r8, asr #4 │ │ │ │ + bicseq sp, fp, r0, asr #4 │ │ │ │ biceq sl, r5, r0, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [pc, #156] @ 159294 <__cxa_atexit@plt+0x14dc20> │ │ │ │ @@ -341768,16 +341768,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ biceq sl, r5, r8, ror #17 │ │ │ │ - bicseq sp, fp, r4, lsl #1 │ │ │ │ - bicseq sp, fp, r8, asr #1 │ │ │ │ + bicseq sp, fp, ip, ror r0 │ │ │ │ + bicseq sp, fp, r0, asr #1 │ │ │ │ strdeq sl, [r5, #224] @ 0xe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -341802,16 +341802,16 @@ │ │ │ │ add r8, lr, #2 │ │ │ │ b 1108c4 <__cxa_atexit@plt+0x105250> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq sl, r5, r4, asr #16 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - bicseq ip, fp, r0, ror #31 │ │ │ │ - bicseq sp, fp, r8 │ │ │ │ + ldrsbeq ip, [fp, #248] @ 0xf8 │ │ │ │ + bicseq sp, fp, r0 │ │ │ │ biceq sl, r5, r8, ror #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #128] @ 1593d0 <__cxa_atexit@plt+0x14dd5c> │ │ │ │ @@ -341947,17 +341947,17 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - bicseq ip, fp, r0, ror #28 │ │ │ │ + bicseq ip, fp, r8, asr lr │ │ │ │ biceq sl, r5, ip, asr r6 │ │ │ │ - ldrheq ip, [fp, #236] @ 0xec │ │ │ │ + ldrheq ip, [fp, #228] @ 0xe4 │ │ │ │ @ instruction: 0xfffc611c │ │ │ │ @ instruction: 0xfffc6164 │ │ │ │ strdeq sl, [r5, #184] @ 0xb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -342166,22 +342166,22 @@ │ │ │ │ ldr r7, [pc, #40] @ 1598ec <__cxa_atexit@plt+0x14e278> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0x01dbcd98 │ │ │ │ + @ instruction: 0x01dbcd90 │ │ │ │ @ instruction: 0xffff1128 │ │ │ │ - bicseq ip, fp, r0, asr #20 │ │ │ │ - @ instruction: 0x01dbcb98 │ │ │ │ + bicseq ip, fp, r8, lsr sl │ │ │ │ + @ instruction: 0x01dbcb90 │ │ │ │ stlexbeq r8, ip, [r5] │ │ │ │ biceq sl, r5, ip, lsr #14 │ │ │ │ biceq sl, r5, r0, ror #14 │ │ │ │ - ldrsbeq ip, [fp, #152] @ 0x98 │ │ │ │ + ldrsbeq ip, [fp, #144] @ 0x90 │ │ │ │ biceq r8, r5, r8, ror #29 │ │ │ │ biceq sl, r5, r8, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 159990 <__cxa_atexit@plt+0x14e31c> │ │ │ │ @@ -342242,19 +342242,19 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - bicseq ip, fp, r4, lsl sl │ │ │ │ + bicseq ip, fp, ip, lsl #20 │ │ │ │ @ instruction: 0xfffff688 │ │ │ │ ldrdeq sl, [r5, #20] │ │ │ │ - ldrheq ip, [fp, #156] @ 0x9c │ │ │ │ - bicseq ip, fp, ip, asr r9 │ │ │ │ + ldrheq ip, [fp, #148] @ 0x94 │ │ │ │ + bicseq ip, fp, r4, asr r9 │ │ │ │ strdeq sl, [r5, #8] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -342284,16 +342284,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff578 │ │ │ │ biceq sl, r5, r4, asr #1 │ │ │ │ - ldrheq ip, [fp, #128] @ 0x80 │ │ │ │ - bicseq ip, fp, ip, asr #16 │ │ │ │ + bicseq ip, fp, r8, lsr #17 │ │ │ │ + bicseq ip, fp, r4, asr #16 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -342309,15 +342309,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 159b18 <__cxa_atexit@plt+0x14e4a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, fp, r4, ror #17 │ │ │ │ + ldrsbeq ip, [fp, #140] @ 0x8c │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -342333,15 +342333,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 159b78 <__cxa_atexit@plt+0x14e504> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, fp, r4, lsl #17 │ │ │ │ + bicseq ip, fp, ip, ror r8 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -342357,15 +342357,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 159bd8 <__cxa_atexit@plt+0x14e564> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, fp, r4, lsr #16 │ │ │ │ + bicseq ip, fp, ip, lsl r8 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ biceq sl, r5, r8, lsl r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -342507,15 +342507,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #28 │ │ │ │ b 159e10 <__cxa_atexit@plt+0x14e79c> │ │ │ │ @ instruction: 0xfffffff0 │ │ │ │ @ instruction: 0xffffea4c │ │ │ │ - ldrheq ip, [fp, #112] @ 0x70 │ │ │ │ + bicseq ip, fp, r8, lsr #15 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ biceq r8, r5, r8, lsl #17 │ │ │ │ biceq r8, r5, r8, asr #15 │ │ │ │ ldrdeq r8, [r5, #128] @ 0x80 │ │ │ │ biceq r9, r5, r8, lsr r5 │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ @ instruction: 0xffffea8c │ │ │ │ @@ -342613,15 +342613,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 159fdc <__cxa_atexit@plt+0x14e968> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, fp, r0, lsl #6 │ │ │ │ + ldrsheq ip, [fp, #40] @ 0x28 │ │ │ │ muleq r0, r8, sl │ │ │ │ biceq sl, r5, r0, ror #7 │ │ │ │ biceq sl, r5, r8, lsl r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -342646,15 +342646,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 15a060 <__cxa_atexit@plt+0x14e9ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, fp, r4, ror r2 │ │ │ │ + bicseq ip, fp, ip, ror #4 │ │ │ │ @ instruction: 0xffffd690 │ │ │ │ biceq sl, r5, r0, asr r3 │ │ │ │ @ instruction: 0x01c5a294 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -342682,15 +342682,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15a0f0 <__cxa_atexit@plt+0x14ea7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, fp, ip, ror #3 │ │ │ │ + bicseq ip, fp, r4, ror #3 │ │ │ │ andeq r0, r0, r4, lsl #19 │ │ │ │ biceq sl, r5, ip, asr #5 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r8, r5, #28 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -342750,17 +342750,17 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - bicseq ip, fp, r8, asr #2 │ │ │ │ + bicseq ip, fp, r0, asr #2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - bicseq ip, fp, r8, asr #4 │ │ │ │ + bicseq ip, fp, r0, asr #4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #112] @ 15a288 <__cxa_atexit@plt+0x14ec14> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ @@ -342787,15 +342787,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq ip, fp, r4, lsl #3 │ │ │ │ + bicseq ip, fp, ip, ror r1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15a2dc <__cxa_atexit@plt+0x14ec68> │ │ │ │ @@ -342810,15 +342810,15 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, r7, r8} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, fp, r0, lsl r1 │ │ │ │ + bicseq ip, fp, r8, lsl #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15a330 <__cxa_atexit@plt+0x14ecbc> │ │ │ │ ldr lr, [pc, #44] @ 15a338 <__cxa_atexit@plt+0x14ecc4> │ │ │ │ @@ -342994,16 +342994,16 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - @ instruction: 0x01dbbe90 │ │ │ │ - bicseq fp, fp, r0, lsr lr │ │ │ │ + bicseq fp, fp, r8, lsl #29 │ │ │ │ + bicseq fp, fp, r8, lsr #28 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15a664 <__cxa_atexit@plt+0x14eff0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ @@ -343041,16 +343041,16 @@ │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - ldrheq fp, [fp, #216] @ 0xd8 │ │ │ │ - bicseq fp, fp, r8, asr sp │ │ │ │ + ldrheq fp, [fp, #208] @ 0xd0 │ │ │ │ + bicseq fp, fp, r0, asr sp │ │ │ │ biceq r9, r5, ip, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15a6e8 <__cxa_atexit@plt+0x14f074> │ │ │ │ ldr r2, [pc, #88] @ 15a704 <__cxa_atexit@plt+0x14f090> │ │ │ │ @@ -343073,15 +343073,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 15a70c <__cxa_atexit@plt+0x14f098> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq fp, fp, r8, asr #23 │ │ │ │ + bicseq fp, fp, r0, asr #23 │ │ │ │ @ instruction: 0xffffcfe4 │ │ │ │ biceq r9, r5, r4, lsr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15a744 <__cxa_atexit@plt+0x14f0d0> │ │ │ │ @@ -343091,15 +343091,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, fp, r0, asr #22 │ │ │ │ + bicseq fp, fp, r8, lsr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 15a7a4 <__cxa_atexit@plt+0x14f130> │ │ │ │ ldr lr, [pc, #64] @ 15a7b0 <__cxa_atexit@plt+0x14f13c> │ │ │ │ @@ -343117,15 +343117,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrsheq fp, [fp, #164] @ 0xa4 │ │ │ │ + bicseq fp, fp, ip, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #160] @ 15a868 <__cxa_atexit@plt+0x14f1f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -343163,17 +343163,17 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrsbeq fp, [fp, #176] @ 0xb0 │ │ │ │ - bicseq fp, fp, ip, ror #22 │ │ │ │ - ldrheq fp, [fp, #180] @ 0xb4 │ │ │ │ + bicseq fp, fp, r8, asr #23 │ │ │ │ + bicseq fp, fp, r4, ror #22 │ │ │ │ + bicseq fp, fp, ip, lsr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15a8f4 <__cxa_atexit@plt+0x14f280> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -343203,17 +343203,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, fp, r4, lsr #22 │ │ │ │ - bicseq fp, fp, r0, asr #21 │ │ │ │ - bicseq fp, fp, r8, lsl #22 │ │ │ │ + bicseq fp, fp, ip, lsl fp │ │ │ │ + ldrheq fp, [fp, #168] @ 0xa8 │ │ │ │ + bicseq fp, fp, r0, lsl #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -343245,16 +343245,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - bicseq fp, fp, r0, lsl #21 │ │ │ │ - bicseq fp, fp, r4, lsl #24 │ │ │ │ + bicseq fp, fp, r8, ror sl │ │ │ │ + ldrsheq fp, [fp, #188] @ 0xbc │ │ │ │ biceq r9, r5, r8, lsr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -343393,15 +343393,15 @@ │ │ │ │ ldr r7, [pc, #28] @ 15ac0c <__cxa_atexit@plt+0x14f598> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01dbb790 │ │ │ │ + bicseq fp, fp, r8, lsl #15 │ │ │ │ @ instruction: 0xffffcb0c │ │ │ │ biceq r9, r5, ip, lsr #15 │ │ │ │ ldrdeq r9, [r5, #116] @ 0x74 │ │ │ │ biceq r7, r5, r0, lsr sl │ │ │ │ biceq r9, r5, r0, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -343517,16 +343517,16 @@ │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq fp, fp, r4, ror #10 │ │ │ │ - bicseq fp, fp, ip, asr #11 │ │ │ │ + bicseq fp, fp, ip, asr r5 │ │ │ │ + bicseq fp, fp, r4, asr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -343548,16 +343548,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 15ae78 <__cxa_atexit@plt+0x14f804> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq fp, [fp, #64] @ 0x40 │ │ │ │ - bicseq fp, fp, r0, asr #10 │ │ │ │ + bicseq fp, fp, r8, asr #9 │ │ │ │ + bicseq fp, fp, r8, lsr r5 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ biceq r9, r5, ip, lsl r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -343589,15 +343589,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 15af14 <__cxa_atexit@plt+0x14f8a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b fdb7c <__cxa_atexit@plt+0xf2508> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, fp, r4, ror r3 │ │ │ │ + bicseq fp, fp, ip, ror #6 │ │ │ │ strheq r9, [r5, #64] @ 0x40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 15afe4 <__cxa_atexit@plt+0x14f970> │ │ │ │ @@ -343640,60 +343640,60 @@ │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ str lr, [r3, #140] @ 0x8c │ │ │ │ str ip, [r3, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #64] @ 15b018 <__cxa_atexit@plt+0x14f9a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b a77040 <__cxa_atexit@plt+0xa6b9cc> │ │ │ │ + b 8c43d4 <__cxa_atexit@plt+0x8b8d60> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #180 @ 0xb4 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - bicseq fp, fp, r0, lsl r5 │ │ │ │ - bicseq fp, fp, ip, lsl #6 │ │ │ │ + bicseq fp, fp, r8, lsl #10 │ │ │ │ + bicseq fp, fp, r4, lsl #6 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - bicseq fp, fp, r8, asr #6 │ │ │ │ - bicseq fp, fp, r4, lsl #12 │ │ │ │ - ldrsheq fp, [fp, #80] @ 0x50 │ │ │ │ + bicseq fp, fp, r0, asr #6 │ │ │ │ + ldrsheq fp, [fp, #92] @ 0x5c │ │ │ │ + bicseq fp, fp, r8, ror #11 │ │ │ │ strheq r9, [r5, #32] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 15b058 <__cxa_atexit@plt+0x14f9e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #28] @ 15b05c <__cxa_atexit@plt+0x14f9e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 15b060 <__cxa_atexit@plt+0x14f9ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b a82f44 <__cxa_atexit@plt+0xa778d0> │ │ │ │ + b 8d02d8 <__cxa_atexit@plt+0x8c4c64> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq fp, fp, ip, lsl #11 │ │ │ │ bicseq fp, fp, r4, lsl #11 │ │ │ │ + bicseq fp, fp, ip, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 15b080 <__cxa_atexit@plt+0x14fa0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b bd7e08 <__cxa_atexit@plt+0xbcc794> │ │ │ │ + b c9d678 <__cxa_atexit@plt+0xc92004> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b b9d318 <__cxa_atexit@plt+0xb91ca4> │ │ │ │ + b c62b88 <__cxa_atexit@plt+0xc57514> │ │ │ │ biceq r9, r5, r0, lsr r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b104 <__cxa_atexit@plt+0x14fa90> │ │ │ │ @@ -343721,15 +343721,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - bicseq fp, fp, r0, lsr #3 │ │ │ │ + @ instruction: 0x01dbb198 │ │ │ │ @ instruction: 0x01a97359 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -343742,15 +343742,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq fp, fp, r4, ror r2 │ │ │ │ + bicseq fp, fp, ip, ror #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b1b0 <__cxa_atexit@plt+0x14fb3c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -343758,15 +343758,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq fp, [fp, #4] │ │ │ │ + bicseq fp, fp, ip, asr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15b278 <__cxa_atexit@plt+0x14fc04> │ │ │ │ ldr lr, [pc, #188] @ 15b298 <__cxa_atexit@plt+0x14fc24> │ │ │ │ @@ -343815,17 +343815,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - bicseq fp, fp, r8, lsl #1 │ │ │ │ - bicseq fp, fp, r8, asr #1 │ │ │ │ - bicseq fp, fp, r8, asr #6 │ │ │ │ + bicseq fp, fp, r0, lsl #1 │ │ │ │ + bicseq fp, fp, r0, asr #1 │ │ │ │ + bicseq fp, fp, r0, asr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15b318 <__cxa_atexit@plt+0x14fca4> │ │ │ │ @@ -343849,16 +343849,16 @@ │ │ │ │ add r0, r3, #24 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, fp, r8, lsl r0 │ │ │ │ - @ instruction: 0x01dbb298 │ │ │ │ + bicseq fp, fp, r0, lsl r0 │ │ │ │ + @ instruction: 0x01dbb290 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15b3cc <__cxa_atexit@plt+0x14fd58> │ │ │ │ ldr lr, [pc, #160] @ 15b3ec <__cxa_atexit@plt+0x14fd78> │ │ │ │ @@ -343900,16 +343900,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sl, fp, r8, lsl pc │ │ │ │ - bicseq fp, fp, r8, ror #3 │ │ │ │ + bicseq sl, fp, r0, lsl pc │ │ │ │ + bicseq fp, fp, r0, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15b454 <__cxa_atexit@plt+0x14fde0> │ │ │ │ @@ -343928,15 +343928,15 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, fp, r0, asr r1 │ │ │ │ + bicseq fp, fp, r8, asr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 15b4dc <__cxa_atexit@plt+0x14fe68> │ │ │ │ @@ -343968,15 +343968,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - bicseq sl, fp, r0, lsl #30 │ │ │ │ + ldrsheq sl, [fp, #232] @ 0xe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [pc, #156] @ 15b5bc <__cxa_atexit@plt+0x14ff48> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -344017,15 +344017,15 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - bicseq sl, fp, r4, ror #28 │ │ │ │ + bicseq sl, fp, ip, asr lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15b628 <__cxa_atexit@plt+0x14ffb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -344050,15 +344050,15 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - bicseq sl, fp, r4, asr #27 │ │ │ │ + ldrheq sl, [fp, #220] @ 0xdc │ │ │ │ biceq r8, r5, r8, ror sp │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ @@ -344102,15 +344102,15 @@ │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - bicseq sl, fp, r8, lsr #25 │ │ │ │ + bicseq sl, fp, r0, lsr #25 │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ biceq r8, r5, r4, ror #25 │ │ │ │ strheq r8, [r5, #192] @ 0xc0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -344156,15 +344156,15 @@ │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff950 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - ldrsbeq sl, [fp, #176] @ 0xb0 │ │ │ │ + bicseq sl, fp, r8, asr #23 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ biceq r8, r5, ip, lsl #24 │ │ │ │ biceq r8, r5, r4, lsl #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -344233,15 +344233,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 15b928 <__cxa_atexit@plt+0x1502b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dbac98 │ │ │ │ + @ instruction: 0x01dbac90 │ │ │ │ biceq r8, r5, ip, ror #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -344255,15 +344255,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 15b980 <__cxa_atexit@plt+0x15030c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq sl, fp, r4, asr #24 │ │ │ │ + bicseq sl, fp, ip, lsr ip │ │ │ │ @ instruction: 0x01c58a98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -344277,15 +344277,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 15b9d8 <__cxa_atexit@plt+0x150364> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq sl, fp, r8, lsl #24 │ │ │ │ + bicseq sl, fp, r0, lsl #24 │ │ │ │ biceq r8, r5, r4, asr #20 │ │ │ │ @ instruction: 0x01a96c55 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ @@ -344340,17 +344340,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq sl, fp, r4, lsr #16 │ │ │ │ - ldrsheq sl, [fp, #124] @ 0x7c │ │ │ │ - bicseq sl, fp, ip, ror #15 │ │ │ │ + bicseq sl, fp, ip, lsl r8 │ │ │ │ + ldrsheq sl, [fp, #116] @ 0x74 │ │ │ │ + bicseq sl, fp, r4, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15bb24 <__cxa_atexit@plt+0x1504b0> │ │ │ │ @@ -344364,16 +344364,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sl, fp, r8, ror r7 │ │ │ │ - bicseq sl, fp, r8, ror #14 │ │ │ │ + bicseq sl, fp, r0, ror r7 │ │ │ │ + bicseq sl, fp, r0, ror #14 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -344394,15 +344394,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq sl, fp, r0, lsr #16 │ │ │ │ + bicseq sl, fp, r8, lsl r8 │ │ │ │ biceq r8, r5, r8, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15bc38 <__cxa_atexit@plt+0x1505c4> │ │ │ │ ldr r2, [pc, #136] @ 15bc54 <__cxa_atexit@plt+0x1505e0> │ │ │ │ @@ -344438,17 +344438,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01dba69c │ │ │ │ - bicseq sl, fp, r4, ror r6 │ │ │ │ - bicseq sl, fp, r4, ror #12 │ │ │ │ + @ instruction: 0x01dba694 │ │ │ │ + bicseq sl, fp, ip, ror #12 │ │ │ │ + bicseq sl, fp, ip, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15bcac <__cxa_atexit@plt+0x150638> │ │ │ │ @@ -344462,16 +344462,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq sl, [fp, #80] @ 0x50 │ │ │ │ - bicseq sl, fp, r0, ror #11 │ │ │ │ + bicseq sl, fp, r8, ror #11 │ │ │ │ + ldrsbeq sl, [fp, #88] @ 0x58 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -344492,15 +344492,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0x01dba694 │ │ │ │ + bicseq sl, fp, ip, lsl #13 │ │ │ │ biceq r8, r5, r4, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15bdc0 <__cxa_atexit@plt+0x15074c> │ │ │ │ ldr r2, [pc, #136] @ 15bddc <__cxa_atexit@plt+0x150768> │ │ │ │ @@ -344536,17 +344536,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq sl, fp, r4, lsl r5 │ │ │ │ - bicseq sl, fp, ip, ror #9 │ │ │ │ - ldrsbeq sl, [fp, #76] @ 0x4c │ │ │ │ + bicseq sl, fp, ip, lsl #10 │ │ │ │ + bicseq sl, fp, r4, ror #9 │ │ │ │ + ldrsbeq sl, [fp, #68] @ 0x44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15be34 <__cxa_atexit@plt+0x1507c0> │ │ │ │ @@ -344560,16 +344560,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sl, fp, r8, ror #8 │ │ │ │ - bicseq sl, fp, r8, asr r4 │ │ │ │ + bicseq sl, fp, r0, ror #8 │ │ │ │ + bicseq sl, fp, r0, asr r4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -344590,15 +344590,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldrheq sl, [fp, #76] @ 0x4c │ │ │ │ + ldrheq sl, [fp, #68] @ 0x44 │ │ │ │ strdeq r8, [r5, #100] @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15bf48 <__cxa_atexit@plt+0x1508d4> │ │ │ │ ldr r2, [pc, #136] @ 15bf64 <__cxa_atexit@plt+0x1508f0> │ │ │ │ @@ -344634,17 +344634,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq sl, fp, ip, lsl #7 │ │ │ │ - bicseq sl, fp, r4, ror #6 │ │ │ │ - bicseq sl, fp, r4, asr r3 │ │ │ │ + bicseq sl, fp, r4, lsl #7 │ │ │ │ + bicseq sl, fp, ip, asr r3 │ │ │ │ + bicseq sl, fp, ip, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15bfbc <__cxa_atexit@plt+0x150948> │ │ │ │ @@ -344658,16 +344658,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sl, fp, r0, ror #5 │ │ │ │ - ldrsbeq sl, [fp, #32] │ │ │ │ + ldrsbeq sl, [fp, #40] @ 0x28 │ │ │ │ + bicseq sl, fp, r8, asr #5 │ │ │ │ biceq r8, r5, r8, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15c060 <__cxa_atexit@plt+0x1509ec> │ │ │ │ ldr r2, [pc, #140] @ 15c07c <__cxa_atexit@plt+0x150a08> │ │ │ │ @@ -344704,16 +344704,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq sl, fp, r8, ror r2 │ │ │ │ - bicseq sl, fp, ip, asr #6 │ │ │ │ + bicseq sl, fp, r0, ror r2 │ │ │ │ + bicseq sl, fp, r4, asr #6 │ │ │ │ strheq r8, [r5, #80] @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -344730,15 +344730,15 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ b 1704634 <__cxa_atexit@plt+0x16f8fc0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sl, fp, r4, asr #5 │ │ │ │ + ldrheq sl, [fp, #44] @ 0x2c │ │ │ │ biceq r8, r5, r8, asr #10 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -344792,15 +344792,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ strheq r8, [r5, #64] @ 0x40 │ │ │ │ - ldrsbeq sl, [fp, #8] │ │ │ │ + ldrsbeq sl, [fp] │ │ │ │ @ instruction: 0x01c58494 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -344810,54 +344810,54 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sl, fp, r4, ror r1 │ │ │ │ + bicseq sl, fp, ip, ror #2 │ │ │ │ biceq r8, r5, ip, lsr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr sl, [pc, #16] @ 15c258 <__cxa_atexit@plt+0x150be4> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #12] @ 15c25c <__cxa_atexit@plt+0x150be8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ @ instruction: 0x01c5849c │ │ │ │ - bicseq sl, fp, r0, asr #32 │ │ │ │ + bicseq sl, fp, r8, lsr r0 │ │ │ │ biceq r8, r5, r0, asr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr sl, [pc, #16] @ 15c28c <__cxa_atexit@plt+0x150c18> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #12] @ 15c290 <__cxa_atexit@plt+0x150c1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ strheq r8, [r5, #64] @ 0x40 │ │ │ │ - bicseq sl, fp, ip │ │ │ │ + bicseq sl, fp, r4 │ │ │ │ biceq r8, r5, r8, lsr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr sl, [pc, #16] @ 15c2c0 <__cxa_atexit@plt+0x150c4c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #12] @ 15c2c4 <__cxa_atexit@plt+0x150c50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ @ instruction: 0x01c58498 │ │ │ │ - ldrsbeq r9, [fp, #248] @ 0xf8 │ │ │ │ + ldrsbeq r9, [fp, #240] @ 0xf0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 15d290 <__cxa_atexit@plt+0x151c1c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15c358 <__cxa_atexit@plt+0x150ce4> │ │ │ │ @@ -344894,17 +344894,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r9, fp, ip, ror pc │ │ │ │ - bicseq r9, fp, r4, asr pc │ │ │ │ - bicseq r9, fp, r4, asr #30 │ │ │ │ + bicseq r9, fp, r4, ror pc │ │ │ │ + bicseq r9, fp, ip, asr #30 │ │ │ │ + bicseq r9, fp, ip, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15c3cc <__cxa_atexit@plt+0x150d58> │ │ │ │ @@ -344918,16 +344918,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r9, [fp, #224] @ 0xe0 │ │ │ │ - bicseq r9, fp, r0, asr #29 │ │ │ │ + bicseq r9, fp, r8, asr #29 │ │ │ │ + ldrheq r9, [fp, #232] @ 0xe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15c438 <__cxa_atexit@plt+0x150dc4> │ │ │ │ ldr lr, [pc, #68] @ 15c440 <__cxa_atexit@plt+0x150dcc> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -344945,15 +344945,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r9, fp, r8, ror #28 │ │ │ │ + bicseq r9, fp, r0, ror #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ strdeq r8, [r5, #44] @ 0x2c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -345073,15 +345073,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 15c688 <__cxa_atexit@plt+0x151014> │ │ │ │ ldr r6, [pc, #128] @ 15c6b8 <__cxa_atexit@plt+0x151044> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ str r8, [r5, #16] │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 15c694 <__cxa_atexit@plt+0x151020> │ │ │ │ ldr r3, [pc, #84] @ 15c6bc <__cxa_atexit@plt+0x151048> │ │ │ │ @@ -345111,15 +345111,15 @@ │ │ │ │ @ instruction: 0x01c5809c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 15c6e0 <__cxa_atexit@plt+0x15106c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r8, r5, r8, ror r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -345135,15 +345135,15 @@ │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, fp, r8, asr #24 │ │ │ │ + bicseq r9, fp, r0, asr #24 │ │ │ │ biceq r8, r5, ip, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15c764 <__cxa_atexit@plt+0x1510f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -345230,15 +345230,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 15c8f4 <__cxa_atexit@plt+0x151280> │ │ │ │ ldr r6, [pc, #120] @ 15c924 <__cxa_atexit@plt+0x1512b0> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ str r8, [r5, #12] │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 15c900 <__cxa_atexit@plt+0x15128c> │ │ │ │ ldr r3, [pc, #76] @ 15c928 <__cxa_atexit@plt+0x1512b4> │ │ │ │ @@ -345266,15 +345266,15 @@ │ │ │ │ biceq r7, r5, r0, lsr lr │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 15c94c <__cxa_atexit@plt+0x1512d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r7, r5, ip, lsl #28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -345290,15 +345290,15 @@ │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsbeq r9, [fp, #156] @ 0x9c │ │ │ │ + ldrsbeq r9, [fp, #148] @ 0x94 │ │ │ │ strheq r7, [r5, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15c9d0 <__cxa_atexit@plt+0x15135c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -345395,17 +345395,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r9, fp, r8, lsr #15 │ │ │ │ - bicseq r9, fp, r0, lsl #15 │ │ │ │ - bicseq r9, fp, r0, ror r7 │ │ │ │ + bicseq r9, fp, r0, lsr #15 │ │ │ │ + bicseq r9, fp, r8, ror r7 │ │ │ │ + bicseq r9, fp, r8, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15cba0 <__cxa_atexit@plt+0x15152c> │ │ │ │ @@ -345419,16 +345419,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r9, [fp, #108] @ 0x6c │ │ │ │ - bicseq r9, fp, ip, ror #13 │ │ │ │ + ldrsheq r9, [fp, #100] @ 0x64 │ │ │ │ + bicseq r9, fp, r4, ror #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15cc0c <__cxa_atexit@plt+0x151598> │ │ │ │ ldr lr, [pc, #68] @ 15cc14 <__cxa_atexit@plt+0x1515a0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -345446,15 +345446,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01db9694 │ │ │ │ + bicseq r9, fp, ip, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ biceq r7, r5, r8, lsr #22 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -345574,15 +345574,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 15ce5c <__cxa_atexit@plt+0x1517e8> │ │ │ │ ldr r6, [pc, #128] @ 15ce8c <__cxa_atexit@plt+0x151818> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ str r8, [r5, #16] │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 15ce68 <__cxa_atexit@plt+0x1517f4> │ │ │ │ ldr r3, [pc, #84] @ 15ce90 <__cxa_atexit@plt+0x15181c> │ │ │ │ @@ -345612,15 +345612,15 @@ │ │ │ │ biceq r7, r5, r8, asr #17 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 15ceb4 <__cxa_atexit@plt+0x151840> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r7, r5, r4, lsr #17 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -345636,15 +345636,15 @@ │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, fp, r4, ror r4 │ │ │ │ + bicseq r9, fp, ip, ror #8 │ │ │ │ biceq r7, r5, r8, asr #16 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15cf38 <__cxa_atexit@plt+0x1518c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -345731,15 +345731,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 15d0c8 <__cxa_atexit@plt+0x151a54> │ │ │ │ ldr r6, [pc, #120] @ 15d0f8 <__cxa_atexit@plt+0x151a84> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ str r8, [r5, #12] │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 15d0d4 <__cxa_atexit@plt+0x151a60> │ │ │ │ ldr r3, [pc, #76] @ 15d0fc <__cxa_atexit@plt+0x151a88> │ │ │ │ @@ -345767,15 +345767,15 @@ │ │ │ │ biceq r7, r5, ip, asr r6 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 15d120 <__cxa_atexit@plt+0x151aac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r7, r5, r8, lsr r6 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -345791,15 +345791,15 @@ │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, fp, r8, lsl #4 │ │ │ │ + bicseq r9, fp, r0, lsl #4 │ │ │ │ ldrdeq r7, [r5, #92] @ 0x5c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15d1a4 <__cxa_atexit@plt+0x151b30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -345884,15 +345884,15 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ sub r3, r6, #5 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r7, [pc, #32] @ 15d31c <__cxa_atexit@plt+0x151ca8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -345904,15 +345904,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 15d340 <__cxa_atexit@plt+0x151ccc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ - bicseq r9, fp, r8, lsr #32 │ │ │ │ + bicseq r9, fp, r0, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15d3b0 <__cxa_atexit@plt+0x151d3c> │ │ │ │ ldr r3, [pc, #92] @ 15d3c0 <__cxa_atexit@plt+0x151d4c> │ │ │ │ @@ -345937,31 +345937,31 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15d3c8 <__cxa_atexit@plt+0x151d54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - bicseq r8, fp, r0, asr pc │ │ │ │ + bicseq r8, fp, r8, asr #30 │ │ │ │ ldrdeq r7, [r5, #52] @ 0x34 │ │ │ │ - bicseq r8, fp, r4, lsr pc │ │ │ │ + bicseq r8, fp, ip, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 15d400 <__cxa_atexit@plt+0x151d8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 15d404 <__cxa_atexit@plt+0x151d90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #10 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r8, [fp, #232] @ 0xe8 │ │ │ │ - ldrsheq r8, [fp, #228] @ 0xe4 │ │ │ │ + ldrsheq r8, [fp, #224] @ 0xe0 │ │ │ │ + bicseq r8, fp, ip, ror #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -345979,16 +345979,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 15d474 <__cxa_atexit@plt+0x151e00> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01db8f94 │ │ │ │ - bicseq r8, fp, r4, lsl #31 │ │ │ │ + bicseq r8, fp, ip, lsl #31 │ │ │ │ + bicseq r8, fp, ip, ror pc │ │ │ │ biceq r7, r5, r8, asr r3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15d508 <__cxa_atexit@plt+0x151e94> │ │ │ │ @@ -346030,16 +346030,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq r7, r5, r8, lsr #5 │ │ │ │ - bicseq r8, fp, r4, lsl #30 │ │ │ │ - ldrsheq r8, [fp, #228] @ 0xe4 │ │ │ │ + ldrsheq r8, [fp, #236] @ 0xec │ │ │ │ + bicseq r8, fp, ip, ror #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15d598 <__cxa_atexit@plt+0x151f24> │ │ │ │ @@ -346057,16 +346057,16 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, fp, ip, asr lr │ │ │ │ - bicseq r8, fp, r8, asr lr │ │ │ │ + bicseq r8, fp, r4, asr lr │ │ │ │ + bicseq r8, fp, r0, asr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -346084,32 +346084,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 15d618 <__cxa_atexit@plt+0x151fa4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r8, fp, r4, ror #27 │ │ │ │ - bicseq r8, fp, r0, ror #27 │ │ │ │ + ldrsbeq r8, [fp, #220] @ 0xdc │ │ │ │ + ldrsbeq r8, [fp, #216] @ 0xd8 │ │ │ │ strheq r7, [r5, #28] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15d64c <__cxa_atexit@plt+0x151fd8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 15d654 <__cxa_atexit@plt+0x151fe0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 370580 <__cxa_atexit@plt+0x364f0c> │ │ │ │ + b 9b4778 <__cxa_atexit@plt+0x9a9104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, fp, r4, lsr ip │ │ │ │ + bicseq r8, fp, ip, lsr #24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -346129,15 +346129,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 15d6c8 <__cxa_atexit@plt+0x152054> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - bicseq r8, fp, r0, lsr sp │ │ │ │ + bicseq r8, fp, r8, lsr #26 │ │ │ │ biceq r7, r5, r0, lsl r1 │ │ │ │ strdeq r7, [r5] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 15d764 <__cxa_atexit@plt+0x1520f0> │ │ │ │ @@ -346179,18 +346179,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 15d794 <__cxa_atexit@plt+0x152120> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq r8, fp, ip, ror fp │ │ │ │ - bicseq r8, fp, r0, lsr #24 │ │ │ │ - bicseq r8, fp, r0, asr #23 │ │ │ │ - bicseq r8, fp, r4, lsl #24 │ │ │ │ + bicseq r8, fp, r4, ror fp │ │ │ │ + bicseq r8, fp, r8, lsl ip │ │ │ │ + ldrheq r8, [fp, #184] @ 0xb8 │ │ │ │ + ldrsheq r8, [fp, #188] @ 0xbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15d7d0 <__cxa_atexit@plt+0x15215c> │ │ │ │ @@ -346199,15 +346199,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, fp, r0, lsl #23 │ │ │ │ + bicseq r8, fp, r8, ror fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15d830 <__cxa_atexit@plt+0x1521bc> │ │ │ │ ldr r2, [pc, #60] @ 15d838 <__cxa_atexit@plt+0x1521c4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -346223,15 +346223,15 @@ │ │ │ │ b 15d848 <__cxa_atexit@plt+0x1521d4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r8, fp, r4, ror #20 │ │ │ │ + bicseq r8, fp, ip, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #108] @ 15d8c0 <__cxa_atexit@plt+0x15224c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ @@ -346316,16 +346316,16 @@ │ │ │ │ bge 15d928 <__cxa_atexit@plt+0x1522b4> │ │ │ │ b 15d954 <__cxa_atexit@plt+0x1522e0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, fp, ip, lsl r9 │ │ │ │ bicseq r8, fp, r4, lsl r9 │ │ │ │ + bicseq r8, fp, ip, lsl #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -346342,15 +346342,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - bicseq r8, fp, r8, asr #18 │ │ │ │ + bicseq r8, fp, r0, asr #18 │ │ │ │ strheq r6, [r5, #220] @ 0xdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15da58 <__cxa_atexit@plt+0x1523e4> │ │ │ │ ldr r2, [pc, #36] @ 15da60 <__cxa_atexit@plt+0x1523ec> │ │ │ │ @@ -346360,16 +346360,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0298 <__cxa_atexit@plt+0x1994c24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, fp, r8, lsr r8 │ │ │ │ - bicseq r8, fp, r0, lsl #18 │ │ │ │ + bicseq r8, fp, r0, lsr r8 │ │ │ │ + ldrsheq r8, [fp, #136] @ 0x88 │ │ │ │ biceq r6, r5, ip, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15db38 <__cxa_atexit@plt+0x1524c4> │ │ │ │ ldr r3, [pc, #204] @ 15db54 <__cxa_atexit@plt+0x1524e0> │ │ │ │ @@ -346422,21 +346422,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - bicseq r8, fp, r0, ror #15 │ │ │ │ + ldrsbeq r8, [fp, #120] @ 0x78 │ │ │ │ biceq r6, r5, r4, lsl #26 │ │ │ │ strdeq r6, [r5, #200] @ 0xc8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - bicseq r8, fp, ip, lsr r8 │ │ │ │ - bicseq r8, fp, r0, asr #16 │ │ │ │ - ldrsbeq r8, [fp, #124] @ 0x7c │ │ │ │ + bicseq r8, fp, r4, lsr r8 │ │ │ │ + bicseq r8, fp, r8, lsr r8 │ │ │ │ + ldrsbeq r8, [fp, #116] @ 0x74 │ │ │ │ biceq r6, r5, r0, ror ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15dc04 <__cxa_atexit@plt+0x152590> │ │ │ │ @@ -346472,17 +346472,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r6, r5, ip, lsr #24 │ │ │ │ biceq r6, r5, r0, lsr #24 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - bicseq r8, fp, r0, ror r7 │ │ │ │ - bicseq r8, fp, r4, ror r7 │ │ │ │ - bicseq r8, fp, r0, lsl r7 │ │ │ │ + bicseq r8, fp, r8, ror #14 │ │ │ │ + bicseq r8, fp, ip, ror #14 │ │ │ │ + bicseq r8, fp, r8, lsl #14 │ │ │ │ strheq r6, [r5, #184] @ 0xb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15dd20 <__cxa_atexit@plt+0x1526ac> │ │ │ │ ldr lr, [pc, #240] @ 15dd3c <__cxa_atexit@plt+0x1526c8> │ │ │ │ @@ -346544,20 +346544,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - bicseq r8, fp, r8, lsl r6 │ │ │ │ + bicseq r8, fp, r0, lsl r6 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - ldrheq r8, [fp, #84] @ 0x54 │ │ │ │ - bicseq r8, fp, r8, lsr #11 │ │ │ │ - bicseq r8, fp, r8, lsl r6 │ │ │ │ + bicseq r8, fp, ip, lsr #11 │ │ │ │ + bicseq r8, fp, r0, lsr #11 │ │ │ │ + bicseq r8, fp, r0, lsl r6 │ │ │ │ biceq r6, r5, ip, lsl #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #156] @ 15de08 <__cxa_atexit@plt+0x152794> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -346596,17 +346596,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - bicseq r8, fp, r8, asr #9 │ │ │ │ - ldrheq r8, [fp, #76] @ 0x4c │ │ │ │ - bicseq r8, fp, ip, lsr #10 │ │ │ │ + bicseq r8, fp, r0, asr #9 │ │ │ │ + ldrheq r8, [fp, #68] @ 0x44 │ │ │ │ + bicseq r8, fp, r4, lsr #10 │ │ │ │ biceq r6, r5, r8, asr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -346633,17 +346633,17 @@ │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - bicseq r8, fp, r8, lsr #8 │ │ │ │ - bicseq r8, fp, r4, lsl r4 │ │ │ │ - bicseq r8, fp, r4, lsl #9 │ │ │ │ + bicseq r8, fp, r0, lsr #8 │ │ │ │ + bicseq r8, fp, ip, lsl #8 │ │ │ │ + bicseq r8, fp, ip, ror r4 │ │ │ │ biceq r6, r5, r8, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15deec <__cxa_atexit@plt+0x152878> │ │ │ │ ldr r2, [pc, #36] @ 15def4 <__cxa_atexit@plt+0x152880> │ │ │ │ @@ -346653,16 +346653,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0298 <__cxa_atexit@plt+0x1994c24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, fp, r4, lsr #7 │ │ │ │ - bicseq r8, fp, ip, ror #8 │ │ │ │ + @ instruction: 0x01db839c │ │ │ │ + bicseq r8, fp, r4, ror #8 │ │ │ │ biceq r6, r5, r8, ror #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15dfcc <__cxa_atexit@plt+0x152958> │ │ │ │ ldr r3, [pc, #204] @ 15dfe8 <__cxa_atexit@plt+0x152974> │ │ │ │ @@ -346715,21 +346715,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - bicseq r8, fp, ip, asr #6 │ │ │ │ + bicseq r8, fp, r4, asr #6 │ │ │ │ biceq r6, r5, r0, ror r8 │ │ │ │ biceq r6, r5, r4, ror #16 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - bicseq r8, fp, r8, lsr #7 │ │ │ │ - bicseq r8, fp, ip, lsr #7 │ │ │ │ - bicseq r8, fp, r8, asr #6 │ │ │ │ + bicseq r8, fp, r0, lsr #7 │ │ │ │ + bicseq r8, fp, r4, lsr #7 │ │ │ │ + bicseq r8, fp, r0, asr #6 │ │ │ │ ldrdeq r6, [r5, #124] @ 0x7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15e098 <__cxa_atexit@plt+0x152a24> │ │ │ │ @@ -346765,17 +346765,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01c56798 │ │ │ │ biceq r6, r5, ip, lsl #15 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - ldrsbeq r8, [fp, #44] @ 0x2c │ │ │ │ - bicseq r8, fp, r0, ror #5 │ │ │ │ - bicseq r8, fp, ip, ror r2 │ │ │ │ + ldrsbeq r8, [fp, #36] @ 0x24 │ │ │ │ + ldrsbeq r8, [fp, #40] @ 0x28 │ │ │ │ + bicseq r8, fp, r4, ror r2 │ │ │ │ biceq r6, r5, r8, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15e0fc <__cxa_atexit@plt+0x152a88> │ │ │ │ ldr r2, [pc, #36] @ 15e104 <__cxa_atexit@plt+0x152a90> │ │ │ │ @@ -346785,16 +346785,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0298 <__cxa_atexit@plt+0x1994c24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01db8194 │ │ │ │ - bicseq r8, fp, ip, asr r2 │ │ │ │ + bicseq r8, fp, ip, lsl #3 │ │ │ │ + bicseq r8, fp, r4, asr r2 │ │ │ │ ldrdeq r6, [r5, #104] @ 0x68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15e1dc <__cxa_atexit@plt+0x152b68> │ │ │ │ ldr r3, [pc, #204] @ 15e1f8 <__cxa_atexit@plt+0x152b84> │ │ │ │ @@ -346847,21 +346847,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - bicseq r8, fp, ip, lsr r1 │ │ │ │ + bicseq r8, fp, r4, lsr r1 │ │ │ │ biceq r6, r5, r0, ror #12 │ │ │ │ biceq r6, r5, r4, asr r6 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x01db8198 │ │ │ │ - @ instruction: 0x01db819c │ │ │ │ - bicseq r8, fp, r8, lsr r1 │ │ │ │ + @ instruction: 0x01db8190 │ │ │ │ + @ instruction: 0x01db8194 │ │ │ │ + bicseq r8, fp, r0, lsr r1 │ │ │ │ biceq r6, r5, ip, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15e2a8 <__cxa_atexit@plt+0x152c34> │ │ │ │ @@ -346897,17 +346897,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r6, r5, r8, lsl #11 │ │ │ │ biceq r6, r5, ip, ror r5 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - bicseq r8, fp, ip, asr #1 │ │ │ │ - ldrsbeq r8, [fp] │ │ │ │ - bicseq r8, fp, ip, rrx │ │ │ │ + bicseq r8, fp, r4, asr #1 │ │ │ │ + bicseq r8, fp, r8, asr #1 │ │ │ │ + bicseq r8, fp, r4, rrx │ │ │ │ biceq r6, r5, r8, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15e30c <__cxa_atexit@plt+0x152c98> │ │ │ │ ldr r2, [pc, #36] @ 15e314 <__cxa_atexit@plt+0x152ca0> │ │ │ │ @@ -346917,16 +346917,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0298 <__cxa_atexit@plt+0x1994c24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, fp, r4, lsl #31 │ │ │ │ - bicseq r8, fp, ip, asr #32 │ │ │ │ + bicseq r7, fp, ip, ror pc │ │ │ │ + bicseq r8, fp, r4, asr #32 │ │ │ │ biceq r6, r5, r8, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15e3ec <__cxa_atexit@plt+0x152d78> │ │ │ │ ldr r3, [pc, #204] @ 15e408 <__cxa_atexit@plt+0x152d94> │ │ │ │ @@ -346979,21 +346979,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - bicseq r7, fp, ip, lsr #30 │ │ │ │ + bicseq r7, fp, r4, lsr #30 │ │ │ │ biceq r6, r5, r0, asr r4 │ │ │ │ biceq r6, r5, r4, asr #8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - bicseq r7, fp, r8, lsl #31 │ │ │ │ - bicseq r7, fp, ip, lsl #31 │ │ │ │ - bicseq r7, fp, r8, lsr #30 │ │ │ │ + bicseq r7, fp, r0, lsl #31 │ │ │ │ + bicseq r7, fp, r4, lsl #31 │ │ │ │ + bicseq r7, fp, r0, lsr #30 │ │ │ │ strheq r6, [r5, #60] @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15e4b8 <__cxa_atexit@plt+0x152e44> │ │ │ │ @@ -347029,17 +347029,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r6, r5, r8, ror r3 │ │ │ │ biceq r6, r5, ip, ror #6 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - ldrheq r7, [fp, #236] @ 0xec │ │ │ │ - bicseq r7, fp, r0, asr #29 │ │ │ │ - bicseq r7, fp, ip, asr lr │ │ │ │ + ldrheq r7, [fp, #228] @ 0xe4 │ │ │ │ + ldrheq r7, [fp, #232] @ 0xe8 │ │ │ │ + bicseq r7, fp, r4, asr lr │ │ │ │ biceq r6, r5, r4, lsl #6 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15e5a4 <__cxa_atexit@plt+0x152f30> │ │ │ │ ldr r3, [pc, #172] @ 15e5ac <__cxa_atexit@plt+0x152f38> │ │ │ │ @@ -347084,15 +347084,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - bicseq r7, fp, r8, asr sp │ │ │ │ + bicseq r7, fp, r0, asr sp │ │ │ │ muleq r0, ip, r0 │ │ │ │ biceq r6, r5, ip, lsr #4 │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #44] @ 15e5fc <__cxa_atexit@plt+0x152f88> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347185,20 +347185,20 @@ │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ - bicseq r7, fp, ip, lsl #24 │ │ │ │ - bicseq r7, fp, r0, ror fp │ │ │ │ + bicseq r7, fp, r4, lsl #24 │ │ │ │ + bicseq r7, fp, r8, ror #22 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ - bicseq r7, fp, r8, lsr #24 │ │ │ │ - bicseq r7, fp, ip, lsl ip │ │ │ │ - bicseq r7, fp, ip, lsl #25 │ │ │ │ + bicseq r7, fp, r0, lsr #24 │ │ │ │ + bicseq r7, fp, r4, lsl ip │ │ │ │ + bicseq r7, fp, r4, lsl #25 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -347257,21 +347257,21 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, fp, r4, asr #20 │ │ │ │ - bicseq r7, fp, r8, lsl #21 │ │ │ │ - bicseq r7, fp, r0, ror #20 │ │ │ │ - ldrheq r7, [fp, #164] @ 0xa4 │ │ │ │ + bicseq r7, fp, ip, lsr sl │ │ │ │ + bicseq r7, fp, r0, lsl #21 │ │ │ │ + bicseq r7, fp, r8, asr sl │ │ │ │ bicseq r7, fp, ip, lsr #21 │ │ │ │ - bicseq r7, fp, r8, ror #21 │ │ │ │ - bicseq r7, fp, r4, lsr sl │ │ │ │ + bicseq r7, fp, r4, lsr #21 │ │ │ │ + bicseq r7, fp, r0, ror #21 │ │ │ │ + bicseq r7, fp, ip, lsr #20 │ │ │ │ biceq r5, r5, r0, ror #30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15e918 <__cxa_atexit@plt+0x1532a4> │ │ │ │ @@ -347386,17 +347386,17 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ b 15ea58 <__cxa_atexit@plt+0x1533e4> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff20c │ │ │ │ - bicseq r7, fp, r4, lsl #18 │ │ │ │ + ldrsheq r7, [fp, #140] @ 0x8c │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - bicseq r7, fp, r0, asr #18 │ │ │ │ + bicseq r7, fp, r8, lsr r9 │ │ │ │ biceq r5, r5, r4, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15eab0 <__cxa_atexit@plt+0x15343c> │ │ │ │ ldr r2, [pc, #36] @ 15eab8 <__cxa_atexit@plt+0x153444> │ │ │ │ @@ -347406,16 +347406,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0298 <__cxa_atexit@plt+0x1994c24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, fp, r0, ror #15 │ │ │ │ - bicseq r7, fp, r8, lsr #17 │ │ │ │ + ldrsbeq r7, [fp, #120] @ 0x78 │ │ │ │ + bicseq r7, fp, r0, lsr #17 │ │ │ │ biceq r5, r5, r4, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15eb90 <__cxa_atexit@plt+0x15351c> │ │ │ │ ldr r3, [pc, #204] @ 15ebac <__cxa_atexit@plt+0x153538> │ │ │ │ @@ -347468,21 +347468,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - bicseq r7, fp, r8, lsl #15 │ │ │ │ + bicseq r7, fp, r0, lsl #15 │ │ │ │ biceq r5, r5, ip, lsr #25 │ │ │ │ biceq r5, r5, r0, lsr #25 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - bicseq r7, fp, r4, ror #15 │ │ │ │ - bicseq r7, fp, r8, ror #15 │ │ │ │ - bicseq r7, fp, r4, lsl #15 │ │ │ │ + ldrsbeq r7, [fp, #124] @ 0x7c │ │ │ │ + bicseq r7, fp, r0, ror #15 │ │ │ │ + bicseq r7, fp, ip, ror r7 │ │ │ │ biceq r5, r5, r8, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15ec5c <__cxa_atexit@plt+0x1535e8> │ │ │ │ @@ -347518,17 +347518,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r5, [r5, #180] @ 0xb4 │ │ │ │ biceq r5, r5, r8, asr #23 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - bicseq r7, fp, r8, lsl r7 │ │ │ │ - bicseq r7, fp, ip, lsl r7 │ │ │ │ - ldrheq r7, [fp, #104] @ 0x68 │ │ │ │ + bicseq r7, fp, r0, lsl r7 │ │ │ │ + bicseq r7, fp, r4, lsl r7 │ │ │ │ + ldrheq r7, [fp, #96] @ 0x60 │ │ │ │ biceq r5, r5, r0, ror #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15ed44 <__cxa_atexit@plt+0x1536d0> │ │ │ │ @@ -347578,19 +347578,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrheq r7, [fp, #92] @ 0x5c │ │ │ │ + ldrheq r7, [fp, #84] @ 0x54 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - bicseq r7, fp, r0, lsl #11 │ │ │ │ - bicseq r7, fp, r4, ror r5 │ │ │ │ - bicseq r7, fp, r4, ror #11 │ │ │ │ + bicseq r7, fp, r8, ror r5 │ │ │ │ + bicseq r7, fp, ip, ror #10 │ │ │ │ + ldrsbeq r7, [fp, #92] @ 0x5c │ │ │ │ biceq r5, r5, r8, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -347618,17 +347618,17 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - ldrheq r7, [fp, #76] @ 0x4c │ │ │ │ - ldrheq r7, [fp, #64] @ 0x40 │ │ │ │ - bicseq r7, fp, r0, lsr #10 │ │ │ │ + ldrheq r7, [fp, #68] @ 0x44 │ │ │ │ + bicseq r7, fp, r8, lsr #9 │ │ │ │ + bicseq r7, fp, r8, lsl r5 │ │ │ │ biceq r5, r5, r4, asr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15ee50 <__cxa_atexit@plt+0x1537dc> │ │ │ │ ldr r2, [pc, #36] @ 15ee58 <__cxa_atexit@plt+0x1537e4> │ │ │ │ @@ -347638,16 +347638,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0298 <__cxa_atexit@plt+0x1994c24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, fp, r0, asr #8 │ │ │ │ - bicseq r7, fp, r8, lsl #10 │ │ │ │ + bicseq r7, fp, r8, lsr r4 │ │ │ │ + bicseq r7, fp, r0, lsl #10 │ │ │ │ biceq r5, r5, r4, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15ef30 <__cxa_atexit@plt+0x1538bc> │ │ │ │ ldr r3, [pc, #204] @ 15ef4c <__cxa_atexit@plt+0x1538d8> │ │ │ │ @@ -347700,21 +347700,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - bicseq r7, fp, r8, ror #7 │ │ │ │ + bicseq r7, fp, r0, ror #7 │ │ │ │ biceq r5, r5, ip, lsl #18 │ │ │ │ biceq r5, r5, r0, lsl #18 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - bicseq r7, fp, r4, asr #8 │ │ │ │ - bicseq r7, fp, r8, asr #8 │ │ │ │ - bicseq r7, fp, r4, ror #7 │ │ │ │ + bicseq r7, fp, ip, lsr r4 │ │ │ │ + bicseq r7, fp, r0, asr #8 │ │ │ │ + ldrsbeq r7, [fp, #60] @ 0x3c │ │ │ │ biceq r5, r5, r8, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15effc <__cxa_atexit@plt+0x153988> │ │ │ │ @@ -347750,17 +347750,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r5, r5, r4, lsr r8 │ │ │ │ biceq r5, r5, r8, lsr #16 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - bicseq r7, fp, r8, ror r3 │ │ │ │ - bicseq r7, fp, ip, ror r3 │ │ │ │ - bicseq r7, fp, r8, lsl r3 │ │ │ │ + bicseq r7, fp, r0, ror r3 │ │ │ │ + bicseq r7, fp, r4, ror r3 │ │ │ │ + bicseq r7, fp, r0, lsl r3 │ │ │ │ biceq r5, r5, r0, asr #15 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -347793,17 +347793,17 @@ │ │ │ │ b 15f0b4 <__cxa_atexit@plt+0x153a40> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - bicseq r7, fp, r0, lsl r2 │ │ │ │ - ldrsheq r7, [fp, #24] │ │ │ │ - bicseq r7, fp, r8, ror #4 │ │ │ │ + bicseq r7, fp, r8, lsl #4 │ │ │ │ + ldrsheq r7, [fp, #16] │ │ │ │ + bicseq r7, fp, r0, ror #4 │ │ │ │ biceq r5, r5, r8, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15f10c <__cxa_atexit@plt+0x153a98> │ │ │ │ ldr r2, [pc, #36] @ 15f114 <__cxa_atexit@plt+0x153aa0> │ │ │ │ @@ -347813,16 +347813,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0298 <__cxa_atexit@plt+0x1994c24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, fp, r4, lsl #3 │ │ │ │ - bicseq r7, fp, ip, asr #4 │ │ │ │ + bicseq r7, fp, ip, ror r1 │ │ │ │ + bicseq r7, fp, r4, asr #4 │ │ │ │ biceq r5, r5, r8, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15f1ec <__cxa_atexit@plt+0x153b78> │ │ │ │ ldr r3, [pc, #204] @ 15f208 <__cxa_atexit@plt+0x153b94> │ │ │ │ @@ -347875,21 +347875,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - bicseq r7, fp, ip, lsr #2 │ │ │ │ + bicseq r7, fp, r4, lsr #2 │ │ │ │ biceq r5, r5, r0, asr r6 │ │ │ │ biceq r5, r5, r4, asr #12 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - bicseq r7, fp, r8, lsl #3 │ │ │ │ - bicseq r7, fp, ip, lsl #3 │ │ │ │ - bicseq r7, fp, r8, lsr #2 │ │ │ │ + bicseq r7, fp, r0, lsl #3 │ │ │ │ + bicseq r7, fp, r4, lsl #3 │ │ │ │ + bicseq r7, fp, r0, lsr #2 │ │ │ │ strheq r5, [r5, #92] @ 0x5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15f2b8 <__cxa_atexit@plt+0x153c44> │ │ │ │ @@ -347925,17 +347925,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r5, r5, r8, ror r5 │ │ │ │ biceq r5, r5, ip, ror #10 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - ldrheq r7, [fp, #12] │ │ │ │ - bicseq r7, fp, r0, asr #1 │ │ │ │ - bicseq r7, fp, ip, asr r0 │ │ │ │ + ldrheq r7, [fp, #4] │ │ │ │ + ldrheq r7, [fp, #8] │ │ │ │ + bicseq r7, fp, r4, asr r0 │ │ │ │ strdeq r5, [r5, #72] @ 0x48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15f31c <__cxa_atexit@plt+0x153ca8> │ │ │ │ ldr r2, [pc, #36] @ 15f324 <__cxa_atexit@plt+0x153cb0> │ │ │ │ @@ -347945,16 +347945,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0298 <__cxa_atexit@plt+0x1994c24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, fp, r4, ror pc │ │ │ │ - bicseq r7, fp, ip, lsr r0 │ │ │ │ + bicseq r6, fp, ip, ror #30 │ │ │ │ + bicseq r7, fp, r4, lsr r0 │ │ │ │ strheq r5, [r5, #72] @ 0x48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15f3fc <__cxa_atexit@plt+0x153d88> │ │ │ │ ldr r3, [pc, #204] @ 15f418 <__cxa_atexit@plt+0x153da4> │ │ │ │ @@ -348007,21 +348007,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - bicseq r6, fp, ip, lsl pc │ │ │ │ + bicseq r6, fp, r4, lsl pc │ │ │ │ biceq r5, r5, r0, asr #8 │ │ │ │ biceq r5, r5, r4, lsr r4 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - bicseq r6, fp, r8, ror pc │ │ │ │ - bicseq r6, fp, ip, ror pc │ │ │ │ - bicseq r6, fp, r8, lsl pc │ │ │ │ + bicseq r6, fp, r0, ror pc │ │ │ │ + bicseq r6, fp, r4, ror pc │ │ │ │ + bicseq r6, fp, r0, lsl pc │ │ │ │ biceq r5, r5, ip, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15f4c8 <__cxa_atexit@plt+0x153e54> │ │ │ │ @@ -348057,17 +348057,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r5, r5, r8, ror #6 │ │ │ │ biceq r5, r5, ip, asr r3 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - bicseq r6, fp, ip, lsr #29 │ │ │ │ - ldrheq r6, [fp, #224] @ 0xe0 │ │ │ │ - bicseq r6, fp, ip, asr #28 │ │ │ │ + bicseq r6, fp, r4, lsr #29 │ │ │ │ + bicseq r6, fp, r8, lsr #29 │ │ │ │ + bicseq r6, fp, r4, asr #28 │ │ │ │ strdeq r5, [r5, #36] @ 0x24 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 15f574 <__cxa_atexit@plt+0x153f00> │ │ │ │ @@ -348097,15 +348097,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq r6, fp, ip, asr #26 │ │ │ │ + bicseq r6, fp, r4, asr #26 │ │ │ │ biceq r5, r5, ip, asr r2 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -348186,23 +348186,23 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - bicseq r6, fp, r0, ror #23 │ │ │ │ + ldrsbeq r6, [fp, #184] @ 0xb8 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - bicseq r6, fp, r4, lsr ip │ │ │ │ - bicseq r6, fp, r8, lsr #24 │ │ │ │ - @ instruction: 0x01db6c98 │ │ │ │ + bicseq r6, fp, ip, lsr #24 │ │ │ │ + bicseq r6, fp, r0, lsr #24 │ │ │ │ + @ instruction: 0x01db6c90 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - bicseq r6, fp, r0, lsr #25 │ │ │ │ - @ instruction: 0x01db6c94 │ │ │ │ - bicseq r6, fp, r4, lsl #26 │ │ │ │ + @ instruction: 0x01db6c98 │ │ │ │ + bicseq r6, fp, ip, lsl #25 │ │ │ │ + ldrsheq r6, [fp, #204] @ 0xcc │ │ │ │ ldrdeq r5, [r5, #4] │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15f798 <__cxa_atexit@plt+0x154124> │ │ │ │ @@ -348457,18 +348457,18 @@ │ │ │ │ mov r6, #28 │ │ │ │ b 15fb14 <__cxa_atexit@plt+0x1544a0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r4, r5, r0, lsr sp │ │ │ │ - @ instruction: 0x01db6794 │ │ │ │ - bicseq r6, fp, r4, lsr #17 │ │ │ │ - bicseq r6, fp, ip, ror #15 │ │ │ │ - ldrsbeq r6, [fp, #124] @ 0x7c │ │ │ │ + bicseq r6, fp, ip, lsl #15 │ │ │ │ + @ instruction: 0x01db689c │ │ │ │ + bicseq r6, fp, r4, ror #15 │ │ │ │ + ldrsbeq r6, [fp, #116] @ 0x74 │ │ │ │ strheq r4, [r5, #204] @ 0xcc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3], #4 │ │ │ │ @@ -348530,15 +348530,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 15fc64 <__cxa_atexit@plt+0x1545f0> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 15fc68 <__cxa_atexit@plt+0x1545f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ biceq r4, r5, r0, lsl ip │ │ │ │ biceq r4, r5, ip, ror #23 │ │ │ │ @@ -348581,17 +348581,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r6, fp, r0, ror #11 │ │ │ │ - ldrheq r6, [fp, #88] @ 0x58 │ │ │ │ - bicseq r6, fp, r8, lsr #11 │ │ │ │ + ldrsbeq r6, [fp, #88] @ 0x58 │ │ │ │ + ldrheq r6, [fp, #80] @ 0x50 │ │ │ │ + bicseq r6, fp, r0, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15fd68 <__cxa_atexit@plt+0x1546f4> │ │ │ │ @@ -348605,16 +348605,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, fp, r4, lsr r5 │ │ │ │ - bicseq r6, fp, r4, lsr #10 │ │ │ │ + bicseq r6, fp, ip, lsr #10 │ │ │ │ + bicseq r6, fp, ip, lsl r5 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -348654,15 +348654,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [r2] │ │ │ │ str r5, [r9, #4]! │ │ │ │ str r8, [r9, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r9 │ │ │ │ b 15fe4c <__cxa_atexit@plt+0x1547d8> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 15fe60 <__cxa_atexit@plt+0x1547ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -348709,17 +348709,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r6, fp, r0, ror #7 │ │ │ │ - ldrheq r6, [fp, #56] @ 0x38 │ │ │ │ - bicseq r6, fp, r8, lsr #7 │ │ │ │ + ldrsbeq r6, [fp, #56] @ 0x38 │ │ │ │ + ldrheq r6, [fp, #48] @ 0x30 │ │ │ │ + bicseq r6, fp, r0, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15ff68 <__cxa_atexit@plt+0x1548f4> │ │ │ │ @@ -348733,16 +348733,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, fp, r4, lsr r3 │ │ │ │ - bicseq r6, fp, r4, lsr #6 │ │ │ │ + bicseq r6, fp, ip, lsr #6 │ │ │ │ + bicseq r6, fp, ip, lsl r3 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -348782,15 +348782,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [r2] │ │ │ │ str r5, [r9, #4]! │ │ │ │ str r8, [r9, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r9 │ │ │ │ b 16004c <__cxa_atexit@plt+0x1549d8> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 160060 <__cxa_atexit@plt+0x1549ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -349022,17 +349022,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrsheq r5, [fp, #236] @ 0xec │ │ │ │ - ldrsbeq r5, [fp, #228] @ 0xe4 │ │ │ │ - bicseq r5, fp, r4, asr #29 │ │ │ │ + ldrsheq r5, [fp, #228] @ 0xe4 │ │ │ │ + bicseq r5, fp, ip, asr #29 │ │ │ │ + ldrheq r5, [fp, #236] @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16044c <__cxa_atexit@plt+0x154dd8> │ │ │ │ @@ -349046,16 +349046,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, fp, r0, asr lr │ │ │ │ - bicseq r5, fp, r0, asr #28 │ │ │ │ + bicseq r5, fp, r8, asr #28 │ │ │ │ + bicseq r5, fp, r8, lsr lr │ │ │ │ biceq r4, r5, ip, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16049c <__cxa_atexit@plt+0x154e28> │ │ │ │ ldr r2, [pc, #36] @ 1604a4 <__cxa_atexit@plt+0x154e30> │ │ │ │ @@ -349065,16 +349065,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0550 <__cxa_atexit@plt+0x1994edc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r5, [fp, #212] @ 0xd4 │ │ │ │ - @ instruction: 0x01db5e90 │ │ │ │ + bicseq r5, fp, ip, ror #27 │ │ │ │ + bicseq r5, fp, r8, lsl #29 │ │ │ │ biceq r4, r5, r0, asr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 160518 <__cxa_atexit@plt+0x154ea4> │ │ │ │ @@ -349101,18 +349101,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01db5d94 │ │ │ │ bicseq r5, fp, ip, lsl #27 │ │ │ │ - ldrsheq r5, [fp, #216] @ 0xd8 │ │ │ │ - bicseq r5, fp, r4, lsl lr │ │ │ │ + bicseq r5, fp, r4, lsl #27 │ │ │ │ + ldrsheq r5, [fp, #208] @ 0xd0 │ │ │ │ + bicseq r5, fp, ip, lsl #28 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 160580 <__cxa_atexit@plt+0x154f0c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -349123,15 +349123,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 16058c <__cxa_atexit@plt+0x154f18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ b 16008c <__cxa_atexit@plt+0x154a18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrsheq r5, [fp, #204] @ 0xcc │ │ │ │ + ldrsheq r5, [fp, #196] @ 0xc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -349150,15 +349150,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1605fc <__cxa_atexit@plt+0x154f88> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ - bicseq r5, fp, r8, ror #26 │ │ │ │ + bicseq r5, fp, r0, ror #26 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -349175,15 +349175,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 160660 <__cxa_atexit@plt+0x154fec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ - ldrsheq r5, [fp, #192] @ 0xc0 │ │ │ │ + bicseq r5, fp, r8, ror #25 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1606e8 <__cxa_atexit@plt+0x155074> │ │ │ │ ldr r2, [pc, #132] @ 160704 <__cxa_atexit@plt+0x155090> │ │ │ │ @@ -349218,17 +349218,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - bicseq r5, fp, r8, ror #23 │ │ │ │ - bicseq r5, fp, r0, asr #23 │ │ │ │ + bicseq r5, fp, r0, ror #23 │ │ │ │ ldrheq r5, [fp, #184] @ 0xb8 │ │ │ │ + ldrheq r5, [fp, #176] @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 160758 <__cxa_atexit@plt+0x1550e4> │ │ │ │ @@ -349241,16 +349241,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, fp, r0, asr #22 │ │ │ │ bicseq r5, fp, r8, lsr fp │ │ │ │ + bicseq r5, fp, r0, lsr fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 160800 <__cxa_atexit@plt+0x15518c> │ │ │ │ ldr lr, [pc, #148] @ 160820 <__cxa_atexit@plt+0x1551ac> │ │ │ │ @@ -349289,16 +349289,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrsbeq r5, [fp, #168] @ 0xa8 │ │ │ │ - bicseq r5, fp, r4, asr fp │ │ │ │ + ldrsbeq r5, [fp, #160] @ 0xa0 │ │ │ │ + bicseq r5, fp, ip, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 160870 <__cxa_atexit@plt+0x1551fc> │ │ │ │ @@ -349311,15 +349311,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r5, [fp, #164] @ 0xa4 │ │ │ │ + bicseq r5, fp, ip, asr #21 │ │ │ │ biceq r3, r5, ip, ror #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1608ec <__cxa_atexit@plt+0x155278> │ │ │ │ @@ -349346,18 +349346,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, fp, r0, asr #19 │ │ │ │ ldrheq r5, [fp, #152] @ 0x98 │ │ │ │ - bicseq r5, fp, r4, lsr #20 │ │ │ │ - bicseq r5, fp, r0, asr #20 │ │ │ │ + ldrheq r5, [fp, #144] @ 0x90 │ │ │ │ + bicseq r5, fp, ip, lsl sl │ │ │ │ + bicseq r5, fp, r8, lsr sl │ │ │ │ biceq r3, r5, r0, asr pc │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 160960 <__cxa_atexit@plt+0x1552ec> │ │ │ │ @@ -349417,15 +349417,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ - bicseq r5, fp, r8, lsl #17 │ │ │ │ + bicseq r5, fp, r0, lsl #17 │ │ │ │ biceq r3, r5, r4, asr #28 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -349499,18 +349499,18 @@ │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ biceq r3, r5, r8, lsl #27 │ │ │ │ - bicseq r5, fp, r4, ror #15 │ │ │ │ - bicseq r5, fp, r0, asr r8 │ │ │ │ - bicseq r5, fp, r0, asr #16 │ │ │ │ - bicseq r5, fp, r4, asr r8 │ │ │ │ + ldrsbeq r5, [fp, #124] @ 0x7c │ │ │ │ + bicseq r5, fp, r8, asr #16 │ │ │ │ + bicseq r5, fp, r8, lsr r8 │ │ │ │ + bicseq r5, fp, ip, asr #16 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ biceq r3, r5, ip, ror #25 │ │ │ │ andeq r0, r0, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 160bec <__cxa_atexit@plt+0x155578> │ │ │ │ @@ -349631,19 +349631,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffff804 │ │ │ │ - ldrheq r5, [fp, #92] @ 0x5c │ │ │ │ - bicseq r5, fp, r4, lsr #12 │ │ │ │ - bicseq r5, fp, r4, lsl r6 │ │ │ │ - bicseq r5, fp, ip, ror #10 │ │ │ │ - bicseq r5, fp, ip, ror #11 │ │ │ │ + ldrheq r5, [fp, #84] @ 0x54 │ │ │ │ + bicseq r5, fp, ip, lsl r6 │ │ │ │ + bicseq r5, fp, ip, lsl #12 │ │ │ │ + bicseq r5, fp, r4, ror #10 │ │ │ │ + bicseq r5, fp, r4, ror #11 │ │ │ │ ldrdeq r3, [r5, #172] @ 0xac │ │ │ │ andeq r6, r4, lr, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -349840,19 +349840,19 @@ │ │ │ │ str r6, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ muleq r0, r4, r2 │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ - bicseq r5, fp, r0, lsl #5 │ │ │ │ - bicseq r5, fp, r8, ror #5 │ │ │ │ - ldrsbeq r5, [fp, #40] @ 0x28 │ │ │ │ - bicseq r5, fp, r0, lsr r2 │ │ │ │ - ldrheq r5, [fp, #32] │ │ │ │ + bicseq r5, fp, r8, ror r2 │ │ │ │ + bicseq r5, fp, r0, ror #5 │ │ │ │ + ldrsbeq r5, [fp, #32] │ │ │ │ + bicseq r5, fp, r8, lsr #4 │ │ │ │ + bicseq r5, fp, r8, lsr #5 │ │ │ │ @ instruction: 0x01c53798 │ │ │ │ andeq r0, r2, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ bne 161120 <__cxa_atexit@plt+0x155aac> │ │ │ │ @@ -349926,19 +349926,19 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ - bicseq r5, fp, r0, lsr r1 │ │ │ │ - @ instruction: 0x01db5198 │ │ │ │ - bicseq r5, fp, r8, lsl #3 │ │ │ │ - bicseq r5, fp, r0, ror #1 │ │ │ │ - bicseq r5, fp, r0, ror #2 │ │ │ │ + bicseq r5, fp, r8, lsr #2 │ │ │ │ + @ instruction: 0x01db5190 │ │ │ │ + bicseq r5, fp, r0, lsl #3 │ │ │ │ + ldrsbeq r5, [fp, #8] │ │ │ │ + bicseq r5, fp, r8, asr r1 │ │ │ │ biceq r3, r5, r0, asr #12 │ │ │ │ andeq r2, r2, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -350001,19 +350001,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff608 │ │ │ │ - bicseq r4, fp, ip, ror #31 │ │ │ │ - bicseq r5, fp, r4, asr r0 │ │ │ │ - bicseq r5, fp, r4, asr #32 │ │ │ │ - @ instruction: 0x01db4f9c │ │ │ │ - bicseq r5, fp, ip, lsl r0 │ │ │ │ + bicseq r4, fp, r4, ror #31 │ │ │ │ + bicseq r5, fp, ip, asr #32 │ │ │ │ + bicseq r5, fp, ip, lsr r0 │ │ │ │ + @ instruction: 0x01db4f94 │ │ │ │ + bicseq r5, fp, r4, lsl r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r5, r1, ip, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -350092,17 +350092,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r4, fp, r4, asr #28 │ │ │ │ - bicseq r4, fp, ip, lsl lr │ │ │ │ - bicseq r4, fp, ip, lsl #28 │ │ │ │ + bicseq r4, fp, ip, lsr lr │ │ │ │ + bicseq r4, fp, r4, lsl lr │ │ │ │ + bicseq r4, fp, r4, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 161504 <__cxa_atexit@plt+0x155e90> │ │ │ │ @@ -350116,16 +350116,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01db4d98 │ │ │ │ - bicseq r4, fp, r8, lsl #27 │ │ │ │ + @ instruction: 0x01db4d90 │ │ │ │ + bicseq r4, fp, r0, lsl #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 161570 <__cxa_atexit@plt+0x155efc> │ │ │ │ ldr lr, [pc, #68] @ 161578 <__cxa_atexit@plt+0x155f04> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -350143,15 +350143,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r4, fp, r0, lsr sp │ │ │ │ + bicseq r4, fp, r8, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -350304,17 +350304,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrsheq r4, [fp, #164] @ 0xa4 │ │ │ │ - bicseq r4, fp, ip, asr #21 │ │ │ │ - ldrheq r4, [fp, #172] @ 0xac │ │ │ │ + bicseq r4, fp, ip, ror #21 │ │ │ │ + bicseq r4, fp, r4, asr #21 │ │ │ │ + ldrheq r4, [fp, #164] @ 0xa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 161854 <__cxa_atexit@plt+0x1561e0> │ │ │ │ @@ -350328,16 +350328,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r4, fp, r8, asr #20 │ │ │ │ - bicseq r4, fp, r8, lsr sl │ │ │ │ + bicseq r4, fp, r0, asr #20 │ │ │ │ + bicseq r4, fp, r0, lsr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1618c0 <__cxa_atexit@plt+0x15624c> │ │ │ │ ldr lr, [pc, #68] @ 1618c8 <__cxa_atexit@plt+0x156254> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -350355,15 +350355,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r4, fp, r0, ror #19 │ │ │ │ + ldrsbeq r4, [fp, #152] @ 0x98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -350563,15 +350563,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 161c0c <__cxa_atexit@plt+0x156598> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r4, fp, r0, ror r7 │ │ │ │ + bicseq r4, fp, r8, ror #14 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 161c4c <__cxa_atexit@plt+0x1565d8> │ │ │ │ ldr r2, [pc, #44] @ 161c5c <__cxa_atexit@plt+0x1565e8> │ │ │ │ @@ -350597,15 +350597,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 161c94 <__cxa_atexit@plt+0x156620> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r4, fp, r8, ror #13 │ │ │ │ + bicseq r4, fp, r0, ror #13 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 161cd4 <__cxa_atexit@plt+0x156660> │ │ │ │ ldr r2, [pc, #44] @ 161ce4 <__cxa_atexit@plt+0x156670> │ │ │ │ @@ -350631,15 +350631,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 161d1c <__cxa_atexit@plt+0x1566a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #17 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r4, fp, r0, ror #12 │ │ │ │ + bicseq r4, fp, r8, asr r6 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 161d5c <__cxa_atexit@plt+0x1566e8> │ │ │ │ ldr r2, [pc, #44] @ 161d6c <__cxa_atexit@plt+0x1566f8> │ │ │ │ @@ -350665,15 +350665,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 161da4 <__cxa_atexit@plt+0x156730> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #25 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - ldrsbeq r4, [fp, #88] @ 0x58 │ │ │ │ + ldrsbeq r4, [fp, #80] @ 0x50 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 161de4 <__cxa_atexit@plt+0x156770> │ │ │ │ ldr r2, [pc, #44] @ 161df4 <__cxa_atexit@plt+0x156780> │ │ │ │ @@ -350699,15 +350699,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 161e2c <__cxa_atexit@plt+0x1567b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #33 @ 0x21 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r4, fp, r0, asr r5 │ │ │ │ + bicseq r4, fp, r8, asr #10 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 161e6c <__cxa_atexit@plt+0x1567f8> │ │ │ │ ldr r2, [pc, #44] @ 161e7c <__cxa_atexit@plt+0x156808> │ │ │ │ @@ -350733,15 +350733,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 161eb4 <__cxa_atexit@plt+0x156840> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #41 @ 0x29 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r4, fp, r8, asr #9 │ │ │ │ + bicseq r4, fp, r0, asr #9 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 161ef4 <__cxa_atexit@plt+0x156880> │ │ │ │ ldr r2, [pc, #44] @ 161f04 <__cxa_atexit@plt+0x156890> │ │ │ │ @@ -350767,15 +350767,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 161f3c <__cxa_atexit@plt+0x1568c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #49 @ 0x31 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r4, fp, r0, asr #8 │ │ │ │ + bicseq r4, fp, r8, lsr r4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 161f7c <__cxa_atexit@plt+0x156908> │ │ │ │ ldr r2, [pc, #44] @ 161f8c <__cxa_atexit@plt+0x156918> │ │ │ │ @@ -350801,15 +350801,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 161fc4 <__cxa_atexit@plt+0x156950> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #57 @ 0x39 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - ldrheq r4, [fp, #56] @ 0x38 │ │ │ │ + ldrheq r4, [fp, #48] @ 0x30 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162004 <__cxa_atexit@plt+0x156990> │ │ │ │ ldr r2, [pc, #44] @ 162014 <__cxa_atexit@plt+0x1569a0> │ │ │ │ @@ -350835,15 +350835,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 16204c <__cxa_atexit@plt+0x1569d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r4, fp, r0, lsr r3 │ │ │ │ + bicseq r4, fp, r8, lsr #6 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16208c <__cxa_atexit@plt+0x156a18> │ │ │ │ ldr r2, [pc, #44] @ 16209c <__cxa_atexit@plt+0x156a28> │ │ │ │ @@ -350869,15 +350869,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1620d4 <__cxa_atexit@plt+0x156a60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #137 @ 0x89 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r4, fp, r8, lsr #5 │ │ │ │ + bicseq r4, fp, r0, lsr #5 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162114 <__cxa_atexit@plt+0x156aa0> │ │ │ │ ldr r2, [pc, #44] @ 162124 <__cxa_atexit@plt+0x156ab0> │ │ │ │ @@ -350903,15 +350903,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 16215c <__cxa_atexit@plt+0x156ae8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #145 @ 0x91 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r4, fp, r0, lsr #4 │ │ │ │ + bicseq r4, fp, r8, lsl r2 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16219c <__cxa_atexit@plt+0x156b28> │ │ │ │ ldr r2, [pc, #44] @ 1621ac <__cxa_atexit@plt+0x156b38> │ │ │ │ @@ -350937,15 +350937,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1621e4 <__cxa_atexit@plt+0x156b70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #153 @ 0x99 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - @ instruction: 0x01db4198 │ │ │ │ + @ instruction: 0x01db4190 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162224 <__cxa_atexit@plt+0x156bb0> │ │ │ │ ldr r2, [pc, #44] @ 162234 <__cxa_atexit@plt+0x156bc0> │ │ │ │ @@ -350971,15 +350971,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 16226c <__cxa_atexit@plt+0x156bf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #161 @ 0xa1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r4, fp, r0, lsl r1 │ │ │ │ + bicseq r4, fp, r8, lsl #2 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1622ac <__cxa_atexit@plt+0x156c38> │ │ │ │ ldr r2, [pc, #44] @ 1622bc <__cxa_atexit@plt+0x156c48> │ │ │ │ @@ -351005,15 +351005,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1622f4 <__cxa_atexit@plt+0x156c80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #169 @ 0xa9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r4, fp, r8, lsl #1 │ │ │ │ + bicseq r4, fp, r0, lsl #1 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162334 <__cxa_atexit@plt+0x156cc0> │ │ │ │ ldr r2, [pc, #44] @ 162344 <__cxa_atexit@plt+0x156cd0> │ │ │ │ @@ -351039,15 +351039,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 16237c <__cxa_atexit@plt+0x156d08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #177 @ 0xb1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r4, fp, r0 │ │ │ │ + ldrsheq r3, [fp, #248] @ 0xf8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1623bc <__cxa_atexit@plt+0x156d48> │ │ │ │ ldr r2, [pc, #44] @ 1623cc <__cxa_atexit@plt+0x156d58> │ │ │ │ @@ -351073,15 +351073,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 162404 <__cxa_atexit@plt+0x156d90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #185 @ 0xb9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r3, fp, r8, ror pc │ │ │ │ + bicseq r3, fp, r0, ror pc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162444 <__cxa_atexit@plt+0x156dd0> │ │ │ │ ldr r2, [pc, #44] @ 162454 <__cxa_atexit@plt+0x156de0> │ │ │ │ @@ -351107,15 +351107,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 16248c <__cxa_atexit@plt+0x156e18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #193 @ 0xc1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - ldrsheq r3, [fp, #224] @ 0xe0 │ │ │ │ + bicseq r3, fp, r8, ror #29 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1624cc <__cxa_atexit@plt+0x156e58> │ │ │ │ ldr r2, [pc, #44] @ 1624dc <__cxa_atexit@plt+0x156e68> │ │ │ │ @@ -351141,15 +351141,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 162514 <__cxa_atexit@plt+0x156ea0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #209 @ 0xd1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r3, fp, r8, ror #28 │ │ │ │ + bicseq r3, fp, r0, ror #28 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162554 <__cxa_atexit@plt+0x156ee0> │ │ │ │ ldr r2, [pc, #44] @ 162564 <__cxa_atexit@plt+0x156ef0> │ │ │ │ @@ -351175,15 +351175,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 16259c <__cxa_atexit@plt+0x156f28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #217 @ 0xd9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r3, fp, r0, ror #27 │ │ │ │ + ldrsbeq r3, [fp, #216] @ 0xd8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1625dc <__cxa_atexit@plt+0x156f68> │ │ │ │ ldr r2, [pc, #44] @ 1625ec <__cxa_atexit@plt+0x156f78> │ │ │ │ @@ -351210,15 +351210,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #249 @ 0xf9 │ │ │ │ add r9, r3, #768 @ 0x300 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r3, fp, r8, asr sp │ │ │ │ + bicseq r3, fp, r0, asr sp │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162668 <__cxa_atexit@plt+0x156ff4> │ │ │ │ ldr r2, [pc, #44] @ 162678 <__cxa_atexit@plt+0x157004> │ │ │ │ @@ -351244,15 +351244,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1626b0 <__cxa_atexit@plt+0x15703c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #65 @ 0x41 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r3, fp, ip, asr #25 │ │ │ │ + bicseq r3, fp, r4, asr #25 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1626f0 <__cxa_atexit@plt+0x15707c> │ │ │ │ ldr r2, [pc, #44] @ 162700 <__cxa_atexit@plt+0x15708c> │ │ │ │ @@ -351278,15 +351278,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 162738 <__cxa_atexit@plt+0x1570c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #73 @ 0x49 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r3, fp, r4, asr #24 │ │ │ │ + bicseq r3, fp, ip, lsr ip │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162778 <__cxa_atexit@plt+0x157104> │ │ │ │ ldr r2, [pc, #44] @ 162788 <__cxa_atexit@plt+0x157114> │ │ │ │ @@ -351312,15 +351312,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1627c0 <__cxa_atexit@plt+0x15714c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #81 @ 0x51 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - ldrheq r3, [fp, #188] @ 0xbc │ │ │ │ + ldrheq r3, [fp, #180] @ 0xb4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162800 <__cxa_atexit@plt+0x15718c> │ │ │ │ ldr r2, [pc, #44] @ 162810 <__cxa_atexit@plt+0x15719c> │ │ │ │ @@ -351346,15 +351346,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 162848 <__cxa_atexit@plt+0x1571d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #89 @ 0x59 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r3, fp, r4, lsr fp │ │ │ │ + bicseq r3, fp, ip, lsr #22 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162888 <__cxa_atexit@plt+0x157214> │ │ │ │ ldr r2, [pc, #44] @ 162898 <__cxa_atexit@plt+0x157224> │ │ │ │ @@ -351380,15 +351380,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1628d0 <__cxa_atexit@plt+0x15725c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #97 @ 0x61 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r3, fp, ip, lsr #21 │ │ │ │ + bicseq r3, fp, r4, lsr #21 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162910 <__cxa_atexit@plt+0x15729c> │ │ │ │ ldr r2, [pc, #44] @ 162920 <__cxa_atexit@plt+0x1572ac> │ │ │ │ @@ -351414,15 +351414,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 162958 <__cxa_atexit@plt+0x1572e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #105 @ 0x69 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r3, fp, r4, lsr #20 │ │ │ │ + bicseq r3, fp, ip, lsl sl │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162998 <__cxa_atexit@plt+0x157324> │ │ │ │ ldr r2, [pc, #44] @ 1629a8 <__cxa_atexit@plt+0x157334> │ │ │ │ @@ -351448,15 +351448,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1629e0 <__cxa_atexit@plt+0x15736c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #113 @ 0x71 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - @ instruction: 0x01db399c │ │ │ │ + @ instruction: 0x01db3994 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162a20 <__cxa_atexit@plt+0x1573ac> │ │ │ │ ldr r2, [pc, #44] @ 162a30 <__cxa_atexit@plt+0x1573bc> │ │ │ │ @@ -351482,15 +351482,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 162a68 <__cxa_atexit@plt+0x1573f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #121 @ 0x79 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r3, fp, r4, lsl r9 │ │ │ │ + bicseq r3, fp, ip, lsl #18 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162aa8 <__cxa_atexit@plt+0x157434> │ │ │ │ ldr r2, [pc, #44] @ 162ab8 <__cxa_atexit@plt+0x157444> │ │ │ │ @@ -351516,15 +351516,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 162af0 <__cxa_atexit@plt+0x15747c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #201 @ 0xc9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r3, fp, ip, lsl #17 │ │ │ │ + bicseq r3, fp, r4, lsl #17 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162b30 <__cxa_atexit@plt+0x1574bc> │ │ │ │ ldr r2, [pc, #44] @ 162b40 <__cxa_atexit@plt+0x1574cc> │ │ │ │ @@ -351550,15 +351550,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 162b78 <__cxa_atexit@plt+0x157504> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #225 @ 0xe1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r3, fp, r4, lsl #16 │ │ │ │ + ldrsheq r3, [fp, #124] @ 0x7c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162bb8 <__cxa_atexit@plt+0x157544> │ │ │ │ ldr r2, [pc, #44] @ 162bc8 <__cxa_atexit@plt+0x157554> │ │ │ │ @@ -351584,15 +351584,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 162c00 <__cxa_atexit@plt+0x15758c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #233 @ 0xe9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r3, fp, ip, ror r7 │ │ │ │ + bicseq r3, fp, r4, ror r7 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162c40 <__cxa_atexit@plt+0x1575cc> │ │ │ │ ldr r2, [pc, #44] @ 162c50 <__cxa_atexit@plt+0x1575dc> │ │ │ │ @@ -351618,15 +351618,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 162c88 <__cxa_atexit@plt+0x157614> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #241 @ 0xf1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - ldrsheq r3, [fp, #100] @ 0x64 │ │ │ │ + bicseq r3, fp, ip, ror #13 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162cc8 <__cxa_atexit@plt+0x157654> │ │ │ │ ldr r2, [pc, #44] @ 162cd8 <__cxa_atexit@plt+0x157664> │ │ │ │ @@ -351652,15 +351652,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 162d10 <__cxa_atexit@plt+0x15769c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #249 @ 0xf9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r3, fp, ip, ror #12 │ │ │ │ + bicseq r3, fp, r4, ror #12 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 162d50 <__cxa_atexit@plt+0x1576dc> │ │ │ │ ldr r2, [pc, #44] @ 162d60 <__cxa_atexit@plt+0x1576ec> │ │ │ │ @@ -351687,15 +351687,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ add r9, r3, #256 @ 0x100 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 161ab8 <__cxa_atexit@plt+0x156444> │ │ │ │ - bicseq r3, fp, r4, ror #11 │ │ │ │ + ldrsbeq r3, [fp, #92] @ 0x5c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -352216,49 +352216,49 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 174b71c <__cxa_atexit@plt+0x17400a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r1, r5, r4, lsl #21 │ │ │ │ - bicseq r2, fp, r8, asr #25 │ │ │ │ + bicseq r2, fp, r0, asr #25 │ │ │ │ @ instruction: 0x01c51a94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 163618 <__cxa_atexit@plt+0x157fa4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 163620 <__cxa_atexit@plt+0x157fac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b de565c <__cxa_atexit@plt+0xdd9fe8> │ │ │ │ + b f42520 <__cxa_atexit@plt+0xf36eac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, fp, r8, ror #24 │ │ │ │ + bicseq r2, fp, r0, ror #24 │ │ │ │ biceq r1, r5, r8, asr #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 163660 <__cxa_atexit@plt+0x157fec> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [pc, #24] @ 163668 <__cxa_atexit@plt+0x157ff4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, fp, r4, lsr #24 │ │ │ │ + bicseq r2, fp, ip, lsl ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16370c <__cxa_atexit@plt+0x158098> │ │ │ │ ldr lr, [pc, #160] @ 16372c <__cxa_atexit@plt+0x1580b8> │ │ │ │ @@ -352300,17 +352300,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrsbeq r2, [fp, #184] @ 0xb8 │ │ │ │ - bicseq r2, fp, r4, lsl #26 │ │ │ │ + ldrsbeq r2, [fp, #176] @ 0xb0 │ │ │ │ ldrsheq r2, [fp, #204] @ 0xcc │ │ │ │ + ldrsheq r2, [fp, #196] @ 0xc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 163798 <__cxa_atexit@plt+0x158124> │ │ │ │ @@ -352329,16 +352329,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, fp, r8, ror #24 │ │ │ │ bicseq r2, fp, r0, ror #24 │ │ │ │ + bicseq r2, fp, r8, asr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16384c <__cxa_atexit@plt+0x1581d8> │ │ │ │ ldr lr, [pc, #160] @ 16386c <__cxa_atexit@plt+0x1581f8> │ │ │ │ @@ -352380,17 +352380,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01db2a98 │ │ │ │ - bicseq r2, fp, r4, asr #23 │ │ │ │ + @ instruction: 0x01db2a90 │ │ │ │ ldrheq r2, [fp, #188] @ 0xbc │ │ │ │ + ldrheq r2, [fp, #180] @ 0xb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1638d8 <__cxa_atexit@plt+0x158264> │ │ │ │ @@ -352409,16 +352409,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, fp, r8, lsr #22 │ │ │ │ bicseq r2, fp, r0, lsr #22 │ │ │ │ + bicseq r2, fp, r8, lsl fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16398c <__cxa_atexit@plt+0x158318> │ │ │ │ ldr lr, [pc, #160] @ 1639ac <__cxa_atexit@plt+0x158338> │ │ │ │ @@ -352460,17 +352460,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - bicseq r2, fp, r8, asr r9 │ │ │ │ - bicseq r2, fp, r4, lsl #21 │ │ │ │ + bicseq r2, fp, r0, asr r9 │ │ │ │ bicseq r2, fp, ip, ror sl │ │ │ │ + bicseq r2, fp, r4, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 163a18 <__cxa_atexit@plt+0x1583a4> │ │ │ │ @@ -352489,16 +352489,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, fp, r8, ror #19 │ │ │ │ bicseq r2, fp, r0, ror #19 │ │ │ │ + ldrsbeq r2, [fp, #152] @ 0x98 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ ldr r3, [pc, #208] @ 163b14 <__cxa_atexit@plt+0x1584a0> │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -352553,16 +352553,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ biceq r1, r5, r4, lsl #12 │ │ │ │ - bicseq r2, fp, r4, lsr r9 │ │ │ │ - ldrsbeq r2, [fp, #116] @ 0x74 │ │ │ │ + bicseq r2, fp, ip, lsr #18 │ │ │ │ + bicseq r2, fp, ip, asr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 163b64 <__cxa_atexit@plt+0x1584f0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -352617,15 +352617,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - bicseq r2, fp, r4, lsl #13 │ │ │ │ + bicseq r2, fp, ip, ror r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 163c48 <__cxa_atexit@plt+0x1585d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -352670,17 +352670,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - ldrsbeq r2, [fp, #88] @ 0x58 │ │ │ │ + ldrsbeq r2, [fp, #80] @ 0x50 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - bicseq r2, fp, r0, lsr #11 │ │ │ │ + @ instruction: 0x01db2598 │ │ │ │ biceq r1, r5, r0, lsl #7 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 163d74 <__cxa_atexit@plt+0x158700> │ │ │ │ ldr r2, [pc, #112] @ 163d94 <__cxa_atexit@plt+0x158720> │ │ │ │ @@ -352778,15 +352778,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ - ldrsheq r2, [fp, #60] @ 0x3c │ │ │ │ + ldrsheq r2, [fp, #52] @ 0x34 │ │ │ │ ldrdeq r1, [r5, #24] │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 163ed0 <__cxa_atexit@plt+0x15885c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -352809,15 +352809,15 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r3, [pc, #16] @ 163f24 <__cxa_atexit@plt+0x1588b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - bicseq r2, fp, r4, ror #6 │ │ │ │ + bicseq r2, fp, ip, asr r3 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ biceq r1, r5, r0, asr #2 │ │ │ │ andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -352945,16 +352945,16 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - bicseq r2, fp, r4, lsr #6 │ │ │ │ bicseq r2, fp, ip, lsl r3 │ │ │ │ + bicseq r2, fp, r4, lsl r3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1641a8 <__cxa_atexit@plt+0x158b34> │ │ │ │ @@ -352973,16 +352973,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, fp, r8, asr r2 │ │ │ │ bicseq r2, fp, r0, asr r2 │ │ │ │ + bicseq r2, fp, r8, asr #4 │ │ │ │ strdeq r0, [r5, #224] @ 0xe0 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -353115,28 +353115,28 @@ │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ biceq r0, r5, r8, lsl sp │ │ │ │ - bicseq r2, fp, r8, asr r0 │ │ │ │ + bicseq r2, fp, r0, asr r0 │ │ │ │ strheq r0, [r5, #192] @ 0xc0 │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ bne 164414 <__cxa_atexit@plt+0x158da0> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b dd3c50 <__cxa_atexit@plt+0xdc85dc> │ │ │ │ + b f30b14 <__cxa_atexit@plt+0xf254a0> │ │ │ │ andeq r2, r0, r9, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 164444 <__cxa_atexit@plt+0x158dd0> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -353169,15 +353169,15 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r1, fp, ip, asr pc │ │ │ │ + bicseq r1, fp, r4, asr pc │ │ │ │ andeq r0, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -353200,15 +353200,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 164544 <__cxa_atexit@plt+0x158ed0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - ldrsbeq r1, [fp, #228] @ 0xe4 │ │ │ │ + bicseq r1, fp, ip, asr #29 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r2, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -353225,30 +353225,30 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, fp, r8, asr #28 │ │ │ │ + bicseq r1, fp, r0, asr #28 │ │ │ │ biceq r0, r5, ip, ror #21 │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 1645cc <__cxa_atexit@plt+0x158f58> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b dd60c0 <__cxa_atexit@plt+0xdcaa4c> │ │ │ │ + b f32f84 <__cxa_atexit@plt+0xf27910> │ │ │ │ biceq r0, r5, r4, asr #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16462c <__cxa_atexit@plt+0x158fb8> │ │ │ │ @@ -353584,15 +353584,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b de565c <__cxa_atexit@plt+0xdd9fe8> │ │ │ │ + b f42520 <__cxa_atexit@plt+0xf36eac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @@ -353617,15 +353617,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b de565c <__cxa_atexit@plt+0xdd9fe8> │ │ │ │ + b f42520 <__cxa_atexit@plt+0xf36eac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strdeq r0, [r5, #64] @ 0x40 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ @@ -353694,15 +353694,15 @@ │ │ │ │ b 164cf0 <__cxa_atexit@plt+0x15967c> │ │ │ │ ldr r3, [pc, #20] @ 164cfc <__cxa_atexit@plt+0x159688> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b de7ad4 <__cxa_atexit@plt+0xddc460> │ │ │ │ + b f44998 <__cxa_atexit@plt+0xf39324> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strheq r0, [r5, #56] @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -353945,15 +353945,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - bicseq r1, fp, r0, lsl r3 │ │ │ │ + bicseq r1, fp, r8, lsl #6 │ │ │ │ biceq r0, r5, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 165124 <__cxa_atexit@plt+0x159ab0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354022,16 +354022,16 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - bicseq r1, fp, ip, lsl r2 │ │ │ │ bicseq r1, fp, r4, lsl r2 │ │ │ │ + bicseq r1, fp, ip, lsl #4 │ │ │ │ ldrdeq pc, [r4, #224] @ 0xe0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 165244 <__cxa_atexit@plt+0x159bd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -354084,16 +354084,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - bicseq r1, fp, r8, lsr #2 │ │ │ │ bicseq r1, fp, r0, lsr #2 │ │ │ │ + bicseq r1, fp, r8, lsl r1 │ │ │ │ biceq pc, r4, r8, asr #27 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -354114,16 +354114,16 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #19 │ │ │ │ mov r8, #1 │ │ │ │ b 164a3c <__cxa_atexit@plt+0x1593c8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, fp, r0, lsl #1 │ │ │ │ bicseq r1, fp, r8, ror r0 │ │ │ │ + bicseq r1, fp, r0, ror r0 │ │ │ │ biceq pc, r4, r8, asr sp @ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -354159,16 +354159,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #24] @ 165448 <__cxa_atexit@plt+0x159dd4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, fp, r8 │ │ │ │ bicseq r1, fp, r0 │ │ │ │ + ldrsheq r0, [fp, #248] @ 0xf8 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ biceq pc, r4, r0, asr #25 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -354189,16 +354189,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r0, fp, r8, asr pc │ │ │ │ bicseq r0, fp, r0, asr pc │ │ │ │ + bicseq r0, fp, r8, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 165540 <__cxa_atexit@plt+0x159ecc> │ │ │ │ ldr r2, [pc, #132] @ 16555c <__cxa_atexit@plt+0x159ee8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -354232,17 +354232,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x01db0d90 │ │ │ │ + bicseq r0, fp, r8, lsl #27 │ │ │ │ biceq pc, r4, r0, lsl #6 │ │ │ │ - bicseq r0, fp, r4, ror #26 │ │ │ │ + bicseq r0, fp, ip, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1655b0 <__cxa_atexit@plt+0x159f3c> │ │ │ │ @@ -354256,15 +354256,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq pc, r4, r0, lsl #5 │ │ │ │ - bicseq r0, fp, r4, ror #25 │ │ │ │ + ldrsbeq r0, [fp, #204] @ 0xcc │ │ │ │ biceq pc, r4, r8, lsr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 165630 <__cxa_atexit@plt+0x159fbc> │ │ │ │ @@ -354291,18 +354291,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, fp, ip, ror ip │ │ │ │ bicseq r0, fp, r4, ror ip │ │ │ │ - bicseq r0, fp, r0, ror #25 │ │ │ │ - ldrsheq r0, [fp, #204] @ 0xcc │ │ │ │ + bicseq r0, fp, ip, ror #24 │ │ │ │ + ldrsbeq r0, [fp, #200] @ 0xc8 │ │ │ │ + ldrsheq r0, [fp, #196] @ 0xc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1656dc <__cxa_atexit@plt+0x15a068> │ │ │ │ ldr lr, [pc, #128] @ 1656fc <__cxa_atexit@plt+0x15a088> │ │ │ │ @@ -354336,16 +354336,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - bicseq r0, fp, r8, ror #23 │ │ │ │ - bicseq r0, fp, r0, asr #23 │ │ │ │ + bicseq r0, fp, r0, ror #23 │ │ │ │ + ldrheq r0, [fp, #184] @ 0xb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 165744 <__cxa_atexit@plt+0x15a0d0> │ │ │ │ @@ -354356,15 +354356,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r0, fp, r8, asr #22 │ │ │ │ + bicseq r0, fp, r0, asr #22 │ │ │ │ biceq pc, r4, r4, lsl r1 @ │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16578c <__cxa_atexit@plt+0x15a118> │ │ │ │ @@ -354528,18 +354528,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - bicseq r0, fp, r0, lsl #18 │ │ │ │ - @ instruction: 0x01db0990 │ │ │ │ - bicseq r0, fp, r0, ror #18 │ │ │ │ - bicseq r0, fp, r0, asr r9 │ │ │ │ + ldrsheq r0, [fp, #136] @ 0x88 │ │ │ │ + bicseq r0, fp, r8, lsl #19 │ │ │ │ + bicseq r0, fp, r8, asr r9 │ │ │ │ + bicseq r0, fp, r8, asr #18 │ │ │ │ andeq r0, r0, r6, lsl #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 165a54 <__cxa_atexit@plt+0x15a3e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -354637,24 +354637,24 @@ │ │ │ │ sub r9, r6, #11 │ │ │ │ sub sl, r6, #23 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r0, fp, r4, lsr #17 │ │ │ │ - bicseq r0, fp, ip, asr #15 │ │ │ │ - bicseq r0, fp, r4, lsl r7 │ │ │ │ + @ instruction: 0x01db089c │ │ │ │ + bicseq r0, fp, r4, asr #15 │ │ │ │ bicseq r0, fp, ip, lsl #14 │ │ │ │ - bicseq r0, fp, ip, ror #14 │ │ │ │ - bicseq r0, fp, r8, asr #14 │ │ │ │ - bicseq r0, fp, r0, ror #15 │ │ │ │ - ldrheq r0, [fp, #120] @ 0x78 │ │ │ │ + bicseq r0, fp, r4, lsl #14 │ │ │ │ + bicseq r0, fp, r4, ror #14 │ │ │ │ + bicseq r0, fp, r0, asr #14 │ │ │ │ + ldrsbeq r0, [fp, #120] @ 0x78 │ │ │ │ ldrheq r0, [fp, #112] @ 0x70 │ │ │ │ - bicseq r0, fp, r8, lsr r8 │ │ │ │ + bicseq r0, fp, r8, lsr #15 │ │ │ │ + bicseq r0, fp, r0, lsr r8 │ │ │ │ @ instruction: 0x01c4ec90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 165c48 <__cxa_atexit@plt+0x15a5d4> │ │ │ │ @@ -354681,18 +354681,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, fp, r4, ror #12 │ │ │ │ bicseq r0, fp, ip, asr r6 │ │ │ │ - bicseq r0, fp, r8, asr #13 │ │ │ │ - bicseq r0, fp, r4, ror #13 │ │ │ │ + bicseq r0, fp, r4, asr r6 │ │ │ │ + bicseq r0, fp, r0, asr #13 │ │ │ │ + ldrsbeq r0, [fp, #108] @ 0x6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b 1b59074 <__cxa_atexit@plt+0x1b4da00> │ │ │ │ biceq pc, r4, ip, ror r4 @ │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -354833,31 +354833,31 @@ │ │ │ │ stm r8, {r2, r3, r9} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, ip │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r3 │ │ │ │ b 165ed8 <__cxa_atexit@plt+0x15a864> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 165ef0 <__cxa_atexit@plt+0x15a87c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ biceq pc, r4, r8, lsr r2 @ │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - ldrsheq r0, [fp, #56] @ 0x38 │ │ │ │ - bicseq r0, fp, r4, ror #8 │ │ │ │ - bicseq r0, fp, r0, ror #8 │ │ │ │ + ldrsheq r0, [fp, #48] @ 0x30 │ │ │ │ + bicseq r0, fp, ip, asr r4 │ │ │ │ + bicseq r0, fp, r8, asr r4 │ │ │ │ biceq pc, r4, r4, lsl #4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov lr, r8 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -354896,15 +354896,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #88] @ 166024 <__cxa_atexit@plt+0x15a9b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -354920,22 +354920,22 @@ │ │ │ │ add r0, r0, #225 @ 0xe1 │ │ │ │ add r8, r0, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ biceq pc, r4, ip, lsl r1 @ │ │ │ │ - bicseq r0, fp, r4, ror #6 │ │ │ │ + bicseq r0, fp, ip, asr r3 │ │ │ │ biceq pc, r4, ip, asr r1 @ │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - ldrsheq r0, [fp, #60] @ 0x3c │ │ │ │ - ldrsheq r0, [fp, #40] @ 0x28 │ │ │ │ - bicseq r0, fp, r4, ror #6 │ │ │ │ - bicseq r0, fp, r0, ror #6 │ │ │ │ + ldrsheq r0, [fp, #52] @ 0x34 │ │ │ │ + ldrsheq r0, [fp, #32] │ │ │ │ + bicseq r0, fp, ip, asr r3 │ │ │ │ + bicseq r0, fp, r8, asr r3 │ │ │ │ biceq pc, r4, ip, asr #1 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov lr, r8 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -354974,15 +354974,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #88] @ 16615c <__cxa_atexit@plt+0x15aae8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -354998,22 +354998,22 @@ │ │ │ │ add r0, r0, #57 @ 0x39 │ │ │ │ add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ biceq lr, r4, r4, ror #31 │ │ │ │ - bicseq r0, fp, ip, lsr #4 │ │ │ │ + bicseq r0, fp, r4, lsr #4 │ │ │ │ biceq pc, r4, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ - bicseq r0, fp, r4, asr #5 │ │ │ │ - bicseq r0, fp, r0, asr #3 │ │ │ │ - bicseq r0, fp, ip, lsr #4 │ │ │ │ - bicseq r0, fp, r8, lsr #4 │ │ │ │ + ldrheq r0, [fp, #44] @ 0x2c │ │ │ │ + ldrheq r0, [fp, #24] │ │ │ │ + bicseq r0, fp, r4, lsr #4 │ │ │ │ + bicseq r0, fp, r0, lsr #4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1661b8 <__cxa_atexit@plt+0x15ab44> │ │ │ │ @@ -355021,15 +355021,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 1661d0 <__cxa_atexit@plt+0x15ab5c> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 1661d4 <__cxa_atexit@plt+0x15ab60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq lr, [r4, #240] @ 0xf0 │ │ │ │ biceq lr, r4, ip, lsl #31 │ │ │ │ @@ -355076,15 +355076,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #88] @ 1662f4 <__cxa_atexit@plt+0x15ac80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -355100,22 +355100,22 @@ │ │ │ │ add r0, r0, #105 @ 0x69 │ │ │ │ add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ biceq lr, r4, ip, asr #28 │ │ │ │ - @ instruction: 0x01db0094 │ │ │ │ + bicseq r0, fp, ip, lsl #1 │ │ │ │ ldrdeq lr, [r4, #224] @ 0xe0 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ - bicseq r0, fp, ip, lsr #2 │ │ │ │ - bicseq r0, fp, r8, lsr #32 │ │ │ │ - @ instruction: 0x01db0094 │ │ │ │ - @ instruction: 0x01db0090 │ │ │ │ + bicseq r0, fp, r4, lsr #2 │ │ │ │ + bicseq r0, fp, r0, lsr #32 │ │ │ │ + bicseq r0, fp, ip, lsl #1 │ │ │ │ + bicseq r0, fp, r8, lsl #1 │ │ │ │ strdeq lr, [r4, #220] @ 0xdc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov lr, r8 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -355154,15 +355154,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #88] @ 16642c <__cxa_atexit@plt+0x15adb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -355178,22 +355178,22 @@ │ │ │ │ add r0, r0, #89 @ 0x59 │ │ │ │ add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ biceq lr, r4, r4, lsl sp │ │ │ │ - bicseq pc, sl, ip, asr pc @ │ │ │ │ + bicseq pc, sl, r4, asr pc @ │ │ │ │ biceq lr, r4, r0, lsr #27 │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ - ldrsheq pc, [sl, #244] @ 0xf4 @ │ │ │ │ - ldrsheq pc, [sl, #224] @ 0xe0 @ │ │ │ │ - bicseq pc, sl, ip, asr pc @ │ │ │ │ - bicseq pc, sl, r8, asr pc @ │ │ │ │ + bicseq pc, sl, ip, ror #31 │ │ │ │ + bicseq pc, sl, r8, ror #29 │ │ │ │ + bicseq pc, sl, r4, asr pc @ │ │ │ │ + bicseq pc, sl, r0, asr pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1664a0 <__cxa_atexit@plt+0x15ae2c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -355210,31 +355210,31 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, sl, ip, lsl #28 │ │ │ │ - ldrsheq pc, [sl, #208] @ 0xd0 @ │ │ │ │ + bicseq pc, sl, r4, lsl #28 │ │ │ │ + bicseq pc, sl, r8, ror #27 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1664e0 <__cxa_atexit@plt+0x15ae6c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1664e8 <__cxa_atexit@plt+0x15ae74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, sl, r0, lsr #27 │ │ │ │ + @ instruction: 0x01dafd98 │ │ │ │ biceq lr, r4, r8, lsl #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 166580 <__cxa_atexit@plt+0x15af0c> │ │ │ │ ldr lr, [pc, #124] @ 166588 <__cxa_atexit@plt+0x15af14> │ │ │ │ @@ -355267,15 +355267,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - bicseq pc, sl, r0, asr sp @ │ │ │ │ + bicseq pc, sl, r8, asr #26 │ │ │ │ muleq r0, ip, r0 │ │ │ │ biceq lr, r4, r0, ror #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #44] @ 1665d8 <__cxa_atexit@plt+0x15af64> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -355463,15 +355463,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - bicseq pc, sl, r4, lsr #20 │ │ │ │ + bicseq pc, sl, ip, lsl sl @ │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1668c0 <__cxa_atexit@plt+0x15b24c> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -355503,16 +355503,16 @@ │ │ │ │ cmp r2, r1 │ │ │ │ bge 1668b4 <__cxa_atexit@plt+0x15b240> │ │ │ │ b 1668e4 <__cxa_atexit@plt+0x15b270> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, sl, ip, lsl #19 │ │ │ │ bicseq pc, sl, r4, lsl #19 │ │ │ │ + bicseq pc, sl, ip, ror r9 @ │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 166964 <__cxa_atexit@plt+0x15b2f0> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -355544,16 +355544,16 @@ │ │ │ │ cmp r2, r1 │ │ │ │ bge 166958 <__cxa_atexit@plt+0x15b2e4> │ │ │ │ b 166988 <__cxa_atexit@plt+0x15b314> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, sl, r8, ror #17 │ │ │ │ bicseq pc, sl, r0, ror #17 │ │ │ │ + ldrsbeq pc, [sl, #136] @ 0x88 @ │ │ │ │ biceq lr, r4, ip, lsl #15 │ │ │ │ andeq pc, r0, ip, asr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 166a0c <__cxa_atexit@plt+0x15b398> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ @@ -355597,17 +355597,17 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ b 166a54 <__cxa_atexit@plt+0x15b3e0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq lr, [r4, #108] @ 0x6c │ │ │ │ - ldrsheq pc, [sl, #112] @ 0x70 @ │ │ │ │ - bicseq pc, sl, r0, asr #16 │ │ │ │ + bicseq pc, sl, r8, ror #15 │ │ │ │ bicseq pc, sl, r8, lsr r8 @ │ │ │ │ + bicseq pc, sl, r0, lsr r8 @ │ │ │ │ andeq pc, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 166ae0 <__cxa_atexit@plt+0x15b46c> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -355639,16 +355639,16 @@ │ │ │ │ cmp r1, r2 │ │ │ │ bge 166ad4 <__cxa_atexit@plt+0x15b460> │ │ │ │ b 166b04 <__cxa_atexit@plt+0x15b490> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, sl, ip, ror #14 │ │ │ │ bicseq pc, sl, r4, ror #14 │ │ │ │ + bicseq pc, sl, ip, asr r7 @ │ │ │ │ andeq pc, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 166b84 <__cxa_atexit@plt+0x15b510> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -355680,16 +355680,16 @@ │ │ │ │ cmp r1, r2 │ │ │ │ bge 166b78 <__cxa_atexit@plt+0x15b504> │ │ │ │ b 166ba8 <__cxa_atexit@plt+0x15b534> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, sl, r8, asr #13 │ │ │ │ bicseq pc, sl, r0, asr #13 │ │ │ │ + ldrheq pc, [sl, #104] @ 0x68 @ │ │ │ │ biceq lr, r4, r8, ror #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -355709,30 +355709,30 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ - bicseq pc, sl, r0, asr #14 │ │ │ │ + bicseq pc, sl, r8, lsr r7 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 166ca8 <__cxa_atexit@plt+0x15b634> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 166cb0 <__cxa_atexit@plt+0x15b63c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq pc, [sl, #88] @ 0x58 @ │ │ │ │ + ldrsbeq pc, [sl, #80] @ 0x50 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -355784,15 +355784,15 @@ │ │ │ │ stm r1, {r9, ip, lr} │ │ │ │ str fp, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #52] @ 166dcc <__cxa_atexit@plt+0x15b758> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -355826,15 +355826,15 @@ │ │ │ │ add lr, r2, #12 │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r9, [pc, #56] @ 166e7c <__cxa_atexit@plt+0x15b808> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 166e5c <__cxa_atexit@plt+0x15b7e8> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 166e70 <__cxa_atexit@plt+0x15b7fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -355872,15 +355872,15 @@ │ │ │ │ sub r1, r6, #15 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, ip │ │ │ │ mov r9, r0 │ │ │ │ mov sl, lr │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 166f14 <__cxa_atexit@plt+0x15b8a0> │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 166f2c <__cxa_atexit@plt+0x15b8b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ @@ -355933,18 +355933,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq lr, r4, ip, lsr r1 │ │ │ │ - bicseq pc, sl, r0, asr r3 @ │ │ │ │ + bicseq pc, sl, r8, asr #6 │ │ │ │ biceq lr, r4, r4, lsl #4 │ │ │ │ @ instruction: 0xffffe81c │ │ │ │ - @ instruction: 0x01daf390 │ │ │ │ + bicseq pc, sl, r8, lsl #7 │ │ │ │ biceq lr, r4, ip, lsr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ @@ -355964,31 +355964,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 167078 <__cxa_atexit@plt+0x15ba04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe778 │ │ │ │ - ldrsheq pc, [sl, #32] @ │ │ │ │ + bicseq pc, sl, r8, ror #5 │ │ │ │ strheq lr, [r4, #8] │ │ │ │ - bicseq pc, sl, ip, asr #5 │ │ │ │ + bicseq pc, sl, r4, asr #5 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1670b4 <__cxa_atexit@plt+0x15ba40> │ │ │ │ ldr r8, [pc, #40] @ 1670cc <__cxa_atexit@plt+0x15ba58> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 2ddea4 <__cxa_atexit@plt+0x2d2830> │ │ │ │ + b 92209c <__cxa_atexit@plt+0x916a28> │ │ │ │ ldr r7, [pc, #20] @ 1670d0 <__cxa_atexit@plt+0x15ba5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ biceq lr, r4, r4, lsr #2 │ │ │ │ @@ -356005,15 +356005,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 167130 <__cxa_atexit@plt+0x15babc> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 167134 <__cxa_atexit@plt+0x15bac0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ biceq sp, r4, r8, lsl r6 │ │ │ │ biceq lr, r4, ip, asr #1 │ │ │ │ @@ -356060,18 +356060,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq sp, r4, r0, asr #30 │ │ │ │ - bicseq pc, sl, ip, ror r1 @ │ │ │ │ + bicseq pc, sl, r4, ror r1 @ │ │ │ │ biceq lr, r4, r8, lsr #32 │ │ │ │ @ instruction: 0xffffe620 │ │ │ │ - ldrheq pc, [sl, #28] @ │ │ │ │ + ldrheq pc, [sl, #20] @ │ │ │ │ biceq sp, r4, r8, lsl #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ @@ -356091,17 +356091,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 167274 <__cxa_atexit@plt+0x15bc00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe57c │ │ │ │ - bicseq pc, sl, ip, lsl r1 @ │ │ │ │ + bicseq pc, sl, r4, lsl r1 @ │ │ │ │ strheq sp, [r4, #236] @ 0xec │ │ │ │ - ldrsheq pc, [sl, #8] @ │ │ │ │ + ldrsheq pc, [sl] @ │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1672b8 <__cxa_atexit@plt+0x15bc44> │ │ │ │ @@ -356109,15 +356109,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 1672d0 <__cxa_atexit@plt+0x15bc5c> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 1672d4 <__cxa_atexit@plt+0x15bc60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ biceq sp, r4, r8, ror #30 │ │ │ │ biceq sp, r4, r4, asr #30 │ │ │ │ @@ -356164,18 +356164,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq sp, r4, r0, lsr #27 │ │ │ │ - ldrsbeq lr, [sl, #248] @ 0xf8 │ │ │ │ + ldrsbeq lr, [sl, #240] @ 0xf0 │ │ │ │ biceq sp, r4, r4, asr #29 │ │ │ │ @ instruction: 0xffffe480 │ │ │ │ - bicseq pc, sl, r8, lsl r0 @ │ │ │ │ + bicseq pc, sl, r0, lsl r0 @ │ │ │ │ biceq sp, r4, r8, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ @@ -356195,17 +356195,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 167414 <__cxa_atexit@plt+0x15bda0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe3dc │ │ │ │ - bicseq lr, sl, r8, ror pc │ │ │ │ + bicseq lr, sl, r0, ror pc │ │ │ │ biceq sp, r4, ip, lsl sp │ │ │ │ - bicseq lr, sl, r4, asr pc │ │ │ │ + bicseq lr, sl, ip, asr #30 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 167458 <__cxa_atexit@plt+0x15bde4> │ │ │ │ @@ -356213,15 +356213,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 167470 <__cxa_atexit@plt+0x15bdfc> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 167474 <__cxa_atexit@plt+0x15be00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ biceq sp, r4, r4, lsl #28 │ │ │ │ biceq sp, r4, r0, ror #27 │ │ │ │ @@ -356268,18 +356268,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq sp, r4, r0, lsl #24 │ │ │ │ - bicseq lr, sl, r4, asr #28 │ │ │ │ + bicseq lr, sl, ip, lsr lr │ │ │ │ biceq sp, r4, r0, ror #26 │ │ │ │ @ instruction: 0xffffe2e0 │ │ │ │ - bicseq lr, sl, r4, lsl #29 │ │ │ │ + bicseq lr, sl, ip, ror lr │ │ │ │ biceq sp, r4, r8, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ @@ -356299,17 +356299,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 1675b4 <__cxa_atexit@plt+0x15bf40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe23c │ │ │ │ - bicseq lr, sl, r4, ror #27 │ │ │ │ + ldrsbeq lr, [sl, #220] @ 0xdc │ │ │ │ biceq sp, r4, ip, ror fp │ │ │ │ - bicseq lr, sl, r0, asr #27 │ │ │ │ + ldrheq lr, [sl, #216] @ 0xd8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1675f8 <__cxa_atexit@plt+0x15bf84> │ │ │ │ @@ -356317,15 +356317,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 167610 <__cxa_atexit@plt+0x15bf9c> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 167614 <__cxa_atexit@plt+0x15bfa0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ biceq sp, r4, r0, lsr #25 │ │ │ │ biceq sp, r4, ip, ror ip │ │ │ │ @@ -356339,15 +356339,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 167650 <__cxa_atexit@plt+0x15bfdc> │ │ │ │ ldr r8, [pc, #40] @ 167668 <__cxa_atexit@plt+0x15bff4> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r7, [pc, #20] @ 16766c <__cxa_atexit@plt+0x15bff8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ biceq sp, r4, ip, asr #24 │ │ │ │ @@ -356390,17 +356390,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrsbeq lr, [sl, #188] @ 0xbc │ │ │ │ - ldrheq lr, [sl, #180] @ 0xb4 │ │ │ │ - bicseq lr, sl, r4, lsr #23 │ │ │ │ + ldrsbeq lr, [sl, #180] @ 0xb4 │ │ │ │ + bicseq lr, sl, ip, lsr #23 │ │ │ │ + @ instruction: 0x01daeb9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16776c <__cxa_atexit@plt+0x15c0f8> │ │ │ │ @@ -356414,16 +356414,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, sl, r0, lsr fp │ │ │ │ - bicseq lr, sl, r0, lsr #22 │ │ │ │ + bicseq lr, sl, r8, lsr #22 │ │ │ │ + bicseq lr, sl, r8, lsl fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1677d8 <__cxa_atexit@plt+0x15c164> │ │ │ │ ldr lr, [pc, #68] @ 1677e0 <__cxa_atexit@plt+0x15c16c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -356441,15 +356441,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq lr, sl, r8, asr #21 │ │ │ │ + bicseq lr, sl, r0, asr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -356548,19 +356548,19 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 167980 <__cxa_atexit@plt+0x15c30c> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - bicseq lr, sl, r0, lsr #20 │ │ │ │ - @ instruction: 0x01dae99c │ │ │ │ + bicseq lr, sl, r8, lsl sl │ │ │ │ + @ instruction: 0x01dae994 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - bicseq lr, sl, r8, ror #20 │ │ │ │ - bicseq lr, sl, r4, ror #19 │ │ │ │ + bicseq lr, sl, r0, ror #20 │ │ │ │ + ldrsbeq lr, [sl, #156] @ 0x9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 167a2c <__cxa_atexit@plt+0x15c3b8> │ │ │ │ ldr r2, [pc, #136] @ 167a48 <__cxa_atexit@plt+0x15c3d4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -356595,17 +356595,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq lr, sl, r8, lsr #17 │ │ │ │ - bicseq lr, sl, r0, lsl #17 │ │ │ │ - bicseq lr, sl, r0, ror r8 │ │ │ │ + bicseq lr, sl, r0, lsr #17 │ │ │ │ + bicseq lr, sl, r8, ror r8 │ │ │ │ + bicseq lr, sl, r8, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 167aa0 <__cxa_atexit@plt+0x15c42c> │ │ │ │ @@ -356619,16 +356619,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq lr, [sl, #124] @ 0x7c │ │ │ │ - bicseq lr, sl, ip, ror #15 │ │ │ │ + ldrsheq lr, [sl, #116] @ 0x74 │ │ │ │ + bicseq lr, sl, r4, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 167b0c <__cxa_atexit@plt+0x15c498> │ │ │ │ ldr lr, [pc, #68] @ 167b14 <__cxa_atexit@plt+0x15c4a0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -356646,15 +356646,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01dae794 │ │ │ │ + bicseq lr, sl, ip, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -356753,19 +356753,19 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 167cb4 <__cxa_atexit@plt+0x15c640> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - bicseq lr, sl, ip, ror #13 │ │ │ │ - bicseq lr, sl, r8, ror #12 │ │ │ │ + bicseq lr, sl, r4, ror #13 │ │ │ │ + bicseq lr, sl, r0, ror #12 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - bicseq lr, sl, r4, lsr r7 │ │ │ │ - ldrheq lr, [sl, #96] @ 0x60 │ │ │ │ + bicseq lr, sl, ip, lsr #14 │ │ │ │ + bicseq lr, sl, r8, lsr #13 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ @@ -356788,15 +356788,15 @@ │ │ │ │ sub r3, r6, #1 │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmib r2, {r0, r1, r8, r9} │ │ │ │ add r9, ip, #2 │ │ │ │ mov r5, lr │ │ │ │ ldr r8, [pc, #56] @ 167d88 <__cxa_atexit@plt+0x15c714> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 167d64 <__cxa_atexit@plt+0x15c6f0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 167d78 <__cxa_atexit@plt+0x15c704> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -356835,15 +356835,15 @@ │ │ │ │ str sl, [r2, #16] │ │ │ │ str r3, [r2, #20] │ │ │ │ str r9, [r2, #24] │ │ │ │ sub r0, r6, #17 │ │ │ │ str r0, [r5], #-4 │ │ │ │ sub sl, r6, #5 │ │ │ │ mov r9, lr │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r7, [pc, #80] @ 167e68 <__cxa_atexit@plt+0x15c7f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #44] @ 167e5c <__cxa_atexit@plt+0x15c7e8> │ │ │ │ @@ -356905,17 +356905,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrsbeq lr, [sl, #48] @ 0x30 │ │ │ │ - bicseq lr, sl, r8, lsr #7 │ │ │ │ - @ instruction: 0x01dae398 │ │ │ │ + bicseq lr, sl, r8, asr #7 │ │ │ │ + bicseq lr, sl, r0, lsr #7 │ │ │ │ + @ instruction: 0x01dae390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 167f78 <__cxa_atexit@plt+0x15c904> │ │ │ │ @@ -356929,16 +356929,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, sl, r4, lsr #6 │ │ │ │ - bicseq lr, sl, r4, lsl r3 │ │ │ │ + bicseq lr, sl, ip, lsl r3 │ │ │ │ + bicseq lr, sl, ip, lsl #6 │ │ │ │ biceq sp, r4, r8, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 167fe0 <__cxa_atexit@plt+0x15c96c> │ │ │ │ ldr r2, [pc, #60] @ 167fe8 <__cxa_atexit@plt+0x15c974> │ │ │ │ @@ -356955,26 +356955,26 @@ │ │ │ │ b 19c0da4 <__cxa_atexit@plt+0x19b5730> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrheq lr, [sl, #36] @ 0x24 │ │ │ │ + bicseq lr, sl, ip, lsr #5 │ │ │ │ ldrdeq sp, [r4, #36] @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 168018 <__cxa_atexit@plt+0x15c9a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 19c0da4 <__cxa_atexit@plt+0x19b5730> │ │ │ │ - bicseq lr, sl, r4, ror r2 │ │ │ │ + bicseq lr, sl, ip, ror #4 │ │ │ │ biceq sp, r4, r8, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 168074 <__cxa_atexit@plt+0x15ca00> │ │ │ │ @@ -356997,15 +356997,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - bicseq lr, sl, ip, lsl r2 │ │ │ │ + bicseq lr, sl, r4, lsl r2 │ │ │ │ biceq sp, r4, r8, lsr #4 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -357038,16 +357038,16 @@ │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x01dae294 │ │ │ │ - bicseq lr, sl, r4, lsl #4 │ │ │ │ + bicseq lr, sl, ip, lsl #5 │ │ │ │ + ldrsheq lr, [sl, #28] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 168198 <__cxa_atexit@plt+0x15cb24> │ │ │ │ ldr lr, [pc, #68] @ 1681a0 <__cxa_atexit@plt+0x15cb2c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -357065,15 +357065,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq lr, sl, r8, lsl #2 │ │ │ │ + bicseq lr, sl, r0, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ biceq sp, r4, r8, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -357095,26 +357095,26 @@ │ │ │ │ b 19c0da4 <__cxa_atexit@plt+0x19b5730> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - bicseq lr, sl, r4, lsl #1 │ │ │ │ + bicseq lr, sl, ip, ror r0 │ │ │ │ biceq sp, r4, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 168248 <__cxa_atexit@plt+0x15cbd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 19c0da4 <__cxa_atexit@plt+0x19b5730> │ │ │ │ - bicseq lr, sl, r4, asr #32 │ │ │ │ + bicseq lr, sl, ip, lsr r0 │ │ │ │ biceq sp, r4, r8, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1682a4 <__cxa_atexit@plt+0x15cc30> │ │ │ │ @@ -357137,15 +357137,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - bicseq sp, sl, ip, ror #31 │ │ │ │ + bicseq sp, sl, r4, ror #31 │ │ │ │ strdeq ip, [r4, #248] @ 0xf8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 168378 <__cxa_atexit@plt+0x15cd04> │ │ │ │ @@ -357283,20 +357283,20 @@ │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - ldrsbeq sp, [sl, #228] @ 0xe4 │ │ │ │ - bicseq sp, sl, r4, asr #28 │ │ │ │ + bicseq sp, sl, ip, asr #29 │ │ │ │ + bicseq sp, sl, ip, lsr lr │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - bicseq sp, sl, r4, asr #30 │ │ │ │ - bicseq sp, sl, r0, asr #29 │ │ │ │ + bicseq sp, sl, ip, lsr pc │ │ │ │ + ldrheq sp, [sl, #232] @ 0xe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16857c <__cxa_atexit@plt+0x15cf08> │ │ │ │ ldr lr, [pc, #68] @ 168584 <__cxa_atexit@plt+0x15cf10> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -357314,15 +357314,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq sp, sl, r4, lsr #26 │ │ │ │ + bicseq sp, sl, ip, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ biceq ip, r4, r4, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -357344,26 +357344,26 @@ │ │ │ │ b 19c0da4 <__cxa_atexit@plt+0x19b5730> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - bicseq sp, sl, r0, lsr #25 │ │ │ │ + @ instruction: 0x01dadc98 │ │ │ │ biceq ip, r4, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 16862c <__cxa_atexit@plt+0x15cfb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 19c0da4 <__cxa_atexit@plt+0x19b5730> │ │ │ │ - bicseq sp, sl, r0, ror #24 │ │ │ │ + bicseq sp, sl, r8, asr ip │ │ │ │ @ instruction: 0x01c4cc94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 168688 <__cxa_atexit@plt+0x15d014> │ │ │ │ @@ -357386,15 +357386,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - bicseq sp, sl, r8, lsl #24 │ │ │ │ + bicseq sp, sl, r0, lsl #24 │ │ │ │ biceq ip, r4, r4, lsl ip │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 168734 <__cxa_atexit@plt+0x15d0c0> │ │ │ │ @@ -357523,20 +357523,20 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff640 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ - bicseq sp, sl, r8, lsl fp │ │ │ │ - bicseq sp, sl, r8, lsl #21 │ │ │ │ + bicseq sp, sl, r0, lsl fp │ │ │ │ + bicseq sp, sl, r0, lsl #21 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - bicseq sp, sl, r4, lsl #23 │ │ │ │ - bicseq sp, sl, r0, lsl #22 │ │ │ │ + bicseq sp, sl, ip, ror fp │ │ │ │ + ldrsheq sp, [sl, #168] @ 0xa8 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -357576,15 +357576,15 @@ │ │ │ │ str lr, [r2, #28] │ │ │ │ str r2, [r2, #32] │ │ │ │ add r9, ip, #2 │ │ │ │ ldr r8, [pc, #68] @ 1689dc <__cxa_atexit@plt+0x15d368> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 1689b4 <__cxa_atexit@plt+0x15d340> │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1689c8 <__cxa_atexit@plt+0x15d354> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -357638,18 +357638,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0x01c4c698 │ │ │ │ - ldrheq sp, [sl, #132] @ 0x84 │ │ │ │ + bicseq sp, sl, ip, lsr #17 │ │ │ │ @ instruction: 0x01c4c894 │ │ │ │ @ instruction: 0xffffcd78 │ │ │ │ - ldrsheq sp, [sl, #132] @ 0x84 │ │ │ │ + bicseq sp, sl, ip, ror #17 │ │ │ │ biceq ip, r4, ip, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ @@ -357669,17 +357669,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 168b1c <__cxa_atexit@plt+0x15d4a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffccd4 │ │ │ │ - bicseq sp, sl, r4, asr r8 │ │ │ │ + bicseq sp, sl, ip, asr #16 │ │ │ │ biceq ip, r4, r4, lsl r6 │ │ │ │ - bicseq sp, sl, r0, lsr r8 │ │ │ │ + bicseq sp, sl, r8, lsr #16 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 168b60 <__cxa_atexit@plt+0x15d4ec> │ │ │ │ @@ -357687,15 +357687,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 168b78 <__cxa_atexit@plt+0x15d504> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 168b7c <__cxa_atexit@plt+0x15d508> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strdeq ip, [r4, #120] @ 0x78 │ │ │ │ biceq ip, r4, ip, ror r6 │ │ │ │ @@ -357742,18 +357742,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq ip, [r4, #72] @ 0x48 │ │ │ │ - bicseq sp, sl, r8, lsr r7 │ │ │ │ + bicseq sp, sl, r0, lsr r7 │ │ │ │ biceq ip, r4, r4, ror #14 │ │ │ │ @ instruction: 0xffffcbd8 │ │ │ │ - bicseq sp, sl, r8, ror r7 │ │ │ │ + bicseq sp, sl, r0, ror r7 │ │ │ │ biceq ip, r4, ip, lsl #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ @@ -357773,17 +357773,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 168cbc <__cxa_atexit@plt+0x15d648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcb34 │ │ │ │ - ldrsbeq sp, [sl, #104] @ 0x68 │ │ │ │ + ldrsbeq sp, [sl, #96] @ 0x60 │ │ │ │ biceq ip, r4, r4, ror r4 │ │ │ │ - ldrheq sp, [sl, #100] @ 0x64 │ │ │ │ + bicseq sp, sl, ip, lsr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 168d18 <__cxa_atexit@plt+0x15d6a4> │ │ │ │ ldr lr, [pc, #68] @ 168d20 <__cxa_atexit@plt+0x15d6ac> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -357801,15 +357801,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq sp, sl, r8, lsl #11 │ │ │ │ + bicseq sp, sl, r0, lsl #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ strdeq fp, [r4, #140] @ 0x8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -357851,16 +357851,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq sp, sl, ip, lsl #10 │ │ │ │ - bicseq sp, sl, r0, ror #11 │ │ │ │ + bicseq sp, sl, r4, lsl #10 │ │ │ │ + ldrsbeq sp, [sl, #88] @ 0x58 │ │ │ │ biceq fp, r4, r4, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -357877,15 +357877,15 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ b 1704634 <__cxa_atexit@plt+0x16f8fc0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sp, sl, r8, asr r5 │ │ │ │ + bicseq sp, sl, r0, asr r5 │ │ │ │ biceq ip, r4, r4, lsr r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 168ee0 <__cxa_atexit@plt+0x15d86c> │ │ │ │ @@ -358021,15 +358021,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq sp, sl, r8, lsl r2 │ │ │ │ + bicseq sp, sl, r0, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ biceq fp, r4, ip, lsl #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -358071,16 +358071,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01dad19c │ │ │ │ - bicseq sp, sl, r0, ror r2 │ │ │ │ + @ instruction: 0x01dad194 │ │ │ │ + bicseq sp, sl, r8, ror #4 │ │ │ │ ldrdeq fp, [r4, #68] @ 0x44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -358097,15 +358097,15 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ b 1704634 <__cxa_atexit@plt+0x16f8fc0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sp, sl, r8, ror #3 │ │ │ │ + bicseq sp, sl, r0, ror #3 │ │ │ │ biceq ip, r4, r4, asr #3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 169248 <__cxa_atexit@plt+0x15dbd4> │ │ │ │ @@ -358249,15 +358249,15 @@ │ │ │ │ ldr r5, [pc, #72] @ 169458 <__cxa_atexit@plt+0x15dde4> │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r8 │ │ │ │ ldr r8, [pc, #60] @ 16945c <__cxa_atexit@plt+0x15dde8> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r0 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 169438 <__cxa_atexit@plt+0x15ddc4> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 16944c <__cxa_atexit@plt+0x15ddd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -358281,30 +358281,30 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 169edc <__cxa_atexit@plt+0x15e868> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, sl, r8, ror #27 │ │ │ │ + bicseq ip, sl, r0, ror #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1694d8 <__cxa_atexit@plt+0x15de64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1694e0 <__cxa_atexit@plt+0x15de6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, sl, r8, lsr #27 │ │ │ │ + bicseq ip, sl, r0, lsr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -358330,18 +358330,18 @@ │ │ │ │ bhi 16956c <__cxa_atexit@plt+0x15def8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 169574 <__cxa_atexit@plt+0x15df00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, sl, r4, lsl sp │ │ │ │ + bicseq ip, sl, ip, lsl #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -358442,17 +358442,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq ip, sl, ip, asr #23 │ │ │ │ - bicseq ip, sl, r4, lsr #23 │ │ │ │ - @ instruction: 0x01dacb94 │ │ │ │ + bicseq ip, sl, r4, asr #23 │ │ │ │ + @ instruction: 0x01dacb9c │ │ │ │ + bicseq ip, sl, ip, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16977c <__cxa_atexit@plt+0x15e108> │ │ │ │ @@ -358466,16 +358466,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, sl, r0, lsr #22 │ │ │ │ - bicseq ip, sl, r0, lsl fp │ │ │ │ + bicseq ip, sl, r8, lsl fp │ │ │ │ + bicseq ip, sl, r8, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1697e8 <__cxa_atexit@plt+0x15e174> │ │ │ │ ldr lr, [pc, #68] @ 1697f0 <__cxa_atexit@plt+0x15e17c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -358493,15 +358493,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrheq ip, [sl, #168] @ 0xa8 │ │ │ │ + ldrheq ip, [sl, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -358654,17 +358654,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq ip, sl, ip, ror r8 │ │ │ │ - bicseq ip, sl, r4, asr r8 │ │ │ │ - bicseq ip, sl, r4, asr #16 │ │ │ │ + bicseq ip, sl, r4, ror r8 │ │ │ │ + bicseq ip, sl, ip, asr #16 │ │ │ │ + bicseq ip, sl, ip, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 169acc <__cxa_atexit@plt+0x15e458> │ │ │ │ @@ -358678,16 +358678,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq ip, [sl, #112] @ 0x70 │ │ │ │ - bicseq ip, sl, r0, asr #15 │ │ │ │ + bicseq ip, sl, r8, asr #15 │ │ │ │ + ldrheq ip, [sl, #120] @ 0x78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 169b38 <__cxa_atexit@plt+0x15e4c4> │ │ │ │ ldr lr, [pc, #68] @ 169b40 <__cxa_atexit@plt+0x15e4cc> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -358705,15 +358705,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq ip, sl, r8, ror #14 │ │ │ │ + bicseq ip, sl, r0, ror #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -358904,15 +358904,15 @@ │ │ │ │ str r5, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r3 │ │ │ │ b 169e74 <__cxa_atexit@plt+0x15e800> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [sp, #12] │ │ │ │ @@ -358928,17 +358928,17 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ biceq fp, r4, r4, lsl #5 │ │ │ │ @ instruction: 0xffffbdec │ │ │ │ @ instruction: 0xffffbe94 │ │ │ │ - bicseq ip, sl, r0, ror #8 │ │ │ │ - bicseq ip, sl, ip, asr #9 │ │ │ │ - bicseq ip, sl, r8, asr #9 │ │ │ │ + bicseq ip, sl, r8, asr r4 │ │ │ │ + bicseq ip, sl, r4, asr #9 │ │ │ │ + bicseq ip, sl, r0, asr #9 │ │ │ │ biceq fp, r4, r0, asr #4 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 169fb0 <__cxa_atexit@plt+0x15e93c> │ │ │ │ @@ -358999,18 +358999,18 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ biceq fp, r4, r4, lsl #8 │ │ │ │ - bicseq ip, sl, r0, ror #7 │ │ │ │ + ldrsbeq ip, [sl, #56] @ 0x38 │ │ │ │ @ instruction: 0xfffff534 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - bicseq ip, sl, ip, lsr #8 │ │ │ │ + bicseq ip, sl, r4, lsr #8 │ │ │ │ biceq fp, r4, r8, asr #7 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16a074 <__cxa_atexit@plt+0x15ea00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -359044,17 +359044,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 16a090 <__cxa_atexit@plt+0x15ea1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, sl, ip, lsl #6 │ │ │ │ + bicseq ip, sl, r4, lsl #6 │ │ │ │ @ instruction: 0xfffff448 │ │ │ │ - bicseq ip, sl, r8, asr #6 │ │ │ │ + bicseq ip, sl, r0, asr #6 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16a128 <__cxa_atexit@plt+0x15eab4> │ │ │ │ ldr r2, [pc, #136] @ 16a144 <__cxa_atexit@plt+0x15ead0> │ │ │ │ @@ -359090,17 +359090,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq ip, sl, ip, lsr #3 │ │ │ │ - bicseq ip, sl, r4, lsl #3 │ │ │ │ - bicseq ip, sl, r4, ror r1 │ │ │ │ + bicseq ip, sl, r4, lsr #3 │ │ │ │ + bicseq ip, sl, ip, ror r1 │ │ │ │ + bicseq ip, sl, ip, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16a19c <__cxa_atexit@plt+0x15eb28> │ │ │ │ @@ -359114,16 +359114,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, sl, r0, lsl #2 │ │ │ │ - ldrsheq ip, [sl] │ │ │ │ + ldrsheq ip, [sl, #8] │ │ │ │ + bicseq ip, sl, r8, ror #1 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -359182,17 +359182,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq ip, sl, ip, lsr r0 │ │ │ │ - bicseq ip, sl, r4, lsl r0 │ │ │ │ - bicseq ip, sl, r4 │ │ │ │ + bicseq ip, sl, r4, lsr r0 │ │ │ │ + bicseq ip, sl, ip │ │ │ │ + ldrsheq fp, [sl, #252] @ 0xfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16a30c <__cxa_atexit@plt+0x15ec98> │ │ │ │ @@ -359206,31 +359206,31 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01dabf90 │ │ │ │ - bicseq fp, sl, r0, lsl #31 │ │ │ │ + bicseq fp, sl, r8, lsl #31 │ │ │ │ + bicseq fp, sl, r8, ror pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16a350 <__cxa_atexit@plt+0x15ecdc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 16a358 <__cxa_atexit@plt+0x15ece4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, sl, r0, lsr pc │ │ │ │ + bicseq fp, sl, r8, lsr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -359256,18 +359256,18 @@ │ │ │ │ bhi 16a3e4 <__cxa_atexit@plt+0x15ed70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 16a3ec <__cxa_atexit@plt+0x15ed78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dabe9c │ │ │ │ + @ instruction: 0x01dabe94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -359437,15 +359437,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 16a6b4 <__cxa_atexit@plt+0x15f040> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq fp, [sl, #180] @ 0xb4 │ │ │ │ + bicseq fp, sl, ip, asr #23 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16a76c <__cxa_atexit@plt+0x15f0f8> │ │ │ │ ldr lr, [pc, #160] @ 16a778 <__cxa_atexit@plt+0x15f104> │ │ │ │ @@ -359487,15 +359487,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq fp, sl, ip, ror fp │ │ │ │ + bicseq fp, sl, r4, ror fp │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -359555,15 +359555,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq fp, sl, ip, lsr sl │ │ │ │ + bicseq fp, sl, r4, lsr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -359602,15 +359602,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 16a948 <__cxa_atexit@plt+0x15f2d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, sl, r0, asr #18 │ │ │ │ + bicseq fp, sl, r8, lsr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16aa00 <__cxa_atexit@plt+0x15f38c> │ │ │ │ ldr lr, [pc, #160] @ 16aa0c <__cxa_atexit@plt+0x15f398> │ │ │ │ @@ -359652,15 +359652,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq fp, sl, r8, ror #17 │ │ │ │ + bicseq fp, sl, r0, ror #17 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -359720,15 +359720,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq fp, sl, r8, lsr #15 │ │ │ │ + bicseq fp, sl, r0, lsr #15 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -359814,15 +359814,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r9, r6, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #80] @ 16ace4 <__cxa_atexit@plt+0x15f670> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r0 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 16acbc <__cxa_atexit@plt+0x15f648> │ │ │ │ mov r7, #32 │ │ │ │ @@ -359913,15 +359913,15 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [pc, #116] @ 16ae90 <__cxa_atexit@plt+0x15f81c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, ip │ │ │ │ mov fp, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #80] @ 16ae80 <__cxa_atexit@plt+0x15f80c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ mov fp, r8 │ │ │ │ @@ -359932,15 +359932,15 @@ │ │ │ │ ldr r7, [pc, #32] @ 16ae7c <__cxa_atexit@plt+0x15f808> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ mov r8, ip │ │ │ │ bx r2 │ │ │ │ - bicseq fp, sl, r4, asr #10 │ │ │ │ + bicseq fp, sl, ip, lsr r5 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ biceq sl, r4, ip, asr #10 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffe09c │ │ │ │ @ instruction: 0xffffe404 │ │ │ │ biceq sl, r4, r4, lsl #11 │ │ │ │ @@ -360054,17 +360054,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01dab29c │ │ │ │ - bicseq fp, sl, r4, ror r2 │ │ │ │ - bicseq fp, sl, r4, ror #4 │ │ │ │ + @ instruction: 0x01dab294 │ │ │ │ + bicseq fp, sl, ip, ror #4 │ │ │ │ + bicseq fp, sl, ip, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16b0ac <__cxa_atexit@plt+0x15fa38> │ │ │ │ @@ -360078,16 +360078,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq fp, [sl, #16] │ │ │ │ - bicseq fp, sl, r0, ror #3 │ │ │ │ + bicseq fp, sl, r8, ror #3 │ │ │ │ + ldrsbeq fp, [sl, #24] │ │ │ │ biceq r9, r4, r8, ror r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16b100 <__cxa_atexit@plt+0x15fa8c> │ │ │ │ ldr r2, [pc, #40] @ 16b108 <__cxa_atexit@plt+0x15fa94> │ │ │ │ @@ -360099,15 +360099,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b176ac <__cxa_atexit@plt+0x1b0c038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq fp, sl, r8, lsl #3 │ │ │ │ + bicseq fp, sl, r0, lsl #3 │ │ │ │ biceq r9, r4, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -360123,15 +360123,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ b 1704634 <__cxa_atexit@plt+0x16f8fc0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - bicseq fp, sl, r4, asr #4 │ │ │ │ + bicseq fp, sl, ip, lsr r2 │ │ │ │ biceq r9, r4, r0, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16b1fc <__cxa_atexit@plt+0x15fb88> │ │ │ │ ldr r2, [pc, #136] @ 16b218 <__cxa_atexit@plt+0x15fba4> │ │ │ │ @@ -360167,17 +360167,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrsbeq fp, [sl, #8] │ │ │ │ + ldrsbeq fp, [sl] │ │ │ │ strheq r9, [r4, #64] @ 0x40 │ │ │ │ - bicseq fp, sl, ip, lsr #1 │ │ │ │ + bicseq fp, sl, r4, lsr #1 │ │ │ │ biceq r9, r4, r8, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -360193,15 +360193,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r9, r4, r8, lsr #8 │ │ │ │ - bicseq fp, sl, r4, lsr #32 │ │ │ │ + bicseq fp, sl, ip, lsl r0 │ │ │ │ biceq r9, r4, r8, ror #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16b314 <__cxa_atexit@plt+0x15fca0> │ │ │ │ ldr r2, [pc, #136] @ 16b330 <__cxa_atexit@plt+0x15fcbc> │ │ │ │ @@ -360237,17 +360237,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq sl, sl, r0, asr #31 │ │ │ │ + ldrheq sl, [sl, #248] @ 0xf8 │ │ │ │ @ instruction: 0x01c49398 │ │ │ │ - @ instruction: 0x01daaf94 │ │ │ │ + bicseq sl, sl, ip, lsl #31 │ │ │ │ biceq r9, r4, r0, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -360263,15 +360263,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r9, r4, r0, lsl r3 │ │ │ │ - bicseq sl, sl, ip, lsl #30 │ │ │ │ + bicseq sl, sl, r4, lsl #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16b42c <__cxa_atexit@plt+0x15fdb8> │ │ │ │ ldr lr, [pc, #140] @ 16b44c <__cxa_atexit@plt+0x15fdd8> │ │ │ │ @@ -360308,16 +360308,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq sl, sl, r4, lsr #29 │ │ │ │ - bicseq sl, sl, r0, ror lr │ │ │ │ + @ instruction: 0x01daae9c │ │ │ │ + bicseq sl, sl, r8, ror #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16b498 <__cxa_atexit@plt+0x15fe24> │ │ │ │ @@ -360329,15 +360329,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq sl, [sl, #212] @ 0xd4 │ │ │ │ + bicseq sl, sl, ip, ror #27 │ │ │ │ @ instruction: 0x01c49190 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16b4e8 <__cxa_atexit@plt+0x15fe74> │ │ │ │ ldr r2, [pc, #40] @ 16b4f0 <__cxa_atexit@plt+0x15fe7c> │ │ │ │ @@ -360349,15 +360349,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b176ac <__cxa_atexit@plt+0x1b0c038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq sl, sl, r0, lsr #27 │ │ │ │ + @ instruction: 0x01daad98 │ │ │ │ biceq r9, r4, r0, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -360373,30 +360373,30 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ b 1704634 <__cxa_atexit@plt+0x16f8fc0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - bicseq sl, sl, ip, asr lr │ │ │ │ + bicseq sl, sl, r4, asr lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16b588 <__cxa_atexit@plt+0x15ff14> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 16b590 <__cxa_atexit@plt+0x15ff1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq sl, [sl, #200] @ 0xc8 │ │ │ │ + ldrsheq sl, [sl, #192] @ 0xc0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16b64c <__cxa_atexit@plt+0x15ffd8> │ │ │ │ ldr lr, [pc, #164] @ 16b658 <__cxa_atexit@plt+0x15ffe4> │ │ │ │ @@ -360439,15 +360439,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - bicseq sl, sl, r0, lsr #25 │ │ │ │ + @ instruction: 0x01daac98 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -360539,18 +360539,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - bicseq sl, sl, ip, lsr #22 │ │ │ │ - bicseq sl, sl, r4, ror fp │ │ │ │ - bicseq sl, sl, ip, ror #21 │ │ │ │ - ldrsbeq sl, [sl, #160] @ 0xa0 │ │ │ │ + bicseq sl, sl, r4, lsr #22 │ │ │ │ + bicseq sl, sl, ip, ror #22 │ │ │ │ + bicseq sl, sl, r4, ror #21 │ │ │ │ + bicseq sl, sl, r8, asr #21 │ │ │ │ biceq r8, r4, r4, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16b878 <__cxa_atexit@plt+0x160204> │ │ │ │ ldr r2, [pc, #120] @ 16b894 <__cxa_atexit@plt+0x160220> │ │ │ │ @@ -360583,15 +360583,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ biceq r8, r4, r4, lsr lr │ │ │ │ - bicseq sl, sl, r0, lsr sl │ │ │ │ + bicseq sl, sl, r8, lsr #20 │ │ │ │ ldrdeq r8, [r4, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -360607,15 +360607,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r8, [r4, #208] @ 0xd0 │ │ │ │ - bicseq sl, sl, ip, lsr #19 │ │ │ │ + bicseq sl, sl, r4, lsr #19 │ │ │ │ biceq r8, r4, r0, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16b97c <__cxa_atexit@plt+0x160308> │ │ │ │ ldr r2, [pc, #120] @ 16b998 <__cxa_atexit@plt+0x160324> │ │ │ │ @@ -360648,15 +360648,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ biceq r8, r4, r0, lsr sp │ │ │ │ - bicseq sl, sl, ip, lsr #18 │ │ │ │ + bicseq sl, sl, r4, lsr #18 │ │ │ │ biceq r8, r4, ip, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -360672,15 +360672,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r8, r4, ip, lsr #25 │ │ │ │ - bicseq sl, sl, r8, lsr #17 │ │ │ │ + bicseq sl, sl, r0, lsr #17 │ │ │ │ biceq r9, r4, r8, ror #20 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16bc48 <__cxa_atexit@plt+0x1605d4> │ │ │ │ @@ -361341,15 +361341,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 16c474 <__cxa_atexit@plt+0x160e00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, sl, r4, lsl lr │ │ │ │ + bicseq r9, sl, ip, lsl #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16c52c <__cxa_atexit@plt+0x160eb8> │ │ │ │ ldr lr, [pc, #160] @ 16c538 <__cxa_atexit@plt+0x160ec4> │ │ │ │ @@ -361391,15 +361391,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrheq r9, [sl, #220] @ 0xdc │ │ │ │ + ldrheq r9, [sl, #212] @ 0xd4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -361459,15 +361459,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r9, sl, ip, ror ip │ │ │ │ + bicseq r9, sl, r4, ror ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -361778,15 +361778,15 @@ │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r5, r5, #12 │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, ip │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #48] @ 16cb90 <__cxa_atexit@plt+0x16151c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #44] @ 16cb94 <__cxa_atexit@plt+0x161520> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -361878,15 +361878,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #5 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r9, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r7, [pc, #116] @ 16cd58 <__cxa_atexit@plt+0x1616e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -361904,15 +361904,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r6, r6, #1 │ │ │ │ str r6, [r5, #4]! │ │ │ │ stmib r5, {r1, ip} │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, sl, r4, lsr #13 │ │ │ │ + @ instruction: 0x01da969c │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ biceq r7, r4, r0, lsr r9 │ │ │ │ biceq r8, r4, r0, asr #10 │ │ │ │ biceq r7, r4, r0, ror #20 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffef7ec │ │ │ │ @@ -362000,15 +362000,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 16cec0 <__cxa_atexit@plt+0x16184c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, sl, r8, asr #7 │ │ │ │ + bicseq r9, sl, r0, asr #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16cf78 <__cxa_atexit@plt+0x161904> │ │ │ │ ldr lr, [pc, #160] @ 16cf84 <__cxa_atexit@plt+0x161910> │ │ │ │ @@ -362050,15 +362050,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r9, sl, r0, ror r3 │ │ │ │ + bicseq r9, sl, r8, ror #6 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -362118,15 +362118,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r9, sl, r0, lsr r2 │ │ │ │ + bicseq r9, sl, r8, lsr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -362437,15 +362437,15 @@ │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r5, r5, #12 │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, ip │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #48] @ 16d5dc <__cxa_atexit@plt+0x161f68> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #44] @ 16d5e0 <__cxa_atexit@plt+0x161f6c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -362537,15 +362537,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #5 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r9, ip │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r7, [pc, #116] @ 16d7a4 <__cxa_atexit@plt+0x162130> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -362563,15 +362563,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r6, r6, #1 │ │ │ │ str r6, [r5, #4]! │ │ │ │ stmib r5, {r1, ip} │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, sl, r8, asr ip │ │ │ │ + bicseq r8, sl, r0, asr ip │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ ldrdeq r6, [r4, #236] @ 0xec │ │ │ │ strheq r7, [r4, #168] @ 0xa8 │ │ │ │ biceq r7, r4, r4, lsl r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffeeda0 │ │ │ │ @@ -362697,15 +362697,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - bicseq r8, sl, r4, ror #18 │ │ │ │ + bicseq r8, sl, ip, asr r9 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 16da20 <__cxa_atexit@plt+0x1623ac> │ │ │ │ @@ -362781,15 +362781,15 @@ │ │ │ │ beq 16db14 <__cxa_atexit@plt+0x1624a0> │ │ │ │ ldr r2, [pc, #72] @ 16db2c <__cxa_atexit@plt+0x1624b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -362821,15 +362821,15 @@ │ │ │ │ beq 16dba8 <__cxa_atexit@plt+0x162534> │ │ │ │ ldr r3, [pc, #56] @ 16dbbc <__cxa_atexit@plt+0x162548> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -362850,29 +362850,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 16dc18 <__cxa_atexit@plt+0x1625a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 16dc44 <__cxa_atexit@plt+0x1625d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 16dce0 <__cxa_atexit@plt+0x16266c> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -362894,15 +362894,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 16dcec <__cxa_atexit@plt+0x162678> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -362929,15 +362929,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 16dd54 <__cxa_atexit@plt+0x1626e0> │ │ │ │ ldr r3, [pc, #44] @ 16dd64 <__cxa_atexit@plt+0x1626f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -362953,29 +362953,29 @@ │ │ │ │ beq 16dda8 <__cxa_atexit@plt+0x162734> │ │ │ │ ldr r3, [pc, #32] @ 16ddb4 <__cxa_atexit@plt+0x162740> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 16dde0 <__cxa_atexit@plt+0x16276c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 16de88 <__cxa_atexit@plt+0x162814> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -363001,15 +363001,15 @@ │ │ │ │ beq 16de80 <__cxa_atexit@plt+0x16280c> │ │ │ │ ldr r5, [pc, #64] @ 16de94 <__cxa_atexit@plt+0x162820> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -363038,15 +363038,15 @@ │ │ │ │ beq 16df08 <__cxa_atexit@plt+0x162894> │ │ │ │ ldr r2, [pc, #48] @ 16df18 <__cxa_atexit@plt+0x1628a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -363065,29 +363065,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 16df74 <__cxa_atexit@plt+0x162900> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 16dfa0 <__cxa_atexit@plt+0x16292c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 16e01c <__cxa_atexit@plt+0x1629a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -363112,15 +363112,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01da829c │ │ │ │ + @ instruction: 0x01da8294 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16e060 <__cxa_atexit@plt+0x1629ec> │ │ │ │ @@ -363131,15 +363131,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, sl, ip, lsr #4 │ │ │ │ + bicseq r8, sl, r4, lsr #4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -363209,15 +363209,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - bicseq r8, sl, r4, ror #2 │ │ │ │ + bicseq r8, sl, ip, asr r1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 16e220 <__cxa_atexit@plt+0x162bac> │ │ │ │ @@ -363293,15 +363293,15 @@ │ │ │ │ beq 16e314 <__cxa_atexit@plt+0x162ca0> │ │ │ │ ldr r2, [pc, #72] @ 16e32c <__cxa_atexit@plt+0x162cb8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -363333,15 +363333,15 @@ │ │ │ │ beq 16e3a8 <__cxa_atexit@plt+0x162d34> │ │ │ │ ldr r3, [pc, #56] @ 16e3bc <__cxa_atexit@plt+0x162d48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -363362,29 +363362,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 16e418 <__cxa_atexit@plt+0x162da4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 16e444 <__cxa_atexit@plt+0x162dd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 16e4e0 <__cxa_atexit@plt+0x162e6c> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -363406,15 +363406,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 16e4ec <__cxa_atexit@plt+0x162e78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -363441,15 +363441,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 16e554 <__cxa_atexit@plt+0x162ee0> │ │ │ │ ldr r3, [pc, #44] @ 16e564 <__cxa_atexit@plt+0x162ef0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -363465,29 +363465,29 @@ │ │ │ │ beq 16e5a8 <__cxa_atexit@plt+0x162f34> │ │ │ │ ldr r3, [pc, #32] @ 16e5b4 <__cxa_atexit@plt+0x162f40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 16e5e0 <__cxa_atexit@plt+0x162f6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 16e688 <__cxa_atexit@plt+0x163014> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -363513,15 +363513,15 @@ │ │ │ │ beq 16e680 <__cxa_atexit@plt+0x16300c> │ │ │ │ ldr r5, [pc, #64] @ 16e694 <__cxa_atexit@plt+0x163020> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -363550,15 +363550,15 @@ │ │ │ │ beq 16e708 <__cxa_atexit@plt+0x163094> │ │ │ │ ldr r2, [pc, #48] @ 16e718 <__cxa_atexit@plt+0x1630a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -363577,29 +363577,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 16e774 <__cxa_atexit@plt+0x163100> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 16e7a0 <__cxa_atexit@plt+0x16312c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 16e81c <__cxa_atexit@plt+0x1631a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -363624,15 +363624,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01da7a9c │ │ │ │ + @ instruction: 0x01da7a94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16e860 <__cxa_atexit@plt+0x1631ec> │ │ │ │ @@ -363643,15 +363643,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, sl, ip, lsr #20 │ │ │ │ + bicseq r7, sl, r4, lsr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -363735,15 +363735,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - bicseq r7, sl, r4, ror #18 │ │ │ │ + bicseq r7, sl, ip, asr r9 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 16ea58 <__cxa_atexit@plt+0x1633e4> │ │ │ │ @@ -363885,15 +363885,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 16ec48 <__cxa_atexit@plt+0x1635d4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq pc, r0, ip, lsl #16 │ │ │ │ @@ -363912,15 +363912,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 16ecb4 <__cxa_atexit@plt+0x163640> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r1, r0, fp, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -363928,15 +363928,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq pc, r0, fp, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 16ed88 <__cxa_atexit@plt+0x163714> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -363961,15 +363961,15 @@ │ │ │ │ beq 16ed80 <__cxa_atexit@plt+0x16370c> │ │ │ │ ldr r5, [pc, #64] @ 16ed94 <__cxa_atexit@plt+0x163720> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -363996,15 +363996,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 16ee00 <__cxa_atexit@plt+0x16378c> │ │ │ │ ldr r3, [pc, #44] @ 16ee10 <__cxa_atexit@plt+0x16379c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -364021,29 +364021,29 @@ │ │ │ │ beq 16ee58 <__cxa_atexit@plt+0x1637e4> │ │ │ │ ldr r3, [pc, #32] @ 16ee64 <__cxa_atexit@plt+0x1637f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r1, r0, sl, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 16ee90 <__cxa_atexit@plt+0x16381c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r7, r0, sl, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 16ef38 <__cxa_atexit@plt+0x1638c4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -364069,15 +364069,15 @@ │ │ │ │ beq 16ef30 <__cxa_atexit@plt+0x1638bc> │ │ │ │ ldr r5, [pc, #64] @ 16ef44 <__cxa_atexit@plt+0x1638d0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ str r5, [r3, #40] @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -364106,15 +364106,15 @@ │ │ │ │ beq 16efb8 <__cxa_atexit@plt+0x163944> │ │ │ │ ldr r2, [pc, #48] @ 16efc8 <__cxa_atexit@plt+0x163954> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -364133,29 +364133,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 16f024 <__cxa_atexit@plt+0x1639b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #32]! │ │ │ │ ldr r3, [pc, #20] @ 16f050 <__cxa_atexit@plt+0x1639dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 16f0cc <__cxa_atexit@plt+0x163a58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -364180,15 +364180,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r7, sl, ip, ror #3 │ │ │ │ + bicseq r7, sl, r4, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16f110 <__cxa_atexit@plt+0x163a9c> │ │ │ │ @@ -364199,15 +364199,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, sl, ip, ror r1 │ │ │ │ + bicseq r7, sl, r4, ror r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -364307,15 +364307,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - bicseq r7, sl, r4, ror r0 │ │ │ │ + bicseq r7, sl, ip, rrx │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 16f348 <__cxa_atexit@plt+0x163cd4> │ │ │ │ @@ -364457,15 +364457,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 16f538 <__cxa_atexit@plt+0x163ec4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq pc, r0, ip, lsl #16 │ │ │ │ @@ -364484,15 +364484,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 16f5a4 <__cxa_atexit@plt+0x163f30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r1, r0, fp, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -364500,15 +364500,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq pc, r0, fp, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 16f678 <__cxa_atexit@plt+0x164004> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -364533,15 +364533,15 @@ │ │ │ │ beq 16f670 <__cxa_atexit@plt+0x163ffc> │ │ │ │ ldr r5, [pc, #64] @ 16f684 <__cxa_atexit@plt+0x164010> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -364568,15 +364568,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 16f6f0 <__cxa_atexit@plt+0x16407c> │ │ │ │ ldr r3, [pc, #44] @ 16f700 <__cxa_atexit@plt+0x16408c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -364593,29 +364593,29 @@ │ │ │ │ beq 16f748 <__cxa_atexit@plt+0x1640d4> │ │ │ │ ldr r3, [pc, #32] @ 16f754 <__cxa_atexit@plt+0x1640e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r1, r0, sl, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 16f780 <__cxa_atexit@plt+0x16410c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r7, r0, sl, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 16f828 <__cxa_atexit@plt+0x1641b4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -364641,15 +364641,15 @@ │ │ │ │ beq 16f820 <__cxa_atexit@plt+0x1641ac> │ │ │ │ ldr r5, [pc, #64] @ 16f834 <__cxa_atexit@plt+0x1641c0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ str r5, [r3, #40] @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -364678,15 +364678,15 @@ │ │ │ │ beq 16f8a8 <__cxa_atexit@plt+0x164234> │ │ │ │ ldr r2, [pc, #48] @ 16f8b8 <__cxa_atexit@plt+0x164244> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -364705,29 +364705,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 16f914 <__cxa_atexit@plt+0x1642a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #32]! │ │ │ │ ldr r3, [pc, #20] @ 16f940 <__cxa_atexit@plt+0x1642cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 16f9bc <__cxa_atexit@plt+0x164348> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -364752,15 +364752,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsheq r6, [sl, #140] @ 0x8c │ │ │ │ + ldrsheq r6, [sl, #132] @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16fa00 <__cxa_atexit@plt+0x16438c> │ │ │ │ @@ -364771,15 +364771,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, sl, ip, lsl #17 │ │ │ │ + bicseq r6, sl, r4, lsl #17 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -364985,15 +364985,15 @@ │ │ │ │ str r1, [r6, #116] @ 0x74 │ │ │ │ str r4, [r6, #120] @ 0x78 │ │ │ │ add r9, lr, #2 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, sl │ │ │ │ mov r6, ip │ │ │ │ ldr sl, [sp, #12] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r0, #48]! @ 0x30 │ │ │ │ ldr r3, [r0, #-4] │ │ │ │ str r3, [r0] │ │ │ │ str r1, [r0, #4] │ │ │ │ sub fp, r0, #8 │ │ │ │ cmp lr, fp │ │ │ │ @@ -365025,15 +365025,15 @@ │ │ │ │ add r9, r6, #2 │ │ │ │ mov r5, fp │ │ │ │ mov r6, sl │ │ │ │ ldr r8, [pc, #164] @ 16fea0 <__cxa_atexit@plt+0x16482c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r0 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ mov fp, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, r2 │ │ │ │ mov sl, r6 │ │ │ │ @@ -365167,15 +365167,15 @@ │ │ │ │ str r0, [r1, #28] │ │ │ │ str r9, [r1, #32] │ │ │ │ str lr, [r1, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r1 │ │ │ │ b 170050 <__cxa_atexit@plt+0x1649dc> │ │ │ │ mov r5, #80 @ 0x50 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ @@ -365192,21 +365192,21 @@ │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ @ instruction: 0xffffe114 │ │ │ │ @ instruction: 0xffffe8fc │ │ │ │ biceq r5, r4, ip, lsr #1 │ │ │ │ - ldrsheq r6, [sl, #36] @ 0x24 │ │ │ │ + bicseq r6, sl, ip, ror #5 │ │ │ │ @ instruction: 0xffff5c24 │ │ │ │ @ instruction: 0xffff5ccc │ │ │ │ - bicseq r6, sl, ip, lsl #7 │ │ │ │ - bicseq r6, sl, r8, lsl #5 │ │ │ │ - ldrsheq r6, [sl, #36] @ 0x24 │ │ │ │ - ldrsheq r6, [sl, #32] │ │ │ │ + bicseq r6, sl, r4, lsl #7 │ │ │ │ + bicseq r6, sl, r0, lsl #5 │ │ │ │ + bicseq r6, sl, ip, ror #5 │ │ │ │ + bicseq r6, sl, r8, ror #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17014c <__cxa_atexit@plt+0x164ad8> │ │ │ │ ldr lr, [pc, #124] @ 170154 <__cxa_atexit@plt+0x164ae0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -365238,15 +365238,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r6, sl, r4, lsl #3 │ │ │ │ + bicseq r6, sl, ip, ror r1 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 170198 <__cxa_atexit@plt+0x164b24> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -365290,15 +365290,15 @@ │ │ │ │ beq 170248 <__cxa_atexit@plt+0x164bd4> │ │ │ │ ldr r2, [pc, #72] @ 170260 <__cxa_atexit@plt+0x164bec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -365330,15 +365330,15 @@ │ │ │ │ beq 1702dc <__cxa_atexit@plt+0x164c68> │ │ │ │ ldr r3, [pc, #56] @ 1702f0 <__cxa_atexit@plt+0x164c7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -365359,29 +365359,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 17034c <__cxa_atexit@plt+0x164cd8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 170378 <__cxa_atexit@plt+0x164d04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 170414 <__cxa_atexit@plt+0x164da0> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -365403,15 +365403,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 170420 <__cxa_atexit@plt+0x164dac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -365438,15 +365438,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 170488 <__cxa_atexit@plt+0x164e14> │ │ │ │ ldr r3, [pc, #44] @ 170498 <__cxa_atexit@plt+0x164e24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -365462,29 +365462,29 @@ │ │ │ │ beq 1704dc <__cxa_atexit@plt+0x164e68> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 1704e8 <__cxa_atexit@plt+0x164e74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 170514 <__cxa_atexit@plt+0x164ea0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 170590 <__cxa_atexit@plt+0x164f1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -365509,15 +365509,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r5, sl, r8, lsr #26 │ │ │ │ + bicseq r5, sl, r0, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1705d4 <__cxa_atexit@plt+0x164f60> │ │ │ │ @@ -365528,15 +365528,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r5, [sl, #200] @ 0xc8 │ │ │ │ + ldrheq r5, [sl, #192] @ 0xc0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -365677,15 +365677,15 @@ │ │ │ │ b 170844 <__cxa_atexit@plt+0x1651d0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - bicseq r5, sl, ip, ror #20 │ │ │ │ + bicseq r5, sl, r4, ror #20 │ │ │ │ biceq r4, r4, ip, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr lr, [pc, #112] @ 1708c8 <__cxa_atexit@plt+0x165254> │ │ │ │ @@ -365790,17 +365790,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r4, r4, r8, asr #15 │ │ │ │ - ldrheq r5, [sl, #140] @ 0x8c │ │ │ │ - bicseq r5, sl, r8, lsl #18 │ │ │ │ + ldrheq r5, [sl, #132] @ 0x84 │ │ │ │ bicseq r5, sl, r0, lsl #18 │ │ │ │ + ldrsheq r5, [sl, #136] @ 0x88 │ │ │ │ biceq r3, r4, r4, lsr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 170a44 <__cxa_atexit@plt+0x1653d0> │ │ │ │ ldr r2, [pc, #40] @ 170a4c <__cxa_atexit@plt+0x1653d8> │ │ │ │ @@ -365812,15 +365812,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b176ac <__cxa_atexit@plt+0x1b0c038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq r5, sl, r4, asr #16 │ │ │ │ + bicseq r5, sl, ip, lsr r8 │ │ │ │ biceq r3, r4, r4, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -365836,15 +365836,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ b 1704634 <__cxa_atexit@plt+0x16f8fc0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - bicseq r5, sl, r0, lsl #18 │ │ │ │ + ldrsheq r5, [sl, #136] @ 0x88 │ │ │ │ strheq r3, [r4, #188] @ 0xbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 170b40 <__cxa_atexit@plt+0x1654cc> │ │ │ │ ldr r2, [pc, #136] @ 170b5c <__cxa_atexit@plt+0x1654e8> │ │ │ │ @@ -365880,17 +365880,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01da5794 │ │ │ │ + bicseq r5, sl, ip, lsl #15 │ │ │ │ biceq r3, r4, ip, ror #22 │ │ │ │ - bicseq r5, sl, r8, ror #14 │ │ │ │ + bicseq r5, sl, r0, ror #14 │ │ │ │ biceq r3, r4, r4, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -365906,15 +365906,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r3, r4, r4, ror #21 │ │ │ │ - bicseq r5, sl, r0, ror #13 │ │ │ │ + ldrsbeq r5, [sl, #104] @ 0x68 │ │ │ │ biceq r3, r4, r4, lsr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 170c58 <__cxa_atexit@plt+0x1655e4> │ │ │ │ ldr r2, [pc, #136] @ 170c74 <__cxa_atexit@plt+0x165600> │ │ │ │ @@ -365950,17 +365950,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq r5, sl, ip, ror r6 │ │ │ │ + bicseq r5, sl, r4, ror r6 │ │ │ │ biceq r3, r4, r4, asr sl │ │ │ │ - bicseq r5, sl, r0, asr r6 │ │ │ │ + bicseq r5, sl, r8, asr #12 │ │ │ │ biceq r3, r4, ip, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -365976,30 +365976,30 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r3, r4, ip, asr #19 │ │ │ │ - bicseq r5, sl, r8, asr #11 │ │ │ │ + bicseq r5, sl, r0, asr #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 170d14 <__cxa_atexit@plt+0x1656a0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 170d1c <__cxa_atexit@plt+0x1656a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, sl, ip, ror #10 │ │ │ │ + bicseq r5, sl, r4, ror #10 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 170e00 <__cxa_atexit@plt+0x16578c> │ │ │ │ ldr lr, [pc, #204] @ 170e0c <__cxa_atexit@plt+0x165798> │ │ │ │ @@ -366052,15 +366052,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - bicseq r5, sl, r0, lsl r5 │ │ │ │ + bicseq r5, sl, r8, lsl #10 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -366169,17 +366169,17 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - ldrsheq r5, [sl, #32] │ │ │ │ - bicseq r5, sl, ip, ror #6 │ │ │ │ - bicseq r5, sl, r8, asr #6 │ │ │ │ + bicseq r5, sl, r8, ror #5 │ │ │ │ + bicseq r5, sl, r4, ror #6 │ │ │ │ + bicseq r5, sl, r0, asr #6 │ │ │ │ biceq r3, r4, r8, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 171030 <__cxa_atexit@plt+0x1659bc> │ │ │ │ ldr r2, [pc, #40] @ 171038 <__cxa_atexit@plt+0x1659c4> │ │ │ │ @@ -366191,15 +366191,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b176ac <__cxa_atexit@plt+0x1b0c038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq r5, sl, r8, asr r2 │ │ │ │ + bicseq r5, sl, r0, asr r2 │ │ │ │ strdeq r3, [r4, #88] @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -366215,30 +366215,30 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ b 1704634 <__cxa_atexit@plt+0x16f8fc0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - bicseq r5, sl, r4, lsl r3 │ │ │ │ + bicseq r5, sl, ip, lsl #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1710d0 <__cxa_atexit@plt+0x165a5c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1710d8 <__cxa_atexit@plt+0x165a64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r5, [sl, #16] │ │ │ │ + bicseq r5, sl, r8, lsr #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 171194 <__cxa_atexit@plt+0x165b20> │ │ │ │ ldr lr, [pc, #164] @ 1711a0 <__cxa_atexit@plt+0x165b2c> │ │ │ │ @@ -366281,15 +366281,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - bicseq r5, sl, r8, asr r1 │ │ │ │ + bicseq r5, sl, r0, asr r1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -366381,18 +366381,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - bicseq r4, sl, r4, ror #31 │ │ │ │ - bicseq r5, sl, ip, lsr #32 │ │ │ │ - bicseq r4, sl, r4, lsr #31 │ │ │ │ - bicseq r4, sl, r8, lsl #31 │ │ │ │ + ldrsbeq r4, [sl, #252] @ 0xfc │ │ │ │ + bicseq r5, sl, r4, lsr #32 │ │ │ │ + @ instruction: 0x01da4f9c │ │ │ │ + bicseq r4, sl, r0, lsl #31 │ │ │ │ biceq r3, r4, ip, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1713c0 <__cxa_atexit@plt+0x165d4c> │ │ │ │ ldr r2, [pc, #120] @ 1713dc <__cxa_atexit@plt+0x165d68> │ │ │ │ @@ -366425,15 +366425,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ biceq r3, r4, ip, ror #5 │ │ │ │ - bicseq r4, sl, r8, ror #29 │ │ │ │ + bicseq r4, sl, r0, ror #29 │ │ │ │ biceq r3, r4, r8, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -366449,15 +366449,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r3, r4, r8, ror #4 │ │ │ │ - bicseq r4, sl, r4, ror #28 │ │ │ │ + bicseq r4, sl, ip, asr lr │ │ │ │ biceq r3, r4, r8, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1714c4 <__cxa_atexit@plt+0x165e50> │ │ │ │ ldr r2, [pc, #120] @ 1714e0 <__cxa_atexit@plt+0x165e6c> │ │ │ │ @@ -366490,15 +366490,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ biceq r3, r4, r8, ror #3 │ │ │ │ - bicseq r4, sl, r4, ror #27 │ │ │ │ + ldrsbeq r4, [sl, #220] @ 0xdc │ │ │ │ biceq r3, r4, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -366514,15 +366514,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r3, r4, r4, ror #2 │ │ │ │ - bicseq r4, sl, r0, ror #26 │ │ │ │ + bicseq r4, sl, r8, asr sp │ │ │ │ ldrdeq r3, [r4, #236] @ 0xec │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 171760 <__cxa_atexit@plt+0x1660ec> │ │ │ │ @@ -367224,15 +367224,15 @@ │ │ │ │ beq 172080 <__cxa_atexit@plt+0x166a0c> │ │ │ │ ldr r2, [pc, #72] @ 172098 <__cxa_atexit@plt+0x166a24> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -367265,15 +367265,15 @@ │ │ │ │ beq 172118 <__cxa_atexit@plt+0x166aa4> │ │ │ │ ldr r3, [pc, #56] @ 17212c <__cxa_atexit@plt+0x166ab8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -367295,30 +367295,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 17218c <__cxa_atexit@plt+0x166b18> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01c4329c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1721bc <__cxa_atexit@plt+0x166b48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ biceq r3, r4, ip, ror #4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #136] @ 172260 <__cxa_atexit@plt+0x166bec> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -367464,15 +367464,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r1, [r5] │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @@ -367504,15 +367504,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 1724d8 <__cxa_atexit@plt+0x166e64> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ biceq r2, r4, r0, asr pc │ │ │ │ @@ -367531,15 +367531,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ biceq r2, r4, r8, ror #29 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -367547,15 +367547,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 172570 <__cxa_atexit@plt+0x166efc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strheq r2, [r4, #232] @ 0xe8 │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 172618 <__cxa_atexit@plt+0x166fa4> │ │ │ │ @@ -367581,15 +367581,15 @@ │ │ │ │ beq 172610 <__cxa_atexit@plt+0x166f9c> │ │ │ │ ldr r5, [pc, #64] @ 172624 <__cxa_atexit@plt+0x166fb0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -367617,15 +367617,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 172694 <__cxa_atexit@plt+0x167020> │ │ │ │ ldr r3, [pc, #44] @ 1726a4 <__cxa_atexit@plt+0x167030> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -367643,30 +367643,30 @@ │ │ │ │ beq 1726f0 <__cxa_atexit@plt+0x16707c> │ │ │ │ ldr r3, [pc, #32] @ 1726fc <__cxa_atexit@plt+0x167088> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ biceq r2, r4, ip, lsr #26 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 17272c <__cxa_atexit@plt+0x1670b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strdeq r2, [r4, #204] @ 0xcc │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #96] @ 1727a8 <__cxa_atexit@plt+0x167134> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -367878,15 +367878,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r3, sl, r4, asr #16 │ │ │ │ + bicseq r3, sl, ip, lsr r8 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 172ad8 <__cxa_atexit@plt+0x167464> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -367930,15 +367930,15 @@ │ │ │ │ beq 172b88 <__cxa_atexit@plt+0x167514> │ │ │ │ ldr r2, [pc, #72] @ 172ba0 <__cxa_atexit@plt+0x16752c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -367970,15 +367970,15 @@ │ │ │ │ beq 172c1c <__cxa_atexit@plt+0x1675a8> │ │ │ │ ldr r3, [pc, #56] @ 172c30 <__cxa_atexit@plt+0x1675bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -367999,29 +367999,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 172c8c <__cxa_atexit@plt+0x167618> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 172cb8 <__cxa_atexit@plt+0x167644> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 172d54 <__cxa_atexit@plt+0x1676e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -368043,15 +368043,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 172d60 <__cxa_atexit@plt+0x1676ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -368078,15 +368078,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 172dc8 <__cxa_atexit@plt+0x167754> │ │ │ │ ldr r3, [pc, #44] @ 172dd8 <__cxa_atexit@plt+0x167764> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -368102,29 +368102,29 @@ │ │ │ │ beq 172e1c <__cxa_atexit@plt+0x1677a8> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 172e28 <__cxa_atexit@plt+0x1677b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 172e54 <__cxa_atexit@plt+0x1677e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 172ed0 <__cxa_atexit@plt+0x16785c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -368149,15 +368149,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r3, sl, r8, ror #7 │ │ │ │ + bicseq r3, sl, r0, ror #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 172f14 <__cxa_atexit@plt+0x1678a0> │ │ │ │ @@ -368168,15 +368168,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r3, sl, r8, ror r3 │ │ │ │ + bicseq r3, sl, r0, ror r3 │ │ │ │ ldrdeq r2, [r4, #64] @ 0x40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -368244,15 +368244,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldrheq r3, [sl, #32] │ │ │ │ + bicseq r3, sl, r8, lsr #5 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 173090 <__cxa_atexit@plt+0x167a1c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -368362,15 +368362,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 17323c <__cxa_atexit@plt+0x167bc8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r3, r0, sl, lsl #28 │ │ │ │ @@ -368389,15 +368389,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 1732a8 <__cxa_atexit@plt+0x167c34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r9, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -368405,15 +368405,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r3, r0, r9, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 173380 <__cxa_atexit@plt+0x167d0c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -368439,15 +368439,15 @@ │ │ │ │ beq 173378 <__cxa_atexit@plt+0x167d04> │ │ │ │ ldr r5, [pc, #64] @ 17338c <__cxa_atexit@plt+0x167d18> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #32] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -368476,15 +368476,15 @@ │ │ │ │ beq 173400 <__cxa_atexit@plt+0x167d8c> │ │ │ │ ldr r2, [pc, #48] @ 173410 <__cxa_atexit@plt+0x167d9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -368503,29 +368503,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 17346c <__cxa_atexit@plt+0x167df8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #28]! │ │ │ │ ldr r3, [pc, #20] @ 173498 <__cxa_atexit@plt+0x167e24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 173514 <__cxa_atexit@plt+0x167ea0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -368550,15 +368550,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r2, sl, r4, lsr #27 │ │ │ │ + @ instruction: 0x01da2d9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 173558 <__cxa_atexit@plt+0x167ee4> │ │ │ │ @@ -368569,15 +368569,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, sl, r4, lsr sp │ │ │ │ + bicseq r2, sl, ip, lsr #26 │ │ │ │ biceq r1, r4, ip, lsl #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -368779,15 +368779,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 1738c0 <__cxa_atexit@plt+0x16824c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ biceq r1, r4, r4, ror #22 │ │ │ │ @@ -368807,15 +368807,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 173930 <__cxa_atexit@plt+0x1682bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ strdeq r1, [r4, #168] @ 0xa8 │ │ │ │ andeq r0, r0, ip, lsl #30 │ │ │ │ @@ -368824,15 +368824,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r1, r4, r4, asr #21 │ │ │ │ andeq r3, r1, ip, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 173a0c <__cxa_atexit@plt+0x168398> │ │ │ │ @@ -368858,15 +368858,15 @@ │ │ │ │ beq 173a04 <__cxa_atexit@plt+0x168390> │ │ │ │ ldr r5, [pc, #64] @ 173a18 <__cxa_atexit@plt+0x1683a4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -368894,15 +368894,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 173a88 <__cxa_atexit@plt+0x168414> │ │ │ │ ldr r3, [pc, #44] @ 173a98 <__cxa_atexit@plt+0x168424> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -368920,30 +368920,30 @@ │ │ │ │ beq 173ae4 <__cxa_atexit@plt+0x168470> │ │ │ │ ldr r3, [pc, #32] @ 173af0 <__cxa_atexit@plt+0x16847c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ biceq r1, r4, r8, lsr r9 │ │ │ │ andeq r0, r0, fp, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 173b20 <__cxa_atexit@plt+0x1684ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r9, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ biceq r1, r4, r8, lsl #18 │ │ │ │ andeq r9, r0, fp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 173bc0 <__cxa_atexit@plt+0x16854c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -369193,15 +369193,15 @@ │ │ │ │ str fp, [r6, #104] @ 0x68 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub sl, r3, #5 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, r3 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str sl, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -369224,15 +369224,15 @@ │ │ │ │ add r2, r6, #8 │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r0, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r6, #80 @ 0x50 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r6, [pc, #120] @ 174034 <__cxa_atexit@plt+0x1689c0> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #116] @ 174038 <__cxa_atexit@plt+0x1689c4> │ │ │ │ @@ -369373,15 +369373,15 @@ │ │ │ │ stm r5, {r0, r8, r9} │ │ │ │ str r1, [r8, #28] │ │ │ │ str r3, [r8, #32] │ │ │ │ str lr, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 174208 <__cxa_atexit@plt+0x168b94> │ │ │ │ mov r0, #76 @ 0x4c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ @@ -369400,36 +369400,36 @@ │ │ │ │ ldr sl, [sp, #12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe290 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ @ instruction: 0xffffe708 │ │ │ │ @ instruction: 0xffffedec │ │ │ │ strdeq r0, [r4, #224] @ 0xe0 │ │ │ │ - bicseq r2, sl, r8, lsr r1 │ │ │ │ + bicseq r2, sl, r0, lsr r1 │ │ │ │ @ instruction: 0xffff1a64 │ │ │ │ @ instruction: 0xffff1b0c │ │ │ │ - bicseq r2, sl, ip, asr #3 │ │ │ │ - bicseq r2, sl, r8, asr #1 │ │ │ │ - bicseq r2, sl, r4, lsr r1 │ │ │ │ - bicseq r2, sl, r0, lsr r1 │ │ │ │ + bicseq r2, sl, r4, asr #3 │ │ │ │ + bicseq r2, sl, r0, asr #1 │ │ │ │ + bicseq r2, sl, ip, lsr #2 │ │ │ │ + bicseq r2, sl, r8, lsr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1742ac <__cxa_atexit@plt+0x168c38> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1742b4 <__cxa_atexit@plt+0x168c40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r1, [sl, #244] @ 0xf4 │ │ │ │ + bicseq r1, sl, ip, asr #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17436c <__cxa_atexit@plt+0x168cf8> │ │ │ │ ldr lr, [pc, #160] @ 174378 <__cxa_atexit@plt+0x168d04> │ │ │ │ @@ -369471,15 +369471,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r1, sl, ip, ror pc │ │ │ │ + bicseq r1, sl, r4, ror pc │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -369539,15 +369539,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r1, sl, ip, lsr lr │ │ │ │ + bicseq r1, sl, r4, lsr lr │ │ │ │ biceq r0, r4, r8, lsr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -370042,30 +370042,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 174c78 <__cxa_atexit@plt+0x169604> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strheq r0, [r4, #112] @ 0x70 │ │ │ │ andeq r1, r0, fp, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 174ca8 <__cxa_atexit@plt+0x169634> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ biceq r0, r4, r0, lsl #15 │ │ │ │ andeq r4, r0, sl, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 174d48 <__cxa_atexit@plt+0x1696d4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -370771,15 +370771,15 @@ │ │ │ │ str sl, [r6, #92] @ 0x5c │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub sl, r3, #5 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, r3 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ str sl, [r5, #32] │ │ │ │ str r1, [r5, #44] @ 0x2c │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -370801,15 +370801,15 @@ │ │ │ │ add r2, r6, #8 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str r0, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r6, [pc, #120] @ 1758d8 <__cxa_atexit@plt+0x16a264> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #116] @ 1758dc <__cxa_atexit@plt+0x16a268> │ │ │ │ @@ -370946,15 +370946,15 @@ │ │ │ │ str r0, [r1, #28] │ │ │ │ str r9, [r1, #32] │ │ │ │ str lr, [r1, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r1 │ │ │ │ b 175a9c <__cxa_atexit@plt+0x16a428> │ │ │ │ mov r5, #72 @ 0x48 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -370971,21 +370971,21 @@ │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xffffc5d0 │ │ │ │ @ instruction: 0xffffe6b4 │ │ │ │ biceq pc, r3, r0, ror #12 │ │ │ │ - bicseq r0, sl, r8, lsr #17 │ │ │ │ + bicseq r0, sl, r0, lsr #17 │ │ │ │ @ instruction: 0xffff01d8 │ │ │ │ @ instruction: 0xffff0280 │ │ │ │ - bicseq r0, sl, r0, asr #18 │ │ │ │ - bicseq r0, sl, ip, lsr r8 │ │ │ │ - bicseq r0, sl, r8, lsr #17 │ │ │ │ - bicseq r0, sl, r4, lsr #17 │ │ │ │ + bicseq r0, sl, r8, lsr r9 │ │ │ │ + bicseq r0, sl, r4, lsr r8 │ │ │ │ + bicseq r0, sl, r0, lsr #17 │ │ │ │ + @ instruction: 0x01da089c │ │ │ │ biceq pc, r3, r4, asr r9 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 175c74 <__cxa_atexit@plt+0x16a600> │ │ │ │ @@ -371068,15 +371068,15 @@ │ │ │ │ str r0, [r6, #112] @ 0x70 │ │ │ │ sub r5, r5, #12 │ │ │ │ sub sl, r3, #5 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r3, r6 │ │ │ │ b 175c84 <__cxa_atexit@plt+0x16a610> │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -371224,15 +371224,15 @@ │ │ │ │ @ instruction: 0xffff515c │ │ │ │ @ instruction: 0xffff4e54 │ │ │ │ @ instruction: 0xffff6ff8 │ │ │ │ @ instruction: 0xffff7718 │ │ │ │ @ instruction: 0xffff7a20 │ │ │ │ @ instruction: 0xffff64a4 │ │ │ │ @ instruction: 0xffff6c90 │ │ │ │ - bicseq r0, sl, r8, lsl #11 │ │ │ │ + bicseq r0, sl, r0, lsl #11 │ │ │ │ biceq pc, r3, r4, lsr #10 │ │ │ │ @ instruction: 0x01a7cf01 │ │ │ │ biceq pc, r3, ip, lsl r5 @ │ │ │ │ biceq pc, r3, r8, lsl r5 @ │ │ │ │ biceq pc, r3, r8, lsr #12 │ │ │ │ biceq pc, r3, ip, lsl #11 │ │ │ │ @ instruction: 0x01a7cf61 │ │ │ │ @@ -371277,17 +371277,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r0, sl, r0, asr #6 │ │ │ │ - bicseq r0, sl, r8, lsl r3 │ │ │ │ - bicseq r0, sl, r8, lsl #6 │ │ │ │ + bicseq r0, sl, r8, lsr r3 │ │ │ │ + bicseq r0, sl, r0, lsl r3 │ │ │ │ + bicseq r0, sl, r0, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 176008 <__cxa_atexit@plt+0x16a994> │ │ │ │ @@ -371301,16 +371301,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01da0294 │ │ │ │ - bicseq r0, sl, r4, lsl #5 │ │ │ │ + bicseq r0, sl, ip, lsl #5 │ │ │ │ + bicseq r0, sl, ip, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 176074 <__cxa_atexit@plt+0x16aa00> │ │ │ │ ldr lr, [pc, #68] @ 17607c <__cxa_atexit@plt+0x16aa08> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -371328,15 +371328,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r0, sl, ip, lsr #4 │ │ │ │ + bicseq r0, sl, r4, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -371410,17 +371410,17 @@ │ │ │ │ b 1761b4 <__cxa_atexit@plt+0x16ab40> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - ldrsheq r0, [sl] │ │ │ │ + bicseq r0, sl, r8, ror #1 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - bicseq r0, sl, r0, lsr r1 │ │ │ │ + bicseq r0, sl, r8, lsr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -371452,15 +371452,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ b 176260 <__cxa_atexit@plt+0x16abec> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - bicseq r0, sl, r0, asr #32 │ │ │ │ + bicseq r0, sl, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 176300 <__cxa_atexit@plt+0x16ac8c> │ │ │ │ ldr r2, [pc, #136] @ 17631c <__cxa_atexit@plt+0x16aca8> │ │ │ │ @@ -371496,17 +371496,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrsbeq pc, [r9, #244] @ 0xf4 @ │ │ │ │ - bicseq pc, r9, ip, lsr #31 │ │ │ │ - @ instruction: 0x01d9ff9c │ │ │ │ + bicseq pc, r9, ip, asr #31 │ │ │ │ + bicseq pc, r9, r4, lsr #31 │ │ │ │ + @ instruction: 0x01d9ff94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 176374 <__cxa_atexit@plt+0x16ad00> │ │ │ │ @@ -371520,16 +371520,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r9, r8, lsr #30 │ │ │ │ - bicseq pc, r9, r8, lsl pc @ │ │ │ │ + bicseq pc, r9, r0, lsr #30 │ │ │ │ + bicseq pc, r9, r0, lsl pc @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 176414 <__cxa_atexit@plt+0x16ada0> │ │ │ │ ldr lr, [pc, #140] @ 176434 <__cxa_atexit@plt+0x16adc0> │ │ │ │ @@ -371566,16 +371566,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrheq pc, [r9, #236] @ 0xec @ │ │ │ │ - bicseq pc, r9, r8, lsl #29 │ │ │ │ + ldrheq pc, [r9, #228] @ 0xe4 @ │ │ │ │ + bicseq pc, r9, r0, lsl #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 176480 <__cxa_atexit@plt+0x16ae0c> │ │ │ │ @@ -371587,15 +371587,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r9, ip, lsl #28 │ │ │ │ + bicseq pc, r9, r4, lsl #28 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -371666,17 +371666,17 @@ │ │ │ │ mov r3, #20 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - bicseq pc, r9, ip, lsr #26 │ │ │ │ + bicseq pc, r9, r4, lsr #26 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - bicseq pc, r9, r8, lsl #27 │ │ │ │ + bicseq pc, r9, r0, lsl #27 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -371700,15 +371700,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 176654 <__cxa_atexit@plt+0x16afe0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - bicseq pc, r9, r8, ror ip @ │ │ │ │ + bicseq pc, r9, r0, ror ip @ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -371731,15 +371731,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - ldrsheq pc, [r9, #184] @ 0xb8 @ │ │ │ │ + ldrsheq pc, [r9, #176] @ 0xb0 @ │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 176764 <__cxa_atexit@plt+0x16b0f0> │ │ │ │ @@ -371852,28 +371852,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 1768f4 <__cxa_atexit@plt+0x16b280> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - bicseq pc, r9, ip, asr #20 │ │ │ │ + bicseq pc, r9, r4, asr #20 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ biceq lr, r3, r0, asr #24 │ │ │ │ biceq lr, r3, r0, ror #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -371901,15 +371901,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 176998 <__cxa_atexit@plt+0x16b324> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @@ -371932,15 +371932,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 176a04 <__cxa_atexit@plt+0x16b390> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ biceq lr, r3, r0, lsl #22 │ │ │ │ ldrdeq lr, [r3, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -371949,15 +371949,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 176a3c <__cxa_atexit@plt+0x16b3c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strheq lr, [r3, #172] @ 0xac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #68] @ 176a98 <__cxa_atexit@plt+0x16b424> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -371970,30 +371970,30 @@ │ │ │ │ beq 176a8c <__cxa_atexit@plt+0x16b418> │ │ │ │ ldr r3, [pc, #36] @ 176a9c <__cxa_atexit@plt+0x16b428> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 176ac8 <__cxa_atexit@plt+0x16b454> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 176b64 <__cxa_atexit@plt+0x16b4f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -372015,15 +372015,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 176b70 <__cxa_atexit@plt+0x16b4fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -372050,15 +372050,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 176bd8 <__cxa_atexit@plt+0x16b564> │ │ │ │ ldr r3, [pc, #44] @ 176be8 <__cxa_atexit@plt+0x16b574> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -372074,29 +372074,29 @@ │ │ │ │ beq 176c2c <__cxa_atexit@plt+0x16b5b8> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 176c38 <__cxa_atexit@plt+0x16b5c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 176c64 <__cxa_atexit@plt+0x16b5f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 176ce0 <__cxa_atexit@plt+0x16b66c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -372121,15 +372121,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsbeq pc, [r9, #88] @ 0x58 @ │ │ │ │ + ldrsbeq pc, [r9, #80] @ 0x50 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 176d24 <__cxa_atexit@plt+0x16b6b0> │ │ │ │ @@ -372140,15 +372140,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r9, r8, ror #10 │ │ │ │ + bicseq pc, r9, r0, ror #10 │ │ │ │ biceq lr, r3, r0, lsr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -372180,15 +372180,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 176dd0 <__cxa_atexit@plt+0x16b75c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq pc, [r9, #72] @ 0x48 @ │ │ │ │ + ldrheq pc, [r9, #64] @ 0x40 @ │ │ │ │ biceq lr, r3, r0, lsr #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 176e68 <__cxa_atexit@plt+0x16b7f4> │ │ │ │ ldr lr, [pc, #124] @ 176e70 <__cxa_atexit@plt+0x16b7fc> │ │ │ │ @@ -372221,15 +372221,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - bicseq pc, r9, r8, ror #8 │ │ │ │ + bicseq pc, r9, r0, ror #8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq lr, [r3, #40] @ 0x28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #44] @ 176ec0 <__cxa_atexit@plt+0x16b84c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -372417,15 +372417,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - bicseq pc, r9, ip, lsr r1 @ │ │ │ │ + bicseq pc, r9, r4, lsr r1 @ │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1771a8 <__cxa_atexit@plt+0x16bb34> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -372457,16 +372457,16 @@ │ │ │ │ cmp r2, r1 │ │ │ │ bge 17719c <__cxa_atexit@plt+0x16bb28> │ │ │ │ b 1771cc <__cxa_atexit@plt+0x16bb58> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r9, r4, lsr #1 │ │ │ │ @ instruction: 0x01d9f09c │ │ │ │ + @ instruction: 0x01d9f094 │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17724c <__cxa_atexit@plt+0x16bbd8> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -372498,16 +372498,16 @@ │ │ │ │ cmp r2, r1 │ │ │ │ bge 177240 <__cxa_atexit@plt+0x16bbcc> │ │ │ │ b 177270 <__cxa_atexit@plt+0x16bbfc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r9, r0 │ │ │ │ ldrsheq lr, [r9, #248] @ 0xf8 │ │ │ │ + ldrsheq lr, [r9, #240] @ 0xf0 │ │ │ │ biceq sp, r3, r4, lsr #29 │ │ │ │ andeq pc, r0, ip, asr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1772f4 <__cxa_atexit@plt+0x16bc80> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ @@ -372551,17 +372551,17 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ b 17733c <__cxa_atexit@plt+0x16bcc8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq sp, r3, r4, lsl lr │ │ │ │ - bicseq lr, r9, r8, lsl #30 │ │ │ │ - bicseq lr, r9, r8, asr pc │ │ │ │ + bicseq lr, r9, r0, lsl #30 │ │ │ │ bicseq lr, r9, r0, asr pc │ │ │ │ + bicseq lr, r9, r8, asr #30 │ │ │ │ andeq pc, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1773c8 <__cxa_atexit@plt+0x16bd54> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -372593,16 +372593,16 @@ │ │ │ │ cmp r1, r2 │ │ │ │ bge 1773bc <__cxa_atexit@plt+0x16bd48> │ │ │ │ b 1773ec <__cxa_atexit@plt+0x16bd78> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r9, r4, lsl #29 │ │ │ │ bicseq lr, r9, ip, ror lr │ │ │ │ + bicseq lr, r9, r4, ror lr │ │ │ │ andeq pc, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17746c <__cxa_atexit@plt+0x16bdf8> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -372634,91 +372634,91 @@ │ │ │ │ cmp r1, r2 │ │ │ │ bge 177460 <__cxa_atexit@plt+0x16bdec> │ │ │ │ b 177490 <__cxa_atexit@plt+0x16be1c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r9, r0, ror #27 │ │ │ │ ldrsbeq lr, [r9, #216] @ 0xd8 │ │ │ │ + ldrsbeq lr, [r9, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 177520 <__cxa_atexit@plt+0x16beac> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 177528 <__cxa_atexit@plt+0x16beb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r9, r0, ror #26 │ │ │ │ + bicseq lr, r9, r8, asr sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17755c <__cxa_atexit@plt+0x16bee8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 177564 <__cxa_atexit@plt+0x16bef0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r9, r4, lsr #26 │ │ │ │ + bicseq lr, r9, ip, lsl sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 177598 <__cxa_atexit@plt+0x16bf24> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1775a0 <__cxa_atexit@plt+0x16bf2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r9, r8, ror #25 │ │ │ │ + bicseq lr, r9, r0, ror #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1775d4 <__cxa_atexit@plt+0x16bf60> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1775dc <__cxa_atexit@plt+0x16bf68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r9, ip, lsr #25 │ │ │ │ + bicseq lr, r9, r4, lsr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 177610 <__cxa_atexit@plt+0x16bf9c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 177618 <__cxa_atexit@plt+0x16bfa4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r9, r0, ror ip │ │ │ │ + bicseq lr, r9, r8, ror #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #64 @ 0x40 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1776b8 <__cxa_atexit@plt+0x16c044> │ │ │ │ ldr lr, [pc, #136] @ 1776c0 <__cxa_atexit@plt+0x16c04c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -372753,15 +372753,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - bicseq lr, r9, ip, lsl ip │ │ │ │ + bicseq lr, r9, r4, lsl ip │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r6, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1776f8 <__cxa_atexit@plt+0x16c084> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -372941,15 +372941,15 @@ │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - bicseq lr, r9, ip, lsl #18 │ │ │ │ + bicseq lr, r9, r4, lsl #18 │ │ │ │ andeq r1, r0, r9, asr #19 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1779ec <__cxa_atexit@plt+0x16c378> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -372993,15 +372993,15 @@ │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - bicseq lr, r9, ip, lsr r8 │ │ │ │ + bicseq lr, r9, r4, lsr r8 │ │ │ │ andeq lr, r3, sp, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #60] @ 177ad8 <__cxa_atexit@plt+0x16c464> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ @@ -373011,15 +373011,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 177adc <__cxa_atexit@plt+0x16c468> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #48]! @ 0x30 │ │ │ │ ldr sl, [r5, #-44] @ 0xffffffd4 │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq pc, r1, sp, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ @@ -373028,15 +373028,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #48]! @ 0x30 │ │ │ │ ldr sl, [r3, #-44] @ 0xffffffd4 │ │ │ │ ldr r8, [r3, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #52] @ 0x34 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 177b90 <__cxa_atexit@plt+0x16c51c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -373061,15 +373061,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq lr, r9, r8, lsr #14 │ │ │ │ + bicseq lr, r9, r0, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 177bd4 <__cxa_atexit@plt+0x16c560> │ │ │ │ @@ -373080,15 +373080,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq lr, [r9, #104] @ 0x68 │ │ │ │ + ldrheq lr, [r9, #96] @ 0x60 │ │ │ │ andeq lr, r0, ip, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 177c18 <__cxa_atexit@plt+0x16c5a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -373130,15 +373130,15 @@ │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - bicseq lr, r9, r8, lsl r6 │ │ │ │ + bicseq lr, r9, r0, lsl r6 │ │ │ │ andeq lr, r0, ip, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 177ce0 <__cxa_atexit@plt+0x16c66c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -373180,15 +373180,15 @@ │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ - bicseq lr, r9, r0, asr r5 │ │ │ │ + bicseq lr, r9, r8, asr #10 │ │ │ │ andeq r1, r0, r9, asr #19 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 177da8 <__cxa_atexit@plt+0x16c734> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -373232,15 +373232,15 @@ │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff718 │ │ │ │ - bicseq lr, r9, r0, lsl #9 │ │ │ │ + bicseq lr, r9, r8, ror r4 │ │ │ │ strheq sp, [r3, #100] @ 0x64 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 177f20 <__cxa_atexit@plt+0x16c8ac> │ │ │ │ @@ -373278,29 +373278,29 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #80] @ 177f38 <__cxa_atexit@plt+0x16c8c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r7] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #44] @ 177f30 <__cxa_atexit@plt+0x16c8bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 178098 <__cxa_atexit@plt+0x16ca24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - bicseq lr, r9, r4, ror r3 │ │ │ │ + bicseq lr, r9, ip, ror #6 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ strdeq sp, [r3, #88] @ 0x58 │ │ │ │ biceq sp, r3, r0, asr #11 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -373318,15 +373318,15 @@ │ │ │ │ ldr r3, [pc, #76] @ 177fd0 <__cxa_atexit@plt+0x16c95c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 177fd4 <__cxa_atexit@plt+0x16c960> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 177fd8 <__cxa_atexit@plt+0x16c964> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r2, [r5] │ │ │ │ @@ -373334,15 +373334,15 @@ │ │ │ │ stmda r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 178098 <__cxa_atexit@plt+0x16ca24> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ biceq sp, r3, r4, asr r5 │ │ │ │ - bicseq lr, r9, r8, asr #5 │ │ │ │ + bicseq lr, r9, r0, asr #5 │ │ │ │ biceq sp, r3, r0, lsr #10 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17801c <__cxa_atexit@plt+0x16c9a8> │ │ │ │ @@ -373350,24 +373350,24 @@ │ │ │ │ ldr r3, [pc, #60] @ 178040 <__cxa_atexit@plt+0x16c9cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 178044 <__cxa_atexit@plt+0x16c9d0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #24] @ 17803c <__cxa_atexit@plt+0x16c9c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r3, r8} │ │ │ │ mov r7, fp │ │ │ │ b 178098 <__cxa_atexit@plt+0x16ca24> │ │ │ │ - bicseq lr, r9, r4, asr r2 │ │ │ │ + bicseq lr, r9, ip, asr #4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrdeq sp, [r3, #68] @ 0x44 │ │ │ │ biceq sp, r3, ip, lsr #2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -373381,15 +373381,15 @@ │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ b 178098 <__cxa_atexit@plt+0x16ca24> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq lr, r9, ip, lsl #4 │ │ │ │ + bicseq lr, r9, r4, lsl #4 │ │ │ │ mov fp, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 17813c <__cxa_atexit@plt+0x16cac8> │ │ │ │ ldr r6, [r5, #8] │ │ │ │ @@ -373460,17 +373460,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffec80 │ │ │ │ - bicseq lr, r9, r0, lsl r1 │ │ │ │ + bicseq lr, r9, r8, lsl #2 │ │ │ │ @ instruction: 0xfffff51c │ │ │ │ - bicseq lr, r9, ip, ror r1 │ │ │ │ + bicseq lr, r9, r4, ror r1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -373502,15 +373502,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 17827c <__cxa_atexit@plt+0x16cc08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff3fc │ │ │ │ - bicseq lr, r9, ip, asr r0 │ │ │ │ + bicseq lr, r9, r4, asr r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ strdeq ip, [r3, #228] @ 0xe4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -373537,15 +373537,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 178308 <__cxa_atexit@plt+0x16cc94> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffeb30 │ │ │ │ - bicseq sp, r9, r0, asr #31 │ │ │ │ + ldrheq sp, [r9, #248] @ 0xf8 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ strdeq sp, [r3, #28] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -373608,15 +373608,15 @@ │ │ │ │ b 17842c <__cxa_atexit@plt+0x16cdb8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq sp, r9, r0, lsl #29 │ │ │ │ + bicseq sp, r9, r8, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #108] @ 1784a4 <__cxa_atexit@plt+0x16ce30> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ @@ -373701,31 +373701,31 @@ │ │ │ │ bge 17850c <__cxa_atexit@plt+0x16ce98> │ │ │ │ b 178538 <__cxa_atexit@plt+0x16cec4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sp, r9, r8, lsr sp │ │ │ │ bicseq sp, r9, r0, lsr sp │ │ │ │ + bicseq sp, r9, r8, lsr #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1785cc <__cxa_atexit@plt+0x16cf58> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1785d4 <__cxa_atexit@plt+0x16cf60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq sp, [r9, #196] @ 0xc4 │ │ │ │ + bicseq sp, r9, ip, lsr #25 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1786b0 <__cxa_atexit@plt+0x16d03c> │ │ │ │ ldr lr, [pc, #196] @ 1786b8 <__cxa_atexit@plt+0x16d044> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -373775,15 +373775,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - bicseq sp, r9, r8, asr ip │ │ │ │ + bicseq sp, r9, r0, asr ip │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #96] @ 178738 <__cxa_atexit@plt+0x16d0c4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r5 │ │ │ │ @@ -373877,15 +373877,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - bicseq sp, r9, ip, ror #20 │ │ │ │ + bicseq sp, r9, r4, ror #20 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1788d8 <__cxa_atexit@plt+0x16d264> │ │ │ │ ldr r3, [pc, #104] @ 1788e0 <__cxa_atexit@plt+0x16d26c> │ │ │ │ @@ -373977,15 +373977,15 @@ │ │ │ │ mov r7, #32 │ │ │ │ b 1789d4 <__cxa_atexit@plt+0x16d360> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ - bicseq sp, r9, ip, asr #17 │ │ │ │ + bicseq sp, r9, r4, asr #17 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ biceq ip, r3, ip, lsl fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -374063,15 +374063,15 @@ │ │ │ │ str r0, [r1, #28] │ │ │ │ str r9, [r1, #32] │ │ │ │ str lr, [r1, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r1 │ │ │ │ b 178b50 <__cxa_atexit@plt+0x16d4dc> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -374087,21 +374087,21 @@ │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr sl, [sp, #12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ biceq ip, r3, ip, lsr #11 │ │ │ │ - ldrsheq sp, [r9, #116] @ 0x74 │ │ │ │ + bicseq sp, r9, ip, ror #15 │ │ │ │ @ instruction: 0xfffed124 │ │ │ │ @ instruction: 0xfffed1cc │ │ │ │ - bicseq sp, r9, ip, lsl #17 │ │ │ │ - bicseq sp, r9, r8, lsl #15 │ │ │ │ - ldrsheq sp, [r9, #116] @ 0x74 │ │ │ │ - ldrsheq sp, [r9, #112] @ 0x70 │ │ │ │ + bicseq sp, r9, r4, lsl #17 │ │ │ │ + bicseq sp, r9, r0, lsl #15 │ │ │ │ + bicseq sp, r9, ip, ror #15 │ │ │ │ + bicseq sp, r9, r8, ror #15 │ │ │ │ biceq fp, r3, r0, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 178c28 <__cxa_atexit@plt+0x16d5b4> │ │ │ │ @@ -374119,36 +374119,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 178c40 <__cxa_atexit@plt+0x16d5cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - bicseq sp, r9, ip, lsl #13 │ │ │ │ + bicseq sp, r9, r4, lsl #13 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ biceq fp, r3, r4, lsl sl │ │ │ │ ldrdeq fp, [r3, #148] @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 178c74 <__cxa_atexit@plt+0x16d600> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 178c78 <__cxa_atexit@plt+0x16d604> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq fp, r3, r0, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -374159,15 +374159,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrsbeq sp, [r9, #92] @ 0x5c │ │ │ │ + ldrsbeq sp, [r9, #84] @ 0x54 │ │ │ │ biceq ip, r3, r8, asr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -374223,17 +374223,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq sp, r9, r8, lsr r5 │ │ │ │ - bicseq sp, r9, r0, lsl r5 │ │ │ │ - bicseq sp, r9, r0, lsl #10 │ │ │ │ + bicseq sp, r9, r0, lsr r5 │ │ │ │ + bicseq sp, r9, r8, lsl #10 │ │ │ │ + ldrsheq sp, [r9, #72] @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 178e10 <__cxa_atexit@plt+0x16d79c> │ │ │ │ @@ -374247,16 +374247,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sp, r9, ip, lsl #9 │ │ │ │ - bicseq sp, r9, ip, ror r4 │ │ │ │ + bicseq sp, r9, r4, lsl #9 │ │ │ │ + bicseq sp, r9, r4, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 178eac <__cxa_atexit@plt+0x16d838> │ │ │ │ ldr r2, [pc, #136] @ 178ec8 <__cxa_atexit@plt+0x16d854> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -374291,17 +374291,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq sp, r9, r8, lsr #8 │ │ │ │ - bicseq sp, r9, r0, lsl #8 │ │ │ │ - ldrsheq sp, [r9, #48] @ 0x30 │ │ │ │ + bicseq sp, r9, r0, lsr #8 │ │ │ │ + ldrsheq sp, [r9, #56] @ 0x38 │ │ │ │ + bicseq sp, r9, r8, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 178f20 <__cxa_atexit@plt+0x16d8ac> │ │ │ │ @@ -374315,16 +374315,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sp, r9, ip, ror r3 │ │ │ │ - bicseq sp, r9, ip, ror #6 │ │ │ │ + bicseq sp, r9, r4, ror r3 │ │ │ │ + bicseq sp, r9, r4, ror #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 178fc0 <__cxa_atexit@plt+0x16d94c> │ │ │ │ ldr lr, [pc, #140] @ 178fe0 <__cxa_atexit@plt+0x16d96c> │ │ │ │ @@ -374361,16 +374361,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq sp, r9, r0, lsl r3 │ │ │ │ - ldrsbeq sp, [r9, #44] @ 0x2c │ │ │ │ + bicseq sp, r9, r8, lsl #6 │ │ │ │ + ldrsbeq sp, [r9, #36] @ 0x24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17902c <__cxa_atexit@plt+0x16d9b8> │ │ │ │ @@ -374382,15 +374382,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sp, r9, r0, ror #4 │ │ │ │ + bicseq sp, r9, r8, asr r2 │ │ │ │ ldrdeq fp, [r3, #88] @ 0x58 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 179120 <__cxa_atexit@plt+0x16daac> │ │ │ │ @@ -374417,15 +374417,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #148] @ 179148 <__cxa_atexit@plt+0x16dad4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -374452,15 +374452,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ biceq fp, r3, ip, ror #10 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - bicseq sp, r9, r8, ror r1 │ │ │ │ + bicseq sp, r9, r0, ror r1 │ │ │ │ biceq fp, r3, r4, asr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #152] @ 179208 <__cxa_atexit@plt+0x16db94> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -374475,15 +374475,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 179210 <__cxa_atexit@plt+0x16db9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -374502,30 +374502,30 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ biceq fp, r3, r4, lsl #9 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ - @ instruction: 0x01d9d09c │ │ │ │ + @ instruction: 0x01d9d094 │ │ │ │ strdeq fp, [r3, #60] @ 0x3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 179258 <__cxa_atexit@plt+0x16dbe4> │ │ │ │ ldr r3, [pc, #104] @ 1792a4 <__cxa_atexit@plt+0x16dc30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [pc, #96] @ 1792a8 <__cxa_atexit@plt+0x16dc34> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 179298 <__cxa_atexit@plt+0x16dc24> │ │ │ │ ldr r3, [pc, #56] @ 1792ac <__cxa_atexit@plt+0x16dc38> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -374540,15 +374540,15 @@ │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrdeq fp, [r3, #56] @ 0x38 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ - ldrsheq ip, [r9, #252] @ 0xfc │ │ │ │ + ldrsheq ip, [r9, #244] @ 0xf4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r8, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 179304 <__cxa_atexit@plt+0x16dc90> │ │ │ │ str r7, [r5] │ │ │ │ @@ -374592,15 +374592,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - bicseq ip, r9, r4, asr pc │ │ │ │ + bicseq ip, r9, ip, asr #30 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -374623,15 +374623,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 179400 <__cxa_atexit@plt+0x16dd8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ - ldrheq ip, [r9, #232] @ 0xe8 │ │ │ │ + ldrheq ip, [r9, #224] @ 0xe0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -374650,15 +374650,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 17946c <__cxa_atexit@plt+0x16ddf8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ - bicseq ip, r9, r8, asr #28 │ │ │ │ + bicseq ip, r9, r0, asr #28 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1794a0 <__cxa_atexit@plt+0x16de2c> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -374666,15 +374666,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1794a8 <__cxa_atexit@plt+0x16de34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r9, r0, ror #27 │ │ │ │ + ldrsbeq ip, [r9, #216] @ 0xd8 │ │ │ │ biceq fp, r3, ip, ror #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 179548 <__cxa_atexit@plt+0x16ded4> │ │ │ │ @@ -374703,36 +374703,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 179560 <__cxa_atexit@plt+0x16deec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq ip, r9, ip, lsl #27 │ │ │ │ + bicseq ip, r9, r4, lsl #27 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strdeq fp, [r3, #4] │ │ │ │ strheq fp, [r3, #4] │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 179594 <__cxa_atexit@plt+0x16df20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 179598 <__cxa_atexit@plt+0x16df24> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq fp, r3, r0, lsr #1 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1795cc <__cxa_atexit@plt+0x16df58> │ │ │ │ @@ -374796,16 +374796,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - bicseq ip, r9, r4, lsr #24 │ │ │ │ - bicseq ip, r9, r8, ror #24 │ │ │ │ + bicseq ip, r9, ip, lsl ip │ │ │ │ + bicseq ip, r9, r0, ror #24 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1795d8 <__cxa_atexit@plt+0x16df64> │ │ │ │ @@ -374863,15 +374863,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsheq ip, [r9, #160] @ 0xa0 │ │ │ │ + bicseq ip, r9, r8, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -374894,15 +374894,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq ip, r9, r4, ror sl │ │ │ │ + bicseq ip, r9, ip, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -374925,15 +374925,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsheq ip, [r9, #152] @ 0x98 │ │ │ │ + ldrsheq ip, [r9, #144] @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -374973,17 +374973,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq ip, r9, r0, lsl #19 │ │ │ │ - bicseq ip, r9, r8, asr r9 │ │ │ │ - bicseq ip, r9, r8, asr #18 │ │ │ │ + bicseq ip, r9, r8, ror r9 │ │ │ │ + bicseq ip, r9, r0, asr r9 │ │ │ │ + bicseq ip, r9, r0, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1799c8 <__cxa_atexit@plt+0x16e354> │ │ │ │ @@ -374997,16 +374997,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq ip, [r9, #132] @ 0x84 │ │ │ │ - bicseq ip, r9, r4, asr #17 │ │ │ │ + bicseq ip, r9, ip, asr #17 │ │ │ │ + ldrheq ip, [r9, #140] @ 0x8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 179a68 <__cxa_atexit@plt+0x16e3f4> │ │ │ │ ldr lr, [pc, #140] @ 179a88 <__cxa_atexit@plt+0x16e414> │ │ │ │ @@ -375043,16 +375043,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq ip, r9, r8, ror #16 │ │ │ │ - bicseq ip, r9, r4, lsr r8 │ │ │ │ + bicseq ip, r9, r0, ror #16 │ │ │ │ + bicseq ip, r9, ip, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 179ad4 <__cxa_atexit@plt+0x16e460> │ │ │ │ @@ -375064,15 +375064,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq ip, [r9, #120] @ 0x78 │ │ │ │ + ldrheq ip, [r9, #112] @ 0x70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 179b70 <__cxa_atexit@plt+0x16e4fc> │ │ │ │ ldr lr, [pc, #140] @ 179b90 <__cxa_atexit@plt+0x16e51c> │ │ │ │ @@ -375109,16 +375109,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq ip, r9, r0, ror #14 │ │ │ │ - bicseq ip, r9, ip, lsr #14 │ │ │ │ + bicseq ip, r9, r8, asr r7 │ │ │ │ + bicseq ip, r9, r4, lsr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 179bdc <__cxa_atexit@plt+0x16e568> │ │ │ │ @@ -375130,15 +375130,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq ip, [r9, #96] @ 0x60 │ │ │ │ + bicseq ip, r9, r8, lsr #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 179c78 <__cxa_atexit@plt+0x16e604> │ │ │ │ ldr lr, [pc, #140] @ 179c98 <__cxa_atexit@plt+0x16e624> │ │ │ │ @@ -375175,16 +375175,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq ip, r9, r8, asr r6 │ │ │ │ - bicseq ip, r9, r4, lsr #12 │ │ │ │ + bicseq ip, r9, r0, asr r6 │ │ │ │ + bicseq ip, r9, ip, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 179ce4 <__cxa_atexit@plt+0x16e670> │ │ │ │ @@ -375196,15 +375196,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, r9, r8, lsr #11 │ │ │ │ + bicseq ip, r9, r0, lsr #11 │ │ │ │ biceq sl, r3, r0, lsr #18 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 179da0 <__cxa_atexit@plt+0x16e72c> │ │ │ │ @@ -375273,15 +375273,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [pc, #192] @ 179ed8 <__cxa_atexit@plt+0x16e864> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r3, [pc, #156] @ 179ecc <__cxa_atexit@plt+0x16e858> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 179e64 <__cxa_atexit@plt+0x16e7f0> │ │ │ │ @@ -375315,20 +375315,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 179ed0 <__cxa_atexit@plt+0x16e85c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, r9, r8, asr #8 │ │ │ │ + bicseq ip, r9, r0, asr #8 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ biceq sl, r3, r8, lsl #16 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ - bicseq ip, r9, r4, ror #7 │ │ │ │ + ldrsbeq ip, [r9, #60] @ 0x3c │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ and r6, r8, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -375365,15 +375365,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ - bicseq ip, r9, r4, lsr #6 │ │ │ │ + bicseq ip, r9, ip, lsl r3 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 17a07c <__cxa_atexit@plt+0x16ea08> │ │ │ │ @@ -375431,15 +375431,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ - bicseq ip, r9, r0, asr r2 │ │ │ │ + bicseq ip, r9, r8, asr #4 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r3, r0, ip, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -375482,15 +375482,15 @@ │ │ │ │ mov r7, #20 │ │ │ │ b 17a158 <__cxa_atexit@plt+0x16eae4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ - bicseq ip, r9, r8, asr #2 │ │ │ │ + bicseq ip, r9, r0, asr #2 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ andeq r0, r0, r8, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -375513,15 +375513,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ - ldrsbeq ip, [r9] │ │ │ │ + bicseq ip, r9, r8, asr #1 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ biceq fp, r3, ip, lsr #6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -375671,15 +375671,15 @@ │ │ │ │ stm r5, {r0, r7, r8} │ │ │ │ add r5, r8, #24 │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ str lr, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r6, [r5, #36]! @ 0x24 │ │ │ │ str r1, [r5] │ │ │ │ str r6, [r5, #8] │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 17a50c <__cxa_atexit@plt+0x16ee98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -375711,15 +375711,15 @@ │ │ │ │ add r5, r8, #16 │ │ │ │ stm r5, {r1, r8, r9} │ │ │ │ str r0, [r8, #28] │ │ │ │ str r3, [r8, #32] │ │ │ │ str lr, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, r8 │ │ │ │ b 17a51c <__cxa_atexit@plt+0x16eea8> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -375742,46 +375742,46 @@ │ │ │ │ add r3, r3, #225 @ 0xe1 │ │ │ │ add r8, r3, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ ldr sl, [sp, #12] │ │ │ │ bx r0 │ │ │ │ strdeq sl, [r3, #180] @ 0xb4 │ │ │ │ - bicseq fp, r9, ip, lsr lr │ │ │ │ + bicseq fp, r9, r4, lsr lr │ │ │ │ @ instruction: 0xfffff374 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ biceq sl, r3, r4, asr #23 │ │ │ │ - bicseq fp, r9, ip, lsl #28 │ │ │ │ + bicseq fp, r9, r4, lsl #28 │ │ │ │ @ instruction: 0xfffeb754 │ │ │ │ @ instruction: 0xfffeb7fc │ │ │ │ - bicseq fp, r9, r0, asr #29 │ │ │ │ - ldrheq fp, [r9, #220] @ 0xdc │ │ │ │ - bicseq fp, r9, r8, lsr #28 │ │ │ │ - bicseq fp, r9, r4, lsr #28 │ │ │ │ + ldrheq fp, [r9, #232] @ 0xe8 │ │ │ │ + ldrheq fp, [r9, #212] @ 0xd4 │ │ │ │ + bicseq fp, r9, r0, lsr #28 │ │ │ │ + bicseq fp, r9, ip, lsl lr │ │ │ │ @ instruction: 0xfffeb7f8 │ │ │ │ @ instruction: 0xfffeb8a0 │ │ │ │ - bicseq fp, r9, r0, ror #30 │ │ │ │ - bicseq fp, r9, ip, asr lr │ │ │ │ - bicseq fp, r9, r8, asr #29 │ │ │ │ - bicseq fp, r9, r4, asr #29 │ │ │ │ + bicseq fp, r9, r8, asr pc │ │ │ │ + bicseq fp, r9, r4, asr lr │ │ │ │ + bicseq fp, r9, r0, asr #29 │ │ │ │ + ldrheq fp, [r9, #236] @ 0xec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17a5ec <__cxa_atexit@plt+0x16ef78> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 17a5f4 <__cxa_atexit@plt+0x16ef80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d9bc94 │ │ │ │ + bicseq fp, r9, ip, lsl #25 │ │ │ │ biceq sl, r3, r0, lsr #32 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17a694 <__cxa_atexit@plt+0x16f020> │ │ │ │ @@ -375810,36 +375810,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 17a6ac <__cxa_atexit@plt+0x16f038> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq fp, r9, r0, asr #24 │ │ │ │ + bicseq fp, r9, r8, lsr ip │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ biceq r9, r3, r8, lsr #31 │ │ │ │ biceq r9, r3, r8, ror #30 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 17a6e0 <__cxa_atexit@plt+0x16f06c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 17a6e4 <__cxa_atexit@plt+0x16f070> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r9, r3, r4, asr pc │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17a718 <__cxa_atexit@plt+0x16f0a4> │ │ │ │ @@ -375903,16 +375903,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - ldrsbeq fp, [r9, #168] @ 0xa8 │ │ │ │ - bicseq fp, r9, ip, lsl fp │ │ │ │ + ldrsbeq fp, [r9, #160] @ 0xa0 │ │ │ │ + bicseq fp, r9, r4, lsl fp │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 17a724 <__cxa_atexit@plt+0x16f0b0> │ │ │ │ @@ -375970,15 +375970,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq fp, r9, r4, lsr #19 │ │ │ │ + @ instruction: 0x01d9b99c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -376001,15 +376001,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq fp, r9, r8, lsr #18 │ │ │ │ + bicseq fp, r9, r0, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -376032,15 +376032,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq fp, r9, ip, lsr #17 │ │ │ │ + bicseq fp, r9, r4, lsr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -376080,17 +376080,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq fp, r9, r4, lsr r8 │ │ │ │ - bicseq fp, r9, ip, lsl #16 │ │ │ │ - ldrsheq fp, [r9, #124] @ 0x7c │ │ │ │ + bicseq fp, r9, ip, lsr #16 │ │ │ │ + bicseq fp, r9, r4, lsl #16 │ │ │ │ + ldrsheq fp, [r9, #116] @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17ab14 <__cxa_atexit@plt+0x16f4a0> │ │ │ │ @@ -376104,16 +376104,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, r9, r8, lsl #15 │ │ │ │ - bicseq fp, r9, r8, ror r7 │ │ │ │ + bicseq fp, r9, r0, lsl #15 │ │ │ │ + bicseq fp, r9, r0, ror r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17abb4 <__cxa_atexit@plt+0x16f540> │ │ │ │ ldr lr, [pc, #140] @ 17abd4 <__cxa_atexit@plt+0x16f560> │ │ │ │ @@ -376150,16 +376150,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq fp, r9, ip, lsl r7 │ │ │ │ - bicseq fp, r9, r8, ror #13 │ │ │ │ + bicseq fp, r9, r4, lsl r7 │ │ │ │ + bicseq fp, r9, r0, ror #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17ac20 <__cxa_atexit@plt+0x16f5ac> │ │ │ │ @@ -376171,15 +376171,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, r9, ip, ror #12 │ │ │ │ + bicseq fp, r9, r4, ror #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17acbc <__cxa_atexit@plt+0x16f648> │ │ │ │ ldr lr, [pc, #140] @ 17acdc <__cxa_atexit@plt+0x16f668> │ │ │ │ @@ -376216,16 +376216,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq fp, r9, r4, lsl r6 │ │ │ │ - bicseq fp, r9, r0, ror #11 │ │ │ │ + bicseq fp, r9, ip, lsl #12 │ │ │ │ + ldrsbeq fp, [r9, #88] @ 0x58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17ad28 <__cxa_atexit@plt+0x16f6b4> │ │ │ │ @@ -376237,15 +376237,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, r9, r4, ror #10 │ │ │ │ + bicseq fp, r9, ip, asr r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17adc4 <__cxa_atexit@plt+0x16f750> │ │ │ │ ldr lr, [pc, #140] @ 17ade4 <__cxa_atexit@plt+0x16f770> │ │ │ │ @@ -376282,16 +376282,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq fp, r9, ip, lsl #10 │ │ │ │ - ldrsbeq fp, [r9, #72] @ 0x48 │ │ │ │ + bicseq fp, r9, r4, lsl #10 │ │ │ │ + ldrsbeq fp, [r9, #64] @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17ae30 <__cxa_atexit@plt+0x16f7bc> │ │ │ │ @@ -376303,15 +376303,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, r9, ip, asr r4 │ │ │ │ + bicseq fp, r9, r4, asr r4 │ │ │ │ ldrdeq r9, [r3, #116] @ 0x74 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17aeec <__cxa_atexit@plt+0x16f878> │ │ │ │ @@ -376380,15 +376380,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [pc, #192] @ 17b024 <__cxa_atexit@plt+0x16f9b0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r3, [pc, #156] @ 17b018 <__cxa_atexit@plt+0x16f9a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 17afb0 <__cxa_atexit@plt+0x16f93c> │ │ │ │ @@ -376422,20 +376422,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 17b01c <__cxa_atexit@plt+0x16f9a8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq fp, [r9, #44] @ 0x2c │ │ │ │ + ldrsheq fp, [r9, #36] @ 0x24 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strheq r9, [r3, #108] @ 0x6c │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ - @ instruction: 0x01d9b298 │ │ │ │ + @ instruction: 0x01d9b290 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ and r6, r8, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -376472,15 +376472,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ - ldrsbeq fp, [r9, #24] │ │ │ │ + ldrsbeq fp, [r9, #16] │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 17b1c8 <__cxa_atexit@plt+0x16fb54> │ │ │ │ @@ -376538,15 +376538,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ - bicseq fp, r9, r4, lsl #2 │ │ │ │ + ldrsheq fp, [r9, #12] │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r3, r0, ip, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -376589,15 +376589,15 @@ │ │ │ │ mov r7, #20 │ │ │ │ b 17b2a4 <__cxa_atexit@plt+0x16fc30> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ - ldrsheq sl, [r9, #252] @ 0xfc │ │ │ │ + ldrsheq sl, [r9, #244] @ 0xf4 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ andeq r0, r0, r8, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -376620,15 +376620,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ - bicseq sl, r9, r4, lsl #31 │ │ │ │ + bicseq sl, r9, ip, ror pc │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ biceq sl, r3, ip, lsr #3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -376773,24 +376773,24 @@ │ │ │ │ str r8, [r1, #24] │ │ │ │ str r2, [r1, #28] │ │ │ │ str r9, [r1, #32] │ │ │ │ str lr, [r1, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r8, r1 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r0, [pc, #108] @ 17b60c <__cxa_atexit@plt+0x16ff98> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [pc, #104] @ 17b610 <__cxa_atexit@plt+0x16ff9c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #20]! │ │ │ │ str ip, [r5, #12] │ │ │ │ add r9, r0, #2 │ │ │ │ mov r6, r1 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #44] @ 17b604 <__cxa_atexit@plt+0x16ff90> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -376802,23 +376802,23 @@ │ │ │ │ mov r5, r2 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff38c │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ biceq r9, r3, r0, asr #22 │ │ │ │ - bicseq sl, r9, r8, lsl #27 │ │ │ │ + bicseq sl, r9, r0, lsl #27 │ │ │ │ biceq r9, r3, r0, lsl #1 │ │ │ │ biceq r9, r3, r0, lsl #23 │ │ │ │ @ instruction: 0xfffea6c8 │ │ │ │ @ instruction: 0xfffea770 │ │ │ │ - bicseq sl, r9, r0, lsr lr │ │ │ │ - bicseq sl, r9, ip, lsr #26 │ │ │ │ - @ instruction: 0x01d9ad98 │ │ │ │ - @ instruction: 0x01d9ad94 │ │ │ │ + bicseq sl, r9, r8, lsr #28 │ │ │ │ + bicseq sl, r9, r4, lsr #26 │ │ │ │ + @ instruction: 0x01d9ad90 │ │ │ │ + bicseq sl, r9, ip, lsl #27 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov ip, r8 │ │ │ │ mov r1, r6 │ │ │ │ sub r8, r5, #4 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -376881,15 +376881,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ str sl, [r5, #-4] │ │ │ │ sub sl, r6, #9 │ │ │ │ mov r5, r8 │ │ │ │ ldr r8, [pc, #80] @ 17b790 <__cxa_atexit@plt+0x17011c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldm sp, {r9, fp} │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r6, r1 │ │ │ │ b 17b758 <__cxa_atexit@plt+0x1700e4> │ │ │ │ mov r7, #112 @ 0x70 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 17b76c <__cxa_atexit@plt+0x1700f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -376992,15 +376992,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r8, [pc, #16] @ 17b904 <__cxa_atexit@plt+0x170290> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov sl, r3 │ │ │ │ - b 389304 <__cxa_atexit@plt+0x37dc90> │ │ │ │ + b 9cd4fc <__cxa_atexit@plt+0x9c1e88> │ │ │ │ biceq r9, r3, r4, asr ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17b938 <__cxa_atexit@plt+0x1702c4> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -377008,15 +377008,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 17b940 <__cxa_atexit@plt+0x1702cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r9, r8, asr #18 │ │ │ │ + bicseq sl, r9, r0, asr #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17b9f8 <__cxa_atexit@plt+0x170384> │ │ │ │ ldr lr, [pc, #160] @ 17ba04 <__cxa_atexit@plt+0x170390> │ │ │ │ @@ -377058,15 +377058,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrsheq sl, [r9, #128] @ 0x80 │ │ │ │ + bicseq sl, r9, r8, ror #17 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -377126,15 +377126,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrheq sl, [r9, #112] @ 0x70 │ │ │ │ + bicseq sl, r9, r8, lsr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -377173,15 +377173,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 17bbd4 <__cxa_atexit@plt+0x170560> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq sl, [r9, #100] @ 0x64 │ │ │ │ + bicseq sl, r9, ip, lsr #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17bc8c <__cxa_atexit@plt+0x170618> │ │ │ │ ldr lr, [pc, #160] @ 17bc98 <__cxa_atexit@plt+0x170624> │ │ │ │ @@ -377223,15 +377223,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sl, r9, ip, asr r6 │ │ │ │ + bicseq sl, r9, r4, asr r6 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -377291,15 +377291,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sl, r9, ip, lsl r5 │ │ │ │ + bicseq sl, r9, r4, lsl r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -377459,15 +377459,15 @@ │ │ │ │ str r2, [r6, #88] @ 0x58 │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #5 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, r3 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r1, [r5, #28] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -377488,15 +377488,15 @@ │ │ │ │ add sl, r6, #8 │ │ │ │ stm sl, {r0, r1, lr} │ │ │ │ str r0, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r6, [pc, #120] @ 17c158 <__cxa_atexit@plt+0x170ae4> │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -377769,15 +377769,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 17c524 <__cxa_atexit@plt+0x170eb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r9, r4, ror #26 │ │ │ │ + bicseq r9, r9, ip, asr sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17c5dc <__cxa_atexit@plt+0x170f68> │ │ │ │ ldr lr, [pc, #160] @ 17c5e8 <__cxa_atexit@plt+0x170f74> │ │ │ │ @@ -377819,15 +377819,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r9, r9, ip, lsl #26 │ │ │ │ + bicseq r9, r9, r4, lsl #26 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -377887,15 +377887,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r9, r9, ip, asr #23 │ │ │ │ + bicseq r9, r9, r4, asr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -377934,15 +377934,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 17c7b8 <__cxa_atexit@plt+0x171144> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r9, [r9, #160] @ 0xa0 │ │ │ │ + bicseq r9, r9, r8, asr #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17c870 <__cxa_atexit@plt+0x1711fc> │ │ │ │ ldr lr, [pc, #160] @ 17c87c <__cxa_atexit@plt+0x171208> │ │ │ │ @@ -377984,15 +377984,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r9, r9, r8, ror sl │ │ │ │ + bicseq r9, r9, r0, ror sl │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -378052,15 +378052,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r9, r9, r8, lsr r9 │ │ │ │ + bicseq r9, r9, r0, lsr r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -378220,15 +378220,15 @@ │ │ │ │ str r2, [r6, #88] @ 0x58 │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #5 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, r3 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r1, [r5, #28] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -378249,15 +378249,15 @@ │ │ │ │ add sl, r6, #8 │ │ │ │ stm sl, {r0, r1, lr} │ │ │ │ str r0, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r6, [pc, #120] @ 17cd3c <__cxa_atexit@plt+0x1716c8> │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -378576,15 +378576,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - bicseq r9, r9, r0, ror #2 │ │ │ │ + bicseq r9, r9, r8, asr r1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #92] @ 17d240 <__cxa_atexit@plt+0x171bcc> │ │ │ │ @@ -378680,23 +378680,23 @@ │ │ │ │ beq 17d364 <__cxa_atexit@plt+0x171cf0> │ │ │ │ ldr r2, [pc, #44] @ 17d37c <__cxa_atexit@plt+0x171d08> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - bicseq r8, r9, r4, ror #30 │ │ │ │ + bicseq r8, r9, ip, asr pc │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - bicseq r8, r9, r8, lsl #31 │ │ │ │ + bicseq r8, r9, r0, lsl #31 │ │ │ │ andeq r1, r0, sl, ror #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #16]! │ │ │ │ ldr r1, [r3, #-4] │ │ │ │ and r0, r2, #3 │ │ │ │ @@ -378731,33 +378731,33 @@ │ │ │ │ ldr r2, [pc, #44] @ 17d444 <__cxa_atexit@plt+0x171dd0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r9, r0, lsr #29 │ │ │ │ + @ instruction: 0x01d98e98 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrheq r8, [r9, #228] @ 0xe4 │ │ │ │ + bicseq r8, r9, ip, lsr #29 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 17d478 <__cxa_atexit@plt+0x171e04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r6, asr #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #152] @ 17d524 <__cxa_atexit@plt+0x171eb0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #12]! │ │ │ │ @@ -378781,15 +378781,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 17d518 <__cxa_atexit@plt+0x171ea4> │ │ │ │ ldr r3, [pc, #72] @ 17d530 <__cxa_atexit@plt+0x171ebc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ @@ -378818,15 +378818,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 17d598 <__cxa_atexit@plt+0x171f24> │ │ │ │ ldr r3, [pc, #44] @ 17d5a8 <__cxa_atexit@plt+0x171f34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -378842,29 +378842,29 @@ │ │ │ │ beq 17d5ec <__cxa_atexit@plt+0x171f78> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 17d5f8 <__cxa_atexit@plt+0x171f84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 17d624 <__cxa_atexit@plt+0x171fb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 17d6a0 <__cxa_atexit@plt+0x17202c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -378889,15 +378889,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r8, r9, r8, lsl ip │ │ │ │ + bicseq r8, r9, r0, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17d6e4 <__cxa_atexit@plt+0x172070> │ │ │ │ @@ -378908,15 +378908,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, r9, r8, lsr #23 │ │ │ │ + bicseq r8, r9, r0, lsr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -378983,15 +378983,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r8, r9, r0, asr #21 │ │ │ │ + ldrheq r8, [r9, #168] @ 0xa8 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 17d85c <__cxa_atexit@plt+0x1721e8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -379035,15 +379035,15 @@ │ │ │ │ beq 17d90c <__cxa_atexit@plt+0x172298> │ │ │ │ ldr r2, [pc, #72] @ 17d924 <__cxa_atexit@plt+0x1722b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -379075,15 +379075,15 @@ │ │ │ │ beq 17d9a0 <__cxa_atexit@plt+0x17232c> │ │ │ │ ldr r3, [pc, #56] @ 17d9b4 <__cxa_atexit@plt+0x172340> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -379104,29 +379104,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 17da10 <__cxa_atexit@plt+0x17239c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 17da3c <__cxa_atexit@plt+0x1723c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 17dad8 <__cxa_atexit@plt+0x172464> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -379148,15 +379148,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 17dae4 <__cxa_atexit@plt+0x172470> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -379183,15 +379183,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 17db4c <__cxa_atexit@plt+0x1724d8> │ │ │ │ ldr r3, [pc, #44] @ 17db5c <__cxa_atexit@plt+0x1724e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -379207,29 +379207,29 @@ │ │ │ │ beq 17dba0 <__cxa_atexit@plt+0x17252c> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 17dbac <__cxa_atexit@plt+0x172538> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 17dbd8 <__cxa_atexit@plt+0x172564> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 17dc54 <__cxa_atexit@plt+0x1725e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -379254,15 +379254,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r8, r9, r4, ror #12 │ │ │ │ + bicseq r8, r9, ip, asr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17dc98 <__cxa_atexit@plt+0x172624> │ │ │ │ @@ -379273,15 +379273,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r8, [r9, #84] @ 0x54 │ │ │ │ + bicseq r8, r9, ip, ror #11 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -379375,15 +379375,15 @@ │ │ │ │ str r4, [r6, #72] @ 0x48 │ │ │ │ sub r5, r5, #12 │ │ │ │ sub sl, r3, #5 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, fp │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r3, r6 │ │ │ │ b 17de50 <__cxa_atexit@plt+0x1727dc> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -379786,15 +379786,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 17e4a8 <__cxa_atexit@plt+0x172e34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r9, r0, ror #27 │ │ │ │ + ldrsbeq r7, [r9, #216] @ 0xd8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17e560 <__cxa_atexit@plt+0x172eec> │ │ │ │ ldr lr, [pc, #160] @ 17e56c <__cxa_atexit@plt+0x172ef8> │ │ │ │ @@ -379836,15 +379836,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r7, r9, r8, lsl #27 │ │ │ │ + bicseq r7, r9, r0, lsl #27 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -379904,15 +379904,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r7, r9, r8, asr #24 │ │ │ │ + bicseq r7, r9, r0, asr #24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -380100,15 +380100,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 17e990 <__cxa_atexit@plt+0x17331c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r7, [r9, #136] @ 0x88 │ │ │ │ + ldrsheq r7, [r9, #128] @ 0x80 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17ea48 <__cxa_atexit@plt+0x1733d4> │ │ │ │ ldr lr, [pc, #160] @ 17ea54 <__cxa_atexit@plt+0x1733e0> │ │ │ │ @@ -380150,15 +380150,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r7, r9, r0, lsr #17 │ │ │ │ + @ instruction: 0x01d97898 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -380218,15 +380218,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r7, r9, r0, ror #14 │ │ │ │ + bicseq r7, r9, r8, asr r7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -380459,15 +380459,15 @@ │ │ │ │ str r0, [ip, #28] │ │ │ │ str r1, [ip, #32] │ │ │ │ str lr, [ip, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, ip │ │ │ │ ldr sl, [sp] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, ip │ │ │ │ b 17ef40 <__cxa_atexit@plt+0x1738cc> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #72] @ 17ef90 <__cxa_atexit@plt+0x17391c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -380483,37 +380483,37 @@ │ │ │ │ add r8, r3, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r9, [sp] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ strheq r6, [r3, #20] │ │ │ │ - ldrsheq r7, [r9, #60] @ 0x3c │ │ │ │ + ldrsheq r7, [r9, #52] @ 0x34 │ │ │ │ @ instruction: 0x01c36690 │ │ │ │ @ instruction: 0xfffe6d30 │ │ │ │ @ instruction: 0xfffe6dd8 │ │ │ │ - @ instruction: 0x01d9749c │ │ │ │ - @ instruction: 0x01d97398 │ │ │ │ - bicseq r7, r9, r4, lsl #8 │ │ │ │ - bicseq r7, r9, r0, lsl #8 │ │ │ │ + @ instruction: 0x01d97494 │ │ │ │ + @ instruction: 0x01d97390 │ │ │ │ + ldrsheq r7, [r9, #60] @ 0x3c │ │ │ │ + ldrsheq r7, [r9, #56] @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17efdc <__cxa_atexit@plt+0x173968> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 17efe4 <__cxa_atexit@plt+0x173970> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r9, r4, lsr #5 │ │ │ │ + @ instruction: 0x01d9729c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -380539,18 +380539,18 @@ │ │ │ │ bhi 17f070 <__cxa_atexit@plt+0x1739fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 17f078 <__cxa_atexit@plt+0x173a04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r9, r0, lsl r2 │ │ │ │ + bicseq r7, r9, r8, lsl #4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -380621,15 +380621,15 @@ │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str r0, [r6, #44] @ 0x2c │ │ │ │ str sl, [r6, #48] @ 0x30 │ │ │ │ sub r5, r5, #12 │ │ │ │ sub sl, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ ldm sp, {r9, fp} │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r3, r6 │ │ │ │ b 17f1c8 <__cxa_atexit@plt+0x173b54> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -380684,15 +380684,15 @@ │ │ │ │ ldr r5, [pc, #68] @ 17f2e0 <__cxa_atexit@plt+0x173c6c> │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #56] @ 17f2e4 <__cxa_atexit@plt+0x173c70> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 17f2c4 <__cxa_atexit@plt+0x173c50> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 17f2d8 <__cxa_atexit@plt+0x173c64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -380740,17 +380740,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r6, r9, r4, ror #30 │ │ │ │ - bicseq r6, r9, ip, lsr pc │ │ │ │ - bicseq r6, r9, ip, lsr #30 │ │ │ │ + bicseq r6, r9, ip, asr pc │ │ │ │ + bicseq r6, r9, r4, lsr pc │ │ │ │ + bicseq r6, r9, r4, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17f3e4 <__cxa_atexit@plt+0x173d70> │ │ │ │ @@ -380764,16 +380764,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r6, [r9, #232] @ 0xe8 │ │ │ │ - bicseq r6, r9, r8, lsr #29 │ │ │ │ + ldrheq r6, [r9, #224] @ 0xe0 │ │ │ │ + bicseq r6, r9, r0, lsr #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17f42c <__cxa_atexit@plt+0x173db8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -380781,15 +380781,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r9, r8, asr lr │ │ │ │ + bicseq r6, r9, r0, asr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17f490 <__cxa_atexit@plt+0x173e1c> │ │ │ │ ldr lr, [pc, #68] @ 17f498 <__cxa_atexit@plt+0x173e24> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -380807,15 +380807,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r6, r9, r0, lsl lr │ │ │ │ + bicseq r6, r9, r8, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -380828,15 +380828,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d96d9c │ │ │ │ + @ instruction: 0x01d96d94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17f568 <__cxa_atexit@plt+0x173ef4> │ │ │ │ ldr r3, [pc, #92] @ 17f570 <__cxa_atexit@plt+0x173efc> │ │ │ │ @@ -380971,17 +380971,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r6, r9, r8, asr #23 │ │ │ │ - bicseq r6, r9, r0, lsr #23 │ │ │ │ - @ instruction: 0x01d96b90 │ │ │ │ + bicseq r6, r9, r0, asr #23 │ │ │ │ + @ instruction: 0x01d96b98 │ │ │ │ + bicseq r6, r9, r8, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17f780 <__cxa_atexit@plt+0x17410c> │ │ │ │ @@ -380995,16 +380995,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, r9, ip, lsl fp │ │ │ │ - bicseq r6, r9, ip, lsl #22 │ │ │ │ + bicseq r6, r9, r4, lsl fp │ │ │ │ + bicseq r6, r9, r4, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17f7c8 <__cxa_atexit@plt+0x174154> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -381012,15 +381012,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r6, [r9, #172] @ 0xac │ │ │ │ + ldrheq r6, [r9, #164] @ 0xa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17f82c <__cxa_atexit@plt+0x1741b8> │ │ │ │ ldr lr, [pc, #68] @ 17f834 <__cxa_atexit@plt+0x1741c0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -381038,15 +381038,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r6, r9, r4, ror sl │ │ │ │ + bicseq r6, r9, ip, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -381059,15 +381059,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r9, r0, lsl #20 │ │ │ │ + ldrsheq r6, [r9, #152] @ 0x98 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17f904 <__cxa_atexit@plt+0x174290> │ │ │ │ ldr r3, [pc, #92] @ 17f90c <__cxa_atexit@plt+0x174298> │ │ │ │ @@ -381218,15 +381218,15 @@ │ │ │ │ str r9, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ str sl, [r2, #48] @ 0x30 │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #68] @ 17fb58 <__cxa_atexit@plt+0x1744e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ @@ -381256,15 +381256,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 17fba0 <__cxa_atexit@plt+0x17452c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r9, r8, ror #13 │ │ │ │ + bicseq r6, r9, r0, ror #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17fc58 <__cxa_atexit@plt+0x1745e4> │ │ │ │ ldr lr, [pc, #160] @ 17fc64 <__cxa_atexit@plt+0x1745f0> │ │ │ │ @@ -381306,15 +381306,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01d96690 │ │ │ │ + bicseq r6, r9, r8, lsl #13 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -381374,15 +381374,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r6, r9, r0, asr r5 │ │ │ │ + bicseq r6, r9, r8, asr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -381421,15 +381421,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 17fe34 <__cxa_atexit@plt+0x1747c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r9, r4, asr r4 │ │ │ │ + bicseq r6, r9, ip, asr #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 17feec <__cxa_atexit@plt+0x174878> │ │ │ │ ldr lr, [pc, #160] @ 17fef8 <__cxa_atexit@plt+0x174884> │ │ │ │ @@ -381471,15 +381471,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrsheq r6, [r9, #60] @ 0x3c │ │ │ │ + ldrsheq r6, [r9, #52] @ 0x34 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -381539,15 +381539,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrheq r6, [r9, #44] @ 0x2c │ │ │ │ + ldrheq r6, [r9, #36] @ 0x24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -381738,15 +381738,15 @@ │ │ │ │ str r6, [r6, #32] │ │ │ │ ldr r6, [pc, #116] @ 18038c <__cxa_atexit@plt+0x174d18> │ │ │ │ add r6, pc, r6 │ │ │ │ add r9, r6, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ ldr sl, [sp, #8] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r2, r6 │ │ │ │ b 18033c <__cxa_atexit@plt+0x174cc8> │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #40] @ 18036c <__cxa_atexit@plt+0x174cf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, #36] @ 180370 <__cxa_atexit@plt+0x174cfc> │ │ │ │ @@ -381754,21 +381754,21 @@ │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r9, [sp, #8] │ │ │ │ ldr sl, [sp, #4] │ │ │ │ bx r1 │ │ │ │ - bicseq r6, r9, ip, asr r0 │ │ │ │ + bicseq r6, r9, r4, asr r0 │ │ │ │ strexbeq r4, r4, [r3] │ │ │ │ - bicseq r5, r9, ip, lsr #30 │ │ │ │ - bicseq r6, r9, r0, ror r0 │ │ │ │ + bicseq r5, r9, r4, lsr #30 │ │ │ │ + bicseq r6, r9, r8, rrx │ │ │ │ @ instruction: 0xfffe7e04 │ │ │ │ @ instruction: 0xfffe8410 │ │ │ │ - bicseq r5, r9, ip, lsr #31 │ │ │ │ + bicseq r5, r9, r4, lsr #31 │ │ │ │ biceq r4, r3, r4, ror #31 │ │ │ │ @ instruction: 0xfffe7fdc │ │ │ │ strheq r4, [r3, #60] @ 0x3c │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ @@ -381859,15 +381859,15 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ ldr r7, [pc, #148] @ 180590 <__cxa_atexit@plt+0x174f1c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #96] @ 180578 <__cxa_atexit@plt+0x174f04> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @@ -381881,23 +381881,23 @@ │ │ │ │ mov r9, r8 │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ mov sl, ip │ │ │ │ bx r0 │ │ │ │ - ldrheq r5, [r9, #232] @ 0xe8 │ │ │ │ + ldrheq r5, [r9, #224] @ 0xe0 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0x01c34d98 │ │ │ │ - bicseq r5, r9, r0, lsr sp │ │ │ │ + bicseq r5, r9, r8, lsr #26 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffe7c24 │ │ │ │ @ instruction: 0xfffe8230 │ │ │ │ - bicseq r5, r9, ip, asr #27 │ │ │ │ + bicseq r5, r9, r4, asr #27 │ │ │ │ biceq r4, r3, r0, lsl #28 │ │ │ │ @ instruction: 0xfffe7df8 │ │ │ │ ldrdeq r4, [r3, #24] │ │ │ │ biceq r4, r3, ip, lsr sp │ │ │ │ andeq r0, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ @@ -381913,15 +381913,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1805e4 <__cxa_atexit@plt+0x174f70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r9, r4, lsr #25 │ │ │ │ + @ instruction: 0x01d95c9c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 18069c <__cxa_atexit@plt+0x175028> │ │ │ │ ldr lr, [pc, #160] @ 1806a8 <__cxa_atexit@plt+0x175034> │ │ │ │ @@ -381963,15 +381963,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r5, r9, ip, asr #24 │ │ │ │ + bicseq r5, r9, r4, asr #24 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -382031,15 +382031,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r5, r9, ip, lsl #22 │ │ │ │ + bicseq r5, r9, r4, lsl #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -382078,15 +382078,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 180878 <__cxa_atexit@plt+0x175204> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r9, r0, lsl sl │ │ │ │ + bicseq r5, r9, r8, lsl #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 180930 <__cxa_atexit@plt+0x1752bc> │ │ │ │ ldr lr, [pc, #160] @ 18093c <__cxa_atexit@plt+0x1752c8> │ │ │ │ @@ -382128,15 +382128,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrheq r5, [r9, #152] @ 0x98 │ │ │ │ + ldrheq r5, [r9, #144] @ 0x90 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -382196,15 +382196,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r5, r9, r8, ror r8 │ │ │ │ + bicseq r5, r9, r0, ror r8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -382395,15 +382395,15 @@ │ │ │ │ add r9, sl, #2 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, ip │ │ │ │ mov r6, r1 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r8, r3 │ │ │ │ ldr sl, [sp] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ add r1, r6, #12 │ │ │ │ cmp lr, r1 │ │ │ │ bcc 180e5c <__cxa_atexit@plt+0x1757e8> │ │ │ │ ldr r0, [pc, #320] @ 180ec4 <__cxa_atexit@plt+0x175850> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #312] @ 180ec8 <__cxa_atexit@plt+0x175854> │ │ │ │ @@ -382452,15 +382452,15 @@ │ │ │ │ add r9, r7, #2 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, ip │ │ │ │ mov r6, r1 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r8, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ b 180e60 <__cxa_atexit@plt+0x1757ec> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ @@ -382481,20 +382481,20 @@ │ │ │ │ ldr r7, [pc, #28] @ 180ecc <__cxa_atexit@plt+0x175858> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r5, [r9, #68] @ 0x44 │ │ │ │ - bicseq r5, r9, r4, ror #10 │ │ │ │ + bicseq r5, r9, ip, ror #9 │ │ │ │ + bicseq r5, r9, ip, asr r5 │ │ │ │ biceq r4, r3, r8, lsr #8 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - bicseq r5, r9, r0, asr #12 │ │ │ │ - ldrheq r5, [r9, #96] @ 0x60 │ │ │ │ + bicseq r5, r9, r8, lsr r6 │ │ │ │ + bicseq r5, r9, r8, lsr #13 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ biceq r4, r3, r8, asr r4 │ │ │ │ @ instruction: 0xfffe78f0 │ │ │ │ strdeq r3, [r3, #132] @ 0x84 │ │ │ │ @ instruction: 0xfffe72b4 │ │ │ │ biceq r4, r3, r0, asr #9 │ │ │ │ @ instruction: 0xfffe74b8 │ │ │ │ @@ -382618,30 +382618,30 @@ │ │ │ │ ldr sl, [pc, #16] @ 1810e4 <__cxa_atexit@plt+0x175a70> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #12] @ 1810e8 <__cxa_atexit@plt+0x175a74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ biceq r3, r3, ip, lsr #12 │ │ │ │ - ldrheq r5, [r9, #20] │ │ │ │ + bicseq r5, r9, ip, lsr #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18111c <__cxa_atexit@plt+0x175aa8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 181124 <__cxa_atexit@plt+0x175ab0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r9, r4, ror #2 │ │ │ │ + bicseq r5, r9, ip, asr r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1811dc <__cxa_atexit@plt+0x175b68> │ │ │ │ ldr lr, [pc, #160] @ 1811e8 <__cxa_atexit@plt+0x175b74> │ │ │ │ @@ -382683,15 +382683,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r5, r9, ip, lsl #2 │ │ │ │ + bicseq r5, r9, r4, lsl #2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -382751,15 +382751,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r4, r9, ip, asr #31 │ │ │ │ + bicseq r4, r9, r4, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -382798,15 +382798,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1813b8 <__cxa_atexit@plt+0x175d44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r4, [r9, #224] @ 0xe0 │ │ │ │ + bicseq r4, r9, r8, asr #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 181470 <__cxa_atexit@plt+0x175dfc> │ │ │ │ ldr lr, [pc, #160] @ 18147c <__cxa_atexit@plt+0x175e08> │ │ │ │ @@ -382848,15 +382848,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r4, r9, r8, ror lr │ │ │ │ + bicseq r4, r9, r0, ror lr │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -382916,15 +382916,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r4, r9, r8, lsr sp │ │ │ │ + bicseq r4, r9, r0, lsr sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -383267,27 +383267,27 @@ │ │ │ │ b 19c0da4 <__cxa_atexit@plt+0x19b5730> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrheq r4, [r9, #112] @ 0x70 │ │ │ │ - @ instruction: 0x01d94798 │ │ │ │ + bicseq r4, r9, r8, lsr #15 │ │ │ │ + @ instruction: 0x01d94790 │ │ │ │ strheq r3, [r3, #112] @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 181b3c <__cxa_atexit@plt+0x1764c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 19c0da4 <__cxa_atexit@plt+0x19b5730> │ │ │ │ - bicseq r4, r9, r0, asr r7 │ │ │ │ + bicseq r4, r9, r8, asr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -383316,15 +383316,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - bicseq r4, r9, r8, ror #13 │ │ │ │ + bicseq r4, r9, r0, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 181c5c <__cxa_atexit@plt+0x1765e8> │ │ │ │ ldr r2, [pc, #136] @ 181c78 <__cxa_atexit@plt+0x176604> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -383359,17 +383359,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r4, r9, r8, ror r6 │ │ │ │ - bicseq r4, r9, r0, asr r6 │ │ │ │ - bicseq r4, r9, r0, asr #12 │ │ │ │ + bicseq r4, r9, r0, ror r6 │ │ │ │ + bicseq r4, r9, r8, asr #12 │ │ │ │ + bicseq r4, r9, r8, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 181cd0 <__cxa_atexit@plt+0x17665c> │ │ │ │ @@ -383383,16 +383383,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r4, r9, ip, asr #11 │ │ │ │ - ldrheq r4, [r9, #92] @ 0x5c │ │ │ │ + bicseq r4, r9, r4, asr #11 │ │ │ │ + ldrheq r4, [r9, #84] @ 0x54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 181d6c <__cxa_atexit@plt+0x1766f8> │ │ │ │ ldr r2, [pc, #136] @ 181d88 <__cxa_atexit@plt+0x176714> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -383427,17 +383427,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r4, r9, r8, ror #10 │ │ │ │ - bicseq r4, r9, r0, asr #10 │ │ │ │ - bicseq r4, r9, r0, lsr r5 │ │ │ │ + bicseq r4, r9, r0, ror #10 │ │ │ │ + bicseq r4, r9, r8, lsr r5 │ │ │ │ + bicseq r4, r9, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 181de0 <__cxa_atexit@plt+0x17676c> │ │ │ │ @@ -383451,16 +383451,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r4, [r9, #76] @ 0x4c │ │ │ │ - bicseq r4, r9, ip, lsr #9 │ │ │ │ + ldrheq r4, [r9, #68] @ 0x44 │ │ │ │ + bicseq r4, r9, r4, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 181e7c <__cxa_atexit@plt+0x176808> │ │ │ │ ldr r2, [pc, #136] @ 181e98 <__cxa_atexit@plt+0x176824> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -383495,17 +383495,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r4, r9, r8, asr r4 │ │ │ │ - bicseq r4, r9, r0, lsr r4 │ │ │ │ - bicseq r4, r9, r0, lsr #8 │ │ │ │ + bicseq r4, r9, r0, asr r4 │ │ │ │ + bicseq r4, r9, r8, lsr #8 │ │ │ │ + bicseq r4, r9, r8, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 181ef0 <__cxa_atexit@plt+0x17687c> │ │ │ │ @@ -383519,16 +383519,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r4, r9, ip, lsr #7 │ │ │ │ - @ instruction: 0x01d9439c │ │ │ │ + bicseq r4, r9, r4, lsr #7 │ │ │ │ + @ instruction: 0x01d94394 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 181f8c <__cxa_atexit@plt+0x176918> │ │ │ │ ldr r2, [pc, #136] @ 181fa8 <__cxa_atexit@plt+0x176934> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -383563,17 +383563,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r4, r9, r8, asr #6 │ │ │ │ - bicseq r4, r9, r0, lsr #6 │ │ │ │ - bicseq r4, r9, r0, lsl r3 │ │ │ │ + bicseq r4, r9, r0, asr #6 │ │ │ │ + bicseq r4, r9, r8, lsl r3 │ │ │ │ + bicseq r4, r9, r8, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 182000 <__cxa_atexit@plt+0x17698c> │ │ │ │ @@ -383587,16 +383587,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01d9429c │ │ │ │ - bicseq r4, r9, ip, lsl #5 │ │ │ │ + @ instruction: 0x01d94294 │ │ │ │ + bicseq r4, r9, r4, lsl #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -383625,15 +383625,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - bicseq r4, r9, r4, lsl r2 │ │ │ │ + bicseq r4, r9, ip, lsl #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 182134 <__cxa_atexit@plt+0x176ac0> │ │ │ │ ldr lr, [pc, #140] @ 182154 <__cxa_atexit@plt+0x176ae0> │ │ │ │ @@ -383670,16 +383670,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01d9419c │ │ │ │ - bicseq r4, r9, r8, ror #2 │ │ │ │ + @ instruction: 0x01d94194 │ │ │ │ + bicseq r4, r9, r0, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1821a0 <__cxa_atexit@plt+0x176b2c> │ │ │ │ @@ -383691,15 +383691,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r4, r9, ip, ror #1 │ │ │ │ + bicseq r4, r9, r4, ror #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18223c <__cxa_atexit@plt+0x176bc8> │ │ │ │ ldr lr, [pc, #140] @ 18225c <__cxa_atexit@plt+0x176be8> │ │ │ │ @@ -383736,16 +383736,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01d94094 │ │ │ │ - bicseq r4, r9, r0, rrx │ │ │ │ + bicseq r4, r9, ip, lsl #1 │ │ │ │ + bicseq r4, r9, r8, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1822a8 <__cxa_atexit@plt+0x176c34> │ │ │ │ @@ -383757,15 +383757,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r3, r9, r4, ror #31 │ │ │ │ + ldrsbeq r3, [r9, #252] @ 0xfc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 182344 <__cxa_atexit@plt+0x176cd0> │ │ │ │ ldr lr, [pc, #140] @ 182364 <__cxa_atexit@plt+0x176cf0> │ │ │ │ @@ -383802,16 +383802,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r3, r9, ip, lsl #31 │ │ │ │ - bicseq r3, r9, r8, asr pc │ │ │ │ + bicseq r3, r9, r4, lsl #31 │ │ │ │ + bicseq r3, r9, r0, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1823b0 <__cxa_atexit@plt+0x176d3c> │ │ │ │ @@ -383823,15 +383823,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r3, [r9, #236] @ 0xec │ │ │ │ + ldrsbeq r3, [r9, #228] @ 0xe4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18244c <__cxa_atexit@plt+0x176dd8> │ │ │ │ ldr lr, [pc, #140] @ 18246c <__cxa_atexit@plt+0x176df8> │ │ │ │ @@ -383868,16 +383868,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r3, r9, r4, lsl #29 │ │ │ │ - bicseq r3, r9, r0, asr lr │ │ │ │ + bicseq r3, r9, ip, ror lr │ │ │ │ + bicseq r3, r9, r8, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1824b8 <__cxa_atexit@plt+0x176e44> │ │ │ │ @@ -383889,15 +383889,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r3, [r9, #212] @ 0xd4 │ │ │ │ + bicseq r3, r9, ip, asr #27 │ │ │ │ biceq r3, r3, r4, ror #2 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1825a8 <__cxa_atexit@plt+0x176f34> │ │ │ │ @@ -383949,21 +383949,21 @@ │ │ │ │ add sl, r6, #1 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - bicseq r3, r9, ip, ror #27 │ │ │ │ bicseq r3, r9, r4, ror #27 │ │ │ │ ldrsbeq r3, [r9, #220] @ 0xdc │ │ │ │ + ldrsbeq r3, [r9, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - bicseq r3, r9, r8, lsr lr │ │ │ │ bicseq r3, r9, r0, lsr lr │ │ │ │ bicseq r3, r9, r8, lsr #28 │ │ │ │ + bicseq r3, r9, r0, lsr #28 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 182634 <__cxa_atexit@plt+0x176fc0> │ │ │ │ @@ -383986,15 +383986,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1a09e1c <__cxa_atexit@plt+0x19fe7a8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ - @ instruction: 0x01d93c90 │ │ │ │ + bicseq r3, r9, r8, lsl #25 │ │ │ │ andeq r0, r0, r7, lsl #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1826ac <__cxa_atexit@plt+0x177038> │ │ │ │ ldr r6, [pc, #168] @ 182714 <__cxa_atexit@plt+0x1770a0> │ │ │ │ @@ -384188,15 +384188,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1a09e1c <__cxa_atexit@plt+0x19fe7a8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff230 │ │ │ │ - bicseq r3, r9, r8, ror #18 │ │ │ │ + bicseq r3, r9, r0, ror #18 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1829d4 <__cxa_atexit@plt+0x177360> │ │ │ │ ldr r6, [pc, #152] @ 182a2c <__cxa_atexit@plt+0x1773b8> │ │ │ │ @@ -384381,15 +384381,15 @@ │ │ │ │ ldr r2, [pc, #68] @ 182ca4 <__cxa_atexit@plt+0x177630> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ str r7, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -384417,15 +384417,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 182d18 <__cxa_atexit@plt+0x1776a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ biceq r1, r3, r0, ror #19 │ │ │ │ biceq r2, r3, r4, lsr #18 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ @@ -384434,15 +384434,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 182d50 <__cxa_atexit@plt+0x1776dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01c3199c │ │ │ │ ldrdeq r2, [r3, #140] @ 0x8c │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -384580,32 +384580,32 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r3, [r9, #56] @ 0x38 │ │ │ │ + ldrsheq r3, [r9, #48] @ 0x30 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ - bicseq r3, r9, r4, lsr #8 │ │ │ │ bicseq r3, r9, ip, lsl r4 │ │ │ │ bicseq r3, r9, r4, lsl r4 │ │ │ │ + bicseq r3, r9, ip, lsl #8 │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ - @ instruction: 0x01d93494 │ │ │ │ bicseq r3, r9, ip, lsl #9 │ │ │ │ bicseq r3, r9, r4, lsl #9 │ │ │ │ - bicseq r3, r9, r0, ror #8 │ │ │ │ + bicseq r3, r9, ip, ror r4 │ │ │ │ + bicseq r3, r9, r8, asr r4 │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ - bicseq r3, r9, r8, lsl #6 │ │ │ │ + bicseq r3, r9, r0, lsl #6 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ - ldrsbeq r3, [r9, #64] @ 0x40 │ │ │ │ - @ instruction: 0x01d93594 │ │ │ │ + bicseq r3, r9, r8, asr #9 │ │ │ │ bicseq r3, r9, ip, lsl #11 │ │ │ │ bicseq r3, r9, r4, lsl #11 │ │ │ │ + bicseq r3, r9, ip, ror r5 │ │ │ │ biceq r2, r3, r4, ror #12 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 183050 <__cxa_atexit@plt+0x1779dc> │ │ │ │ @@ -384664,15 +384664,15 @@ │ │ │ │ ldr r5, [pc, #304] @ 1831fc <__cxa_atexit@plt+0x177b88> │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r3] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, ip │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #232] @ 1831d4 <__cxa_atexit@plt+0x177b60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #16]! │ │ │ │ add r0, r7, #1 │ │ │ │ ldmdb r2, {r7, r8} │ │ │ │ str r0, [r2] │ │ │ │ @@ -384725,23 +384725,23 @@ │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, ip │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r9, ip, lsl #3 │ │ │ │ + bicseq r3, r9, r4, lsl #3 │ │ │ │ @ instruction: 0xfffff780 │ │ │ │ - ldrsbeq r3, [r9, #16] │ │ │ │ bicseq r3, r9, r8, asr #3 │ │ │ │ bicseq r3, r9, r0, asr #3 │ │ │ │ + ldrheq r3, [r9, #24] │ │ │ │ @ instruction: 0xfffff4a0 │ │ │ │ - bicseq r3, r9, ip, lsl r2 │ │ │ │ bicseq r3, r9, r4, lsl r2 │ │ │ │ bicseq r3, r9, ip, lsl #4 │ │ │ │ + bicseq r3, r9, r4, lsl #4 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq r1, r3, r8, lsl #12 │ │ │ │ biceq r2, r3, r0, lsr r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r8 │ │ │ │ mov sl, r7 │ │ │ │ @@ -384800,21 +384800,21 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r6, [sp] │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff37c │ │ │ │ - bicseq r3, r9, ip, ror #1 │ │ │ │ bicseq r3, r9, r4, ror #1 │ │ │ │ ldrsbeq r3, [r9, #12] │ │ │ │ + ldrsbeq r3, [r9, #4] │ │ │ │ @ instruction: 0xfffff64c │ │ │ │ - bicseq r3, r9, r0, lsr #1 │ │ │ │ @ instruction: 0x01d93098 │ │ │ │ @ instruction: 0x01d93090 │ │ │ │ + bicseq r3, r9, r8, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -384843,15 +384843,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - bicseq r2, r9, ip, lsl #30 │ │ │ │ + bicseq r2, r9, r4, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 183438 <__cxa_atexit@plt+0x177dc4> │ │ │ │ ldr r2, [pc, #136] @ 183454 <__cxa_atexit@plt+0x177de0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -384886,17 +384886,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01d92e9c │ │ │ │ - bicseq r2, r9, r4, ror lr │ │ │ │ - bicseq r2, r9, r4, ror #28 │ │ │ │ + @ instruction: 0x01d92e94 │ │ │ │ + bicseq r2, r9, ip, ror #28 │ │ │ │ + bicseq r2, r9, ip, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1834ac <__cxa_atexit@plt+0x177e38> │ │ │ │ @@ -384910,16 +384910,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r2, [r9, #208] @ 0xd0 │ │ │ │ - bicseq r2, r9, r0, ror #27 │ │ │ │ + bicseq r2, r9, r8, ror #27 │ │ │ │ + ldrsbeq r2, [r9, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 183548 <__cxa_atexit@plt+0x177ed4> │ │ │ │ ldr r2, [pc, #136] @ 183564 <__cxa_atexit@plt+0x177ef0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -384954,17 +384954,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r2, r9, ip, lsl #27 │ │ │ │ - bicseq r2, r9, r4, ror #26 │ │ │ │ - bicseq r2, r9, r4, asr sp │ │ │ │ + bicseq r2, r9, r4, lsl #27 │ │ │ │ + bicseq r2, r9, ip, asr sp │ │ │ │ + bicseq r2, r9, ip, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1835bc <__cxa_atexit@plt+0x177f48> │ │ │ │ @@ -384978,16 +384978,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, r9, r0, ror #25 │ │ │ │ - ldrsbeq r2, [r9, #192] @ 0xc0 │ │ │ │ + ldrsbeq r2, [r9, #200] @ 0xc8 │ │ │ │ + bicseq r2, r9, r8, asr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 183658 <__cxa_atexit@plt+0x177fe4> │ │ │ │ ldr r2, [pc, #136] @ 183674 <__cxa_atexit@plt+0x178000> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -385022,17 +385022,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r2, r9, ip, ror ip │ │ │ │ - bicseq r2, r9, r4, asr ip │ │ │ │ - bicseq r2, r9, r4, asr #24 │ │ │ │ + bicseq r2, r9, r4, ror ip │ │ │ │ + bicseq r2, r9, ip, asr #24 │ │ │ │ + bicseq r2, r9, ip, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1836cc <__cxa_atexit@plt+0x178058> │ │ │ │ @@ -385046,16 +385046,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r2, [r9, #176] @ 0xb0 │ │ │ │ - bicseq r2, r9, r0, asr #23 │ │ │ │ + bicseq r2, r9, r8, asr #23 │ │ │ │ + ldrheq r2, [r9, #184] @ 0xb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 183768 <__cxa_atexit@plt+0x1780f4> │ │ │ │ ldr r2, [pc, #136] @ 183784 <__cxa_atexit@plt+0x178110> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -385090,17 +385090,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r2, r9, ip, ror #22 │ │ │ │ - bicseq r2, r9, r4, asr #22 │ │ │ │ - bicseq r2, r9, r4, lsr fp │ │ │ │ + bicseq r2, r9, r4, ror #22 │ │ │ │ + bicseq r2, r9, ip, lsr fp │ │ │ │ + bicseq r2, r9, ip, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1837dc <__cxa_atexit@plt+0x178168> │ │ │ │ @@ -385114,16 +385114,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, r9, r0, asr #21 │ │ │ │ - ldrheq r2, [r9, #160] @ 0xa0 │ │ │ │ + ldrheq r2, [r9, #168] @ 0xa8 │ │ │ │ + bicseq r2, r9, r8, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -385152,15 +385152,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - bicseq r2, r9, r8, lsr sl │ │ │ │ + bicseq r2, r9, r0, lsr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1838dc <__cxa_atexit@plt+0x178268> │ │ │ │ ldr lr, [pc, #68] @ 1838e4 <__cxa_atexit@plt+0x178270> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -385178,15 +385178,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r2, r9, r4, asr #19 │ │ │ │ + ldrheq r2, [r9, #156] @ 0x9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -385209,15 +385209,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r2, r9, r8, asr #18 │ │ │ │ + bicseq r2, r9, r0, asr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -385240,15 +385240,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r2, r9, ip, asr #17 │ │ │ │ + bicseq r2, r9, r4, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -385271,15 +385271,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r2, r9, r0, asr r8 │ │ │ │ + bicseq r2, r9, r8, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ strheq r1, [r3, #184] @ 0xb8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -385346,21 +385346,21 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ @ instruction: 0x000004b8 │ │ │ │ - bicseq r2, r9, ip, lsl r8 │ │ │ │ bicseq r2, r9, r4, lsl r8 │ │ │ │ bicseq r2, r9, ip, lsl #16 │ │ │ │ + bicseq r2, r9, r4, lsl #16 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - bicseq r2, r9, r0, asr r8 │ │ │ │ bicseq r2, r9, r8, asr #16 │ │ │ │ bicseq r2, r9, r0, asr #16 │ │ │ │ + bicseq r2, r9, r8, lsr r8 │ │ │ │ biceq r1, r3, ip, lsl #21 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #156] @ 183c58 <__cxa_atexit@plt+0x1785e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -385400,21 +385400,21 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ 183c68 <__cxa_atexit@plt+0x1785f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r2, r9, r4, lsr r7 │ │ │ │ bicseq r2, r9, ip, lsr #14 │ │ │ │ bicseq r2, r9, r4, lsr #14 │ │ │ │ + bicseq r2, r9, ip, lsl r7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - bicseq r2, r9, ip, ror #14 │ │ │ │ bicseq r2, r9, r4, ror #14 │ │ │ │ bicseq r2, r9, ip, asr r7 │ │ │ │ + bicseq r2, r9, r4, asr r7 │ │ │ │ strheq r1, [r3, #148] @ 0x94 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 183ca4 <__cxa_atexit@plt+0x178630> │ │ │ │ ldr r3, [pc, #76] @ 183ce8 <__cxa_atexit@plt+0x178674> │ │ │ │ @@ -385431,17 +385431,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 183ce4 <__cxa_atexit@plt+0x178670> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ - ldrheq r2, [r9, #100] @ 0x64 │ │ │ │ bicseq r2, r9, ip, lsr #13 │ │ │ │ bicseq r2, r9, r4, lsr #13 │ │ │ │ + @ instruction: 0x01d9269c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -385464,15 +385464,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1a09e1c <__cxa_atexit@plt+0x19fe7a8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - bicseq r2, r9, r4, ror r5 │ │ │ │ + bicseq r2, r9, ip, ror #10 │ │ │ │ andeq r0, r0, r7, asr #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 183dc4 <__cxa_atexit@plt+0x178750> │ │ │ │ ldr r6, [pc, #160] @ 183e24 <__cxa_atexit@plt+0x1787b0> │ │ │ │ @@ -385659,15 +385659,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1a09e1c <__cxa_atexit@plt+0x19fe7a8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff30c │ │ │ │ - bicseq r2, r9, r8, ror #4 │ │ │ │ + bicseq r2, r9, r0, ror #4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1840d0 <__cxa_atexit@plt+0x178a5c> │ │ │ │ ldr r6, [pc, #152] @ 184128 <__cxa_atexit@plt+0x178ab4> │ │ │ │ @@ -385883,15 +385883,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1843ec <__cxa_atexit@plt+0x178d78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d91e9c │ │ │ │ + @ instruction: 0x01d91e94 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1844a4 <__cxa_atexit@plt+0x178e30> │ │ │ │ ldr lr, [pc, #160] @ 1844b0 <__cxa_atexit@plt+0x178e3c> │ │ │ │ @@ -385933,15 +385933,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r1, r9, r4, asr #28 │ │ │ │ + bicseq r1, r9, ip, lsr lr │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -386001,15 +386001,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r1, r9, r4, lsl #26 │ │ │ │ + ldrsheq r1, [r9, #204] @ 0xcc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -386048,15 +386048,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 184680 <__cxa_atexit@plt+0x17900c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r9, r8, lsl #24 │ │ │ │ + bicseq r1, r9, r0, lsl #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 184738 <__cxa_atexit@plt+0x1790c4> │ │ │ │ ldr lr, [pc, #160] @ 184744 <__cxa_atexit@plt+0x1790d0> │ │ │ │ @@ -386098,15 +386098,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrheq r1, [r9, #176] @ 0xb0 │ │ │ │ + bicseq r1, r9, r8, lsr #23 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -386166,15 +386166,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r1, r9, r0, ror sl │ │ │ │ + bicseq r1, r9, r8, ror #20 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -386394,15 +386394,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [sp] │ │ │ │ ldmib sp, {r7, r9} │ │ │ │ mov sl, r2 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r9, r8, ror #15 │ │ │ │ + bicseq r1, r9, r0, ror #15 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffd9c0 │ │ │ │ @ instruction: 0xffffef64 │ │ │ │ @ instruction: 0xffffe4c0 │ │ │ │ @ instruction: 0xffffe09c │ │ │ │ @@ -386540,15 +386540,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 184e30 <__cxa_atexit@plt+0x1797bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r9, r8, asr r4 │ │ │ │ + bicseq r1, r9, r0, asr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 184ebc <__cxa_atexit@plt+0x179848> │ │ │ │ ldr r2, [pc, #136] @ 184ed8 <__cxa_atexit@plt+0x179864> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -386583,17 +386583,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r1, r9, r8, lsl r4 │ │ │ │ - ldrsheq r1, [r9, #48] @ 0x30 │ │ │ │ - bicseq r1, r9, r0, ror #7 │ │ │ │ + bicseq r1, r9, r0, lsl r4 │ │ │ │ + bicseq r1, r9, r8, ror #7 │ │ │ │ + ldrsbeq r1, [r9, #56] @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 184f30 <__cxa_atexit@plt+0x1798bc> │ │ │ │ @@ -386607,16 +386607,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, r9, ip, ror #6 │ │ │ │ - bicseq r1, r9, ip, asr r3 │ │ │ │ + bicseq r1, r9, r4, ror #6 │ │ │ │ + bicseq r1, r9, r4, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 184fcc <__cxa_atexit@plt+0x179958> │ │ │ │ ldr r2, [pc, #136] @ 184fe8 <__cxa_atexit@plt+0x179974> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -386651,17 +386651,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r1, r9, r8, lsl #6 │ │ │ │ - bicseq r1, r9, r0, ror #5 │ │ │ │ - ldrsbeq r1, [r9, #32] │ │ │ │ + bicseq r1, r9, r0, lsl #6 │ │ │ │ + ldrsbeq r1, [r9, #40] @ 0x28 │ │ │ │ + bicseq r1, r9, r8, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 185040 <__cxa_atexit@plt+0x1799cc> │ │ │ │ @@ -386675,16 +386675,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, r9, ip, asr r2 │ │ │ │ - bicseq r1, r9, ip, asr #4 │ │ │ │ + bicseq r1, r9, r4, asr r2 │ │ │ │ + bicseq r1, r9, r4, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1850dc <__cxa_atexit@plt+0x179a68> │ │ │ │ ldr r2, [pc, #136] @ 1850f8 <__cxa_atexit@plt+0x179a84> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -386719,17 +386719,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrsheq r1, [r9, #24] │ │ │ │ - ldrsbeq r1, [r9, #16] │ │ │ │ - bicseq r1, r9, r0, asr #3 │ │ │ │ + ldrsheq r1, [r9, #16] │ │ │ │ + bicseq r1, r9, r8, asr #3 │ │ │ │ + ldrheq r1, [r9, #24] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 185150 <__cxa_atexit@plt+0x179adc> │ │ │ │ @@ -386743,16 +386743,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, r9, ip, asr #2 │ │ │ │ - bicseq r1, r9, ip, lsr r1 │ │ │ │ + bicseq r1, r9, r4, asr #2 │ │ │ │ + bicseq r1, r9, r4, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1851ec <__cxa_atexit@plt+0x179b78> │ │ │ │ ldr r2, [pc, #136] @ 185208 <__cxa_atexit@plt+0x179b94> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -386787,17 +386787,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r1, r9, r8, ror #1 │ │ │ │ - bicseq r1, r9, r0, asr #1 │ │ │ │ - ldrheq r1, [r9] │ │ │ │ + bicseq r1, r9, r0, ror #1 │ │ │ │ + ldrheq r1, [r9, #8] │ │ │ │ + bicseq r1, r9, r8, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 185260 <__cxa_atexit@plt+0x179bec> │ │ │ │ @@ -386811,31 +386811,31 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, r9, ip, lsr r0 │ │ │ │ - bicseq r1, r9, ip, lsr #32 │ │ │ │ + bicseq r1, r9, r4, lsr r0 │ │ │ │ + bicseq r1, r9, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1852a4 <__cxa_atexit@plt+0x179c30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1852ac <__cxa_atexit@plt+0x179c38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r0, [r9, #252] @ 0xfc │ │ │ │ + ldrsbeq r0, [r9, #244] @ 0xf4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18533c <__cxa_atexit@plt+0x179cc8> │ │ │ │ ldr lr, [pc, #140] @ 18535c <__cxa_atexit@plt+0x179ce8> │ │ │ │ @@ -386872,16 +386872,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01d90f94 │ │ │ │ - bicseq r0, r9, r0, ror #30 │ │ │ │ + bicseq r0, r9, ip, lsl #31 │ │ │ │ + bicseq r0, r9, r8, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1853a8 <__cxa_atexit@plt+0x179d34> │ │ │ │ @@ -386893,15 +386893,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r0, r9, r4, ror #29 │ │ │ │ + ldrsbeq r0, [r9, #236] @ 0xec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 185444 <__cxa_atexit@plt+0x179dd0> │ │ │ │ ldr lr, [pc, #140] @ 185464 <__cxa_atexit@plt+0x179df0> │ │ │ │ @@ -386938,16 +386938,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r0, r9, ip, lsl #29 │ │ │ │ - bicseq r0, r9, r8, asr lr │ │ │ │ + bicseq r0, r9, r4, lsl #29 │ │ │ │ + bicseq r0, r9, r0, asr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1854b0 <__cxa_atexit@plt+0x179e3c> │ │ │ │ @@ -386959,15 +386959,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r0, [r9, #220] @ 0xdc │ │ │ │ + ldrsbeq r0, [r9, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18554c <__cxa_atexit@plt+0x179ed8> │ │ │ │ ldr lr, [pc, #140] @ 18556c <__cxa_atexit@plt+0x179ef8> │ │ │ │ @@ -387004,16 +387004,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r0, r9, r4, lsl #27 │ │ │ │ - bicseq r0, r9, r0, asr sp │ │ │ │ + bicseq r0, r9, ip, ror sp │ │ │ │ + bicseq r0, r9, r8, asr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1855b8 <__cxa_atexit@plt+0x179f44> │ │ │ │ @@ -387025,15 +387025,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r0, [r9, #196] @ 0xc4 │ │ │ │ + bicseq r0, r9, ip, asr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 185654 <__cxa_atexit@plt+0x179fe0> │ │ │ │ ldr lr, [pc, #140] @ 185674 <__cxa_atexit@plt+0x17a000> │ │ │ │ @@ -387070,16 +387070,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r0, r9, ip, ror ip │ │ │ │ - bicseq r0, r9, r8, asr #24 │ │ │ │ + bicseq r0, r9, r4, ror ip │ │ │ │ + bicseq r0, r9, r0, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1856c0 <__cxa_atexit@plt+0x17a04c> │ │ │ │ @@ -387091,15 +387091,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r0, r9, ip, asr #23 │ │ │ │ + bicseq r0, r9, r4, asr #23 │ │ │ │ biceq pc, r2, ip, asr pc @ │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub ip, r5, #28 │ │ │ │ cmp fp, ip │ │ │ │ bhi 18578c <__cxa_atexit@plt+0x17a118> │ │ │ │ @@ -387142,21 +387142,21 @@ │ │ │ │ ldr r3, [pc, #44] @ 1857b0 <__cxa_atexit@plt+0x17a13c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - bicseq r0, r9, r0, asr #24 │ │ │ │ bicseq r0, r9, r8, lsr ip │ │ │ │ bicseq r0, r9, r0, lsr ip │ │ │ │ + bicseq r0, r9, r8, lsr #24 │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ - bicseq r0, r9, r0, lsl #24 │ │ │ │ ldrsheq r0, [r9, #184] @ 0xb8 │ │ │ │ ldrsheq r0, [r9, #176] @ 0xb0 │ │ │ │ + bicseq r0, r9, r8, ror #23 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 18580c <__cxa_atexit@plt+0x17a198> │ │ │ │ @@ -387176,15 +387176,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1a09e1c <__cxa_atexit@plt+0x19fe7a8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - ldrheq r0, [r9, #160] @ 0xa0 │ │ │ │ + bicseq r0, r9, r8, lsr #21 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 185884 <__cxa_atexit@plt+0x17a210> │ │ │ │ ldr r6, [pc, #168] @ 1858ec <__cxa_atexit@plt+0x17a278> │ │ │ │ @@ -387375,15 +387375,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1a09e1c <__cxa_atexit@plt+0x19fe7a8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff300 │ │ │ │ - @ instruction: 0x01d90794 │ │ │ │ + bicseq r0, r9, ip, lsl #15 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 185ba0 <__cxa_atexit@plt+0x17a52c> │ │ │ │ ldr r6, [pc, #152] @ 185bf8 <__cxa_atexit@plt+0x17a584> │ │ │ │ @@ -387621,21 +387621,21 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ - ldrsbeq r0, [r9, #76] @ 0x4c │ │ │ │ ldrsbeq r0, [r9, #68] @ 0x44 │ │ │ │ bicseq r0, r9, ip, asr #9 │ │ │ │ + bicseq r0, r9, r4, asr #9 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - bicseq r0, r9, ip, lsl #9 │ │ │ │ bicseq r0, r9, r4, lsl #9 │ │ │ │ bicseq r0, r9, ip, ror r4 │ │ │ │ + bicseq r0, r9, r4, ror r4 │ │ │ │ biceq pc, r2, r0, lsl #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [r1, #16]! │ │ │ │ ldr sl, [r1, #-12] │ │ │ │ @@ -387684,21 +387684,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ - bicseq r0, r9, ip, asr #7 │ │ │ │ bicseq r0, r9, r4, asr #7 │ │ │ │ ldrheq r0, [r9, #60] @ 0x3c │ │ │ │ + ldrheq r0, [r9, #52] @ 0x34 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - bicseq r0, r9, ip, lsl #7 │ │ │ │ bicseq r0, r9, r4, lsl #7 │ │ │ │ bicseq r0, r9, ip, ror r3 │ │ │ │ + bicseq r0, r9, r4, ror r3 │ │ │ │ biceq lr, r2, r0, lsr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1860d4 <__cxa_atexit@plt+0x17aa60> │ │ │ │ ldr r1, [pc, #144] @ 1860dc <__cxa_atexit@plt+0x17aa68> │ │ │ │ @@ -387726,25 +387726,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 1860ec <__cxa_atexit@plt+0x17aa78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - bicseq r0, r9, r0, lsl r2 │ │ │ │ + bicseq r0, r9, r8, lsl #4 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ biceq lr, r2, ip, lsr #12 │ │ │ │ ldrdeq lr, [r2, #92] @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -387760,15 +387760,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 186154 <__cxa_atexit@plt+0x17aae0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ biceq lr, r2, r4, lsr #11 │ │ │ │ biceq lr, r2, r4, ror r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -387777,15 +387777,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 18618c <__cxa_atexit@plt+0x17ab18> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq lr, r2, r0, ror #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 1861f8 <__cxa_atexit@plt+0x17ab84> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -387802,30 +387802,30 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 186228 <__cxa_atexit@plt+0x17abb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1862a4 <__cxa_atexit@plt+0x17ac30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -387850,15 +387850,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r0, r9, r4, lsl r0 │ │ │ │ + bicseq r0, r9, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1862e8 <__cxa_atexit@plt+0x17ac74> │ │ │ │ @@ -387869,15 +387869,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r8, r4, lsr #31 │ │ │ │ + @ instruction: 0x01d8ff9c │ │ │ │ ldrdeq lr, [r2, #48] @ 0x30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -387907,15 +387907,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 18638c <__cxa_atexit@plt+0x17ad18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq pc, [r8, #236] @ 0xec @ │ │ │ │ + ldrsheq pc, [r8, #228] @ 0xe4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1863e0 <__cxa_atexit@plt+0x17ad6c> │ │ │ │ ldr r2, [pc, #60] @ 1863e8 <__cxa_atexit@plt+0x17ad74> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -387931,15 +387931,15 @@ │ │ │ │ b 1863f8 <__cxa_atexit@plt+0x17ad84> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrheq pc, [r8, #228] @ 0xe4 @ │ │ │ │ + bicseq pc, r8, ip, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #108] @ 186478 <__cxa_atexit@plt+0x17ae04> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -388026,16 +388026,16 @@ │ │ │ │ bge 1864e0 <__cxa_atexit@plt+0x17ae6c> │ │ │ │ b 18650c <__cxa_atexit@plt+0x17ae98> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r8, r4, ror #26 │ │ │ │ bicseq pc, r8, ip, asr sp @ │ │ │ │ + bicseq pc, r8, r4, asr sp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1865c0 <__cxa_atexit@plt+0x17af4c> │ │ │ │ ldr r2, [pc, #60] @ 1865c8 <__cxa_atexit@plt+0x17af54> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -388051,15 +388051,15 @@ │ │ │ │ b 1865d8 <__cxa_atexit@plt+0x17af64> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrsbeq pc, [r8, #196] @ 0xc4 @ │ │ │ │ + bicseq pc, r8, ip, asr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #108] @ 186658 <__cxa_atexit@plt+0x17afe4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -388146,16 +388146,16 @@ │ │ │ │ bge 1866c0 <__cxa_atexit@plt+0x17b04c> │ │ │ │ b 1866ec <__cxa_atexit@plt+0x17b078> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r8, r4, lsl #23 │ │ │ │ bicseq pc, r8, ip, ror fp @ │ │ │ │ + bicseq pc, r8, r4, ror fp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1867a0 <__cxa_atexit@plt+0x17b12c> │ │ │ │ ldr r2, [pc, #60] @ 1867a8 <__cxa_atexit@plt+0x17b134> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -388171,15 +388171,15 @@ │ │ │ │ b 1867b8 <__cxa_atexit@plt+0x17b144> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrsheq pc, [r8, #164] @ 0xa4 @ │ │ │ │ + bicseq pc, r8, ip, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #108] @ 186838 <__cxa_atexit@plt+0x17b1c4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -388266,16 +388266,16 @@ │ │ │ │ bge 1868a0 <__cxa_atexit@plt+0x17b22c> │ │ │ │ b 1868cc <__cxa_atexit@plt+0x17b258> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r8, r4, lsr #19 │ │ │ │ @ instruction: 0x01d8f99c │ │ │ │ + @ instruction: 0x01d8f994 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 186980 <__cxa_atexit@plt+0x17b30c> │ │ │ │ ldr r2, [pc, #60] @ 186988 <__cxa_atexit@plt+0x17b314> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -388291,15 +388291,15 @@ │ │ │ │ b 186998 <__cxa_atexit@plt+0x17b324> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq pc, r8, r4, lsl r9 @ │ │ │ │ + bicseq pc, r8, ip, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #108] @ 186a18 <__cxa_atexit@plt+0x17b3a4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -388386,106 +388386,106 @@ │ │ │ │ bge 186a80 <__cxa_atexit@plt+0x17b40c> │ │ │ │ b 186aac <__cxa_atexit@plt+0x17b438> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r8, r4, asr #15 │ │ │ │ ldrheq pc, [r8, #124] @ 0x7c @ │ │ │ │ + ldrheq pc, [r8, #116] @ 0x74 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 186b40 <__cxa_atexit@plt+0x17b4cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 186b48 <__cxa_atexit@plt+0x17b4d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r8, r0, asr #14 │ │ │ │ + bicseq pc, r8, r8, lsr r7 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 186b7c <__cxa_atexit@plt+0x17b508> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 186b84 <__cxa_atexit@plt+0x17b510> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r8, r4, lsl #14 │ │ │ │ + ldrsheq pc, [r8, #108] @ 0x6c @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 186bb8 <__cxa_atexit@plt+0x17b544> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 186bc0 <__cxa_atexit@plt+0x17b54c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r8, r8, asr #13 │ │ │ │ + bicseq pc, r8, r0, asr #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 186bf4 <__cxa_atexit@plt+0x17b580> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 186bfc <__cxa_atexit@plt+0x17b588> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r8, ip, lsl #13 │ │ │ │ + bicseq pc, r8, r4, lsl #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 186c30 <__cxa_atexit@plt+0x17b5bc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 186c38 <__cxa_atexit@plt+0x17b5c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r8, r0, asr r6 @ │ │ │ │ + bicseq pc, r8, r8, asr #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 186c6c <__cxa_atexit@plt+0x17b5f8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 186c74 <__cxa_atexit@plt+0x17b600> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r8, r4, lsl r6 @ │ │ │ │ + bicseq pc, r8, ip, lsl #12 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #72 @ 0x48 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 186cfc <__cxa_atexit@plt+0x17b688> │ │ │ │ ldr lr, [pc, #112] @ 186d08 <__cxa_atexit@plt+0x17b694> │ │ │ │ @@ -388515,15 +388515,15 @@ │ │ │ │ b 186d18 <__cxa_atexit@plt+0x17b6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq pc, r8, r0, asr #11 │ │ │ │ + ldrheq pc, [r8, #88] @ 0x58 @ │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #116] @ 186da0 <__cxa_atexit@plt+0x17b72c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -388690,15 +388690,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - ldrsheq pc, [r8, #40] @ 0x28 @ │ │ │ │ + ldrsheq pc, [r8, #32] @ │ │ │ │ andeq pc, r3, pc, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 187000 <__cxa_atexit@plt+0x17b98c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -388740,15 +388740,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - bicseq pc, r8, r0, lsr r2 @ │ │ │ │ + bicseq pc, r8, r8, lsr #4 │ │ │ │ andeq pc, r1, ip, asr #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #60] @ 1870e4 <__cxa_atexit@plt+0x17ba70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ @@ -388758,15 +388758,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1870e8 <__cxa_atexit@plt+0x17ba74> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq pc, r0, ip, asr #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -388775,15 +388775,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #44]! @ 0x2c │ │ │ │ ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 18719c <__cxa_atexit@plt+0x17bb28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -388808,15 +388808,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq pc, r8, ip, lsl r1 @ │ │ │ │ + bicseq pc, r8, r4, lsl r1 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1871e0 <__cxa_atexit@plt+0x17bb6c> │ │ │ │ @@ -388827,15 +388827,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r8, ip, lsr #1 │ │ │ │ + bicseq pc, r8, r4, lsr #1 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 187224 <__cxa_atexit@plt+0x17bbb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -388879,15 +388879,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ - bicseq pc, r8, r4 │ │ │ │ + ldrsheq lr, [r8, #252] @ 0xfc │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1872f4 <__cxa_atexit@plt+0x17bc80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -388931,15 +388931,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ - bicseq lr, r8, r4, lsr pc │ │ │ │ + bicseq lr, r8, ip, lsr #30 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1873c4 <__cxa_atexit@plt+0x17bd50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -388983,15 +388983,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff758 │ │ │ │ - bicseq lr, r8, r4, ror #28 │ │ │ │ + bicseq lr, r8, ip, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1874d8 <__cxa_atexit@plt+0x17be64> │ │ │ │ ldr r2, [pc, #120] @ 1874f4 <__cxa_atexit@plt+0x17be80> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -389022,16 +389022,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrsbeq lr, [r8, #212] @ 0xd4 │ │ │ │ - bicseq lr, r8, r4, asr #27 │ │ │ │ + bicseq lr, r8, ip, asr #27 │ │ │ │ + ldrheq lr, [r8, #220] @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 187548 <__cxa_atexit@plt+0x17bed4> │ │ │ │ @@ -389045,31 +389045,31 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r8, r4, asr sp │ │ │ │ - bicseq lr, r8, r4, asr #26 │ │ │ │ + bicseq lr, r8, ip, asr #26 │ │ │ │ + bicseq lr, r8, ip, lsr sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18758c <__cxa_atexit@plt+0x17bf18> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 187594 <__cxa_atexit@plt+0x17bf20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq lr, [r8, #196] @ 0xc4 │ │ │ │ + bicseq lr, r8, ip, ror #25 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 187678 <__cxa_atexit@plt+0x17c004> │ │ │ │ ldr lr, [pc, #204] @ 187684 <__cxa_atexit@plt+0x17c010> │ │ │ │ @@ -389122,15 +389122,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x01d8ec98 │ │ │ │ + @ instruction: 0x01d8ec90 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -389219,15 +389219,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - ldrheq lr, [r8, #164] @ 0xa4 │ │ │ │ + bicseq lr, r8, ip, lsr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 187888 <__cxa_atexit@plt+0x17c214> │ │ │ │ ldr r2, [pc, #120] @ 1878a4 <__cxa_atexit@plt+0x17c230> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -389258,16 +389258,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - bicseq lr, r8, r4, lsr #20 │ │ │ │ - bicseq lr, r8, r4, lsl sl │ │ │ │ + bicseq lr, r8, ip, lsl sl │ │ │ │ + bicseq lr, r8, ip, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1878f8 <__cxa_atexit@plt+0x17c284> │ │ │ │ @@ -389281,16 +389281,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r8, r4, lsr #19 │ │ │ │ - @ instruction: 0x01d8e994 │ │ │ │ + @ instruction: 0x01d8e99c │ │ │ │ + bicseq lr, r8, ip, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 187984 <__cxa_atexit@plt+0x17c310> │ │ │ │ ldr r2, [pc, #120] @ 1879a0 <__cxa_atexit@plt+0x17c32c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -389321,16 +389321,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - bicseq lr, r8, r8, lsr #18 │ │ │ │ - bicseq lr, r8, r8, lsl r9 │ │ │ │ + bicseq lr, r8, r0, lsr #18 │ │ │ │ + bicseq lr, r8, r0, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1879f4 <__cxa_atexit@plt+0x17c380> │ │ │ │ @@ -389344,16 +389344,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r8, r8, lsr #17 │ │ │ │ - @ instruction: 0x01d8e898 │ │ │ │ + bicseq lr, r8, r0, lsr #17 │ │ │ │ + @ instruction: 0x01d8e890 │ │ │ │ biceq sp, r2, r4, lsr ip │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 187a68 <__cxa_atexit@plt+0x17c3f4> │ │ │ │ @@ -389396,15 +389396,15 @@ │ │ │ │ ldr r3, [pc, #196] @ 187b80 <__cxa_atexit@plt+0x17c50c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #192] @ 187b84 <__cxa_atexit@plt+0x17c510> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #128] @ 187b68 <__cxa_atexit@plt+0x17c4f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r3, r2, #1 │ │ │ │ ldr r1, [r5] │ │ │ │ @@ -389434,19 +389434,19 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 187b78 <__cxa_atexit@plt+0x17c504> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01d8e790 │ │ │ │ + bicseq lr, r8, r8, lsl #15 │ │ │ │ andeq r0, r0, r0, asr #14 │ │ │ │ - bicseq lr, r8, r8, lsr #16 │ │ │ │ bicseq lr, r8, r0, lsr #16 │ │ │ │ bicseq lr, r8, r8, lsl r8 │ │ │ │ + bicseq lr, r8, r0, lsl r8 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ biceq ip, r2, r0, lsl ip │ │ │ │ strheq sp, [r2, #168] @ 0xa8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r5, #8 │ │ │ │ @@ -389458,15 +389458,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #216] @ 187c90 <__cxa_atexit@plt+0x17c61c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r1, [pc, #164] @ 187c78 <__cxa_atexit@plt+0x17c604> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r2, r1, #1 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r0, r8} │ │ │ │ and r0, r2, #3 │ │ │ │ @@ -389502,25 +389502,25 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #52] @ 187ca0 <__cxa_atexit@plt+0x17c62c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ - bicseq lr, r8, r4, lsr #13 │ │ │ │ + @ instruction: 0x01d8e69c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - bicseq lr, r8, ip, asr #14 │ │ │ │ bicseq lr, r8, r4, asr #14 │ │ │ │ bicseq lr, r8, ip, lsr r7 │ │ │ │ + bicseq lr, r8, r4, lsr r7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ biceq ip, r2, ip, lsl fp │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ - bicseq lr, r8, r8, lsl r7 │ │ │ │ bicseq lr, r8, r0, lsl r7 │ │ │ │ bicseq lr, r8, r8, lsl #14 │ │ │ │ + bicseq lr, r8, r0, lsl #14 │ │ │ │ biceq sp, r2, ip, lsl #19 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -389560,19 +389560,19 @@ │ │ │ │ ldr r3, [pc, #36] @ 187d70 <__cxa_atexit@plt+0x17c6fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 19543e8 <__cxa_atexit@plt+0x1948d74> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrheq lr, [r8, #80] @ 0x50 │ │ │ │ + bicseq lr, r8, r8, lsr #11 │ │ │ │ andeq r0, r0, r0, asr r5 │ │ │ │ - bicseq lr, r8, r8, lsr r6 │ │ │ │ bicseq lr, r8, r0, lsr r6 │ │ │ │ bicseq lr, r8, r8, lsr #12 │ │ │ │ + bicseq lr, r8, r0, lsr #12 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, sp, lsr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -389593,15 +389593,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1a09e1c <__cxa_atexit@plt+0x19fe7a8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffed70 │ │ │ │ - bicseq lr, r8, ip, ror #9 │ │ │ │ + bicseq lr, r8, r4, ror #9 │ │ │ │ andeq r4, r1, sp, lsr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 187e48 <__cxa_atexit@plt+0x17c7d4> │ │ │ │ ldr r6, [pc, #292] @ 187f2c <__cxa_atexit@plt+0x17c8b8> │ │ │ │ @@ -389912,15 +389912,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1a09e1c <__cxa_atexit@plt+0x19fe7a8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffe0b8 │ │ │ │ - ldrsheq sp, [r8, #240] @ 0xf0 │ │ │ │ + bicseq sp, r8, r8, ror #31 │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 188344 <__cxa_atexit@plt+0x17ccd0> │ │ │ │ ldr r6, [pc, #160] @ 1883a4 <__cxa_atexit@plt+0x17cd30> │ │ │ │ @@ -390137,15 +390137,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 188664 <__cxa_atexit@plt+0x17cff0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r8, r4, lsr #24 │ │ │ │ + bicseq sp, r8, ip, lsl ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 188708 <__cxa_atexit@plt+0x17d094> │ │ │ │ ldr lr, [pc, #140] @ 188714 <__cxa_atexit@plt+0x17d0a0> │ │ │ │ @@ -390249,15 +390249,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - bicseq sp, r8, r4, lsr #21 │ │ │ │ + @ instruction: 0x01d8da9c │ │ │ │ biceq ip, r2, r4, lsr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, fp │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -390345,15 +390345,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1889a4 <__cxa_atexit@plt+0x17d330> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r8, r4, ror #17 │ │ │ │ + ldrsbeq sp, [r8, #140] @ 0x8c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 188a5c <__cxa_atexit@plt+0x17d3e8> │ │ │ │ ldr lr, [pc, #160] @ 188a68 <__cxa_atexit@plt+0x17d3f4> │ │ │ │ @@ -390395,15 +390395,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sp, r8, ip, lsl #17 │ │ │ │ + bicseq sp, r8, r4, lsl #17 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -390463,15 +390463,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sp, r8, ip, asr #14 │ │ │ │ + bicseq sp, r8, r4, asr #14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -390695,15 +390695,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ ldm sp, {r7, r8, r9} │ │ │ │ mov sl, r0 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r2 │ │ │ │ - bicseq sp, r8, r4, ror #9 │ │ │ │ + ldrsbeq sp, [r8, #76] @ 0x4c │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffff9684 │ │ │ │ @ instruction: 0xffffac28 │ │ │ │ @ instruction: 0xffffa184 │ │ │ │ @ instruction: 0xffff9d60 │ │ │ │ @@ -390754,15 +390754,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 189074 <__cxa_atexit@plt+0x17da00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #72] @ 189068 <__cxa_atexit@plt+0x17d9f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #12]! │ │ │ │ @@ -390779,15 +390779,15 @@ │ │ │ │ b 188c1c <__cxa_atexit@plt+0x17d5a8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - bicseq sp, r8, ip, lsr r2 │ │ │ │ + bicseq sp, r8, r4, lsr r2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ strheq fp, [r2, #104] @ 0x68 │ │ │ │ biceq ip, r2, r8, ror #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -390796,15 +390796,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [pc, #104] @ 18910c <__cxa_atexit@plt+0x17da98> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #68] @ 189100 <__cxa_atexit@plt+0x17da8c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #16]! │ │ │ │ str r7, [r5] │ │ │ │ tst r9, #3 │ │ │ │ beq 1890f4 <__cxa_atexit@plt+0x17da80> │ │ │ │ @@ -390817,15 +390817,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 188c1c <__cxa_atexit@plt+0x17d5a8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - bicseq sp, r8, r0, lsr #3 │ │ │ │ + @ instruction: 0x01d8d198 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ biceq fp, r2, ip, lsl #12 │ │ │ │ biceq ip, r2, r0, asr #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 189160 <__cxa_atexit@plt+0x17daec> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -390861,15 +390861,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1891b4 <__cxa_atexit@plt+0x17db40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ b 188c1c <__cxa_atexit@plt+0x17d5a8> │ │ │ │ - ldrsbeq sp, [r8, #8] │ │ │ │ + ldrsbeq sp, [r8] │ │ │ │ strdeq fp, [r2, #64] @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 189218 <__cxa_atexit@plt+0x17dba4> │ │ │ │ @@ -390883,15 +390883,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 18922c <__cxa_atexit@plt+0x17dbb8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @@ -390903,15 +390903,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 189264 <__cxa_atexit@plt+0x17dbf0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq fp, r2, r4, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -390922,15 +390922,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrsheq ip, [r8, #240] @ 0xf0 │ │ │ │ + bicseq ip, r8, r8, ror #31 │ │ │ │ strheq ip, [r2, #48] @ 0x30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -391076,22 +391076,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #224] @ 1895e0 <__cxa_atexit@plt+0x17df6c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ add sl, r1, #2 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r3, [pc, #164] @ 1895c0 <__cxa_atexit@plt+0x17df4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #160] @ 1895c4 <__cxa_atexit@plt+0x17df50> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #36]! @ 0x24 │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ bne 189550 <__cxa_atexit@plt+0x17dedc> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ cmp r0, r1 │ │ │ │ bge 18955c <__cxa_atexit@plt+0x17dee8> │ │ │ │ ldr r3, [pc, #144] @ 1895dc <__cxa_atexit@plt+0x17df68> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -391112,15 +391112,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ add sl, lr, #2 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r3, [pc, #32] @ 1895cc <__cxa_atexit@plt+0x17df58> │ │ │ │ add r3, pc, r3 │ │ │ │ b 18951c <__cxa_atexit@plt+0x17dea8> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @@ -391146,15 +391146,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq ip, r8, r0, ror ip │ │ │ │ + bicseq ip, r8, r8, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 189660 <__cxa_atexit@plt+0x17dfec> │ │ │ │ @@ -391163,15 +391163,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq ip, r8, ip, lsr #24 │ │ │ │ + bicseq ip, r8, r4, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1896a4 <__cxa_atexit@plt+0x17e030> │ │ │ │ @@ -391180,15 +391180,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq ip, r8, r8, ror #23 │ │ │ │ + bicseq ip, r8, r0, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1896e8 <__cxa_atexit@plt+0x17e074> │ │ │ │ @@ -391197,15 +391197,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq ip, r8, r4, lsr #23 │ │ │ │ + @ instruction: 0x01d8cb9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18972c <__cxa_atexit@plt+0x17e0b8> │ │ │ │ @@ -391214,15 +391214,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq ip, r8, r0, ror #22 │ │ │ │ + bicseq ip, r8, r8, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 189770 <__cxa_atexit@plt+0x17e0fc> │ │ │ │ @@ -391231,15 +391231,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq ip, r8, ip, lsl fp │ │ │ │ + bicseq ip, r8, r4, lsl fp │ │ │ │ ldrdeq fp, [r2, #236] @ 0xec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, fp │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -391405,37 +391405,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #172] @ 189ad0 <__cxa_atexit@plt+0x17e45c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ add sl, r1, #2 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r3, [pc, #152] @ 189ad8 <__cxa_atexit@plt+0x17e464> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 189adc <__cxa_atexit@plt+0x17e468> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ bne 189a74 <__cxa_atexit@plt+0x17e400> │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r1, [r2, #28] │ │ │ │ cmp r1, r0 │ │ │ │ bge 189a90 <__cxa_atexit@plt+0x17e41c> │ │ │ │ ldr r2, [pc, #92] @ 189acc <__cxa_atexit@plt+0x17e458> │ │ │ │ add r2, pc, r2 │ │ │ │ b 189a1c <__cxa_atexit@plt+0x17e3a8> │ │ │ │ ldr r3, [pc, #64] @ 189abc <__cxa_atexit@plt+0x17e448> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 189ac0 <__cxa_atexit@plt+0x17e44c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ bne 189ab0 <__cxa_atexit@plt+0x17e43c> │ │ │ │ ldr r3, [pc, #44] @ 189ac8 <__cxa_atexit@plt+0x17e454> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, #36] @ 0x24 │ │ │ │ ldr r9, [r2, #40] @ 0x28 │ │ │ │ str r3, [r2, #12] │ │ │ │ mov sl, r7 │ │ │ │ @@ -391522,15 +391522,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 189c60 <__cxa_atexit@plt+0x17e5ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #64] @ 189c54 <__cxa_atexit@plt+0x17e5e0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #36]! @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ tst r9, #3 │ │ │ │ beq 189c48 <__cxa_atexit@plt+0x17e5d4> │ │ │ │ @@ -391542,15 +391542,15 @@ │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ b 188c1c <__cxa_atexit@plt+0x17d5a8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - bicseq ip, r8, r8, asr #12 │ │ │ │ + bicseq ip, r8, r0, asr #12 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq sl, [r2, #168] @ 0xa8 │ │ │ │ biceq fp, r2, ip, ror #19 │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #56] @ 189cb4 <__cxa_atexit@plt+0x17e640> │ │ │ │ @@ -391587,15 +391587,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ b 188c1c <__cxa_atexit@plt+0x17d5a8> │ │ │ │ - bicseq ip, r8, r4, lsl #11 │ │ │ │ + bicseq ip, r8, ip, ror r5 │ │ │ │ biceq fp, r2, r0, asr #18 │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #56] @ 189d60 <__cxa_atexit@plt+0x17e6ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #28] │ │ │ │ @@ -391817,15 +391817,15 @@ │ │ │ │ str r6, [r5, #36] @ 0x24 │ │ │ │ add r9, r9, #2 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r1, #36]! @ 0x24 │ │ │ │ ldr r3, [r1, #-4] │ │ │ │ str r3, [r1] │ │ │ │ str r0, [r1, #4] │ │ │ │ sub ip, r1, #8 │ │ │ │ cmp fp, ip │ │ │ │ @@ -391849,15 +391849,15 @@ │ │ │ │ str lr, [r5, #32] │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ add r9, r8, #2 │ │ │ │ mov r5, ip │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #152] @ 18a1bc <__cxa_atexit@plt+0x17eb48> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r2, r6 │ │ │ │ b 18a14c <__cxa_atexit@plt+0x17ead8> │ │ │ │ @@ -391906,15 +391906,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 18a208 <__cxa_atexit@plt+0x17eb94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r8, r0, lsl #1 │ │ │ │ + bicseq ip, r8, r8, ror r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 18a2c0 <__cxa_atexit@plt+0x17ec4c> │ │ │ │ ldr lr, [pc, #160] @ 18a2cc <__cxa_atexit@plt+0x17ec58> │ │ │ │ @@ -391956,15 +391956,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq ip, r8, r8, lsr #32 │ │ │ │ + bicseq ip, r8, r0, lsr #32 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -392024,15 +392024,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq fp, r8, r8, ror #29 │ │ │ │ + bicseq fp, r8, r0, ror #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -392427,15 +392427,15 @@ │ │ │ │ str r3, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ add r9, lr, #2 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr sl, [sp, #20] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ str lr, [r5, #32] │ │ │ │ add r0, r5, #20 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 18aab0 <__cxa_atexit@plt+0x17f43c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #16 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -392455,15 +392455,15 @@ │ │ │ │ sub r3, r1, #1 │ │ │ │ str r3, [r5, #20] │ │ │ │ str lr, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ add r9, ip, #2 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r1, r6 │ │ │ │ b 18aac0 <__cxa_atexit@plt+0x17f44c> │ │ │ │ mov r0, #16 │ │ │ │ @@ -392638,15 +392638,15 @@ │ │ │ │ str lr, [r2, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #132] @ 18ae08 <__cxa_atexit@plt+0x17f794> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #180 @ 0xb4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @@ -392673,22 +392673,22 @@ │ │ │ │ @ instruction: 0xffffd990 │ │ │ │ @ instruction: 0xffffa024 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xfffff204 │ │ │ │ @ instruction: 0xffffe2ac │ │ │ │ @ instruction: 0xffffe5f0 │ │ │ │ biceq sl, r2, ip, ror #6 │ │ │ │ - ldrheq fp, [r8, #84] @ 0x54 │ │ │ │ + bicseq fp, r8, ip, lsr #11 │ │ │ │ biceq sl, r2, r4, lsl r9 │ │ │ │ @ instruction: 0xfffdaee8 │ │ │ │ @ instruction: 0xfffdaf90 │ │ │ │ - bicseq fp, r8, r4, asr r6 │ │ │ │ - bicseq fp, r8, r0, asr r5 │ │ │ │ - ldrheq fp, [r8, #92] @ 0x5c │ │ │ │ - ldrheq fp, [r8, #88] @ 0x58 │ │ │ │ + bicseq fp, r8, ip, asr #12 │ │ │ │ + bicseq fp, r8, r8, asr #10 │ │ │ │ + ldrheq fp, [r8, #84] @ 0x54 │ │ │ │ + ldrheq fp, [r8, #80] @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18aeac <__cxa_atexit@plt+0x17f838> │ │ │ │ ldr r2, [pc, #136] @ 18aec8 <__cxa_atexit@plt+0x17f854> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -392723,17 +392723,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq fp, r8, r8, lsr #8 │ │ │ │ - bicseq fp, r8, r0, lsl #8 │ │ │ │ - ldrsheq fp, [r8, #48] @ 0x30 │ │ │ │ + bicseq fp, r8, r0, lsr #8 │ │ │ │ + ldrsheq fp, [r8, #56] @ 0x38 │ │ │ │ + bicseq fp, r8, r8, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18af20 <__cxa_atexit@plt+0x17f8ac> │ │ │ │ @@ -392747,16 +392747,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, r8, ip, ror r3 │ │ │ │ - bicseq fp, r8, ip, ror #6 │ │ │ │ + bicseq fp, r8, r4, ror r3 │ │ │ │ + bicseq fp, r8, r4, ror #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18af8c <__cxa_atexit@plt+0x17f918> │ │ │ │ ldr lr, [pc, #68] @ 18af94 <__cxa_atexit@plt+0x17f920> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -392774,15 +392774,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq fp, r8, r4, lsl r3 │ │ │ │ + bicseq fp, r8, ip, lsl #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -392871,17 +392871,17 @@ │ │ │ │ mov r7, #24 │ │ │ │ b 18b10c <__cxa_atexit@plt+0x17fa98> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - @ instruction: 0x01d8b290 │ │ │ │ + bicseq fp, r8, r8, lsl #5 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - bicseq fp, r8, r4, asr #5 │ │ │ │ + ldrheq fp, [r8, #44] @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18b1b0 <__cxa_atexit@plt+0x17fb3c> │ │ │ │ ldr r2, [pc, #136] @ 18b1cc <__cxa_atexit@plt+0x17fb58> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -392916,17 +392916,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq fp, r8, r4, lsr #2 │ │ │ │ - ldrsheq fp, [r8, #12] │ │ │ │ - bicseq fp, r8, ip, ror #1 │ │ │ │ + bicseq fp, r8, ip, lsl r1 │ │ │ │ + ldrsheq fp, [r8, #4] │ │ │ │ + bicseq fp, r8, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18b224 <__cxa_atexit@plt+0x17fbb0> │ │ │ │ @@ -392940,16 +392940,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, r8, r8, ror r0 │ │ │ │ - bicseq fp, r8, r8, rrx │ │ │ │ + bicseq fp, r8, r0, ror r0 │ │ │ │ + bicseq fp, r8, r0, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18b290 <__cxa_atexit@plt+0x17fc1c> │ │ │ │ ldr lr, [pc, #68] @ 18b298 <__cxa_atexit@plt+0x17fc24> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -392967,15 +392967,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq fp, r8, r0, lsl r0 │ │ │ │ + bicseq fp, r8, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -393064,17 +393064,17 @@ │ │ │ │ mov r7, #24 │ │ │ │ b 18b410 <__cxa_atexit@plt+0x17fd9c> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - bicseq sl, r8, ip, lsl #31 │ │ │ │ + bicseq sl, r8, r4, lsl #31 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - bicseq sl, r8, r0, asr #31 │ │ │ │ + ldrheq sl, [r8, #248] @ 0xf8 │ │ │ │ biceq sl, r2, r0, ror #4 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -393121,15 +393121,15 @@ │ │ │ │ b 18b510 <__cxa_atexit@plt+0x17fe9c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01d8ad9c │ │ │ │ + @ instruction: 0x01d8ad94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #108] @ 18b588 <__cxa_atexit@plt+0x17ff14> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ @@ -393214,16 +393214,16 @@ │ │ │ │ bge 18b5f0 <__cxa_atexit@plt+0x17ff7c> │ │ │ │ b 18b61c <__cxa_atexit@plt+0x17ffa8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sl, r8, r4, asr ip │ │ │ │ bicseq sl, r8, ip, asr #24 │ │ │ │ + bicseq sl, r8, r4, asr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -393304,15 +393304,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r8, r0, ror #24 │ │ │ │ + bicseq sl, r8, r8, asr ip │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ biceq r9, r2, ip, ror #29 │ │ │ │ biceq r9, r2, r8, lsl #30 │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -393324,15 +393324,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 18b830 <__cxa_atexit@plt+0x1801bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r8, r8, asr sl │ │ │ │ + bicseq sl, r8, r0, asr sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 18b8e8 <__cxa_atexit@plt+0x180274> │ │ │ │ ldr lr, [pc, #160] @ 18b8f4 <__cxa_atexit@plt+0x180280> │ │ │ │ @@ -393374,15 +393374,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sl, r8, r0, lsl #20 │ │ │ │ + ldrsheq sl, [r8, #152] @ 0x98 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -393442,15 +393442,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sl, r8, r0, asr #17 │ │ │ │ + ldrheq sl, [r8, #136] @ 0x88 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -393605,15 +393605,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 18bc94 <__cxa_atexit@plt+0x180620> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq sl, [r8, #84] @ 0x54 │ │ │ │ + bicseq sl, r8, ip, ror #11 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 18bd4c <__cxa_atexit@plt+0x1806d8> │ │ │ │ ldr lr, [pc, #160] @ 18bd58 <__cxa_atexit@plt+0x1806e4> │ │ │ │ @@ -393655,15 +393655,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01d8a59c │ │ │ │ + @ instruction: 0x01d8a594 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -393723,15 +393723,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sl, r8, ip, asr r4 │ │ │ │ + bicseq sl, r8, r4, asr r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -393917,15 +393917,15 @@ │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ sub r0, r2, #17 │ │ │ │ str r0, [r5], #-4 │ │ │ │ sub sl, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, lr │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r2, r6 │ │ │ │ b 18c188 <__cxa_atexit@plt+0x180b14> │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #92] @ 18c1ec <__cxa_atexit@plt+0x180b78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -393994,17 +393994,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq sl, r8, ip, asr #32 │ │ │ │ - bicseq sl, r8, r4, lsr #32 │ │ │ │ - bicseq sl, r8, r4, lsl r0 │ │ │ │ + bicseq sl, r8, r4, asr #32 │ │ │ │ + bicseq sl, r8, ip, lsl r0 │ │ │ │ + bicseq sl, r8, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18c2fc <__cxa_atexit@plt+0x180c88> │ │ │ │ @@ -394018,16 +394018,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r8, r0, lsr #31 │ │ │ │ - @ instruction: 0x01d89f90 │ │ │ │ + @ instruction: 0x01d89f98 │ │ │ │ + bicseq r9, r8, r8, lsl #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18c39c <__cxa_atexit@plt+0x180d28> │ │ │ │ ldr lr, [pc, #140] @ 18c3bc <__cxa_atexit@plt+0x180d48> │ │ │ │ @@ -394064,16 +394064,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r9, r8, r4, lsr pc │ │ │ │ - bicseq r9, r8, r0, lsl #30 │ │ │ │ + bicseq r9, r8, ip, lsr #30 │ │ │ │ + ldrsheq r9, [r8, #232] @ 0xe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18c408 <__cxa_atexit@plt+0x180d94> │ │ │ │ @@ -394085,15 +394085,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r8, r4, lsl #29 │ │ │ │ + bicseq r9, r8, ip, ror lr │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -394164,17 +394164,17 @@ │ │ │ │ mov r3, #20 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0x01d89e94 │ │ │ │ + bicseq r9, r8, ip, lsl #29 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - ldrsheq r9, [r8, #224] @ 0xe0 │ │ │ │ + bicseq r9, r8, r8, ror #29 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -394198,15 +394198,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 18c5dc <__cxa_atexit@plt+0x180f68> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - bicseq r9, r8, r0, ror #27 │ │ │ │ + ldrsbeq r9, [r8, #216] @ 0xd8 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -394229,15 +394229,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - bicseq r9, r8, r0, ror #26 │ │ │ │ + bicseq r9, r8, r8, asr sp │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18c6ec <__cxa_atexit@plt+0x181078> │ │ │ │ @@ -394325,15 +394325,15 @@ │ │ │ │ b 18c7e0 <__cxa_atexit@plt+0x18116c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r9, r8, ip, asr #21 │ │ │ │ + bicseq r9, r8, r4, asr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #152] @ 18c888 <__cxa_atexit@plt+0x181214> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -394359,15 +394359,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 18c87c <__cxa_atexit@plt+0x181208> │ │ │ │ ldr r3, [pc, #68] @ 18c894 <__cxa_atexit@plt+0x181220> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -394399,15 +394399,15 @@ │ │ │ │ beq 18c910 <__cxa_atexit@plt+0x18129c> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #52] @ 18c924 <__cxa_atexit@plt+0x1812b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -394425,29 +394425,29 @@ │ │ │ │ beq 18c968 <__cxa_atexit@plt+0x1812f4> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 18c974 <__cxa_atexit@plt+0x181300> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 18c9a0 <__cxa_atexit@plt+0x18132c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 18ca1c <__cxa_atexit@plt+0x1813a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -394472,15 +394472,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01d8989c │ │ │ │ + @ instruction: 0x01d89894 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18ca60 <__cxa_atexit@plt+0x1813ec> │ │ │ │ @@ -394491,15 +394491,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r8, ip, lsr #16 │ │ │ │ + bicseq r9, r8, r4, lsr #16 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18cb54 <__cxa_atexit@plt+0x1814e0> │ │ │ │ ldr lr, [pc, #208] @ 18cb5c <__cxa_atexit@plt+0x1814e8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -394552,15 +394552,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - bicseq r9, r8, r0, asr #15 │ │ │ │ + ldrheq r9, [r8, #120] @ 0x78 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #92] @ 18cbe0 <__cxa_atexit@plt+0x18156c> │ │ │ │ @@ -394656,23 +394656,23 @@ │ │ │ │ beq 18cd04 <__cxa_atexit@plt+0x181690> │ │ │ │ ldr r2, [pc, #44] @ 18cd1c <__cxa_atexit@plt+0x1816a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - bicseq r9, r8, r4, asr #11 │ │ │ │ + ldrheq r9, [r8, #92] @ 0x5c │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - bicseq r9, r8, r8, ror #11 │ │ │ │ + bicseq r9, r8, r0, ror #11 │ │ │ │ andeq r1, r0, sl, ror #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #16]! │ │ │ │ ldr r1, [r3, #-4] │ │ │ │ and r0, r2, #3 │ │ │ │ @@ -394707,33 +394707,33 @@ │ │ │ │ ldr r2, [pc, #44] @ 18cde4 <__cxa_atexit@plt+0x181770> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r8, r0, lsl #10 │ │ │ │ + ldrsheq r9, [r8, #72] @ 0x48 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - bicseq r9, r8, r4, lsl r5 │ │ │ │ + bicseq r9, r8, ip, lsl #10 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 18ce18 <__cxa_atexit@plt+0x1817a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r6, asr #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #152] @ 18cec4 <__cxa_atexit@plt+0x181850> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #12]! │ │ │ │ @@ -394757,15 +394757,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 18ceb8 <__cxa_atexit@plt+0x181844> │ │ │ │ ldr r3, [pc, #72] @ 18ced0 <__cxa_atexit@plt+0x18185c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ @@ -394794,15 +394794,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 18cf38 <__cxa_atexit@plt+0x1818c4> │ │ │ │ ldr r3, [pc, #44] @ 18cf48 <__cxa_atexit@plt+0x1818d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -394818,29 +394818,29 @@ │ │ │ │ beq 18cf8c <__cxa_atexit@plt+0x181918> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 18cf98 <__cxa_atexit@plt+0x181924> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 18cfc4 <__cxa_atexit@plt+0x181950> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 18d040 <__cxa_atexit@plt+0x1819cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -394865,15 +394865,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r9, r8, r8, ror r2 │ │ │ │ + bicseq r9, r8, r0, ror r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18d084 <__cxa_atexit@plt+0x181a10> │ │ │ │ @@ -394884,15 +394884,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r8, r8, lsl #4 │ │ │ │ + bicseq r9, r8, r0, lsl #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -394959,15 +394959,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r9, r8, r0, lsr #2 │ │ │ │ + bicseq r9, r8, r8, lsl r1 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 18d1fc <__cxa_atexit@plt+0x181b88> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -395011,15 +395011,15 @@ │ │ │ │ beq 18d2ac <__cxa_atexit@plt+0x181c38> │ │ │ │ ldr r2, [pc, #72] @ 18d2c4 <__cxa_atexit@plt+0x181c50> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -395051,15 +395051,15 @@ │ │ │ │ beq 18d340 <__cxa_atexit@plt+0x181ccc> │ │ │ │ ldr r3, [pc, #56] @ 18d354 <__cxa_atexit@plt+0x181ce0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -395080,29 +395080,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 18d3b0 <__cxa_atexit@plt+0x181d3c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 18d3dc <__cxa_atexit@plt+0x181d68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 18d478 <__cxa_atexit@plt+0x181e04> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -395124,15 +395124,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 18d484 <__cxa_atexit@plt+0x181e10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -395159,15 +395159,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 18d4ec <__cxa_atexit@plt+0x181e78> │ │ │ │ ldr r3, [pc, #44] @ 18d4fc <__cxa_atexit@plt+0x181e88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -395183,29 +395183,29 @@ │ │ │ │ beq 18d540 <__cxa_atexit@plt+0x181ecc> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 18d54c <__cxa_atexit@plt+0x181ed8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 18d578 <__cxa_atexit@plt+0x181f04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 18d5f4 <__cxa_atexit@plt+0x181f80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -395230,15 +395230,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r8, r8, r4, asr #25 │ │ │ │ + ldrheq r8, [r8, #204] @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18d638 <__cxa_atexit@plt+0x181fc4> │ │ │ │ @@ -395249,15 +395249,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, r8, r4, asr ip │ │ │ │ + bicseq r8, r8, ip, asr #24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -395384,18 +395384,18 @@ │ │ │ │ bhi 18d864 <__cxa_atexit@plt+0x1821f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 18d86c <__cxa_atexit@plt+0x1821f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r8, ip, lsl sl │ │ │ │ + bicseq r8, r8, r4, lsl sl │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -395870,18 +395870,18 @@ │ │ │ │ bhi 18dffc <__cxa_atexit@plt+0x182988> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 18e004 <__cxa_atexit@plt+0x182990> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r8, r4, lsl #5 │ │ │ │ + bicseq r8, r8, ip, ror r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -395907,18 +395907,18 @@ │ │ │ │ bhi 18e090 <__cxa_atexit@plt+0x182a1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 18e098 <__cxa_atexit@plt+0x182a24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r8, [r8, #16] │ │ │ │ + bicseq r8, r8, r8, ror #3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -395990,15 +395990,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 18e1d8 <__cxa_atexit@plt+0x182b64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r8, [r8] │ │ │ │ + bicseq r8, r8, r8, lsr #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 18e290 <__cxa_atexit@plt+0x182c1c> │ │ │ │ ldr lr, [pc, #160] @ 18e29c <__cxa_atexit@plt+0x182c28> │ │ │ │ @@ -396040,15 +396040,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, r8, r8, asr r0 │ │ │ │ + bicseq r8, r8, r0, asr r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -396108,15 +396108,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r7, r8, r8, lsl pc │ │ │ │ + bicseq r7, r8, r0, lsl pc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -396304,15 +396304,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 18e6c0 <__cxa_atexit@plt+0x18304c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r8, r8, asr #23 │ │ │ │ + bicseq r7, r8, r0, asr #23 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 18e778 <__cxa_atexit@plt+0x183104> │ │ │ │ ldr lr, [pc, #160] @ 18e784 <__cxa_atexit@plt+0x183110> │ │ │ │ @@ -396354,15 +396354,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r7, r8, r0, ror fp │ │ │ │ + bicseq r7, r8, r8, ror #22 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -396422,15 +396422,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r7, r8, r0, lsr sl │ │ │ │ + bicseq r7, r8, r8, lsr #20 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -396679,15 +396679,15 @@ │ │ │ │ str lr, [r0, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ mov r8, r0 │ │ │ │ mov sl, ip │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r0 │ │ │ │ b 18ecb0 <__cxa_atexit@plt+0x18363c> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #88] @ 18ed10 <__cxa_atexit@plt+0x18369c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -396707,37 +396707,37 @@ │ │ │ │ ldr r5, [sp] │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff560 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ biceq r6, r2, r0, asr #8 │ │ │ │ - bicseq r7, r8, r8, lsl #13 │ │ │ │ + bicseq r7, r8, r0, lsl #13 │ │ │ │ biceq r6, r2, ip, asr #20 │ │ │ │ @ instruction: 0xfffd6fc8 │ │ │ │ @ instruction: 0xfffd7070 │ │ │ │ - bicseq r7, r8, r4, lsr r7 │ │ │ │ - bicseq r7, r8, r0, lsr r6 │ │ │ │ - @ instruction: 0x01d8769c │ │ │ │ - @ instruction: 0x01d87698 │ │ │ │ + bicseq r7, r8, ip, lsr #14 │ │ │ │ + bicseq r7, r8, r8, lsr #12 │ │ │ │ + @ instruction: 0x01d87694 │ │ │ │ + @ instruction: 0x01d87690 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18ed5c <__cxa_atexit@plt+0x1836e8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 18ed64 <__cxa_atexit@plt+0x1836f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r8, r4, lsr #10 │ │ │ │ + bicseq r7, r8, ip, lsl r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 18ee1c <__cxa_atexit@plt+0x1837a8> │ │ │ │ ldr lr, [pc, #160] @ 18ee28 <__cxa_atexit@plt+0x1837b4> │ │ │ │ @@ -396779,15 +396779,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r7, r8, ip, asr #9 │ │ │ │ + bicseq r7, r8, r4, asr #9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -396847,15 +396847,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r7, r8, ip, lsl #7 │ │ │ │ + bicseq r7, r8, r4, lsl #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -396894,15 +396894,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 18eff8 <__cxa_atexit@plt+0x183984> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d87290 │ │ │ │ + bicseq r7, r8, r8, lsl #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 18f0b0 <__cxa_atexit@plt+0x183a3c> │ │ │ │ ldr lr, [pc, #160] @ 18f0bc <__cxa_atexit@plt+0x183a48> │ │ │ │ @@ -396944,15 +396944,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r7, r8, r8, lsr r2 │ │ │ │ + bicseq r7, r8, r0, lsr r2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -397012,15 +397012,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrsheq r7, [r8, #8] │ │ │ │ + ldrsheq r7, [r8] │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -397191,15 +397191,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 18f49c <__cxa_atexit@plt+0x183e28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r8, ip, ror #27 │ │ │ │ + bicseq r6, r8, r4, ror #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 18f554 <__cxa_atexit@plt+0x183ee0> │ │ │ │ ldr lr, [pc, #160] @ 18f560 <__cxa_atexit@plt+0x183eec> │ │ │ │ @@ -397241,15 +397241,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01d86d94 │ │ │ │ + bicseq r6, r8, ip, lsl #27 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -397309,15 +397309,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r6, r8, r4, asr ip │ │ │ │ + bicseq r6, r8, ip, asr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -397356,15 +397356,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 18f730 <__cxa_atexit@plt+0x1840bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r8, r8, asr fp │ │ │ │ + bicseq r6, r8, r0, asr fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 18f7e8 <__cxa_atexit@plt+0x184174> │ │ │ │ ldr lr, [pc, #160] @ 18f7f4 <__cxa_atexit@plt+0x184180> │ │ │ │ @@ -397406,15 +397406,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, r8, r0, lsl #22 │ │ │ │ + ldrsheq r6, [r8, #168] @ 0xa8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -397474,15 +397474,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r6, r8, r0, asr #19 │ │ │ │ + ldrheq r6, [r8, #152] @ 0x98 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -397684,15 +397684,15 @@ │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ str ip, [r6, #56] @ 0x38 │ │ │ │ sub r6, r2, #17 │ │ │ │ str r6, [r5], #-4 │ │ │ │ sub sl, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ ldm sp, {r9, fp} │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r2, r6 │ │ │ │ b 18fc64 <__cxa_atexit@plt+0x1845f0> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #100] @ 18fcd0 <__cxa_atexit@plt+0x18465c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -397757,17 +397757,17 @@ │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 18fd78 <__cxa_atexit@plt+0x184704> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrheq r6, [r8, #80] @ 0x50 │ │ │ │ + bicseq r6, r8, r8, lsr #11 │ │ │ │ strheq r5, [r2, #156] @ 0x9c │ │ │ │ - bicseq r6, r8, r4, asr #12 │ │ │ │ + bicseq r6, r8, ip, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #56] @ 18fdc8 <__cxa_atexit@plt+0x184754> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r3, #92 @ 0x5c │ │ │ │ @@ -397778,31 +397778,31 @@ │ │ │ │ ldr r7, [pc, #24] @ 18fdcc <__cxa_atexit@plt+0x184758> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r3, #26 │ │ │ │ addhi r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r8, r8, asr #10 │ │ │ │ - ldrsbeq r6, [r8, #92] @ 0x5c │ │ │ │ + bicseq r6, r8, r0, asr #10 │ │ │ │ + ldrsbeq r6, [r8, #84] @ 0x54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18fe00 <__cxa_atexit@plt+0x18478c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 18fe08 <__cxa_atexit@plt+0x184794> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r8, r0, lsl #9 │ │ │ │ + bicseq r6, r8, r8, ror r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -397852,25 +397852,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 18ff24 <__cxa_atexit@plt+0x1848b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrsbeq r6, [r8, #56] @ 0x38 │ │ │ │ + ldrsbeq r6, [r8, #48] @ 0x30 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ biceq r5, r2, r0, lsl #12 │ │ │ │ strheq r5, [r2, #80] @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -397886,15 +397886,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 18ff8c <__cxa_atexit@plt+0x184918> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ biceq r5, r2, r8, ror r5 │ │ │ │ biceq r5, r2, r8, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -397903,15 +397903,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 18ffc4 <__cxa_atexit@plt+0x184950> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r5, r2, r4, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #84] @ 190030 <__cxa_atexit@plt+0x1849bc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -397928,30 +397928,30 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 190060 <__cxa_atexit@plt+0x1849ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1900dc <__cxa_atexit@plt+0x184a68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -397976,15 +397976,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsbeq r6, [r8, #28] │ │ │ │ + ldrsbeq r6, [r8, #20] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 190120 <__cxa_atexit@plt+0x184aac> │ │ │ │ @@ -397995,15 +397995,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, r8, ip, ror #2 │ │ │ │ + bicseq r6, r8, r4, ror #2 │ │ │ │ biceq r5, r2, r4, lsr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -398035,16 +398035,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r8, ip, asr #1 │ │ │ │ bicseq r6, r8, r4, asr #1 │ │ │ │ + ldrheq r6, [r8, #12] │ │ │ │ biceq r5, r2, r4, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 190268 <__cxa_atexit@plt+0x184bf4> │ │ │ │ @@ -398078,15 +398078,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - bicseq r6, r8, r4, rrx │ │ │ │ + bicseq r6, r8, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq r5, r2, r8, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #44] @ 1902c4 <__cxa_atexit@plt+0x184c50> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -398120,15 +398120,15 @@ │ │ │ │ ldr r3, [pc, #116] @ 190380 <__cxa_atexit@plt+0x184d0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 190384 <__cxa_atexit@plt+0x184d10> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr lr, [pc, #60] @ 19037c <__cxa_atexit@plt+0x184d08> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -398162,15 +398162,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #100] @ 19041c <__cxa_atexit@plt+0x184da8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr lr, [pc, #56] @ 190414 <__cxa_atexit@plt+0x184da0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r0, [r8, #11] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ @@ -398201,29 +398201,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 190474 <__cxa_atexit@plt+0x184e00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 1904a0 <__cxa_atexit@plt+0x184e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 19051c <__cxa_atexit@plt+0x184ea8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -398248,15 +398248,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01d85d9c │ │ │ │ + @ instruction: 0x01d85d94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 190560 <__cxa_atexit@plt+0x184eec> │ │ │ │ @@ -398267,15 +398267,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, r8, ip, lsr #26 │ │ │ │ + bicseq r5, r8, r4, lsr #26 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 190590 <__cxa_atexit@plt+0x184f1c> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -398332,19 +398332,19 @@ │ │ │ │ sub r7, r3, #15 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - bicseq r5, r8, ip, ror #24 │ │ │ │ - ldrheq r5, [r8, #204] @ 0xcc │ │ │ │ - bicseq r5, r8, ip, lsr #25 │ │ │ │ - bicseq r5, r8, r0, asr #24 │ │ │ │ - bicseq r5, r8, r0, lsr ip │ │ │ │ + bicseq r5, r8, r4, ror #24 │ │ │ │ + ldrheq r5, [r8, #196] @ 0xc4 │ │ │ │ + bicseq r5, r8, r4, lsr #25 │ │ │ │ + bicseq r5, r8, r8, lsr ip │ │ │ │ + bicseq r5, r8, r8, lsr #24 │ │ │ │ biceq r4, r2, r0, asr lr │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -398374,75 +398374,75 @@ │ │ │ │ ldr r2, [pc, #20] @ 190718 <__cxa_atexit@plt+0x1850a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r8, r0, ror fp │ │ │ │ + bicseq r5, r8, r8, ror #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19074c <__cxa_atexit@plt+0x1850d8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 190754 <__cxa_atexit@plt+0x1850e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r8, r4, lsr fp │ │ │ │ + bicseq r5, r8, ip, lsr #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 190788 <__cxa_atexit@plt+0x185114> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 190790 <__cxa_atexit@plt+0x18511c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r5, [r8, #168] @ 0xa8 │ │ │ │ + ldrsheq r5, [r8, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1907c4 <__cxa_atexit@plt+0x185150> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1907cc <__cxa_atexit@plt+0x185158> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r5, [r8, #172] @ 0xac │ │ │ │ + ldrheq r5, [r8, #164] @ 0xa4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 190800 <__cxa_atexit@plt+0x18518c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 190808 <__cxa_atexit@plt+0x185194> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r8, r0, lsl #21 │ │ │ │ + bicseq r5, r8, r8, ror sl │ │ │ │ biceq r4, r2, ip, asr #25 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #60 @ 0x3c │ │ │ │ cmp fp, r7 │ │ │ │ bhi 190908 <__cxa_atexit@plt+0x185294> │ │ │ │ @@ -398491,26 +398491,26 @@ │ │ │ │ ldr r2, [pc, #76] @ 190924 <__cxa_atexit@plt+0x1852b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ str r7, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - bicseq r5, r8, r4, lsr #20 │ │ │ │ + bicseq r5, r8, ip, lsl sl │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ biceq r4, r2, r8, lsl #24 │ │ │ │ strheq r4, [r2, #176] @ 0xb0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -398532,15 +398532,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 1909a4 <__cxa_atexit@plt+0x185330> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ biceq r4, r2, r0, ror #22 │ │ │ │ biceq r4, r2, r0, lsr fp │ │ │ │ andeq r1, r0, ip, asr #17 │ │ │ │ @@ -398549,15 +398549,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1909dc <__cxa_atexit@plt+0x185368> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r4, r2, ip, lsl fp │ │ │ │ andeq r1, r0, ip, asr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r2, r8, #3 │ │ │ │ @@ -398692,17 +398692,17 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - bicseq r5, r8, r4, asr #13 │ │ │ │ - bicseq r5, r8, ip, lsr r7 │ │ │ │ - bicseq r5, r8, r8, lsl r7 │ │ │ │ + ldrheq r5, [r8, #108] @ 0x6c │ │ │ │ + bicseq r5, r8, r4, lsr r7 │ │ │ │ + bicseq r5, r8, r0, lsl r7 │ │ │ │ andeq r6, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -398766,17 +398766,17 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - @ instruction: 0x01d8559c │ │ │ │ - bicseq r5, r8, r4, lsl r6 │ │ │ │ - ldrsheq r5, [r8, #80] @ 0x50 │ │ │ │ + @ instruction: 0x01d85594 │ │ │ │ + bicseq r5, r8, ip, lsl #12 │ │ │ │ + bicseq r5, r8, r8, ror #11 │ │ │ │ andeq pc, r1, ip, asr #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #60] @ 190d94 <__cxa_atexit@plt+0x185720> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ @@ -398786,15 +398786,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 190d98 <__cxa_atexit@plt+0x185724> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq pc, r0, ip, asr #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -398803,15 +398803,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #44]! @ 0x2c │ │ │ │ ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 190e4c <__cxa_atexit@plt+0x1857d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -398836,15 +398836,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r5, r8, ip, ror #8 │ │ │ │ + bicseq r5, r8, r4, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 190e90 <__cxa_atexit@plt+0x18581c> │ │ │ │ @@ -398855,15 +398855,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r5, [r8, #60] @ 0x3c │ │ │ │ + ldrsheq r5, [r8, #52] @ 0x34 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 190ed4 <__cxa_atexit@plt+0x185860> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -398905,15 +398905,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ - bicseq r5, r8, ip, asr r3 │ │ │ │ + bicseq r5, r8, r4, asr r3 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 190f9c <__cxa_atexit@plt+0x185928> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -398955,15 +398955,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff758 │ │ │ │ - @ instruction: 0x01d85294 │ │ │ │ + bicseq r5, r8, ip, lsl #5 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 191064 <__cxa_atexit@plt+0x1859f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -399005,15 +399005,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff654 │ │ │ │ - bicseq r5, r8, ip, asr #3 │ │ │ │ + bicseq r5, r8, r4, asr #3 │ │ │ │ ldrdeq r4, [r2, #60] @ 0x3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -399056,75 +399056,75 @@ │ │ │ │ ldr r2, [pc, #20] @ 1911c0 <__cxa_atexit@plt+0x185b4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r8, r8, asr #1 │ │ │ │ + bicseq r5, r8, r0, asr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1911f4 <__cxa_atexit@plt+0x185b80> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1911fc <__cxa_atexit@plt+0x185b88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r8, ip, lsl #1 │ │ │ │ + bicseq r5, r8, r4, lsl #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 191230 <__cxa_atexit@plt+0x185bbc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 191238 <__cxa_atexit@plt+0x185bc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r8, r0, asr r0 │ │ │ │ + bicseq r5, r8, r8, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19126c <__cxa_atexit@plt+0x185bf8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 191274 <__cxa_atexit@plt+0x185c00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r8, r4, lsl r0 │ │ │ │ + bicseq r5, r8, ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1912a8 <__cxa_atexit@plt+0x185c34> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1912b0 <__cxa_atexit@plt+0x185c3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r4, [r8, #248] @ 0xf8 │ │ │ │ + ldrsbeq r4, [r8, #240] @ 0xf0 │ │ │ │ biceq r4, r2, r4, lsr #4 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #68 @ 0x44 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19133c <__cxa_atexit@plt+0x185cc8> │ │ │ │ @@ -399155,15 +399155,15 @@ │ │ │ │ b 19135c <__cxa_atexit@plt+0x185ce8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq r4, r8, r0, lsl #31 │ │ │ │ + bicseq r4, r8, r8, ror pc │ │ │ │ biceq r4, r2, r8, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #196] @ 191434 <__cxa_atexit@plt+0x185dc0> │ │ │ │ @@ -399203,27 +399203,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #72] @ 191444 <__cxa_atexit@plt+0x185dd0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r7, [r3] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r3, [pc, #36] @ 19143c <__cxa_atexit@plt+0x185dc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ sub lr, r5, #24 │ │ │ │ stm lr, {r3, r7, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, fp │ │ │ │ b 1915a0 <__cxa_atexit@plt+0x185f2c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - bicseq r4, r8, r0, ror #28 │ │ │ │ + bicseq r4, r8, r8, asr lr │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ biceq r4, r2, r4, ror #1 │ │ │ │ @ instruction: 0x01c24090 │ │ │ │ andeq r1, r0, ip, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -399241,15 +399241,15 @@ │ │ │ │ ldr r3, [pc, #76] @ 1914dc <__cxa_atexit@plt+0x185e68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 1914e0 <__cxa_atexit@plt+0x185e6c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #40] @ 1914e4 <__cxa_atexit@plt+0x185e70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [r5] │ │ │ │ @@ -399257,15 +399257,15 @@ │ │ │ │ stmda r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b 1915a0 <__cxa_atexit@plt+0x185f2c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ biceq r4, r2, r8, asr #32 │ │ │ │ - ldrheq r4, [r8, #220] @ 0xdc │ │ │ │ + ldrheq r4, [r8, #212] @ 0xd4 │ │ │ │ strdeq r3, [r2, #240] @ 0xf0 │ │ │ │ andeq r6, r0, lr, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 191528 <__cxa_atexit@plt+0x185eb4> │ │ │ │ @@ -399273,24 +399273,24 @@ │ │ │ │ ldr r3, [pc, #60] @ 19154c <__cxa_atexit@plt+0x185ed8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 191550 <__cxa_atexit@plt+0x185edc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r3, [pc, #24] @ 191548 <__cxa_atexit@plt+0x185ed4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r8} │ │ │ │ mov r8, fp │ │ │ │ b 1915a0 <__cxa_atexit@plt+0x185f2c> │ │ │ │ - bicseq r4, r8, r8, asr #26 │ │ │ │ + bicseq r4, r8, r0, asr #26 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ biceq r3, r2, r8, asr #31 │ │ │ │ andeq r1, r0, ip, asr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -399303,15 +399303,15 @@ │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r8, fp │ │ │ │ b 1915a0 <__cxa_atexit@plt+0x185f2c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r4, r8, r4, lsl #26 │ │ │ │ + ldrsheq r4, [r8, #204] @ 0xcc │ │ │ │ mov fp, r8 │ │ │ │ mov lr, r7 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1915fc <__cxa_atexit@plt+0x185f88> │ │ │ │ @@ -399431,15 +399431,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - bicseq r4, r8, r4, lsr #22 │ │ │ │ + bicseq r4, r8, ip, lsl fp │ │ │ │ andeq r7, r3, lr, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1917d4 <__cxa_atexit@plt+0x186160> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -399483,15 +399483,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ - bicseq r4, r8, r4, asr sl │ │ │ │ + bicseq r4, r8, ip, asr #20 │ │ │ │ andeq pc, r1, ip, asr #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #60] @ 1918c0 <__cxa_atexit@plt+0x18624c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ @@ -399501,15 +399501,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1918c4 <__cxa_atexit@plt+0x186250> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq pc, r0, ip, asr #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -399518,15 +399518,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #44]! @ 0x2c │ │ │ │ ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 191978 <__cxa_atexit@plt+0x186304> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -399551,15 +399551,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r4, r8, r0, asr #18 │ │ │ │ + bicseq r4, r8, r8, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1919bc <__cxa_atexit@plt+0x186348> │ │ │ │ @@ -399570,15 +399570,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r4, [r8, #128] @ 0x80 │ │ │ │ + bicseq r4, r8, r8, asr #17 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 191a00 <__cxa_atexit@plt+0x18638c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -399620,15 +399620,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ - bicseq r4, r8, r0, lsr r8 │ │ │ │ + bicseq r4, r8, r8, lsr #16 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 191ac8 <__cxa_atexit@plt+0x186454> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -399670,15 +399670,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff6d4 │ │ │ │ - bicseq r4, r8, r8, ror #14 │ │ │ │ + bicseq r4, r8, r0, ror #14 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 191b90 <__cxa_atexit@plt+0x18651c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -399720,15 +399720,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff5d0 │ │ │ │ - bicseq r4, r8, r0, lsr #13 │ │ │ │ + @ instruction: 0x01d84698 │ │ │ │ strheq r3, [r2, #128] @ 0x80 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -399935,15 +399935,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 191f7c <__cxa_atexit@plt+0x186908> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r8, ip, lsl #6 │ │ │ │ + bicseq r4, r8, r4, lsl #6 │ │ │ │ biceq r3, r2, r8, asr r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19201c <__cxa_atexit@plt+0x1869a8> │ │ │ │ @@ -399972,36 +399972,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 192034 <__cxa_atexit@plt+0x1869c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrheq r4, [r8, #40] @ 0x28 │ │ │ │ + ldrheq r4, [r8, #32] │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ biceq r3, r2, r0, ror #9 │ │ │ │ biceq r3, r2, r0, lsr #9 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 192068 <__cxa_atexit@plt+0x1869f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 19206c <__cxa_atexit@plt+0x1869f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r3, r2, ip, lsl #9 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1920a0 <__cxa_atexit@plt+0x186a2c> │ │ │ │ @@ -400065,16 +400065,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - bicseq r4, r8, r0, asr r1 │ │ │ │ - @ instruction: 0x01d84194 │ │ │ │ + bicseq r4, r8, r8, asr #2 │ │ │ │ + bicseq r4, r8, ip, lsl #3 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1920ac <__cxa_atexit@plt+0x186a38> │ │ │ │ @@ -400121,15 +400121,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 192264 <__cxa_atexit@plt+0x186bf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r8, r4, lsr #32 │ │ │ │ + bicseq r4, r8, ip, lsl r0 │ │ │ │ biceq r3, r2, r0, ror r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 192350 <__cxa_atexit@plt+0x186cdc> │ │ │ │ @@ -400176,23 +400176,23 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #60] @ 19236c <__cxa_atexit@plt+0x186cf8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - bicseq r3, r8, r8, asr #31 │ │ │ │ + bicseq r3, r8, r0, asr #31 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ strheq r3, [r2, #16] │ │ │ │ biceq r3, r2, r8, ror #2 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -400214,15 +400214,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1923f0 <__cxa_atexit@plt+0x186d7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ biceq r3, r2, r8, lsl r1 │ │ │ │ biceq r3, r2, r4, ror #1 │ │ │ │ @@ -400235,15 +400235,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [pc, #32] @ 192440 <__cxa_atexit@plt+0x186dcc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ biceq r3, r2, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -400310,16 +400310,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - bicseq r3, r8, ip, ror sp │ │ │ │ - bicseq r3, r8, r0, asr #27 │ │ │ │ + bicseq r3, r8, r4, ror sp │ │ │ │ + ldrheq r3, [r8, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 192480 <__cxa_atexit@plt+0x186e0c> │ │ │ │ @@ -400477,15 +400477,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #40] @ 19280c <__cxa_atexit@plt+0x187198> │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r5, #16]! │ │ │ │ stmib r5, {r1, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r2, r2, r4, lsl #26 │ │ │ │ biceq r2, r2, ip, asr #25 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @@ -400569,15 +400569,15 @@ │ │ │ │ str r0, [r2, #28] │ │ │ │ str r9, [r2, #32] │ │ │ │ str lr, [r2, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 192978 <__cxa_atexit@plt+0x187304> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -400594,21 +400594,21 @@ │ │ │ │ ldr r9, [sp, #12] │ │ │ │ mov sl, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xffffd57c │ │ │ │ @ instruction: 0xfffff430 │ │ │ │ biceq r2, r2, r4, lsl #15 │ │ │ │ - bicseq r3, r8, ip, asr #19 │ │ │ │ + bicseq r3, r8, r4, asr #19 │ │ │ │ @ instruction: 0xfffd32f4 │ │ │ │ @ instruction: 0xfffd339c │ │ │ │ - bicseq r3, r8, r0, ror #20 │ │ │ │ - bicseq r3, r8, ip, asr r9 │ │ │ │ - bicseq r3, r8, r8, asr #19 │ │ │ │ - bicseq r3, r8, r4, asr #19 │ │ │ │ + bicseq r3, r8, r8, asr sl │ │ │ │ + bicseq r3, r8, r4, asr r9 │ │ │ │ + bicseq r3, r8, r0, asr #19 │ │ │ │ + ldrheq r3, [r8, #156] @ 0x9c │ │ │ │ biceq r2, r2, r8, lsr sp │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -400755,15 +400755,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 192c68 <__cxa_atexit@plt+0x1875f4> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 192c6c <__cxa_atexit@plt+0x1875f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ biceq r2, r2, r0, lsr #22 │ │ │ │ strdeq r2, [r2, #172] @ 0xac │ │ │ │ @@ -400781,15 +400781,15 @@ │ │ │ │ ldr r0, [pc, #48] @ 192cd0 <__cxa_atexit@plt+0x18765c> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r0 │ │ │ │ - b 2dd2a8 <__cxa_atexit@plt+0x2d1c34> │ │ │ │ + b 9214a0 <__cxa_atexit@plt+0x915e2c> │ │ │ │ ldr r7, [pc, #20] @ 192cd4 <__cxa_atexit@plt+0x187660> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq r2, r2, r0, lsr #9 │ │ │ │ biceq r2, r2, r4, asr #9 │ │ │ │ biceq r2, r2, r4, asr #21 │ │ │ │ @@ -400826,17 +400826,17 @@ │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 192d6c <__cxa_atexit@plt+0x1876f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrheq r3, [r8, #92] @ 0x5c │ │ │ │ + ldrheq r3, [r8, #84] @ 0x54 │ │ │ │ biceq r2, r2, r8, lsr #20 │ │ │ │ - bicseq r3, r8, r0, asr r6 │ │ │ │ + bicseq r3, r8, r8, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #56] @ 192dbc <__cxa_atexit@plt+0x187748> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r3, #92 @ 0x5c │ │ │ │ @@ -400847,31 +400847,31 @@ │ │ │ │ ldr r7, [pc, #24] @ 192dc0 <__cxa_atexit@plt+0x18774c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r3, #26 │ │ │ │ addhi r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r8, r4, asr r5 │ │ │ │ - bicseq r3, r8, r8, ror #11 │ │ │ │ + bicseq r3, r8, ip, asr #10 │ │ │ │ + bicseq r3, r8, r0, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 192df4 <__cxa_atexit@plt+0x187780> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 192dfc <__cxa_atexit@plt+0x187788> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r8, ip, lsl #9 │ │ │ │ + bicseq r3, r8, r4, lsl #9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -400898,18 +400898,18 @@ │ │ │ │ bhi 192e8c <__cxa_atexit@plt+0x187818> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 192e94 <__cxa_atexit@plt+0x187820> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r3, [r8, #52] @ 0x34 │ │ │ │ + bicseq r3, r8, ip, ror #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -400938,75 +400938,75 @@ │ │ │ │ ldr r2, [pc, #20] @ 192f28 <__cxa_atexit@plt+0x1878b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r8, r0, ror #6 │ │ │ │ + bicseq r3, r8, r8, asr r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 192f5c <__cxa_atexit@plt+0x1878e8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 192f64 <__cxa_atexit@plt+0x1878f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r8, r4, lsr #6 │ │ │ │ + bicseq r3, r8, ip, lsl r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 192f98 <__cxa_atexit@plt+0x187924> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 192fa0 <__cxa_atexit@plt+0x18792c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r8, r8, ror #5 │ │ │ │ + bicseq r3, r8, r0, ror #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 192fd4 <__cxa_atexit@plt+0x187960> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 192fdc <__cxa_atexit@plt+0x187968> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r8, ip, lsr #5 │ │ │ │ + bicseq r3, r8, r4, lsr #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 193010 <__cxa_atexit@plt+0x18799c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 193018 <__cxa_atexit@plt+0x1879a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r8, r0, ror r2 │ │ │ │ + bicseq r3, r8, r8, ror #4 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #72 @ 0x48 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1930a0 <__cxa_atexit@plt+0x187a2c> │ │ │ │ ldr lr, [pc, #112] @ 1930ac <__cxa_atexit@plt+0x187a38> │ │ │ │ @@ -401036,15 +401036,15 @@ │ │ │ │ b 1930bc <__cxa_atexit@plt+0x187a48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq r3, r8, ip, lsl r2 │ │ │ │ + bicseq r3, r8, r4, lsl r2 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #116] @ 193144 <__cxa_atexit@plt+0x187ad0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -401211,15 +401211,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - bicseq r2, r8, r4, asr pc │ │ │ │ + bicseq r2, r8, ip, asr #30 │ │ │ │ andeq pc, r3, pc, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1933a4 <__cxa_atexit@plt+0x187d30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -401261,15 +401261,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - bicseq r2, r8, ip, lsl #29 │ │ │ │ + bicseq r2, r8, r4, lsl #29 │ │ │ │ andeq pc, r1, ip, asr #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #60] @ 193488 <__cxa_atexit@plt+0x187e14> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ @@ -401279,15 +401279,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 19348c <__cxa_atexit@plt+0x187e18> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq pc, r0, ip, asr #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -401296,15 +401296,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #44]! @ 0x2c │ │ │ │ ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 193540 <__cxa_atexit@plt+0x187ecc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -401329,15 +401329,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r2, r8, r8, ror sp │ │ │ │ + bicseq r2, r8, r0, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 193584 <__cxa_atexit@plt+0x187f10> │ │ │ │ @@ -401348,15 +401348,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, r8, r8, lsl #26 │ │ │ │ + bicseq r2, r8, r0, lsl #26 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1935c8 <__cxa_atexit@plt+0x187f54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -401398,15 +401398,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ - bicseq r2, r8, r8, ror #24 │ │ │ │ + bicseq r2, r8, r0, ror #24 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 193690 <__cxa_atexit@plt+0x18801c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -401448,15 +401448,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff874 │ │ │ │ - bicseq r2, r8, r0, lsr #23 │ │ │ │ + @ instruction: 0x01d82b98 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 193758 <__cxa_atexit@plt+0x1880e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -401498,15 +401498,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ - ldrsbeq r2, [r8, #168] @ 0xa8 │ │ │ │ + ldrsbeq r2, [r8, #160] @ 0xa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -401548,75 +401548,75 @@ │ │ │ │ ldr r2, [pc, #20] @ 1938b0 <__cxa_atexit@plt+0x18823c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r2, [r8, #152] @ 0x98 │ │ │ │ + ldrsbeq r2, [r8, #144] @ 0x90 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1938e4 <__cxa_atexit@plt+0x188270> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1938ec <__cxa_atexit@plt+0x188278> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d8299c │ │ │ │ + @ instruction: 0x01d82994 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 193920 <__cxa_atexit@plt+0x1882ac> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 193928 <__cxa_atexit@plt+0x1882b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r8, r0, ror #18 │ │ │ │ + bicseq r2, r8, r8, asr r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19395c <__cxa_atexit@plt+0x1882e8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 193964 <__cxa_atexit@plt+0x1882f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r8, r4, lsr #18 │ │ │ │ + bicseq r2, r8, ip, lsl r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 193998 <__cxa_atexit@plt+0x188324> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1939a0 <__cxa_atexit@plt+0x18832c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r8, r8, ror #17 │ │ │ │ + bicseq r2, r8, r0, ror #17 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #72 @ 0x48 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 193a28 <__cxa_atexit@plt+0x1883b4> │ │ │ │ ldr lr, [pc, #112] @ 193a34 <__cxa_atexit@plt+0x1883c0> │ │ │ │ @@ -401646,15 +401646,15 @@ │ │ │ │ b 193a44 <__cxa_atexit@plt+0x1883d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x01d82894 │ │ │ │ + bicseq r2, r8, ip, lsl #17 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #116] @ 193acc <__cxa_atexit@plt+0x188458> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -401821,15 +401821,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - bicseq r2, r8, ip, asr #11 │ │ │ │ + bicseq r2, r8, r4, asr #11 │ │ │ │ andeq pc, r3, pc, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 193d2c <__cxa_atexit@plt+0x1886b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -401871,15 +401871,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - bicseq r2, r8, r4, lsl #10 │ │ │ │ + ldrsheq r2, [r8, #76] @ 0x4c │ │ │ │ andeq pc, r1, ip, asr #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #60] @ 193e10 <__cxa_atexit@plt+0x18879c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ @@ -401889,15 +401889,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 193e14 <__cxa_atexit@plt+0x1887a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq pc, r0, ip, asr #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -401906,15 +401906,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #44]! @ 0x2c │ │ │ │ ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 193ec8 <__cxa_atexit@plt+0x188854> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -401939,15 +401939,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsheq r2, [r8, #48] @ 0x30 │ │ │ │ + bicseq r2, r8, r8, ror #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 193f0c <__cxa_atexit@plt+0x188898> │ │ │ │ @@ -401958,15 +401958,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, r8, r0, lsl #7 │ │ │ │ + bicseq r2, r8, r8, ror r3 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 193f50 <__cxa_atexit@plt+0x1888dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -402008,15 +402008,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ - bicseq r2, r8, r0, ror #5 │ │ │ │ + ldrsbeq r2, [r8, #40] @ 0x28 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 194018 <__cxa_atexit@plt+0x1889a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -402058,15 +402058,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff874 │ │ │ │ - bicseq r2, r8, r8, lsl r2 │ │ │ │ + bicseq r2, r8, r0, lsl r2 │ │ │ │ andeq sp, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1940e0 <__cxa_atexit@plt+0x188a6c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -402108,15 +402108,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ - bicseq r2, r8, r0, asr r1 │ │ │ │ + bicseq r2, r8, r8, asr #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -402302,15 +402302,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 194478 <__cxa_atexit@plt+0x188e04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r8, r0, lsl lr │ │ │ │ + bicseq r1, r8, r8, lsl #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 194530 <__cxa_atexit@plt+0x188ebc> │ │ │ │ ldr lr, [pc, #160] @ 19453c <__cxa_atexit@plt+0x188ec8> │ │ │ │ @@ -402352,15 +402352,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrheq r1, [r8, #216] @ 0xd8 │ │ │ │ + ldrheq r1, [r8, #208] @ 0xd0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -402420,15 +402420,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r1, r8, r8, ror ip │ │ │ │ + bicseq r1, r8, r0, ror ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -402467,15 +402467,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 19470c <__cxa_atexit@plt+0x189098> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r8, ip, ror fp │ │ │ │ + bicseq r1, r8, r4, ror fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1947c4 <__cxa_atexit@plt+0x189150> │ │ │ │ ldr lr, [pc, #160] @ 1947d0 <__cxa_atexit@plt+0x18915c> │ │ │ │ @@ -402517,15 +402517,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r1, r8, r4, lsr #22 │ │ │ │ + bicseq r1, r8, ip, lsl fp │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -402585,15 +402585,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r1, r8, r4, ror #19 │ │ │ │ + ldrsbeq r1, [r8, #156] @ 0x9c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -402831,15 +402831,15 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r3 │ │ │ │ b 194cd0 <__cxa_atexit@plt+0x18965c> │ │ │ │ mov r5, #68 @ 0x44 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -402857,21 +402857,21 @@ │ │ │ │ mov sl, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xffffe218 │ │ │ │ @ instruction: 0xffffe2a0 │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ biceq r0, r2, ip, lsr #8 │ │ │ │ - bicseq r1, r8, r4, ror r6 │ │ │ │ + bicseq r1, r8, ip, ror #12 │ │ │ │ @ instruction: 0xfffd0f9c │ │ │ │ @ instruction: 0xfffd1044 │ │ │ │ - bicseq r1, r8, r8, lsl #14 │ │ │ │ - bicseq r1, r8, r4, lsl #12 │ │ │ │ - bicseq r1, r8, r0, ror r6 │ │ │ │ - bicseq r1, r8, ip, ror #12 │ │ │ │ + bicseq r1, r8, r0, lsl #14 │ │ │ │ + ldrsheq r1, [r8, #92] @ 0x5c │ │ │ │ + bicseq r1, r8, r8, ror #12 │ │ │ │ + bicseq r1, r8, r4, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 194dc8 <__cxa_atexit@plt+0x189754> │ │ │ │ ldr r2, [pc, #136] @ 194de4 <__cxa_atexit@plt+0x189770> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -402906,17 +402906,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r1, r8, ip, lsl #10 │ │ │ │ - bicseq r1, r8, r4, ror #9 │ │ │ │ - ldrsbeq r1, [r8, #68] @ 0x44 │ │ │ │ + bicseq r1, r8, r4, lsl #10 │ │ │ │ + ldrsbeq r1, [r8, #76] @ 0x4c │ │ │ │ + bicseq r1, r8, ip, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 194e3c <__cxa_atexit@plt+0x1897c8> │ │ │ │ @@ -402930,16 +402930,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, r8, r0, ror #8 │ │ │ │ - bicseq r1, r8, r0, asr r4 │ │ │ │ + bicseq r1, r8, r8, asr r4 │ │ │ │ + bicseq r1, r8, r8, asr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 194ea8 <__cxa_atexit@plt+0x189834> │ │ │ │ ldr lr, [pc, #68] @ 194eb0 <__cxa_atexit@plt+0x18983c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -402957,15 +402957,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsheq r1, [r8, #56] @ 0x38 │ │ │ │ + ldrsheq r1, [r8, #48] @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -403054,17 +403054,17 @@ │ │ │ │ mov r7, #24 │ │ │ │ b 195028 <__cxa_atexit@plt+0x1899b4> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - bicseq r1, r8, r8, lsl #5 │ │ │ │ + bicseq r1, r8, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - ldrheq r1, [r8, #44] @ 0x2c │ │ │ │ + ldrheq r1, [r8, #36] @ 0x24 │ │ │ │ biceq r0, r2, r4, ror #9 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -403162,15 +403162,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 195204 <__cxa_atexit@plt+0x189b90> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 195208 <__cxa_atexit@plt+0x189b94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r2, #84] @ 0x54 │ │ │ │ strheq r0, [r2, #80] @ 0x50 │ │ │ │ @@ -403217,15 +403217,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #88] @ 195328 <__cxa_atexit@plt+0x189cb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -403241,22 +403241,22 @@ │ │ │ │ add r0, r0, #17 │ │ │ │ add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ biceq pc, r1, r8, lsl lr @ │ │ │ │ - bicseq r1, r8, r0, rrx │ │ │ │ + bicseq r1, r8, r8, asr r0 │ │ │ │ strdeq r0, [r2, #68] @ 0x44 │ │ │ │ @ instruction: 0xfffd098c │ │ │ │ @ instruction: 0xfffd0a34 │ │ │ │ - ldrsheq r1, [r8, #8] │ │ │ │ - ldrsheq r0, [r8, #244] @ 0xf4 │ │ │ │ - bicseq r1, r8, r0, rrx │ │ │ │ - bicseq r1, r8, ip, asr r0 │ │ │ │ + ldrsheq r1, [r8] │ │ │ │ + bicseq r0, r8, ip, ror #31 │ │ │ │ + bicseq r1, r8, r8, asr r0 │ │ │ │ + bicseq r1, r8, r4, asr r0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 195384 <__cxa_atexit@plt+0x189d10> │ │ │ │ @@ -403264,15 +403264,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 19539c <__cxa_atexit@plt+0x189d28> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 1953a0 <__cxa_atexit@plt+0x189d2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ biceq r0, r2, r8, ror r4 │ │ │ │ biceq r0, r2, r4, asr r4 │ │ │ │ @@ -403284,15 +403284,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r8, [pc, #16] @ 1953d4 <__cxa_atexit@plt+0x189d60> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov sl, r3 │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ strdeq r0, [r2, #48] @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 195414 <__cxa_atexit@plt+0x189da0> │ │ │ │ ldr r2, [pc, #60] @ 195430 <__cxa_atexit@plt+0x189dbc> │ │ │ │ @@ -403308,15 +403308,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 195434 <__cxa_atexit@plt+0x189dc0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r8, r0, lsl #29 │ │ │ │ + bicseq r0, r8, r8, ror lr │ │ │ │ biceq r0, r2, ip, ror #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19545c <__cxa_atexit@plt+0x189de8> │ │ │ │ @@ -403381,17 +403381,17 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - bicseq r0, r8, r8, asr sp │ │ │ │ + bicseq r0, r8, r0, asr sp │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - bicseq r0, r8, r4, lsl #28 │ │ │ │ + ldrsheq r0, [r8, #220] @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1955f0 <__cxa_atexit@plt+0x189f7c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -403436,17 +403436,17 @@ │ │ │ │ b 195470 <__cxa_atexit@plt+0x189dfc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - bicseq r0, r8, r0, lsl #25 │ │ │ │ + bicseq r0, r8, r8, ror ip │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - bicseq r0, r8, r0, lsr #26 │ │ │ │ + bicseq r0, r8, r8, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 1956a0 <__cxa_atexit@plt+0x18a02c> │ │ │ │ @@ -403472,15 +403472,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 195470 <__cxa_atexit@plt+0x189dfc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - bicseq r0, r8, r0, ror ip │ │ │ │ + bicseq r0, r8, r8, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19574c <__cxa_atexit@plt+0x18a0d8> │ │ │ │ ldr r2, [pc, #136] @ 195768 <__cxa_atexit@plt+0x18a0f4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -403515,17 +403515,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r0, r8, r8, lsl #23 │ │ │ │ - bicseq r0, r8, r0, ror #22 │ │ │ │ - bicseq r0, r8, r0, asr fp │ │ │ │ + bicseq r0, r8, r0, lsl #23 │ │ │ │ + bicseq r0, r8, r8, asr fp │ │ │ │ + bicseq r0, r8, r8, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1957c0 <__cxa_atexit@plt+0x18a14c> │ │ │ │ @@ -403539,16 +403539,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r0, [r8, #172] @ 0xac │ │ │ │ - bicseq r0, r8, ip, asr #21 │ │ │ │ + ldrsbeq r0, [r8, #164] @ 0xa4 │ │ │ │ + bicseq r0, r8, r4, asr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 195810 <__cxa_atexit@plt+0x18a19c> │ │ │ │ ldr r2, [pc, #60] @ 19582c <__cxa_atexit@plt+0x18a1b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -403563,15 +403563,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 195830 <__cxa_atexit@plt+0x18a1bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r8, r4, lsl #21 │ │ │ │ + bicseq r0, r8, ip, ror sl │ │ │ │ strdeq pc, [r1, #240] @ 0xf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19588c <__cxa_atexit@plt+0x18a218> │ │ │ │ ldr lr, [pc, #68] @ 195894 <__cxa_atexit@plt+0x18a220> │ │ │ │ @@ -403590,15 +403590,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r0, r8, r4, lsl sl │ │ │ │ + bicseq r0, r8, ip, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -403618,15 +403618,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 19590c <__cxa_atexit@plt+0x18a298> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r8, r8, lsr #19 │ │ │ │ + bicseq r0, r8, r0, lsr #19 │ │ │ │ biceq pc, r1, r4, lsl pc @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 195980 <__cxa_atexit@plt+0x18a30c> │ │ │ │ @@ -403758,17 +403758,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrheq r0, [r8, #124] @ 0x7c │ │ │ │ - @ instruction: 0x01d80794 │ │ │ │ - bicseq r0, r8, r4, lsl #15 │ │ │ │ + ldrheq r0, [r8, #116] @ 0x74 │ │ │ │ + bicseq r0, r8, ip, lsl #15 │ │ │ │ + bicseq r0, r8, ip, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 195b8c <__cxa_atexit@plt+0x18a518> │ │ │ │ @@ -403782,16 +403782,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r0, r8, r0, lsl r7 │ │ │ │ - bicseq r0, r8, r0, lsl #14 │ │ │ │ + bicseq r0, r8, r8, lsl #14 │ │ │ │ + ldrsheq r0, [r8, #104] @ 0x68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 195bdc <__cxa_atexit@plt+0x18a568> │ │ │ │ ldr r2, [pc, #60] @ 195bf8 <__cxa_atexit@plt+0x18a584> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -403806,15 +403806,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 195bfc <__cxa_atexit@plt+0x18a588> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrheq r0, [r8, #104] @ 0x68 │ │ │ │ + ldrheq r0, [r8, #96] @ 0x60 │ │ │ │ biceq pc, r1, r4, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 195c58 <__cxa_atexit@plt+0x18a5e4> │ │ │ │ ldr lr, [pc, #68] @ 195c60 <__cxa_atexit@plt+0x18a5ec> │ │ │ │ @@ -403833,15 +403833,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r0, r8, r8, asr #12 │ │ │ │ + bicseq r0, r8, r0, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -403861,15 +403861,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 195cd8 <__cxa_atexit@plt+0x18a664> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r0, [r8, #92] @ 0x5c │ │ │ │ + ldrsbeq r0, [r8, #84] @ 0x54 │ │ │ │ biceq pc, r1, r8, asr #22 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 195d4c <__cxa_atexit@plt+0x18a6d8> │ │ │ │ @@ -403990,15 +403990,15 @@ │ │ │ │ stmib r3, {r0, r2, ip} │ │ │ │ str r9, [r3, #16] │ │ │ │ mov r5, lr │ │ │ │ ldr r8, [pc, #60] @ 195f0c <__cxa_atexit@plt+0x18a898> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #56] @ 195f10 <__cxa_atexit@plt+0x18a89c> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 2dd2a8 <__cxa_atexit@plt+0x2d1c34> │ │ │ │ + b 9214a0 <__cxa_atexit@plt+0x915e2c> │ │ │ │ mov r6, r3 │ │ │ │ b 195eec <__cxa_atexit@plt+0x18a878> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 195efc <__cxa_atexit@plt+0x18a888> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -404020,15 +404020,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 195f6c <__cxa_atexit@plt+0x18a8f8> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 195f70 <__cxa_atexit@plt+0x18a8fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ biceq pc, r1, r0, lsl #18 │ │ │ │ ldrdeq pc, [r1, #132] @ 0x84 │ │ │ │ @@ -404075,18 +404075,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ biceq pc, r1, r4, lsl #2 │ │ │ │ - bicseq r0, r8, ip, lsl r3 │ │ │ │ + bicseq r0, r8, r4, lsl r3 │ │ │ │ biceq pc, r1, ip, ror #16 │ │ │ │ @ instruction: 0xfffcf7e4 │ │ │ │ - bicseq r0, r8, ip, asr r3 │ │ │ │ + bicseq r0, r8, r4, asr r3 │ │ │ │ biceq pc, r1, r4, lsl r8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ @@ -404106,17 +404106,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 1960b0 <__cxa_atexit@plt+0x18aa3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffcf740 │ │ │ │ - ldrheq r0, [r8, #44] @ 0x2c │ │ │ │ + ldrheq r0, [r8, #36] @ 0x24 │ │ │ │ biceq pc, r1, r0, lsl #1 │ │ │ │ - @ instruction: 0x01d80298 │ │ │ │ + @ instruction: 0x01d80290 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 196104 <__cxa_atexit@plt+0x18aa90> │ │ │ │ ldr r3, [pc, #64] @ 196114 <__cxa_atexit@plt+0x18aaa0> │ │ │ │ @@ -404172,15 +404172,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - bicseq r0, r8, r4, lsl #2 │ │ │ │ + ldrsheq r0, [r8, #12] │ │ │ │ biceq pc, r1, r4, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ @@ -404213,16 +404213,16 @@ │ │ │ │ mov r8, #11 │ │ │ │ b 9c020 <__cxa_atexit@plt+0x909ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - bicseq r0, r8, r0, lsl #2 │ │ │ │ - ldrsbeq r0, [r8, #4] │ │ │ │ + ldrsheq r0, [r8, #8] │ │ │ │ + bicseq r0, r8, ip, asr #1 │ │ │ │ biceq pc, r1, ip, lsr r6 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 196300 <__cxa_atexit@plt+0x18ac8c> │ │ │ │ @@ -404264,17 +404264,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrsbeq pc, [r7, #248] @ 0xf8 @ │ │ │ │ - bicseq r0, r8, r8, asr #32 │ │ │ │ - bicseq r0, r8, r8, lsr r0 │ │ │ │ + ldrsbeq pc, [r7, #240] @ 0xf0 @ │ │ │ │ + bicseq r0, r8, r0, asr #32 │ │ │ │ + bicseq r0, r8, r0, lsr r0 │ │ │ │ biceq pc, r1, ip, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ @@ -404307,16 +404307,16 @@ │ │ │ │ mov r8, #11 │ │ │ │ b 9c020 <__cxa_atexit@plt+0x909ac> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - bicseq pc, r7, r8, lsl #31 │ │ │ │ - bicseq pc, r7, ip, asr pc @ │ │ │ │ + bicseq pc, r7, r0, lsl #31 │ │ │ │ + bicseq pc, r7, r4, asr pc @ │ │ │ │ biceq pc, r1, r4, asr #9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 196440 <__cxa_atexit@plt+0x18adcc> │ │ │ │ @@ -404344,15 +404344,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - bicseq pc, r7, r4, ror #28 │ │ │ │ + bicseq pc, r7, ip, asr lr @ │ │ │ │ @ instruction: 0x01a5c8ee │ │ │ │ biceq pc, r1, r0, lsr r4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -404375,15 +404375,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrsbeq pc, [r7, #216] @ 0xd8 @ │ │ │ │ + ldrsbeq pc, [r7, #208] @ 0xd0 @ │ │ │ │ strheq pc, [r1, #56] @ 0x38 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ @@ -404434,16 +404434,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - ldrheq pc, [r7, #212] @ 0xd4 @ │ │ │ │ - bicseq pc, r7, r8, lsl #27 │ │ │ │ + bicseq pc, r7, ip, lsr #27 │ │ │ │ + bicseq pc, r7, r0, lsl #27 │ │ │ │ biceq pc, r1, r8, asr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ @@ -404493,17 +404493,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - bicseq pc, r7, r4, asr #24 │ │ │ │ - ldrheq pc, [r7, #196] @ 0xc4 @ │ │ │ │ - bicseq pc, r7, r4, lsr #25 │ │ │ │ + bicseq pc, r7, ip, lsr ip @ │ │ │ │ + bicseq pc, r7, ip, lsr #25 │ │ │ │ + @ instruction: 0x01d7fc9c │ │ │ │ ldrdeq pc, [r1, #24] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ @@ -404552,16 +404552,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - ldrsbeq pc, [r7, #184] @ 0xb8 @ │ │ │ │ - bicseq pc, r7, ip, lsr #23 │ │ │ │ + ldrsbeq pc, [r7, #176] @ 0xb0 @ │ │ │ │ + bicseq pc, r7, r4, lsr #23 │ │ │ │ strdeq pc, [r1] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ @@ -404597,15 +404597,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - bicseq pc, r7, r0, ror sl @ │ │ │ │ + bicseq pc, r7, r8, ror #20 │ │ │ │ @ instruction: 0x01a5c500 │ │ │ │ biceq pc, r1, ip, lsr r0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 196880 <__cxa_atexit@plt+0x18b20c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -404637,16 +404637,16 @@ │ │ │ │ add r8, lr, #2 │ │ │ │ b 199bdfc <__cxa_atexit@plt+0x1990788> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strdeq lr, [r1, #244] @ 0xf4 │ │ │ │ - bicseq pc, r7, ip, lsr sl @ │ │ │ │ - bicseq pc, r7, ip, lsr #20 │ │ │ │ + bicseq pc, r7, r4, lsr sl @ │ │ │ │ + bicseq pc, r7, r4, lsr #20 │ │ │ │ strexbeq lr, ip, [r1] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 196960 <__cxa_atexit@plt+0x18b2ec> │ │ │ │ @@ -404672,15 +404672,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - bicseq pc, r7, ip, lsr r9 @ │ │ │ │ + bicseq pc, r7, r4, lsr r9 @ │ │ │ │ ldrdeq ip, [r5, r8]! │ │ │ │ biceq lr, r1, r0, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1969ac <__cxa_atexit@plt+0x18b338> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -404712,16 +404712,16 @@ │ │ │ │ add r8, lr, #2 │ │ │ │ b 199bdfc <__cxa_atexit@plt+0x1990788> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq lr, r1, ip, ror #29 │ │ │ │ - bicseq pc, r7, r0, lsl r9 @ │ │ │ │ - bicseq pc, r7, r0, lsl #18 │ │ │ │ + bicseq pc, r7, r8, lsl #18 │ │ │ │ + ldrsheq pc, [r7, #136] @ 0x88 @ │ │ │ │ biceq lr, r1, r0, ror lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 196a8c <__cxa_atexit@plt+0x18b418> │ │ │ │ @@ -404747,15 +404747,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - bicseq pc, r7, r0, lsl r8 @ │ │ │ │ + bicseq pc, r7, r8, lsl #16 │ │ │ │ @ instruction: 0x01a5c2b4 │ │ │ │ ldrdeq lr, [r1, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ mov r8, #11 │ │ │ │ @@ -404780,16 +404780,16 @@ │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ b 9c020 <__cxa_atexit@plt+0x909ac> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsheq pc, [r7, #120] @ 0x78 @ │ │ │ │ - bicseq pc, r7, r8, ror #15 │ │ │ │ + ldrsheq pc, [r7, #112] @ 0x70 @ │ │ │ │ + bicseq pc, r7, r0, ror #15 │ │ │ │ biceq lr, r1, r4, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 196b9c <__cxa_atexit@plt+0x18b528> │ │ │ │ @@ -404815,15 +404815,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - bicseq pc, r7, r0, lsl #14 │ │ │ │ + ldrsheq pc, [r7, #104] @ 0x68 @ │ │ │ │ @ instruction: 0x01a5c1ab │ │ │ │ ldrdeq lr, [r1, #192] @ 0xc0 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -405004,26 +405004,26 @@ │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff4bc │ │ │ │ @ instruction: 0x01a5bfee │ │ │ │ @ instruction: 0xfffff710 │ │ │ │ - bicseq pc, r7, r4, lsr r6 @ │ │ │ │ - bicseq pc, r7, r4, lsl r6 @ │ │ │ │ + bicseq pc, r7, ip, lsr #12 │ │ │ │ + bicseq pc, r7, ip, lsl #12 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ @ instruction: 0x01a5c00c │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ @ instruction: 0x01a5bf08 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - bicseq pc, r7, r4, ror #10 │ │ │ │ - bicseq pc, r7, r4, asr #10 │ │ │ │ + bicseq pc, r7, ip, asr r5 @ │ │ │ │ + bicseq pc, r7, ip, lsr r5 @ │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ @ instruction: 0x01a5bf28 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0x01a5bf47 │ │ │ │ @@ -405072,16 +405072,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 196fc8 <__cxa_atexit@plt+0x18b954> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - ldrheq pc, [r7, #56] @ 0x38 @ │ │ │ │ - @ instruction: 0x01d7f398 │ │ │ │ + ldrheq pc, [r7, #48] @ 0x30 @ │ │ │ │ + @ instruction: 0x01d7f390 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ @ instruction: 0x01a5bda3 │ │ │ │ biceq lr, r1, r4, asr #17 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -405123,16 +405123,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 197094 <__cxa_atexit@plt+0x18ba20> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ - bicseq pc, r7, ip, ror #5 │ │ │ │ - bicseq pc, r7, ip, asr #5 │ │ │ │ + bicseq pc, r7, r4, ror #5 │ │ │ │ + bicseq pc, r7, r4, asr #5 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ ldrdeq fp, [r5, r0]! │ │ │ │ strdeq lr, [r1, #120] @ 0x78 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -405174,16 +405174,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 197160 <__cxa_atexit@plt+0x18baec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ - bicseq pc, r7, r0, lsr #4 │ │ │ │ - bicseq pc, r7, r0, lsl #4 │ │ │ │ + bicseq pc, r7, r8, lsl r2 @ │ │ │ │ + ldrsheq pc, [r7, #24] @ │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffff744 │ │ │ │ strdeq fp, [r5, ip]! │ │ │ │ biceq lr, r1, ip, lsr #14 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -405230,16 +405230,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff620 │ │ │ │ - bicseq pc, r7, r0, asr r1 @ │ │ │ │ - bicseq pc, r7, r0, lsr r1 @ │ │ │ │ + bicseq pc, r7, r8, asr #2 │ │ │ │ + bicseq pc, r7, r8, lsr #2 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffff314 │ │ │ │ @ instruction: 0x01a5bb20 │ │ │ │ biceq lr, r1, ip, asr #12 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -405286,16 +405286,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff14c │ │ │ │ - bicseq pc, r7, r0, ror r0 @ │ │ │ │ - bicseq pc, r7, r0, asr r0 @ │ │ │ │ + bicseq pc, r7, r8, rrx │ │ │ │ + bicseq pc, r7, r8, asr #32 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xffffef08 │ │ │ │ @ instruction: 0x01a5ba3a │ │ │ │ biceq lr, r1, r8, ror #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -405355,17 +405355,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ biceq lr, r1, r4, asr #9 │ │ │ │ biceq lr, r1, ip, asr #9 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ - bicseq lr, r7, ip, ror #30 │ │ │ │ - bicseq lr, r7, ip, asr #30 │ │ │ │ - bicseq lr, r7, r8, asr #30 │ │ │ │ + bicseq lr, r7, r4, ror #30 │ │ │ │ + bicseq lr, r7, r4, asr #30 │ │ │ │ + bicseq lr, r7, r0, asr #30 │ │ │ │ biceq lr, r1, r0, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -405402,17 +405402,17 @@ │ │ │ │ ldr r7, [pc, #32] @ 1974f4 <__cxa_atexit@plt+0x18be80> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - bicseq lr, r7, ip, ror lr │ │ │ │ - bicseq lr, r7, ip, asr lr │ │ │ │ - bicseq lr, r7, r8, asr lr │ │ │ │ + bicseq lr, r7, r4, ror lr │ │ │ │ + bicseq lr, r7, r4, asr lr │ │ │ │ + bicseq lr, r7, r0, asr lr │ │ │ │ strdeq lr, [r1, #56] @ 0x38 │ │ │ │ @ instruction: 0x01c1e39c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -405480,18 +405480,18 @@ │ │ │ │ b 197610 <__cxa_atexit@plt+0x18bf9c> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - bicseq lr, r7, r0, asr #25 │ │ │ │ - bicseq lr, r7, r8, lsr #26 │ │ │ │ + ldrheq lr, [r7, #200] @ 0xc8 │ │ │ │ bicseq lr, r7, r0, lsr #26 │ │ │ │ - bicseq lr, r7, r8, lsl #25 │ │ │ │ + bicseq lr, r7, r8, lsl sp │ │ │ │ + bicseq lr, r7, r0, lsl #25 │ │ │ │ biceq lr, r1, r8, ror #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -405530,18 +405530,18 @@ │ │ │ │ b 1976d8 <__cxa_atexit@plt+0x18c064> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - bicseq lr, r7, r4, lsl #24 │ │ │ │ - bicseq lr, r7, r8, ror #24 │ │ │ │ + ldrsheq lr, [r7, #188] @ 0xbc │ │ │ │ bicseq lr, r7, r0, ror #24 │ │ │ │ - bicseq lr, r7, ip, asr #24 │ │ │ │ + bicseq lr, r7, r8, asr ip │ │ │ │ + bicseq lr, r7, r4, asr #24 │ │ │ │ @ instruction: 0x01c1e19c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -405574,17 +405574,17 @@ │ │ │ │ ldr r7, [pc, #32] @ 1977a4 <__cxa_atexit@plt+0x18c130> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - bicseq lr, r7, ip, asr #23 │ │ │ │ - bicseq lr, r7, ip, lsr #23 │ │ │ │ - bicseq lr, r7, r8, lsr #23 │ │ │ │ + bicseq lr, r7, r4, asr #23 │ │ │ │ + bicseq lr, r7, r4, lsr #23 │ │ │ │ + bicseq lr, r7, r0, lsr #23 │ │ │ │ biceq lr, r1, r8, asr #2 │ │ │ │ biceq lr, r1, r8, lsl #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -405680,27 +405680,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 197944 <__cxa_atexit@plt+0x18c2d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - bicseq lr, r7, r0, ror r9 │ │ │ │ + bicseq lr, r7, r8, ror #18 │ │ │ │ strheq sp, [r1, #244] @ 0xf4 │ │ │ │ biceq sp, r1, ip, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 197970 <__cxa_atexit@plt+0x18c2fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 196bd4 <__cxa_atexit@plt+0x18b560> │ │ │ │ - bicseq lr, r7, ip, lsl r9 │ │ │ │ + bicseq lr, r7, r4, lsl r9 │ │ │ │ biceq sp, r1, r4, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1979d8 <__cxa_atexit@plt+0x18c364> │ │ │ │ mov r0, r4 │ │ │ │ @@ -405720,17 +405720,17 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 15cac50 <__cxa_atexit@plt+0x15bf5dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq lr, [r7, #140] @ 0x8c │ │ │ │ - bicseq lr, r7, r0, ror #17 │ │ │ │ - bicseq lr, r7, r0, lsr #24 │ │ │ │ + ldrsbeq lr, [r7, #132] @ 0x84 │ │ │ │ + ldrsbeq lr, [r7, #136] @ 0x88 │ │ │ │ + bicseq lr, r7, r8, lsl ip │ │ │ │ biceq sp, r1, r0, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 197a40 <__cxa_atexit@plt+0x18c3cc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -405747,15 +405747,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 15e5694 <__cxa_atexit@plt+0x15da020> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq sp, [r1, #228] @ 0xe4 │ │ │ │ - bicseq lr, r7, ip, asr r8 │ │ │ │ + bicseq lr, r7, r4, asr r8 │ │ │ │ biceq sp, r1, ip, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 197aa8 <__cxa_atexit@plt+0x18c434> │ │ │ │ mov r0, r4 │ │ │ │ @@ -405772,16 +405772,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 15c580c <__cxa_atexit@plt+0x15ba198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r7, r0, lsl #16 │ │ │ │ - bicseq lr, r7, r4, lsl #16 │ │ │ │ + ldrsheq lr, [r7, #120] @ 0x78 │ │ │ │ + ldrsheq lr, [r7, #124] @ 0x7c │ │ │ │ biceq sp, r1, r4, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 197b18 <__cxa_atexit@plt+0x18c4a4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -405801,16 +405801,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 15cac50 <__cxa_atexit@plt+0x15bf5dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sp, r1, r8, ror #28 │ │ │ │ + bicseq lr, r7, r8, lsl #15 │ │ │ │ @ instruction: 0x01d7e790 │ │ │ │ - @ instruction: 0x01d7e798 │ │ │ │ biceq sp, r1, r4, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 197b8c <__cxa_atexit@plt+0x18c518> │ │ │ │ mov r0, r4 │ │ │ │ @@ -405830,16 +405830,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 15cac50 <__cxa_atexit@plt+0x15bf5dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sp, r1, r8, lsl lr │ │ │ │ - bicseq lr, r7, ip, lsl r7 │ │ │ │ - bicseq lr, r7, ip, asr r9 │ │ │ │ + bicseq lr, r7, r4, lsl r7 │ │ │ │ + bicseq lr, r7, r4, asr r9 │ │ │ │ biceq sp, r1, r4, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 197bf4 <__cxa_atexit@plt+0x18c580> │ │ │ │ mov r0, r4 │ │ │ │ @@ -405856,15 +405856,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 15e5694 <__cxa_atexit@plt+0x15da020> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sp, r1, r8, asr #27 │ │ │ │ - bicseq lr, r7, r8, lsr #13 │ │ │ │ + bicseq lr, r7, r0, lsr #13 │ │ │ │ biceq sp, r1, r0, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 197c64 <__cxa_atexit@plt+0x18c5f0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -405884,16 +405884,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 15cac50 <__cxa_atexit@plt+0x15bf5dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sp, r1, r4, lsl #27 │ │ │ │ - bicseq lr, r7, r4, asr #12 │ │ │ │ - bicseq lr, r7, r8, lsl #17 │ │ │ │ + bicseq lr, r7, ip, lsr r6 │ │ │ │ + bicseq lr, r7, r0, lsl #17 │ │ │ │ biceq sp, r1, r0, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 197ccc <__cxa_atexit@plt+0x18c658> │ │ │ │ mov r0, r4 │ │ │ │ @@ -405910,15 +405910,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 15c580c <__cxa_atexit@plt+0x15ba198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sp, r1, r4, lsr sp │ │ │ │ - ldrsbeq lr, [r7, #80] @ 0x50 │ │ │ │ + bicseq lr, r7, r8, asr #11 │ │ │ │ biceq sp, r1, ip, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 197d40 <__cxa_atexit@plt+0x18c6cc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -405938,17 +405938,17 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 15cac50 <__cxa_atexit@plt+0x15bf5dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r7, r4, ror r5 │ │ │ │ - bicseq lr, r7, r8, ror r5 │ │ │ │ - bicseq lr, r7, ip, lsr #15 │ │ │ │ + bicseq lr, r7, ip, ror #10 │ │ │ │ + bicseq lr, r7, r0, ror r5 │ │ │ │ + bicseq lr, r7, r4, lsr #15 │ │ │ │ ldrdeq sp, [r1, #200] @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 197da8 <__cxa_atexit@plt+0x18c734> │ │ │ │ mov r0, r4 │ │ │ │ @@ -405965,15 +405965,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 15e5694 <__cxa_atexit@plt+0x15da020> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01c1dc9c │ │ │ │ - ldrsheq lr, [r7, #68] @ 0x44 │ │ │ │ + bicseq lr, r7, ip, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 197e0c <__cxa_atexit@plt+0x18c798> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -405984,21 +405984,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 197e18 <__cxa_atexit@plt+0x18c7a4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 37101c <__cxa_atexit@plt+0x3659a8> │ │ │ │ + b 9b5214 <__cxa_atexit@plt+0x9a9ba0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d7e49c │ │ │ │ - @ instruction: 0x01d7e49c │ │ │ │ + @ instruction: 0x01d7e494 │ │ │ │ + @ instruction: 0x01d7e494 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -406012,30 +406012,30 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - bicseq lr, r7, ip, lsr r4 │ │ │ │ + bicseq lr, r7, r4, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 197ea8 <__cxa_atexit@plt+0x18c834> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 197eac <__cxa_atexit@plt+0x18c838> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r7, r4, asr r4 │ │ │ │ - bicseq lr, r7, r0, asr r4 │ │ │ │ + bicseq lr, r7, ip, asr #8 │ │ │ │ + bicseq lr, r7, r8, asr #8 │ │ │ │ biceq sp, r1, r4, asr r2 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -406174,17 +406174,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrsheq lr, [r7, #28] │ │ │ │ - ldrsbeq lr, [r7, #20] │ │ │ │ - bicseq lr, r7, r4, asr #3 │ │ │ │ + ldrsheq lr, [r7, #20] │ │ │ │ + bicseq lr, r7, ip, asr #3 │ │ │ │ + ldrheq lr, [r7, #28] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19814c <__cxa_atexit@plt+0x18cad8> │ │ │ │ @@ -406198,16 +406198,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r7, r0, asr r1 │ │ │ │ - bicseq lr, r7, r0, asr #2 │ │ │ │ + bicseq lr, r7, r8, asr #2 │ │ │ │ + bicseq lr, r7, r8, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1981b8 <__cxa_atexit@plt+0x18cb44> │ │ │ │ ldr lr, [pc, #68] @ 1981c0 <__cxa_atexit@plt+0x18cb4c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -406225,15 +406225,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq lr, r7, r8, ror #1 │ │ │ │ + bicseq lr, r7, r0, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -406326,17 +406326,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 198348 <__cxa_atexit@plt+0x18ccd4> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - ldrsbeq sp, [r7, #244] @ 0xf4 │ │ │ │ + bicseq sp, r7, ip, asr #31 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - bicseq lr, r7, ip │ │ │ │ + bicseq lr, r7, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1983ec <__cxa_atexit@plt+0x18cd78> │ │ │ │ ldr r2, [pc, #136] @ 198408 <__cxa_atexit@plt+0x18cd94> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -406371,17 +406371,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq sp, r7, r8, ror #29 │ │ │ │ - bicseq sp, r7, r0, asr #29 │ │ │ │ - ldrheq sp, [r7, #224] @ 0xe0 │ │ │ │ + bicseq sp, r7, r0, ror #29 │ │ │ │ + ldrheq sp, [r7, #232] @ 0xe8 │ │ │ │ + bicseq sp, r7, r8, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 198460 <__cxa_atexit@plt+0x18cdec> │ │ │ │ @@ -406395,16 +406395,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sp, r7, ip, lsr lr │ │ │ │ - bicseq sp, r7, ip, lsr #28 │ │ │ │ + bicseq sp, r7, r4, lsr lr │ │ │ │ + bicseq sp, r7, r4, lsr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1984cc <__cxa_atexit@plt+0x18ce58> │ │ │ │ ldr lr, [pc, #68] @ 1984d4 <__cxa_atexit@plt+0x18ce60> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -406422,15 +406422,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsbeq sp, [r7, #212] @ 0xd4 │ │ │ │ + bicseq sp, r7, ip, asr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -406523,17 +406523,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 19865c <__cxa_atexit@plt+0x18cfe8> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - bicseq sp, r7, r0, asr #25 │ │ │ │ + ldrheq sp, [r7, #200] @ 0xc8 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - ldrsheq sp, [r7, #200] @ 0xc8 │ │ │ │ + ldrsheq sp, [r7, #192] @ 0xc0 │ │ │ │ biceq sp, r1, r8, ror r5 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ @@ -406575,30 +406575,30 @@ │ │ │ │ ldrdeq sp, [r1, #68] @ 0x44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 198770 <__cxa_atexit@plt+0x18d0fc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 198778 <__cxa_atexit@plt+0x18d104> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r7, r0, lsl fp │ │ │ │ + bicseq sp, r7, r8, lsl #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 198830 <__cxa_atexit@plt+0x18d1bc> │ │ │ │ ldr lr, [pc, #160] @ 19883c <__cxa_atexit@plt+0x18d1c8> │ │ │ │ @@ -406640,15 +406640,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrheq sp, [r7, #168] @ 0xa8 │ │ │ │ + ldrheq sp, [r7, #160] @ 0xa0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -406708,15 +406708,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sp, r7, r8, ror r9 │ │ │ │ + bicseq sp, r7, r0, ror r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -406954,15 +406954,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 198d28 <__cxa_atexit@plt+0x18d6b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r7, r0, ror #10 │ │ │ │ + bicseq sp, r7, r8, asr r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 198de0 <__cxa_atexit@plt+0x18d76c> │ │ │ │ ldr lr, [pc, #160] @ 198dec <__cxa_atexit@plt+0x18d778> │ │ │ │ @@ -407004,15 +407004,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sp, r7, r8, lsl #10 │ │ │ │ + bicseq sp, r7, r0, lsl #10 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -407072,15 +407072,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sp, r7, r8, asr #7 │ │ │ │ + bicseq sp, r7, r0, asr #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -407480,25 +407480,25 @@ │ │ │ │ b 1655ebc <__cxa_atexit@plt+0x164a848> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - bicseq ip, r7, r8, asr sp │ │ │ │ - bicseq ip, r7, r4, ror #28 │ │ │ │ + bicseq ip, r7, r0, asr sp │ │ │ │ + bicseq ip, r7, ip, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 199588 <__cxa_atexit@plt+0x18df14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [r7, #39] @ 0x27 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1655ebc <__cxa_atexit@plt+0x164a848> │ │ │ │ - bicseq ip, r7, r4, lsr #28 │ │ │ │ + bicseq ip, r7, ip, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 199614 <__cxa_atexit@plt+0x18dfa0> │ │ │ │ ldr r2, [pc, #136] @ 199630 <__cxa_atexit@plt+0x18dfbc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -407533,17 +407533,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq ip, r7, r0, asr #25 │ │ │ │ - @ instruction: 0x01d7cc98 │ │ │ │ - bicseq ip, r7, r8, lsl #25 │ │ │ │ + ldrheq ip, [r7, #200] @ 0xc8 │ │ │ │ + @ instruction: 0x01d7cc90 │ │ │ │ + bicseq ip, r7, r0, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 199688 <__cxa_atexit@plt+0x18e014> │ │ │ │ @@ -407557,16 +407557,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, r7, r4, lsl ip │ │ │ │ - bicseq ip, r7, r4, lsl #24 │ │ │ │ + bicseq ip, r7, ip, lsl #24 │ │ │ │ + ldrsheq ip, [r7, #188] @ 0xbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1996f4 <__cxa_atexit@plt+0x18e080> │ │ │ │ ldr lr, [pc, #68] @ 1996fc <__cxa_atexit@plt+0x18e088> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -407584,15 +407584,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq ip, r7, ip, lsr #23 │ │ │ │ + bicseq ip, r7, r4, lsr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -407685,17 +407685,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 199884 <__cxa_atexit@plt+0x18e210> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0x01d7ca98 │ │ │ │ + @ instruction: 0x01d7ca90 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - ldrsbeq ip, [r7, #160] @ 0xa0 │ │ │ │ + bicseq ip, r7, r8, asr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 199928 <__cxa_atexit@plt+0x18e2b4> │ │ │ │ ldr r2, [pc, #136] @ 199944 <__cxa_atexit@plt+0x18e2d0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -407730,17 +407730,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq ip, r7, ip, lsr #19 │ │ │ │ - bicseq ip, r7, r4, lsl #19 │ │ │ │ - bicseq ip, r7, r4, ror r9 │ │ │ │ + bicseq ip, r7, r4, lsr #19 │ │ │ │ + bicseq ip, r7, ip, ror r9 │ │ │ │ + bicseq ip, r7, ip, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19999c <__cxa_atexit@plt+0x18e328> │ │ │ │ @@ -407754,16 +407754,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, r7, r0, lsl #18 │ │ │ │ - ldrsheq ip, [r7, #128] @ 0x80 │ │ │ │ + ldrsheq ip, [r7, #136] @ 0x88 │ │ │ │ + bicseq ip, r7, r8, ror #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 199a08 <__cxa_atexit@plt+0x18e394> │ │ │ │ ldr lr, [pc, #68] @ 199a10 <__cxa_atexit@plt+0x18e39c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -407781,15 +407781,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01d7c898 │ │ │ │ + @ instruction: 0x01d7c890 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -407882,17 +407882,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 199b98 <__cxa_atexit@plt+0x18e524> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - bicseq ip, r7, r4, lsl #15 │ │ │ │ + bicseq ip, r7, ip, ror r7 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - ldrheq ip, [r7, #124] @ 0x7c │ │ │ │ + ldrheq ip, [r7, #116] @ 0x74 │ │ │ │ biceq ip, r1, ip, lsr r0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ @@ -407934,30 +407934,30 @@ │ │ │ │ strexbeq fp, r8, [r1] │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 199cac <__cxa_atexit@plt+0x18e638> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 199cb4 <__cxa_atexit@plt+0x18e640> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq ip, [r7, #84] @ 0x54 │ │ │ │ + bicseq ip, r7, ip, asr #11 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 199d6c <__cxa_atexit@plt+0x18e6f8> │ │ │ │ ldr lr, [pc, #160] @ 199d78 <__cxa_atexit@plt+0x18e704> │ │ │ │ @@ -407999,15 +407999,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq ip, r7, ip, ror r5 │ │ │ │ + bicseq ip, r7, r4, ror r5 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -408067,15 +408067,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq ip, r7, ip, lsr r4 │ │ │ │ + bicseq ip, r7, r4, lsr r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -408313,15 +408313,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 19a264 <__cxa_atexit@plt+0x18ebf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r7, r4, lsr #32 │ │ │ │ + bicseq ip, r7, ip, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19a31c <__cxa_atexit@plt+0x18eca8> │ │ │ │ ldr lr, [pc, #160] @ 19a328 <__cxa_atexit@plt+0x18ecb4> │ │ │ │ @@ -408363,15 +408363,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq fp, r7, ip, asr #31 │ │ │ │ + bicseq fp, r7, r4, asr #31 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -408431,15 +408431,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq fp, r7, ip, lsl #29 │ │ │ │ + bicseq fp, r7, r4, lsl #29 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -408830,34 +408830,34 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - bicseq fp, r7, r8, lsl r8 │ │ │ │ + bicseq fp, r7, r0, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 19aa9c <__cxa_atexit@plt+0x18f428> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ b 1647934 <__cxa_atexit@plt+0x163c2c0> │ │ │ │ - bicseq fp, r7, r4, lsl r9 │ │ │ │ + bicseq fp, r7, ip, lsl #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #12] @ 19aac4 <__cxa_atexit@plt+0x18f450> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ - ldrsbeq fp, [r7, #120] @ 0x78 │ │ │ │ + ldrsbeq fp, [r7, #112] @ 0x70 │ │ │ │ strexbeq sl, r0, [r1] │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -408881,15 +408881,15 @@ │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 19ab48 <__cxa_atexit@plt+0x18f4d4> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 2ddea4 <__cxa_atexit@plt+0x2d2830> │ │ │ │ + b 92209c <__cxa_atexit@plt+0x916a28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -408900,15 +408900,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 19ab90 <__cxa_atexit@plt+0x18f51c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq fp, [r7, #104] @ 0x68 │ │ │ │ + ldrsheq fp, [r7, #96] @ 0x60 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19ac48 <__cxa_atexit@plt+0x18f5d4> │ │ │ │ ldr lr, [pc, #160] @ 19ac54 <__cxa_atexit@plt+0x18f5e0> │ │ │ │ @@ -408950,15 +408950,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq fp, r7, r0, lsr #13 │ │ │ │ + @ instruction: 0x01d7b698 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -409018,15 +409018,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq fp, r7, r0, ror #10 │ │ │ │ + bicseq fp, r7, r8, asr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409065,15 +409065,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 19ae24 <__cxa_atexit@plt+0x18f7b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r7, r4, ror #8 │ │ │ │ + bicseq fp, r7, ip, asr r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19aedc <__cxa_atexit@plt+0x18f868> │ │ │ │ ldr lr, [pc, #160] @ 19aee8 <__cxa_atexit@plt+0x18f874> │ │ │ │ @@ -409115,15 +409115,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq fp, r7, ip, lsl #8 │ │ │ │ + bicseq fp, r7, r4, lsl #8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -409183,15 +409183,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq fp, r7, ip, asr #5 │ │ │ │ + bicseq fp, r7, r4, asr #5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409293,15 +409293,15 @@ │ │ │ │ str r8, [r8, #20] │ │ │ │ ldr r5, [pc, #96] @ 19b204 <__cxa_atexit@plt+0x18fb90> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r8, #40]! @ 0x28 │ │ │ │ add r9, ip, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, r8 │ │ │ │ @@ -409416,15 +409416,15 @@ │ │ │ │ str lr, [r8, #16] │ │ │ │ str r8, [r8, #20] │ │ │ │ str r9, [r8, #40]! @ 0x28 │ │ │ │ add r9, sl, #2 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r5, r3 │ │ │ │ ldr sl, [sp, #20] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #72] @ 19b3f4 <__cxa_atexit@plt+0x18fd80> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r0 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @@ -409434,15 +409434,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr sl, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r7, r0 │ │ │ │ + ldrsheq sl, [r7, #248] @ 0xf8 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffff728 │ │ │ │ @ instruction: 0xfffff794 │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ @@ -409554,15 +409554,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq sl, r7, r4, lsl sp │ │ │ │ + bicseq sl, r7, ip, lsl #26 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 19b608 <__cxa_atexit@plt+0x18ff94> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -409606,15 +409606,15 @@ │ │ │ │ beq 19b6b8 <__cxa_atexit@plt+0x190044> │ │ │ │ ldr r2, [pc, #72] @ 19b6d0 <__cxa_atexit@plt+0x19005c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -409646,15 +409646,15 @@ │ │ │ │ beq 19b74c <__cxa_atexit@plt+0x1900d8> │ │ │ │ ldr r3, [pc, #56] @ 19b760 <__cxa_atexit@plt+0x1900ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -409675,29 +409675,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 19b7bc <__cxa_atexit@plt+0x190148> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 19b7e8 <__cxa_atexit@plt+0x190174> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 19b884 <__cxa_atexit@plt+0x190210> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -409719,15 +409719,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 19b890 <__cxa_atexit@plt+0x19021c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -409754,15 +409754,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 19b8f8 <__cxa_atexit@plt+0x190284> │ │ │ │ ldr r3, [pc, #44] @ 19b908 <__cxa_atexit@plt+0x190294> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -409778,29 +409778,29 @@ │ │ │ │ beq 19b94c <__cxa_atexit@plt+0x1902d8> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 19b958 <__cxa_atexit@plt+0x1902e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 19b984 <__cxa_atexit@plt+0x190310> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 19ba00 <__cxa_atexit@plt+0x19038c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -409825,15 +409825,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrheq sl, [r7, #136] @ 0x88 │ │ │ │ + ldrheq sl, [r7, #128] @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19ba44 <__cxa_atexit@plt+0x1903d0> │ │ │ │ @@ -409844,15 +409844,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sl, r7, r8, asr #16 │ │ │ │ + bicseq sl, r7, r0, asr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -410010,18 +410010,18 @@ │ │ │ │ bhi 19bcec <__cxa_atexit@plt+0x190678> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 19bcf4 <__cxa_atexit@plt+0x190680> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d7a594 │ │ │ │ + bicseq sl, r7, ip, lsl #11 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -410087,15 +410087,15 @@ │ │ │ │ stm r1, {r3, ip, lr} │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r8, [sp, #16] │ │ │ │ ldr r9, [sp, #20] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -410139,17 +410139,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq sl, r7, r8, lsl #8 │ │ │ │ - bicseq sl, r7, r0, ror #7 │ │ │ │ - ldrsbeq sl, [r7, #48] @ 0x30 │ │ │ │ + bicseq sl, r7, r0, lsl #8 │ │ │ │ + ldrsbeq sl, [r7, #56] @ 0x38 │ │ │ │ + bicseq sl, r7, r8, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19bf40 <__cxa_atexit@plt+0x1908cc> │ │ │ │ @@ -410163,16 +410163,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sl, r7, ip, asr r3 │ │ │ │ - bicseq sl, r7, ip, asr #6 │ │ │ │ + bicseq sl, r7, r4, asr r3 │ │ │ │ + bicseq sl, r7, r4, asr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19bfac <__cxa_atexit@plt+0x190938> │ │ │ │ ldr lr, [pc, #68] @ 19bfb4 <__cxa_atexit@plt+0x190940> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -410190,15 +410190,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsheq sl, [r7, #36] @ 0x24 │ │ │ │ + bicseq sl, r7, ip, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -410272,17 +410272,17 @@ │ │ │ │ b 19c0ec <__cxa_atexit@plt+0x190a78> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - bicseq sl, r7, r4, ror r2 │ │ │ │ + bicseq sl, r7, ip, ror #4 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - ldrheq sl, [r7, #36] @ 0x24 │ │ │ │ + bicseq sl, r7, ip, lsr #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -410314,15 +410314,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ b 19c198 <__cxa_atexit@plt+0x190b24> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - bicseq sl, r7, r4, asr #3 │ │ │ │ + ldrheq sl, [r7, #28] │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19c238 <__cxa_atexit@plt+0x190bc4> │ │ │ │ ldr r2, [pc, #136] @ 19c254 <__cxa_atexit@plt+0x190be0> │ │ │ │ @@ -410358,17 +410358,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01d7a09c │ │ │ │ - bicseq sl, r7, r4, ror r0 │ │ │ │ - bicseq sl, r7, r4, rrx │ │ │ │ + @ instruction: 0x01d7a094 │ │ │ │ + bicseq sl, r7, ip, rrx │ │ │ │ + bicseq sl, r7, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19c2ac <__cxa_atexit@plt+0x190c38> │ │ │ │ @@ -410382,16 +410382,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r9, [r7, #240] @ 0xf0 │ │ │ │ - bicseq r9, r7, r0, ror #31 │ │ │ │ + bicseq r9, r7, r8, ror #31 │ │ │ │ + ldrsbeq r9, [r7, #248] @ 0xf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19c318 <__cxa_atexit@plt+0x190ca4> │ │ │ │ ldr lr, [pc, #68] @ 19c320 <__cxa_atexit@plt+0x190cac> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -410409,15 +410409,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r9, r7, r8, lsl #31 │ │ │ │ + bicseq r9, r7, r0, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -410491,17 +410491,17 @@ │ │ │ │ b 19c458 <__cxa_atexit@plt+0x190de4> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - bicseq r9, r7, r8, lsl #30 │ │ │ │ + bicseq r9, r7, r0, lsl #30 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - bicseq r9, r7, r8, asr #30 │ │ │ │ + bicseq r9, r7, r0, asr #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -410533,15 +410533,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ b 19c504 <__cxa_atexit@plt+0x190e90> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - bicseq r9, r7, r8, asr lr │ │ │ │ + bicseq r9, r7, r0, asr lr │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ biceq r9, r1, r8, lsl #13 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -410683,15 +410683,15 @@ │ │ │ │ str r3, [ip, #16] │ │ │ │ str ip, [ip, #20] │ │ │ │ str r9, [ip, #40]! @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 19c7a4 <__cxa_atexit@plt+0x191130> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, ip │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, ip │ │ │ │ b 19c780 <__cxa_atexit@plt+0x19110c> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ @@ -410800,15 +410800,15 @@ │ │ │ │ ldr r5, [pc, #300] @ 19ca58 <__cxa_atexit@plt+0x1913e4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r8, #12] │ │ │ │ str r8, [r8, #16] │ │ │ │ str ip, [r8, #36]! @ 0x24 │ │ │ │ add r9, r9, #2 │ │ │ │ mov r5, r2 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 19ca34 <__cxa_atexit@plt+0x1913c0> │ │ │ │ ldr lr, [pc, #228] @ 19ca40 <__cxa_atexit@plt+0x1913cc> │ │ │ │ add lr, pc, lr │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ @@ -410851,15 +410851,15 @@ │ │ │ │ ldr r0, [pc, #116] @ 19ca6c <__cxa_atexit@plt+0x1913f8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #40]! @ 0x28 │ │ │ │ ldr r0, [pc, #108] @ 19ca70 <__cxa_atexit@plt+0x1913fc> │ │ │ │ add r0, pc, r0 │ │ │ │ add r9, r0, #2 │ │ │ │ mov r5, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 19ca20 <__cxa_atexit@plt+0x1913ac> │ │ │ │ mov r6, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ @@ -410891,15 +410891,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 19caac <__cxa_atexit@plt+0x191438> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r9, [r7, #124] @ 0x7c │ │ │ │ + ldrsbeq r9, [r7, #116] @ 0x74 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19cb64 <__cxa_atexit@plt+0x1914f0> │ │ │ │ ldr lr, [pc, #160] @ 19cb70 <__cxa_atexit@plt+0x1914fc> │ │ │ │ @@ -410941,15 +410941,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r9, r7, r4, lsl #15 │ │ │ │ + bicseq r9, r7, ip, ror r7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -411009,15 +411009,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r9, r7, r4, asr #12 │ │ │ │ + bicseq r9, r7, ip, lsr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -411056,15 +411056,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 19cd40 <__cxa_atexit@plt+0x1916cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r7, r8, asr #10 │ │ │ │ + bicseq r9, r7, r0, asr #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19cdf8 <__cxa_atexit@plt+0x191784> │ │ │ │ ldr lr, [pc, #160] @ 19ce04 <__cxa_atexit@plt+0x191790> │ │ │ │ @@ -411106,15 +411106,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrsheq r9, [r7, #64] @ 0x40 │ │ │ │ + bicseq r9, r7, r8, ror #9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -411174,15 +411174,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrheq r9, [r7, #48] @ 0x30 │ │ │ │ + bicseq r9, r7, r8, lsr #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -411358,15 +411358,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 19d1f8 <__cxa_atexit@plt+0x191b84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d79090 │ │ │ │ + bicseq r9, r7, r8, lsl #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19d2b0 <__cxa_atexit@plt+0x191c3c> │ │ │ │ ldr lr, [pc, #160] @ 19d2bc <__cxa_atexit@plt+0x191c48> │ │ │ │ @@ -411408,15 +411408,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r9, r7, r8, lsr r0 │ │ │ │ + bicseq r9, r7, r0, lsr r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -411476,15 +411476,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrsheq r8, [r7, #232] @ 0xe8 │ │ │ │ + ldrsheq r8, [r7, #224] @ 0xe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -411523,15 +411523,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 19d48c <__cxa_atexit@plt+0x191e18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r8, [r7, #220] @ 0xdc │ │ │ │ + ldrsheq r8, [r7, #212] @ 0xd4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19d544 <__cxa_atexit@plt+0x191ed0> │ │ │ │ ldr lr, [pc, #160] @ 19d550 <__cxa_atexit@plt+0x191edc> │ │ │ │ @@ -411573,15 +411573,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, r7, r4, lsr #27 │ │ │ │ + @ instruction: 0x01d78d9c │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -411641,15 +411641,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r8, r7, r4, ror #24 │ │ │ │ + bicseq r8, r7, ip, asr ip │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -411897,15 +411897,15 @@ │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - bicseq r8, r7, r4, asr r8 │ │ │ │ + bicseq r8, r7, ip, asr #16 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 19da8c <__cxa_atexit@plt+0x192418> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -411916,25 +411916,25 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 19dab0 <__cxa_atexit@plt+0x19243c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ b 1647934 <__cxa_atexit@plt+0x163c2c0> │ │ │ │ - bicseq r8, r7, r0, lsl #18 │ │ │ │ + ldrsheq r8, [r7, #136] @ 0x88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #12] @ 19dad8 <__cxa_atexit@plt+0x192464> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ - bicseq r8, r7, r4, asr #15 │ │ │ │ + ldrheq r8, [r7, #124] @ 0x7c │ │ │ │ biceq r7, r1, ip, ror pc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -411958,15 +411958,15 @@ │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 19db5c <__cxa_atexit@plt+0x1924e8> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 2ddea4 <__cxa_atexit@plt+0x2d2830> │ │ │ │ + b 92209c <__cxa_atexit@plt+0x916a28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -411977,15 +411977,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 19dba4 <__cxa_atexit@plt+0x192530> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r7, r4, ror #13 │ │ │ │ + ldrsbeq r8, [r7, #108] @ 0x6c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19dc5c <__cxa_atexit@plt+0x1925e8> │ │ │ │ ldr lr, [pc, #160] @ 19dc68 <__cxa_atexit@plt+0x1925f4> │ │ │ │ @@ -412027,15 +412027,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, r7, ip, lsl #13 │ │ │ │ + bicseq r8, r7, r4, lsl #13 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -412095,15 +412095,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r8, r7, ip, asr #10 │ │ │ │ + bicseq r8, r7, r4, asr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -412142,15 +412142,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 19de38 <__cxa_atexit@plt+0x1927c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r7, r0, asr r4 │ │ │ │ + bicseq r8, r7, r8, asr #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19def0 <__cxa_atexit@plt+0x19287c> │ │ │ │ ldr lr, [pc, #160] @ 19defc <__cxa_atexit@plt+0x192888> │ │ │ │ @@ -412192,15 +412192,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrsheq r8, [r7, #56] @ 0x38 │ │ │ │ + ldrsheq r8, [r7, #48] @ 0x30 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -412260,15 +412260,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrheq r8, [r7, #40] @ 0x28 │ │ │ │ + ldrheq r8, [r7, #32] │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -412369,15 +412369,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #12] │ │ │ │ str r8, [r8, #16] │ │ │ │ str r9, [r8, #36]! @ 0x24 │ │ │ │ add r9, sl, #2 │ │ │ │ mov r5, ip │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, r8 │ │ │ │ @@ -412491,15 +412491,15 @@ │ │ │ │ str r8, [r8, #16] │ │ │ │ str ip, [r8, #36]! @ 0x24 │ │ │ │ add r9, r2, #2 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r5, lr │ │ │ │ ldr sl, [sp, #20] │ │ │ │ mov fp, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #76] @ 19e404 <__cxa_atexit@plt+0x192d90> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r0 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @@ -412510,15 +412510,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov fp, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r7, [r7, #244] @ 0xf4 │ │ │ │ + bicseq r7, r7, ip, ror #31 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff6e8 │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ andeq r1, r0, ip, asr #20 │ │ │ │ @@ -412643,15 +412643,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldrsheq r7, [r7, #204] @ 0xcc │ │ │ │ + ldrsheq r7, [r7, #196] @ 0xc4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 19e688 <__cxa_atexit@plt+0x193014> │ │ │ │ @@ -412727,15 +412727,15 @@ │ │ │ │ beq 19e77c <__cxa_atexit@plt+0x193108> │ │ │ │ ldr r2, [pc, #72] @ 19e794 <__cxa_atexit@plt+0x193120> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -412767,15 +412767,15 @@ │ │ │ │ beq 19e810 <__cxa_atexit@plt+0x19319c> │ │ │ │ ldr r3, [pc, #56] @ 19e824 <__cxa_atexit@plt+0x1931b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -412796,29 +412796,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 19e880 <__cxa_atexit@plt+0x19320c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 19e8ac <__cxa_atexit@plt+0x193238> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 19e948 <__cxa_atexit@plt+0x1932d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -412840,15 +412840,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 19e954 <__cxa_atexit@plt+0x1932e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -412875,15 +412875,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 19e9bc <__cxa_atexit@plt+0x193348> │ │ │ │ ldr r3, [pc, #44] @ 19e9cc <__cxa_atexit@plt+0x193358> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -412899,29 +412899,29 @@ │ │ │ │ beq 19ea10 <__cxa_atexit@plt+0x19339c> │ │ │ │ ldr r3, [pc, #32] @ 19ea1c <__cxa_atexit@plt+0x1933a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 19ea48 <__cxa_atexit@plt+0x1933d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 19eaf0 <__cxa_atexit@plt+0x19347c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -412947,15 +412947,15 @@ │ │ │ │ beq 19eae8 <__cxa_atexit@plt+0x193474> │ │ │ │ ldr r5, [pc, #64] @ 19eafc <__cxa_atexit@plt+0x193488> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -412984,15 +412984,15 @@ │ │ │ │ beq 19eb70 <__cxa_atexit@plt+0x1934fc> │ │ │ │ ldr r2, [pc, #48] @ 19eb80 <__cxa_atexit@plt+0x19350c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -413011,29 +413011,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 19ebdc <__cxa_atexit@plt+0x193568> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 19ec08 <__cxa_atexit@plt+0x193594> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 19ec84 <__cxa_atexit@plt+0x193610> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -413058,15 +413058,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r7, r7, r4, lsr r6 │ │ │ │ + bicseq r7, r7, ip, lsr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19ecc8 <__cxa_atexit@plt+0x193654> │ │ │ │ @@ -413077,15 +413077,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r7, r4, asr #11 │ │ │ │ + ldrheq r7, [r7, #92] @ 0x5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -413226,15 +413226,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrheq r7, [r7, #52] @ 0x34 │ │ │ │ + bicseq r7, r7, ip, lsr #7 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 19ef68 <__cxa_atexit@plt+0x1938f4> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -413278,15 +413278,15 @@ │ │ │ │ beq 19f018 <__cxa_atexit@plt+0x1939a4> │ │ │ │ ldr r2, [pc, #72] @ 19f030 <__cxa_atexit@plt+0x1939bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -413318,15 +413318,15 @@ │ │ │ │ beq 19f0ac <__cxa_atexit@plt+0x193a38> │ │ │ │ ldr r3, [pc, #56] @ 19f0c0 <__cxa_atexit@plt+0x193a4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -413347,29 +413347,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 19f11c <__cxa_atexit@plt+0x193aa8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 19f148 <__cxa_atexit@plt+0x193ad4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 19f1e4 <__cxa_atexit@plt+0x193b70> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -413391,15 +413391,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 19f1f0 <__cxa_atexit@plt+0x193b7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -413426,15 +413426,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 19f258 <__cxa_atexit@plt+0x193be4> │ │ │ │ ldr r3, [pc, #44] @ 19f268 <__cxa_atexit@plt+0x193bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -413450,29 +413450,29 @@ │ │ │ │ beq 19f2ac <__cxa_atexit@plt+0x193c38> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 19f2b8 <__cxa_atexit@plt+0x193c44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 19f2e4 <__cxa_atexit@plt+0x193c70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 19f360 <__cxa_atexit@plt+0x193cec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -413497,15 +413497,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r6, r7, r8, asr pc │ │ │ │ + bicseq r6, r7, r0, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19f3a4 <__cxa_atexit@plt+0x193d30> │ │ │ │ @@ -413516,15 +413516,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, r7, r8, ror #29 │ │ │ │ + bicseq r6, r7, r0, ror #29 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -413594,15 +413594,15 @@ │ │ │ │ str r0, [r2, #32] │ │ │ │ str ip, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r3, r4} │ │ │ │ ldr r4, [sp] │ │ │ │ add fp, sp, #12 │ │ │ │ ldm fp, {r5, r8, r9, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -413615,18 +413615,18 @@ │ │ │ │ bhi 19f540 <__cxa_atexit@plt+0x193ecc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 19f548 <__cxa_atexit@plt+0x193ed4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r7, r0, asr #26 │ │ │ │ + bicseq r6, r7, r8, lsr sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -413699,15 +413699,15 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ ldr r8, [sp, #16] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -413751,17 +413751,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01d76b98 │ │ │ │ - bicseq r6, r7, r0, ror fp │ │ │ │ - bicseq r6, r7, r0, ror #22 │ │ │ │ + @ instruction: 0x01d76b90 │ │ │ │ + bicseq r6, r7, r8, ror #22 │ │ │ │ + bicseq r6, r7, r8, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19f7b0 <__cxa_atexit@plt+0x19413c> │ │ │ │ @@ -413775,16 +413775,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, r7, ip, ror #21 │ │ │ │ - ldrsbeq r6, [r7, #172] @ 0xac │ │ │ │ + bicseq r6, r7, r4, ror #21 │ │ │ │ + ldrsbeq r6, [r7, #164] @ 0xa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19f81c <__cxa_atexit@plt+0x1941a8> │ │ │ │ ldr lr, [pc, #68] @ 19f824 <__cxa_atexit@plt+0x1941b0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -413802,15 +413802,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r6, r7, r4, lsl #21 │ │ │ │ + bicseq r6, r7, ip, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -413884,17 +413884,17 @@ │ │ │ │ b 19f95c <__cxa_atexit@plt+0x1942e8> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - bicseq r6, r7, r4, lsl #20 │ │ │ │ + ldrsheq r6, [r7, #156] @ 0x9c │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - bicseq r6, r7, r4, asr #20 │ │ │ │ + bicseq r6, r7, ip, lsr sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -413926,15 +413926,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ b 19fa08 <__cxa_atexit@plt+0x194394> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - bicseq r6, r7, r4, asr r9 │ │ │ │ + bicseq r6, r7, ip, asr #18 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19faa8 <__cxa_atexit@plt+0x194434> │ │ │ │ ldr r2, [pc, #136] @ 19fac4 <__cxa_atexit@plt+0x194450> │ │ │ │ @@ -413970,17 +413970,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r6, r7, ip, lsr #16 │ │ │ │ - bicseq r6, r7, r4, lsl #16 │ │ │ │ - ldrsheq r6, [r7, #116] @ 0x74 │ │ │ │ + bicseq r6, r7, r4, lsr #16 │ │ │ │ + ldrsheq r6, [r7, #124] @ 0x7c │ │ │ │ + bicseq r6, r7, ip, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19fb1c <__cxa_atexit@plt+0x1944a8> │ │ │ │ @@ -413994,16 +413994,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, r7, r0, lsl #15 │ │ │ │ - bicseq r6, r7, r0, ror r7 │ │ │ │ + bicseq r6, r7, r8, ror r7 │ │ │ │ + bicseq r6, r7, r8, ror #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19fb88 <__cxa_atexit@plt+0x194514> │ │ │ │ ldr lr, [pc, #68] @ 19fb90 <__cxa_atexit@plt+0x19451c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -414021,15 +414021,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r6, r7, r8, lsl r7 │ │ │ │ + bicseq r6, r7, r0, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -414103,17 +414103,17 @@ │ │ │ │ b 19fcc8 <__cxa_atexit@plt+0x194654> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0x01d76698 │ │ │ │ + @ instruction: 0x01d76690 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - ldrsbeq r6, [r7, #104] @ 0x68 │ │ │ │ + ldrsbeq r6, [r7, #96] @ 0x60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -414145,15 +414145,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ b 19fd74 <__cxa_atexit@plt+0x194700> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - bicseq r6, r7, r8, ror #11 │ │ │ │ + bicseq r6, r7, r0, ror #11 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ biceq r5, r1, r8, lsl lr │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ @@ -414318,15 +414318,15 @@ │ │ │ │ ldr r0, [pc, #76] @ 1a0070 <__cxa_atexit@plt+0x1949fc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [ip, #12] │ │ │ │ str ip, [ip, #16] │ │ │ │ str lr, [ip, #36]! @ 0x24 │ │ │ │ add r9, r9, #2 │ │ │ │ mov r8, ip │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, ip │ │ │ │ b 1a004c <__cxa_atexit@plt+0x1949d8> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ @@ -414347,15 +414347,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a00ac <__cxa_atexit@plt+0x194a38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r6, [r7, #28] │ │ │ │ + ldrsbeq r6, [r7, #20] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a0164 <__cxa_atexit@plt+0x194af0> │ │ │ │ ldr lr, [pc, #160] @ 1a0170 <__cxa_atexit@plt+0x194afc> │ │ │ │ @@ -414397,15 +414397,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, r7, r4, lsl #3 │ │ │ │ + bicseq r6, r7, ip, ror r1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -414465,15 +414465,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r6, r7, r4, asr #32 │ │ │ │ + bicseq r6, r7, ip, lsr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -414512,15 +414512,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a0340 <__cxa_atexit@plt+0x194ccc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r7, r8, asr #30 │ │ │ │ + bicseq r5, r7, r0, asr #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a03f8 <__cxa_atexit@plt+0x194d84> │ │ │ │ ldr lr, [pc, #160] @ 1a0404 <__cxa_atexit@plt+0x194d90> │ │ │ │ @@ -414562,15 +414562,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrsheq r5, [r7, #224] @ 0xe0 │ │ │ │ + bicseq r5, r7, r8, ror #29 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -414630,15 +414630,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrheq r5, [r7, #208] @ 0xd0 │ │ │ │ + bicseq r5, r7, r8, lsr #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -414790,24 +414790,24 @@ │ │ │ │ mov r6, r9 │ │ │ │ ldr r8, [pc, #88] @ 1a07e0 <__cxa_atexit@plt+0x19516c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #84] @ 1a07e4 <__cxa_atexit@plt+0x195170> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r8, [pc, #44] @ 1a07d0 <__cxa_atexit@plt+0x19515c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #40] @ 1a07d4 <__cxa_atexit@plt+0x195160> │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r5, #24] │ │ │ │ add r1, r5, #28 │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r4, r1, ip, lsr #27 │ │ │ │ biceq r3, r1, r8, ror #27 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @@ -414824,15 +414824,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a0820 <__cxa_atexit@plt+0x1951ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r7, r8, ror #20 │ │ │ │ + bicseq r5, r7, r0, ror #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a08d8 <__cxa_atexit@plt+0x195264> │ │ │ │ ldr lr, [pc, #160] @ 1a08e4 <__cxa_atexit@plt+0x195270> │ │ │ │ @@ -414874,15 +414874,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r5, r7, r0, lsl sl │ │ │ │ + bicseq r5, r7, r8, lsl #20 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -414942,15 +414942,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrsbeq r5, [r7, #128] @ 0x80 │ │ │ │ + bicseq r5, r7, r8, asr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -414989,15 +414989,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a0ab4 <__cxa_atexit@plt+0x195440> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r5, [r7, #116] @ 0x74 │ │ │ │ + bicseq r5, r7, ip, asr #15 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a0b6c <__cxa_atexit@plt+0x1954f8> │ │ │ │ ldr lr, [pc, #160] @ 1a0b78 <__cxa_atexit@plt+0x195504> │ │ │ │ @@ -415039,15 +415039,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r5, r7, ip, ror r7 │ │ │ │ + bicseq r5, r7, r4, ror r7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -415107,15 +415107,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r5, r7, ip, lsr r6 │ │ │ │ + bicseq r5, r7, r4, lsr r6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -415254,26 +415254,26 @@ │ │ │ │ mov r4, r8 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, #96] @ 1a0f2c <__cxa_atexit@plt+0x1958b8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #92] @ 1a0f30 <__cxa_atexit@plt+0x1958bc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldm sp, {sl, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r3, [pc, #56] @ 1a0f1c <__cxa_atexit@plt+0x1958a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #52] @ 1a0f20 <__cxa_atexit@plt+0x1958ac> │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r5, #16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r4, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r4, r1, ip, ror #12 │ │ │ │ biceq r3, r1, r8, lsr #13 │ │ │ │ @@ -415376,15 +415376,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r5, r7, ip, lsl r2 │ │ │ │ + bicseq r5, r7, r4, lsl r2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 1a1100 <__cxa_atexit@plt+0x195a8c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -415428,15 +415428,15 @@ │ │ │ │ beq 1a11b0 <__cxa_atexit@plt+0x195b3c> │ │ │ │ ldr r2, [pc, #72] @ 1a11c8 <__cxa_atexit@plt+0x195b54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -415468,15 +415468,15 @@ │ │ │ │ beq 1a1244 <__cxa_atexit@plt+0x195bd0> │ │ │ │ ldr r3, [pc, #56] @ 1a1258 <__cxa_atexit@plt+0x195be4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -415497,29 +415497,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1a12b4 <__cxa_atexit@plt+0x195c40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1a12e0 <__cxa_atexit@plt+0x195c6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 1a137c <__cxa_atexit@plt+0x195d08> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -415541,15 +415541,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 1a1388 <__cxa_atexit@plt+0x195d14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -415576,15 +415576,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1a13f0 <__cxa_atexit@plt+0x195d7c> │ │ │ │ ldr r3, [pc, #44] @ 1a1400 <__cxa_atexit@plt+0x195d8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -415600,29 +415600,29 @@ │ │ │ │ beq 1a1444 <__cxa_atexit@plt+0x195dd0> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 1a1450 <__cxa_atexit@plt+0x195ddc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 1a147c <__cxa_atexit@plt+0x195e08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1a14f8 <__cxa_atexit@plt+0x195e84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -415647,15 +415647,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r4, r7, r0, asr #27 │ │ │ │ + ldrheq r4, [r7, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a153c <__cxa_atexit@plt+0x195ec8> │ │ │ │ @@ -415666,15 +415666,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r4, r7, r0, asr sp │ │ │ │ + bicseq r4, r7, r8, asr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -415730,15 +415730,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01d74c94 │ │ │ │ + bicseq r4, r7, ip, lsl #25 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 1a1688 <__cxa_atexit@plt+0x196014> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -415782,15 +415782,15 @@ │ │ │ │ beq 1a1738 <__cxa_atexit@plt+0x1960c4> │ │ │ │ ldr r2, [pc, #72] @ 1a1750 <__cxa_atexit@plt+0x1960dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -415822,15 +415822,15 @@ │ │ │ │ beq 1a17cc <__cxa_atexit@plt+0x196158> │ │ │ │ ldr r3, [pc, #56] @ 1a17e0 <__cxa_atexit@plt+0x19616c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -415851,29 +415851,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1a183c <__cxa_atexit@plt+0x1961c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1a1868 <__cxa_atexit@plt+0x1961f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 1a1904 <__cxa_atexit@plt+0x196290> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -415895,15 +415895,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 1a1910 <__cxa_atexit@plt+0x19629c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -415930,15 +415930,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1a1978 <__cxa_atexit@plt+0x196304> │ │ │ │ ldr r3, [pc, #44] @ 1a1988 <__cxa_atexit@plt+0x196314> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -415954,29 +415954,29 @@ │ │ │ │ beq 1a19cc <__cxa_atexit@plt+0x196358> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 1a19d8 <__cxa_atexit@plt+0x196364> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 1a1a04 <__cxa_atexit@plt+0x196390> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1a1a80 <__cxa_atexit@plt+0x19640c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -416001,15 +416001,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r4, r7, r8, lsr r8 │ │ │ │ + bicseq r4, r7, r0, lsr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a1ac4 <__cxa_atexit@plt+0x196450> │ │ │ │ @@ -416020,15 +416020,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r4, r7, r8, asr #15 │ │ │ │ + bicseq r4, r7, r0, asr #15 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -416104,18 +416104,18 @@ │ │ │ │ bhi 1a1c24 <__cxa_atexit@plt+0x1965b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1a1c2c <__cxa_atexit@plt+0x1965b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r7, ip, asr r6 │ │ │ │ + bicseq r4, r7, r4, asr r6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -416216,15 +416216,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str ip, [r2, #28] │ │ │ │ str r4, [r2, #32] │ │ │ │ mov r4, fp │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r1 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 2ddea4 <__cxa_atexit@plt+0x2d2830> │ │ │ │ + b 92209c <__cxa_atexit@plt+0x916a28> │ │ │ │ mov r6, r2 │ │ │ │ b 1a1df4 <__cxa_atexit@plt+0x196780> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ @@ -416250,15 +416250,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r1, [r8, #4]! │ │ │ │ stmib r8, {r0, r3} │ │ │ │ add r9, ip, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 1a1e7c <__cxa_atexit@plt+0x196808> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @@ -416271,18 +416271,18 @@ │ │ │ │ bhi 1a1ec0 <__cxa_atexit@plt+0x19684c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1a1ec8 <__cxa_atexit@plt+0x196854> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r7, r0, asr #7 │ │ │ │ + ldrheq r4, [r7, #56] @ 0x38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -416308,18 +416308,18 @@ │ │ │ │ bhi 1a1f54 <__cxa_atexit@plt+0x1968e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1a1f5c <__cxa_atexit@plt+0x1968e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r7, ip, lsr #6 │ │ │ │ + bicseq r4, r7, r4, lsr #6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -416410,15 +416410,15 @@ │ │ │ │ add r5, r2, #8 │ │ │ │ stm r5, {r0, r9, ip} │ │ │ │ str sl, [r2, #20] │ │ │ │ str lr, [r2, #24] │ │ │ │ str r3, [r2, #28] │ │ │ │ mov r5, r1 │ │ │ │ mov sl, ip │ │ │ │ - b 2ddea4 <__cxa_atexit@plt+0x2d2830> │ │ │ │ + b 92209c <__cxa_atexit@plt+0x916a28> │ │ │ │ mov r6, r2 │ │ │ │ b 1a20fc <__cxa_atexit@plt+0x196a88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, ip │ │ │ │ @@ -416445,15 +416445,15 @@ │ │ │ │ ldr r3, [r7, #4] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r3, [r8, #4] │ │ │ │ add r9, r0, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 1a2188 <__cxa_atexit@plt+0x196b14> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @@ -416466,18 +416466,18 @@ │ │ │ │ bhi 1a21cc <__cxa_atexit@plt+0x196b58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1a21d4 <__cxa_atexit@plt+0x196b60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r4, [r7, #4] │ │ │ │ + bicseq r4, r7, ip, lsr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -416503,18 +416503,18 @@ │ │ │ │ bhi 1a2260 <__cxa_atexit@plt+0x196bec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1a2268 <__cxa_atexit@plt+0x196bf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r7, r0, lsr #32 │ │ │ │ + bicseq r4, r7, r8, lsl r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -416605,15 +416605,15 @@ │ │ │ │ add r5, r2, #8 │ │ │ │ stm r5, {r0, r9, ip} │ │ │ │ str sl, [r2, #20] │ │ │ │ str lr, [r2, #24] │ │ │ │ str r3, [r2, #28] │ │ │ │ mov r5, r1 │ │ │ │ mov sl, ip │ │ │ │ - b 2ddea4 <__cxa_atexit@plt+0x2d2830> │ │ │ │ + b 92209c <__cxa_atexit@plt+0x916a28> │ │ │ │ mov r6, r2 │ │ │ │ b 1a2408 <__cxa_atexit@plt+0x196d94> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, ip │ │ │ │ @@ -416640,15 +416640,15 @@ │ │ │ │ ldr r3, [r7, #4] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r3, [r8, #4] │ │ │ │ add r9, r0, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 1a2494 <__cxa_atexit@plt+0x196e20> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @@ -416729,15 +416729,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 1a2630 <__cxa_atexit@plt+0x196fbc> │ │ │ │ ldr r8, [pc, #20] @ 1a25ec <__cxa_atexit@plt+0x196f78> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 389304 <__cxa_atexit@plt+0x37dc90> │ │ │ │ + b 9cd4fc <__cxa_atexit@plt+0x9c1e88> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ biceq r2, r1, r8, lsl #24 │ │ │ │ biceq r3, r1, r8, ror r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -416746,15 +416746,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 1a2630 <__cxa_atexit@plt+0x196fbc> │ │ │ │ ldr r8, [pc, #16] @ 1a262c <__cxa_atexit@plt+0x196fb8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 389304 <__cxa_atexit@plt+0x37dc90> │ │ │ │ + b 9cd4fc <__cxa_atexit@plt+0x9c1e88> │ │ │ │ biceq r2, r1, r4, asr #23 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [pc, #124] @ 1a26b8 <__cxa_atexit@plt+0x197044> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -416771,22 +416771,22 @@ │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r3, r5, #28 │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r8, [r5, #16] │ │ │ │ ldreq r8, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 389304 <__cxa_atexit@plt+0x37dc90> │ │ │ │ + b 9cd4fc <__cxa_atexit@plt+0x9c1e88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 389304 <__cxa_atexit@plt+0x37dc90> │ │ │ │ + b 9cd4fc <__cxa_atexit@plt+0x9c1e88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0x01c1349c │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -416804,20 +416804,20 @@ │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r3, r5, #28 │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r8, [r5, #16] │ │ │ │ ldreq r8, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 389304 <__cxa_atexit@plt+0x37dc90> │ │ │ │ + b 9cd4fc <__cxa_atexit@plt+0x9c1e88> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 389304 <__cxa_atexit@plt+0x37dc90> │ │ │ │ + b 9cd4fc <__cxa_atexit@plt+0x9c1e88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ biceq r3, r1, r4, lsr #8 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -416825,15 +416825,15 @@ │ │ │ │ mov r2, #12 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #4 │ │ │ │ ldr r8, [r5, r2] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 389304 <__cxa_atexit@plt+0x37dc90> │ │ │ │ + b 9cd4fc <__cxa_atexit@plt+0x9c1e88> │ │ │ │ strdeq r3, [r1, #60] @ 0x3c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [r7, #4] │ │ │ │ str r3, [r5, #4]! │ │ │ │ @@ -416876,17 +416876,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r3, r7, r4, asr #21 │ │ │ │ - @ instruction: 0x01d73a9c │ │ │ │ - bicseq r3, r7, ip, lsl #21 │ │ │ │ + ldrheq r3, [r7, #172] @ 0xac │ │ │ │ + @ instruction: 0x01d73a94 │ │ │ │ + bicseq r3, r7, r4, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a2884 <__cxa_atexit@plt+0x197210> │ │ │ │ @@ -416900,16 +416900,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r3, r7, r8, lsl sl │ │ │ │ - bicseq r3, r7, r8, lsl #20 │ │ │ │ + bicseq r3, r7, r0, lsl sl │ │ │ │ + bicseq r3, r7, r0, lsl #20 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -416940,15 +416940,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a2930 <__cxa_atexit@plt+0x1972bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r7, r8, asr r9 │ │ │ │ + bicseq r3, r7, r0, asr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a29e8 <__cxa_atexit@plt+0x197374> │ │ │ │ ldr lr, [pc, #160] @ 1a29f4 <__cxa_atexit@plt+0x197380> │ │ │ │ @@ -416990,15 +416990,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r3, r7, r0, lsl #18 │ │ │ │ + ldrsheq r3, [r7, #136] @ 0x88 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -417058,15 +417058,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r3, r7, r0, asr #15 │ │ │ │ + ldrheq r3, [r7, #120] @ 0x78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -417105,15 +417105,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a2bc4 <__cxa_atexit@plt+0x197550> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r7, r4, asr #13 │ │ │ │ + ldrheq r3, [r7, #108] @ 0x6c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a2c7c <__cxa_atexit@plt+0x197608> │ │ │ │ ldr lr, [pc, #160] @ 1a2c88 <__cxa_atexit@plt+0x197614> │ │ │ │ @@ -417155,15 +417155,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r3, r7, ip, ror #12 │ │ │ │ + bicseq r3, r7, r4, ror #12 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -417223,15 +417223,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r3, r7, ip, lsr #10 │ │ │ │ + bicseq r3, r7, r4, lsr #10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -417301,17 +417301,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r3, r7, r0, lsr #8 │ │ │ │ - ldrsheq r3, [r7, #56] @ 0x38 │ │ │ │ - bicseq r3, r7, r8, ror #7 │ │ │ │ + bicseq r3, r7, r8, lsl r4 │ │ │ │ + ldrsheq r3, [r7, #48] @ 0x30 │ │ │ │ + bicseq r3, r7, r0, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a2f28 <__cxa_atexit@plt+0x1978b4> │ │ │ │ @@ -417325,16 +417325,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r3, r7, r4, ror r3 │ │ │ │ - bicseq r3, r7, r4, ror #6 │ │ │ │ + bicseq r3, r7, ip, ror #6 │ │ │ │ + bicseq r3, r7, ip, asr r3 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -417481,29 +417481,29 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add lr, r5, #36 @ 0x24 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r3 │ │ │ │ add fp, sp, #12 │ │ │ │ ldm fp, {r8, sl, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ add r6, r9, #8 │ │ │ │ cmp lr, r6 │ │ │ │ bcc 1a31ec <__cxa_atexit@plt+0x197b78> │ │ │ │ ldr lr, [pc, #60] @ 1a31f8 <__cxa_atexit@plt+0x197b84> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5, #32] │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ str ip, [r5, #44] @ 0x2c │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r1, [r9, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff6e4 │ │ │ │ @@ -417548,17 +417548,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r3, r7, r4, asr #32 │ │ │ │ - bicseq r3, r7, ip, lsl r0 │ │ │ │ - bicseq r3, r7, ip │ │ │ │ + bicseq r3, r7, ip, lsr r0 │ │ │ │ + bicseq r3, r7, r4, lsl r0 │ │ │ │ + bicseq r3, r7, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a3304 <__cxa_atexit@plt+0x197c90> │ │ │ │ @@ -417572,16 +417572,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01d72f98 │ │ │ │ - bicseq r2, r7, r8, lsl #31 │ │ │ │ + @ instruction: 0x01d72f90 │ │ │ │ + bicseq r2, r7, r0, lsl #31 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -417612,15 +417612,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a33b0 <__cxa_atexit@plt+0x197d3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r2, [r7, #232] @ 0xe8 │ │ │ │ + ldrsbeq r2, [r7, #224] @ 0xe0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a3468 <__cxa_atexit@plt+0x197df4> │ │ │ │ ldr lr, [pc, #160] @ 1a3474 <__cxa_atexit@plt+0x197e00> │ │ │ │ @@ -417662,15 +417662,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r2, r7, r0, lsl #29 │ │ │ │ + bicseq r2, r7, r8, ror lr │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -417730,15 +417730,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r2, r7, r0, asr #26 │ │ │ │ + bicseq r2, r7, r8, lsr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -417777,15 +417777,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a3644 <__cxa_atexit@plt+0x197fd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r7, r4, asr #24 │ │ │ │ + bicseq r2, r7, ip, lsr ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a36fc <__cxa_atexit@plt+0x198088> │ │ │ │ ldr lr, [pc, #160] @ 1a3708 <__cxa_atexit@plt+0x198094> │ │ │ │ @@ -417827,15 +417827,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r2, r7, ip, ror #23 │ │ │ │ + bicseq r2, r7, r4, ror #23 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -417895,15 +417895,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r2, r7, ip, lsr #21 │ │ │ │ + bicseq r2, r7, r4, lsr #21 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -417973,17 +417973,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r2, r7, r0, lsr #19 │ │ │ │ - bicseq r2, r7, r8, ror r9 │ │ │ │ - bicseq r2, r7, r8, ror #18 │ │ │ │ + @ instruction: 0x01d72998 │ │ │ │ + bicseq r2, r7, r0, ror r9 │ │ │ │ + bicseq r2, r7, r0, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a39a8 <__cxa_atexit@plt+0x198334> │ │ │ │ @@ -417997,16 +417997,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r2, [r7, #132] @ 0x84 │ │ │ │ - bicseq r2, r7, r4, ror #17 │ │ │ │ + bicseq r2, r7, ip, ror #17 │ │ │ │ + ldrsbeq r2, [r7, #140] @ 0x8c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -418135,26 +418135,26 @@ │ │ │ │ stm lr, {r2, fp, ip} │ │ │ │ sub r2, r6, #67 @ 0x43 │ │ │ │ sub r1, r6, #33 @ 0x21 │ │ │ │ str r1, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ ldmib sp, {r8, sl, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ add r6, r9, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a3c18 <__cxa_atexit@plt+0x1985a4> │ │ │ │ ldr r2, [pc, #48] @ 1a3c24 <__cxa_atexit@plt+0x1985b0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str ip, [r9, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff72c │ │ │ │ @@ -418570,19 +418570,19 @@ │ │ │ │ str r5, [r3] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - bicseq r2, r7, r4, rrx │ │ │ │ + bicseq r2, r7, ip, asr r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ strdeq r0, [r1, #76] @ 0x4c │ │ │ │ - bicseq r2, r7, ip, lsr #2 │ │ │ │ + bicseq r2, r7, r4, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #35] @ 0x23 │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ ldr r2, [pc, #92] @ 1a4330 <__cxa_atexit@plt+0x198cbc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -418605,15 +418605,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1a433c <__cxa_atexit@plt+0x198cc8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - bicseq r2, r7, r0, lsr #1 │ │ │ │ + @ instruction: 0x01d72098 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ biceq r0, r1, r4, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -418629,24 +418629,24 @@ │ │ │ │ ldr r2, [pc, #16] @ 1a4390 <__cxa_atexit@plt+0x198d1c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ biceq r0, r1, r8, lsl #8 │ │ │ │ - bicseq r2, r7, r8, lsr r0 │ │ │ │ + bicseq r2, r7, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a43b8 <__cxa_atexit@plt+0x198d44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ b 1655ebc <__cxa_atexit@plt+0x164a848> │ │ │ │ - ldrsheq r1, [r7, #244] @ 0xf4 │ │ │ │ + bicseq r1, r7, ip, ror #31 │ │ │ │ strheq r0, [r1, #176] @ 0xb0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov ip, r9 │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -418868,15 +418868,15 @@ │ │ │ │ bhi 1a4754 <__cxa_atexit@plt+0x1990e0> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 2dd2a8 <__cxa_atexit@plt+0x2d1c34> │ │ │ │ + b 9214a0 <__cxa_atexit@plt+0x915e2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ biceq r1, r1, ip, lsl #7 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -418897,15 +418897,15 @@ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ biceq r1, r1, r4, asr #6 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 2df37c <__cxa_atexit@plt+0x2d3d08> │ │ │ │ + b 923574 <__cxa_atexit@plt+0x917f00> │ │ │ │ biceq r1, r1, r8, lsl r3 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a480c <__cxa_atexit@plt+0x199198> │ │ │ │ @@ -418928,15 +418928,15 @@ │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ - b 2df7f8 <__cxa_atexit@plt+0x2d4184> │ │ │ │ + b 9239f0 <__cxa_atexit@plt+0x91837c> │ │ │ │ biceq r1, r1, r8, lsr #5 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a4884 <__cxa_atexit@plt+0x199210> │ │ │ │ @@ -418954,15 +418954,15 @@ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ biceq r1, r1, r0, ror #4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 2df37c <__cxa_atexit@plt+0x2d3d08> │ │ │ │ + b 923574 <__cxa_atexit@plt+0x917f00> │ │ │ │ biceq r1, r1, r4, lsr r2 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a48f0 <__cxa_atexit@plt+0x19927c> │ │ │ │ @@ -418985,15 +418985,15 @@ │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ - b 2df7f8 <__cxa_atexit@plt+0x2d4184> │ │ │ │ + b 9239f0 <__cxa_atexit@plt+0x91837c> │ │ │ │ strdeq r0, [r1, #100] @ 0x64 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov ip, r9 │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -419107,15 +419107,15 @@ │ │ │ │ bhi 1a4b10 <__cxa_atexit@plt+0x19949c> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 2dd2a8 <__cxa_atexit@plt+0x2d1c34> │ │ │ │ + b 9214a0 <__cxa_atexit@plt+0x915e2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r8 │ │ │ │ @@ -419124,15 +419124,15 @@ │ │ │ │ bhi 1a4b54 <__cxa_atexit@plt+0x1994e0> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 2dd2a8 <__cxa_atexit@plt+0x2d1c34> │ │ │ │ + b 9214a0 <__cxa_atexit@plt+0x915e2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r8 │ │ │ │ @@ -419141,15 +419141,15 @@ │ │ │ │ bhi 1a4b98 <__cxa_atexit@plt+0x199524> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 2dd2a8 <__cxa_atexit@plt+0x2d1c34> │ │ │ │ + b 9214a0 <__cxa_atexit@plt+0x915e2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq pc, [r0, #192] @ 0xc0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -419324,15 +419324,15 @@ │ │ │ │ ldr r3, [r7, #4] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r3, [r8, #4] │ │ │ │ add r9, r0, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 1a4e84 <__cxa_atexit@plt+0x199810> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @@ -419412,15 +419412,15 @@ │ │ │ │ ldr r3, [r7, #4] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r3, [r8, #4] │ │ │ │ add r9, r0, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 1a4fe4 <__cxa_atexit@plt+0x199970> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @@ -419436,15 +419436,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a5030 <__cxa_atexit@plt+0x1999bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r7, r8, asr r2 │ │ │ │ + bicseq r1, r7, r0, asr r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a50e8 <__cxa_atexit@plt+0x199a74> │ │ │ │ ldr lr, [pc, #160] @ 1a50f4 <__cxa_atexit@plt+0x199a80> │ │ │ │ @@ -419486,15 +419486,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r1, r7, r0, lsl #4 │ │ │ │ + ldrsheq r1, [r7, #24] │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -419554,15 +419554,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r1, r7, r0, asr #1 │ │ │ │ + ldrheq r1, [r7, #8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -419601,15 +419601,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a52c4 <__cxa_atexit@plt+0x199c50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r7, r4, asr #31 │ │ │ │ + ldrheq r0, [r7, #252] @ 0xfc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a537c <__cxa_atexit@plt+0x199d08> │ │ │ │ ldr lr, [pc, #160] @ 1a5388 <__cxa_atexit@plt+0x199d14> │ │ │ │ @@ -419651,15 +419651,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r0, r7, ip, ror #30 │ │ │ │ + bicseq r0, r7, r4, ror #30 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -419719,15 +419719,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r0, r7, ip, lsr #28 │ │ │ │ + bicseq r0, r7, r4, lsr #28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -419898,15 +419898,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a5768 <__cxa_atexit@plt+0x19a0f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r7, r0, lsr #22 │ │ │ │ + bicseq r0, r7, r8, lsl fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a5820 <__cxa_atexit@plt+0x19a1ac> │ │ │ │ ldr lr, [pc, #160] @ 1a582c <__cxa_atexit@plt+0x19a1b8> │ │ │ │ @@ -419948,15 +419948,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r0, r7, r8, asr #21 │ │ │ │ + bicseq r0, r7, r0, asr #21 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -420016,15 +420016,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r0, r7, r8, lsl #19 │ │ │ │ + bicseq r0, r7, r0, lsl #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -420063,15 +420063,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a59fc <__cxa_atexit@plt+0x19a388> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r7, ip, lsl #17 │ │ │ │ + bicseq r0, r7, r4, lsl #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a5ab4 <__cxa_atexit@plt+0x19a440> │ │ │ │ ldr lr, [pc, #160] @ 1a5ac0 <__cxa_atexit@plt+0x19a44c> │ │ │ │ @@ -420113,15 +420113,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r0, r7, r4, lsr r8 │ │ │ │ + bicseq r0, r7, ip, lsr #16 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -420181,15 +420181,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrsheq r0, [r7, #100] @ 0x64 │ │ │ │ + bicseq r0, r7, ip, ror #13 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -420510,15 +420510,15 @@ │ │ │ │ str r0, [r8, #4] │ │ │ │ str r8, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ str ip, [r8, #8]! │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 1a610c <__cxa_atexit@plt+0x19aa98> │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @@ -420599,15 +420599,15 @@ │ │ │ │ ldr r3, [r7, #4] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r3, [r8, #4] │ │ │ │ add r9, r0, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 1a6270 <__cxa_atexit@plt+0x19abfc> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @@ -420741,15 +420741,15 @@ │ │ │ │ ldr r3, [r7, #4] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r3, [r8, #4] │ │ │ │ add r9, r0, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 1a64a8 <__cxa_atexit@plt+0x19ae34> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ @@ -420768,16 +420768,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0550 <__cxa_atexit@plt+0x1994edc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d6fd98 │ │ │ │ - bicseq pc, r6, r4, lsr lr @ │ │ │ │ + @ instruction: 0x01d6fd90 │ │ │ │ + bicseq pc, r6, ip, lsr #28 │ │ │ │ biceq lr, r0, r4, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1a6584 <__cxa_atexit@plt+0x19af10> │ │ │ │ @@ -420810,29 +420810,29 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0x01a4c7bb │ │ │ │ - bicseq pc, r6, r8, lsr #26 │ │ │ │ - @ instruction: 0x01d6fd98 │ │ │ │ - bicseq pc, r6, r8, lsl #27 │ │ │ │ + bicseq pc, r6, r0, lsr #26 │ │ │ │ + @ instruction: 0x01d6fd90 │ │ │ │ + bicseq pc, r6, r0, lsl #27 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1a65e4 <__cxa_atexit@plt+0x19af70> │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ str sl, [r5] │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -420843,15 +420843,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a662c <__cxa_atexit@plt+0x19afb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r6, ip, asr ip @ │ │ │ │ + bicseq pc, r6, r4, asr ip @ │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a66c8 <__cxa_atexit@plt+0x19b054> │ │ │ │ ldr r7, [pc, #132] @ 1a66d4 <__cxa_atexit@plt+0x19b060> │ │ │ │ @@ -420878,33 +420878,33 @@ │ │ │ │ beq 1a66bc <__cxa_atexit@plt+0x19b048> │ │ │ │ ldr r3, [pc, #52] @ 1a66dc <__cxa_atexit@plt+0x19b068> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-36]! @ 0xffffffdc │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - bicseq pc, r6, r4, lsl #24 │ │ │ │ + ldrsheq pc, [r6, #188] @ 0xbc @ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1a6704 <__cxa_atexit@plt+0x19b090> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1a6738 <__cxa_atexit@plt+0x19b0c4> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ @@ -420967,16 +420967,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - ldrheq pc, [r6, #168] @ 0xa8 @ │ │ │ │ - ldrsheq pc, [r6, #172] @ 0xac @ │ │ │ │ + ldrheq pc, [r6, #160] @ 0xa0 @ │ │ │ │ + ldrsheq pc, [r6, #164] @ 0xa4 @ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1a6744 <__cxa_atexit@plt+0x19b0d0> │ │ │ │ @@ -421023,15 +421023,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a68fc <__cxa_atexit@plt+0x19b288> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r6, ip, lsl #19 │ │ │ │ + bicseq pc, r6, r4, lsl #19 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a6980 <__cxa_atexit@plt+0x19b30c> │ │ │ │ ldr r3, [pc, #108] @ 1a6988 <__cxa_atexit@plt+0x19b314> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -421059,15 +421059,15 @@ │ │ │ │ b 1a6998 <__cxa_atexit@plt+0x19b324> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - bicseq pc, r6, r0, asr #18 │ │ │ │ + bicseq pc, r6, r8, lsr r9 @ │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #144] @ 1a6a38 <__cxa_atexit@plt+0x19b3c4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -421081,15 +421081,15 @@ │ │ │ │ bne 1a69f4 <__cxa_atexit@plt+0x19b380> │ │ │ │ ldr r5, [pc, #108] @ 1a6a40 <__cxa_atexit@plt+0x19b3cc> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr sl, [r3] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 1a6a3c <__cxa_atexit@plt+0x19b3c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stm r5, {r7, r8} │ │ │ │ @@ -421103,29 +421103,29 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ b 1a6b10 <__cxa_atexit@plt+0x19b49c> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq pc, r6, ip, ror r8 @ │ │ │ │ + bicseq pc, r6, r4, ror r8 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1a6a78 <__cxa_atexit@plt+0x19b404> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, #92] @ 1a6ac4 <__cxa_atexit@plt+0x19b450> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #64] @ 1a6ac0 <__cxa_atexit@plt+0x19b44c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1a6ab4 <__cxa_atexit@plt+0x19b440> │ │ │ │ @@ -421136,15 +421136,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 1a6b10 <__cxa_atexit@plt+0x19b49c> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ - ldrsheq pc, [r6, #120] @ 0x78 @ │ │ │ │ + ldrsheq pc, [r6, #112] @ 0x70 @ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -421210,16 +421210,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - bicseq pc, r6, ip, ror #13 │ │ │ │ - bicseq pc, r6, r0, lsr r7 @ │ │ │ │ + bicseq pc, r6, r4, ror #13 │ │ │ │ + bicseq pc, r6, r8, lsr #14 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1a6b10 <__cxa_atexit@plt+0x19b49c> │ │ │ │ @@ -421420,15 +421420,15 @@ │ │ │ │ ldr r8, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ add r5, r3, #36 @ 0x24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1a6f48 <__cxa_atexit@plt+0x19b8d4> │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ str r1, [r5] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -421461,15 +421461,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a6fd4 <__cxa_atexit@plt+0x19b960> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq pc, [r6, #36] @ 0x24 @ │ │ │ │ + bicseq pc, r6, ip, lsr #5 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a7070 <__cxa_atexit@plt+0x19b9fc> │ │ │ │ ldr r7, [pc, #132] @ 1a707c <__cxa_atexit@plt+0x19ba08> │ │ │ │ @@ -421496,33 +421496,33 @@ │ │ │ │ beq 1a7064 <__cxa_atexit@plt+0x19b9f0> │ │ │ │ ldr r3, [pc, #52] @ 1a7084 <__cxa_atexit@plt+0x19ba10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-36]! @ 0xffffffdc │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - bicseq pc, r6, ip, asr r2 @ │ │ │ │ + bicseq pc, r6, r4, asr r2 @ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1a70ac <__cxa_atexit@plt+0x19ba38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1a70e0 <__cxa_atexit@plt+0x19ba6c> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ @@ -421585,16 +421585,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - bicseq pc, r6, r0, lsl r1 @ │ │ │ │ - bicseq pc, r6, r4, asr r1 @ │ │ │ │ + bicseq pc, r6, r8, lsl #2 │ │ │ │ + bicseq pc, r6, ip, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1a70ec <__cxa_atexit@plt+0x19ba78> │ │ │ │ @@ -421641,15 +421641,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a72a4 <__cxa_atexit@plt+0x19bc30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r6, r4, ror #31 │ │ │ │ + ldrsbeq lr, [r6, #252] @ 0xfc │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a7328 <__cxa_atexit@plt+0x19bcb4> │ │ │ │ ldr r3, [pc, #108] @ 1a7330 <__cxa_atexit@plt+0x19bcbc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -421677,15 +421677,15 @@ │ │ │ │ b 1a7340 <__cxa_atexit@plt+0x19bccc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x01d6ef98 │ │ │ │ + @ instruction: 0x01d6ef90 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #144] @ 1a73e0 <__cxa_atexit@plt+0x19bd6c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -421699,15 +421699,15 @@ │ │ │ │ bne 1a739c <__cxa_atexit@plt+0x19bd28> │ │ │ │ ldr r5, [pc, #108] @ 1a73e8 <__cxa_atexit@plt+0x19bd74> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr sl, [r3] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 1a73e4 <__cxa_atexit@plt+0x19bd70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stm r5, {r7, r8} │ │ │ │ @@ -421721,29 +421721,29 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ b 1a74b8 <__cxa_atexit@plt+0x19be44> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrsbeq lr, [r6, #228] @ 0xe4 │ │ │ │ + bicseq lr, r6, ip, asr #29 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1a7420 <__cxa_atexit@plt+0x19bdac> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, #92] @ 1a746c <__cxa_atexit@plt+0x19bdf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #64] @ 1a7468 <__cxa_atexit@plt+0x19bdf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1a745c <__cxa_atexit@plt+0x19bde8> │ │ │ │ @@ -421754,15 +421754,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 1a74b8 <__cxa_atexit@plt+0x19be44> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r6, r0, asr lr │ │ │ │ + bicseq lr, r6, r8, asr #28 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -421828,16 +421828,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - bicseq lr, r6, r4, asr #26 │ │ │ │ - bicseq lr, r6, r8, lsl #27 │ │ │ │ + bicseq lr, r6, ip, lsr sp │ │ │ │ + bicseq lr, r6, r0, lsl #27 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1a74b8 <__cxa_atexit@plt+0x19be44> │ │ │ │ @@ -422031,15 +422031,15 @@ │ │ │ │ str sl, [r0, #40] @ 0x28 │ │ │ │ add r5, r0, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1a78d4 <__cxa_atexit@plt+0x19c260> │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ str sl, [r5] │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -422173,16 +422173,16 @@ │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeaac │ │ │ │ @ instruction: 0xffffeb50 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - bicseq lr, r6, r0, ror #15 │ │ │ │ - bicseq lr, r6, r0, asr r8 │ │ │ │ + ldrsbeq lr, [r6, #120] @ 0x78 │ │ │ │ + bicseq lr, r6, r8, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a7b84 <__cxa_atexit@plt+0x19c510> │ │ │ │ ldr r2, [pc, #136] @ 1a7ba0 <__cxa_atexit@plt+0x19c52c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -422217,17 +422217,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq lr, r6, r0, asr r7 │ │ │ │ - bicseq lr, r6, r8, lsr #14 │ │ │ │ - bicseq lr, r6, r8, lsl r7 │ │ │ │ + bicseq lr, r6, r8, asr #14 │ │ │ │ + bicseq lr, r6, r0, lsr #14 │ │ │ │ + bicseq lr, r6, r0, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a7bf8 <__cxa_atexit@plt+0x19c584> │ │ │ │ @@ -422241,16 +422241,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r6, r4, lsr #13 │ │ │ │ - @ instruction: 0x01d6e694 │ │ │ │ + @ instruction: 0x01d6e69c │ │ │ │ + bicseq lr, r6, ip, lsl #13 │ │ │ │ biceq ip, r0, r0, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a7c48 <__cxa_atexit@plt+0x19c5d4> │ │ │ │ ldr r2, [pc, #36] @ 1a7c50 <__cxa_atexit@plt+0x19c5dc> │ │ │ │ @@ -422260,16 +422260,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0550 <__cxa_atexit@plt+0x1994edc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r6, r8, asr #12 │ │ │ │ - bicseq lr, r6, r4, ror #13 │ │ │ │ + bicseq lr, r6, r0, asr #12 │ │ │ │ + ldrsbeq lr, [r6, #108] @ 0x6c │ │ │ │ biceq ip, r0, r4, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1a7ce4 <__cxa_atexit@plt+0x19c670> │ │ │ │ @@ -422307,17 +422307,17 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0x01a4b050 │ │ │ │ - bicseq lr, r6, ip, asr #11 │ │ │ │ - bicseq lr, r6, r8, lsr r6 │ │ │ │ - bicseq lr, r6, r8, lsr #12 │ │ │ │ + bicseq lr, r6, r4, asr #11 │ │ │ │ + bicseq lr, r6, r0, lsr r6 │ │ │ │ + bicseq lr, r6, r0, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a7d4c <__cxa_atexit@plt+0x19c6d8> │ │ │ │ @@ -422326,15 +422326,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r6, r4, lsl #12 │ │ │ │ + ldrsheq lr, [r6, #92] @ 0x5c │ │ │ │ biceq ip, r0, r0, lsl fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a7e1c <__cxa_atexit@plt+0x19c7a8> │ │ │ │ @@ -422384,19 +422384,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - bicseq lr, r6, r4, ror #9 │ │ │ │ + ldrsbeq lr, [r6, #76] @ 0x4c │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - bicseq lr, r6, r8, lsr #9 │ │ │ │ - @ instruction: 0x01d6e49c │ │ │ │ - bicseq lr, r6, ip, lsl #10 │ │ │ │ + bicseq lr, r6, r0, lsr #9 │ │ │ │ + @ instruction: 0x01d6e494 │ │ │ │ + bicseq lr, r6, r4, lsl #10 │ │ │ │ biceq ip, r0, r8, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -422424,17 +422424,17 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - bicseq lr, r6, r4, ror #7 │ │ │ │ - ldrsbeq lr, [r6, #56] @ 0x38 │ │ │ │ - bicseq lr, r6, r8, asr #8 │ │ │ │ + ldrsbeq lr, [r6, #60] @ 0x3c │ │ │ │ + ldrsbeq lr, [r6, #48] @ 0x30 │ │ │ │ + bicseq lr, r6, r0, asr #8 │ │ │ │ biceq ip, r0, ip, ror r9 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -422714,15 +422714,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a8368 <__cxa_atexit@plt+0x19ccf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r6, r0, lsr #30 │ │ │ │ + bicseq sp, r6, r8, lsl pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a8420 <__cxa_atexit@plt+0x19cdac> │ │ │ │ ldr lr, [pc, #160] @ 1a842c <__cxa_atexit@plt+0x19cdb8> │ │ │ │ @@ -422764,15 +422764,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sp, r6, r8, asr #29 │ │ │ │ + bicseq sp, r6, r0, asr #29 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -422832,15 +422832,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sp, r6, r8, lsl #27 │ │ │ │ + bicseq sp, r6, r0, lsl #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -422879,15 +422879,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a85fc <__cxa_atexit@plt+0x19cf88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r6, ip, lsl #25 │ │ │ │ + bicseq sp, r6, r4, lsl #25 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a86b4 <__cxa_atexit@plt+0x19d040> │ │ │ │ ldr lr, [pc, #160] @ 1a86c0 <__cxa_atexit@plt+0x19d04c> │ │ │ │ @@ -422929,15 +422929,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sp, r6, r4, lsr ip │ │ │ │ + bicseq sp, r6, ip, lsr #24 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -422997,15 +422997,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrsheq sp, [r6, #164] @ 0xa4 │ │ │ │ + bicseq sp, r6, ip, ror #21 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -423172,15 +423172,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a8a90 <__cxa_atexit@plt+0x19d41c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq sp, [r6, #120] @ 0x78 │ │ │ │ + ldrsheq sp, [r6, #112] @ 0x70 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a8b48 <__cxa_atexit@plt+0x19d4d4> │ │ │ │ ldr lr, [pc, #160] @ 1a8b54 <__cxa_atexit@plt+0x19d4e0> │ │ │ │ @@ -423222,15 +423222,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sp, r6, r0, lsr #15 │ │ │ │ + @ instruction: 0x01d6d798 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -423290,15 +423290,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sp, r6, r0, ror #12 │ │ │ │ + bicseq sp, r6, r8, asr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -423337,15 +423337,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a8d24 <__cxa_atexit@plt+0x19d6b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r6, r4, ror #10 │ │ │ │ + bicseq sp, r6, ip, asr r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a8ddc <__cxa_atexit@plt+0x19d768> │ │ │ │ ldr lr, [pc, #160] @ 1a8de8 <__cxa_atexit@plt+0x19d774> │ │ │ │ @@ -423387,15 +423387,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sp, r6, ip, lsl #10 │ │ │ │ + bicseq sp, r6, r4, lsl #10 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -423455,15 +423455,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sp, r6, ip, asr #7 │ │ │ │ + bicseq sp, r6, r4, asr #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -423656,15 +423656,15 @@ │ │ │ │ stmda r5, {r3, r4} │ │ │ │ ldr r5, [pc, #60] @ 1a924c <__cxa_atexit@plt+0x19dbd8> │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #2 │ │ │ │ mov r4, sl │ │ │ │ mov r5, ip │ │ │ │ ldm sp, {sl, fp} │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r1 │ │ │ │ b 1a9234 <__cxa_atexit@plt+0x19dbc0> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ ldr r0, [sl, #-8] │ │ │ │ mov r4, sl │ │ │ │ mov sl, r2 │ │ │ │ @@ -423742,16 +423742,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0550 <__cxa_atexit@plt+0x1994edc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r6, r0, lsr #30 │ │ │ │ - ldrheq ip, [r6, #252] @ 0xfc │ │ │ │ + bicseq ip, r6, r8, lsl pc │ │ │ │ + ldrheq ip, [r6, #244] @ 0xf4 │ │ │ │ biceq fp, r0, ip, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1a93fc <__cxa_atexit@plt+0x19dd88> │ │ │ │ @@ -423784,29 +423784,29 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0x01a49943 │ │ │ │ - ldrheq ip, [r6, #224] @ 0xe0 │ │ │ │ - bicseq ip, r6, r0, lsr #30 │ │ │ │ - bicseq ip, r6, r0, lsl pc │ │ │ │ + bicseq ip, r6, r8, lsr #29 │ │ │ │ + bicseq ip, r6, r8, lsl pc │ │ │ │ + bicseq ip, r6, r8, lsl #30 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1a945c <__cxa_atexit@plt+0x19dde8> │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ str sl, [r5] │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -423817,15 +423817,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a94a4 <__cxa_atexit@plt+0x19de30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r6, r4, ror #27 │ │ │ │ + ldrsbeq ip, [r6, #220] @ 0xdc │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a9540 <__cxa_atexit@plt+0x19decc> │ │ │ │ ldr r7, [pc, #132] @ 1a954c <__cxa_atexit@plt+0x19ded8> │ │ │ │ @@ -423852,33 +423852,33 @@ │ │ │ │ beq 1a9534 <__cxa_atexit@plt+0x19dec0> │ │ │ │ ldr r3, [pc, #52] @ 1a9554 <__cxa_atexit@plt+0x19dee0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-36]! @ 0xffffffdc │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - bicseq ip, r6, ip, lsl #27 │ │ │ │ + bicseq ip, r6, r4, lsl #27 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1a957c <__cxa_atexit@plt+0x19df08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1a95b0 <__cxa_atexit@plt+0x19df3c> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ @@ -423941,16 +423941,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - bicseq ip, r6, r0, asr #24 │ │ │ │ - bicseq ip, r6, r4, lsl #25 │ │ │ │ + bicseq ip, r6, r8, lsr ip │ │ │ │ + bicseq ip, r6, ip, ror ip │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1a95bc <__cxa_atexit@plt+0x19df48> │ │ │ │ @@ -423997,15 +423997,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a9774 <__cxa_atexit@plt+0x19e100> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r6, r4, lsl fp │ │ │ │ + bicseq ip, r6, ip, lsl #22 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a97f8 <__cxa_atexit@plt+0x19e184> │ │ │ │ ldr r3, [pc, #108] @ 1a9800 <__cxa_atexit@plt+0x19e18c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -424033,15 +424033,15 @@ │ │ │ │ b 1a9810 <__cxa_atexit@plt+0x19e19c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - bicseq ip, r6, r8, asr #21 │ │ │ │ + bicseq ip, r6, r0, asr #21 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #144] @ 1a98b0 <__cxa_atexit@plt+0x19e23c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -424055,15 +424055,15 @@ │ │ │ │ bne 1a986c <__cxa_atexit@plt+0x19e1f8> │ │ │ │ ldr r5, [pc, #108] @ 1a98b8 <__cxa_atexit@plt+0x19e244> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr sl, [r3] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 1a98b4 <__cxa_atexit@plt+0x19e240> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stm r5, {r7, r8} │ │ │ │ @@ -424077,29 +424077,29 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ b 1a9988 <__cxa_atexit@plt+0x19e314> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq ip, r6, r4, lsl #20 │ │ │ │ + ldrsheq ip, [r6, #156] @ 0x9c │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1a98f0 <__cxa_atexit@plt+0x19e27c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, #92] @ 1a993c <__cxa_atexit@plt+0x19e2c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #64] @ 1a9938 <__cxa_atexit@plt+0x19e2c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1a992c <__cxa_atexit@plt+0x19e2b8> │ │ │ │ @@ -424110,15 +424110,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 1a9988 <__cxa_atexit@plt+0x19e314> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r6, r0, lsl #19 │ │ │ │ + bicseq ip, r6, r8, ror r9 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -424184,16 +424184,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - bicseq ip, r6, r4, ror r8 │ │ │ │ - ldrheq ip, [r6, #136] @ 0x88 │ │ │ │ + bicseq ip, r6, ip, ror #16 │ │ │ │ + ldrheq ip, [r6, #128] @ 0x80 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1a9988 <__cxa_atexit@plt+0x19e314> │ │ │ │ @@ -424394,15 +424394,15 @@ │ │ │ │ ldr r8, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ add r5, r3, #36 @ 0x24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1a9dc0 <__cxa_atexit@plt+0x19e74c> │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ str r1, [r5] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -424435,15 +424435,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1a9e4c <__cxa_atexit@plt+0x19e7d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r6, ip, lsr r4 │ │ │ │ + bicseq ip, r6, r4, lsr r4 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1a9ee8 <__cxa_atexit@plt+0x19e874> │ │ │ │ ldr r7, [pc, #132] @ 1a9ef4 <__cxa_atexit@plt+0x19e880> │ │ │ │ @@ -424470,33 +424470,33 @@ │ │ │ │ beq 1a9edc <__cxa_atexit@plt+0x19e868> │ │ │ │ ldr r3, [pc, #52] @ 1a9efc <__cxa_atexit@plt+0x19e888> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-36]! @ 0xffffffdc │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - bicseq ip, r6, r4, ror #7 │ │ │ │ + ldrsbeq ip, [r6, #60] @ 0x3c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1a9f24 <__cxa_atexit@plt+0x19e8b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1a9f58 <__cxa_atexit@plt+0x19e8e4> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ @@ -424559,16 +424559,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0x01d6c298 │ │ │ │ - ldrsbeq ip, [r6, #44] @ 0x2c │ │ │ │ + @ instruction: 0x01d6c290 │ │ │ │ + ldrsbeq ip, [r6, #36] @ 0x24 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1a9f64 <__cxa_atexit@plt+0x19e8f0> │ │ │ │ @@ -424615,15 +424615,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1aa11c <__cxa_atexit@plt+0x19eaa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r6, ip, ror #2 │ │ │ │ + bicseq ip, r6, r4, ror #2 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1aa1a0 <__cxa_atexit@plt+0x19eb2c> │ │ │ │ ldr r3, [pc, #108] @ 1aa1a8 <__cxa_atexit@plt+0x19eb34> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -424651,15 +424651,15 @@ │ │ │ │ b 1aa1b8 <__cxa_atexit@plt+0x19eb44> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - bicseq ip, r6, r0, lsr #2 │ │ │ │ + bicseq ip, r6, r8, lsl r1 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #144] @ 1aa258 <__cxa_atexit@plt+0x19ebe4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -424673,15 +424673,15 @@ │ │ │ │ bne 1aa214 <__cxa_atexit@plt+0x19eba0> │ │ │ │ ldr r5, [pc, #108] @ 1aa260 <__cxa_atexit@plt+0x19ebec> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr sl, [r3] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 1aa25c <__cxa_atexit@plt+0x19ebe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stm r5, {r7, r8} │ │ │ │ @@ -424695,29 +424695,29 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ b 1aa330 <__cxa_atexit@plt+0x19ecbc> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq ip, r6, ip, asr r0 │ │ │ │ + bicseq ip, r6, r4, asr r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1aa298 <__cxa_atexit@plt+0x19ec24> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, #92] @ 1aa2e4 <__cxa_atexit@plt+0x19ec70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #64] @ 1aa2e0 <__cxa_atexit@plt+0x19ec6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1aa2d4 <__cxa_atexit@plt+0x19ec60> │ │ │ │ @@ -424728,15 +424728,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 1aa330 <__cxa_atexit@plt+0x19ecbc> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq fp, [r6, #248] @ 0xf8 │ │ │ │ + ldrsbeq fp, [r6, #240] @ 0xf0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -424802,16 +424802,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - bicseq fp, r6, ip, asr #29 │ │ │ │ - bicseq fp, r6, r0, lsl pc │ │ │ │ + bicseq fp, r6, r4, asr #29 │ │ │ │ + bicseq fp, r6, r8, lsl #30 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1aa330 <__cxa_atexit@plt+0x19ecbc> │ │ │ │ @@ -425005,15 +425005,15 @@ │ │ │ │ str sl, [r0, #40] @ 0x28 │ │ │ │ add r5, r0, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1aa74c <__cxa_atexit@plt+0x19f0d8> │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ str sl, [r5] │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -425114,17 +425114,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq fp, r6, ip, lsl #20 │ │ │ │ - bicseq fp, r6, r4, ror #19 │ │ │ │ - ldrsbeq fp, [r6, #148] @ 0x94 │ │ │ │ + bicseq fp, r6, r4, lsl #20 │ │ │ │ + ldrsbeq fp, [r6, #156] @ 0x9c │ │ │ │ + bicseq fp, r6, ip, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1aa93c <__cxa_atexit@plt+0x19f2c8> │ │ │ │ @@ -425138,16 +425138,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, r6, r0, ror #18 │ │ │ │ - bicseq fp, r6, r0, asr r9 │ │ │ │ + bicseq fp, r6, r8, asr r9 │ │ │ │ + bicseq fp, r6, r8, asr #18 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -425181,16 +425181,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0550 <__cxa_atexit@plt+0x1994edc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r6, r4, lsr #17 │ │ │ │ - bicseq fp, r6, r0, asr #18 │ │ │ │ + @ instruction: 0x01d6b89c │ │ │ │ + bicseq fp, r6, r8, lsr r9 │ │ │ │ biceq sl, r0, r0, lsl r7 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov lr, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -425227,15 +425227,15 @@ │ │ │ │ stm r8, {r0, r3, r9} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str sl, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1aaad8 <__cxa_atexit@plt+0x19f464> │ │ │ │ @@ -425247,17 +425247,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ biceq sl, r0, r8, lsr r6 │ │ │ │ @ instruction: 0xfffbb198 │ │ │ │ @ instruction: 0xfffbb240 │ │ │ │ - bicseq fp, r6, r0, lsl r8 │ │ │ │ - bicseq fp, r6, ip, ror r8 │ │ │ │ - bicseq fp, r6, r8, ror r8 │ │ │ │ + bicseq fp, r6, r8, lsl #16 │ │ │ │ + bicseq fp, r6, r4, ror r8 │ │ │ │ + bicseq fp, r6, r0, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1aab64 <__cxa_atexit@plt+0x19f4f0> │ │ │ │ ldr r2, [pc, #72] @ 1aab70 <__cxa_atexit@plt+0x19f4fc> │ │ │ │ @@ -425277,15 +425277,15 @@ │ │ │ │ b 1a65408 <__cxa_atexit@plt+0x1a59d94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - bicseq fp, r6, r0, asr #14 │ │ │ │ + bicseq fp, r6, r8, lsr r7 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1aab98 <__cxa_atexit@plt+0x19f524> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -425303,30 +425303,30 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - bicseq fp, r6, r4, asr #15 │ │ │ │ + ldrheq fp, [r6, #124] @ 0x7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1aac10 <__cxa_atexit@plt+0x19f59c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1aac18 <__cxa_atexit@plt+0x19f5a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r6, r0, ror r6 │ │ │ │ + bicseq fp, r6, r8, ror #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -425352,18 +425352,18 @@ │ │ │ │ bhi 1aaca4 <__cxa_atexit@plt+0x19f630> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1aacac <__cxa_atexit@plt+0x19f638> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq fp, [r6, #92] @ 0x5c │ │ │ │ + ldrsbeq fp, [r6, #84] @ 0x54 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -425450,15 +425450,15 @@ │ │ │ │ str r5, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str lr, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r3 │ │ │ │ b 1aae3c <__cxa_atexit@plt+0x19f7c8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ bx r1 │ │ │ │ @@ -425472,32 +425472,32 @@ │ │ │ │ ldm sp, {r5, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ biceq sl, r0, r0, asr #5 │ │ │ │ @ instruction: 0xfffbae28 │ │ │ │ @ instruction: 0xfffbaed0 │ │ │ │ - @ instruction: 0x01d6b498 │ │ │ │ - bicseq fp, r6, r4, lsl #10 │ │ │ │ - bicseq fp, r6, r0, lsl #10 │ │ │ │ + @ instruction: 0x01d6b490 │ │ │ │ + ldrsheq fp, [r6, #76] @ 0x4c │ │ │ │ + ldrsheq fp, [r6, #72] @ 0x48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1aaebc <__cxa_atexit@plt+0x19f848> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1aaec4 <__cxa_atexit@plt+0x19f850> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1a585d8 <__cxa_atexit@plt+0x1a4cf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r6, r8, asr #7 │ │ │ │ + bicseq fp, r6, r0, asr #7 │ │ │ │ biceq sl, r0, r4, asr #4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ @@ -425563,15 +425563,15 @@ │ │ │ │ str r0, [r2, #28] │ │ │ │ str r5, [r2, #32] │ │ │ │ str lr, [r2, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 1ab000 <__cxa_atexit@plt+0x19f98c> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [sp, #4] │ │ │ │ @@ -425587,17 +425587,17 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ strdeq sl, [r0, #8] │ │ │ │ @ instruction: 0xfffbac60 │ │ │ │ @ instruction: 0xfffbad08 │ │ │ │ - ldrsbeq fp, [r6, #40] @ 0x28 │ │ │ │ - bicseq fp, r6, r4, asr #6 │ │ │ │ - bicseq fp, r6, r0, asr #6 │ │ │ │ + ldrsbeq fp, [r6, #32] │ │ │ │ + bicseq fp, r6, ip, lsr r3 │ │ │ │ + bicseq fp, r6, r8, lsr r3 │ │ │ │ biceq sl, r0, ip, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ab0b0 <__cxa_atexit@plt+0x19fa3c> │ │ │ │ ldr r2, [pc, #64] @ 1ab0b8 <__cxa_atexit@plt+0x19fa44> │ │ │ │ @@ -425615,15 +425615,15 @@ │ │ │ │ b 19d5054 <__cxa_atexit@plt+0x19c99e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsheq fp, [r6, #16] │ │ │ │ + bicseq fp, r6, r8, ror #3 │ │ │ │ strheq sl, [r0, #148] @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 19d5054 <__cxa_atexit@plt+0x19c99e0> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -425636,15 +425636,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1ab110 <__cxa_atexit@plt+0x19fa9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r6, r8, ror r1 │ │ │ │ + bicseq fp, r6, r0, ror r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ab1c8 <__cxa_atexit@plt+0x19fb54> │ │ │ │ ldr lr, [pc, #160] @ 1ab1d4 <__cxa_atexit@plt+0x19fb60> │ │ │ │ @@ -425686,15 +425686,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq fp, r6, r0, lsr #2 │ │ │ │ + bicseq fp, r6, r8, lsl r1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -425754,15 +425754,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sl, r6, r0, ror #31 │ │ │ │ + ldrsbeq sl, [r6, #248] @ 0xf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -425801,15 +425801,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1ab3a4 <__cxa_atexit@plt+0x19fd30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r6, r4, ror #29 │ │ │ │ + ldrsbeq sl, [r6, #236] @ 0xec │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ab45c <__cxa_atexit@plt+0x19fde8> │ │ │ │ ldr lr, [pc, #160] @ 1ab468 <__cxa_atexit@plt+0x19fdf4> │ │ │ │ @@ -425851,15 +425851,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sl, r6, ip, lsl #29 │ │ │ │ + bicseq sl, r6, r4, lsl #29 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -425919,15 +425919,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sl, r6, ip, asr #26 │ │ │ │ + bicseq sl, r6, r4, asr #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -426000,15 +426000,15 @@ │ │ │ │ str ip, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ mov r8, lr │ │ │ │ b 1ac2c0 <__cxa_atexit@plt+0x1a0c4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsheq sl, [r6, #200] @ 0xc8 │ │ │ │ + ldrsheq sl, [r6, #192] @ 0xc0 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov ip, r4 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -426066,18 +426066,18 @@ │ │ │ │ ldr r4, [pc, #36] @ 1ab7d8 <__cxa_atexit@plt+0x1a0164> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [ip, #828] @ 0x33c │ │ │ │ str r4, [r5, #-4]! │ │ │ │ mov r4, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sl, r6, r8, lsl #23 │ │ │ │ + bicseq sl, r6, r0, lsl #23 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - bicseq sl, r6, r0, lsr #24 │ │ │ │ + bicseq sl, r6, r8, lsl ip │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ biceq sl, r0, r4, lsr #5 │ │ │ │ andeq lr, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -426156,15 +426156,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1ab930 <__cxa_atexit@plt+0x1a02bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r6, r8, asr r9 │ │ │ │ + bicseq sl, r6, r0, asr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ab9e8 <__cxa_atexit@plt+0x1a0374> │ │ │ │ ldr lr, [pc, #160] @ 1ab9f4 <__cxa_atexit@plt+0x1a0380> │ │ │ │ @@ -426206,15 +426206,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sl, r6, r0, lsl #18 │ │ │ │ + ldrsheq sl, [r6, #136] @ 0x88 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -426274,15 +426274,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sl, r6, r0, asr #15 │ │ │ │ + ldrheq sl, [r6, #120] @ 0x78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -426321,15 +426321,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1abbc4 <__cxa_atexit@plt+0x1a0550> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r6, r4, asr #13 │ │ │ │ + ldrheq sl, [r6, #108] @ 0x6c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1abc7c <__cxa_atexit@plt+0x1a0608> │ │ │ │ ldr lr, [pc, #160] @ 1abc88 <__cxa_atexit@plt+0x1a0614> │ │ │ │ @@ -426371,15 +426371,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sl, r6, ip, ror #12 │ │ │ │ + bicseq sl, r6, r4, ror #12 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -426439,15 +426439,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sl, r6, ip, lsr #10 │ │ │ │ + bicseq sl, r6, r4, lsr #10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -426513,15 +426513,15 @@ │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r8, r3 │ │ │ │ b 1ac2c0 <__cxa_atexit@plt+0x1a0c4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrsheq sl, [r6, #64] @ 0x40 │ │ │ │ + bicseq sl, r6, r8, ror #9 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1abfb0 <__cxa_atexit@plt+0x1a093c> │ │ │ │ @@ -426578,16 +426578,16 @@ │ │ │ │ b 1ac2c0 <__cxa_atexit@plt+0x1a0c4c> │ │ │ │ ldr r2, [pc, #32] @ 1abfd8 <__cxa_atexit@plt+0x1a0964> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sl, r6, ip, ror #8 │ │ │ │ - bicseq sl, r6, r0, asr r3 │ │ │ │ + bicseq sl, r6, r4, ror #8 │ │ │ │ + bicseq sl, r6, r8, asr #6 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ biceq r9, r0, r4, lsr #21 │ │ │ │ andeq r3, r0, r9, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ @@ -426732,15 +426732,15 @@ │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldrne r1, [r5, #-16] │ │ │ │ ldreq r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r1 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp] │ │ │ │ mov r7, r8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -426763,15 +426763,15 @@ │ │ │ │ moveq r2, #16 │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #20]! │ │ │ │ ldr r8, [r5, r2] │ │ │ │ str r1, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ biceq r9, r0, ip, asr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ac38c <__cxa_atexit@plt+0x1a0d18> │ │ │ │ @@ -426935,32 +426935,32 @@ │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe4f0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - @ instruction: 0x01d69d9c │ │ │ │ - bicseq r9, r6, r4, lsl #27 │ │ │ │ - ldrsheq r9, [r6, #208] @ 0xd0 │ │ │ │ - bicseq r9, r6, ip, ror #27 │ │ │ │ + @ instruction: 0x01d69d94 │ │ │ │ + bicseq r9, r6, ip, ror sp │ │ │ │ + bicseq r9, r6, r8, ror #27 │ │ │ │ + bicseq r9, r6, r4, ror #27 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1ac5a4 <__cxa_atexit@plt+0x1a0f30> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ biceq r8, r0, r4, asr #5 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -427032,15 +427032,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrsheq r9, [r6, #176] @ 0xb0 │ │ │ │ + bicseq r9, r6, r8, ror #23 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r9, [r0, #56] @ 0x38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1ac718 <__cxa_atexit@plt+0x1a10a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ @@ -427138,17 +427138,17 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffe1e4 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xffffcbc8 │ │ │ │ - ldrheq r9, [r6, #160] @ 0xa0 │ │ │ │ + bicseq r9, r6, r8, lsr #21 │ │ │ │ @ instruction: 0xffffcc48 │ │ │ │ - bicseq r9, r6, r0, ror #21 │ │ │ │ + ldrsbeq r9, [r6, #168] @ 0xa8 │ │ │ │ @ instruction: 0xffffdf80 │ │ │ │ strdeq r9, [r0, #24] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -427189,17 +427189,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffcb70 │ │ │ │ @ instruction: 0xffffcabc │ │ │ │ - bicseq r9, r6, r4, lsr #19 │ │ │ │ + @ instruction: 0x01d6999c │ │ │ │ @ instruction: 0xffffdeac │ │ │ │ - ldrsbeq r9, [r6, #152] @ 0x98 │ │ │ │ + ldrsbeq r9, [r6, #144] @ 0x90 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ biceq r9, r0, r8, lsr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -427262,17 +427262,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r5, r5, #8 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq r9, r6, ip, ror r8 │ │ │ │ + bicseq r9, r6, r4, ror r8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r9, r6, r0, lsl #18 │ │ │ │ + ldrsheq r9, [r6, #136] @ 0x88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 1acad4 <__cxa_atexit@plt+0x1a1460> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -427286,15 +427286,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 1acad8 <__cxa_atexit@plt+0x1a1464> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01d69898 │ │ │ │ + @ instruction: 0x01d69890 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1acb04 <__cxa_atexit@plt+0x1a1490> │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -427302,15 +427302,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 1acb18 <__cxa_atexit@plt+0x1a14a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ - bicseq r9, r6, r4, asr r8 │ │ │ │ + bicseq r9, r6, ip, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1acba4 <__cxa_atexit@plt+0x1a1530> │ │ │ │ ldr r2, [pc, #136] @ 1acbc0 <__cxa_atexit@plt+0x1a154c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -427345,17 +427345,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r9, r6, r0, lsr r7 │ │ │ │ - bicseq r9, r6, r8, lsl #14 │ │ │ │ - ldrsheq r9, [r6, #104] @ 0x68 │ │ │ │ + bicseq r9, r6, r8, lsr #14 │ │ │ │ + bicseq r9, r6, r0, lsl #14 │ │ │ │ + ldrsheq r9, [r6, #96] @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1acc18 <__cxa_atexit@plt+0x1a15a4> │ │ │ │ @@ -427369,16 +427369,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r6, r4, lsl #13 │ │ │ │ - bicseq r9, r6, r4, ror r6 │ │ │ │ + bicseq r9, r6, ip, ror r6 │ │ │ │ + bicseq r9, r6, ip, ror #12 │ │ │ │ biceq r7, r0, r0, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1acc68 <__cxa_atexit@plt+0x1a15f4> │ │ │ │ ldr r2, [pc, #36] @ 1acc70 <__cxa_atexit@plt+0x1a15fc> │ │ │ │ @@ -427388,16 +427388,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0550 <__cxa_atexit@plt+0x1994edc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r6, r8, lsr #12 │ │ │ │ - bicseq r9, r6, r4, asr #13 │ │ │ │ + bicseq r9, r6, r0, lsr #12 │ │ │ │ + ldrheq r9, [r6, #108] @ 0x6c │ │ │ │ strdeq r7, [r0, #180] @ 0xb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1acd04 <__cxa_atexit@plt+0x1a1690> │ │ │ │ @@ -427435,17 +427435,17 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0x01a4604b │ │ │ │ - bicseq r9, r6, ip, lsr #11 │ │ │ │ - bicseq r9, r6, r8, lsl r6 │ │ │ │ - bicseq r9, r6, r8, lsl #12 │ │ │ │ + bicseq r9, r6, r4, lsr #11 │ │ │ │ + bicseq r9, r6, r0, lsl r6 │ │ │ │ + bicseq r9, r6, r0, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1acd6c <__cxa_atexit@plt+0x1a16f8> │ │ │ │ @@ -427454,15 +427454,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r6, r4, ror #11 │ │ │ │ + ldrsbeq r9, [r6, #92] @ 0x5c │ │ │ │ strdeq r7, [r0, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ace3c <__cxa_atexit@plt+0x1a17c8> │ │ │ │ @@ -427512,19 +427512,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - bicseq r9, r6, r4, asr #9 │ │ │ │ + ldrheq r9, [r6, #76] @ 0x4c │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - bicseq r9, r6, r8, lsl #9 │ │ │ │ - bicseq r9, r6, ip, ror r4 │ │ │ │ - bicseq r9, r6, ip, ror #9 │ │ │ │ + bicseq r9, r6, r0, lsl #9 │ │ │ │ + bicseq r9, r6, r4, ror r4 │ │ │ │ + bicseq r9, r6, r4, ror #9 │ │ │ │ strdeq r7, [r0, #152] @ 0x98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -427552,17 +427552,17 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - bicseq r9, r6, r4, asr #7 │ │ │ │ - ldrheq r9, [r6, #56] @ 0x38 │ │ │ │ - bicseq r9, r6, r8, lsr #8 │ │ │ │ + ldrheq r9, [r6, #60] @ 0x3c │ │ │ │ + ldrheq r9, [r6, #48] @ 0x30 │ │ │ │ + bicseq r9, r6, r0, lsr #8 │ │ │ │ biceq r7, r0, ip, asr r9 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ sub r7, r5, #24 │ │ │ │ @@ -427845,15 +427845,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1ad394 <__cxa_atexit@plt+0x1a1d20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r8, [r6, #228] @ 0xe4 │ │ │ │ + bicseq r8, r6, ip, ror #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ad44c <__cxa_atexit@plt+0x1a1dd8> │ │ │ │ ldr lr, [pc, #160] @ 1ad458 <__cxa_atexit@plt+0x1a1de4> │ │ │ │ @@ -427895,15 +427895,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01d68e9c │ │ │ │ + @ instruction: 0x01d68e94 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -427963,15 +427963,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r8, r6, ip, asr sp │ │ │ │ + bicseq r8, r6, r4, asr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -428010,15 +428010,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1ad628 <__cxa_atexit@plt+0x1a1fb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r6, r0, ror #24 │ │ │ │ + bicseq r8, r6, r8, asr ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ad6e0 <__cxa_atexit@plt+0x1a206c> │ │ │ │ ldr lr, [pc, #160] @ 1ad6ec <__cxa_atexit@plt+0x1a2078> │ │ │ │ @@ -428060,15 +428060,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, r6, r8, lsl #24 │ │ │ │ + bicseq r8, r6, r0, lsl #24 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -428128,15 +428128,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r8, r6, r8, asr #21 │ │ │ │ + bicseq r8, r6, r0, asr #21 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -428303,15 +428303,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1adabc <__cxa_atexit@plt+0x1a2448> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r6, ip, asr #15 │ │ │ │ + bicseq r8, r6, r4, asr #15 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1adb74 <__cxa_atexit@plt+0x1a2500> │ │ │ │ ldr lr, [pc, #160] @ 1adb80 <__cxa_atexit@plt+0x1a250c> │ │ │ │ @@ -428353,15 +428353,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, r6, r4, ror r7 │ │ │ │ + bicseq r8, r6, ip, ror #14 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -428421,15 +428421,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r8, r6, r4, lsr r6 │ │ │ │ + bicseq r8, r6, ip, lsr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -428468,15 +428468,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1add50 <__cxa_atexit@plt+0x1a26dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r6, r8, lsr r5 │ │ │ │ + bicseq r8, r6, r0, lsr r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ade08 <__cxa_atexit@plt+0x1a2794> │ │ │ │ ldr lr, [pc, #160] @ 1ade14 <__cxa_atexit@plt+0x1a27a0> │ │ │ │ @@ -428518,15 +428518,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, r6, r0, ror #9 │ │ │ │ + ldrsbeq r8, [r6, #72] @ 0x48 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -428586,15 +428586,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r8, r6, r0, lsr #7 │ │ │ │ + @ instruction: 0x01d68398 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -428787,15 +428787,15 @@ │ │ │ │ stmda r5, {r3, r4} │ │ │ │ ldr r5, [pc, #60] @ 1ae278 <__cxa_atexit@plt+0x1a2c04> │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #2 │ │ │ │ mov r4, sl │ │ │ │ mov r5, ip │ │ │ │ ldm sp, {sl, fp} │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r1 │ │ │ │ b 1ae260 <__cxa_atexit@plt+0x1a2bec> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ ldr r0, [sl, #-8] │ │ │ │ mov r4, sl │ │ │ │ mov sl, r2 │ │ │ │ @@ -429219,15 +429219,15 @@ │ │ │ │ biceq r7, r0, ip, lsl r2 │ │ │ │ biceq r6, r0, r0, lsr #30 │ │ │ │ @ instruction: 0xffffe5cc │ │ │ │ @ instruction: 0xffff9698 │ │ │ │ @ instruction: 0xffff63b8 │ │ │ │ @ instruction: 0xffff6414 │ │ │ │ @ instruction: 0xffff6480 │ │ │ │ - ldrheq r7, [r6, #244] @ 0xf4 │ │ │ │ + bicseq r7, r6, ip, lsr #31 │ │ │ │ @ instruction: 0xffff64bc │ │ │ │ @ instruction: 0xffff652c │ │ │ │ @ instruction: 0xffff65bc │ │ │ │ @ instruction: 0xffff62c0 │ │ │ │ @ instruction: 0xffff6668 │ │ │ │ @ instruction: 0xffff6698 │ │ │ │ @ instruction: 0xffff66c8 │ │ │ │ @@ -429264,19 +429264,19 @@ │ │ │ │ @ instruction: 0xffff3d9c │ │ │ │ @ instruction: 0xffff39ec │ │ │ │ @ instruction: 0xffff3ce8 │ │ │ │ @ instruction: 0xffff36b8 │ │ │ │ @ instruction: 0xffff2774 │ │ │ │ @ instruction: 0xfffef11c │ │ │ │ @ instruction: 0xfffedfbc │ │ │ │ - bicseq r7, r6, r8, ror fp │ │ │ │ - bicseq r7, r6, r4, ror #22 │ │ │ │ - bicseq r7, r6, r8, asr fp │ │ │ │ + bicseq r7, r6, r0, ror fp │ │ │ │ + bicseq r7, r6, ip, asr fp │ │ │ │ + bicseq r7, r6, r0, asr fp │ │ │ │ @ instruction: 0xffff171c │ │ │ │ - bicseq r7, r6, ip, lsr #22 │ │ │ │ + bicseq r7, r6, r4, lsr #22 │ │ │ │ biceq r7, r0, r0, lsr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1aea34 <__cxa_atexit@plt+0x1a33c0> │ │ │ │ @@ -429332,15 +429332,15 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #95 @ 0x5f │ │ │ │ b 19d4ba4 <__cxa_atexit@plt+0x19c9530> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r7, [r6, #120] @ 0x78 │ │ │ │ + ldrsbeq r7, [r6, #112] @ 0x70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1aeb0c <__cxa_atexit@plt+0x1a3498> │ │ │ │ ldr r2, [pc, #36] @ 1aeb14 <__cxa_atexit@plt+0x1a34a0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -429350,15 +429350,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r7, [r0, #28] │ │ │ │ - bicseq r7, r6, ip, ror r7 │ │ │ │ + bicseq r7, r6, r4, ror r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1aeb54 <__cxa_atexit@plt+0x1a34e0> │ │ │ │ ldr r2, [pc, #36] @ 1aeb5c <__cxa_atexit@plt+0x1a34e8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -429368,15 +429368,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, r0, r4, ror r1 │ │ │ │ - bicseq r7, r6, r4, lsr r7 │ │ │ │ + bicseq r7, r6, ip, lsr #14 │ │ │ │ biceq r7, r0, ip, ror #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1aeba8 <__cxa_atexit@plt+0x1a3534> │ │ │ │ @@ -429557,16 +429557,16 @@ │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r6, r0, r0, lsl #29 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - bicseq r7, r6, r8, ror r5 │ │ │ │ - bicseq r7, r6, r8, ror #9 │ │ │ │ + bicseq r7, r6, r0, ror r5 │ │ │ │ + bicseq r7, r6, r0, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1aeec4 <__cxa_atexit@plt+0x1a3850> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -429597,16 +429597,16 @@ │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ biceq r6, r0, r0, ror #27 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - ldrsbeq r7, [r6, #72] @ 0x48 │ │ │ │ - bicseq r7, r6, r8, asr #8 │ │ │ │ + ldrsbeq r7, [r6, #64] @ 0x40 │ │ │ │ + bicseq r7, r6, r0, asr #8 │ │ │ │ biceq r6, r0, r8, ror #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1aef58 <__cxa_atexit@plt+0x1a38e4> │ │ │ │ ldr r2, [pc, #88] @ 1aef74 <__cxa_atexit@plt+0x1a3900> │ │ │ │ @@ -429629,15 +429629,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1aef7c <__cxa_atexit@plt+0x1a3908> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r6, r8, asr r3 │ │ │ │ + bicseq r7, r6, r0, asr r3 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ biceq r6, r0, r4, lsl #27 │ │ │ │ biceq r6, r0, r4, ror sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -429701,22 +429701,22 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1af098 <__cxa_atexit@plt+0x1a3a24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldrheq r7, [r6, #36] @ 0x24 │ │ │ │ + bicseq r7, r6, ip, lsr #5 │ │ │ │ biceq r6, r0, ip, ror ip │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - bicseq r7, r6, r4, ror #7 │ │ │ │ - bicseq r7, r6, r8, asr #9 │ │ │ │ + ldrsbeq r7, [r6, #60] @ 0x3c │ │ │ │ + bicseq r7, r6, r0, asr #9 │ │ │ │ biceq r6, r0, r0, asr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1af174 <__cxa_atexit@plt+0x1a3b00> │ │ │ │ @@ -429761,16 +429761,16 @@ │ │ │ │ b fcd5c <__cxa_atexit@plt+0xf16e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - bicseq r7, r6, ip, lsl #6 │ │ │ │ - bicseq r7, r6, ip, lsl #9 │ │ │ │ + bicseq r7, r6, r4, lsl #6 │ │ │ │ + bicseq r7, r6, r4, lsl #9 │ │ │ │ biceq r6, r0, ip, ror #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -429792,16 +429792,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 1af204 <__cxa_atexit@plt+0x1a3b90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b fcd5c <__cxa_atexit@plt+0xf16e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - bicseq r7, r6, ip, ror r2 │ │ │ │ - ldrsheq r7, [r6, #60] @ 0x3c │ │ │ │ + bicseq r7, r6, r4, ror r2 │ │ │ │ + ldrsheq r7, [r6, #52] @ 0x34 │ │ │ │ strdeq r6, [r0, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 1af288 <__cxa_atexit@plt+0x1a3c14> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -429857,21 +429857,21 @@ │ │ │ │ b fcd5c <__cxa_atexit@plt+0xf16e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r6, r4, lsl #3 │ │ │ │ - bicseq r7, r6, r4, lsl #6 │ │ │ │ + bicseq r7, r6, ip, ror r1 │ │ │ │ + ldrsheq r7, [r6, #44] @ 0x2c │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - @ instruction: 0x01d67194 │ │ │ │ - bicseq r7, r6, r0, asr #3 │ │ │ │ + bicseq r7, r6, ip, lsl #3 │ │ │ │ + ldrheq r7, [r6, #24] │ │ │ │ biceq r6, r0, ip, asr #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 1af350 <__cxa_atexit@plt+0x1a3cdc> │ │ │ │ ldr r3, [pc, #68] @ 1af384 <__cxa_atexit@plt+0x1a3d10> │ │ │ │ @@ -429887,16 +429887,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1af37c <__cxa_atexit@plt+0x1a3d08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #12] @ 1af380 <__cxa_atexit@plt+0x1a3d0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b fcd5c <__cxa_atexit@plt+0xf16e8> │ │ │ │ - ldrsheq r7, [r6, #4] │ │ │ │ - bicseq r7, r6, r4, ror r2 │ │ │ │ + bicseq r7, r6, ip, ror #1 │ │ │ │ + bicseq r7, r6, ip, ror #4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ biceq r6, r0, r4, ror #18 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1af3ac <__cxa_atexit@plt+0x1a3d38> │ │ │ │ @@ -429910,16 +429910,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1af3d8 <__cxa_atexit@plt+0x1a3d64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #12] @ 1af3dc <__cxa_atexit@plt+0x1a3d68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b fcd5c <__cxa_atexit@plt+0xf16e8> │ │ │ │ - @ instruction: 0x01d67098 │ │ │ │ - bicseq r7, r6, r8, lsl r2 │ │ │ │ + @ instruction: 0x01d67090 │ │ │ │ + bicseq r7, r6, r0, lsl r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -429969,16 +429969,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ biceq r6, r0, ip, asr r8 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ - ldrheq r6, [r6, #244] @ 0xf4 │ │ │ │ - @ instruction: 0x01d67098 │ │ │ │ + bicseq r6, r6, ip, lsr #31 │ │ │ │ + @ instruction: 0x01d67090 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -430008,15 +430008,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1af568 <__cxa_atexit@plt+0x1a3ef4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r6, ip, ror #26 │ │ │ │ + bicseq r6, r6, r4, ror #26 │ │ │ │ @ instruction: 0xfffff6a4 │ │ │ │ @ instruction: 0x01c06798 │ │ │ │ biceq r6, r0, r8, lsl #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -430080,22 +430080,22 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1af684 <__cxa_atexit@plt+0x1a4010> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r6, r8, asr #25 │ │ │ │ + bicseq r6, r6, r0, asr #25 │ │ │ │ @ instruction: 0x01c06690 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - ldrsheq r6, [r6, #216] @ 0xd8 │ │ │ │ - ldrsbeq r6, [r6, #236] @ 0xec │ │ │ │ + ldrsheq r6, [r6, #208] @ 0xd0 │ │ │ │ + ldrsbeq r6, [r6, #228] @ 0xe4 │ │ │ │ biceq r6, r0, r4, asr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1af760 <__cxa_atexit@plt+0x1a40ec> │ │ │ │ @@ -430140,16 +430140,16 @@ │ │ │ │ b fcd5c <__cxa_atexit@plt+0xf16e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - bicseq r6, r6, r0, lsr #26 │ │ │ │ - bicseq r6, r6, r0, lsr #29 │ │ │ │ + bicseq r6, r6, r8, lsl sp │ │ │ │ + @ instruction: 0x01d66e98 │ │ │ │ biceq r6, r0, r0, lsl #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -430171,16 +430171,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 1af7f0 <__cxa_atexit@plt+0x1a417c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b fcd5c <__cxa_atexit@plt+0xf16e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01d66c90 │ │ │ │ - bicseq r6, r6, r0, lsl lr │ │ │ │ + bicseq r6, r6, r8, lsl #25 │ │ │ │ + bicseq r6, r6, r8, lsl #28 │ │ │ │ biceq r6, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 1af874 <__cxa_atexit@plt+0x1a4200> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -430236,21 +430236,21 @@ │ │ │ │ b fcd5c <__cxa_atexit@plt+0xf16e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01d66b98 │ │ │ │ - bicseq r6, r6, r8, lsl sp │ │ │ │ + @ instruction: 0x01d66b90 │ │ │ │ + bicseq r6, r6, r0, lsl sp │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - bicseq r6, r6, r8, lsr #23 │ │ │ │ - ldrsbeq r6, [r6, #180] @ 0xb4 │ │ │ │ + bicseq r6, r6, r0, lsr #23 │ │ │ │ + bicseq r6, r6, ip, asr #23 │ │ │ │ biceq r6, r0, r0, ror #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 1af93c <__cxa_atexit@plt+0x1a42c8> │ │ │ │ ldr r3, [pc, #68] @ 1af970 <__cxa_atexit@plt+0x1a42fc> │ │ │ │ @@ -430266,16 +430266,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1af968 <__cxa_atexit@plt+0x1a42f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #12] @ 1af96c <__cxa_atexit@plt+0x1a42f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b fcd5c <__cxa_atexit@plt+0xf16e8> │ │ │ │ - bicseq r6, r6, r8, lsl #22 │ │ │ │ - bicseq r6, r6, r8, lsl #25 │ │ │ │ + bicseq r6, r6, r0, lsl #22 │ │ │ │ + bicseq r6, r6, r0, lsl #25 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ biceq r6, r0, r8, ror r3 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1af998 <__cxa_atexit@plt+0x1a4324> │ │ │ │ @@ -430289,16 +430289,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1af9c4 <__cxa_atexit@plt+0x1a4350> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #12] @ 1af9c8 <__cxa_atexit@plt+0x1a4354> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b fcd5c <__cxa_atexit@plt+0xf16e8> │ │ │ │ - bicseq r6, r6, ip, lsr #21 │ │ │ │ - bicseq r6, r6, ip, lsr #24 │ │ │ │ + bicseq r6, r6, r4, lsr #21 │ │ │ │ + bicseq r6, r6, r4, lsr #24 │ │ │ │ biceq r6, r0, r8, lsr #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -430351,17 +430351,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ biceq r6, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - bicseq r6, r6, r0, asr #19 │ │ │ │ - @ instruction: 0x01d6699c │ │ │ │ - bicseq r6, r6, r0, lsr #21 │ │ │ │ + ldrheq r6, [r6, #152] @ 0x98 │ │ │ │ + @ instruction: 0x01d66994 │ │ │ │ + @ instruction: 0x01d66a98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -430396,43 +430396,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1afb78 <__cxa_atexit@plt+0x1a4504> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq r6, r6, r4, ror #14 │ │ │ │ + bicseq r6, r6, ip, asr r7 │ │ │ │ @ instruction: 0xfffff098 │ │ │ │ biceq r6, r0, ip, lsl #3 │ │ │ │ @ instruction: 0x01c06194 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1afba8 <__cxa_atexit@plt+0x1a4534> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1afbac <__cxa_atexit@plt+0x1a4538> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrsbeq r6, [r6, #108] @ 0x6c │ │ │ │ + ldrsbeq r6, [r6, #100] @ 0x64 │ │ │ │ biceq r6, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1afbdc <__cxa_atexit@plt+0x1a4568> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1afbe0 <__cxa_atexit@plt+0x1a456c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r6, r6, r8, lsr #13 │ │ │ │ + bicseq r6, r6, r0, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1afc18 <__cxa_atexit@plt+0x1a45a4> │ │ │ │ @@ -430441,38 +430441,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r6, r6, r4, ror #19 │ │ │ │ + ldrsbeq r6, [r6, #156] @ 0x9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1afc5c <__cxa_atexit@plt+0x1a45e8> │ │ │ │ ldr r2, [pc, #28] @ 1afc64 <__cxa_atexit@plt+0x1a45f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1afc84 <__cxa_atexit@plt+0x1a4610> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1afca4 <__cxa_atexit@plt+0x1a4630> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -430481,15 +430481,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1afcc4 <__cxa_atexit@plt+0x1a4650> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r6, r6, r4, asr r6 │ │ │ │ + bicseq r6, r6, ip, asr #12 │ │ │ │ biceq r6, r0, r0, asr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -430515,15 +430515,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - bicseq r6, r6, r0, ror #17 │ │ │ │ + ldrsbeq r6, [r6, #136] @ 0x88 │ │ │ │ biceq r6, r0, r0 │ │ │ │ biceq r5, r0, r8, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1afdc0 <__cxa_atexit@plt+0x1a474c> │ │ │ │ @@ -430552,43 +430552,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1afde8 <__cxa_atexit@plt+0x1a4774> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrsheq r6, [r6, #68] @ 0x44 │ │ │ │ + bicseq r6, r6, ip, ror #9 │ │ │ │ @ instruction: 0xffffee28 │ │ │ │ biceq r5, r0, ip, lsl pc │ │ │ │ biceq r5, r0, r4, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1afe18 <__cxa_atexit@plt+0x1a47a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1afe1c <__cxa_atexit@plt+0x1a47a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r6, r6, ip, ror #8 │ │ │ │ + bicseq r6, r6, r4, ror #8 │ │ │ │ strdeq r5, [r0, #224] @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1afe4c <__cxa_atexit@plt+0x1a47d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1afe50 <__cxa_atexit@plt+0x1a47dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r6, r6, r8, lsr r4 │ │ │ │ + bicseq r6, r6, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1afe88 <__cxa_atexit@plt+0x1a4814> │ │ │ │ @@ -430597,38 +430597,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r6, r6, r4, ror r7 │ │ │ │ + bicseq r6, r6, ip, ror #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1afecc <__cxa_atexit@plt+0x1a4858> │ │ │ │ ldr r2, [pc, #28] @ 1afed4 <__cxa_atexit@plt+0x1a4860> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1afef4 <__cxa_atexit@plt+0x1a4880> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1aff14 <__cxa_atexit@plt+0x1a48a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -430637,15 +430637,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1aff34 <__cxa_atexit@plt+0x1a48c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r6, r6, r4, ror #7 │ │ │ │ + ldrsbeq r6, [r6, #60] @ 0x3c │ │ │ │ biceq r5, r0, r0, ror #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -430671,15 +430671,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - bicseq r6, r6, r0, ror r6 │ │ │ │ + bicseq r6, r6, r8, ror #12 │ │ │ │ @ instruction: 0x01c05d98 │ │ │ │ biceq r5, r0, r8, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b0030 <__cxa_atexit@plt+0x1a49bc> │ │ │ │ @@ -430708,43 +430708,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1b0058 <__cxa_atexit@plt+0x1a49e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq r6, r6, r4, lsl #5 │ │ │ │ + bicseq r6, r6, ip, ror r2 │ │ │ │ @ instruction: 0xffffebb8 │ │ │ │ biceq r5, r0, ip, lsr #25 │ │ │ │ strheq r5, [r0, #196] @ 0xc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b0088 <__cxa_atexit@plt+0x1a4a14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b008c <__cxa_atexit@plt+0x1a4a18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrsheq r6, [r6, #28] │ │ │ │ + ldrsheq r6, [r6, #20] │ │ │ │ biceq r5, r0, r0, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b00bc <__cxa_atexit@plt+0x1a4a48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b00c0 <__cxa_atexit@plt+0x1a4a4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r6, r6, r8, asr #3 │ │ │ │ + bicseq r6, r6, r0, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b00f8 <__cxa_atexit@plt+0x1a4a84> │ │ │ │ @@ -430753,38 +430753,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r6, r6, r4, lsl #10 │ │ │ │ + ldrsheq r6, [r6, #76] @ 0x4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b013c <__cxa_atexit@plt+0x1a4ac8> │ │ │ │ ldr r2, [pc, #28] @ 1b0144 <__cxa_atexit@plt+0x1a4ad0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b0164 <__cxa_atexit@plt+0x1a4af0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b0184 <__cxa_atexit@plt+0x1a4b10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -430793,15 +430793,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b01a4 <__cxa_atexit@plt+0x1a4b30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r6, r6, r4, ror r1 │ │ │ │ + bicseq r6, r6, ip, ror #2 │ │ │ │ biceq r5, r0, r0, ror fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -430827,15 +430827,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - bicseq r6, r6, r0, lsl #8 │ │ │ │ + ldrsheq r6, [r6, #56] @ 0x38 │ │ │ │ biceq r5, r0, r0, lsr fp │ │ │ │ biceq r5, r0, r8, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b02a0 <__cxa_atexit@plt+0x1a4c2c> │ │ │ │ @@ -430864,43 +430864,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1b02c8 <__cxa_atexit@plt+0x1a4c54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq r6, r6, r4, lsl r0 │ │ │ │ + bicseq r6, r6, ip │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ biceq r5, r0, ip, lsr sl │ │ │ │ biceq r5, r0, r4, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b02f8 <__cxa_atexit@plt+0x1a4c84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b02fc <__cxa_atexit@plt+0x1a4c88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r5, r6, ip, lsl #31 │ │ │ │ + bicseq r5, r6, r4, lsl #31 │ │ │ │ biceq r5, r0, r0, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b032c <__cxa_atexit@plt+0x1a4cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b0330 <__cxa_atexit@plt+0x1a4cbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r5, r6, r8, asr pc │ │ │ │ + bicseq r5, r6, r0, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b0368 <__cxa_atexit@plt+0x1a4cf4> │ │ │ │ @@ -430909,38 +430909,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - @ instruction: 0x01d66294 │ │ │ │ + bicseq r6, r6, ip, lsl #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b03ac <__cxa_atexit@plt+0x1a4d38> │ │ │ │ ldr r2, [pc, #28] @ 1b03b4 <__cxa_atexit@plt+0x1a4d40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b03d4 <__cxa_atexit@plt+0x1a4d60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b03f4 <__cxa_atexit@plt+0x1a4d80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -430949,15 +430949,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b0414 <__cxa_atexit@plt+0x1a4da0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r5, r6, r4, lsl #30 │ │ │ │ + ldrsheq r5, [r6, #236] @ 0xec │ │ │ │ biceq r5, r0, r0, lsl #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -430983,15 +430983,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x01d66190 │ │ │ │ + bicseq r6, r6, r8, lsl #3 │ │ │ │ biceq r5, r0, r8, asr #17 │ │ │ │ biceq r5, r0, r8, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b0510 <__cxa_atexit@plt+0x1a4e9c> │ │ │ │ @@ -431020,43 +431020,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1b0538 <__cxa_atexit@plt+0x1a4ec4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq r5, r6, r4, lsr #27 │ │ │ │ + @ instruction: 0x01d65d9c │ │ │ │ @ instruction: 0xffffe6d8 │ │ │ │ biceq r5, r0, ip, asr #15 │ │ │ │ ldrdeq r5, [r0, #116] @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b0568 <__cxa_atexit@plt+0x1a4ef4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b056c <__cxa_atexit@plt+0x1a4ef8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r5, r6, ip, lsl sp │ │ │ │ + bicseq r5, r6, r4, lsl sp │ │ │ │ biceq r5, r0, r0, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b059c <__cxa_atexit@plt+0x1a4f28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b05a0 <__cxa_atexit@plt+0x1a4f2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r5, r6, r8, ror #25 │ │ │ │ + bicseq r5, r6, r0, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b05d8 <__cxa_atexit@plt+0x1a4f64> │ │ │ │ @@ -431065,38 +431065,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r6, r6, r4, lsr #32 │ │ │ │ + bicseq r6, r6, ip, lsl r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b061c <__cxa_atexit@plt+0x1a4fa8> │ │ │ │ ldr r2, [pc, #28] @ 1b0624 <__cxa_atexit@plt+0x1a4fb0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b0644 <__cxa_atexit@plt+0x1a4fd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b0664 <__cxa_atexit@plt+0x1a4ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -431105,15 +431105,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b0684 <__cxa_atexit@plt+0x1a5010> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - @ instruction: 0x01d65c94 │ │ │ │ + bicseq r5, r6, ip, lsl #25 │ │ │ │ @ instruction: 0x01c05690 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -431139,15 +431139,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - bicseq r5, r6, r0, lsr #30 │ │ │ │ + bicseq r5, r6, r8, lsl pc │ │ │ │ biceq r5, r0, r0, ror #12 │ │ │ │ biceq r5, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b0780 <__cxa_atexit@plt+0x1a510c> │ │ │ │ @@ -431176,43 +431176,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1b07a8 <__cxa_atexit@plt+0x1a5134> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq r5, r6, r4, lsr fp │ │ │ │ + bicseq r5, r6, ip, lsr #22 │ │ │ │ @ instruction: 0xffffe468 │ │ │ │ biceq r5, r0, ip, asr r5 │ │ │ │ biceq r5, r0, r4, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b07d8 <__cxa_atexit@plt+0x1a5164> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b07dc <__cxa_atexit@plt+0x1a5168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r5, r6, ip, lsr #21 │ │ │ │ + bicseq r5, r6, r4, lsr #21 │ │ │ │ biceq r5, r0, r0, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b080c <__cxa_atexit@plt+0x1a5198> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b0810 <__cxa_atexit@plt+0x1a519c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r5, r6, r8, ror sl │ │ │ │ + bicseq r5, r6, r0, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b0848 <__cxa_atexit@plt+0x1a51d4> │ │ │ │ @@ -431221,38 +431221,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrheq r5, [r6, #212] @ 0xd4 │ │ │ │ + bicseq r5, r6, ip, lsr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b088c <__cxa_atexit@plt+0x1a5218> │ │ │ │ ldr r2, [pc, #28] @ 1b0894 <__cxa_atexit@plt+0x1a5220> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b08b4 <__cxa_atexit@plt+0x1a5240> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b08d4 <__cxa_atexit@plt+0x1a5260> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -431261,15 +431261,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b08f4 <__cxa_atexit@plt+0x1a5280> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r5, r6, r4, lsr #20 │ │ │ │ + bicseq r5, r6, ip, lsl sl │ │ │ │ biceq r5, r0, r0, lsr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -431295,15 +431295,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - ldrheq r5, [r6, #192] @ 0xc0 │ │ │ │ + bicseq r5, r6, r8, lsr #25 │ │ │ │ strdeq r5, [r0, #56] @ 0x38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1b09c4 <__cxa_atexit@plt+0x1a5350> │ │ │ │ @@ -431356,15 +431356,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r5, r6, r8, lsr r8 │ │ │ │ + bicseq r5, r6, r0, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #33 @ 0x21 │ │ │ │ bne 1b0a9c <__cxa_atexit@plt+0x1a5428> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -431397,17 +431397,17 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 1a3c1f8 <__cxa_atexit@plt+0x1a30b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r6, r8, lsr #15 │ │ │ │ - bicseq r5, r6, r8, lsl #22 │ │ │ │ - bicseq r5, r6, r0, lsl #15 │ │ │ │ + bicseq r5, r6, r0, lsr #15 │ │ │ │ + bicseq r5, r6, r0, lsl #22 │ │ │ │ + bicseq r5, r6, r8, ror r7 │ │ │ │ biceq r5, r0, ip, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b0b80 <__cxa_atexit@plt+0x1a550c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -431427,16 +431427,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r5, r0, r0, lsl #9 │ │ │ │ - bicseq r5, r6, r8, lsr #14 │ │ │ │ - bicseq r5, r6, ip, lsl #14 │ │ │ │ + bicseq r5, r6, r0, lsr #14 │ │ │ │ + bicseq r5, r6, r4, lsl #14 │ │ │ │ biceq r5, r0, ip, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b0bfc <__cxa_atexit@plt+0x1a5588> │ │ │ │ mov r0, r4 │ │ │ │ @@ -431459,29 +431459,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ biceq r5, r0, r8, lsl r4 │ │ │ │ - bicseq r5, r6, ip, lsr #13 │ │ │ │ + bicseq r5, r6, r4, lsr #13 │ │ │ │ strdeq r5, [r0, #60] @ 0x3c │ │ │ │ strdeq r5, [r0, #12] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b0c40 <__cxa_atexit@plt+0x1a55cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b0c44 <__cxa_atexit@plt+0x1a55d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r5, r6, r4, asr #12 │ │ │ │ + bicseq r5, r6, ip, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b0c7c <__cxa_atexit@plt+0x1a5608> │ │ │ │ @@ -431493,41 +431493,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b0c98 <__cxa_atexit@plt+0x1a5624> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r5, r6, r0, lsl #19 │ │ │ │ + bicseq r5, r6, r8, ror r9 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ biceq r5, r0, r0, ror r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b0cc8 <__cxa_atexit@plt+0x1a5654> │ │ │ │ ldr r3, [pc, #24] @ 1b0cd8 <__cxa_atexit@plt+0x1a5664> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r7, [pc, #12] @ 1b0cdc <__cxa_atexit@plt+0x1a5668> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r5, r0, r4, asr r3 │ │ │ │ biceq r5, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b0d00 <__cxa_atexit@plt+0x1a568c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r5, r0, ip, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b0d24 <__cxa_atexit@plt+0x1a56b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -431543,15 +431543,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b0d5c <__cxa_atexit@plt+0x1a56e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ ldrdeq r5, [r0, #44] @ 0x2c │ │ │ │ - bicseq r5, r6, r0, asr #11 │ │ │ │ + ldrheq r5, [r6, #88] @ 0x58 │ │ │ │ biceq r5, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b0dc4 <__cxa_atexit@plt+0x1a5750> │ │ │ │ mov r0, r4 │ │ │ │ @@ -431571,17 +431571,17 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 1a3c1f8 <__cxa_atexit@plt+0x1a30b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r5, [r6, #64] @ 0x40 │ │ │ │ - bicseq r5, r6, r4, asr r8 │ │ │ │ - bicseq r5, r6, r8, asr #9 │ │ │ │ + bicseq r5, r6, r8, ror #9 │ │ │ │ + bicseq r5, r6, ip, asr #16 │ │ │ │ + bicseq r5, r6, r0, asr #9 │ │ │ │ ldrdeq r5, [r0, #24] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b0e3c <__cxa_atexit@plt+0x1a57c8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -431601,17 +431601,17 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 1a3c1f8 <__cxa_atexit@plt+0x1a30b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r6, r8, ror r4 │ │ │ │ - bicseq r5, r6, r0, ror #15 │ │ │ │ - bicseq r5, r6, r0, asr r4 │ │ │ │ + bicseq r5, r6, r0, ror r4 │ │ │ │ + ldrsbeq r5, [r6, #120] @ 0x78 │ │ │ │ + bicseq r5, r6, r8, asr #8 │ │ │ │ strdeq r5, [r0, #20] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b0eac <__cxa_atexit@plt+0x1a5838> │ │ │ │ mov r0, r4 │ │ │ │ @@ -431631,15 +431631,15 @@ │ │ │ │ b 1a38b7c <__cxa_atexit@plt+0x1a2d508> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r5, r0, r8, lsr #3 │ │ │ │ strheq r5, [r0, #16] │ │ │ │ - ldrsheq r5, [r6, #48] @ 0x30 │ │ │ │ + bicseq r5, r6, r8, ror #7 │ │ │ │ strdeq r5, [r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b0f24 <__cxa_atexit@plt+0x1a58b0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -431659,17 +431659,17 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 1a3c1f8 <__cxa_atexit@plt+0x1a30b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d65390 │ │ │ │ - ldrsheq r5, [r6, #108] @ 0x6c │ │ │ │ - bicseq r5, r6, r8, ror #6 │ │ │ │ + bicseq r5, r6, r8, lsl #7 │ │ │ │ + ldrsheq r5, [r6, #100] @ 0x64 │ │ │ │ + bicseq r5, r6, r0, ror #6 │ │ │ │ biceq r5, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b0f98 <__cxa_atexit@plt+0x1a5924> │ │ │ │ mov r0, r4 │ │ │ │ @@ -431689,16 +431689,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r5, r0, r4, lsl r1 │ │ │ │ - bicseq r5, r6, r0, lsl r3 │ │ │ │ - ldrsheq r5, [r6, #36] @ 0x24 │ │ │ │ + bicseq r5, r6, r8, lsl #6 │ │ │ │ + bicseq r5, r6, ip, ror #5 │ │ │ │ strdeq r5, [r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b1014 <__cxa_atexit@plt+0x1a59a0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -431721,29 +431721,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ biceq r5, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01d65294 │ │ │ │ + bicseq r5, r6, ip, lsl #5 │ │ │ │ @ instruction: 0x01c05090 │ │ │ │ biceq r4, r0, r4, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b1058 <__cxa_atexit@plt+0x1a59e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b105c <__cxa_atexit@plt+0x1a59e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r5, r6, ip, lsr #4 │ │ │ │ + bicseq r5, r6, r4, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b1094 <__cxa_atexit@plt+0x1a5a20> │ │ │ │ @@ -431755,41 +431755,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b10b0 <__cxa_atexit@plt+0x1a5a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r5, r6, r8, ror #10 │ │ │ │ + bicseq r5, r6, r0, ror #10 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ biceq r5, r0, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b10e0 <__cxa_atexit@plt+0x1a5a6c> │ │ │ │ ldr r3, [pc, #24] @ 1b10f0 <__cxa_atexit@plt+0x1a5a7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r7, [pc, #12] @ 1b10f4 <__cxa_atexit@plt+0x1a5a80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r4, r0, r8, ror #31 │ │ │ │ biceq r4, r0, r4, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b1118 <__cxa_atexit@plt+0x1a5aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r4, r0, r0, lsr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b113c <__cxa_atexit@plt+0x1a5ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -431805,15 +431805,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b1174 <__cxa_atexit@plt+0x1a5b00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ biceq r4, r0, r0, ror pc │ │ │ │ - bicseq r5, r6, r8, lsr #3 │ │ │ │ + bicseq r5, r6, r0, lsr #3 │ │ │ │ biceq r4, r0, r8, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b11dc <__cxa_atexit@plt+0x1a5b68> │ │ │ │ mov r0, r4 │ │ │ │ @@ -431833,17 +431833,17 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 1a3c1f8 <__cxa_atexit@plt+0x1a30b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r5, [r6, #8] │ │ │ │ - bicseq r5, r6, r8, asr #8 │ │ │ │ - ldrheq r5, [r6] │ │ │ │ + ldrsbeq r5, [r6] │ │ │ │ + bicseq r5, r6, r0, asr #8 │ │ │ │ + bicseq r5, r6, r8, lsr #1 │ │ │ │ strdeq r4, [r0, #224] @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b1250 <__cxa_atexit@plt+0x1a5bdc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -431863,16 +431863,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, r0, r4, asr #29 │ │ │ │ - bicseq r5, r6, r8, asr r0 │ │ │ │ - bicseq r5, r6, ip, lsr r0 │ │ │ │ + bicseq r5, r6, r0, asr r0 │ │ │ │ + bicseq r5, r6, r4, lsr r0 │ │ │ │ biceq r4, r0, r0, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b12cc <__cxa_atexit@plt+0x1a5c58> │ │ │ │ mov r0, r4 │ │ │ │ @@ -431895,29 +431895,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ biceq r4, r0, ip, asr lr │ │ │ │ - ldrsbeq r4, [r6, #252] @ 0xfc │ │ │ │ + ldrsbeq r4, [r6, #244] @ 0xf4 │ │ │ │ biceq r4, r0, r0, asr #28 │ │ │ │ biceq r4, r0, ip, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b1310 <__cxa_atexit@plt+0x1a5c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b1314 <__cxa_atexit@plt+0x1a5ca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r4, r6, r4, ror pc │ │ │ │ + bicseq r4, r6, ip, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b134c <__cxa_atexit@plt+0x1a5cd8> │ │ │ │ @@ -431929,41 +431929,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b1368 <__cxa_atexit@plt+0x1a5cf4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrheq r5, [r6, #32] │ │ │ │ + bicseq r5, r6, r8, lsr #5 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ strheq r4, [r0, #212] @ 0xd4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b1398 <__cxa_atexit@plt+0x1a5d24> │ │ │ │ ldr r3, [pc, #24] @ 1b13a8 <__cxa_atexit@plt+0x1a5d34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r7, [pc, #12] @ 1b13ac <__cxa_atexit@plt+0x1a5d38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01c04d98 │ │ │ │ biceq r4, r0, r4, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b13d0 <__cxa_atexit@plt+0x1a5d5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r4, r0, r0, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b13f4 <__cxa_atexit@plt+0x1a5d80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -431979,15 +431979,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b142c <__cxa_atexit@plt+0x1a5db8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ biceq r4, r0, r0, lsr #26 │ │ │ │ - ldrsheq r4, [r6, #224] @ 0xe0 │ │ │ │ + bicseq r4, r6, r8, ror #29 │ │ │ │ biceq r4, r0, r8, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b1490 <__cxa_atexit@plt+0x1a5e1c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -432007,16 +432007,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r4, [r0, #204] @ 0xcc │ │ │ │ - bicseq r4, r6, r8, lsl lr │ │ │ │ - ldrsheq r4, [r6, #220] @ 0xdc │ │ │ │ + bicseq r4, r6, r0, lsl lr │ │ │ │ + ldrsheq r4, [r6, #212] @ 0xd4 │ │ │ │ strheq r4, [r0, #200] @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b150c <__cxa_atexit@plt+0x1a5e98> │ │ │ │ mov r0, r4 │ │ │ │ @@ -432039,29 +432039,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ biceq r4, r0, r4, ror ip │ │ │ │ - @ instruction: 0x01d64d9c │ │ │ │ + @ instruction: 0x01d64d94 │ │ │ │ biceq r4, r0, r8, asr ip │ │ │ │ biceq r4, r0, ip, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b1550 <__cxa_atexit@plt+0x1a5edc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b1554 <__cxa_atexit@plt+0x1a5ee0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r4, r6, r4, lsr sp │ │ │ │ + bicseq r4, r6, ip, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b158c <__cxa_atexit@plt+0x1a5f18> │ │ │ │ @@ -432073,41 +432073,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b15a8 <__cxa_atexit@plt+0x1a5f34> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r5, r6, r0, ror r0 │ │ │ │ + bicseq r5, r6, r8, rrx │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ biceq r4, r0, ip, asr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b15d8 <__cxa_atexit@plt+0x1a5f64> │ │ │ │ ldr r3, [pc, #24] @ 1b15e8 <__cxa_atexit@plt+0x1a5f74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r7, [pc, #12] @ 1b15ec <__cxa_atexit@plt+0x1a5f78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strheq r4, [r0, #176] @ 0xb0 │ │ │ │ biceq r4, r0, ip, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b1610 <__cxa_atexit@plt+0x1a5f9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r4, r0, r8, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b1634 <__cxa_atexit@plt+0x1a5fc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -432123,15 +432123,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b166c <__cxa_atexit@plt+0x1a5ff8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ biceq r4, r0, r8, lsr fp │ │ │ │ - ldrheq r4, [r6, #192] @ 0xc0 │ │ │ │ + bicseq r4, r6, r8, lsr #25 │ │ │ │ biceq r4, r0, r0, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b16d4 <__cxa_atexit@plt+0x1a6060> │ │ │ │ mov r0, r4 │ │ │ │ @@ -432151,17 +432151,17 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 1a3c1f8 <__cxa_atexit@plt+0x1a30b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r6, r0, ror #23 │ │ │ │ - bicseq r4, r6, r4, asr pc │ │ │ │ - ldrheq r4, [r6, #184] @ 0xb8 │ │ │ │ + ldrsbeq r4, [r6, #184] @ 0xb8 │ │ │ │ + bicseq r4, r6, ip, asr #30 │ │ │ │ + ldrheq r4, [r6, #176] @ 0xb0 │ │ │ │ strheq r4, [r0, #168] @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b1748 <__cxa_atexit@plt+0x1a60d4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -432181,16 +432181,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, r0, ip, lsl #21 │ │ │ │ - bicseq r4, r6, r0, ror #22 │ │ │ │ - bicseq r4, r6, r4, asr #22 │ │ │ │ + bicseq r4, r6, r8, asr fp │ │ │ │ + bicseq r4, r6, ip, lsr fp │ │ │ │ biceq r4, r0, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b17c4 <__cxa_atexit@plt+0x1a6150> │ │ │ │ mov r0, r4 │ │ │ │ @@ -432213,29 +432213,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ biceq r4, r0, r4, lsr #20 │ │ │ │ - bicseq r4, r6, r4, ror #21 │ │ │ │ + ldrsbeq r4, [r6, #172] @ 0xac │ │ │ │ biceq r4, r0, r8, lsl #20 │ │ │ │ biceq r4, r0, r4, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b1808 <__cxa_atexit@plt+0x1a6194> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b180c <__cxa_atexit@plt+0x1a6198> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r4, r6, ip, ror sl │ │ │ │ + bicseq r4, r6, r4, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b1844 <__cxa_atexit@plt+0x1a61d0> │ │ │ │ @@ -432247,41 +432247,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b1860 <__cxa_atexit@plt+0x1a61ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrheq r4, [r6, #216] @ 0xd8 │ │ │ │ + ldrheq r4, [r6, #208] @ 0xd0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ biceq r4, r0, ip, ror r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b1890 <__cxa_atexit@plt+0x1a621c> │ │ │ │ ldr r3, [pc, #24] @ 1b18a0 <__cxa_atexit@plt+0x1a622c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r7, [pc, #12] @ 1b18a4 <__cxa_atexit@plt+0x1a6230> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r4, r0, r0, ror #18 │ │ │ │ biceq r4, r0, ip, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b18c8 <__cxa_atexit@plt+0x1a6254> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r4, r0, r8, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b18ec <__cxa_atexit@plt+0x1a6278> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -432297,15 +432297,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b1924 <__cxa_atexit@plt+0x1a62b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ biceq r4, r0, r8, ror #17 │ │ │ │ - ldrsheq r4, [r6, #152] @ 0x98 │ │ │ │ + ldrsheq r4, [r6, #144] @ 0x90 │ │ │ │ ldrdeq r4, [r0, #128] @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b1988 <__cxa_atexit@plt+0x1a6314> │ │ │ │ mov r0, r4 │ │ │ │ @@ -432325,16 +432325,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, r0, r4, lsr #17 │ │ │ │ - bicseq r4, r6, r0, lsr #18 │ │ │ │ - bicseq r4, r6, r4, lsl #18 │ │ │ │ + bicseq r4, r6, r8, lsl r9 │ │ │ │ + ldrsheq r4, [r6, #140] @ 0x8c │ │ │ │ biceq r4, r0, r0, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b1a04 <__cxa_atexit@plt+0x1a6390> │ │ │ │ mov r0, r4 │ │ │ │ @@ -432357,29 +432357,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ biceq r4, r0, ip, lsr r8 │ │ │ │ - bicseq r4, r6, r4, lsr #17 │ │ │ │ + @ instruction: 0x01d6489c │ │ │ │ biceq r4, r0, r0, lsr #16 │ │ │ │ strdeq r4, [r0, #36] @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b1a48 <__cxa_atexit@plt+0x1a63d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b1a4c <__cxa_atexit@plt+0x1a63d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r4, r6, ip, lsr r8 │ │ │ │ + bicseq r4, r6, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b1a84 <__cxa_atexit@plt+0x1a6410> │ │ │ │ @@ -432391,41 +432391,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b1aa0 <__cxa_atexit@plt+0x1a642c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r4, r6, r8, ror fp │ │ │ │ + bicseq r4, r6, r0, ror fp │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01c04794 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b1ad0 <__cxa_atexit@plt+0x1a645c> │ │ │ │ ldr r3, [pc, #24] @ 1b1ae0 <__cxa_atexit@plt+0x1a646c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r7, [pc, #12] @ 1b1ae4 <__cxa_atexit@plt+0x1a6470> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r4, r0, r8, ror r7 │ │ │ │ biceq r4, r0, r4, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b1b08 <__cxa_atexit@plt+0x1a6494> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r4, r0, r0, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b1b2c <__cxa_atexit@plt+0x1a64b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -432441,15 +432441,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b1b64 <__cxa_atexit@plt+0x1a64f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ biceq r4, r0, r0, lsl #14 │ │ │ │ - ldrheq r4, [r6, #120] @ 0x78 │ │ │ │ + ldrheq r4, [r6, #112] @ 0x70 │ │ │ │ biceq r4, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b1bc8 <__cxa_atexit@plt+0x1a6554> │ │ │ │ mov r0, r4 │ │ │ │ @@ -432469,16 +432469,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r4, [r0, #108] @ 0x6c │ │ │ │ - bicseq r4, r6, r0, ror #13 │ │ │ │ - bicseq r4, r6, r4, asr #13 │ │ │ │ + ldrsbeq r4, [r6, #104] @ 0x68 │ │ │ │ + ldrheq r4, [r6, #108] @ 0x6c │ │ │ │ @ instruction: 0x01c04698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b1c44 <__cxa_atexit@plt+0x1a65d0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -432501,29 +432501,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ biceq r4, r0, r4, asr r6 │ │ │ │ - bicseq r4, r6, r4, ror #12 │ │ │ │ + bicseq r4, r6, ip, asr r6 │ │ │ │ biceq r4, r0, r8, lsr r6 │ │ │ │ strheq r4, [r0, #4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b1c88 <__cxa_atexit@plt+0x1a6614> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b1c8c <__cxa_atexit@plt+0x1a6618> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrsheq r4, [r6, #92] @ 0x5c │ │ │ │ + ldrsheq r4, [r6, #84] @ 0x54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b1cc4 <__cxa_atexit@plt+0x1a6650> │ │ │ │ @@ -432535,41 +432535,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b1ce0 <__cxa_atexit@plt+0x1a666c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r4, r6, r8, lsr r9 │ │ │ │ + bicseq r4, r6, r0, lsr r9 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ biceq r4, r0, ip, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b1d10 <__cxa_atexit@plt+0x1a669c> │ │ │ │ ldr r3, [pc, #24] @ 1b1d20 <__cxa_atexit@plt+0x1a66ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r7, [pc, #12] @ 1b1d24 <__cxa_atexit@plt+0x1a66b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01c04590 │ │ │ │ biceq r4, r0, ip, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b1d48 <__cxa_atexit@plt+0x1a66d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r4, r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b1d6c <__cxa_atexit@plt+0x1a66f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -432585,15 +432585,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b1da4 <__cxa_atexit@plt+0x1a6730> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ biceq r4, r0, r8, lsl r5 │ │ │ │ - bicseq r4, r6, r8, ror r5 │ │ │ │ + bicseq r4, r6, r0, ror r5 │ │ │ │ biceq r4, r0, r0, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b1e08 <__cxa_atexit@plt+0x1a6794> │ │ │ │ mov r0, r4 │ │ │ │ @@ -432613,16 +432613,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r4, [r0, #68] @ 0x44 │ │ │ │ - bicseq r4, r6, r0, lsr #9 │ │ │ │ - bicseq r4, r6, r4, lsl #9 │ │ │ │ + @ instruction: 0x01d64498 │ │ │ │ + bicseq r4, r6, ip, ror r4 │ │ │ │ strheq r4, [r0, #64] @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b1e84 <__cxa_atexit@plt+0x1a6810> │ │ │ │ mov r0, r4 │ │ │ │ @@ -432645,29 +432645,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ biceq r4, r0, ip, ror #8 │ │ │ │ - bicseq r4, r6, r4, lsr #8 │ │ │ │ + bicseq r4, r6, ip, lsl r4 │ │ │ │ biceq r4, r0, r0, asr r4 │ │ │ │ biceq r3, r0, r4, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b1ec8 <__cxa_atexit@plt+0x1a6854> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b1ecc <__cxa_atexit@plt+0x1a6858> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrheq r4, [r6, #60] @ 0x3c │ │ │ │ + ldrheq r4, [r6, #52] @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b1f04 <__cxa_atexit@plt+0x1a6890> │ │ │ │ @@ -432679,41 +432679,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b1f20 <__cxa_atexit@plt+0x1a68ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrsheq r4, [r6, #104] @ 0x68 │ │ │ │ + ldrsheq r4, [r6, #96] @ 0x60 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ biceq r4, r0, r4, asr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b1f50 <__cxa_atexit@plt+0x1a68dc> │ │ │ │ ldr r3, [pc, #24] @ 1b1f60 <__cxa_atexit@plt+0x1a68ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r7, [pc, #12] @ 1b1f64 <__cxa_atexit@plt+0x1a68f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r4, r0, r8, lsr #7 │ │ │ │ biceq r4, r0, r4, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b1f88 <__cxa_atexit@plt+0x1a6914> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r4, r0, r0, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b1fac <__cxa_atexit@plt+0x1a6938> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -432729,15 +432729,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b1fe4 <__cxa_atexit@plt+0x1a6970> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ biceq r4, r0, r0, lsr r3 │ │ │ │ - bicseq r4, r6, r8, lsr r3 │ │ │ │ + bicseq r4, r6, r0, lsr r3 │ │ │ │ biceq r4, r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b2048 <__cxa_atexit@plt+0x1a69d4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -432757,16 +432757,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, r0, ip, ror #5 │ │ │ │ - bicseq r4, r6, r0, ror #4 │ │ │ │ - bicseq r4, r6, r4, asr #4 │ │ │ │ + bicseq r4, r6, r8, asr r2 │ │ │ │ + bicseq r4, r6, ip, lsr r2 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b20c4 <__cxa_atexit@plt+0x1a6a50> │ │ │ │ mov r0, r4 │ │ │ │ @@ -432789,29 +432789,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ biceq r4, r0, r4, lsl #5 │ │ │ │ - bicseq r4, r6, r4, ror #3 │ │ │ │ + ldrsbeq r4, [r6, #28] │ │ │ │ biceq r4, r0, r8, ror #4 │ │ │ │ biceq r3, r0, r4, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b2108 <__cxa_atexit@plt+0x1a6a94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b210c <__cxa_atexit@plt+0x1a6a98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r4, r6, ip, ror r1 │ │ │ │ + bicseq r4, r6, r4, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b2144 <__cxa_atexit@plt+0x1a6ad0> │ │ │ │ @@ -432823,41 +432823,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b2160 <__cxa_atexit@plt+0x1a6aec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrheq r4, [r6, #72] @ 0x48 │ │ │ │ + ldrheq r4, [r6, #64] @ 0x40 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ ldrdeq r4, [r0, #28] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b2190 <__cxa_atexit@plt+0x1a6b1c> │ │ │ │ ldr r3, [pc, #24] @ 1b21a0 <__cxa_atexit@plt+0x1a6b2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r7, [pc, #12] @ 1b21a4 <__cxa_atexit@plt+0x1a6b30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r4, r0, r0, asr #3 │ │ │ │ @ instruction: 0x01c0419c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b21c8 <__cxa_atexit@plt+0x1a6b54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r4, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b21ec <__cxa_atexit@plt+0x1a6b78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -432873,15 +432873,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b2224 <__cxa_atexit@plt+0x1a6bb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ biceq r4, r0, r8, asr #2 │ │ │ │ - ldrsheq r4, [r6, #8] │ │ │ │ + ldrsheq r4, [r6] │ │ │ │ biceq r4, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b2288 <__cxa_atexit@plt+0x1a6c14> │ │ │ │ mov r0, r4 │ │ │ │ @@ -432901,16 +432901,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, r0, r4, lsl #2 │ │ │ │ - bicseq r4, r6, r0, lsr #32 │ │ │ │ - bicseq r4, r6, r4 │ │ │ │ + bicseq r4, r6, r8, lsl r0 │ │ │ │ + ldrsheq r3, [r6, #252] @ 0xfc │ │ │ │ biceq r4, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b2304 <__cxa_atexit@plt+0x1a6c90> │ │ │ │ mov r0, r4 │ │ │ │ @@ -432933,29 +432933,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01c0409c │ │ │ │ - bicseq r3, r6, r4, lsr #31 │ │ │ │ + @ instruction: 0x01d63f9c │ │ │ │ biceq r4, r0, r0, lsl #1 │ │ │ │ strdeq r3, [r0, #148] @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b2348 <__cxa_atexit@plt+0x1a6cd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b234c <__cxa_atexit@plt+0x1a6cd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r3, r6, ip, lsr pc │ │ │ │ + bicseq r3, r6, r4, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b2384 <__cxa_atexit@plt+0x1a6d10> │ │ │ │ @@ -432967,41 +432967,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b23a0 <__cxa_atexit@plt+0x1a6d2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r4, r6, r8, ror r2 │ │ │ │ + bicseq r4, r6, r0, ror r2 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ strdeq r3, [r0, #244] @ 0xf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b23d0 <__cxa_atexit@plt+0x1a6d5c> │ │ │ │ ldr r3, [pc, #24] @ 1b23e0 <__cxa_atexit@plt+0x1a6d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r7, [pc, #12] @ 1b23e4 <__cxa_atexit@plt+0x1a6d70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrdeq r3, [r0, #248] @ 0xf8 │ │ │ │ strheq r3, [r0, #244] @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b2408 <__cxa_atexit@plt+0x1a6d94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strexbeq r3, r0, [r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b242c <__cxa_atexit@plt+0x1a6db8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -433017,15 +433017,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b2464 <__cxa_atexit@plt+0x1a6df0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ biceq r3, r0, r0, ror #30 │ │ │ │ - ldrheq r3, [r6, #232] @ 0xe8 │ │ │ │ + ldrheq r3, [r6, #224] @ 0xe0 │ │ │ │ biceq r3, r0, r4, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b24c8 <__cxa_atexit@plt+0x1a6e54> │ │ │ │ mov r0, r4 │ │ │ │ @@ -433045,16 +433045,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r3, r0, r8, lsr #30 │ │ │ │ - bicseq r3, r6, r0, ror #27 │ │ │ │ - bicseq r3, r6, r4, asr #27 │ │ │ │ + ldrsbeq r3, [r6, #216] @ 0xd8 │ │ │ │ + ldrheq r3, [r6, #220] @ 0xdc │ │ │ │ biceq r3, r0, r4, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b2544 <__cxa_atexit@plt+0x1a6ed0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -433077,29 +433077,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ biceq r3, r0, r0, asr #29 │ │ │ │ - bicseq r3, r6, r4, ror #26 │ │ │ │ + bicseq r3, r6, ip, asr sp │ │ │ │ biceq r3, r0, r4, lsr #29 │ │ │ │ strheq r3, [r0, #116] @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b2588 <__cxa_atexit@plt+0x1a6f14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b258c <__cxa_atexit@plt+0x1a6f18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrsheq r3, [r6, #204] @ 0xcc │ │ │ │ + ldrsheq r3, [r6, #196] @ 0xc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b25c4 <__cxa_atexit@plt+0x1a6f50> │ │ │ │ @@ -433111,41 +433111,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b25e0 <__cxa_atexit@plt+0x1a6f6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r4, r6, r8, lsr r0 │ │ │ │ + bicseq r4, r6, r0, lsr r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ biceq r3, r0, r8, lsl lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b2610 <__cxa_atexit@plt+0x1a6f9c> │ │ │ │ ldr r3, [pc, #24] @ 1b2620 <__cxa_atexit@plt+0x1a6fac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r7, [pc, #12] @ 1b2624 <__cxa_atexit@plt+0x1a6fb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strdeq r3, [r0, #220] @ 0xdc │ │ │ │ ldrdeq r3, [r0, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b2648 <__cxa_atexit@plt+0x1a6fd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strheq r3, [r0, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b266c <__cxa_atexit@plt+0x1a6ff8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -433161,15 +433161,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b26a4 <__cxa_atexit@plt+0x1a7030> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ biceq r3, r0, r4, lsl #27 │ │ │ │ - bicseq r3, r6, r8, ror ip │ │ │ │ + bicseq r3, r6, r0, ror ip │ │ │ │ biceq r3, r0, ip, ror #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b2708 <__cxa_atexit@plt+0x1a7094> │ │ │ │ mov r0, r4 │ │ │ │ @@ -433189,16 +433189,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r3, r0, r0, asr #26 │ │ │ │ - bicseq r3, r6, r0, lsr #23 │ │ │ │ - bicseq r3, r6, r4, lsl #23 │ │ │ │ + @ instruction: 0x01d63b98 │ │ │ │ + bicseq r3, r6, ip, ror fp │ │ │ │ biceq r3, r0, ip, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b2784 <__cxa_atexit@plt+0x1a7110> │ │ │ │ mov r0, r4 │ │ │ │ @@ -433221,29 +433221,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrdeq r3, [r0, #200] @ 0xc8 │ │ │ │ - bicseq r3, r6, r4, lsr #22 │ │ │ │ + bicseq r3, r6, ip, lsl fp │ │ │ │ strheq r3, [r0, #204] @ 0xcc │ │ │ │ biceq r3, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b27c8 <__cxa_atexit@plt+0x1a7154> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b27cc <__cxa_atexit@plt+0x1a7158> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrheq r3, [r6, #172] @ 0xac │ │ │ │ + ldrheq r3, [r6, #164] @ 0xa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b2804 <__cxa_atexit@plt+0x1a7190> │ │ │ │ @@ -433255,15 +433255,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b2820 <__cxa_atexit@plt+0x1a71ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrsheq r3, [r6, #216] @ 0xd8 │ │ │ │ + ldrsheq r3, [r6, #208] @ 0xd0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ biceq r3, r0, r4, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b2884 <__cxa_atexit@plt+0x1a7210> │ │ │ │ @@ -433284,16 +433284,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r3, r0, r8, lsl #24 │ │ │ │ - bicseq r3, r6, r4, lsr #20 │ │ │ │ - bicseq r3, r6, r8, lsl #20 │ │ │ │ + bicseq r3, r6, ip, lsl sl │ │ │ │ + bicseq r3, r6, r0, lsl #20 │ │ │ │ biceq r3, r0, r4, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b2900 <__cxa_atexit@plt+0x1a728c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -433316,29 +433316,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ biceq r3, r0, r0, lsr #23 │ │ │ │ - bicseq r3, r6, r8, lsr #19 │ │ │ │ + bicseq r3, r6, r0, lsr #19 │ │ │ │ biceq r3, r0, r4, lsl #23 │ │ │ │ strdeq r3, [r0, #56] @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b2944 <__cxa_atexit@plt+0x1a72d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b2948 <__cxa_atexit@plt+0x1a72d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r3, r6, r0, asr #18 │ │ │ │ + bicseq r3, r6, r8, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b2980 <__cxa_atexit@plt+0x1a730c> │ │ │ │ @@ -433350,15 +433350,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b299c <__cxa_atexit@plt+0x1a7328> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r3, r6, ip, ror ip │ │ │ │ + bicseq r3, r6, r4, ror ip │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ biceq r3, r0, r8, ror #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b2a74 <__cxa_atexit@plt+0x1a7400> │ │ │ │ @@ -433417,23 +433417,23 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1b2aa8 <__cxa_atexit@plt+0x1a7434> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r6, ip, lsr #17 │ │ │ │ + bicseq r3, r6, r4, lsr #17 │ │ │ │ biceq r3, r0, ip, ror r2 │ │ │ │ @ instruction: 0xffffd0dc │ │ │ │ @ instruction: 0xffffcaf8 │ │ │ │ @ instruction: 0xffffccac │ │ │ │ @ instruction: 0xffffcb70 │ │ │ │ - ldrsbeq r3, [r6, #152] @ 0x98 │ │ │ │ - ldrheq r3, [r6, #148] @ 0x94 │ │ │ │ - ldrheq r3, [r6, #168] @ 0xa8 │ │ │ │ + ldrsbeq r3, [r6, #144] @ 0x90 │ │ │ │ + bicseq r3, r6, ip, lsr #19 │ │ │ │ + ldrheq r3, [r6, #160] @ 0xa0 │ │ │ │ @ instruction: 0x01c03a94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b2b54 <__cxa_atexit@plt+0x1a74e0> │ │ │ │ @@ -433460,33 +433460,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1b2b94 <__cxa_atexit@plt+0x1a7520> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1b2b98 <__cxa_atexit@plt+0x1a7524> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b2b8c <__cxa_atexit@plt+0x1a7518> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - bicseq r3, r6, r0, ror r7 │ │ │ │ + bicseq r3, r6, r8, ror #14 │ │ │ │ biceq r3, r0, ip, ror #19 │ │ │ │ biceq r3, r0, ip, lsl #20 │ │ │ │ - ldrsbeq r3, [r6, #160] @ 0xa0 │ │ │ │ bicseq r3, r6, r8, asr #21 │ │ │ │ + bicseq r3, r6, r0, asr #21 │ │ │ │ biceq r3, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b2be8 <__cxa_atexit@plt+0x1a7574> │ │ │ │ ldr r2, [pc, #52] @ 1b2bf0 <__cxa_atexit@plt+0x1a757c> │ │ │ │ @@ -433501,29 +433501,29 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r3, r6, ip, lsr #13 │ │ │ │ - @ instruction: 0x01d6369c │ │ │ │ + bicseq r3, r6, r4, lsr #13 │ │ │ │ + @ instruction: 0x01d63694 │ │ │ │ biceq r3, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b2c28 <__cxa_atexit@plt+0x1a75b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b2c2c <__cxa_atexit@plt+0x1a75b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r3, r6, ip, asr r6 │ │ │ │ + bicseq r3, r6, r4, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b2c64 <__cxa_atexit@plt+0x1a75f0> │ │ │ │ @@ -433532,38 +433532,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - @ instruction: 0x01d63998 │ │ │ │ + @ instruction: 0x01d63990 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b2ca8 <__cxa_atexit@plt+0x1a7634> │ │ │ │ ldr r2, [pc, #28] @ 1b2cb0 <__cxa_atexit@plt+0x1a763c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b2cd0 <__cxa_atexit@plt+0x1a765c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b2cf0 <__cxa_atexit@plt+0x1a767c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -433572,15 +433572,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b2d10 <__cxa_atexit@plt+0x1a769c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r3, r6, r8, lsl #12 │ │ │ │ + bicseq r3, r6, r0, lsl #12 │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -433622,30 +433622,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1b2e14 <__cxa_atexit@plt+0x1a77a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1b2dec <__cxa_atexit@plt+0x1a7778> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - bicseq r3, r6, r0, lsr #10 │ │ │ │ + bicseq r3, r6, r8, lsl r5 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - bicseq r3, r6, r4, lsl #10 │ │ │ │ - bicseq r3, r6, r0, ror r5 │ │ │ │ - bicseq r3, r6, r0, ror #16 │ │ │ │ + ldrsheq r3, [r6, #76] @ 0x4c │ │ │ │ + bicseq r3, r6, r8, ror #10 │ │ │ │ + bicseq r3, r6, r8, asr r8 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq r3, r6, ip, lsr r8 │ │ │ │ + bicseq r3, r6, r4, lsr r8 │ │ │ │ biceq r3, r0, r4, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b2e80 <__cxa_atexit@plt+0x1a780c> │ │ │ │ @@ -433663,27 +433663,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1b2eac <__cxa_atexit@plt+0x1a7838> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b2ea0 <__cxa_atexit@plt+0x1a782c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r6, r8, lsr r4 │ │ │ │ + bicseq r3, r6, r0, lsr r4 │ │ │ │ strheq r3, [r0, #96] @ 0x60 │ │ │ │ strdeq r3, [r0, #100] @ 0x64 │ │ │ │ - bicseq r3, r6, r8, lsr #15 │ │ │ │ - bicseq r3, r6, r4, ror r7 │ │ │ │ + bicseq r3, r6, r0, lsr #15 │ │ │ │ + bicseq r3, r6, ip, ror #14 │ │ │ │ biceq r3, r0, r4, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b2f38 <__cxa_atexit@plt+0x1a78c4> │ │ │ │ ldr r2, [pc, #112] @ 1b2f40 <__cxa_atexit@plt+0x1a78cc> │ │ │ │ @@ -433713,15 +433713,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 1b2f4c <__cxa_atexit@plt+0x1a78d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01d63398 │ │ │ │ + @ instruction: 0x01d63390 │ │ │ │ biceq r3, r0, ip, ror #10 │ │ │ │ biceq r3, r0, r0, ror #10 │ │ │ │ biceq r3, r0, r0, asr #10 │ │ │ │ biceq r3, r0, r4, lsr r5 │ │ │ │ biceq r3, r0, ip, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -433746,25 +433746,25 @@ │ │ │ │ bhi 1b2fcc <__cxa_atexit@plt+0x1a7958> │ │ │ │ ldr r2, [pc, #28] @ 1b2fd4 <__cxa_atexit@plt+0x1a7960> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b2ff4 <__cxa_atexit@plt+0x1a7980> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b3014 <__cxa_atexit@plt+0x1a79a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -433773,15 +433773,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b3034 <__cxa_atexit@plt+0x1a79c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r3, r6, r4, ror #5 │ │ │ │ + ldrsbeq r3, [r6, #44] @ 0x2c │ │ │ │ biceq r3, r0, r4, lsr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -433813,28 +433813,28 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str lr, [sl, #32] │ │ │ │ str r2, [sl, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #60] @ 1b3108 <__cxa_atexit@plt+0x1a7a94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1b30e8 <__cxa_atexit@plt+0x1a7a74> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - ldrsheq r3, [r6, #20] │ │ │ │ + bicseq r3, r6, ip, ror #3 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - bicseq r3, r6, r0, ror r5 │ │ │ │ - bicseq r3, r6, r0, asr #10 │ │ │ │ + bicseq r3, r6, r8, ror #10 │ │ │ │ + bicseq r3, r6, r8, lsr r5 │ │ │ │ biceq r3, r0, r0, asr r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -433860,26 +433860,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r8, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1b31bc <__cxa_atexit@plt+0x1a7b48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1b31a4 <__cxa_atexit@plt+0x1a7b30> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - bicseq r3, r6, r8, lsr #2 │ │ │ │ + bicseq r3, r6, r0, lsr #2 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - bicseq r3, r6, r0, lsl #9 │ │ │ │ + bicseq r3, r6, r8, ror r4 │ │ │ │ @ instruction: 0x01c0339c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b3228 <__cxa_atexit@plt+0x1a7bb4> │ │ │ │ @@ -433897,27 +433897,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1b3254 <__cxa_atexit@plt+0x1a7be0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b3248 <__cxa_atexit@plt+0x1a7bd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d63090 │ │ │ │ + bicseq r3, r6, r8, lsl #1 │ │ │ │ biceq r3, r0, r8, lsr #6 │ │ │ │ biceq r3, r0, ip, lsr r3 │ │ │ │ - bicseq r3, r6, r0, lsl #8 │ │ │ │ ldrsheq r3, [r6, #56] @ 0x38 │ │ │ │ + ldrsheq r3, [r6, #48] @ 0x30 │ │ │ │ strheq r2, [r0, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b332c <__cxa_atexit@plt+0x1a7cb8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -433975,23 +433975,23 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1b3360 <__cxa_atexit@plt+0x1a7cec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r2, [r6, #244] @ 0xf4 │ │ │ │ + bicseq r2, r6, ip, ror #31 │ │ │ │ biceq r2, r0, r4, asr #19 │ │ │ │ @ instruction: 0xffffc824 │ │ │ │ @ instruction: 0xffffc240 │ │ │ │ @ instruction: 0xffffc3f4 │ │ │ │ @ instruction: 0xffffc2b8 │ │ │ │ - bicseq r3, r6, r0, lsr #2 │ │ │ │ - ldrsheq r3, [r6, #12] │ │ │ │ - bicseq r3, r6, r0, lsl #4 │ │ │ │ + bicseq r3, r6, r8, lsl r1 │ │ │ │ + ldrsheq r3, [r6, #4] │ │ │ │ + ldrsheq r3, [r6, #24] │ │ │ │ ldrdeq r3, [r0, #28] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b340c <__cxa_atexit@plt+0x1a7d98> │ │ │ │ @@ -434018,33 +434018,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1b344c <__cxa_atexit@plt+0x1a7dd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1b3450 <__cxa_atexit@plt+0x1a7ddc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b3444 <__cxa_atexit@plt+0x1a7dd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - ldrheq r2, [r6, #232] @ 0xe8 │ │ │ │ + ldrheq r2, [r6, #224] @ 0xe0 │ │ │ │ biceq r3, r0, r4, lsr r1 │ │ │ │ biceq r3, r0, r4, asr r1 │ │ │ │ - bicseq r3, r6, r8, lsl r2 │ │ │ │ bicseq r3, r6, r0, lsl r2 │ │ │ │ + bicseq r3, r6, r8, lsl #4 │ │ │ │ strheq r2, [r0, #140] @ 0x8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b34a0 <__cxa_atexit@plt+0x1a7e2c> │ │ │ │ ldr r2, [pc, #52] @ 1b34a8 <__cxa_atexit@plt+0x1a7e34> │ │ │ │ @@ -434059,29 +434059,29 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrsheq r2, [r6, #212] @ 0xd4 │ │ │ │ - bicseq r2, r6, r4, ror #27 │ │ │ │ + bicseq r2, r6, ip, ror #27 │ │ │ │ + ldrsbeq r2, [r6, #220] @ 0xdc │ │ │ │ biceq r2, r0, ip, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b34e0 <__cxa_atexit@plt+0x1a7e6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b34e4 <__cxa_atexit@plt+0x1a7e70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r2, r6, r4, lsr #27 │ │ │ │ + @ instruction: 0x01d62d9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b351c <__cxa_atexit@plt+0x1a7ea8> │ │ │ │ @@ -434090,38 +434090,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r3, r6, r0, ror #1 │ │ │ │ + ldrsbeq r3, [r6, #8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b3560 <__cxa_atexit@plt+0x1a7eec> │ │ │ │ ldr r2, [pc, #28] @ 1b3568 <__cxa_atexit@plt+0x1a7ef4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b3588 <__cxa_atexit@plt+0x1a7f14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b35a8 <__cxa_atexit@plt+0x1a7f34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -434130,15 +434130,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b35c8 <__cxa_atexit@plt+0x1a7f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r2, r6, r0, asr sp │ │ │ │ + bicseq r2, r6, r8, asr #26 │ │ │ │ strexbeq r2, r0, [r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -434180,30 +434180,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1b36cc <__cxa_atexit@plt+0x1a8058> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1b36a4 <__cxa_atexit@plt+0x1a8030> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - bicseq r2, r6, r8, ror #24 │ │ │ │ + bicseq r2, r6, r0, ror #24 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - bicseq r2, r6, ip, asr #24 │ │ │ │ - ldrheq r2, [r6, #200] @ 0xc8 │ │ │ │ - bicseq r2, r6, r8, lsr #31 │ │ │ │ + bicseq r2, r6, r4, asr #24 │ │ │ │ + ldrheq r2, [r6, #192] @ 0xc0 │ │ │ │ + bicseq r2, r6, r0, lsr #31 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq r2, r6, r4, lsl #31 │ │ │ │ + bicseq r2, r6, ip, ror pc │ │ │ │ biceq r2, r0, ip, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b3738 <__cxa_atexit@plt+0x1a80c4> │ │ │ │ @@ -434221,27 +434221,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1b3764 <__cxa_atexit@plt+0x1a80f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b3758 <__cxa_atexit@plt+0x1a80e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r6, r0, lsl #23 │ │ │ │ + bicseq r2, r6, r8, ror fp │ │ │ │ biceq r2, r0, r8, lsl lr │ │ │ │ biceq r2, r0, ip, lsr #28 │ │ │ │ - ldrsheq r2, [r6, #224] @ 0xe0 │ │ │ │ bicseq r2, r6, r8, ror #29 │ │ │ │ + bicseq r2, r6, r0, ror #29 │ │ │ │ strdeq r2, [r0, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b37d4 <__cxa_atexit@plt+0x1a8160> │ │ │ │ @@ -434260,26 +434260,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1b37fc <__cxa_atexit@plt+0x1a8188> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ biceq r2, r0, r0, ror ip │ │ │ │ - bicseq r2, r6, r8, asr #21 │ │ │ │ - bicseq r2, r6, r8, asr #28 │ │ │ │ + bicseq r2, r6, r0, asr #21 │ │ │ │ + bicseq r2, r6, r0, asr #28 │ │ │ │ biceq r2, r0, ip, asr sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -434303,26 +434303,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1b38a8 <__cxa_atexit@plt+0x1a8234> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1b3890 <__cxa_atexit@plt+0x1a821c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - bicseq r2, r6, r4, lsr sl │ │ │ │ + bicseq r2, r6, ip, lsr #20 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0x01d62d94 │ │ │ │ + bicseq r2, r6, ip, lsl #27 │ │ │ │ strheq r2, [r0, #192] @ 0xc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -434348,26 +434348,26 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str r2, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r8, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1b395c <__cxa_atexit@plt+0x1a82e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1b3944 <__cxa_atexit@plt+0x1a82d0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - bicseq r2, r6, r8, lsl #19 │ │ │ │ + bicseq r2, r6, r0, lsl #19 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - bicseq r2, r6, r0, ror #25 │ │ │ │ + ldrsbeq r2, [r6, #200] @ 0xc8 │ │ │ │ strdeq r2, [r0, #188] @ 0xbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 1cb240 <__cxa_atexit@plt+0x1bfbcc> │ │ │ │ biceq r2, r0, r8, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -434388,25 +434388,25 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r5, [pc, #48] @ 1b39f8 <__cxa_atexit@plt+0x1a8384> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - bicseq r2, r6, r4, asr #17 │ │ │ │ - bicseq r2, r6, r4, asr #24 │ │ │ │ + ldrheq r2, [r6, #140] @ 0x8c │ │ │ │ + bicseq r2, r6, ip, lsr ip │ │ │ │ biceq r2, r0, r0, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b3a68 <__cxa_atexit@plt+0x1a83f4> │ │ │ │ @@ -434425,72 +434425,72 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1b3a90 <__cxa_atexit@plt+0x1a841c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ biceq r2, r0, r8, lsl r8 │ │ │ │ - bicseq r2, r6, r4, lsr r8 │ │ │ │ - ldrheq r2, [r6, #180] @ 0xb4 │ │ │ │ + bicseq r2, r6, ip, lsr #16 │ │ │ │ + bicseq r2, r6, ip, lsr #23 │ │ │ │ biceq r2, r0, r0, lsr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1175278 <__cxa_atexit@plt+0x1169c04> │ │ │ │ + b 1175274 <__cxa_atexit@plt+0x1169c00> │ │ │ │ strdeq r2, [r0, #156] @ 0x9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b3ae4 <__cxa_atexit@plt+0x1a8470> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1b3aec <__cxa_atexit@plt+0x1a8478> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 47c824 <__cxa_atexit@plt+0x4711b0> │ │ │ │ + b 2c2908 <__cxa_atexit@plt+0x2b7294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r6, r0, lsr #15 │ │ │ │ + @ instruction: 0x01d62798 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b3b24 <__cxa_atexit@plt+0x1a84b0> │ │ │ │ ldr r2, [pc, #28] @ 1b3b2c <__cxa_atexit@plt+0x1a84b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b3b4c <__cxa_atexit@plt+0x1a84d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b3b6c <__cxa_atexit@plt+0x1a84f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -434499,15 +434499,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b3b8c <__cxa_atexit@plt+0x1a8518> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r2, r6, ip, lsl #15 │ │ │ │ + bicseq r2, r6, r4, lsl #15 │ │ │ │ biceq r2, r0, r4, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b3c10 <__cxa_atexit@plt+0x1a859c> │ │ │ │ @@ -434531,27 +434531,27 @@ │ │ │ │ str r2, [r2, #16] │ │ │ │ ldr r0, [pc, #64] @ 1b3c3c <__cxa_atexit@plt+0x1a85c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ biceq r2, r0, r4, lsr #12 │ │ │ │ - @ instruction: 0x01d62698 │ │ │ │ - bicseq r2, r6, r0, lsl sl │ │ │ │ + @ instruction: 0x01d62690 │ │ │ │ + bicseq r2, r6, r8, lsl #20 │ │ │ │ biceq r2, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1b3cb8 <__cxa_atexit@plt+0x1a8644> │ │ │ │ @@ -434580,15 +434580,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r6, r8, lsl #12 │ │ │ │ + bicseq r2, r6, r0, lsl #12 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ biceq r2, r0, ip, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -434687,17 +434687,17 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ strheq r1, [r0, #228] @ 0xe4 │ │ │ │ @ instruction: 0xffffbd28 │ │ │ │ @ instruction: 0xffffb744 │ │ │ │ @ instruction: 0xffffb8f8 │ │ │ │ @ instruction: 0xffffb7bc │ │ │ │ - bicseq r2, r6, r4, lsr #12 │ │ │ │ - bicseq r2, r6, r0, lsl #12 │ │ │ │ - bicseq r2, r6, r4, lsl #14 │ │ │ │ + bicseq r2, r6, ip, lsl r6 │ │ │ │ + ldrsheq r2, [r6, #88] @ 0x58 │ │ │ │ + ldrsheq r2, [r6, #108] @ 0x6c │ │ │ │ biceq r1, r0, r0, lsl #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b3f1c <__cxa_atexit@plt+0x1a88a8> │ │ │ │ @@ -434738,15 +434738,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - ldrheq r2, [r6, #48] @ 0x30 │ │ │ │ + bicseq r2, r6, r8, lsr #7 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ biceq r2, r0, ip, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -434774,33 +434774,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1b401c <__cxa_atexit@plt+0x1a89a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1b4020 <__cxa_atexit@plt+0x1a89ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b4014 <__cxa_atexit@plt+0x1a89a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - bicseq r2, r6, r8, ror #5 │ │ │ │ + bicseq r2, r6, r0, ror #5 │ │ │ │ biceq r2, r0, r4, ror #10 │ │ │ │ biceq r2, r0, r4, lsl #11 │ │ │ │ - bicseq r2, r6, r8, asr #12 │ │ │ │ bicseq r2, r6, r0, asr #12 │ │ │ │ + bicseq r2, r6, r8, lsr r6 │ │ │ │ biceq r1, r0, r0, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b4044 <__cxa_atexit@plt+0x1a89d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ @@ -434832,26 +434832,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1b40ec <__cxa_atexit@plt+0x1a8a78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1b40d4 <__cxa_atexit@plt+0x1a8a60> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - bicseq r2, r6, ip, ror #3 │ │ │ │ + bicseq r2, r6, r4, ror #3 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - bicseq r2, r6, r0, asr r5 │ │ │ │ + bicseq r2, r6, r8, asr #10 │ │ │ │ biceq r2, r0, ip, ror #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b4164 <__cxa_atexit@plt+0x1a8af0> │ │ │ │ @@ -434872,72 +434872,72 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1b418c <__cxa_atexit@plt+0x1a8b18> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - bicseq r2, r6, r8, asr #2 │ │ │ │ + bicseq r2, r6, r0, asr #2 │ │ │ │ biceq r2, r0, r0, asr r0 │ │ │ │ - ldrheq r2, [r6, #72] @ 0x48 │ │ │ │ + ldrheq r2, [r6, #64] @ 0x40 │ │ │ │ biceq r2, r0, r4, lsr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1175278 <__cxa_atexit@plt+0x1169c04> │ │ │ │ + b 1175274 <__cxa_atexit@plt+0x1169c00> │ │ │ │ biceq r2, r0, r0, lsl #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b41e0 <__cxa_atexit@plt+0x1a8b6c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1b41e8 <__cxa_atexit@plt+0x1a8b74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 47c824 <__cxa_atexit@plt+0x4711b0> │ │ │ │ + b 2c2908 <__cxa_atexit@plt+0x2b7294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r6, r4, lsr #1 │ │ │ │ + @ instruction: 0x01d6209c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b4220 <__cxa_atexit@plt+0x1a8bac> │ │ │ │ ldr r2, [pc, #28] @ 1b4228 <__cxa_atexit@plt+0x1a8bb4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b4248 <__cxa_atexit@plt+0x1a8bd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b4268 <__cxa_atexit@plt+0x1a8bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -434946,15 +434946,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b4288 <__cxa_atexit@plt+0x1a8c14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - @ instruction: 0x01d62090 │ │ │ │ + bicseq r2, r6, r8, lsl #1 │ │ │ │ biceq r2, r0, ip, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b430c <__cxa_atexit@plt+0x1a8c98> │ │ │ │ @@ -434978,42 +434978,42 @@ │ │ │ │ str r2, [r2, #16] │ │ │ │ ldr r0, [pc, #64] @ 1b4338 <__cxa_atexit@plt+0x1a8cc4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - @ instruction: 0x01d61f9c │ │ │ │ - bicseq r2, r6, r4, lsl r3 │ │ │ │ + @ instruction: 0x01d61f94 │ │ │ │ + bicseq r2, r6, ip, lsl #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b436c <__cxa_atexit@plt+0x1a8cf8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1b4374 <__cxa_atexit@plt+0x1a8d00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b db99e0 <__cxa_atexit@plt+0xdae36c> │ │ │ │ + b f168a4 <__cxa_atexit@plt+0xf0b230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r6, r8, lsl pc │ │ │ │ + bicseq r1, r6, r0, lsl pc │ │ │ │ biceq r2, r0, r4, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b43f8 <__cxa_atexit@plt+0x1a8d84> │ │ │ │ @@ -435037,33 +435037,33 @@ │ │ │ │ ldr r9, [pc, #88] @ 1b4438 <__cxa_atexit@plt+0x1a8dc4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ ldr r2, [pc, #80] @ 1b443c <__cxa_atexit@plt+0x1a8dc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b4430 <__cxa_atexit@plt+0x1a8dbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - bicseq r1, r6, r0, asr #29 │ │ │ │ + ldrheq r1, [r6, #232] @ 0xe8 │ │ │ │ biceq r2, r0, ip, lsr #4 │ │ │ │ biceq r2, r0, r8, ror r2 │ │ │ │ biceq r1, r0, r4, asr r5 │ │ │ │ - bicseq r2, r6, r0, lsr #4 │ │ │ │ + bicseq r2, r6, r8, lsl r2 │ │ │ │ biceq r2, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b44ac <__cxa_atexit@plt+0x1a8e38> │ │ │ │ @@ -435082,49 +435082,49 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1b44d4 <__cxa_atexit@plt+0x1a8e60> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ biceq r1, r0, r4, asr ip │ │ │ │ - ldrsheq r1, [r6, #208] @ 0xd0 │ │ │ │ - bicseq r2, r6, r0, ror r1 │ │ │ │ + bicseq r1, r6, r8, ror #27 │ │ │ │ + bicseq r2, r6, r8, ror #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b450c <__cxa_atexit@plt+0x1a8e98> │ │ │ │ ldr r2, [pc, #28] @ 1b4514 <__cxa_atexit@plt+0x1a8ea0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b4534 <__cxa_atexit@plt+0x1a8ec0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b4554 <__cxa_atexit@plt+0x1a8ee0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -435133,30 +435133,30 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b4574 <__cxa_atexit@plt+0x1a8f00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r1, r6, r4, lsr #27 │ │ │ │ + @ instruction: 0x01d61d9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b45a8 <__cxa_atexit@plt+0x1a8f34> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1b45b0 <__cxa_atexit@plt+0x1a8f3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b db99e0 <__cxa_atexit@plt+0xdae36c> │ │ │ │ + b f168a4 <__cxa_atexit@plt+0xf0b230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r1, [r6, #204] @ 0xcc │ │ │ │ + ldrsbeq r1, [r6, #196] @ 0xc4 │ │ │ │ biceq r1, r0, r8, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b4634 <__cxa_atexit@plt+0x1a8fc0> │ │ │ │ @@ -435180,33 +435180,33 @@ │ │ │ │ ldr r9, [pc, #88] @ 1b4674 <__cxa_atexit@plt+0x1a9000> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ ldr r2, [pc, #80] @ 1b4678 <__cxa_atexit@plt+0x1a9004> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b466c <__cxa_atexit@plt+0x1a8ff8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - bicseq r1, r6, r4, lsl #25 │ │ │ │ + bicseq r1, r6, ip, ror ip │ │ │ │ biceq r1, r0, r0, ror #31 │ │ │ │ biceq r2, r0, ip, lsr #32 │ │ │ │ biceq r1, r0, r8, lsr #8 │ │ │ │ - bicseq r1, r6, r4, ror #31 │ │ │ │ + ldrsbeq r1, [r6, #252] @ 0xfc │ │ │ │ biceq r1, r0, r0, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b46e4 <__cxa_atexit@plt+0x1a9070> │ │ │ │ @@ -435224,27 +435224,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1b4710 <__cxa_atexit@plt+0x1a909c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b4704 <__cxa_atexit@plt+0x1a9090> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r1, [r6, #180] @ 0xb4 │ │ │ │ + bicseq r1, r6, ip, asr #23 │ │ │ │ biceq r1, r0, ip, asr lr │ │ │ │ biceq r1, r0, r0, lsr #29 │ │ │ │ - bicseq r1, r6, r4, asr #30 │ │ │ │ - bicseq r1, r6, r4, lsl #28 │ │ │ │ + bicseq r1, r6, ip, lsr pc │ │ │ │ + ldrsheq r1, [r6, #220] @ 0xdc │ │ │ │ biceq r1, r0, r8, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b4780 <__cxa_atexit@plt+0x1a910c> │ │ │ │ @@ -435263,26 +435263,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1b47a8 <__cxa_atexit@plt+0x1a9134> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ ldrdeq r1, [r0, #132] @ 0x84 │ │ │ │ - bicseq r1, r6, ip, lsl fp │ │ │ │ - @ instruction: 0x01d61e9c │ │ │ │ + bicseq r1, r6, r4, lsl fp │ │ │ │ + @ instruction: 0x01d61e94 │ │ │ │ strheq r1, [r0, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b4824 <__cxa_atexit@plt+0x1a91b0> │ │ │ │ @@ -435304,26 +435304,26 @@ │ │ │ │ str r1, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #12]! │ │ │ │ ldr r5, [pc, #52] @ 1b484c <__cxa_atexit@plt+0x1a91d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - bicseq r1, r6, ip, lsl #21 │ │ │ │ + bicseq r1, r6, r4, lsl #21 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldrsheq r1, [r6, #212] @ 0xd4 │ │ │ │ + bicseq r1, r6, ip, ror #27 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b4880 <__cxa_atexit@plt+0x1a920c> │ │ │ │ @@ -435403,17 +435403,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r1, [r6, #136] @ 0x88 │ │ │ │ + ldrsheq r1, [r6, #128] @ 0x80 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - bicseq r1, r6, ip, lsr #18 │ │ │ │ + bicseq r1, r6, r4, lsr #18 │ │ │ │ biceq r1, r0, r4, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b4a40 <__cxa_atexit@plt+0x1a93cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -435454,17 +435454,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ biceq r1, r0, r0, lsr #12 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - bicseq r1, r6, r8, lsr #24 │ │ │ │ - @ instruction: 0x01d61894 │ │ │ │ - bicseq r1, r6, ip, lsl ip │ │ │ │ + bicseq r1, r6, r0, lsr #24 │ │ │ │ + bicseq r1, r6, ip, lsl #17 │ │ │ │ + bicseq r1, r6, r4, lsl ip │ │ │ │ ldrdeq r1, [r0, #168] @ 0xa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b4ab0 <__cxa_atexit@plt+0x1a943c> │ │ │ │ ldr r3, [pc, #48] @ 1b4ad4 <__cxa_atexit@plt+0x1a9460> │ │ │ │ @@ -435512,17 +435512,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, r6, r4, asr #14 │ │ │ │ + bicseq r1, r6, ip, lsr r7 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - bicseq r1, r6, r4, ror r7 │ │ │ │ + bicseq r1, r6, ip, ror #14 │ │ │ │ strdeq r1, [r0, #144] @ 0x90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b4b98 <__cxa_atexit@plt+0x1a9524> │ │ │ │ ldr r3, [pc, #48] @ 1b4bbc <__cxa_atexit@plt+0x1a9548> │ │ │ │ @@ -435597,28 +435597,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r1, [r6, #88] @ 0x58 │ │ │ │ + ldrsheq r1, [r6, #80] @ 0x50 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - bicseq r1, r6, r4, lsl sl │ │ │ │ + bicseq r1, r6, ip, lsl #20 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ - bicseq r1, r6, r0, lsr r6 │ │ │ │ + bicseq r1, r6, r8, lsr #12 │ │ │ │ biceq r1, r0, r8, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b4cec <__cxa_atexit@plt+0x1a9678> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r1, r0, r4, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -435657,17 +435657,17 @@ │ │ │ │ mov r6, #20 │ │ │ │ b 1b4d94 <__cxa_atexit@plt+0x1a9720> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff444 │ │ │ │ - bicseq r1, r6, r0, lsr #10 │ │ │ │ + bicseq r1, r6, r8, lsl r5 │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ - bicseq r1, r6, r4, ror #10 │ │ │ │ + bicseq r1, r6, ip, asr r5 │ │ │ │ biceq r1, r0, ip, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ @@ -435696,17 +435696,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, r6, r4, ror #8 │ │ │ │ + bicseq r1, r6, ip, asr r4 │ │ │ │ @ instruction: 0xfffff310 │ │ │ │ - @ instruction: 0x01d6149c │ │ │ │ + @ instruction: 0x01d61494 │ │ │ │ biceq r1, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1b4e78 <__cxa_atexit@plt+0x1a9804> │ │ │ │ ldr r3, [pc, #36] @ 1b4e90 <__cxa_atexit@plt+0x1a981c> │ │ │ │ @@ -435715,15 +435715,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 1b4e8c <__cxa_atexit@plt+0x1a9818> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r6, r8, lsl #8 │ │ │ │ + bicseq r1, r6, r0, lsl #8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ biceq r1, r0, r8, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ @@ -435810,31 +435810,31 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 1b4ffc <__cxa_atexit@plt+0x1a9988> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, r6, r4, lsr #5 │ │ │ │ + @ instruction: 0x01d6129c │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ biceq r1, r0, r0, lsl r4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - bicseq r1, r6, r8, asr #12 │ │ │ │ + bicseq r1, r6, r0, asr #12 │ │ │ │ @ instruction: 0xffffe214 │ │ │ │ - bicseq r1, r6, r4, lsl #7 │ │ │ │ + bicseq r1, r6, ip, ror r3 │ │ │ │ @ instruction: 0xffffeaa8 │ │ │ │ - bicseq r1, r6, r8, lsr #6 │ │ │ │ + bicseq r1, r6, r0, lsr #6 │ │ │ │ biceq r1, r0, r8, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b504c <__cxa_atexit@plt+0x1a99d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strheq r1, [r0, #68] @ 0x44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -435873,17 +435873,17 @@ │ │ │ │ mov r6, #20 │ │ │ │ b 1b50f4 <__cxa_atexit@plt+0x1a9a80> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffe9e8 │ │ │ │ - bicseq r1, r6, r0, asr #3 │ │ │ │ + ldrheq r1, [r6, #24] │ │ │ │ @ instruction: 0xffffeb18 │ │ │ │ - bicseq r1, r6, r4, lsl #4 │ │ │ │ + ldrsheq r1, [r6, #28] │ │ │ │ biceq r1, r0, ip, asr #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b513c <__cxa_atexit@plt+0x1a9ac8> │ │ │ │ ldr r7, [pc, #116] @ 1b51a4 <__cxa_atexit@plt+0x1a9b30> │ │ │ │ @@ -435913,17 +435913,17 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, r6, r8, asr r1 │ │ │ │ + bicseq r1, r6, r0, asr r1 │ │ │ │ @ instruction: 0xffffe760 │ │ │ │ - bicseq r1, r6, r8, lsl r1 │ │ │ │ + bicseq r1, r6, r0, lsl r1 │ │ │ │ biceq r1, r0, r8, lsr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -435934,23 +435934,23 @@ │ │ │ │ ldr r2, [pc, #48] @ 1b5214 <__cxa_atexit@plt+0x1a9ba0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #40] @ 1b5218 <__cxa_atexit@plt+0x1a9ba4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r7, [pc, #24] @ 1b521c <__cxa_atexit@plt+0x1a9ba8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ biceq r1, r0, r4, ror r3 │ │ │ │ - bicseq r1, r6, r8, lsr #8 │ │ │ │ - ldrsheq r1, [r6, #52] @ 0x34 │ │ │ │ + bicseq r1, r6, r0, lsr #8 │ │ │ │ + bicseq r1, r6, ip, ror #7 │ │ │ │ biceq r1, r0, r0, asr #6 │ │ │ │ biceq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b52f4 <__cxa_atexit@plt+0x1a9c80> │ │ │ │ @@ -436009,23 +436009,23 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1b5328 <__cxa_atexit@plt+0x1a9cb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r6, ip, lsr #32 │ │ │ │ + bicseq r1, r6, r4, lsr #32 │ │ │ │ strdeq r0, [r0, #156] @ 0x9c │ │ │ │ @ instruction: 0xffffa85c │ │ │ │ @ instruction: 0xffffa278 │ │ │ │ @ instruction: 0xffffa42c │ │ │ │ @ instruction: 0xffffa2f0 │ │ │ │ - bicseq r1, r6, r8, asr r1 │ │ │ │ - bicseq r1, r6, r4, lsr r1 │ │ │ │ - bicseq r1, r6, r8, lsr r2 │ │ │ │ + bicseq r1, r6, r0, asr r1 │ │ │ │ + bicseq r1, r6, ip, lsr #2 │ │ │ │ + bicseq r1, r6, r0, lsr r2 │ │ │ │ biceq r1, r0, r4, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b53d4 <__cxa_atexit@plt+0x1a9d60> │ │ │ │ @@ -436052,33 +436052,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1b5414 <__cxa_atexit@plt+0x1a9da0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1b5418 <__cxa_atexit@plt+0x1a9da4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b540c <__cxa_atexit@plt+0x1a9d98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - ldrsheq r0, [r6, #224] @ 0xe0 │ │ │ │ + bicseq r0, r6, r8, ror #29 │ │ │ │ biceq r1, r0, ip, ror #2 │ │ │ │ biceq r1, r0, ip, lsl #3 │ │ │ │ - bicseq r1, r6, r0, asr r2 │ │ │ │ bicseq r1, r6, r8, asr #4 │ │ │ │ + bicseq r1, r6, r0, asr #4 │ │ │ │ strdeq r0, [r0, #132] @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b5468 <__cxa_atexit@plt+0x1a9df4> │ │ │ │ ldr r2, [pc, #52] @ 1b5470 <__cxa_atexit@plt+0x1a9dfc> │ │ │ │ @@ -436093,29 +436093,29 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r0, r6, ip, lsr #28 │ │ │ │ - bicseq r0, r6, ip, lsl lr │ │ │ │ + bicseq r0, r6, r4, lsr #28 │ │ │ │ + bicseq r0, r6, r4, lsl lr │ │ │ │ @ instruction: 0x01c00894 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b54a8 <__cxa_atexit@plt+0x1a9e34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b54ac <__cxa_atexit@plt+0x1a9e38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrsbeq r0, [r6, #220] @ 0xdc │ │ │ │ + ldrsbeq r0, [r6, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b54e4 <__cxa_atexit@plt+0x1a9e70> │ │ │ │ @@ -436124,38 +436124,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r1, r6, r8, lsl r1 │ │ │ │ + bicseq r1, r6, r0, lsl r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b5528 <__cxa_atexit@plt+0x1a9eb4> │ │ │ │ ldr r2, [pc, #28] @ 1b5530 <__cxa_atexit@plt+0x1a9ebc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b5550 <__cxa_atexit@plt+0x1a9edc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b5570 <__cxa_atexit@plt+0x1a9efc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -436164,15 +436164,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b5590 <__cxa_atexit@plt+0x1a9f1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r0, r6, r8, lsl #27 │ │ │ │ + bicseq r0, r6, r0, lsl #27 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -436214,30 +436214,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1b5694 <__cxa_atexit@plt+0x1aa020> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1b566c <__cxa_atexit@plt+0x1a9ff8> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - bicseq r0, r6, r0, lsr #25 │ │ │ │ + @ instruction: 0x01d60c98 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - bicseq r0, r6, r4, lsl #25 │ │ │ │ - ldrsheq r0, [r6, #192] @ 0xc0 │ │ │ │ - bicseq r0, r6, r0, ror #31 │ │ │ │ + bicseq r0, r6, ip, ror ip │ │ │ │ + bicseq r0, r6, r8, ror #25 │ │ │ │ + ldrsbeq r0, [r6, #248] @ 0xf8 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldrheq r0, [r6, #252] @ 0xfc │ │ │ │ + ldrheq r0, [r6, #244] @ 0xf4 │ │ │ │ biceq r0, r0, r4, asr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b5700 <__cxa_atexit@plt+0x1aa08c> │ │ │ │ @@ -436255,27 +436255,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1b572c <__cxa_atexit@plt+0x1aa0b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b5720 <__cxa_atexit@plt+0x1aa0ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrheq r0, [r6, #184] @ 0xb8 │ │ │ │ + ldrheq r0, [r6, #176] @ 0xb0 │ │ │ │ biceq r0, r0, r0, lsr lr │ │ │ │ biceq r0, r0, r4, ror lr │ │ │ │ - bicseq r0, r6, r8, lsr #30 │ │ │ │ - ldrsheq r0, [r6, #228] @ 0xe4 │ │ │ │ + bicseq r0, r6, r0, lsr #30 │ │ │ │ + bicseq r0, r6, ip, ror #29 │ │ │ │ strdeq r0, [r0, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b57b8 <__cxa_atexit@plt+0x1aa144> │ │ │ │ ldr r2, [pc, #112] @ 1b57c0 <__cxa_atexit@plt+0x1aa14c> │ │ │ │ @@ -436305,15 +436305,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 1b57cc <__cxa_atexit@plt+0x1aa158> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - bicseq r0, r6, r8, lsl fp │ │ │ │ + bicseq r0, r6, r0, lsl fp │ │ │ │ biceq r0, r0, ip, ror #25 │ │ │ │ biceq r0, r0, r0, ror #25 │ │ │ │ biceq r0, r0, r0, asr #25 │ │ │ │ strheq r0, [r0, #196] @ 0xc4 │ │ │ │ biceq r0, r0, ip, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -436338,25 +436338,25 @@ │ │ │ │ bhi 1b584c <__cxa_atexit@plt+0x1aa1d8> │ │ │ │ ldr r2, [pc, #28] @ 1b5854 <__cxa_atexit@plt+0x1aa1e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b5874 <__cxa_atexit@plt+0x1aa200> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b5894 <__cxa_atexit@plt+0x1aa220> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -436365,15 +436365,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b58b4 <__cxa_atexit@plt+0x1aa240> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r0, r6, r4, ror #20 │ │ │ │ + bicseq r0, r6, ip, asr sl │ │ │ │ biceq r0, r0, r4, lsr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -436405,28 +436405,28 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str lr, [sl, #32] │ │ │ │ str r2, [sl, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #60] @ 1b5988 <__cxa_atexit@plt+0x1aa314> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1b5968 <__cxa_atexit@plt+0x1aa2f4> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - bicseq r0, r6, r4, ror r9 │ │ │ │ + bicseq r0, r6, ip, ror #18 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - ldrsheq r0, [r6, #192] @ 0xc0 │ │ │ │ - bicseq r0, r6, r0, asr #25 │ │ │ │ + bicseq r0, r6, r8, ror #25 │ │ │ │ + ldrheq r0, [r6, #200] @ 0xc8 │ │ │ │ ldrdeq r0, [r0, #176] @ 0xb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -436452,26 +436452,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r8, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1b5a3c <__cxa_atexit@plt+0x1aa3c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1b5a24 <__cxa_atexit@plt+0x1aa3b0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - bicseq r0, r6, r8, lsr #17 │ │ │ │ + bicseq r0, r6, r0, lsr #17 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - bicseq r0, r6, r0, lsl #24 │ │ │ │ + ldrsheq r0, [r6, #184] @ 0xb8 │ │ │ │ biceq r0, r0, ip, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b5aa8 <__cxa_atexit@plt+0x1aa434> │ │ │ │ @@ -436489,27 +436489,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1b5ad4 <__cxa_atexit@plt+0x1aa460> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b5ac8 <__cxa_atexit@plt+0x1aa454> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r6, r0, lsl r8 │ │ │ │ + bicseq r0, r6, r8, lsl #16 │ │ │ │ biceq r0, r0, r8, lsr #21 │ │ │ │ strheq r0, [r0, #172] @ 0xac │ │ │ │ - bicseq r0, r6, r0, lsl #23 │ │ │ │ bicseq r0, r6, r8, ror fp │ │ │ │ + bicseq r0, r6, r0, ror fp │ │ │ │ biceq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b5bac <__cxa_atexit@plt+0x1aa538> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -436567,23 +436567,23 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1b5be0 <__cxa_atexit@plt+0x1aa56c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r6, r4, ror r7 │ │ │ │ + bicseq r0, r6, ip, ror #14 │ │ │ │ biceq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0xffff9fa4 │ │ │ │ @ instruction: 0xffff99c0 │ │ │ │ @ instruction: 0xffff9b74 │ │ │ │ @ instruction: 0xffff9a38 │ │ │ │ - bicseq r0, r6, r0, lsr #17 │ │ │ │ - bicseq r0, r6, ip, ror r8 │ │ │ │ - bicseq r0, r6, r0, lsl #19 │ │ │ │ + @ instruction: 0x01d60898 │ │ │ │ + bicseq r0, r6, r4, ror r8 │ │ │ │ + bicseq r0, r6, r8, ror r9 │ │ │ │ biceq r0, r0, ip, asr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b5c8c <__cxa_atexit@plt+0x1aa618> │ │ │ │ @@ -436610,33 +436610,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1b5ccc <__cxa_atexit@plt+0x1aa658> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1b5cd0 <__cxa_atexit@plt+0x1aa65c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b5cc4 <__cxa_atexit@plt+0x1aa650> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - bicseq r0, r6, r8, lsr r6 │ │ │ │ + bicseq r0, r6, r0, lsr r6 │ │ │ │ strheq r0, [r0, #132] @ 0x84 │ │ │ │ ldrdeq r0, [r0, #132] @ 0x84 │ │ │ │ - @ instruction: 0x01d60998 │ │ │ │ @ instruction: 0x01d60990 │ │ │ │ + bicseq r0, r6, r8, lsl #19 │ │ │ │ biceq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b5d20 <__cxa_atexit@plt+0x1aa6ac> │ │ │ │ ldr r2, [pc, #52] @ 1b5d28 <__cxa_atexit@plt+0x1aa6b4> │ │ │ │ @@ -436651,29 +436651,29 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r0, r6, r4, ror r5 │ │ │ │ - bicseq r0, r6, r4, ror #10 │ │ │ │ + bicseq r0, r6, ip, ror #10 │ │ │ │ + bicseq r0, r6, ip, asr r5 │ │ │ │ @ instruction: 0x01bfffdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b5d60 <__cxa_atexit@plt+0x1aa6ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b5d64 <__cxa_atexit@plt+0x1aa6f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r0, r6, r4, lsr #10 │ │ │ │ + bicseq r0, r6, ip, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b5d9c <__cxa_atexit@plt+0x1aa728> │ │ │ │ @@ -436682,38 +436682,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r0, r6, r0, ror #16 │ │ │ │ + bicseq r0, r6, r8, asr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b5de0 <__cxa_atexit@plt+0x1aa76c> │ │ │ │ ldr r2, [pc, #28] @ 1b5de8 <__cxa_atexit@plt+0x1aa774> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b5e08 <__cxa_atexit@plt+0x1aa794> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b5e28 <__cxa_atexit@plt+0x1aa7b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -436722,15 +436722,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b5e48 <__cxa_atexit@plt+0x1aa7d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - ldrsbeq r0, [r6, #64] @ 0x40 │ │ │ │ + bicseq r0, r6, r8, asr #9 │ │ │ │ biceq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -436772,30 +436772,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1b5f4c <__cxa_atexit@plt+0x1aa8d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1b5f24 <__cxa_atexit@plt+0x1aa8b0> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - bicseq r0, r6, r8, ror #7 │ │ │ │ + bicseq r0, r6, r0, ror #7 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - bicseq r0, r6, ip, asr #7 │ │ │ │ - bicseq r0, r6, r8, lsr r4 │ │ │ │ - bicseq r0, r6, r8, lsr #14 │ │ │ │ + bicseq r0, r6, r4, asr #7 │ │ │ │ + bicseq r0, r6, r0, lsr r4 │ │ │ │ + bicseq r0, r6, r0, lsr #14 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq r0, r6, r4, lsl #14 │ │ │ │ + ldrsheq r0, [r6, #108] @ 0x6c │ │ │ │ biceq r0, r0, ip, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b5fb8 <__cxa_atexit@plt+0x1aa944> │ │ │ │ @@ -436813,27 +436813,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1b5fe4 <__cxa_atexit@plt+0x1aa970> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b5fd8 <__cxa_atexit@plt+0x1aa964> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r6, r0, lsl #6 │ │ │ │ + ldrsheq r0, [r6, #40] @ 0x28 │ │ │ │ @ instruction: 0x01c00598 │ │ │ │ biceq r0, r0, ip, lsr #11 │ │ │ │ - bicseq r0, r6, r0, ror r6 │ │ │ │ bicseq r0, r6, r8, ror #12 │ │ │ │ + bicseq r0, r6, r0, ror #12 │ │ │ │ biceq r0, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b6054 <__cxa_atexit@plt+0x1aa9e0> │ │ │ │ @@ -436852,26 +436852,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1b607c <__cxa_atexit@plt+0x1aaa08> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ strdeq r0, [r0, #48] @ 0x30 │ │ │ │ - bicseq r0, r6, r8, asr #4 │ │ │ │ - bicseq r0, r6, r8, asr #11 │ │ │ │ + bicseq r0, r6, r0, asr #4 │ │ │ │ + bicseq r0, r6, r0, asr #11 │ │ │ │ ldrdeq r0, [r0, #76] @ 0x4c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -436895,26 +436895,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1b6128 <__cxa_atexit@plt+0x1aaab4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1b6110 <__cxa_atexit@plt+0x1aaa9c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - ldrheq r0, [r6, #20] │ │ │ │ + bicseq r0, r6, ip, lsr #3 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - bicseq r0, r6, r4, lsl r5 │ │ │ │ + bicseq r0, r6, ip, lsl #10 │ │ │ │ biceq r0, r0, r0, lsr r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -436940,26 +436940,26 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str r2, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r8, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1b61dc <__cxa_atexit@plt+0x1aab68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1b61c4 <__cxa_atexit@plt+0x1aab50> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - bicseq r0, r6, r8, lsl #2 │ │ │ │ + bicseq r0, r6, r0, lsl #2 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - bicseq r0, r6, r0, ror #8 │ │ │ │ + bicseq r0, r6, r8, asr r4 │ │ │ │ biceq r0, r0, ip, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 1c9834 <__cxa_atexit@plt+0x1be1c0> │ │ │ │ biceq r0, r0, r8, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -436980,25 +436980,25 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r5, [pc, #48] @ 1b6278 <__cxa_atexit@plt+0x1aac04> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - bicseq r0, r6, r4, asr #32 │ │ │ │ - bicseq r0, r6, r4, asr #7 │ │ │ │ + bicseq r0, r6, ip, lsr r0 │ │ │ │ + ldrheq r0, [r6, #60] @ 0x3c │ │ │ │ biceq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b62e8 <__cxa_atexit@plt+0x1aac74> │ │ │ │ @@ -437017,72 +437017,72 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1b6310 <__cxa_atexit@plt+0x1aac9c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0x01bfff98 │ │ │ │ - ldrheq pc, [r5, #244] @ 0xf4 @ │ │ │ │ - bicseq r0, r6, r4, lsr r3 │ │ │ │ + bicseq pc, r5, ip, lsr #31 │ │ │ │ + bicseq r0, r6, ip, lsr #6 │ │ │ │ strheq r0, [r0, #16] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1175278 <__cxa_atexit@plt+0x1169c04> │ │ │ │ + b 1175274 <__cxa_atexit@plt+0x1169c00> │ │ │ │ biceq r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b6364 <__cxa_atexit@plt+0x1aacf0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1b636c <__cxa_atexit@plt+0x1aacf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 47c824 <__cxa_atexit@plt+0x4711b0> │ │ │ │ + b 2c2908 <__cxa_atexit@plt+0x2b7294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r5, r0, lsr #30 │ │ │ │ + bicseq pc, r5, r8, lsl pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b63a4 <__cxa_atexit@plt+0x1aad30> │ │ │ │ ldr r2, [pc, #28] @ 1b63ac <__cxa_atexit@plt+0x1aad38> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b63cc <__cxa_atexit@plt+0x1aad58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b63ec <__cxa_atexit@plt+0x1aad78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -437091,15 +437091,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b640c <__cxa_atexit@plt+0x1aad98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq pc, r5, ip, lsl #30 │ │ │ │ + bicseq pc, r5, r4, lsl #30 │ │ │ │ biceq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b6490 <__cxa_atexit@plt+0x1aae1c> │ │ │ │ @@ -437123,27 +437123,27 @@ │ │ │ │ str r2, [r2, #16] │ │ │ │ ldr r0, [pc, #64] @ 1b64bc <__cxa_atexit@plt+0x1aae48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0x01bffda4 │ │ │ │ - bicseq pc, r5, r8, lsl lr @ │ │ │ │ - @ instruction: 0x01d60190 │ │ │ │ + bicseq pc, r5, r0, lsl lr @ │ │ │ │ + bicseq r0, r6, r8, lsl #3 │ │ │ │ @ instruction: 0x01bff848 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1b6538 <__cxa_atexit@plt+0x1aaec4> │ │ │ │ @@ -437172,15 +437172,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r5, r8, lsl #27 │ │ │ │ + bicseq pc, r5, r0, lsl #27 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0x01bff7ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -437279,17 +437279,17 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0x01bff634 │ │ │ │ @ instruction: 0xffff94a8 │ │ │ │ @ instruction: 0xffff8ec4 │ │ │ │ @ instruction: 0xffff9078 │ │ │ │ @ instruction: 0xffff8f3c │ │ │ │ - bicseq pc, r5, r4, lsr #27 │ │ │ │ - bicseq pc, r5, r0, lsl #27 │ │ │ │ - bicseq pc, r5, r4, lsl #29 │ │ │ │ + @ instruction: 0x01d5fd9c │ │ │ │ + bicseq pc, r5, r8, ror sp @ │ │ │ │ + bicseq pc, r5, ip, ror lr @ │ │ │ │ @ instruction: 0x01bff600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b679c <__cxa_atexit@plt+0x1ab128> │ │ │ │ @@ -437330,15 +437330,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - bicseq pc, r5, r0, lsr fp @ │ │ │ │ + bicseq pc, r5, r8, lsr #22 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0x01bffd8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -437366,33 +437366,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1b689c <__cxa_atexit@plt+0x1ab228> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1b68a0 <__cxa_atexit@plt+0x1ab22c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b6894 <__cxa_atexit@plt+0x1ab220> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - bicseq pc, r5, r8, ror #20 │ │ │ │ + bicseq pc, r5, r0, ror #20 │ │ │ │ @ instruction: 0x01bffce4 │ │ │ │ @ instruction: 0x01bffd04 │ │ │ │ - bicseq pc, r5, r8, asr #27 │ │ │ │ bicseq pc, r5, r0, asr #27 │ │ │ │ + ldrheq pc, [r5, #216] @ 0xd8 @ │ │ │ │ @ instruction: 0x01bff4a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b68c4 <__cxa_atexit@plt+0x1ab250> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ @@ -437424,26 +437424,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1b696c <__cxa_atexit@plt+0x1ab2f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1b6954 <__cxa_atexit@plt+0x1ab2e0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - bicseq pc, r5, ip, ror #18 │ │ │ │ + bicseq pc, r5, r4, ror #18 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldrsbeq pc, [r5, #192] @ 0xc0 @ │ │ │ │ + bicseq pc, r5, r8, asr #25 │ │ │ │ @ instruction: 0x01bffbec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b69e4 <__cxa_atexit@plt+0x1ab370> │ │ │ │ @@ -437464,72 +437464,72 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1b6a0c <__cxa_atexit@plt+0x1ab398> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - bicseq pc, r5, r8, asr #17 │ │ │ │ + bicseq pc, r5, r0, asr #17 │ │ │ │ @ instruction: 0x01bff7d0 │ │ │ │ - bicseq pc, r5, r8, lsr ip @ │ │ │ │ + bicseq pc, r5, r0, lsr ip @ │ │ │ │ @ instruction: 0x01bffab4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1175278 <__cxa_atexit@plt+0x1169c04> │ │ │ │ + b 1175274 <__cxa_atexit@plt+0x1169c00> │ │ │ │ @ instruction: 0x01bffa80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b6a60 <__cxa_atexit@plt+0x1ab3ec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1b6a68 <__cxa_atexit@plt+0x1ab3f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 47c824 <__cxa_atexit@plt+0x4711b0> │ │ │ │ + b 2c2908 <__cxa_atexit@plt+0x2b7294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r5, r4, lsr #16 │ │ │ │ + bicseq pc, r5, ip, lsl r8 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b6aa0 <__cxa_atexit@plt+0x1ab42c> │ │ │ │ ldr r2, [pc, #28] @ 1b6aa8 <__cxa_atexit@plt+0x1ab434> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b6ac8 <__cxa_atexit@plt+0x1ab454> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b6ae8 <__cxa_atexit@plt+0x1ab474> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -437538,15 +437538,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b6b08 <__cxa_atexit@plt+0x1ab494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq pc, r5, r0, lsl r8 @ │ │ │ │ + bicseq pc, r5, r8, lsl #16 │ │ │ │ @ instruction: 0x01bff9ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b6b8c <__cxa_atexit@plt+0x1ab518> │ │ │ │ @@ -437570,42 +437570,42 @@ │ │ │ │ str r2, [r2, #16] │ │ │ │ ldr r0, [pc, #64] @ 1b6bb8 <__cxa_atexit@plt+0x1ab544> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0x01bff5e8 │ │ │ │ - bicseq pc, r5, ip, lsl r7 @ │ │ │ │ - @ instruction: 0x01d5fa94 │ │ │ │ + bicseq pc, r5, r4, lsl r7 @ │ │ │ │ + bicseq pc, r5, ip, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b6bec <__cxa_atexit@plt+0x1ab578> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1b6bf4 <__cxa_atexit@plt+0x1ab580> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b db99e0 <__cxa_atexit@plt+0xdae36c> │ │ │ │ + b f168a4 <__cxa_atexit@plt+0xf0b230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d5f698 │ │ │ │ + @ instruction: 0x01d5f690 │ │ │ │ @ instruction: 0x01bff964 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b6c78 <__cxa_atexit@plt+0x1ab604> │ │ │ │ @@ -437629,33 +437629,33 @@ │ │ │ │ ldr r9, [pc, #88] @ 1b6cb8 <__cxa_atexit@plt+0x1ab644> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ ldr r2, [pc, #80] @ 1b6cbc <__cxa_atexit@plt+0x1ab648> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b6cb0 <__cxa_atexit@plt+0x1ab63c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - bicseq pc, r5, r0, asr #12 │ │ │ │ + bicseq pc, r5, r8, lsr r6 @ │ │ │ │ @ instruction: 0x01bff9ac │ │ │ │ @ instruction: 0x01bff9f8 │ │ │ │ @ instruction: 0x01bfecd4 │ │ │ │ - bicseq pc, r5, r0, lsr #19 │ │ │ │ + @ instruction: 0x01d5f998 │ │ │ │ @ instruction: 0x01bff89c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b6d2c <__cxa_atexit@plt+0x1ab6b8> │ │ │ │ @@ -437674,49 +437674,49 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1b6d54 <__cxa_atexit@plt+0x1ab6e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x01bff3d4 │ │ │ │ - bicseq pc, r5, r0, ror r5 @ │ │ │ │ - ldrsheq pc, [r5, #128] @ 0x80 @ │ │ │ │ + bicseq pc, r5, r8, ror #10 │ │ │ │ + bicseq pc, r5, r8, ror #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b6d8c <__cxa_atexit@plt+0x1ab718> │ │ │ │ ldr r2, [pc, #28] @ 1b6d94 <__cxa_atexit@plt+0x1ab720> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b6db4 <__cxa_atexit@plt+0x1ab740> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b6dd4 <__cxa_atexit@plt+0x1ab760> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -437725,30 +437725,30 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b6df4 <__cxa_atexit@plt+0x1ab780> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq pc, r5, r4, lsr #10 │ │ │ │ + bicseq pc, r5, ip, lsl r5 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b6e28 <__cxa_atexit@plt+0x1ab7b4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1b6e30 <__cxa_atexit@plt+0x1ab7bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b db99e0 <__cxa_atexit@plt+0xdae36c> │ │ │ │ + b f168a4 <__cxa_atexit@plt+0xf0b230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r5, ip, asr r4 @ │ │ │ │ + bicseq pc, r5, r4, asr r4 @ │ │ │ │ @ instruction: 0x01bff728 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b6eb4 <__cxa_atexit@plt+0x1ab840> │ │ │ │ @@ -437772,33 +437772,33 @@ │ │ │ │ ldr r9, [pc, #88] @ 1b6ef4 <__cxa_atexit@plt+0x1ab880> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ ldr r2, [pc, #80] @ 1b6ef8 <__cxa_atexit@plt+0x1ab884> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b6eec <__cxa_atexit@plt+0x1ab878> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - bicseq pc, r5, r4, lsl #8 │ │ │ │ + ldrsheq pc, [r5, #60] @ 0x3c @ │ │ │ │ @ instruction: 0x01bff760 │ │ │ │ @ instruction: 0x01bff7ac │ │ │ │ @ instruction: 0x01bfeba8 │ │ │ │ - bicseq pc, r5, r4, ror #14 │ │ │ │ + bicseq pc, r5, ip, asr r7 @ │ │ │ │ @ instruction: 0x01bff660 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b6f64 <__cxa_atexit@plt+0x1ab8f0> │ │ │ │ @@ -437816,27 +437816,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1b6f90 <__cxa_atexit@plt+0x1ab91c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b6f84 <__cxa_atexit@plt+0x1ab910> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r5, r4, asr r3 @ │ │ │ │ + bicseq pc, r5, ip, asr #6 │ │ │ │ @ instruction: 0x01bff5dc │ │ │ │ @ instruction: 0x01bff620 │ │ │ │ - bicseq pc, r5, r4, asr #13 │ │ │ │ - bicseq pc, r5, r4, lsl #11 │ │ │ │ + ldrheq pc, [r5, #108] @ 0x6c @ │ │ │ │ + bicseq pc, r5, ip, ror r5 @ │ │ │ │ @ instruction: 0x01bff5c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b7000 <__cxa_atexit@plt+0x1ab98c> │ │ │ │ @@ -437855,26 +437855,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1b7028 <__cxa_atexit@plt+0x1ab9b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0x01bff054 │ │ │ │ - @ instruction: 0x01d5f29c │ │ │ │ - bicseq pc, r5, ip, lsl r6 @ │ │ │ │ + @ instruction: 0x01d5f294 │ │ │ │ + bicseq pc, r5, r4, lsl r6 @ │ │ │ │ @ instruction: 0x01bff530 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b70a4 <__cxa_atexit@plt+0x1aba30> │ │ │ │ @@ -437896,26 +437896,26 @@ │ │ │ │ str r1, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #12]! │ │ │ │ ldr r5, [pc, #52] @ 1b70cc <__cxa_atexit@plt+0x1aba58> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - bicseq pc, r5, ip, lsl #4 │ │ │ │ + bicseq pc, r5, r4, lsl #4 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - bicseq pc, r5, r4, ror r5 @ │ │ │ │ + bicseq pc, r5, ip, ror #10 │ │ │ │ @ instruction: 0x01bff488 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b7100 <__cxa_atexit@plt+0x1aba8c> │ │ │ │ @@ -437995,17 +437995,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r5, r8, ror r0 @ │ │ │ │ + bicseq pc, r5, r0, ror r0 @ │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - bicseq pc, r5, ip, lsr #1 │ │ │ │ + bicseq pc, r5, r4, lsr #1 │ │ │ │ @ instruction: 0x01bff324 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b72c0 <__cxa_atexit@plt+0x1abc4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -438046,17 +438046,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0x01bfeda0 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - bicseq pc, r5, r8, lsr #7 │ │ │ │ - bicseq pc, r5, r4, lsl r0 @ │ │ │ │ - @ instruction: 0x01d5f39c │ │ │ │ + bicseq pc, r5, r0, lsr #7 │ │ │ │ + bicseq pc, r5, ip │ │ │ │ + @ instruction: 0x01d5f394 │ │ │ │ @ instruction: 0x01bff258 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b7330 <__cxa_atexit@plt+0x1abcbc> │ │ │ │ ldr r3, [pc, #48] @ 1b7354 <__cxa_atexit@plt+0x1abce0> │ │ │ │ @@ -438104,17 +438104,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r5, r4, asr #29 │ │ │ │ + ldrheq lr, [r5, #236] @ 0xec │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - ldrsheq lr, [r5, #228] @ 0xe4 │ │ │ │ + bicseq lr, r5, ip, ror #29 │ │ │ │ @ instruction: 0x01bff170 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b7418 <__cxa_atexit@plt+0x1abda4> │ │ │ │ ldr r3, [pc, #48] @ 1b743c <__cxa_atexit@plt+0x1abdc8> │ │ │ │ @@ -438189,28 +438189,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r5, r8, ror sp │ │ │ │ + bicseq lr, r5, r0, ror sp │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01d5f194 │ │ │ │ + bicseq pc, r5, ip, lsl #3 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ - ldrheq lr, [r5, #208] @ 0xd0 │ │ │ │ + bicseq lr, r5, r8, lsr #27 │ │ │ │ @ instruction: 0x01bfef98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b756c <__cxa_atexit@plt+0x1abef8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01bfef64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -438249,17 +438249,17 @@ │ │ │ │ mov r6, #20 │ │ │ │ b 1b7614 <__cxa_atexit@plt+0x1abfa0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff444 │ │ │ │ - bicseq lr, r5, r0, lsr #25 │ │ │ │ + @ instruction: 0x01d5ec98 │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ - bicseq lr, r5, r4, ror #25 │ │ │ │ + ldrsbeq lr, [r5, #204] @ 0xcc │ │ │ │ @ instruction: 0x01bfef2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ @@ -438288,17 +438288,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r5, r4, ror #23 │ │ │ │ + ldrsbeq lr, [r5, #188] @ 0xbc │ │ │ │ @ instruction: 0xfffff310 │ │ │ │ - bicseq lr, r5, ip, lsl ip │ │ │ │ + bicseq lr, r5, r4, lsl ip │ │ │ │ @ instruction: 0x01bfee90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1b76f8 <__cxa_atexit@plt+0x1ac084> │ │ │ │ ldr r3, [pc, #36] @ 1b7710 <__cxa_atexit@plt+0x1ac09c> │ │ │ │ @@ -438307,15 +438307,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 1b770c <__cxa_atexit@plt+0x1ac098> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r5, r8, lsl #23 │ │ │ │ + bicseq lr, r5, r0, lsl #23 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01bfee48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ @@ -438402,31 +438402,31 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 1b787c <__cxa_atexit@plt+0x1ac208> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r5, r4, lsr #20 │ │ │ │ + bicseq lr, r5, ip, lsl sl │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0x01bfeb90 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - bicseq lr, r5, r8, asr #27 │ │ │ │ + bicseq lr, r5, r0, asr #27 │ │ │ │ @ instruction: 0xffffe214 │ │ │ │ - bicseq lr, r5, r4, lsl #22 │ │ │ │ + ldrsheq lr, [r5, #172] @ 0xac │ │ │ │ @ instruction: 0xffffeaa8 │ │ │ │ - bicseq lr, r5, r8, lsr #21 │ │ │ │ + bicseq lr, r5, r0, lsr #21 │ │ │ │ @ instruction: 0x01bfec68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b78cc <__cxa_atexit@plt+0x1ac258> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01bfec34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -438465,17 +438465,17 @@ │ │ │ │ mov r6, #20 │ │ │ │ b 1b7974 <__cxa_atexit@plt+0x1ac300> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffe9e8 │ │ │ │ - bicseq lr, r5, r0, asr #18 │ │ │ │ + bicseq lr, r5, r8, lsr r9 │ │ │ │ @ instruction: 0xffffeb18 │ │ │ │ - bicseq lr, r5, r4, lsl #19 │ │ │ │ + bicseq lr, r5, ip, ror r9 │ │ │ │ @ instruction: 0x01bfebcc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b79bc <__cxa_atexit@plt+0x1ac348> │ │ │ │ ldr r7, [pc, #116] @ 1b7a24 <__cxa_atexit@plt+0x1ac3b0> │ │ │ │ @@ -438505,17 +438505,17 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq lr, [r5, #136] @ 0x88 │ │ │ │ + ldrsbeq lr, [r5, #128] @ 0x80 │ │ │ │ @ instruction: 0xffffe760 │ │ │ │ - @ instruction: 0x01d5e898 │ │ │ │ + @ instruction: 0x01d5e890 │ │ │ │ @ instruction: 0x01bfeb28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -438526,23 +438526,23 @@ │ │ │ │ ldr r2, [pc, #48] @ 1b7a94 <__cxa_atexit@plt+0x1ac420> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #40] @ 1b7a98 <__cxa_atexit@plt+0x1ac424> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r7, [pc, #24] @ 1b7a9c <__cxa_atexit@plt+0x1ac428> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bfeb04 │ │ │ │ - bicseq lr, r5, r8, lsr #23 │ │ │ │ - bicseq lr, r5, r8, ror #20 │ │ │ │ + bicseq lr, r5, r0, lsr #23 │ │ │ │ + bicseq lr, r5, r0, ror #20 │ │ │ │ @ instruction: 0x01bfead0 │ │ │ │ @ instruction: 0x01bfe268 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b7b74 <__cxa_atexit@plt+0x1ac500> │ │ │ │ @@ -438601,23 +438601,23 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1b7ba8 <__cxa_atexit@plt+0x1ac534> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r5, ip, lsr #15 │ │ │ │ + bicseq lr, r5, r4, lsr #15 │ │ │ │ @ instruction: 0x01bfe17c │ │ │ │ @ instruction: 0xffff7fdc │ │ │ │ @ instruction: 0xffff79f8 │ │ │ │ @ instruction: 0xffff7bac │ │ │ │ @ instruction: 0xffff7a70 │ │ │ │ - ldrsbeq lr, [r5, #136] @ 0x88 │ │ │ │ - ldrheq lr, [r5, #132] @ 0x84 │ │ │ │ - ldrheq lr, [r5, #152] @ 0x98 │ │ │ │ + ldrsbeq lr, [r5, #128] @ 0x80 │ │ │ │ + bicseq lr, r5, ip, lsr #17 │ │ │ │ + ldrheq lr, [r5, #144] @ 0x90 │ │ │ │ @ instruction: 0x01bfe994 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b7c54 <__cxa_atexit@plt+0x1ac5e0> │ │ │ │ @@ -438644,33 +438644,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1b7c94 <__cxa_atexit@plt+0x1ac620> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1b7c98 <__cxa_atexit@plt+0x1ac624> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b7c8c <__cxa_atexit@plt+0x1ac618> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - bicseq lr, r5, r0, ror r6 │ │ │ │ + bicseq lr, r5, r8, ror #12 │ │ │ │ @ instruction: 0x01bfe8ec │ │ │ │ @ instruction: 0x01bfe90c │ │ │ │ - ldrsbeq lr, [r5, #144] @ 0x90 │ │ │ │ bicseq lr, r5, r8, asr #19 │ │ │ │ + bicseq lr, r5, r0, asr #19 │ │ │ │ @ instruction: 0x01bfe074 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b7ce8 <__cxa_atexit@plt+0x1ac674> │ │ │ │ ldr r2, [pc, #52] @ 1b7cf0 <__cxa_atexit@plt+0x1ac67c> │ │ │ │ @@ -438685,29 +438685,29 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq lr, r5, ip, lsr #11 │ │ │ │ - @ instruction: 0x01d5e59c │ │ │ │ + bicseq lr, r5, r4, lsr #11 │ │ │ │ + @ instruction: 0x01d5e594 │ │ │ │ @ instruction: 0x01bfe014 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b7d28 <__cxa_atexit@plt+0x1ac6b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b7d2c <__cxa_atexit@plt+0x1ac6b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq lr, r5, ip, asr r5 │ │ │ │ + bicseq lr, r5, r4, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b7d64 <__cxa_atexit@plt+0x1ac6f0> │ │ │ │ @@ -438716,38 +438716,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - @ instruction: 0x01d5e898 │ │ │ │ + @ instruction: 0x01d5e890 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b7da8 <__cxa_atexit@plt+0x1ac734> │ │ │ │ ldr r2, [pc, #28] @ 1b7db0 <__cxa_atexit@plt+0x1ac73c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b7dd0 <__cxa_atexit@plt+0x1ac75c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b7df0 <__cxa_atexit@plt+0x1ac77c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -438756,15 +438756,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b7e10 <__cxa_atexit@plt+0x1ac79c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq lr, r5, r8, lsl #10 │ │ │ │ + bicseq lr, r5, r0, lsl #10 │ │ │ │ @ instruction: 0x01bfe748 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -438806,30 +438806,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1b7f14 <__cxa_atexit@plt+0x1ac8a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1b7eec <__cxa_atexit@plt+0x1ac878> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - bicseq lr, r5, r0, lsr #8 │ │ │ │ + bicseq lr, r5, r8, lsl r4 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - bicseq lr, r5, r4, lsl #8 │ │ │ │ - bicseq lr, r5, r0, ror r4 │ │ │ │ - bicseq lr, r5, r0, ror #14 │ │ │ │ + ldrsheq lr, [r5, #60] @ 0x3c │ │ │ │ + bicseq lr, r5, r8, ror #8 │ │ │ │ + bicseq lr, r5, r8, asr r7 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq lr, r5, ip, lsr r7 │ │ │ │ + bicseq lr, r5, r4, lsr r7 │ │ │ │ @ instruction: 0x01bfe644 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b7f80 <__cxa_atexit@plt+0x1ac90c> │ │ │ │ @@ -438847,27 +438847,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1b7fac <__cxa_atexit@plt+0x1ac938> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b7fa0 <__cxa_atexit@plt+0x1ac92c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r5, r8, lsr r3 │ │ │ │ + bicseq lr, r5, r0, lsr r3 │ │ │ │ @ instruction: 0x01bfe5b0 │ │ │ │ @ instruction: 0x01bfe5f4 │ │ │ │ - bicseq lr, r5, r8, lsr #13 │ │ │ │ - bicseq lr, r5, r4, ror r6 │ │ │ │ + bicseq lr, r5, r0, lsr #13 │ │ │ │ + bicseq lr, r5, ip, ror #12 │ │ │ │ @ instruction: 0x01bfe574 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b8038 <__cxa_atexit@plt+0x1ac9c4> │ │ │ │ ldr r2, [pc, #112] @ 1b8040 <__cxa_atexit@plt+0x1ac9cc> │ │ │ │ @@ -438897,15 +438897,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 1b804c <__cxa_atexit@plt+0x1ac9d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01d5e298 │ │ │ │ + @ instruction: 0x01d5e290 │ │ │ │ @ instruction: 0x01bfe46c │ │ │ │ @ instruction: 0x01bfe460 │ │ │ │ @ instruction: 0x01bfe440 │ │ │ │ @ instruction: 0x01bfe434 │ │ │ │ @ instruction: 0x01bfe4cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -438930,25 +438930,25 @@ │ │ │ │ bhi 1b80cc <__cxa_atexit@plt+0x1aca58> │ │ │ │ ldr r2, [pc, #28] @ 1b80d4 <__cxa_atexit@plt+0x1aca60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b80f4 <__cxa_atexit@plt+0x1aca80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b8114 <__cxa_atexit@plt+0x1acaa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -438957,15 +438957,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b8134 <__cxa_atexit@plt+0x1acac0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq lr, r5, r4, ror #3 │ │ │ │ + ldrsbeq lr, [r5, #28] │ │ │ │ @ instruction: 0x01bfe424 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -438997,28 +438997,28 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str lr, [sl, #32] │ │ │ │ str r2, [sl, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #60] @ 1b8208 <__cxa_atexit@plt+0x1acb94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1b81e8 <__cxa_atexit@plt+0x1acb74> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - ldrsheq lr, [r5, #4] │ │ │ │ + bicseq lr, r5, ip, ror #1 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - bicseq lr, r5, r0, ror r4 │ │ │ │ - bicseq lr, r5, r0, asr #8 │ │ │ │ + bicseq lr, r5, r8, ror #8 │ │ │ │ + bicseq lr, r5, r8, lsr r4 │ │ │ │ @ instruction: 0x01bfe350 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -439044,26 +439044,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r8, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1b82bc <__cxa_atexit@plt+0x1acc48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1b82a4 <__cxa_atexit@plt+0x1acc30> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - bicseq lr, r5, r8, lsr #32 │ │ │ │ + bicseq lr, r5, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - bicseq lr, r5, r0, lsl #7 │ │ │ │ + bicseq lr, r5, r8, ror r3 │ │ │ │ @ instruction: 0x01bfe29c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b8328 <__cxa_atexit@plt+0x1accb4> │ │ │ │ @@ -439081,27 +439081,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1b8354 <__cxa_atexit@plt+0x1acce0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b8348 <__cxa_atexit@plt+0x1accd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d5df90 │ │ │ │ + bicseq sp, r5, r8, lsl #31 │ │ │ │ @ instruction: 0x01bfe228 │ │ │ │ @ instruction: 0x01bfe23c │ │ │ │ - bicseq lr, r5, r0, lsl #6 │ │ │ │ ldrsheq lr, [r5, #40] @ 0x28 │ │ │ │ + ldrsheq lr, [r5, #32] │ │ │ │ @ instruction: 0x01bfd9b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b842c <__cxa_atexit@plt+0x1acdb8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -439159,23 +439159,23 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1b8460 <__cxa_atexit@plt+0x1acdec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsheq sp, [r5, #228] @ 0xe4 │ │ │ │ + bicseq sp, r5, ip, ror #29 │ │ │ │ @ instruction: 0x01bfd8c4 │ │ │ │ @ instruction: 0xffff7724 │ │ │ │ @ instruction: 0xffff7140 │ │ │ │ @ instruction: 0xffff72f4 │ │ │ │ @ instruction: 0xffff71b8 │ │ │ │ - bicseq lr, r5, r0, lsr #32 │ │ │ │ - ldrsheq sp, [r5, #252] @ 0xfc │ │ │ │ - bicseq lr, r5, r0, lsl #2 │ │ │ │ + bicseq lr, r5, r8, lsl r0 │ │ │ │ + ldrsheq sp, [r5, #244] @ 0xf4 │ │ │ │ + ldrsheq lr, [r5, #8] │ │ │ │ ldrsbeq lr, [pc, ip]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b850c <__cxa_atexit@plt+0x1ace98> │ │ │ │ @@ -439202,33 +439202,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1b854c <__cxa_atexit@plt+0x1aced8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1b8550 <__cxa_atexit@plt+0x1acedc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b8544 <__cxa_atexit@plt+0x1aced0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - ldrheq sp, [r5, #216] @ 0xd8 │ │ │ │ + ldrheq sp, [r5, #208] @ 0xd0 │ │ │ │ @ instruction: 0x01bfe034 │ │ │ │ @ instruction: 0x01bfe054 │ │ │ │ - bicseq lr, r5, r8, lsl r1 │ │ │ │ bicseq lr, r5, r0, lsl r1 │ │ │ │ + bicseq lr, r5, r8, lsl #2 │ │ │ │ @ instruction: 0x01bfd7bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b85a0 <__cxa_atexit@plt+0x1acf2c> │ │ │ │ ldr r2, [pc, #52] @ 1b85a8 <__cxa_atexit@plt+0x1acf34> │ │ │ │ @@ -439243,29 +439243,29 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrsheq sp, [r5, #196] @ 0xc4 │ │ │ │ - bicseq sp, r5, r4, ror #25 │ │ │ │ + bicseq sp, r5, ip, ror #25 │ │ │ │ + ldrsbeq sp, [r5, #204] @ 0xcc │ │ │ │ @ instruction: 0x01bfd75c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b85e0 <__cxa_atexit@plt+0x1acf6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1b85e4 <__cxa_atexit@plt+0x1acf70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq sp, r5, r4, lsr #25 │ │ │ │ + @ instruction: 0x01d5dc9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b861c <__cxa_atexit@plt+0x1acfa8> │ │ │ │ @@ -439274,38 +439274,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq sp, r5, r0, ror #31 │ │ │ │ + ldrsbeq sp, [r5, #248] @ 0xf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b8660 <__cxa_atexit@plt+0x1acfec> │ │ │ │ ldr r2, [pc, #28] @ 1b8668 <__cxa_atexit@plt+0x1acff4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b8688 <__cxa_atexit@plt+0x1ad014> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b86a8 <__cxa_atexit@plt+0x1ad034> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -439314,15 +439314,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b86c8 <__cxa_atexit@plt+0x1ad054> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq sp, r5, r0, asr ip │ │ │ │ + bicseq sp, r5, r8, asr #24 │ │ │ │ @ instruction: 0x01bfde90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -439364,30 +439364,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1b87cc <__cxa_atexit@plt+0x1ad158> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1b87a4 <__cxa_atexit@plt+0x1ad130> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - bicseq sp, r5, r8, ror #22 │ │ │ │ + bicseq sp, r5, r0, ror #22 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - bicseq sp, r5, ip, asr #22 │ │ │ │ - ldrheq sp, [r5, #184] @ 0xb8 │ │ │ │ - bicseq sp, r5, r8, lsr #29 │ │ │ │ + bicseq sp, r5, r4, asr #22 │ │ │ │ + ldrheq sp, [r5, #176] @ 0xb0 │ │ │ │ + bicseq sp, r5, r0, lsr #29 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq sp, r5, r4, lsl #29 │ │ │ │ + bicseq sp, r5, ip, ror lr │ │ │ │ @ instruction: 0x01bfdd8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b8838 <__cxa_atexit@plt+0x1ad1c4> │ │ │ │ @@ -439405,27 +439405,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1b8864 <__cxa_atexit@plt+0x1ad1f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b8858 <__cxa_atexit@plt+0x1ad1e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r5, r0, lsl #21 │ │ │ │ + bicseq sp, r5, r8, ror sl │ │ │ │ @ instruction: 0x01bfdd18 │ │ │ │ @ instruction: 0x01bfdd2c │ │ │ │ - ldrsheq sp, [r5, #208] @ 0xd0 │ │ │ │ bicseq sp, r5, r8, ror #27 │ │ │ │ + bicseq sp, r5, r0, ror #27 │ │ │ │ @ instruction: 0x01bfdcf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b88d4 <__cxa_atexit@plt+0x1ad260> │ │ │ │ @@ -439444,26 +439444,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1b88fc <__cxa_atexit@plt+0x1ad288> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0x01bfdb70 │ │ │ │ - bicseq sp, r5, r8, asr #19 │ │ │ │ - bicseq sp, r5, r8, asr #26 │ │ │ │ + bicseq sp, r5, r0, asr #19 │ │ │ │ + bicseq sp, r5, r0, asr #26 │ │ │ │ @ instruction: 0x01bfdc5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -439487,26 +439487,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1b89a8 <__cxa_atexit@plt+0x1ad334> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1b8990 <__cxa_atexit@plt+0x1ad31c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - bicseq sp, r5, r4, lsr r9 │ │ │ │ + bicseq sp, r5, ip, lsr #18 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0x01d5dc94 │ │ │ │ + bicseq sp, r5, ip, lsl #25 │ │ │ │ @ instruction: 0x01bfdbb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -439532,26 +439532,26 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str r2, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r8, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1b8a5c <__cxa_atexit@plt+0x1ad3e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1b8a44 <__cxa_atexit@plt+0x1ad3d0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - bicseq sp, r5, r8, lsl #17 │ │ │ │ + bicseq sp, r5, r0, lsl #17 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - bicseq sp, r5, r0, ror #23 │ │ │ │ + ldrsbeq sp, [r5, #184] @ 0xb8 │ │ │ │ @ instruction: 0x01bfdafc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 1c7e28 <__cxa_atexit@plt+0x1bc7b4> │ │ │ │ @ instruction: 0x01bfdae8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -439572,25 +439572,25 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r5, [pc, #48] @ 1b8af8 <__cxa_atexit@plt+0x1ad484> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - bicseq sp, r5, r4, asr #15 │ │ │ │ - bicseq sp, r5, r4, asr #22 │ │ │ │ + ldrheq sp, [r5, #124] @ 0x7c │ │ │ │ + bicseq sp, r5, ip, lsr fp │ │ │ │ @ instruction: 0x01bfda60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b8b68 <__cxa_atexit@plt+0x1ad4f4> │ │ │ │ @@ -439609,72 +439609,72 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1b8b90 <__cxa_atexit@plt+0x1ad51c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0x01bfd718 │ │ │ │ - bicseq sp, r5, r4, lsr r7 │ │ │ │ - ldrheq sp, [r5, #164] @ 0xa4 │ │ │ │ + bicseq sp, r5, ip, lsr #14 │ │ │ │ + bicseq sp, r5, ip, lsr #21 │ │ │ │ @ instruction: 0x01bfd930 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1175278 <__cxa_atexit@plt+0x1169c04> │ │ │ │ + b 1175274 <__cxa_atexit@plt+0x1169c00> │ │ │ │ @ instruction: 0x01bfd8fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b8be4 <__cxa_atexit@plt+0x1ad570> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1b8bec <__cxa_atexit@plt+0x1ad578> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 47c824 <__cxa_atexit@plt+0x4711b0> │ │ │ │ + b 2c2908 <__cxa_atexit@plt+0x2b7294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r5, r0, lsr #13 │ │ │ │ + @ instruction: 0x01d5d698 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b8c24 <__cxa_atexit@plt+0x1ad5b0> │ │ │ │ ldr r2, [pc, #28] @ 1b8c2c <__cxa_atexit@plt+0x1ad5b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b8c4c <__cxa_atexit@plt+0x1ad5d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b8c6c <__cxa_atexit@plt+0x1ad5f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -439683,15 +439683,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b8c8c <__cxa_atexit@plt+0x1ad618> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq sp, r5, ip, lsl #13 │ │ │ │ + bicseq sp, r5, r4, lsl #13 │ │ │ │ @ instruction: 0x01bfd864 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b8d10 <__cxa_atexit@plt+0x1ad69c> │ │ │ │ @@ -439715,27 +439715,27 @@ │ │ │ │ str r2, [r2, #16] │ │ │ │ ldr r0, [pc, #64] @ 1b8d3c <__cxa_atexit@plt+0x1ad6c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0x01bfd524 │ │ │ │ - @ instruction: 0x01d5d598 │ │ │ │ - bicseq sp, r5, r0, lsl r9 │ │ │ │ + @ instruction: 0x01d5d590 │ │ │ │ + bicseq sp, r5, r8, lsl #18 │ │ │ │ @ instruction: 0x01bfcfc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1b8db8 <__cxa_atexit@plt+0x1ad744> │ │ │ │ @@ -439764,15 +439764,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r5, r8, lsl #10 │ │ │ │ + bicseq sp, r5, r0, lsl #10 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0x01bfcf2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -439871,17 +439871,17 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0x01bfcdb4 │ │ │ │ @ instruction: 0xffff6c28 │ │ │ │ @ instruction: 0xffff6644 │ │ │ │ @ instruction: 0xffff67f8 │ │ │ │ @ instruction: 0xffff66bc │ │ │ │ - bicseq sp, r5, r4, lsr #10 │ │ │ │ - bicseq sp, r5, r0, lsl #10 │ │ │ │ - bicseq sp, r5, r4, lsl #12 │ │ │ │ + bicseq sp, r5, ip, lsl r5 │ │ │ │ + ldrsheq sp, [r5, #72] @ 0x48 │ │ │ │ + ldrsheq sp, [r5, #92] @ 0x5c │ │ │ │ @ instruction: 0x01bfcd80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b901c <__cxa_atexit@plt+0x1ad9a8> │ │ │ │ @@ -439922,15 +439922,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - ldrheq sp, [r5, #32] │ │ │ │ + bicseq sp, r5, r8, lsr #5 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0x01bfd50c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -439958,33 +439958,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1b911c <__cxa_atexit@plt+0x1adaa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1b9120 <__cxa_atexit@plt+0x1adaac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b9114 <__cxa_atexit@plt+0x1adaa0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - bicseq sp, r5, r8, ror #3 │ │ │ │ + bicseq sp, r5, r0, ror #3 │ │ │ │ @ instruction: 0x01bfd464 │ │ │ │ @ instruction: 0x01bfd484 │ │ │ │ - bicseq sp, r5, r8, asr #10 │ │ │ │ bicseq sp, r5, r0, asr #10 │ │ │ │ + bicseq sp, r5, r8, lsr r5 │ │ │ │ @ instruction: 0x01bfcc10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b9144 <__cxa_atexit@plt+0x1adad0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ @@ -440016,26 +440016,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1b91ec <__cxa_atexit@plt+0x1adb78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1b91d4 <__cxa_atexit@plt+0x1adb60> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - bicseq sp, r5, ip, ror #1 │ │ │ │ + bicseq sp, r5, r4, ror #1 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - bicseq sp, r5, r0, asr r4 │ │ │ │ + bicseq sp, r5, r8, asr #8 │ │ │ │ @ instruction: 0x01bfd36c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b9264 <__cxa_atexit@plt+0x1adbf0> │ │ │ │ @@ -440056,72 +440056,72 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1b928c <__cxa_atexit@plt+0x1adc18> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - bicseq sp, r5, r8, asr #32 │ │ │ │ + bicseq sp, r5, r0, asr #32 │ │ │ │ @ instruction: 0x01bfcf50 │ │ │ │ - ldrheq sp, [r5, #56] @ 0x38 │ │ │ │ + ldrheq sp, [r5, #48] @ 0x30 │ │ │ │ @ instruction: 0x01bfd234 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1175278 <__cxa_atexit@plt+0x1169c04> │ │ │ │ + b 1175274 <__cxa_atexit@plt+0x1169c00> │ │ │ │ @ instruction: 0x01bfd200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b92e0 <__cxa_atexit@plt+0x1adc6c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1b92e8 <__cxa_atexit@plt+0x1adc74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 47c824 <__cxa_atexit@plt+0x4711b0> │ │ │ │ + b 2c2908 <__cxa_atexit@plt+0x2b7294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r5, r4, lsr #31 │ │ │ │ + @ instruction: 0x01d5cf9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b9320 <__cxa_atexit@plt+0x1adcac> │ │ │ │ ldr r2, [pc, #28] @ 1b9328 <__cxa_atexit@plt+0x1adcb4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b9348 <__cxa_atexit@plt+0x1adcd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b9368 <__cxa_atexit@plt+0x1adcf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -440130,15 +440130,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b9388 <__cxa_atexit@plt+0x1add14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - @ instruction: 0x01d5cf90 │ │ │ │ + bicseq ip, r5, r8, lsl #31 │ │ │ │ @ instruction: 0x01bfd12c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b940c <__cxa_atexit@plt+0x1add98> │ │ │ │ @@ -440162,42 +440162,42 @@ │ │ │ │ str r2, [r2, #16] │ │ │ │ ldr r0, [pc, #64] @ 1b9438 <__cxa_atexit@plt+0x1addc4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0x01bfcd68 │ │ │ │ - @ instruction: 0x01d5ce9c │ │ │ │ - bicseq sp, r5, r4, lsl r2 │ │ │ │ + @ instruction: 0x01d5ce94 │ │ │ │ + bicseq sp, r5, ip, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b946c <__cxa_atexit@plt+0x1addf8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1b9474 <__cxa_atexit@plt+0x1ade00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b db99e0 <__cxa_atexit@plt+0xdae36c> │ │ │ │ + b f168a4 <__cxa_atexit@plt+0xf0b230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r5, r8, lsl lr │ │ │ │ + bicseq ip, r5, r0, lsl lr │ │ │ │ @ instruction: 0x01bfd0e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b94f8 <__cxa_atexit@plt+0x1ade84> │ │ │ │ @@ -440221,33 +440221,33 @@ │ │ │ │ ldr r9, [pc, #88] @ 1b9538 <__cxa_atexit@plt+0x1adec4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ ldr r2, [pc, #80] @ 1b953c <__cxa_atexit@plt+0x1adec8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b9530 <__cxa_atexit@plt+0x1adebc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - bicseq ip, r5, r0, asr #27 │ │ │ │ + ldrheq ip, [r5, #216] @ 0xd8 │ │ │ │ @ instruction: 0x01bfd12c │ │ │ │ @ instruction: 0x01bfd178 │ │ │ │ @ instruction: 0x01bfc454 │ │ │ │ - bicseq sp, r5, r0, lsr #2 │ │ │ │ + bicseq sp, r5, r8, lsl r1 │ │ │ │ @ instruction: 0x01bfd01c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b95ac <__cxa_atexit@plt+0x1adf38> │ │ │ │ @@ -440266,49 +440266,49 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1b95d4 <__cxa_atexit@plt+0x1adf60> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x01bfcb54 │ │ │ │ - ldrsheq ip, [r5, #192] @ 0xc0 │ │ │ │ - bicseq sp, r5, r0, ror r0 │ │ │ │ + bicseq ip, r5, r8, ror #25 │ │ │ │ + bicseq sp, r5, r8, rrx │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b960c <__cxa_atexit@plt+0x1adf98> │ │ │ │ ldr r2, [pc, #28] @ 1b9614 <__cxa_atexit@plt+0x1adfa0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b9634 <__cxa_atexit@plt+0x1adfc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b9654 <__cxa_atexit@plt+0x1adfe0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -440317,30 +440317,30 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b9674 <__cxa_atexit@plt+0x1ae000> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq ip, r5, r4, lsr #25 │ │ │ │ + @ instruction: 0x01d5cc9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b96a8 <__cxa_atexit@plt+0x1ae034> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1b96b0 <__cxa_atexit@plt+0x1ae03c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b db99e0 <__cxa_atexit@plt+0xdae36c> │ │ │ │ + b f168a4 <__cxa_atexit@plt+0xf0b230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq ip, [r5, #188] @ 0xbc │ │ │ │ + ldrsbeq ip, [r5, #180] @ 0xb4 │ │ │ │ @ instruction: 0x01bfcea8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b9734 <__cxa_atexit@plt+0x1ae0c0> │ │ │ │ @@ -440364,33 +440364,33 @@ │ │ │ │ ldr r9, [pc, #88] @ 1b9774 <__cxa_atexit@plt+0x1ae100> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ ldr r2, [pc, #80] @ 1b9778 <__cxa_atexit@plt+0x1ae104> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b976c <__cxa_atexit@plt+0x1ae0f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - bicseq ip, r5, r4, lsl #23 │ │ │ │ + bicseq ip, r5, ip, ror fp │ │ │ │ @ instruction: 0x01bfcee0 │ │ │ │ @ instruction: 0x01bfcf2c │ │ │ │ @ instruction: 0x01bfc328 │ │ │ │ - bicseq ip, r5, r4, ror #29 │ │ │ │ + ldrsbeq ip, [r5, #236] @ 0xec │ │ │ │ @ instruction: 0x01bfcde0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b97e4 <__cxa_atexit@plt+0x1ae170> │ │ │ │ @@ -440408,27 +440408,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1b9810 <__cxa_atexit@plt+0x1ae19c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b9804 <__cxa_atexit@plt+0x1ae190> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq ip, [r5, #164] @ 0xa4 │ │ │ │ + bicseq ip, r5, ip, asr #21 │ │ │ │ @ instruction: 0x01bfcd5c │ │ │ │ @ instruction: 0x01bfcda0 │ │ │ │ - bicseq ip, r5, r4, asr #28 │ │ │ │ - bicseq ip, r5, r4, lsl #26 │ │ │ │ + bicseq ip, r5, ip, lsr lr │ │ │ │ + ldrsheq ip, [r5, #204] @ 0xcc │ │ │ │ @ instruction: 0x01bfcd48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b9880 <__cxa_atexit@plt+0x1ae20c> │ │ │ │ @@ -440447,26 +440447,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1b98a8 <__cxa_atexit@plt+0x1ae234> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0x01bfc7d4 │ │ │ │ - bicseq ip, r5, ip, lsl sl │ │ │ │ - @ instruction: 0x01d5cd9c │ │ │ │ + bicseq ip, r5, r4, lsl sl │ │ │ │ + @ instruction: 0x01d5cd94 │ │ │ │ @ instruction: 0x01bfccb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b9924 <__cxa_atexit@plt+0x1ae2b0> │ │ │ │ @@ -440488,26 +440488,26 @@ │ │ │ │ str r1, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #12]! │ │ │ │ ldr r5, [pc, #52] @ 1b994c <__cxa_atexit@plt+0x1ae2d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - bicseq ip, r5, ip, lsl #19 │ │ │ │ + bicseq ip, r5, r4, lsl #19 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldrsheq ip, [r5, #196] @ 0xc4 │ │ │ │ + bicseq ip, r5, ip, ror #25 │ │ │ │ @ instruction: 0x01bfcc08 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b9980 <__cxa_atexit@plt+0x1ae30c> │ │ │ │ @@ -440587,17 +440587,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq ip, [r5, #120] @ 0x78 │ │ │ │ + ldrsheq ip, [r5, #112] @ 0x70 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - bicseq ip, r5, ip, lsr #16 │ │ │ │ + bicseq ip, r5, r4, lsr #16 │ │ │ │ @ instruction: 0x01bfcaa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b9b40 <__cxa_atexit@plt+0x1ae4cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -440638,17 +440638,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0x01bfc520 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - bicseq ip, r5, r8, lsr #22 │ │ │ │ - @ instruction: 0x01d5c794 │ │ │ │ - bicseq ip, r5, ip, lsl fp │ │ │ │ + bicseq ip, r5, r0, lsr #22 │ │ │ │ + bicseq ip, r5, ip, lsl #15 │ │ │ │ + bicseq ip, r5, r4, lsl fp │ │ │ │ @ instruction: 0x01bfc9d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b9bb0 <__cxa_atexit@plt+0x1ae53c> │ │ │ │ ldr r3, [pc, #48] @ 1b9bd4 <__cxa_atexit@plt+0x1ae560> │ │ │ │ @@ -440696,17 +440696,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, r5, r4, asr #12 │ │ │ │ + bicseq ip, r5, ip, lsr r6 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - bicseq ip, r5, r4, ror r6 │ │ │ │ + bicseq ip, r5, ip, ror #12 │ │ │ │ @ instruction: 0x01bfc8f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b9c98 <__cxa_atexit@plt+0x1ae624> │ │ │ │ ldr r3, [pc, #48] @ 1b9cbc <__cxa_atexit@plt+0x1ae648> │ │ │ │ @@ -440781,28 +440781,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq ip, [r5, #72] @ 0x48 │ │ │ │ + ldrsheq ip, [r5, #64] @ 0x40 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - bicseq ip, r5, r4, lsl r9 │ │ │ │ + bicseq ip, r5, ip, lsl #18 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ - bicseq ip, r5, r0, lsr r5 │ │ │ │ + bicseq ip, r5, r8, lsr #10 │ │ │ │ @ instruction: 0x01bfc718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b9dec <__cxa_atexit@plt+0x1ae778> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01bfc6e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -440841,17 +440841,17 @@ │ │ │ │ mov r6, #20 │ │ │ │ b 1b9e94 <__cxa_atexit@plt+0x1ae820> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff444 │ │ │ │ - bicseq ip, r5, r0, lsr #8 │ │ │ │ + bicseq ip, r5, r8, lsl r4 │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ - bicseq ip, r5, r4, ror #8 │ │ │ │ + bicseq ip, r5, ip, asr r4 │ │ │ │ @ instruction: 0x01bfc6ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ @@ -440880,17 +440880,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, r5, r4, ror #6 │ │ │ │ + bicseq ip, r5, ip, asr r3 │ │ │ │ @ instruction: 0xfffff310 │ │ │ │ - @ instruction: 0x01d5c39c │ │ │ │ + @ instruction: 0x01d5c394 │ │ │ │ @ instruction: 0x01bfc610 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1b9f78 <__cxa_atexit@plt+0x1ae904> │ │ │ │ ldr r3, [pc, #36] @ 1b9f90 <__cxa_atexit@plt+0x1ae91c> │ │ │ │ @@ -440899,15 +440899,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 1b9f8c <__cxa_atexit@plt+0x1ae918> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r5, r8, lsl #6 │ │ │ │ + bicseq ip, r5, r0, lsl #6 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01bfc5c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ @@ -440994,31 +440994,31 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 1ba0fc <__cxa_atexit@plt+0x1aea88> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, r5, r4, lsr #3 │ │ │ │ + @ instruction: 0x01d5c19c │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0x01bfc310 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - bicseq ip, r5, r8, asr #10 │ │ │ │ + bicseq ip, r5, r0, asr #10 │ │ │ │ @ instruction: 0xffffe214 │ │ │ │ - bicseq ip, r5, r4, lsl #5 │ │ │ │ + bicseq ip, r5, ip, ror r2 │ │ │ │ @ instruction: 0xffffeaa8 │ │ │ │ - bicseq ip, r5, r8, lsr #4 │ │ │ │ + bicseq ip, r5, r0, lsr #4 │ │ │ │ @ instruction: 0x01bfc3e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ba14c <__cxa_atexit@plt+0x1aead8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01bfc3b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -441057,17 +441057,17 @@ │ │ │ │ mov r6, #20 │ │ │ │ b 1ba1f4 <__cxa_atexit@plt+0x1aeb80> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffe9e8 │ │ │ │ - bicseq ip, r5, r0, asr #1 │ │ │ │ + ldrheq ip, [r5, #8] │ │ │ │ @ instruction: 0xffffeb18 │ │ │ │ - bicseq ip, r5, r4, lsl #2 │ │ │ │ + ldrsheq ip, [r5, #12] │ │ │ │ @ instruction: 0x01bfc34c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ba23c <__cxa_atexit@plt+0x1aebc8> │ │ │ │ ldr r7, [pc, #116] @ 1ba2a4 <__cxa_atexit@plt+0x1aec30> │ │ │ │ @@ -441097,17 +441097,17 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, r5, r8, asr r0 │ │ │ │ + bicseq ip, r5, r0, asr r0 │ │ │ │ @ instruction: 0xffffe760 │ │ │ │ - bicseq ip, r5, r8, lsl r0 │ │ │ │ + bicseq ip, r5, r0, lsl r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1ba2f8 <__cxa_atexit@plt+0x1aec84> │ │ │ │ @@ -441117,23 +441117,23 @@ │ │ │ │ ldr r2, [pc, #48] @ 1ba310 <__cxa_atexit@plt+0x1aec9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #40] @ 1ba314 <__cxa_atexit@plt+0x1aeca0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r7, [pc, #24] @ 1ba318 <__cxa_atexit@plt+0x1aeca4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bfc268 │ │ │ │ - bicseq ip, r5, ip, lsr #6 │ │ │ │ bicseq ip, r5, r4, lsr #6 │ │ │ │ + bicseq ip, r5, ip, lsl r3 │ │ │ │ @ instruction: 0x01bfc264 │ │ │ │ @ instruction: 0x01bfc23c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -441144,23 +441144,23 @@ │ │ │ │ ldr r9, [pc, #48] @ 1ba37c <__cxa_atexit@plt+0x1aed08> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ ldr r2, [pc, #40] @ 1ba380 <__cxa_atexit@plt+0x1aed0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r7, [pc, #24] @ 1ba384 <__cxa_atexit@plt+0x1aed10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bfc2fc │ │ │ │ @ instruction: 0x01bfb6f8 │ │ │ │ - ldrheq ip, [r5, #36] @ 0x24 │ │ │ │ + bicseq ip, r5, ip, lsr #5 │ │ │ │ @ instruction: 0x01bfc2cc │ │ │ │ @ instruction: 0x01bfb980 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ba45c <__cxa_atexit@plt+0x1aede8> │ │ │ │ @@ -441219,23 +441219,23 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1ba490 <__cxa_atexit@plt+0x1aee1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r5, r4, asr #29 │ │ │ │ + ldrheq fp, [r5, #236] @ 0xec │ │ │ │ @ instruction: 0x01bfb894 │ │ │ │ @ instruction: 0xffff56f4 │ │ │ │ @ instruction: 0xffff5110 │ │ │ │ @ instruction: 0xffff52c4 │ │ │ │ @ instruction: 0xffff5188 │ │ │ │ - ldrsheq fp, [r5, #240] @ 0xf0 │ │ │ │ - bicseq fp, r5, ip, asr #31 │ │ │ │ - ldrsbeq ip, [r5] │ │ │ │ + bicseq fp, r5, r8, ror #31 │ │ │ │ + bicseq fp, r5, r4, asr #31 │ │ │ │ + bicseq ip, r5, r8, asr #1 │ │ │ │ @ instruction: 0x01bfc0ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ba53c <__cxa_atexit@plt+0x1aeec8> │ │ │ │ @@ -441262,33 +441262,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1ba57c <__cxa_atexit@plt+0x1aef08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1ba580 <__cxa_atexit@plt+0x1aef0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1ba574 <__cxa_atexit@plt+0x1aef00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - bicseq fp, r5, r8, lsl #27 │ │ │ │ + bicseq fp, r5, r0, lsl #27 │ │ │ │ @ instruction: 0x01bfc004 │ │ │ │ @ instruction: 0x01bfc024 │ │ │ │ - bicseq ip, r5, r8, ror #1 │ │ │ │ bicseq ip, r5, r0, ror #1 │ │ │ │ + ldrsbeq ip, [r5, #8] │ │ │ │ @ instruction: 0x01bfb78c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ba5d0 <__cxa_atexit@plt+0x1aef5c> │ │ │ │ ldr r2, [pc, #52] @ 1ba5d8 <__cxa_atexit@plt+0x1aef64> │ │ │ │ @@ -441303,29 +441303,29 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq fp, r5, r4, asr #25 │ │ │ │ - ldrheq fp, [r5, #196] @ 0xc4 │ │ │ │ + ldrheq fp, [r5, #204] @ 0xcc │ │ │ │ + bicseq fp, r5, ip, lsr #25 │ │ │ │ @ instruction: 0x01bfb72c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ba610 <__cxa_atexit@plt+0x1aef9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ba614 <__cxa_atexit@plt+0x1aefa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq fp, r5, r4, ror ip │ │ │ │ + bicseq fp, r5, ip, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ba64c <__cxa_atexit@plt+0x1aefd8> │ │ │ │ @@ -441334,38 +441334,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrheq fp, [r5, #240] @ 0xf0 │ │ │ │ + bicseq fp, r5, r8, lsr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ba690 <__cxa_atexit@plt+0x1af01c> │ │ │ │ ldr r2, [pc, #28] @ 1ba698 <__cxa_atexit@plt+0x1af024> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ba6b8 <__cxa_atexit@plt+0x1af044> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ba6d8 <__cxa_atexit@plt+0x1af064> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -441374,15 +441374,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ba6f8 <__cxa_atexit@plt+0x1af084> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq fp, r5, r0, lsr #24 │ │ │ │ + bicseq fp, r5, r8, lsl ip │ │ │ │ @ instruction: 0x01bfbe60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -441424,30 +441424,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1ba7fc <__cxa_atexit@plt+0x1af188> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1ba7d4 <__cxa_atexit@plt+0x1af160> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - bicseq fp, r5, r8, lsr fp │ │ │ │ + bicseq fp, r5, r0, lsr fp │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - bicseq fp, r5, ip, lsl fp │ │ │ │ - bicseq fp, r5, r8, lsl #23 │ │ │ │ - bicseq fp, r5, r8, ror lr │ │ │ │ + bicseq fp, r5, r4, lsl fp │ │ │ │ + bicseq fp, r5, r0, lsl #23 │ │ │ │ + bicseq fp, r5, r0, ror lr │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq fp, r5, r4, asr lr │ │ │ │ + bicseq fp, r5, ip, asr #28 │ │ │ │ @ instruction: 0x01bfbd5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1ba868 <__cxa_atexit@plt+0x1af1f4> │ │ │ │ @@ -441465,27 +441465,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1ba894 <__cxa_atexit@plt+0x1af220> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1ba888 <__cxa_atexit@plt+0x1af214> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r5, r0, asr sl │ │ │ │ + bicseq fp, r5, r8, asr #20 │ │ │ │ @ instruction: 0x01bfbcc8 │ │ │ │ @ instruction: 0x01bfbd0c │ │ │ │ - bicseq fp, r5, r0, asr #27 │ │ │ │ - bicseq fp, r5, ip, lsl #27 │ │ │ │ + ldrheq fp, [r5, #216] @ 0xd8 │ │ │ │ + bicseq fp, r5, r4, lsl #27 │ │ │ │ @ instruction: 0x01bfbc8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ba920 <__cxa_atexit@plt+0x1af2ac> │ │ │ │ ldr r2, [pc, #112] @ 1ba928 <__cxa_atexit@plt+0x1af2b4> │ │ │ │ @@ -441515,15 +441515,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 1ba934 <__cxa_atexit@plt+0x1af2c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrheq fp, [r5, #144] @ 0x90 │ │ │ │ + bicseq fp, r5, r8, lsr #19 │ │ │ │ @ instruction: 0x01bfbb84 │ │ │ │ @ instruction: 0x01bfbb78 │ │ │ │ @ instruction: 0x01bfbb58 │ │ │ │ @ instruction: 0x01bfbb4c │ │ │ │ @ instruction: 0x01bfbbe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -441548,25 +441548,25 @@ │ │ │ │ bhi 1ba9b4 <__cxa_atexit@plt+0x1af340> │ │ │ │ ldr r2, [pc, #28] @ 1ba9bc <__cxa_atexit@plt+0x1af348> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ba9dc <__cxa_atexit@plt+0x1af368> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ba9fc <__cxa_atexit@plt+0x1af388> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -441575,15 +441575,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1baa1c <__cxa_atexit@plt+0x1af3a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - ldrsheq fp, [r5, #140] @ 0x8c │ │ │ │ + ldrsheq fp, [r5, #132] @ 0x84 │ │ │ │ @ instruction: 0x01bfbb3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -441615,28 +441615,28 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str lr, [sl, #32] │ │ │ │ str r2, [sl, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #60] @ 1baaf0 <__cxa_atexit@plt+0x1af47c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1baad0 <__cxa_atexit@plt+0x1af45c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - bicseq fp, r5, ip, lsl #16 │ │ │ │ + bicseq fp, r5, r4, lsl #16 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - bicseq fp, r5, r8, lsl #23 │ │ │ │ - bicseq fp, r5, r8, asr fp │ │ │ │ + bicseq fp, r5, r0, lsl #23 │ │ │ │ + bicseq fp, r5, r0, asr fp │ │ │ │ @ instruction: 0x01bfba68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -441662,26 +441662,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r8, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1baba4 <__cxa_atexit@plt+0x1af530> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1bab8c <__cxa_atexit@plt+0x1af518> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - bicseq fp, r5, r0, asr #14 │ │ │ │ + bicseq fp, r5, r8, lsr r7 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0x01d5ba98 │ │ │ │ + @ instruction: 0x01d5ba90 │ │ │ │ @ instruction: 0x01bfb9b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1bac10 <__cxa_atexit@plt+0x1af59c> │ │ │ │ @@ -441699,27 +441699,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1bac3c <__cxa_atexit@plt+0x1af5c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1bac30 <__cxa_atexit@plt+0x1af5bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r5, r8, lsr #13 │ │ │ │ + bicseq fp, r5, r0, lsr #13 │ │ │ │ @ instruction: 0x01bfb940 │ │ │ │ @ instruction: 0x01bfb954 │ │ │ │ - bicseq fp, r5, r8, lsl sl │ │ │ │ bicseq fp, r5, r0, lsl sl │ │ │ │ + bicseq fp, r5, r8, lsl #20 │ │ │ │ @ instruction: 0x01bfb0c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bad14 <__cxa_atexit@plt+0x1af6a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -441777,23 +441777,23 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1bad48 <__cxa_atexit@plt+0x1af6d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r5, ip, lsl #12 │ │ │ │ + bicseq fp, r5, r4, lsl #12 │ │ │ │ @ instruction: 0x01bfafdc │ │ │ │ @ instruction: 0xffff4e3c │ │ │ │ @ instruction: 0xffff4858 │ │ │ │ @ instruction: 0xffff4a0c │ │ │ │ @ instruction: 0xffff48d0 │ │ │ │ - bicseq fp, r5, r8, lsr r7 │ │ │ │ - bicseq fp, r5, r4, lsl r7 │ │ │ │ - bicseq fp, r5, r8, lsl r8 │ │ │ │ + bicseq fp, r5, r0, lsr r7 │ │ │ │ + bicseq fp, r5, ip, lsl #14 │ │ │ │ + bicseq fp, r5, r0, lsl r8 │ │ │ │ @ instruction: 0x01bfb7f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1badf4 <__cxa_atexit@plt+0x1af780> │ │ │ │ @@ -441820,33 +441820,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1bae34 <__cxa_atexit@plt+0x1af7c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1bae38 <__cxa_atexit@plt+0x1af7c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1bae2c <__cxa_atexit@plt+0x1af7b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - ldrsbeq fp, [r5, #64] @ 0x40 │ │ │ │ + bicseq fp, r5, r8, asr #9 │ │ │ │ @ instruction: 0x01bfb74c │ │ │ │ @ instruction: 0x01bfb76c │ │ │ │ - bicseq fp, r5, r0, lsr r8 │ │ │ │ bicseq fp, r5, r8, lsr #16 │ │ │ │ + bicseq fp, r5, r0, lsr #16 │ │ │ │ @ instruction: 0x01bfaed4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bae88 <__cxa_atexit@plt+0x1af814> │ │ │ │ ldr r2, [pc, #52] @ 1bae90 <__cxa_atexit@plt+0x1af81c> │ │ │ │ @@ -441861,29 +441861,29 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq fp, r5, ip, lsl #8 │ │ │ │ - ldrsheq fp, [r5, #60] @ 0x3c │ │ │ │ + bicseq fp, r5, r4, lsl #8 │ │ │ │ + ldrsheq fp, [r5, #52] @ 0x34 │ │ │ │ @ instruction: 0x01bfae74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1baec8 <__cxa_atexit@plt+0x1af854> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1baecc <__cxa_atexit@plt+0x1af858> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrheq fp, [r5, #60] @ 0x3c │ │ │ │ + ldrheq fp, [r5, #52] @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1baf04 <__cxa_atexit@plt+0x1af890> │ │ │ │ @@ -441892,38 +441892,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrsheq fp, [r5, #104] @ 0x68 │ │ │ │ + ldrsheq fp, [r5, #96] @ 0x60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1baf48 <__cxa_atexit@plt+0x1af8d4> │ │ │ │ ldr r2, [pc, #28] @ 1baf50 <__cxa_atexit@plt+0x1af8dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1baf70 <__cxa_atexit@plt+0x1af8fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1baf90 <__cxa_atexit@plt+0x1af91c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -441932,15 +441932,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bafb0 <__cxa_atexit@plt+0x1af93c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq fp, r5, r8, ror #6 │ │ │ │ + bicseq fp, r5, r0, ror #6 │ │ │ │ @ instruction: 0x01bfb5a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -441982,30 +441982,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1bb0b4 <__cxa_atexit@plt+0x1afa40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1bb08c <__cxa_atexit@plt+0x1afa18> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - bicseq fp, r5, r0, lsl #5 │ │ │ │ + bicseq fp, r5, r8, ror r2 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - bicseq fp, r5, r4, ror #4 │ │ │ │ - ldrsbeq fp, [r5, #32] │ │ │ │ - bicseq fp, r5, r0, asr #11 │ │ │ │ + bicseq fp, r5, ip, asr r2 │ │ │ │ + bicseq fp, r5, r8, asr #5 │ │ │ │ + ldrheq fp, [r5, #88] @ 0x58 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0x01d5b59c │ │ │ │ + @ instruction: 0x01d5b594 │ │ │ │ @ instruction: 0x01bfb4a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1bb120 <__cxa_atexit@plt+0x1afaac> │ │ │ │ @@ -442023,27 +442023,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1bb14c <__cxa_atexit@plt+0x1afad8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1bb140 <__cxa_atexit@plt+0x1afacc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d5b198 │ │ │ │ + @ instruction: 0x01d5b190 │ │ │ │ @ instruction: 0x01bfb430 │ │ │ │ @ instruction: 0x01bfb444 │ │ │ │ - bicseq fp, r5, r8, lsl #10 │ │ │ │ bicseq fp, r5, r0, lsl #10 │ │ │ │ + ldrsheq fp, [r5, #72] @ 0x48 │ │ │ │ @ instruction: 0x01bfb40c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bb1bc <__cxa_atexit@plt+0x1afb48> │ │ │ │ @@ -442062,26 +442062,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1bb1e4 <__cxa_atexit@plt+0x1afb70> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0x01bfb288 │ │ │ │ - bicseq fp, r5, r0, ror #1 │ │ │ │ - bicseq fp, r5, r0, ror #8 │ │ │ │ + ldrsbeq fp, [r5, #8] │ │ │ │ + bicseq fp, r5, r8, asr r4 │ │ │ │ @ instruction: 0x01bfb374 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -442105,26 +442105,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1bb290 <__cxa_atexit@plt+0x1afc1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1bb278 <__cxa_atexit@plt+0x1afc04> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - bicseq fp, r5, ip, asr #32 │ │ │ │ + bicseq fp, r5, r4, asr #32 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - bicseq fp, r5, ip, lsr #7 │ │ │ │ + bicseq fp, r5, r4, lsr #7 │ │ │ │ @ instruction: 0x01bfb2c8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -442150,26 +442150,26 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str r2, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r8, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1bb344 <__cxa_atexit@plt+0x1afcd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1bb32c <__cxa_atexit@plt+0x1afcb8> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - bicseq sl, r5, r0, lsr #31 │ │ │ │ + @ instruction: 0x01d5af98 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldrsheq fp, [r5, #40] @ 0x28 │ │ │ │ + ldrsheq fp, [r5, #32] │ │ │ │ @ instruction: 0x01bfb214 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 1c641c <__cxa_atexit@plt+0x1bada8> │ │ │ │ @ instruction: 0x01bfb200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -442190,25 +442190,25 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r5, [pc, #48] @ 1bb3e0 <__cxa_atexit@plt+0x1afd6c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - ldrsbeq sl, [r5, #236] @ 0xec │ │ │ │ - bicseq fp, r5, ip, asr r2 │ │ │ │ + ldrsbeq sl, [r5, #228] @ 0xe4 │ │ │ │ + bicseq fp, r5, r4, asr r2 │ │ │ │ @ instruction: 0x01bfb178 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bb450 <__cxa_atexit@plt+0x1afddc> │ │ │ │ @@ -442227,72 +442227,72 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1bb478 <__cxa_atexit@plt+0x1afe04> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0x01bfae30 │ │ │ │ - bicseq sl, r5, ip, asr #28 │ │ │ │ - bicseq fp, r5, ip, asr #3 │ │ │ │ + bicseq sl, r5, r4, asr #28 │ │ │ │ + bicseq fp, r5, r4, asr #3 │ │ │ │ @ instruction: 0x01bfb048 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1175278 <__cxa_atexit@plt+0x1169c04> │ │ │ │ + b 1175274 <__cxa_atexit@plt+0x1169c00> │ │ │ │ @ instruction: 0x01bfb014 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bb4cc <__cxa_atexit@plt+0x1afe58> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1bb4d4 <__cxa_atexit@plt+0x1afe60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 47c824 <__cxa_atexit@plt+0x4711b0> │ │ │ │ + b 2c2908 <__cxa_atexit@plt+0x2b7294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq sl, [r5, #216] @ 0xd8 │ │ │ │ + ldrheq sl, [r5, #208] @ 0xd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bb50c <__cxa_atexit@plt+0x1afe98> │ │ │ │ ldr r2, [pc, #28] @ 1bb514 <__cxa_atexit@plt+0x1afea0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bb534 <__cxa_atexit@plt+0x1afec0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bb554 <__cxa_atexit@plt+0x1afee0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -442301,15 +442301,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bb574 <__cxa_atexit@plt+0x1aff00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq sl, r5, r4, lsr #27 │ │ │ │ + @ instruction: 0x01d5ad9c │ │ │ │ @ instruction: 0x01bfaf7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bb5f8 <__cxa_atexit@plt+0x1aff84> │ │ │ │ @@ -442333,27 +442333,27 @@ │ │ │ │ str r2, [r2, #16] │ │ │ │ ldr r0, [pc, #64] @ 1bb624 <__cxa_atexit@plt+0x1affb0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0x01bfac3c │ │ │ │ - ldrheq sl, [r5, #192] @ 0xc0 │ │ │ │ - bicseq fp, r5, r8, lsr #32 │ │ │ │ + bicseq sl, r5, r8, lsr #25 │ │ │ │ + bicseq fp, r5, r0, lsr #32 │ │ │ │ @ instruction: 0x01bfa6e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1bb6a0 <__cxa_atexit@plt+0x1b002c> │ │ │ │ @@ -442382,15 +442382,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r5, r0, lsr #24 │ │ │ │ + bicseq sl, r5, r8, lsl ip │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0x01bfa644 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -442489,17 +442489,17 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0x01bfa4cc │ │ │ │ @ instruction: 0xffff4340 │ │ │ │ @ instruction: 0xffff3d5c │ │ │ │ @ instruction: 0xffff3f10 │ │ │ │ @ instruction: 0xffff3dd4 │ │ │ │ - bicseq sl, r5, ip, lsr ip │ │ │ │ - bicseq sl, r5, r8, lsl ip │ │ │ │ - bicseq sl, r5, ip, lsl sp │ │ │ │ + bicseq sl, r5, r4, lsr ip │ │ │ │ + bicseq sl, r5, r0, lsl ip │ │ │ │ + bicseq sl, r5, r4, lsl sp │ │ │ │ @ instruction: 0x01bfa498 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bb904 <__cxa_atexit@plt+0x1b0290> │ │ │ │ @@ -442540,15 +442540,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - bicseq sl, r5, r8, asr #19 │ │ │ │ + bicseq sl, r5, r0, asr #19 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0x01bfac24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -442576,33 +442576,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1bba04 <__cxa_atexit@plt+0x1b0390> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1bba08 <__cxa_atexit@plt+0x1b0394> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1bb9fc <__cxa_atexit@plt+0x1b0388> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - bicseq sl, r5, r0, lsl #18 │ │ │ │ + ldrsheq sl, [r5, #136] @ 0x88 │ │ │ │ @ instruction: 0x01bfab7c │ │ │ │ @ instruction: 0x01bfab9c │ │ │ │ - bicseq sl, r5, r0, ror #24 │ │ │ │ bicseq sl, r5, r8, asr ip │ │ │ │ + bicseq sl, r5, r0, asr ip │ │ │ │ @ instruction: 0x01bfa320 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bba2c <__cxa_atexit@plt+0x1b03b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ @@ -442634,26 +442634,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1bbad4 <__cxa_atexit@plt+0x1b0460> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1bbabc <__cxa_atexit@plt+0x1b0448> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - bicseq sl, r5, r4, lsl #16 │ │ │ │ + ldrsheq sl, [r5, #124] @ 0x7c │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - bicseq sl, r5, r8, ror #22 │ │ │ │ + bicseq sl, r5, r0, ror #22 │ │ │ │ @ instruction: 0x01bfaa84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bbb4c <__cxa_atexit@plt+0x1b04d8> │ │ │ │ @@ -442674,72 +442674,72 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1bbb74 <__cxa_atexit@plt+0x1b0500> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - bicseq sl, r5, r0, ror #14 │ │ │ │ + bicseq sl, r5, r8, asr r7 │ │ │ │ @ instruction: 0x01bfa668 │ │ │ │ - ldrsbeq sl, [r5, #160] @ 0xa0 │ │ │ │ + bicseq sl, r5, r8, asr #21 │ │ │ │ @ instruction: 0x01bfa94c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1175278 <__cxa_atexit@plt+0x1169c04> │ │ │ │ + b 1175274 <__cxa_atexit@plt+0x1169c00> │ │ │ │ @ instruction: 0x01bfa918 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bbbc8 <__cxa_atexit@plt+0x1b0554> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1bbbd0 <__cxa_atexit@plt+0x1b055c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 47c824 <__cxa_atexit@plt+0x4711b0> │ │ │ │ + b 2c2908 <__cxa_atexit@plt+0x2b7294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq sl, [r5, #108] @ 0x6c │ │ │ │ + ldrheq sl, [r5, #100] @ 0x64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bbc08 <__cxa_atexit@plt+0x1b0594> │ │ │ │ ldr r2, [pc, #28] @ 1bbc10 <__cxa_atexit@plt+0x1b059c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bbc30 <__cxa_atexit@plt+0x1b05bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bbc50 <__cxa_atexit@plt+0x1b05dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -442748,15 +442748,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bbc70 <__cxa_atexit@plt+0x1b05fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq sl, r5, r8, lsr #13 │ │ │ │ + bicseq sl, r5, r0, lsr #13 │ │ │ │ @ instruction: 0x01bfa844 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bbcf4 <__cxa_atexit@plt+0x1b0680> │ │ │ │ @@ -442780,42 +442780,42 @@ │ │ │ │ str r2, [r2, #16] │ │ │ │ ldr r0, [pc, #64] @ 1bbd20 <__cxa_atexit@plt+0x1b06ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0x01bfa480 │ │ │ │ - ldrheq sl, [r5, #84] @ 0x54 │ │ │ │ - bicseq sl, r5, ip, lsr #18 │ │ │ │ + bicseq sl, r5, ip, lsr #11 │ │ │ │ + bicseq sl, r5, r4, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bbd54 <__cxa_atexit@plt+0x1b06e0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1bbd5c <__cxa_atexit@plt+0x1b06e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b db99e0 <__cxa_atexit@plt+0xdae36c> │ │ │ │ + b f168a4 <__cxa_atexit@plt+0xf0b230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r5, r0, lsr r5 │ │ │ │ + bicseq sl, r5, r8, lsr #10 │ │ │ │ @ instruction: 0x01bfa7fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bbde0 <__cxa_atexit@plt+0x1b076c> │ │ │ │ @@ -442839,33 +442839,33 @@ │ │ │ │ ldr r9, [pc, #88] @ 1bbe20 <__cxa_atexit@plt+0x1b07ac> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ ldr r2, [pc, #80] @ 1bbe24 <__cxa_atexit@plt+0x1b07b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1bbe18 <__cxa_atexit@plt+0x1b07a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - ldrsbeq sl, [r5, #72] @ 0x48 │ │ │ │ + ldrsbeq sl, [r5, #64] @ 0x40 │ │ │ │ @ instruction: 0x01bfa844 │ │ │ │ @ instruction: 0x01bfa890 │ │ │ │ @ instruction: 0x01bf9b6c │ │ │ │ - bicseq sl, r5, r8, lsr r8 │ │ │ │ + bicseq sl, r5, r0, lsr r8 │ │ │ │ @ instruction: 0x01bfa734 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bbe94 <__cxa_atexit@plt+0x1b0820> │ │ │ │ @@ -442884,49 +442884,49 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1bbebc <__cxa_atexit@plt+0x1b0848> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x01bfa26c │ │ │ │ - bicseq sl, r5, r8, lsl #8 │ │ │ │ - bicseq sl, r5, r8, lsl #15 │ │ │ │ + bicseq sl, r5, r0, lsl #8 │ │ │ │ + bicseq sl, r5, r0, lsl #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bbef4 <__cxa_atexit@plt+0x1b0880> │ │ │ │ ldr r2, [pc, #28] @ 1bbefc <__cxa_atexit@plt+0x1b0888> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bbf1c <__cxa_atexit@plt+0x1b08a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bbf3c <__cxa_atexit@plt+0x1b08c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -442935,30 +442935,30 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bbf5c <__cxa_atexit@plt+0x1b08e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - ldrheq sl, [r5, #60] @ 0x3c │ │ │ │ + ldrheq sl, [r5, #52] @ 0x34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bbf90 <__cxa_atexit@plt+0x1b091c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1bbf98 <__cxa_atexit@plt+0x1b0924> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b db99e0 <__cxa_atexit@plt+0xdae36c> │ │ │ │ + b f168a4 <__cxa_atexit@plt+0xf0b230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq sl, [r5, #36] @ 0x24 │ │ │ │ + bicseq sl, r5, ip, ror #5 │ │ │ │ @ instruction: 0x01bfa5c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bc01c <__cxa_atexit@plt+0x1b09a8> │ │ │ │ @@ -442982,33 +442982,33 @@ │ │ │ │ ldr r9, [pc, #88] @ 1bc05c <__cxa_atexit@plt+0x1b09e8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ ldr r2, [pc, #80] @ 1bc060 <__cxa_atexit@plt+0x1b09ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1bc054 <__cxa_atexit@plt+0x1b09e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01d5a29c │ │ │ │ + @ instruction: 0x01d5a294 │ │ │ │ @ instruction: 0x01bfa5f8 │ │ │ │ @ instruction: 0x01bfa644 │ │ │ │ @ instruction: 0x01bf9a40 │ │ │ │ - ldrsheq sl, [r5, #92] @ 0x5c │ │ │ │ + ldrsheq sl, [r5, #84] @ 0x54 │ │ │ │ @ instruction: 0x01bfa4f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1bc0cc <__cxa_atexit@plt+0x1b0a58> │ │ │ │ @@ -443026,27 +443026,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1bc0f8 <__cxa_atexit@plt+0x1b0a84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1bc0ec <__cxa_atexit@plt+0x1b0a78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r5, ip, ror #3 │ │ │ │ + bicseq sl, r5, r4, ror #3 │ │ │ │ @ instruction: 0x01bfa474 │ │ │ │ @ instruction: 0x01bfa4b8 │ │ │ │ - bicseq sl, r5, ip, asr r5 │ │ │ │ - bicseq sl, r5, ip, lsl r4 │ │ │ │ + bicseq sl, r5, r4, asr r5 │ │ │ │ + bicseq sl, r5, r4, lsl r4 │ │ │ │ @ instruction: 0x01bfa460 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bc168 <__cxa_atexit@plt+0x1b0af4> │ │ │ │ @@ -443065,26 +443065,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1bc190 <__cxa_atexit@plt+0x1b0b1c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0x01bf9eec │ │ │ │ - bicseq sl, r5, r4, lsr r1 │ │ │ │ - ldrheq sl, [r5, #68] @ 0x44 │ │ │ │ + bicseq sl, r5, ip, lsr #2 │ │ │ │ + bicseq sl, r5, ip, lsr #9 │ │ │ │ @ instruction: 0x01bfa3c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bc20c <__cxa_atexit@plt+0x1b0b98> │ │ │ │ @@ -443106,26 +443106,26 @@ │ │ │ │ str r1, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #12]! │ │ │ │ ldr r5, [pc, #52] @ 1bc234 <__cxa_atexit@plt+0x1b0bc0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - bicseq sl, r5, r4, lsr #1 │ │ │ │ + @ instruction: 0x01d5a09c │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - bicseq sl, r5, ip, lsl #8 │ │ │ │ + bicseq sl, r5, r4, lsl #8 │ │ │ │ @ instruction: 0x01bfa320 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bc268 <__cxa_atexit@plt+0x1b0bf4> │ │ │ │ @@ -443205,17 +443205,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r5, r0, lsl pc │ │ │ │ + bicseq r9, r5, r8, lsl #30 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - bicseq r9, r5, r4, asr #30 │ │ │ │ + bicseq r9, r5, ip, lsr pc │ │ │ │ @ instruction: 0x01bfa1bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1bc428 <__cxa_atexit@plt+0x1b0db4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -443256,17 +443256,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0x01bf9c38 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - bicseq sl, r5, r0, asr #4 │ │ │ │ - bicseq r9, r5, ip, lsr #29 │ │ │ │ - bicseq sl, r5, r4, lsr r2 │ │ │ │ + bicseq sl, r5, r8, lsr r2 │ │ │ │ + bicseq r9, r5, r4, lsr #29 │ │ │ │ + bicseq sl, r5, ip, lsr #4 │ │ │ │ ldrsheq sl, [pc, r0]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1bc498 <__cxa_atexit@plt+0x1b0e24> │ │ │ │ ldr r3, [pc, #48] @ 1bc4bc <__cxa_atexit@plt+0x1b0e48> │ │ │ │ @@ -443314,17 +443314,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r5, ip, asr sp │ │ │ │ + bicseq r9, r5, r4, asr sp │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - bicseq r9, r5, ip, lsl #27 │ │ │ │ + bicseq r9, r5, r4, lsl #27 │ │ │ │ @ instruction: 0x01bfa008 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1bc580 <__cxa_atexit@plt+0x1b0f0c> │ │ │ │ ldr r3, [pc, #48] @ 1bc5a4 <__cxa_atexit@plt+0x1b0f30> │ │ │ │ @@ -443399,28 +443399,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r5, r0, lsl ip │ │ │ │ + bicseq r9, r5, r8, lsl #24 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - bicseq sl, r5, ip, lsr #32 │ │ │ │ + bicseq sl, r5, r4, lsr #32 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ - bicseq r9, r5, r8, asr #24 │ │ │ │ + bicseq r9, r5, r0, asr #24 │ │ │ │ @ instruction: 0x01bf9e30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bc6d4 <__cxa_atexit@plt+0x1b1060> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01bf9dfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -443459,17 +443459,17 @@ │ │ │ │ mov r6, #20 │ │ │ │ b 1bc77c <__cxa_atexit@plt+0x1b1108> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff444 │ │ │ │ - bicseq r9, r5, r8, lsr fp │ │ │ │ + bicseq r9, r5, r0, lsr fp │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ - bicseq r9, r5, ip, ror fp │ │ │ │ + bicseq r9, r5, r4, ror fp │ │ │ │ @ instruction: 0x01bf9dc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ @@ -443498,17 +443498,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r5, ip, ror sl │ │ │ │ + bicseq r9, r5, r4, ror sl │ │ │ │ @ instruction: 0xfffff310 │ │ │ │ - ldrheq r9, [r5, #164] @ 0xa4 │ │ │ │ + bicseq r9, r5, ip, lsr #21 │ │ │ │ @ instruction: 0x01bf9d28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1bc860 <__cxa_atexit@plt+0x1b11ec> │ │ │ │ ldr r3, [pc, #36] @ 1bc878 <__cxa_atexit@plt+0x1b1204> │ │ │ │ @@ -443517,15 +443517,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 1bc874 <__cxa_atexit@plt+0x1b1200> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r5, r0, lsr #20 │ │ │ │ + bicseq r9, r5, r8, lsl sl │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01bf9ce0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ @@ -443612,31 +443612,31 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 1bc9e4 <__cxa_atexit@plt+0x1b1370> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r9, [r5, #140] @ 0x8c │ │ │ │ + ldrheq r9, [r5, #132] @ 0x84 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0x01bf9a28 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - bicseq r9, r5, r0, ror #24 │ │ │ │ + bicseq r9, r5, r8, asr ip │ │ │ │ @ instruction: 0xffffe214 │ │ │ │ - @ instruction: 0x01d5999c │ │ │ │ + @ instruction: 0x01d59994 │ │ │ │ @ instruction: 0xffffeaa8 │ │ │ │ - bicseq r9, r5, r0, asr #18 │ │ │ │ + bicseq r9, r5, r8, lsr r9 │ │ │ │ @ instruction: 0x01bf9b00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bca34 <__cxa_atexit@plt+0x1b13c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01bf9acc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -443675,17 +443675,17 @@ │ │ │ │ mov r6, #20 │ │ │ │ b 1bcadc <__cxa_atexit@plt+0x1b1468> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffe9e8 │ │ │ │ - ldrsbeq r9, [r5, #120] @ 0x78 │ │ │ │ + ldrsbeq r9, [r5, #112] @ 0x70 │ │ │ │ @ instruction: 0xffffeb18 │ │ │ │ - bicseq r9, r5, ip, lsl r8 │ │ │ │ + bicseq r9, r5, r4, lsl r8 │ │ │ │ @ instruction: 0x01bf9a64 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1bcb24 <__cxa_atexit@plt+0x1b14b0> │ │ │ │ ldr r7, [pc, #116] @ 1bcb8c <__cxa_atexit@plt+0x1b1518> │ │ │ │ @@ -443715,17 +443715,17 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r5, r0, ror r7 │ │ │ │ + bicseq r9, r5, r8, ror #14 │ │ │ │ @ instruction: 0xffffe760 │ │ │ │ - bicseq r9, r5, r0, lsr r7 │ │ │ │ + bicseq r9, r5, r8, lsr #14 │ │ │ │ @ instruction: 0x01bf99c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -443735,23 +443735,23 @@ │ │ │ │ ldr r9, [pc, #48] @ 1bcbf8 <__cxa_atexit@plt+0x1b1584> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ ldr r2, [pc, #40] @ 1bcbfc <__cxa_atexit@plt+0x1b1588> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r7, [pc, #24] @ 1bcc00 <__cxa_atexit@plt+0x1b158c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bf9a90 │ │ │ │ @ instruction: 0x01bf8d6c │ │ │ │ - bicseq r9, r5, r8, lsr sl │ │ │ │ + bicseq r9, r5, r0, lsr sl │ │ │ │ @ instruction: 0x01bf9a60 │ │ │ │ @ instruction: 0x01bf9104 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bccd8 <__cxa_atexit@plt+0x1b1664> │ │ │ │ @@ -443810,23 +443810,23 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1bcd0c <__cxa_atexit@plt+0x1b1698> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r5, r8, asr #12 │ │ │ │ + bicseq r9, r5, r0, asr #12 │ │ │ │ @ instruction: 0x01bf9018 │ │ │ │ @ instruction: 0xffff2e78 │ │ │ │ @ instruction: 0xffff2894 │ │ │ │ @ instruction: 0xffff2a48 │ │ │ │ @ instruction: 0xffff290c │ │ │ │ - bicseq r9, r5, r4, ror r7 │ │ │ │ - bicseq r9, r5, r0, asr r7 │ │ │ │ - bicseq r9, r5, r4, asr r8 │ │ │ │ + bicseq r9, r5, ip, ror #14 │ │ │ │ + bicseq r9, r5, r8, asr #14 │ │ │ │ + bicseq r9, r5, ip, asr #16 │ │ │ │ @ instruction: 0x01bf9830 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bcdb8 <__cxa_atexit@plt+0x1b1744> │ │ │ │ @@ -443853,33 +443853,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1bcdf8 <__cxa_atexit@plt+0x1b1784> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1bcdfc <__cxa_atexit@plt+0x1b1788> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1bcdf0 <__cxa_atexit@plt+0x1b177c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - bicseq r9, r5, ip, lsl #10 │ │ │ │ + bicseq r9, r5, r4, lsl #10 │ │ │ │ @ instruction: 0x01bf9788 │ │ │ │ @ instruction: 0x01bf97a8 │ │ │ │ - bicseq r9, r5, ip, ror #16 │ │ │ │ bicseq r9, r5, r4, ror #16 │ │ │ │ + bicseq r9, r5, ip, asr r8 │ │ │ │ @ instruction: 0x01bf8f10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bce4c <__cxa_atexit@plt+0x1b17d8> │ │ │ │ ldr r2, [pc, #52] @ 1bce54 <__cxa_atexit@plt+0x1b17e0> │ │ │ │ @@ -443894,29 +443894,29 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r9, r5, r8, asr #8 │ │ │ │ - bicseq r9, r5, r8, lsr r4 │ │ │ │ + bicseq r9, r5, r0, asr #8 │ │ │ │ + bicseq r9, r5, r0, lsr r4 │ │ │ │ @ instruction: 0x01bf8eb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1bce8c <__cxa_atexit@plt+0x1b1818> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1bce90 <__cxa_atexit@plt+0x1b181c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrsheq r9, [r5, #56] @ 0x38 │ │ │ │ + ldrsheq r9, [r5, #48] @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bcec8 <__cxa_atexit@plt+0x1b1854> │ │ │ │ @@ -443925,38 +443925,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r9, r5, r4, lsr r7 │ │ │ │ + bicseq r9, r5, ip, lsr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bcf0c <__cxa_atexit@plt+0x1b1898> │ │ │ │ ldr r2, [pc, #28] @ 1bcf14 <__cxa_atexit@plt+0x1b18a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bcf34 <__cxa_atexit@plt+0x1b18c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bcf54 <__cxa_atexit@plt+0x1b18e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -443965,15 +443965,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bcf74 <__cxa_atexit@plt+0x1b1900> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r9, r5, r4, lsr #7 │ │ │ │ + @ instruction: 0x01d5939c │ │ │ │ @ instruction: 0x01bf95e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -444015,30 +444015,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1bd078 <__cxa_atexit@plt+0x1b1a04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1bd050 <__cxa_atexit@plt+0x1b19dc> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - ldrheq r9, [r5, #44] @ 0x2c │ │ │ │ + ldrheq r9, [r5, #36] @ 0x24 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - bicseq r9, r5, r0, lsr #5 │ │ │ │ - bicseq r9, r5, ip, lsl #6 │ │ │ │ - ldrsheq r9, [r5, #92] @ 0x5c │ │ │ │ + @ instruction: 0x01d59298 │ │ │ │ + bicseq r9, r5, r4, lsl #6 │ │ │ │ + ldrsheq r9, [r5, #84] @ 0x54 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldrsbeq r9, [r5, #88] @ 0x58 │ │ │ │ + ldrsbeq r9, [r5, #80] @ 0x50 │ │ │ │ @ instruction: 0x01bf94e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1bd0e4 <__cxa_atexit@plt+0x1b1a70> │ │ │ │ @@ -444056,27 +444056,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1bd110 <__cxa_atexit@plt+0x1b1a9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1bd104 <__cxa_atexit@plt+0x1b1a90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r9, [r5, #20] │ │ │ │ + bicseq r9, r5, ip, asr #3 │ │ │ │ @ instruction: 0x01bf944c │ │ │ │ @ instruction: 0x01bf9490 │ │ │ │ - bicseq r9, r5, r4, asr #10 │ │ │ │ - bicseq r9, r5, r0, lsl r5 │ │ │ │ + bicseq r9, r5, ip, lsr r5 │ │ │ │ + bicseq r9, r5, r8, lsl #10 │ │ │ │ @ instruction: 0x01bf9410 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bd19c <__cxa_atexit@plt+0x1b1b28> │ │ │ │ ldr r2, [pc, #112] @ 1bd1a4 <__cxa_atexit@plt+0x1b1b30> │ │ │ │ @@ -444106,15 +444106,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 1bd1b0 <__cxa_atexit@plt+0x1b1b3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - bicseq r9, r5, r4, lsr r1 │ │ │ │ + bicseq r9, r5, ip, lsr #2 │ │ │ │ @ instruction: 0x01bf9308 │ │ │ │ @ instruction: 0x01bf92fc │ │ │ │ @ instruction: 0x01bf92dc │ │ │ │ @ instruction: 0x01bf92d0 │ │ │ │ @ instruction: 0x01bf9368 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -444139,25 +444139,25 @@ │ │ │ │ bhi 1bd230 <__cxa_atexit@plt+0x1b1bbc> │ │ │ │ ldr r2, [pc, #28] @ 1bd238 <__cxa_atexit@plt+0x1b1bc4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bd258 <__cxa_atexit@plt+0x1b1be4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bd278 <__cxa_atexit@plt+0x1b1c04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -444166,15 +444166,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bd298 <__cxa_atexit@plt+0x1b1c24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r9, r5, r0, lsl #1 │ │ │ │ + bicseq r9, r5, r8, ror r0 │ │ │ │ @ instruction: 0x01bf92c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -444206,28 +444206,28 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str lr, [sl, #32] │ │ │ │ str r2, [sl, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #60] @ 1bd36c <__cxa_atexit@plt+0x1b1cf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1bd34c <__cxa_atexit@plt+0x1b1cd8> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0x01d58f90 │ │ │ │ + bicseq r8, r5, r8, lsl #31 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - bicseq r9, r5, ip, lsl #6 │ │ │ │ - ldrsbeq r9, [r5, #44] @ 0x2c │ │ │ │ + bicseq r9, r5, r4, lsl #6 │ │ │ │ + ldrsbeq r9, [r5, #36] @ 0x24 │ │ │ │ @ instruction: 0x01bf91ec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -444253,26 +444253,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r8, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1bd420 <__cxa_atexit@plt+0x1b1dac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1bd408 <__cxa_atexit@plt+0x1b1d94> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - bicseq r8, r5, r4, asr #29 │ │ │ │ + ldrheq r8, [r5, #236] @ 0xec │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - bicseq r9, r5, ip, lsl r2 │ │ │ │ + bicseq r9, r5, r4, lsl r2 │ │ │ │ @ instruction: 0x01bf9138 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1bd48c <__cxa_atexit@plt+0x1b1e18> │ │ │ │ @@ -444290,27 +444290,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1bd4b8 <__cxa_atexit@plt+0x1b1e44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1bd4ac <__cxa_atexit@plt+0x1b1e38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r5, ip, lsr #28 │ │ │ │ + bicseq r8, r5, r4, lsr #28 │ │ │ │ @ instruction: 0x01bf90c4 │ │ │ │ ldrsbeq r9, [pc, r8]! │ │ │ │ - @ instruction: 0x01d5919c │ │ │ │ @ instruction: 0x01d59194 │ │ │ │ + bicseq r9, r5, ip, lsl #3 │ │ │ │ @ instruction: 0x01bf884c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bd590 <__cxa_atexit@plt+0x1b1f1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -444368,23 +444368,23 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1bd5c4 <__cxa_atexit@plt+0x1b1f50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d58d90 │ │ │ │ + bicseq r8, r5, r8, lsl #27 │ │ │ │ @ instruction: 0x01bf8760 │ │ │ │ @ instruction: 0xffff25c0 │ │ │ │ @ instruction: 0xffff1fdc │ │ │ │ @ instruction: 0xffff2190 │ │ │ │ @ instruction: 0xffff2054 │ │ │ │ - ldrheq r8, [r5, #236] @ 0xec │ │ │ │ - @ instruction: 0x01d58e98 │ │ │ │ - @ instruction: 0x01d58f9c │ │ │ │ + ldrheq r8, [r5, #228] @ 0xe4 │ │ │ │ + @ instruction: 0x01d58e90 │ │ │ │ + @ instruction: 0x01d58f94 │ │ │ │ @ instruction: 0x01bf8f78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bd670 <__cxa_atexit@plt+0x1b1ffc> │ │ │ │ @@ -444411,33 +444411,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1bd6b0 <__cxa_atexit@plt+0x1b203c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1bd6b4 <__cxa_atexit@plt+0x1b2040> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1bd6a8 <__cxa_atexit@plt+0x1b2034> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - bicseq r8, r5, r4, asr ip │ │ │ │ + bicseq r8, r5, ip, asr #24 │ │ │ │ @ instruction: 0x01bf8ed0 │ │ │ │ @ instruction: 0x01bf8ef0 │ │ │ │ - ldrheq r8, [r5, #244] @ 0xf4 │ │ │ │ bicseq r8, r5, ip, lsr #31 │ │ │ │ + bicseq r8, r5, r4, lsr #31 │ │ │ │ @ instruction: 0x01bf8658 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bd704 <__cxa_atexit@plt+0x1b2090> │ │ │ │ ldr r2, [pc, #52] @ 1bd70c <__cxa_atexit@plt+0x1b2098> │ │ │ │ @@ -444452,29 +444452,29 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01d58b90 │ │ │ │ - bicseq r8, r5, r0, lsl #23 │ │ │ │ + bicseq r8, r5, r8, lsl #23 │ │ │ │ + bicseq r8, r5, r8, ror fp │ │ │ │ @ instruction: 0x01bf85f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1bd744 <__cxa_atexit@plt+0x1b20d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1bd748 <__cxa_atexit@plt+0x1b20d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r8, r5, r0, asr #22 │ │ │ │ + bicseq r8, r5, r8, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bd780 <__cxa_atexit@plt+0x1b210c> │ │ │ │ @@ -444483,38 +444483,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r8, r5, ip, ror lr │ │ │ │ + bicseq r8, r5, r4, ror lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bd7c4 <__cxa_atexit@plt+0x1b2150> │ │ │ │ ldr r2, [pc, #28] @ 1bd7cc <__cxa_atexit@plt+0x1b2158> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bd7ec <__cxa_atexit@plt+0x1b2178> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bd80c <__cxa_atexit@plt+0x1b2198> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -444523,15 +444523,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bd82c <__cxa_atexit@plt+0x1b21b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r8, r5, ip, ror #21 │ │ │ │ + bicseq r8, r5, r4, ror #21 │ │ │ │ @ instruction: 0x01bf8d2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -444573,30 +444573,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1bd930 <__cxa_atexit@plt+0x1b22bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1bd908 <__cxa_atexit@plt+0x1b2294> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - bicseq r8, r5, r4, lsl #20 │ │ │ │ + ldrsheq r8, [r5, #156] @ 0x9c │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - bicseq r8, r5, r8, ror #19 │ │ │ │ - bicseq r8, r5, r4, asr sl │ │ │ │ - bicseq r8, r5, r4, asr #26 │ │ │ │ + bicseq r8, r5, r0, ror #19 │ │ │ │ + bicseq r8, r5, ip, asr #20 │ │ │ │ + bicseq r8, r5, ip, lsr sp │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq r8, r5, r0, lsr #26 │ │ │ │ + bicseq r8, r5, r8, lsl sp │ │ │ │ @ instruction: 0x01bf8c28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1bd99c <__cxa_atexit@plt+0x1b2328> │ │ │ │ @@ -444614,27 +444614,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1bd9c8 <__cxa_atexit@plt+0x1b2354> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1bd9bc <__cxa_atexit@plt+0x1b2348> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r5, ip, lsl r9 │ │ │ │ + bicseq r8, r5, r4, lsl r9 │ │ │ │ @ instruction: 0x01bf8bb4 │ │ │ │ @ instruction: 0x01bf8bc8 │ │ │ │ - bicseq r8, r5, ip, lsl #25 │ │ │ │ bicseq r8, r5, r4, lsl #25 │ │ │ │ + bicseq r8, r5, ip, ror ip │ │ │ │ @ instruction: 0x01bf8b90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bda38 <__cxa_atexit@plt+0x1b23c4> │ │ │ │ @@ -444653,26 +444653,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1bda60 <__cxa_atexit@plt+0x1b23ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0x01bf8a0c │ │ │ │ - bicseq r8, r5, r4, ror #16 │ │ │ │ - bicseq r8, r5, r4, ror #23 │ │ │ │ + bicseq r8, r5, ip, asr r8 │ │ │ │ + ldrsbeq r8, [r5, #188] @ 0xbc │ │ │ │ @ instruction: 0x01bf8af8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -444696,26 +444696,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1bdb0c <__cxa_atexit@plt+0x1b2498> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1bdaf4 <__cxa_atexit@plt+0x1b2480> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - ldrsbeq r8, [r5, #112] @ 0x70 │ │ │ │ + bicseq r8, r5, r8, asr #15 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - bicseq r8, r5, r0, lsr fp │ │ │ │ + bicseq r8, r5, r8, lsr #22 │ │ │ │ @ instruction: 0x01bf8a4c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -444741,26 +444741,26 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str r2, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r8, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1bdbc0 <__cxa_atexit@plt+0x1b254c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1bdba8 <__cxa_atexit@plt+0x1b2534> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - bicseq r8, r5, r4, lsr #14 │ │ │ │ + bicseq r8, r5, ip, lsl r7 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - bicseq r8, r5, ip, ror sl │ │ │ │ + bicseq r8, r5, r4, ror sl │ │ │ │ @ instruction: 0x01bf8998 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 1c0788 <__cxa_atexit@plt+0x1b5114> │ │ │ │ @ instruction: 0x01bf8984 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -444781,25 +444781,25 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r5, [pc, #48] @ 1bdc5c <__cxa_atexit@plt+0x1b25e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - bicseq r8, r5, r0, ror #12 │ │ │ │ - bicseq r8, r5, r0, ror #19 │ │ │ │ + bicseq r8, r5, r8, asr r6 │ │ │ │ + ldrsbeq r8, [r5, #152] @ 0x98 │ │ │ │ @ instruction: 0x01bf88fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bdccc <__cxa_atexit@plt+0x1b2658> │ │ │ │ @@ -444818,72 +444818,72 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1bdcf4 <__cxa_atexit@plt+0x1b2680> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0x01bf85b4 │ │ │ │ - ldrsbeq r8, [r5, #80] @ 0x50 │ │ │ │ - bicseq r8, r5, r0, asr r9 │ │ │ │ + bicseq r8, r5, r8, asr #11 │ │ │ │ + bicseq r8, r5, r8, asr #18 │ │ │ │ @ instruction: 0x01bf87cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1175278 <__cxa_atexit@plt+0x1169c04> │ │ │ │ + b 1175274 <__cxa_atexit@plt+0x1169c00> │ │ │ │ @ instruction: 0x01bf8798 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bdd48 <__cxa_atexit@plt+0x1b26d4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1bdd50 <__cxa_atexit@plt+0x1b26dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 47c824 <__cxa_atexit@plt+0x4711b0> │ │ │ │ + b 2c2908 <__cxa_atexit@plt+0x2b7294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r5, ip, lsr r5 │ │ │ │ + bicseq r8, r5, r4, lsr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bdd88 <__cxa_atexit@plt+0x1b2714> │ │ │ │ ldr r2, [pc, #28] @ 1bdd90 <__cxa_atexit@plt+0x1b271c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bddb0 <__cxa_atexit@plt+0x1b273c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bddd0 <__cxa_atexit@plt+0x1b275c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -444892,15 +444892,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bddf0 <__cxa_atexit@plt+0x1b277c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r8, r5, r8, lsr #10 │ │ │ │ + bicseq r8, r5, r0, lsr #10 │ │ │ │ @ instruction: 0x01bf8700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bde74 <__cxa_atexit@plt+0x1b2800> │ │ │ │ @@ -444924,27 +444924,27 @@ │ │ │ │ str r2, [r2, #16] │ │ │ │ ldr r0, [pc, #64] @ 1bdea0 <__cxa_atexit@plt+0x1b282c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0x01bf83c0 │ │ │ │ - bicseq r8, r5, r4, lsr r4 │ │ │ │ - bicseq r8, r5, ip, lsr #15 │ │ │ │ + bicseq r8, r5, ip, lsr #8 │ │ │ │ + bicseq r8, r5, r4, lsr #15 │ │ │ │ @ instruction: 0x01bf7e64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1bdf1c <__cxa_atexit@plt+0x1b28a8> │ │ │ │ @@ -444973,15 +444973,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r5, r4, lsr #7 │ │ │ │ + @ instruction: 0x01d5839c │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0x01bf7dc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -445080,17 +445080,17 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0x01bf7c50 │ │ │ │ @ instruction: 0xffff1ac4 │ │ │ │ @ instruction: 0xffff14e0 │ │ │ │ @ instruction: 0xffff1694 │ │ │ │ @ instruction: 0xffff1558 │ │ │ │ - bicseq r8, r5, r0, asr #7 │ │ │ │ - @ instruction: 0x01d5839c │ │ │ │ - bicseq r8, r5, r0, lsr #9 │ │ │ │ + ldrheq r8, [r5, #56] @ 0x38 │ │ │ │ + @ instruction: 0x01d58394 │ │ │ │ + @ instruction: 0x01d58498 │ │ │ │ @ instruction: 0x01bf7c1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1be180 <__cxa_atexit@plt+0x1b2b0c> │ │ │ │ @@ -445131,15 +445131,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - bicseq r8, r5, ip, asr #2 │ │ │ │ + bicseq r8, r5, r4, asr #2 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0x01bf83a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -445167,33 +445167,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1be280 <__cxa_atexit@plt+0x1b2c0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1be284 <__cxa_atexit@plt+0x1b2c10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1be278 <__cxa_atexit@plt+0x1b2c04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - bicseq r8, r5, r4, lsl #1 │ │ │ │ + bicseq r8, r5, ip, ror r0 │ │ │ │ @ instruction: 0x01bf8300 │ │ │ │ @ instruction: 0x01bf8320 │ │ │ │ - bicseq r8, r5, r4, ror #7 │ │ │ │ ldrsbeq r8, [r5, #60] @ 0x3c │ │ │ │ + ldrsbeq r8, [r5, #52] @ 0x34 │ │ │ │ @ instruction: 0x01bf7ab4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1be2a8 <__cxa_atexit@plt+0x1b2c34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ @@ -445225,26 +445225,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1be350 <__cxa_atexit@plt+0x1b2cdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1be338 <__cxa_atexit@plt+0x1b2cc4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - bicseq r7, r5, r8, lsl #31 │ │ │ │ + bicseq r7, r5, r0, lsl #31 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - bicseq r8, r5, ip, ror #5 │ │ │ │ + bicseq r8, r5, r4, ror #5 │ │ │ │ @ instruction: 0x01bf8208 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1be3c8 <__cxa_atexit@plt+0x1b2d54> │ │ │ │ @@ -445265,72 +445265,72 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1be3f0 <__cxa_atexit@plt+0x1b2d7c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - bicseq r7, r5, r4, ror #29 │ │ │ │ + ldrsbeq r7, [r5, #236] @ 0xec │ │ │ │ @ instruction: 0x01bf7dec │ │ │ │ - bicseq r8, r5, r4, asr r2 │ │ │ │ + bicseq r8, r5, ip, asr #4 │ │ │ │ ldrsbeq r8, [pc, r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1175278 <__cxa_atexit@plt+0x1169c04> │ │ │ │ + b 1175274 <__cxa_atexit@plt+0x1169c00> │ │ │ │ @ instruction: 0x01bf809c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1be444 <__cxa_atexit@plt+0x1b2dd0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1be44c <__cxa_atexit@plt+0x1b2dd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 47c824 <__cxa_atexit@plt+0x4711b0> │ │ │ │ + b 2c2908 <__cxa_atexit@plt+0x2b7294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r5, r0, asr #28 │ │ │ │ + bicseq r7, r5, r8, lsr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1be484 <__cxa_atexit@plt+0x1b2e10> │ │ │ │ ldr r2, [pc, #28] @ 1be48c <__cxa_atexit@plt+0x1b2e18> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1be4ac <__cxa_atexit@plt+0x1b2e38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1be4cc <__cxa_atexit@plt+0x1b2e58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -445339,15 +445339,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1be4ec <__cxa_atexit@plt+0x1b2e78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r7, r5, ip, lsr #28 │ │ │ │ + bicseq r7, r5, r4, lsr #28 │ │ │ │ @ instruction: 0x01bf7fc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1be570 <__cxa_atexit@plt+0x1b2efc> │ │ │ │ @@ -445371,42 +445371,42 @@ │ │ │ │ str r2, [r2, #16] │ │ │ │ ldr r0, [pc, #64] @ 1be59c <__cxa_atexit@plt+0x1b2f28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0x01bf7c04 │ │ │ │ - bicseq r7, r5, r8, lsr sp │ │ │ │ - ldrheq r8, [r5] │ │ │ │ + bicseq r7, r5, r0, lsr sp │ │ │ │ + bicseq r8, r5, r8, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1be5d0 <__cxa_atexit@plt+0x1b2f5c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1be5d8 <__cxa_atexit@plt+0x1b2f64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b db99e0 <__cxa_atexit@plt+0xdae36c> │ │ │ │ + b f168a4 <__cxa_atexit@plt+0xf0b230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r7, [r5, #196] @ 0xc4 │ │ │ │ + bicseq r7, r5, ip, lsr #25 │ │ │ │ @ instruction: 0x01bf7f80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1be65c <__cxa_atexit@plt+0x1b2fe8> │ │ │ │ @@ -445430,33 +445430,33 @@ │ │ │ │ ldr r9, [pc, #88] @ 1be69c <__cxa_atexit@plt+0x1b3028> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ ldr r2, [pc, #80] @ 1be6a0 <__cxa_atexit@plt+0x1b302c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1be694 <__cxa_atexit@plt+0x1b3020> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - bicseq r7, r5, ip, asr ip │ │ │ │ + bicseq r7, r5, r4, asr ip │ │ │ │ @ instruction: 0x01bf7fc8 │ │ │ │ @ instruction: 0x01bf8014 │ │ │ │ @ instruction: 0x01bf72f0 │ │ │ │ - ldrheq r7, [r5, #252] @ 0xfc │ │ │ │ + ldrheq r7, [r5, #244] @ 0xf4 │ │ │ │ @ instruction: 0x01bf7eb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1be710 <__cxa_atexit@plt+0x1b309c> │ │ │ │ @@ -445475,49 +445475,49 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1be738 <__cxa_atexit@plt+0x1b30c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x01bf79f0 │ │ │ │ - bicseq r7, r5, ip, lsl #23 │ │ │ │ - bicseq r7, r5, ip, lsl #30 │ │ │ │ + bicseq r7, r5, r4, lsl #23 │ │ │ │ + bicseq r7, r5, r4, lsl #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1be770 <__cxa_atexit@plt+0x1b30fc> │ │ │ │ ldr r2, [pc, #28] @ 1be778 <__cxa_atexit@plt+0x1b3104> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1be798 <__cxa_atexit@plt+0x1b3124> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1be7b8 <__cxa_atexit@plt+0x1b3144> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -445526,30 +445526,30 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1be7d8 <__cxa_atexit@plt+0x1b3164> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r7, r5, r0, asr #22 │ │ │ │ + bicseq r7, r5, r8, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1be80c <__cxa_atexit@plt+0x1b3198> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1be814 <__cxa_atexit@plt+0x1b31a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b db99e0 <__cxa_atexit@plt+0xdae36c> │ │ │ │ + b f168a4 <__cxa_atexit@plt+0xf0b230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r5, r8, ror sl │ │ │ │ + bicseq r7, r5, r0, ror sl │ │ │ │ @ instruction: 0x01bf7d44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1be898 <__cxa_atexit@plt+0x1b3224> │ │ │ │ @@ -445573,33 +445573,33 @@ │ │ │ │ ldr r9, [pc, #88] @ 1be8d8 <__cxa_atexit@plt+0x1b3264> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ ldr r2, [pc, #80] @ 1be8dc <__cxa_atexit@plt+0x1b3268> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1be8d0 <__cxa_atexit@plt+0x1b325c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - bicseq r7, r5, r0, lsr #20 │ │ │ │ + bicseq r7, r5, r8, lsl sl │ │ │ │ @ instruction: 0x01bf7d7c │ │ │ │ @ instruction: 0x01bf7dc8 │ │ │ │ @ instruction: 0x01bf71c4 │ │ │ │ - bicseq r7, r5, r0, lsl #27 │ │ │ │ + bicseq r7, r5, r8, ror sp │ │ │ │ @ instruction: 0x01bf7c7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1be948 <__cxa_atexit@plt+0x1b32d4> │ │ │ │ @@ -445617,27 +445617,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1be974 <__cxa_atexit@plt+0x1b3300> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1be968 <__cxa_atexit@plt+0x1b32f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r5, r0, ror r9 │ │ │ │ + bicseq r7, r5, r8, ror #18 │ │ │ │ @ instruction: 0x01bf7bf8 │ │ │ │ @ instruction: 0x01bf7c3c │ │ │ │ - bicseq r7, r5, r0, ror #25 │ │ │ │ - bicseq r7, r5, r0, lsr #23 │ │ │ │ + ldrsbeq r7, [r5, #200] @ 0xc8 │ │ │ │ + @ instruction: 0x01d57b98 │ │ │ │ @ instruction: 0x01bf7be4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1be9e4 <__cxa_atexit@plt+0x1b3370> │ │ │ │ @@ -445656,26 +445656,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1bea0c <__cxa_atexit@plt+0x1b3398> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0x01bf7670 │ │ │ │ - ldrheq r7, [r5, #136] @ 0x88 │ │ │ │ - bicseq r7, r5, r8, lsr ip │ │ │ │ + ldrheq r7, [r5, #128] @ 0x80 │ │ │ │ + bicseq r7, r5, r0, lsr ip │ │ │ │ @ instruction: 0x01bf7b4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bea88 <__cxa_atexit@plt+0x1b3414> │ │ │ │ @@ -445697,26 +445697,26 @@ │ │ │ │ str r1, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #12]! │ │ │ │ ldr r5, [pc, #52] @ 1beab0 <__cxa_atexit@plt+0x1b343c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - bicseq r7, r5, r8, lsr #16 │ │ │ │ + bicseq r7, r5, r0, lsr #16 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0x01d57b90 │ │ │ │ + bicseq r7, r5, r8, lsl #23 │ │ │ │ @ instruction: 0x01bf7aa4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1beae4 <__cxa_atexit@plt+0x1b3470> │ │ │ │ @@ -445796,17 +445796,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01d57694 │ │ │ │ + bicseq r7, r5, ip, lsl #13 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - bicseq r7, r5, r8, asr #13 │ │ │ │ + bicseq r7, r5, r0, asr #13 │ │ │ │ @ instruction: 0x01bf7940 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1beca4 <__cxa_atexit@plt+0x1b3630> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -445847,17 +445847,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0x01bf73bc │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - bicseq r7, r5, r4, asr #19 │ │ │ │ - bicseq r7, r5, r0, lsr r6 │ │ │ │ - ldrheq r7, [r5, #152] @ 0x98 │ │ │ │ + ldrheq r7, [r5, #156] @ 0x9c │ │ │ │ + bicseq r7, r5, r8, lsr #12 │ │ │ │ + ldrheq r7, [r5, #144] @ 0x90 │ │ │ │ @ instruction: 0x01bf7874 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1bed14 <__cxa_atexit@plt+0x1b36a0> │ │ │ │ ldr r3, [pc, #48] @ 1bed38 <__cxa_atexit@plt+0x1b36c4> │ │ │ │ @@ -445905,17 +445905,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r5, r0, ror #9 │ │ │ │ + ldrsbeq r7, [r5, #72] @ 0x48 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - bicseq r7, r5, r0, lsl r5 │ │ │ │ + bicseq r7, r5, r8, lsl #10 │ │ │ │ @ instruction: 0x01bf778c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1bedfc <__cxa_atexit@plt+0x1b3788> │ │ │ │ ldr r3, [pc, #48] @ 1bee20 <__cxa_atexit@plt+0x1b37ac> │ │ │ │ @@ -445990,28 +445990,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01d57394 │ │ │ │ + bicseq r7, r5, ip, lsl #7 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldrheq r7, [r5, #112] @ 0x70 │ │ │ │ + bicseq r7, r5, r8, lsr #15 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ - bicseq r7, r5, ip, asr #7 │ │ │ │ + bicseq r7, r5, r4, asr #7 │ │ │ │ @ instruction: 0x01bf75b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bef50 <__cxa_atexit@plt+0x1b38dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01bf7580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -446050,17 +446050,17 @@ │ │ │ │ mov r6, #20 │ │ │ │ b 1beff8 <__cxa_atexit@plt+0x1b3984> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff444 │ │ │ │ - ldrheq r7, [r5, #44] @ 0x2c │ │ │ │ + ldrheq r7, [r5, #36] @ 0x24 │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ - bicseq r7, r5, r0, lsl #6 │ │ │ │ + ldrsheq r7, [r5, #40] @ 0x28 │ │ │ │ @ instruction: 0x01bf7548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ @@ -446089,17 +446089,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r5, r0, lsl #4 │ │ │ │ + ldrsheq r7, [r5, #24] │ │ │ │ @ instruction: 0xfffff310 │ │ │ │ - bicseq r7, r5, r8, lsr r2 │ │ │ │ + bicseq r7, r5, r0, lsr r2 │ │ │ │ @ instruction: 0x01bf74ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1bf0dc <__cxa_atexit@plt+0x1b3a68> │ │ │ │ ldr r3, [pc, #36] @ 1bf0f4 <__cxa_atexit@plt+0x1b3a80> │ │ │ │ @@ -446108,15 +446108,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 1bf0f0 <__cxa_atexit@plt+0x1b3a7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r5, r4, lsr #3 │ │ │ │ + @ instruction: 0x01d5719c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01bf7464 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ @@ -446203,31 +446203,31 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 1bf260 <__cxa_atexit@plt+0x1b3bec> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r5, r0, asr #32 │ │ │ │ + bicseq r7, r5, r8, lsr r0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0x01bf71ac │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - bicseq r7, r5, r4, ror #7 │ │ │ │ + ldrsbeq r7, [r5, #60] @ 0x3c │ │ │ │ @ instruction: 0xffffe214 │ │ │ │ - bicseq r7, r5, r0, lsr #2 │ │ │ │ + bicseq r7, r5, r8, lsl r1 │ │ │ │ @ instruction: 0xffffeaa8 │ │ │ │ - bicseq r7, r5, r4, asr #1 │ │ │ │ + ldrheq r7, [r5, #12] │ │ │ │ @ instruction: 0x01bf7284 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bf2b0 <__cxa_atexit@plt+0x1b3c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01bf7250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -446266,17 +446266,17 @@ │ │ │ │ mov r6, #20 │ │ │ │ b 1bf358 <__cxa_atexit@plt+0x1b3ce4> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffe9e8 │ │ │ │ - bicseq r6, r5, ip, asr pc │ │ │ │ + bicseq r6, r5, r4, asr pc │ │ │ │ @ instruction: 0xffffeb18 │ │ │ │ - bicseq r6, r5, r0, lsr #31 │ │ │ │ + @ instruction: 0x01d56f98 │ │ │ │ @ instruction: 0x01bf71e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1bf3a0 <__cxa_atexit@plt+0x1b3d2c> │ │ │ │ ldr r7, [pc, #116] @ 1bf408 <__cxa_atexit@plt+0x1b3d94> │ │ │ │ @@ -446306,17 +446306,17 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r6, [r5, #228] @ 0xe4 │ │ │ │ + bicseq r6, r5, ip, ror #29 │ │ │ │ @ instruction: 0xffffe760 │ │ │ │ - ldrheq r6, [r5, #228] @ 0xe4 │ │ │ │ + bicseq r6, r5, ip, lsr #29 │ │ │ │ @ instruction: 0x01bf7148 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bf448 <__cxa_atexit@plt+0x1b3dd4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -446324,15 +446324,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1c0788 <__cxa_atexit@plt+0x1b5114> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r5, ip, lsr lr │ │ │ │ + bicseq r6, r5, r4, lsr lr │ │ │ │ @ instruction: 0x01bf7108 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1bf4bc <__cxa_atexit@plt+0x1b3e48> │ │ │ │ @@ -446350,27 +446350,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1bf4e8 <__cxa_atexit@plt+0x1b3e74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1bf4dc <__cxa_atexit@plt+0x1b3e68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r6, [r5, #220] @ 0xdc │ │ │ │ + ldrsheq r6, [r5, #212] @ 0xd4 │ │ │ │ @ instruction: 0x01bf7094 │ │ │ │ @ instruction: 0x01bf70a8 │ │ │ │ - bicseq r7, r5, ip, ror #2 │ │ │ │ bicseq r7, r5, r4, ror #2 │ │ │ │ + bicseq r7, r5, ip, asr r1 │ │ │ │ @ instruction: 0x01bf7070 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1bf550 <__cxa_atexit@plt+0x1b3edc> │ │ │ │ @@ -446387,27 +446387,27 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3] │ │ │ │ ldr r2, [pc, #60] @ 1bf57c <__cxa_atexit@plt+0x1b3f08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1bf570 <__cxa_atexit@plt+0x1b3efc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r5, r4, ror #26 │ │ │ │ + bicseq r6, r5, ip, asr sp │ │ │ │ ldrsheq r7, [pc, ip]! │ │ │ │ @ instruction: 0x01bf713c │ │ │ │ @ instruction: 0x01bf64cc │ │ │ │ - bicseq r7, r5, ip, asr #1 │ │ │ │ + bicseq r7, r5, r4, asr #1 │ │ │ │ @ instruction: 0x01bf6784 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -446462,17 +446462,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bf66b8 │ │ │ │ @ instruction: 0xffff0508 │ │ │ │ @ instruction: 0xfffeff24 │ │ │ │ @ instruction: 0xffff00d8 │ │ │ │ @ instruction: 0xfffeff9c │ │ │ │ - bicseq r6, r5, r4, lsl #28 │ │ │ │ - bicseq r6, r5, r0, ror #27 │ │ │ │ - bicseq r6, r5, r4, ror #29 │ │ │ │ + ldrsheq r6, [r5, #220] @ 0xdc │ │ │ │ + ldrsbeq r6, [r5, #216] @ 0xd8 │ │ │ │ + ldrsbeq r6, [r5, #236] @ 0xec │ │ │ │ @ instruction: 0x01bf6ed8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1bf6e0 <__cxa_atexit@plt+0x1b406c> │ │ │ │ @@ -446528,25 +446528,25 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r5, [pc, #48] @ 1bf7a8 <__cxa_atexit@plt+0x1b4134> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - bicseq r6, r5, ip, lsl fp │ │ │ │ - @ instruction: 0x01d56e94 │ │ │ │ + bicseq r6, r5, r4, lsl fp │ │ │ │ + bicseq r6, r5, ip, lsl #29 │ │ │ │ @ instruction: 0x01bf6db0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bf820 <__cxa_atexit@plt+0x1b41ac> │ │ │ │ @@ -446567,26 +446567,26 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1bf848 <__cxa_atexit@plt+0x1b41d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - bicseq r6, r5, ip, lsl #21 │ │ │ │ + bicseq r6, r5, r4, lsl #21 │ │ │ │ @ instruction: 0x01bf6a54 │ │ │ │ - ldrsheq r6, [r5, #220] @ 0xdc │ │ │ │ + ldrsheq r6, [r5, #212] @ 0xd4 │ │ │ │ @ instruction: 0x01bf64d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bf8b8 <__cxa_atexit@plt+0x1b4244> │ │ │ │ ldr r2, [pc, #104] @ 1bf8d4 <__cxa_atexit@plt+0x1b4260> │ │ │ │ @@ -446614,43 +446614,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1bf8e0 <__cxa_atexit@plt+0x1b426c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrsheq r6, [r5, #156] @ 0x9c │ │ │ │ + ldrsheq r6, [r5, #148] @ 0x94 │ │ │ │ @ instruction: 0xfffef330 │ │ │ │ @ instruction: 0x01bf6424 │ │ │ │ @ instruction: 0x01bf642c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1bf910 <__cxa_atexit@plt+0x1b429c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1bf914 <__cxa_atexit@plt+0x1b42a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r6, r5, r4, ror r9 │ │ │ │ + bicseq r6, r5, ip, ror #18 │ │ │ │ @ instruction: 0x01bf63f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1bf944 <__cxa_atexit@plt+0x1b42d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1bf948 <__cxa_atexit@plt+0x1b42d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r6, r5, r0, asr #18 │ │ │ │ + bicseq r6, r5, r8, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bf980 <__cxa_atexit@plt+0x1b430c> │ │ │ │ @@ -446659,38 +446659,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r6, r5, ip, ror ip │ │ │ │ + bicseq r6, r5, r4, ror ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bf9c4 <__cxa_atexit@plt+0x1b4350> │ │ │ │ ldr r2, [pc, #28] @ 1bf9cc <__cxa_atexit@plt+0x1b4358> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bf9ec <__cxa_atexit@plt+0x1b4378> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bfa0c <__cxa_atexit@plt+0x1b4398> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -446699,15 +446699,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bfa2c <__cxa_atexit@plt+0x1b43b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r6, r5, ip, ror #17 │ │ │ │ + bicseq r6, r5, r4, ror #17 │ │ │ │ @ instruction: 0x01bf6b2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -446749,30 +446749,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1bfb30 <__cxa_atexit@plt+0x1b44bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1bfb08 <__cxa_atexit@plt+0x1b4494> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - bicseq r6, r5, r4, lsl #16 │ │ │ │ + ldrsheq r6, [r5, #124] @ 0x7c │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - bicseq r6, r5, r8, ror #15 │ │ │ │ - bicseq r6, r5, r4, asr r8 │ │ │ │ - bicseq r6, r5, r4, asr #22 │ │ │ │ + bicseq r6, r5, r0, ror #15 │ │ │ │ + bicseq r6, r5, ip, asr #16 │ │ │ │ + bicseq r6, r5, ip, lsr fp │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq r6, r5, r0, lsr #22 │ │ │ │ + bicseq r6, r5, r8, lsl fp │ │ │ │ @ instruction: 0x01bf6a28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bfba8 <__cxa_atexit@plt+0x1b4534> │ │ │ │ @@ -446793,26 +446793,26 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1bfbd0 <__cxa_atexit@plt+0x1b455c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - bicseq r6, r5, r4, lsl #14 │ │ │ │ + ldrsheq r6, [r5, #108] @ 0x6c │ │ │ │ @ instruction: 0x01bf682c │ │ │ │ - bicseq r6, r5, r4, ror sl │ │ │ │ + bicseq r6, r5, ip, ror #20 │ │ │ │ @ instruction: 0x01bf6988 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -446836,49 +446836,49 @@ │ │ │ │ str r1, [sl, #24] │ │ │ │ str r0, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1bfc7c <__cxa_atexit@plt+0x1b4608> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1bfc64 <__cxa_atexit@plt+0x1b45f0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - bicseq r6, r5, r0, ror #12 │ │ │ │ + bicseq r6, r5, r8, asr r6 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - bicseq r6, r5, r0, asr #19 │ │ │ │ + ldrheq r6, [r5, #152] @ 0x98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bfcb4 <__cxa_atexit@plt+0x1b4640> │ │ │ │ ldr r2, [pc, #28] @ 1bfcbc <__cxa_atexit@plt+0x1b4648> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bfcdc <__cxa_atexit@plt+0x1b4668> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bfcfc <__cxa_atexit@plt+0x1b4688> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -446887,15 +446887,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bfd1c <__cxa_atexit@plt+0x1b46a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - ldrsheq r6, [r5, #92] @ 0x5c │ │ │ │ + ldrsheq r6, [r5, #84] @ 0x54 │ │ │ │ @ instruction: 0x01bf6580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -446922,28 +446922,28 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, sl} │ │ │ │ ldr r0, [pc, #64] @ 1bfddc <__cxa_atexit@plt+0x1b4768> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r3 │ │ │ │ b 1bfdbc <__cxa_atexit@plt+0x1b4748> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01bf6548 │ │ │ │ - bicseq r6, r5, ip, lsl #10 │ │ │ │ - @ instruction: 0x01d5689c │ │ │ │ - @ instruction: 0x01d56890 │ │ │ │ - bicseq r6, r5, r0, ror r8 │ │ │ │ + bicseq r6, r5, r4, lsl #10 │ │ │ │ + @ instruction: 0x01d56894 │ │ │ │ + bicseq r6, r5, r8, lsl #17 │ │ │ │ + bicseq r6, r5, r8, ror #16 │ │ │ │ @ instruction: 0x01bf677c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bfe14 <__cxa_atexit@plt+0x1b47a0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -446951,15 +446951,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1c0788 <__cxa_atexit@plt+0x1b5114> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r5, r0, ror r4 │ │ │ │ + bicseq r6, r5, r8, ror #8 │ │ │ │ @ instruction: 0x01bf673c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1bfe84 <__cxa_atexit@plt+0x1b4810> │ │ │ │ @@ -446976,50 +446976,50 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3] │ │ │ │ ldr r2, [pc, #60] @ 1bfeb0 <__cxa_atexit@plt+0x1b483c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1bfea4 <__cxa_atexit@plt+0x1b4830> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r5, r0, lsr r4 │ │ │ │ + bicseq r6, r5, r8, lsr #8 │ │ │ │ @ instruction: 0x01bf67c8 │ │ │ │ @ instruction: 0x01bf6808 │ │ │ │ @ instruction: 0x01bf5b98 │ │ │ │ - @ instruction: 0x01d56798 │ │ │ │ + @ instruction: 0x01d56790 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bfee8 <__cxa_atexit@plt+0x1b4874> │ │ │ │ ldr r2, [pc, #28] @ 1bfef0 <__cxa_atexit@plt+0x1b487c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bff10 <__cxa_atexit@plt+0x1b489c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bff30 <__cxa_atexit@plt+0x1b48bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -447028,15 +447028,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bff50 <__cxa_atexit@plt+0x1b48dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r6, r5, r8, asr #7 │ │ │ │ + bicseq r6, r5, r0, asr #7 │ │ │ │ @ instruction: 0x01bf63a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -447063,28 +447063,28 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, sl} │ │ │ │ ldr r0, [pc, #64] @ 1c0010 <__cxa_atexit@plt+0x1b499c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r3 │ │ │ │ b 1bfff0 <__cxa_atexit@plt+0x1b497c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01bf636c │ │ │ │ - ldrsbeq r6, [r5, #40] @ 0x28 │ │ │ │ - bicseq r6, r5, r8, ror #12 │ │ │ │ - bicseq r6, r5, ip, asr r6 │ │ │ │ - bicseq r6, r5, ip, lsr r6 │ │ │ │ + ldrsbeq r6, [r5, #32] │ │ │ │ + bicseq r6, r5, r0, ror #12 │ │ │ │ + bicseq r6, r5, r4, asr r6 │ │ │ │ + bicseq r6, r5, r4, lsr r6 │ │ │ │ @ instruction: 0x01bf6488 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c0080 <__cxa_atexit@plt+0x1b4a0c> │ │ │ │ @@ -447103,26 +447103,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1c00a8 <__cxa_atexit@plt+0x1b4a34> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x01bf6308 │ │ │ │ - bicseq r6, r5, ip, lsl r2 │ │ │ │ - @ instruction: 0x01d5659c │ │ │ │ + bicseq r6, r5, r4, lsl r2 │ │ │ │ + @ instruction: 0x01d56594 │ │ │ │ @ instruction: 0x01bf64b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c0124 <__cxa_atexit@plt+0x1b4ab0> │ │ │ │ @@ -447144,26 +447144,26 @@ │ │ │ │ str r1, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #12]! │ │ │ │ ldr r5, [pc, #52] @ 1c014c <__cxa_atexit@plt+0x1b4ad8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - bicseq r6, r5, ip, lsl #3 │ │ │ │ + bicseq r6, r5, r4, lsl #3 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldrsheq r6, [r5, #68] @ 0x44 │ │ │ │ + bicseq r6, r5, ip, ror #9 │ │ │ │ @ instruction: 0x01bf640c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -447193,27 +447193,27 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #56] @ 1c0214 <__cxa_atexit@plt+0x1b4ba0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r3 │ │ │ │ b 1c01f8 <__cxa_atexit@plt+0x1b4b84> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - bicseq r6, r5, r4, ror #1 │ │ │ │ + ldrsbeq r6, [r5, #12] │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - bicseq r6, r5, r0, asr #2 │ │ │ │ - bicseq r6, r5, r0, lsr r4 │ │ │ │ + bicseq r6, r5, r8, lsr r1 │ │ │ │ + bicseq r6, r5, r8, lsr #8 │ │ │ │ @ instruction: 0x01bf6344 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -447236,26 +447236,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ ldr r3, [pc, #52] @ 1c02bc <__cxa_atexit@plt+0x1b4c48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c02a4 <__cxa_atexit@plt+0x1b4c30> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - bicseq r6, r5, ip, lsl r0 │ │ │ │ + bicseq r6, r5, r4, lsl r0 │ │ │ │ @ instruction: 0x01bf5fe0 │ │ │ │ - bicseq r6, r5, r4, lsl #7 │ │ │ │ + bicseq r6, r5, ip, ror r3 │ │ │ │ @ instruction: 0x01bf5a5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c032c <__cxa_atexit@plt+0x1b4cb8> │ │ │ │ ldr r2, [pc, #104] @ 1c0348 <__cxa_atexit@plt+0x1b4cd4> │ │ │ │ @@ -447283,43 +447283,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1c0354 <__cxa_atexit@plt+0x1b4ce0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq r5, r5, r8, lsl #31 │ │ │ │ + bicseq r5, r5, r0, lsl #31 │ │ │ │ @ instruction: 0xfffee8bc │ │ │ │ @ instruction: 0x01bf59b0 │ │ │ │ @ instruction: 0x01bf59b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c0384 <__cxa_atexit@plt+0x1b4d10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c0388 <__cxa_atexit@plt+0x1b4d14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r5, r5, r0, lsl #30 │ │ │ │ + ldrsheq r5, [r5, #232] @ 0xe8 │ │ │ │ @ instruction: 0x01bf5984 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c03b8 <__cxa_atexit@plt+0x1b4d44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c03bc <__cxa_atexit@plt+0x1b4d48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r5, r5, ip, asr #29 │ │ │ │ + bicseq r5, r5, r4, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c03f4 <__cxa_atexit@plt+0x1b4d80> │ │ │ │ @@ -447328,38 +447328,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r6, r5, r8, lsl #4 │ │ │ │ + bicseq r6, r5, r0, lsl #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c0438 <__cxa_atexit@plt+0x1b4dc4> │ │ │ │ ldr r2, [pc, #28] @ 1c0440 <__cxa_atexit@plt+0x1b4dcc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c0460 <__cxa_atexit@plt+0x1b4dec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c0480 <__cxa_atexit@plt+0x1b4e0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -447368,15 +447368,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c04a0 <__cxa_atexit@plt+0x1b4e2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r5, r5, r8, ror lr │ │ │ │ + bicseq r5, r5, r0, ror lr │ │ │ │ ldrheq r6, [pc, r8]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -447420,30 +447420,30 @@ │ │ │ │ str r3, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ str r8, [sl, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #68] @ 1c05ac <__cxa_atexit@plt+0x1b4f38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1c0584 <__cxa_atexit@plt+0x1b4f10> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - @ instruction: 0x01d55d90 │ │ │ │ - bicseq r5, r5, r8, ror sp │ │ │ │ + bicseq r5, r5, r8, lsl #27 │ │ │ │ + bicseq r5, r5, r0, ror sp │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - ldrsbeq r6, [r5, #4] │ │ │ │ + bicseq r6, r5, ip, asr #1 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq r5, r5, r0, lsr #27 │ │ │ │ - bicseq r6, r5, r4, lsr #1 │ │ │ │ + @ instruction: 0x01d55d98 │ │ │ │ + @ instruction: 0x01d5609c │ │ │ │ @ instruction: 0x01bf5fac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -447468,26 +447468,26 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str r3, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1c065c <__cxa_atexit@plt+0x1b4fe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c0644 <__cxa_atexit@plt+0x1b4fd0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ - bicseq r5, r5, r4, lsl #25 │ │ │ │ + bicseq r5, r5, ip, ror ip │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - bicseq r5, r5, r0, ror #31 │ │ │ │ + ldrsbeq r5, [r5, #248] @ 0xf8 │ │ │ │ @ instruction: 0x01bf5efc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c0694 <__cxa_atexit@plt+0x1b5020> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -447495,15 +447495,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1c0788 <__cxa_atexit@plt+0x1b5114> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r5, [r5, #176] @ 0xb0 │ │ │ │ + bicseq r5, r5, r8, ror #23 │ │ │ │ @ instruction: 0x01bf5ebc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ bhi 1c0730 <__cxa_atexit@plt+0x1b50bc> │ │ │ │ @@ -447531,33 +447531,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1c0770 <__cxa_atexit@plt+0x1b50fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1c0774 <__cxa_atexit@plt+0x1b5100> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c0768 <__cxa_atexit@plt+0x1b50f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r5, r0, lsr #23 │ │ │ │ - bicseq r5, r5, r4, ror #26 │ │ │ │ + @ instruction: 0x01d55b98 │ │ │ │ + bicseq r5, r5, ip, asr sp │ │ │ │ @ instruction: 0x01bf5e10 │ │ │ │ @ instruction: 0x01bf5e30 │ │ │ │ - ldrsheq r5, [r5, #228] @ 0xe4 │ │ │ │ bicseq r5, r5, ip, ror #29 │ │ │ │ + bicseq r5, r5, r4, ror #29 │ │ │ │ @ instruction: 0x01bf5de0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1c0804 <__cxa_atexit@plt+0x1b5190> │ │ │ │ @@ -447592,15 +447592,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 1c081c <__cxa_atexit@plt+0x1b51a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x01bf5e4c │ │ │ │ - bicseq r5, r5, r8, lsl #21 │ │ │ │ + bicseq r5, r5, r0, lsl #21 │ │ │ │ @ instruction: 0x01bf5d38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c0864 <__cxa_atexit@plt+0x1b51f0> │ │ │ │ mov r3, r7 │ │ │ │ @@ -447617,15 +447617,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r5, r5, ip, lsl #20 │ │ │ │ + bicseq r5, r5, r4, lsl #20 │ │ │ │ @ instruction: 0x01bf5cd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 1c08cc <__cxa_atexit@plt+0x1b5258> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -447668,15 +447668,15 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffeb38 │ │ │ │ @ instruction: 0xffffeb70 │ │ │ │ - ldrsheq r5, [r5, #152] @ 0x98 │ │ │ │ + ldrsheq r5, [r5, #144] @ 0x90 │ │ │ │ @ instruction: 0x01bf5c08 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c0994 <__cxa_atexit@plt+0x1b5320> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -447722,16 +447722,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff230 │ │ │ │ - ldrheq r5, [r5, #140] @ 0x8c │ │ │ │ - bicseq r5, r5, r0, lsr #18 │ │ │ │ + ldrheq r5, [r5, #132] @ 0x84 │ │ │ │ + bicseq r5, r5, r8, lsl r9 │ │ │ │ @ instruction: 0x01bf5b2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bne 1c0a64 <__cxa_atexit@plt+0x1b53f0> │ │ │ │ ldr r3, [pc, #156] @ 1c0aec <__cxa_atexit@plt+0x1b5478> │ │ │ │ @@ -447773,16 +447773,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff160 │ │ │ │ - bicseq r5, r5, ip, ror #15 │ │ │ │ - bicseq r5, r5, r0, asr r8 │ │ │ │ + bicseq r5, r5, r4, ror #15 │ │ │ │ + bicseq r5, r5, r8, asr #16 │ │ │ │ @ instruction: 0x01bf5a60 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c0b3c <__cxa_atexit@plt+0x1b54c8> │ │ │ │ ldr r2, [pc, #176] @ 1c0bcc <__cxa_atexit@plt+0x1b5558> │ │ │ │ @@ -447829,16 +447829,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ - bicseq r5, r5, r4, lsl r7 │ │ │ │ - bicseq r5, r5, r8, ror r7 │ │ │ │ + bicseq r5, r5, ip, lsl #14 │ │ │ │ + bicseq r5, r5, r0, ror r7 │ │ │ │ @ instruction: 0x01bf5980 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c0cac <__cxa_atexit@plt+0x1b5638> │ │ │ │ @@ -447895,20 +447895,20 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ - bicseq r5, r5, r8, lsl #12 │ │ │ │ - bicseq r5, r5, ip, ror #12 │ │ │ │ + bicseq r5, r5, r0, lsl #12 │ │ │ │ + bicseq r5, r5, r4, ror #12 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ - ldrsbeq r5, [r5, #96] @ 0x60 │ │ │ │ + bicseq r5, r5, r8, asr #13 │ │ │ │ @ instruction: 0x01bf5868 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -447936,16 +447936,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1c0d88 <__cxa_atexit@plt+0x1b5714> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ - bicseq r5, r5, ip, asr #10 │ │ │ │ - ldrheq r5, [r5, #80] @ 0x50 │ │ │ │ + bicseq r5, r5, r4, asr #10 │ │ │ │ + bicseq r5, r5, r8, lsr #11 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0x01bf57d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -447973,16 +447973,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1c0e1c <__cxa_atexit@plt+0x1b57a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xffffee28 │ │ │ │ - ldrheq r5, [r5, #68] @ 0x44 │ │ │ │ - bicseq r5, r5, r8, lsl r5 │ │ │ │ + bicseq r5, r5, ip, lsr #9 │ │ │ │ + bicseq r5, r5, r0, lsl r5 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0x01bf5738 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -447993,23 +447993,23 @@ │ │ │ │ ldr r9, [pc, #48] @ 1c0e80 <__cxa_atexit@plt+0x1b580c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ ldr r2, [pc, #40] @ 1c0e84 <__cxa_atexit@plt+0x1b5810> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r7, [pc, #24] @ 1c0e88 <__cxa_atexit@plt+0x1b5814> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bf5820 │ │ │ │ @ instruction: 0x01bf4bb0 │ │ │ │ - ldrheq r5, [r5, #112] @ 0x70 │ │ │ │ + bicseq r5, r5, r8, lsr #15 │ │ │ │ @ instruction: 0x01bf57f0 │ │ │ │ @ instruction: 0x01bf4e7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c0f60 <__cxa_atexit@plt+0x1b58ec> │ │ │ │ @@ -448068,23 +448068,23 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1c0f94 <__cxa_atexit@plt+0x1b5920> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r5, r0, asr #7 │ │ │ │ + ldrheq r5, [r5, #56] @ 0x38 │ │ │ │ @ instruction: 0x01bf4d90 │ │ │ │ @ instruction: 0xfffeebf0 │ │ │ │ @ instruction: 0xfffee60c │ │ │ │ @ instruction: 0xfffee7c0 │ │ │ │ @ instruction: 0xfffee684 │ │ │ │ - bicseq r5, r5, ip, ror #9 │ │ │ │ - bicseq r5, r5, r8, asr #9 │ │ │ │ - bicseq r5, r5, ip, asr #11 │ │ │ │ + bicseq r5, r5, r4, ror #9 │ │ │ │ + bicseq r5, r5, r0, asr #9 │ │ │ │ + bicseq r5, r5, r4, asr #11 │ │ │ │ @ instruction: 0x01bf55a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c1040 <__cxa_atexit@plt+0x1b59cc> │ │ │ │ @@ -448111,33 +448111,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1c1080 <__cxa_atexit@plt+0x1b5a0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1c1084 <__cxa_atexit@plt+0x1b5a10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c1078 <__cxa_atexit@plt+0x1b5a04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - bicseq r5, r5, r4, lsl #5 │ │ │ │ + bicseq r5, r5, ip, ror r2 │ │ │ │ @ instruction: 0x01bf5500 │ │ │ │ @ instruction: 0x01bf5520 │ │ │ │ - bicseq r5, r5, r4, ror #11 │ │ │ │ ldrsbeq r5, [r5, #92] @ 0x5c │ │ │ │ + ldrsbeq r5, [r5, #84] @ 0x54 │ │ │ │ @ instruction: 0x01bf4c88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c10d4 <__cxa_atexit@plt+0x1b5a60> │ │ │ │ ldr r2, [pc, #52] @ 1c10dc <__cxa_atexit@plt+0x1b5a68> │ │ │ │ @@ -448152,29 +448152,29 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r5, r5, r0, asr #3 │ │ │ │ - ldrheq r5, [r5, #16] │ │ │ │ + ldrheq r5, [r5, #24] │ │ │ │ + bicseq r5, r5, r8, lsr #3 │ │ │ │ @ instruction: 0x01bf4c28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c1114 <__cxa_atexit@plt+0x1b5aa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c1118 <__cxa_atexit@plt+0x1b5aa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r5, r5, r0, ror r1 │ │ │ │ + bicseq r5, r5, r8, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c1150 <__cxa_atexit@plt+0x1b5adc> │ │ │ │ @@ -448183,38 +448183,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r5, r5, ip, lsr #9 │ │ │ │ + bicseq r5, r5, r4, lsr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c1194 <__cxa_atexit@plt+0x1b5b20> │ │ │ │ ldr r2, [pc, #28] @ 1c119c <__cxa_atexit@plt+0x1b5b28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c11bc <__cxa_atexit@plt+0x1b5b48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c11dc <__cxa_atexit@plt+0x1b5b68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -448223,15 +448223,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c11fc <__cxa_atexit@plt+0x1b5b88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r5, r5, ip, lsl r1 │ │ │ │ + bicseq r5, r5, r4, lsl r1 │ │ │ │ @ instruction: 0x01bf535c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -448273,30 +448273,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1c1300 <__cxa_atexit@plt+0x1b5c8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1c12d8 <__cxa_atexit@plt+0x1b5c64> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - bicseq r5, r5, r4, lsr r0 │ │ │ │ + bicseq r5, r5, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - bicseq r5, r5, r8, lsl r0 │ │ │ │ - bicseq r5, r5, r4, lsl #1 │ │ │ │ - bicseq r5, r5, r4, ror r3 │ │ │ │ + bicseq r5, r5, r0, lsl r0 │ │ │ │ + bicseq r5, r5, ip, ror r0 │ │ │ │ + bicseq r5, r5, ip, ror #6 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq r5, r5, r0, asr r3 │ │ │ │ + bicseq r5, r5, r8, asr #6 │ │ │ │ @ instruction: 0x01bf5258 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c136c <__cxa_atexit@plt+0x1b5cf8> │ │ │ │ @@ -448314,27 +448314,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1c1398 <__cxa_atexit@plt+0x1b5d24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c138c <__cxa_atexit@plt+0x1b5d18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r5, ip, asr #30 │ │ │ │ + bicseq r4, r5, r4, asr #30 │ │ │ │ @ instruction: 0x01bf51c4 │ │ │ │ @ instruction: 0x01bf5208 │ │ │ │ - ldrheq r5, [r5, #44] @ 0x2c │ │ │ │ - bicseq r5, r5, r8, lsl #5 │ │ │ │ + ldrheq r5, [r5, #36] @ 0x24 │ │ │ │ + bicseq r5, r5, r0, lsl #5 │ │ │ │ @ instruction: 0x01bf5188 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c1424 <__cxa_atexit@plt+0x1b5db0> │ │ │ │ ldr r2, [pc, #112] @ 1c142c <__cxa_atexit@plt+0x1b5db8> │ │ │ │ @@ -448364,15 +448364,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [pc, #24] @ 1c1438 <__cxa_atexit@plt+0x1b5dc4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - bicseq r4, r5, ip, lsr #29 │ │ │ │ + bicseq r4, r5, r4, lsr #29 │ │ │ │ @ instruction: 0x01bf5080 │ │ │ │ @ instruction: 0x01bf5074 │ │ │ │ @ instruction: 0x01bf5054 │ │ │ │ @ instruction: 0x01bf5048 │ │ │ │ @ instruction: 0x01bf50e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -448397,25 +448397,25 @@ │ │ │ │ bhi 1c14b8 <__cxa_atexit@plt+0x1b5e44> │ │ │ │ ldr r2, [pc, #28] @ 1c14c0 <__cxa_atexit@plt+0x1b5e4c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c14e0 <__cxa_atexit@plt+0x1b5e6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c1500 <__cxa_atexit@plt+0x1b5e8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -448424,15 +448424,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c1520 <__cxa_atexit@plt+0x1b5eac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - ldrsheq r4, [r5, #216] @ 0xd8 │ │ │ │ + ldrsheq r4, [r5, #208] @ 0xd0 │ │ │ │ @ instruction: 0x01bf5038 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -448464,28 +448464,28 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str lr, [sl, #32] │ │ │ │ str r2, [sl, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #60] @ 1c15f4 <__cxa_atexit@plt+0x1b5f80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c15d4 <__cxa_atexit@plt+0x1b5f60> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - bicseq r4, r5, r8, lsl #26 │ │ │ │ + bicseq r4, r5, r0, lsl #26 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - bicseq r5, r5, r4, lsl #1 │ │ │ │ - bicseq r5, r5, r4, asr r0 │ │ │ │ + bicseq r5, r5, ip, ror r0 │ │ │ │ + bicseq r5, r5, ip, asr #32 │ │ │ │ @ instruction: 0x01bf4f64 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -448511,26 +448511,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r8, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1c16a8 <__cxa_atexit@plt+0x1b6034> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c1690 <__cxa_atexit@plt+0x1b601c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - bicseq r4, r5, ip, lsr ip │ │ │ │ + bicseq r4, r5, r4, lsr ip │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0x01d54f94 │ │ │ │ + bicseq r4, r5, ip, lsl #31 │ │ │ │ @ instruction: 0x01bf4eb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c1714 <__cxa_atexit@plt+0x1b60a0> │ │ │ │ @@ -448548,27 +448548,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1c1740 <__cxa_atexit@plt+0x1b60cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c1734 <__cxa_atexit@plt+0x1b60c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r5, r4, lsr #23 │ │ │ │ + @ instruction: 0x01d54b9c │ │ │ │ @ instruction: 0x01bf4e3c │ │ │ │ @ instruction: 0x01bf4e50 │ │ │ │ - bicseq r4, r5, r4, lsl pc │ │ │ │ bicseq r4, r5, ip, lsl #30 │ │ │ │ + bicseq r4, r5, r4, lsl #30 │ │ │ │ @ instruction: 0x01bf45c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c1818 <__cxa_atexit@plt+0x1b61a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -448626,23 +448626,23 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1c184c <__cxa_atexit@plt+0x1b61d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r5, r8, lsl #22 │ │ │ │ + bicseq r4, r5, r0, lsl #22 │ │ │ │ @ instruction: 0x01bf44d8 │ │ │ │ @ instruction: 0xfffee338 │ │ │ │ @ instruction: 0xfffedd54 │ │ │ │ @ instruction: 0xfffedf08 │ │ │ │ @ instruction: 0xfffeddcc │ │ │ │ - bicseq r4, r5, r4, lsr ip │ │ │ │ - bicseq r4, r5, r0, lsl ip │ │ │ │ - bicseq r4, r5, r4, lsl sp │ │ │ │ + bicseq r4, r5, ip, lsr #24 │ │ │ │ + bicseq r4, r5, r8, lsl #24 │ │ │ │ + bicseq r4, r5, ip, lsl #26 │ │ │ │ @ instruction: 0x01bf4cf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c18f8 <__cxa_atexit@plt+0x1b6284> │ │ │ │ @@ -448669,33 +448669,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1c1938 <__cxa_atexit@plt+0x1b62c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1c193c <__cxa_atexit@plt+0x1b62c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c1930 <__cxa_atexit@plt+0x1b62bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - bicseq r4, r5, ip, asr #19 │ │ │ │ + bicseq r4, r5, r4, asr #19 │ │ │ │ @ instruction: 0x01bf4c48 │ │ │ │ @ instruction: 0x01bf4c68 │ │ │ │ - bicseq r4, r5, ip, lsr #26 │ │ │ │ bicseq r4, r5, r4, lsr #26 │ │ │ │ + bicseq r4, r5, ip, lsl sp │ │ │ │ @ instruction: 0x01bf43d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c198c <__cxa_atexit@plt+0x1b6318> │ │ │ │ ldr r2, [pc, #52] @ 1c1994 <__cxa_atexit@plt+0x1b6320> │ │ │ │ @@ -448710,29 +448710,29 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r4, r5, r8, lsl #18 │ │ │ │ - ldrsheq r4, [r5, #136] @ 0x88 │ │ │ │ + bicseq r4, r5, r0, lsl #18 │ │ │ │ + ldrsheq r4, [r5, #128] @ 0x80 │ │ │ │ @ instruction: 0x01bf4370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c19cc <__cxa_atexit@plt+0x1b6358> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c19d0 <__cxa_atexit@plt+0x1b635c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrheq r4, [r5, #136] @ 0x88 │ │ │ │ + ldrheq r4, [r5, #128] @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c1a08 <__cxa_atexit@plt+0x1b6394> │ │ │ │ @@ -448741,38 +448741,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrsheq r4, [r5, #180] @ 0xb4 │ │ │ │ + bicseq r4, r5, ip, ror #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c1a4c <__cxa_atexit@plt+0x1b63d8> │ │ │ │ ldr r2, [pc, #28] @ 1c1a54 <__cxa_atexit@plt+0x1b63e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c1a74 <__cxa_atexit@plt+0x1b6400> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c1a94 <__cxa_atexit@plt+0x1b6420> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -448781,15 +448781,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c1ab4 <__cxa_atexit@plt+0x1b6440> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r4, r5, r4, ror #16 │ │ │ │ + bicseq r4, r5, ip, asr r8 │ │ │ │ @ instruction: 0x01bf4aa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -448831,30 +448831,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1c1bb8 <__cxa_atexit@plt+0x1b6544> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1c1b90 <__cxa_atexit@plt+0x1b651c> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - bicseq r4, r5, ip, ror r7 │ │ │ │ + bicseq r4, r5, r4, ror r7 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - bicseq r4, r5, r0, ror #14 │ │ │ │ - bicseq r4, r5, ip, asr #15 │ │ │ │ - ldrheq r4, [r5, #172] @ 0xac │ │ │ │ + bicseq r4, r5, r8, asr r7 │ │ │ │ + bicseq r4, r5, r4, asr #15 │ │ │ │ + ldrheq r4, [r5, #164] @ 0xa4 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0x01d54a98 │ │ │ │ + @ instruction: 0x01d54a90 │ │ │ │ @ instruction: 0x01bf49a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c1c24 <__cxa_atexit@plt+0x1b65b0> │ │ │ │ @@ -448872,27 +448872,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1c1c50 <__cxa_atexit@plt+0x1b65dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c1c44 <__cxa_atexit@plt+0x1b65d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d54694 │ │ │ │ + bicseq r4, r5, ip, lsl #13 │ │ │ │ @ instruction: 0x01bf492c │ │ │ │ @ instruction: 0x01bf4940 │ │ │ │ - bicseq r4, r5, r4, lsl #20 │ │ │ │ ldrsheq r4, [r5, #156] @ 0x9c │ │ │ │ + ldrsheq r4, [r5, #148] @ 0x94 │ │ │ │ @ instruction: 0x01bf4908 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c1cc0 <__cxa_atexit@plt+0x1b664c> │ │ │ │ @@ -448911,26 +448911,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1c1ce8 <__cxa_atexit@plt+0x1b6674> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0x01bf4784 │ │ │ │ - ldrsbeq r4, [r5, #92] @ 0x5c │ │ │ │ - bicseq r4, r5, ip, asr r9 │ │ │ │ + ldrsbeq r4, [r5, #84] @ 0x54 │ │ │ │ + bicseq r4, r5, r4, asr r9 │ │ │ │ @ instruction: 0x01bf4870 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -448954,26 +448954,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1c1d94 <__cxa_atexit@plt+0x1b6720> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c1d7c <__cxa_atexit@plt+0x1b6708> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - bicseq r4, r5, r8, asr #10 │ │ │ │ + bicseq r4, r5, r0, asr #10 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - bicseq r4, r5, r8, lsr #17 │ │ │ │ + bicseq r4, r5, r0, lsr #17 │ │ │ │ @ instruction: 0x01bf47c4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -448999,26 +448999,26 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str r2, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r8, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1c1e48 <__cxa_atexit@plt+0x1b67d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c1e30 <__cxa_atexit@plt+0x1b67bc> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - @ instruction: 0x01d5449c │ │ │ │ + @ instruction: 0x01d54494 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldrsheq r4, [r5, #116] @ 0x74 │ │ │ │ + bicseq r4, r5, ip, ror #15 │ │ │ │ @ instruction: 0x01bf4710 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 1c4a10 <__cxa_atexit@plt+0x1b939c> │ │ │ │ @ instruction: 0x01bf46fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -449039,25 +449039,25 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r5, [pc, #48] @ 1c1ee4 <__cxa_atexit@plt+0x1b6870> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - ldrsbeq r4, [r5, #56] @ 0x38 │ │ │ │ - bicseq r4, r5, r8, asr r7 │ │ │ │ + ldrsbeq r4, [r5, #48] @ 0x30 │ │ │ │ + bicseq r4, r5, r0, asr r7 │ │ │ │ @ instruction: 0x01bf4674 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c1f54 <__cxa_atexit@plt+0x1b68e0> │ │ │ │ @@ -449076,72 +449076,72 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1c1f7c <__cxa_atexit@plt+0x1b6908> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0x01bf432c │ │ │ │ - bicseq r4, r5, r8, asr #6 │ │ │ │ - bicseq r4, r5, r8, asr #13 │ │ │ │ + bicseq r4, r5, r0, asr #6 │ │ │ │ + bicseq r4, r5, r0, asr #13 │ │ │ │ @ instruction: 0x01bf4544 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1175278 <__cxa_atexit@plt+0x1169c04> │ │ │ │ + b 1175274 <__cxa_atexit@plt+0x1169c00> │ │ │ │ @ instruction: 0x01bf4510 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c1fd0 <__cxa_atexit@plt+0x1b695c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1c1fd8 <__cxa_atexit@plt+0x1b6964> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 47c824 <__cxa_atexit@plt+0x4711b0> │ │ │ │ + b 2c2908 <__cxa_atexit@plt+0x2b7294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r4, [r5, #36] @ 0x24 │ │ │ │ + bicseq r4, r5, ip, lsr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c2010 <__cxa_atexit@plt+0x1b699c> │ │ │ │ ldr r2, [pc, #28] @ 1c2018 <__cxa_atexit@plt+0x1b69a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c2038 <__cxa_atexit@plt+0x1b69c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c2058 <__cxa_atexit@plt+0x1b69e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -449150,15 +449150,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c2078 <__cxa_atexit@plt+0x1b6a04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r4, r5, r0, lsr #5 │ │ │ │ + @ instruction: 0x01d54298 │ │ │ │ @ instruction: 0x01bf4478 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c20fc <__cxa_atexit@plt+0x1b6a88> │ │ │ │ @@ -449182,27 +449182,27 @@ │ │ │ │ str r2, [r2, #16] │ │ │ │ ldr r0, [pc, #64] @ 1c2128 <__cxa_atexit@plt+0x1b6ab4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0x01bf4138 │ │ │ │ - bicseq r4, r5, ip, lsr #3 │ │ │ │ - bicseq r4, r5, r4, lsr #10 │ │ │ │ + bicseq r4, r5, r4, lsr #3 │ │ │ │ + bicseq r4, r5, ip, lsl r5 │ │ │ │ @ instruction: 0x01bf3bdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1c21a4 <__cxa_atexit@plt+0x1b6b30> │ │ │ │ @@ -449231,15 +449231,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r5, ip, lsl r1 │ │ │ │ + bicseq r4, r5, r4, lsl r1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0x01bf3b40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -449338,17 +449338,17 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0x01bf39c8 │ │ │ │ @ instruction: 0xfffed83c │ │ │ │ @ instruction: 0xfffed258 │ │ │ │ @ instruction: 0xfffed40c │ │ │ │ @ instruction: 0xfffed2d0 │ │ │ │ - bicseq r4, r5, r8, lsr r1 │ │ │ │ - bicseq r4, r5, r4, lsl r1 │ │ │ │ - bicseq r4, r5, r8, lsl r2 │ │ │ │ + bicseq r4, r5, r0, lsr r1 │ │ │ │ + bicseq r4, r5, ip, lsl #2 │ │ │ │ + bicseq r4, r5, r0, lsl r2 │ │ │ │ @ instruction: 0x01bf3994 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c2408 <__cxa_atexit@plt+0x1b6d94> │ │ │ │ @@ -449389,15 +449389,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - bicseq r3, r5, r4, asr #29 │ │ │ │ + ldrheq r3, [r5, #236] @ 0xec │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0x01bf4120 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -449425,33 +449425,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1c2508 <__cxa_atexit@plt+0x1b6e94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1c250c <__cxa_atexit@plt+0x1b6e98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c2500 <__cxa_atexit@plt+0x1b6e8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - ldrsheq r3, [r5, #220] @ 0xdc │ │ │ │ + ldrsheq r3, [r5, #212] @ 0xd4 │ │ │ │ @ instruction: 0x01bf4078 │ │ │ │ @ instruction: 0x01bf4098 │ │ │ │ - bicseq r4, r5, ip, asr r1 │ │ │ │ bicseq r4, r5, r4, asr r1 │ │ │ │ + bicseq r4, r5, ip, asr #2 │ │ │ │ @ instruction: 0x01bf3844 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c2530 <__cxa_atexit@plt+0x1b6ebc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ @@ -449483,26 +449483,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #16]! │ │ │ │ ldr r3, [pc, #48] @ 1c25d8 <__cxa_atexit@plt+0x1b6f64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1c25c0 <__cxa_atexit@plt+0x1b6f4c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - bicseq r3, r5, r0, lsl #26 │ │ │ │ + ldrsheq r3, [r5, #200] @ 0xc8 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - bicseq r4, r5, r4, rrx │ │ │ │ + bicseq r4, r5, ip, asr r0 │ │ │ │ @ instruction: 0x01bf3f80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c2650 <__cxa_atexit@plt+0x1b6fdc> │ │ │ │ @@ -449523,72 +449523,72 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1c2678 <__cxa_atexit@plt+0x1b7004> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - bicseq r3, r5, ip, asr ip │ │ │ │ + bicseq r3, r5, r4, asr ip │ │ │ │ @ instruction: 0x01bf3b64 │ │ │ │ - bicseq r3, r5, ip, asr #31 │ │ │ │ + bicseq r3, r5, r4, asr #31 │ │ │ │ @ instruction: 0x01bf3e48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 1175278 <__cxa_atexit@plt+0x1169c04> │ │ │ │ + b 1175274 <__cxa_atexit@plt+0x1169c00> │ │ │ │ @ instruction: 0x01bf3e14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c26cc <__cxa_atexit@plt+0x1b7058> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1c26d4 <__cxa_atexit@plt+0x1b7060> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 47c824 <__cxa_atexit@plt+0x4711b0> │ │ │ │ + b 2c2908 <__cxa_atexit@plt+0x2b7294> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r3, [r5, #184] @ 0xb8 │ │ │ │ + ldrheq r3, [r5, #176] @ 0xb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c270c <__cxa_atexit@plt+0x1b7098> │ │ │ │ ldr r2, [pc, #28] @ 1c2714 <__cxa_atexit@plt+0x1b70a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c2734 <__cxa_atexit@plt+0x1b70c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c2754 <__cxa_atexit@plt+0x1b70e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -449597,15 +449597,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c2774 <__cxa_atexit@plt+0x1b7100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r3, r5, r4, lsr #23 │ │ │ │ + @ instruction: 0x01d53b9c │ │ │ │ @ instruction: 0x01bf3d40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c27f8 <__cxa_atexit@plt+0x1b7184> │ │ │ │ @@ -449629,42 +449629,42 @@ │ │ │ │ str r2, [r2, #16] │ │ │ │ ldr r0, [pc, #64] @ 1c2824 <__cxa_atexit@plt+0x1b71b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0x01bf397c │ │ │ │ - ldrheq r3, [r5, #160] @ 0xa0 │ │ │ │ - bicseq r3, r5, r8, lsr #28 │ │ │ │ + bicseq r3, r5, r8, lsr #21 │ │ │ │ + bicseq r3, r5, r0, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c2858 <__cxa_atexit@plt+0x1b71e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1c2860 <__cxa_atexit@plt+0x1b71ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b db99e0 <__cxa_atexit@plt+0xdae36c> │ │ │ │ + b f168a4 <__cxa_atexit@plt+0xf0b230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r5, ip, lsr #20 │ │ │ │ + bicseq r3, r5, r4, lsr #20 │ │ │ │ @ instruction: 0x01bf3cf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c28e4 <__cxa_atexit@plt+0x1b7270> │ │ │ │ @@ -449688,33 +449688,33 @@ │ │ │ │ ldr r9, [pc, #88] @ 1c2924 <__cxa_atexit@plt+0x1b72b0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ ldr r2, [pc, #80] @ 1c2928 <__cxa_atexit@plt+0x1b72b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c291c <__cxa_atexit@plt+0x1b72a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - ldrsbeq r3, [r5, #148] @ 0x94 │ │ │ │ + bicseq r3, r5, ip, asr #19 │ │ │ │ @ instruction: 0x01bf3d40 │ │ │ │ @ instruction: 0x01bf3d8c │ │ │ │ @ instruction: 0x01bf3068 │ │ │ │ - bicseq r3, r5, r4, lsr sp │ │ │ │ + bicseq r3, r5, ip, lsr #26 │ │ │ │ @ instruction: 0x01bf3c30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c2998 <__cxa_atexit@plt+0x1b7324> │ │ │ │ @@ -449733,49 +449733,49 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1c29c0 <__cxa_atexit@plt+0x1b734c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x01bf3768 │ │ │ │ - bicseq r3, r5, r4, lsl #18 │ │ │ │ - bicseq r3, r5, r4, lsl #25 │ │ │ │ + ldrsheq r3, [r5, #140] @ 0x8c │ │ │ │ + bicseq r3, r5, ip, ror ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c29f8 <__cxa_atexit@plt+0x1b7384> │ │ │ │ ldr r2, [pc, #28] @ 1c2a00 <__cxa_atexit@plt+0x1b738c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c2a20 <__cxa_atexit@plt+0x1b73ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c2a40 <__cxa_atexit@plt+0x1b73cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -449784,30 +449784,30 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c2a60 <__cxa_atexit@plt+0x1b73ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - ldrheq r3, [r5, #136] @ 0x88 │ │ │ │ + ldrheq r3, [r5, #128] @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c2a94 <__cxa_atexit@plt+0x1b7420> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1c2a9c <__cxa_atexit@plt+0x1b7428> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b db99e0 <__cxa_atexit@plt+0xdae36c> │ │ │ │ + b f168a4 <__cxa_atexit@plt+0xf0b230> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r3, [r5, #112] @ 0x70 │ │ │ │ + bicseq r3, r5, r8, ror #15 │ │ │ │ @ instruction: 0x01bf3abc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c2b20 <__cxa_atexit@plt+0x1b74ac> │ │ │ │ @@ -449831,33 +449831,33 @@ │ │ │ │ ldr r9, [pc, #88] @ 1c2b60 <__cxa_atexit@plt+0x1b74ec> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ ldr r2, [pc, #80] @ 1c2b64 <__cxa_atexit@plt+0x1b74f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c2b58 <__cxa_atexit@plt+0x1b74e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01d53798 │ │ │ │ + @ instruction: 0x01d53790 │ │ │ │ @ instruction: 0x01bf3af4 │ │ │ │ @ instruction: 0x01bf3b40 │ │ │ │ @ instruction: 0x01bf2f3c │ │ │ │ - ldrsheq r3, [r5, #168] @ 0xa8 │ │ │ │ + ldrsheq r3, [r5, #160] @ 0xa0 │ │ │ │ @ instruction: 0x01bf39f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c2bd0 <__cxa_atexit@plt+0x1b755c> │ │ │ │ @@ -449875,27 +449875,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1c2bfc <__cxa_atexit@plt+0x1b7588> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c2bf0 <__cxa_atexit@plt+0x1b757c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r5, r8, ror #13 │ │ │ │ + bicseq r3, r5, r0, ror #13 │ │ │ │ @ instruction: 0x01bf3970 │ │ │ │ @ instruction: 0x01bf39b4 │ │ │ │ - bicseq r3, r5, r8, asr sl │ │ │ │ - bicseq r3, r5, r8, lsl r9 │ │ │ │ + bicseq r3, r5, r0, asr sl │ │ │ │ + bicseq r3, r5, r0, lsl r9 │ │ │ │ @ instruction: 0x01bf395c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c2c6c <__cxa_atexit@plt+0x1b75f8> │ │ │ │ @@ -449914,26 +449914,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1c2c94 <__cxa_atexit@plt+0x1b7620> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0x01bf33e8 │ │ │ │ - bicseq r3, r5, r0, lsr r6 │ │ │ │ - ldrheq r3, [r5, #144] @ 0x90 │ │ │ │ + bicseq r3, r5, r8, lsr #12 │ │ │ │ + bicseq r3, r5, r8, lsr #19 │ │ │ │ @ instruction: 0x01bf38c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c2d10 <__cxa_atexit@plt+0x1b769c> │ │ │ │ @@ -449955,26 +449955,26 @@ │ │ │ │ str r1, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #12]! │ │ │ │ ldr r5, [pc, #52] @ 1c2d38 <__cxa_atexit@plt+0x1b76c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - bicseq r3, r5, r0, lsr #11 │ │ │ │ + @ instruction: 0x01d53598 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - bicseq r3, r5, r8, lsl #18 │ │ │ │ + bicseq r3, r5, r0, lsl #18 │ │ │ │ @ instruction: 0x01bf381c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c2d6c <__cxa_atexit@plt+0x1b76f8> │ │ │ │ @@ -450054,17 +450054,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r3, r5, ip, lsl #8 │ │ │ │ + bicseq r3, r5, r4, lsl #8 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - bicseq r3, r5, r0, asr #8 │ │ │ │ + bicseq r3, r5, r8, lsr r4 │ │ │ │ @ instruction: 0x01bf36b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c2f2c <__cxa_atexit@plt+0x1b78b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -450105,17 +450105,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0x01bf3134 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - bicseq r3, r5, ip, lsr r7 │ │ │ │ - bicseq r3, r5, r8, lsr #7 │ │ │ │ - bicseq r3, r5, r0, lsr r7 │ │ │ │ + bicseq r3, r5, r4, lsr r7 │ │ │ │ + bicseq r3, r5, r0, lsr #7 │ │ │ │ + bicseq r3, r5, r8, lsr #14 │ │ │ │ @ instruction: 0x01bf35ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c2f9c <__cxa_atexit@plt+0x1b7928> │ │ │ │ ldr r3, [pc, #48] @ 1c2fc0 <__cxa_atexit@plt+0x1b794c> │ │ │ │ @@ -450163,17 +450163,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r3, r5, r8, asr r2 │ │ │ │ + bicseq r3, r5, r0, asr r2 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - bicseq r3, r5, r8, lsl #5 │ │ │ │ + bicseq r3, r5, r0, lsl #5 │ │ │ │ @ instruction: 0x01bf3504 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c3084 <__cxa_atexit@plt+0x1b7a10> │ │ │ │ ldr r3, [pc, #48] @ 1c30a8 <__cxa_atexit@plt+0x1b7a34> │ │ │ │ @@ -450248,28 +450248,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r3, r5, ip, lsl #2 │ │ │ │ + bicseq r3, r5, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - bicseq r3, r5, r8, lsr #10 │ │ │ │ + bicseq r3, r5, r0, lsr #10 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ - bicseq r3, r5, r4, asr #2 │ │ │ │ + bicseq r3, r5, ip, lsr r1 │ │ │ │ @ instruction: 0x01bf332c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c31d8 <__cxa_atexit@plt+0x1b7b64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01bf32f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -450308,17 +450308,17 @@ │ │ │ │ mov r6, #20 │ │ │ │ b 1c3280 <__cxa_atexit@plt+0x1b7c0c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff444 │ │ │ │ - bicseq r3, r5, r4, lsr r0 │ │ │ │ + bicseq r3, r5, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ - bicseq r3, r5, r8, ror r0 │ │ │ │ + bicseq r3, r5, r0, ror r0 │ │ │ │ @ instruction: 0x01bf32c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ @@ -450347,17 +450347,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, r5, r8, ror pc │ │ │ │ + bicseq r2, r5, r0, ror pc │ │ │ │ @ instruction: 0xfffff310 │ │ │ │ - ldrheq r2, [r5, #240] @ 0xf0 │ │ │ │ + bicseq r2, r5, r8, lsr #31 │ │ │ │ @ instruction: 0x01bf3224 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1c3364 <__cxa_atexit@plt+0x1b7cf0> │ │ │ │ ldr r3, [pc, #36] @ 1c337c <__cxa_atexit@plt+0x1b7d08> │ │ │ │ @@ -450366,15 +450366,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 1c3378 <__cxa_atexit@plt+0x1b7d04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r5, ip, lsl pc │ │ │ │ + bicseq r2, r5, r4, lsl pc │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01bf31dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ @@ -450461,31 +450461,31 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 1c34e8 <__cxa_atexit@plt+0x1b7e74> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r2, [r5, #216] @ 0xd8 │ │ │ │ + ldrheq r2, [r5, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0x01bf2f24 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - bicseq r3, r5, ip, asr r1 │ │ │ │ + bicseq r3, r5, r4, asr r1 │ │ │ │ @ instruction: 0xffffe214 │ │ │ │ - @ instruction: 0x01d52e98 │ │ │ │ + @ instruction: 0x01d52e90 │ │ │ │ @ instruction: 0xffffeaa8 │ │ │ │ - bicseq r2, r5, ip, lsr lr │ │ │ │ + bicseq r2, r5, r4, lsr lr │ │ │ │ @ instruction: 0x01bf2ffc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c3538 <__cxa_atexit@plt+0x1b7ec4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01bf2fc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -450524,17 +450524,17 @@ │ │ │ │ mov r6, #20 │ │ │ │ b 1c35e0 <__cxa_atexit@plt+0x1b7f6c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffe9e8 │ │ │ │ - ldrsbeq r2, [r5, #196] @ 0xc4 │ │ │ │ + bicseq r2, r5, ip, asr #25 │ │ │ │ @ instruction: 0xffffeb18 │ │ │ │ - bicseq r2, r5, r8, lsl sp │ │ │ │ + bicseq r2, r5, r0, lsl sp │ │ │ │ @ instruction: 0x01bf2f60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c3628 <__cxa_atexit@plt+0x1b7fb4> │ │ │ │ ldr r7, [pc, #116] @ 1c3690 <__cxa_atexit@plt+0x1b801c> │ │ │ │ @@ -450564,17 +450564,17 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, r5, ip, ror #24 │ │ │ │ + bicseq r2, r5, r4, ror #24 │ │ │ │ @ instruction: 0xffffe760 │ │ │ │ - bicseq r2, r5, ip, lsr #24 │ │ │ │ + bicseq r2, r5, r4, lsr #24 │ │ │ │ @ instruction: 0x01bf2ec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c36d0 <__cxa_atexit@plt+0x1b805c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -450582,15 +450582,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1c4a10 <__cxa_atexit@plt+0x1b939c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r2, [r5, #180] @ 0xb4 │ │ │ │ + bicseq r2, r5, ip, lsr #23 │ │ │ │ @ instruction: 0x01bf2e80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c3744 <__cxa_atexit@plt+0x1b80d0> │ │ │ │ @@ -450608,27 +450608,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1c3770 <__cxa_atexit@plt+0x1b80fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c3764 <__cxa_atexit@plt+0x1b80f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r5, r4, ror fp │ │ │ │ + bicseq r2, r5, ip, ror #22 │ │ │ │ @ instruction: 0x01bf2e0c │ │ │ │ @ instruction: 0x01bf2e20 │ │ │ │ - bicseq r2, r5, r4, ror #29 │ │ │ │ ldrsbeq r2, [r5, #236] @ 0xec │ │ │ │ + ldrsbeq r2, [r5, #228] @ 0xe4 │ │ │ │ @ instruction: 0x01bf2de8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c37d8 <__cxa_atexit@plt+0x1b8164> │ │ │ │ @@ -450645,27 +450645,27 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3] │ │ │ │ ldr r2, [pc, #60] @ 1c3804 <__cxa_atexit@plt+0x1b8190> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c37f8 <__cxa_atexit@plt+0x1b8184> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r2, [r5, #172] @ 0xac │ │ │ │ + ldrsbeq r2, [r5, #164] @ 0xa4 │ │ │ │ @ instruction: 0x01bf2e74 │ │ │ │ @ instruction: 0x01bf2eb4 │ │ │ │ @ instruction: 0x01bf2244 │ │ │ │ - bicseq r2, r5, r4, asr #28 │ │ │ │ + bicseq r2, r5, ip, lsr lr │ │ │ │ @ instruction: 0x01bf24fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -450720,17 +450720,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bf2430 │ │ │ │ @ instruction: 0xfffec280 │ │ │ │ @ instruction: 0xfffebc9c │ │ │ │ @ instruction: 0xfffebe50 │ │ │ │ @ instruction: 0xfffebd14 │ │ │ │ - bicseq r2, r5, ip, ror fp │ │ │ │ - bicseq r2, r5, r8, asr fp │ │ │ │ - bicseq r2, r5, ip, asr ip │ │ │ │ + bicseq r2, r5, r4, ror fp │ │ │ │ + bicseq r2, r5, r0, asr fp │ │ │ │ + bicseq r2, r5, r4, asr ip │ │ │ │ @ instruction: 0x01bf2c50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1c3968 <__cxa_atexit@plt+0x1b82f4> │ │ │ │ @@ -450786,25 +450786,25 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r5, [pc, #48] @ 1c3a30 <__cxa_atexit@plt+0x1b83bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x01d52894 │ │ │ │ - bicseq r2, r5, ip, lsl #24 │ │ │ │ + bicseq r2, r5, ip, lsl #17 │ │ │ │ + bicseq r2, r5, r4, lsl #24 │ │ │ │ @ instruction: 0x01bf2b28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c3aa8 <__cxa_atexit@plt+0x1b8434> │ │ │ │ @@ -450825,26 +450825,26 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1c3ad0 <__cxa_atexit@plt+0x1b845c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - bicseq r2, r5, r4, lsl #16 │ │ │ │ + ldrsheq r2, [r5, #124] @ 0x7c │ │ │ │ @ instruction: 0x01bf27cc │ │ │ │ - bicseq r2, r5, r4, ror fp │ │ │ │ + bicseq r2, r5, ip, ror #22 │ │ │ │ @ instruction: 0x01bf2248 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c3b40 <__cxa_atexit@plt+0x1b84cc> │ │ │ │ ldr r2, [pc, #104] @ 1c3b5c <__cxa_atexit@plt+0x1b84e8> │ │ │ │ @@ -450872,43 +450872,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1c3b68 <__cxa_atexit@plt+0x1b84f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq r2, r5, r4, ror r7 │ │ │ │ + bicseq r2, r5, ip, ror #14 │ │ │ │ @ instruction: 0xfffeb0a8 │ │ │ │ @ instruction: 0x01bf219c │ │ │ │ @ instruction: 0x01bf21a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c3b98 <__cxa_atexit@plt+0x1b8524> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c3b9c <__cxa_atexit@plt+0x1b8528> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r2, r5, ip, ror #13 │ │ │ │ + bicseq r2, r5, r4, ror #13 │ │ │ │ @ instruction: 0x01bf2170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c3bcc <__cxa_atexit@plt+0x1b8558> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c3bd0 <__cxa_atexit@plt+0x1b855c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrheq r2, [r5, #104] @ 0x68 │ │ │ │ + ldrheq r2, [r5, #96] @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c3c08 <__cxa_atexit@plt+0x1b8594> │ │ │ │ @@ -450917,38 +450917,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrsheq r2, [r5, #148] @ 0x94 │ │ │ │ + bicseq r2, r5, ip, ror #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c3c4c <__cxa_atexit@plt+0x1b85d8> │ │ │ │ ldr r2, [pc, #28] @ 1c3c54 <__cxa_atexit@plt+0x1b85e0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c3c74 <__cxa_atexit@plt+0x1b8600> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c3c94 <__cxa_atexit@plt+0x1b8620> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -450957,15 +450957,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c3cb4 <__cxa_atexit@plt+0x1b8640> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r2, r5, r4, ror #12 │ │ │ │ + bicseq r2, r5, ip, asr r6 │ │ │ │ @ instruction: 0x01bf28a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -451007,30 +451007,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1c3db8 <__cxa_atexit@plt+0x1b8744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1c3d90 <__cxa_atexit@plt+0x1b871c> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - bicseq r2, r5, ip, ror r5 │ │ │ │ + bicseq r2, r5, r4, ror r5 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - bicseq r2, r5, r0, ror #10 │ │ │ │ - bicseq r2, r5, ip, asr #11 │ │ │ │ - ldrheq r2, [r5, #140] @ 0x8c │ │ │ │ + bicseq r2, r5, r8, asr r5 │ │ │ │ + bicseq r2, r5, r4, asr #11 │ │ │ │ + ldrheq r2, [r5, #132] @ 0x84 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0x01d52898 │ │ │ │ + @ instruction: 0x01d52890 │ │ │ │ @ instruction: 0x01bf27a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c3e30 <__cxa_atexit@plt+0x1b87bc> │ │ │ │ @@ -451051,26 +451051,26 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1c3e58 <__cxa_atexit@plt+0x1b87e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - bicseq r2, r5, ip, ror r4 │ │ │ │ + bicseq r2, r5, r4, ror r4 │ │ │ │ @ instruction: 0x01bf25a4 │ │ │ │ - bicseq r2, r5, ip, ror #15 │ │ │ │ + bicseq r2, r5, r4, ror #15 │ │ │ │ @ instruction: 0x01bf2700 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -451094,49 +451094,49 @@ │ │ │ │ str r1, [sl, #24] │ │ │ │ str r0, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1c3f04 <__cxa_atexit@plt+0x1b8890> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c3eec <__cxa_atexit@plt+0x1b8878> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - ldrsbeq r2, [r5, #56] @ 0x38 │ │ │ │ + ldrsbeq r2, [r5, #48] @ 0x30 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - bicseq r2, r5, r8, lsr r7 │ │ │ │ + bicseq r2, r5, r0, lsr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c3f3c <__cxa_atexit@plt+0x1b88c8> │ │ │ │ ldr r2, [pc, #28] @ 1c3f44 <__cxa_atexit@plt+0x1b88d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c3f64 <__cxa_atexit@plt+0x1b88f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c3f84 <__cxa_atexit@plt+0x1b8910> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -451145,15 +451145,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c3fa4 <__cxa_atexit@plt+0x1b8930> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r2, r5, r4, ror r3 │ │ │ │ + bicseq r2, r5, ip, ror #6 │ │ │ │ @ instruction: 0x01bf22f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -451180,28 +451180,28 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, sl} │ │ │ │ ldr r0, [pc, #64] @ 1c4064 <__cxa_atexit@plt+0x1b89f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r3 │ │ │ │ b 1c4044 <__cxa_atexit@plt+0x1b89d0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01bf22c0 │ │ │ │ - bicseq r2, r5, r4, lsl #5 │ │ │ │ - bicseq r2, r5, r4, lsl r6 │ │ │ │ - bicseq r2, r5, r8, lsl #12 │ │ │ │ - bicseq r2, r5, r8, ror #11 │ │ │ │ + bicseq r2, r5, ip, ror r2 │ │ │ │ + bicseq r2, r5, ip, lsl #12 │ │ │ │ + bicseq r2, r5, r0, lsl #12 │ │ │ │ + bicseq r2, r5, r0, ror #11 │ │ │ │ @ instruction: 0x01bf24f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c409c <__cxa_atexit@plt+0x1b8a28> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -451209,15 +451209,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1c4a10 <__cxa_atexit@plt+0x1b939c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r5, r8, ror #3 │ │ │ │ + bicseq r2, r5, r0, ror #3 │ │ │ │ @ instruction: 0x01bf24b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c410c <__cxa_atexit@plt+0x1b8a98> │ │ │ │ @@ -451234,50 +451234,50 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3] │ │ │ │ ldr r2, [pc, #60] @ 1c4138 <__cxa_atexit@plt+0x1b8ac4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c412c <__cxa_atexit@plt+0x1b8ab8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r5, r8, lsr #3 │ │ │ │ + bicseq r2, r5, r0, lsr #3 │ │ │ │ @ instruction: 0x01bf2540 │ │ │ │ @ instruction: 0x01bf2580 │ │ │ │ @ instruction: 0x01bf1910 │ │ │ │ - bicseq r2, r5, r0, lsl r5 │ │ │ │ + bicseq r2, r5, r8, lsl #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c4170 <__cxa_atexit@plt+0x1b8afc> │ │ │ │ ldr r2, [pc, #28] @ 1c4178 <__cxa_atexit@plt+0x1b8b04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c4198 <__cxa_atexit@plt+0x1b8b24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c41b8 <__cxa_atexit@plt+0x1b8b44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -451286,15 +451286,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c41d8 <__cxa_atexit@plt+0x1b8b64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r2, r5, r0, asr #2 │ │ │ │ + bicseq r2, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01bf211c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -451321,28 +451321,28 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, sl} │ │ │ │ ldr r0, [pc, #64] @ 1c4298 <__cxa_atexit@plt+0x1b8c24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r3 │ │ │ │ b 1c4278 <__cxa_atexit@plt+0x1b8c04> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01bf20e4 │ │ │ │ - bicseq r2, r5, r0, asr r0 │ │ │ │ - bicseq r2, r5, r0, ror #7 │ │ │ │ - ldrsbeq r2, [r5, #52] @ 0x34 │ │ │ │ - ldrheq r2, [r5, #52] @ 0x34 │ │ │ │ + bicseq r2, r5, r8, asr #32 │ │ │ │ + ldrsbeq r2, [r5, #56] @ 0x38 │ │ │ │ + bicseq r2, r5, ip, asr #7 │ │ │ │ + bicseq r2, r5, ip, lsr #7 │ │ │ │ @ instruction: 0x01bf2200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c4308 <__cxa_atexit@plt+0x1b8c94> │ │ │ │ @@ -451361,26 +451361,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1c4330 <__cxa_atexit@plt+0x1b8cbc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x01bf2080 │ │ │ │ - @ instruction: 0x01d51f94 │ │ │ │ - bicseq r2, r5, r4, lsl r3 │ │ │ │ + bicseq r1, r5, ip, lsl #31 │ │ │ │ + bicseq r2, r5, ip, lsl #6 │ │ │ │ @ instruction: 0x01bf2228 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c43ac <__cxa_atexit@plt+0x1b8d38> │ │ │ │ @@ -451402,26 +451402,26 @@ │ │ │ │ str r1, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #12]! │ │ │ │ ldr r5, [pc, #52] @ 1c43d4 <__cxa_atexit@plt+0x1b8d60> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - bicseq r1, r5, r4, lsl #30 │ │ │ │ + ldrsheq r1, [r5, #236] @ 0xec │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - bicseq r2, r5, ip, ror #4 │ │ │ │ + bicseq r2, r5, r4, ror #4 │ │ │ │ @ instruction: 0x01bf2184 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -451451,27 +451451,27 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #56] @ 1c449c <__cxa_atexit@plt+0x1b8e28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r3 │ │ │ │ b 1c4480 <__cxa_atexit@plt+0x1b8e0c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - bicseq r1, r5, ip, asr lr │ │ │ │ + bicseq r1, r5, r4, asr lr │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - ldrheq r1, [r5, #232] @ 0xe8 │ │ │ │ - bicseq r2, r5, r8, lsr #3 │ │ │ │ + ldrheq r1, [r5, #224] @ 0xe0 │ │ │ │ + bicseq r2, r5, r0, lsr #3 │ │ │ │ ldrheq r2, [pc, ip]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -451494,26 +451494,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ ldr r3, [pc, #52] @ 1c4544 <__cxa_atexit@plt+0x1b8ed0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c452c <__cxa_atexit@plt+0x1b8eb8> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0x01d51d94 │ │ │ │ + bicseq r1, r5, ip, lsl #27 │ │ │ │ @ instruction: 0x01bf1d58 │ │ │ │ - ldrsheq r2, [r5, #12] │ │ │ │ + ldrsheq r2, [r5, #4] │ │ │ │ @ instruction: 0x01bf17d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c45b4 <__cxa_atexit@plt+0x1b8f40> │ │ │ │ ldr r2, [pc, #104] @ 1c45d0 <__cxa_atexit@plt+0x1b8f5c> │ │ │ │ @@ -451541,43 +451541,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1c45dc <__cxa_atexit@plt+0x1b8f68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq r1, r5, r0, lsl #26 │ │ │ │ + ldrsheq r1, [r5, #200] @ 0xc8 │ │ │ │ @ instruction: 0xfffea634 │ │ │ │ @ instruction: 0x01bf1728 │ │ │ │ @ instruction: 0x01bf1730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c460c <__cxa_atexit@plt+0x1b8f98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c4610 <__cxa_atexit@plt+0x1b8f9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r1, r5, r8, ror ip │ │ │ │ + bicseq r1, r5, r0, ror ip │ │ │ │ @ instruction: 0x01bf16fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c4640 <__cxa_atexit@plt+0x1b8fcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c4644 <__cxa_atexit@plt+0x1b8fd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r1, r5, r4, asr #24 │ │ │ │ + bicseq r1, r5, ip, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c467c <__cxa_atexit@plt+0x1b9008> │ │ │ │ @@ -451586,38 +451586,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r1, r5, r0, lsl #31 │ │ │ │ + bicseq r1, r5, r8, ror pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c46c0 <__cxa_atexit@plt+0x1b904c> │ │ │ │ ldr r2, [pc, #28] @ 1c46c8 <__cxa_atexit@plt+0x1b9054> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c46e8 <__cxa_atexit@plt+0x1b9074> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c4708 <__cxa_atexit@plt+0x1b9094> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -451626,15 +451626,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c4728 <__cxa_atexit@plt+0x1b90b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - ldrsheq r1, [r5, #176] @ 0xb0 │ │ │ │ + bicseq r1, r5, r8, ror #23 │ │ │ │ @ instruction: 0x01bf1e30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -451678,30 +451678,30 @@ │ │ │ │ str r3, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ str r8, [sl, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #68] @ 1c4834 <__cxa_atexit@plt+0x1b91c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1c480c <__cxa_atexit@plt+0x1b9198> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - bicseq r1, r5, r8, lsl #22 │ │ │ │ - ldrsheq r1, [r5, #160] @ 0xa0 │ │ │ │ + bicseq r1, r5, r0, lsl #22 │ │ │ │ + bicseq r1, r5, r8, ror #21 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - bicseq r1, r5, ip, asr #28 │ │ │ │ + bicseq r1, r5, r4, asr #28 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq r1, r5, r8, lsl fp │ │ │ │ - bicseq r1, r5, ip, lsl lr │ │ │ │ + bicseq r1, r5, r0, lsl fp │ │ │ │ + bicseq r1, r5, r4, lsl lr │ │ │ │ @ instruction: 0x01bf1d24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -451726,26 +451726,26 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str r3, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1c48e4 <__cxa_atexit@plt+0x1b9270> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c48cc <__cxa_atexit@plt+0x1b9258> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ - ldrsheq r1, [r5, #156] @ 0x9c │ │ │ │ + ldrsheq r1, [r5, #148] @ 0x94 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - bicseq r1, r5, r8, asr sp │ │ │ │ + bicseq r1, r5, r0, asr sp │ │ │ │ @ instruction: 0x01bf1c74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c491c <__cxa_atexit@plt+0x1b92a8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -451753,15 +451753,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1c4a10 <__cxa_atexit@plt+0x1b939c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r5, r8, ror #18 │ │ │ │ + bicseq r1, r5, r0, ror #18 │ │ │ │ @ instruction: 0x01bf1c34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ bhi 1c49b8 <__cxa_atexit@plt+0x1b9344> │ │ │ │ @@ -451789,33 +451789,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1c49f8 <__cxa_atexit@plt+0x1b9384> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1c49fc <__cxa_atexit@plt+0x1b9388> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c49f0 <__cxa_atexit@plt+0x1b937c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r5, r8, lsl r9 │ │ │ │ - ldrsbeq r1, [r5, #172] @ 0xac │ │ │ │ + bicseq r1, r5, r0, lsl r9 │ │ │ │ + ldrsbeq r1, [r5, #164] @ 0xa4 │ │ │ │ @ instruction: 0x01bf1b88 │ │ │ │ @ instruction: 0x01bf1ba8 │ │ │ │ - bicseq r1, r5, ip, ror #24 │ │ │ │ bicseq r1, r5, r4, ror #24 │ │ │ │ + bicseq r1, r5, ip, asr ip │ │ │ │ @ instruction: 0x01bf1b58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1c4a8c <__cxa_atexit@plt+0x1b9418> │ │ │ │ @@ -451850,15 +451850,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 1c4aa4 <__cxa_atexit@plt+0x1b9430> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x01bf1bdc │ │ │ │ - bicseq r1, r5, r0, lsl #16 │ │ │ │ + ldrsheq r1, [r5, #120] @ 0x78 │ │ │ │ @ instruction: 0x01bf1ab0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c4aec <__cxa_atexit@plt+0x1b9478> │ │ │ │ mov r3, r7 │ │ │ │ @@ -451875,15 +451875,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r1, r5, r4, lsl #15 │ │ │ │ + bicseq r1, r5, ip, ror r7 │ │ │ │ @ instruction: 0x01bf1a4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 1c4b54 <__cxa_atexit@plt+0x1b94e0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -451926,15 +451926,15 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffeb38 │ │ │ │ @ instruction: 0xffffeb70 │ │ │ │ - bicseq r1, r5, r0, ror r7 │ │ │ │ + bicseq r1, r5, r8, ror #14 │ │ │ │ @ instruction: 0x01bf1980 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c4c1c <__cxa_atexit@plt+0x1b95a8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -451980,16 +451980,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff230 │ │ │ │ - bicseq r1, r5, r4, lsr r6 │ │ │ │ - @ instruction: 0x01d51698 │ │ │ │ + bicseq r1, r5, ip, lsr #12 │ │ │ │ + @ instruction: 0x01d51690 │ │ │ │ @ instruction: 0x01bf18a4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bne 1c4cec <__cxa_atexit@plt+0x1b9678> │ │ │ │ ldr r3, [pc, #156] @ 1c4d74 <__cxa_atexit@plt+0x1b9700> │ │ │ │ @@ -452031,16 +452031,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff160 │ │ │ │ - bicseq r1, r5, r4, ror #10 │ │ │ │ - bicseq r1, r5, r8, asr #11 │ │ │ │ + bicseq r1, r5, ip, asr r5 │ │ │ │ + bicseq r1, r5, r0, asr #11 │ │ │ │ @ instruction: 0x01bf17d8 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c4dc4 <__cxa_atexit@plt+0x1b9750> │ │ │ │ ldr r2, [pc, #176] @ 1c4e54 <__cxa_atexit@plt+0x1b97e0> │ │ │ │ @@ -452087,16 +452087,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ - bicseq r1, r5, ip, lsl #9 │ │ │ │ - ldrsheq r1, [r5, #64] @ 0x40 │ │ │ │ + bicseq r1, r5, r4, lsl #9 │ │ │ │ + bicseq r1, r5, r8, ror #9 │ │ │ │ @ instruction: 0x01bf16f8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c4f34 <__cxa_atexit@plt+0x1b98c0> │ │ │ │ @@ -452153,20 +452153,20 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ - bicseq r1, r5, r0, lsl #7 │ │ │ │ - bicseq r1, r5, r4, ror #7 │ │ │ │ + bicseq r1, r5, r8, ror r3 │ │ │ │ + ldrsbeq r1, [r5, #60] @ 0x3c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ - bicseq r1, r5, r8, asr #8 │ │ │ │ + bicseq r1, r5, r0, asr #8 │ │ │ │ @ instruction: 0x01bf15e0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -452194,16 +452194,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1c5010 <__cxa_atexit@plt+0x1b999c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ - bicseq r1, r5, r4, asr #5 │ │ │ │ - bicseq r1, r5, r8, lsr #6 │ │ │ │ + ldrheq r1, [r5, #44] @ 0x2c │ │ │ │ + bicseq r1, r5, r0, lsr #6 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0x01bf1548 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -452231,16 +452231,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1c50a4 <__cxa_atexit@plt+0x1b9a30> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xffffee28 │ │ │ │ - bicseq r1, r5, ip, lsr #4 │ │ │ │ - @ instruction: 0x01d51290 │ │ │ │ + bicseq r1, r5, r4, lsr #4 │ │ │ │ + bicseq r1, r5, r8, lsl #5 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0x01bf14b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c50dc <__cxa_atexit@plt+0x1b9a68> │ │ │ │ @@ -452249,15 +452249,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1c641c <__cxa_atexit@plt+0x1bada8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r5, r8, lsr #3 │ │ │ │ + bicseq r1, r5, r0, lsr #3 │ │ │ │ @ instruction: 0x01bf1474 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c5150 <__cxa_atexit@plt+0x1b9adc> │ │ │ │ @@ -452275,27 +452275,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1c517c <__cxa_atexit@plt+0x1b9b08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c5170 <__cxa_atexit@plt+0x1b9afc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r5, r8, ror #2 │ │ │ │ + bicseq r1, r5, r0, ror #2 │ │ │ │ @ instruction: 0x01bf1400 │ │ │ │ @ instruction: 0x01bf1414 │ │ │ │ - ldrsbeq r1, [r5, #72] @ 0x48 │ │ │ │ ldrsbeq r1, [r5, #64] @ 0x40 │ │ │ │ + bicseq r1, r5, r8, asr #9 │ │ │ │ @ instruction: 0x01bf13dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c51e4 <__cxa_atexit@plt+0x1b9b70> │ │ │ │ @@ -452312,27 +452312,27 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3] │ │ │ │ ldr r2, [pc, #60] @ 1c5210 <__cxa_atexit@plt+0x1b9b9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c5204 <__cxa_atexit@plt+0x1b9b90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r1, [r5] │ │ │ │ + bicseq r1, r5, r8, asr #1 │ │ │ │ @ instruction: 0x01bf1468 │ │ │ │ @ instruction: 0x01bf14a8 │ │ │ │ @ instruction: 0x01bf0838 │ │ │ │ - bicseq r1, r5, r8, lsr r4 │ │ │ │ + bicseq r1, r5, r0, lsr r4 │ │ │ │ @ instruction: 0x01bf0af0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -452387,17 +452387,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bf0a24 │ │ │ │ @ instruction: 0xfffea874 │ │ │ │ @ instruction: 0xfffea290 │ │ │ │ @ instruction: 0xfffea444 │ │ │ │ @ instruction: 0xfffea308 │ │ │ │ - bicseq r1, r5, r0, ror r1 │ │ │ │ - bicseq r1, r5, ip, asr #2 │ │ │ │ - bicseq r1, r5, r0, asr r2 │ │ │ │ + bicseq r1, r5, r8, ror #2 │ │ │ │ + bicseq r1, r5, r4, asr #2 │ │ │ │ + bicseq r1, r5, r8, asr #4 │ │ │ │ @ instruction: 0x01bf1244 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1c5374 <__cxa_atexit@plt+0x1b9d00> │ │ │ │ @@ -452453,25 +452453,25 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r5, [pc, #48] @ 1c543c <__cxa_atexit@plt+0x1b9dc8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - bicseq r0, r5, r8, lsl #29 │ │ │ │ - bicseq r1, r5, r0, lsl #4 │ │ │ │ + bicseq r0, r5, r0, lsl #29 │ │ │ │ + ldrsheq r1, [r5, #24] │ │ │ │ @ instruction: 0x01bf111c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c54b4 <__cxa_atexit@plt+0x1b9e40> │ │ │ │ @@ -452492,26 +452492,26 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1c54dc <__cxa_atexit@plt+0x1b9e68> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldrsheq r0, [r5, #216] @ 0xd8 │ │ │ │ + ldrsheq r0, [r5, #208] @ 0xd0 │ │ │ │ @ instruction: 0x01bf0dc0 │ │ │ │ - bicseq r1, r5, r8, ror #2 │ │ │ │ + bicseq r1, r5, r0, ror #2 │ │ │ │ @ instruction: 0x01bf083c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c554c <__cxa_atexit@plt+0x1b9ed8> │ │ │ │ ldr r2, [pc, #104] @ 1c5568 <__cxa_atexit@plt+0x1b9ef4> │ │ │ │ @@ -452539,43 +452539,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1c5574 <__cxa_atexit@plt+0x1b9f00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq r0, r5, r8, ror #26 │ │ │ │ + bicseq r0, r5, r0, ror #26 │ │ │ │ @ instruction: 0xfffe969c │ │ │ │ @ instruction: 0x01bf0790 │ │ │ │ @ instruction: 0x01bf0798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c55a4 <__cxa_atexit@plt+0x1b9f30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c55a8 <__cxa_atexit@plt+0x1b9f34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r0, r5, r0, ror #25 │ │ │ │ + ldrsbeq r0, [r5, #200] @ 0xc8 │ │ │ │ @ instruction: 0x01bf0764 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c55d8 <__cxa_atexit@plt+0x1b9f64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c55dc <__cxa_atexit@plt+0x1b9f68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r0, r5, ip, lsr #25 │ │ │ │ + bicseq r0, r5, r4, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c5614 <__cxa_atexit@plt+0x1b9fa0> │ │ │ │ @@ -452584,38 +452584,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r0, r5, r8, ror #31 │ │ │ │ + bicseq r0, r5, r0, ror #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c5658 <__cxa_atexit@plt+0x1b9fe4> │ │ │ │ ldr r2, [pc, #28] @ 1c5660 <__cxa_atexit@plt+0x1b9fec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c5680 <__cxa_atexit@plt+0x1ba00c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c56a0 <__cxa_atexit@plt+0x1ba02c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -452624,15 +452624,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c56c0 <__cxa_atexit@plt+0x1ba04c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r0, r5, r8, asr ip │ │ │ │ + bicseq r0, r5, r0, asr ip │ │ │ │ @ instruction: 0x01bf0e98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -452674,30 +452674,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1c57c4 <__cxa_atexit@plt+0x1ba150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1c579c <__cxa_atexit@plt+0x1ba128> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - bicseq r0, r5, r0, ror fp │ │ │ │ + bicseq r0, r5, r8, ror #22 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - bicseq r0, r5, r4, asr fp │ │ │ │ - bicseq r0, r5, r0, asr #23 │ │ │ │ - ldrheq r0, [r5, #224] @ 0xe0 │ │ │ │ + bicseq r0, r5, ip, asr #22 │ │ │ │ + ldrheq r0, [r5, #184] @ 0xb8 │ │ │ │ + bicseq r0, r5, r8, lsr #29 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq r0, r5, ip, lsl #29 │ │ │ │ + bicseq r0, r5, r4, lsl #29 │ │ │ │ @ instruction: 0x01bf0d94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c583c <__cxa_atexit@plt+0x1ba1c8> │ │ │ │ @@ -452718,26 +452718,26 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1c5864 <__cxa_atexit@plt+0x1ba1f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - bicseq r0, r5, r0, ror sl │ │ │ │ + bicseq r0, r5, r8, ror #20 │ │ │ │ @ instruction: 0x01bf0b98 │ │ │ │ - bicseq r0, r5, r0, ror #27 │ │ │ │ + ldrsbeq r0, [r5, #216] @ 0xd8 │ │ │ │ @ instruction: 0x01bf0cf4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -452761,49 +452761,49 @@ │ │ │ │ str r1, [sl, #24] │ │ │ │ str r0, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1c5910 <__cxa_atexit@plt+0x1ba29c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c58f8 <__cxa_atexit@plt+0x1ba284> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - bicseq r0, r5, ip, asr #19 │ │ │ │ + bicseq r0, r5, r4, asr #19 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - bicseq r0, r5, ip, lsr #26 │ │ │ │ + bicseq r0, r5, r4, lsr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c5948 <__cxa_atexit@plt+0x1ba2d4> │ │ │ │ ldr r2, [pc, #28] @ 1c5950 <__cxa_atexit@plt+0x1ba2dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c5970 <__cxa_atexit@plt+0x1ba2fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c5990 <__cxa_atexit@plt+0x1ba31c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -452812,15 +452812,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c59b0 <__cxa_atexit@plt+0x1ba33c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r0, r5, r8, ror #18 │ │ │ │ + bicseq r0, r5, r0, ror #18 │ │ │ │ @ instruction: 0x01bf08ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -452847,28 +452847,28 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, sl} │ │ │ │ ldr r0, [pc, #64] @ 1c5a70 <__cxa_atexit@plt+0x1ba3fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r3 │ │ │ │ b 1c5a50 <__cxa_atexit@plt+0x1ba3dc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01bf08b4 │ │ │ │ - bicseq r0, r5, r8, ror r8 │ │ │ │ - bicseq r0, r5, r8, lsl #24 │ │ │ │ - ldrsheq r0, [r5, #188] @ 0xbc │ │ │ │ - ldrsbeq r0, [r5, #188] @ 0xbc │ │ │ │ + bicseq r0, r5, r0, ror r8 │ │ │ │ + bicseq r0, r5, r0, lsl #24 │ │ │ │ + ldrsheq r0, [r5, #180] @ 0xb4 │ │ │ │ + ldrsbeq r0, [r5, #180] @ 0xb4 │ │ │ │ @ instruction: 0x01bf0ae8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c5aa8 <__cxa_atexit@plt+0x1ba434> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -452876,15 +452876,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1c641c <__cxa_atexit@plt+0x1bada8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r0, [r5, #124] @ 0x7c │ │ │ │ + ldrsbeq r0, [r5, #116] @ 0x74 │ │ │ │ @ instruction: 0x01bf0aa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c5b18 <__cxa_atexit@plt+0x1ba4a4> │ │ │ │ @@ -452901,50 +452901,50 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3] │ │ │ │ ldr r2, [pc, #60] @ 1c5b44 <__cxa_atexit@plt+0x1ba4d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c5b38 <__cxa_atexit@plt+0x1ba4c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d5079c │ │ │ │ + @ instruction: 0x01d50794 │ │ │ │ @ instruction: 0x01bf0b34 │ │ │ │ @ instruction: 0x01bf0b74 │ │ │ │ @ instruction: 0x01beff04 │ │ │ │ - bicseq r0, r5, r4, lsl #22 │ │ │ │ + ldrsheq r0, [r5, #172] @ 0xac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c5b7c <__cxa_atexit@plt+0x1ba508> │ │ │ │ ldr r2, [pc, #28] @ 1c5b84 <__cxa_atexit@plt+0x1ba510> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c5ba4 <__cxa_atexit@plt+0x1ba530> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c5bc4 <__cxa_atexit@plt+0x1ba550> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -452953,15 +452953,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c5be4 <__cxa_atexit@plt+0x1ba570> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r0, r5, r4, lsr r7 │ │ │ │ + bicseq r0, r5, ip, lsr #14 │ │ │ │ @ instruction: 0x01bf0710 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -452988,28 +452988,28 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, sl} │ │ │ │ ldr r0, [pc, #64] @ 1c5ca4 <__cxa_atexit@plt+0x1ba630> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r3 │ │ │ │ b 1c5c84 <__cxa_atexit@plt+0x1ba610> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01bf06d8 │ │ │ │ - bicseq r0, r5, r4, asr #12 │ │ │ │ - ldrsbeq r0, [r5, #148] @ 0x94 │ │ │ │ - bicseq r0, r5, r8, asr #19 │ │ │ │ - bicseq r0, r5, r8, lsr #19 │ │ │ │ + bicseq r0, r5, ip, lsr r6 │ │ │ │ + bicseq r0, r5, ip, asr #19 │ │ │ │ + bicseq r0, r5, r0, asr #19 │ │ │ │ + bicseq r0, r5, r0, lsr #19 │ │ │ │ @ instruction: 0x01bf07f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c5d14 <__cxa_atexit@plt+0x1ba6a0> │ │ │ │ @@ -453028,26 +453028,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1c5d3c <__cxa_atexit@plt+0x1ba6c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x01bf0674 │ │ │ │ - bicseq r0, r5, r8, lsl #11 │ │ │ │ - bicseq r0, r5, r8, lsl #18 │ │ │ │ + bicseq r0, r5, r0, lsl #11 │ │ │ │ + bicseq r0, r5, r0, lsl #18 │ │ │ │ @ instruction: 0x01bf081c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c5db8 <__cxa_atexit@plt+0x1ba744> │ │ │ │ @@ -453069,26 +453069,26 @@ │ │ │ │ str r1, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #12]! │ │ │ │ ldr r5, [pc, #52] @ 1c5de0 <__cxa_atexit@plt+0x1ba76c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - ldrsheq r0, [r5, #72] @ 0x48 │ │ │ │ + ldrsheq r0, [r5, #64] @ 0x40 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - bicseq r0, r5, r0, ror #16 │ │ │ │ + bicseq r0, r5, r8, asr r8 │ │ │ │ @ instruction: 0x01bf0778 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -453118,27 +453118,27 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #56] @ 1c5ea8 <__cxa_atexit@plt+0x1ba834> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r3 │ │ │ │ b 1c5e8c <__cxa_atexit@plt+0x1ba818> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - bicseq r0, r5, r0, asr r4 │ │ │ │ + bicseq r0, r5, r8, asr #8 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - bicseq r0, r5, ip, lsr #9 │ │ │ │ - @ instruction: 0x01d5079c │ │ │ │ + bicseq r0, r5, r4, lsr #9 │ │ │ │ + @ instruction: 0x01d50794 │ │ │ │ @ instruction: 0x01bf06b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -453161,26 +453161,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ ldr r3, [pc, #52] @ 1c5f50 <__cxa_atexit@plt+0x1ba8dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c5f38 <__cxa_atexit@plt+0x1ba8c4> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - bicseq r0, r5, r8, lsl #7 │ │ │ │ + bicseq r0, r5, r0, lsl #7 │ │ │ │ @ instruction: 0x01bf034c │ │ │ │ - ldrsheq r0, [r5, #96] @ 0x60 │ │ │ │ + bicseq r0, r5, r8, ror #13 │ │ │ │ @ instruction: 0x01befdc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c5fc0 <__cxa_atexit@plt+0x1ba94c> │ │ │ │ ldr r2, [pc, #104] @ 1c5fdc <__cxa_atexit@plt+0x1ba968> │ │ │ │ @@ -453208,43 +453208,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1c5fe8 <__cxa_atexit@plt+0x1ba974> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrsheq r0, [r5, #36] @ 0x24 │ │ │ │ + bicseq r0, r5, ip, ror #5 │ │ │ │ @ instruction: 0xfffe8c28 │ │ │ │ @ instruction: 0x01befd1c │ │ │ │ @ instruction: 0x01befd24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c6018 <__cxa_atexit@plt+0x1ba9a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c601c <__cxa_atexit@plt+0x1ba9a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r0, r5, ip, ror #4 │ │ │ │ + bicseq r0, r5, r4, ror #4 │ │ │ │ @ instruction: 0x01befcf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c604c <__cxa_atexit@plt+0x1ba9d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c6050 <__cxa_atexit@plt+0x1ba9dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r0, r5, r8, lsr r2 │ │ │ │ + bicseq r0, r5, r0, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c6088 <__cxa_atexit@plt+0x1baa14> │ │ │ │ @@ -453253,38 +453253,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r0, r5, r4, ror r5 │ │ │ │ + bicseq r0, r5, ip, ror #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c60cc <__cxa_atexit@plt+0x1baa58> │ │ │ │ ldr r2, [pc, #28] @ 1c60d4 <__cxa_atexit@plt+0x1baa60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c60f4 <__cxa_atexit@plt+0x1baa80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c6114 <__cxa_atexit@plt+0x1baaa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -453293,15 +453293,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c6134 <__cxa_atexit@plt+0x1baac0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq r0, r5, r4, ror #3 │ │ │ │ + ldrsbeq r0, [r5, #28] │ │ │ │ @ instruction: 0x01bf0424 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -453345,30 +453345,30 @@ │ │ │ │ str r3, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ str r8, [sl, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #68] @ 1c6240 <__cxa_atexit@plt+0x1babcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1c6218 <__cxa_atexit@plt+0x1baba4> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - ldrsheq r0, [r5, #12] │ │ │ │ - bicseq r0, r5, r4, ror #1 │ │ │ │ + ldrsheq r0, [r5, #4] │ │ │ │ + ldrsbeq r0, [r5, #12] │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - bicseq r0, r5, r0, asr #8 │ │ │ │ + bicseq r0, r5, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq r0, r5, ip, lsl #2 │ │ │ │ - bicseq r0, r5, r0, lsl r4 │ │ │ │ + bicseq r0, r5, r4, lsl #2 │ │ │ │ + bicseq r0, r5, r8, lsl #8 │ │ │ │ @ instruction: 0x01bf0318 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -453393,26 +453393,26 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str r3, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1c62f0 <__cxa_atexit@plt+0x1bac7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c62d8 <__cxa_atexit@plt+0x1bac64> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ - ldrsheq pc, [r4, #240] @ 0xf0 @ │ │ │ │ + bicseq pc, r4, r8, ror #31 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - bicseq r0, r5, ip, asr #6 │ │ │ │ + bicseq r0, r5, r4, asr #6 │ │ │ │ @ instruction: 0x01bf0268 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c6328 <__cxa_atexit@plt+0x1bacb4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -453420,15 +453420,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1c641c <__cxa_atexit@plt+0x1bada8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r4, ip, asr pc @ │ │ │ │ + bicseq pc, r4, r4, asr pc @ │ │ │ │ @ instruction: 0x01bf0228 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ bhi 1c63c4 <__cxa_atexit@plt+0x1bad50> │ │ │ │ @@ -453456,33 +453456,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1c6404 <__cxa_atexit@plt+0x1bad90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1c6408 <__cxa_atexit@plt+0x1bad94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c63fc <__cxa_atexit@plt+0x1bad88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r4, ip, lsl #30 │ │ │ │ - ldrsbeq r0, [r5] │ │ │ │ + bicseq pc, r4, r4, lsl #30 │ │ │ │ + bicseq r0, r5, r8, asr #1 │ │ │ │ @ instruction: 0x01bf017c │ │ │ │ @ instruction: 0x01bf019c │ │ │ │ - bicseq r0, r5, r0, ror #4 │ │ │ │ bicseq r0, r5, r8, asr r2 │ │ │ │ + bicseq r0, r5, r0, asr r2 │ │ │ │ @ instruction: 0x01bf014c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1c6498 <__cxa_atexit@plt+0x1bae24> │ │ │ │ @@ -453517,15 +453517,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 1c64b0 <__cxa_atexit@plt+0x1bae3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x01bf01d8 │ │ │ │ - ldrsheq pc, [r4, #212] @ 0xd4 @ │ │ │ │ + bicseq pc, r4, ip, ror #27 │ │ │ │ @ instruction: 0x01bf00a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c64f8 <__cxa_atexit@plt+0x1bae84> │ │ │ │ mov r3, r7 │ │ │ │ @@ -453542,15 +453542,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq pc, r4, r8, ror sp @ │ │ │ │ + bicseq pc, r4, r0, ror sp @ │ │ │ │ @ instruction: 0x01bf0040 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 1c6560 <__cxa_atexit@plt+0x1baeec> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -453593,15 +453593,15 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffeb38 │ │ │ │ @ instruction: 0xffffeb70 │ │ │ │ - bicseq pc, r4, r4, ror #26 │ │ │ │ + bicseq pc, r4, ip, asr sp @ │ │ │ │ @ instruction: 0x01beff74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c6628 <__cxa_atexit@plt+0x1bafb4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -453647,16 +453647,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff230 │ │ │ │ - bicseq pc, r4, r8, lsr #24 │ │ │ │ - bicseq pc, r4, ip, lsl #25 │ │ │ │ + bicseq pc, r4, r0, lsr #24 │ │ │ │ + bicseq pc, r4, r4, lsl #25 │ │ │ │ @ instruction: 0x01befe98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bne 1c66f8 <__cxa_atexit@plt+0x1bb084> │ │ │ │ ldr r3, [pc, #156] @ 1c6780 <__cxa_atexit@plt+0x1bb10c> │ │ │ │ @@ -453698,16 +453698,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff160 │ │ │ │ - bicseq pc, r4, r8, asr fp @ │ │ │ │ - ldrheq pc, [r4, #188] @ 0xbc @ │ │ │ │ + bicseq pc, r4, r0, asr fp @ │ │ │ │ + ldrheq pc, [r4, #180] @ 0xb4 @ │ │ │ │ @ instruction: 0x01befdcc │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c67d0 <__cxa_atexit@plt+0x1bb15c> │ │ │ │ ldr r2, [pc, #176] @ 1c6860 <__cxa_atexit@plt+0x1bb1ec> │ │ │ │ @@ -453754,16 +453754,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ - bicseq pc, r4, r0, lsl #21 │ │ │ │ - bicseq pc, r4, r4, ror #21 │ │ │ │ + bicseq pc, r4, r8, ror sl @ │ │ │ │ + ldrsbeq pc, [r4, #172] @ 0xac @ │ │ │ │ @ instruction: 0x01befcec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c6940 <__cxa_atexit@plt+0x1bb2cc> │ │ │ │ @@ -453820,20 +453820,20 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ - bicseq pc, r4, r4, ror r9 @ │ │ │ │ - ldrsbeq pc, [r4, #152] @ 0x98 @ │ │ │ │ + bicseq pc, r4, ip, ror #18 │ │ │ │ + ldrsbeq pc, [r4, #144] @ 0x90 @ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ - bicseq pc, r4, ip, lsr sl @ │ │ │ │ + bicseq pc, r4, r4, lsr sl @ │ │ │ │ @ instruction: 0x01befbd4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -453861,16 +453861,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1c6a1c <__cxa_atexit@plt+0x1bb3a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ - ldrheq pc, [r4, #136] @ 0x88 @ │ │ │ │ - bicseq pc, r4, ip, lsl r9 @ │ │ │ │ + ldrheq pc, [r4, #128] @ 0x80 @ │ │ │ │ + bicseq pc, r4, r4, lsl r9 @ │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0x01befb3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -453898,16 +453898,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1c6ab0 <__cxa_atexit@plt+0x1bb43c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xffffee28 │ │ │ │ - bicseq pc, r4, r0, lsr #16 │ │ │ │ - bicseq pc, r4, r4, lsl #17 │ │ │ │ + bicseq pc, r4, r8, lsl r8 @ │ │ │ │ + bicseq pc, r4, ip, ror r8 @ │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0x01befaa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c6ae8 <__cxa_atexit@plt+0x1bb474> │ │ │ │ @@ -453916,15 +453916,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1c7e28 <__cxa_atexit@plt+0x1bc7b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d4f79c │ │ │ │ + @ instruction: 0x01d4f794 │ │ │ │ @ instruction: 0x01befa68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c6b5c <__cxa_atexit@plt+0x1bb4e8> │ │ │ │ @@ -453942,27 +453942,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1c6b88 <__cxa_atexit@plt+0x1bb514> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c6b7c <__cxa_atexit@plt+0x1bb508> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r4, ip, asr r7 @ │ │ │ │ + bicseq pc, r4, r4, asr r7 @ │ │ │ │ @ instruction: 0x01bef9f4 │ │ │ │ @ instruction: 0x01befa08 │ │ │ │ - bicseq pc, r4, ip, asr #21 │ │ │ │ bicseq pc, r4, r4, asr #21 │ │ │ │ + ldrheq pc, [r4, #172] @ 0xac @ │ │ │ │ @ instruction: 0x01bef9d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c6bf0 <__cxa_atexit@plt+0x1bb57c> │ │ │ │ @@ -453979,27 +453979,27 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3] │ │ │ │ ldr r2, [pc, #60] @ 1c6c1c <__cxa_atexit@plt+0x1bb5a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c6c10 <__cxa_atexit@plt+0x1bb59c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r4, r4, asr #13 │ │ │ │ + ldrheq pc, [r4, #108] @ 0x6c @ │ │ │ │ @ instruction: 0x01befa5c │ │ │ │ @ instruction: 0x01befa9c │ │ │ │ @ instruction: 0x01beee2c │ │ │ │ - bicseq pc, r4, ip, lsr #20 │ │ │ │ + bicseq pc, r4, r4, lsr #20 │ │ │ │ @ instruction: 0x01bef0e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -454054,17 +454054,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bef018 │ │ │ │ @ instruction: 0xfffe8e68 │ │ │ │ @ instruction: 0xfffe8884 │ │ │ │ @ instruction: 0xfffe8a38 │ │ │ │ @ instruction: 0xfffe88fc │ │ │ │ - bicseq pc, r4, r4, ror #14 │ │ │ │ - bicseq pc, r4, r0, asr #14 │ │ │ │ - bicseq pc, r4, r4, asr #16 │ │ │ │ + bicseq pc, r4, ip, asr r7 @ │ │ │ │ + bicseq pc, r4, r8, lsr r7 @ │ │ │ │ + bicseq pc, r4, ip, lsr r8 @ │ │ │ │ @ instruction: 0x01bef838 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1c6d80 <__cxa_atexit@plt+0x1bb70c> │ │ │ │ @@ -454120,25 +454120,25 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r5, [pc, #48] @ 1c6e48 <__cxa_atexit@plt+0x1bb7d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - bicseq pc, r4, ip, ror r4 @ │ │ │ │ - ldrsheq pc, [r4, #116] @ 0x74 @ │ │ │ │ + bicseq pc, r4, r4, ror r4 @ │ │ │ │ + bicseq pc, r4, ip, ror #15 │ │ │ │ @ instruction: 0x01bef710 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c6ec0 <__cxa_atexit@plt+0x1bb84c> │ │ │ │ @@ -454159,26 +454159,26 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1c6ee8 <__cxa_atexit@plt+0x1bb874> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - bicseq pc, r4, ip, ror #7 │ │ │ │ + bicseq pc, r4, r4, ror #7 │ │ │ │ @ instruction: 0x01bef3b4 │ │ │ │ - bicseq pc, r4, ip, asr r7 @ │ │ │ │ + bicseq pc, r4, r4, asr r7 @ │ │ │ │ @ instruction: 0x01beee30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c6f58 <__cxa_atexit@plt+0x1bb8e4> │ │ │ │ ldr r2, [pc, #104] @ 1c6f74 <__cxa_atexit@plt+0x1bb900> │ │ │ │ @@ -454206,43 +454206,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1c6f80 <__cxa_atexit@plt+0x1bb90c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq pc, r4, ip, asr r3 @ │ │ │ │ + bicseq pc, r4, r4, asr r3 @ │ │ │ │ @ instruction: 0xfffe7c90 │ │ │ │ @ instruction: 0x01beed84 │ │ │ │ @ instruction: 0x01beed8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c6fb0 <__cxa_atexit@plt+0x1bb93c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c6fb4 <__cxa_atexit@plt+0x1bb940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrsbeq pc, [r4, #36] @ 0x24 @ │ │ │ │ + bicseq pc, r4, ip, asr #5 │ │ │ │ @ instruction: 0x01beed58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c6fe4 <__cxa_atexit@plt+0x1bb970> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c6fe8 <__cxa_atexit@plt+0x1bb974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq pc, r4, r0, lsr #5 │ │ │ │ + @ instruction: 0x01d4f298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c7020 <__cxa_atexit@plt+0x1bb9ac> │ │ │ │ @@ -454251,38 +454251,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrsbeq pc, [r4, #92] @ 0x5c @ │ │ │ │ + ldrsbeq pc, [r4, #84] @ 0x54 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c7064 <__cxa_atexit@plt+0x1bb9f0> │ │ │ │ ldr r2, [pc, #28] @ 1c706c <__cxa_atexit@plt+0x1bb9f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c708c <__cxa_atexit@plt+0x1bba18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c70ac <__cxa_atexit@plt+0x1bba38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -454291,15 +454291,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c70cc <__cxa_atexit@plt+0x1bba58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq pc, r4, ip, asr #4 │ │ │ │ + bicseq pc, r4, r4, asr #4 │ │ │ │ @ instruction: 0x01bef48c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -454341,30 +454341,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1c71d0 <__cxa_atexit@plt+0x1bbb5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1c71a8 <__cxa_atexit@plt+0x1bbb34> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - bicseq pc, r4, r4, ror #2 │ │ │ │ + bicseq pc, r4, ip, asr r1 @ │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - bicseq pc, r4, r8, asr #2 │ │ │ │ - ldrheq pc, [r4, #20] @ │ │ │ │ - bicseq pc, r4, r4, lsr #9 │ │ │ │ + bicseq pc, r4, r0, asr #2 │ │ │ │ + bicseq pc, r4, ip, lsr #3 │ │ │ │ + @ instruction: 0x01d4f49c │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq pc, r4, r0, lsl #9 │ │ │ │ + bicseq pc, r4, r8, ror r4 @ │ │ │ │ @ instruction: 0x01bef388 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c7248 <__cxa_atexit@plt+0x1bbbd4> │ │ │ │ @@ -454385,26 +454385,26 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1c7270 <__cxa_atexit@plt+0x1bbbfc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - bicseq pc, r4, r4, rrx │ │ │ │ + bicseq pc, r4, ip, asr r0 @ │ │ │ │ @ instruction: 0x01bef18c │ │ │ │ - ldrsbeq pc, [r4, #52] @ 0x34 @ │ │ │ │ + bicseq pc, r4, ip, asr #7 │ │ │ │ @ instruction: 0x01bef2e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -454428,49 +454428,49 @@ │ │ │ │ str r1, [sl, #24] │ │ │ │ str r0, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1c731c <__cxa_atexit@plt+0x1bbca8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c7304 <__cxa_atexit@plt+0x1bbc90> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - bicseq lr, r4, r0, asr #31 │ │ │ │ + ldrheq lr, [r4, #248] @ 0xf8 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - bicseq pc, r4, r0, lsr #6 │ │ │ │ + bicseq pc, r4, r8, lsl r3 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c7354 <__cxa_atexit@plt+0x1bbce0> │ │ │ │ ldr r2, [pc, #28] @ 1c735c <__cxa_atexit@plt+0x1bbce8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c737c <__cxa_atexit@plt+0x1bbd08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c739c <__cxa_atexit@plt+0x1bbd28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -454479,15 +454479,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c73bc <__cxa_atexit@plt+0x1bbd48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq lr, r4, ip, asr pc │ │ │ │ + bicseq lr, r4, r4, asr pc │ │ │ │ @ instruction: 0x01beeee0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -454514,28 +454514,28 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, sl} │ │ │ │ ldr r0, [pc, #64] @ 1c747c <__cxa_atexit@plt+0x1bbe08> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r3 │ │ │ │ b 1c745c <__cxa_atexit@plt+0x1bbde8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01beeea8 │ │ │ │ - bicseq lr, r4, ip, ror #28 │ │ │ │ - ldrsheq pc, [r4, #28] @ │ │ │ │ - ldrsheq pc, [r4, #16] @ │ │ │ │ - ldrsbeq pc, [r4, #16] @ │ │ │ │ + bicseq lr, r4, r4, ror #28 │ │ │ │ + ldrsheq pc, [r4, #20] @ │ │ │ │ + bicseq pc, r4, r8, ror #3 │ │ │ │ + bicseq pc, r4, r8, asr #3 │ │ │ │ ldrsbeq pc, [lr, ip]! @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c74b4 <__cxa_atexit@plt+0x1bbe40> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -454543,15 +454543,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1c7e28 <__cxa_atexit@plt+0x1bc7b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq lr, [r4, #208] @ 0xd0 │ │ │ │ + bicseq lr, r4, r8, asr #27 │ │ │ │ @ instruction: 0x01bef09c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c7524 <__cxa_atexit@plt+0x1bbeb0> │ │ │ │ @@ -454568,50 +454568,50 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3] │ │ │ │ ldr r2, [pc, #60] @ 1c7550 <__cxa_atexit@plt+0x1bbedc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c7544 <__cxa_atexit@plt+0x1bbed0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d4ed90 │ │ │ │ + bicseq lr, r4, r8, lsl #27 │ │ │ │ @ instruction: 0x01bef128 │ │ │ │ @ instruction: 0x01bef168 │ │ │ │ @ instruction: 0x01bee4f8 │ │ │ │ - ldrsheq pc, [r4, #8] @ │ │ │ │ + ldrsheq pc, [r4] @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c7588 <__cxa_atexit@plt+0x1bbf14> │ │ │ │ ldr r2, [pc, #28] @ 1c7590 <__cxa_atexit@plt+0x1bbf1c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c75b0 <__cxa_atexit@plt+0x1bbf3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c75d0 <__cxa_atexit@plt+0x1bbf5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -454620,15 +454620,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c75f0 <__cxa_atexit@plt+0x1bbf7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq lr, r4, r8, lsr #26 │ │ │ │ + bicseq lr, r4, r0, lsr #26 │ │ │ │ @ instruction: 0x01beed04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -454655,28 +454655,28 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, sl} │ │ │ │ ldr r0, [pc, #64] @ 1c76b0 <__cxa_atexit@plt+0x1bc03c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r3 │ │ │ │ b 1c7690 <__cxa_atexit@plt+0x1bc01c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01beeccc │ │ │ │ - bicseq lr, r4, r8, lsr ip │ │ │ │ - bicseq lr, r4, r8, asr #31 │ │ │ │ - ldrheq lr, [r4, #252] @ 0xfc │ │ │ │ - @ instruction: 0x01d4ef9c │ │ │ │ + bicseq lr, r4, r0, lsr ip │ │ │ │ + bicseq lr, r4, r0, asr #31 │ │ │ │ + ldrheq lr, [r4, #244] @ 0xf4 │ │ │ │ + @ instruction: 0x01d4ef94 │ │ │ │ @ instruction: 0x01beede8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c7720 <__cxa_atexit@plt+0x1bc0ac> │ │ │ │ @@ -454695,26 +454695,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1c7748 <__cxa_atexit@plt+0x1bc0d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x01beec68 │ │ │ │ - bicseq lr, r4, ip, ror fp │ │ │ │ - ldrsheq lr, [r4, #236] @ 0xec │ │ │ │ + bicseq lr, r4, r4, ror fp │ │ │ │ + ldrsheq lr, [r4, #228] @ 0xe4 │ │ │ │ @ instruction: 0x01beee10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c77c4 <__cxa_atexit@plt+0x1bc150> │ │ │ │ @@ -454736,26 +454736,26 @@ │ │ │ │ str r1, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #12]! │ │ │ │ ldr r5, [pc, #52] @ 1c77ec <__cxa_atexit@plt+0x1bc178> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - bicseq lr, r4, ip, ror #21 │ │ │ │ + bicseq lr, r4, r4, ror #21 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - bicseq lr, r4, r4, asr lr │ │ │ │ + bicseq lr, r4, ip, asr #28 │ │ │ │ @ instruction: 0x01beed6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -454785,27 +454785,27 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #56] @ 1c78b4 <__cxa_atexit@plt+0x1bc240> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r3 │ │ │ │ b 1c7898 <__cxa_atexit@plt+0x1bc224> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - bicseq lr, r4, r4, asr #20 │ │ │ │ + bicseq lr, r4, ip, lsr sl │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - bicseq lr, r4, r0, lsr #21 │ │ │ │ - @ instruction: 0x01d4ed90 │ │ │ │ + @ instruction: 0x01d4ea98 │ │ │ │ + bicseq lr, r4, r8, lsl #27 │ │ │ │ @ instruction: 0x01beeca4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -454828,26 +454828,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ ldr r3, [pc, #52] @ 1c795c <__cxa_atexit@plt+0x1bc2e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c7944 <__cxa_atexit@plt+0x1bc2d0> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - bicseq lr, r4, ip, ror r9 │ │ │ │ + bicseq lr, r4, r4, ror r9 │ │ │ │ @ instruction: 0x01bee940 │ │ │ │ - bicseq lr, r4, r4, ror #25 │ │ │ │ + ldrsbeq lr, [r4, #204] @ 0xcc │ │ │ │ @ instruction: 0x01bee3bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c79cc <__cxa_atexit@plt+0x1bc358> │ │ │ │ ldr r2, [pc, #104] @ 1c79e8 <__cxa_atexit@plt+0x1bc374> │ │ │ │ @@ -454875,43 +454875,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1c79f4 <__cxa_atexit@plt+0x1bc380> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq lr, r4, r8, ror #17 │ │ │ │ + bicseq lr, r4, r0, ror #17 │ │ │ │ @ instruction: 0xfffe721c │ │ │ │ @ instruction: 0x01bee310 │ │ │ │ @ instruction: 0x01bee318 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c7a24 <__cxa_atexit@plt+0x1bc3b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c7a28 <__cxa_atexit@plt+0x1bc3b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq lr, r4, r0, ror #16 │ │ │ │ + bicseq lr, r4, r8, asr r8 │ │ │ │ @ instruction: 0x01bee2e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c7a58 <__cxa_atexit@plt+0x1bc3e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c7a5c <__cxa_atexit@plt+0x1bc3e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq lr, r4, ip, lsr #16 │ │ │ │ + bicseq lr, r4, r4, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c7a94 <__cxa_atexit@plt+0x1bc420> │ │ │ │ @@ -454920,38 +454920,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq lr, r4, r8, ror #22 │ │ │ │ + bicseq lr, r4, r0, ror #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c7ad8 <__cxa_atexit@plt+0x1bc464> │ │ │ │ ldr r2, [pc, #28] @ 1c7ae0 <__cxa_atexit@plt+0x1bc46c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c7b00 <__cxa_atexit@plt+0x1bc48c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c7b20 <__cxa_atexit@plt+0x1bc4ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -454960,15 +454960,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c7b40 <__cxa_atexit@plt+0x1bc4cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - ldrsbeq lr, [r4, #120] @ 0x78 │ │ │ │ + ldrsbeq lr, [r4, #112] @ 0x70 │ │ │ │ @ instruction: 0x01beea18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -455012,30 +455012,30 @@ │ │ │ │ str r3, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ str r8, [sl, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #68] @ 1c7c4c <__cxa_atexit@plt+0x1bc5d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1c7c24 <__cxa_atexit@plt+0x1bc5b0> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - ldrsheq lr, [r4, #96] @ 0x60 │ │ │ │ - ldrsbeq lr, [r4, #104] @ 0x68 │ │ │ │ + bicseq lr, r4, r8, ror #13 │ │ │ │ + ldrsbeq lr, [r4, #96] @ 0x60 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - bicseq lr, r4, r4, lsr sl │ │ │ │ + bicseq lr, r4, ip, lsr #20 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq lr, r4, r0, lsl #14 │ │ │ │ - bicseq lr, r4, r4, lsl #20 │ │ │ │ + ldrsheq lr, [r4, #104] @ 0x68 │ │ │ │ + ldrsheq lr, [r4, #156] @ 0x9c │ │ │ │ @ instruction: 0x01bee90c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -455060,26 +455060,26 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str r3, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1c7cfc <__cxa_atexit@plt+0x1bc688> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c7ce4 <__cxa_atexit@plt+0x1bc670> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ - bicseq lr, r4, r4, ror #11 │ │ │ │ + ldrsbeq lr, [r4, #92] @ 0x5c │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - bicseq lr, r4, r0, asr #18 │ │ │ │ + bicseq lr, r4, r8, lsr r9 │ │ │ │ @ instruction: 0x01bee85c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c7d34 <__cxa_atexit@plt+0x1bc6c0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -455087,15 +455087,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1c7e28 <__cxa_atexit@plt+0x1bc7b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r4, r0, asr r5 │ │ │ │ + bicseq lr, r4, r8, asr #10 │ │ │ │ @ instruction: 0x01bee81c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ bhi 1c7dd0 <__cxa_atexit@plt+0x1bc75c> │ │ │ │ @@ -455123,33 +455123,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1c7e10 <__cxa_atexit@plt+0x1bc79c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1c7e14 <__cxa_atexit@plt+0x1bc7a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c7e08 <__cxa_atexit@plt+0x1bc794> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r4, r0, lsl #10 │ │ │ │ - bicseq lr, r4, r4, asr #13 │ │ │ │ + ldrsheq lr, [r4, #72] @ 0x48 │ │ │ │ + ldrheq lr, [r4, #108] @ 0x6c │ │ │ │ @ instruction: 0x01bee770 │ │ │ │ @ instruction: 0x01bee790 │ │ │ │ - bicseq lr, r4, r4, asr r8 │ │ │ │ bicseq lr, r4, ip, asr #16 │ │ │ │ + bicseq lr, r4, r4, asr #16 │ │ │ │ @ instruction: 0x01bee740 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1c7ea4 <__cxa_atexit@plt+0x1bc830> │ │ │ │ @@ -455184,15 +455184,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 1c7ebc <__cxa_atexit@plt+0x1bc848> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x01bee7d4 │ │ │ │ - bicseq lr, r4, r8, ror #7 │ │ │ │ + bicseq lr, r4, r0, ror #7 │ │ │ │ @ instruction: 0x01bee698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c7f04 <__cxa_atexit@plt+0x1bc890> │ │ │ │ mov r3, r7 │ │ │ │ @@ -455209,15 +455209,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq lr, r4, ip, ror #6 │ │ │ │ + bicseq lr, r4, r4, ror #6 │ │ │ │ @ instruction: 0x01bee634 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 1c7f6c <__cxa_atexit@plt+0x1bc8f8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -455260,15 +455260,15 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffeb38 │ │ │ │ @ instruction: 0xffffeb70 │ │ │ │ - bicseq lr, r4, r8, asr r3 │ │ │ │ + bicseq lr, r4, r0, asr r3 │ │ │ │ @ instruction: 0x01bee568 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c8034 <__cxa_atexit@plt+0x1bc9c0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -455314,16 +455314,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff230 │ │ │ │ - bicseq lr, r4, ip, lsl r2 │ │ │ │ - bicseq lr, r4, r0, lsl #5 │ │ │ │ + bicseq lr, r4, r4, lsl r2 │ │ │ │ + bicseq lr, r4, r8, ror r2 │ │ │ │ @ instruction: 0x01bee48c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bne 1c8104 <__cxa_atexit@plt+0x1bca90> │ │ │ │ ldr r3, [pc, #156] @ 1c818c <__cxa_atexit@plt+0x1bcb18> │ │ │ │ @@ -455365,16 +455365,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff160 │ │ │ │ - bicseq lr, r4, ip, asr #2 │ │ │ │ - ldrheq lr, [r4, #16] │ │ │ │ + bicseq lr, r4, r4, asr #2 │ │ │ │ + bicseq lr, r4, r8, lsr #3 │ │ │ │ @ instruction: 0x01bee3c0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c81dc <__cxa_atexit@plt+0x1bcb68> │ │ │ │ ldr r2, [pc, #176] @ 1c826c <__cxa_atexit@plt+0x1bcbf8> │ │ │ │ @@ -455421,16 +455421,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ - bicseq lr, r4, r4, ror r0 │ │ │ │ - ldrsbeq lr, [r4, #8] │ │ │ │ + bicseq lr, r4, ip, rrx │ │ │ │ + ldrsbeq lr, [r4] │ │ │ │ @ instruction: 0x01bee2e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c834c <__cxa_atexit@plt+0x1bccd8> │ │ │ │ @@ -455487,20 +455487,20 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ - bicseq sp, r4, r8, ror #30 │ │ │ │ - bicseq sp, r4, ip, asr #31 │ │ │ │ + bicseq sp, r4, r0, ror #30 │ │ │ │ + bicseq sp, r4, r4, asr #31 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ - bicseq lr, r4, r0, lsr r0 │ │ │ │ + bicseq lr, r4, r8, lsr #32 │ │ │ │ @ instruction: 0x01bee1c8 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -455528,16 +455528,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1c8428 <__cxa_atexit@plt+0x1bcdb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ - bicseq sp, r4, ip, lsr #29 │ │ │ │ - bicseq sp, r4, r0, lsl pc │ │ │ │ + bicseq sp, r4, r4, lsr #29 │ │ │ │ + bicseq sp, r4, r8, lsl #30 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0x01bee130 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -455565,16 +455565,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1c84bc <__cxa_atexit@plt+0x1bce48> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xffffee28 │ │ │ │ - bicseq sp, r4, r4, lsl lr │ │ │ │ - bicseq sp, r4, r8, ror lr │ │ │ │ + bicseq sp, r4, ip, lsl #28 │ │ │ │ + bicseq sp, r4, r0, ror lr │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0x01bee09c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c84f4 <__cxa_atexit@plt+0x1bce80> │ │ │ │ @@ -455583,15 +455583,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1c9834 <__cxa_atexit@plt+0x1be1c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d4dd90 │ │ │ │ + bicseq sp, r4, r8, lsl #27 │ │ │ │ @ instruction: 0x01bee05c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c8568 <__cxa_atexit@plt+0x1bcef4> │ │ │ │ @@ -455609,27 +455609,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1c8594 <__cxa_atexit@plt+0x1bcf20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c8588 <__cxa_atexit@plt+0x1bcf14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r4, r0, asr sp │ │ │ │ + bicseq sp, r4, r8, asr #26 │ │ │ │ @ instruction: 0x01bedfe8 │ │ │ │ @ instruction: 0x01bedffc │ │ │ │ - bicseq lr, r4, r0, asr #1 │ │ │ │ ldrheq lr, [r4, #8] │ │ │ │ + ldrheq lr, [r4] │ │ │ │ @ instruction: 0x01bedfc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c85fc <__cxa_atexit@plt+0x1bcf88> │ │ │ │ @@ -455646,27 +455646,27 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3] │ │ │ │ ldr r2, [pc, #60] @ 1c8628 <__cxa_atexit@plt+0x1bcfb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c861c <__cxa_atexit@plt+0x1bcfa8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrheq sp, [r4, #200] @ 0xc8 │ │ │ │ + ldrheq sp, [r4, #192] @ 0xc0 │ │ │ │ @ instruction: 0x01bee050 │ │ │ │ @ instruction: 0x01bee090 │ │ │ │ @ instruction: 0x01bed420 │ │ │ │ - bicseq lr, r4, r0, lsr #32 │ │ │ │ + bicseq lr, r4, r8, lsl r0 │ │ │ │ @ instruction: 0x01bed6d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -455721,17 +455721,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bed60c │ │ │ │ @ instruction: 0xfffe745c │ │ │ │ @ instruction: 0xfffe6e78 │ │ │ │ @ instruction: 0xfffe702c │ │ │ │ @ instruction: 0xfffe6ef0 │ │ │ │ - bicseq sp, r4, r8, asr sp │ │ │ │ - bicseq sp, r4, r4, lsr sp │ │ │ │ - bicseq sp, r4, r8, lsr lr │ │ │ │ + bicseq sp, r4, r0, asr sp │ │ │ │ + bicseq sp, r4, ip, lsr #26 │ │ │ │ + bicseq sp, r4, r0, lsr lr │ │ │ │ @ instruction: 0x01bede2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1c878c <__cxa_atexit@plt+0x1bd118> │ │ │ │ @@ -455787,25 +455787,25 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r5, [pc, #48] @ 1c8854 <__cxa_atexit@plt+0x1bd1e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - bicseq sp, r4, r0, ror sl │ │ │ │ - bicseq sp, r4, r8, ror #27 │ │ │ │ + bicseq sp, r4, r8, ror #20 │ │ │ │ + bicseq sp, r4, r0, ror #27 │ │ │ │ @ instruction: 0x01bedd04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c88cc <__cxa_atexit@plt+0x1bd258> │ │ │ │ @@ -455826,26 +455826,26 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1c88f4 <__cxa_atexit@plt+0x1bd280> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - bicseq sp, r4, r0, ror #19 │ │ │ │ + ldrsbeq sp, [r4, #152] @ 0x98 │ │ │ │ @ instruction: 0x01bed9a8 │ │ │ │ - bicseq sp, r4, r0, asr sp │ │ │ │ + bicseq sp, r4, r8, asr #26 │ │ │ │ @ instruction: 0x01bed424 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c8964 <__cxa_atexit@plt+0x1bd2f0> │ │ │ │ ldr r2, [pc, #104] @ 1c8980 <__cxa_atexit@plt+0x1bd30c> │ │ │ │ @@ -455873,43 +455873,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1c898c <__cxa_atexit@plt+0x1bd318> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq sp, r4, r0, asr r9 │ │ │ │ + bicseq sp, r4, r8, asr #18 │ │ │ │ @ instruction: 0xfffe6284 │ │ │ │ @ instruction: 0x01bed378 │ │ │ │ @ instruction: 0x01bed380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c89bc <__cxa_atexit@plt+0x1bd348> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c89c0 <__cxa_atexit@plt+0x1bd34c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq sp, r4, r8, asr #17 │ │ │ │ + bicseq sp, r4, r0, asr #17 │ │ │ │ @ instruction: 0x01bed34c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c89f0 <__cxa_atexit@plt+0x1bd37c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c89f4 <__cxa_atexit@plt+0x1bd380> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01d4d894 │ │ │ │ + bicseq sp, r4, ip, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c8a2c <__cxa_atexit@plt+0x1bd3b8> │ │ │ │ @@ -455918,38 +455918,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrsbeq sp, [r4, #176] @ 0xb0 │ │ │ │ + bicseq sp, r4, r8, asr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c8a70 <__cxa_atexit@plt+0x1bd3fc> │ │ │ │ ldr r2, [pc, #28] @ 1c8a78 <__cxa_atexit@plt+0x1bd404> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c8a98 <__cxa_atexit@plt+0x1bd424> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c8ab8 <__cxa_atexit@plt+0x1bd444> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -455958,15 +455958,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c8ad8 <__cxa_atexit@plt+0x1bd464> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq sp, r4, r0, asr #16 │ │ │ │ + bicseq sp, r4, r8, lsr r8 │ │ │ │ @ instruction: 0x01beda80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -456008,30 +456008,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1c8bdc <__cxa_atexit@plt+0x1bd568> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1c8bb4 <__cxa_atexit@plt+0x1bd540> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - bicseq sp, r4, r8, asr r7 │ │ │ │ + bicseq sp, r4, r0, asr r7 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - bicseq sp, r4, ip, lsr r7 │ │ │ │ - bicseq sp, r4, r8, lsr #15 │ │ │ │ - @ instruction: 0x01d4da98 │ │ │ │ + bicseq sp, r4, r4, lsr r7 │ │ │ │ + bicseq sp, r4, r0, lsr #15 │ │ │ │ + @ instruction: 0x01d4da90 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq sp, r4, r4, ror sl │ │ │ │ + bicseq sp, r4, ip, ror #20 │ │ │ │ @ instruction: 0x01bed97c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c8c54 <__cxa_atexit@plt+0x1bd5e0> │ │ │ │ @@ -456052,26 +456052,26 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1c8c7c <__cxa_atexit@plt+0x1bd608> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - bicseq sp, r4, r8, asr r6 │ │ │ │ + bicseq sp, r4, r0, asr r6 │ │ │ │ @ instruction: 0x01bed780 │ │ │ │ - bicseq sp, r4, r8, asr #19 │ │ │ │ + bicseq sp, r4, r0, asr #19 │ │ │ │ @ instruction: 0x01bed8dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -456095,49 +456095,49 @@ │ │ │ │ str r1, [sl, #24] │ │ │ │ str r0, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1c8d28 <__cxa_atexit@plt+0x1bd6b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c8d10 <__cxa_atexit@plt+0x1bd69c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - ldrheq sp, [r4, #84] @ 0x54 │ │ │ │ + bicseq sp, r4, ip, lsr #11 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - bicseq sp, r4, r4, lsl r9 │ │ │ │ + bicseq sp, r4, ip, lsl #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c8d60 <__cxa_atexit@plt+0x1bd6ec> │ │ │ │ ldr r2, [pc, #28] @ 1c8d68 <__cxa_atexit@plt+0x1bd6f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c8d88 <__cxa_atexit@plt+0x1bd714> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c8da8 <__cxa_atexit@plt+0x1bd734> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -456146,15 +456146,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c8dc8 <__cxa_atexit@plt+0x1bd754> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq sp, r4, r0, asr r5 │ │ │ │ + bicseq sp, r4, r8, asr #10 │ │ │ │ @ instruction: 0x01bed4d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -456181,28 +456181,28 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, sl} │ │ │ │ ldr r0, [pc, #64] @ 1c8e88 <__cxa_atexit@plt+0x1bd814> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r3 │ │ │ │ b 1c8e68 <__cxa_atexit@plt+0x1bd7f4> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01bed49c │ │ │ │ - bicseq sp, r4, r0, ror #8 │ │ │ │ - ldrsheq sp, [r4, #112] @ 0x70 │ │ │ │ - bicseq sp, r4, r4, ror #15 │ │ │ │ - bicseq sp, r4, r4, asr #15 │ │ │ │ + bicseq sp, r4, r8, asr r4 │ │ │ │ + bicseq sp, r4, r8, ror #15 │ │ │ │ + ldrsbeq sp, [r4, #124] @ 0x7c │ │ │ │ + ldrheq sp, [r4, #124] @ 0x7c │ │ │ │ @ instruction: 0x01bed6d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c8ec0 <__cxa_atexit@plt+0x1bd84c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -456210,15 +456210,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1c9834 <__cxa_atexit@plt+0x1be1c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r4, r4, asr #7 │ │ │ │ + ldrheq sp, [r4, #60] @ 0x3c │ │ │ │ @ instruction: 0x01bed690 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c8f30 <__cxa_atexit@plt+0x1bd8bc> │ │ │ │ @@ -456235,50 +456235,50 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3] │ │ │ │ ldr r2, [pc, #60] @ 1c8f5c <__cxa_atexit@plt+0x1bd8e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c8f50 <__cxa_atexit@plt+0x1bd8dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r4, r4, lsl #7 │ │ │ │ + bicseq sp, r4, ip, ror r3 │ │ │ │ @ instruction: 0x01bed71c │ │ │ │ @ instruction: 0x01bed75c │ │ │ │ @ instruction: 0x01becaec │ │ │ │ - bicseq sp, r4, ip, ror #13 │ │ │ │ + bicseq sp, r4, r4, ror #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c8f94 <__cxa_atexit@plt+0x1bd920> │ │ │ │ ldr r2, [pc, #28] @ 1c8f9c <__cxa_atexit@plt+0x1bd928> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c8fbc <__cxa_atexit@plt+0x1bd948> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c8fdc <__cxa_atexit@plt+0x1bd968> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -456287,15 +456287,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c8ffc <__cxa_atexit@plt+0x1bd988> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq sp, r4, ip, lsl r3 │ │ │ │ + bicseq sp, r4, r4, lsl r3 │ │ │ │ @ instruction: 0x01bed2f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -456322,28 +456322,28 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, sl} │ │ │ │ ldr r0, [pc, #64] @ 1c90bc <__cxa_atexit@plt+0x1bda48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r3 │ │ │ │ b 1c909c <__cxa_atexit@plt+0x1bda28> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01bed2c0 │ │ │ │ - bicseq sp, r4, ip, lsr #4 │ │ │ │ - ldrheq sp, [r4, #92] @ 0x5c │ │ │ │ - ldrheq sp, [r4, #80] @ 0x50 │ │ │ │ - @ instruction: 0x01d4d590 │ │ │ │ + bicseq sp, r4, r4, lsr #4 │ │ │ │ + ldrheq sp, [r4, #84] @ 0x54 │ │ │ │ + bicseq sp, r4, r8, lsr #11 │ │ │ │ + bicseq sp, r4, r8, lsl #11 │ │ │ │ @ instruction: 0x01bed3dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c912c <__cxa_atexit@plt+0x1bdab8> │ │ │ │ @@ -456362,26 +456362,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1c9154 <__cxa_atexit@plt+0x1bdae0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x01bed25c │ │ │ │ - bicseq sp, r4, r0, ror r1 │ │ │ │ - ldrsheq sp, [r4, #64] @ 0x40 │ │ │ │ + bicseq sp, r4, r8, ror #2 │ │ │ │ + bicseq sp, r4, r8, ror #9 │ │ │ │ @ instruction: 0x01bed404 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c91d0 <__cxa_atexit@plt+0x1bdb5c> │ │ │ │ @@ -456403,26 +456403,26 @@ │ │ │ │ str r1, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #12]! │ │ │ │ ldr r5, [pc, #52] @ 1c91f8 <__cxa_atexit@plt+0x1bdb84> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - bicseq sp, r4, r0, ror #1 │ │ │ │ + ldrsbeq sp, [r4, #8] │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - bicseq sp, r4, r8, asr #8 │ │ │ │ + bicseq sp, r4, r0, asr #8 │ │ │ │ @ instruction: 0x01bed360 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -456452,27 +456452,27 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #56] @ 1c92c0 <__cxa_atexit@plt+0x1bdc4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r3 │ │ │ │ b 1c92a4 <__cxa_atexit@plt+0x1bdc30> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - bicseq sp, r4, r8, lsr r0 │ │ │ │ + bicseq sp, r4, r0, lsr r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0x01d4d094 │ │ │ │ - bicseq sp, r4, r4, lsl #7 │ │ │ │ + bicseq sp, r4, ip, lsl #1 │ │ │ │ + bicseq sp, r4, ip, ror r3 │ │ │ │ @ instruction: 0x01bed298 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -456495,26 +456495,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ ldr r3, [pc, #52] @ 1c9368 <__cxa_atexit@plt+0x1bdcf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c9350 <__cxa_atexit@plt+0x1bdcdc> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - bicseq ip, r4, r0, ror pc │ │ │ │ + bicseq ip, r4, r8, ror #30 │ │ │ │ @ instruction: 0x01becf34 │ │ │ │ - ldrsbeq sp, [r4, #40] @ 0x28 │ │ │ │ + ldrsbeq sp, [r4, #32] │ │ │ │ @ instruction: 0x01bec9b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c93d8 <__cxa_atexit@plt+0x1bdd64> │ │ │ │ ldr r2, [pc, #104] @ 1c93f4 <__cxa_atexit@plt+0x1bdd80> │ │ │ │ @@ -456542,43 +456542,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1c9400 <__cxa_atexit@plt+0x1bdd8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrsbeq ip, [r4, #236] @ 0xec │ │ │ │ + ldrsbeq ip, [r4, #228] @ 0xe4 │ │ │ │ @ instruction: 0xfffe5810 │ │ │ │ @ instruction: 0x01bec904 │ │ │ │ @ instruction: 0x01bec90c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c9430 <__cxa_atexit@plt+0x1bddbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c9434 <__cxa_atexit@plt+0x1bddc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq ip, r4, r4, asr lr │ │ │ │ + bicseq ip, r4, ip, asr #28 │ │ │ │ @ instruction: 0x01bec8d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c9464 <__cxa_atexit@plt+0x1bddf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c9468 <__cxa_atexit@plt+0x1bddf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq ip, r4, r0, lsr #28 │ │ │ │ + bicseq ip, r4, r8, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c94a0 <__cxa_atexit@plt+0x1bde2c> │ │ │ │ @@ -456587,38 +456587,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq sp, r4, ip, asr r1 │ │ │ │ + bicseq sp, r4, r4, asr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c94e4 <__cxa_atexit@plt+0x1bde70> │ │ │ │ ldr r2, [pc, #28] @ 1c94ec <__cxa_atexit@plt+0x1bde78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c950c <__cxa_atexit@plt+0x1bde98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c952c <__cxa_atexit@plt+0x1bdeb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -456627,15 +456627,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c954c <__cxa_atexit@plt+0x1bded8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq ip, r4, ip, asr #27 │ │ │ │ + bicseq ip, r4, r4, asr #27 │ │ │ │ @ instruction: 0x01bed00c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -456679,30 +456679,30 @@ │ │ │ │ str r3, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ str r8, [sl, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #68] @ 1c9658 <__cxa_atexit@plt+0x1bdfe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1c9630 <__cxa_atexit@plt+0x1bdfbc> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - bicseq ip, r4, r4, ror #25 │ │ │ │ - bicseq ip, r4, ip, asr #25 │ │ │ │ + ldrsbeq ip, [r4, #204] @ 0xcc │ │ │ │ + bicseq ip, r4, r4, asr #25 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - bicseq sp, r4, r8, lsr #32 │ │ │ │ + bicseq sp, r4, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldrsheq ip, [r4, #196] @ 0xc4 │ │ │ │ - ldrsheq ip, [r4, #248] @ 0xf8 │ │ │ │ + bicseq ip, r4, ip, ror #25 │ │ │ │ + ldrsheq ip, [r4, #240] @ 0xf0 │ │ │ │ @ instruction: 0x01becf00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -456727,26 +456727,26 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str r3, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1c9708 <__cxa_atexit@plt+0x1be094> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1c96f0 <__cxa_atexit@plt+0x1be07c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ - ldrsbeq ip, [r4, #184] @ 0xb8 │ │ │ │ + ldrsbeq ip, [r4, #176] @ 0xb0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - bicseq ip, r4, r4, lsr pc │ │ │ │ + bicseq ip, r4, ip, lsr #30 │ │ │ │ @ instruction: 0x01bece50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c9740 <__cxa_atexit@plt+0x1be0cc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -456754,15 +456754,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1c9834 <__cxa_atexit@plt+0x1be1c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r4, r4, asr #22 │ │ │ │ + bicseq ip, r4, ip, lsr fp │ │ │ │ @ instruction: 0x01bece10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ bhi 1c97dc <__cxa_atexit@plt+0x1be168> │ │ │ │ @@ -456790,33 +456790,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1c981c <__cxa_atexit@plt+0x1be1a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1c9820 <__cxa_atexit@plt+0x1be1ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c9814 <__cxa_atexit@plt+0x1be1a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - ldrsheq ip, [r4, #164] @ 0xa4 │ │ │ │ - ldrheq ip, [r4, #200] @ 0xc8 │ │ │ │ + bicseq ip, r4, ip, ror #21 │ │ │ │ + ldrheq ip, [r4, #192] @ 0xc0 │ │ │ │ @ instruction: 0x01becd64 │ │ │ │ @ instruction: 0x01becd84 │ │ │ │ - bicseq ip, r4, r8, asr #28 │ │ │ │ bicseq ip, r4, r0, asr #28 │ │ │ │ + bicseq ip, r4, r8, lsr lr │ │ │ │ @ instruction: 0x01becd34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1c98b0 <__cxa_atexit@plt+0x1be23c> │ │ │ │ @@ -456851,15 +456851,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 1c98c8 <__cxa_atexit@plt+0x1be254> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x01becdd0 │ │ │ │ - ldrsbeq ip, [r4, #156] @ 0x9c │ │ │ │ + ldrsbeq ip, [r4, #148] @ 0x94 │ │ │ │ @ instruction: 0x01becc8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c9910 <__cxa_atexit@plt+0x1be29c> │ │ │ │ mov r3, r7 │ │ │ │ @@ -456876,15 +456876,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq ip, r4, r0, ror #18 │ │ │ │ + bicseq ip, r4, r8, asr r9 │ │ │ │ @ instruction: 0x01becc28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 1c9978 <__cxa_atexit@plt+0x1be304> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -456927,15 +456927,15 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffeb38 │ │ │ │ @ instruction: 0xffffeb70 │ │ │ │ - bicseq ip, r4, ip, asr #18 │ │ │ │ + bicseq ip, r4, r4, asr #18 │ │ │ │ @ instruction: 0x01becb5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c9a40 <__cxa_atexit@plt+0x1be3cc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -456981,16 +456981,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff230 │ │ │ │ - bicseq ip, r4, r0, lsl r8 │ │ │ │ - bicseq ip, r4, r4, ror r8 │ │ │ │ + bicseq ip, r4, r8, lsl #16 │ │ │ │ + bicseq ip, r4, ip, ror #16 │ │ │ │ @ instruction: 0x01beca80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bne 1c9b10 <__cxa_atexit@plt+0x1be49c> │ │ │ │ ldr r3, [pc, #156] @ 1c9b98 <__cxa_atexit@plt+0x1be524> │ │ │ │ @@ -457032,16 +457032,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff160 │ │ │ │ - bicseq ip, r4, r0, asr #14 │ │ │ │ - bicseq ip, r4, r4, lsr #15 │ │ │ │ + bicseq ip, r4, r8, lsr r7 │ │ │ │ + @ instruction: 0x01d4c79c │ │ │ │ @ instruction: 0x01bec9b4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c9be8 <__cxa_atexit@plt+0x1be574> │ │ │ │ ldr r2, [pc, #176] @ 1c9c78 <__cxa_atexit@plt+0x1be604> │ │ │ │ @@ -457088,16 +457088,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ - bicseq ip, r4, r8, ror #12 │ │ │ │ - bicseq ip, r4, ip, asr #13 │ │ │ │ + bicseq ip, r4, r0, ror #12 │ │ │ │ + bicseq ip, r4, r4, asr #13 │ │ │ │ @ instruction: 0x01bec8d4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c9d58 <__cxa_atexit@plt+0x1be6e4> │ │ │ │ @@ -457154,20 +457154,20 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ - bicseq ip, r4, ip, asr r5 │ │ │ │ - bicseq ip, r4, r0, asr #11 │ │ │ │ + bicseq ip, r4, r4, asr r5 │ │ │ │ + ldrheq ip, [r4, #88] @ 0x58 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ - bicseq ip, r4, r4, lsr #12 │ │ │ │ + bicseq ip, r4, ip, lsl r6 │ │ │ │ @ instruction: 0x01bec7bc │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -457195,16 +457195,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1c9e34 <__cxa_atexit@plt+0x1be7c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ - bicseq ip, r4, r0, lsr #9 │ │ │ │ - bicseq ip, r4, r4, lsl #10 │ │ │ │ + @ instruction: 0x01d4c498 │ │ │ │ + ldrsheq ip, [r4, #76] @ 0x4c │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0x01bec724 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -457232,16 +457232,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1c9ec8 <__cxa_atexit@plt+0x1be854> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xffffee28 │ │ │ │ - bicseq ip, r4, r8, lsl #8 │ │ │ │ - bicseq ip, r4, ip, ror #8 │ │ │ │ + bicseq ip, r4, r0, lsl #8 │ │ │ │ + bicseq ip, r4, r4, ror #8 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0x01bec690 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c9f00 <__cxa_atexit@plt+0x1be88c> │ │ │ │ @@ -457250,15 +457250,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1cb240 <__cxa_atexit@plt+0x1bfbcc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r4, r4, lsl #7 │ │ │ │ + bicseq ip, r4, ip, ror r3 │ │ │ │ @ instruction: 0x01bec650 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c9f74 <__cxa_atexit@plt+0x1be900> │ │ │ │ @@ -457276,27 +457276,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #60] @ 1c9fa0 <__cxa_atexit@plt+0x1be92c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1c9f94 <__cxa_atexit@plt+0x1be920> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r4, r4, asr #6 │ │ │ │ + bicseq ip, r4, ip, lsr r3 │ │ │ │ @ instruction: 0x01bec5dc │ │ │ │ @ instruction: 0x01bec5f0 │ │ │ │ - ldrheq ip, [r4, #100] @ 0x64 │ │ │ │ bicseq ip, r4, ip, lsr #13 │ │ │ │ + bicseq ip, r4, r4, lsr #13 │ │ │ │ @ instruction: 0x01bec5b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1ca008 <__cxa_atexit@plt+0x1be994> │ │ │ │ @@ -457313,27 +457313,27 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3] │ │ │ │ ldr r2, [pc, #60] @ 1ca034 <__cxa_atexit@plt+0x1be9c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1ca028 <__cxa_atexit@plt+0x1be9b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r4, ip, lsr #5 │ │ │ │ + bicseq ip, r4, r4, lsr #5 │ │ │ │ @ instruction: 0x01bec644 │ │ │ │ @ instruction: 0x01bec684 │ │ │ │ @ instruction: 0x01beba14 │ │ │ │ - bicseq ip, r4, r4, lsl r6 │ │ │ │ + bicseq ip, r4, ip, lsl #12 │ │ │ │ @ instruction: 0x01bebccc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -457388,17 +457388,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bebc00 │ │ │ │ @ instruction: 0xfffe5a50 │ │ │ │ @ instruction: 0xfffe546c │ │ │ │ @ instruction: 0xfffe5620 │ │ │ │ @ instruction: 0xfffe54e4 │ │ │ │ - bicseq ip, r4, ip, asr #6 │ │ │ │ - bicseq ip, r4, r8, lsr #6 │ │ │ │ - bicseq ip, r4, ip, lsr #8 │ │ │ │ + bicseq ip, r4, r4, asr #6 │ │ │ │ + bicseq ip, r4, r0, lsr #6 │ │ │ │ + bicseq ip, r4, r4, lsr #8 │ │ │ │ @ instruction: 0x01bec420 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1ca198 <__cxa_atexit@plt+0x1beb24> │ │ │ │ @@ -457454,25 +457454,25 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r5, [pc, #48] @ 1ca260 <__cxa_atexit@plt+0x1bebec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - bicseq ip, r4, r4, rrx │ │ │ │ - ldrsbeq ip, [r4, #60] @ 0x3c │ │ │ │ + bicseq ip, r4, ip, asr r0 │ │ │ │ + ldrsbeq ip, [r4, #52] @ 0x34 │ │ │ │ @ instruction: 0x01bec2f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ca2d8 <__cxa_atexit@plt+0x1bec64> │ │ │ │ @@ -457493,26 +457493,26 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1ca300 <__cxa_atexit@plt+0x1bec8c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldrsbeq fp, [r4, #244] @ 0xf4 │ │ │ │ + bicseq fp, r4, ip, asr #31 │ │ │ │ @ instruction: 0x01bebf9c │ │ │ │ - bicseq ip, r4, r4, asr #6 │ │ │ │ + bicseq ip, r4, ip, lsr r3 │ │ │ │ @ instruction: 0x01beba18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ca370 <__cxa_atexit@plt+0x1becfc> │ │ │ │ ldr r2, [pc, #104] @ 1ca38c <__cxa_atexit@plt+0x1bed18> │ │ │ │ @@ -457540,43 +457540,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1ca398 <__cxa_atexit@plt+0x1bed24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq fp, r4, r4, asr #30 │ │ │ │ + bicseq fp, r4, ip, lsr pc │ │ │ │ @ instruction: 0xfffe4878 │ │ │ │ @ instruction: 0x01beb96c │ │ │ │ @ instruction: 0x01beb974 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ca3c8 <__cxa_atexit@plt+0x1bed54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ca3cc <__cxa_atexit@plt+0x1bed58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrheq fp, [r4, #236] @ 0xec │ │ │ │ + ldrheq fp, [r4, #228] @ 0xe4 │ │ │ │ @ instruction: 0x01beb940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ca3fc <__cxa_atexit@plt+0x1bed88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ca400 <__cxa_atexit@plt+0x1bed8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq fp, r4, r8, lsl #29 │ │ │ │ + bicseq fp, r4, r0, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ca438 <__cxa_atexit@plt+0x1bedc4> │ │ │ │ @@ -457585,38 +457585,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq ip, r4, r4, asr #3 │ │ │ │ + ldrheq ip, [r4, #28] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ca47c <__cxa_atexit@plt+0x1bee08> │ │ │ │ ldr r2, [pc, #28] @ 1ca484 <__cxa_atexit@plt+0x1bee10> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ca4a4 <__cxa_atexit@plt+0x1bee30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ca4c4 <__cxa_atexit@plt+0x1bee50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -457625,15 +457625,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ca4e4 <__cxa_atexit@plt+0x1bee70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq fp, r4, r4, lsr lr │ │ │ │ + bicseq fp, r4, ip, lsr #28 │ │ │ │ @ instruction: 0x01bec074 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -457675,30 +457675,30 @@ │ │ │ │ str r9, [sl, #44] @ 0x2c │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ 1ca5e8 <__cxa_atexit@plt+0x1bef74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1ca5c0 <__cxa_atexit@plt+0x1bef4c> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - bicseq fp, r4, ip, asr #26 │ │ │ │ + bicseq fp, r4, r4, asr #26 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - bicseq fp, r4, r0, lsr sp │ │ │ │ - @ instruction: 0x01d4bd9c │ │ │ │ - bicseq ip, r4, ip, lsl #1 │ │ │ │ + bicseq fp, r4, r8, lsr #26 │ │ │ │ + @ instruction: 0x01d4bd94 │ │ │ │ + bicseq ip, r4, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq ip, r4, r8, rrx │ │ │ │ + bicseq ip, r4, r0, rrx │ │ │ │ @ instruction: 0x01bebf70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ca660 <__cxa_atexit@plt+0x1befec> │ │ │ │ @@ -457719,26 +457719,26 @@ │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #56] @ 1ca688 <__cxa_atexit@plt+0x1bf014> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - bicseq fp, r4, ip, asr #24 │ │ │ │ + bicseq fp, r4, r4, asr #24 │ │ │ │ @ instruction: 0x01bebd74 │ │ │ │ - ldrheq fp, [r4, #252] @ 0xfc │ │ │ │ + ldrheq fp, [r4, #244] @ 0xf4 │ │ │ │ @ instruction: 0x01bebed0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -457762,49 +457762,49 @@ │ │ │ │ str r1, [sl, #24] │ │ │ │ str r0, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1ca734 <__cxa_atexit@plt+0x1bf0c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1ca71c <__cxa_atexit@plt+0x1bf0a8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - bicseq fp, r4, r8, lsr #23 │ │ │ │ + bicseq fp, r4, r0, lsr #23 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - bicseq fp, r4, r8, lsl #30 │ │ │ │ + bicseq fp, r4, r0, lsl #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ca76c <__cxa_atexit@plt+0x1bf0f8> │ │ │ │ ldr r2, [pc, #28] @ 1ca774 <__cxa_atexit@plt+0x1bf100> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ca794 <__cxa_atexit@plt+0x1bf120> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ca7b4 <__cxa_atexit@plt+0x1bf140> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -457813,15 +457813,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ca7d4 <__cxa_atexit@plt+0x1bf160> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq fp, r4, r4, asr #22 │ │ │ │ + bicseq fp, r4, ip, lsr fp │ │ │ │ @ instruction: 0x01bebac8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -457848,28 +457848,28 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, sl} │ │ │ │ ldr r0, [pc, #64] @ 1ca894 <__cxa_atexit@plt+0x1bf220> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r3 │ │ │ │ b 1ca874 <__cxa_atexit@plt+0x1bf200> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01beba90 │ │ │ │ - bicseq fp, r4, r4, asr sl │ │ │ │ - bicseq fp, r4, r4, ror #27 │ │ │ │ - ldrsbeq fp, [r4, #216] @ 0xd8 │ │ │ │ - ldrheq fp, [r4, #216] @ 0xd8 │ │ │ │ + bicseq fp, r4, ip, asr #20 │ │ │ │ + ldrsbeq fp, [r4, #220] @ 0xdc │ │ │ │ + ldrsbeq fp, [r4, #208] @ 0xd0 │ │ │ │ + ldrheq fp, [r4, #208] @ 0xd0 │ │ │ │ @ instruction: 0x01bebcc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ca8cc <__cxa_atexit@plt+0x1bf258> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -457877,15 +457877,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1cb240 <__cxa_atexit@plt+0x1bfbcc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq fp, [r4, #152] @ 0x98 │ │ │ │ + ldrheq fp, [r4, #144] @ 0x90 │ │ │ │ @ instruction: 0x01bebc84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1ca93c <__cxa_atexit@plt+0x1bf2c8> │ │ │ │ @@ -457902,50 +457902,50 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r3] │ │ │ │ ldr r2, [pc, #60] @ 1ca968 <__cxa_atexit@plt+0x1bf2f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1ca95c <__cxa_atexit@plt+0x1bf2e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r4, r8, ror r9 │ │ │ │ + bicseq fp, r4, r0, ror r9 │ │ │ │ @ instruction: 0x01bebd10 │ │ │ │ @ instruction: 0x01bebd50 │ │ │ │ @ instruction: 0x01beb0e0 │ │ │ │ - bicseq fp, r4, r0, ror #25 │ │ │ │ + ldrsbeq fp, [r4, #200] @ 0xc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ca9a0 <__cxa_atexit@plt+0x1bf32c> │ │ │ │ ldr r2, [pc, #28] @ 1ca9a8 <__cxa_atexit@plt+0x1bf334> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ca9c8 <__cxa_atexit@plt+0x1bf354> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ca9e8 <__cxa_atexit@plt+0x1bf374> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -457954,15 +457954,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1caa08 <__cxa_atexit@plt+0x1bf394> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq fp, r4, r0, lsl r9 │ │ │ │ + bicseq fp, r4, r8, lsl #18 │ │ │ │ @ instruction: 0x01beb8ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -457989,28 +457989,28 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, sl} │ │ │ │ ldr r0, [pc, #64] @ 1caac8 <__cxa_atexit@plt+0x1bf454> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r9, lr, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, r3 │ │ │ │ b 1caaa8 <__cxa_atexit@plt+0x1bf434> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01beb8b4 │ │ │ │ - bicseq fp, r4, r0, lsr #16 │ │ │ │ - ldrheq fp, [r4, #176] @ 0xb0 │ │ │ │ - bicseq fp, r4, r4, lsr #23 │ │ │ │ - bicseq fp, r4, r4, lsl #23 │ │ │ │ + bicseq fp, r4, r8, lsl r8 │ │ │ │ + bicseq fp, r4, r8, lsr #23 │ │ │ │ + @ instruction: 0x01d4bb9c │ │ │ │ + bicseq fp, r4, ip, ror fp │ │ │ │ @ instruction: 0x01beb9d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cab38 <__cxa_atexit@plt+0x1bf4c4> │ │ │ │ @@ -458029,26 +458029,26 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #56] @ 1cab60 <__cxa_atexit@plt+0x1bf4ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x01beb850 │ │ │ │ - bicseq fp, r4, r4, ror #14 │ │ │ │ - bicseq fp, r4, r4, ror #21 │ │ │ │ + bicseq fp, r4, ip, asr r7 │ │ │ │ + ldrsbeq fp, [r4, #172] @ 0xac │ │ │ │ @ instruction: 0x01beb9f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cabdc <__cxa_atexit@plt+0x1bf568> │ │ │ │ @@ -458070,26 +458070,26 @@ │ │ │ │ str r1, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #12]! │ │ │ │ ldr r5, [pc, #52] @ 1cac04 <__cxa_atexit@plt+0x1bf590> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - ldrsbeq fp, [r4, #100] @ 0x64 │ │ │ │ + bicseq fp, r4, ip, asr #13 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - bicseq fp, r4, ip, lsr sl │ │ │ │ + bicseq fp, r4, r4, lsr sl │ │ │ │ @ instruction: 0x01beb954 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -458119,27 +458119,27 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #56] @ 1caccc <__cxa_atexit@plt+0x1bf658> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 136dbd8 <__cxa_atexit@plt+0x1362564> │ │ │ │ + b 136dbd4 <__cxa_atexit@plt+0x1362560> │ │ │ │ mov r6, r3 │ │ │ │ b 1cacb0 <__cxa_atexit@plt+0x1bf63c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - bicseq fp, r4, ip, lsr #12 │ │ │ │ + bicseq fp, r4, r4, lsr #12 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - bicseq fp, r4, r8, lsl #13 │ │ │ │ - bicseq fp, r4, r8, ror r9 │ │ │ │ + bicseq fp, r4, r0, lsl #13 │ │ │ │ + bicseq fp, r4, r0, ror r9 │ │ │ │ @ instruction: 0x01beb88c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -458162,26 +458162,26 @@ │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ ldr r3, [pc, #52] @ 1cad74 <__cxa_atexit@plt+0x1bf700> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1cad5c <__cxa_atexit@plt+0x1bf6e8> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - bicseq fp, r4, r4, ror #10 │ │ │ │ + bicseq fp, r4, ip, asr r5 │ │ │ │ @ instruction: 0x01beb528 │ │ │ │ - bicseq fp, r4, ip, asr #17 │ │ │ │ + bicseq fp, r4, r4, asr #17 │ │ │ │ @ instruction: 0x01beafa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cade4 <__cxa_atexit@plt+0x1bf770> │ │ │ │ ldr r2, [pc, #104] @ 1cae00 <__cxa_atexit@plt+0x1bf78c> │ │ │ │ @@ -458209,43 +458209,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1cae0c <__cxa_atexit@plt+0x1bf798> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrsbeq fp, [r4, #64] @ 0x40 │ │ │ │ + bicseq fp, r4, r8, asr #9 │ │ │ │ @ instruction: 0xfffe3e04 │ │ │ │ @ instruction: 0x01beaef8 │ │ │ │ @ instruction: 0x01beaf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1cae3c <__cxa_atexit@plt+0x1bf7c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1cae40 <__cxa_atexit@plt+0x1bf7cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq fp, r4, r8, asr #8 │ │ │ │ + bicseq fp, r4, r0, asr #8 │ │ │ │ @ instruction: 0x01beaecc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1cae70 <__cxa_atexit@plt+0x1bf7fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1cae74 <__cxa_atexit@plt+0x1bf800> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 12bc7c8 <__cxa_atexit@plt+0x12b1154> │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq fp, r4, r4, lsl r4 │ │ │ │ + bicseq fp, r4, ip, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1caeac <__cxa_atexit@plt+0x1bf838> │ │ │ │ @@ -458254,38 +458254,38 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq fp, r4, r0, asr r7 │ │ │ │ + bicseq fp, r4, r8, asr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1caef0 <__cxa_atexit@plt+0x1bf87c> │ │ │ │ ldr r2, [pc, #28] @ 1caef8 <__cxa_atexit@plt+0x1bf884> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1caf18 <__cxa_atexit@plt+0x1bf8a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1caf38 <__cxa_atexit@plt+0x1bf8c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -458294,15 +458294,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1caf58 <__cxa_atexit@plt+0x1bf8e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - bicseq fp, r4, r0, asr #7 │ │ │ │ + ldrheq fp, [r4, #56] @ 0x38 │ │ │ │ @ instruction: 0x01beb600 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -458346,30 +458346,30 @@ │ │ │ │ str r3, [sl, #48] @ 0x30 │ │ │ │ str ip, [sl, #52] @ 0x34 │ │ │ │ str r8, [sl, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #68] @ 1cb064 <__cxa_atexit@plt+0x1bf9f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ - b 1371170 <__cxa_atexit@plt+0x1365afc> │ │ │ │ + b 137116c <__cxa_atexit@plt+0x1365af8> │ │ │ │ mov r6, sl │ │ │ │ b 1cb03c <__cxa_atexit@plt+0x1bf9c8> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - ldrsbeq fp, [r4, #40] @ 0x28 │ │ │ │ - bicseq fp, r4, r0, asr #5 │ │ │ │ + ldrsbeq fp, [r4, #32] │ │ │ │ + ldrheq fp, [r4, #40] @ 0x28 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - bicseq fp, r4, ip, lsl r6 │ │ │ │ + bicseq fp, r4, r4, lsl r6 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq fp, r4, r8, ror #5 │ │ │ │ - bicseq fp, r4, ip, ror #11 │ │ │ │ + bicseq fp, r4, r0, ror #5 │ │ │ │ + bicseq fp, r4, r4, ror #11 │ │ │ │ @ instruction: 0x01beb4f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -458394,26 +458394,26 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ str r3, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ str r2, [r9, #12]! │ │ │ │ ldr r3, [pc, #48] @ 1cb114 <__cxa_atexit@plt+0x1bfaa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ + b 1353a70 <__cxa_atexit@plt+0x13483fc> │ │ │ │ mov r6, sl │ │ │ │ b 1cb0fc <__cxa_atexit@plt+0x1bfa88> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ - bicseq fp, r4, ip, asr #3 │ │ │ │ + bicseq fp, r4, r4, asr #3 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - bicseq fp, r4, r8, lsr #10 │ │ │ │ + bicseq fp, r4, r0, lsr #10 │ │ │ │ @ instruction: 0x01beb444 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cb14c <__cxa_atexit@plt+0x1bfad8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -458421,15 +458421,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1cb240 <__cxa_atexit@plt+0x1bfbcc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r4, r8, lsr r1 │ │ │ │ + bicseq fp, r4, r0, lsr r1 │ │ │ │ @ instruction: 0x01beb404 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ bhi 1cb1e8 <__cxa_atexit@plt+0x1bfb74> │ │ │ │ @@ -458457,33 +458457,33 @@ │ │ │ │ ldr r2, [pc, #88] @ 1cb228 <__cxa_atexit@plt+0x1bfbb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #80] @ 1cb22c <__cxa_atexit@plt+0x1bfbb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1cb220 <__cxa_atexit@plt+0x1bfbac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r4, r8, ror #1 │ │ │ │ - bicseq fp, r4, ip, lsr #5 │ │ │ │ + bicseq fp, r4, r0, ror #1 │ │ │ │ + bicseq fp, r4, r4, lsr #5 │ │ │ │ @ instruction: 0x01beb358 │ │ │ │ @ instruction: 0x01beb378 │ │ │ │ - bicseq fp, r4, ip, lsr r4 │ │ │ │ bicseq fp, r4, r4, lsr r4 │ │ │ │ + bicseq fp, r4, ip, lsr #8 │ │ │ │ @ instruction: 0x01beb328 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1cb2bc <__cxa_atexit@plt+0x1bfc48> │ │ │ │ @@ -458518,15 +458518,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 1cb2d4 <__cxa_atexit@plt+0x1bfc60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x01beb3cc │ │ │ │ - ldrsbeq sl, [r4, #240] @ 0xf0 │ │ │ │ + bicseq sl, r4, r8, asr #31 │ │ │ │ @ instruction: 0x01beb280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1cb31c <__cxa_atexit@plt+0x1bfca8> │ │ │ │ mov r3, r7 │ │ │ │ @@ -458543,15 +458543,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq sl, r4, r4, asr pc │ │ │ │ + bicseq sl, r4, ip, asr #30 │ │ │ │ @ instruction: 0x01beb21c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 1cb384 <__cxa_atexit@plt+0x1bfd10> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -458594,15 +458594,15 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffeb38 │ │ │ │ @ instruction: 0xffffeb70 │ │ │ │ - bicseq sl, r4, r0, asr #30 │ │ │ │ + bicseq sl, r4, r8, lsr pc │ │ │ │ @ instruction: 0x01beb150 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1cb44c <__cxa_atexit@plt+0x1bfdd8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -458648,16 +458648,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff230 │ │ │ │ - bicseq sl, r4, r4, lsl #28 │ │ │ │ - bicseq sl, r4, r8, ror #28 │ │ │ │ + ldrsheq sl, [r4, #220] @ 0xdc │ │ │ │ + bicseq sl, r4, r0, ror #28 │ │ │ │ @ instruction: 0x01beb074 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bne 1cb51c <__cxa_atexit@plt+0x1bfea8> │ │ │ │ ldr r3, [pc, #156] @ 1cb5a4 <__cxa_atexit@plt+0x1bff30> │ │ │ │ @@ -458699,16 +458699,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff160 │ │ │ │ - bicseq sl, r4, r4, lsr sp │ │ │ │ - @ instruction: 0x01d4ad98 │ │ │ │ + bicseq sl, r4, ip, lsr #26 │ │ │ │ + @ instruction: 0x01d4ad90 │ │ │ │ @ instruction: 0x01beafa8 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1cb5f4 <__cxa_atexit@plt+0x1bff80> │ │ │ │ ldr r2, [pc, #176] @ 1cb684 <__cxa_atexit@plt+0x1c0010> │ │ │ │ @@ -458755,16 +458755,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ - bicseq sl, r4, ip, asr ip │ │ │ │ - bicseq sl, r4, r0, asr #25 │ │ │ │ + bicseq sl, r4, r4, asr ip │ │ │ │ + ldrheq sl, [r4, #200] @ 0xc8 │ │ │ │ @ instruction: 0x01beaec8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1cb764 <__cxa_atexit@plt+0x1c00f0> │ │ │ │ @@ -458821,20 +458821,20 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ - bicseq sl, r4, r0, asr fp │ │ │ │ - ldrheq sl, [r4, #180] @ 0xb4 │ │ │ │ + bicseq sl, r4, r8, asr #22 │ │ │ │ + bicseq sl, r4, ip, lsr #23 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ - bicseq sl, r4, r8, lsl ip │ │ │ │ + bicseq sl, r4, r0, lsl ip │ │ │ │ @ instruction: 0x01beadb0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -458862,16 +458862,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1cb840 <__cxa_atexit@plt+0x1c01cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ - @ instruction: 0x01d4aa94 │ │ │ │ - ldrsheq sl, [r4, #168] @ 0xa8 │ │ │ │ + bicseq sl, r4, ip, lsl #21 │ │ │ │ + ldrsheq sl, [r4, #160] @ 0xa0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0x01bead18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -458899,45 +458899,45 @@ │ │ │ │ ldr r3, [pc, #28] @ 1cb8d4 <__cxa_atexit@plt+0x1c0260> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xffffee28 │ │ │ │ - ldrsheq sl, [r4, #156] @ 0x9c │ │ │ │ - bicseq sl, r4, r0, ror #20 │ │ │ │ + ldrsheq sl, [r4, #148] @ 0x94 │ │ │ │ + bicseq sl, r4, r8, asr sl │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0x01beadf0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr sl, [pc, #16] @ 1cb904 <__cxa_atexit@plt+0x1c0290> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #12] @ 1cb908 <__cxa_atexit@plt+0x1c0294> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ @ instruction: 0x01beade0 │ │ │ │ - @ instruction: 0x01d4a994 │ │ │ │ + bicseq sl, r4, ip, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cb93c <__cxa_atexit@plt+0x1c02c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1cb944 <__cxa_atexit@plt+0x1c02d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r4, r4, asr #18 │ │ │ │ + bicseq sl, r4, ip, lsr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -459103,15 +459103,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str ip, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ str sl, [r2, #16] │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r1 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 1cbc10 <__cxa_atexit@plt+0x1c059c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1cbc28 <__cxa_atexit@plt+0x1c05b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -459129,18 +459129,18 @@ │ │ │ │ bhi 1cbc68 <__cxa_atexit@plt+0x1c05f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1cbc70 <__cxa_atexit@plt+0x1c05fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r4, r8, lsl r6 │ │ │ │ + bicseq sl, r4, r0, lsl r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -459306,15 +459306,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str ip, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ str sl, [r2, #16] │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r1 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 1cbf3c <__cxa_atexit@plt+0x1c08c8> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1cbf54 <__cxa_atexit@plt+0x1c08e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -459363,17 +459363,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq sl, r4, r8, ror #5 │ │ │ │ - bicseq sl, r4, r0, asr #5 │ │ │ │ - ldrheq sl, [r4, #32] │ │ │ │ + bicseq sl, r4, r0, ror #5 │ │ │ │ + ldrheq sl, [r4, #40] @ 0x28 │ │ │ │ + bicseq sl, r4, r8, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cc060 <__cxa_atexit@plt+0x1c09ec> │ │ │ │ @@ -459387,16 +459387,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sl, r4, ip, lsr r2 │ │ │ │ - bicseq sl, r4, ip, lsr #4 │ │ │ │ + bicseq sl, r4, r4, lsr r2 │ │ │ │ + bicseq sl, r4, r4, lsr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cc0cc <__cxa_atexit@plt+0x1c0a58> │ │ │ │ ldr lr, [pc, #68] @ 1cc0d4 <__cxa_atexit@plt+0x1c0a60> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -459414,15 +459414,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsbeq sl, [r4, #20] │ │ │ │ + bicseq sl, r4, ip, asr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -459515,17 +459515,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 1cc25c <__cxa_atexit@plt+0x1c0be8> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - bicseq sl, r4, r0, asr #1 │ │ │ │ + ldrheq sl, [r4, #8] │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - ldrsheq sl, [r4, #8] │ │ │ │ + ldrsheq sl, [r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cc300 <__cxa_atexit@plt+0x1c0c8c> │ │ │ │ ldr r2, [pc, #136] @ 1cc31c <__cxa_atexit@plt+0x1c0ca8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -459560,17 +459560,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrsbeq r9, [r4, #244] @ 0xf4 │ │ │ │ - bicseq r9, r4, ip, lsr #31 │ │ │ │ - @ instruction: 0x01d49f9c │ │ │ │ + bicseq r9, r4, ip, asr #31 │ │ │ │ + bicseq r9, r4, r4, lsr #31 │ │ │ │ + @ instruction: 0x01d49f94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cc374 <__cxa_atexit@plt+0x1c0d00> │ │ │ │ @@ -459584,16 +459584,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r4, r8, lsr #30 │ │ │ │ - bicseq r9, r4, r8, lsl pc │ │ │ │ + bicseq r9, r4, r0, lsr #30 │ │ │ │ + bicseq r9, r4, r0, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cc3e0 <__cxa_atexit@plt+0x1c0d6c> │ │ │ │ ldr lr, [pc, #68] @ 1cc3e8 <__cxa_atexit@plt+0x1c0d74> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -459611,15 +459611,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r9, r4, r0, asr #29 │ │ │ │ + ldrheq r9, [r4, #232] @ 0xe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -459712,17 +459712,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 1cc570 <__cxa_atexit@plt+0x1c0efc> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - bicseq r9, r4, ip, lsr #27 │ │ │ │ + bicseq r9, r4, r4, lsr #27 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - bicseq r9, r4, r4, ror #27 │ │ │ │ + ldrsbeq r9, [r4, #220] @ 0xdc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -459737,15 +459737,15 @@ │ │ │ │ sub r0, r6, #17 │ │ │ │ str r0, [r5, #4] │ │ │ │ stmib r3, {r1, r2, r8, ip} │ │ │ │ str sl, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ sub sl, r6, #5 │ │ │ │ mov r8, lr │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ ldr r7, [pc, #28] @ 1cc60c <__cxa_atexit@plt+0x1c0f98> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @@ -459762,15 +459762,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1cc648 <__cxa_atexit@plt+0x1c0fd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r4, r0, asr #24 │ │ │ │ + bicseq r9, r4, r8, lsr ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1cc700 <__cxa_atexit@plt+0x1c108c> │ │ │ │ ldr lr, [pc, #160] @ 1cc70c <__cxa_atexit@plt+0x1c1098> │ │ │ │ @@ -459812,15 +459812,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r9, r4, r8, ror #23 │ │ │ │ + bicseq r9, r4, r0, ror #23 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -459880,15 +459880,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r9, r4, r8, lsr #21 │ │ │ │ + bicseq r9, r4, r0, lsr #21 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -460039,15 +460039,15 @@ │ │ │ │ str r8, [r6, #56] @ 0x38 │ │ │ │ sub sl, r2, #5 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ str r0, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 1ccb08 <__cxa_atexit@plt+0x1c1494> │ │ │ │ ldr r0, [pc, #156] @ 1ccb5c <__cxa_atexit@plt+0x1c14e8> │ │ │ │ @@ -460060,15 +460060,15 @@ │ │ │ │ stmib r6, {r0, r1, r8, ip} │ │ │ │ str sl, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub sl, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #116] @ 1ccb64 <__cxa_atexit@plt+0x1c14f0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #64] @ 1ccb50 <__cxa_atexit@plt+0x1c14dc> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -460107,15 +460107,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1ccbac <__cxa_atexit@plt+0x1c1538> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r9, [r4, #108] @ 0x6c │ │ │ │ + ldrsbeq r9, [r4, #100] @ 0x64 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ccc64 <__cxa_atexit@plt+0x1c15f0> │ │ │ │ ldr lr, [pc, #160] @ 1ccc70 <__cxa_atexit@plt+0x1c15fc> │ │ │ │ @@ -460157,15 +460157,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r9, r4, r4, lsl #13 │ │ │ │ + bicseq r9, r4, ip, ror r6 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -460225,15 +460225,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r9, r4, r4, asr #10 │ │ │ │ + bicseq r9, r4, ip, lsr r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -460379,15 +460379,15 @@ │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ sub sl, r2, #5 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r2 │ │ │ │ ldr r9, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ str r0, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 1cd058 <__cxa_atexit@plt+0x1c19e4> │ │ │ │ ldr r0, [pc, #156] @ 1cd0ac <__cxa_atexit@plt+0x1c1a38> │ │ │ │ @@ -460400,15 +460400,15 @@ │ │ │ │ stmib r6, {r0, r1, r8, ip} │ │ │ │ str sl, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub sl, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #116] @ 1cd0b4 <__cxa_atexit@plt+0x1c1a40> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #64] @ 1cd0a0 <__cxa_atexit@plt+0x1c1a2c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -460476,15 +460476,15 @@ │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str ip, [r2, #44] @ 0x2c │ │ │ │ add r9, r8, #2 │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #88] @ 1cd1c4 <__cxa_atexit@plt+0x1c1b50> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, ip │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #60] @ 1cd1b8 <__cxa_atexit@plt+0x1c1b44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @@ -460510,15 +460510,15 @@ │ │ │ │ ldr sl, [pc, #16] @ 1cd1f4 <__cxa_atexit@plt+0x1c1b80> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #12] @ 1cd1f8 <__cxa_atexit@plt+0x1c1b84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ @ instruction: 0x01be9564 │ │ │ │ - bicseq r9, r4, r4, lsr #1 │ │ │ │ + @ instruction: 0x01d4909c │ │ │ │ @ instruction: 0x01be955c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cd27c <__cxa_atexit@plt+0x1c1c08> │ │ │ │ @@ -460619,16 +460619,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1655ebc <__cxa_atexit@plt+0x164a848> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01be96cc │ │ │ │ - bicseq r8, r4, ip, lsl #30 │ │ │ │ - bicseq r9, r4, r4, lsl r0 │ │ │ │ + bicseq r8, r4, r4, lsl #30 │ │ │ │ + bicseq r9, r4, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cd43c <__cxa_atexit@plt+0x1c1dc8> │ │ │ │ ldr r2, [pc, #136] @ 1cd458 <__cxa_atexit@plt+0x1c1de4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -460663,17 +460663,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01d48e98 │ │ │ │ - bicseq r8, r4, r0, ror lr │ │ │ │ - bicseq r8, r4, r0, ror #28 │ │ │ │ + @ instruction: 0x01d48e90 │ │ │ │ + bicseq r8, r4, r8, ror #28 │ │ │ │ + bicseq r8, r4, r8, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cd4b0 <__cxa_atexit@plt+0x1c1e3c> │ │ │ │ @@ -460687,16 +460687,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, r4, ip, ror #27 │ │ │ │ - ldrsbeq r8, [r4, #220] @ 0xdc │ │ │ │ + bicseq r8, r4, r4, ror #27 │ │ │ │ + ldrsbeq r8, [r4, #212] @ 0xd4 │ │ │ │ @ instruction: 0x01be73a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cd500 <__cxa_atexit@plt+0x1c1e8c> │ │ │ │ ldr r2, [pc, #36] @ 1cd508 <__cxa_atexit@plt+0x1c1e94> │ │ │ │ @@ -460706,16 +460706,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 19a0550 <__cxa_atexit@plt+0x1994edc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d48d90 │ │ │ │ - bicseq r8, r4, ip, lsr #28 │ │ │ │ + bicseq r8, r4, r8, lsl #27 │ │ │ │ + bicseq r8, r4, r4, lsr #28 │ │ │ │ @ instruction: 0x01be735c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1cd59c <__cxa_atexit@plt+0x1c1f28> │ │ │ │ @@ -460753,17 +460753,17 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0x01a257b3 │ │ │ │ - bicseq r8, r4, r4, lsl sp │ │ │ │ - bicseq r8, r4, r0, lsl #27 │ │ │ │ - bicseq r8, r4, r0, ror sp │ │ │ │ + bicseq r8, r4, ip, lsl #26 │ │ │ │ + bicseq r8, r4, r8, ror sp │ │ │ │ + bicseq r8, r4, r8, ror #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cd604 <__cxa_atexit@plt+0x1c1f90> │ │ │ │ @@ -460772,15 +460772,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, r4, ip, asr #26 │ │ │ │ + bicseq r8, r4, r4, asr #26 │ │ │ │ @ instruction: 0x01be7258 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cd6d4 <__cxa_atexit@plt+0x1c2060> │ │ │ │ @@ -460830,19 +460830,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - bicseq r8, r4, ip, lsr #24 │ │ │ │ + bicseq r8, r4, r4, lsr #24 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - ldrsheq r8, [r4, #176] @ 0xb0 │ │ │ │ - bicseq r8, r4, r4, ror #23 │ │ │ │ - bicseq r8, r4, r4, asr ip │ │ │ │ + bicseq r8, r4, r8, ror #23 │ │ │ │ + ldrsbeq r8, [r4, #188] @ 0xbc │ │ │ │ + bicseq r8, r4, ip, asr #24 │ │ │ │ @ instruction: 0x01be7160 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -460870,17 +460870,17 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - bicseq r8, r4, ip, lsr #22 │ │ │ │ - bicseq r8, r4, r0, lsr #22 │ │ │ │ - @ instruction: 0x01d48b90 │ │ │ │ + bicseq r8, r4, r4, lsr #22 │ │ │ │ + bicseq r8, r4, r8, lsl fp │ │ │ │ + bicseq r8, r4, r8, lsl #23 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1cd7e0 <__cxa_atexit@plt+0x1c216c> │ │ │ │ ldr r3, [pc, #44] @ 1cd7f0 <__cxa_atexit@plt+0x1c217c> │ │ │ │ @@ -461134,15 +461134,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1ae36c <__cxa_atexit@plt+0x1a2cf8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01be9520 │ │ │ │ - ldrsheq r8, [r4, #100] @ 0x64 │ │ │ │ + bicseq r8, r4, ip, ror #13 │ │ │ │ @ instruction: 0x01be9528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1cdc24 <__cxa_atexit@plt+0x1c25b0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -461165,15 +461165,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01be94f4 │ │ │ │ - bicseq r8, r4, r4, lsl #13 │ │ │ │ + bicseq r8, r4, ip, ror r6 │ │ │ │ @ instruction: 0x01be94d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #63] @ 0x3f │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ @ instruction: 0x01be9494 │ │ │ │ @@ -461202,15 +461202,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01be9460 │ │ │ │ - ldrsheq r8, [r4, #80] @ 0x50 │ │ │ │ + bicseq r8, r4, r8, ror #11 │ │ │ │ @ instruction: 0x01be9444 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #99] @ 0x63 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ @ instruction: 0x01be9400 │ │ │ │ @@ -461239,15 +461239,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01be93cc │ │ │ │ - bicseq r8, r4, ip, asr r5 │ │ │ │ + bicseq r8, r4, r4, asr r5 │ │ │ │ @ instruction: 0x01be93b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #95] @ 0x5f │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ @ instruction: 0x01be936c │ │ │ │ @@ -461276,15 +461276,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01be9338 │ │ │ │ - bicseq r8, r4, r8, asr #9 │ │ │ │ + bicseq r8, r4, r0, asr #9 │ │ │ │ @ instruction: 0x01be931c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #87] @ 0x57 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -461325,17 +461325,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r8, r4, r0, asr #8 │ │ │ │ - bicseq r8, r4, r8, lsl r4 │ │ │ │ - bicseq r8, r4, r8, lsl #8 │ │ │ │ + bicseq r8, r4, r8, lsr r4 │ │ │ │ + bicseq r8, r4, r0, lsl r4 │ │ │ │ + bicseq r8, r4, r0, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cdf08 <__cxa_atexit@plt+0x1c2894> │ │ │ │ @@ -461349,16 +461349,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01d48394 │ │ │ │ - bicseq r8, r4, r4, lsl #7 │ │ │ │ + bicseq r8, r4, ip, lsl #7 │ │ │ │ + bicseq r8, r4, ip, ror r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cdf74 <__cxa_atexit@plt+0x1c2900> │ │ │ │ ldr lr, [pc, #68] @ 1cdf7c <__cxa_atexit@plt+0x1c2908> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -461376,15 +461376,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r8, r4, ip, lsr #6 │ │ │ │ + bicseq r8, r4, r4, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -461537,17 +461537,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrsheq r8, [r4] │ │ │ │ - bicseq r8, r4, r8, asr #1 │ │ │ │ - ldrheq r8, [r4, #8] │ │ │ │ + bicseq r8, r4, r8, ror #1 │ │ │ │ + bicseq r8, r4, r0, asr #1 │ │ │ │ + ldrheq r8, [r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ce258 <__cxa_atexit@plt+0x1c2be4> │ │ │ │ @@ -461561,16 +461561,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, r4, r4, asr #32 │ │ │ │ - bicseq r8, r4, r4, lsr r0 │ │ │ │ + bicseq r8, r4, ip, lsr r0 │ │ │ │ + bicseq r8, r4, ip, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ce2c4 <__cxa_atexit@plt+0x1c2c50> │ │ │ │ ldr lr, [pc, #68] @ 1ce2cc <__cxa_atexit@plt+0x1c2c58> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -461588,15 +461588,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsbeq r7, [r4, #252] @ 0xfc │ │ │ │ + ldrsbeq r7, [r4, #244] @ 0xf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -461757,15 +461757,15 @@ │ │ │ │ @ instruction: 0x01be8c08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 2da63c <__cxa_atexit@plt+0x2cefc8> │ │ │ │ + b 91e834 <__cxa_atexit@plt+0x9131c0> │ │ │ │ @ instruction: 0x01be8b6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 1ce5d0 <__cxa_atexit@plt+0x1c2f5c> │ │ │ │ @@ -461782,15 +461782,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ 1ce5dc <__cxa_atexit@plt+0x1c2f68> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0x01be8b4c │ │ │ │ - bicseq r7, r4, r8, asr #25 │ │ │ │ + bicseq r7, r4, r0, asr #25 │ │ │ │ @ instruction: 0x01be8b28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #59] @ 0x3b │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ @@ -461832,17 +461832,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r7, r4, r4, asr ip │ │ │ │ - bicseq r7, r4, ip, lsr #24 │ │ │ │ - bicseq r7, r4, ip, lsl ip │ │ │ │ + bicseq r7, r4, ip, asr #24 │ │ │ │ + bicseq r7, r4, r4, lsr #24 │ │ │ │ + bicseq r7, r4, r4, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ce6f4 <__cxa_atexit@plt+0x1c3080> │ │ │ │ @@ -461856,16 +461856,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r4, r8, lsr #23 │ │ │ │ - @ instruction: 0x01d47b98 │ │ │ │ + bicseq r7, r4, r0, lsr #23 │ │ │ │ + @ instruction: 0x01d47b90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ce760 <__cxa_atexit@plt+0x1c30ec> │ │ │ │ ldr lr, [pc, #68] @ 1ce768 <__cxa_atexit@plt+0x1c30f4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -461883,15 +461883,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r7, r4, r0, asr #22 │ │ │ │ + bicseq r7, r4, r8, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -462044,17 +462044,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r7, r4, r4, lsl #18 │ │ │ │ - ldrsbeq r7, [r4, #140] @ 0x8c │ │ │ │ - bicseq r7, r4, ip, asr #17 │ │ │ │ + ldrsheq r7, [r4, #140] @ 0x8c │ │ │ │ + ldrsbeq r7, [r4, #132] @ 0x84 │ │ │ │ + bicseq r7, r4, r4, asr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cea44 <__cxa_atexit@plt+0x1c33d0> │ │ │ │ @@ -462068,16 +462068,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r4, r8, asr r8 │ │ │ │ - bicseq r7, r4, r8, asr #16 │ │ │ │ + bicseq r7, r4, r0, asr r8 │ │ │ │ + bicseq r7, r4, r0, asr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ceab0 <__cxa_atexit@plt+0x1c343c> │ │ │ │ ldr lr, [pc, #68] @ 1ceab8 <__cxa_atexit@plt+0x1c3444> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -462095,15 +462095,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsheq r7, [r4, #112] @ 0x70 │ │ │ │ + bicseq r7, r4, r8, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -462272,15 +462272,15 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r5, [r3, #32] │ │ │ │ str lr, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ ldr sl, [sp] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -462290,32 +462290,32 @@ │ │ │ │ ldr r9, [sp] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0x01be6370 │ │ │ │ @ instruction: 0xfff96ec8 │ │ │ │ @ instruction: 0xfff96f70 │ │ │ │ - bicseq r7, r4, r0, asr #10 │ │ │ │ - bicseq r7, r4, ip, lsr #11 │ │ │ │ - bicseq r7, r4, r8, lsr #11 │ │ │ │ + bicseq r7, r4, r8, lsr r5 │ │ │ │ + bicseq r7, r4, r4, lsr #11 │ │ │ │ + bicseq r7, r4, r0, lsr #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cee04 <__cxa_atexit@plt+0x1c3790> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1cee0c <__cxa_atexit@plt+0x1c3798> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r4, ip, ror r4 │ │ │ │ + bicseq r7, r4, r4, ror r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ceec4 <__cxa_atexit@plt+0x1c3850> │ │ │ │ ldr lr, [pc, #160] @ 1ceed0 <__cxa_atexit@plt+0x1c385c> │ │ │ │ @@ -462357,15 +462357,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r7, r4, r4, lsr #8 │ │ │ │ + bicseq r7, r4, ip, lsl r4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -462425,15 +462425,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r7, r4, r4, ror #5 │ │ │ │ + ldrsbeq r7, [r4, #44] @ 0x2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -462472,15 +462472,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1cf0a0 <__cxa_atexit@plt+0x1c3a2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r4, r8, ror #3 │ │ │ │ + bicseq r7, r4, r0, ror #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1cf158 <__cxa_atexit@plt+0x1c3ae4> │ │ │ │ ldr lr, [pc, #160] @ 1cf164 <__cxa_atexit@plt+0x1c3af0> │ │ │ │ @@ -462522,15 +462522,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01d47190 │ │ │ │ + bicseq r7, r4, r8, lsl #3 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -462590,15 +462590,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r7, r4, r0, asr r0 │ │ │ │ + bicseq r7, r4, r8, asr #32 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -462783,15 +462783,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1cf57c <__cxa_atexit@plt+0x1c3f08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r4, ip, lsl #26 │ │ │ │ + bicseq r6, r4, r4, lsl #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1cf634 <__cxa_atexit@plt+0x1c3fc0> │ │ │ │ ldr lr, [pc, #160] @ 1cf640 <__cxa_atexit@plt+0x1c3fcc> │ │ │ │ @@ -462833,15 +462833,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrheq r6, [r4, #196] @ 0xc4 │ │ │ │ + bicseq r6, r4, ip, lsr #25 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -462901,15 +462901,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r6, r4, r4, ror fp │ │ │ │ + bicseq r6, r4, ip, ror #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -462948,15 +462948,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1cf810 <__cxa_atexit@plt+0x1c419c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r4, r8, ror sl │ │ │ │ + bicseq r6, r4, r0, ror sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1cf8c8 <__cxa_atexit@plt+0x1c4254> │ │ │ │ ldr lr, [pc, #160] @ 1cf8d4 <__cxa_atexit@plt+0x1c4260> │ │ │ │ @@ -462998,15 +462998,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, r4, r0, lsr #20 │ │ │ │ + bicseq r6, r4, r8, lsl sl │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -463066,15 +463066,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r6, r4, r0, ror #17 │ │ │ │ + ldrsbeq r6, [r4, #136] @ 0x88 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -463306,15 +463306,15 @@ │ │ │ │ stm r8, {r0, r3, r9} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str sl, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r8, r3 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1cfdd4 <__cxa_atexit@plt+0x1c4760> │ │ │ │ @@ -463326,17 +463326,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01be533c │ │ │ │ @ instruction: 0xfff95e9c │ │ │ │ @ instruction: 0xfff95f44 │ │ │ │ - bicseq r6, r4, r4, lsl r5 │ │ │ │ - bicseq r6, r4, r0, lsl #11 │ │ │ │ - bicseq r6, r4, ip, ror r5 │ │ │ │ + bicseq r6, r4, ip, lsl #10 │ │ │ │ + bicseq r6, r4, r8, ror r5 │ │ │ │ + bicseq r6, r4, r4, ror r5 │ │ │ │ @ instruction: 0x01be7338 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 1cfe5c <__cxa_atexit@plt+0x1c47e8> │ │ │ │ @@ -463353,15 +463353,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ 1cfe68 <__cxa_atexit@plt+0x1c47f4> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01be72c0 │ │ │ │ - bicseq r6, r4, ip, lsr r4 │ │ │ │ + bicseq r6, r4, r4, lsr r4 │ │ │ │ @ instruction: 0x01be729c │ │ │ │ @ instruction: 0x01be52a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -463417,15 +463417,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe698 │ │ │ │ @ instruction: 0xffffedb4 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - ldrsheq r6, [r4, #96] @ 0x60 │ │ │ │ + bicseq r6, r4, r8, ror #13 │ │ │ │ @ instruction: 0x01be7210 │ │ │ │ @ instruction: 0x01be71e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1cffd4 <__cxa_atexit@plt+0x1c4960> │ │ │ │ @@ -463449,15 +463449,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be7144 │ │ │ │ - ldrsbeq r6, [r4, #36] @ 0x24 │ │ │ │ + bicseq r6, r4, ip, asr #5 │ │ │ │ @ instruction: 0x01be7128 │ │ │ │ @ instruction: 0x01be6d98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d000c <__cxa_atexit@plt+0x1c4998> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -463490,15 +463490,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be70a0 │ │ │ │ - bicseq r6, r4, r0, lsr r2 │ │ │ │ + bicseq r6, r4, r8, lsr #4 │ │ │ │ @ instruction: 0x01be7084 │ │ │ │ @ instruction: 0x01be6ce0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d00b0 <__cxa_atexit@plt+0x1c4a3c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -463531,15 +463531,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be6ffc │ │ │ │ - bicseq r6, r4, ip, lsl #3 │ │ │ │ + bicseq r6, r4, r4, lsl #3 │ │ │ │ @ instruction: 0x01be6fe0 │ │ │ │ @ instruction: 0x01be6c64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d0154 <__cxa_atexit@plt+0x1c4ae0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -463572,15 +463572,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be6f58 │ │ │ │ - bicseq r6, r4, r8, ror #1 │ │ │ │ + bicseq r6, r4, r0, ror #1 │ │ │ │ @ instruction: 0x01be6f3c │ │ │ │ @ instruction: 0x01be6bd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d01f8 <__cxa_atexit@plt+0x1c4b84> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -463613,15 +463613,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be6eb4 │ │ │ │ - bicseq r6, r4, r4, asr #32 │ │ │ │ + bicseq r6, r4, ip, lsr r0 │ │ │ │ @ instruction: 0x01be6e98 │ │ │ │ @ instruction: 0x01be6f58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d029c <__cxa_atexit@plt+0x1c4c28> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -463666,17 +463666,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r5, r4, ip, lsr #31 │ │ │ │ - bicseq r5, r4, r4, lsl #31 │ │ │ │ - bicseq r5, r4, r4, ror pc │ │ │ │ + bicseq r5, r4, r4, lsr #31 │ │ │ │ + bicseq r5, r4, ip, ror pc │ │ │ │ + bicseq r5, r4, ip, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d039c <__cxa_atexit@plt+0x1c4d28> │ │ │ │ @@ -463690,16 +463690,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, r4, r0, lsl #30 │ │ │ │ - ldrsheq r5, [r4, #224] @ 0xe0 │ │ │ │ + ldrsheq r5, [r4, #232] @ 0xe8 │ │ │ │ + bicseq r5, r4, r8, ror #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d0408 <__cxa_atexit@plt+0x1c4d94> │ │ │ │ ldr lr, [pc, #68] @ 1d0410 <__cxa_atexit@plt+0x1c4d9c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -463717,15 +463717,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01d45e98 │ │ │ │ + @ instruction: 0x01d45e90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -463878,17 +463878,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r5, r4, ip, asr ip │ │ │ │ - bicseq r5, r4, r4, lsr ip │ │ │ │ - bicseq r5, r4, r4, lsr #24 │ │ │ │ + bicseq r5, r4, r4, asr ip │ │ │ │ + bicseq r5, r4, ip, lsr #24 │ │ │ │ + bicseq r5, r4, ip, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d06ec <__cxa_atexit@plt+0x1c5078> │ │ │ │ @@ -463902,16 +463902,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r5, [r4, #176] @ 0xb0 │ │ │ │ - bicseq r5, r4, r0, lsr #23 │ │ │ │ + bicseq r5, r4, r8, lsr #23 │ │ │ │ + @ instruction: 0x01d45b98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d0758 <__cxa_atexit@plt+0x1c50e4> │ │ │ │ ldr lr, [pc, #68] @ 1d0760 <__cxa_atexit@plt+0x1c50ec> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -463929,15 +463929,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r5, r4, r8, asr #22 │ │ │ │ + bicseq r5, r4, r0, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -464106,15 +464106,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01be6818 │ │ │ │ - bicseq r5, r4, r8, ror #16 │ │ │ │ + bicseq r5, r4, r0, ror #16 │ │ │ │ @ instruction: 0x01be67f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1d0a94 <__cxa_atexit@plt+0x1c5420> │ │ │ │ mov r0, r4 │ │ │ │ @@ -464137,15 +464137,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be6684 │ │ │ │ - bicseq r5, r4, r4, lsl r8 │ │ │ │ + bicseq r5, r4, ip, lsl #16 │ │ │ │ @ instruction: 0x01be6668 │ │ │ │ @ instruction: 0x01be6764 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -464189,15 +464189,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be65b4 │ │ │ │ - bicseq r5, r4, r4, asr #14 │ │ │ │ + bicseq r5, r4, ip, lsr r7 │ │ │ │ @ instruction: 0x01be6598 │ │ │ │ @ instruction: 0x01be5d3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d0b9c <__cxa_atexit@plt+0x1c5528> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -464230,15 +464230,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be6510 │ │ │ │ - bicseq r5, r4, r0, lsr #13 │ │ │ │ + @ instruction: 0x01d45698 │ │ │ │ @ instruction: 0x01be64f4 │ │ │ │ @ instruction: 0x01be5c08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d0c40 <__cxa_atexit@plt+0x1c55cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -464283,17 +464283,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r5, r4, r8, lsl #12 │ │ │ │ - bicseq r5, r4, r0, ror #11 │ │ │ │ - ldrsbeq r5, [r4, #80] @ 0x50 │ │ │ │ + bicseq r5, r4, r0, lsl #12 │ │ │ │ + ldrsbeq r5, [r4, #88] @ 0x58 │ │ │ │ + bicseq r5, r4, r8, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d0d40 <__cxa_atexit@plt+0x1c56cc> │ │ │ │ @@ -464307,16 +464307,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, r4, ip, asr r5 │ │ │ │ - bicseq r5, r4, ip, asr #10 │ │ │ │ + bicseq r5, r4, r4, asr r5 │ │ │ │ + bicseq r5, r4, r4, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d0dac <__cxa_atexit@plt+0x1c5738> │ │ │ │ ldr lr, [pc, #68] @ 1d0db4 <__cxa_atexit@plt+0x1c5740> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -464334,15 +464334,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsheq r5, [r4, #68] @ 0x44 │ │ │ │ + bicseq r5, r4, ip, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -464495,17 +464495,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrheq r5, [r4, #40] @ 0x28 │ │ │ │ - @ instruction: 0x01d45290 │ │ │ │ - bicseq r5, r4, r0, lsl #5 │ │ │ │ + ldrheq r5, [r4, #32] │ │ │ │ + bicseq r5, r4, r8, lsl #5 │ │ │ │ + bicseq r5, r4, r8, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d1090 <__cxa_atexit@plt+0x1c5a1c> │ │ │ │ @@ -464519,16 +464519,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, r4, ip, lsl #4 │ │ │ │ - ldrsheq r5, [r4, #28] │ │ │ │ + bicseq r5, r4, r4, lsl #4 │ │ │ │ + ldrsheq r5, [r4, #20] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d10fc <__cxa_atexit@plt+0x1c5a88> │ │ │ │ ldr lr, [pc, #68] @ 1d1104 <__cxa_atexit@plt+0x1c5a90> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -464546,15 +464546,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r5, r4, r4, lsr #3 │ │ │ │ + @ instruction: 0x01d4519c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -464735,15 +464735,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be5d2c │ │ │ │ - ldrheq r4, [r4, #236] @ 0xec │ │ │ │ + ldrheq r4, [r4, #228] @ 0xe4 │ │ │ │ @ instruction: 0x01be5d10 │ │ │ │ @ instruction: 0x01be5394 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d1424 <__cxa_atexit@plt+0x1c5db0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -464776,15 +464776,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be5c88 │ │ │ │ - bicseq r4, r4, r8, lsl lr │ │ │ │ + bicseq r4, r4, r0, lsl lr │ │ │ │ @ instruction: 0x01be5c6c │ │ │ │ @ instruction: 0x01be5554 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d14c8 <__cxa_atexit@plt+0x1c5e54> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -464817,15 +464817,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be5be4 │ │ │ │ - bicseq r4, r4, r4, ror sp │ │ │ │ + bicseq r4, r4, ip, ror #26 │ │ │ │ @ instruction: 0x01be5bc8 │ │ │ │ @ instruction: 0x01be548c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d156c <__cxa_atexit@plt+0x1c5ef8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -464858,15 +464858,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be5b40 │ │ │ │ - ldrsbeq r4, [r4, #192] @ 0xc0 │ │ │ │ + bicseq r4, r4, r8, asr #25 │ │ │ │ @ instruction: 0x01be5b24 │ │ │ │ @ instruction: 0x01be53a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d1610 <__cxa_atexit@plt+0x1c5f9c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -464899,15 +464899,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be5a9c │ │ │ │ - bicseq r4, r4, ip, lsr #24 │ │ │ │ + bicseq r4, r4, r4, lsr #24 │ │ │ │ @ instruction: 0x01be5a80 │ │ │ │ @ instruction: 0x01be50e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d16b4 <__cxa_atexit@plt+0x1c6040> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -464940,15 +464940,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be59f8 │ │ │ │ - bicseq r4, r4, r8, lsl #23 │ │ │ │ + bicseq r4, r4, r0, lsl #23 │ │ │ │ @ instruction: 0x01be59dc │ │ │ │ @ instruction: 0x01be515c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d1758 <__cxa_atexit@plt+0x1c60e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -464981,15 +464981,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be5954 │ │ │ │ - bicseq r4, r4, r4, ror #21 │ │ │ │ + ldrsbeq r4, [r4, #172] @ 0xac │ │ │ │ @ instruction: 0x01be5938 │ │ │ │ @ instruction: 0x01be5094 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d17fc <__cxa_atexit@plt+0x1c6188> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -465022,15 +465022,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be58b0 │ │ │ │ - bicseq r4, r4, r0, asr #20 │ │ │ │ + bicseq r4, r4, r8, lsr sl │ │ │ │ @ instruction: 0x01be5894 │ │ │ │ @ instruction: 0x01be4f84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d18a0 <__cxa_atexit@plt+0x1c622c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -465063,15 +465063,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be580c │ │ │ │ - @ instruction: 0x01d4499c │ │ │ │ + @ instruction: 0x01d44994 │ │ │ │ @ instruction: 0x01be57f0 │ │ │ │ @ instruction: 0x01be4f28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d1944 <__cxa_atexit@plt+0x1c62d0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -465104,15 +465104,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be5768 │ │ │ │ - ldrsheq r4, [r4, #136] @ 0x88 │ │ │ │ + ldrsheq r4, [r4, #128] @ 0x80 │ │ │ │ @ instruction: 0x01be574c │ │ │ │ @ instruction: 0x01be4fa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d19e8 <__cxa_atexit@plt+0x1c6374> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -465157,17 +465157,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r4, r4, r0, ror #16 │ │ │ │ - bicseq r4, r4, r8, lsr r8 │ │ │ │ - bicseq r4, r4, r8, lsr #16 │ │ │ │ + bicseq r4, r4, r8, asr r8 │ │ │ │ + bicseq r4, r4, r0, lsr r8 │ │ │ │ + bicseq r4, r4, r0, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d1ae8 <__cxa_atexit@plt+0x1c6474> │ │ │ │ @@ -465181,16 +465181,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r4, [r4, #116] @ 0x74 │ │ │ │ - bicseq r4, r4, r4, lsr #15 │ │ │ │ + bicseq r4, r4, ip, lsr #15 │ │ │ │ + @ instruction: 0x01d4479c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -465231,15 +465231,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ 1d1bc0 <__cxa_atexit@plt+0x1c654c> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0x01be5568 │ │ │ │ - bicseq r4, r4, r4, ror #13 │ │ │ │ + ldrsbeq r4, [r4, #108] @ 0x6c │ │ │ │ @ instruction: 0x01be5544 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ @@ -465268,15 +465268,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrsheq r4, [r4, #152] @ 0x98 │ │ │ │ + ldrsheq r4, [r4, #144] @ 0x90 │ │ │ │ @ instruction: 0x01be579c │ │ │ │ @ instruction: 0x01be577c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -465319,21 +465319,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 1d1d24 <__cxa_atexit@plt+0x1c66b0> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsheq r4, [r4, #80] @ 0x50 │ │ │ │ + bicseq r4, r4, r8, ror #11 │ │ │ │ @ instruction: 0x01be56d0 │ │ │ │ @ instruction: 0x01be4ef0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0x01be4f40 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - bicseq r4, r4, r4, asr #18 │ │ │ │ + bicseq r4, r4, ip, lsr r9 │ │ │ │ @ instruction: 0x01be56bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -465375,21 +465375,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 1d1e04 <__cxa_atexit@plt+0x1c6790> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r4, r0, lsl r5 │ │ │ │ + bicseq r4, r4, r8, lsl #10 │ │ │ │ @ instruction: 0x01be55f0 │ │ │ │ @ instruction: 0x01be4ca8 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0x01be4cf8 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - bicseq r4, r4, r4, ror #16 │ │ │ │ + bicseq r4, r4, ip, asr r8 │ │ │ │ @ instruction: 0x01be55fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -465431,21 +465431,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 1d1ee4 <__cxa_atexit@plt+0x1c6870> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r4, r0, lsr r4 │ │ │ │ + bicseq r4, r4, r8, lsr #8 │ │ │ │ @ instruction: 0x01be5510 │ │ │ │ @ instruction: 0x01be4bdc │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0x01be4c2c │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - bicseq r4, r4, r4, lsl #15 │ │ │ │ + bicseq r4, r4, ip, ror r7 │ │ │ │ @ instruction: 0x01be553c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -465487,21 +465487,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 1d1fc4 <__cxa_atexit@plt+0x1c6950> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r4, r0, asr r3 │ │ │ │ + bicseq r4, r4, r8, asr #6 │ │ │ │ @ instruction: 0x01be5430 │ │ │ │ @ instruction: 0x01be4b10 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ @ instruction: 0x01be4b60 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ - bicseq r4, r4, r4, lsr #13 │ │ │ │ + @ instruction: 0x01d4469c │ │ │ │ @ instruction: 0x01be547c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -465543,21 +465543,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 1d20a4 <__cxa_atexit@plt+0x1c6a30> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r4, r0, ror r2 │ │ │ │ + bicseq r4, r4, r8, ror #4 │ │ │ │ @ instruction: 0x01be5350 │ │ │ │ @ instruction: 0x01be4a44 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0x01be4a94 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ - bicseq r4, r4, r4, asr #11 │ │ │ │ + ldrheq r4, [r4, #92] @ 0x5c │ │ │ │ @ instruction: 0x01be53bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -465599,21 +465599,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 1d2184 <__cxa_atexit@plt+0x1c6b10> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d44190 │ │ │ │ + bicseq r4, r4, r8, lsl #3 │ │ │ │ @ instruction: 0x01be5270 │ │ │ │ @ instruction: 0x01be4978 │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ @ instruction: 0x01be49c8 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ - bicseq r4, r4, r4, ror #9 │ │ │ │ + ldrsbeq r4, [r4, #76] @ 0x4c │ │ │ │ @ instruction: 0x01be52fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -465655,21 +465655,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 1d2264 <__cxa_atexit@plt+0x1c6bf0> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrheq r4, [r4] │ │ │ │ + bicseq r4, r4, r8, lsr #1 │ │ │ │ @ instruction: 0x01be5190 │ │ │ │ @ instruction: 0x01be48ac │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ @ instruction: 0x01be48fc │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ - bicseq r4, r4, r4, lsl #8 │ │ │ │ + ldrsheq r4, [r4, #60] @ 0x3c │ │ │ │ @ instruction: 0x01be523c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -465711,21 +465711,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 1d2344 <__cxa_atexit@plt+0x1c6cd0> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r3, [r4, #240] @ 0xf0 │ │ │ │ + bicseq r3, r4, r8, asr #31 │ │ │ │ ldrheq r5, [lr, r0]! │ │ │ │ @ instruction: 0x01be47e0 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ @ instruction: 0x01be4830 │ │ │ │ @ instruction: 0xfffff880 │ │ │ │ - bicseq r4, r4, r4, lsr #6 │ │ │ │ + bicseq r4, r4, ip, lsl r3 │ │ │ │ @ instruction: 0x01be517c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -465767,21 +465767,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 1d2424 <__cxa_atexit@plt+0x1c6db0> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsheq r3, [r4, #224] @ 0xe0 │ │ │ │ + bicseq r3, r4, r8, ror #29 │ │ │ │ @ instruction: 0x01be4fd0 │ │ │ │ @ instruction: 0x01be4714 │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ @ instruction: 0x01be4764 │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ - bicseq r4, r4, r4, asr #4 │ │ │ │ + bicseq r4, r4, ip, lsr r2 │ │ │ │ ldrheq r5, [lr, ip]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -465823,21 +465823,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 1d2504 <__cxa_atexit@plt+0x1c6e90> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r4, r0, lsl lr │ │ │ │ + bicseq r3, r4, r8, lsl #28 │ │ │ │ @ instruction: 0x01be4ef0 │ │ │ │ @ instruction: 0x01be4648 │ │ │ │ @ instruction: 0xfffff670 │ │ │ │ @ instruction: 0x01be4698 │ │ │ │ @ instruction: 0xfffff6c0 │ │ │ │ - bicseq r4, r4, r4, ror #2 │ │ │ │ + bicseq r4, r4, ip, asr r1 │ │ │ │ @ instruction: 0x01be4ffc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -465879,21 +465879,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 1d25e4 <__cxa_atexit@plt+0x1c6f70> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r4, r0, lsr sp │ │ │ │ + bicseq r3, r4, r8, lsr #26 │ │ │ │ @ instruction: 0x01be4e10 │ │ │ │ @ instruction: 0x01be457c │ │ │ │ @ instruction: 0xfffff590 │ │ │ │ @ instruction: 0x01be45cc │ │ │ │ @ instruction: 0xfffff5e0 │ │ │ │ - bicseq r4, r4, r4, lsl #1 │ │ │ │ + bicseq r4, r4, ip, ror r0 │ │ │ │ @ instruction: 0x01be4f3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -465935,21 +465935,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #24] @ 1d26c4 <__cxa_atexit@plt+0x1c7050> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r4, r0, asr ip │ │ │ │ + bicseq r3, r4, r8, asr #24 │ │ │ │ @ instruction: 0x01be4d30 │ │ │ │ @ instruction: 0x01be44b0 │ │ │ │ @ instruction: 0xfffff4b0 │ │ │ │ @ instruction: 0x01be4500 │ │ │ │ @ instruction: 0xfffff500 │ │ │ │ - bicseq r3, r4, r4, lsr #31 │ │ │ │ + @ instruction: 0x01d43f9c │ │ │ │ @ instruction: 0x01be4e7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1d2740 <__cxa_atexit@plt+0x1c70cc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -465972,15 +465972,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be49d8 │ │ │ │ - bicseq r3, r4, r8, ror #22 │ │ │ │ + bicseq r3, r4, r0, ror #22 │ │ │ │ @ instruction: 0x01be49bc │ │ │ │ @ instruction: 0x01be41cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d2778 <__cxa_atexit@plt+0x1c7104> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -466013,15 +466013,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be4934 │ │ │ │ - bicseq r3, r4, r4, asr #21 │ │ │ │ + ldrheq r3, [r4, #172] @ 0xac │ │ │ │ @ instruction: 0x01be4918 │ │ │ │ @ instruction: 0x01be4104 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d281c <__cxa_atexit@plt+0x1c71a8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -466054,15 +466054,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be4890 │ │ │ │ - bicseq r3, r4, r0, lsr #20 │ │ │ │ + bicseq r3, r4, r8, lsl sl │ │ │ │ @ instruction: 0x01be4874 │ │ │ │ @ instruction: 0x01be4cf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d28c0 <__cxa_atexit@plt+0x1c724c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #55] @ 0x37 │ │ │ │ @@ -466104,15 +466104,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be47c8 │ │ │ │ - bicseq r3, r4, r8, asr r9 │ │ │ │ + bicseq r3, r4, r0, asr r9 │ │ │ │ @ instruction: 0x01be47ac │ │ │ │ @ instruction: 0x01be4c68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d2988 <__cxa_atexit@plt+0x1c7314> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #55] @ 0x37 │ │ │ │ @@ -466154,15 +466154,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be4700 │ │ │ │ - @ instruction: 0x01d43890 │ │ │ │ + bicseq r3, r4, r8, lsl #17 │ │ │ │ @ instruction: 0x01be46e4 │ │ │ │ @ instruction: 0x01be4bdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d2a50 <__cxa_atexit@plt+0x1c73dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #55] @ 0x37 │ │ │ │ @@ -466207,17 +466207,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrsheq r3, [r4, #120] @ 0x78 │ │ │ │ - ldrsbeq r3, [r4, #112] @ 0x70 │ │ │ │ - bicseq r3, r4, r0, asr #15 │ │ │ │ + ldrsheq r3, [r4, #112] @ 0x70 │ │ │ │ + bicseq r3, r4, r8, asr #15 │ │ │ │ + ldrheq r3, [r4, #120] @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d2b50 <__cxa_atexit@plt+0x1c74dc> │ │ │ │ @@ -466231,16 +466231,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r3, r4, ip, asr #14 │ │ │ │ - bicseq r3, r4, ip, lsr r7 │ │ │ │ + bicseq r3, r4, r4, asr #14 │ │ │ │ + bicseq r3, r4, r4, lsr r7 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -466261,15 +466261,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldrsbeq r3, [r4, #100] @ 0x64 │ │ │ │ + bicseq r3, r4, ip, asr #13 │ │ │ │ @ instruction: 0x01be4a8c │ │ │ │ @ instruction: 0x01be4514 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -466279,15 +466279,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 1d2c38 <__cxa_atexit@plt+0x1c75c4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [pc, #20] @ 1d2c3c <__cxa_atexit@plt+0x1c75c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01be44f8 │ │ │ │ @ instruction: 0x01be4a3c │ │ │ │ @@ -466318,15 +466318,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be4470 │ │ │ │ - bicseq r3, r4, r0, lsl #12 │ │ │ │ + ldrsheq r3, [r4, #88] @ 0x58 │ │ │ │ @ instruction: 0x01be4454 │ │ │ │ @ instruction: 0x01be4984 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d2ce0 <__cxa_atexit@plt+0x1c766c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #71] @ 0x47 │ │ │ │ @@ -466371,17 +466371,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r3, r4, r8, ror #10 │ │ │ │ - bicseq r3, r4, r0, asr #10 │ │ │ │ - bicseq r3, r4, r0, lsr r5 │ │ │ │ + bicseq r3, r4, r0, ror #10 │ │ │ │ + bicseq r3, r4, r8, lsr r5 │ │ │ │ + bicseq r3, r4, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d2de0 <__cxa_atexit@plt+0x1c776c> │ │ │ │ @@ -466395,31 +466395,31 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r3, [r4, #76] @ 0x4c │ │ │ │ - bicseq r3, r4, ip, lsr #9 │ │ │ │ + ldrheq r3, [r4, #68] @ 0x44 │ │ │ │ + bicseq r3, r4, r4, lsr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d2e24 <__cxa_atexit@plt+0x1c77b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1d2e2c <__cxa_atexit@plt+0x1c77b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r4, ip, asr r4 │ │ │ │ + bicseq r3, r4, r4, asr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -466438,15 +466438,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - bicseq r3, r4, r0, lsl #8 │ │ │ │ + ldrsheq r3, [r4, #56] @ 0x38 │ │ │ │ @ instruction: 0x01be4244 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d2edc <__cxa_atexit@plt+0x1c7868> │ │ │ │ @@ -466543,16 +466543,16 @@ │ │ │ │ stmib r3, {r1, r2, r7, r8} │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r4, r8, asr #5 │ │ │ │ - ldrsbeq r3, [r4, #72] @ 0x48 │ │ │ │ + bicseq r3, r4, r0, asr #5 │ │ │ │ + ldrsbeq r3, [r4, #64] @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d30cc <__cxa_atexit@plt+0x1c7a58> │ │ │ │ ldr r2, [pc, #136] @ 1d30e8 <__cxa_atexit@plt+0x1c7a74> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -466587,17 +466587,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r3, r4, r8, lsl #4 │ │ │ │ - bicseq r3, r4, r0, ror #3 │ │ │ │ - ldrsbeq r3, [r4, #16] │ │ │ │ + bicseq r3, r4, r0, lsl #4 │ │ │ │ + ldrsbeq r3, [r4, #24] │ │ │ │ + bicseq r3, r4, r8, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d3140 <__cxa_atexit@plt+0x1c7acc> │ │ │ │ @@ -466611,16 +466611,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r3, r4, ip, asr r1 │ │ │ │ - bicseq r3, r4, ip, asr #2 │ │ │ │ + bicseq r3, r4, r4, asr r1 │ │ │ │ + bicseq r3, r4, r4, asr #2 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -466661,15 +466661,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ 1d3218 <__cxa_atexit@plt+0x1c7ba4> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0x01be3f10 │ │ │ │ - bicseq r3, r4, ip, lsl #1 │ │ │ │ + bicseq r3, r4, r4, lsl #1 │ │ │ │ @ instruction: 0x01be3eec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ @@ -466682,15 +466682,15 @@ │ │ │ │ bhi 1d326c <__cxa_atexit@plt+0x1c7bf8> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01be3e68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -466745,15 +466745,15 @@ │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r4, r4, lsr #2 │ │ │ │ + bicseq r3, r4, ip, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d33f0 <__cxa_atexit@plt+0x1c7d7c> │ │ │ │ ldr r2, [pc, #136] @ 1d340c <__cxa_atexit@plt+0x1c7d98> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -466788,17 +466788,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r2, r4, r4, ror #29 │ │ │ │ - ldrheq r2, [r4, #236] @ 0xec │ │ │ │ - bicseq r2, r4, ip, lsr #29 │ │ │ │ + ldrsbeq r2, [r4, #236] @ 0xec │ │ │ │ + ldrheq r2, [r4, #228] @ 0xe4 │ │ │ │ + bicseq r2, r4, r4, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d3464 <__cxa_atexit@plt+0x1c7df0> │ │ │ │ @@ -466812,16 +466812,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, r4, r8, lsr lr │ │ │ │ - bicseq r2, r4, r8, lsr #28 │ │ │ │ + bicseq r2, r4, r0, lsr lr │ │ │ │ + bicseq r2, r4, r0, lsr #28 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -466862,15 +466862,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ 1d353c <__cxa_atexit@plt+0x1c7ec8> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0x01be3bec │ │ │ │ - bicseq r2, r4, r8, ror #26 │ │ │ │ + bicseq r2, r4, r0, ror #26 │ │ │ │ @ instruction: 0x01be3bc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ @@ -466883,15 +466883,15 @@ │ │ │ │ bhi 1d3590 <__cxa_atexit@plt+0x1c7f1c> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01be3b44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -466946,15 +466946,15 @@ │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r4, r0, lsl #28 │ │ │ │ + ldrsheq r2, [r4, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d3714 <__cxa_atexit@plt+0x1c80a0> │ │ │ │ ldr r2, [pc, #136] @ 1d3730 <__cxa_atexit@plt+0x1c80bc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -466989,17 +466989,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r2, r4, r0, asr #23 │ │ │ │ - @ instruction: 0x01d42b98 │ │ │ │ - bicseq r2, r4, r8, lsl #23 │ │ │ │ + ldrheq r2, [r4, #184] @ 0xb8 │ │ │ │ + @ instruction: 0x01d42b90 │ │ │ │ + bicseq r2, r4, r0, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d3788 <__cxa_atexit@plt+0x1c8114> │ │ │ │ @@ -467013,16 +467013,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, r4, r4, lsl fp │ │ │ │ - bicseq r2, r4, r4, lsl #22 │ │ │ │ + bicseq r2, r4, ip, lsl #22 │ │ │ │ + ldrsheq r2, [r4, #172] @ 0xac │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -467063,15 +467063,15 @@ │ │ │ │ ldrls r0, [pc, #24] @ 1d3860 <__cxa_atexit@plt+0x1c81ec> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0x01be38c8 │ │ │ │ - bicseq r2, r4, r4, asr #20 │ │ │ │ + bicseq r2, r4, ip, lsr sl │ │ │ │ @ instruction: 0x01be38a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ @@ -467084,15 +467084,15 @@ │ │ │ │ bhi 1d38b4 <__cxa_atexit@plt+0x1c8240> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01be3820 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -467158,15 +467158,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be3750 │ │ │ │ - bicseq r2, r4, r0, ror #17 │ │ │ │ + ldrsbeq r2, [r4, #136] @ 0x88 │ │ │ │ @ instruction: 0x01be3734 │ │ │ │ @ instruction: 0x01be3cb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d3a00 <__cxa_atexit@plt+0x1c838c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -467199,15 +467199,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be36ac │ │ │ │ - bicseq r2, r4, ip, lsr r8 │ │ │ │ + bicseq r2, r4, r4, lsr r8 │ │ │ │ @ instruction: 0x01be3690 │ │ │ │ @ instruction: 0x01be32d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d3aa4 <__cxa_atexit@plt+0x1c8430> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #55] @ 0x37 │ │ │ │ @@ -467240,15 +467240,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be3608 │ │ │ │ - @ instruction: 0x01d42798 │ │ │ │ + @ instruction: 0x01d42790 │ │ │ │ @ instruction: 0x01be35ec │ │ │ │ @ instruction: 0x01be3bc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d3b48 <__cxa_atexit@plt+0x1c84d4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #55] @ 0x37 │ │ │ │ @@ -467281,15 +467281,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be3564 │ │ │ │ - ldrsheq r2, [r4, #100] @ 0x64 │ │ │ │ + bicseq r2, r4, ip, ror #13 │ │ │ │ @ instruction: 0x01be3548 │ │ │ │ @ instruction: 0x01be2d10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d3bec <__cxa_atexit@plt+0x1c8578> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -467322,15 +467322,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be34c0 │ │ │ │ - bicseq r2, r4, r0, asr r6 │ │ │ │ + bicseq r2, r4, r8, asr #12 │ │ │ │ @ instruction: 0x01be34a4 │ │ │ │ @ instruction: 0x01be3088 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d3c90 <__cxa_atexit@plt+0x1c861c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #55] @ 0x37 │ │ │ │ @@ -467363,15 +467363,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be341c │ │ │ │ - bicseq r2, r4, ip, lsr #11 │ │ │ │ + bicseq r2, r4, r4, lsr #11 │ │ │ │ @ instruction: 0x01be3400 │ │ │ │ @ instruction: 0x01be2e54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d3d34 <__cxa_atexit@plt+0x1c86c0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -467404,15 +467404,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be3378 │ │ │ │ - bicseq r2, r4, r8, lsl #10 │ │ │ │ + bicseq r2, r4, r0, lsl #10 │ │ │ │ @ instruction: 0x01be335c │ │ │ │ @ instruction: 0x01be2edc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d3dd8 <__cxa_atexit@plt+0x1c8764> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -467457,17 +467457,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r2, r4, r0, ror r4 │ │ │ │ - bicseq r2, r4, r8, asr #8 │ │ │ │ - bicseq r2, r4, r8, lsr r4 │ │ │ │ + bicseq r2, r4, r8, ror #8 │ │ │ │ + bicseq r2, r4, r0, asr #8 │ │ │ │ + bicseq r2, r4, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d3ed8 <__cxa_atexit@plt+0x1c8864> │ │ │ │ @@ -467481,16 +467481,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, r4, r4, asr #7 │ │ │ │ - ldrheq r2, [r4, #52] @ 0x34 │ │ │ │ + ldrheq r2, [r4, #60] @ 0x3c │ │ │ │ + bicseq r2, r4, ip, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d3f44 <__cxa_atexit@plt+0x1c88d0> │ │ │ │ ldr lr, [pc, #68] @ 1d3f4c <__cxa_atexit@plt+0x1c88d8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -467508,15 +467508,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r2, r4, ip, asr r3 │ │ │ │ + bicseq r2, r4, r4, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -467669,17 +467669,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r2, r4, r0, lsr #2 │ │ │ │ - ldrsheq r2, [r4, #8] │ │ │ │ - bicseq r2, r4, r8, ror #1 │ │ │ │ + bicseq r2, r4, r8, lsl r1 │ │ │ │ + ldrsheq r2, [r4] │ │ │ │ + bicseq r2, r4, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d4228 <__cxa_atexit@plt+0x1c8bb4> │ │ │ │ @@ -467693,16 +467693,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, r4, r4, ror r0 │ │ │ │ - bicseq r2, r4, r4, rrx │ │ │ │ + bicseq r2, r4, ip, rrx │ │ │ │ + bicseq r2, r4, ip, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d4294 <__cxa_atexit@plt+0x1c8c20> │ │ │ │ ldr lr, [pc, #68] @ 1d429c <__cxa_atexit@plt+0x1c8c28> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -467720,15 +467720,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r2, r4, ip │ │ │ │ + bicseq r2, r4, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -467923,15 +467923,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be2b5c │ │ │ │ - bicseq r1, r4, ip, ror #25 │ │ │ │ + bicseq r1, r4, r4, ror #25 │ │ │ │ @ instruction: 0x01be2b40 │ │ │ │ @ instruction: 0x01be2620 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d45f4 <__cxa_atexit@plt+0x1c8f80> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -467964,15 +467964,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be2ab8 │ │ │ │ - bicseq r1, r4, r8, asr #24 │ │ │ │ + bicseq r1, r4, r0, asr #24 │ │ │ │ @ instruction: 0x01be2a9c │ │ │ │ @ instruction: 0x01be233c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d4698 <__cxa_atexit@plt+0x1c9024> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -468017,17 +468017,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrheq r1, [r4, #176] @ 0xb0 │ │ │ │ - bicseq r1, r4, r8, lsl #23 │ │ │ │ - bicseq r1, r4, r8, ror fp │ │ │ │ + bicseq r1, r4, r8, lsr #23 │ │ │ │ + bicseq r1, r4, r0, lsl #23 │ │ │ │ + bicseq r1, r4, r0, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d4798 <__cxa_atexit@plt+0x1c9124> │ │ │ │ @@ -468041,16 +468041,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, r4, r4, lsl #22 │ │ │ │ - ldrsheq r1, [r4, #164] @ 0xa4 │ │ │ │ + ldrsheq r1, [r4, #172] @ 0xac │ │ │ │ + bicseq r1, r4, ip, ror #21 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr sl, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ @@ -468167,15 +468167,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be278c │ │ │ │ - bicseq r1, r4, ip, lsl r9 │ │ │ │ + bicseq r1, r4, r4, lsl r9 │ │ │ │ @ instruction: 0x01be2770 │ │ │ │ @ instruction: 0x01be1e18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d49c4 <__cxa_atexit@plt+0x1c9350> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -468220,17 +468220,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r1, r4, r4, lsl #17 │ │ │ │ - bicseq r1, r4, ip, asr r8 │ │ │ │ - bicseq r1, r4, ip, asr #16 │ │ │ │ + bicseq r1, r4, ip, ror r8 │ │ │ │ + bicseq r1, r4, r4, asr r8 │ │ │ │ + bicseq r1, r4, r4, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d4ac4 <__cxa_atexit@plt+0x1c9450> │ │ │ │ @@ -468244,16 +468244,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r1, [r4, #120] @ 0x78 │ │ │ │ - bicseq r1, r4, r8, asr #15 │ │ │ │ + ldrsbeq r1, [r4, #112] @ 0x70 │ │ │ │ + bicseq r1, r4, r0, asr #15 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr sl, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ @@ -468370,15 +468370,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be2460 │ │ │ │ - ldrsheq r1, [r4, #80] @ 0x50 │ │ │ │ + bicseq r1, r4, r8, ror #11 │ │ │ │ @ instruction: 0x01be2444 │ │ │ │ @ instruction: 0x01be1b10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d4cf0 <__cxa_atexit@plt+0x1c967c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -468423,17 +468423,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r1, r4, r8, asr r5 │ │ │ │ - bicseq r1, r4, r0, lsr r5 │ │ │ │ - bicseq r1, r4, r0, lsr #10 │ │ │ │ + bicseq r1, r4, r0, asr r5 │ │ │ │ + bicseq r1, r4, r8, lsr #10 │ │ │ │ + bicseq r1, r4, r8, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d4df0 <__cxa_atexit@plt+0x1c977c> │ │ │ │ @@ -468447,16 +468447,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, r4, ip, lsr #9 │ │ │ │ - @ instruction: 0x01d4149c │ │ │ │ + bicseq r1, r4, r4, lsr #9 │ │ │ │ + @ instruction: 0x01d41494 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr sl, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ @@ -468573,15 +468573,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be2134 │ │ │ │ - bicseq r1, r4, r4, asr #5 │ │ │ │ + ldrheq r1, [r4, #44] @ 0x2c │ │ │ │ @ instruction: 0x01be2118 │ │ │ │ @ instruction: 0x01be194c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d501c <__cxa_atexit@plt+0x1c99a8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -468614,15 +468614,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be2090 │ │ │ │ - bicseq r1, r4, r0, lsr #4 │ │ │ │ + bicseq r1, r4, r8, lsl r2 │ │ │ │ @ instruction: 0x01be2074 │ │ │ │ @ instruction: 0x01be1980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d50c0 <__cxa_atexit@plt+0x1c9a4c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -468655,15 +468655,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 2da63c <__cxa_atexit@plt+0x2cefc8> │ │ │ │ + b 91e834 <__cxa_atexit@plt+0x9131c0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d51c8 <__cxa_atexit@plt+0x1c9b54> │ │ │ │ ldr r2, [pc, #136] @ 1d51e4 <__cxa_atexit@plt+0x1c9b70> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -468698,17 +468698,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r1, r4, ip, lsl #2 │ │ │ │ - bicseq r1, r4, r4, ror #1 │ │ │ │ - ldrsbeq r1, [r4, #4] │ │ │ │ + bicseq r1, r4, r4, lsl #2 │ │ │ │ + ldrsbeq r1, [r4, #12] │ │ │ │ + bicseq r1, r4, ip, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d523c <__cxa_atexit@plt+0x1c9bc8> │ │ │ │ @@ -468722,16 +468722,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, r4, r0, rrx │ │ │ │ - bicseq r1, r4, r0, asr r0 │ │ │ │ + bicseq r1, r4, r8, asr r0 │ │ │ │ + bicseq r1, r4, r8, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d52a8 <__cxa_atexit@plt+0x1c9c34> │ │ │ │ ldr lr, [pc, #68] @ 1d52b0 <__cxa_atexit@plt+0x1c9c3c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -468749,15 +468749,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsheq r0, [r4, #248] @ 0xf8 │ │ │ │ + ldrsheq r0, [r4, #240] @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -468910,17 +468910,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrheq r0, [r4, #220] @ 0xdc │ │ │ │ - @ instruction: 0x01d40d94 │ │ │ │ - bicseq r0, r4, r4, lsl #27 │ │ │ │ + ldrheq r0, [r4, #212] @ 0xd4 │ │ │ │ + bicseq r0, r4, ip, lsl #27 │ │ │ │ + bicseq r0, r4, ip, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d558c <__cxa_atexit@plt+0x1c9f18> │ │ │ │ @@ -468934,16 +468934,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r0, r4, r0, lsl sp │ │ │ │ - bicseq r0, r4, r0, lsl #26 │ │ │ │ + bicseq r0, r4, r8, lsl #26 │ │ │ │ + ldrsheq r0, [r4, #200] @ 0xc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d55f8 <__cxa_atexit@plt+0x1c9f84> │ │ │ │ ldr lr, [pc, #68] @ 1d5600 <__cxa_atexit@plt+0x1c9f8c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -468961,15 +468961,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r0, r4, r8, lsr #25 │ │ │ │ + bicseq r0, r4, r0, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -469164,15 +469164,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01be17f8 │ │ │ │ - bicseq r0, r4, r8, lsl #19 │ │ │ │ + bicseq r0, r4, r0, lsl #19 │ │ │ │ @ instruction: 0x01be17dc │ │ │ │ @ instruction: 0x01be12a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1d5958 <__cxa_atexit@plt+0x1ca2e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -469183,15 +469183,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 1d597c <__cxa_atexit@plt+0x1ca308> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r4, ip, ror #18 │ │ │ │ + bicseq r0, r4, r4, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d5a08 <__cxa_atexit@plt+0x1ca394> │ │ │ │ ldr r2, [pc, #136] @ 1d5a24 <__cxa_atexit@plt+0x1ca3b0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -469226,17 +469226,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r0, r4, ip, asr #17 │ │ │ │ - bicseq r0, r4, r4, lsr #17 │ │ │ │ - @ instruction: 0x01d40894 │ │ │ │ + bicseq r0, r4, r4, asr #17 │ │ │ │ + @ instruction: 0x01d4089c │ │ │ │ + bicseq r0, r4, ip, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d5a7c <__cxa_atexit@plt+0x1ca408> │ │ │ │ @@ -469250,16 +469250,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r0, r4, r0, lsr #16 │ │ │ │ - bicseq r0, r4, r0, lsl r8 │ │ │ │ + bicseq r0, r4, r8, lsl r8 │ │ │ │ + bicseq r0, r4, r8, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d5b18 <__cxa_atexit@plt+0x1ca4a4> │ │ │ │ ldr r2, [pc, #136] @ 1d5b34 <__cxa_atexit@plt+0x1ca4c0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -469294,17 +469294,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrheq r0, [r4, #124] @ 0x7c │ │ │ │ - @ instruction: 0x01d40794 │ │ │ │ - bicseq r0, r4, r4, lsl #15 │ │ │ │ + ldrheq r0, [r4, #116] @ 0x74 │ │ │ │ + bicseq r0, r4, ip, lsl #15 │ │ │ │ + bicseq r0, r4, ip, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d5b8c <__cxa_atexit@plt+0x1ca518> │ │ │ │ @@ -469318,16 +469318,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r0, r4, r0, lsl r7 │ │ │ │ - bicseq r0, r4, r0, lsl #14 │ │ │ │ + bicseq r0, r4, r8, lsl #14 │ │ │ │ + ldrsheq r0, [r4, #104] @ 0x68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d5bf8 <__cxa_atexit@plt+0x1ca584> │ │ │ │ ldr lr, [pc, #68] @ 1d5c00 <__cxa_atexit@plt+0x1ca58c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -469345,15 +469345,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r0, r4, r8, lsr #13 │ │ │ │ + bicseq r0, r4, r0, lsr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -469460,19 +469460,19 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ b 1d5dc0 <__cxa_atexit@plt+0x1ca74c> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - bicseq r0, r4, r4, ror r5 │ │ │ │ - ldrsheq r0, [r4, #64] @ 0x40 │ │ │ │ + bicseq r0, r4, ip, ror #10 │ │ │ │ + bicseq r0, r4, r8, ror #9 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - bicseq r0, r4, r0, asr #11 │ │ │ │ - bicseq r0, r4, ip, lsr r5 │ │ │ │ + ldrheq r0, [r4, #88] @ 0x58 │ │ │ │ + bicseq r0, r4, r4, lsr r5 │ │ │ │ @ instruction: 0x01bdf320 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -469564,16 +469564,16 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0x01be1990 │ │ │ │ @ instruction: 0x01bdf1cc │ │ │ │ @ instruction: 0x01be19b8 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - ldrheq r0, [r4, #60] @ 0x3c │ │ │ │ - bicseq r0, r4, r4, lsr #8 │ │ │ │ + ldrheq r0, [r4, #52] @ 0x34 │ │ │ │ + bicseq r0, r4, ip, lsl r4 │ │ │ │ @ instruction: 0xfff8f920 │ │ │ │ @ instruction: 0x01be1a38 │ │ │ │ @ instruction: 0x01bdf188 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -469659,19 +469659,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrsheq r0, [r4, #28] │ │ │ │ - bicseq r0, r4, r4, ror #5 │ │ │ │ - bicseq r0, r4, r4, ror #4 │ │ │ │ - ldrsheq r0, [r4, #28] │ │ │ │ - bicseq r0, r4, r0, ror #10 │ │ │ │ + ldrsheq r0, [r4, #20] │ │ │ │ + ldrsbeq r0, [r4, #44] @ 0x2c │ │ │ │ + bicseq r0, r4, ip, asr r2 │ │ │ │ + ldrsheq r0, [r4, #20] │ │ │ │ + bicseq r0, r4, r8, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d6134 <__cxa_atexit@plt+0x1caac0> │ │ │ │ @@ -469680,15 +469680,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r0, r4, r8, lsl #10 │ │ │ │ + bicseq r0, r4, r0, lsl #10 │ │ │ │ @ instruction: 0x01be17a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 19a07d0 <__cxa_atexit@plt+0x199515c> │ │ │ │ @@ -469731,18 +469731,18 @@ │ │ │ │ b 1d61fc <__cxa_atexit@plt+0x1cab88> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - ldrsbeq r0, [r4, #4] │ │ │ │ - bicseq r0, r4, ip, lsr r1 │ │ │ │ + bicseq r0, r4, ip, asr #1 │ │ │ │ bicseq r0, r4, r4, lsr r1 │ │ │ │ - @ instruction: 0x01d4009c │ │ │ │ + bicseq r0, r4, ip, lsr #2 │ │ │ │ + @ instruction: 0x01d40094 │ │ │ │ @ instruction: 0x01be16d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d62d8 <__cxa_atexit@plt+0x1cac64> │ │ │ │ @@ -469791,18 +469791,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - bicseq r0, r4, r4, lsr #32 │ │ │ │ + bicseq r0, r4, ip, lsl r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - bicseq r0, r4, r4, rrx │ │ │ │ - bicseq r0, r4, r0, asr r0 │ │ │ │ + bicseq r0, r4, ip, asr r0 │ │ │ │ + bicseq r0, r4, r8, asr #32 │ │ │ │ @ instruction: 0x01be15e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -469827,16 +469827,16 @@ │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #0 │ │ │ │ b 19a1f14 <__cxa_atexit@plt+0x19968a0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - ldrheq pc, [r3, #240] @ 0xf0 @ │ │ │ │ - @ instruction: 0x01d3ff9c │ │ │ │ + bicseq pc, r3, r8, lsr #31 │ │ │ │ + @ instruction: 0x01d3ff94 │ │ │ │ @ instruction: 0x01be1554 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -469862,16 +469862,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 1d6420 <__cxa_atexit@plt+0x1cadac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - bicseq pc, r3, r0, asr #30 │ │ │ │ - bicseq pc, r3, r8, lsl pc @ │ │ │ │ + bicseq pc, r3, r8, lsr pc @ │ │ │ │ + bicseq pc, r3, r0, lsl pc @ │ │ │ │ @ instruction: 0x01be14fc │ │ │ │ @ instruction: 0x01be14d0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -469922,16 +469922,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01be1420 │ │ │ │ @ instruction: 0x01be1438 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - bicseq pc, r3, r8, lsl #29 │ │ │ │ - bicseq pc, r3, r0, ror #28 │ │ │ │ + bicseq pc, r3, r0, lsl #29 │ │ │ │ + bicseq pc, r3, r8, asr lr @ │ │ │ │ @ instruction: 0x01be13e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -469961,16 +469961,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 1d65ac <__cxa_atexit@plt+0x1caf38> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - ldrheq pc, [r3, #212] @ 0xd4 @ │ │ │ │ - bicseq pc, r3, ip, lsl #27 │ │ │ │ + bicseq pc, r3, ip, lsr #27 │ │ │ │ + bicseq pc, r3, r4, lsl #27 │ │ │ │ @ instruction: 0x01be1370 │ │ │ │ @ instruction: 0x01be1388 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d663c <__cxa_atexit@plt+0x1cafc8> │ │ │ │ @@ -470007,17 +470007,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01d3fc98 │ │ │ │ + @ instruction: 0x01d3fc90 │ │ │ │ @ instruction: 0x01be1338 │ │ │ │ - bicseq pc, r3, ip, ror #24 │ │ │ │ + bicseq pc, r3, r4, ror #24 │ │ │ │ @ instruction: 0x01be12d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -470033,15 +470033,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01be12b0 │ │ │ │ - bicseq pc, r3, r4, ror #23 │ │ │ │ + ldrsbeq pc, [r3, #188] @ 0xbc @ │ │ │ │ @ instruction: 0x01be126c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -470113,15 +470113,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01be117c │ │ │ │ - ldrheq pc, [r3, #164] @ 0xa4 @ │ │ │ │ + bicseq pc, r3, ip, lsr #21 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1d6854 <__cxa_atexit@plt+0x1cb1e0> │ │ │ │ @@ -470142,15 +470142,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r3, ip, lsl sl @ │ │ │ │ + bicseq pc, r3, r4, lsl sl @ │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d68c4 <__cxa_atexit@plt+0x1cb250> │ │ │ │ ldr r2, [pc, #48] @ 1d68cc <__cxa_atexit@plt+0x1cb258> │ │ │ │ @@ -470165,15 +470165,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x01a1c1b4 │ │ │ │ - bicseq pc, r3, r4, asr #19 │ │ │ │ + ldrheq pc, [r3, #156] @ 0x9c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d690c <__cxa_atexit@plt+0x1cb298> │ │ │ │ @@ -470182,15 +470182,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r3, r4, lsl #21 │ │ │ │ + bicseq pc, r3, ip, ror sl @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d69a0 <__cxa_atexit@plt+0x1cb32c> │ │ │ │ ldr lr, [pc, #132] @ 1d69c0 <__cxa_atexit@plt+0x1cb34c> │ │ │ │ @@ -470225,16 +470225,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - bicseq pc, r3, r8, lsr #18 │ │ │ │ - bicseq pc, r3, r8, lsl #18 │ │ │ │ + bicseq pc, r3, r0, lsr #18 │ │ │ │ + bicseq pc, r3, r0, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d6a0c <__cxa_atexit@plt+0x1cb398> │ │ │ │ @@ -470246,15 +470246,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r3, ip, lsl #17 │ │ │ │ + bicseq pc, r3, r4, lsl #17 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -470311,17 +470311,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strdeq fp, [r1, r7]! │ │ │ │ - ldrheq pc, [r3, #116] @ 0x74 @ │ │ │ │ bicseq pc, r3, ip, lsr #15 │ │ │ │ - bicseq pc, r3, r8, lsl r8 @ │ │ │ │ + bicseq pc, r3, r4, lsr #15 │ │ │ │ + bicseq pc, r3, r0, lsl r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d6b5c <__cxa_atexit@plt+0x1cb4e8> │ │ │ │ @@ -470330,15 +470330,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r3, r4, lsr r8 @ │ │ │ │ + bicseq pc, r3, ip, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d6bf0 <__cxa_atexit@plt+0x1cb57c> │ │ │ │ ldr lr, [pc, #132] @ 1d6c10 <__cxa_atexit@plt+0x1cb59c> │ │ │ │ @@ -470373,16 +470373,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrsbeq pc, [r3, #104] @ 0x68 @ │ │ │ │ - ldrheq pc, [r3, #104] @ 0x68 @ │ │ │ │ + ldrsbeq pc, [r3, #96] @ 0x60 @ │ │ │ │ + ldrheq pc, [r3, #96] @ 0x60 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d6c5c <__cxa_atexit@plt+0x1cb5e8> │ │ │ │ @@ -470394,15 +470394,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r3, ip, lsr r6 @ │ │ │ │ + bicseq pc, r3, r4, lsr r6 @ │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -470440,15 +470440,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x01a1bd90 │ │ │ │ - bicseq pc, r3, r8, ror r5 @ │ │ │ │ + bicseq pc, r3, r0, ror r5 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d6d58 <__cxa_atexit@plt+0x1cb6e4> │ │ │ │ @@ -470457,15 +470457,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r3, r8, lsr r6 @ │ │ │ │ + bicseq pc, r3, r0, lsr r6 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d6dec <__cxa_atexit@plt+0x1cb778> │ │ │ │ ldr lr, [pc, #132] @ 1d6e0c <__cxa_atexit@plt+0x1cb798> │ │ │ │ @@ -470500,16 +470500,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrsbeq pc, [r3, #76] @ 0x4c @ │ │ │ │ - ldrheq pc, [r3, #76] @ 0x4c @ │ │ │ │ + ldrsbeq pc, [r3, #68] @ 0x44 @ │ │ │ │ + ldrheq pc, [r3, #68] @ 0x44 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d6e58 <__cxa_atexit@plt+0x1cb7e4> │ │ │ │ @@ -470521,15 +470521,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r3, r0, asr #8 │ │ │ │ + bicseq pc, r3, r8, lsr r4 @ │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -470558,15 +470558,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1d6ef8 <__cxa_atexit@plt+0x1cb884> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #2 │ │ │ │ b 199bdfc <__cxa_atexit@plt+0x1990788> │ │ │ │ @ instruction: 0x01be0a2c │ │ │ │ - @ instruction: 0x01d3f394 │ │ │ │ + bicseq pc, r3, ip, lsl #7 │ │ │ │ @ instruction: 0x01be0a04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d6f68 <__cxa_atexit@plt+0x1cb8f4> │ │ │ │ @@ -470596,15 +470596,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0x01a1bb40 │ │ │ │ - bicseq pc, r3, r8, lsr #6 │ │ │ │ + bicseq pc, r3, r0, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d6fc8 <__cxa_atexit@plt+0x1cb954> │ │ │ │ @@ -470613,15 +470613,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r3, r8, asr #7 │ │ │ │ + bicseq pc, r3, r0, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d705c <__cxa_atexit@plt+0x1cb9e8> │ │ │ │ ldr lr, [pc, #132] @ 1d707c <__cxa_atexit@plt+0x1cba08> │ │ │ │ @@ -470656,16 +470656,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - bicseq pc, r3, ip, ror #4 │ │ │ │ - bicseq pc, r3, ip, asr #4 │ │ │ │ + bicseq pc, r3, r4, ror #4 │ │ │ │ + bicseq pc, r3, r4, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d70c8 <__cxa_atexit@plt+0x1cba54> │ │ │ │ @@ -470677,15 +470677,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq pc, [r3, #16] @ │ │ │ │ + bicseq pc, r3, r8, asr #3 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -470717,15 +470717,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1704844 <__cxa_atexit@plt+0x16f91d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r3, r8, lsl r1 @ │ │ │ │ + bicseq pc, r3, r0, lsl r1 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d71b0 <__cxa_atexit@plt+0x1cbb3c> │ │ │ │ ldr r2, [pc, #36] @ 1d71b8 <__cxa_atexit@plt+0x1cbb44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -470734,16 +470734,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r3, r0, ror #1 │ │ │ │ ldrsbeq pc, [r3, #8] @ │ │ │ │ + ldrsbeq pc, [r3] @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d7248 <__cxa_atexit@plt+0x1cbbd4> │ │ │ │ ldr r2, [pc, #136] @ 1d7264 <__cxa_atexit@plt+0x1cbbf0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -470778,17 +470778,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq pc, r3, ip, lsl #1 │ │ │ │ - bicseq pc, r3, r4, rrx │ │ │ │ - bicseq pc, r3, r4, asr r0 @ │ │ │ │ + bicseq pc, r3, r4, lsl #1 │ │ │ │ + bicseq pc, r3, ip, asr r0 @ │ │ │ │ + bicseq pc, r3, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d72bc <__cxa_atexit@plt+0x1cbc48> │ │ │ │ @@ -470802,16 +470802,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r3, r0, ror #31 │ │ │ │ - ldrsbeq lr, [r3, #240] @ 0xf0 │ │ │ │ + ldrsbeq lr, [r3, #248] @ 0xf8 │ │ │ │ + bicseq lr, r3, r8, asr #31 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -470885,28 +470885,28 @@ │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff6b0 │ │ │ │ - ldrsheq lr, [r3, #232] @ 0xe8 │ │ │ │ - bicseq lr, r3, r0, ror #29 │ │ │ │ - bicseq lr, r3, r0, asr pc │ │ │ │ + ldrsheq lr, [r3, #224] @ 0xe0 │ │ │ │ + ldrsbeq lr, [r3, #232] @ 0xe8 │ │ │ │ + bicseq lr, r3, r8, asr #30 │ │ │ │ @ instruction: 0x01be0550 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1d7448 <__cxa_atexit@plt+0x1cbdd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 1d744c <__cxa_atexit@plt+0x1cbdd8> │ │ │ │ - bicseq lr, r3, r4, asr #28 │ │ │ │ + bicseq lr, r3, ip, lsr lr │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1d74f4 <__cxa_atexit@plt+0x1cbe80> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ @@ -471313,33 +471313,33 @@ │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ b 1bc7ff0 <__cxa_atexit@plt+0x1bbc97c> │ │ │ │ @ instruction: 0xfffff054 │ │ │ │ @ instruction: 0xfffff240 │ │ │ │ - bicseq lr, r3, ip, lsr #16 │ │ │ │ - @ instruction: 0x01d3e89c │ │ │ │ + bicseq lr, r3, r4, lsr #16 │ │ │ │ + @ instruction: 0x01d3e894 │ │ │ │ andeq r0, r0, r0, lsr #23 │ │ │ │ - ldrsbeq lr, [r3, #172] @ 0xac │ │ │ │ - bicseq lr, r3, ip, lsr r9 │ │ │ │ + ldrsbeq lr, [r3, #164] @ 0xa4 │ │ │ │ + bicseq lr, r3, r4, lsr r9 │ │ │ │ andeq r0, r0, ip, lsl #22 │ │ │ │ - bicseq lr, r3, r0, ror #20 │ │ │ │ + bicseq lr, r3, r8, asr sl │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ - ldrheq lr, [r3, #164] @ 0xa4 │ │ │ │ + bicseq lr, r3, ip, lsr #21 │ │ │ │ andeq r0, r0, r0, ror #20 │ │ │ │ - bicseq lr, r3, r4, ror #19 │ │ │ │ + ldrsbeq lr, [r3, #156] @ 0x9c │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ - ldrheq lr, [r3, #156] @ 0x9c │ │ │ │ + ldrheq lr, [r3, #148] @ 0x94 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - bicseq lr, r3, r8, lsl #21 │ │ │ │ + bicseq lr, r3, r0, lsl #21 │ │ │ │ andeq r0, r0, r8, ror #20 │ │ │ │ - bicseq lr, r3, r4, lsr sl │ │ │ │ + bicseq lr, r3, ip, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - bicseq lr, r3, ip, lsl #20 │ │ │ │ + bicseq lr, r3, r4, lsl #20 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0x01bdfecc │ │ │ │ @ instruction: 0x01bdfe50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -471422,16 +471422,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, ip, ror r6 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff0d4 │ │ │ │ @ instruction: 0xfffff26c │ │ │ │ - bicseq lr, r3, r4, asr r6 │ │ │ │ - bicseq lr, r3, r4, asr #13 │ │ │ │ + bicseq lr, r3, ip, asr #12 │ │ │ │ + ldrheq lr, [r3, #108] @ 0x6c │ │ │ │ @ instruction: 0x01bdfcf0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1d7cbc <__cxa_atexit@plt+0x1cc648> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -471477,16 +471477,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #8]! │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r0, lsr #11 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffeff8 │ │ │ │ @ instruction: 0xfffff190 │ │ │ │ - bicseq lr, r3, r8, ror r5 │ │ │ │ - bicseq lr, r3, r8, ror #11 │ │ │ │ + bicseq lr, r3, r0, ror r5 │ │ │ │ + bicseq lr, r3, r0, ror #11 │ │ │ │ @ instruction: 0x01bdfc14 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1d7e0c <__cxa_atexit@plt+0x1cc798> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -471561,18 +471561,18 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ @ instruction: 0xffffeeac │ │ │ │ @ instruction: 0xfffff044 │ │ │ │ - bicseq lr, r3, r0, lsr r4 │ │ │ │ - bicseq lr, r3, r0, lsr #9 │ │ │ │ - bicseq lr, r3, ip, ror #9 │ │ │ │ - bicseq lr, r3, r4, asr #10 │ │ │ │ + bicseq lr, r3, r8, lsr #8 │ │ │ │ + @ instruction: 0x01d3e498 │ │ │ │ + bicseq lr, r3, r4, ror #9 │ │ │ │ + bicseq lr, r3, ip, lsr r5 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01bdfae0 │ │ │ │ @ instruction: 0x01bdfab4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -471635,16 +471635,16 @@ │ │ │ │ str r3, [r5, #8]! │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ muleq r0, r8, r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xffffefc8 │ │ │ │ @ instruction: 0xfffff19c │ │ │ │ - bicseq lr, r3, r4, lsl r3 │ │ │ │ - bicseq lr, r3, r4, lsl #7 │ │ │ │ + bicseq lr, r3, ip, lsl #6 │ │ │ │ + bicseq lr, r3, ip, ror r3 │ │ │ │ @ instruction: 0x01bdf99c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #28] @ 1d800c <__cxa_atexit@plt+0x1cc998> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -471705,16 +471705,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #20]! │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @ instruction: 0xffffeeb8 │ │ │ │ @ instruction: 0xfffff08c │ │ │ │ - bicseq lr, r3, r4, lsl #4 │ │ │ │ - bicseq lr, r3, r4, ror r2 │ │ │ │ + ldrsheq lr, [r3, #28] │ │ │ │ + bicseq lr, r3, ip, ror #4 │ │ │ │ @ instruction: 0x01bdf884 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1d816c <__cxa_atexit@plt+0x1ccaf8> │ │ │ │ @@ -471778,20 +471778,20 @@ │ │ │ │ str r3, [r5, #20]! │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffefb0 │ │ │ │ - bicseq lr, r3, r0, asr r1 │ │ │ │ + bicseq lr, r3, r8, asr #2 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffeddc │ │ │ │ @ instruction: 0xffffefb0 │ │ │ │ - bicseq lr, r3, ip, lsr #2 │ │ │ │ - @ instruction: 0x01d3e19c │ │ │ │ + bicseq lr, r3, r4, lsr #2 │ │ │ │ + @ instruction: 0x01d3e194 │ │ │ │ @ instruction: 0x01bdf750 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1d744c <__cxa_atexit@plt+0x1cbdd8> │ │ │ │ @ instruction: 0x01bdf6c8 │ │ │ │ @@ -471825,16 +471825,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xffffeca4 │ │ │ │ @ instruction: 0xffffee78 │ │ │ │ - ldrsheq sp, [r3, #244] @ 0xf4 │ │ │ │ - bicseq lr, r3, r4, rrx │ │ │ │ + bicseq sp, r3, ip, ror #31 │ │ │ │ + bicseq lr, r3, ip, asr r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -471862,16 +471862,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ @ instruction: 0xffffe9dc │ │ │ │ @ instruction: 0xffffeb74 │ │ │ │ - bicseq sp, r3, r0, ror #30 │ │ │ │ - ldrsbeq sp, [r3, #240] @ 0xf0 │ │ │ │ + bicseq sp, r3, r8, asr pc │ │ │ │ + bicseq sp, r3, r8, asr #31 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0x01bdf60c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1d744c <__cxa_atexit@plt+0x1cbdd8> │ │ │ │ @@ -471967,17 +471967,17 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - bicseq sp, r3, r8, asr lr │ │ │ │ + bicseq sp, r3, r0, asr lr │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq sp, r3, r4, ror lr │ │ │ │ + bicseq sp, r3, ip, ror #28 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0x01bdf464 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1d744c <__cxa_atexit@plt+0x1cbdd8> │ │ │ │ @@ -472027,15 +472027,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1d85ec <__cxa_atexit@plt+0x1ccf78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d3dc9c │ │ │ │ + @ instruction: 0x01d3dc94 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1d86a4 <__cxa_atexit@plt+0x1cd030> │ │ │ │ ldr lr, [pc, #160] @ 1d86b0 <__cxa_atexit@plt+0x1cd03c> │ │ │ │ @@ -472077,15 +472077,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sp, r3, r4, asr #24 │ │ │ │ + bicseq sp, r3, ip, lsr ip │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -472145,15 +472145,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sp, r3, r4, lsl #22 │ │ │ │ + ldrsheq sp, [r3, #172] @ 0xac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -472192,15 +472192,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1d8880 <__cxa_atexit@plt+0x1cd20c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r3, r8, lsl #20 │ │ │ │ + bicseq sp, r3, r0, lsl #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1d8938 <__cxa_atexit@plt+0x1cd2c4> │ │ │ │ ldr lr, [pc, #160] @ 1d8944 <__cxa_atexit@plt+0x1cd2d0> │ │ │ │ @@ -472242,15 +472242,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrheq sp, [r3, #144] @ 0x90 │ │ │ │ + bicseq sp, r3, r8, lsr #19 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -472310,15 +472310,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sp, r3, r0, ror r8 │ │ │ │ + bicseq sp, r3, r8, ror #16 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -472494,15 +472494,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1d8d38 <__cxa_atexit@plt+0x1cd6c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r3, r0, asr r5 │ │ │ │ + bicseq sp, r3, r8, asr #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1d8df0 <__cxa_atexit@plt+0x1cd77c> │ │ │ │ ldr lr, [pc, #160] @ 1d8dfc <__cxa_atexit@plt+0x1cd788> │ │ │ │ @@ -472544,15 +472544,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrsheq sp, [r3, #72] @ 0x48 │ │ │ │ + ldrsheq sp, [r3, #64] @ 0x40 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -472612,15 +472612,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrheq sp, [r3, #56] @ 0x38 │ │ │ │ + ldrheq sp, [r3, #48] @ 0x30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -472659,15 +472659,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1d8fcc <__cxa_atexit@plt+0x1cd958> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq sp, [r3, #44] @ 0x2c │ │ │ │ + ldrheq sp, [r3, #36] @ 0x24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1d9084 <__cxa_atexit@plt+0x1cda10> │ │ │ │ ldr lr, [pc, #160] @ 1d9090 <__cxa_atexit@plt+0x1cda1c> │ │ │ │ @@ -472709,15 +472709,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sp, r3, r4, ror #4 │ │ │ │ + bicseq sp, r3, ip, asr r2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -472777,15 +472777,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sp, r3, r4, lsr #2 │ │ │ │ + bicseq sp, r3, ip, lsl r1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -473012,15 +473012,15 @@ │ │ │ │ str r5, [lr, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, lr │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -473032,17 +473032,17 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdeb4 │ │ │ │ @ instruction: 0xfffff660 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0x01bdbba0 │ │ │ │ @ instruction: 0xfff8c700 │ │ │ │ @ instruction: 0xfff8c7a8 │ │ │ │ - bicseq ip, r3, r8, ror sp │ │ │ │ - bicseq ip, r3, r4, ror #27 │ │ │ │ - bicseq ip, r3, r0, ror #27 │ │ │ │ + bicseq ip, r3, r0, ror sp │ │ │ │ + ldrsbeq ip, [r3, #220] @ 0xdc │ │ │ │ + ldrsbeq ip, [r3, #216] @ 0xd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -473056,45 +473056,45 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - bicseq ip, r3, ip, lsr #25 │ │ │ │ + bicseq ip, r3, r4, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1d9638 <__cxa_atexit@plt+0x1cdfc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 1d963c <__cxa_atexit@plt+0x1cdfc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r3, r4, asr #25 │ │ │ │ - bicseq ip, r3, r0, asr #25 │ │ │ │ + ldrheq ip, [r3, #204] @ 0xcc │ │ │ │ + ldrheq ip, [r3, #200] @ 0xc8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d9670 <__cxa_atexit@plt+0x1cdffc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1d9678 <__cxa_atexit@plt+0x1ce004> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r3, r0, lsl ip │ │ │ │ + bicseq ip, r3, r8, lsl #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1d9730 <__cxa_atexit@plt+0x1ce0bc> │ │ │ │ ldr lr, [pc, #160] @ 1d973c <__cxa_atexit@plt+0x1ce0c8> │ │ │ │ @@ -473136,15 +473136,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrheq ip, [r3, #184] @ 0xb8 │ │ │ │ + ldrheq ip, [r3, #176] @ 0xb0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -473204,15 +473204,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq ip, r3, r8, ror sl │ │ │ │ + bicseq ip, r3, r0, ror sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -473251,15 +473251,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1d990c <__cxa_atexit@plt+0x1ce298> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r3, ip, ror r9 │ │ │ │ + bicseq ip, r3, r4, ror r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1d99c4 <__cxa_atexit@plt+0x1ce350> │ │ │ │ ldr lr, [pc, #160] @ 1d99d0 <__cxa_atexit@plt+0x1ce35c> │ │ │ │ @@ -473301,15 +473301,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq ip, r3, r4, lsr #18 │ │ │ │ + bicseq ip, r3, ip, lsl r9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -473369,15 +473369,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq ip, r3, r4, ror #15 │ │ │ │ + ldrsbeq ip, [r3, #124] @ 0x7c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -473775,30 +473775,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1d6748 <__cxa_atexit@plt+0x1cb0d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r3, r0, asr r1 │ │ │ │ + bicseq ip, r3, r8, asr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1da170 <__cxa_atexit@plt+0x1ceafc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1da178 <__cxa_atexit@plt+0x1ceb04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r3, r0, lsl r1 │ │ │ │ + bicseq ip, r3, r8, lsl #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1da230 <__cxa_atexit@plt+0x1cebbc> │ │ │ │ ldr lr, [pc, #160] @ 1da23c <__cxa_atexit@plt+0x1cebc8> │ │ │ │ @@ -473840,15 +473840,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrheq ip, [r3, #8] │ │ │ │ + ldrheq ip, [r3] │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -473908,15 +473908,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq fp, r3, r8, ror pc │ │ │ │ + bicseq fp, r3, r0, ror pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -473955,15 +473955,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1da40c <__cxa_atexit@plt+0x1ced98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r3, ip, ror lr │ │ │ │ + bicseq fp, r3, r4, ror lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1da4c4 <__cxa_atexit@plt+0x1cee50> │ │ │ │ ldr lr, [pc, #160] @ 1da4d0 <__cxa_atexit@plt+0x1cee5c> │ │ │ │ @@ -474005,15 +474005,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq fp, r3, r4, lsr #28 │ │ │ │ + bicseq fp, r3, ip, lsl lr │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -474073,15 +474073,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq fp, r3, r4, ror #25 │ │ │ │ + ldrsbeq fp, [r3, #204] @ 0xcc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -474123,15 +474123,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1d6748 <__cxa_atexit@plt+0x1cb0d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r3, r0, ror #23 │ │ │ │ + ldrsbeq fp, [r3, #184] @ 0xb8 │ │ │ │ @ instruction: 0x01bdd2d4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1da760 <__cxa_atexit@plt+0x1cf0ec> │ │ │ │ @@ -474293,30 +474293,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1d6748 <__cxa_atexit@plt+0x1cb0d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r3, r8, lsr r9 │ │ │ │ + bicseq fp, r3, r0, lsr r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1da988 <__cxa_atexit@plt+0x1cf314> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1da990 <__cxa_atexit@plt+0x1cf31c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq fp, [r3, #136] @ 0x88 │ │ │ │ + ldrsheq fp, [r3, #128] @ 0x80 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1daa48 <__cxa_atexit@plt+0x1cf3d4> │ │ │ │ ldr lr, [pc, #160] @ 1daa54 <__cxa_atexit@plt+0x1cf3e0> │ │ │ │ @@ -474358,15 +474358,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq fp, r3, r0, lsr #17 │ │ │ │ + @ instruction: 0x01d3b898 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -474426,15 +474426,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq fp, r3, r0, ror #14 │ │ │ │ + bicseq fp, r3, r8, asr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -474473,15 +474473,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1dac24 <__cxa_atexit@plt+0x1cf5b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r3, r4, ror #12 │ │ │ │ + bicseq fp, r3, ip, asr r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1dacdc <__cxa_atexit@plt+0x1cf668> │ │ │ │ ldr lr, [pc, #160] @ 1dace8 <__cxa_atexit@plt+0x1cf674> │ │ │ │ @@ -474523,15 +474523,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq fp, r3, ip, lsl #12 │ │ │ │ + bicseq fp, r3, r4, lsl #12 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -474591,15 +474591,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq fp, r3, ip, asr #9 │ │ │ │ + bicseq fp, r3, r4, asr #9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -474641,15 +474641,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1d6748 <__cxa_atexit@plt+0x1cb0d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r3, r8, asr #7 │ │ │ │ + bicseq fp, r3, r0, asr #7 │ │ │ │ @ instruction: 0x01bdcabc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1daf64 <__cxa_atexit@plt+0x1cf8f0> │ │ │ │ @@ -474813,15 +474813,15 @@ │ │ │ │ stm ip, {r1, r9, sl} │ │ │ │ add r1, r2, #20 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ str r9, [r2, #32] │ │ │ │ sub sl, r6, #9 │ │ │ │ mov r9, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffff56c │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -474834,15 +474834,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1db1c8 <__cxa_atexit@plt+0x1cfb54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r3, r0, asr #1 │ │ │ │ + ldrheq fp, [r3, #8] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1db280 <__cxa_atexit@plt+0x1cfc0c> │ │ │ │ ldr lr, [pc, #160] @ 1db28c <__cxa_atexit@plt+0x1cfc18> │ │ │ │ @@ -474884,15 +474884,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq fp, r3, r8, rrx │ │ │ │ + bicseq fp, r3, r0, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -474952,15 +474952,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sl, r3, r8, lsr #30 │ │ │ │ + bicseq sl, r3, r0, lsr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -474999,15 +474999,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1db45c <__cxa_atexit@plt+0x1cfde8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r3, ip, lsr #28 │ │ │ │ + bicseq sl, r3, r4, lsr #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1db514 <__cxa_atexit@plt+0x1cfea0> │ │ │ │ ldr lr, [pc, #160] @ 1db520 <__cxa_atexit@plt+0x1cfeac> │ │ │ │ @@ -475049,15 +475049,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq sl, [r3, #212] @ 0xd4 │ │ │ │ + bicseq sl, r3, ip, asr #27 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -475117,15 +475117,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01d3ac94 │ │ │ │ + bicseq sl, r3, ip, lsl #25 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475301,15 +475301,15 @@ │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ str r4, [r6, #96] @ 0x60 │ │ │ │ sub sl, r1, #9 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, r1 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ str fp, [r2, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #40 @ 0x28 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 1db9a8 <__cxa_atexit@plt+0x1d0334> │ │ │ │ mov r8, r4 │ │ │ │ @@ -475330,15 +475330,15 @@ │ │ │ │ add r2, r6, #20 │ │ │ │ stm r2, {r0, r4, fp, lr} │ │ │ │ sub sl, r1, #9 │ │ │ │ mov r4, r8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ mov fp, ip │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @@ -475375,15 +475375,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1dba3c <__cxa_atexit@plt+0x1d03c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r3, ip, asr #16 │ │ │ │ + bicseq sl, r3, r4, asr #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1dbaf4 <__cxa_atexit@plt+0x1d0480> │ │ │ │ ldr lr, [pc, #160] @ 1dbb00 <__cxa_atexit@plt+0x1d048c> │ │ │ │ @@ -475425,15 +475425,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrsheq sl, [r3, #116] @ 0x74 │ │ │ │ + bicseq sl, r3, ip, ror #15 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -475493,15 +475493,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrheq sl, [r3, #100] @ 0x64 │ │ │ │ + bicseq sl, r3, ip, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475540,15 +475540,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1dbcd0 <__cxa_atexit@plt+0x1d065c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq sl, [r3, #88] @ 0x58 │ │ │ │ + ldrheq sl, [r3, #80] @ 0x50 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1dbd88 <__cxa_atexit@plt+0x1d0714> │ │ │ │ ldr lr, [pc, #160] @ 1dbd94 <__cxa_atexit@plt+0x1d0720> │ │ │ │ @@ -475590,15 +475590,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sl, r3, r0, ror #10 │ │ │ │ + bicseq sl, r3, r8, asr r5 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -475658,15 +475658,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sl, r3, r0, lsr #8 │ │ │ │ + bicseq sl, r3, r8, lsl r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475831,15 +475831,15 @@ │ │ │ │ str r9, [r6, #88] @ 0x58 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ str fp, [r6, #96] @ 0x60 │ │ │ │ sub sl, r1, #9 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r6, r1 │ │ │ │ ldmib sp, {r9, fp} │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ str r3, [r2, #28] │ │ │ │ str sl, [r2, #32] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #40 @ 0x28 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 1dc1ec <__cxa_atexit@plt+0x1d0b78> │ │ │ │ ldr r0, [r7, #4] │ │ │ │ @@ -475859,15 +475859,15 @@ │ │ │ │ str r3, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ add r2, r6, #20 │ │ │ │ stm r2, {r0, ip, lr} │ │ │ │ str r3, [r6, #32] │ │ │ │ sub sl, r1, #9 │ │ │ │ mov r6, r1 │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r0 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @@ -475992,15 +475992,15 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ str r7, [r8, #32] │ │ │ │ str r3, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr sl, [sp, #16] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #92] @ 1dc448 <__cxa_atexit@plt+0x1d0dd4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #96 @ 0x60 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r8, lr │ │ │ │ bx r1 │ │ │ │ @@ -476010,55 +476010,55 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd1c0 │ │ │ │ @ instruction: 0xffffd334 │ │ │ │ - bicseq r9, r3, r4, asr #31 │ │ │ │ + ldrheq r9, [r3, #252] @ 0xfc │ │ │ │ @ instruction: 0xffffdb54 │ │ │ │ - bicseq sl, r3, ip, lsr #32 │ │ │ │ + bicseq sl, r3, r4, lsr #32 │ │ │ │ @ instruction: 0xffffdbdc │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xffffedf4 │ │ │ │ @ instruction: 0xfffff394 │ │ │ │ @ instruction: 0x01bd8d08 │ │ │ │ @ instruction: 0x01bdb5c4 │ │ │ │ @ instruction: 0xfff89864 │ │ │ │ @ instruction: 0xfff8990c │ │ │ │ - bicseq r9, r3, r8, asr pc │ │ │ │ - bicseq r9, r3, r4, asr #30 │ │ │ │ + bicseq r9, r3, r0, asr pc │ │ │ │ + bicseq r9, r3, ip, lsr pc │ │ │ │ @ instruction: 0x01bdb558 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr sl, [pc, #16] @ 1dc488 <__cxa_atexit@plt+0x1d0e14> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #12] @ 1dc48c <__cxa_atexit@plt+0x1d0e18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ @ instruction: 0x01bdb548 │ │ │ │ - bicseq r9, r3, r0, lsl lr │ │ │ │ + bicseq r9, r3, r8, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1dc4c0 <__cxa_atexit@plt+0x1d0e4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1dc4c8 <__cxa_atexit@plt+0x1d0e54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r3, r0, asr #27 │ │ │ │ + ldrheq r9, [r3, #216] @ 0xd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -476224,15 +476224,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str ip, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ str sl, [r2, #16] │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r1 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 1dc794 <__cxa_atexit@plt+0x1d1120> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1dc7ac <__cxa_atexit@plt+0x1d1138> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -476250,18 +476250,18 @@ │ │ │ │ bhi 1dc7ec <__cxa_atexit@plt+0x1d1178> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1dc7f4 <__cxa_atexit@plt+0x1d1180> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d39a94 │ │ │ │ + bicseq r9, r3, ip, lsl #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -476287,18 +476287,18 @@ │ │ │ │ bhi 1dc880 <__cxa_atexit@plt+0x1d120c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1dc888 <__cxa_atexit@plt+0x1d1214> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r3, r0, lsl #20 │ │ │ │ + ldrsheq r9, [r3, #152] @ 0x98 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -476363,15 +476363,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - ldrsheq r9, [r3, #152] @ 0x98 │ │ │ │ + ldrsheq r9, [r3, #144] @ 0x90 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov ip, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r1, r5, #4 │ │ │ │ @@ -476392,15 +476392,15 @@ │ │ │ │ stm lr, {r0, r9, ip} │ │ │ │ str sl, [r2, #20] │ │ │ │ str r3, [r2, #24] │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #56] @ 1dca54 <__cxa_atexit@plt+0x1d13e0> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, ip │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r6, r2 │ │ │ │ b 1dca34 <__cxa_atexit@plt+0x1d13c0> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1dca4c <__cxa_atexit@plt+0x1d13d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -476436,15 +476436,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01bda658 │ │ │ │ - bicseq r9, r3, r8, ror #15 │ │ │ │ + bicseq r9, r3, r0, ror #15 │ │ │ │ @ instruction: 0x01bda63c │ │ │ │ @ instruction: 0x01bdaf20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1dcaf8 <__cxa_atexit@plt+0x1d1484> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #59] @ 0x3b │ │ │ │ @@ -476489,17 +476489,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r9, r3, r0, asr r7 │ │ │ │ - bicseq r9, r3, r8, lsr #14 │ │ │ │ - bicseq r9, r3, r8, lsl r7 │ │ │ │ + bicseq r9, r3, r8, asr #14 │ │ │ │ + bicseq r9, r3, r0, lsr #14 │ │ │ │ + bicseq r9, r3, r0, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dcbf8 <__cxa_atexit@plt+0x1d1584> │ │ │ │ @@ -476513,16 +476513,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r3, r4, lsr #13 │ │ │ │ - @ instruction: 0x01d39694 │ │ │ │ + @ instruction: 0x01d3969c │ │ │ │ + bicseq r9, r3, ip, lsl #13 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -476543,15 +476543,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldrsheq r9, [r3, #104] @ 0x68 │ │ │ │ + ldrsheq r9, [r3, #96] @ 0x60 │ │ │ │ @ instruction: 0x01bdadd0 │ │ │ │ @ instruction: 0x01bdadac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1dccec <__cxa_atexit@plt+0x1d1678> │ │ │ │ @@ -476575,15 +476575,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01bdad78 │ │ │ │ - ldrheq r9, [r3, #92] @ 0x5c │ │ │ │ + ldrheq r9, [r3, #84] @ 0x54 │ │ │ │ @ instruction: 0x01bdad5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -476593,15 +476593,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r3, r8, asr r6 │ │ │ │ + bicseq r9, r3, r0, asr r6 │ │ │ │ @ instruction: 0x01bdad0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1dcdd4 <__cxa_atexit@plt+0x1d1760> │ │ │ │ ldr r2, [pc, #136] @ 1dcdf0 <__cxa_atexit@plt+0x1d177c> │ │ │ │ @@ -476637,17 +476637,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq r9, r3, r0, lsl #10 │ │ │ │ + ldrsheq r9, [r3, #72] @ 0x48 │ │ │ │ @ instruction: 0x01bdacbc │ │ │ │ - ldrsbeq r9, [r3, #68] @ 0x44 │ │ │ │ + bicseq r9, r3, ip, asr #9 │ │ │ │ @ instruction: 0x01bdac54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -476663,15 +476663,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01bdac34 │ │ │ │ - bicseq r9, r3, ip, asr #8 │ │ │ │ + bicseq r9, r3, r4, asr #8 │ │ │ │ @ instruction: 0x01bdabf0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -476731,17 +476731,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r9, r3, r8, lsl #7 │ │ │ │ - bicseq r9, r3, r0, ror #6 │ │ │ │ - bicseq r9, r3, r0, asr r3 │ │ │ │ + bicseq r9, r3, r0, lsl #7 │ │ │ │ + bicseq r9, r3, r8, asr r3 │ │ │ │ + bicseq r9, r3, r8, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dcfc0 <__cxa_atexit@plt+0x1d194c> │ │ │ │ @@ -476755,16 +476755,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r9, [r3, #44] @ 0x2c │ │ │ │ - bicseq r9, r3, ip, asr #5 │ │ │ │ + ldrsbeq r9, [r3, #36] @ 0x24 │ │ │ │ + bicseq r9, r3, r4, asr #5 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -476823,17 +476823,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r9, r3, r8, lsl r2 │ │ │ │ - ldrsheq r9, [r3, #16] │ │ │ │ - bicseq r9, r3, r0, ror #3 │ │ │ │ + bicseq r9, r3, r0, lsl r2 │ │ │ │ + bicseq r9, r3, r8, ror #3 │ │ │ │ + ldrsbeq r9, [r3, #24] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dd130 <__cxa_atexit@plt+0x1d1abc> │ │ │ │ @@ -476847,16 +476847,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r3, ip, ror #2 │ │ │ │ - bicseq r9, r3, ip, asr r1 │ │ │ │ + bicseq r9, r3, r4, ror #2 │ │ │ │ + bicseq r9, r3, r4, asr r1 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -476899,15 +476899,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 1dd210 <__cxa_atexit@plt+0x1d1b9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01bda8a4 │ │ │ │ - ldrheq r9, [r3, #4] │ │ │ │ + bicseq r9, r3, ip, lsr #1 │ │ │ │ @ instruction: 0x01bda890 │ │ │ │ @ instruction: 0x01bda850 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -476927,15 +476927,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1dd28c <__cxa_atexit@plt+0x1d1c18> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #32] @ 1dd290 <__cxa_atexit@plt+0x1d1c1c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0x01bda7c4 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x01bda818 │ │ │ │ @@ -476949,15 +476949,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1dd2d4 <__cxa_atexit@plt+0x1d1c60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r8, [r3, #244] @ 0xf4 │ │ │ │ + bicseq r8, r3, ip, lsr #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1dd38c <__cxa_atexit@plt+0x1d1d18> │ │ │ │ ldr lr, [pc, #160] @ 1dd398 <__cxa_atexit@plt+0x1d1d24> │ │ │ │ @@ -476999,15 +476999,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, r3, ip, asr pc │ │ │ │ + bicseq r8, r3, r4, asr pc │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -477067,15 +477067,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r8, r3, ip, lsl lr │ │ │ │ + bicseq r8, r3, r4, lsl lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -477114,15 +477114,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1dd568 <__cxa_atexit@plt+0x1d1ef4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r3, r0, lsr #26 │ │ │ │ + bicseq r8, r3, r8, lsl sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1dd620 <__cxa_atexit@plt+0x1d1fac> │ │ │ │ ldr lr, [pc, #160] @ 1dd62c <__cxa_atexit@plt+0x1d1fb8> │ │ │ │ @@ -477164,15 +477164,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, r3, r8, asr #25 │ │ │ │ + bicseq r8, r3, r0, asr #25 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -477232,15 +477232,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r8, r3, r8, lsl #23 │ │ │ │ + bicseq r8, r3, r0, lsl #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -477325,15 +477325,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bda1ec │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ @ instruction: 0x01bda214 │ │ │ │ - bicseq r8, r3, r0, lsr #20 │ │ │ │ + bicseq r8, r3, r8, lsl sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dd9c0 <__cxa_atexit@plt+0x1d234c> │ │ │ │ str r7, [sp] │ │ │ │ @@ -477408,22 +477408,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, sl │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d38994 │ │ │ │ + bicseq r8, r3, ip, lsl #19 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0x01bda0a0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff890 │ │ │ │ @ instruction: 0x01bda0e0 │ │ │ │ - bicseq r8, r3, r8, ror #17 │ │ │ │ + bicseq r8, r3, r0, ror #17 │ │ │ │ @ instruction: 0x01bda060 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1dd8b8 <__cxa_atexit@plt+0x1d2244> │ │ │ │ @@ -477511,15 +477511,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1ddb9c <__cxa_atexit@plt+0x1d2528> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r3, ip, ror #13 │ │ │ │ + bicseq r8, r3, r4, ror #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ddc54 <__cxa_atexit@plt+0x1d25e0> │ │ │ │ ldr lr, [pc, #160] @ 1ddc60 <__cxa_atexit@plt+0x1d25ec> │ │ │ │ @@ -477561,15 +477561,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01d38694 │ │ │ │ + bicseq r8, r3, ip, lsl #13 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -477629,15 +477629,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r8, r3, r4, asr r5 │ │ │ │ + bicseq r8, r3, ip, asr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -477676,15 +477676,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1dde30 <__cxa_atexit@plt+0x1d27bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r3, r8, asr r4 │ │ │ │ + bicseq r8, r3, r0, asr r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ddee8 <__cxa_atexit@plt+0x1d2874> │ │ │ │ ldr lr, [pc, #160] @ 1ddef4 <__cxa_atexit@plt+0x1d2880> │ │ │ │ @@ -477726,15 +477726,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, r3, r0, lsl #8 │ │ │ │ + ldrsheq r8, [r3, #56] @ 0x38 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -477794,15 +477794,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r8, r3, r0, asr #5 │ │ │ │ + ldrheq r8, [r3, #40] @ 0x28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -477890,15 +477890,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bd991c │ │ │ │ @ instruction: 0xfffff0f0 │ │ │ │ @ instruction: 0x01bd9940 │ │ │ │ - bicseq r8, r3, ip, asr #2 │ │ │ │ + bicseq r8, r3, r4, asr #2 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r1, r6 │ │ │ │ bcc 1de2a0 <__cxa_atexit@plt+0x1d2c2c> │ │ │ │ @@ -477976,21 +477976,21 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, sl │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - ldrheq r8, [r3, #4] │ │ │ │ + bicseq r8, r3, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0x01bd97c4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffefb4 │ │ │ │ @ instruction: 0x01bd9804 │ │ │ │ - bicseq r8, r3, r8 │ │ │ │ + bicseq r8, r3, r0 │ │ │ │ @ instruction: 0x01bd9784 │ │ │ │ andeq r3, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1de18c <__cxa_atexit@plt+0x1d2b18> │ │ │ │ @@ -478078,15 +478078,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1de478 <__cxa_atexit@plt+0x1d2e04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r3, r0, lsl lr │ │ │ │ + bicseq r7, r3, r8, lsl #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1de530 <__cxa_atexit@plt+0x1d2ebc> │ │ │ │ ldr lr, [pc, #160] @ 1de53c <__cxa_atexit@plt+0x1d2ec8> │ │ │ │ @@ -478128,15 +478128,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrheq r7, [r3, #216] @ 0xd8 │ │ │ │ + ldrheq r7, [r3, #208] @ 0xd0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -478196,15 +478196,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r7, r3, r8, ror ip │ │ │ │ + bicseq r7, r3, r0, ror ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -478538,15 +478538,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1deba8 <__cxa_atexit@plt+0x1d3534> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r3, r0, ror #13 │ │ │ │ + ldrsbeq r7, [r3, #104] @ 0x68 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1dec60 <__cxa_atexit@plt+0x1d35ec> │ │ │ │ ldr lr, [pc, #160] @ 1dec6c <__cxa_atexit@plt+0x1d35f8> │ │ │ │ @@ -478588,15 +478588,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r7, r3, r8, lsl #13 │ │ │ │ + bicseq r7, r3, r0, lsl #13 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -478656,15 +478656,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r7, r3, r8, asr #10 │ │ │ │ + bicseq r7, r3, r0, asr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -479047,15 +479047,15 @@ │ │ │ │ str r7, [r5, #-8] │ │ │ │ add r9, ip, #2 │ │ │ │ mov r5, r8 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [pc, #76] @ 1df3e4 <__cxa_atexit@plt+0x1d3d70> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r1 │ │ │ │ b 1df3b0 <__cxa_atexit@plt+0x1d3d3c> │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1df3c4 <__cxa_atexit@plt+0x1d3d50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -479096,15 +479096,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01bd8698 │ │ │ │ - bicseq r6, r3, r8, asr lr │ │ │ │ + bicseq r6, r3, r0, asr lr │ │ │ │ @ instruction: 0x01bd867c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -479114,15 +479114,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r6, [r3, #228] @ 0xe4 │ │ │ │ + bicseq r6, r3, ip, ror #29 │ │ │ │ @ instruction: 0x01bd862c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1df538 <__cxa_atexit@plt+0x1d3ec4> │ │ │ │ ldr r2, [pc, #136] @ 1df554 <__cxa_atexit@plt+0x1d3ee0> │ │ │ │ @@ -479158,17 +479158,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01d36d9c │ │ │ │ + @ instruction: 0x01d36d94 │ │ │ │ @ instruction: 0x01bd85dc │ │ │ │ - bicseq r6, r3, r0, ror sp │ │ │ │ + bicseq r6, r3, r8, ror #26 │ │ │ │ @ instruction: 0x01bd8574 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -479184,15 +479184,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01bd8554 │ │ │ │ - bicseq r6, r3, r8, ror #25 │ │ │ │ + bicseq r6, r3, r0, ror #25 │ │ │ │ @ instruction: 0x01bd8510 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -479252,17 +479252,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r6, r3, r4, lsr #24 │ │ │ │ - ldrsheq r6, [r3, #188] @ 0xbc │ │ │ │ - bicseq r6, r3, ip, ror #23 │ │ │ │ + bicseq r6, r3, ip, lsl ip │ │ │ │ + ldrsheq r6, [r3, #180] @ 0xb4 │ │ │ │ + bicseq r6, r3, r4, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1df724 <__cxa_atexit@plt+0x1d40b0> │ │ │ │ @@ -479276,16 +479276,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, r3, r8, ror fp │ │ │ │ - bicseq r6, r3, r8, ror #22 │ │ │ │ + bicseq r6, r3, r0, ror fp │ │ │ │ + bicseq r6, r3, r0, ror #22 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -479324,15 +479324,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0x01bd8338 │ │ │ │ - bicseq r6, r3, r8, lsr #21 │ │ │ │ + bicseq r6, r3, r0, lsr #21 │ │ │ │ @ instruction: 0x01bd82f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1df828 <__cxa_atexit@plt+0x1d41b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 1df82c <__cxa_atexit@plt+0x1d41b8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -479353,15 +479353,15 @@ │ │ │ │ bhi 1df868 <__cxa_atexit@plt+0x1d41f4> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -479399,17 +479399,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrsbeq r6, [r3, #152] @ 0x98 │ │ │ │ - ldrheq r6, [r3, #144] @ 0x90 │ │ │ │ - bicseq r6, r3, r0, lsr #19 │ │ │ │ + ldrsbeq r6, [r3, #144] @ 0x90 │ │ │ │ + bicseq r6, r3, r8, lsr #19 │ │ │ │ + @ instruction: 0x01d36998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1df970 <__cxa_atexit@plt+0x1d42fc> │ │ │ │ @@ -479423,16 +479423,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, r3, ip, lsr #18 │ │ │ │ - bicseq r6, r3, ip, lsl r9 │ │ │ │ + bicseq r6, r3, r4, lsr #18 │ │ │ │ + bicseq r6, r3, r4, lsl r9 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -479471,15 +479471,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0x01bd80ec │ │ │ │ - bicseq r6, r3, ip, asr r8 │ │ │ │ + bicseq r6, r3, r4, asr r8 │ │ │ │ @ instruction: 0x01bd80a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1dfa74 <__cxa_atexit@plt+0x1d4400> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 1dfa78 <__cxa_atexit@plt+0x1d4404> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -479500,15 +479500,15 @@ │ │ │ │ bhi 1dfab4 <__cxa_atexit@plt+0x1d4440> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ @@ -479530,15 +479530,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 1dfb2c <__cxa_atexit@plt+0x1d44b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01bd7f88 │ │ │ │ - @ instruction: 0x01d36798 │ │ │ │ + @ instruction: 0x01d36790 │ │ │ │ @ instruction: 0x01bd8018 │ │ │ │ @ instruction: 0x01bd7fe4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -479572,15 +479572,15 @@ │ │ │ │ str r3, [r9, #4] │ │ │ │ mov r3, r9 │ │ │ │ str r1, [r3, #8]! │ │ │ │ str r3, [r9, #24] │ │ │ │ str r9, [r9, #28] │ │ │ │ str r0, [r9, #20]! │ │ │ │ add r5, r5, #12 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ @ instruction: 0x01bd7e88 │ │ │ │ @@ -479598,15 +479598,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1dfc38 <__cxa_atexit@plt+0x1d45c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r3, r0, asr r6 │ │ │ │ + bicseq r6, r3, r8, asr #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1dfcf0 <__cxa_atexit@plt+0x1d467c> │ │ │ │ ldr lr, [pc, #160] @ 1dfcfc <__cxa_atexit@plt+0x1d4688> │ │ │ │ @@ -479648,15 +479648,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrsheq r6, [r3, #88] @ 0x58 │ │ │ │ + ldrsheq r6, [r3, #80] @ 0x50 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -479716,15 +479716,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrheq r6, [r3, #72] @ 0x48 │ │ │ │ + ldrheq r6, [r3, #64] @ 0x40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -479763,15 +479763,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1dfecc <__cxa_atexit@plt+0x1d4858> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r6, [r3, #60] @ 0x3c │ │ │ │ + ldrheq r6, [r3, #52] @ 0x34 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1dff84 <__cxa_atexit@plt+0x1d4910> │ │ │ │ ldr lr, [pc, #160] @ 1dff90 <__cxa_atexit@plt+0x1d491c> │ │ │ │ @@ -479813,15 +479813,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, r3, r4, ror #6 │ │ │ │ + bicseq r6, r3, ip, asr r3 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -479881,15 +479881,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r6, r3, r4, lsr #4 │ │ │ │ + bicseq r6, r3, ip, lsl r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -480100,33 +480100,33 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bd776c │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0x01bd7750 │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ @ instruction: 0x01bd76f4 │ │ │ │ - ldrsheq r5, [r3, #232] @ 0xe8 │ │ │ │ + ldrsheq r5, [r3, #224] @ 0xe0 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ @ instruction: 0x01bd7754 │ │ │ │ - bicseq r5, r3, ip, asr #30 │ │ │ │ + bicseq r5, r3, r4, asr #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e0450 <__cxa_atexit@plt+0x1d4ddc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1e0458 <__cxa_atexit@plt+0x1d4de4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r3, r0, lsr lr │ │ │ │ + bicseq r5, r3, r8, lsr #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e0510 <__cxa_atexit@plt+0x1d4e9c> │ │ │ │ ldr lr, [pc, #160] @ 1e051c <__cxa_atexit@plt+0x1d4ea8> │ │ │ │ @@ -480168,15 +480168,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq r5, [r3, #216] @ 0xd8 │ │ │ │ + ldrsbeq r5, [r3, #208] @ 0xd0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -480236,15 +480236,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01d35c98 │ │ │ │ + @ instruction: 0x01d35c90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -480283,15 +480283,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1e06ec <__cxa_atexit@plt+0x1d5078> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d35b9c │ │ │ │ + @ instruction: 0x01d35b94 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e07a4 <__cxa_atexit@plt+0x1d5130> │ │ │ │ ldr lr, [pc, #160] @ 1e07b0 <__cxa_atexit@plt+0x1d513c> │ │ │ │ @@ -480333,15 +480333,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r5, r3, r4, asr #22 │ │ │ │ + bicseq r5, r3, ip, lsr fp │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -480401,15 +480401,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r5, r3, r4, lsl #20 │ │ │ │ + ldrsheq r5, [r3, #156] @ 0x9c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -480612,18 +480612,18 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bd6f70 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0x01bd6f54 │ │ │ │ @ instruction: 0xffffefc4 │ │ │ │ @ instruction: 0x01bd6ef8 │ │ │ │ - ldrsheq r5, [r3, #108] @ 0x6c │ │ │ │ + ldrsheq r5, [r3, #100] @ 0x64 │ │ │ │ @ instruction: 0xfffff01c │ │ │ │ @ instruction: 0x01bd6f50 │ │ │ │ - bicseq r5, r3, ip, asr #14 │ │ │ │ + bicseq r5, r3, r4, asr #14 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e0c5c <__cxa_atexit@plt+0x1d55e8> │ │ │ │ ldr r2, [pc, #44] @ 1e0c6c <__cxa_atexit@plt+0x1d55f8> │ │ │ │ @@ -480690,15 +480690,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bd6e1c │ │ │ │ - bicseq r5, r3, r8, asr #10 │ │ │ │ + bicseq r5, r3, r0, asr #10 │ │ │ │ @ instruction: 0x01bd6de8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1e0db4 <__cxa_atexit@plt+0x1d5740> │ │ │ │ mov r0, r4 │ │ │ │ @@ -480721,15 +480721,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01bd6364 │ │ │ │ - ldrsheq r5, [r3, #68] @ 0x44 │ │ │ │ + bicseq r5, r3, ip, ror #9 │ │ │ │ @ instruction: 0x01bd6348 │ │ │ │ @ instruction: 0x01bd6d68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -480774,15 +480774,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01bd6290 │ │ │ │ - bicseq r5, r3, r0, lsr #8 │ │ │ │ + bicseq r5, r3, r8, lsl r4 │ │ │ │ @ instruction: 0x01bd6274 │ │ │ │ @ instruction: 0x01bd6c94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1e0ec0 <__cxa_atexit@plt+0x1d584c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ @@ -480827,17 +480827,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r5, r3, r8, lsl #7 │ │ │ │ - bicseq r5, r3, r0, ror #6 │ │ │ │ - bicseq r5, r3, r0, asr r3 │ │ │ │ + bicseq r5, r3, r0, lsl #7 │ │ │ │ + bicseq r5, r3, r8, asr r3 │ │ │ │ + bicseq r5, r3, r8, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e0fc0 <__cxa_atexit@plt+0x1d594c> │ │ │ │ @@ -480851,16 +480851,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r5, [r3, #44] @ 0x2c │ │ │ │ - bicseq r5, r3, ip, asr #5 │ │ │ │ + ldrsbeq r5, [r3, #36] @ 0x24 │ │ │ │ + bicseq r5, r3, r4, asr #5 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -480881,15 +480881,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq r5, r3, r8, asr #5 │ │ │ │ + bicseq r5, r3, r0, asr #5 │ │ │ │ @ instruction: 0x01bd6b40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e10d4 <__cxa_atexit@plt+0x1d5a60> │ │ │ │ ldr r2, [pc, #136] @ 1e10f0 <__cxa_atexit@plt+0x1d5a7c> │ │ │ │ @@ -480925,17 +480925,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r5, r3, r0, lsl #4 │ │ │ │ - ldrsbeq r5, [r3, #24] │ │ │ │ - bicseq r5, r3, r8, asr #3 │ │ │ │ + ldrsheq r5, [r3, #24] │ │ │ │ + ldrsbeq r5, [r3, #16] │ │ │ │ + bicseq r5, r3, r0, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e1148 <__cxa_atexit@plt+0x1d5ad4> │ │ │ │ @@ -480949,16 +480949,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, r3, r4, asr r1 │ │ │ │ - bicseq r5, r3, r4, asr #2 │ │ │ │ + bicseq r5, r3, ip, asr #2 │ │ │ │ + bicseq r5, r3, ip, lsr r1 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -480979,15 +480979,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - bicseq r5, r3, ip, lsr r1 │ │ │ │ + bicseq r5, r3, r4, lsr r1 │ │ │ │ @ instruction: 0x01bd69bc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1e11f4 <__cxa_atexit@plt+0x1d5b80> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ @@ -481119,18 +481119,18 @@ │ │ │ │ mov r0, #12 │ │ │ │ b 1e13ec <__cxa_atexit@plt+0x1d5d78> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r4, r3, r0, ror #29 │ │ │ │ - bicseq r5, r3, ip, lsr #32 │ │ │ │ - bicseq r4, r3, ip, asr #29 │ │ │ │ - bicseq r5, r3, r4, rrx │ │ │ │ + ldrsbeq r4, [r3, #232] @ 0xe8 │ │ │ │ + bicseq r5, r3, r4, lsr #32 │ │ │ │ + bicseq r4, r3, r4, asr #29 │ │ │ │ + bicseq r5, r3, ip, asr r0 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e1434 <__cxa_atexit@plt+0x1d5dc0> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -481221,33 +481221,33 @@ │ │ │ │ mov r0, #12 │ │ │ │ b 1e1584 <__cxa_atexit@plt+0x1d5f10> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r4, r3, r8, asr #26 │ │ │ │ - @ instruction: 0x01d34e94 │ │ │ │ - bicseq r4, r3, r4, lsr sp │ │ │ │ - bicseq r4, r3, ip, asr #29 │ │ │ │ + bicseq r4, r3, r0, asr #26 │ │ │ │ + bicseq r4, r3, ip, lsl #29 │ │ │ │ + bicseq r4, r3, ip, lsr #26 │ │ │ │ + bicseq r4, r3, r4, asr #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e15d4 <__cxa_atexit@plt+0x1d5f60> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1e15dc <__cxa_atexit@plt+0x1d5f68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r3, ip, lsr #25 │ │ │ │ + bicseq r4, r3, r4, lsr #25 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e1698 <__cxa_atexit@plt+0x1d6024> │ │ │ │ ldr lr, [pc, #164] @ 1e16a4 <__cxa_atexit@plt+0x1d6030> │ │ │ │ @@ -481290,15 +481290,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - bicseq r4, r3, r4, asr ip │ │ │ │ + bicseq r4, r3, ip, asr #24 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -481390,18 +481390,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - bicseq r4, r3, r0, ror #21 │ │ │ │ - bicseq r4, r3, r8, lsr #22 │ │ │ │ - bicseq r4, r3, r0, lsr #21 │ │ │ │ - bicseq r4, r3, r4, lsl #21 │ │ │ │ + ldrsbeq r4, [r3, #168] @ 0xa8 │ │ │ │ + bicseq r4, r3, r0, lsr #22 │ │ │ │ + @ instruction: 0x01d34a98 │ │ │ │ + bicseq r4, r3, ip, ror sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -481440,15 +481440,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1e1900 <__cxa_atexit@plt+0x1d628c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r3, r8, lsl #19 │ │ │ │ + bicseq r4, r3, r0, lsl #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e19bc <__cxa_atexit@plt+0x1d6348> │ │ │ │ ldr lr, [pc, #164] @ 1e19c8 <__cxa_atexit@plt+0x1d6354> │ │ │ │ @@ -481491,15 +481491,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - bicseq r4, r3, r0, lsr r9 │ │ │ │ + bicseq r4, r3, r8, lsr #18 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -481591,18 +481591,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - ldrheq r4, [r3, #124] @ 0x7c │ │ │ │ - bicseq r4, r3, r4, lsl #16 │ │ │ │ - bicseq r4, r3, ip, ror r7 │ │ │ │ - bicseq r4, r3, r0, ror #14 │ │ │ │ + ldrheq r4, [r3, #116] @ 0x74 │ │ │ │ + ldrsheq r4, [r3, #124] @ 0x7c │ │ │ │ + bicseq r4, r3, r4, ror r7 │ │ │ │ + bicseq r4, r3, r8, asr r7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -481886,15 +481886,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1e1ff8 <__cxa_atexit@plt+0x1d6984> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d34290 │ │ │ │ + bicseq r4, r3, r8, lsl #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e20b4 <__cxa_atexit@plt+0x1d6a40> │ │ │ │ ldr lr, [pc, #164] @ 1e20c0 <__cxa_atexit@plt+0x1d6a4c> │ │ │ │ @@ -481937,15 +481937,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - bicseq r4, r3, r8, lsr r2 │ │ │ │ + bicseq r4, r3, r0, lsr r2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -482037,18 +482037,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - bicseq r4, r3, r4, asr #1 │ │ │ │ - bicseq r4, r3, ip, lsl #2 │ │ │ │ - bicseq r4, r3, r4, lsl #1 │ │ │ │ - bicseq r4, r3, r8, rrx │ │ │ │ + ldrheq r4, [r3, #12] │ │ │ │ + bicseq r4, r3, r4, lsl #2 │ │ │ │ + bicseq r4, r3, ip, ror r0 │ │ │ │ + bicseq r4, r3, r0, rrx │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -482087,15 +482087,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1e231c <__cxa_atexit@plt+0x1d6ca8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r3, ip, ror #30 │ │ │ │ + bicseq r3, r3, r4, ror #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e23d8 <__cxa_atexit@plt+0x1d6d64> │ │ │ │ ldr lr, [pc, #164] @ 1e23e4 <__cxa_atexit@plt+0x1d6d70> │ │ │ │ @@ -482138,15 +482138,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - bicseq r3, r3, r4, lsl pc │ │ │ │ + bicseq r3, r3, ip, lsl #30 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -482238,18 +482238,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - bicseq r3, r3, r0, lsr #27 │ │ │ │ - bicseq r3, r3, r8, ror #27 │ │ │ │ - bicseq r3, r3, r0, ror #26 │ │ │ │ - bicseq r3, r3, r4, asr #26 │ │ │ │ + @ instruction: 0x01d33d98 │ │ │ │ + bicseq r3, r3, r0, ror #27 │ │ │ │ + bicseq r3, r3, r8, asr sp │ │ │ │ + bicseq r3, r3, ip, lsr sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -482439,18 +482439,18 @@ │ │ │ │ bhi 1e28a0 <__cxa_atexit@plt+0x1d722c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1e28a8 <__cxa_atexit@plt+0x1d7234> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r3, r0, ror #19 │ │ │ │ + ldrsbeq r3, [r3, #152] @ 0x98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -482559,15 +482559,15 @@ │ │ │ │ beq 1e2a9c <__cxa_atexit@plt+0x1d7428> │ │ │ │ ldr r2, [pc, #72] @ 1e2ab4 <__cxa_atexit@plt+0x1d7440> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -482600,15 +482600,15 @@ │ │ │ │ beq 1e2b34 <__cxa_atexit@plt+0x1d74c0> │ │ │ │ ldr r3, [pc, #56] @ 1e2b48 <__cxa_atexit@plt+0x1d74d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -482630,30 +482630,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 1e2ba8 <__cxa_atexit@plt+0x1d7534> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01bd4fc0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1e2bd8 <__cxa_atexit@plt+0x1d7564> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01bd4f90 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 1e2c50 <__cxa_atexit@plt+0x1d75dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #24] │ │ │ │ @@ -482749,15 +482749,15 @@ │ │ │ │ str fp, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #48] @ 1e2da0 <__cxa_atexit@plt+0x1d772c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldm sp, {sl, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 1e2d88 <__cxa_atexit@plt+0x1d7714> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @@ -482919,15 +482919,15 @@ │ │ │ │ mov r5, fp │ │ │ │ ldr r8, [pc, #76] @ 1e3058 <__cxa_atexit@plt+0x1d79e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #72] @ 1e305c <__cxa_atexit@plt+0x1d79e8> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r1 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 1e3030 <__cxa_atexit@plt+0x1d79bc> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1e3040 <__cxa_atexit@plt+0x1d79cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -482960,15 +482960,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1b98cac <__cxa_atexit@plt+0x1b8d638> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq pc, [r0, r0]! │ │ │ │ - bicseq r3, r3, r8, ror #3 │ │ │ │ + bicseq r3, r3, r0, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e314c <__cxa_atexit@plt+0x1d7ad8> │ │ │ │ ldr r2, [pc, #136] @ 1e3168 <__cxa_atexit@plt+0x1d7af4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -483003,17 +483003,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r3, r3, r8, lsl #3 │ │ │ │ - bicseq r3, r3, r0, ror #2 │ │ │ │ - bicseq r3, r3, r0, asr r1 │ │ │ │ + bicseq r3, r3, r0, lsl #3 │ │ │ │ + bicseq r3, r3, r8, asr r1 │ │ │ │ + bicseq r3, r3, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e31c0 <__cxa_atexit@plt+0x1d7b4c> │ │ │ │ @@ -483027,16 +483027,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r3, [r3, #12] │ │ │ │ - bicseq r3, r3, ip, asr #1 │ │ │ │ + ldrsbeq r3, [r3, #4] │ │ │ │ + bicseq r3, r3, r4, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e325c <__cxa_atexit@plt+0x1d7be8> │ │ │ │ ldr r2, [pc, #136] @ 1e3278 <__cxa_atexit@plt+0x1d7c04> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -483071,17 +483071,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r3, r3, r8, ror r0 │ │ │ │ - bicseq r3, r3, r0, asr r0 │ │ │ │ - bicseq r3, r3, r0, asr #32 │ │ │ │ + bicseq r3, r3, r0, ror r0 │ │ │ │ + bicseq r3, r3, r8, asr #32 │ │ │ │ + bicseq r3, r3, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e32d0 <__cxa_atexit@plt+0x1d7c5c> │ │ │ │ @@ -483095,16 +483095,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, r3, ip, asr #31 │ │ │ │ - ldrheq r2, [r3, #252] @ 0xfc │ │ │ │ + bicseq r2, r3, r4, asr #31 │ │ │ │ + ldrheq r2, [r3, #244] @ 0xf4 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1e3330 <__cxa_atexit@plt+0x1d7cbc> │ │ │ │ @@ -483179,15 +483179,15 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r3, r3, ip, asr #2 │ │ │ │ + bicseq r3, r3, r4, asr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1e3494 <__cxa_atexit@plt+0x1d7e20> │ │ │ │ @@ -483209,15 +483209,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #9 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - bicseq r3, r3, r0, lsl #1 │ │ │ │ + bicseq r3, r3, r8, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e3500 <__cxa_atexit@plt+0x1d7e8c> │ │ │ │ ldr lr, [pc, #68] @ 1e3508 <__cxa_atexit@plt+0x1d7e94> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -483235,15 +483235,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r2, r3, r0, lsr #27 │ │ │ │ + @ instruction: 0x01d32d98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -483266,15 +483266,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r2, r3, r4, lsr #26 │ │ │ │ + bicseq r2, r3, ip, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bd4600 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -483437,15 +483437,15 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - bicseq r2, r3, r8, asr #26 │ │ │ │ + bicseq r2, r3, r0, asr #26 │ │ │ │ andeq r0, r0, r8, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1e389c <__cxa_atexit@plt+0x1d8228> │ │ │ │ @@ -483467,15 +483467,15 @@ │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub r8, r6, #9 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - bicseq r2, r3, r8, ror ip │ │ │ │ + bicseq r2, r3, r0, ror ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e3908 <__cxa_atexit@plt+0x1d8294> │ │ │ │ ldr lr, [pc, #68] @ 1e3910 <__cxa_atexit@plt+0x1d829c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -483493,15 +483493,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01d32998 │ │ │ │ + @ instruction: 0x01d32990 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -483524,15 +483524,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r2, r3, ip, lsl r9 │ │ │ │ + bicseq r2, r3, r4, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -483685,15 +483685,15 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - bicseq r2, r3, r8, ror #18 │ │ │ │ + bicseq r2, r3, r0, ror #18 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1e3c78 <__cxa_atexit@plt+0x1d8604> │ │ │ │ @@ -483714,15 +483714,15 @@ │ │ │ │ add r5, r5, #32 │ │ │ │ sub r8, r6, #9 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - @ instruction: 0x01d3289c │ │ │ │ + @ instruction: 0x01d32894 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -483747,15 +483747,15 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ ldr r1, [pc, #52] @ 1e3d34 <__cxa_atexit@plt+0x1d86c0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #32] │ │ │ │ sub sl, r6, #13 │ │ │ │ mov r8, r2 │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ ldr r7, [pc, #32] @ 1e3d38 <__cxa_atexit@plt+0x1d86c4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ @@ -483771,30 +483771,30 @@ │ │ │ │ ldr sl, [pc, #16] @ 1e3d68 <__cxa_atexit@plt+0x1d86f4> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #12] @ 1e3d6c <__cxa_atexit@plt+0x1d86f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 191d4f8 <__cxa_atexit@plt+0x1911e84> │ │ │ │ @ instruction: 0x01bd3e74 │ │ │ │ - bicseq r2, r3, r0, lsr r5 │ │ │ │ + bicseq r2, r3, r8, lsr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e3da0 <__cxa_atexit@plt+0x1d872c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1e3da8 <__cxa_atexit@plt+0x1d8734> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r3, r0, ror #9 │ │ │ │ + ldrsbeq r2, [r3, #72] @ 0x48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -483960,15 +483960,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str ip, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ str sl, [r2, #16] │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r1 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 1e4074 <__cxa_atexit@plt+0x1d8a00> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1e408c <__cxa_atexit@plt+0x1d8a18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -484004,15 +484004,15 @@ │ │ │ │ b 1ae36c <__cxa_atexit@plt+0x1a2cf8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0x01bd3b34 │ │ │ │ - bicseq r2, r3, r4, lsr #3 │ │ │ │ + @ instruction: 0x01d3219c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -484052,17 +484052,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r2, r3, r4, lsr #2 │ │ │ │ - ldrsheq r2, [r3, #12] │ │ │ │ - bicseq r2, r3, ip, ror #1 │ │ │ │ + bicseq r2, r3, ip, lsl r1 │ │ │ │ + ldrsheq r2, [r3, #4] │ │ │ │ + bicseq r2, r3, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e4224 <__cxa_atexit@plt+0x1d8bb0> │ │ │ │ @@ -484076,16 +484076,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r2, r3, r8, ror r0 │ │ │ │ - bicseq r2, r3, r8, rrx │ │ │ │ + bicseq r2, r3, r0, ror r0 │ │ │ │ + bicseq r2, r3, r0, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e4290 <__cxa_atexit@plt+0x1d8c1c> │ │ │ │ ldr lr, [pc, #68] @ 1e4298 <__cxa_atexit@plt+0x1d8c24> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -484103,15 +484103,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r2, r3, r0, lsl r0 │ │ │ │ + bicseq r2, r3, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -484204,17 +484204,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 1e4420 <__cxa_atexit@plt+0x1d8dac> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - ldrsbeq r1, [r3, #248] @ 0xf8 │ │ │ │ + ldrsbeq r1, [r3, #240] @ 0xf0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - bicseq r2, r3, r0, lsl r0 │ │ │ │ + bicseq r2, r3, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e44c4 <__cxa_atexit@plt+0x1d8e50> │ │ │ │ ldr r2, [pc, #136] @ 1e44e0 <__cxa_atexit@plt+0x1d8e6c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -484249,17 +484249,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r1, r3, r0, lsl lr │ │ │ │ - bicseq r1, r3, r8, ror #27 │ │ │ │ - ldrsbeq r1, [r3, #216] @ 0xd8 │ │ │ │ + bicseq r1, r3, r8, lsl #28 │ │ │ │ + bicseq r1, r3, r0, ror #27 │ │ │ │ + ldrsbeq r1, [r3, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e4538 <__cxa_atexit@plt+0x1d8ec4> │ │ │ │ @@ -484273,16 +484273,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, r3, r4, ror #26 │ │ │ │ - bicseq r1, r3, r4, asr sp │ │ │ │ + bicseq r1, r3, ip, asr sp │ │ │ │ + bicseq r1, r3, ip, asr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e45a4 <__cxa_atexit@plt+0x1d8f30> │ │ │ │ ldr lr, [pc, #68] @ 1e45ac <__cxa_atexit@plt+0x1d8f38> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -484300,15 +484300,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsheq r1, [r3, #204] @ 0xcc │ │ │ │ + ldrsheq r1, [r3, #196] @ 0xc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -484401,17 +484401,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 1e4734 <__cxa_atexit@plt+0x1d90c0> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - bicseq r1, r3, r4, asr #25 │ │ │ │ + ldrheq r1, [r3, #204] @ 0xcc │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - ldrsheq r1, [r3, #204] @ 0xcc │ │ │ │ + ldrsheq r1, [r3, #196] @ 0xc4 │ │ │ │ @ instruction: 0x01bd3434 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov ip, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r1, r5, #4 │ │ │ │ @@ -484436,15 +484436,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #16 │ │ │ │ stm r2, {r0, ip, lr} │ │ │ │ sub sl, r6, #5 │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #40] @ 1e47f8 <__cxa_atexit@plt+0x1d9184> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ mov r6, r2 │ │ │ │ b 1e47e4 <__cxa_atexit@plt+0x1d9170> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ @@ -484480,15 +484480,15 @@ │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [pc, #60] @ 1e48ac <__cxa_atexit@plt+0x1d9238> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #16] │ │ │ │ str ip, [r2, #20] │ │ │ │ str r1, [r2, #24] │ │ │ │ sub sl, r6, #5 │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ mov r6, r2 │ │ │ │ b 1e4894 <__cxa_atexit@plt+0x1d9220> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, ip │ │ │ │ @@ -484515,15 +484515,15 @@ │ │ │ │ str r8, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0x01bd3220 │ │ │ │ - @ instruction: 0x01d31990 │ │ │ │ + bicseq r1, r3, r8, lsl #19 │ │ │ │ @ instruction: 0x01bd3380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e4938 <__cxa_atexit@plt+0x1d92c4> │ │ │ │ ldr r7, [pc, #44] @ 1e495c <__cxa_atexit@plt+0x1d92e8> │ │ │ │ @@ -484564,15 +484564,15 @@ │ │ │ │ bhi 1e49d4 <__cxa_atexit@plt+0x1d9360> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r8 │ │ │ │ @@ -484581,15 +484581,15 @@ │ │ │ │ bhi 1e4a18 <__cxa_atexit@plt+0x1d93a4> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r8 │ │ │ │ @@ -484598,15 +484598,15 @@ │ │ │ │ bhi 1e4a5c <__cxa_atexit@plt+0x1d93e8> │ │ │ │ ldr r8, [r7, #4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r1, sl │ │ │ │ @@ -484660,15 +484660,15 @@ │ │ │ │ mov sl, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bd318c │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01d31790 │ │ │ │ + bicseq r1, r3, r8, lsl #15 │ │ │ │ @ instruction: 0x01bd2f64 │ │ │ │ @ instruction: 0x01bd3128 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e4bb0 <__cxa_atexit@plt+0x1d953c> │ │ │ │ @@ -484683,15 +484683,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r3, [r9, #4]! │ │ │ │ stmib r9, {r1, r2} │ │ │ │ add r5, r5, #20 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r3, [pc, #44] @ 1e4be4 <__cxa_atexit@plt+0x1d9570> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #40] @ 1e4be8 <__cxa_atexit@plt+0x1d9574> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 1e4bec <__cxa_atexit@plt+0x1d9578> │ │ │ │ @@ -484699,15 +484699,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 1646e9c <__cxa_atexit@plt+0x163b828> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0x01bd30a0 │ │ │ │ - bicseq r1, r3, r0, asr #13 │ │ │ │ + ldrheq r1, [r3, #104] @ 0x68 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x01bd2ed8 │ │ │ │ @ instruction: 0x01bd2e6c │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -484731,15 +484731,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #36] @ 1e4c80 <__cxa_atexit@plt+0x1d960c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #4] │ │ │ │ str r3, [r9, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0x01bd2dd8 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0x01bd2e2c │ │ │ │ @@ -484753,15 +484753,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1e4cc4 <__cxa_atexit@plt+0x1d9650> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r3, r4, asr #11 │ │ │ │ + ldrheq r1, [r3, #92] @ 0x5c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e4d7c <__cxa_atexit@plt+0x1d9708> │ │ │ │ ldr lr, [pc, #160] @ 1e4d88 <__cxa_atexit@plt+0x1d9714> │ │ │ │ @@ -484803,15 +484803,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r1, r3, ip, ror #10 │ │ │ │ + bicseq r1, r3, r4, ror #10 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -484871,15 +484871,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r1, r3, ip, lsr #8 │ │ │ │ + bicseq r1, r3, r4, lsr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -484918,15 +484918,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1e4f58 <__cxa_atexit@plt+0x1d98e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r3, r0, lsr r3 │ │ │ │ + bicseq r1, r3, r8, lsr #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e5010 <__cxa_atexit@plt+0x1d999c> │ │ │ │ ldr lr, [pc, #160] @ 1e501c <__cxa_atexit@plt+0x1d99a8> │ │ │ │ @@ -484968,15 +484968,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq r1, [r3, #40] @ 0x28 │ │ │ │ + ldrsbeq r1, [r3, #32] │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -485036,15 +485036,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01d31198 │ │ │ │ + @ instruction: 0x01d31190 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -485304,37 +485304,37 @@ │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0x01bd2798 │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ @ instruction: 0xfffff2fc │ │ │ │ @ instruction: 0xfffff450 │ │ │ │ @ instruction: 0xfffff394 │ │ │ │ - bicseq r0, r3, r0, ror #27 │ │ │ │ + ldrsbeq r0, [r3, #216] @ 0xd8 │ │ │ │ @ instruction: 0x01bd25b0 │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ @ instruction: 0xfffff3ac │ │ │ │ @ instruction: 0xfffff500 │ │ │ │ @ instruction: 0xfffff448 │ │ │ │ @ instruction: 0x01bd26ac │ │ │ │ - bicseq r0, r3, r0, lsl #29 │ │ │ │ + bicseq r0, r3, r8, ror lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e55b0 <__cxa_atexit@plt+0x1d9f3c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1e55b8 <__cxa_atexit@plt+0x1d9f44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r0, [r3, #192] @ 0xc0 │ │ │ │ + bicseq r0, r3, r8, asr #25 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e5670 <__cxa_atexit@plt+0x1d9ffc> │ │ │ │ ldr lr, [pc, #160] @ 1e567c <__cxa_atexit@plt+0x1da008> │ │ │ │ @@ -485376,15 +485376,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r0, r3, r8, ror ip │ │ │ │ + bicseq r0, r3, r0, ror ip │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -485444,15 +485444,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r0, r3, r8, lsr fp │ │ │ │ + bicseq r0, r3, r0, lsr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -485491,15 +485491,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1e584c <__cxa_atexit@plt+0x1da1d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r3, ip, lsr sl │ │ │ │ + bicseq r0, r3, r4, lsr sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e5904 <__cxa_atexit@plt+0x1da290> │ │ │ │ ldr lr, [pc, #160] @ 1e5910 <__cxa_atexit@plt+0x1da29c> │ │ │ │ @@ -485541,15 +485541,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r0, r3, r4, ror #19 │ │ │ │ + ldrsbeq r0, [r3, #156] @ 0x9c │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -485609,15 +485609,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r0, r3, r4, lsr #17 │ │ │ │ + @ instruction: 0x01d3089c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -485870,21 +485870,21 @@ │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ @ instruction: 0x01bd1ec4 │ │ │ │ @ instruction: 0xffffee28 │ │ │ │ @ instruction: 0xffffea1c │ │ │ │ @ instruction: 0xffffeb70 │ │ │ │ @ instruction: 0xffffeab8 │ │ │ │ @ instruction: 0x01bd1d1c │ │ │ │ - bicseq r0, r3, r0, lsl #10 │ │ │ │ + ldrsheq r0, [r3, #72] @ 0x48 │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ @ instruction: 0xffffeac4 │ │ │ │ @ instruction: 0xffffec18 │ │ │ │ @ instruction: 0xffffeb60 │ │ │ │ @ instruction: 0x01bd1dc4 │ │ │ │ - @ instruction: 0x01d30598 │ │ │ │ + @ instruction: 0x01d30590 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -485943,15 +485943,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1e5f64 <__cxa_atexit@plt+0x1da8f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r3, r0, ror r3 │ │ │ │ + bicseq r0, r3, r8, ror #6 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0x01bd1db0 │ │ │ │ @ instruction: 0x01bd1d80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -486024,15 +486024,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0x01bd1c9c │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldrsheq r0, [r3, #92] @ 0x5c │ │ │ │ + ldrsheq r0, [r3, #84] @ 0x54 │ │ │ │ @ instruction: 0x01bd1c54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e6100 <__cxa_atexit@plt+0x1daa8c> │ │ │ │ @@ -486057,30 +486057,30 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - bicseq r0, r3, r8, asr #10 │ │ │ │ + bicseq r0, r3, r0, asr #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e6158 <__cxa_atexit@plt+0x1daae4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1e6160 <__cxa_atexit@plt+0x1daaec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r3, r8, lsr #2 │ │ │ │ + bicseq r0, r3, r0, lsr #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e6218 <__cxa_atexit@plt+0x1daba4> │ │ │ │ ldr lr, [pc, #160] @ 1e6224 <__cxa_atexit@plt+0x1dabb0> │ │ │ │ @@ -486122,15 +486122,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq r0, [r3] │ │ │ │ + bicseq r0, r3, r8, asr #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -486190,15 +486190,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01d2ff90 │ │ │ │ + bicseq pc, r2, r8, lsl #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -486237,15 +486237,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1e63f4 <__cxa_atexit@plt+0x1dad80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d2fe94 │ │ │ │ + bicseq pc, r2, ip, lsl #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e64ac <__cxa_atexit@plt+0x1dae38> │ │ │ │ ldr lr, [pc, #160] @ 1e64b8 <__cxa_atexit@plt+0x1dae44> │ │ │ │ @@ -486287,15 +486287,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq pc, r2, ip, lsr lr @ │ │ │ │ + bicseq pc, r2, r4, lsr lr @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -486355,15 +486355,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrsheq pc, [r2, #204] @ 0xcc @ │ │ │ │ + ldrsheq pc, [r2, #196] @ 0xc4 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -486537,15 +486537,15 @@ │ │ │ │ ldr r5, [sp, #12] │ │ │ │ str r5, [r6, #84] @ 0x54 │ │ │ │ str r2, [r6, #88] @ 0x58 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ add r1, r5, #32 │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ add r0, r5, #28 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 1e6930 <__cxa_atexit@plt+0x1db2bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ @@ -486567,15 +486567,15 @@ │ │ │ │ str r8, [r6, #24] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r8, [pc, #160] @ 1e69b4 <__cxa_atexit@plt+0x1db340> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #156] @ 1e69b8 <__cxa_atexit@plt+0x1db344> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ b 1e6948 <__cxa_atexit@plt+0x1db2d4> │ │ │ │ @@ -486625,15 +486625,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1e6a04 <__cxa_atexit@plt+0x1db390> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, r2, r4, lsl #17 │ │ │ │ + bicseq pc, r2, ip, ror r8 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e6abc <__cxa_atexit@plt+0x1db448> │ │ │ │ ldr lr, [pc, #160] @ 1e6ac8 <__cxa_atexit@plt+0x1db454> │ │ │ │ @@ -486675,15 +486675,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq pc, r2, ip, lsr #16 │ │ │ │ + bicseq pc, r2, r4, lsr #16 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -486743,15 +486743,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq pc, r2, ip, ror #13 │ │ │ │ + bicseq pc, r2, r4, ror #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -486790,15 +486790,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1e6c98 <__cxa_atexit@plt+0x1db624> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq pc, [r2, #80] @ 0x50 @ │ │ │ │ + bicseq pc, r2, r8, ror #11 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e6d50 <__cxa_atexit@plt+0x1db6dc> │ │ │ │ ldr lr, [pc, #160] @ 1e6d5c <__cxa_atexit@plt+0x1db6e8> │ │ │ │ @@ -486840,15 +486840,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01d2f598 │ │ │ │ + @ instruction: 0x01d2f590 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -486908,15 +486908,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq pc, r2, r8, asr r4 @ │ │ │ │ + bicseq pc, r2, r0, asr r4 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -487090,15 +487090,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [r6, #84] @ 0x54 │ │ │ │ str r3, [r6, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, lr │ │ │ │ ldr sl, [sp, #20] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str r4, [r5, #28] │ │ │ │ str ip, [r5, #32] │ │ │ │ add r0, r5, #20 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 1e71e4 <__cxa_atexit@plt+0x1dbb70> │ │ │ │ ldr r3, [sl, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ @@ -487123,15 +487123,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r8, [pc, #160] @ 1e7260 <__cxa_atexit@plt+0x1dbbec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #156] @ 1e7264 <__cxa_atexit@plt+0x1dbbf0> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ @@ -487244,17 +487244,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq lr, r2, r4, asr #30 │ │ │ │ - bicseq lr, r2, ip, lsl pc │ │ │ │ - bicseq lr, r2, ip, lsl #30 │ │ │ │ + bicseq lr, r2, ip, lsr pc │ │ │ │ + bicseq lr, r2, r4, lsl pc │ │ │ │ + bicseq lr, r2, r4, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e7404 <__cxa_atexit@plt+0x1dbd90> │ │ │ │ @@ -487268,16 +487268,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01d2ee98 │ │ │ │ - bicseq lr, r2, r8, lsl #29 │ │ │ │ + @ instruction: 0x01d2ee90 │ │ │ │ + bicseq lr, r2, r0, lsl #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e7470 <__cxa_atexit@plt+0x1dbdfc> │ │ │ │ ldr lr, [pc, #68] @ 1e7478 <__cxa_atexit@plt+0x1dbe04> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -487295,15 +487295,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq lr, r2, r0, lsr lr │ │ │ │ + bicseq lr, r2, r8, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -487396,17 +487396,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 1e7600 <__cxa_atexit@plt+0x1dbf8c> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - ldrsheq lr, [r2, #216] @ 0xd8 │ │ │ │ + ldrsheq lr, [r2, #208] @ 0xd0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - bicseq lr, r2, r0, lsr lr │ │ │ │ + bicseq lr, r2, r8, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e76a4 <__cxa_atexit@plt+0x1dc030> │ │ │ │ ldr r2, [pc, #136] @ 1e76c0 <__cxa_atexit@plt+0x1dc04c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -487441,17 +487441,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq lr, r2, r0, lsr ip │ │ │ │ - bicseq lr, r2, r8, lsl #24 │ │ │ │ - ldrsheq lr, [r2, #184] @ 0xb8 │ │ │ │ + bicseq lr, r2, r8, lsr #24 │ │ │ │ + bicseq lr, r2, r0, lsl #24 │ │ │ │ + ldrsheq lr, [r2, #176] @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e7718 <__cxa_atexit@plt+0x1dc0a4> │ │ │ │ @@ -487465,16 +487465,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r2, r4, lsl #23 │ │ │ │ - bicseq lr, r2, r4, ror fp │ │ │ │ + bicseq lr, r2, ip, ror fp │ │ │ │ + bicseq lr, r2, ip, ror #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e7784 <__cxa_atexit@plt+0x1dc110> │ │ │ │ ldr lr, [pc, #68] @ 1e778c <__cxa_atexit@plt+0x1dc118> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -487492,15 +487492,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq lr, r2, ip, lsl fp │ │ │ │ + bicseq lr, r2, r4, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -487593,17 +487593,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 1e7914 <__cxa_atexit@plt+0x1dc2a0> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - bicseq lr, r2, r4, ror #21 │ │ │ │ + ldrsbeq lr, [r2, #172] @ 0xac │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - bicseq lr, r2, ip, lsl fp │ │ │ │ + bicseq lr, r2, r4, lsl fp │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 1e79b0 <__cxa_atexit@plt+0x1dc33c> │ │ │ │ @@ -487627,15 +487627,15 @@ │ │ │ │ str r8, [r2, #24] │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #60] @ 1e79dc <__cxa_atexit@plt+0x1dc368> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #56] @ 1e79e0 <__cxa_atexit@plt+0x1dc36c> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 1e79c0 <__cxa_atexit@plt+0x1dc34c> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1e79d0 <__cxa_atexit@plt+0x1dc35c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -487671,15 +487671,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1e7a64 <__cxa_atexit@plt+0x1dc3f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r2, r0, ror r8 │ │ │ │ + bicseq lr, r2, r8, ror #16 │ │ │ │ @ instruction: 0xffffe5ac │ │ │ │ @ instruction: 0x01bd02b0 │ │ │ │ @ instruction: 0x01bd028c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -487725,15 +487725,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1e7b3c <__cxa_atexit@plt+0x1dc4c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d2e798 │ │ │ │ + @ instruction: 0x01d2e790 │ │ │ │ @ instruction: 0xffffe4d4 │ │ │ │ @ instruction: 0x01bd01d8 │ │ │ │ @ instruction: 0x01bd01b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -487779,15 +487779,15 @@ │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmib r2, {r0, r1, ip} │ │ │ │ str r9, [r2, #16] │ │ │ │ mov r5, lr │ │ │ │ ldr r9, [pc, #56] @ 1e7c44 <__cxa_atexit@plt+0x1dc5d0> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 2df37c <__cxa_atexit@plt+0x2d3d08> │ │ │ │ + b 923574 <__cxa_atexit@plt+0x917f00> │ │ │ │ mov r6, r2 │ │ │ │ b 1e7c20 <__cxa_atexit@plt+0x1dc5ac> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1e7c34 <__cxa_atexit@plt+0x1dc5c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -487808,15 +487808,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1e7c80 <__cxa_atexit@plt+0x1dc60c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r2, r8, lsl #12 │ │ │ │ + bicseq lr, r2, r0, lsl #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e7d38 <__cxa_atexit@plt+0x1dc6c4> │ │ │ │ ldr lr, [pc, #160] @ 1e7d44 <__cxa_atexit@plt+0x1dc6d0> │ │ │ │ @@ -487858,15 +487858,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrheq lr, [r2, #80] @ 0x50 │ │ │ │ + bicseq lr, r2, r8, lsr #11 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -487926,15 +487926,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq lr, r2, r0, ror r4 │ │ │ │ + bicseq lr, r2, r8, ror #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -487973,15 +487973,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1e7f14 <__cxa_atexit@plt+0x1dc8a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r2, r4, ror r3 │ │ │ │ + bicseq lr, r2, ip, ror #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e7fcc <__cxa_atexit@plt+0x1dc958> │ │ │ │ ldr lr, [pc, #160] @ 1e7fd8 <__cxa_atexit@plt+0x1dc964> │ │ │ │ @@ -488023,15 +488023,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq lr, r2, ip, lsl r3 │ │ │ │ + bicseq lr, r2, r4, lsl r3 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -488091,15 +488091,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrsbeq lr, [r2, #28] │ │ │ │ + ldrsbeq lr, [r2, #20] │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -488183,15 +488183,15 @@ │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r0, #12 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - bicseq lr, r2, r4, lsr #3 │ │ │ │ + @ instruction: 0x01d2e19c │ │ │ │ mov fp, r8 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -488253,18 +488253,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, #88 @ 0x58 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r4, r9 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sp, r2, r8, ror #31 │ │ │ │ + bicseq sp, r2, r0, ror #31 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - bicseq lr, r2, r8, lsl #1 │ │ │ │ + bicseq lr, r2, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0x01bcf9e8 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -488292,15 +488292,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1e8414 <__cxa_atexit@plt+0x1dcda0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sp, r2, r0, ror #31 │ │ │ │ + ldrsbeq sp, [r2, #248] @ 0xf8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ @ instruction: 0x01bcf954 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -488420,15 +488420,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldrsheq sp, [r2, #200] @ 0xc8 │ │ │ │ + ldrsheq sp, [r2, #192] @ 0xc0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 1e868c <__cxa_atexit@plt+0x1dd018> │ │ │ │ @@ -488504,15 +488504,15 @@ │ │ │ │ beq 1e8780 <__cxa_atexit@plt+0x1dd10c> │ │ │ │ ldr r2, [pc, #72] @ 1e8798 <__cxa_atexit@plt+0x1dd124> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -488544,15 +488544,15 @@ │ │ │ │ beq 1e8814 <__cxa_atexit@plt+0x1dd1a0> │ │ │ │ ldr r3, [pc, #56] @ 1e8828 <__cxa_atexit@plt+0x1dd1b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -488573,29 +488573,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1e8884 <__cxa_atexit@plt+0x1dd210> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1e88b0 <__cxa_atexit@plt+0x1dd23c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 1e894c <__cxa_atexit@plt+0x1dd2d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -488617,15 +488617,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 1e8958 <__cxa_atexit@plt+0x1dd2e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -488652,15 +488652,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1e89c0 <__cxa_atexit@plt+0x1dd34c> │ │ │ │ ldr r3, [pc, #44] @ 1e89d0 <__cxa_atexit@plt+0x1dd35c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -488676,29 +488676,29 @@ │ │ │ │ beq 1e8a14 <__cxa_atexit@plt+0x1dd3a0> │ │ │ │ ldr r3, [pc, #32] @ 1e8a20 <__cxa_atexit@plt+0x1dd3ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1e8a4c <__cxa_atexit@plt+0x1dd3d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 1e8af4 <__cxa_atexit@plt+0x1dd480> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -488724,15 +488724,15 @@ │ │ │ │ beq 1e8aec <__cxa_atexit@plt+0x1dd478> │ │ │ │ ldr r5, [pc, #64] @ 1e8b00 <__cxa_atexit@plt+0x1dd48c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -488761,15 +488761,15 @@ │ │ │ │ beq 1e8b74 <__cxa_atexit@plt+0x1dd500> │ │ │ │ ldr r2, [pc, #48] @ 1e8b84 <__cxa_atexit@plt+0x1dd510> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -488788,29 +488788,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1e8be0 <__cxa_atexit@plt+0x1dd56c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 1e8c0c <__cxa_atexit@plt+0x1dd598> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1e8c88 <__cxa_atexit@plt+0x1dd614> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -488835,15 +488835,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq sp, r2, r0, lsr r6 │ │ │ │ + bicseq sp, r2, r8, lsr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e8ccc <__cxa_atexit@plt+0x1dd658> │ │ │ │ @@ -488854,15 +488854,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sp, r2, r0, asr #11 │ │ │ │ + ldrheq sp, [r2, #88] @ 0x58 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -488932,15 +488932,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldrsheq sp, [r2, #72] @ 0x48 │ │ │ │ + ldrsheq sp, [r2, #64] @ 0x40 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 1e8e8c <__cxa_atexit@plt+0x1dd818> │ │ │ │ @@ -489016,15 +489016,15 @@ │ │ │ │ beq 1e8f80 <__cxa_atexit@plt+0x1dd90c> │ │ │ │ ldr r2, [pc, #72] @ 1e8f98 <__cxa_atexit@plt+0x1dd924> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -489056,15 +489056,15 @@ │ │ │ │ beq 1e9014 <__cxa_atexit@plt+0x1dd9a0> │ │ │ │ ldr r3, [pc, #56] @ 1e9028 <__cxa_atexit@plt+0x1dd9b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -489085,29 +489085,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1e9084 <__cxa_atexit@plt+0x1dda10> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1e90b0 <__cxa_atexit@plt+0x1dda3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 1e914c <__cxa_atexit@plt+0x1ddad8> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -489129,15 +489129,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 1e9158 <__cxa_atexit@plt+0x1ddae4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -489164,15 +489164,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1e91c0 <__cxa_atexit@plt+0x1ddb4c> │ │ │ │ ldr r3, [pc, #44] @ 1e91d0 <__cxa_atexit@plt+0x1ddb5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -489188,29 +489188,29 @@ │ │ │ │ beq 1e9214 <__cxa_atexit@plt+0x1ddba0> │ │ │ │ ldr r3, [pc, #32] @ 1e9220 <__cxa_atexit@plt+0x1ddbac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1e924c <__cxa_atexit@plt+0x1ddbd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 1e92f4 <__cxa_atexit@plt+0x1ddc80> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -489236,15 +489236,15 @@ │ │ │ │ beq 1e92ec <__cxa_atexit@plt+0x1ddc78> │ │ │ │ ldr r5, [pc, #64] @ 1e9300 <__cxa_atexit@plt+0x1ddc8c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -489273,15 +489273,15 @@ │ │ │ │ beq 1e9374 <__cxa_atexit@plt+0x1ddd00> │ │ │ │ ldr r2, [pc, #48] @ 1e9384 <__cxa_atexit@plt+0x1ddd10> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -489300,29 +489300,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1e93e0 <__cxa_atexit@plt+0x1ddd6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 1e940c <__cxa_atexit@plt+0x1ddd98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1e9488 <__cxa_atexit@plt+0x1dde14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -489347,15 +489347,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq ip, r2, r0, lsr lr │ │ │ │ + bicseq ip, r2, r8, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e94cc <__cxa_atexit@plt+0x1dde58> │ │ │ │ @@ -489366,15 +489366,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, r2, r0, asr #27 │ │ │ │ + ldrheq ip, [r2, #216] @ 0xd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -489458,15 +489458,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrsheq ip, [r2, #200] @ 0xc8 │ │ │ │ + ldrsheq ip, [r2, #192] @ 0xc0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 1e96c4 <__cxa_atexit@plt+0x1de050> │ │ │ │ @@ -489608,15 +489608,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 1e98b4 <__cxa_atexit@plt+0x1de240> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq pc, r0, ip, lsl #16 │ │ │ │ @@ -489635,15 +489635,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 1e9920 <__cxa_atexit@plt+0x1de2ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r1, r0, fp, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -489651,15 +489651,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq pc, r0, fp, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 1e99f4 <__cxa_atexit@plt+0x1de380> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -489684,15 +489684,15 @@ │ │ │ │ beq 1e99ec <__cxa_atexit@plt+0x1de378> │ │ │ │ ldr r5, [pc, #64] @ 1e9a00 <__cxa_atexit@plt+0x1de38c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -489719,15 +489719,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1e9a6c <__cxa_atexit@plt+0x1de3f8> │ │ │ │ ldr r3, [pc, #44] @ 1e9a7c <__cxa_atexit@plt+0x1de408> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -489744,29 +489744,29 @@ │ │ │ │ beq 1e9ac4 <__cxa_atexit@plt+0x1de450> │ │ │ │ ldr r3, [pc, #32] @ 1e9ad0 <__cxa_atexit@plt+0x1de45c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r1, r0, sl, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1e9afc <__cxa_atexit@plt+0x1de488> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r7, r0, sl, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 1e9ba4 <__cxa_atexit@plt+0x1de530> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -489792,15 +489792,15 @@ │ │ │ │ beq 1e9b9c <__cxa_atexit@plt+0x1de528> │ │ │ │ ldr r5, [pc, #64] @ 1e9bb0 <__cxa_atexit@plt+0x1de53c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ str r5, [r3, #40] @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -489829,15 +489829,15 @@ │ │ │ │ beq 1e9c24 <__cxa_atexit@plt+0x1de5b0> │ │ │ │ ldr r2, [pc, #48] @ 1e9c34 <__cxa_atexit@plt+0x1de5c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -489856,29 +489856,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1e9c90 <__cxa_atexit@plt+0x1de61c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #32]! │ │ │ │ ldr r3, [pc, #20] @ 1e9cbc <__cxa_atexit@plt+0x1de648> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1e9d38 <__cxa_atexit@plt+0x1de6c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -489903,15 +489903,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq ip, r2, r0, lsl #11 │ │ │ │ + bicseq ip, r2, r8, ror r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e9d7c <__cxa_atexit@plt+0x1de708> │ │ │ │ @@ -489922,15 +489922,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, r2, r0, lsl r5 │ │ │ │ + bicseq ip, r2, r8, lsl #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -490030,15 +490030,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - bicseq ip, r2, r8, lsl #8 │ │ │ │ + bicseq ip, r2, r0, lsl #8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 1e9fb4 <__cxa_atexit@plt+0x1de940> │ │ │ │ @@ -490180,15 +490180,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 1ea1a4 <__cxa_atexit@plt+0x1deb30> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq pc, r0, ip, lsl #16 │ │ │ │ @@ -490207,15 +490207,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 1ea210 <__cxa_atexit@plt+0x1deb9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r1, r0, fp, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -490223,15 +490223,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq pc, r0, fp, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 1ea2e4 <__cxa_atexit@plt+0x1dec70> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -490256,15 +490256,15 @@ │ │ │ │ beq 1ea2dc <__cxa_atexit@plt+0x1dec68> │ │ │ │ ldr r5, [pc, #64] @ 1ea2f0 <__cxa_atexit@plt+0x1dec7c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -490291,15 +490291,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1ea35c <__cxa_atexit@plt+0x1dece8> │ │ │ │ ldr r3, [pc, #44] @ 1ea36c <__cxa_atexit@plt+0x1decf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -490316,29 +490316,29 @@ │ │ │ │ beq 1ea3b4 <__cxa_atexit@plt+0x1ded40> │ │ │ │ ldr r3, [pc, #32] @ 1ea3c0 <__cxa_atexit@plt+0x1ded4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r1, r0, sl, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ea3ec <__cxa_atexit@plt+0x1ded78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r7, r0, sl, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 1ea494 <__cxa_atexit@plt+0x1dee20> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -490364,15 +490364,15 @@ │ │ │ │ beq 1ea48c <__cxa_atexit@plt+0x1dee18> │ │ │ │ ldr r5, [pc, #64] @ 1ea4a0 <__cxa_atexit@plt+0x1dee2c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ str r5, [r3, #40] @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -490401,15 +490401,15 @@ │ │ │ │ beq 1ea514 <__cxa_atexit@plt+0x1deea0> │ │ │ │ ldr r2, [pc, #48] @ 1ea524 <__cxa_atexit@plt+0x1deeb0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -490428,29 +490428,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1ea580 <__cxa_atexit@plt+0x1def0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #32]! │ │ │ │ ldr r3, [pc, #20] @ 1ea5ac <__cxa_atexit@plt+0x1def38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1ea628 <__cxa_atexit@plt+0x1defb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -490475,15 +490475,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01d2bc90 │ │ │ │ + bicseq fp, r2, r8, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ea66c <__cxa_atexit@plt+0x1deff8> │ │ │ │ @@ -490494,15 +490494,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, r2, r0, lsr #24 │ │ │ │ + bicseq fp, r2, r8, lsl ip │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -490697,18 +490697,18 @@ │ │ │ │ b 1ee6ec <__cxa_atexit@plt+0x1e3078> │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ b 1ea998 <__cxa_atexit@plt+0x1df324> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, r2, ip, asr #20 │ │ │ │ + bicseq fp, r2, r4, asr #20 │ │ │ │ @ instruction: 0xfffff4c4 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0x01d2ba94 │ │ │ │ + bicseq fp, r2, ip, lsl #21 │ │ │ │ @ instruction: 0x01bcd3b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov ip, r8 │ │ │ │ mov r1, r5 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -490841,15 +490841,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrsheq fp, [r2, #104] @ 0x68 │ │ │ │ + ldrsheq fp, [r2, #96] @ 0x60 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 1eac24 <__cxa_atexit@plt+0x1df5b0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -490893,15 +490893,15 @@ │ │ │ │ beq 1eacd4 <__cxa_atexit@plt+0x1df660> │ │ │ │ ldr r2, [pc, #72] @ 1eacec <__cxa_atexit@plt+0x1df678> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -490933,15 +490933,15 @@ │ │ │ │ beq 1ead68 <__cxa_atexit@plt+0x1df6f4> │ │ │ │ ldr r3, [pc, #56] @ 1ead7c <__cxa_atexit@plt+0x1df708> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -490962,29 +490962,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1eadd8 <__cxa_atexit@plt+0x1df764> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1eae04 <__cxa_atexit@plt+0x1df790> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 1eaea0 <__cxa_atexit@plt+0x1df82c> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -491006,15 +491006,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 1eaeac <__cxa_atexit@plt+0x1df838> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -491041,15 +491041,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1eaf14 <__cxa_atexit@plt+0x1df8a0> │ │ │ │ ldr r3, [pc, #44] @ 1eaf24 <__cxa_atexit@plt+0x1df8b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -491065,29 +491065,29 @@ │ │ │ │ beq 1eaf68 <__cxa_atexit@plt+0x1df8f4> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 1eaf74 <__cxa_atexit@plt+0x1df900> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 1eafa0 <__cxa_atexit@plt+0x1df92c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1eb01c <__cxa_atexit@plt+0x1df9a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -491112,15 +491112,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01d2b29c │ │ │ │ + @ instruction: 0x01d2b294 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1eb060 <__cxa_atexit@plt+0x1df9ec> │ │ │ │ @@ -491131,15 +491131,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, r2, ip, lsr #4 │ │ │ │ + bicseq fp, r2, r4, lsr #4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -491223,18 +491223,18 @@ │ │ │ │ bhi 1eb1e0 <__cxa_atexit@plt+0x1dfb6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1eb1e8 <__cxa_atexit@plt+0x1dfb74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r2, r0, lsr #1 │ │ │ │ + @ instruction: 0x01d2b098 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -491371,15 +491371,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01bcbcfc │ │ │ │ - bicseq sl, r2, ip, lsl #29 │ │ │ │ + bicseq sl, r2, r4, lsl #29 │ │ │ │ @ instruction: 0x01bcbce0 │ │ │ │ @ instruction: 0x01bcc984 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1eb454 <__cxa_atexit@plt+0x1dfde0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #59] @ 0x3b │ │ │ │ @@ -491400,15 +491400,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #1 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrheq fp, [r2, #16] │ │ │ │ + bicseq fp, r2, r8, lsr #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -491419,15 +491419,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #1 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r2, r4, ror #2 │ │ │ │ + bicseq fp, r2, ip, asr r1 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp fp, lr │ │ │ │ @@ -491450,15 +491450,15 @@ │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmib r2, {r0, r1, ip} │ │ │ │ str r9, [r2, #16] │ │ │ │ mov r5, lr │ │ │ │ ldr r9, [pc, #56] @ 1eb5a0 <__cxa_atexit@plt+0x1dff2c> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 1eb57c <__cxa_atexit@plt+0x1dff08> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1eb590 <__cxa_atexit@plt+0x1dff1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -491479,15 +491479,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1eb5dc <__cxa_atexit@plt+0x1dff68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r2, ip, lsr #25 │ │ │ │ + bicseq sl, r2, r4, lsr #25 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1eb694 <__cxa_atexit@plt+0x1e0020> │ │ │ │ ldr lr, [pc, #160] @ 1eb6a0 <__cxa_atexit@plt+0x1e002c> │ │ │ │ @@ -491529,15 +491529,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sl, r2, r4, asr ip │ │ │ │ + bicseq sl, r2, ip, asr #24 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -491597,15 +491597,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sl, r2, r4, lsl fp │ │ │ │ + bicseq sl, r2, ip, lsl #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -491644,15 +491644,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1eb870 <__cxa_atexit@plt+0x1e01fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r2, r8, lsl sl │ │ │ │ + bicseq sl, r2, r0, lsl sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1eb928 <__cxa_atexit@plt+0x1e02b4> │ │ │ │ ldr lr, [pc, #160] @ 1eb934 <__cxa_atexit@plt+0x1e02c0> │ │ │ │ @@ -491694,15 +491694,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sl, r2, r0, asr #19 │ │ │ │ + ldrheq sl, [r2, #152] @ 0x98 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -491762,15 +491762,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sl, r2, r0, lsl #17 │ │ │ │ + bicseq sl, r2, r8, ror r8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -492018,15 +492018,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1ebe48 <__cxa_atexit@plt+0x1e07d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r2, r0, asr #8 │ │ │ │ + bicseq sl, r2, r8, lsr r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ebf00 <__cxa_atexit@plt+0x1e088c> │ │ │ │ ldr lr, [pc, #160] @ 1ebf0c <__cxa_atexit@plt+0x1e0898> │ │ │ │ @@ -492068,15 +492068,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sl, r2, r8, ror #7 │ │ │ │ + bicseq sl, r2, r0, ror #7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -492136,15 +492136,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sl, r2, r8, lsr #5 │ │ │ │ + bicseq sl, r2, r0, lsr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -492183,15 +492183,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1ec0dc <__cxa_atexit@plt+0x1e0a68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r2, ip, lsr #3 │ │ │ │ + bicseq sl, r2, r4, lsr #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ec194 <__cxa_atexit@plt+0x1e0b20> │ │ │ │ ldr lr, [pc, #160] @ 1ec1a0 <__cxa_atexit@plt+0x1e0b2c> │ │ │ │ @@ -492233,15 +492233,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sl, r2, r4, asr r1 │ │ │ │ + bicseq sl, r2, ip, asr #2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -492301,15 +492301,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sl, r2, r4, lsl r0 │ │ │ │ + bicseq sl, r2, ip │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -492588,15 +492588,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bcb650 │ │ │ │ - bicseq r9, r2, r0, ror #22 │ │ │ │ + bicseq r9, r2, r8, asr fp │ │ │ │ @ instruction: 0x01bcb5dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1ec79c <__cxa_atexit@plt+0x1e1128> │ │ │ │ mov r0, r4 │ │ │ │ @@ -492619,15 +492619,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01bca97c │ │ │ │ - bicseq r9, r2, ip, lsl #22 │ │ │ │ + bicseq r9, r2, r4, lsl #22 │ │ │ │ @ instruction: 0x01bca960 │ │ │ │ @ instruction: 0x01bcb59c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -492672,15 +492672,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01bca8a8 │ │ │ │ - bicseq r9, r2, r8, lsr sl │ │ │ │ + bicseq r9, r2, r0, lsr sl │ │ │ │ @ instruction: 0x01bca88c │ │ │ │ @ instruction: 0x01bcb4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1ec8a8 <__cxa_atexit@plt+0x1e1234> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ @@ -492713,15 +492713,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01bca804 │ │ │ │ - @ instruction: 0x01d29994 │ │ │ │ + bicseq r9, r2, ip, lsl #19 │ │ │ │ @ instruction: 0x01bca7e8 │ │ │ │ @ instruction: 0x01bcb4dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1ec94c <__cxa_atexit@plt+0x1e12d8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #59] @ 0x3b │ │ │ │ @@ -492742,15 +492742,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #1 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrheq r9, [r2, #204] @ 0xcc │ │ │ │ + ldrheq r9, [r2, #196] @ 0xc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -492761,15 +492761,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #1 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r2, r0, ror ip │ │ │ │ + bicseq r9, r2, r8, ror #24 │ │ │ │ @ instruction: 0x01bcb424 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -492867,25 +492867,25 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #217 @ 0xd9 │ │ │ │ add r8, r2, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, r3, #233 @ 0xe9 │ │ │ │ add r9, r3, #512 @ 0x200 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r9, [r2, #120] @ 0x78 │ │ │ │ + ldrsbeq r9, [r2, #112] @ 0x70 │ │ │ │ @ instruction: 0x01bca5f8 │ │ │ │ @ instruction: 0x01bcb2c4 │ │ │ │ - ldrsheq r9, [r2, #116] @ 0x74 │ │ │ │ + bicseq r9, r2, ip, ror #15 │ │ │ │ @ instruction: 0xfffe1ab4 │ │ │ │ @ instruction: 0x01bcb354 │ │ │ │ @ instruction: 0xfffe21c8 │ │ │ │ @ instruction: 0xfffe3328 │ │ │ │ @ instruction: 0xfffe3194 │ │ │ │ - bicseq r9, r2, r0, ror r8 │ │ │ │ - bicseq r9, r2, ip, ror #21 │ │ │ │ + bicseq r9, r2, r8, ror #16 │ │ │ │ + bicseq r9, r2, r4, ror #21 │ │ │ │ @ instruction: 0x01bcb168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1ecc20 <__cxa_atexit@plt+0x1e15ac> │ │ │ │ mov r0, r4 │ │ │ │ @@ -492908,15 +492908,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01bca4f8 │ │ │ │ - bicseq r9, r2, r8, lsl #13 │ │ │ │ + bicseq r9, r2, r0, lsl #13 │ │ │ │ @ instruction: 0x01bca4dc │ │ │ │ @ instruction: 0x01bcb138 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1ecc58 <__cxa_atexit@plt+0x1e15e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #111] @ 0x6f │ │ │ │ @@ -492961,17 +492961,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrsheq r9, [r2, #80] @ 0x50 │ │ │ │ - bicseq r9, r2, r8, asr #11 │ │ │ │ - ldrheq r9, [r2, #88] @ 0x58 │ │ │ │ + bicseq r9, r2, r8, ror #11 │ │ │ │ + bicseq r9, r2, r0, asr #11 │ │ │ │ + ldrheq r9, [r2, #80] @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ecd58 <__cxa_atexit@plt+0x1e16e4> │ │ │ │ @@ -492985,16 +492985,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r2, r4, asr #10 │ │ │ │ - bicseq r9, r2, r4, lsr r5 │ │ │ │ + bicseq r9, r2, ip, lsr r5 │ │ │ │ + bicseq r9, r2, ip, lsr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -493006,15 +493006,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r2, r0, lsr #17 │ │ │ │ + @ instruction: 0x01d29898 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -493026,15 +493026,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r2, r0, asr r8 │ │ │ │ + bicseq r9, r2, r8, asr #16 │ │ │ │ @ instruction: 0x01bcaf60 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -493114,15 +493114,15 @@ │ │ │ │ str r2, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r9, lr │ │ │ │ ldr sl, [sp, #8] │ │ │ │ - b 2df37c <__cxa_atexit@plt+0x2d3d08> │ │ │ │ + b 923574 <__cxa_atexit@plt+0x917f00> │ │ │ │ add r1, r6, #12 │ │ │ │ cmp r8, r1 │ │ │ │ bcc 1ecfb0 <__cxa_atexit@plt+0x1e193c> │ │ │ │ ldr r0, [pc, #120] @ 1ecff8 <__cxa_atexit@plt+0x1e1984> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r0, [r6, #4]! │ │ │ │ @@ -493174,15 +493174,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #7 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r2, r0, lsl #12 │ │ │ │ + ldrsheq r9, [r2, #88] @ 0x58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ed0b4 <__cxa_atexit@plt+0x1e1a40> │ │ │ │ ldr lr, [pc, #68] @ 1ed0bc <__cxa_atexit@plt+0x1e1a48> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -493200,15 +493200,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r9, r2, ip, ror #3 │ │ │ │ + bicseq r9, r2, r4, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -493220,15 +493220,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1ed110 <__cxa_atexit@plt+0x1e1a9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r2, r8, ror r1 │ │ │ │ + bicseq r9, r2, r0, ror r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ed1c8 <__cxa_atexit@plt+0x1e1b54> │ │ │ │ ldr lr, [pc, #160] @ 1ed1d4 <__cxa_atexit@plt+0x1e1b60> │ │ │ │ @@ -493270,15 +493270,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r9, r2, r0, lsr #2 │ │ │ │ + bicseq r9, r2, r8, lsl r1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -493338,15 +493338,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r8, r2, r0, ror #31 │ │ │ │ + ldrsbeq r8, [r2, #248] @ 0xf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -493385,15 +493385,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1ed3a4 <__cxa_atexit@plt+0x1e1d30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r2, r4, ror #29 │ │ │ │ + ldrsbeq r8, [r2, #236] @ 0xec │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ed45c <__cxa_atexit@plt+0x1e1de8> │ │ │ │ ldr lr, [pc, #160] @ 1ed468 <__cxa_atexit@plt+0x1e1df4> │ │ │ │ @@ -493435,15 +493435,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, r2, ip, lsl #29 │ │ │ │ + bicseq r8, r2, r4, lsl #29 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -493503,15 +493503,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r8, r2, ip, asr #26 │ │ │ │ + bicseq r8, r2, r4, asr #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -493548,15 +493548,15 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - bicseq r9, r2, r4, asr r0 │ │ │ │ + bicseq r9, r2, ip, asr #32 │ │ │ │ @ instruction: 0x01bca738 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ed710 <__cxa_atexit@plt+0x1e209c> │ │ │ │ @@ -493700,15 +493700,15 @@ │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r9, r1 │ │ │ │ ldr sl, [sp, #8] │ │ │ │ - b 2df37c <__cxa_atexit@plt+0x2d3d08> │ │ │ │ + b 923574 <__cxa_atexit@plt+0x917f00> │ │ │ │ add sl, r3, #16 │ │ │ │ ldr r6, [pc, #124] @ 1ed91c <__cxa_atexit@plt+0x1e22a8> │ │ │ │ add r6, pc, r6 │ │ │ │ str r9, [r3, #28]! │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str fp, [r3, #-4] │ │ │ │ str r6, [r3, #-12] │ │ │ │ @@ -493730,15 +493730,15 @@ │ │ │ │ ldr r7, [pc, #32] @ 1ed914 <__cxa_atexit@plt+0x1e22a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ ldr r8, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r2, r0, lsr #22 │ │ │ │ + bicseq r8, r2, r8, lsl fp │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0x01bca484 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ @ instruction: 0xffffa308 │ │ │ │ @ instruction: 0xffffa228 │ │ │ │ @@ -493856,17 +493856,17 @@ │ │ │ │ cmp r0, r2 │ │ │ │ blt 1edab8 <__cxa_atexit@plt+0x1e2444> │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1edb08 <__cxa_atexit@plt+0x1e2494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1ed644 <__cxa_atexit@plt+0x1e1fd0> │ │ │ │ - bicseq r8, r2, r4, lsr #15 │ │ │ │ - ldrheq r8, [r2, #120] @ 0x78 │ │ │ │ - bicseq r8, r2, r0, ror #15 │ │ │ │ + @ instruction: 0x01d2879c │ │ │ │ + ldrheq r8, [r2, #112] @ 0x70 │ │ │ │ + ldrsbeq r8, [r2, #120] @ 0x78 │ │ │ │ @ instruction: 0x01bca260 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1edbd0 <__cxa_atexit@plt+0x1e255c> │ │ │ │ @@ -493999,15 +493999,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r8, r2, r0, ror r5 │ │ │ │ + bicseq r8, r2, r8, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -494019,15 +494019,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1edd8c <__cxa_atexit@plt+0x1e2718> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r8, [r2, #76] @ 0x4c │ │ │ │ + ldrsheq r8, [r2, #68] @ 0x44 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ede44 <__cxa_atexit@plt+0x1e27d0> │ │ │ │ ldr lr, [pc, #160] @ 1ede50 <__cxa_atexit@plt+0x1e27dc> │ │ │ │ @@ -494069,15 +494069,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, r2, r4, lsr #9 │ │ │ │ + @ instruction: 0x01d2849c │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -494137,15 +494137,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r8, r2, r4, ror #6 │ │ │ │ + bicseq r8, r2, ip, asr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -494184,15 +494184,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1ee020 <__cxa_atexit@plt+0x1e29ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r2, r8, ror #4 │ │ │ │ + bicseq r8, r2, r0, ror #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ee0d8 <__cxa_atexit@plt+0x1e2a64> │ │ │ │ ldr lr, [pc, #160] @ 1ee0e4 <__cxa_atexit@plt+0x1e2a70> │ │ │ │ @@ -494234,15 +494234,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, r2, r0, lsl r2 │ │ │ │ + bicseq r8, r2, r8, lsl #4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -494302,15 +494302,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrsbeq r8, [r2] │ │ │ │ + bicseq r8, r2, r8, asr #1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -494347,15 +494347,15 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - ldrsbeq r8, [r2, #56] @ 0x38 │ │ │ │ + ldrsbeq r8, [r2, #48] @ 0x30 │ │ │ │ @ instruction: 0x01bc9abc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ee374 <__cxa_atexit@plt+0x1e2d00> │ │ │ │ @@ -494568,15 +494568,15 @@ │ │ │ │ mov r4, r9 │ │ │ │ mov r5, fp │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r9, r0 │ │ │ │ ldr sl, [sp, #32] │ │ │ │ mov fp, lr │ │ │ │ - b 2df37c <__cxa_atexit@plt+0x2d3d08> │ │ │ │ + b 923574 <__cxa_atexit@plt+0x917f00> │ │ │ │ add r0, r6, #16 │ │ │ │ cmp r8, r0 │ │ │ │ bcc 1ee674 <__cxa_atexit@plt+0x1e3000> │ │ │ │ ldr r1, [pc, #144] @ 1ee6c8 <__cxa_atexit@plt+0x1e3054> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r1, [r6, #4]! │ │ │ │ @@ -494695,28 +494695,28 @@ │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr r8, [pc, #84] @ 1ee864 <__cxa_atexit@plt+0x1e31f0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #80] @ 1ee868 <__cxa_atexit@plt+0x1e31f4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r1 │ │ │ │ b 1ee830 <__cxa_atexit@plt+0x1e31bc> │ │ │ │ mov r7, #116 @ 0x74 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1ee844 <__cxa_atexit@plt+0x1e31d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bc9600 │ │ │ │ @ instruction: 0xffffe6fc │ │ │ │ @ instruction: 0xffffe8f0 │ │ │ │ - bicseq r7, r2, ip, ror #29 │ │ │ │ + bicseq r7, r2, r4, ror #29 │ │ │ │ @ instruction: 0xfffff1f8 │ │ │ │ @ instruction: 0xffffeec0 │ │ │ │ @ instruction: 0xfffff368 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ @ instruction: 0x01bc89bc │ │ │ │ @ instruction: 0x01bc9354 │ │ │ │ @ instruction: 0x01bc9620 │ │ │ │ @@ -494747,15 +494747,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1ee8f4 <__cxa_atexit@plt+0x1e3280> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r2, r0, ror #19 │ │ │ │ + ldrsbeq r7, [r2, #152] @ 0x98 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ @ instruction: 0x01bc95b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ee950 <__cxa_atexit@plt+0x1e32dc> │ │ │ │ @@ -494779,15 +494779,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1ee974 <__cxa_atexit@plt+0x1e3300> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r2, r0, ror #18 │ │ │ │ + bicseq r7, r2, r8, asr r9 │ │ │ │ @ instruction: 0xfffc20b0 │ │ │ │ @ instruction: 0x01bc7404 │ │ │ │ @ instruction: 0x01bc9514 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -494831,16 +494831,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1eea48 <__cxa_atexit@plt+0x1e33d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bc94e0 │ │ │ │ @ instruction: 0x01bc94c8 │ │ │ │ + bicseq r7, r2, r4, asr sl │ │ │ │ bicseq r7, r2, ip, asr sl │ │ │ │ - bicseq r7, r2, r4, ror #20 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ @ instruction: 0x01bc9468 │ │ │ │ @ instruction: 0x01bc9440 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -494984,20 +494984,20 @@ │ │ │ │ ldr r7, [pc, #36] @ 1eecb0 <__cxa_atexit@plt+0x1e363c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - bicseq r7, r2, ip, lsl #16 │ │ │ │ - bicseq r7, r2, r8, ror #15 │ │ │ │ - bicseq r7, r2, r0, lsl #16 │ │ │ │ + bicseq r7, r2, r4, lsl #16 │ │ │ │ + bicseq r7, r2, r0, ror #15 │ │ │ │ + ldrsheq r7, [r2, #120] @ 0x78 │ │ │ │ @ instruction: 0x000004b8 │ │ │ │ @ instruction: 0x01bc9208 │ │ │ │ - bicseq r7, r2, r8, lsl r6 │ │ │ │ + bicseq r7, r2, r0, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ @ instruction: 0x01bc91bc │ │ │ │ @@ -495127,20 +495127,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - bicseq r7, r2, r4, lsr #13 │ │ │ │ - bicseq r7, r2, r4, asr #11 │ │ │ │ - ldrsbeq r7, [r2, #92] @ 0x5c │ │ │ │ + @ instruction: 0x01d2769c │ │ │ │ + ldrheq r7, [r2, #92] @ 0x5c │ │ │ │ + ldrsbeq r7, [r2, #84] @ 0x54 │ │ │ │ muleq r0, r4, r2 │ │ │ │ @ instruction: 0x01bc8fd0 │ │ │ │ - ldrsheq r7, [r2, #48] @ 0x30 │ │ │ │ + bicseq r7, r2, r8, ror #7 │ │ │ │ @ instruction: 0x01bc8f98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -495195,17 +495195,17 @@ │ │ │ │ ldr r7, [pc, #36] @ 1eeffc <__cxa_atexit@plt+0x1e3988> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - bicseq r7, r2, r8, ror #10 │ │ │ │ - bicseq r7, r2, r8, lsl #9 │ │ │ │ - bicseq r7, r2, r0, lsr #9 │ │ │ │ + bicseq r7, r2, r0, ror #10 │ │ │ │ + bicseq r7, r2, r0, lsl #9 │ │ │ │ + @ instruction: 0x01d27498 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0x01bc8ebc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -495235,15 +495235,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1ef094 <__cxa_atexit@plt+0x1e3a20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r2, r0, asr #4 │ │ │ │ + bicseq r7, r2, r8, lsr r2 │ │ │ │ @ instruction: 0xfffc1990 │ │ │ │ @ instruction: 0x01bc6ce4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -495496,33 +495496,33 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bc8d34 │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ @ instruction: 0x000004b4 │ │ │ │ - @ instruction: 0x01d27298 │ │ │ │ + @ instruction: 0x01d27290 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0x01bc8a54 │ │ │ │ @ instruction: 0xfffff728 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ @ instruction: 0x01bc52b4 │ │ │ │ @ instruction: 0x01bc5208 │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01bc8ab4 │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ - bicseq r7, r2, r8 │ │ │ │ - bicseq r7, r2, ip, ror r1 │ │ │ │ + bicseq r7, r2, r0 │ │ │ │ + bicseq r7, r2, r4, ror r1 │ │ │ │ @ instruction: 0xfffff650 │ │ │ │ - bicseq r7, r2, ip, lsr r1 │ │ │ │ - bicseq r7, r2, r0, ror #2 │ │ │ │ - bicseq r7, r2, r0, lsl r0 │ │ │ │ - bicseq r7, r2, r4, asr r1 │ │ │ │ + bicseq r7, r2, r4, lsr r1 │ │ │ │ + bicseq r7, r2, r8, asr r1 │ │ │ │ + bicseq r7, r2, r8 │ │ │ │ + bicseq r7, r2, ip, asr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ef514 <__cxa_atexit@plt+0x1e3ea0> │ │ │ │ ldr r7, [pc, #236] @ 1ef5f4 <__cxa_atexit@plt+0x1e3f80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -495581,23 +495581,23 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, r2, r0, ror sp │ │ │ │ + bicseq r6, r2, r8, ror #26 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - bicseq r6, r2, r0, lsr #27 │ │ │ │ - bicseq r6, r2, ip, lsr #26 │ │ │ │ - bicseq r6, r2, r0, lsl sp │ │ │ │ - bicseq r6, r2, r8, asr #29 │ │ │ │ - bicseq r6, r2, r0, ror lr │ │ │ │ - bicseq r6, r2, r8, asr #28 │ │ │ │ - bicseq r6, r2, ip, ror #28 │ │ │ │ + @ instruction: 0x01d26d98 │ │ │ │ + bicseq r6, r2, r4, lsr #26 │ │ │ │ + bicseq r6, r2, r8, lsl #26 │ │ │ │ + bicseq r6, r2, r0, asr #29 │ │ │ │ + bicseq r6, r2, r8, ror #28 │ │ │ │ + bicseq r6, r2, r0, asr #28 │ │ │ │ + bicseq r6, r2, r4, ror #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -495638,17 +495638,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r6, r2, ip, lsl ip │ │ │ │ - ldrsheq r6, [r2, #180] @ 0xb4 │ │ │ │ - bicseq r6, r2, r4, ror #23 │ │ │ │ + bicseq r6, r2, r4, lsl ip │ │ │ │ + bicseq r6, r2, ip, ror #23 │ │ │ │ + ldrsbeq r6, [r2, #188] @ 0xbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ef72c <__cxa_atexit@plt+0x1e40b8> │ │ │ │ @@ -495662,16 +495662,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, r2, r0, ror fp │ │ │ │ - bicseq r6, r2, r0, ror #22 │ │ │ │ + bicseq r6, r2, r8, ror #22 │ │ │ │ + bicseq r6, r2, r8, asr fp │ │ │ │ @ instruction: 0x01bc8748 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -495705,16 +495705,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1ef7f0 <__cxa_atexit@plt+0x1e417c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r2, r8, lsl #25 │ │ │ │ - @ instruction: 0x01d26c98 │ │ │ │ + bicseq r6, r2, r0, lsl #25 │ │ │ │ + @ instruction: 0x01d26c90 │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ @ instruction: 0x01bc86b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ef87c <__cxa_atexit@plt+0x1e4208> │ │ │ │ @@ -495751,17 +495751,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r6, r2, r8, asr sl │ │ │ │ - bicseq r6, r2, r0, lsr sl │ │ │ │ - bicseq r6, r2, r0, lsr #20 │ │ │ │ + bicseq r6, r2, r0, asr sl │ │ │ │ + bicseq r6, r2, r8, lsr #20 │ │ │ │ + bicseq r6, r2, r8, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ef8f0 <__cxa_atexit@plt+0x1e427c> │ │ │ │ @@ -495775,16 +495775,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, r2, ip, lsr #19 │ │ │ │ - @ instruction: 0x01d2699c │ │ │ │ + bicseq r6, r2, r4, lsr #19 │ │ │ │ + @ instruction: 0x01d26994 │ │ │ │ @ instruction: 0x01bc8588 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ef99c <__cxa_atexit@plt+0x1e4328> │ │ │ │ @@ -495827,17 +495827,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1ef9dc <__cxa_atexit@plt+0x1e4368> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r2, ip, lsr r9 │ │ │ │ - bicseq r6, r2, ip, lsr #21 │ │ │ │ - ldrheq r6, [r2, #172] @ 0xac │ │ │ │ + bicseq r6, r2, r4, lsr r9 │ │ │ │ + bicseq r6, r2, r4, lsr #21 │ │ │ │ + ldrheq r6, [r2, #164] @ 0xa4 │ │ │ │ @ instruction: 0xfffff784 │ │ │ │ @ instruction: 0x01bc84d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1efa68 <__cxa_atexit@plt+0x1e43f4> │ │ │ │ @@ -495874,17 +495874,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r6, r2, ip, ror #16 │ │ │ │ - bicseq r6, r2, r4, asr #16 │ │ │ │ - bicseq r6, r2, r4, lsr r8 │ │ │ │ + bicseq r6, r2, r4, ror #16 │ │ │ │ + bicseq r6, r2, ip, lsr r8 │ │ │ │ + bicseq r6, r2, ip, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1efadc <__cxa_atexit@plt+0x1e4468> │ │ │ │ @@ -495898,16 +495898,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, r2, r0, asr #15 │ │ │ │ - ldrheq r6, [r2, #112] @ 0x70 │ │ │ │ + ldrheq r6, [r2, #120] @ 0x78 │ │ │ │ + bicseq r6, r2, r8, lsr #15 │ │ │ │ @ instruction: 0x01bc8398 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -496024,26 +496024,26 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - bicseq r6, r2, ip, lsr #14 │ │ │ │ - bicseq r6, r2, r8, ror r7 │ │ │ │ + bicseq r6, r2, r4, lsr #14 │ │ │ │ + bicseq r6, r2, r0, ror r7 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - bicseq r6, r2, r4, lsl #16 │ │ │ │ - ldrsheq r6, [r2, #108] @ 0x6c │ │ │ │ - bicseq r6, r2, r8, asr #16 │ │ │ │ + ldrsheq r6, [r2, #124] @ 0x7c │ │ │ │ + ldrsheq r6, [r2, #100] @ 0x64 │ │ │ │ + bicseq r6, r2, r0, asr #16 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01bc821c │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - @ instruction: 0x01d26794 │ │ │ │ + bicseq r6, r2, ip, lsl #15 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -496075,17 +496075,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 1efdb8 <__cxa_atexit@plt+0x1e4744> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - bicseq r6, r2, r4, lsr #12 │ │ │ │ - bicseq r6, r2, ip, lsl r5 │ │ │ │ - bicseq r6, r2, r8, ror #12 │ │ │ │ + bicseq r6, r2, ip, lsl r6 │ │ │ │ + bicseq r6, r2, r4, lsl r5 │ │ │ │ + bicseq r6, r2, r0, ror #12 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ ldrsbeq r8, [ip, r0]! │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -496122,16 +496122,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ - bicseq r6, r2, r0, ror r5 │ │ │ │ - ldrheq r6, [r2, #88] @ 0x58 │ │ │ │ + bicseq r6, r2, r8, ror #10 │ │ │ │ + ldrheq r6, [r2, #80] @ 0x50 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0x01bc8018 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -496161,15 +496161,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff794 │ │ │ │ @ instruction: 0xfffff8a4 │ │ │ │ - ldrheq r6, [r2, #76] @ 0x4c │ │ │ │ + ldrheq r6, [r2, #68] @ 0x44 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1eff3c <__cxa_atexit@plt+0x1e48c8> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -496177,15 +496177,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1eff44 <__cxa_atexit@plt+0x1e48d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r2, r4, asr #6 │ │ │ │ + bicseq r6, r2, ip, lsr r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1efffc <__cxa_atexit@plt+0x1e4988> │ │ │ │ ldr lr, [pc, #160] @ 1f0008 <__cxa_atexit@plt+0x1e4994> │ │ │ │ @@ -496227,15 +496227,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, r2, ip, ror #5 │ │ │ │ + bicseq r6, r2, r4, ror #5 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -496295,15 +496295,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r6, r2, ip, lsr #3 │ │ │ │ + bicseq r6, r2, r4, lsr #3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -496487,15 +496487,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1f041c <__cxa_atexit@plt+0x1e4da8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r2, ip, ror #28 │ │ │ │ + bicseq r5, r2, r4, ror #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1f04d4 <__cxa_atexit@plt+0x1e4e60> │ │ │ │ ldr lr, [pc, #160] @ 1f04e0 <__cxa_atexit@plt+0x1e4e6c> │ │ │ │ @@ -496537,15 +496537,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r5, r2, r4, lsl lr │ │ │ │ + bicseq r5, r2, ip, lsl #28 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -496605,15 +496605,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrsbeq r5, [r2, #196] @ 0xc4 │ │ │ │ + bicseq r5, r2, ip, asr #25 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -496826,15 +496826,15 @@ │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, ip │ │ │ │ ldr r9, [pc, #84] @ 1f09b8 <__cxa_atexit@plt+0x1e5344> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, lr │ │ │ │ - b 2df37c <__cxa_atexit@plt+0x2d3d08> │ │ │ │ + b 923574 <__cxa_atexit@plt+0x917f00> │ │ │ │ ldr r7, [pc, #52] @ 1f09a8 <__cxa_atexit@plt+0x1e5334> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ @@ -496901,15 +496901,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01bc7454 │ │ │ │ - bicseq r5, r2, r4, lsr #16 │ │ │ │ + bicseq r5, r2, ip, lsl r8 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1f0ae4 <__cxa_atexit@plt+0x1e5470> │ │ │ │ @@ -496930,15 +496930,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, r2, ip, lsl #15 │ │ │ │ + bicseq r5, r2, r4, lsl #15 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1f0bac <__cxa_atexit@plt+0x1e5538> │ │ │ │ @@ -496981,28 +496981,28 @@ │ │ │ │ ldr r7, [pc, #24] @ 1f0bd8 <__cxa_atexit@plt+0x1e5564> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r2, ip, lsr r7 │ │ │ │ + bicseq r5, r2, r4, lsr r7 │ │ │ │ @ instruction: 0x01bc7304 │ │ │ │ - bicseq r5, r2, ip, lsr #14 │ │ │ │ + bicseq r5, r2, r4, lsr #14 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - bicseq r5, r2, r0, ror r7 │ │ │ │ + bicseq r5, r2, r8, ror #14 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1f0c08 <__cxa_atexit@plt+0x1e5594> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ b 199fcf8 <__cxa_atexit@plt+0x1994684> │ │ │ │ - bicseq r5, r2, ip, ror r6 │ │ │ │ + bicseq r5, r2, r4, ror r6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f0c64 <__cxa_atexit@plt+0x1e55f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -497026,15 +497026,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ strdeq r1, [r0, fp]! │ │ │ │ - bicseq r5, r2, r8, lsr #12 │ │ │ │ + bicseq r5, r2, r0, lsr #12 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -497059,15 +497059,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - bicseq r5, r2, r0, lsr r6 │ │ │ │ + bicseq r5, r2, r8, lsr #12 │ │ │ │ @ instruction: 0x01bc71d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1f0db4 <__cxa_atexit@plt+0x1e5740> │ │ │ │ @@ -497112,19 +497112,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r2, ip, lsr r5 │ │ │ │ + bicseq r5, r2, r4, lsr r5 │ │ │ │ ldrsheq r7, [ip, ip]! │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - bicseq r5, r2, r8, ror r5 │ │ │ │ + bicseq r5, r2, r0, ror r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f0e58 <__cxa_atexit@plt+0x1e57e4> │ │ │ │ ldr r2, [pc, #80] @ 1f0e60 <__cxa_atexit@plt+0x1e57ec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -497145,15 +497145,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - bicseq r5, r2, r4, asr r4 │ │ │ │ + bicseq r5, r2, ip, asr #8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f0e8c <__cxa_atexit@plt+0x1e5818> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -497175,15 +497175,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1f0ee0 <__cxa_atexit@plt+0x1e586c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r5, r2, ip, lsl r5 │ │ │ │ + bicseq r5, r2, r4, lsl r5 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f0f18 <__cxa_atexit@plt+0x1e58a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -497192,15 +497192,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r2, ip, ror #6 │ │ │ │ + bicseq r5, r2, r4, ror #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1f0fa0 <__cxa_atexit@plt+0x1e592c> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -497230,15 +497230,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1f0fb4 <__cxa_atexit@plt+0x1e5940> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0x01bc6f30 │ │ │ │ - ldrsheq r5, [r2, #40] @ 0x28 │ │ │ │ + ldrsheq r5, [r2, #32] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f1024 <__cxa_atexit@plt+0x1e59b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ @@ -497271,15 +497271,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - bicseq r5, r2, ip, asr #4 │ │ │ │ + bicseq r5, r2, r4, asr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f10f8 <__cxa_atexit@plt+0x1e5a84> │ │ │ │ ldr r3, [pc, #328] @ 1f11c4 <__cxa_atexit@plt+0x1e5b50> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -497358,21 +497358,21 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - bicseq r5, r2, ip, asr r4 │ │ │ │ - bicseq r5, r2, r8, asr #3 │ │ │ │ - bicseq r5, r2, r8, ror r2 │ │ │ │ + bicseq r5, r2, r4, asr r4 │ │ │ │ + bicseq r5, r2, r0, asr #3 │ │ │ │ + bicseq r5, r2, r0, ror r2 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - bicseq r5, r2, ip, asr #9 │ │ │ │ - bicseq r5, r2, r0, lsr r2 │ │ │ │ - bicseq r5, r2, r8, ror #5 │ │ │ │ + bicseq r5, r2, r4, asr #9 │ │ │ │ + bicseq r5, r2, r8, lsr #4 │ │ │ │ + bicseq r5, r2, r0, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f1250 <__cxa_atexit@plt+0x1e5bdc> │ │ │ │ @@ -497399,17 +497399,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ sub r8, r6, #30 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, r2, ip, ror r3 │ │ │ │ - bicseq r5, r2, r0, ror #1 │ │ │ │ - @ instruction: 0x01d25198 │ │ │ │ + bicseq r5, r2, r4, ror r3 │ │ │ │ + ldrsbeq r5, [r2, #8] │ │ │ │ + @ instruction: 0x01d25190 │ │ │ │ @ instruction: 0x01bc6d10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1f12c8 <__cxa_atexit@plt+0x1e5c54> │ │ │ │ mov r0, r4 │ │ │ │ @@ -497430,15 +497430,15 @@ │ │ │ │ b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bc6cbc │ │ │ │ @ instruction: 0x01bc6cc8 │ │ │ │ - ldrsbeq r4, [r2, #248] @ 0xf8 │ │ │ │ + ldrsbeq r4, [r2, #240] @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f1364 <__cxa_atexit@plt+0x1e5cf0> │ │ │ │ ldr r2, [pc, #136] @ 1f1380 <__cxa_atexit@plt+0x1e5d0c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -497473,17 +497473,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r4, r2, r0, ror pc │ │ │ │ - bicseq r4, r2, r8, asr #30 │ │ │ │ - bicseq r4, r2, r8, lsr pc │ │ │ │ + bicseq r4, r2, r8, ror #30 │ │ │ │ + bicseq r4, r2, r0, asr #30 │ │ │ │ + bicseq r4, r2, r0, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f13d8 <__cxa_atexit@plt+0x1e5d64> │ │ │ │ @@ -497497,16 +497497,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r4, r2, r4, asr #29 │ │ │ │ - ldrheq r4, [r2, #228] @ 0xe4 │ │ │ │ + ldrheq r4, [r2, #236] @ 0xec │ │ │ │ + bicseq r4, r2, ip, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f1474 <__cxa_atexit@plt+0x1e5e00> │ │ │ │ ldr r2, [pc, #136] @ 1f1490 <__cxa_atexit@plt+0x1e5e1c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -497541,17 +497541,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r4, r2, r0, ror #28 │ │ │ │ - bicseq r4, r2, r8, lsr lr │ │ │ │ - bicseq r4, r2, r8, lsr #28 │ │ │ │ + bicseq r4, r2, r8, asr lr │ │ │ │ + bicseq r4, r2, r0, lsr lr │ │ │ │ + bicseq r4, r2, r0, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f14e8 <__cxa_atexit@plt+0x1e5e74> │ │ │ │ @@ -497565,16 +497565,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r4, [r2, #212] @ 0xd4 │ │ │ │ - bicseq r4, r2, r4, lsr #27 │ │ │ │ + bicseq r4, r2, ip, lsr #27 │ │ │ │ + @ instruction: 0x01d24d9c │ │ │ │ @ instruction: 0x01bc6a8c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r1, r5, #16 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -497638,15 +497638,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0x01d24e98 │ │ │ │ + @ instruction: 0x01d24e90 │ │ │ │ @ instruction: 0x01bc69bc │ │ │ │ @ instruction: 0x01bc69f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -497685,15 +497685,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - bicseq r4, r2, ip, lsr #27 │ │ │ │ + bicseq r4, r2, r4, lsr #27 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1f16f8 <__cxa_atexit@plt+0x1e6084> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @ instruction: 0x01bc6480 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -497839,21 +497839,21 @@ │ │ │ │ b 1f1928 <__cxa_atexit@plt+0x1e62b4> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r4, [r2, #152] @ 0x98 │ │ │ │ - bicseq r4, r2, ip, lsr #19 │ │ │ │ - bicseq r4, r2, r0, asr fp │ │ │ │ - ldrsheq r4, [r2, #152] @ 0x98 │ │ │ │ - bicseq r4, r2, r4, lsl #20 │ │ │ │ - bicseq r4, r2, r4, ror sl │ │ │ │ - bicseq r4, r2, r4, lsr #23 │ │ │ │ + ldrheq r4, [r2, #144] @ 0x90 │ │ │ │ + bicseq r4, r2, r4, lsr #19 │ │ │ │ + bicseq r4, r2, r8, asr #22 │ │ │ │ + ldrsheq r4, [r2, #144] @ 0x90 │ │ │ │ + ldrsheq r4, [r2, #156] @ 0x9c │ │ │ │ + bicseq r4, r2, ip, ror #20 │ │ │ │ + @ instruction: 0x01d24b9c │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f1980 <__cxa_atexit@plt+0x1e630c> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -497959,36 +497959,36 @@ │ │ │ │ b 1f1b08 <__cxa_atexit@plt+0x1e6494> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r4, [r2, #120] @ 0x78 │ │ │ │ - bicseq r4, r2, ip, asr #15 │ │ │ │ - bicseq r4, r2, r0, ror r9 │ │ │ │ - bicseq r4, r2, r8, lsl r8 │ │ │ │ - bicseq r4, r2, r4, lsr #16 │ │ │ │ - @ instruction: 0x01d24894 │ │ │ │ - bicseq r4, r2, r4, asr #19 │ │ │ │ + ldrsbeq r4, [r2, #112] @ 0x70 │ │ │ │ + bicseq r4, r2, r4, asr #15 │ │ │ │ + bicseq r4, r2, r8, ror #18 │ │ │ │ + bicseq r4, r2, r0, lsl r8 │ │ │ │ + bicseq r4, r2, ip, lsl r8 │ │ │ │ + bicseq r4, r2, ip, lsl #17 │ │ │ │ + ldrheq r4, [r2, #156] @ 0x9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f1b68 <__cxa_atexit@plt+0x1e64f4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 1f1b70 <__cxa_atexit@plt+0x1e64fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r2, r8, lsl r7 │ │ │ │ + bicseq r4, r2, r0, lsl r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1f1c2c <__cxa_atexit@plt+0x1e65b8> │ │ │ │ ldr lr, [pc, #164] @ 1f1c38 <__cxa_atexit@plt+0x1e65c4> │ │ │ │ @@ -498031,15 +498031,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - bicseq r4, r2, r0, asr #13 │ │ │ │ + ldrheq r4, [r2, #104] @ 0x68 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -498131,18 +498131,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - bicseq r4, r2, ip, asr #10 │ │ │ │ - @ instruction: 0x01d24594 │ │ │ │ - bicseq r4, r2, ip, lsl #10 │ │ │ │ - ldrsheq r4, [r2, #64] @ 0x40 │ │ │ │ + bicseq r4, r2, r4, asr #10 │ │ │ │ + bicseq r4, r2, ip, lsl #11 │ │ │ │ + bicseq r4, r2, r4, lsl #10 │ │ │ │ + bicseq r4, r2, r8, ror #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -498181,15 +498181,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1f1e94 <__cxa_atexit@plt+0x1e6820> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r4, [r2, #52] @ 0x34 │ │ │ │ + bicseq r4, r2, ip, ror #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1f1f50 <__cxa_atexit@plt+0x1e68dc> │ │ │ │ ldr lr, [pc, #164] @ 1f1f5c <__cxa_atexit@plt+0x1e68e8> │ │ │ │ @@ -498232,15 +498232,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01d2439c │ │ │ │ + @ instruction: 0x01d24394 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -498332,18 +498332,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - bicseq r4, r2, r8, lsr #4 │ │ │ │ - bicseq r4, r2, r0, ror r2 │ │ │ │ - bicseq r4, r2, r8, ror #3 │ │ │ │ - bicseq r4, r2, ip, asr #3 │ │ │ │ + bicseq r4, r2, r0, lsr #4 │ │ │ │ + bicseq r4, r2, r8, ror #4 │ │ │ │ + bicseq r4, r2, r0, ror #3 │ │ │ │ + bicseq r4, r2, r4, asr #3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -498627,15 +498627,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1f258c <__cxa_atexit@plt+0x1e6f18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r3, [r2, #204] @ 0xcc │ │ │ │ + ldrsheq r3, [r2, #196] @ 0xc4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1f2648 <__cxa_atexit@plt+0x1e6fd4> │ │ │ │ ldr lr, [pc, #164] @ 1f2654 <__cxa_atexit@plt+0x1e6fe0> │ │ │ │ @@ -498678,15 +498678,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - bicseq r3, r2, r4, lsr #25 │ │ │ │ + @ instruction: 0x01d23c9c │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -498778,18 +498778,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - bicseq r3, r2, r0, lsr fp │ │ │ │ - bicseq r3, r2, r8, ror fp │ │ │ │ - ldrsheq r3, [r2, #160] @ 0xa0 │ │ │ │ - ldrsbeq r3, [r2, #164] @ 0xa4 │ │ │ │ + bicseq r3, r2, r8, lsr #22 │ │ │ │ + bicseq r3, r2, r0, ror fp │ │ │ │ + bicseq r3, r2, r8, ror #21 │ │ │ │ + bicseq r3, r2, ip, asr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -498828,15 +498828,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1f28b0 <__cxa_atexit@plt+0x1e723c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r3, [r2, #152] @ 0x98 │ │ │ │ + ldrsbeq r3, [r2, #144] @ 0x90 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1f296c <__cxa_atexit@plt+0x1e72f8> │ │ │ │ ldr lr, [pc, #164] @ 1f2978 <__cxa_atexit@plt+0x1e7304> │ │ │ │ @@ -498879,15 +498879,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - bicseq r3, r2, r0, lsl #19 │ │ │ │ + bicseq r3, r2, r8, ror r9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -498979,18 +498979,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - bicseq r3, r2, ip, lsl #16 │ │ │ │ - bicseq r3, r2, r4, asr r8 │ │ │ │ - bicseq r3, r2, ip, asr #15 │ │ │ │ - ldrheq r3, [r2, #112] @ 0x70 │ │ │ │ + bicseq r3, r2, r4, lsl #16 │ │ │ │ + bicseq r3, r2, ip, asr #16 │ │ │ │ + bicseq r3, r2, r4, asr #15 │ │ │ │ + bicseq r3, r2, r8, lsr #15 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -499283,15 +499283,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1f2fcc <__cxa_atexit@plt+0x1e7958> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r3, [r2, #44] @ 0x2c │ │ │ │ + ldrheq r3, [r2, #36] @ 0x24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1f3084 <__cxa_atexit@plt+0x1e7a10> │ │ │ │ ldr lr, [pc, #160] @ 1f3090 <__cxa_atexit@plt+0x1e7a1c> │ │ │ │ @@ -499333,15 +499333,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r3, r2, r4, ror #4 │ │ │ │ + bicseq r3, r2, ip, asr r2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -499401,15 +499401,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r3, r2, r4, lsr #2 │ │ │ │ + bicseq r3, r2, ip, lsl r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -499797,15 +499797,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1f37d4 <__cxa_atexit@plt+0x1e8160> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r2, [r2, #164] @ 0xa4 │ │ │ │ + bicseq r2, r2, ip, lsr #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1f388c <__cxa_atexit@plt+0x1e8218> │ │ │ │ ldr lr, [pc, #160] @ 1f3898 <__cxa_atexit@plt+0x1e8224> │ │ │ │ @@ -499847,15 +499847,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r2, r2, ip, asr sl │ │ │ │ + bicseq r2, r2, r4, asr sl │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -499915,15 +499915,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r2, r2, ip, lsl r9 │ │ │ │ + bicseq r2, r2, r4, lsl r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -500425,15 +500425,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #88] @ 1f4208 <__cxa_atexit@plt+0x1e8b94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -500449,22 +500449,22 @@ │ │ │ │ add r0, r0, #209 @ 0xd1 │ │ │ │ add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bc0f38 │ │ │ │ - bicseq r2, r2, r0, lsl #3 │ │ │ │ + bicseq r2, r2, r8, ror r1 │ │ │ │ @ instruction: 0x01bc3e24 │ │ │ │ @ instruction: 0xfff71aac │ │ │ │ @ instruction: 0xfff71b54 │ │ │ │ - bicseq r2, r2, r8, lsl r2 │ │ │ │ - bicseq r2, r2, r4, lsl r1 │ │ │ │ - bicseq r2, r2, r0, lsl #3 │ │ │ │ - bicseq r2, r2, ip, ror r1 │ │ │ │ + bicseq r2, r2, r0, lsl r2 │ │ │ │ + bicseq r2, r2, ip, lsl #2 │ │ │ │ + bicseq r2, r2, r8, ror r1 │ │ │ │ + bicseq r2, r2, r4, ror r1 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1f4264 <__cxa_atexit@plt+0x1e8bf0> │ │ │ │ @@ -500472,15 +500472,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 1f427c <__cxa_atexit@plt+0x1e8c08> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [pc, #20] @ 1f4280 <__cxa_atexit@plt+0x1e8c0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bc315c │ │ │ │ @ instruction: 0x01bc3d84 │ │ │ │ @@ -500496,15 +500496,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 1f42dc <__cxa_atexit@plt+0x1e8c68> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [pc, #20] @ 1f42e0 <__cxa_atexit@plt+0x1e8c6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bc3d34 │ │ │ │ @ instruction: 0x01bc2e4c │ │ │ │ @@ -500530,15 +500530,15 @@ │ │ │ │ b 191be60 <__cxa_atexit@plt+0x19107ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r1, r2, r8, ror #30 │ │ │ │ + bicseq r1, r2, r0, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 191be60 <__cxa_atexit@plt+0x19107ec> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -500579,17 +500579,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r1, r2, r8, ror #29 │ │ │ │ - bicseq r1, r2, r0, asr #29 │ │ │ │ - ldrheq r1, [r2, #224] @ 0xe0 │ │ │ │ + bicseq r1, r2, r0, ror #29 │ │ │ │ + ldrheq r1, [r2, #232] @ 0xe8 │ │ │ │ + bicseq r1, r2, r8, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f4460 <__cxa_atexit@plt+0x1e8dec> │ │ │ │ @@ -500603,16 +500603,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, r2, ip, lsr lr │ │ │ │ - bicseq r1, r2, ip, lsr #28 │ │ │ │ + bicseq r1, r2, r4, lsr lr │ │ │ │ + bicseq r1, r2, r4, lsr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f44cc <__cxa_atexit@plt+0x1e8e58> │ │ │ │ ldr lr, [pc, #68] @ 1f44d4 <__cxa_atexit@plt+0x1e8e60> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -500630,15 +500630,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsbeq r1, [r2, #212] @ 0xd4 │ │ │ │ + bicseq r1, r2, ip, asr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -500782,15 +500782,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - ldrsbeq r1, [r2, #196] @ 0xc4 │ │ │ │ + bicseq r1, r2, ip, asr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f4794 <__cxa_atexit@plt+0x1e9120> │ │ │ │ ldr r2, [pc, #68] @ 1f479c <__cxa_atexit@plt+0x1e9128> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -500808,15 +500808,15 @@ │ │ │ │ b 191be60 <__cxa_atexit@plt+0x19107ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r1, r2, r0, lsl fp │ │ │ │ + bicseq r1, r2, r8, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 191be60 <__cxa_atexit@plt+0x19107ec> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -500857,17 +500857,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01d21a90 │ │ │ │ - bicseq r1, r2, r8, ror #20 │ │ │ │ - bicseq r1, r2, r8, asr sl │ │ │ │ + bicseq r1, r2, r8, lsl #21 │ │ │ │ + bicseq r1, r2, r0, ror #20 │ │ │ │ + bicseq r1, r2, r0, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f48b8 <__cxa_atexit@plt+0x1e9244> │ │ │ │ @@ -500881,16 +500881,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, r2, r4, ror #19 │ │ │ │ - ldrsbeq r1, [r2, #148] @ 0x94 │ │ │ │ + ldrsbeq r1, [r2, #156] @ 0x9c │ │ │ │ + bicseq r1, r2, ip, asr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f4924 <__cxa_atexit@plt+0x1e92b0> │ │ │ │ ldr lr, [pc, #68] @ 1f492c <__cxa_atexit@plt+0x1e92b8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -500908,15 +500908,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r1, r2, ip, ror r9 │ │ │ │ + bicseq r1, r2, r4, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -501060,15 +501060,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - bicseq r1, r2, ip, ror r8 │ │ │ │ + bicseq r1, r2, r4, ror r8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f4bfc <__cxa_atexit@plt+0x1e9588> │ │ │ │ ldr lr, [pc, #84] @ 1f4c04 <__cxa_atexit@plt+0x1e9590> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -501090,15 +501090,15 @@ │ │ │ │ b 1f4c14 <__cxa_atexit@plt+0x1e95a0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - bicseq r1, r2, r4, lsr #13 │ │ │ │ + @ instruction: 0x01d2169c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #132] @ 1f4ca8 <__cxa_atexit@plt+0x1e9634> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -501215,15 +501215,15 @@ │ │ │ │ beq 1f4e1c <__cxa_atexit@plt+0x1e97a8> │ │ │ │ ldr r2, [pc, #72] @ 1f4e34 <__cxa_atexit@plt+0x1e97c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -501255,15 +501255,15 @@ │ │ │ │ beq 1f4eb0 <__cxa_atexit@plt+0x1e983c> │ │ │ │ ldr r3, [pc, #56] @ 1f4ec4 <__cxa_atexit@plt+0x1e9850> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -501284,29 +501284,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1f4f20 <__cxa_atexit@plt+0x1e98ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1f4f4c <__cxa_atexit@plt+0x1e98d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 1f4fe8 <__cxa_atexit@plt+0x1e9974> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #28] │ │ │ │ @@ -501328,15 +501328,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 1f4ff4 <__cxa_atexit@plt+0x1e9980> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -501363,15 +501363,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f505c <__cxa_atexit@plt+0x1e99e8> │ │ │ │ ldr r3, [pc, #44] @ 1f506c <__cxa_atexit@plt+0x1e99f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -501387,29 +501387,29 @@ │ │ │ │ beq 1f50b0 <__cxa_atexit@plt+0x1e9a3c> │ │ │ │ ldr r3, [pc, #32] @ 1f50bc <__cxa_atexit@plt+0x1e9a48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f50e8 <__cxa_atexit@plt+0x1e9a74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 1f518c <__cxa_atexit@plt+0x1e9b18> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -501434,15 +501434,15 @@ │ │ │ │ beq 1f5184 <__cxa_atexit@plt+0x1e9b10> │ │ │ │ ldr r5, [pc, #64] @ 1f5198 <__cxa_atexit@plt+0x1e9b24> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -501469,15 +501469,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f5204 <__cxa_atexit@plt+0x1e9b90> │ │ │ │ ldr r3, [pc, #44] @ 1f5214 <__cxa_atexit@plt+0x1e9ba0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -501494,29 +501494,29 @@ │ │ │ │ beq 1f525c <__cxa_atexit@plt+0x1e9be8> │ │ │ │ ldr r3, [pc, #32] @ 1f5268 <__cxa_atexit@plt+0x1e9bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f5294 <__cxa_atexit@plt+0x1e9c20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 1f533c <__cxa_atexit@plt+0x1e9cc8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -501542,15 +501542,15 @@ │ │ │ │ beq 1f5334 <__cxa_atexit@plt+0x1e9cc0> │ │ │ │ ldr r5, [pc, #64] @ 1f5348 <__cxa_atexit@plt+0x1e9cd4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -501579,15 +501579,15 @@ │ │ │ │ beq 1f53bc <__cxa_atexit@plt+0x1e9d48> │ │ │ │ ldr r2, [pc, #48] @ 1f53cc <__cxa_atexit@plt+0x1e9d58> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -501606,29 +501606,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1f5428 <__cxa_atexit@plt+0x1e9db4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldr r3, [pc, #20] @ 1f5454 <__cxa_atexit@plt+0x1e9de0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1f54d0 <__cxa_atexit@plt+0x1e9e5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -501653,15 +501653,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r0, r2, r8, ror #27 │ │ │ │ + bicseq r0, r2, r0, ror #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f5514 <__cxa_atexit@plt+0x1e9ea0> │ │ │ │ @@ -501672,15 +501672,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r0, r2, r8, ror sp │ │ │ │ + bicseq r0, r2, r0, ror sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -501746,18 +501746,18 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldmib sp, {r8, fp} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - bicseq r0, r2, r0, ror #28 │ │ │ │ + bicseq r0, r2, r8, asr lr │ │ │ │ @ instruction: 0xfffff188 │ │ │ │ @ instruction: 0xfffff388 │ │ │ │ - ldrsheq r0, [r2, #216] @ 0xd8 │ │ │ │ + ldrsheq r0, [r2, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f56a8 <__cxa_atexit@plt+0x1ea034> │ │ │ │ ldr lr, [pc, #60] @ 1f56b0 <__cxa_atexit@plt+0x1ea03c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -501897,15 +501897,15 @@ │ │ │ │ beq 1f58c4 <__cxa_atexit@plt+0x1ea250> │ │ │ │ ldr r2, [pc, #72] @ 1f58dc <__cxa_atexit@plt+0x1ea268> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -501937,15 +501937,15 @@ │ │ │ │ beq 1f5958 <__cxa_atexit@plt+0x1ea2e4> │ │ │ │ ldr r3, [pc, #56] @ 1f596c <__cxa_atexit@plt+0x1ea2f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -501966,29 +501966,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1f59c8 <__cxa_atexit@plt+0x1ea354> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1f59f4 <__cxa_atexit@plt+0x1ea380> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 1f5a90 <__cxa_atexit@plt+0x1ea41c> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #28] │ │ │ │ @@ -502010,15 +502010,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 1f5a9c <__cxa_atexit@plt+0x1ea428> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -502045,15 +502045,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f5b04 <__cxa_atexit@plt+0x1ea490> │ │ │ │ ldr r3, [pc, #44] @ 1f5b14 <__cxa_atexit@plt+0x1ea4a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -502069,29 +502069,29 @@ │ │ │ │ beq 1f5b58 <__cxa_atexit@plt+0x1ea4e4> │ │ │ │ ldr r3, [pc, #32] @ 1f5b64 <__cxa_atexit@plt+0x1ea4f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f5b90 <__cxa_atexit@plt+0x1ea51c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 1f5c34 <__cxa_atexit@plt+0x1ea5c0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -502116,15 +502116,15 @@ │ │ │ │ beq 1f5c2c <__cxa_atexit@plt+0x1ea5b8> │ │ │ │ ldr r5, [pc, #64] @ 1f5c40 <__cxa_atexit@plt+0x1ea5cc> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -502151,15 +502151,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f5cac <__cxa_atexit@plt+0x1ea638> │ │ │ │ ldr r3, [pc, #44] @ 1f5cbc <__cxa_atexit@plt+0x1ea648> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -502176,29 +502176,29 @@ │ │ │ │ beq 1f5d04 <__cxa_atexit@plt+0x1ea690> │ │ │ │ ldr r3, [pc, #32] @ 1f5d10 <__cxa_atexit@plt+0x1ea69c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f5d3c <__cxa_atexit@plt+0x1ea6c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 1f5de4 <__cxa_atexit@plt+0x1ea770> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -502224,15 +502224,15 @@ │ │ │ │ beq 1f5ddc <__cxa_atexit@plt+0x1ea768> │ │ │ │ ldr r5, [pc, #64] @ 1f5df0 <__cxa_atexit@plt+0x1ea77c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -502261,15 +502261,15 @@ │ │ │ │ beq 1f5e64 <__cxa_atexit@plt+0x1ea7f0> │ │ │ │ ldr r2, [pc, #48] @ 1f5e74 <__cxa_atexit@plt+0x1ea800> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -502288,29 +502288,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1f5ed0 <__cxa_atexit@plt+0x1ea85c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldr r3, [pc, #20] @ 1f5efc <__cxa_atexit@plt+0x1ea888> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1f5f78 <__cxa_atexit@plt+0x1ea904> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -502335,15 +502335,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r0, r2, r0, asr #6 │ │ │ │ + bicseq r0, r2, r8, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f5fbc <__cxa_atexit@plt+0x1ea948> │ │ │ │ @@ -502354,15 +502354,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r0, [r2, #32] │ │ │ │ + bicseq r0, r2, r8, asr #5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -502436,15 +502436,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - bicseq r0, r2, r4, lsl #4 │ │ │ │ + ldrsheq r0, [r2, #28] │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 1f6150 <__cxa_atexit@plt+0x1eaadc> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -502758,15 +502758,15 @@ │ │ │ │ beq 1f6638 <__cxa_atexit@plt+0x1eafc4> │ │ │ │ ldr r2, [pc, #72] @ 1f6650 <__cxa_atexit@plt+0x1eafdc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -502798,15 +502798,15 @@ │ │ │ │ beq 1f66cc <__cxa_atexit@plt+0x1eb058> │ │ │ │ ldr r3, [pc, #56] @ 1f66e0 <__cxa_atexit@plt+0x1eb06c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #88] @ 0x58 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -502827,29 +502827,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1f673c <__cxa_atexit@plt+0x1eb0c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #92] @ 0x5c │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1f6768 <__cxa_atexit@plt+0x1eb0f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #88] @ 0x58 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 1f6804 <__cxa_atexit@plt+0x1eb190> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #84] @ 0x54 │ │ │ │ @@ -502871,15 +502871,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 1f6810 <__cxa_atexit@plt+0x1eb19c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -502906,15 +502906,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f6878 <__cxa_atexit@plt+0x1eb204> │ │ │ │ ldr r3, [pc, #44] @ 1f6888 <__cxa_atexit@plt+0x1eb214> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -502930,29 +502930,29 @@ │ │ │ │ beq 1f68cc <__cxa_atexit@plt+0x1eb258> │ │ │ │ ldr r3, [pc, #32] @ 1f68d8 <__cxa_atexit@plt+0x1eb264> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ ldr r9, [r5, #84] @ 0x54 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f6904 <__cxa_atexit@plt+0x1eb290> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ ldr r9, [r5, #84] @ 0x54 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ orreq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 1f69a8 <__cxa_atexit@plt+0x1eb334> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -502977,15 +502977,15 @@ │ │ │ │ beq 1f69a0 <__cxa_atexit@plt+0x1eb32c> │ │ │ │ ldr r5, [pc, #64] @ 1f69b4 <__cxa_atexit@plt+0x1eb340> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #72] @ 0x48 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -503012,15 +503012,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f6a20 <__cxa_atexit@plt+0x1eb3ac> │ │ │ │ ldr r3, [pc, #44] @ 1f6a30 <__cxa_atexit@plt+0x1eb3bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -503037,29 +503037,29 @@ │ │ │ │ beq 1f6a78 <__cxa_atexit@plt+0x1eb404> │ │ │ │ ldr r3, [pc, #32] @ 1f6a84 <__cxa_atexit@plt+0x1eb410> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ ldr r9, [r5, #76] @ 0x4c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f6ab0 <__cxa_atexit@plt+0x1eb43c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ ldr sl, [r5, #72] @ 0x48 │ │ │ │ ldr r9, [r5, #76] @ 0x4c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsceq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 1f6b54 <__cxa_atexit@plt+0x1eb4e0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -503084,15 +503084,15 @@ │ │ │ │ beq 1f6b4c <__cxa_atexit@plt+0x1eb4d8> │ │ │ │ ldr r5, [pc, #64] @ 1f6b60 <__cxa_atexit@plt+0x1eb4ec> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #64] @ 0x40 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -503119,15 +503119,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f6bcc <__cxa_atexit@plt+0x1eb558> │ │ │ │ ldr r3, [pc, #44] @ 1f6bdc <__cxa_atexit@plt+0x1eb568> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -503144,29 +503144,29 @@ │ │ │ │ beq 1f6c24 <__cxa_atexit@plt+0x1eb5b0> │ │ │ │ ldr r3, [pc, #32] @ 1f6c30 <__cxa_atexit@plt+0x1eb5bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #60] @ 0x3c │ │ │ │ ldr r9, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andseq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f6c5c <__cxa_atexit@plt+0x1eb5e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #60] @ 0x3c │ │ │ │ ldr sl, [r5, #68] @ 0x44 │ │ │ │ ldr r9, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbseq r0, r8, r2, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 1f6d00 <__cxa_atexit@plt+0x1eb68c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -503191,15 +503191,15 @@ │ │ │ │ beq 1f6cf8 <__cxa_atexit@plt+0x1eb684> │ │ │ │ ldr r5, [pc, #64] @ 1f6d0c <__cxa_atexit@plt+0x1eb698> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #56] @ 0x38 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -503226,15 +503226,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f6d78 <__cxa_atexit@plt+0x1eb704> │ │ │ │ ldr r3, [pc, #44] @ 1f6d88 <__cxa_atexit@plt+0x1eb714> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -503251,29 +503251,29 @@ │ │ │ │ beq 1f6dd0 <__cxa_atexit@plt+0x1eb75c> │ │ │ │ ldr r3, [pc, #32] @ 1f6ddc <__cxa_atexit@plt+0x1eb768> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ ldr r9, [r5, #68] @ 0x44 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, ip, r1, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f6e08 <__cxa_atexit@plt+0x1eb794> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ ldr sl, [r5, #64] @ 0x40 │ │ │ │ ldr r9, [r5, #68] @ 0x44 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ eorseq r0, lr, r1, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 1f6eac <__cxa_atexit@plt+0x1eb838> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -503298,15 +503298,15 @@ │ │ │ │ beq 1f6ea4 <__cxa_atexit@plt+0x1eb830> │ │ │ │ ldr r5, [pc, #64] @ 1f6eb8 <__cxa_atexit@plt+0x1eb844> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #48] @ 0x30 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -503333,15 +503333,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f6f24 <__cxa_atexit@plt+0x1eb8b0> │ │ │ │ ldr r3, [pc, #44] @ 1f6f34 <__cxa_atexit@plt+0x1eb8c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -503358,29 +503358,29 @@ │ │ │ │ beq 1f6f7c <__cxa_atexit@plt+0x1eb908> │ │ │ │ ldr r3, [pc, #32] @ 1f6f88 <__cxa_atexit@plt+0x1eb914> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr r9, [r5, #64] @ 0x40 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r7, r0, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f6fb4 <__cxa_atexit@plt+0x1eb940> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr sl, [r5, #60] @ 0x3c │ │ │ │ ldr r9, [r5, #64] @ 0x40 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andseq r8, pc, r0, lsl r0 @ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 1f7058 <__cxa_atexit@plt+0x1eb9e4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -503405,15 +503405,15 @@ │ │ │ │ beq 1f7050 <__cxa_atexit@plt+0x1eb9dc> │ │ │ │ ldr r5, [pc, #64] @ 1f7064 <__cxa_atexit@plt+0x1eb9f0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #40] @ 0x28 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -503440,15 +503440,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f70d0 <__cxa_atexit@plt+0x1eba5c> │ │ │ │ ldr r3, [pc, #44] @ 1f70e0 <__cxa_atexit@plt+0x1eba6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -503465,29 +503465,29 @@ │ │ │ │ beq 1f7128 <__cxa_atexit@plt+0x1ebab4> │ │ │ │ ldr r3, [pc, #32] @ 1f7134 <__cxa_atexit@plt+0x1ebac0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr r9, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq ip, r3, pc │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f7160 <__cxa_atexit@plt+0x1ebaec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r5, #56] @ 0x38 │ │ │ │ ldr r9, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq lr, pc, pc │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 1f7204 <__cxa_atexit@plt+0x1ebb90> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -503512,15 +503512,15 @@ │ │ │ │ beq 1f71fc <__cxa_atexit@plt+0x1ebb88> │ │ │ │ ldr r5, [pc, #64] @ 1f7210 <__cxa_atexit@plt+0x1ebb9c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #32] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -503547,15 +503547,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f727c <__cxa_atexit@plt+0x1ebc08> │ │ │ │ ldr r3, [pc, #44] @ 1f728c <__cxa_atexit@plt+0x1ebc18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -503572,29 +503572,29 @@ │ │ │ │ beq 1f72d4 <__cxa_atexit@plt+0x1ebc60> │ │ │ │ ldr r3, [pc, #32] @ 1f72e0 <__cxa_atexit@plt+0x1ebc6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r9, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq pc, r1, lr │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f730c <__cxa_atexit@plt+0x1ebc98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr sl, [r5, #52] @ 0x34 │ │ │ │ ldr r9, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq pc, r7, lr, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 1f73b0 <__cxa_atexit@plt+0x1ebd3c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -503619,15 +503619,15 @@ │ │ │ │ beq 1f73a8 <__cxa_atexit@plt+0x1ebd34> │ │ │ │ ldr r5, [pc, #64] @ 1f73bc <__cxa_atexit@plt+0x1ebd48> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #24] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -503654,15 +503654,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f7428 <__cxa_atexit@plt+0x1ebdb4> │ │ │ │ ldr r3, [pc, #44] @ 1f7438 <__cxa_atexit@plt+0x1ebdc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -503679,29 +503679,29 @@ │ │ │ │ beq 1f7480 <__cxa_atexit@plt+0x1ebe0c> │ │ │ │ ldr r3, [pc, #32] @ 1f748c <__cxa_atexit@plt+0x1ebe18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r9, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq pc, r0, sp, lsl #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f74b8 <__cxa_atexit@plt+0x1ebe44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr sl, [r5, #48] @ 0x30 │ │ │ │ ldr r9, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq pc, r3, sp, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 1f755c <__cxa_atexit@plt+0x1ebee8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -503726,15 +503726,15 @@ │ │ │ │ beq 1f7554 <__cxa_atexit@plt+0x1ebee0> │ │ │ │ ldr r5, [pc, #64] @ 1f7568 <__cxa_atexit@plt+0x1ebef4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -503761,15 +503761,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f75d4 <__cxa_atexit@plt+0x1ebf60> │ │ │ │ ldr r3, [pc, #44] @ 1f75e4 <__cxa_atexit@plt+0x1ebf70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -503786,29 +503786,29 @@ │ │ │ │ beq 1f762c <__cxa_atexit@plt+0x1ebfb8> │ │ │ │ ldr r3, [pc, #32] @ 1f7638 <__cxa_atexit@plt+0x1ebfc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r7, r0, ip, lsl #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f7664 <__cxa_atexit@plt+0x1ebff0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ ldr r9, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq pc, r1, ip, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 1f770c <__cxa_atexit@plt+0x1ec098> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -503834,15 +503834,15 @@ │ │ │ │ beq 1f7704 <__cxa_atexit@plt+0x1ec090> │ │ │ │ ldr r5, [pc, #64] @ 1f7718 <__cxa_atexit@plt+0x1ec0a4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ str r5, [r3, #48] @ 0x30 │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -503871,15 +503871,15 @@ │ │ │ │ beq 1f778c <__cxa_atexit@plt+0x1ec118> │ │ │ │ ldr r2, [pc, #48] @ 1f779c <__cxa_atexit@plt+0x1ec128> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #44] @ 0x2c │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -503898,29 +503898,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1f77f8 <__cxa_atexit@plt+0x1ec184> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #44] @ 0x2c │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #44] @ 0x2c │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r3, r0, fp, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #40]! @ 0x28 │ │ │ │ ldr r3, [pc, #20] @ 1f7824 <__cxa_atexit@plt+0x1ec1b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1f78a0 <__cxa_atexit@plt+0x1ec22c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -503945,15 +503945,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq lr, r1, r8, lsl sl │ │ │ │ + bicseq lr, r1, r0, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f78e4 <__cxa_atexit@plt+0x1ec270> │ │ │ │ @@ -503964,15 +503964,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r1, r8, lsr #19 │ │ │ │ + bicseq lr, r1, r0, lsr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -504141,15 +504141,15 @@ │ │ │ │ beq 1f7bd4 <__cxa_atexit@plt+0x1ec560> │ │ │ │ ldr r2, [pc, #72] @ 1f7bec <__cxa_atexit@plt+0x1ec578> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -504181,15 +504181,15 @@ │ │ │ │ beq 1f7c68 <__cxa_atexit@plt+0x1ec5f4> │ │ │ │ ldr r3, [pc, #56] @ 1f7c7c <__cxa_atexit@plt+0x1ec608> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -504210,29 +504210,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1f7cd8 <__cxa_atexit@plt+0x1ec664> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1f7d04 <__cxa_atexit@plt+0x1ec690> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 1f7da0 <__cxa_atexit@plt+0x1ec72c> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -504254,15 +504254,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 1f7dac <__cxa_atexit@plt+0x1ec738> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -504289,15 +504289,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f7e14 <__cxa_atexit@plt+0x1ec7a0> │ │ │ │ ldr r3, [pc, #44] @ 1f7e24 <__cxa_atexit@plt+0x1ec7b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -504313,29 +504313,29 @@ │ │ │ │ beq 1f7e68 <__cxa_atexit@plt+0x1ec7f4> │ │ │ │ ldr r3, [pc, #32] @ 1f7e74 <__cxa_atexit@plt+0x1ec800> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f7ea0 <__cxa_atexit@plt+0x1ec82c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 1f7f48 <__cxa_atexit@plt+0x1ec8d4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -504361,15 +504361,15 @@ │ │ │ │ beq 1f7f40 <__cxa_atexit@plt+0x1ec8cc> │ │ │ │ ldr r5, [pc, #64] @ 1f7f54 <__cxa_atexit@plt+0x1ec8e0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -504398,15 +504398,15 @@ │ │ │ │ beq 1f7fc8 <__cxa_atexit@plt+0x1ec954> │ │ │ │ ldr r2, [pc, #48] @ 1f7fd8 <__cxa_atexit@plt+0x1ec964> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -504425,29 +504425,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1f8034 <__cxa_atexit@plt+0x1ec9c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 1f8060 <__cxa_atexit@plt+0x1ec9ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1f80dc <__cxa_atexit@plt+0x1eca68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -504472,15 +504472,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsbeq lr, [r1, #28] │ │ │ │ + ldrsbeq lr, [r1, #20] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f8120 <__cxa_atexit@plt+0x1ecaac> │ │ │ │ @@ -504491,15 +504491,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r1, ip, ror #2 │ │ │ │ + bicseq lr, r1, r4, ror #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -504702,15 +504702,15 @@ │ │ │ │ beq 1f8498 <__cxa_atexit@plt+0x1ece24> │ │ │ │ ldr r2, [pc, #72] @ 1f84b0 <__cxa_atexit@plt+0x1ece3c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -504742,15 +504742,15 @@ │ │ │ │ beq 1f852c <__cxa_atexit@plt+0x1eceb8> │ │ │ │ ldr r3, [pc, #56] @ 1f8540 <__cxa_atexit@plt+0x1ececc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -504771,29 +504771,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1f859c <__cxa_atexit@plt+0x1ecf28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1f85c8 <__cxa_atexit@plt+0x1ecf54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 1f8664 <__cxa_atexit@plt+0x1ecff0> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -504815,15 +504815,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 1f8670 <__cxa_atexit@plt+0x1ecffc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -504850,15 +504850,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f86d8 <__cxa_atexit@plt+0x1ed064> │ │ │ │ ldr r3, [pc, #44] @ 1f86e8 <__cxa_atexit@plt+0x1ed074> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -504874,29 +504874,29 @@ │ │ │ │ beq 1f872c <__cxa_atexit@plt+0x1ed0b8> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 1f8738 <__cxa_atexit@plt+0x1ed0c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 1f8764 <__cxa_atexit@plt+0x1ed0f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1f87e0 <__cxa_atexit@plt+0x1ed16c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -504921,15 +504921,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsbeq sp, [r1, #168] @ 0xa8 │ │ │ │ + ldrsbeq sp, [r1, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f8824 <__cxa_atexit@plt+0x1ed1b0> │ │ │ │ @@ -504940,15 +504940,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sp, r1, r8, ror #20 │ │ │ │ + bicseq sp, r1, r0, ror #20 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -505113,15 +505113,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f8b04 <__cxa_atexit@plt+0x1ed490> │ │ │ │ ldr r3, [pc, #68] @ 1f8b1c <__cxa_atexit@plt+0x1ed4a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -505153,15 +505153,15 @@ │ │ │ │ beq 1f8b98 <__cxa_atexit@plt+0x1ed524> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #52] @ 1f8bac <__cxa_atexit@plt+0x1ed538> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -505179,29 +505179,29 @@ │ │ │ │ beq 1f8bf0 <__cxa_atexit@plt+0x1ed57c> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 1f8bfc <__cxa_atexit@plt+0x1ed588> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 1f8c28 <__cxa_atexit@plt+0x1ed5b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1f8ca4 <__cxa_atexit@plt+0x1ed630> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -505226,15 +505226,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq sp, r1, r4, lsl r6 │ │ │ │ + bicseq sp, r1, ip, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f8ce8 <__cxa_atexit@plt+0x1ed674> │ │ │ │ @@ -505245,15 +505245,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sp, r1, r4, lsr #11 │ │ │ │ + @ instruction: 0x01d1d59c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -505567,15 +505567,15 @@ │ │ │ │ beq 1f921c <__cxa_atexit@plt+0x1edba8> │ │ │ │ ldr r2, [pc, #72] @ 1f9234 <__cxa_atexit@plt+0x1edbc0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -505607,15 +505607,15 @@ │ │ │ │ beq 1f92b0 <__cxa_atexit@plt+0x1edc3c> │ │ │ │ ldr r3, [pc, #56] @ 1f92c4 <__cxa_atexit@plt+0x1edc50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -505636,29 +505636,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1f9320 <__cxa_atexit@plt+0x1edcac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1f934c <__cxa_atexit@plt+0x1edcd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 1f93e8 <__cxa_atexit@plt+0x1edd74> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -505680,15 +505680,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 1f93f4 <__cxa_atexit@plt+0x1edd80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -505715,15 +505715,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f945c <__cxa_atexit@plt+0x1edde8> │ │ │ │ ldr r3, [pc, #44] @ 1f946c <__cxa_atexit@plt+0x1eddf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -505739,29 +505739,29 @@ │ │ │ │ beq 1f94b0 <__cxa_atexit@plt+0x1ede3c> │ │ │ │ ldr r3, [pc, #32] @ 1f94bc <__cxa_atexit@plt+0x1ede48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f94e8 <__cxa_atexit@plt+0x1ede74> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 1f9590 <__cxa_atexit@plt+0x1edf1c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -505787,15 +505787,15 @@ │ │ │ │ beq 1f9588 <__cxa_atexit@plt+0x1edf14> │ │ │ │ ldr r5, [pc, #64] @ 1f959c <__cxa_atexit@plt+0x1edf28> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -505824,15 +505824,15 @@ │ │ │ │ beq 1f9610 <__cxa_atexit@plt+0x1edf9c> │ │ │ │ ldr r2, [pc, #48] @ 1f9620 <__cxa_atexit@plt+0x1edfac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -505851,29 +505851,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1f967c <__cxa_atexit@plt+0x1ee008> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 1f96a8 <__cxa_atexit@plt+0x1ee034> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1f9724 <__cxa_atexit@plt+0x1ee0b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -505898,15 +505898,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01d1cb94 │ │ │ │ + bicseq ip, r1, ip, lsl #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f9768 <__cxa_atexit@plt+0x1ee0f4> │ │ │ │ @@ -505917,15 +505917,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, r1, r4, lsr #22 │ │ │ │ + bicseq ip, r1, ip, lsl fp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -506100,15 +506100,15 @@ │ │ │ │ beq 1f9a70 <__cxa_atexit@plt+0x1ee3fc> │ │ │ │ ldr r2, [pc, #72] @ 1f9a88 <__cxa_atexit@plt+0x1ee414> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -506140,15 +506140,15 @@ │ │ │ │ beq 1f9b04 <__cxa_atexit@plt+0x1ee490> │ │ │ │ ldr r3, [pc, #56] @ 1f9b18 <__cxa_atexit@plt+0x1ee4a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -506169,29 +506169,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1f9b74 <__cxa_atexit@plt+0x1ee500> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1f9ba0 <__cxa_atexit@plt+0x1ee52c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 1f9c3c <__cxa_atexit@plt+0x1ee5c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -506213,15 +506213,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 1f9c48 <__cxa_atexit@plt+0x1ee5d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -506248,15 +506248,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1f9cb0 <__cxa_atexit@plt+0x1ee63c> │ │ │ │ ldr r3, [pc, #44] @ 1f9cc0 <__cxa_atexit@plt+0x1ee64c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -506272,29 +506272,29 @@ │ │ │ │ beq 1f9d04 <__cxa_atexit@plt+0x1ee690> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 1f9d10 <__cxa_atexit@plt+0x1ee69c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 1f9d3c <__cxa_atexit@plt+0x1ee6c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1f9db8 <__cxa_atexit@plt+0x1ee744> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -506319,15 +506319,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq ip, r1, r0, lsl #10 │ │ │ │ + ldrsheq ip, [r1, #72] @ 0x48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f9dfc <__cxa_atexit@plt+0x1ee788> │ │ │ │ @@ -506338,15 +506338,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01d1c490 │ │ │ │ + bicseq ip, r1, r8, lsl #9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -506484,15 +506484,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1fa070 <__cxa_atexit@plt+0x1ee9fc> │ │ │ │ ldr r3, [pc, #68] @ 1fa088 <__cxa_atexit@plt+0x1eea14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -506524,15 +506524,15 @@ │ │ │ │ beq 1fa104 <__cxa_atexit@plt+0x1eea90> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #52] @ 1fa118 <__cxa_atexit@plt+0x1eeaa4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -506550,29 +506550,29 @@ │ │ │ │ beq 1fa15c <__cxa_atexit@plt+0x1eeae8> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 1fa168 <__cxa_atexit@plt+0x1eeaf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 1fa194 <__cxa_atexit@plt+0x1eeb20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1fa210 <__cxa_atexit@plt+0x1eeb9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -506597,15 +506597,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq ip, r1, r8, lsr #1 │ │ │ │ + bicseq ip, r1, r0, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fa254 <__cxa_atexit@plt+0x1eebe0> │ │ │ │ @@ -506616,15 +506616,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, r1, r8, lsr r0 │ │ │ │ + bicseq ip, r1, r0, lsr r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -506811,15 +506811,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x01d1bd9c │ │ │ │ + @ instruction: 0x01d1bd94 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 1fa5e8 <__cxa_atexit@plt+0x1eef74> │ │ │ │ @@ -506895,15 +506895,15 @@ │ │ │ │ beq 1fa6dc <__cxa_atexit@plt+0x1ef068> │ │ │ │ ldr r2, [pc, #72] @ 1fa6f4 <__cxa_atexit@plt+0x1ef080> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -506935,15 +506935,15 @@ │ │ │ │ beq 1fa770 <__cxa_atexit@plt+0x1ef0fc> │ │ │ │ ldr r3, [pc, #56] @ 1fa784 <__cxa_atexit@plt+0x1ef110> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -506964,29 +506964,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1fa7e0 <__cxa_atexit@plt+0x1ef16c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1fa80c <__cxa_atexit@plt+0x1ef198> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 1fa8a8 <__cxa_atexit@plt+0x1ef234> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -507008,15 +507008,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 1fa8b4 <__cxa_atexit@plt+0x1ef240> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -507043,15 +507043,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1fa91c <__cxa_atexit@plt+0x1ef2a8> │ │ │ │ ldr r3, [pc, #44] @ 1fa92c <__cxa_atexit@plt+0x1ef2b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -507067,29 +507067,29 @@ │ │ │ │ beq 1fa970 <__cxa_atexit@plt+0x1ef2fc> │ │ │ │ ldr r3, [pc, #32] @ 1fa97c <__cxa_atexit@plt+0x1ef308> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fa9a8 <__cxa_atexit@plt+0x1ef334> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 1faa50 <__cxa_atexit@plt+0x1ef3dc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -507115,15 +507115,15 @@ │ │ │ │ beq 1faa48 <__cxa_atexit@plt+0x1ef3d4> │ │ │ │ ldr r5, [pc, #64] @ 1faa5c <__cxa_atexit@plt+0x1ef3e8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -507152,15 +507152,15 @@ │ │ │ │ beq 1faad0 <__cxa_atexit@plt+0x1ef45c> │ │ │ │ ldr r2, [pc, #48] @ 1faae0 <__cxa_atexit@plt+0x1ef46c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -507179,29 +507179,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1fab3c <__cxa_atexit@plt+0x1ef4c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 1fab68 <__cxa_atexit@plt+0x1ef4f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1fabe4 <__cxa_atexit@plt+0x1ef570> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -507226,15 +507226,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsbeq fp, [r1, #100] @ 0x64 │ │ │ │ + bicseq fp, r1, ip, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fac28 <__cxa_atexit@plt+0x1ef5b4> │ │ │ │ @@ -507245,15 +507245,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, r1, r4, ror #12 │ │ │ │ + bicseq fp, r1, ip, asr r6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -507315,18 +507315,18 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldm sp, {r8, fp} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - bicseq fp, r1, r0, asr r7 │ │ │ │ + bicseq fp, r1, r8, asr #14 │ │ │ │ @ instruction: 0xffff9a7c │ │ │ │ @ instruction: 0xffff9c7c │ │ │ │ - bicseq fp, r1, ip, ror #13 │ │ │ │ + bicseq fp, r1, r4, ror #13 │ │ │ │ @ instruction: 0x01bbd304 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -507413,15 +507413,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq fp, r1, r8, lsl #8 │ │ │ │ + bicseq fp, r1, r0, lsl #8 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 1faf14 <__cxa_atexit@plt+0x1ef8a0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -507465,15 +507465,15 @@ │ │ │ │ beq 1fafc4 <__cxa_atexit@plt+0x1ef950> │ │ │ │ ldr r2, [pc, #72] @ 1fafdc <__cxa_atexit@plt+0x1ef968> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -507505,15 +507505,15 @@ │ │ │ │ beq 1fb058 <__cxa_atexit@plt+0x1ef9e4> │ │ │ │ ldr r3, [pc, #56] @ 1fb06c <__cxa_atexit@plt+0x1ef9f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -507534,29 +507534,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 1fb0c8 <__cxa_atexit@plt+0x1efa54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1fb0f4 <__cxa_atexit@plt+0x1efa80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 1fb190 <__cxa_atexit@plt+0x1efb1c> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -507578,15 +507578,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 1fb19c <__cxa_atexit@plt+0x1efb28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -507613,15 +507613,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1fb204 <__cxa_atexit@plt+0x1efb90> │ │ │ │ ldr r3, [pc, #44] @ 1fb214 <__cxa_atexit@plt+0x1efba0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -507637,29 +507637,29 @@ │ │ │ │ beq 1fb258 <__cxa_atexit@plt+0x1efbe4> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 1fb264 <__cxa_atexit@plt+0x1efbf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 1fb290 <__cxa_atexit@plt+0x1efc1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 1fb30c <__cxa_atexit@plt+0x1efc98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -507684,15 +507684,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq sl, r1, ip, lsr #31 │ │ │ │ + bicseq sl, r1, r4, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fb350 <__cxa_atexit@plt+0x1efcdc> │ │ │ │ @@ -507703,15 +507703,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sl, r1, ip, lsr pc │ │ │ │ + bicseq sl, r1, r4, lsr pc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -507772,18 +507772,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ - bicseq fp, r1, r8, lsr #32 │ │ │ │ + bicseq fp, r1, r0, lsr #32 │ │ │ │ @ instruction: 0xffff9358 │ │ │ │ @ instruction: 0xffff9558 │ │ │ │ - bicseq sl, r1, r8, asr #31 │ │ │ │ + bicseq sl, r1, r0, asr #31 │ │ │ │ @ instruction: 0x01bbcbf0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #8 │ │ │ │ cmp fp, ip │ │ │ │ @@ -507837,18 +507837,18 @@ │ │ │ │ bhi 1fb578 <__cxa_atexit@plt+0x1eff04> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1fb580 <__cxa_atexit@plt+0x1eff0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r1, r8, lsl #26 │ │ │ │ + bicseq sl, r1, r0, lsl #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1fb638 <__cxa_atexit@plt+0x1effc4> │ │ │ │ @@ -507901,18 +507901,18 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - bicseq sl, r1, r4, lsl lr │ │ │ │ + bicseq sl, r1, ip, lsl #28 │ │ │ │ @ instruction: 0xffff9148 │ │ │ │ @ instruction: 0xffff9348 │ │ │ │ - ldrheq sl, [r1, #216] @ 0xd8 │ │ │ │ + ldrheq sl, [r1, #208] @ 0xd0 │ │ │ │ @ instruction: 0x01bbc9fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -508046,17 +508046,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq sl, r1, ip, lsr sl │ │ │ │ - bicseq sl, r1, r4, lsl sl │ │ │ │ - bicseq sl, r1, r4, lsl #20 │ │ │ │ + bicseq sl, r1, r4, lsr sl │ │ │ │ + bicseq sl, r1, ip, lsl #20 │ │ │ │ + ldrsheq sl, [r1, #156] @ 0x9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fb90c <__cxa_atexit@plt+0x1f0298> │ │ │ │ @@ -508070,16 +508070,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01d1a990 │ │ │ │ - bicseq sl, r1, r0, lsl #19 │ │ │ │ + bicseq sl, r1, r8, lsl #19 │ │ │ │ + bicseq sl, r1, r8, ror r9 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -508108,17 +508108,17 @@ │ │ │ │ ldr r7, [pc, #32] @ 1fb9bc <__cxa_atexit@plt+0x1f0348> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - bicseq sl, r1, r8, lsr #18 │ │ │ │ - bicseq sl, r1, ip, lsl #19 │ │ │ │ - @ instruction: 0x01d1ab98 │ │ │ │ + bicseq sl, r1, r0, lsr #18 │ │ │ │ + bicseq sl, r1, r4, lsl #19 │ │ │ │ + @ instruction: 0x01d1ab90 │ │ │ │ @ instruction: 0x01bbc710 │ │ │ │ @ instruction: 0x01bbc1d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1fba14 <__cxa_atexit@plt+0x1f03a0> │ │ │ │ @@ -508136,15 +508136,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1b98cac <__cxa_atexit@plt+0x1b8d638> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r6, pc, r6, asr #29 │ │ │ │ - bicseq sl, r1, r8, lsl #17 │ │ │ │ + bicseq sl, r1, r0, lsl #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fba7c <__cxa_atexit@plt+0x1f0408> │ │ │ │ ldr lr, [pc, #68] @ 1fba84 <__cxa_atexit@plt+0x1f0410> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -508162,15 +508162,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq sl, r1, r4, lsr #16 │ │ │ │ + bicseq sl, r1, ip, lsl r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bbc604 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -508298,22 +508298,22 @@ │ │ │ │ mov r5, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bbc4b4 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - bicseq sl, r1, r8, asr #12 │ │ │ │ - bicseq sl, r1, ip, lsr #13 │ │ │ │ - ldrheq sl, [r1, #136] @ 0x88 │ │ │ │ + bicseq sl, r1, r0, asr #12 │ │ │ │ + bicseq sl, r1, r4, lsr #13 │ │ │ │ + ldrheq sl, [r1, #128] @ 0x80 │ │ │ │ @ instruction: 0x01bbc420 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - bicseq sl, r1, r0, asr #13 │ │ │ │ - bicseq sl, r1, r4, lsr #14 │ │ │ │ - bicseq sl, r1, r0, lsr r9 │ │ │ │ + ldrheq sl, [r1, #104] @ 0x68 │ │ │ │ + bicseq sl, r1, ip, lsl r7 │ │ │ │ + bicseq sl, r1, r8, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fbd20 <__cxa_atexit@plt+0x1f06ac> │ │ │ │ ldr lr, [pc, #68] @ 1fbd28 <__cxa_atexit@plt+0x1f06b4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -508331,15 +508331,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq sl, r1, r0, lsl #11 │ │ │ │ + bicseq sl, r1, r8, ror r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -508461,22 +508461,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ - bicseq sl, r1, r0, asr #7 │ │ │ │ - bicseq sl, r1, r4, lsr #8 │ │ │ │ - bicseq sl, r1, r0, lsr r6 │ │ │ │ + ldrheq sl, [r1, #56] @ 0x38 │ │ │ │ + bicseq sl, r1, ip, lsl r4 │ │ │ │ + bicseq sl, r1, r8, lsr #12 │ │ │ │ @ instruction: 0x01bbc198 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - bicseq sl, r1, ip, lsr #8 │ │ │ │ - @ instruction: 0x01d1a490 │ │ │ │ - @ instruction: 0x01d1a69c │ │ │ │ + bicseq sl, r1, r4, lsr #8 │ │ │ │ + bicseq sl, r1, r8, lsl #9 │ │ │ │ + @ instruction: 0x01d1a694 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fbfd8 <__cxa_atexit@plt+0x1f0964> │ │ │ │ @@ -508521,15 +508521,15 @@ │ │ │ │ @ instruction: 0x01bbba50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ @ instruction: 0x01bbc08c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -508613,17 +508613,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq sl, r1, r0, ror #2 │ │ │ │ - bicseq sl, r1, r8, lsr r1 │ │ │ │ - bicseq sl, r1, r8, lsr #2 │ │ │ │ + bicseq sl, r1, r8, asr r1 │ │ │ │ + bicseq sl, r1, r0, lsr r1 │ │ │ │ + bicseq sl, r1, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fc1e8 <__cxa_atexit@plt+0x1f0b74> │ │ │ │ @@ -508637,16 +508637,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq sl, [r1, #4] │ │ │ │ - bicseq sl, r1, r4, lsr #1 │ │ │ │ + bicseq sl, r1, ip, lsr #1 │ │ │ │ + @ instruction: 0x01d1a09c │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -508675,17 +508675,17 @@ │ │ │ │ ldr r7, [pc, #32] @ 1fc298 <__cxa_atexit@plt+0x1f0c24> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - bicseq sl, r1, ip, asr #32 │ │ │ │ - ldrheq sl, [r1] │ │ │ │ - bicseq sl, r1, r0, asr #5 │ │ │ │ + bicseq sl, r1, r4, asr #32 │ │ │ │ + bicseq sl, r1, r8, lsr #1 │ │ │ │ + ldrheq sl, [r1, #40] @ 0x28 │ │ │ │ @ instruction: 0x01bbbe60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fc2f4 <__cxa_atexit@plt+0x1f0c80> │ │ │ │ ldr lr, [pc, #68] @ 1fc2fc <__cxa_atexit@plt+0x1f0c88> │ │ │ │ @@ -508704,15 +508704,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r9, r1, ip, lsr #31 │ │ │ │ + bicseq r9, r1, r4, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bbbd8c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -508840,22 +508840,22 @@ │ │ │ │ mov r5, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bbbc3c │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - ldrsbeq r9, [r1, #208] @ 0xd0 │ │ │ │ - bicseq r9, r1, r4, lsr lr │ │ │ │ - bicseq sl, r1, r4, asr #32 │ │ │ │ + bicseq r9, r1, r8, asr #27 │ │ │ │ + bicseq r9, r1, ip, lsr #28 │ │ │ │ + bicseq sl, r1, ip, lsr r0 │ │ │ │ @ instruction: 0x01bbbbd4 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - bicseq r9, r1, r8, asr #28 │ │ │ │ - bicseq r9, r1, ip, lsr #29 │ │ │ │ - ldrheq sl, [r1, #12] │ │ │ │ + bicseq r9, r1, r0, asr #28 │ │ │ │ + bicseq r9, r1, r4, lsr #29 │ │ │ │ + ldrheq sl, [r1, #4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fc598 <__cxa_atexit@plt+0x1f0f24> │ │ │ │ ldr lr, [pc, #68] @ 1fc5a0 <__cxa_atexit@plt+0x1f0f2c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -508873,15 +508873,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r9, r1, r8, lsl #26 │ │ │ │ + bicseq r9, r1, r0, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -509003,22 +509003,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9c8 │ │ │ │ - bicseq r9, r1, r8, asr #22 │ │ │ │ - bicseq r9, r1, ip, lsr #23 │ │ │ │ - ldrheq r9, [r1, #220] @ 0xdc │ │ │ │ + bicseq r9, r1, r0, asr #22 │ │ │ │ + bicseq r9, r1, r4, lsr #23 │ │ │ │ + ldrheq r9, [r1, #212] @ 0xd4 │ │ │ │ @ instruction: 0x01bbb94c │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - ldrheq r9, [r1, #180] @ 0xb4 │ │ │ │ - bicseq r9, r1, r8, lsl ip │ │ │ │ - bicseq r9, r1, r8, lsr #28 │ │ │ │ + bicseq r9, r1, ip, lsr #23 │ │ │ │ + bicseq r9, r1, r0, lsl ip │ │ │ │ + bicseq r9, r1, r0, lsr #28 │ │ │ │ @ instruction: 0x01bbb8e8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -509064,15 +509064,15 @@ │ │ │ │ @ instruction: 0x01bbb1d4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ @ instruction: 0x01bbb82c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -509156,17 +509156,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r9, r1, r4, ror #17 │ │ │ │ - ldrheq r9, [r1, #140] @ 0x8c │ │ │ │ - bicseq r9, r1, ip, lsr #17 │ │ │ │ + ldrsbeq r9, [r1, #140] @ 0x8c │ │ │ │ + ldrheq r9, [r1, #132] @ 0x84 │ │ │ │ + bicseq r9, r1, r4, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fca64 <__cxa_atexit@plt+0x1f13f0> │ │ │ │ @@ -509180,16 +509180,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r1, r8, lsr r8 │ │ │ │ - bicseq r9, r1, r8, lsr #16 │ │ │ │ + bicseq r9, r1, r0, lsr r8 │ │ │ │ + bicseq r9, r1, r0, lsr #16 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -509248,17 +509248,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r9, r1, r4, ror r7 │ │ │ │ - bicseq r9, r1, ip, asr #14 │ │ │ │ - bicseq r9, r1, ip, lsr r7 │ │ │ │ + bicseq r9, r1, ip, ror #14 │ │ │ │ + bicseq r9, r1, r4, asr #14 │ │ │ │ + bicseq r9, r1, r4, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fcbd4 <__cxa_atexit@plt+0x1f1560> │ │ │ │ @@ -509272,16 +509272,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r1, r8, asr #13 │ │ │ │ - ldrheq r9, [r1, #104] @ 0x68 │ │ │ │ + bicseq r9, r1, r0, asr #13 │ │ │ │ + ldrheq r9, [r1, #96] @ 0x60 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -509338,30 +509338,30 @@ │ │ │ │ ldr r2, [pc, #76] @ 1fcd20 <__cxa_atexit@plt+0x1f16ac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r8, [pc, #60] @ 1fcd24 <__cxa_atexit@plt+0x1f16b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fcd14 <__cxa_atexit@plt+0x1f16a0> │ │ │ │ ldr r2, [pc, #44] @ 1fcd28 <__cxa_atexit@plt+0x1f16b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #40] @ 1fcd2c <__cxa_atexit@plt+0x1f16b8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r9, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - bicseq r9, r1, r0, lsr #13 │ │ │ │ + @ instruction: 0x01d19698 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0x01bbad30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fcdb8 <__cxa_atexit@plt+0x1f1744> │ │ │ │ @@ -509398,17 +509398,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r9, r1, ip, lsl r5 │ │ │ │ - ldrsheq r9, [r1, #68] @ 0x44 │ │ │ │ - bicseq r9, r1, r4, ror #9 │ │ │ │ + bicseq r9, r1, r4, lsl r5 │ │ │ │ + bicseq r9, r1, ip, ror #9 │ │ │ │ + ldrsbeq r9, [r1, #76] @ 0x4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fce2c <__cxa_atexit@plt+0x1f17b8> │ │ │ │ @@ -509422,16 +509422,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r1, r0, ror r4 │ │ │ │ - bicseq r9, r1, r0, ror #8 │ │ │ │ + bicseq r9, r1, r8, ror #8 │ │ │ │ + bicseq r9, r1, r8, asr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fce98 <__cxa_atexit@plt+0x1f1824> │ │ │ │ ldr lr, [pc, #68] @ 1fcea0 <__cxa_atexit@plt+0x1f182c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -509449,15 +509449,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r9, r1, r8, lsl #8 │ │ │ │ + bicseq r9, r1, r0, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -509610,17 +509610,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r9, r1, ip, asr #3 │ │ │ │ - bicseq r9, r1, r4, lsr #3 │ │ │ │ - @ instruction: 0x01d19194 │ │ │ │ + bicseq r9, r1, r4, asr #3 │ │ │ │ + @ instruction: 0x01d1919c │ │ │ │ + bicseq r9, r1, ip, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fd17c <__cxa_atexit@plt+0x1f1b08> │ │ │ │ @@ -509634,16 +509634,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r1, r0, lsr #2 │ │ │ │ - bicseq r9, r1, r0, lsl r1 │ │ │ │ + bicseq r9, r1, r8, lsl r1 │ │ │ │ + bicseq r9, r1, r8, lsl #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fd1e8 <__cxa_atexit@plt+0x1f1b74> │ │ │ │ ldr lr, [pc, #68] @ 1fd1f0 <__cxa_atexit@plt+0x1f1b7c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -509661,15 +509661,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrheq r9, [r1, #8] │ │ │ │ + ldrheq r9, [r1] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -509842,15 +509842,15 @@ │ │ │ │ str r2, [r1, #28] │ │ │ │ str sl, [r1, #32] │ │ │ │ str r8, [r1, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #80] @ 1fd524 <__cxa_atexit@plt+0x1f1eb0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #24 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r9, lr │ │ │ │ bx r1 │ │ │ │ @@ -509864,22 +509864,22 @@ │ │ │ │ add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0x01bb7c20 │ │ │ │ - bicseq r8, r1, r8, ror #28 │ │ │ │ + bicseq r8, r1, r0, ror #28 │ │ │ │ @ instruction: 0x01bbac20 │ │ │ │ @ instruction: 0xfff68794 │ │ │ │ @ instruction: 0xfff6883c │ │ │ │ - bicseq r8, r1, r0, lsl #30 │ │ │ │ - ldrsheq r8, [r1, #220] @ 0xdc │ │ │ │ - bicseq r8, r1, r8, ror #28 │ │ │ │ - bicseq r8, r1, r4, ror #28 │ │ │ │ + ldrsheq r8, [r1, #232] @ 0xe8 │ │ │ │ + ldrsheq r8, [r1, #212] @ 0xd4 │ │ │ │ + bicseq r8, r1, r0, ror #28 │ │ │ │ + bicseq r8, r1, ip, asr lr │ │ │ │ @ instruction: 0x01bb7bc4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fd5c0 <__cxa_atexit@plt+0x1f1f4c> │ │ │ │ @@ -509967,15 +509967,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 1fd6d8 <__cxa_atexit@plt+0x1f2064> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 2f4bb8 <__cxa_atexit@plt+0x2e9544> │ │ │ │ + b 938db0 <__cxa_atexit@plt+0x92d73c> │ │ │ │ ldr r7, [pc, #20] @ 1fd6dc <__cxa_atexit@plt+0x1f2068> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bbaa58 │ │ │ │ @ instruction: 0x01bb9f24 │ │ │ │ @@ -510004,15 +510004,15 @@ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #16] @ 1fd754 <__cxa_atexit@plt+0x1f20e0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 2f4bb8 <__cxa_atexit@plt+0x2e9544> │ │ │ │ + b 938db0 <__cxa_atexit@plt+0x92d73c> │ │ │ │ @ instruction: 0x01bba9b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fd7e0 <__cxa_atexit@plt+0x1f216c> │ │ │ │ ldr r2, [pc, #136] @ 1fd7fc <__cxa_atexit@plt+0x1f2188> │ │ │ │ @@ -510048,17 +510048,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrsheq r8, [r1, #164] @ 0xa4 │ │ │ │ - bicseq r8, r1, ip, asr #21 │ │ │ │ - ldrheq r8, [r1, #172] @ 0xac │ │ │ │ + bicseq r8, r1, ip, ror #21 │ │ │ │ + bicseq r8, r1, r4, asr #21 │ │ │ │ + ldrheq r8, [r1, #164] @ 0xa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fd854 <__cxa_atexit@plt+0x1f21e0> │ │ │ │ @@ -510072,16 +510072,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, r1, r8, asr #20 │ │ │ │ - bicseq r8, r1, r8, lsr sl │ │ │ │ + bicseq r8, r1, r0, asr #20 │ │ │ │ + bicseq r8, r1, r0, lsr sl │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -510102,15 +510102,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldrsbeq r8, [r1, #144] @ 0x90 │ │ │ │ + bicseq r8, r1, r8, asr #19 │ │ │ │ @ instruction: 0x01bba864 │ │ │ │ @ instruction: 0x01bba8b4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -510310,15 +510310,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #88] @ 1fdc7c <__cxa_atexit@plt+0x1f2608> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -510334,37 +510334,37 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bb74c4 │ │ │ │ - bicseq r8, r1, ip, lsl #14 │ │ │ │ + bicseq r8, r1, r4, lsl #14 │ │ │ │ @ instruction: 0x01bba5ac │ │ │ │ @ instruction: 0xfff68038 │ │ │ │ @ instruction: 0xfff680e0 │ │ │ │ - bicseq r8, r1, r4, lsr #15 │ │ │ │ - bicseq r8, r1, r0, lsr #13 │ │ │ │ - bicseq r8, r1, ip, lsl #14 │ │ │ │ - bicseq r8, r1, r8, lsl #14 │ │ │ │ + @ instruction: 0x01d1879c │ │ │ │ + @ instruction: 0x01d18698 │ │ │ │ + bicseq r8, r1, r4, lsl #14 │ │ │ │ + bicseq r8, r1, r0, lsl #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fdcc8 <__cxa_atexit@plt+0x1f2654> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1fdcd0 <__cxa_atexit@plt+0x1f265c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r8, [r1, #88] @ 0x58 │ │ │ │ + ldrheq r8, [r1, #80] @ 0x50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -510390,18 +510390,18 @@ │ │ │ │ bhi 1fdd5c <__cxa_atexit@plt+0x1f26e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1fdd64 <__cxa_atexit@plt+0x1f26f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r1, r4, lsr #10 │ │ │ │ + bicseq r8, r1, ip, lsl r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -510487,15 +510487,15 @@ │ │ │ │ stm r2, {r0, r3, r9, sl, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #60] @ 1fdf0c <__cxa_atexit@plt+0x1f2898> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #56] @ 1fdf10 <__cxa_atexit@plt+0x1f289c> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 1fdef0 <__cxa_atexit@plt+0x1f287c> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1fdf04 <__cxa_atexit@plt+0x1f2890> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -510522,41 +510522,41 @@ │ │ │ │ add r3, r7, #1 │ │ │ │ ldr r7, [pc, #60] @ 1fdf94 <__cxa_atexit@plt+0x1f2920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr sl, [r8, #3] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 45fa54 <__cxa_atexit@plt+0x4543e0> │ │ │ │ + b 8e9d34 <__cxa_atexit@plt+0x8de6c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1fdf98 <__cxa_atexit@plt+0x1f2924> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrsheq r8, [r1, #104] @ 0x68 │ │ │ │ ldrsheq r8, [r1, #96] @ 0x60 │ │ │ │ + bicseq r8, r1, r8, ror #13 │ │ │ │ @ instruction: 0x01bba270 │ │ │ │ @ instruction: 0x01bba244 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1fdfcc <__cxa_atexit@plt+0x1f2958> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 1fdfd0 <__cxa_atexit@plt+0x1f295c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 45fa54 <__cxa_atexit@plt+0x4543e0> │ │ │ │ - @ instruction: 0x01d18694 │ │ │ │ + b 8e9d34 <__cxa_atexit@plt+0x8de6c0> │ │ │ │ bicseq r8, r1, ip, lsl #13 │ │ │ │ + bicseq r8, r1, r4, lsl #13 │ │ │ │ @ instruction: 0x01bb9914 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 19a07d0 <__cxa_atexit@plt+0x199515c> │ │ │ │ @@ -510591,17 +510591,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - bicseq r8, r1, r8, asr #4 │ │ │ │ + bicseq r8, r1, r0, asr #4 │ │ │ │ @ instruction: 0x01bba1c0 │ │ │ │ - bicseq r8, r1, r0, lsr r2 │ │ │ │ + bicseq r8, r1, r8, lsr #4 │ │ │ │ @ instruction: 0x01bb9864 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -510624,26 +510624,26 @@ │ │ │ │ ldr r0, [pc, #64] @ 1fe12c <__cxa_atexit@plt+0x1f2ab8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #0 │ │ │ │ - b 4594a0 <__cxa_atexit@plt+0x44de2c> │ │ │ │ + b 8e3780 <__cxa_atexit@plt+0x8d810c> │ │ │ │ mov r6, r3 │ │ │ │ b 1fe114 <__cxa_atexit@plt+0x1f2aa0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - bicseq r8, r1, ip, lsr #3 │ │ │ │ - bicseq r8, r1, ip, lsl r2 │ │ │ │ - bicseq r8, r1, r8, lsl #4 │ │ │ │ + bicseq r8, r1, r4, lsr #3 │ │ │ │ + bicseq r8, r1, r4, lsl r2 │ │ │ │ + bicseq r8, r1, r0, lsl #4 │ │ │ │ @ instruction: 0x01bb97bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1fe1c4 <__cxa_atexit@plt+0x1f2b50> │ │ │ │ ldr r3, [pc, #144] @ 1fe1e0 <__cxa_atexit@plt+0x1f2b6c> │ │ │ │ @@ -510682,16 +510682,16 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - bicseq r8, r1, r8, lsl #3 │ │ │ │ - bicseq r8, r1, r8, asr r1 │ │ │ │ + bicseq r8, r1, r0, lsl #3 │ │ │ │ + bicseq r8, r1, r0, asr r1 │ │ │ │ @ instruction: 0x01bb96fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -510713,16 +510713,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - bicseq r8, r1, r8, ror #1 │ │ │ │ - ldrheq r8, [r1, #8] │ │ │ │ + bicseq r8, r1, r0, ror #1 │ │ │ │ + ldrheq r8, [r1] │ │ │ │ @ instruction: 0x01bb9680 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fe2d8 <__cxa_atexit@plt+0x1f2c64> │ │ │ │ @@ -510752,15 +510752,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0x019f45d6 │ │ │ │ - ldrheq r7, [r1, #248] @ 0xf8 │ │ │ │ + ldrheq r7, [r1, #240] @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fe338 <__cxa_atexit@plt+0x1f2cc4> │ │ │ │ @@ -510769,15 +510769,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, r1, r8, asr r0 │ │ │ │ + bicseq r8, r1, r0, asr r0 │ │ │ │ @ instruction: 0x01bb95a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fe408 <__cxa_atexit@plt+0x1f2d94> │ │ │ │ @@ -510827,19 +510827,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrsheq r7, [r1, #232] @ 0xe8 │ │ │ │ + ldrsheq r7, [r1, #224] @ 0xe0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - ldrheq r7, [r1, #236] @ 0xec │ │ │ │ - ldrheq r7, [r1, #224] @ 0xe0 │ │ │ │ - bicseq r7, r1, r0, lsr #30 │ │ │ │ + ldrheq r7, [r1, #228] @ 0xe4 │ │ │ │ + bicseq r7, r1, r8, lsr #29 │ │ │ │ + bicseq r7, r1, r8, lsl pc │ │ │ │ @ instruction: 0x01bb94ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -510867,17 +510867,17 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - ldrsheq r7, [r1, #216] @ 0xd8 │ │ │ │ - bicseq r7, r1, ip, ror #27 │ │ │ │ - bicseq r7, r1, ip, asr lr │ │ │ │ + ldrsheq r7, [r1, #208] @ 0xd0 │ │ │ │ + bicseq r7, r1, r4, ror #27 │ │ │ │ + bicseq r7, r1, r4, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fe560 <__cxa_atexit@plt+0x1f2eec> │ │ │ │ ldr r2, [pc, #136] @ 1fe57c <__cxa_atexit@plt+0x1f2f08> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -510912,17 +510912,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r7, r1, r4, ror sp │ │ │ │ - bicseq r7, r1, ip, asr #26 │ │ │ │ - bicseq r7, r1, ip, lsr sp │ │ │ │ + bicseq r7, r1, ip, ror #26 │ │ │ │ + bicseq r7, r1, r4, asr #26 │ │ │ │ + bicseq r7, r1, r4, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fe5d4 <__cxa_atexit@plt+0x1f2f60> │ │ │ │ @@ -510936,16 +510936,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r1, r8, asr #25 │ │ │ │ - ldrheq r7, [r1, #200] @ 0xc8 │ │ │ │ + bicseq r7, r1, r0, asr #25 │ │ │ │ + ldrheq r7, [r1, #192] @ 0xc0 │ │ │ │ @ instruction: 0x01bb9c18 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fe618 <__cxa_atexit@plt+0x1f2fa4> │ │ │ │ @@ -511028,15 +511028,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - bicseq r7, r1, ip, lsr lr │ │ │ │ + bicseq r7, r1, r4, lsr lr │ │ │ │ @ instruction: 0x01bb69b8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov lr, r8 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -511075,15 +511075,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #88] @ 1fe870 <__cxa_atexit@plt+0x1f31fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -511099,22 +511099,22 @@ │ │ │ │ add r0, r0, #121 @ 0x79 │ │ │ │ add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bb68d0 │ │ │ │ - bicseq r7, r1, r8, lsl fp │ │ │ │ + bicseq r7, r1, r0, lsl fp │ │ │ │ @ instruction: 0x01bb9a10 │ │ │ │ @ instruction: 0xfff67444 │ │ │ │ @ instruction: 0xfff674ec │ │ │ │ - ldrheq r7, [r1, #176] @ 0xb0 │ │ │ │ - bicseq r7, r1, ip, lsr #21 │ │ │ │ - bicseq r7, r1, r8, lsl fp │ │ │ │ - bicseq r7, r1, r4, lsl fp │ │ │ │ + bicseq r7, r1, r8, lsr #23 │ │ │ │ + bicseq r7, r1, r4, lsr #21 │ │ │ │ + bicseq r7, r1, r0, lsl fp │ │ │ │ + bicseq r7, r1, ip, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fe914 <__cxa_atexit@plt+0x1f32a0> │ │ │ │ ldr r2, [pc, #136] @ 1fe930 <__cxa_atexit@plt+0x1f32bc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -511149,17 +511149,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r7, r1, r0, asr #19 │ │ │ │ - @ instruction: 0x01d17998 │ │ │ │ - bicseq r7, r1, r8, lsl #19 │ │ │ │ + ldrheq r7, [r1, #152] @ 0x98 │ │ │ │ + @ instruction: 0x01d17990 │ │ │ │ + bicseq r7, r1, r0, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fe988 <__cxa_atexit@plt+0x1f3314> │ │ │ │ @@ -511173,16 +511173,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r1, r4, lsl r9 │ │ │ │ - bicseq r7, r1, r4, lsl #18 │ │ │ │ + bicseq r7, r1, ip, lsl #18 │ │ │ │ + ldrsheq r7, [r1, #140] @ 0x8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fea24 <__cxa_atexit@plt+0x1f33b0> │ │ │ │ ldr r2, [pc, #136] @ 1fea40 <__cxa_atexit@plt+0x1f33cc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -511217,17 +511217,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrheq r7, [r1, #128] @ 0x80 │ │ │ │ - bicseq r7, r1, r8, lsl #17 │ │ │ │ - bicseq r7, r1, r8, ror r8 │ │ │ │ + bicseq r7, r1, r8, lsr #17 │ │ │ │ + bicseq r7, r1, r0, lsl #17 │ │ │ │ + bicseq r7, r1, r0, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fea98 <__cxa_atexit@plt+0x1f3424> │ │ │ │ @@ -511241,16 +511241,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r1, r4, lsl #16 │ │ │ │ - ldrsheq r7, [r1, #116] @ 0x74 │ │ │ │ + ldrsheq r7, [r1, #124] @ 0x7c │ │ │ │ + bicseq r7, r1, ip, ror #15 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1feb60 <__cxa_atexit@plt+0x1f34ec> │ │ │ │ @@ -511434,16 +511434,16 @@ │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r7, r1, ip, lsl r5 │ │ │ │ - bicseq r7, r1, r0, lsl r5 │ │ │ │ + bicseq r7, r1, r4, lsl r5 │ │ │ │ + bicseq r7, r1, r8, lsl #10 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -511470,16 +511470,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r1, r4, lsl #9 │ │ │ │ - bicseq r7, r1, r8, ror r4 │ │ │ │ + bicseq r7, r1, ip, ror r4 │ │ │ │ + bicseq r7, r1, r0, ror r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fee98 <__cxa_atexit@plt+0x1f3824> │ │ │ │ ldr lr, [pc, #68] @ 1feea0 <__cxa_atexit@plt+0x1f382c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -511497,15 +511497,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r7, r1, r8, lsl #8 │ │ │ │ + bicseq r7, r1, r0, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -511528,15 +511528,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r7, r1, ip, lsl #7 │ │ │ │ + bicseq r7, r1, r4, lsl #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -511713,15 +511713,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r7, r1, r8, lsr #1 │ │ │ │ + bicseq r7, r1, r0, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -511744,15 +511744,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r7, r1, ip, lsr #32 │ │ │ │ + bicseq r7, r1, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -511949,15 +511949,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, ip │ │ │ │ ldr r9, [pc, #56] @ 1ff5e4 <__cxa_atexit@plt+0x1f3f70> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r2 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -511976,15 +511976,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1ff620 <__cxa_atexit@plt+0x1f3fac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r1, r8, ror #24 │ │ │ │ + bicseq r6, r1, r0, ror #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ff6d8 <__cxa_atexit@plt+0x1f4064> │ │ │ │ ldr lr, [pc, #160] @ 1ff6e4 <__cxa_atexit@plt+0x1f4070> │ │ │ │ @@ -512026,15 +512026,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, r1, r0, lsl ip │ │ │ │ + bicseq r6, r1, r8, lsl #24 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -512094,15 +512094,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrsbeq r6, [r1, #160] @ 0xa0 │ │ │ │ + bicseq r6, r1, r8, asr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -512141,15 +512141,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1ff8b4 <__cxa_atexit@plt+0x1f4240> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r6, [r1, #148] @ 0x94 │ │ │ │ + bicseq r6, r1, ip, asr #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1ff96c <__cxa_atexit@plt+0x1f42f8> │ │ │ │ ldr lr, [pc, #160] @ 1ff978 <__cxa_atexit@plt+0x1f4304> │ │ │ │ @@ -512191,15 +512191,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, r1, ip, ror r9 │ │ │ │ + bicseq r6, r1, r4, ror r9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -512259,15 +512259,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r6, r1, ip, lsr r8 │ │ │ │ + bicseq r6, r1, r4, lsr r8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -512462,15 +512462,15 @@ │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ ldr r8, [pc, #384] @ 1fff34 <__cxa_atexit@plt+0x1f48c0> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str ip, [r5, #36] @ 0x24 │ │ │ │ str lr, [r5, #40] @ 0x28 │ │ │ │ add r0, r5, #28 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 1ffeb4 <__cxa_atexit@plt+0x1f4840> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #64 @ 0x40 │ │ │ │ @@ -512519,15 +512519,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldr r8, [pc, #144] @ 1fff20 <__cxa_atexit@plt+0x1f48ac> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r2, r6 │ │ │ │ b 1ffec4 <__cxa_atexit@plt+0x1f4850> │ │ │ │ @@ -512572,15 +512572,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1fff70 <__cxa_atexit@plt+0x1f48fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r1, r8, lsl r3 │ │ │ │ + bicseq r6, r1, r0, lsl r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 200028 <__cxa_atexit@plt+0x1f49b4> │ │ │ │ ldr lr, [pc, #160] @ 200034 <__cxa_atexit@plt+0x1f49c0> │ │ │ │ @@ -512622,15 +512622,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, r1, r0, asr #5 │ │ │ │ + ldrheq r6, [r1, #40] @ 0x28 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -512690,15 +512690,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r6, r1, r0, lsl #3 │ │ │ │ + bicseq r6, r1, r8, ror r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -512737,15 +512737,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 200204 <__cxa_atexit@plt+0x1f4b90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r1, r4, lsl #1 │ │ │ │ + bicseq r6, r1, ip, ror r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2002bc <__cxa_atexit@plt+0x1f4c48> │ │ │ │ ldr lr, [pc, #160] @ 2002c8 <__cxa_atexit@plt+0x1f4c54> │ │ │ │ @@ -512787,15 +512787,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, r1, ip, lsr #32 │ │ │ │ + bicseq r6, r1, r4, lsr #32 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -512855,15 +512855,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r5, r1, ip, ror #29 │ │ │ │ + bicseq r5, r1, r4, ror #29 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -513054,15 +513054,15 @@ │ │ │ │ str r5, [r6, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #348] @ 200850 <__cxa_atexit@plt+0x1f51dc> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str r9, [r5, #28] │ │ │ │ str sl, [r5, #32] │ │ │ │ add r0, r5, #20 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 2007d8 <__cxa_atexit@plt+0x1f5164> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #64 @ 0x40 │ │ │ │ @@ -513104,15 +513104,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #136] @ 20083c <__cxa_atexit@plt+0x1f51c8> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov sl, ip │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r2, r6 │ │ │ │ b 2007e8 <__cxa_atexit@plt+0x1f5174> │ │ │ │ @@ -513220,15 +513220,15 @@ │ │ │ │ add r5, r8, #24 │ │ │ │ stm r5, {r0, r2, r3} │ │ │ │ str lr, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r3, [pc, #96] @ 2009fc <__cxa_atexit@plt+0x1f5388> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ mov r8, ip │ │ │ │ @@ -513246,22 +513246,22 @@ │ │ │ │ ldr r9, [sp, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe22c │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xffffec2c │ │ │ │ @ instruction: 0xfffff248 │ │ │ │ @ instruction: 0x01bb4754 │ │ │ │ - @ instruction: 0x01d1599c │ │ │ │ + @ instruction: 0x01d15994 │ │ │ │ @ instruction: 0x01bb7894 │ │ │ │ @ instruction: 0xfff652c4 │ │ │ │ @ instruction: 0xfff6536c │ │ │ │ - bicseq r5, r1, r0, lsr sl │ │ │ │ - bicseq r5, r1, ip, lsr #18 │ │ │ │ - @ instruction: 0x01d15998 │ │ │ │ - @ instruction: 0x01d15994 │ │ │ │ + bicseq r5, r1, r8, lsr #20 │ │ │ │ + bicseq r5, r1, r4, lsr #18 │ │ │ │ + @ instruction: 0x01d15990 │ │ │ │ + bicseq r5, r1, ip, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 200aa0 <__cxa_atexit@plt+0x1f542c> │ │ │ │ ldr r2, [pc, #136] @ 200abc <__cxa_atexit@plt+0x1f5448> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -513296,17 +513296,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r5, r1, r4, lsr r8 │ │ │ │ - bicseq r5, r1, ip, lsl #16 │ │ │ │ - ldrsheq r5, [r1, #124] @ 0x7c │ │ │ │ + bicseq r5, r1, ip, lsr #16 │ │ │ │ + bicseq r5, r1, r4, lsl #16 │ │ │ │ + ldrsheq r5, [r1, #116] @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 200b14 <__cxa_atexit@plt+0x1f54a0> │ │ │ │ @@ -513320,16 +513320,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, r1, r8, lsl #15 │ │ │ │ - bicseq r5, r1, r8, ror r7 │ │ │ │ + bicseq r5, r1, r0, lsl #15 │ │ │ │ + bicseq r5, r1, r0, ror r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 200bb0 <__cxa_atexit@plt+0x1f553c> │ │ │ │ ldr r2, [pc, #136] @ 200bcc <__cxa_atexit@plt+0x1f5558> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -513364,17 +513364,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r5, r1, r4, lsr #14 │ │ │ │ - ldrsheq r5, [r1, #108] @ 0x6c │ │ │ │ - bicseq r5, r1, ip, ror #13 │ │ │ │ + bicseq r5, r1, ip, lsl r7 │ │ │ │ + ldrsheq r5, [r1, #100] @ 0x64 │ │ │ │ + bicseq r5, r1, r4, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 200c24 <__cxa_atexit@plt+0x1f55b0> │ │ │ │ @@ -513388,16 +513388,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, r1, r8, ror r6 │ │ │ │ - bicseq r5, r1, r8, ror #12 │ │ │ │ + bicseq r5, r1, r0, ror r6 │ │ │ │ + bicseq r5, r1, r0, ror #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 200c90 <__cxa_atexit@plt+0x1f561c> │ │ │ │ ldr lr, [pc, #68] @ 200c98 <__cxa_atexit@plt+0x1f5624> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -513415,15 +513415,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r5, r1, r0, lsl r6 │ │ │ │ + bicseq r5, r1, r8, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -513530,19 +513530,19 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ b 200e58 <__cxa_atexit@plt+0x1f57e4> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - ldrsbeq r5, [r1, #76] @ 0x4c │ │ │ │ - bicseq r5, r1, r8, asr r4 │ │ │ │ + ldrsbeq r5, [r1, #68] @ 0x44 │ │ │ │ + bicseq r5, r1, r0, asr r4 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - bicseq r5, r1, r8, lsr #10 │ │ │ │ - bicseq r5, r1, r4, lsr #9 │ │ │ │ + bicseq r5, r1, r0, lsr #10 │ │ │ │ + @ instruction: 0x01d1549c │ │ │ │ @ instruction: 0x01bb4288 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -513634,16 +513634,16 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0x01bb68f8 │ │ │ │ @ instruction: 0x01bb4134 │ │ │ │ @ instruction: 0x01bb7290 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - bicseq r5, r1, r4, lsr #6 │ │ │ │ - bicseq r5, r1, ip, lsl #7 │ │ │ │ + bicseq r5, r1, ip, lsl r3 │ │ │ │ + bicseq r5, r1, r4, lsl #7 │ │ │ │ @ instruction: 0xfff64888 │ │ │ │ @ instruction: 0x01bb69a0 │ │ │ │ ldrsheq r4, [fp, r0]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -513714,46 +513714,46 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0x01bb7148 │ │ │ │ - bicseq r5, r1, r4, ror r1 │ │ │ │ + bicseq r5, r1, ip, ror #2 │ │ │ │ @ instruction: 0x01bb7138 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 201184 <__cxa_atexit@plt+0x1f5b10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 201188 <__cxa_atexit@plt+0x1f5b14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r1, r8, ror r1 │ │ │ │ - bicseq r5, r1, r4, ror r1 │ │ │ │ + bicseq r5, r1, r0, ror r1 │ │ │ │ + bicseq r5, r1, ip, ror #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2011bc <__cxa_atexit@plt+0x1f5b48> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2011c4 <__cxa_atexit@plt+0x1f5b50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r1, r4, asr #1 │ │ │ │ + ldrheq r5, [r1, #12] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 20127c <__cxa_atexit@plt+0x1f5c08> │ │ │ │ ldr lr, [pc, #160] @ 201288 <__cxa_atexit@plt+0x1f5c14> │ │ │ │ @@ -513795,15 +513795,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r5, r1, ip, rrx │ │ │ │ + bicseq r5, r1, r4, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -513863,15 +513863,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r4, r1, ip, lsr #30 │ │ │ │ + bicseq r4, r1, r4, lsr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -513910,15 +513910,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 201458 <__cxa_atexit@plt+0x1f5de4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r1, r0, lsr lr │ │ │ │ + bicseq r4, r1, r8, lsr #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 201510 <__cxa_atexit@plt+0x1f5e9c> │ │ │ │ ldr lr, [pc, #160] @ 20151c <__cxa_atexit@plt+0x1f5ea8> │ │ │ │ @@ -513960,15 +513960,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq r4, [r1, #216] @ 0xd8 │ │ │ │ + ldrsbeq r4, [r1, #208] @ 0xd0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -514028,15 +514028,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01d14c98 │ │ │ │ + @ instruction: 0x01d14c90 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -514456,30 +514456,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1d6748 <__cxa_atexit@plt+0x1cb0d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r1, ip, lsr #11 │ │ │ │ + bicseq r4, r1, r4, lsr #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 201d14 <__cxa_atexit@plt+0x1f66a0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 201d1c <__cxa_atexit@plt+0x1f66a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r1, ip, ror #10 │ │ │ │ + bicseq r4, r1, r4, ror #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 201dd4 <__cxa_atexit@plt+0x1f6760> │ │ │ │ ldr lr, [pc, #160] @ 201de0 <__cxa_atexit@plt+0x1f676c> │ │ │ │ @@ -514521,15 +514521,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r4, r1, r4, lsl r5 │ │ │ │ + bicseq r4, r1, ip, lsl #10 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -514589,15 +514589,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrsbeq r4, [r1, #52] @ 0x34 │ │ │ │ + bicseq r4, r1, ip, asr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -514636,15 +514636,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 201fb0 <__cxa_atexit@plt+0x1f693c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r4, [r1, #40] @ 0x28 │ │ │ │ + ldrsbeq r4, [r1, #32] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 202068 <__cxa_atexit@plt+0x1f69f4> │ │ │ │ ldr lr, [pc, #160] @ 202074 <__cxa_atexit@plt+0x1f6a00> │ │ │ │ @@ -514686,15 +514686,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r4, r1, r0, lsl #5 │ │ │ │ + bicseq r4, r1, r8, ror r2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -514754,15 +514754,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r4, r1, r0, asr #2 │ │ │ │ + bicseq r4, r1, r8, lsr r1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -514804,15 +514804,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1d6748 <__cxa_atexit@plt+0x1cb0d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r1, ip, lsr r0 │ │ │ │ + bicseq r4, r1, r4, lsr r0 │ │ │ │ @ instruction: 0x01bb5fd0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2022f4 <__cxa_atexit@plt+0x1f6c80> │ │ │ │ @@ -514968,30 +514968,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1d6748 <__cxa_atexit@plt+0x1cb0d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r1, ip, lsr #27 │ │ │ │ + bicseq r3, r1, r4, lsr #27 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 202514 <__cxa_atexit@plt+0x1f6ea0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 20251c <__cxa_atexit@plt+0x1f6ea8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r1, ip, ror #26 │ │ │ │ + bicseq r3, r1, r4, ror #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2025d4 <__cxa_atexit@plt+0x1f6f60> │ │ │ │ ldr lr, [pc, #160] @ 2025e0 <__cxa_atexit@plt+0x1f6f6c> │ │ │ │ @@ -515033,15 +515033,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r3, r1, r4, lsl sp │ │ │ │ + bicseq r3, r1, ip, lsl #26 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -515101,15 +515101,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrsbeq r3, [r1, #180] @ 0xb4 │ │ │ │ + bicseq r3, r1, ip, asr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -515148,15 +515148,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2027b0 <__cxa_atexit@plt+0x1f713c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r3, [r1, #168] @ 0xa8 │ │ │ │ + ldrsbeq r3, [r1, #160] @ 0xa0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 202868 <__cxa_atexit@plt+0x1f71f4> │ │ │ │ ldr lr, [pc, #160] @ 202874 <__cxa_atexit@plt+0x1f7200> │ │ │ │ @@ -515198,15 +515198,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r3, r1, r0, lsl #21 │ │ │ │ + bicseq r3, r1, r8, ror sl │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -515266,15 +515266,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r3, r1, r0, asr #18 │ │ │ │ + bicseq r3, r1, r8, lsr r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -515316,15 +515316,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1d6748 <__cxa_atexit@plt+0x1cb0d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r1, ip, lsr r8 │ │ │ │ + bicseq r3, r1, r4, lsr r8 │ │ │ │ @ instruction: 0x01bb57d0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 202aec <__cxa_atexit@plt+0x1f7478> │ │ │ │ @@ -515480,15 +515480,15 @@ │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ add lr, r2, #20 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ sub sl, r6, #5 │ │ │ │ ldr r8, [pc, #44] @ 202d08 <__cxa_atexit@plt+0x1f7694> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, ip │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ ldr r7, [pc, #32] @ 202d0c <__cxa_atexit@plt+0x1f7698> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @@ -515555,27 +515555,27 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 202e14 <__cxa_atexit@plt+0x1f77a0> │ │ │ │ ldr r3, [pc, #24] @ 202e20 <__cxa_atexit@plt+0x1f77ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0x01bb546c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 202e44 <__cxa_atexit@plt+0x1f77d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ vmov s0, r7 │ │ │ │ vcvt.f64.s32 d0, s0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ vldr d1, [r5, #-8] │ │ │ │ @@ -515609,15 +515609,15 @@ │ │ │ │ b 202d20 <__cxa_atexit@plt+0x1f76ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - bicseq r3, r1, ip, asr #7 │ │ │ │ + bicseq r3, r1, r4, asr #7 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01bb53ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 202f10 <__cxa_atexit@plt+0x1f789c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -515640,15 +515640,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 202f68 <__cxa_atexit@plt+0x1f78f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f8c <__cxa_atexit@plt+0x1bbc918> │ │ │ │ - bicseq r3, r1, r0, lsl r7 │ │ │ │ + bicseq r3, r1, r8, lsl #14 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0x01bb532c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -515691,15 +515691,15 @@ │ │ │ │ b 202d20 <__cxa_atexit@plt+0x1f76ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - bicseq r3, r1, r4, lsl #5 │ │ │ │ + bicseq r3, r1, ip, ror r2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01bb5264 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 203058 <__cxa_atexit@plt+0x1f79e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -515722,15 +515722,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2030b0 <__cxa_atexit@plt+0x1f7a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f8c <__cxa_atexit@plt+0x1bbc918> │ │ │ │ - bicseq r3, r1, r8, asr #11 │ │ │ │ + bicseq r3, r1, r0, asr #11 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0x01bb51e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -515774,15 +515774,15 @@ │ │ │ │ ldr r0, [pc, #68] @ 2031ac <__cxa_atexit@plt+0x1f7b38> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #12] │ │ │ │ str r9, [r2, #16] │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, lr │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r6, r2 │ │ │ │ b 203190 <__cxa_atexit@plt+0x1f7b1c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2031a0 <__cxa_atexit@plt+0x1f7b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -515802,15 +515802,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 203208 <__cxa_atexit@plt+0x1f7b94> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 20320c <__cxa_atexit@plt+0x1f7b98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bb14dc │ │ │ │ ldrsbeq r5, [fp, r0]! │ │ │ │ @@ -515857,15 +515857,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #88] @ 20332c <__cxa_atexit@plt+0x1f7cb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -515881,22 +515881,22 @@ │ │ │ │ add r0, r0, #113 @ 0x71 │ │ │ │ add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bb1e14 │ │ │ │ - bicseq r3, r1, ip, asr r0 │ │ │ │ + bicseq r3, r1, r4, asr r0 │ │ │ │ @ instruction: 0x01bb4ffc │ │ │ │ @ instruction: 0xfff62988 │ │ │ │ @ instruction: 0xfff62a30 │ │ │ │ - ldrsheq r3, [r1, #4] │ │ │ │ - ldrsheq r2, [r1, #240] @ 0xf0 │ │ │ │ - bicseq r3, r1, ip, asr r0 │ │ │ │ - bicseq r3, r1, r8, asr r0 │ │ │ │ + bicseq r3, r1, ip, ror #1 │ │ │ │ + bicseq r2, r1, r8, ror #31 │ │ │ │ + bicseq r3, r1, r4, asr r0 │ │ │ │ + bicseq r3, r1, r0, asr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 203424 <__cxa_atexit@plt+0x1f7db0> │ │ │ │ @@ -516065,15 +516065,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20360c <__cxa_atexit@plt+0x1f7f98> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f8c <__cxa_atexit@plt+0x1bbc918> │ │ │ │ - bicseq r3, r1, ip, rrx │ │ │ │ + bicseq r3, r1, r4, rrx │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 203d00 <__cxa_atexit@plt+0x1f868c> │ │ │ │ @ instruction: 0x01bb1144 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -516107,29 +516107,29 @@ │ │ │ │ tst r3, #3 │ │ │ │ beq 2036cc <__cxa_atexit@plt+0x1f8058> │ │ │ │ ldr r7, [pc, #80] @ 2036f4 <__cxa_atexit@plt+0x1f8080> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - bicseq r2, r1, r0, lsr #24 │ │ │ │ + bicseq r2, r1, r8, lsl ip │ │ │ │ @ instruction: 0x01bb1020 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0x01bb1064 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -516149,30 +516149,30 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 203764 <__cxa_atexit@plt+0x1f80f0> │ │ │ │ ldr r3, [pc, #36] @ 203774 <__cxa_atexit@plt+0x1f8100> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bb0f78 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01bb0fe4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 203798 <__cxa_atexit@plt+0x1f8124> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01bb0fc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -516188,15 +516188,15 @@ │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01d12b90 │ │ │ │ + bicseq r2, r1, r8, lsl #23 │ │ │ │ @ instruction: 0x01bb0f64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 20381c <__cxa_atexit@plt+0x1f81a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -516224,15 +516224,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 20389c <__cxa_atexit@plt+0x1f8228> │ │ │ │ ldr r3, [pc, #48] @ 2038ac <__cxa_atexit@plt+0x1f8238> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -516257,15 +516257,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 203914 <__cxa_atexit@plt+0x1f82a0> │ │ │ │ ldr r3, [pc, #32] @ 203920 <__cxa_atexit@plt+0x1f82ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0x01bb0e34 │ │ │ │ @@ -516325,29 +516325,29 @@ │ │ │ │ tst r3, #3 │ │ │ │ beq 203a34 <__cxa_atexit@plt+0x1f83c0> │ │ │ │ ldr r7, [pc, #80] @ 203a5c <__cxa_atexit@plt+0x1f83e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldrheq r2, [r1, #136] @ 0x88 │ │ │ │ + ldrheq r2, [r1, #128] @ 0x80 │ │ │ │ @ instruction: 0x01bb0cb8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0x01bb0cfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -516367,30 +516367,30 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 203acc <__cxa_atexit@plt+0x1f8458> │ │ │ │ ldr r3, [pc, #36] @ 203adc <__cxa_atexit@plt+0x1f8468> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bb0c10 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01bb0c7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 203b00 <__cxa_atexit@plt+0x1f848c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01bb0c58 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -516406,15 +516406,15 @@ │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r2, r1, r8, lsr #16 │ │ │ │ + bicseq r2, r1, r0, lsr #16 │ │ │ │ @ instruction: 0x01bb0bfc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 203b84 <__cxa_atexit@plt+0x1f8510> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -516442,15 +516442,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 203c04 <__cxa_atexit@plt+0x1f8590> │ │ │ │ ldr r3, [pc, #48] @ 203c14 <__cxa_atexit@plt+0x1f85a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -516475,15 +516475,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 203c7c <__cxa_atexit@plt+0x1f8608> │ │ │ │ ldr r3, [pc, #32] @ 203c88 <__cxa_atexit@plt+0x1f8614> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 143fdf8 <__cxa_atexit@plt+0x1434784> │ │ │ │ + b 143fdf4 <__cxa_atexit@plt+0x1434780> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0x01bb0acc │ │ │ │ @@ -516535,15 +516535,15 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ sub r3, r6, #7 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r7, [pc, #32] @ 203d8c <__cxa_atexit@plt+0x1f8718> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -516579,15 +516579,15 @@ │ │ │ │ str sl, [r2, #16] │ │ │ │ str r3, [r2, #20] │ │ │ │ str r9, [r2, #24] │ │ │ │ sub r0, r6, #19 │ │ │ │ str r0, [r5], #-4 │ │ │ │ sub sl, r6, #7 │ │ │ │ mov r9, lr │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r7, [pc, #80] @ 203e6c <__cxa_atexit@plt+0x1f87f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #44] @ 203e60 <__cxa_atexit@plt+0x1f87ec> │ │ │ │ @@ -516639,15 +516639,15 @@ │ │ │ │ str sl, [r2, #16] │ │ │ │ str r3, [r2, #20] │ │ │ │ str r9, [r2, #24] │ │ │ │ sub r0, r6, #19 │ │ │ │ str r0, [r5], #-4 │ │ │ │ sub sl, r6, #7 │ │ │ │ mov r9, lr │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r7, [pc, #80] @ 203f5c <__cxa_atexit@plt+0x1f88e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #44] @ 203f50 <__cxa_atexit@plt+0x1f88dc> │ │ │ │ @@ -516710,15 +516710,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f8c <__cxa_atexit@plt+0x1bbc918> │ │ │ │ - bicseq r2, r1, ip, asr #12 │ │ │ │ + bicseq r2, r1, r4, asr #12 │ │ │ │ @ instruction: 0x01bb42bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 204074 <__cxa_atexit@plt+0x1f8a00> │ │ │ │ @@ -516738,15 +516738,15 @@ │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r1, r8, lsr #4 │ │ │ │ + bicseq r2, r1, r0, lsr #4 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0x01bb4244 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -516790,15 +516790,15 @@ │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r1, r8, asr r1 │ │ │ │ + bicseq r2, r1, r0, asr r1 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0x01bb4174 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -516870,15 +516870,15 @@ │ │ │ │ str r0, [r6, #44] @ 0x2c │ │ │ │ str lr, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ str ip, [r6, #56] @ 0x38 │ │ │ │ sub sl, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ ldm sp, {r9, fp} │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r3, r6 │ │ │ │ b 2042b0 <__cxa_atexit@plt+0x1f8c3c> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #104] @ 204320 <__cxa_atexit@plt+0x1f8cac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -516922,15 +516922,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 20436c <__cxa_atexit@plt+0x1f8cf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r1, ip, lsl pc │ │ │ │ + bicseq r1, r1, r4, lsl pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 204424 <__cxa_atexit@plt+0x1f8db0> │ │ │ │ ldr lr, [pc, #160] @ 204430 <__cxa_atexit@plt+0x1f8dbc> │ │ │ │ @@ -516972,15 +516972,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r1, r1, r4, asr #29 │ │ │ │ + ldrheq r1, [r1, #236] @ 0xec │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -517040,15 +517040,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r1, r1, r4, lsl #27 │ │ │ │ + bicseq r1, r1, ip, ror sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -517087,15 +517087,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 204600 <__cxa_atexit@plt+0x1f8f8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r1, r8, lsl #25 │ │ │ │ + bicseq r1, r1, r0, lsl #25 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2046b8 <__cxa_atexit@plt+0x1f9044> │ │ │ │ ldr lr, [pc, #160] @ 2046c4 <__cxa_atexit@plt+0x1f9050> │ │ │ │ @@ -517137,15 +517137,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r1, r1, r0, lsr ip │ │ │ │ + bicseq r1, r1, r8, lsr #24 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -517205,15 +517205,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrsheq r1, [r1, #160] @ 0xa0 │ │ │ │ + bicseq r1, r1, r8, ror #21 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -517329,15 +517329,15 @@ │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ mov fp, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - bicseq r1, r1, r4, ror #18 │ │ │ │ + bicseq r1, r1, ip, asr r9 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01bb3958 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -517427,15 +517427,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 204b50 <__cxa_atexit@plt+0x1f94dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r1, r8, lsr r7 │ │ │ │ + bicseq r1, r1, r0, lsr r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 204c08 <__cxa_atexit@plt+0x1f9594> │ │ │ │ ldr lr, [pc, #160] @ 204c14 <__cxa_atexit@plt+0x1f95a0> │ │ │ │ @@ -517477,15 +517477,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r1, r1, r0, ror #13 │ │ │ │ + ldrsbeq r1, [r1, #104] @ 0x68 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -517545,15 +517545,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r1, r1, r0, lsr #11 │ │ │ │ + @ instruction: 0x01d11598 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -517592,15 +517592,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 204de4 <__cxa_atexit@plt+0x1f9770> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r1, r4, lsr #9 │ │ │ │ + @ instruction: 0x01d1149c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 204e9c <__cxa_atexit@plt+0x1f9828> │ │ │ │ ldr lr, [pc, #160] @ 204ea8 <__cxa_atexit@plt+0x1f9834> │ │ │ │ @@ -517642,15 +517642,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r1, r1, ip, asr #8 │ │ │ │ + bicseq r1, r1, r4, asr #8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -517710,15 +517710,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r1, r1, ip, lsl #6 │ │ │ │ + bicseq r1, r1, r4, lsl #6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -517847,15 +517847,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ mov fp, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r1, r1, ip, ror r1 │ │ │ │ + bicseq r1, r1, r4, ror r1 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01bb313c │ │ │ │ andeq r3, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ @@ -518084,28 +518084,28 @@ │ │ │ │ ldr r7, [pc, #24] @ 205598 <__cxa_atexit@plt+0x1f9f24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ mov sl, lr │ │ │ │ b 20505c <__cxa_atexit@plt+0x1f99e8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r0, r1, r4, ror lr │ │ │ │ - bicseq r0, r1, r8, lsl lr │ │ │ │ + bicseq r0, r1, ip, ror #28 │ │ │ │ + bicseq r0, r1, r0, lsl lr │ │ │ │ @ instruction: 0x01bb2d90 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r3, [pc, #20] @ 2055c8 <__cxa_atexit@plt+0x1f9f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ b 20505c <__cxa_atexit@plt+0x1f99e8> │ │ │ │ - bicseq r0, r1, r4, ror #27 │ │ │ │ + ldrsbeq r0, [r1, #220] @ 0xdc │ │ │ │ @ instruction: 0x01bb2d60 │ │ │ │ andeq r1, r1, ip, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ cmp r2, #2 │ │ │ │ beq 20562c <__cxa_atexit@plt+0x1f9fb8> │ │ │ │ @@ -518131,17 +518131,17 @@ │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ str r7, [r5, #48]! @ 0x30 │ │ │ │ ldr r7, [pc, #20] @ 205658 <__cxa_atexit@plt+0x1f9fe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 20505c <__cxa_atexit@plt+0x1f99e8> │ │ │ │ - bicseq r0, r1, r4, ror #24 │ │ │ │ - bicseq r0, r1, r8, ror ip │ │ │ │ - bicseq r0, r1, r4, asr sp │ │ │ │ + bicseq r0, r1, ip, asr ip │ │ │ │ + bicseq r0, r1, r0, ror ip │ │ │ │ + bicseq r0, r1, ip, asr #26 │ │ │ │ @ instruction: 0x01bb2cd0 │ │ │ │ andeq r1, r1, ip, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2056bc <__cxa_atexit@plt+0x1fa048> │ │ │ │ @@ -518167,17 +518167,17 @@ │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ str r7, [r5, #48]! @ 0x30 │ │ │ │ ldr r7, [pc, #20] @ 2056e8 <__cxa_atexit@plt+0x1fa074> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 20505c <__cxa_atexit@plt+0x1f99e8> │ │ │ │ - ldrsbeq r0, [r1, #180] @ 0xb4 │ │ │ │ - bicseq r0, r1, r8, ror #23 │ │ │ │ - bicseq r0, r1, r4, asr #25 │ │ │ │ + bicseq r0, r1, ip, asr #23 │ │ │ │ + bicseq r0, r1, r0, ror #23 │ │ │ │ + ldrheq r0, [r1, #204] @ 0xcc │ │ │ │ @ instruction: 0x01bb2c54 │ │ │ │ andeq r2, r0, r9, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 205780 <__cxa_atexit@plt+0x1fa10c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -518215,33 +518215,33 @@ │ │ │ │ ldr r3, [pc, #24] @ 2057a4 <__cxa_atexit@plt+0x1fa130> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ b 20505c <__cxa_atexit@plt+0x1f99e8> │ │ │ │ - ldrsheq r0, [r1, #172] @ 0xac │ │ │ │ - bicseq r0, r1, ip, lsl #24 │ │ │ │ + ldrsheq r0, [r1, #164] @ 0xa4 │ │ │ │ + bicseq r0, r1, r4, lsl #24 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0x01bafa1c │ │ │ │ @ instruction: 0x01bafa10 │ │ │ │ - bicseq r0, r1, ip, asr fp │ │ │ │ - bicseq r0, r1, ip, ror #24 │ │ │ │ + bicseq r0, r1, r4, asr fp │ │ │ │ + bicseq r0, r1, r4, ror #24 │ │ │ │ @ instruction: 0x01bb2b70 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r3, [pc, #20] @ 2057e8 <__cxa_atexit@plt+0x1fa174> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ b 20505c <__cxa_atexit@plt+0x1f99e8> │ │ │ │ - bicseq r0, r1, r4, asr #23 │ │ │ │ + ldrheq r0, [r1, #188] @ 0xbc │ │ │ │ @ instruction: 0x01bb2b40 │ │ │ │ andeq r2, r0, r9, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ mov r3, #24 │ │ │ │ cmp r2, #2 │ │ │ │ beq 20584c <__cxa_atexit@plt+0x1fa1d8> │ │ │ │ @@ -518267,17 +518267,17 @@ │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str r7, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [pc, #20] @ 205878 <__cxa_atexit@plt+0x1fa204> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 20505c <__cxa_atexit@plt+0x1f99e8> │ │ │ │ - bicseq r0, r1, r4, asr #20 │ │ │ │ - bicseq r0, r1, r8, asr sl │ │ │ │ - bicseq r0, r1, r4, lsr fp │ │ │ │ + bicseq r0, r1, ip, lsr sl │ │ │ │ + bicseq r0, r1, r0, asr sl │ │ │ │ + bicseq r0, r1, ip, lsr #22 │ │ │ │ @ instruction: 0x01bb2ab0 │ │ │ │ andeq r2, r0, r9, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ mov r3, #24 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2058dc <__cxa_atexit@plt+0x1fa268> │ │ │ │ @@ -518303,17 +518303,17 @@ │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str r7, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [pc, #20] @ 205908 <__cxa_atexit@plt+0x1fa294> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 20505c <__cxa_atexit@plt+0x1f99e8> │ │ │ │ - ldrheq r0, [r1, #148] @ 0x94 │ │ │ │ - bicseq r0, r1, r8, asr #19 │ │ │ │ - bicseq r0, r1, r4, lsr #21 │ │ │ │ + bicseq r0, r1, ip, lsr #19 │ │ │ │ + bicseq r0, r1, r0, asr #19 │ │ │ │ + @ instruction: 0x01d10a9c │ │ │ │ @ instruction: 0x01bb2a1c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 205954 <__cxa_atexit@plt+0x1fa2e0> │ │ │ │ @@ -518363,15 +518363,15 @@ │ │ │ │ beq 205a10 <__cxa_atexit@plt+0x1fa39c> │ │ │ │ ldr r2, [pc, #72] @ 205a28 <__cxa_atexit@plt+0x1fa3b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -518404,15 +518404,15 @@ │ │ │ │ beq 205aa8 <__cxa_atexit@plt+0x1fa434> │ │ │ │ ldr r3, [pc, #56] @ 205abc <__cxa_atexit@plt+0x1fa448> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -518434,30 +518434,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 205b1c <__cxa_atexit@plt+0x1fa4a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01bb280c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 205b4c <__cxa_atexit@plt+0x1fa4d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01bb27dc │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #96] @ 205bc8 <__cxa_atexit@plt+0x1fa554> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -518548,15 +518548,15 @@ │ │ │ │ stm r1, {r9, ip, lr} │ │ │ │ str fp, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #52] @ 205d00 <__cxa_atexit@plt+0x1fa68c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -518692,15 +518692,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ ldr r8, [pc, #80] @ 205f54 <__cxa_atexit@plt+0x1fa8e0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #76] @ 205f58 <__cxa_atexit@plt+0x1fa8e4> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 205f28 <__cxa_atexit@plt+0x1fa8b4> │ │ │ │ mov r7, #68 @ 0x44 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 205f3c <__cxa_atexit@plt+0x1fa8c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -518724,15 +518724,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 205f94 <__cxa_atexit@plt+0x1fa920> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r0, [r1, #36] @ 0x24 │ │ │ │ + bicseq r0, r1, ip, ror #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 20604c <__cxa_atexit@plt+0x1fa9d8> │ │ │ │ ldr lr, [pc, #160] @ 206058 <__cxa_atexit@plt+0x1fa9e4> │ │ │ │ @@ -518774,15 +518774,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01d1029c │ │ │ │ + @ instruction: 0x01d10294 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -518842,15 +518842,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r0, r1, ip, asr r1 │ │ │ │ + bicseq r0, r1, r4, asr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -518889,15 +518889,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 206228 <__cxa_atexit@plt+0x1fabb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r1, r0, rrx │ │ │ │ + bicseq r0, r1, r8, asr r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2062e0 <__cxa_atexit@plt+0x1fac6c> │ │ │ │ ldr lr, [pc, #160] @ 2062ec <__cxa_atexit@plt+0x1fac78> │ │ │ │ @@ -518939,15 +518939,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r0, r1, r8 │ │ │ │ + bicseq r0, r1, r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -519007,15 +519007,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq pc, r0, r8, asr #29 │ │ │ │ + bicseq pc, r0, r0, asr #29 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -519209,15 +519209,15 @@ │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r9, [pc, #416] @ 2068c4 <__cxa_atexit@plt+0x1fb250> │ │ │ │ add r9, pc, r9 │ │ │ │ mov fp, r1 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str fp, [r5, #24] │ │ │ │ str sl, [r5, #28] │ │ │ │ add r3, r5, #16 │ │ │ │ cmp lr, r3 │ │ │ │ bhi 206824 <__cxa_atexit@plt+0x1fb1b0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #68 @ 0x44 │ │ │ │ @@ -519266,15 +519266,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ ldr r8, [pc, #168] @ 2068a4 <__cxa_atexit@plt+0x1fb230> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #164] @ 2068a8 <__cxa_atexit@plt+0x1fb234> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r1 │ │ │ │ mov fp, ip │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r2, r6 │ │ │ │ b 206834 <__cxa_atexit@plt+0x1fb1c0> │ │ │ │ @@ -519386,15 +519386,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 176661c <__cxa_atexit@plt+0x175afa8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - bicseq pc, r0, r8, lsr #17 │ │ │ │ + bicseq pc, r0, r0, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 206a28 <__cxa_atexit@plt+0x1fb3b4> │ │ │ │ @@ -519404,15 +519404,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f8c <__cxa_atexit@plt+0x1bbc918> │ │ │ │ - bicseq pc, r0, r4, lsr ip @ │ │ │ │ + bicseq pc, r0, ip, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 206af8 <__cxa_atexit@plt+0x1fb484> │ │ │ │ ldr r1, [pc, #192] @ 206b14 <__cxa_atexit@plt+0x1fb4a0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -519461,17 +519461,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - bicseq pc, r0, r8, lsl #16 │ │ │ │ + bicseq pc, r0, r0, lsl #16 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - bicseq pc, r0, r8, lsl #23 │ │ │ │ + bicseq pc, r0, r0, lsl #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #120] @ 206bb4 <__cxa_atexit@plt+0x1fb540> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -519501,15 +519501,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrsbeq pc, [r0, #160] @ 0xa0 @ │ │ │ │ + bicseq pc, r0, r8, asr #21 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 206c04 <__cxa_atexit@plt+0x1fb590> │ │ │ │ @@ -519523,15 +519523,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r0, r8, asr sl @ │ │ │ │ + bicseq pc, r0, r0, asr sl @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 206cd4 <__cxa_atexit@plt+0x1fb660> │ │ │ │ ldr r1, [pc, #192] @ 206cf0 <__cxa_atexit@plt+0x1fb67c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -519580,17 +519580,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - bicseq pc, r0, ip, lsr #12 │ │ │ │ + bicseq pc, r0, r4, lsr #12 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - bicseq pc, r0, ip, lsr #19 │ │ │ │ + bicseq pc, r0, r4, lsr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #120] @ 206d90 <__cxa_atexit@plt+0x1fb71c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -519620,15 +519620,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrsheq pc, [r0, #132] @ 0x84 @ │ │ │ │ + bicseq pc, r0, ip, ror #17 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 206de0 <__cxa_atexit@plt+0x1fb76c> │ │ │ │ @@ -519642,15 +519642,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r0, ip, ror r8 @ │ │ │ │ + bicseq pc, r0, r4, ror r8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 206eb0 <__cxa_atexit@plt+0x1fb83c> │ │ │ │ ldr r1, [pc, #192] @ 206ecc <__cxa_atexit@plt+0x1fb858> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -519699,17 +519699,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - bicseq pc, r0, r0, asr r4 @ │ │ │ │ + bicseq pc, r0, r8, asr #8 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - ldrsbeq pc, [r0, #112] @ 0x70 @ │ │ │ │ + bicseq pc, r0, r8, asr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #120] @ 206f6c <__cxa_atexit@plt+0x1fb8f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -519739,15 +519739,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - bicseq pc, r0, r8, lsl r7 @ │ │ │ │ + bicseq pc, r0, r0, lsl r7 @ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 206fbc <__cxa_atexit@plt+0x1fb948> │ │ │ │ @@ -519761,15 +519761,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r0, r0, lsr #13 │ │ │ │ + @ instruction: 0x01d0f698 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20708c <__cxa_atexit@plt+0x1fba18> │ │ │ │ ldr r1, [pc, #192] @ 2070a8 <__cxa_atexit@plt+0x1fba34> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -519818,17 +519818,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - bicseq pc, r0, r4, ror r2 @ │ │ │ │ + bicseq pc, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - ldrsheq pc, [r0, #84] @ 0x54 @ │ │ │ │ + bicseq pc, r0, ip, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #120] @ 207148 <__cxa_atexit@plt+0x1fbad4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -519858,15 +519858,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - bicseq pc, r0, ip, lsr r5 @ │ │ │ │ + bicseq pc, r0, r4, lsr r5 @ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 207198 <__cxa_atexit@plt+0x1fbb24> │ │ │ │ @@ -519880,15 +519880,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq pc, r0, r4, asr #9 │ │ │ │ + ldrheq pc, [r0, #76] @ 0x4c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 207244 <__cxa_atexit@plt+0x1fbbd0> │ │ │ │ ldr lr, [pc, #132] @ 20724c <__cxa_atexit@plt+0x1fbbd8> │ │ │ │ @@ -520015,21 +520015,21 @@ │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r7, #16 │ │ │ │ b 2073b4 <__cxa_atexit@plt+0x1fbd40> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r0, r8, lsl pc │ │ │ │ bicseq lr, r0, r0, lsl pc │ │ │ │ + bicseq lr, r0, r8, lsl #30 │ │ │ │ @ instruction: 0xfffff6a4 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ - bicseq lr, r0, r8, asr #30 │ │ │ │ bicseq lr, r0, r0, asr #30 │ │ │ │ + bicseq lr, r0, r8, lsr pc │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 207468 <__cxa_atexit@plt+0x1fbdf4> │ │ │ │ ldr r2, [pc, #136] @ 207484 <__cxa_atexit@plt+0x1fbe10> │ │ │ │ @@ -520065,17 +520065,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq lr, r0, ip, ror #28 │ │ │ │ - bicseq lr, r0, r4, asr #28 │ │ │ │ - bicseq lr, r0, r4, lsr lr │ │ │ │ + bicseq lr, r0, r4, ror #28 │ │ │ │ + bicseq lr, r0, ip, lsr lr │ │ │ │ + bicseq lr, r0, ip, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2074dc <__cxa_atexit@plt+0x1fbe68> │ │ │ │ @@ -520089,16 +520089,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r0, r0, asr #27 │ │ │ │ - ldrheq lr, [r0, #208] @ 0xd0 │ │ │ │ + ldrheq lr, [r0, #216] @ 0xd8 │ │ │ │ + bicseq lr, r0, r8, lsr #27 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20757c <__cxa_atexit@plt+0x1fbf08> │ │ │ │ ldr lr, [pc, #120] @ 207584 <__cxa_atexit@plt+0x1fbf10> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -520129,15 +520129,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - bicseq lr, r0, r0, asr sp │ │ │ │ + bicseq lr, r0, r8, asr #26 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #32] @ 2075c8 <__cxa_atexit@plt+0x1fbf54> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -520185,15 +520185,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - bicseq pc, r0, ip, lsl r0 @ │ │ │ │ + bicseq pc, r0, r4, lsl r0 @ │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2076bc <__cxa_atexit@plt+0x1fc048> │ │ │ │ @@ -520209,15 +520209,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r0, r0, lsr #31 │ │ │ │ + @ instruction: 0x01d0ef98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 207724 <__cxa_atexit@plt+0x1fc0b0> │ │ │ │ ldr lr, [pc, #68] @ 20772c <__cxa_atexit@plt+0x1fc0b8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -520235,15 +520235,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq lr, r0, ip, ror fp │ │ │ │ + bicseq lr, r0, r4, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -520279,15 +520279,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrsheq lr, [r0, #168] @ 0xa8 │ │ │ │ + ldrsheq lr, [r0, #160] @ 0xa0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #32] @ 207820 <__cxa_atexit@plt+0x1fc1ac> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -520335,15 +520335,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - bicseq lr, r0, r4, asr #27 │ │ │ │ + ldrheq lr, [r0, #220] @ 0xdc │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 207914 <__cxa_atexit@plt+0x1fc2a0> │ │ │ │ @@ -520359,15 +520359,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r0, r8, asr #26 │ │ │ │ + bicseq lr, r0, r0, asr #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2079a4 <__cxa_atexit@plt+0x1fc330> │ │ │ │ ldr r3, [pc, #104] @ 2079ac <__cxa_atexit@plt+0x1fc338> │ │ │ │ @@ -520667,15 +520667,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r0, r4, lsr #11 │ │ │ │ + @ instruction: 0x01d0e59c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -520686,15 +520686,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r0, r8, asr r5 │ │ │ │ + bicseq lr, r0, r0, asr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 207f00 <__cxa_atexit@plt+0x1fc88c> │ │ │ │ ldr r1, [pc, #192] @ 207f1c <__cxa_atexit@plt+0x1fc8a8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -520743,17 +520743,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - bicseq lr, r0, r0, lsl #8 │ │ │ │ + ldrsheq lr, [r0, #56] @ 0x38 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - bicseq lr, r0, r0, lsl #15 │ │ │ │ + bicseq lr, r0, r8, ror r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldr r3, [pc, #120] @ 207fbc <__cxa_atexit@plt+0x1fc948> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -520783,15 +520783,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - bicseq lr, r0, r8, asr #13 │ │ │ │ + bicseq lr, r0, r0, asr #13 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20800c <__cxa_atexit@plt+0x1fc998> │ │ │ │ @@ -520805,15 +520805,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr d0, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq lr, r0, r0, asr r6 │ │ │ │ + bicseq lr, r0, r8, asr #12 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -520831,30 +520831,30 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - bicseq lr, r0, r0, lsr #6 │ │ │ │ + bicseq lr, r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2080b4 <__cxa_atexit@plt+0x1fca40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2080bc <__cxa_atexit@plt+0x1fca48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r0, ip, asr #3 │ │ │ │ + bicseq lr, r0, r4, asr #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -521065,15 +521065,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 208428 <__cxa_atexit@plt+0x1fcdb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r0, r0, ror #28 │ │ │ │ + bicseq sp, r0, r8, asr lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2084e0 <__cxa_atexit@plt+0x1fce6c> │ │ │ │ ldr lr, [pc, #160] @ 2084ec <__cxa_atexit@plt+0x1fce78> │ │ │ │ @@ -521115,15 +521115,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sp, r0, r8, lsl #28 │ │ │ │ + bicseq sp, r0, r0, lsl #28 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -521183,15 +521183,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sp, r0, r8, asr #25 │ │ │ │ + bicseq sp, r0, r0, asr #25 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -521224,15 +521224,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - bicseq sp, r0, ip, lsl sp │ │ │ │ + bicseq sp, r0, r4, lsl sp │ │ │ │ @ instruction: 0x01bafcc8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 208754 <__cxa_atexit@plt+0x1fd0e0> │ │ │ │ @@ -521400,15 +521400,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 208964 <__cxa_atexit@plt+0x1fd2f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r0, r4, lsr #18 │ │ │ │ + bicseq sp, r0, ip, lsl r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 208a1c <__cxa_atexit@plt+0x1fd3a8> │ │ │ │ ldr lr, [pc, #160] @ 208a28 <__cxa_atexit@plt+0x1fd3b4> │ │ │ │ @@ -521450,15 +521450,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sp, r0, ip, asr #17 │ │ │ │ + bicseq sp, r0, r4, asr #17 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -521518,15 +521518,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq sp, r0, ip, lsl #15 │ │ │ │ + bicseq sp, r0, r4, lsl #15 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -521559,15 +521559,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - bicseq sp, r0, r0, ror #15 │ │ │ │ + ldrsbeq sp, [r0, #120] @ 0x78 │ │ │ │ @ instruction: 0x01baf78c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 208c88 <__cxa_atexit@plt+0x1fd614> │ │ │ │ @@ -521781,15 +521781,15 @@ │ │ │ │ sub r3, r6, #13 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [sp] │ │ │ │ mov r8, ip │ │ │ │ mov r9, r0 │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -521856,15 +521856,15 @@ │ │ │ │ b 209090 <__cxa_atexit@plt+0x1fda1c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq sp, r0, ip, lsl r2 │ │ │ │ + bicseq sp, r0, r4, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #108] @ 209108 <__cxa_atexit@plt+0x1fda94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ @@ -521949,16 +521949,16 @@ │ │ │ │ bge 209170 <__cxa_atexit@plt+0x1fdafc> │ │ │ │ b 20919c <__cxa_atexit@plt+0x1fdb28> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq sp, [r0, #4] │ │ │ │ bicseq sp, r0, ip, asr #1 │ │ │ │ + bicseq sp, r0, r4, asr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -522045,16 +522045,16 @@ │ │ │ │ mov r3, #32 │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ + bicseq sp, r0, ip, asr #1 │ │ │ │ ldrsbeq sp, [r0, #4] │ │ │ │ - ldrsbeq sp, [r0, #12] │ │ │ │ @ instruction: 0x01baf048 │ │ │ │ @ instruction: 0x01baf064 │ │ │ │ @ instruction: 0xffffd6b8 │ │ │ │ @ instruction: 0xffffe7d8 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0x01baf008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -522107,15 +522107,15 @@ │ │ │ │ ldr r7, [pc, #28] @ 209478 <__cxa_atexit@plt+0x1fde04> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldrheq ip, [r0, #228] @ 0xe4 │ │ │ │ + bicseq ip, r0, ip, lsr #29 │ │ │ │ @ instruction: 0x01bab234 │ │ │ │ @ instruction: 0x01baef48 │ │ │ │ @ instruction: 0xffffd5b8 │ │ │ │ @ instruction: 0x01bab290 │ │ │ │ @ instruction: 0xffffe6d0 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -522128,15 +522128,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2094c4 <__cxa_atexit@plt+0x1fde50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r0, r4, asr #27 │ │ │ │ + ldrheq ip, [r0, #220] @ 0xdc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 20957c <__cxa_atexit@plt+0x1fdf08> │ │ │ │ ldr lr, [pc, #160] @ 209588 <__cxa_atexit@plt+0x1fdf14> │ │ │ │ @@ -522178,15 +522178,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq ip, r0, ip, ror #26 │ │ │ │ + bicseq ip, r0, r4, ror #26 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -522246,15 +522246,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq ip, r0, ip, lsr #24 │ │ │ │ + bicseq ip, r0, r4, lsr #24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -522403,15 +522403,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 209910 <__cxa_atexit@plt+0x1fe29c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r0, r8, ror r9 │ │ │ │ + bicseq ip, r0, r0, ror r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2099c8 <__cxa_atexit@plt+0x1fe354> │ │ │ │ ldr lr, [pc, #160] @ 2099d4 <__cxa_atexit@plt+0x1fe360> │ │ │ │ @@ -522453,15 +522453,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq ip, r0, r0, lsr #18 │ │ │ │ + bicseq ip, r0, r8, lsl r9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -522521,15 +522521,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq ip, r0, r0, ror #15 │ │ │ │ + ldrsbeq ip, [r0, #120] @ 0x78 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -522712,15 +522712,15 @@ │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ sub r0, r2, #19 │ │ │ │ str r0, [r5], #-4 │ │ │ │ sub sl, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, lr │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r2, r6 │ │ │ │ b 209df8 <__cxa_atexit@plt+0x1fe784> │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #92] @ 209e5c <__cxa_atexit@plt+0x1fe7e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -522765,15 +522765,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r0, r0, ror #9 │ │ │ │ + ldrsbeq ip, [r0, #72] @ 0x48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 209f0c <__cxa_atexit@plt+0x1fe898> │ │ │ │ ldr r2, [pc, #60] @ 209f14 <__cxa_atexit@plt+0x1fe8a0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -522789,15 +522789,15 @@ │ │ │ │ b 209f24 <__cxa_atexit@plt+0x1fe8b0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq ip, r0, r8, lsl #7 │ │ │ │ + bicseq ip, r0, r0, lsl #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #152] @ 209fcc <__cxa_atexit@plt+0x1fe958> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -522823,15 +522823,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 209fc0 <__cxa_atexit@plt+0x1fe94c> │ │ │ │ ldr r3, [pc, #68] @ 209fd8 <__cxa_atexit@plt+0x1fe964> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -522863,15 +522863,15 @@ │ │ │ │ beq 20a054 <__cxa_atexit@plt+0x1fe9e0> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #52] @ 20a068 <__cxa_atexit@plt+0x1fe9f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -522889,29 +522889,29 @@ │ │ │ │ beq 20a0ac <__cxa_atexit@plt+0x1fea38> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 20a0b8 <__cxa_atexit@plt+0x1fea44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 20a0e4 <__cxa_atexit@plt+0x1fea70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 20a160 <__cxa_atexit@plt+0x1feaec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -522936,15 +522936,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq ip, r0, r8, asr r1 │ │ │ │ + bicseq ip, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20a1a4 <__cxa_atexit@plt+0x1feb30> │ │ │ │ @@ -522955,15 +522955,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq ip, r0, r8, ror #1 │ │ │ │ + bicseq ip, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20a244 <__cxa_atexit@plt+0x1febd0> │ │ │ │ ldr lr, [pc, #124] @ 20a24c <__cxa_atexit@plt+0x1febd8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -522995,15 +522995,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq ip, r0, r4, lsl #1 │ │ │ │ + bicseq ip, r0, ip, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #36] @ 20a294 <__cxa_atexit@plt+0x1fec20> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -523121,23 +523121,23 @@ │ │ │ │ ldr r1, [pc, #48] @ 20a464 <__cxa_atexit@plt+0x1fedf0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - bicseq fp, r0, r0, lsl #29 │ │ │ │ + bicseq fp, r0, r8, ror lr │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - bicseq fp, r0, r4, lsr #29 │ │ │ │ + @ instruction: 0x01d0be9c │ │ │ │ andeq r0, r0, sl, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r0, r2, #3 │ │ │ │ @@ -523172,31 +523172,31 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr sl, [r3, #32] │ │ │ │ ldr r8, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrheq fp, [r0, #216] @ 0xd8 │ │ │ │ + ldrheq fp, [r0, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - bicseq fp, r0, ip, asr #27 │ │ │ │ + bicseq fp, r0, r4, asr #27 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 20a558 <__cxa_atexit@plt+0x1feee4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #128] @ 20a5f4 <__cxa_atexit@plt+0x1fef80> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -523219,15 +523219,15 @@ │ │ │ │ beq 20a5ec <__cxa_atexit@plt+0x1fef78> │ │ │ │ ldr r5, [pc, #64] @ 20a600 <__cxa_atexit@plt+0x1fef8c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -523253,15 +523253,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 20a668 <__cxa_atexit@plt+0x1feff4> │ │ │ │ ldr r3, [pc, #44] @ 20a678 <__cxa_atexit@plt+0x1ff004> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -523277,29 +523277,29 @@ │ │ │ │ beq 20a6bc <__cxa_atexit@plt+0x1ff048> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 20a6c8 <__cxa_atexit@plt+0x1ff054> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 20a6f4 <__cxa_atexit@plt+0x1ff080> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 20a770 <__cxa_atexit@plt+0x1ff0fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -523324,15 +523324,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq fp, r0, r8, asr #22 │ │ │ │ + bicseq fp, r0, r0, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20a7b4 <__cxa_atexit@plt+0x1ff140> │ │ │ │ @@ -523343,15 +523343,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq fp, [r0, #168] @ 0xa8 │ │ │ │ + ldrsbeq fp, [r0, #160] @ 0xa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -523412,15 +523412,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq fp, r0, r8, lsl #20 │ │ │ │ + bicseq fp, r0, r0, lsl #20 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 20a914 <__cxa_atexit@plt+0x1ff2a0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -523464,15 +523464,15 @@ │ │ │ │ beq 20a9c4 <__cxa_atexit@plt+0x1ff350> │ │ │ │ ldr r2, [pc, #72] @ 20a9dc <__cxa_atexit@plt+0x1ff368> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -523504,15 +523504,15 @@ │ │ │ │ beq 20aa58 <__cxa_atexit@plt+0x1ff3e4> │ │ │ │ ldr r3, [pc, #56] @ 20aa6c <__cxa_atexit@plt+0x1ff3f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -523533,29 +523533,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 20aac8 <__cxa_atexit@plt+0x1ff454> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 20aaf4 <__cxa_atexit@plt+0x1ff480> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 20ab90 <__cxa_atexit@plt+0x1ff51c> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -523577,15 +523577,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 20ab9c <__cxa_atexit@plt+0x1ff528> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -523612,15 +523612,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 20ac04 <__cxa_atexit@plt+0x1ff590> │ │ │ │ ldr r3, [pc, #44] @ 20ac14 <__cxa_atexit@plt+0x1ff5a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -523636,29 +523636,29 @@ │ │ │ │ beq 20ac58 <__cxa_atexit@plt+0x1ff5e4> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 20ac64 <__cxa_atexit@plt+0x1ff5f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 20ac90 <__cxa_atexit@plt+0x1ff61c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 20ad0c <__cxa_atexit@plt+0x1ff698> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -523683,15 +523683,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq fp, r0, ip, lsr #11 │ │ │ │ + bicseq fp, r0, r4, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20ad50 <__cxa_atexit@plt+0x1ff6dc> │ │ │ │ @@ -523702,15 +523702,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq fp, r0, ip, lsr r5 │ │ │ │ + bicseq fp, r0, r4, lsr r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -523784,18 +523784,18 @@ │ │ │ │ bhi 20aea8 <__cxa_atexit@plt+0x1ff834> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 20aeb0 <__cxa_atexit@plt+0x1ff83c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq fp, [r0, #56] @ 0x38 │ │ │ │ + ldrsbeq fp, [r0, #48] @ 0x30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -523872,18 +523872,18 @@ │ │ │ │ bhi 20b008 <__cxa_atexit@plt+0x1ff994> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 20b010 <__cxa_atexit@plt+0x1ff99c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r0, r8, ror r2 │ │ │ │ + bicseq fp, r0, r0, ror r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -523904,15 +523904,15 @@ │ │ │ │ mov sl, r3 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - bicseq fp, r0, ip, lsr #6 │ │ │ │ + bicseq fp, r0, r4, lsr #6 │ │ │ │ @ instruction: 0x01bad354 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #16 │ │ │ │ cmp fp, ip │ │ │ │ @@ -523948,15 +523948,15 @@ │ │ │ │ str lr, [r5, #-8] │ │ │ │ str fp, [r5, #-4] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, ip │ │ │ │ ldr r8, [pc, #48] @ 20b160 <__cxa_atexit@plt+0x1ffaec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -523978,15 +523978,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r0, ip, ror #3 │ │ │ │ + bicseq fp, r0, r4, ror #3 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -524020,15 +524020,15 @@ │ │ │ │ str r0, [r2, #32] │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #68] @ 20b28c <__cxa_atexit@plt+0x1ffc18> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #64] @ 20b290 <__cxa_atexit@plt+0x1ffc1c> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 20b268 <__cxa_atexit@plt+0x1ffbf4> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 20b27c <__cxa_atexit@plt+0x1ffc08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -524078,15 +524078,15 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r5, ip │ │ │ │ ldr r8, [pc, #72] @ 20b378 <__cxa_atexit@plt+0x1ffd04> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #68] @ 20b37c <__cxa_atexit@plt+0x1ffd08> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, lr │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r1 │ │ │ │ b 20b350 <__cxa_atexit@plt+0x1ffcdc> │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 20b368 <__cxa_atexit@plt+0x1ffcf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ @@ -524152,15 +524152,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 20b480 <__cxa_atexit@plt+0x1ffe0c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 2f4bb8 <__cxa_atexit@plt+0x2e9544> │ │ │ │ + b 938db0 <__cxa_atexit@plt+0x92d73c> │ │ │ │ ldr r7, [pc, #20] @ 20b484 <__cxa_atexit@plt+0x1ffe10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01baccb0 │ │ │ │ @ instruction: 0x01bad000 │ │ │ │ @@ -524219,15 +524219,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 20b58c <__cxa_atexit@plt+0x1fff18> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 2f4bb8 <__cxa_atexit@plt+0x2e9544> │ │ │ │ + b 938db0 <__cxa_atexit@plt+0x92d73c> │ │ │ │ ldr r7, [pc, #20] @ 20b590 <__cxa_atexit@plt+0x1fff1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bacba4 │ │ │ │ @ instruction: 0x01bacf14 │ │ │ │ @@ -524330,16 +524330,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldrheq sl, [r0, #180] @ 0xb4 │ │ │ │ - bicseq sl, r0, r0, lsr #23 │ │ │ │ + bicseq sl, r0, ip, lsr #23 │ │ │ │ + @ instruction: 0x01d0ab98 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ @@ -524364,16 +524364,16 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub sl, r6, #7 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq sl, [r0, #172] @ 0xac │ │ │ │ - bicseq sl, r0, r8, ror #21 │ │ │ │ + ldrsheq sl, [r0, #164] @ 0xa4 │ │ │ │ + bicseq sl, r0, r0, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20b844 <__cxa_atexit@plt+0x2001d0> │ │ │ │ ldr r2, [pc, #136] @ 20b860 <__cxa_atexit@plt+0x2001ec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -524408,17 +524408,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01d0aa90 │ │ │ │ - bicseq sl, r0, r8, ror #20 │ │ │ │ - bicseq sl, r0, r8, asr sl │ │ │ │ + bicseq sl, r0, r8, lsl #21 │ │ │ │ + bicseq sl, r0, r0, ror #20 │ │ │ │ + bicseq sl, r0, r0, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20b8b8 <__cxa_atexit@plt+0x200244> │ │ │ │ @@ -524432,16 +524432,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sl, r0, r4, ror #19 │ │ │ │ - ldrsbeq sl, [r0, #148] @ 0x94 │ │ │ │ + ldrsbeq sl, [r0, #156] @ 0x9c │ │ │ │ + bicseq sl, r0, ip, asr #19 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr sl, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ b 20b5a0 <__cxa_atexit@plt+0x1fff2c> │ │ │ │ @@ -524512,15 +524512,15 @@ │ │ │ │ str r5, [r8, #24] │ │ │ │ str r0, [r8, #28] │ │ │ │ str r1, [r8, #32] │ │ │ │ str lr, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r8 │ │ │ │ b 20ba18 <__cxa_atexit@plt+0x2003a4> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #80] @ 20ba70 <__cxa_atexit@plt+0x2003fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -524538,22 +524538,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0x01ba96d8 │ │ │ │ - bicseq sl, r0, r0, lsr #18 │ │ │ │ + bicseq sl, r0, r8, lsl r9 │ │ │ │ @ instruction: 0x01baca74 │ │ │ │ @ instruction: 0xfff5a258 │ │ │ │ @ instruction: 0xfff5a300 │ │ │ │ - bicseq sl, r0, r4, asr #19 │ │ │ │ - bicseq sl, r0, r0, asr #17 │ │ │ │ - bicseq sl, r0, ip, lsr #18 │ │ │ │ + ldrheq sl, [r0, #156] @ 0x9c │ │ │ │ + ldrheq sl, [r0, #136] @ 0x88 │ │ │ │ bicseq sl, r0, r4, lsr #18 │ │ │ │ + bicseq sl, r0, ip, lsl r9 │ │ │ │ @ instruction: 0x01ba9680 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov lr, r8 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -524592,15 +524592,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #88] @ 20bba8 <__cxa_atexit@plt+0x200534> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -524616,22 +524616,22 @@ │ │ │ │ add r0, r0, #73 @ 0x49 │ │ │ │ add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ba9598 │ │ │ │ - bicseq sl, r0, r0, ror #15 │ │ │ │ + ldrsbeq sl, [r0, #120] @ 0x78 │ │ │ │ @ instruction: 0x01bac960 │ │ │ │ @ instruction: 0xfff5a10c │ │ │ │ @ instruction: 0xfff5a1b4 │ │ │ │ - bicseq sl, r0, r8, ror r8 │ │ │ │ - bicseq sl, r0, r4, ror r7 │ │ │ │ - bicseq sl, r0, r0, ror #15 │ │ │ │ - ldrsbeq sl, [r0, #124] @ 0x7c │ │ │ │ + bicseq sl, r0, r0, ror r8 │ │ │ │ + bicseq sl, r0, ip, ror #14 │ │ │ │ + ldrsbeq sl, [r0, #120] @ 0x78 │ │ │ │ + ldrsbeq sl, [r0, #116] @ 0x74 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 20bc04 <__cxa_atexit@plt+0x200590> │ │ │ │ @@ -524639,15 +524639,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 20bc1c <__cxa_atexit@plt+0x2005a8> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [pc, #20] @ 20bc20 <__cxa_atexit@plt+0x2005ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bac8c8 │ │ │ │ @ instruction: 0x01bab50c │ │ │ │ @@ -524694,15 +524694,15 @@ │ │ │ │ add r3, r8, #16 │ │ │ │ stm r3, {r1, r8, r9} │ │ │ │ str r2, [r8, #28] │ │ │ │ str r0, [r8, #32] │ │ │ │ str sl, [r8, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #88] @ 20bd40 <__cxa_atexit@plt+0x2006cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, lr │ │ │ │ bx r0 │ │ │ │ mov sl, r9 │ │ │ │ @@ -524718,22 +524718,22 @@ │ │ │ │ add r0, r0, #65 @ 0x41 │ │ │ │ add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ba9400 │ │ │ │ - bicseq sl, r0, r8, asr #12 │ │ │ │ + bicseq sl, r0, r0, asr #12 │ │ │ │ @ instruction: 0x01bac7e0 │ │ │ │ @ instruction: 0xfff59f74 │ │ │ │ @ instruction: 0xfff5a01c │ │ │ │ - bicseq sl, r0, r0, ror #13 │ │ │ │ - ldrsbeq sl, [r0, #92] @ 0x5c │ │ │ │ - bicseq sl, r0, r8, asr #12 │ │ │ │ - bicseq sl, r0, r4, asr #12 │ │ │ │ + ldrsbeq sl, [r0, #104] @ 0x68 │ │ │ │ + ldrsbeq sl, [r0, #84] @ 0x54 │ │ │ │ + bicseq sl, r0, r0, asr #12 │ │ │ │ + bicseq sl, r0, ip, lsr r6 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 20bd9c <__cxa_atexit@plt+0x200728> │ │ │ │ @@ -524741,15 +524741,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 20bdb4 <__cxa_atexit@plt+0x200740> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [pc, #20] @ 20bdb8 <__cxa_atexit@plt+0x200744> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bac748 │ │ │ │ @ instruction: 0x01bab374 │ │ │ │ @@ -524765,15 +524765,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 20be14 <__cxa_atexit@plt+0x2007a0> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [pc, #20] @ 20be18 <__cxa_atexit@plt+0x2007a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bac6f0 │ │ │ │ @ instruction: 0x01babab4 │ │ │ │ @@ -524804,15 +524804,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01bac6ec │ │ │ │ - bicseq sl, r0, r4, lsr #8 │ │ │ │ + bicseq sl, r0, ip, lsl r4 │ │ │ │ @ instruction: 0x01bac6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -524822,15 +524822,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq sl, r0, r0, asr #9 │ │ │ │ + ldrheq sl, [r0, #72] @ 0x48 │ │ │ │ @ instruction: 0x01bac680 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20bf6c <__cxa_atexit@plt+0x2008f8> │ │ │ │ ldr r2, [pc, #136] @ 20bf88 <__cxa_atexit@plt+0x200914> │ │ │ │ @@ -524866,17 +524866,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - bicseq sl, r0, r8, ror #6 │ │ │ │ + bicseq sl, r0, r0, ror #6 │ │ │ │ @ instruction: 0x01bac630 │ │ │ │ - bicseq sl, r0, ip, lsr r3 │ │ │ │ + bicseq sl, r0, r4, lsr r3 │ │ │ │ @ instruction: 0x01bac5c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -524892,15 +524892,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01bac5a8 │ │ │ │ - ldrheq sl, [r0, #36] @ 0x24 │ │ │ │ + bicseq sl, r0, ip, lsr #5 │ │ │ │ @ instruction: 0x01bac564 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -524948,17 +524948,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 20c0e0 <__cxa_atexit@plt+0x200a6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01d0a394 │ │ │ │ - bicseq sl, r0, ip, ror #3 │ │ │ │ - bicseq sl, r0, ip, asr r2 │ │ │ │ + bicseq sl, r0, ip, lsl #7 │ │ │ │ + bicseq sl, r0, r4, ror #3 │ │ │ │ + bicseq sl, r0, r4, asr r2 │ │ │ │ @ instruction: 0x01bac4e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -524982,17 +524982,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 20c168 <__cxa_atexit@plt+0x200af4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r0, ip, lsl #6 │ │ │ │ - bicseq sl, r0, r4, ror #2 │ │ │ │ - ldrsbeq sl, [r0, #20] │ │ │ │ + bicseq sl, r0, r4, lsl #6 │ │ │ │ + bicseq sl, r0, ip, asr r1 │ │ │ │ + bicseq sl, r0, ip, asr #3 │ │ │ │ @ instruction: 0x01bac45c │ │ │ │ @ instruction: 0x01bac5f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -525026,17 +525026,17 @@ │ │ │ │ ldr r7, [pc, #32] @ 20c218 <__cxa_atexit@plt+0x200ba4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bac5d0 │ │ │ │ - bicseq sl, r0, r8, ror r2 │ │ │ │ - bicseq sl, r0, ip, asr #2 │ │ │ │ - bicseq sl, r0, r8, asr #1 │ │ │ │ + bicseq sl, r0, r0, ror r2 │ │ │ │ + bicseq sl, r0, r4, asr #2 │ │ │ │ + bicseq sl, r0, r0, asr #1 │ │ │ │ @ instruction: 0x01bac57c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20c24c <__cxa_atexit@plt+0x200bd8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -525044,15 +525044,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 176c508 <__cxa_atexit@plt+0x1760e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r0, r8, lsr r0 │ │ │ │ + bicseq sl, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01ba82bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20c28c <__cxa_atexit@plt+0x200c18> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -525060,15 +525060,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1b0b73c <__cxa_atexit@plt+0x1b000c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r9, [r0, #248] @ 0xf8 │ │ │ │ + ldrsheq r9, [r0, #240] @ 0xf0 │ │ │ │ @ instruction: 0x01bac4d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 20c2dc <__cxa_atexit@plt+0x200c68> │ │ │ │ @@ -525125,16 +525125,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0x01baa87c │ │ │ │ - @ instruction: 0x01d09f90 │ │ │ │ - bicseq sl, r0, r0, lsr #3 │ │ │ │ + bicseq r9, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x01d0a198 │ │ │ │ @ instruction: 0x01bac3d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -525197,22 +525197,22 @@ │ │ │ │ mov r6, #28 │ │ │ │ b 20c4a8 <__cxa_atexit@plt+0x200e34> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - bicseq r9, r0, ip, asr #31 │ │ │ │ - bicseq sl, r0, ip, lsl #1 │ │ │ │ + bicseq r9, r0, r4, asr #31 │ │ │ │ + bicseq sl, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - bicseq sl, r0, r4 │ │ │ │ - bicseq sl, r0, r0 │ │ │ │ + ldrsheq r9, [r0, #252] @ 0xfc │ │ │ │ + ldrsheq r9, [r0, #248] @ 0xf8 │ │ │ │ @ instruction: 0x01baa754 │ │ │ │ - bicseq r9, r0, r8, ror #28 │ │ │ │ - bicseq sl, r0, r4, ror r0 │ │ │ │ + bicseq r9, r0, r0, ror #28 │ │ │ │ + bicseq sl, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 20c4f4 <__cxa_atexit@plt+0x200e80> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -525259,15 +525259,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01bac230 │ │ │ │ - bicseq r9, r0, r8, lsl #26 │ │ │ │ + bicseq r9, r0, r0, lsl #26 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 20c600 <__cxa_atexit@plt+0x200f8c> │ │ │ │ @@ -525288,15 +525288,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r0, r0, ror ip │ │ │ │ + bicseq r9, r0, r8, ror #24 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 20c648 <__cxa_atexit@plt+0x200fd4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -525344,15 +525344,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01bac0e0 │ │ │ │ - ldrheq r9, [r0, #180] @ 0xb4 │ │ │ │ + bicseq r9, r0, ip, lsr #23 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 20c754 <__cxa_atexit@plt+0x2010e0> │ │ │ │ @@ -525373,15 +525373,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r0, ip, lsl fp │ │ │ │ + bicseq r9, r0, r4, lsl fp │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20c7e4 <__cxa_atexit@plt+0x201170> │ │ │ │ ldr r2, [pc, #80] @ 20c7ec <__cxa_atexit@plt+0x201178> │ │ │ │ @@ -525403,15 +525403,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - bicseq r9, r0, r8, asr #21 │ │ │ │ + bicseq r9, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 20c818 <__cxa_atexit@plt+0x2011a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -525433,15 +525433,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20c86c <__cxa_atexit@plt+0x2011f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - @ instruction: 0x01d09b90 │ │ │ │ + bicseq r9, r0, r8, lsl #23 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20c8a4 <__cxa_atexit@plt+0x201230> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -525450,15 +525450,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r0, r0, ror #19 │ │ │ │ + ldrsbeq r9, [r0, #152] @ 0x98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 20c92c <__cxa_atexit@plt+0x2012b8> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -525488,15 +525488,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 20c940 <__cxa_atexit@plt+0x2012cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0x01babe8c │ │ │ │ - bicseq r9, r0, ip, ror #18 │ │ │ │ + bicseq r9, r0, r4, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20c9b0 <__cxa_atexit@plt+0x20133c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ @@ -525529,15 +525529,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - bicseq r9, r0, r0, asr #17 │ │ │ │ + ldrheq r9, [r0, #136] @ 0x88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20ca84 <__cxa_atexit@plt+0x201410> │ │ │ │ ldr r3, [pc, #328] @ 20cb50 <__cxa_atexit@plt+0x2014dc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -525616,21 +525616,21 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - ldrsbeq r9, [r0, #160] @ 0xa0 │ │ │ │ - bicseq r9, r0, ip, lsr r8 │ │ │ │ - bicseq r9, r0, ip, ror #17 │ │ │ │ + bicseq r9, r0, r8, asr #21 │ │ │ │ + bicseq r9, r0, r4, lsr r8 │ │ │ │ + bicseq r9, r0, r4, ror #17 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - bicseq r9, r0, r0, asr #22 │ │ │ │ - bicseq r9, r0, r4, lsr #17 │ │ │ │ - bicseq r9, r0, ip, asr r9 │ │ │ │ + bicseq r9, r0, r8, lsr fp │ │ │ │ + @ instruction: 0x01d0989c │ │ │ │ + bicseq r9, r0, r4, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20cbdc <__cxa_atexit@plt+0x201568> │ │ │ │ @@ -525657,17 +525657,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ sub r8, r6, #30 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r9, [r0, #144] @ 0x90 │ │ │ │ - bicseq r9, r0, r4, asr r7 │ │ │ │ - bicseq r9, r0, ip, lsl #16 │ │ │ │ + bicseq r9, r0, r8, ror #19 │ │ │ │ + bicseq r9, r0, ip, asr #14 │ │ │ │ + bicseq r9, r0, r4, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20cc58 <__cxa_atexit@plt+0x2015e4> │ │ │ │ ldr r2, [pc, #80] @ 20cc60 <__cxa_atexit@plt+0x2015ec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -525688,15 +525688,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - bicseq r9, r0, r4, asr r6 │ │ │ │ + bicseq r9, r0, ip, asr #12 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 20cc8c <__cxa_atexit@plt+0x201618> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -525718,15 +525718,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20cce0 <__cxa_atexit@plt+0x20166c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r9, r0, ip, lsl r7 │ │ │ │ + bicseq r9, r0, r4, lsl r7 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20cd18 <__cxa_atexit@plt+0x2016a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -525735,15 +525735,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r0, ip, ror #10 │ │ │ │ + bicseq r9, r0, r4, ror #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 20cda0 <__cxa_atexit@plt+0x20172c> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -525773,15 +525773,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 20cdb4 <__cxa_atexit@plt+0x201740> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0x01baba1c │ │ │ │ - ldrsheq r9, [r0, #72] @ 0x48 │ │ │ │ + ldrsheq r9, [r0, #64] @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20ce24 <__cxa_atexit@plt+0x2017b0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ @@ -525814,15 +525814,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - bicseq r9, r0, ip, asr #8 │ │ │ │ + bicseq r9, r0, r4, asr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20cef8 <__cxa_atexit@plt+0x201884> │ │ │ │ ldr r3, [pc, #328] @ 20cfc4 <__cxa_atexit@plt+0x201950> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -525901,21 +525901,21 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - bicseq r9, r0, ip, asr r6 │ │ │ │ - bicseq r9, r0, r8, asr #7 │ │ │ │ - bicseq r9, r0, r8, ror r4 │ │ │ │ + bicseq r9, r0, r4, asr r6 │ │ │ │ + bicseq r9, r0, r0, asr #7 │ │ │ │ + bicseq r9, r0, r0, ror r4 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - bicseq r9, r0, ip, asr #13 │ │ │ │ - bicseq r9, r0, r0, lsr r4 │ │ │ │ - bicseq r9, r0, r8, ror #9 │ │ │ │ + bicseq r9, r0, r4, asr #13 │ │ │ │ + bicseq r9, r0, r8, lsr #8 │ │ │ │ + bicseq r9, r0, r0, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20d050 <__cxa_atexit@plt+0x2019dc> │ │ │ │ @@ -525942,17 +525942,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ sub r8, r6, #30 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r0, ip, ror r5 │ │ │ │ - bicseq r9, r0, r0, ror #5 │ │ │ │ - @ instruction: 0x01d09398 │ │ │ │ + bicseq r9, r0, r4, ror r5 │ │ │ │ + ldrsbeq r9, [r0, #40] @ 0x28 │ │ │ │ + @ instruction: 0x01d09390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20d0cc <__cxa_atexit@plt+0x201a58> │ │ │ │ ldr r2, [pc, #80] @ 20d0d4 <__cxa_atexit@plt+0x201a60> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -525973,15 +525973,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - bicseq r9, r0, r0, ror #3 │ │ │ │ + ldrsbeq r9, [r0, #24] │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 20d100 <__cxa_atexit@plt+0x201a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -526003,15 +526003,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20d154 <__cxa_atexit@plt+0x201ae0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r9, r0, r8, lsr #5 │ │ │ │ + bicseq r9, r0, r0, lsr #5 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20d18c <__cxa_atexit@plt+0x201b18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -526020,15 +526020,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r9, [r0, #8] │ │ │ │ + ldrsheq r9, [r0] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 20d214 <__cxa_atexit@plt+0x201ba0> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -526058,15 +526058,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 20d228 <__cxa_atexit@plt+0x201bb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0x01bab5ac │ │ │ │ - bicseq r9, r0, r4, lsl #1 │ │ │ │ + bicseq r9, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20d298 <__cxa_atexit@plt+0x201c24> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ @@ -526099,15 +526099,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - ldrsbeq r8, [r0, #248] @ 0xf8 │ │ │ │ + ldrsbeq r8, [r0, #240] @ 0xf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20d36c <__cxa_atexit@plt+0x201cf8> │ │ │ │ ldr r3, [pc, #328] @ 20d438 <__cxa_atexit@plt+0x201dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -526186,21 +526186,21 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - bicseq r9, r0, r8, ror #3 │ │ │ │ - bicseq r8, r0, r4, asr pc │ │ │ │ - bicseq r9, r0, r4 │ │ │ │ + bicseq r9, r0, r0, ror #3 │ │ │ │ + bicseq r8, r0, ip, asr #30 │ │ │ │ + ldrsheq r8, [r0, #252] @ 0xfc │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - bicseq r9, r0, r8, asr r2 │ │ │ │ - ldrheq r8, [r0, #252] @ 0xfc │ │ │ │ - bicseq r9, r0, r4, ror r0 │ │ │ │ + bicseq r9, r0, r0, asr r2 │ │ │ │ + ldrheq r8, [r0, #244] @ 0xf4 │ │ │ │ + bicseq r9, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20d4c4 <__cxa_atexit@plt+0x201e50> │ │ │ │ @@ -526227,17 +526227,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ sub r8, r6, #30 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r9, r0, r8, lsl #2 │ │ │ │ - bicseq r8, r0, ip, ror #28 │ │ │ │ - bicseq r8, r0, r4, lsr #30 │ │ │ │ + bicseq r9, r0, r0, lsl #2 │ │ │ │ + bicseq r8, r0, r4, ror #28 │ │ │ │ + bicseq r8, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20d540 <__cxa_atexit@plt+0x201ecc> │ │ │ │ ldr r2, [pc, #80] @ 20d548 <__cxa_atexit@plt+0x201ed4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -526258,15 +526258,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - bicseq r8, r0, ip, ror #26 │ │ │ │ + bicseq r8, r0, r4, ror #26 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 20d574 <__cxa_atexit@plt+0x201f00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -526288,15 +526288,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20d5c8 <__cxa_atexit@plt+0x201f54> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r8, r0, r4, lsr lr │ │ │ │ + bicseq r8, r0, ip, lsr #28 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20d600 <__cxa_atexit@plt+0x201f8c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -526305,15 +526305,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r0, r4, lsl #25 │ │ │ │ + bicseq r8, r0, ip, ror ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 20d688 <__cxa_atexit@plt+0x202014> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -526343,15 +526343,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 20d69c <__cxa_atexit@plt+0x202028> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0x01bab13c │ │ │ │ - bicseq r8, r0, r0, lsl ip │ │ │ │ + bicseq r8, r0, r8, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20d70c <__cxa_atexit@plt+0x202098> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ @@ -526384,15 +526384,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - bicseq r8, r0, r4, ror #22 │ │ │ │ + bicseq r8, r0, ip, asr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20d7e0 <__cxa_atexit@plt+0x20216c> │ │ │ │ ldr r3, [pc, #328] @ 20d8ac <__cxa_atexit@plt+0x202238> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -526471,21 +526471,21 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - bicseq r8, r0, r4, ror sp │ │ │ │ - bicseq r8, r0, r0, ror #21 │ │ │ │ - @ instruction: 0x01d08b90 │ │ │ │ + bicseq r8, r0, ip, ror #26 │ │ │ │ + ldrsbeq r8, [r0, #168] @ 0xa8 │ │ │ │ + bicseq r8, r0, r8, lsl #23 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - bicseq r8, r0, r4, ror #27 │ │ │ │ - bicseq r8, r0, r8, asr #22 │ │ │ │ - bicseq r8, r0, r0, lsl #24 │ │ │ │ + ldrsbeq r8, [r0, #220] @ 0xdc │ │ │ │ + bicseq r8, r0, r0, asr #22 │ │ │ │ + ldrsheq r8, [r0, #184] @ 0xb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20d938 <__cxa_atexit@plt+0x2022c4> │ │ │ │ @@ -526512,17 +526512,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ sub r8, r6, #30 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01d08c94 │ │ │ │ - ldrsheq r8, [r0, #152] @ 0x98 │ │ │ │ - ldrheq r8, [r0, #160] @ 0xa0 │ │ │ │ + bicseq r8, r0, ip, lsl #25 │ │ │ │ + ldrsheq r8, [r0, #144] @ 0x90 │ │ │ │ + bicseq r8, r0, r8, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20d9b4 <__cxa_atexit@plt+0x202340> │ │ │ │ ldr r2, [pc, #80] @ 20d9bc <__cxa_atexit@plt+0x202348> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -526543,15 +526543,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrsheq r8, [r0, #136] @ 0x88 │ │ │ │ + ldrsheq r8, [r0, #128] @ 0x80 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 20d9e8 <__cxa_atexit@plt+0x202374> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -526573,15 +526573,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20da3c <__cxa_atexit@plt+0x2023c8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - bicseq r8, r0, r0, asr #19 │ │ │ │ + ldrheq r8, [r0, #152] @ 0x98 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20da74 <__cxa_atexit@plt+0x202400> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -526590,15 +526590,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r0, r0, lsl r8 │ │ │ │ + bicseq r8, r0, r8, lsl #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 20dafc <__cxa_atexit@plt+0x202488> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -526628,15 +526628,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 20db10 <__cxa_atexit@plt+0x20249c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0x01baaccc │ │ │ │ - @ instruction: 0x01d0879c │ │ │ │ + @ instruction: 0x01d08794 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20db80 <__cxa_atexit@plt+0x20250c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ @@ -526669,15 +526669,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - ldrsheq r8, [r0, #96] @ 0x60 │ │ │ │ + bicseq r8, r0, r8, ror #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20dc54 <__cxa_atexit@plt+0x2025e0> │ │ │ │ ldr r3, [pc, #328] @ 20dd20 <__cxa_atexit@plt+0x2026ac> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -526756,21 +526756,21 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - bicseq r8, r0, r0, lsl #18 │ │ │ │ - bicseq r8, r0, ip, ror #12 │ │ │ │ - bicseq r8, r0, ip, lsl r7 │ │ │ │ + ldrsheq r8, [r0, #136] @ 0x88 │ │ │ │ + bicseq r8, r0, r4, ror #12 │ │ │ │ + bicseq r8, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - bicseq r8, r0, r0, ror r9 │ │ │ │ - ldrsbeq r8, [r0, #100] @ 0x64 │ │ │ │ - bicseq r8, r0, ip, lsl #15 │ │ │ │ + bicseq r8, r0, r8, ror #18 │ │ │ │ + bicseq r8, r0, ip, asr #13 │ │ │ │ + bicseq r8, r0, r4, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20ddac <__cxa_atexit@plt+0x202738> │ │ │ │ @@ -526797,17 +526797,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ sub r8, r6, #30 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, r0, r0, lsr #16 │ │ │ │ - bicseq r8, r0, r4, lsl #11 │ │ │ │ - bicseq r8, r0, ip, lsr r6 │ │ │ │ + bicseq r8, r0, r8, lsl r8 │ │ │ │ + bicseq r8, r0, ip, ror r5 │ │ │ │ + bicseq r8, r0, r4, lsr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 20dde0 <__cxa_atexit@plt+0x20276c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -526854,15 +526854,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01baa960 │ │ │ │ - bicseq r8, r0, ip, lsl r4 │ │ │ │ + bicseq r8, r0, r4, lsl r4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 20deec <__cxa_atexit@plt+0x202878> │ │ │ │ @@ -526883,15 +526883,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, r0, r4, lsl #7 │ │ │ │ + bicseq r8, r0, ip, ror r3 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 20df34 <__cxa_atexit@plt+0x2028c0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -526939,15 +526939,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01baa810 │ │ │ │ - bicseq r8, r0, r8, asr #5 │ │ │ │ + bicseq r8, r0, r0, asr #5 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 20e040 <__cxa_atexit@plt+0x2029cc> │ │ │ │ @@ -526968,15 +526968,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, r0, r0, lsr r2 │ │ │ │ + bicseq r8, r0, r8, lsr #4 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20e0f4 <__cxa_atexit@plt+0x202a80> │ │ │ │ ldr r2, [pc, #136] @ 20e110 <__cxa_atexit@plt+0x202a9c> │ │ │ │ @@ -527012,17 +527012,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r8, r0, r0, ror #3 │ │ │ │ - ldrheq r8, [r0, #24] │ │ │ │ - bicseq r8, r0, r8, lsr #3 │ │ │ │ + ldrsbeq r8, [r0, #24] │ │ │ │ + ldrheq r8, [r0, #16] │ │ │ │ + bicseq r8, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20e168 <__cxa_atexit@plt+0x202af4> │ │ │ │ @@ -527036,16 +527036,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r8, r0, r4, lsr r1 │ │ │ │ - bicseq r8, r0, r4, lsr #2 │ │ │ │ + bicseq r8, r0, ip, lsr #2 │ │ │ │ + bicseq r8, r0, ip, lsl r1 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -527098,15 +527098,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01ba8ebc │ │ │ │ - bicseq r8, r0, ip, asr #32 │ │ │ │ + bicseq r8, r0, r4, asr #32 │ │ │ │ @ instruction: 0x01ba8ea0 │ │ │ │ @ instruction: 0x01ba87f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 20e294 <__cxa_atexit@plt+0x202c20> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -527125,15 +527125,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 20e2f4 <__cxa_atexit@plt+0x202c80> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [pc, #20] @ 20e2f8 <__cxa_atexit@plt+0x202c84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01baa530 │ │ │ │ @ instruction: 0x01baa514 │ │ │ │ @@ -527176,17 +527176,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r7, r0, r0, asr pc │ │ │ │ - bicseq r7, r0, r8, lsr #30 │ │ │ │ - bicseq r7, r0, r8, lsl pc │ │ │ │ + bicseq r7, r0, r8, asr #30 │ │ │ │ + bicseq r7, r0, r0, lsr #30 │ │ │ │ + bicseq r7, r0, r0, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20e3f8 <__cxa_atexit@plt+0x202d84> │ │ │ │ @@ -527200,16 +527200,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r0, r4, lsr #29 │ │ │ │ - @ instruction: 0x01d07e94 │ │ │ │ + @ instruction: 0x01d07e9c │ │ │ │ + bicseq r7, r0, ip, lsl #29 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -527262,15 +527262,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01ba8c2c │ │ │ │ - ldrheq r7, [r0, #220] @ 0xdc │ │ │ │ + ldrheq r7, [r0, #212] @ 0xd4 │ │ │ │ @ instruction: 0x01ba8c10 │ │ │ │ @ instruction: 0x01ba8574 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 20e524 <__cxa_atexit@plt+0x202eb0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -527289,15 +527289,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 20e584 <__cxa_atexit@plt+0x202f10> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [pc, #20] @ 20e588 <__cxa_atexit@plt+0x202f14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01baa2ec │ │ │ │ @ instruction: 0x01baa2d0 │ │ │ │ @@ -527326,16 +527326,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01baa2a4 │ │ │ │ - ldrheq r7, [r0, #204] @ 0xcc │ │ │ │ - bicseq r8, r0, r8, ror r0 │ │ │ │ + ldrheq r7, [r0, #196] @ 0xc4 │ │ │ │ + bicseq r8, r0, r0, ror r0 │ │ │ │ @ instruction: 0x01baa288 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20e6f8 <__cxa_atexit@plt+0x203084> │ │ │ │ mov r0, r4 │ │ │ │ @@ -527407,24 +527407,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r7, r0, r4, asr #24 │ │ │ │ + bicseq r7, r0, ip, lsr ip │ │ │ │ @ instruction: 0xfffc4e1c │ │ │ │ @ instruction: 0x01ba85e0 │ │ │ │ @ instruction: 0xfffc4cac │ │ │ │ @ instruction: 0xfffc4e64 │ │ │ │ @ instruction: 0xfffc4edc │ │ │ │ @ instruction: 0x01ba8f84 │ │ │ │ @ instruction: 0x01ba853c │ │ │ │ - bicseq r7, r0, ip, lsl #31 │ │ │ │ bicseq r7, r0, r4, lsl #31 │ │ │ │ + bicseq r7, r0, ip, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20e7ac <__cxa_atexit@plt+0x203138> │ │ │ │ @@ -527437,16 +527437,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r0, r8, asr #29 │ │ │ │ bicseq r7, r0, r0, asr #29 │ │ │ │ + ldrheq r7, [r0, #232] @ 0xe8 │ │ │ │ @ instruction: 0x01baa0ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 20e824 <__cxa_atexit@plt+0x2031b0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -527467,16 +527467,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01baa0c0 │ │ │ │ - bicseq r7, r0, r8, lsl #21 │ │ │ │ - bicseq r7, r0, r4, asr #28 │ │ │ │ + bicseq r7, r0, r0, lsl #21 │ │ │ │ + bicseq r7, r0, ip, lsr lr │ │ │ │ @ instruction: 0x01baa0a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20e92c <__cxa_atexit@plt+0x2032b8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -527548,24 +527548,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r7, r0, r0, lsl sl │ │ │ │ + bicseq r7, r0, r8, lsl #20 │ │ │ │ @ instruction: 0xfffc4be8 │ │ │ │ @ instruction: 0x01ba8398 │ │ │ │ @ instruction: 0xfffc4a78 │ │ │ │ @ instruction: 0xfffc4c30 │ │ │ │ @ instruction: 0xfffc4ca8 │ │ │ │ @ instruction: 0x01ba8d50 │ │ │ │ @ instruction: 0x01ba82f4 │ │ │ │ - bicseq r7, r0, r8, asr sp │ │ │ │ bicseq r7, r0, r0, asr sp │ │ │ │ + bicseq r7, r0, r8, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20e9e0 <__cxa_atexit@plt+0x20336c> │ │ │ │ @@ -527578,16 +527578,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01d07c94 │ │ │ │ bicseq r7, r0, ip, lsl #25 │ │ │ │ + bicseq r7, r0, r4, lsl #25 │ │ │ │ @ instruction: 0x01ba9f08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 20ea58 <__cxa_atexit@plt+0x2033e4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -527608,16 +527608,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ba9edc │ │ │ │ - bicseq r7, r0, r4, asr r8 │ │ │ │ - bicseq r7, r0, r0, lsl ip │ │ │ │ + bicseq r7, r0, ip, asr #16 │ │ │ │ + bicseq r7, r0, r8, lsl #24 │ │ │ │ @ instruction: 0x01ba9ec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20eb60 <__cxa_atexit@plt+0x2034ec> │ │ │ │ mov r0, r4 │ │ │ │ @@ -527689,24 +527689,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrsbeq r7, [r0, #124] @ 0x7c │ │ │ │ + ldrsbeq r7, [r0, #116] @ 0x74 │ │ │ │ @ instruction: 0xfffc49b4 │ │ │ │ @ instruction: 0x01ba81b4 │ │ │ │ @ instruction: 0xfffc4844 │ │ │ │ @ instruction: 0xfffc49fc │ │ │ │ @ instruction: 0xfffc4a74 │ │ │ │ @ instruction: 0x01ba8b1c │ │ │ │ @ instruction: 0x01ba8110 │ │ │ │ - bicseq r7, r0, r4, lsr #22 │ │ │ │ bicseq r7, r0, ip, lsl fp │ │ │ │ + bicseq r7, r0, r4, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20ec14 <__cxa_atexit@plt+0x2035a0> │ │ │ │ @@ -527719,16 +527719,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r0, r0, ror #20 │ │ │ │ bicseq r7, r0, r8, asr sl │ │ │ │ + bicseq r7, r0, r0, asr sl │ │ │ │ @ instruction: 0x01ba9d24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 20ec8c <__cxa_atexit@plt+0x203618> │ │ │ │ mov r0, r4 │ │ │ │ @@ -527749,16 +527749,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ba9cf8 │ │ │ │ - bicseq r7, r0, r0, lsr #12 │ │ │ │ - ldrsbeq r7, [r0, #156] @ 0x9c │ │ │ │ + bicseq r7, r0, r8, lsl r6 │ │ │ │ + ldrsbeq r7, [r0, #148] @ 0x94 │ │ │ │ @ instruction: 0x01ba9cdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20ed94 <__cxa_atexit@plt+0x203720> │ │ │ │ mov r0, r4 │ │ │ │ @@ -527830,24 +527830,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r7, r0, r8, lsr #11 │ │ │ │ + bicseq r7, r0, r0, lsr #11 │ │ │ │ @ instruction: 0xfffc4780 │ │ │ │ @ instruction: 0x01ba7f6c │ │ │ │ @ instruction: 0xfffc4610 │ │ │ │ @ instruction: 0xfffc47c8 │ │ │ │ @ instruction: 0xfffc4840 │ │ │ │ @ instruction: 0x01ba88e8 │ │ │ │ @ instruction: 0x01ba7ec8 │ │ │ │ - ldrsheq r7, [r0, #128] @ 0x80 │ │ │ │ bicseq r7, r0, r8, ror #17 │ │ │ │ + bicseq r7, r0, r0, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20ee48 <__cxa_atexit@plt+0x2037d4> │ │ │ │ @@ -527860,16 +527860,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r0, ip, lsr #16 │ │ │ │ bicseq r7, r0, r4, lsr #16 │ │ │ │ + bicseq r7, r0, ip, lsl r8 │ │ │ │ @ instruction: 0x01ba9b40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 20eec0 <__cxa_atexit@plt+0x20384c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -527890,16 +527890,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ba9b14 │ │ │ │ - bicseq r7, r0, ip, ror #7 │ │ │ │ - bicseq r7, r0, r8, lsr #15 │ │ │ │ + bicseq r7, r0, r4, ror #7 │ │ │ │ + bicseq r7, r0, r0, lsr #15 │ │ │ │ @ instruction: 0x01ba9af8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20efc8 <__cxa_atexit@plt+0x203954> │ │ │ │ mov r0, r4 │ │ │ │ @@ -527971,24 +527971,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r7, r0, r4, ror r3 │ │ │ │ + bicseq r7, r0, ip, ror #6 │ │ │ │ @ instruction: 0xfffc454c │ │ │ │ @ instruction: 0x01ba7d24 │ │ │ │ @ instruction: 0xfffc43dc │ │ │ │ @ instruction: 0xfffc4594 │ │ │ │ @ instruction: 0xfffc460c │ │ │ │ @ instruction: 0x01ba86b4 │ │ │ │ @ instruction: 0x01ba7c80 │ │ │ │ - ldrheq r7, [r0, #108] @ 0x6c │ │ │ │ ldrheq r7, [r0, #100] @ 0x64 │ │ │ │ + bicseq r7, r0, ip, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20f07c <__cxa_atexit@plt+0x203a08> │ │ │ │ @@ -528001,16 +528001,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r7, [r0, #88] @ 0x58 │ │ │ │ ldrsheq r7, [r0, #80] @ 0x50 │ │ │ │ + bicseq r7, r0, r8, ror #11 │ │ │ │ @ instruction: 0x01ba995c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 20f0f4 <__cxa_atexit@plt+0x203a80> │ │ │ │ mov r0, r4 │ │ │ │ @@ -528031,16 +528031,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ba9930 │ │ │ │ - ldrheq r7, [r0, #24] │ │ │ │ - bicseq r7, r0, r4, ror r5 │ │ │ │ + ldrheq r7, [r0, #16] │ │ │ │ + bicseq r7, r0, ip, ror #10 │ │ │ │ @ instruction: 0x01ba9914 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20f1fc <__cxa_atexit@plt+0x203b88> │ │ │ │ mov r0, r4 │ │ │ │ @@ -528112,24 +528112,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r7, r0, r0, asr #2 │ │ │ │ + bicseq r7, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffc463c │ │ │ │ @ instruction: 0x01ba7b54 │ │ │ │ @ instruction: 0xfffc44cc │ │ │ │ @ instruction: 0xfffc4684 │ │ │ │ @ instruction: 0xfffc46fc │ │ │ │ @ instruction: 0x01ba8488 │ │ │ │ @ instruction: 0x01ba7ab0 │ │ │ │ - @ instruction: 0x01d07490 │ │ │ │ - bicseq r7, r0, r0, lsl #9 │ │ │ │ + bicseq r7, r0, r8, lsl #9 │ │ │ │ + bicseq r7, r0, r8, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20f2b0 <__cxa_atexit@plt+0x203c3c> │ │ │ │ @@ -528142,16 +528142,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r0, ip, asr #7 │ │ │ │ - ldrheq r7, [r0, #60] @ 0x3c │ │ │ │ + bicseq r7, r0, r4, asr #7 │ │ │ │ + ldrheq r7, [r0, #52] @ 0x34 │ │ │ │ @ instruction: 0x01ba9788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20f3b8 <__cxa_atexit@plt+0x203d44> │ │ │ │ mov r0, r4 │ │ │ │ @@ -528223,24 +528223,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r6, r0, r4, lsl #31 │ │ │ │ + bicseq r6, r0, ip, ror pc │ │ │ │ @ instruction: 0xfffc4480 │ │ │ │ @ instruction: 0x01ba7984 │ │ │ │ @ instruction: 0xfffc4310 │ │ │ │ @ instruction: 0xfffc44c8 │ │ │ │ @ instruction: 0xfffc4540 │ │ │ │ @ instruction: 0x01ba82cc │ │ │ │ @ instruction: 0x01ba78e0 │ │ │ │ - ldrsbeq r7, [r0, #36] @ 0x24 │ │ │ │ - bicseq r7, r0, r4, asr #5 │ │ │ │ + bicseq r7, r0, ip, asr #5 │ │ │ │ + ldrheq r7, [r0, #44] @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20f46c <__cxa_atexit@plt+0x203df8> │ │ │ │ @@ -528253,16 +528253,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r0, r0, lsl r2 │ │ │ │ - bicseq r7, r0, r0, lsl #4 │ │ │ │ + bicseq r7, r0, r8, lsl #4 │ │ │ │ + ldrsheq r7, [r0, #24] │ │ │ │ @ instruction: 0x01ba95fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20f574 <__cxa_atexit@plt+0x203f00> │ │ │ │ mov r0, r4 │ │ │ │ @@ -528334,24 +528334,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r6, r0, r8, asr #27 │ │ │ │ + bicseq r6, r0, r0, asr #27 │ │ │ │ @ instruction: 0xfffc42c4 │ │ │ │ @ instruction: 0x01ba7804 │ │ │ │ @ instruction: 0xfffc4154 │ │ │ │ @ instruction: 0xfffc430c │ │ │ │ @ instruction: 0xfffc4384 │ │ │ │ @ instruction: 0x01ba8110 │ │ │ │ @ instruction: 0x01ba7760 │ │ │ │ - bicseq r7, r0, r8, lsl r1 │ │ │ │ - bicseq r7, r0, r8, lsl #2 │ │ │ │ + bicseq r7, r0, r0, lsl r1 │ │ │ │ + bicseq r7, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20f628 <__cxa_atexit@plt+0x203fb4> │ │ │ │ @@ -528364,16 +528364,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r7, r0, r4, asr r0 │ │ │ │ - bicseq r7, r0, r4, asr #32 │ │ │ │ + bicseq r7, r0, ip, asr #32 │ │ │ │ + bicseq r7, r0, ip, lsr r0 │ │ │ │ @ instruction: 0x01ba9470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20f730 <__cxa_atexit@plt+0x2040bc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -528445,24 +528445,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r6, r0, ip, lsl #24 │ │ │ │ + bicseq r6, r0, r4, lsl #24 │ │ │ │ @ instruction: 0xfffc4108 │ │ │ │ @ instruction: 0x01ba7634 │ │ │ │ @ instruction: 0xfffc3f98 │ │ │ │ @ instruction: 0xfffc4150 │ │ │ │ @ instruction: 0xfffc41c8 │ │ │ │ @ instruction: 0x01ba7f54 │ │ │ │ @ instruction: 0x01ba7590 │ │ │ │ - bicseq r6, r0, ip, asr pc │ │ │ │ - bicseq r6, r0, ip, asr #30 │ │ │ │ + bicseq r6, r0, r4, asr pc │ │ │ │ + bicseq r6, r0, r4, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20f7e4 <__cxa_atexit@plt+0x204170> │ │ │ │ @@ -528475,16 +528475,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01d06e98 │ │ │ │ - bicseq r6, r0, r8, lsl #29 │ │ │ │ + @ instruction: 0x01d06e90 │ │ │ │ + bicseq r6, r0, r0, lsl #29 │ │ │ │ @ instruction: 0x01ba92e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20f8ec <__cxa_atexit@plt+0x204278> │ │ │ │ mov r0, r4 │ │ │ │ @@ -528556,24 +528556,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r6, r0, r0, asr sl │ │ │ │ + bicseq r6, r0, r8, asr #20 │ │ │ │ @ instruction: 0xfffc3f4c │ │ │ │ @ instruction: 0x01ba4bd4 │ │ │ │ @ instruction: 0xfffc3ddc │ │ │ │ @ instruction: 0xfffc3f94 │ │ │ │ @ instruction: 0xfffc400c │ │ │ │ @ instruction: 0x01ba7d98 │ │ │ │ @ instruction: 0x01ba4b30 │ │ │ │ - bicseq r6, r0, r0, lsr #27 │ │ │ │ - @ instruction: 0x01d06d90 │ │ │ │ + @ instruction: 0x01d06d98 │ │ │ │ + bicseq r6, r0, r8, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20f9a0 <__cxa_atexit@plt+0x20432c> │ │ │ │ @@ -528586,16 +528586,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r6, [r0, #204] @ 0xcc │ │ │ │ - bicseq r6, r0, ip, asr #25 │ │ │ │ + ldrsbeq r6, [r0, #196] @ 0xc4 │ │ │ │ + bicseq r6, r0, r4, asr #25 │ │ │ │ @ instruction: 0x01ba9158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20faa8 <__cxa_atexit@plt+0x204434> │ │ │ │ mov r0, r4 │ │ │ │ @@ -528667,24 +528667,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - @ instruction: 0x01d06894 │ │ │ │ + bicseq r6, r0, ip, lsl #17 │ │ │ │ @ instruction: 0xfffc3d90 │ │ │ │ @ instruction: 0x01ba4a2c │ │ │ │ @ instruction: 0xfffc3c20 │ │ │ │ @ instruction: 0xfffc3dd8 │ │ │ │ @ instruction: 0xfffc3e50 │ │ │ │ @ instruction: 0x01ba7bdc │ │ │ │ @ instruction: 0x01ba4988 │ │ │ │ - bicseq r6, r0, r4, ror #23 │ │ │ │ - ldrsbeq r6, [r0, #180] @ 0xb4 │ │ │ │ + ldrsbeq r6, [r0, #188] @ 0xbc │ │ │ │ + bicseq r6, r0, ip, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20fb5c <__cxa_atexit@plt+0x2044e8> │ │ │ │ @@ -528697,16 +528697,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, r0, r0, lsr #22 │ │ │ │ - bicseq r6, r0, r0, lsl fp │ │ │ │ + bicseq r6, r0, r8, lsl fp │ │ │ │ + bicseq r6, r0, r8, lsl #22 │ │ │ │ @ instruction: 0x01ba8fcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20fc64 <__cxa_atexit@plt+0x2045f0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -528778,24 +528778,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrsbeq r6, [r0, #104] @ 0x68 │ │ │ │ + ldrsbeq r6, [r0, #96] @ 0x60 │ │ │ │ @ instruction: 0xfffc3bd4 │ │ │ │ @ instruction: 0x01ba704c │ │ │ │ @ instruction: 0xfffc3a64 │ │ │ │ @ instruction: 0xfffc3c1c │ │ │ │ @ instruction: 0xfffc3c94 │ │ │ │ @ instruction: 0x01ba7a20 │ │ │ │ @ instruction: 0x01ba6fa8 │ │ │ │ - bicseq r6, r0, r8, lsr #20 │ │ │ │ - bicseq r6, r0, r8, lsl sl │ │ │ │ + bicseq r6, r0, r0, lsr #20 │ │ │ │ + bicseq r6, r0, r0, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20fd18 <__cxa_atexit@plt+0x2046a4> │ │ │ │ @@ -528808,16 +528808,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, r0, r4, ror #18 │ │ │ │ - bicseq r6, r0, r4, asr r9 │ │ │ │ + bicseq r6, r0, ip, asr r9 │ │ │ │ + bicseq r6, r0, ip, asr #18 │ │ │ │ @ instruction: 0x01ba8e40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20fe20 <__cxa_atexit@plt+0x2047ac> │ │ │ │ mov r0, r4 │ │ │ │ @@ -528889,24 +528889,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r6, r0, ip, lsl r5 │ │ │ │ + bicseq r6, r0, r4, lsl r5 │ │ │ │ @ instruction: 0xfffc3a18 │ │ │ │ @ instruction: 0x01ba6e7c │ │ │ │ @ instruction: 0xfffc38a8 │ │ │ │ @ instruction: 0xfffc3a60 │ │ │ │ @ instruction: 0xfffc3ad8 │ │ │ │ @ instruction: 0x01ba7864 │ │ │ │ @ instruction: 0x01ba6dd8 │ │ │ │ - bicseq r6, r0, ip, ror #16 │ │ │ │ - bicseq r6, r0, ip, asr r8 │ │ │ │ + bicseq r6, r0, r4, ror #16 │ │ │ │ + bicseq r6, r0, r4, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20fed4 <__cxa_atexit@plt+0x204860> │ │ │ │ @@ -528919,16 +528919,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, r0, r8, lsr #15 │ │ │ │ - @ instruction: 0x01d06798 │ │ │ │ + bicseq r6, r0, r0, lsr #15 │ │ │ │ + @ instruction: 0x01d06790 │ │ │ │ @ instruction: 0x01ba8ca4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 20ff4c <__cxa_atexit@plt+0x2048d8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -528949,16 +528949,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ba8c78 │ │ │ │ - bicseq r6, r0, r0, ror #6 │ │ │ │ - bicseq r6, r0, ip, lsl r7 │ │ │ │ + bicseq r6, r0, r8, asr r3 │ │ │ │ + bicseq r6, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20ffe8 <__cxa_atexit@plt+0x204974> │ │ │ │ ldr r2, [pc, #136] @ 210004 <__cxa_atexit@plt+0x204990> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -528993,17 +528993,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r6, r0, ip, ror #5 │ │ │ │ - bicseq r6, r0, r4, asr #5 │ │ │ │ - ldrheq r6, [r0, #36] @ 0x24 │ │ │ │ + bicseq r6, r0, r4, ror #5 │ │ │ │ + ldrheq r6, [r0, #44] @ 0x2c │ │ │ │ + bicseq r6, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21005c <__cxa_atexit@plt+0x2049e8> │ │ │ │ @@ -529017,16 +529017,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, r0, r0, asr #4 │ │ │ │ - bicseq r6, r0, r0, lsr r2 │ │ │ │ + bicseq r6, r0, r8, lsr r2 │ │ │ │ + bicseq r6, r0, r8, lsr #4 │ │ │ │ @ instruction: 0x01ba86f8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -529065,15 +529065,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 210144 <__cxa_atexit@plt+0x204ad0> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [pc, #20] @ 210148 <__cxa_atexit@plt+0x204ad4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ba709c │ │ │ │ @ instruction: 0x01ba8aac │ │ │ │ @@ -529102,16 +529102,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ba8a6c │ │ │ │ - ldrsheq r6, [r0, #12] │ │ │ │ - ldrheq r6, [r0, #72] @ 0x48 │ │ │ │ + ldrsheq r6, [r0, #4] │ │ │ │ + ldrheq r6, [r0, #64] @ 0x40 │ │ │ │ @ instruction: 0x01ba8a50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 2102b8 <__cxa_atexit@plt+0x204c44> │ │ │ │ mov r0, r4 │ │ │ │ @@ -529183,24 +529183,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r6, r0, r4, lsl #1 │ │ │ │ + bicseq r6, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffc325c │ │ │ │ @ instruction: 0x01ba6b24 │ │ │ │ @ instruction: 0xfffc30ec │ │ │ │ @ instruction: 0xfffc32a4 │ │ │ │ @ instruction: 0xfffc331c │ │ │ │ @ instruction: 0x01ba73c4 │ │ │ │ @ instruction: 0x01ba6a80 │ │ │ │ - bicseq r6, r0, ip, asr #7 │ │ │ │ bicseq r6, r0, r4, asr #7 │ │ │ │ + ldrheq r6, [r0, #60] @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21036c <__cxa_atexit@plt+0x204cf8> │ │ │ │ @@ -529213,16 +529213,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, r0, r8, lsl #6 │ │ │ │ bicseq r6, r0, r0, lsl #6 │ │ │ │ + ldrsheq r6, [r0, #40] @ 0x28 │ │ │ │ @ instruction: 0x01ba88c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 210474 <__cxa_atexit@plt+0x204e00> │ │ │ │ mov r0, r4 │ │ │ │ @@ -529294,24 +529294,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r5, r0, r8, asr #29 │ │ │ │ + bicseq r5, r0, r0, asr #29 │ │ │ │ @ instruction: 0xfffc30a0 │ │ │ │ @ instruction: 0x01ba6954 │ │ │ │ @ instruction: 0xfffc2f30 │ │ │ │ @ instruction: 0xfffc30e8 │ │ │ │ @ instruction: 0xfffc3160 │ │ │ │ @ instruction: 0x01ba7208 │ │ │ │ @ instruction: 0x01ba68b0 │ │ │ │ - bicseq r6, r0, r0, lsl r2 │ │ │ │ bicseq r6, r0, r8, lsl #4 │ │ │ │ + bicseq r6, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 210528 <__cxa_atexit@plt+0x204eb4> │ │ │ │ @@ -529324,16 +529324,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r6, r0, ip, asr #2 │ │ │ │ bicseq r6, r0, r4, asr #2 │ │ │ │ + bicseq r6, r0, ip, lsr r1 │ │ │ │ @ instruction: 0x01ba8738 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 210630 <__cxa_atexit@plt+0x204fbc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -529405,24 +529405,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r5, r0, ip, lsl #26 │ │ │ │ + bicseq r5, r0, r4, lsl #26 │ │ │ │ @ instruction: 0xfffc2ee4 │ │ │ │ @ instruction: 0x01ba6784 │ │ │ │ @ instruction: 0xfffc2d74 │ │ │ │ @ instruction: 0xfffc2f2c │ │ │ │ @ instruction: 0xfffc2fa4 │ │ │ │ @ instruction: 0x01ba704c │ │ │ │ @ instruction: 0x01ba66e0 │ │ │ │ - bicseq r6, r0, r4, asr r0 │ │ │ │ bicseq r6, r0, ip, asr #32 │ │ │ │ + bicseq r6, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2106e4 <__cxa_atexit@plt+0x205070> │ │ │ │ @@ -529435,16 +529435,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01d05f90 │ │ │ │ bicseq r5, r0, r8, lsl #31 │ │ │ │ + bicseq r5, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x01ba859c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 21075c <__cxa_atexit@plt+0x2050e8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -529465,16 +529465,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ba8570 │ │ │ │ - bicseq r5, r0, r0, asr fp │ │ │ │ - bicseq r5, r0, ip, lsl #30 │ │ │ │ + bicseq r5, r0, r8, asr #22 │ │ │ │ + bicseq r5, r0, r4, lsl #30 │ │ │ │ @ instruction: 0x01ba8554 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 210864 <__cxa_atexit@plt+0x2051f0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -529546,24 +529546,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrsbeq r5, [r0, #168] @ 0xa8 │ │ │ │ + ldrsbeq r5, [r0, #160] @ 0xa0 │ │ │ │ @ instruction: 0xfffc2cb0 │ │ │ │ @ instruction: 0x01ba6398 │ │ │ │ @ instruction: 0xfffc2b40 │ │ │ │ @ instruction: 0xfffc2cf8 │ │ │ │ @ instruction: 0xfffc2d70 │ │ │ │ @ instruction: 0x01ba6e18 │ │ │ │ @ instruction: 0x01ba62f4 │ │ │ │ - bicseq r5, r0, r0, lsr #28 │ │ │ │ bicseq r5, r0, r8, lsl lr │ │ │ │ + bicseq r5, r0, r0, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 210918 <__cxa_atexit@plt+0x2052a4> │ │ │ │ @@ -529576,16 +529576,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, r0, ip, asr sp │ │ │ │ bicseq r5, r0, r4, asr sp │ │ │ │ + bicseq r5, r0, ip, asr #26 │ │ │ │ @ instruction: 0x01ba83c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 210a20 <__cxa_atexit@plt+0x2053ac> │ │ │ │ mov r0, r4 │ │ │ │ @@ -529657,24 +529657,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r5, r0, ip, lsl r9 │ │ │ │ + bicseq r5, r0, r4, lsl r9 │ │ │ │ @ instruction: 0xfffc2af4 │ │ │ │ @ instruction: 0x01ba622c │ │ │ │ @ instruction: 0xfffc2984 │ │ │ │ @ instruction: 0xfffc2b3c │ │ │ │ @ instruction: 0xfffc2bb4 │ │ │ │ @ instruction: 0x01ba6c5c │ │ │ │ @ instruction: 0x01ba6188 │ │ │ │ - bicseq r5, r0, r4, ror #24 │ │ │ │ bicseq r5, r0, ip, asr ip │ │ │ │ + bicseq r5, r0, r4, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 210ad4 <__cxa_atexit@plt+0x205460> │ │ │ │ @@ -529687,16 +529687,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, r0, r0, lsr #23 │ │ │ │ @ instruction: 0x01d05b98 │ │ │ │ + @ instruction: 0x01d05b90 │ │ │ │ @ instruction: 0x01ba823c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 210bdc <__cxa_atexit@plt+0x205568> │ │ │ │ mov r0, r4 │ │ │ │ @@ -529768,24 +529768,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r5, r0, r0, ror #14 │ │ │ │ + bicseq r5, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffc2938 │ │ │ │ @ instruction: 0x01ba605c │ │ │ │ @ instruction: 0xfffc27c8 │ │ │ │ @ instruction: 0xfffc2980 │ │ │ │ @ instruction: 0xfffc29f8 │ │ │ │ @ instruction: 0x01ba6aa0 │ │ │ │ @ instruction: 0x01ba5fb8 │ │ │ │ - bicseq r5, r0, r8, lsr #21 │ │ │ │ bicseq r5, r0, r0, lsr #21 │ │ │ │ + @ instruction: 0x01d05a98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 210c90 <__cxa_atexit@plt+0x20561c> │ │ │ │ @@ -529798,16 +529798,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, r0, r4, ror #19 │ │ │ │ ldrsbeq r5, [r0, #156] @ 0x9c │ │ │ │ + ldrsbeq r5, [r0, #148] @ 0x94 │ │ │ │ ldrheq r8, [sl, r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 210d98 <__cxa_atexit@plt+0x205724> │ │ │ │ mov r0, r4 │ │ │ │ @@ -529879,24 +529879,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r5, r0, r4, lsr #11 │ │ │ │ + @ instruction: 0x01d0559c │ │ │ │ @ instruction: 0xfffc277c │ │ │ │ @ instruction: 0x01ba5f90 │ │ │ │ @ instruction: 0xfffc260c │ │ │ │ @ instruction: 0xfffc27c4 │ │ │ │ @ instruction: 0xfffc283c │ │ │ │ @ instruction: 0x01ba68e4 │ │ │ │ @ instruction: 0x01ba5eec │ │ │ │ - bicseq r5, r0, ip, ror #17 │ │ │ │ bicseq r5, r0, r4, ror #17 │ │ │ │ + ldrsbeq r5, [r0, #140] @ 0x8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 210e4c <__cxa_atexit@plt+0x2057d8> │ │ │ │ @@ -529909,16 +529909,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, r0, r8, lsr #16 │ │ │ │ bicseq r5, r0, r0, lsr #16 │ │ │ │ + bicseq r5, r0, r8, lsl r8 │ │ │ │ @ instruction: 0x01ba7f14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 210ec4 <__cxa_atexit@plt+0x205850> │ │ │ │ mov r0, r4 │ │ │ │ @@ -529939,16 +529939,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ba7ee8 │ │ │ │ - bicseq r5, r0, r8, ror #7 │ │ │ │ - bicseq r5, r0, r4, lsr #15 │ │ │ │ + bicseq r5, r0, r0, ror #7 │ │ │ │ + @ instruction: 0x01d0579c │ │ │ │ @ instruction: 0x01ba7ecc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 210fbc <__cxa_atexit@plt+0x205948> │ │ │ │ mov r0, r4 │ │ │ │ @@ -530016,23 +530016,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - bicseq r5, r0, r0, ror r3 │ │ │ │ + bicseq r5, r0, r8, ror #6 │ │ │ │ @ instruction: 0xfffc2224 │ │ │ │ @ instruction: 0x01ba5c30 │ │ │ │ @ instruction: 0xfffc20a4 │ │ │ │ @ instruction: 0xfffc226c │ │ │ │ @ instruction: 0xfffc22e4 │ │ │ │ @ instruction: 0x01ba66b8 │ │ │ │ @ instruction: 0x01ba5b9c │ │ │ │ - bicseq r5, r0, r4, asr #13 │ │ │ │ + ldrheq r5, [r0, #108] @ 0x6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21105c <__cxa_atexit@plt+0x2059e8> │ │ │ │ @@ -530041,15 +530041,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, r0, r4, lsl r6 │ │ │ │ + bicseq r5, r0, ip, lsl #12 │ │ │ │ @ instruction: 0x01ba7d68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 211150 <__cxa_atexit@plt+0x205adc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -530117,23 +530117,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - ldrsbeq r5, [r0, #28] │ │ │ │ + ldrsbeq r5, [r0, #20] │ │ │ │ @ instruction: 0xfffc2090 │ │ │ │ @ instruction: 0x01ba5bc8 │ │ │ │ @ instruction: 0xfffc1f10 │ │ │ │ @ instruction: 0xfffc20d8 │ │ │ │ @ instruction: 0xfffc2150 │ │ │ │ @ instruction: 0x01ba6524 │ │ │ │ @ instruction: 0x01ba5b34 │ │ │ │ - bicseq r5, r0, r0, lsr r5 │ │ │ │ + bicseq r5, r0, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2111f0 <__cxa_atexit@plt+0x205b7c> │ │ │ │ @@ -530142,15 +530142,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, r0, r0, lsl #9 │ │ │ │ + bicseq r5, r0, r8, ror r4 │ │ │ │ @ instruction: 0x01ba7bf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 211264 <__cxa_atexit@plt+0x205bf0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -530171,16 +530171,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ba7bc8 │ │ │ │ - bicseq r5, r0, r8, asr #32 │ │ │ │ - bicseq r5, r0, r4, lsl #8 │ │ │ │ + bicseq r5, r0, r0, asr #32 │ │ │ │ + ldrsheq r5, [r0, #60] @ 0x3c │ │ │ │ @ instruction: 0x01ba7bac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 21136c <__cxa_atexit@plt+0x205cf8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -530252,24 +530252,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrsbeq r4, [r0, #240] @ 0xf0 │ │ │ │ + bicseq r4, r0, r8, asr #31 │ │ │ │ @ instruction: 0xfffc21a8 │ │ │ │ @ instruction: 0x01ba58f4 │ │ │ │ @ instruction: 0xfffc2038 │ │ │ │ @ instruction: 0xfffc21f0 │ │ │ │ @ instruction: 0xfffc2268 │ │ │ │ @ instruction: 0x01ba6310 │ │ │ │ @ instruction: 0x01ba5850 │ │ │ │ - bicseq r5, r0, r8, lsl r3 │ │ │ │ bicseq r5, r0, r0, lsl r3 │ │ │ │ + bicseq r5, r0, r8, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 211420 <__cxa_atexit@plt+0x205dac> │ │ │ │ @@ -530282,16 +530282,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r5, r0, r4, asr r2 │ │ │ │ bicseq r5, r0, ip, asr #4 │ │ │ │ + bicseq r5, r0, r4, asr #4 │ │ │ │ @ instruction: 0x01ba7a20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 211528 <__cxa_atexit@plt+0x205eb4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -530363,24 +530363,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r4, r0, r4, lsl lr │ │ │ │ + bicseq r4, r0, ip, lsl #28 │ │ │ │ @ instruction: 0xfffc1fec │ │ │ │ @ instruction: 0x01ba56fc │ │ │ │ @ instruction: 0xfffc1e7c │ │ │ │ @ instruction: 0xfffc2034 │ │ │ │ @ instruction: 0xfffc20ac │ │ │ │ @ instruction: 0x01ba6154 │ │ │ │ @ instruction: 0x01ba5658 │ │ │ │ - bicseq r5, r0, ip, asr r1 │ │ │ │ bicseq r5, r0, r4, asr r1 │ │ │ │ + bicseq r5, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2115dc <__cxa_atexit@plt+0x205f68> │ │ │ │ @@ -530393,16 +530393,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01d05098 │ │ │ │ @ instruction: 0x01d05090 │ │ │ │ + bicseq r5, r0, r8, lsl #1 │ │ │ │ @ instruction: 0x01ba7894 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 2116e4 <__cxa_atexit@plt+0x206070> │ │ │ │ mov r0, r4 │ │ │ │ @@ -530474,24 +530474,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r4, r0, r8, asr ip │ │ │ │ + bicseq r4, r0, r0, asr ip │ │ │ │ @ instruction: 0xfffc1e30 │ │ │ │ @ instruction: 0x01ba552c │ │ │ │ @ instruction: 0xfffc1cc0 │ │ │ │ @ instruction: 0xfffc1e78 │ │ │ │ @ instruction: 0xfffc1ef0 │ │ │ │ @ instruction: 0x01ba5f98 │ │ │ │ @ instruction: 0x01ba5488 │ │ │ │ - bicseq r4, r0, r0, lsr #31 │ │ │ │ @ instruction: 0x01d04f98 │ │ │ │ + @ instruction: 0x01d04f90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 211798 <__cxa_atexit@plt+0x206124> │ │ │ │ @@ -530504,16 +530504,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsbeq r4, [r0, #236] @ 0xec │ │ │ │ ldrsbeq r4, [r0, #228] @ 0xe4 │ │ │ │ + bicseq r4, r0, ip, asr #29 │ │ │ │ @ instruction: 0x01ba76f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 211810 <__cxa_atexit@plt+0x20619c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -530534,16 +530534,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ba76cc │ │ │ │ - @ instruction: 0x01d04a9c │ │ │ │ - bicseq r4, r0, r8, asr lr │ │ │ │ + @ instruction: 0x01d04a94 │ │ │ │ + bicseq r4, r0, r0, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2118ac <__cxa_atexit@plt+0x206238> │ │ │ │ ldr r2, [pc, #136] @ 2118c8 <__cxa_atexit@plt+0x206254> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -530578,17 +530578,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r4, r0, r8, lsr #20 │ │ │ │ - bicseq r4, r0, r0, lsl #20 │ │ │ │ - ldrsheq r4, [r0, #144] @ 0x90 │ │ │ │ + bicseq r4, r0, r0, lsr #20 │ │ │ │ + ldrsheq r4, [r0, #152] @ 0x98 │ │ │ │ + bicseq r4, r0, r8, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 211920 <__cxa_atexit@plt+0x2062ac> │ │ │ │ @@ -530602,16 +530602,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r4, r0, ip, ror r9 │ │ │ │ - bicseq r4, r0, ip, ror #18 │ │ │ │ + bicseq r4, r0, r4, ror r9 │ │ │ │ + bicseq r4, r0, r4, ror #18 │ │ │ │ @ instruction: 0x01ba6e4c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -530665,15 +530665,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01ba5700 │ │ │ │ - @ instruction: 0x01d04890 │ │ │ │ + bicseq r4, r0, r8, lsl #17 │ │ │ │ @ instruction: 0x01ba56e4 │ │ │ │ @ instruction: 0x01ba5188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 211a50 <__cxa_atexit@plt+0x2063dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -530691,15 +530691,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 211aac <__cxa_atexit@plt+0x206438> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [pc, #20] @ 211ab0 <__cxa_atexit@plt+0x20643c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ba747c │ │ │ │ @ instruction: 0x01ba745c │ │ │ │ @@ -530775,23 +530775,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0x01d04794 │ │ │ │ + bicseq r4, r0, ip, lsl #15 │ │ │ │ @ instruction: 0xfffc1648 │ │ │ │ @ instruction: 0x01ba51e4 │ │ │ │ @ instruction: 0xfffc14c8 │ │ │ │ @ instruction: 0xfffc1690 │ │ │ │ @ instruction: 0xfffc1708 │ │ │ │ @ instruction: 0x01ba5adc │ │ │ │ @ instruction: 0x01ba5150 │ │ │ │ - bicseq r4, r0, r8, ror #21 │ │ │ │ + bicseq r4, r0, r0, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 211c38 <__cxa_atexit@plt+0x2065c4> │ │ │ │ @@ -530800,15 +530800,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r4, r0, r8, lsr sl │ │ │ │ + bicseq r4, r0, r0, lsr sl │ │ │ │ @ instruction: 0x01ba7310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 211d2c <__cxa_atexit@plt+0x2066b8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -530876,23 +530876,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - bicseq r4, r0, r0, lsl #12 │ │ │ │ + ldrsheq r4, [r0, #88] @ 0x58 │ │ │ │ @ instruction: 0xfffc14b4 │ │ │ │ @ instruction: 0x01ba5064 │ │ │ │ @ instruction: 0xfffc1334 │ │ │ │ @ instruction: 0xfffc14fc │ │ │ │ @ instruction: 0xfffc1574 │ │ │ │ @ instruction: 0x01ba5948 │ │ │ │ @ instruction: 0x01ba4fd0 │ │ │ │ - bicseq r4, r0, r4, asr r9 │ │ │ │ + bicseq r4, r0, ip, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 211dcc <__cxa_atexit@plt+0x206758> │ │ │ │ @@ -530901,15 +530901,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r4, r0, r4, lsr #17 │ │ │ │ + @ instruction: 0x01d0489c │ │ │ │ @ instruction: 0x01ba719c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 211e40 <__cxa_atexit@plt+0x2067cc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -530930,16 +530930,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ba7170 │ │ │ │ - bicseq r4, r0, ip, ror #8 │ │ │ │ - bicseq r4, r0, r8, lsr #16 │ │ │ │ + bicseq r4, r0, r4, ror #8 │ │ │ │ + bicseq r4, r0, r0, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 211eb8 <__cxa_atexit@plt+0x206844> │ │ │ │ ldr r2, [pc, #80] @ 211ec0 <__cxa_atexit@plt+0x20684c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -530960,15 +530960,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrsheq r4, [r0, #52] @ 0x34 │ │ │ │ + bicseq r4, r0, ip, ror #7 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 211eec <__cxa_atexit@plt+0x206878> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -530990,15 +530990,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 211f40 <__cxa_atexit@plt+0x2068cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrheq r4, [r0, #76] @ 0x4c │ │ │ │ + ldrheq r4, [r0, #68] @ 0x44 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 211f78 <__cxa_atexit@plt+0x206904> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -531007,15 +531007,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r0, ip, lsl #6 │ │ │ │ + bicseq r4, r0, r4, lsl #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 212000 <__cxa_atexit@plt+0x20698c> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -531045,15 +531045,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 212014 <__cxa_atexit@plt+0x2069a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0x01ba6fa8 │ │ │ │ - @ instruction: 0x01d04298 │ │ │ │ + @ instruction: 0x01d04290 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 212084 <__cxa_atexit@plt+0x206a10> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ @@ -531086,15 +531086,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - bicseq r4, r0, ip, ror #3 │ │ │ │ + bicseq r4, r0, r4, ror #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 212158 <__cxa_atexit@plt+0x206ae4> │ │ │ │ ldr r3, [pc, #328] @ 212224 <__cxa_atexit@plt+0x206bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -531173,21 +531173,21 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - ldrsheq r4, [r0, #60] @ 0x3c │ │ │ │ - bicseq r4, r0, r8, ror #2 │ │ │ │ - bicseq r4, r0, r8, lsl r2 │ │ │ │ + ldrsheq r4, [r0, #52] @ 0x34 │ │ │ │ + bicseq r4, r0, r0, ror #2 │ │ │ │ + bicseq r4, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - bicseq r4, r0, ip, ror #8 │ │ │ │ - ldrsbeq r4, [r0, #16] │ │ │ │ - bicseq r4, r0, r8, lsl #5 │ │ │ │ + bicseq r4, r0, r4, ror #8 │ │ │ │ + bicseq r4, r0, r8, asr #3 │ │ │ │ + bicseq r4, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2122b0 <__cxa_atexit@plt+0x206c3c> │ │ │ │ @@ -531214,17 +531214,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ sub r8, r6, #30 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - bicseq r4, r0, ip, lsl r3 │ │ │ │ - bicseq r4, r0, r0, lsl #1 │ │ │ │ - bicseq r4, r0, r8, lsr r1 │ │ │ │ + bicseq r4, r0, r4, lsl r3 │ │ │ │ + bicseq r4, r0, r8, ror r0 │ │ │ │ + bicseq r4, r0, r0, lsr r1 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 21231c <__cxa_atexit@plt+0x206ca8> │ │ │ │ ldr r3, [pc, #68] @ 21232c <__cxa_atexit@plt+0x206cb8> │ │ │ │ @@ -531304,18 +531304,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldrsheq r3, [r0, #224] @ 0xe0 │ │ │ │ - @ instruction: 0x01d03e90 │ │ │ │ - ldrsbeq r3, [r0, #228] @ 0xe4 │ │ │ │ - ldrheq r4, [r0, #20] │ │ │ │ + bicseq r3, r0, r8, ror #29 │ │ │ │ + bicseq r3, r0, r8, lsl #29 │ │ │ │ + bicseq r3, r0, ip, asr #29 │ │ │ │ + bicseq r4, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21248c <__cxa_atexit@plt+0x206e18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -531339,17 +531339,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrsheq r3, [r0, #212] @ 0xd4 │ │ │ │ - bicseq r3, r0, ip, lsr #28 │ │ │ │ - bicseq r4, r0, ip, lsl #2 │ │ │ │ + bicseq r3, r0, ip, ror #27 │ │ │ │ + bicseq r3, r0, r4, lsr #28 │ │ │ │ + bicseq r4, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 212508 <__cxa_atexit@plt+0x206e94> │ │ │ │ ldr r2, [pc, #56] @ 212510 <__cxa_atexit@plt+0x206e9c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -531364,15 +531364,15 @@ │ │ │ │ b 212520 <__cxa_atexit@plt+0x206eac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq r3, r0, ip, lsl #27 │ │ │ │ + bicseq r3, r0, r4, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 212574 <__cxa_atexit@plt+0x206f00> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -531402,15 +531402,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsheq r3, [r0, #204] @ 0xcc │ │ │ │ + ldrsheq r3, [r0, #196] @ 0xc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #33 @ 0x21 │ │ │ │ bne 2125d8 <__cxa_atexit@plt+0x206f64> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -531460,17 +531460,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - bicseq r3, r0, r0, ror #24 │ │ │ │ - bicseq r3, r0, r8, lsr ip │ │ │ │ - bicseq r3, r0, r8, lsr #24 │ │ │ │ + bicseq r3, r0, r8, asr ip │ │ │ │ + bicseq r3, r0, r0, lsr ip │ │ │ │ + bicseq r3, r0, r0, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2126e8 <__cxa_atexit@plt+0x207074> │ │ │ │ @@ -531484,16 +531484,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrheq r3, [r0, #180] @ 0xb4 │ │ │ │ - bicseq r3, r0, r4, lsr #23 │ │ │ │ + bicseq r3, r0, ip, lsr #23 │ │ │ │ + @ instruction: 0x01d03b9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 21275c <__cxa_atexit@plt+0x2070e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -531517,32 +531517,32 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r0, r8, asr #22 │ │ │ │ bicseq r3, r0, r0, asr #22 │ │ │ │ - bicseq r3, r0, r8, lsr #23 │ │ │ │ + bicseq r3, r0, r8, lsr fp │ │ │ │ + bicseq r3, r0, r0, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2127b4 <__cxa_atexit@plt+0x207140> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2127bc <__cxa_atexit@plt+0x207148> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r0, ip, asr #21 │ │ │ │ + bicseq r3, r0, r4, asr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 21288c <__cxa_atexit@plt+0x207218> │ │ │ │ ldr lr, [pc, #204] @ 2128ac <__cxa_atexit@plt+0x207238> │ │ │ │ @@ -531595,19 +531595,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - bicseq r3, r0, r4, lsl #21 │ │ │ │ + bicseq r3, r0, ip, ror sl │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - ldrsbeq r3, [r0, #176] @ 0xb0 │ │ │ │ + bicseq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - bicseq r3, r0, r0, lsl #24 │ │ │ │ + ldrsheq r3, [r0, #184] @ 0xb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -531638,17 +531638,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - bicseq r3, r0, ip, lsl #22 │ │ │ │ + bicseq r3, r0, r4, lsl #22 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - bicseq r3, r0, r0, lsr fp │ │ │ │ + bicseq r3, r0, r8, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2129c8 <__cxa_atexit@plt+0x207354> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -531672,32 +531672,32 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r3, [r0, #140] @ 0x8c │ │ │ │ ldrsbeq r3, [r0, #132] @ 0x84 │ │ │ │ - bicseq r3, r0, ip, lsr r9 │ │ │ │ + bicseq r3, r0, ip, asr #17 │ │ │ │ + bicseq r3, r0, r4, lsr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 212a20 <__cxa_atexit@plt+0x2073ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 212a28 <__cxa_atexit@plt+0x2073b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r0, r0, ror #16 │ │ │ │ + bicseq r3, r0, r8, asr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 212af8 <__cxa_atexit@plt+0x207484> │ │ │ │ ldr lr, [pc, #204] @ 212b18 <__cxa_atexit@plt+0x2074a4> │ │ │ │ @@ -531750,19 +531750,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - bicseq r3, r0, r8, lsl r8 │ │ │ │ + bicseq r3, r0, r0, lsl r8 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - bicseq r3, r0, r4, ror #18 │ │ │ │ + bicseq r3, r0, ip, asr r9 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x01d03994 │ │ │ │ + bicseq r3, r0, ip, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -531793,17 +531793,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - bicseq r3, r0, r0, lsr #17 │ │ │ │ + @ instruction: 0x01d03898 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - bicseq r3, r0, r4, asr #17 │ │ │ │ + ldrheq r3, [r0, #140] @ 0x8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 212c34 <__cxa_atexit@plt+0x2075c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -531827,32 +531827,32 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r0, r0, ror r6 │ │ │ │ bicseq r3, r0, r8, ror #12 │ │ │ │ - ldrsbeq r3, [r0, #96] @ 0x60 │ │ │ │ + bicseq r3, r0, r0, ror #12 │ │ │ │ + bicseq r3, r0, r8, asr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 212c8c <__cxa_atexit@plt+0x207618> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 212c94 <__cxa_atexit@plt+0x207620> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r3, [r0, #84] @ 0x54 │ │ │ │ + bicseq r3, r0, ip, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 212d64 <__cxa_atexit@plt+0x2076f0> │ │ │ │ ldr lr, [pc, #204] @ 212d84 <__cxa_atexit@plt+0x207710> │ │ │ │ @@ -531905,19 +531905,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - bicseq r3, r0, ip, lsr #11 │ │ │ │ + bicseq r3, r0, r4, lsr #11 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - ldrsheq r3, [r0, #104] @ 0x68 │ │ │ │ + ldrsheq r3, [r0, #96] @ 0x60 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - bicseq r3, r0, r8, lsr #14 │ │ │ │ + bicseq r3, r0, r0, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -531948,17 +531948,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - bicseq r3, r0, r4, lsr r6 │ │ │ │ + bicseq r3, r0, ip, lsr #12 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - bicseq r3, r0, r8, asr r6 │ │ │ │ + bicseq r3, r0, r0, asr r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 212ea4 <__cxa_atexit@plt+0x207830> │ │ │ │ ldr lr, [pc, #80] @ 212eac <__cxa_atexit@plt+0x207838> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -531979,15 +531979,15 @@ │ │ │ │ b 212ebc <__cxa_atexit@plt+0x207848> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - bicseq r3, r0, r0, lsl #8 │ │ │ │ + ldrsheq r3, [r0, #56] @ 0x38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 212f04 <__cxa_atexit@plt+0x207890> │ │ │ │ ldr r2, [pc, #180] @ 212f84 <__cxa_atexit@plt+0x207910> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -532035,16 +532035,16 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ - bicseq r3, r0, r0, ror #9 │ │ │ │ - ldrheq r3, [r0, #76] @ 0x4c │ │ │ │ + ldrsbeq r3, [r0, #72] @ 0x48 │ │ │ │ + ldrheq r3, [r0, #68] @ 0x44 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 212fd0 <__cxa_atexit@plt+0x20795c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -532119,21 +532119,21 @@ │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 2130d0 <__cxa_atexit@plt+0x207a5c> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ + bicseq r3, r0, r8, asr r3 │ │ │ │ bicseq r3, r0, r0, ror #6 │ │ │ │ - bicseq r3, r0, r8, ror #6 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - ldrheq r3, [r0, #36] @ 0x24 │ │ │ │ - ldrheq r3, [r0, #76] @ 0x4c │ │ │ │ + bicseq r3, r0, ip, lsr #5 │ │ │ │ + ldrheq r3, [r0, #68] @ 0x44 │ │ │ │ + ldrheq r3, [r0, #48] @ 0x30 │ │ │ │ ldrheq r3, [r0, #56] @ 0x38 │ │ │ │ - bicseq r3, r0, r0, asr #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -532186,17 +532186,17 @@ │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r9, sl │ │ │ │ ldr sl, [sp, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4c0 │ │ │ │ - bicseq r3, r0, r0, lsr #2 │ │ │ │ - bicseq r3, r0, ip, lsl #3 │ │ │ │ - bicseq r3, r0, ip, lsr #5 │ │ │ │ + bicseq r3, r0, r8, lsl r1 │ │ │ │ + bicseq r3, r0, r4, lsl #3 │ │ │ │ + bicseq r3, r0, r4, lsr #5 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21322c <__cxa_atexit@plt+0x207bb8> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -532204,15 +532204,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 213234 <__cxa_atexit@plt+0x207bc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, r0, r4, asr r0 │ │ │ │ + bicseq r3, r0, ip, asr #32 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2132f0 <__cxa_atexit@plt+0x207c7c> │ │ │ │ ldr lr, [pc, #164] @ 2132fc <__cxa_atexit@plt+0x207c88> │ │ │ │ @@ -532255,15 +532255,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrsheq r2, [r0, #252] @ 0xfc │ │ │ │ + ldrsheq r2, [r0, #244] @ 0xf4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -532355,18 +532355,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - bicseq r2, r0, r8, lsl #29 │ │ │ │ - ldrsbeq r2, [r0, #224] @ 0xe0 │ │ │ │ - bicseq r2, r0, r8, asr #28 │ │ │ │ - bicseq r2, r0, ip, lsr #28 │ │ │ │ + bicseq r2, r0, r0, lsl #29 │ │ │ │ + bicseq r2, r0, r8, asr #29 │ │ │ │ + bicseq r2, r0, r0, asr #28 │ │ │ │ + bicseq r2, r0, r4, lsr #28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -532478,17 +532478,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff040 │ │ │ │ - @ instruction: 0x01d02c9c │ │ │ │ - bicseq r2, r0, r8, lsl #26 │ │ │ │ - bicseq r2, r0, r4, lsr #28 │ │ │ │ + @ instruction: 0x01d02c94 │ │ │ │ + bicseq r2, r0, r0, lsl #26 │ │ │ │ + bicseq r2, r0, ip, lsl lr │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ mov fp, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -532571,17 +532571,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldmib sp, {r8, fp} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffeed8 │ │ │ │ - bicseq r2, r0, r0, asr #22 │ │ │ │ - bicseq r2, r0, ip, lsr #23 │ │ │ │ - bicseq r2, r0, ip, asr #25 │ │ │ │ + bicseq r2, r0, r8, lsr fp │ │ │ │ + bicseq r2, r0, r4, lsr #23 │ │ │ │ + bicseq r2, r0, r4, asr #25 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 21368c <__cxa_atexit@plt+0x208018> │ │ │ │ @@ -532640,15 +532640,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - bicseq r2, r0, r0, asr #23 │ │ │ │ + ldrheq r2, [r0, #184] @ 0xb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 213990 <__cxa_atexit@plt+0x20831c> │ │ │ │ @@ -532679,15 +532679,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq r2, r0, r4, lsl #22 │ │ │ │ + ldrsheq r2, [r0, #172] @ 0xac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #16]! │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldmdb r5, {r3, r8} │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ @@ -532702,15 +532702,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2139fc <__cxa_atexit@plt+0x208388> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r0, ip, lsl #17 │ │ │ │ + bicseq r2, r0, r4, lsl #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 213ab8 <__cxa_atexit@plt+0x208444> │ │ │ │ ldr lr, [pc, #164] @ 213ac4 <__cxa_atexit@plt+0x208450> │ │ │ │ @@ -532753,15 +532753,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - bicseq r2, r0, r4, lsr r8 │ │ │ │ + bicseq r2, r0, ip, lsr #16 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -532853,18 +532853,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - bicseq r2, r0, r0, asr #13 │ │ │ │ - bicseq r2, r0, r8, lsl #14 │ │ │ │ - bicseq r2, r0, r0, lsl #13 │ │ │ │ - bicseq r2, r0, r4, ror #12 │ │ │ │ + ldrheq r2, [r0, #104] @ 0x68 │ │ │ │ + bicseq r2, r0, r0, lsl #14 │ │ │ │ + bicseq r2, r0, r8, ror r6 │ │ │ │ + bicseq r2, r0, ip, asr r6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -532976,17 +532976,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe878 │ │ │ │ - ldrsbeq r2, [r0, #68] @ 0x44 │ │ │ │ - bicseq r2, r0, r0, asr #10 │ │ │ │ - bicseq r2, r0, ip, asr r6 │ │ │ │ + bicseq r2, r0, ip, asr #9 │ │ │ │ + bicseq r2, r0, r8, lsr r5 │ │ │ │ + bicseq r2, r0, r4, asr r6 │ │ │ │ @ instruction: 0xfffff060 │ │ │ │ mov fp, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -533069,17 +533069,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldmib sp, {r8, fp} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffe710 │ │ │ │ - bicseq r2, r0, r8, ror r3 │ │ │ │ - bicseq r2, r0, r4, ror #7 │ │ │ │ - bicseq r2, r0, r4, lsl #10 │ │ │ │ + bicseq r2, r0, r0, ror r3 │ │ │ │ + ldrsbeq r2, [r0, #60] @ 0x3c │ │ │ │ + ldrsheq r2, [r0, #76] @ 0x4c │ │ │ │ @ instruction: 0xffffef08 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 213e54 <__cxa_atexit@plt+0x2087e0> │ │ │ │ @@ -533090,18 +533090,18 @@ │ │ │ │ bhi 214010 <__cxa_atexit@plt+0x20899c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 214018 <__cxa_atexit@plt+0x2089a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, r0, r0, ror r2 │ │ │ │ + bicseq r2, r0, r8, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -533171,15 +533171,15 @@ │ │ │ │ beq 214170 <__cxa_atexit@plt+0x208afc> │ │ │ │ ldr r2, [pc, #72] @ 214188 <__cxa_atexit@plt+0x208b14> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -533211,15 +533211,15 @@ │ │ │ │ beq 214204 <__cxa_atexit@plt+0x208b90> │ │ │ │ ldr r3, [pc, #56] @ 214218 <__cxa_atexit@plt+0x208ba4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -533240,29 +533240,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 214274 <__cxa_atexit@plt+0x208c00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 2142a0 <__cxa_atexit@plt+0x208c2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -533304,15 +533304,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - bicseq r2, r0, r4, ror #2 │ │ │ │ + bicseq r2, r0, ip, asr r1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, #52] @ 2143b8 <__cxa_atexit@plt+0x208d44> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -533378,15 +533378,15 @@ │ │ │ │ ldr r8, [pc, #92] @ 2144d4 <__cxa_atexit@plt+0x208e60> │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, r1 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -533456,15 +533456,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - bicseq r1, r0, r0, lsl pc │ │ │ │ + bicseq r1, r0, r8, lsl #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 214650 <__cxa_atexit@plt+0x208fdc> │ │ │ │ @@ -533495,15 +533495,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq r1, r0, r4, asr lr │ │ │ │ + bicseq r1, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #16]! │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldmdb r5, {r3, r8} │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ @@ -533563,15 +533563,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - bicseq r1, r0, r4, ror #26 │ │ │ │ + bicseq r1, r0, ip, asr sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2147fc <__cxa_atexit@plt+0x209188> │ │ │ │ @@ -533602,15 +533602,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq r1, r0, r8, lsr #25 │ │ │ │ + bicseq r1, r0, r0, lsr #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #16]! │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldmdb r5, {r3, r8} │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ @@ -533711,15 +533711,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2149c0 <__cxa_atexit@plt+0x20934c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r0, r8, asr #17 │ │ │ │ + bicseq r1, r0, r0, asr #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 214a78 <__cxa_atexit@plt+0x209404> │ │ │ │ ldr lr, [pc, #160] @ 214a84 <__cxa_atexit@plt+0x209410> │ │ │ │ @@ -533761,15 +533761,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r1, r0, r0, ror r8 │ │ │ │ + bicseq r1, r0, r8, ror #16 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -533829,15 +533829,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r1, r0, r0, lsr r7 │ │ │ │ + bicseq r1, r0, r8, lsr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -533876,15 +533876,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 214c54 <__cxa_atexit@plt+0x2095e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, r0, r4, lsr r6 │ │ │ │ + bicseq r1, r0, ip, lsr #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 214d0c <__cxa_atexit@plt+0x209698> │ │ │ │ ldr lr, [pc, #160] @ 214d18 <__cxa_atexit@plt+0x2096a4> │ │ │ │ @@ -533926,15 +533926,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq r1, [r0, #92] @ 0x5c │ │ │ │ + ldrsbeq r1, [r0, #84] @ 0x54 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -533994,15 +533994,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01d0149c │ │ │ │ + @ instruction: 0x01d01494 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -534123,15 +534123,15 @@ │ │ │ │ ldr r2, [pc, #28] @ 215038 <__cxa_atexit@plt+0x2099c4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - bicseq r1, r0, r4, lsl #6 │ │ │ │ + ldrsheq r1, [r0, #44] @ 0x2c │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01ba4384 │ │ │ │ andeq r1, r0, sl, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #32] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -534147,15 +534147,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r1, [r0, #28] │ │ │ │ + ldrsheq r1, [r0, #20] │ │ │ │ @ instruction: 0x01ba4328 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -534291,15 +534291,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2152d0 <__cxa_atexit@plt+0x209c5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r0, [r0, #248] @ 0xf8 │ │ │ │ + ldrheq r0, [r0, #240] @ 0xf0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 215388 <__cxa_atexit@plt+0x209d14> │ │ │ │ ldr lr, [pc, #160] @ 215394 <__cxa_atexit@plt+0x209d20> │ │ │ │ @@ -534341,15 +534341,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r0, r0, r0, ror #30 │ │ │ │ + bicseq r0, r0, r8, asr pc │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -534409,15 +534409,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r0, r0, r0, lsr #28 │ │ │ │ + bicseq r0, r0, r8, lsl lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -534456,15 +534456,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 215564 <__cxa_atexit@plt+0x209ef0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, r0, r4, lsr #26 │ │ │ │ + bicseq r0, r0, ip, lsl sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 21561c <__cxa_atexit@plt+0x209fa8> │ │ │ │ ldr lr, [pc, #160] @ 215628 <__cxa_atexit@plt+0x209fb4> │ │ │ │ @@ -534506,15 +534506,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r0, r0, ip, asr #25 │ │ │ │ + bicseq r0, r0, r4, asr #25 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -534574,15 +534574,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - bicseq r0, r0, ip, lsl #23 │ │ │ │ + bicseq r0, r0, r4, lsl #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -534708,15 +534708,15 @@ │ │ │ │ ldr r2, [pc, #28] @ 21595c <__cxa_atexit@plt+0x20a2e8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - bicseq r0, r0, r0, ror #19 │ │ │ │ + ldrsbeq r0, [r0, #152] @ 0x98 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01ba3a60 │ │ │ │ andeq r7, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -534732,15 +534732,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r0, [r0, #136] @ 0x88 │ │ │ │ + ldrsbeq r0, [r0, #128] @ 0x80 │ │ │ │ @ instruction: 0x01ba3a04 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -534816,15 +534816,15 @@ │ │ │ │ beq 215b24 <__cxa_atexit@plt+0x20a4b0> │ │ │ │ ldr r2, [pc, #72] @ 215b3c <__cxa_atexit@plt+0x20a4c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -534857,15 +534857,15 @@ │ │ │ │ beq 215bbc <__cxa_atexit@plt+0x20a548> │ │ │ │ ldr r3, [pc, #56] @ 215bd0 <__cxa_atexit@plt+0x20a55c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -534887,30 +534887,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 215c30 <__cxa_atexit@plt+0x20a5bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01ba378c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 215c60 <__cxa_atexit@plt+0x20a5ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01ba375c │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -535009,15 +535009,15 @@ │ │ │ │ str ip, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ stmdb r5, {r1, lr} │ │ │ │ mov r5, r2 │ │ │ │ ldr r8, [pc, #36] @ 215e2c <__cxa_atexit@plt+0x20a7b8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -535064,15 +535064,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r0, r0, ip, asr #7 │ │ │ │ + bicseq r0, r0, r4, asr #7 │ │ │ │ @ instruction: 0x01ba34d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #80] @ 215f54 <__cxa_atexit@plt+0x20a8e0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -535093,28 +535093,28 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 2157dc <__cxa_atexit@plt+0x20a168> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - bicseq r0, r0, r0, asr #6 │ │ │ │ + bicseq r0, r0, r8, lsr r3 │ │ │ │ @ instruction: 0x01ba3464 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldmdb r5, {r2, r3} │ │ │ │ ldr sl, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ ldr r7, [pc, #12] @ 215f8c <__cxa_atexit@plt+0x20a918> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 2157dc <__cxa_atexit@plt+0x20a168> │ │ │ │ - ldrsheq r0, [r0, #40] @ 0x28 │ │ │ │ + ldrsheq r0, [r0, #32] │ │ │ │ @ instruction: 0x01ba342c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 216034 <__cxa_atexit@plt+0x20a9c0> │ │ │ │ @@ -535152,15 +535152,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r0, r0, ip, ror #4 │ │ │ │ + bicseq r0, r0, r4, ror #4 │ │ │ │ @ instruction: 0x01ba3378 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #80] @ 2160b4 <__cxa_atexit@plt+0x20aa40> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -535181,28 +535181,28 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 214ecc <__cxa_atexit@plt+0x209858> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - bicseq r0, r0, r0, ror #3 │ │ │ │ + ldrsbeq r0, [r0, #24] │ │ │ │ @ instruction: 0x01ba3304 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldmdb r5, {r2, r3} │ │ │ │ ldr sl, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ ldr r7, [pc, #12] @ 2160ec <__cxa_atexit@plt+0x20aa78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 214ecc <__cxa_atexit@plt+0x209858> │ │ │ │ - @ instruction: 0x01d00198 │ │ │ │ + @ instruction: 0x01d00190 │ │ │ │ @ instruction: 0xffffc24c │ │ │ │ andeq r0, r0, r7 │ │ │ │ @ instruction: 0x01ba32c4 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -535298,17 +535298,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc39c │ │ │ │ @ instruction: 0xffffc230 │ │ │ │ - bicseq r0, r0, r0, asr #5 │ │ │ │ - ldrsbeq r0, [r0, #32] │ │ │ │ - bicseq r0, r0, r0, lsl #6 │ │ │ │ + ldrheq r0, [r0, #40] @ 0x28 │ │ │ │ + bicseq r0, r0, r8, asr #5 │ │ │ │ + ldrsheq r0, [r0, #40] @ 0x28 │ │ │ │ @ instruction: 0xffffed20 │ │ │ │ @ instruction: 0xffffe68c │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ @ instruction: 0xffffeecc │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @@ -535340,15 +535340,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01ba0df4 │ │ │ │ - biceq pc, pc, r4, lsl #31 │ │ │ │ + biceq pc, pc, ip, ror pc @ │ │ │ │ @ instruction: 0x01ba0dd8 │ │ │ │ @ instruction: 0x01ba31b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 21635c <__cxa_atexit@plt+0x20ace8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #71] @ 0x47 │ │ │ │ @@ -535365,15 +535365,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 216398 <__cxa_atexit@plt+0x20ad24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [pc, #224] @ 216480 <__cxa_atexit@plt+0x20ae0c> │ │ │ │ + biceq pc, pc, r8, ror #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 216450 <__cxa_atexit@plt+0x20addc> │ │ │ │ ldr lr, [pc, #160] @ 21645c <__cxa_atexit@plt+0x20ade8> │ │ │ │ @@ -535415,15 +535415,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - stlexbeq pc, r8, [pc] @ │ │ │ │ + stlexbeq pc, r0, [pc] @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -535483,15 +535483,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq pc, pc, r8, asr sp @ │ │ │ │ + biceq pc, pc, r0, asr sp @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -535653,15 +535653,15 @@ │ │ │ │ stm r1, {r0, r6, r9} │ │ │ │ sub sl, r2, #13 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, lr │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ str r0, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 2168b8 <__cxa_atexit@plt+0x20b244> │ │ │ │ ldr r1, [pc, #208] @ 21690c <__cxa_atexit@plt+0x20b298> │ │ │ │ @@ -535686,15 +535686,15 @@ │ │ │ │ ldr r3, [pc, #140] @ 216914 <__cxa_atexit@plt+0x20b2a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #32] │ │ │ │ sub sl, r2, #13 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #124] @ 216918 <__cxa_atexit@plt+0x20b2a4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #64] @ 216900 <__cxa_atexit@plt+0x20b28c> │ │ │ │ @@ -535736,15 +535736,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 216964 <__cxa_atexit@plt+0x20b2f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq pc, pc, r4, lsr #18 │ │ │ │ + biceq pc, pc, ip, lsl r9 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 216a1c <__cxa_atexit@plt+0x20b3a8> │ │ │ │ ldr lr, [pc, #160] @ 216a28 <__cxa_atexit@plt+0x20b3b4> │ │ │ │ @@ -535786,15 +535786,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq pc, pc, ip, asr #17 │ │ │ │ + biceq pc, pc, r4, asr #17 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -535854,15 +535854,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq pc, pc, ip, lsl #15 │ │ │ │ + biceq pc, pc, r4, lsl #15 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -536015,15 +536015,15 @@ │ │ │ │ stm r1, {r0, r6, r9, sl} │ │ │ │ sub sl, r2, #13 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, lr │ │ │ │ ldr r9, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ str r0, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 216e5c <__cxa_atexit@plt+0x20b7e8> │ │ │ │ ldr r1, [pc, #200] @ 216eac <__cxa_atexit@plt+0x20b838> │ │ │ │ @@ -536048,15 +536048,15 @@ │ │ │ │ ldr r3, [pc, #132] @ 216eb4 <__cxa_atexit@plt+0x20b840> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #32] │ │ │ │ sub sl, r2, #13 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #116] @ 216eb8 <__cxa_atexit@plt+0x20b844> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #60] @ 216ea0 <__cxa_atexit@plt+0x20b82c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -536133,15 +536133,15 @@ │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ str r0, [r5] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, lr │ │ │ │ ldr sl, [sp] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #60] @ 216fe0 <__cxa_atexit@plt+0x20b96c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r8, [sp] │ │ │ │ bx r0 │ │ │ │ @@ -536170,15 +536170,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 21702c <__cxa_atexit@plt+0x20b9b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq pc, pc, ip, asr r2 @ │ │ │ │ + biceq pc, pc, r4, asr r2 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2170e4 <__cxa_atexit@plt+0x20ba70> │ │ │ │ ldr lr, [pc, #160] @ 2170f0 <__cxa_atexit@plt+0x20ba7c> │ │ │ │ @@ -536220,15 +536220,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq pc, pc, r4, lsl #4 │ │ │ │ + strdeq pc, [pc, #28] @ 217118 <__cxa_atexit@plt+0x20baa4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -536288,15 +536288,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq pc, pc, r4, asr #1 │ │ │ │ + strheq pc, [pc, #12] @ 217218 <__cxa_atexit@plt+0x20bba4> @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -536437,16 +536437,16 @@ │ │ │ │ bge 2173d0 <__cxa_atexit@plt+0x20bd5c> │ │ │ │ b 2173fc <__cxa_atexit@plt+0x20bd88> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq lr, pc, r4, ror lr @ │ │ │ │ biceq lr, pc, ip, ror #28 │ │ │ │ + biceq lr, pc, r4, ror #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -536638,15 +536638,15 @@ │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r7, [r9, #4] │ │ │ │ str r9, [r9, #12] │ │ │ │ str r3, [r9, #8]! │ │ │ │ ldr r7, [sp] │ │ │ │ ldr sl, [sp, #28] │ │ │ │ mov fp, r1 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str r0, [r5, #32] │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ add r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 217844 <__cxa_atexit@plt+0x20c1d0> │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #32 │ │ │ │ @@ -536684,15 +536684,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r9, #36]! @ 0x24 │ │ │ │ str r8, [r9, #4] │ │ │ │ str r9, [r9, #12] │ │ │ │ str r1, [r9, #8]! │ │ │ │ mov r8, r0 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, r9 │ │ │ │ b 217854 <__cxa_atexit@plt+0x20c1e0> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -536745,15 +536745,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 217928 <__cxa_atexit@plt+0x20c2b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, pc, r0, ror #18 │ │ │ │ + biceq lr, pc, r8, asr r9 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2179e0 <__cxa_atexit@plt+0x20c36c> │ │ │ │ ldr lr, [pc, #160] @ 2179ec <__cxa_atexit@plt+0x20c378> │ │ │ │ @@ -536795,15 +536795,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq lr, pc, r8, lsl #18 │ │ │ │ + biceq lr, pc, r0, lsl #18 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -536863,15 +536863,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq lr, pc, r8, asr #15 │ │ │ │ + biceq lr, pc, r0, asr #15 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -537012,16 +537012,16 @@ │ │ │ │ bge 217ccc <__cxa_atexit@plt+0x20c658> │ │ │ │ b 217cf8 <__cxa_atexit@plt+0x20c684> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq lr, pc, r8, ror r5 @ │ │ │ │ biceq lr, pc, r0, ror r5 @ │ │ │ │ + biceq lr, pc, r8, ror #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -537204,15 +537204,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r9, #4] │ │ │ │ str r9, [r9, #12] │ │ │ │ str r4, [r9, #8]! │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #24]! │ │ │ │ stmib r2, {r3, ip} │ │ │ │ cmp fp, r2 │ │ │ │ bhi 218124 <__cxa_atexit@plt+0x20cab0> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #32 │ │ │ │ @@ -537251,15 +537251,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [r5] │ │ │ │ str r3, [r9, #36]! @ 0x24 │ │ │ │ str r8, [r9, #4] │ │ │ │ str r9, [r9, #12] │ │ │ │ str r0, [r9, #8]! │ │ │ │ mov r8, r2 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, r9 │ │ │ │ b 218134 <__cxa_atexit@plt+0x20cac0> │ │ │ │ mov r7, #32 │ │ │ │ @@ -537334,15 +537334,15 @@ │ │ │ │ ldr r5, [pc, #68] @ 21828c <__cxa_atexit@plt+0x20cc18> │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #56] @ 218290 <__cxa_atexit@plt+0x20cc1c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r0 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 218270 <__cxa_atexit@plt+0x20cbfc> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 218280 <__cxa_atexit@plt+0x20cc0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -537390,17 +537390,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strheq sp, [pc, #248] @ 21843c <__cxa_atexit@plt+0x20cdc8> │ │ │ │ - strexbeq sp, r0, [pc] @ │ │ │ │ - biceq sp, pc, r0, lsl #31 │ │ │ │ + strheq sp, [pc, #240] @ 218434 <__cxa_atexit@plt+0x20cdc0> │ │ │ │ + biceq sp, pc, r8, lsl #31 │ │ │ │ + biceq sp, pc, r8, ror pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 218390 <__cxa_atexit@plt+0x20cd1c> │ │ │ │ @@ -537414,31 +537414,31 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sp, pc, ip, lsl #30 │ │ │ │ - strdeq sp, [pc, #236] @ 218494 <__cxa_atexit@plt+0x20ce20> │ │ │ │ + biceq sp, pc, r4, lsl #30 │ │ │ │ + strdeq sp, [pc, #228] @ 21848c <__cxa_atexit@plt+0x20ce18> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2183d4 <__cxa_atexit@plt+0x20cd60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2183dc <__cxa_atexit@plt+0x20cd68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, pc, ip, lsr #29 │ │ │ │ + biceq sp, pc, r4, lsr #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -537509,15 +537509,15 @@ │ │ │ │ str ip, [ip, #12] │ │ │ │ str r5, [ip, #8]! │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ mov r8, r1 │ │ │ │ mov r9, ip │ │ │ │ mov sl, r0 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, ip │ │ │ │ b 21852c <__cxa_atexit@plt+0x20ceb8> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #56] @ 21856c <__cxa_atexit@plt+0x20cef8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -537576,17 +537576,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrdeq sp, [pc, #192] @ 2186ec <__cxa_atexit@plt+0x20d078> │ │ │ │ - biceq sp, pc, r8, lsr #25 │ │ │ │ - @ instruction: 0x01cfdc98 │ │ │ │ + biceq sp, pc, r8, asr #25 │ │ │ │ + biceq sp, pc, r0, lsr #25 │ │ │ │ + @ instruction: 0x01cfdc90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 218678 <__cxa_atexit@plt+0x20d004> │ │ │ │ @@ -537600,31 +537600,31 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sp, pc, r4, lsr #24 │ │ │ │ - biceq sp, pc, r4, lsl ip @ │ │ │ │ + biceq sp, pc, ip, lsl ip @ │ │ │ │ + biceq sp, pc, ip, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2186bc <__cxa_atexit@plt+0x20d048> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2186c4 <__cxa_atexit@plt+0x20d050> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, pc, r4, asr #23 │ │ │ │ + strheq sp, [pc, #188] @ 218788 <__cxa_atexit@plt+0x20d114> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -537715,15 +537715,15 @@ │ │ │ │ str ip, [r0, #4] │ │ │ │ str r0, [r0, #12] │ │ │ │ str r3, [r0, #8]! │ │ │ │ mov r4, lr │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ mov r9, r0 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r0 │ │ │ │ b 218864 <__cxa_atexit@plt+0x20d1f0> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -537736,15 +537736,15 @@ │ │ │ │ ldr r5, [sp] │ │ │ │ mov r8, ip │ │ │ │ mov r9, sl │ │ │ │ ldr sl, [sp, #16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - biceq sp, pc, r8, ror #24 │ │ │ │ + biceq sp, pc, r0, ror #24 │ │ │ │ @ instruction: 0x01ba0cac │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr r2 │ │ │ │ @ instruction: 0x01b9f094 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -537755,15 +537755,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2188f0 <__cxa_atexit@plt+0x20d27c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01cfd998 │ │ │ │ + @ instruction: 0x01cfd990 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2189a8 <__cxa_atexit@plt+0x20d334> │ │ │ │ ldr lr, [pc, #160] @ 2189b4 <__cxa_atexit@plt+0x20d340> │ │ │ │ @@ -537805,15 +537805,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sp, pc, r0, asr #18 │ │ │ │ + biceq sp, pc, r8, lsr r9 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -537873,15 +537873,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq sp, pc, r0, lsl #16 │ │ │ │ + strdeq sp, [pc, #120] @ 218b48 <__cxa_atexit@plt+0x20d4d4> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -538022,16 +538022,16 @@ │ │ │ │ bge 218c94 <__cxa_atexit@plt+0x20d620> │ │ │ │ b 218cc0 <__cxa_atexit@plt+0x20d64c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq sp, [pc, #80] @ 218d74 <__cxa_atexit@plt+0x20d700> │ │ │ │ biceq sp, pc, r8, lsr #11 │ │ │ │ + biceq sp, pc, r0, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -538246,15 +538246,15 @@ │ │ │ │ str r5, [r1, #68]! @ 0x44 │ │ │ │ str lr, [r1, #4] │ │ │ │ str r1, [r1, #12] │ │ │ │ str r3, [r1, #8]! │ │ │ │ mov r4, r9 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [r2, #28] │ │ │ │ str r3, [r2, #44] @ 0x2c │ │ │ │ str lr, [r2, #48] @ 0x30 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r1 │ │ │ │ b 21873c <__cxa_atexit@plt+0x20d0c8> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ @@ -538268,15 +538268,15 @@ │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ mov r4, r9 │ │ │ │ mov r8, lr │ │ │ │ mov r9, sl │ │ │ │ ldr sl, [sp, #32] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - biceq sp, pc, ip, lsl r4 @ │ │ │ │ + biceq sp, pc, r4, lsl r4 @ │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0x01ba0454 │ │ │ │ andeq r1, r0, r4, lsl #17 │ │ │ │ andeq r2, r0, r8, ror #19 │ │ │ │ @ instruction: 0x01b9e844 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -538288,15 +538288,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 219144 <__cxa_atexit@plt+0x20dad0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, pc, r4, asr #2 │ │ │ │ + biceq sp, pc, ip, lsr r1 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2191fc <__cxa_atexit@plt+0x20db88> │ │ │ │ ldr lr, [pc, #160] @ 219208 <__cxa_atexit@plt+0x20db94> │ │ │ │ @@ -538338,15 +538338,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sp, pc, ip, ror #1 │ │ │ │ + biceq sp, pc, r4, ror #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -538406,15 +538406,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq ip, pc, ip, lsr #31 │ │ │ │ + biceq ip, pc, r4, lsr #31 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -538555,16 +538555,16 @@ │ │ │ │ bge 2194e8 <__cxa_atexit@plt+0x20de74> │ │ │ │ b 219514 <__cxa_atexit@plt+0x20dea0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq ip, pc, ip, asr sp @ │ │ │ │ biceq ip, pc, r4, asr sp @ │ │ │ │ + biceq ip, pc, ip, asr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -538761,15 +538761,15 @@ │ │ │ │ str r8, [ip, #4] │ │ │ │ str ip, [ip, #12] │ │ │ │ str r0, [ip, #8]! │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, ip │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [r5, #28] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ str sl, [r5, #44] @ 0x2c │ │ │ │ mov r5, r6 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r2 │ │ │ │ @@ -538782,15 +538782,15 @@ │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr r7, [pc, #24] @ 219904 <__cxa_atexit@plt+0x20e290> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ - biceq ip, pc, r4, lsl #24 │ │ │ │ + strdeq ip, [pc, #188] @ 2199c0 <__cxa_atexit@plt+0x20e34c> │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0x01b9fc40 │ │ │ │ andeq r1, r0, r8, ror r0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ @ instruction: 0x01b9e038 │ │ │ │ @ instruction: 0x01b9fbec │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -538848,15 +538848,15 @@ │ │ │ │ sub r3, r6, #21 │ │ │ │ sub r2, r6, #5 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ str r3, [r5] │ │ │ │ add r9, ip, #2 │ │ │ │ mov r5, r1 │ │ │ │ ldr sl, [sp] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 219a3c <__cxa_atexit@plt+0x20e3c8> │ │ │ │ @@ -538881,15 +538881,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 219a88 <__cxa_atexit@plt+0x20e414> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, r0, lsl #16 │ │ │ │ + strdeq ip, [pc, #120] @ 219b08 <__cxa_atexit@plt+0x20e494> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 219b40 <__cxa_atexit@plt+0x20e4cc> │ │ │ │ ldr lr, [pc, #160] @ 219b4c <__cxa_atexit@plt+0x20e4d8> │ │ │ │ @@ -538931,15 +538931,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq ip, pc, r8, lsr #15 │ │ │ │ + biceq ip, pc, r0, lsr #15 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -538999,15 +538999,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq ip, pc, r8, ror #12 │ │ │ │ + biceq ip, pc, r0, ror #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -539046,15 +539046,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 219d1c <__cxa_atexit@plt+0x20e6a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, ip, ror #10 │ │ │ │ + biceq ip, pc, r4, ror #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 219dd4 <__cxa_atexit@plt+0x20e760> │ │ │ │ ldr lr, [pc, #160] @ 219de0 <__cxa_atexit@plt+0x20e76c> │ │ │ │ @@ -539096,15 +539096,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq ip, pc, r4, lsl r5 @ │ │ │ │ + biceq ip, pc, ip, lsl #10 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -539164,15 +539164,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq ip, [pc, #52] @ 219f30 <__cxa_atexit@plt+0x20e8bc> │ │ │ │ + biceq ip, pc, ip, asr #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -539351,15 +539351,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 21a1e0 <__cxa_atexit@plt+0x20eb6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, pc, r8, lsr #1 │ │ │ │ + biceq ip, pc, r0, lsr #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 21a298 <__cxa_atexit@plt+0x20ec24> │ │ │ │ ldr lr, [pc, #160] @ 21a2a4 <__cxa_atexit@plt+0x20ec30> │ │ │ │ @@ -539401,15 +539401,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq ip, pc, r0, asr r0 @ │ │ │ │ + biceq ip, pc, r8, asr #32 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -539469,15 +539469,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq fp, pc, r0, lsl pc @ │ │ │ │ + biceq fp, pc, r8, lsl #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -539516,15 +539516,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 21a474 <__cxa_atexit@plt+0x20ee00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq fp, pc, r4, lsl lr @ │ │ │ │ + biceq fp, pc, ip, lsl #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 21a52c <__cxa_atexit@plt+0x20eeb8> │ │ │ │ ldr lr, [pc, #160] @ 21a538 <__cxa_atexit@plt+0x20eec4> │ │ │ │ @@ -539566,15 +539566,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq fp, [pc, #220] @ 21a620 <__cxa_atexit@plt+0x20efac> │ │ │ │ + strheq fp, [pc, #212] @ 21a618 <__cxa_atexit@plt+0x20efa4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -539634,15 +539634,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq fp, pc, ip, ror ip @ │ │ │ │ + biceq fp, pc, r4, ror ip @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -539890,15 +539890,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 21aa4c <__cxa_atexit@plt+0x20f3d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq fp, pc, ip, lsr r8 @ │ │ │ │ + biceq fp, pc, r4, lsr r8 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 21ab04 <__cxa_atexit@plt+0x20f490> │ │ │ │ ldr lr, [pc, #160] @ 21ab10 <__cxa_atexit@plt+0x20f49c> │ │ │ │ @@ -539940,15 +539940,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq fp, pc, r4, ror #15 │ │ │ │ + ldrdeq fp, [pc, #124] @ 21ab98 <__cxa_atexit@plt+0x20f524> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -540008,15 +540008,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq fp, pc, r4, lsr #13 │ │ │ │ + @ instruction: 0x01cfb69c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -540055,15 +540055,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 21ace0 <__cxa_atexit@plt+0x20f66c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq fp, pc, r8, lsr #11 │ │ │ │ + biceq fp, pc, r0, lsr #11 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 21ad98 <__cxa_atexit@plt+0x20f724> │ │ │ │ ldr lr, [pc, #160] @ 21ada4 <__cxa_atexit@plt+0x20f730> │ │ │ │ @@ -540105,15 +540105,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq fp, pc, r0, asr r5 @ │ │ │ │ + biceq fp, pc, r8, asr #10 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -540173,15 +540173,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq fp, pc, r0, lsl r4 @ │ │ │ │ + biceq fp, pc, r8, lsl #8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -540415,15 +540415,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 21b280 <__cxa_atexit@plt+0x20fc0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq fp, pc, r8 │ │ │ │ + biceq fp, pc, r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 21b338 <__cxa_atexit@plt+0x20fcc4> │ │ │ │ ldr lr, [pc, #160] @ 21b344 <__cxa_atexit@plt+0x20fcd0> │ │ │ │ @@ -540465,15 +540465,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq sl, [pc, #240] @ 21b440 <__cxa_atexit@plt+0x20fdcc> │ │ │ │ + biceq sl, pc, r8, lsr #31 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -540533,15 +540533,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq sl, pc, r0, ror lr @ │ │ │ │ + biceq sl, pc, r8, ror #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -540580,15 +540580,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 21b514 <__cxa_atexit@plt+0x20fea0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, pc, r4, ror sp @ │ │ │ │ + biceq sl, pc, ip, ror #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 21b5cc <__cxa_atexit@plt+0x20ff58> │ │ │ │ ldr lr, [pc, #160] @ 21b5d8 <__cxa_atexit@plt+0x20ff64> │ │ │ │ @@ -540630,15 +540630,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sl, pc, ip, lsl sp @ │ │ │ │ + biceq sl, pc, r4, lsl sp @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -540698,15 +540698,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq sl, [pc, #188] @ 21b7b0 <__cxa_atexit@plt+0x21013c> │ │ │ │ + ldrdeq sl, [pc, #180] @ 21b7a8 <__cxa_atexit@plt+0x210134> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -540969,15 +540969,15 @@ │ │ │ │ sub r0, r6, #21 │ │ │ │ sub r2, r6, #5 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ str r0, [r5] │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r1 │ │ │ │ ldr sl, [sp] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 21bb60 <__cxa_atexit@plt+0x2104ec> │ │ │ │ @@ -541015,15 +541015,15 @@ │ │ │ │ str r5, [r9, #4]! │ │ │ │ str r8, [r9, #4] │ │ │ │ str r9, [r9, #12] │ │ │ │ str r0, [r9, #8]! │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r9 │ │ │ │ b 21bbf4 <__cxa_atexit@plt+0x210580> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21bc08 <__cxa_atexit@plt+0x210594> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -541050,22 +541050,22 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 21bc88 <__cxa_atexit@plt+0x210614> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 310c98 <__cxa_atexit@plt+0x305624> │ │ │ │ + b 954e90 <__cxa_atexit@plt+0x94981c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b9d354 │ │ │ │ @ instruction: 0x01b9d8f0 │ │ │ │ - biceq sl, pc, r8, lsr #12 │ │ │ │ + biceq sl, pc, r0, lsr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21bce4 <__cxa_atexit@plt+0x210670> │ │ │ │ ldr lr, [pc, #68] @ 21bcec <__cxa_atexit@plt+0x210678> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -541083,15 +541083,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strheq sl, [pc, #92] @ 21bd54 <__cxa_atexit@plt+0x2106e0> │ │ │ │ + strheq sl, [pc, #84] @ 21bd4c <__cxa_atexit@plt+0x2106d8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -541114,15 +541114,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq sl, pc, r0, asr #10 │ │ │ │ + biceq sl, pc, r8, lsr r5 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b9d38c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -541282,15 +541282,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - biceq sl, pc, ip, ror r4 @ │ │ │ │ + biceq sl, pc, r4, ror r4 @ │ │ │ │ @ instruction: 0x01b9bf8c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ @@ -541316,15 +541316,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq sl, pc, r8, lsl r2 @ │ │ │ │ + biceq sl, pc, r0, lsl r2 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -541347,15 +541347,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01cfa19c │ │ │ │ + @ instruction: 0x01cfa194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b9cfe8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -541515,15 +541515,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - ldrdeq sl, [pc, #8] @ 21c3c0 <__cxa_atexit@plt+0x210d4c> │ │ │ │ + ldrdeq sl, [pc] @ 21c3b8 <__cxa_atexit@plt+0x210d44> │ │ │ │ @ instruction: 0x01b9bbe8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ @@ -541554,15 +541554,15 @@ │ │ │ │ sub r3, r6, #1 │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmib r2, {r0, r1, r8, r9} │ │ │ │ add r9, ip, #2 │ │ │ │ mov r5, lr │ │ │ │ ldr r8, [pc, #56] @ 21c484 <__cxa_atexit@plt+0x210e10> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r2 │ │ │ │ b 21c460 <__cxa_atexit@plt+0x210dec> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 21c474 <__cxa_atexit@plt+0x210e00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -541582,15 +541582,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 21c4c0 <__cxa_atexit@plt+0x210e4c> │ │ │ │ ldr r8, [pc, #40] @ 21c4d8 <__cxa_atexit@plt+0x210e64> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ ldr r7, [pc, #20] @ 21c4dc <__cxa_atexit@plt+0x210e68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldrheq sp, [r9, r8]! │ │ │ │ @@ -541621,15 +541621,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b9abd0 │ │ │ │ - biceq r9, pc, r0, ror #26 │ │ │ │ + biceq r9, pc, r8, asr sp @ │ │ │ │ @ instruction: 0x01b9abb4 │ │ │ │ @ instruction: 0x01b9d010 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 21c580 <__cxa_atexit@plt+0x210f0c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #59] @ 0x3b │ │ │ │ @@ -541646,15 +541646,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 21c5bc <__cxa_atexit@plt+0x210f48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r9, pc, ip, asr #25 │ │ │ │ + biceq r9, pc, r4, asr #25 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 21c674 <__cxa_atexit@plt+0x211000> │ │ │ │ ldr lr, [pc, #160] @ 21c680 <__cxa_atexit@plt+0x21100c> │ │ │ │ @@ -541696,15 +541696,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r9, pc, r4, ror ip @ │ │ │ │ + biceq r9, pc, ip, ror #24 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -541764,15 +541764,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r9, pc, r4, lsr fp @ │ │ │ │ + biceq r9, pc, ip, lsr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -541811,15 +541811,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 21c850 <__cxa_atexit@plt+0x2111dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r9, pc, r8, lsr sl @ │ │ │ │ + biceq r9, pc, r0, lsr sl @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 21c908 <__cxa_atexit@plt+0x211294> │ │ │ │ ldr lr, [pc, #160] @ 21c914 <__cxa_atexit@plt+0x2112a0> │ │ │ │ @@ -541861,15 +541861,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r9, pc, r0, ror #19 │ │ │ │ + ldrdeq r9, [pc, #152] @ 21c9b8 <__cxa_atexit@plt+0x211344> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -541929,15 +541929,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r9, pc, r0, lsr #17 │ │ │ │ + @ instruction: 0x01cf9898 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -542097,15 +542097,15 @@ │ │ │ │ ldr r7, [pc, #36] @ 21ccd8 <__cxa_atexit@plt+0x211664> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r9, [pc, #108] @ 21cd3c <__cxa_atexit@plt+0x2116c8> │ │ │ │ + strheq r9, [pc, #100] @ 21cd34 <__cxa_atexit@plt+0x2116c0> │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq pc, r5, r4, ror #28 │ │ │ │ @ instruction: 0x01b9cb90 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01b9cb5c │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ @@ -542302,16 +542302,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - biceq r9, pc, ip, asr r5 @ │ │ │ │ - @ instruction: 0x01cf9490 │ │ │ │ + biceq r9, pc, r4, asr r5 @ │ │ │ │ + biceq r9, pc, r8, lsl #9 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0x01b9c834 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #44] @ 21d04c <__cxa_atexit@plt+0x2119d8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -542407,16 +542407,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - biceq r9, pc, r0, lsl #6 │ │ │ │ - biceq r9, pc, ip, ror #5 │ │ │ │ + strdeq r9, [pc, #40] @ 21d1d0 <__cxa_atexit@plt+0x211b5c> │ │ │ │ + biceq r9, pc, r4, ror #5 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0x01b9c690 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #44] @ 21d1f0 <__cxa_atexit@plt+0x211b7c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -542467,15 +542467,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 21d298 <__cxa_atexit@plt+0x211c24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r9, pc, ip, lsr r0 @ │ │ │ │ + biceq r9, pc, r4, lsr r0 @ │ │ │ │ @ instruction: 0xfff47e00 │ │ │ │ @ instruction: 0x01b97e84 │ │ │ │ @ instruction: 0x01b9c59c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -542627,16 +542627,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - biceq r8, pc, r4, lsr pc @ │ │ │ │ - biceq r8, pc, r0, asr #30 │ │ │ │ + biceq r8, pc, ip, lsr #30 │ │ │ │ + biceq r8, pc, r8, lsr pc @ │ │ │ │ @ instruction: 0x01b9c320 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21d564 <__cxa_atexit@plt+0x211ef0> │ │ │ │ @@ -542704,16 +542704,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - biceq r8, pc, ip, ror #28 │ │ │ │ - biceq r8, pc, r8, asr #28 │ │ │ │ + biceq r8, pc, r4, ror #28 │ │ │ │ + biceq r8, pc, r0, asr #28 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0x01b9c1ec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #44] @ 21d694 <__cxa_atexit@plt+0x212020> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -542804,15 +542804,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrdeq r8, [pc, #192] @ 21d89c <__cxa_atexit@plt+0x212228> │ │ │ │ + biceq r8, pc, r8, asr #25 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0x01b9c060 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #44] @ 21d820 <__cxa_atexit@plt+0x2121ac> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -542929,21 +542929,21 @@ │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0x01b9ab28 │ │ │ │ - biceq r8, pc, r0, asr r9 @ │ │ │ │ - biceq r8, pc, ip, asr #21 │ │ │ │ - biceq r8, pc, r0, lsr #19 │ │ │ │ + biceq r8, pc, r8, asr #18 │ │ │ │ + biceq r8, pc, r4, asr #21 │ │ │ │ + @ instruction: 0x01cf8998 │ │ │ │ @ instruction: 0x01b9aba4 │ │ │ │ - biceq r8, pc, ip, asr #19 │ │ │ │ - biceq r8, pc, ip, lsr sl @ │ │ │ │ - biceq r8, pc, r8, lsr fp @ │ │ │ │ + biceq r8, pc, r4, asr #19 │ │ │ │ + biceq r8, pc, r4, lsr sl @ │ │ │ │ + biceq r8, pc, r0, lsr fp @ │ │ │ │ @ instruction: 0x01b9b6d0 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -542976,17 +542976,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 21da90 <__cxa_atexit@plt+0x21241c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01b9aa38 │ │ │ │ - ldrdeq r8, [pc, #140] @ 21db18 <__cxa_atexit@plt+0x2124a4> │ │ │ │ - biceq r8, pc, r8, asr r8 @ │ │ │ │ - biceq r8, pc, r8, asr #19 │ │ │ │ + ldrdeq r8, [pc, #132] @ 21db10 <__cxa_atexit@plt+0x21249c> │ │ │ │ + biceq r8, pc, r0, asr r8 @ │ │ │ │ + biceq r8, pc, r0, asr #19 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0x01b9b620 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -543021,17 +543021,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01b9a97c │ │ │ │ - biceq r8, pc, r0, lsr #16 │ │ │ │ - @ instruction: 0x01cf8790 │ │ │ │ - biceq r8, pc, r0, lsr #18 │ │ │ │ + biceq r8, pc, r8, lsl r8 @ │ │ │ │ + biceq r8, pc, r8, lsl #15 │ │ │ │ + biceq r8, pc, r8, lsl r9 @ │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0x01b9b568 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -543163,15 +543163,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x019d4ad3 │ │ │ │ - biceq r8, pc, r8, lsr #10 │ │ │ │ + biceq r8, pc, r0, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21dda8 <__cxa_atexit@plt+0x212734> │ │ │ │ @@ -543180,15 +543180,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, pc, r8, ror #11 │ │ │ │ + biceq r8, pc, r0, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21de74 <__cxa_atexit@plt+0x212800> │ │ │ │ ldr lr, [pc, #188] @ 21de94 <__cxa_atexit@plt+0x212820> │ │ │ │ @@ -543237,19 +543237,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - biceq r8, pc, ip, lsl #9 │ │ │ │ + biceq r8, pc, r4, lsl #9 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - biceq r8, pc, r0, asr r4 @ │ │ │ │ - biceq r8, pc, r4, asr #8 │ │ │ │ - strheq r8, [pc, #68] @ 21def4 <__cxa_atexit@plt+0x212880> │ │ │ │ + biceq r8, pc, r8, asr #8 │ │ │ │ + biceq r8, pc, ip, lsr r4 @ │ │ │ │ + biceq r8, pc, ip, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21df24 <__cxa_atexit@plt+0x2128b0> │ │ │ │ @@ -543276,17 +543276,17 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01cf8390 │ │ │ │ - biceq r8, pc, r4, lsl #7 │ │ │ │ - strdeq r8, [pc, #52] @ 21df78 <__cxa_atexit@plt+0x212904> │ │ │ │ + biceq r8, pc, r8, lsl #7 │ │ │ │ + biceq r8, pc, ip, ror r3 @ │ │ │ │ + biceq r8, pc, ip, ror #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21df84 <__cxa_atexit@plt+0x212910> │ │ │ │ ldr r2, [pc, #48] @ 21df8c <__cxa_atexit@plt+0x212918> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -543300,15 +543300,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq r4, sp, pc, lsr #17 │ │ │ │ - biceq r8, pc, r4, lsl #6 │ │ │ │ + strdeq r8, [pc, #44] @ 21dfc8 <__cxa_atexit@plt+0x212954> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21dfcc <__cxa_atexit@plt+0x212958> │ │ │ │ @@ -543317,15 +543317,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, pc, r4, asr #7 │ │ │ │ + strheq r8, [pc, #60] @ 21e01c <__cxa_atexit@plt+0x2129a8> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 21e058 <__cxa_atexit@plt+0x2129e4> │ │ │ │ @@ -543357,17 +543357,17 @@ │ │ │ │ b 21e068 <__cxa_atexit@plt+0x2129f4> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - biceq r8, pc, ip, asr r2 @ │ │ │ │ - biceq r8, pc, r4, asr #4 │ │ │ │ - strheq r8, [pc, #36] @ 21e0ac <__cxa_atexit@plt+0x212a38> │ │ │ │ + biceq r8, pc, r4, asr r2 @ │ │ │ │ + biceq r8, pc, ip, lsr r2 @ │ │ │ │ + biceq r8, pc, ip, lsr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21e0c8 <__cxa_atexit@plt+0x212a54> │ │ │ │ ldr r2, [pc, #48] @ 21e0d0 <__cxa_atexit@plt+0x212a5c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -543381,15 +543381,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq r4, sp, fp, ror #14 │ │ │ │ - biceq r8, pc, r0, asr #3 │ │ │ │ + strheq r8, [pc, #24] @ 21e0f8 <__cxa_atexit@plt+0x212a84> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21e110 <__cxa_atexit@plt+0x212a9c> │ │ │ │ @@ -543398,15 +543398,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, pc, r0, lsl #5 │ │ │ │ + biceq r8, pc, r8, ror r2 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21e164 <__cxa_atexit@plt+0x212af0> │ │ │ │ ldr r2, [pc, #48] @ 21e16c <__cxa_atexit@plt+0x212af8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -543420,15 +543420,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq r4, sp, pc, asr #13 │ │ │ │ - biceq r8, pc, r4, lsr #2 │ │ │ │ + biceq r8, pc, ip, lsl r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21e1ac <__cxa_atexit@plt+0x212b38> │ │ │ │ @@ -543437,15 +543437,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, pc, r4, ror #3 │ │ │ │ + ldrdeq r8, [pc, #28] @ 21e1dc <__cxa_atexit@plt+0x212b68> │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 21e23c <__cxa_atexit@plt+0x212bc8> │ │ │ │ ldr lr, [pc, #108] @ 21e248 <__cxa_atexit@plt+0x212bd4> │ │ │ │ @@ -543474,15 +543474,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - biceq r8, pc, r0, lsl #1 │ │ │ │ + biceq r8, pc, r8, ror r0 @ │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21e3cc <__cxa_atexit@plt+0x212d58> │ │ │ │ @@ -543574,25 +543574,25 @@ │ │ │ │ sub r7, r6, #31 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - biceq r7, pc, ip, ror #29 │ │ │ │ + biceq r7, pc, r4, ror #29 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - biceq r7, pc, r0, ror pc @ │ │ │ │ - biceq r7, pc, r4, ror #30 │ │ │ │ - ldrdeq r7, [pc, #244] @ 21e4e8 <__cxa_atexit@plt+0x212e74> │ │ │ │ + biceq r7, pc, r8, ror #30 │ │ │ │ + biceq r7, pc, ip, asr pc @ │ │ │ │ + biceq r7, pc, ip, asr #31 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - ldrdeq r7, [pc, #252] @ 21e4f8 <__cxa_atexit@plt+0x212e84> │ │ │ │ - ldrdeq r7, [pc, #240] @ 21e4f0 <__cxa_atexit@plt+0x212e7c> │ │ │ │ - biceq r8, pc, r0, asr #32 │ │ │ │ - biceq r7, pc, r8, lsr #30 │ │ │ │ - biceq r7, pc, r8, asr #29 │ │ │ │ + ldrdeq r7, [pc, #244] @ 21e4f0 <__cxa_atexit@plt+0x212e7c> │ │ │ │ + biceq r7, pc, r8, asr #31 │ │ │ │ + biceq r8, pc, r8, lsr r0 @ │ │ │ │ + biceq r7, pc, r0, lsr #30 │ │ │ │ + biceq r7, pc, r0, asr #29 │ │ │ │ @ instruction: 0x01b9acf8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21e4a4 <__cxa_atexit@plt+0x212e30> │ │ │ │ @@ -543627,25 +543627,25 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r7, [pc, #24] @ 21e4b8 <__cxa_atexit@plt+0x212e44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - biceq r8, pc, r4, lsr #3 │ │ │ │ + @ instruction: 0x01cf819c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - biceq r8, pc, r0, lsl #3 │ │ │ │ + biceq r8, pc, r8, ror r1 @ │ │ │ │ @ instruction: 0x01b9ac38 │ │ │ │ andeq r0, r0, sl, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21e4dc <__cxa_atexit@plt+0x212e68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01b9b35c │ │ │ │ andeq r0, r0, sl, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -543704,15 +543704,15 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - biceq r7, pc, r0, asr #31 │ │ │ │ + strheq r7, [pc, #248] @ 21e6e4 <__cxa_atexit@plt+0x213070> │ │ │ │ @ instruction: 0x01b9b254 │ │ │ │ andeq r7, r0, sl, lsl #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -543728,23 +543728,23 @@ │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r8, r6, #1 │ │ │ │ b 21cac8 <__cxa_atexit@plt+0x211454> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r7, [pc, #232] @ 21e734 <__cxa_atexit@plt+0x2130c0> │ │ │ │ + ldrdeq r7, [pc, #224] @ 21e72c <__cxa_atexit@plt+0x2130b8> │ │ │ │ @ instruction: 0x01b9aaac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21e668 <__cxa_atexit@plt+0x212ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01b9b1d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -543795,16 +543795,16 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffff6c0 │ │ │ │ - biceq r7, pc, r0, asr #23 │ │ │ │ - biceq r7, pc, r8, lsr lr @ │ │ │ │ + strheq r7, [pc, #184] @ 21e810 <__cxa_atexit@plt+0x21319c> │ │ │ │ + biceq r7, pc, r0, lsr lr @ │ │ │ │ @ instruction: 0x01b9b0e4 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -543823,16 +543823,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ sub r8, r6, #1 │ │ │ │ b 21cac8 <__cxa_atexit@plt+0x211454> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r7, [pc, #164] @ 21e86c <__cxa_atexit@plt+0x2131f8> │ │ │ │ - biceq r7, pc, ip, ror #26 │ │ │ │ + biceq r7, pc, ip, ror #21 │ │ │ │ + biceq r7, pc, r4, ror #26 │ │ │ │ @ instruction: 0x01b9a938 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21e85c <__cxa_atexit@plt+0x2131e8> │ │ │ │ @@ -543969,15 +543969,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - biceq r7, pc, ip, ror sl @ │ │ │ │ + biceq r7, pc, r4, ror sl @ │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0x01b9ae2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #44] @ 21ea54 <__cxa_atexit@plt+0x2133e0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -544012,15 +544012,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 21eab4 <__cxa_atexit@plt+0x213440> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [pc, #116] @ 21eb30 <__cxa_atexit@plt+0x2134bc> │ │ │ │ + biceq r7, pc, ip, asr #15 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 21eb6c <__cxa_atexit@plt+0x2134f8> │ │ │ │ ldr lr, [pc, #160] @ 21eb78 <__cxa_atexit@plt+0x213504> │ │ │ │ @@ -544062,15 +544062,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r7, pc, ip, ror r7 @ │ │ │ │ + biceq r7, pc, r4, ror r7 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -544130,15 +544130,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r7, pc, ip, lsr r6 @ │ │ │ │ + biceq r7, pc, r4, lsr r6 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -544177,15 +544177,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 21ed48 <__cxa_atexit@plt+0x2136d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, pc, r0, asr #10 │ │ │ │ + biceq r7, pc, r8, lsr r5 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 21ee00 <__cxa_atexit@plt+0x21378c> │ │ │ │ ldr lr, [pc, #160] @ 21ee0c <__cxa_atexit@plt+0x213798> │ │ │ │ @@ -544227,15 +544227,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r7, pc, r8, ror #9 │ │ │ │ + biceq r7, pc, r0, ror #9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -544295,15 +544295,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r7, pc, r8, lsr #7 │ │ │ │ + biceq r7, pc, r0, lsr #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -544466,15 +544466,15 @@ │ │ │ │ ldr r7, [pc, #32] @ 21f1d8 <__cxa_atexit@plt+0x213b64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ - strheq r7, [pc, #20] @ 21f1e8 <__cxa_atexit@plt+0x213b74> │ │ │ │ + biceq r7, pc, ip, lsr #3 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq sp, r5, ip, asr r9 │ │ │ │ @ instruction: 0x01b9a68c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0x01b9a65c │ │ │ │ andeq r3, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -544501,15 +544501,15 @@ │ │ │ │ b 21f264 <__cxa_atexit@plt+0x213bf0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r7, pc, r8, asr #32 │ │ │ │ + biceq r7, pc, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #152] @ 21f30c <__cxa_atexit@plt+0x213c98> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -544535,15 +544535,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 21f300 <__cxa_atexit@plt+0x213c8c> │ │ │ │ ldr r3, [pc, #68] @ 21f318 <__cxa_atexit@plt+0x213ca4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -544575,15 +544575,15 @@ │ │ │ │ beq 21f394 <__cxa_atexit@plt+0x213d20> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #52] @ 21f3a8 <__cxa_atexit@plt+0x213d34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -544601,29 +544601,29 @@ │ │ │ │ beq 21f3ec <__cxa_atexit@plt+0x213d78> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 21f3f8 <__cxa_atexit@plt+0x213d84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 21f424 <__cxa_atexit@plt+0x213db0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 21f4a0 <__cxa_atexit@plt+0x213e2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -544648,15 +544648,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq r6, pc, r8, lsl lr @ │ │ │ │ + biceq r6, pc, r0, lsl lr @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21f4e4 <__cxa_atexit@plt+0x213e70> │ │ │ │ @@ -544667,15 +544667,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r6, pc, r8, lsr #27 │ │ │ │ + biceq r6, pc, r0, lsr #27 │ │ │ │ @ instruction: 0x01b99b9c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21f58c <__cxa_atexit@plt+0x213f18> │ │ │ │ @@ -544769,15 +544769,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @@ -544807,15 +544807,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 21f738 <__cxa_atexit@plt+0x2140c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b99958 │ │ │ │ @@ -544834,15 +544834,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ stmda r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0x01b998f0 │ │ │ │ andeq r0, r0, ip │ │ │ │ @@ -544850,15 +544850,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 21f7d0 <__cxa_atexit@plt+0x21415c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b998c0 │ │ │ │ andeq ip, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 21f878 <__cxa_atexit@plt+0x214204> │ │ │ │ @@ -544884,15 +544884,15 @@ │ │ │ │ beq 21f870 <__cxa_atexit@plt+0x2141fc> │ │ │ │ ldr r5, [pc, #64] @ 21f884 <__cxa_atexit@plt+0x214210> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #28] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -544920,15 +544920,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 21f8f4 <__cxa_atexit@plt+0x214280> │ │ │ │ ldr r3, [pc, #44] @ 21f904 <__cxa_atexit@plt+0x214290> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -544946,30 +544946,30 @@ │ │ │ │ beq 21f950 <__cxa_atexit@plt+0x2142dc> │ │ │ │ ldr r3, [pc, #32] @ 21f95c <__cxa_atexit@plt+0x2142e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b99734 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21f98c <__cxa_atexit@plt+0x214318> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b99704 │ │ │ │ andeq r6, r0, sl, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 21fa34 <__cxa_atexit@plt+0x2143c0> │ │ │ │ @@ -544995,15 +544995,15 @@ │ │ │ │ beq 21fa2c <__cxa_atexit@plt+0x2143b8> │ │ │ │ ldr r5, [pc, #64] @ 21fa40 <__cxa_atexit@plt+0x2143cc> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #20] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -545031,15 +545031,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 21fab0 <__cxa_atexit@plt+0x21443c> │ │ │ │ ldr r3, [pc, #44] @ 21fac0 <__cxa_atexit@plt+0x21444c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -545057,30 +545057,30 @@ │ │ │ │ beq 21fb0c <__cxa_atexit@plt+0x214498> │ │ │ │ ldr r3, [pc, #32] @ 21fb18 <__cxa_atexit@plt+0x2144a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b99578 │ │ │ │ andeq r0, r0, r9, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21fb48 <__cxa_atexit@plt+0x2144d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b99548 │ │ │ │ andeq r3, r0, r9, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 21fbf0 <__cxa_atexit@plt+0x21457c> │ │ │ │ @@ -545106,15 +545106,15 @@ │ │ │ │ beq 21fbe8 <__cxa_atexit@plt+0x214574> │ │ │ │ ldr r5, [pc, #64] @ 21fbfc <__cxa_atexit@plt+0x214588> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -545142,15 +545142,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 21fc6c <__cxa_atexit@plt+0x2145f8> │ │ │ │ ldr r3, [pc, #44] @ 21fc7c <__cxa_atexit@plt+0x214608> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -545168,30 +545168,30 @@ │ │ │ │ beq 21fcc8 <__cxa_atexit@plt+0x214654> │ │ │ │ ldr r3, [pc, #32] @ 21fcd4 <__cxa_atexit@plt+0x214660> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b993bc │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21fd04 <__cxa_atexit@plt+0x214690> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b9938c │ │ │ │ andeq r1, r0, r8, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 21fd40 <__cxa_atexit@plt+0x2146cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -545223,15 +545223,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #172] @ 21fe3c <__cxa_atexit@plt+0x2147c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r1 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #124] @ 21fe28 <__cxa_atexit@plt+0x2147b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r1, #3 │ │ │ │ beq 21fe08 <__cxa_atexit@plt+0x214794> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -545259,30 +545259,30 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - biceq r6, pc, ip, lsr #12 │ │ │ │ - @ instruction: 0x01cf6494 │ │ │ │ + biceq r6, pc, r4, lsr #12 │ │ │ │ + biceq r6, pc, ip, lsl #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x01b9869c │ │ │ │ @ instruction: 0x01b99254 │ │ │ │ andeq r0, r0, r8, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 21fe70 <__cxa_atexit@plt+0x2147fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 21fe74 <__cxa_atexit@plt+0x214800> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b985d0 │ │ │ │ @ instruction: 0x01b999c4 │ │ │ │ andeq r1, r0, r8, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -545302,15 +545302,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 21fee0 <__cxa_atexit@plt+0x21486c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r6, pc, r8, asr #10 │ │ │ │ + biceq r6, pc, r0, asr #10 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ @ instruction: 0x01b99958 │ │ │ │ andeq r1, r0, r8, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -545329,16 +545329,16 @@ │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r8, r6, #3 │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r6, pc, r8, ror #6 │ │ │ │ - ldrdeq r6, [pc, #64] @ 21ff94 <__cxa_atexit@plt+0x214920> │ │ │ │ + biceq r6, pc, r0, ror #6 │ │ │ │ + biceq r6, pc, r8, asr #9 │ │ │ │ @ instruction: 0x01b984d4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #64 @ 0x40 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 220034 <__cxa_atexit@plt+0x2149c0> │ │ │ │ @@ -545392,15 +545392,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - biceq r6, pc, r0, ror #5 │ │ │ │ + ldrdeq r6, [pc, #40] @ 220074 <__cxa_atexit@plt+0x214a00> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0x01b983d4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -545572,15 +545572,15 @@ │ │ │ │ beq 220334 <__cxa_atexit@plt+0x214cc0> │ │ │ │ ldr r2, [pc, #72] @ 22034c <__cxa_atexit@plt+0x214cd8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -545613,15 +545613,15 @@ │ │ │ │ beq 2203cc <__cxa_atexit@plt+0x214d58> │ │ │ │ ldr r3, [pc, #56] @ 2203e0 <__cxa_atexit@plt+0x214d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -545643,30 +545643,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 220440 <__cxa_atexit@plt+0x214dcc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01b97fe0 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 220470 <__cxa_atexit@plt+0x214dfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01b97fb0 │ │ │ │ andeq r8, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 220510 <__cxa_atexit@plt+0x214e9c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -545689,15 +545689,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 22051c <__cxa_atexit@plt+0x214ea8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -545725,15 +545725,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 220588 <__cxa_atexit@plt+0x214f14> │ │ │ │ ldr r3, [pc, #44] @ 220598 <__cxa_atexit@plt+0x214f24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -545750,30 +545750,30 @@ │ │ │ │ beq 2205e0 <__cxa_atexit@plt+0x214f6c> │ │ │ │ ldr r3, [pc, #32] @ 2205ec <__cxa_atexit@plt+0x214f78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r9, [r5, #44] @ 0x2c │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b97e34 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 22061c <__cxa_atexit@plt+0x214fa8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r9, [r5, #44] @ 0x2c │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b97e04 │ │ │ │ andeq r6, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 2206c4 <__cxa_atexit@plt+0x215050> │ │ │ │ @@ -545799,15 +545799,15 @@ │ │ │ │ beq 2206bc <__cxa_atexit@plt+0x215048> │ │ │ │ ldr r5, [pc, #64] @ 2206d0 <__cxa_atexit@plt+0x21505c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #32] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -545835,15 +545835,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 220740 <__cxa_atexit@plt+0x2150cc> │ │ │ │ ldr r3, [pc, #44] @ 220750 <__cxa_atexit@plt+0x2150dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -545861,30 +545861,30 @@ │ │ │ │ beq 22079c <__cxa_atexit@plt+0x215128> │ │ │ │ ldr r3, [pc, #32] @ 2207a8 <__cxa_atexit@plt+0x215134> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b97c78 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2207d8 <__cxa_atexit@plt+0x215164> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b97c48 │ │ │ │ andeq r3, r0, r9, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 220880 <__cxa_atexit@plt+0x21520c> │ │ │ │ @@ -545910,15 +545910,15 @@ │ │ │ │ beq 220878 <__cxa_atexit@plt+0x215204> │ │ │ │ ldr r5, [pc, #64] @ 22088c <__cxa_atexit@plt+0x215218> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #24] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -545946,15 +545946,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2208fc <__cxa_atexit@plt+0x215288> │ │ │ │ ldr r3, [pc, #44] @ 22090c <__cxa_atexit@plt+0x215298> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -545972,30 +545972,30 @@ │ │ │ │ beq 220958 <__cxa_atexit@plt+0x2152e4> │ │ │ │ ldr r3, [pc, #32] @ 220964 <__cxa_atexit@plt+0x2152f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b97abc │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 220994 <__cxa_atexit@plt+0x215320> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b97a8c │ │ │ │ andeq r1, r0, r8, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 220a3c <__cxa_atexit@plt+0x2153c8> │ │ │ │ @@ -546021,15 +546021,15 @@ │ │ │ │ beq 220a34 <__cxa_atexit@plt+0x2153c0> │ │ │ │ ldr r5, [pc, #64] @ 220a48 <__cxa_atexit@plt+0x2153d4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -546057,15 +546057,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 220ab8 <__cxa_atexit@plt+0x215444> │ │ │ │ ldr r3, [pc, #44] @ 220ac8 <__cxa_atexit@plt+0x215454> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -546083,30 +546083,30 @@ │ │ │ │ beq 220b14 <__cxa_atexit@plt+0x2154a0> │ │ │ │ ldr r3, [pc, #32] @ 220b20 <__cxa_atexit@plt+0x2154ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b97900 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 220b50 <__cxa_atexit@plt+0x2154dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b978d0 │ │ │ │ andeq r0, r0, r7, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 220bfc <__cxa_atexit@plt+0x215588> │ │ │ │ @@ -546133,15 +546133,15 @@ │ │ │ │ beq 220bf4 <__cxa_atexit@plt+0x215580> │ │ │ │ ldr r5, [pc, #64] @ 220c08 <__cxa_atexit@plt+0x215594> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #24] │ │ │ │ str r5, [r3, #28] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -546171,15 +546171,15 @@ │ │ │ │ beq 220c80 <__cxa_atexit@plt+0x21560c> │ │ │ │ ldr r2, [pc, #48] @ 220c90 <__cxa_atexit@plt+0x21561c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @@ -546199,30 +546199,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 220cf0 <__cxa_atexit@plt+0x21567c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r7, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01b97730 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #20]! │ │ │ │ ldr r3, [pc, #20] @ 220d20 <__cxa_atexit@plt+0x2156ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01b97700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 220d7c <__cxa_atexit@plt+0x215708> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ @@ -546234,15 +546234,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 220d84 <__cxa_atexit@plt+0x215710> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0x01b976d0 │ │ │ │ @ instruction: 0x01b9769c │ │ │ │ @@ -546252,15 +546252,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #20] @ 220dbc <__cxa_atexit@plt+0x215748> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b97684 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -546274,15 +546274,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 220e10 <__cxa_atexit@plt+0x21579c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - @ instruction: 0x01cf5498 │ │ │ │ + @ instruction: 0x01cf5490 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b98a24 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -546377,15 +546377,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @@ -546415,15 +546415,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 221058 <__cxa_atexit@plt+0x2159e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b987e0 │ │ │ │ @@ -546442,15 +546442,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ stmda r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0x01b98778 │ │ │ │ andeq r0, r0, ip │ │ │ │ @@ -546458,15 +546458,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 2210f0 <__cxa_atexit@plt+0x215a7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b98748 │ │ │ │ andeq ip, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 221198 <__cxa_atexit@plt+0x215b24> │ │ │ │ @@ -546492,15 +546492,15 @@ │ │ │ │ beq 221190 <__cxa_atexit@plt+0x215b1c> │ │ │ │ ldr r5, [pc, #64] @ 2211a4 <__cxa_atexit@plt+0x215b30> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #28] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -546528,15 +546528,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 221214 <__cxa_atexit@plt+0x215ba0> │ │ │ │ ldr r3, [pc, #44] @ 221224 <__cxa_atexit@plt+0x215bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -546554,30 +546554,30 @@ │ │ │ │ beq 221270 <__cxa_atexit@plt+0x215bfc> │ │ │ │ ldr r3, [pc, #32] @ 22127c <__cxa_atexit@plt+0x215c08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b985bc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2212ac <__cxa_atexit@plt+0x215c38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b9858c │ │ │ │ andeq r6, r0, sl, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 221354 <__cxa_atexit@plt+0x215ce0> │ │ │ │ @@ -546603,15 +546603,15 @@ │ │ │ │ beq 22134c <__cxa_atexit@plt+0x215cd8> │ │ │ │ ldr r5, [pc, #64] @ 221360 <__cxa_atexit@plt+0x215cec> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #20] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -546639,15 +546639,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2213d0 <__cxa_atexit@plt+0x215d5c> │ │ │ │ ldr r3, [pc, #44] @ 2213e0 <__cxa_atexit@plt+0x215d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -546665,30 +546665,30 @@ │ │ │ │ beq 22142c <__cxa_atexit@plt+0x215db8> │ │ │ │ ldr r3, [pc, #32] @ 221438 <__cxa_atexit@plt+0x215dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b98400 │ │ │ │ andeq r0, r0, r9, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 221468 <__cxa_atexit@plt+0x215df4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b983d0 │ │ │ │ andeq r3, r0, r9, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 221510 <__cxa_atexit@plt+0x215e9c> │ │ │ │ @@ -546714,15 +546714,15 @@ │ │ │ │ beq 221508 <__cxa_atexit@plt+0x215e94> │ │ │ │ ldr r5, [pc, #64] @ 22151c <__cxa_atexit@plt+0x215ea8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -546750,15 +546750,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 22158c <__cxa_atexit@plt+0x215f18> │ │ │ │ ldr r3, [pc, #44] @ 22159c <__cxa_atexit@plt+0x215f28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -546776,30 +546776,30 @@ │ │ │ │ beq 2215e8 <__cxa_atexit@plt+0x215f74> │ │ │ │ ldr r3, [pc, #32] @ 2215f4 <__cxa_atexit@plt+0x215f80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b98244 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 221624 <__cxa_atexit@plt+0x215fb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b98214 │ │ │ │ andeq r1, r0, r8, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #96] @ 2216a0 <__cxa_atexit@plt+0x21602c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -546900,15 +546900,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r4, pc, ip, lsl #22 │ │ │ │ + biceq r4, pc, r4, lsl #22 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 221814 <__cxa_atexit@plt+0x2161a0> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -547042,15 +547042,15 @@ │ │ │ │ beq 221a2c <__cxa_atexit@plt+0x2163b8> │ │ │ │ ldr r2, [pc, #72] @ 221a44 <__cxa_atexit@plt+0x2163d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -547082,15 +547082,15 @@ │ │ │ │ beq 221ac0 <__cxa_atexit@plt+0x21644c> │ │ │ │ ldr r3, [pc, #56] @ 221ad4 <__cxa_atexit@plt+0x216460> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -547111,29 +547111,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 221b30 <__cxa_atexit@plt+0x2164bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 221b5c <__cxa_atexit@plt+0x2164e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r2, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 221bf8 <__cxa_atexit@plt+0x216584> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ @@ -547155,15 +547155,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 221c04 <__cxa_atexit@plt+0x216590> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -547190,15 +547190,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 221c6c <__cxa_atexit@plt+0x2165f8> │ │ │ │ ldr r3, [pc, #44] @ 221c7c <__cxa_atexit@plt+0x216608> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -547214,29 +547214,29 @@ │ │ │ │ beq 221cc0 <__cxa_atexit@plt+0x21664c> │ │ │ │ ldr r3, [pc, #32] @ 221ccc <__cxa_atexit@plt+0x216658> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 221cf8 <__cxa_atexit@plt+0x216684> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r1, r0, r8, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 221d9c <__cxa_atexit@plt+0x216728> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -547261,15 +547261,15 @@ │ │ │ │ beq 221d94 <__cxa_atexit@plt+0x216720> │ │ │ │ ldr r5, [pc, #64] @ 221da8 <__cxa_atexit@plt+0x216734> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #24] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -547296,15 +547296,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 221e14 <__cxa_atexit@plt+0x2167a0> │ │ │ │ ldr r3, [pc, #44] @ 221e24 <__cxa_atexit@plt+0x2167b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -547321,29 +547321,29 @@ │ │ │ │ beq 221e6c <__cxa_atexit@plt+0x2167f8> │ │ │ │ ldr r3, [pc, #32] @ 221e78 <__cxa_atexit@plt+0x216804> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 221ea4 <__cxa_atexit@plt+0x216830> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 221f48 <__cxa_atexit@plt+0x2168d4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -547368,15 +547368,15 @@ │ │ │ │ beq 221f40 <__cxa_atexit@plt+0x2168cc> │ │ │ │ ldr r5, [pc, #64] @ 221f54 <__cxa_atexit@plt+0x2168e0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -547403,15 +547403,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 221fc0 <__cxa_atexit@plt+0x21694c> │ │ │ │ ldr r3, [pc, #44] @ 221fd0 <__cxa_atexit@plt+0x21695c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -547428,29 +547428,29 @@ │ │ │ │ beq 222018 <__cxa_atexit@plt+0x2169a4> │ │ │ │ ldr r3, [pc, #32] @ 222024 <__cxa_atexit@plt+0x2169b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 222050 <__cxa_atexit@plt+0x2169dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 2220f8 <__cxa_atexit@plt+0x216a84> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -547476,15 +547476,15 @@ │ │ │ │ beq 2220f0 <__cxa_atexit@plt+0x216a7c> │ │ │ │ ldr r5, [pc, #64] @ 222104 <__cxa_atexit@plt+0x216a90> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r5, [r3, #24] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -547513,15 +547513,15 @@ │ │ │ │ beq 222178 <__cxa_atexit@plt+0x216b04> │ │ │ │ ldr r2, [pc, #48] @ 222188 <__cxa_atexit@plt+0x216b14> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -547540,29 +547540,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 2221e4 <__cxa_atexit@plt+0x216b70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #16]! │ │ │ │ ldr r3, [pc, #20] @ 222210 <__cxa_atexit@plt+0x216b9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 22228c <__cxa_atexit@plt+0x216c18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -547587,15 +547587,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq r4, pc, ip, lsr #32 │ │ │ │ + biceq r4, pc, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2222d0 <__cxa_atexit@plt+0x216c5c> │ │ │ │ @@ -547606,15 +547606,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r3, [pc, #252] @ 2223e0 <__cxa_atexit@plt+0x216d6c> │ │ │ │ + strheq r3, [pc, #244] @ 2223d8 <__cxa_atexit@plt+0x216d64> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -547690,15 +547690,15 @@ │ │ │ │ beq 22244c <__cxa_atexit@plt+0x216dd8> │ │ │ │ ldr r2, [pc, #72] @ 222464 <__cxa_atexit@plt+0x216df0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -547731,15 +547731,15 @@ │ │ │ │ beq 2224e4 <__cxa_atexit@plt+0x216e70> │ │ │ │ ldr r3, [pc, #56] @ 2224f8 <__cxa_atexit@plt+0x216e84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -547761,30 +547761,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 222558 <__cxa_atexit@plt+0x216ee4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01b972e0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 222588 <__cxa_atexit@plt+0x216f14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01b972b0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -547837,15 +547837,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - biceq r3, pc, ip, asr lr @ │ │ │ │ + biceq r3, pc, r4, asr lr @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0x01b971b4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ @@ -547961,15 +547961,15 @@ │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -548120,21 +548120,21 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0x01b95a10 │ │ │ │ - strheq r3, [pc, #132] @ 222b70 <__cxa_atexit@plt+0x2174fc> │ │ │ │ - biceq r3, pc, r8, asr #19 │ │ │ │ - biceq r3, pc, r0, lsr #16 │ │ │ │ + biceq r3, pc, ip, lsr #17 │ │ │ │ + biceq r3, pc, r0, asr #19 │ │ │ │ + biceq r3, pc, r8, lsl r8 @ │ │ │ │ @ instruction: 0x01b95a98 │ │ │ │ - biceq r3, pc, ip, lsr r9 @ │ │ │ │ - biceq r3, pc, ip, asr #20 │ │ │ │ - biceq r3, pc, r4, lsr #17 │ │ │ │ + biceq r3, pc, r4, lsr r9 @ │ │ │ │ + biceq r3, pc, r4, asr #20 │ │ │ │ + @ instruction: 0x01cf389c │ │ │ │ @ instruction: 0x01b965b4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -548163,17 +548163,17 @@ │ │ │ │ sub r8, r6, #5 │ │ │ │ b 220e24 <__cxa_atexit@plt+0x2157b0> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01b9591c │ │ │ │ - biceq r3, pc, r0, asr #15 │ │ │ │ - ldrdeq r3, [pc, #128] @ 222c1c <__cxa_atexit@plt+0x2175a8> │ │ │ │ - biceq r3, pc, r8, lsr #14 │ │ │ │ + strheq r3, [pc, #120] @ 222c10 <__cxa_atexit@plt+0x21759c> │ │ │ │ + biceq r3, pc, r8, asr #17 │ │ │ │ + biceq r3, pc, r0, lsr #14 │ │ │ │ @ instruction: 0x01b96518 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -548203,17 +548203,17 @@ │ │ │ │ sub r8, r6, #5 │ │ │ │ b 220e24 <__cxa_atexit@plt+0x2157b0> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01b95880 │ │ │ │ - biceq r3, pc, r4, lsr #14 │ │ │ │ - biceq r3, pc, r8, lsr r8 @ │ │ │ │ - @ instruction: 0x01cf3690 │ │ │ │ + biceq r3, pc, ip, lsl r7 @ │ │ │ │ + biceq r3, pc, r0, lsr r8 @ │ │ │ │ + biceq r3, pc, r8, lsl #13 │ │ │ │ @ instruction: 0x01b964f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -548263,15 +548263,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldmib sp, {r4, r5} │ │ │ │ ldr r8, [pc, #56] @ 222d4c <__cxa_atexit@plt+0x2176d8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #52] @ 222d50 <__cxa_atexit@plt+0x2176dc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -548412,15 +548412,15 @@ │ │ │ │ beq 222f94 <__cxa_atexit@plt+0x217920> │ │ │ │ ldr r2, [pc, #72] @ 222fac <__cxa_atexit@plt+0x217938> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -548453,15 +548453,15 @@ │ │ │ │ beq 22302c <__cxa_atexit@plt+0x2179b8> │ │ │ │ ldr r3, [pc, #56] @ 223040 <__cxa_atexit@plt+0x2179cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -548483,30 +548483,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 2230a0 <__cxa_atexit@plt+0x217a2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01b96798 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 2230d0 <__cxa_atexit@plt+0x217a5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01b96768 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 223170 <__cxa_atexit@plt+0x217afc> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -548529,15 +548529,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 22317c <__cxa_atexit@plt+0x217b08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -548565,15 +548565,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2231e8 <__cxa_atexit@plt+0x217b74> │ │ │ │ ldr r3, [pc, #44] @ 2231f8 <__cxa_atexit@plt+0x217b84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -548590,30 +548590,30 @@ │ │ │ │ beq 223240 <__cxa_atexit@plt+0x217bcc> │ │ │ │ ldr r3, [pc, #32] @ 22324c <__cxa_atexit@plt+0x217bd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b965ec │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 22327c <__cxa_atexit@plt+0x217c08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b965bc │ │ │ │ andeq r0, r0, r7, lsl #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 223324 <__cxa_atexit@plt+0x217cb0> │ │ │ │ @@ -548639,15 +548639,15 @@ │ │ │ │ beq 22331c <__cxa_atexit@plt+0x217ca8> │ │ │ │ ldr r5, [pc, #64] @ 223330 <__cxa_atexit@plt+0x217cbc> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -548675,15 +548675,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2233a0 <__cxa_atexit@plt+0x217d2c> │ │ │ │ ldr r3, [pc, #44] @ 2233b0 <__cxa_atexit@plt+0x217d3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -548701,30 +548701,30 @@ │ │ │ │ beq 2233fc <__cxa_atexit@plt+0x217d88> │ │ │ │ ldr r3, [pc, #32] @ 223408 <__cxa_atexit@plt+0x217d94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b96430 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 223438 <__cxa_atexit@plt+0x217dc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b96400 │ │ │ │ andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #136] @ 2234dc <__cxa_atexit@plt+0x217e68> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -548913,15 +548913,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrsheq pc, [ip, fp] @ │ │ │ │ - biceq r2, pc, r0, asr fp @ │ │ │ │ + biceq r2, pc, r8, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 223780 <__cxa_atexit@plt+0x21810c> │ │ │ │ @@ -548930,15 +548930,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r2, pc, r0, lsl ip @ │ │ │ │ + biceq r2, pc, r8, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22384c <__cxa_atexit@plt+0x2181d8> │ │ │ │ ldr lr, [pc, #188] @ 22386c <__cxa_atexit@plt+0x2181f8> │ │ │ │ @@ -548987,19 +548987,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strheq r2, [pc, #164] @ 22391c <__cxa_atexit@plt+0x2182a8> │ │ │ │ + biceq r2, pc, ip, lsr #21 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - biceq r2, pc, r8, ror sl @ │ │ │ │ - biceq r2, pc, ip, ror #20 │ │ │ │ - ldrdeq r2, [pc, #172] @ 223934 <__cxa_atexit@plt+0x2182c0> │ │ │ │ + biceq r2, pc, r0, ror sl @ │ │ │ │ + biceq r2, pc, r4, ror #20 │ │ │ │ + ldrdeq r2, [pc, #164] @ 22392c <__cxa_atexit@plt+0x2182b8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2238fc <__cxa_atexit@plt+0x218288> │ │ │ │ @@ -549026,17 +549026,17 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq r2, [pc, #152] @ 2239ac <__cxa_atexit@plt+0x218338> │ │ │ │ - biceq r2, pc, ip, lsr #19 │ │ │ │ - biceq r2, pc, ip, lsl sl @ │ │ │ │ + strheq r2, [pc, #144] @ 2239a4 <__cxa_atexit@plt+0x218330> │ │ │ │ + biceq r2, pc, r4, lsr #19 │ │ │ │ + biceq r2, pc, r4, lsl sl @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22395c <__cxa_atexit@plt+0x2182e8> │ │ │ │ ldr r2, [pc, #48] @ 223964 <__cxa_atexit@plt+0x2182f0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -549050,15 +549050,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x019ceed7 │ │ │ │ - biceq r2, pc, ip, lsr #18 │ │ │ │ + biceq r2, pc, r4, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2239a4 <__cxa_atexit@plt+0x218330> │ │ │ │ @@ -549067,15 +549067,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r2, pc, ip, ror #19 │ │ │ │ + biceq r2, pc, r4, ror #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 223a30 <__cxa_atexit@plt+0x2183bc> │ │ │ │ @@ -549107,17 +549107,17 @@ │ │ │ │ b 223a40 <__cxa_atexit@plt+0x2183cc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - biceq r2, pc, r4, lsl #17 │ │ │ │ - biceq r2, pc, ip, ror #16 │ │ │ │ - ldrdeq r2, [pc, #140] @ 223aec <__cxa_atexit@plt+0x218478> │ │ │ │ + biceq r2, pc, ip, ror r8 @ │ │ │ │ + biceq r2, pc, r4, ror #16 │ │ │ │ + ldrdeq r2, [pc, #132] @ 223ae4 <__cxa_atexit@plt+0x218470> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 223aa0 <__cxa_atexit@plt+0x21842c> │ │ │ │ ldr r2, [pc, #48] @ 223aa8 <__cxa_atexit@plt+0x218434> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -549131,15 +549131,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x019ced93 │ │ │ │ - biceq r2, pc, r8, ror #15 │ │ │ │ + biceq r2, pc, r0, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 223ae8 <__cxa_atexit@plt+0x218474> │ │ │ │ @@ -549148,15 +549148,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r2, pc, r8, lsr #17 │ │ │ │ + biceq r2, pc, r0, lsr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 223b3c <__cxa_atexit@plt+0x2184c8> │ │ │ │ ldr r2, [pc, #48] @ 223b44 <__cxa_atexit@plt+0x2184d0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -549170,15 +549170,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x019cecf7 │ │ │ │ - biceq r2, pc, ip, asr #14 │ │ │ │ + biceq r2, pc, r4, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 223b84 <__cxa_atexit@plt+0x218510> │ │ │ │ @@ -549187,15 +549187,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r2, pc, ip, lsl #16 │ │ │ │ + biceq r2, pc, r4, lsl #16 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 223c14 <__cxa_atexit@plt+0x2185a0> │ │ │ │ ldr lr, [pc, #108] @ 223c20 <__cxa_atexit@plt+0x2185ac> │ │ │ │ @@ -549224,15 +549224,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - biceq r2, pc, r8, lsr #13 │ │ │ │ + biceq r2, pc, r0, lsr #13 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 223d2c <__cxa_atexit@plt+0x2186b8> │ │ │ │ @@ -549294,19 +549294,19 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - biceq r2, pc, ip, lsl #11 │ │ │ │ + biceq r2, pc, r4, lsl #11 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - biceq r2, pc, r4, lsl #12 │ │ │ │ - strdeq r2, [pc, #88] @ 223da8 <__cxa_atexit@plt+0x218734> │ │ │ │ - biceq r2, pc, r8, ror #12 │ │ │ │ + strdeq r2, [pc, #92] @ 223da8 <__cxa_atexit@plt+0x218734> │ │ │ │ + strdeq r2, [pc, #80] @ 223da0 <__cxa_atexit@plt+0x21872c> │ │ │ │ + biceq r2, pc, r0, ror #12 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0x01b95434 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ @@ -549366,17 +549366,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - biceq r2, pc, r4, lsl r8 @ │ │ │ │ + biceq r2, pc, ip, lsl #16 │ │ │ │ @ instruction: 0x00000eb0 │ │ │ │ - biceq r2, pc, r0, ror #15 │ │ │ │ + ldrdeq r2, [pc, #120] @ 223ee4 <__cxa_atexit@plt+0x218870> │ │ │ │ @ instruction: 0x01b95324 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr lr, [pc, #124] @ 223f04 <__cxa_atexit@plt+0x218890> │ │ │ │ @@ -549410,17 +549410,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #20] @ 223f14 <__cxa_atexit@plt+0x2188a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - biceq r2, pc, r4, asr #14 │ │ │ │ + biceq r2, pc, ip, lsr r7 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - biceq r2, pc, r0, lsr #14 │ │ │ │ + biceq r2, pc, r8, lsl r7 @ │ │ │ │ @ instruction: 0x01b95274 │ │ │ │ andeq r0, r0, sl, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 223f5c <__cxa_atexit@plt+0x2188e8> │ │ │ │ @@ -549437,25 +549437,25 @@ │ │ │ │ ldr r7, [pc, #16] @ 223f74 <__cxa_atexit@plt+0x218900> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 223f78 <__cxa_atexit@plt+0x218904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r0, r0, lsl #27 │ │ │ │ - strheq r2, [pc, #96] @ 223fe0 <__cxa_atexit@plt+0x21896c> │ │ │ │ + biceq r2, pc, r8, lsr #13 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r2, pc, r8, asr #13 │ │ │ │ + biceq r2, pc, r0, asr #13 │ │ │ │ @ instruction: 0x01b951d8 │ │ │ │ andeq r0, r0, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 223fa4 <__cxa_atexit@plt+0x218930> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01b951a4 │ │ │ │ andeq r0, r0, sp, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -549664,15 +549664,15 @@ │ │ │ │ ldr r2, [pc, #48] @ 224320 <__cxa_atexit@plt+0x218cac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #28]! │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #18 │ │ │ │ andeq r0, r0, ip, asr r7 │ │ │ │ andeq r0, r0, r8, ror #10 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ @@ -549744,17 +549744,17 @@ │ │ │ │ ldr sl, [sp] │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq r2, pc, r8, lsr #2 │ │ │ │ - biceq r2, pc, r8, lsl #2 │ │ │ │ - biceq r2, pc, r8, ror #1 │ │ │ │ + biceq r2, pc, r0, lsr #2 │ │ │ │ + biceq r2, pc, r0, lsl #2 │ │ │ │ + biceq r2, pc, r0, ror #1 │ │ │ │ @ instruction: 0x01b953ec │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -549770,15 +549770,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r2, pc, r4, lsl #1 │ │ │ │ + biceq r2, pc, ip, ror r0 @ │ │ │ │ @ instruction: 0x01b9538c │ │ │ │ andeq r2, r0, fp, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -549840,17 +549840,17 @@ │ │ │ │ ldr sl, [sp] │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq r1, pc, r8, lsr #31 │ │ │ │ - biceq r1, pc, r8, lsl #31 │ │ │ │ - biceq r1, pc, r8, ror #30 │ │ │ │ + biceq r1, pc, r0, lsr #31 │ │ │ │ + biceq r1, pc, r0, lsl #31 │ │ │ │ + biceq r1, pc, r0, ror #30 │ │ │ │ @ instruction: 0x01b9526c │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -549866,15 +549866,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r1, pc, r4, lsl #30 │ │ │ │ + strdeq r1, [pc, #236] @ 224720 <__cxa_atexit@plt+0x2190ac> │ │ │ │ @ instruction: 0x01b9520c │ │ │ │ andeq r1, r0, ip, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #60] @ 224684 <__cxa_atexit@plt+0x219010> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ @@ -549885,15 +549885,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 224688 <__cxa_atexit@plt+0x219014> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0x01b951b0 │ │ │ │ andeq r1, r0, ip, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -549901,15 +549901,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 2246bc <__cxa_atexit@plt+0x219048> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b9517c │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r6, [pc, #148] @ 224770 <__cxa_atexit@plt+0x2190fc> │ │ │ │ @@ -549949,15 +549949,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - strdeq r1, [pc, #212] @ 224854 <__cxa_atexit@plt+0x2191e0> │ │ │ │ + biceq r1, pc, ip, ror #27 │ │ │ │ @ instruction: 0x01b950c0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -549985,15 +549985,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - biceq r1, pc, r0, asr sp @ │ │ │ │ + biceq r1, pc, r8, asr #26 │ │ │ │ @ instruction: 0x01b95030 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #24]! │ │ │ │ ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -550007,15 +550007,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 224864 <__cxa_atexit@plt+0x2191f0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b94fd4 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r6, [pc, #148] @ 224918 <__cxa_atexit@plt+0x2192a4> │ │ │ │ @@ -550055,15 +550055,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - biceq r1, pc, ip, asr #24 │ │ │ │ + biceq r1, pc, r4, asr #24 │ │ │ │ @ instruction: 0x01b94f18 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -550091,15 +550091,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - biceq r1, pc, r8, lsr #23 │ │ │ │ + biceq r1, pc, r0, lsr #23 │ │ │ │ @ instruction: 0x01b94e88 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #24]! │ │ │ │ ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -550171,17 +550171,17 @@ │ │ │ │ ldr sl, [sp] │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq r1, pc, ip, ror sl @ │ │ │ │ - biceq r1, pc, ip, asr sl @ │ │ │ │ - biceq r1, pc, ip, lsr sl @ │ │ │ │ + biceq r1, pc, r4, ror sl @ │ │ │ │ + biceq r1, pc, r4, asr sl @ │ │ │ │ + biceq r1, pc, r4, lsr sl @ │ │ │ │ @ instruction: 0x01b94d40 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -550197,15 +550197,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r1, [pc, #152] @ 224bf8 <__cxa_atexit@plt+0x219584> │ │ │ │ + ldrdeq r1, [pc, #144] @ 224bf0 <__cxa_atexit@plt+0x21957c> │ │ │ │ @ instruction: 0x01b94ce0 │ │ │ │ andeq r2, r0, fp, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -550267,17 +550267,17 @@ │ │ │ │ ldr sl, [sp] │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r1, [pc, #140] @ 224d04 <__cxa_atexit@plt+0x219690> │ │ │ │ - ldrdeq r1, [pc, #140] @ 224d08 <__cxa_atexit@plt+0x219694> │ │ │ │ - strheq r1, [pc, #140] @ 224d0c <__cxa_atexit@plt+0x219698> │ │ │ │ + strdeq r1, [pc, #132] @ 224cfc <__cxa_atexit@plt+0x219688> │ │ │ │ + ldrdeq r1, [pc, #132] @ 224d00 <__cxa_atexit@plt+0x21968c> │ │ │ │ + strheq r1, [pc, #132] @ 224d04 <__cxa_atexit@plt+0x219690> │ │ │ │ @ instruction: 0x01b94bc0 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -550293,23 +550293,23 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r1, pc, r8, asr r8 @ │ │ │ │ + biceq r1, pc, r0, asr r8 @ │ │ │ │ @ instruction: 0x01b944a0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 224cfc <__cxa_atexit@plt+0x219688> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01b9446c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -550512,22 +550512,22 @@ │ │ │ │ ldr sl, [r5, #24]! │ │ │ │ ldr r2, [pc, #44] @ 225060 <__cxa_atexit@plt+0x2199ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ - biceq r1, pc, r4, asr #4 │ │ │ │ + biceq r1, pc, ip, lsr r2 @ │ │ │ │ andeq r0, r0, ip, lsr r5 │ │ │ │ andeq r0, r0, r8, ror #10 │ │ │ │ @ instruction: 0x01b9018c │ │ │ │ @ instruction: 0x01b9017c │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ @@ -550596,17 +550596,17 @@ │ │ │ │ ldr sl, [sp] │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrdeq r1, [pc, #56] @ 2251d4 <__cxa_atexit@plt+0x219b60> │ │ │ │ - strheq r1, [pc, #56] @ 2251d8 <__cxa_atexit@plt+0x219b64> │ │ │ │ - @ instruction: 0x01cf1398 │ │ │ │ + ldrdeq r1, [pc, #48] @ 2251cc <__cxa_atexit@plt+0x219b58> │ │ │ │ + strheq r1, [pc, #48] @ 2251d0 <__cxa_atexit@plt+0x219b5c> │ │ │ │ + @ instruction: 0x01cf1390 │ │ │ │ @ instruction: 0x01b9469c │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -550622,15 +550622,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r1, pc, r4, lsr r3 @ │ │ │ │ + biceq r1, pc, ip, lsr #6 │ │ │ │ @ instruction: 0x01b93ec4 │ │ │ │ andeq sl, r0, sp, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -550701,23 +550701,23 @@ │ │ │ │ sub r8, r6, #1 │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r1, [pc, #24] @ 225358 <__cxa_atexit@plt+0x219ce4> │ │ │ │ - biceq r0, pc, r4, ror #30 │ │ │ │ - biceq r1, pc, r8, lsr r2 @ │ │ │ │ + strdeq r1, [pc, #16] @ 225350 <__cxa_atexit@plt+0x219cdc> │ │ │ │ + biceq r0, pc, ip, asr pc @ │ │ │ │ + biceq r1, pc, r0, lsr r2 @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0x01b8fe98 │ │ │ │ @ instruction: 0x01b8fe84 │ │ │ │ - biceq r1, pc, r0, lsl #5 │ │ │ │ - biceq r0, pc, r8, ror #31 │ │ │ │ - strheq r1, [pc, #36] @ 225384 <__cxa_atexit@plt+0x219d10> │ │ │ │ + biceq r1, pc, r8, ror r2 @ │ │ │ │ + biceq r0, pc, r0, ror #31 │ │ │ │ + biceq r1, pc, ip, lsr #5 │ │ │ │ @ instruction: 0x01b944e0 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #24]! │ │ │ │ ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -550798,23 +550798,23 @@ │ │ │ │ sub r8, r6, #1 │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r1, pc, r4, ror r0 @ │ │ │ │ - biceq r0, pc, r0, ror #27 │ │ │ │ - strheq r1, [pc, #4] @ 2254d0 <__cxa_atexit@plt+0x219e5c> │ │ │ │ + biceq r1, pc, ip, rrx │ │ │ │ + ldrdeq r0, [pc, #216] @ 2255a0 <__cxa_atexit@plt+0x219f2c> │ │ │ │ + biceq r1, pc, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0x01b8fd14 │ │ │ │ @ instruction: 0x01b8fd00 │ │ │ │ - strdeq r1, [pc, #12] @ 2254e8 <__cxa_atexit@plt+0x219e74> │ │ │ │ - biceq r0, pc, r4, ror #28 │ │ │ │ - biceq r1, pc, r0, lsr r1 @ │ │ │ │ + strdeq r1, [pc, #4] @ 2254e0 <__cxa_atexit@plt+0x219e6c> │ │ │ │ + biceq r0, pc, ip, asr lr @ │ │ │ │ + biceq r1, pc, r8, lsr #2 │ │ │ │ @ instruction: 0x01b9435c │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #24]! │ │ │ │ ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -550843,15 +550843,15 @@ │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 225574 <__cxa_atexit@plt+0x219f00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01b942c4 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r6, [pc, #148] @ 225628 <__cxa_atexit@plt+0x219fb4> │ │ │ │ @@ -550891,15 +550891,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - biceq r0, pc, ip, lsr pc @ │ │ │ │ + biceq r0, pc, r4, lsr pc @ │ │ │ │ @ instruction: 0x01b94208 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -550927,15 +550927,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - stlexbeq r0, r8, [pc] @ │ │ │ │ + stlexbeq r0, r0, [pc] @ │ │ │ │ @ instruction: 0x01b94178 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #24]! │ │ │ │ ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -550950,17 +550950,17 @@ │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r2, [pc, #24] @ 225724 <__cxa_atexit@plt+0x21a0b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq r0, pc, ip, ror #22 │ │ │ │ + biceq r0, pc, r4, ror #22 │ │ │ │ @ instruction: 0x01b94114 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r6, [pc, #148] @ 2257d8 <__cxa_atexit@plt+0x21a164> │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -550999,15 +550999,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - biceq r0, pc, ip, lsl #27 │ │ │ │ + biceq r0, pc, r4, lsl #27 │ │ │ │ @ instruction: 0x01b94058 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -551035,15 +551035,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - biceq r0, pc, r8, ror #25 │ │ │ │ + biceq r0, pc, r0, ror #25 │ │ │ │ @ instruction: 0x01b93fc8 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #24]! │ │ │ │ ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -551124,23 +551124,23 @@ │ │ │ │ sub r8, r6, #1 │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, pc, ip, asr fp @ │ │ │ │ - biceq r0, pc, r8, asr #17 │ │ │ │ - @ instruction: 0x01cf0b9c │ │ │ │ + biceq r0, pc, r4, asr fp @ │ │ │ │ + biceq r0, pc, r0, asr #17 │ │ │ │ + @ instruction: 0x01cf0b94 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0x01b8f7fc │ │ │ │ @ instruction: 0x01b8f7e8 │ │ │ │ - biceq r0, pc, r4, ror #23 │ │ │ │ - biceq r0, pc, ip, asr #18 │ │ │ │ - biceq r0, pc, r8, lsl ip @ │ │ │ │ + ldrdeq r0, [pc, #188] @ 225ab0 <__cxa_atexit@plt+0x21a43c> │ │ │ │ + biceq r0, pc, r4, asr #18 │ │ │ │ + biceq r0, pc, r0, lsl ip @ │ │ │ │ @ instruction: 0x01b93e44 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #24]! │ │ │ │ ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -551202,15 +551202,15 @@ │ │ │ │ str r4, [r5, #-12] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ stmdb r5, {r2, lr} │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r0 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -551235,15 +551235,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x019cccb3 │ │ │ │ - biceq r0, pc, r8, lsl #14 │ │ │ │ + biceq r0, pc, r0, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 225bc8 <__cxa_atexit@plt+0x21a554> │ │ │ │ @@ -551252,15 +551252,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, pc, r8, asr #15 │ │ │ │ + biceq r0, pc, r0, asr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 225c94 <__cxa_atexit@plt+0x21a620> │ │ │ │ ldr lr, [pc, #188] @ 225cb4 <__cxa_atexit@plt+0x21a640> │ │ │ │ @@ -551309,19 +551309,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - biceq r0, pc, ip, ror #12 │ │ │ │ + biceq r0, pc, r4, ror #12 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - biceq r0, pc, r0, lsr r6 @ │ │ │ │ - biceq r0, pc, r4, lsr #12 │ │ │ │ - @ instruction: 0x01cf0694 │ │ │ │ + biceq r0, pc, r8, lsr #12 │ │ │ │ + biceq r0, pc, ip, lsl r6 @ │ │ │ │ + biceq r0, pc, ip, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 225d44 <__cxa_atexit@plt+0x21a6d0> │ │ │ │ @@ -551348,17 +551348,17 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r0, pc, r0, ror r5 @ │ │ │ │ - biceq r0, pc, r4, ror #10 │ │ │ │ - ldrdeq r0, [pc, #84] @ 225db8 <__cxa_atexit@plt+0x21a744> │ │ │ │ + biceq r0, pc, r8, ror #10 │ │ │ │ + biceq r0, pc, ip, asr r5 @ │ │ │ │ + biceq r0, pc, ip, asr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 225da4 <__cxa_atexit@plt+0x21a730> │ │ │ │ ldr r2, [pc, #48] @ 225dac <__cxa_atexit@plt+0x21a738> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -551372,15 +551372,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq ip, ip, pc, lsl #21 │ │ │ │ - biceq r0, pc, r4, ror #9 │ │ │ │ + ldrdeq r0, [pc, #76] @ 225e08 <__cxa_atexit@plt+0x21a794> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 225dec <__cxa_atexit@plt+0x21a778> │ │ │ │ @@ -551389,15 +551389,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, pc, r4, lsr #11 │ │ │ │ + @ instruction: 0x01cf059c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 225e78 <__cxa_atexit@plt+0x21a804> │ │ │ │ @@ -551429,17 +551429,17 @@ │ │ │ │ b 225e88 <__cxa_atexit@plt+0x21a814> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - biceq r0, pc, ip, lsr r4 @ │ │ │ │ - biceq r0, pc, r4, lsr #8 │ │ │ │ - @ instruction: 0x01cf0494 │ │ │ │ + biceq r0, pc, r4, lsr r4 @ │ │ │ │ + biceq r0, pc, ip, lsl r4 @ │ │ │ │ + biceq r0, pc, ip, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 225ee8 <__cxa_atexit@plt+0x21a874> │ │ │ │ ldr r2, [pc, #48] @ 225ef0 <__cxa_atexit@plt+0x21a87c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -551453,15 +551453,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq ip, ip, fp, asr #18 │ │ │ │ - biceq r0, pc, r0, lsr #7 │ │ │ │ + @ instruction: 0x01cf0398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 225f30 <__cxa_atexit@plt+0x21a8bc> │ │ │ │ @@ -551470,15 +551470,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, pc, r0, ror #8 │ │ │ │ + biceq r0, pc, r8, asr r4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 225f84 <__cxa_atexit@plt+0x21a910> │ │ │ │ ldr r2, [pc, #48] @ 225f8c <__cxa_atexit@plt+0x21a918> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -551492,15 +551492,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq ip, ip, pc, lsr #17 │ │ │ │ - biceq r0, pc, r4, lsl #6 │ │ │ │ + strdeq r0, [pc, #44] @ 225fc8 <__cxa_atexit@plt+0x21a954> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 225fcc <__cxa_atexit@plt+0x21a958> │ │ │ │ @@ -551509,15 +551509,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, pc, r4, asr #7 │ │ │ │ + strheq r0, [pc, #60] @ 22601c <__cxa_atexit@plt+0x21a9a8> │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 22605c <__cxa_atexit@plt+0x21a9e8> │ │ │ │ ldr lr, [pc, #108] @ 226068 <__cxa_atexit@plt+0x21a9f4> │ │ │ │ @@ -551546,15 +551546,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - biceq r0, pc, r0, ror #4 │ │ │ │ + biceq r0, pc, r8, asr r2 @ │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 226174 <__cxa_atexit@plt+0x21ab00> │ │ │ │ @@ -551616,19 +551616,19 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - biceq r0, pc, r4, asr #2 │ │ │ │ + biceq r0, pc, ip, lsr r1 @ │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - strheq r0, [pc, #28] @ 2261b0 <__cxa_atexit@plt+0x21ab3c> │ │ │ │ - strheq r0, [pc, #16] @ 2261a8 <__cxa_atexit@plt+0x21ab34> │ │ │ │ - biceq r0, pc, r0, lsr #4 │ │ │ │ + strheq r0, [pc, #20] @ 2261a8 <__cxa_atexit@plt+0x21ab34> │ │ │ │ + biceq r0, pc, r8, lsr #3 │ │ │ │ + biceq r0, pc, r8, lsl r2 @ │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0x01b93000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -551688,17 +551688,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - biceq r0, pc, ip, asr #7 │ │ │ │ + biceq r0, pc, r4, asr #7 │ │ │ │ andeq r0, r0, ip, ror #9 │ │ │ │ - @ instruction: 0x01cf0398 │ │ │ │ + @ instruction: 0x01cf0390 │ │ │ │ @ instruction: 0x01b92ef0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr lr, [pc, #124] @ 22634c <__cxa_atexit@plt+0x21acd8> │ │ │ │ @@ -551732,17 +551732,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #20] @ 22635c <__cxa_atexit@plt+0x21ace8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [pc, #44] @ 226388 <__cxa_atexit@plt+0x21ad14> │ │ │ │ + strdeq r0, [pc, #36] @ 226380 <__cxa_atexit@plt+0x21ad0c> │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - ldrdeq r0, [pc, #40] @ 22638c <__cxa_atexit@plt+0x21ad18> │ │ │ │ + ldrdeq r0, [pc, #32] @ 226384 <__cxa_atexit@plt+0x21ad10> │ │ │ │ @ instruction: 0x01b92e40 │ │ │ │ andeq r0, r0, r9, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2263a4 <__cxa_atexit@plt+0x21ad30> │ │ │ │ @@ -551759,25 +551759,25 @@ │ │ │ │ ldr r7, [pc, #16] @ 2263bc <__cxa_atexit@plt+0x21ad48> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 2263c0 <__cxa_atexit@plt+0x21ad4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ @ instruction: 0x000003bc │ │ │ │ - biceq r0, pc, r8, ror #4 │ │ │ │ + biceq r0, pc, r0, ror #4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r0, pc, r0, lsl #5 │ │ │ │ + biceq r0, pc, r8, ror r2 @ │ │ │ │ @ instruction: 0x01b92dd4 │ │ │ │ andeq r0, r0, ip, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2263ec <__cxa_atexit@plt+0x21ad78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01b92db0 │ │ │ │ andeq r0, r0, ip, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -551964,17 +551964,17 @@ │ │ │ │ ldr sl, [sp] │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq pc, lr, r8, ror lr @ │ │ │ │ - biceq pc, lr, r8, asr lr @ │ │ │ │ - biceq pc, lr, r8, lsr lr @ │ │ │ │ + biceq pc, lr, r0, ror lr @ │ │ │ │ + biceq pc, lr, r0, asr lr @ │ │ │ │ + biceq pc, lr, r0, lsr lr @ │ │ │ │ @ instruction: 0x01b9313c │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -551990,23 +551990,23 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq pc, [lr, #212] @ 0xd4 │ │ │ │ + biceq pc, lr, ip, asr #27 │ │ │ │ @ instruction: 0x01b92a40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 226780 <__cxa_atexit@plt+0x21b10c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01b92a1c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -552176,23 +552176,23 @@ │ │ │ │ sub r8, r6, #1 │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq pc, lr, ip, ror #21 │ │ │ │ - biceq pc, lr, r8, asr r8 @ │ │ │ │ - biceq pc, lr, ip, lsr #22 │ │ │ │ + biceq pc, lr, r4, ror #21 │ │ │ │ + biceq pc, lr, r0, asr r8 @ │ │ │ │ + biceq pc, lr, r4, lsr #22 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0x01b8e78c │ │ │ │ @ instruction: 0x01b8e778 │ │ │ │ - biceq pc, lr, r4, ror fp @ │ │ │ │ - ldrdeq pc, [lr, #140] @ 0x8c │ │ │ │ - biceq pc, lr, r8, lsr #23 │ │ │ │ + biceq pc, lr, ip, ror #22 │ │ │ │ + ldrdeq pc, [lr, #132] @ 0x84 │ │ │ │ + biceq pc, lr, r0, lsr #23 │ │ │ │ @ instruction: 0x01b92dd4 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -552273,15 +552273,15 @@ │ │ │ │ stm lr, {r1, r3, r4} │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ ldr r8, [pc, #52] @ 226bf8 <__cxa_atexit@plt+0x21b584> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -552378,15 +552378,15 @@ │ │ │ │ beq 226d8c <__cxa_atexit@plt+0x21b718> │ │ │ │ ldr r2, [pc, #72] @ 226da4 <__cxa_atexit@plt+0x21b730> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -552419,15 +552419,15 @@ │ │ │ │ beq 226e24 <__cxa_atexit@plt+0x21b7b0> │ │ │ │ ldr r3, [pc, #56] @ 226e38 <__cxa_atexit@plt+0x21b7c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -552449,30 +552449,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 226e98 <__cxa_atexit@plt+0x21b824> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01b921f8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 226ec8 <__cxa_atexit@plt+0x21b854> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01b921c8 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 226f68 <__cxa_atexit@plt+0x21b8f4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -552495,15 +552495,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 226f74 <__cxa_atexit@plt+0x21b900> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -552531,15 +552531,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 226fe0 <__cxa_atexit@plt+0x21b96c> │ │ │ │ ldr r3, [pc, #44] @ 226ff0 <__cxa_atexit@plt+0x21b97c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -552556,30 +552556,30 @@ │ │ │ │ beq 227038 <__cxa_atexit@plt+0x21b9c4> │ │ │ │ ldr r3, [pc, #32] @ 227044 <__cxa_atexit@plt+0x21b9d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b9204c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 227074 <__cxa_atexit@plt+0x21ba00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b9201c │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -552632,15 +552632,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - biceq pc, lr, r8, ror #6 │ │ │ │ + biceq pc, lr, r0, ror #6 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0x01b91f20 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ @@ -552818,15 +552818,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #132] @ 2274c0 <__cxa_atexit@plt+0x21be4c> │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ ldr sl, [sp, #32] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -552905,15 +552905,15 @@ │ │ │ │ beq 2275c8 <__cxa_atexit@plt+0x21bf54> │ │ │ │ ldr r2, [pc, #72] @ 2275e0 <__cxa_atexit@plt+0x21bf6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -552946,15 +552946,15 @@ │ │ │ │ beq 227660 <__cxa_atexit@plt+0x21bfec> │ │ │ │ ldr r3, [pc, #56] @ 227674 <__cxa_atexit@plt+0x21c000> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -552976,30 +552976,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 2276d4 <__cxa_atexit@plt+0x21c060> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01b919bc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 227704 <__cxa_atexit@plt+0x21c090> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01b9198c │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #136] @ 2277a8 <__cxa_atexit@plt+0x21c134> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -553174,15 +553174,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -553216,15 +553216,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 227a8c <__cxa_atexit@plt+0x21c418> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq lr, lr, r8, asr #16 │ │ │ │ + biceq lr, lr, r0, asr #16 │ │ │ │ @ instruction: 0xfff3d60c │ │ │ │ @ instruction: 0x01b8d690 │ │ │ │ @ instruction: 0x01b91600 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -553370,15 +553370,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - biceq lr, lr, r8, asr r7 │ │ │ │ + biceq lr, lr, r0, asr r7 │ │ │ │ @ instruction: 0x01b91530 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -553596,15 +553596,15 @@ │ │ │ │ beq 228094 <__cxa_atexit@plt+0x21ca20> │ │ │ │ ldr r2, [pc, #72] @ 2280ac <__cxa_atexit@plt+0x21ca38> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -553637,15 +553637,15 @@ │ │ │ │ beq 22812c <__cxa_atexit@plt+0x21cab8> │ │ │ │ ldr r3, [pc, #56] @ 228140 <__cxa_atexit@plt+0x21cacc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -553667,30 +553667,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 2281a0 <__cxa_atexit@plt+0x21cb2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01b90ef0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 2281d0 <__cxa_atexit@plt+0x21cb5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01b90ec0 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 228270 <__cxa_atexit@plt+0x21cbfc> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -553713,15 +553713,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 22827c <__cxa_atexit@plt+0x21cc08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -553749,15 +553749,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2282e8 <__cxa_atexit@plt+0x21cc74> │ │ │ │ ldr r3, [pc, #44] @ 2282f8 <__cxa_atexit@plt+0x21cc84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -553774,30 +553774,30 @@ │ │ │ │ beq 228340 <__cxa_atexit@plt+0x21cccc> │ │ │ │ ldr r3, [pc, #32] @ 22834c <__cxa_atexit@plt+0x21ccd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b90d44 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 22837c <__cxa_atexit@plt+0x21cd08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b90d14 │ │ │ │ andeq r0, r0, r7, lsl #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 228424 <__cxa_atexit@plt+0x21cdb0> │ │ │ │ @@ -553823,15 +553823,15 @@ │ │ │ │ beq 22841c <__cxa_atexit@plt+0x21cda8> │ │ │ │ ldr r5, [pc, #64] @ 228430 <__cxa_atexit@plt+0x21cdbc> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -553859,15 +553859,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2284a0 <__cxa_atexit@plt+0x21ce2c> │ │ │ │ ldr r3, [pc, #44] @ 2284b0 <__cxa_atexit@plt+0x21ce3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -553885,30 +553885,30 @@ │ │ │ │ beq 2284fc <__cxa_atexit@plt+0x21ce88> │ │ │ │ ldr r3, [pc, #32] @ 228508 <__cxa_atexit@plt+0x21ce94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b90b88 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 228538 <__cxa_atexit@plt+0x21cec4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b90b58 │ │ │ │ andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 228574 <__cxa_atexit@plt+0x21cf00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -553940,15 +553940,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #244] @ 2286b8 <__cxa_atexit@plt+0x21d044> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r1 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #188] @ 22869c <__cxa_atexit@plt+0x21d028> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r1, #3 │ │ │ │ beq 22866c <__cxa_atexit@plt+0x21cff8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -553992,32 +553992,32 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - strdeq sp, [lr, #216] @ 0xd8 │ │ │ │ - biceq sp, lr, r8, ror #27 │ │ │ │ - biceq sp, lr, r8, lsr #24 │ │ │ │ + strdeq sp, [lr, #208] @ 0xd0 │ │ │ │ + biceq sp, lr, r0, ror #27 │ │ │ │ + biceq sp, lr, r0, lsr #24 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0x01b8fe68 │ │ │ │ @ instruction: 0x01b909d8 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2286ec <__cxa_atexit@plt+0x21d078> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2286f0 <__cxa_atexit@plt+0x21d07c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b8fd54 │ │ │ │ @ instruction: 0x01b91148 │ │ │ │ andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -554058,16 +554058,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrdeq sp, [lr, #204] @ 0xcc │ │ │ │ - biceq sp, lr, ip, asr #25 │ │ │ │ + ldrdeq sp, [lr, #196] @ 0xc4 │ │ │ │ + biceq sp, lr, r4, asr #25 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0x01b91084 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #24]! │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ @@ -554115,30 +554115,30 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strdeq sp, [lr, #176] @ 0xb0 │ │ │ │ - ldrdeq sp, [lr, #184] @ 0xb8 │ │ │ │ - biceq sp, lr, ip, lsl sl │ │ │ │ + biceq sp, lr, r8, ror #23 │ │ │ │ + ldrdeq sp, [lr, #176] @ 0xb0 │ │ │ │ + biceq sp, lr, r4, lsl sl │ │ │ │ @ instruction: 0x01b90fa0 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #24] @ 2288cc <__cxa_atexit@plt+0x21d258> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #24]! │ │ │ │ add r3, r7, #1 │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ - biceq sp, lr, r4, asr #19 │ │ │ │ + strheq sp, [lr, #156] @ 0x9c │ │ │ │ @ instruction: 0x01b90964 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -554225,15 +554225,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 228a48 <__cxa_atexit@plt+0x21d3d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, lr, r0, asr #16 │ │ │ │ + biceq sp, lr, r8, lsr r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 228b04 <__cxa_atexit@plt+0x21d490> │ │ │ │ ldr lr, [pc, #164] @ 228b10 <__cxa_atexit@plt+0x21d49c> │ │ │ │ @@ -554276,15 +554276,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - biceq sp, lr, r8, ror #15 │ │ │ │ + biceq sp, lr, r0, ror #15 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -554376,18 +554376,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - biceq sp, lr, r4, ror r6 │ │ │ │ - strheq sp, [lr, #108] @ 0x6c │ │ │ │ - biceq sp, lr, r4, lsr r6 │ │ │ │ - biceq sp, lr, r8, lsl r6 │ │ │ │ + biceq sp, lr, ip, ror #12 │ │ │ │ + strheq sp, [lr, #100] @ 0x64 │ │ │ │ + biceq sp, lr, ip, lsr #12 │ │ │ │ + biceq sp, lr, r0, lsl r6 │ │ │ │ @ instruction: 0x01b90580 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -554586,22 +554586,22 @@ │ │ │ │ ldr r2, [pc, #28] @ 228ff4 <__cxa_atexit@plt+0x21d980> │ │ │ │ add r2, pc, r2 │ │ │ │ b 228eec <__cxa_atexit@plt+0x21d878> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ - biceq sp, lr, r8, lsl #10 │ │ │ │ + biceq sp, lr, r0, lsl #10 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - biceq sp, lr, r8, lsr #9 │ │ │ │ + biceq sp, lr, r0, lsr #9 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - biceq sp, lr, r8, asr r5 │ │ │ │ + biceq sp, lr, r0, asr r5 │ │ │ │ @ instruction: 0x01b90830 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #40]! @ 0x28 │ │ │ │ ldr sl, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ @@ -554649,15 +554649,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - biceq sp, lr, r0, ror r3 │ │ │ │ + biceq sp, lr, r8, ror #6 │ │ │ │ @ instruction: 0x01b90750 │ │ │ │ andeq r0, r0, r9, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ @@ -554970,15 +554970,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r1, [r5] │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @@ -555010,15 +555010,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2296a4 <__cxa_atexit@plt+0x21e030> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b8f9ec │ │ │ │ @@ -555037,15 +555037,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0x01b8f984 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -555053,15 +555053,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 22973c <__cxa_atexit@plt+0x21e0c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b8f954 │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 2297e4 <__cxa_atexit@plt+0x21e170> │ │ │ │ @@ -555087,15 +555087,15 @@ │ │ │ │ beq 2297dc <__cxa_atexit@plt+0x21e168> │ │ │ │ ldr r5, [pc, #64] @ 2297f0 <__cxa_atexit@plt+0x21e17c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -555123,15 +555123,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 229860 <__cxa_atexit@plt+0x21e1ec> │ │ │ │ ldr r3, [pc, #44] @ 229870 <__cxa_atexit@plt+0x21e1fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -555149,30 +555149,30 @@ │ │ │ │ beq 2298bc <__cxa_atexit@plt+0x21e248> │ │ │ │ ldr r3, [pc, #32] @ 2298c8 <__cxa_atexit@plt+0x21e254> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b8f7c8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2298f8 <__cxa_atexit@plt+0x21e284> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b8f798 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 229934 <__cxa_atexit@plt+0x21e2c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -555204,15 +555204,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #172] @ 229a30 <__cxa_atexit@plt+0x21e3bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r1 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #124] @ 229a1c <__cxa_atexit@plt+0x21e3a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r1, #3 │ │ │ │ beq 2299fc <__cxa_atexit@plt+0x21e388> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -555240,30 +555240,30 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - biceq ip, lr, r8, lsr sl │ │ │ │ - biceq ip, lr, r0, lsr #17 │ │ │ │ + biceq ip, lr, r0, lsr sl │ │ │ │ + @ instruction: 0x01cec898 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x01b8eaa8 │ │ │ │ @ instruction: 0x01b8f660 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 229a64 <__cxa_atexit@plt+0x21e3f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 229a68 <__cxa_atexit@plt+0x21e3f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b8e9dc │ │ │ │ @ instruction: 0x01b8fdd0 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -555283,15 +555283,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 229ad4 <__cxa_atexit@plt+0x21e460> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq ip, lr, r4, asr r9 │ │ │ │ + biceq ip, lr, ip, asr #18 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ @ instruction: 0x01b8fd64 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -555310,16 +555310,16 @@ │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r8, r6, #3 │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq ip, lr, r4, ror r7 │ │ │ │ - ldrdeq ip, [lr, #140] @ 0x8c │ │ │ │ + biceq ip, lr, ip, ror #14 │ │ │ │ + ldrdeq ip, [lr, #132] @ 0x84 │ │ │ │ @ instruction: 0x01b8f54c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 229c10 <__cxa_atexit@plt+0x21e59c> │ │ │ │ @@ -555443,15 +555443,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 229d50 <__cxa_atexit@plt+0x21e6dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, lr, r8, lsr r5 │ │ │ │ + biceq ip, lr, r0, lsr r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 229e0c <__cxa_atexit@plt+0x21e798> │ │ │ │ ldr lr, [pc, #164] @ 229e18 <__cxa_atexit@plt+0x21e7a4> │ │ │ │ @@ -555494,15 +555494,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - biceq ip, lr, r0, ror #9 │ │ │ │ + ldrdeq ip, [lr, #72] @ 0x48 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -555594,18 +555594,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - biceq ip, lr, ip, ror #6 │ │ │ │ - strheq ip, [lr, #52] @ 0x34 │ │ │ │ - biceq ip, lr, ip, lsr #6 │ │ │ │ - biceq ip, lr, r0, lsl r3 │ │ │ │ + biceq ip, lr, r4, ror #6 │ │ │ │ + biceq ip, lr, ip, lsr #7 │ │ │ │ + biceq ip, lr, r4, lsr #6 │ │ │ │ + biceq ip, lr, r8, lsl #6 │ │ │ │ @ instruction: 0x01b8f278 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -555804,15 +555804,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 22a308 <__cxa_atexit@plt+0x21ec94> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0x01b8ed84 │ │ │ │ @@ -555832,15 +555832,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 22a378 <__cxa_atexit@plt+0x21ed04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0x01b8ed18 │ │ │ │ andeq r0, r0, ip, lsl #30 │ │ │ │ @@ -555849,15 +555849,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b8ece4 │ │ │ │ andeq r3, r1, ip, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 22a454 <__cxa_atexit@plt+0x21ede0> │ │ │ │ @@ -555883,15 +555883,15 @@ │ │ │ │ beq 22a44c <__cxa_atexit@plt+0x21edd8> │ │ │ │ ldr r5, [pc, #64] @ 22a460 <__cxa_atexit@plt+0x21edec> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -555919,15 +555919,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 22a4d0 <__cxa_atexit@plt+0x21ee5c> │ │ │ │ ldr r3, [pc, #44] @ 22a4e0 <__cxa_atexit@plt+0x21ee6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -555945,30 +555945,30 @@ │ │ │ │ beq 22a52c <__cxa_atexit@plt+0x21eeb8> │ │ │ │ ldr r3, [pc, #32] @ 22a538 <__cxa_atexit@plt+0x21eec4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b8eb58 │ │ │ │ andeq r0, r0, fp, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 22a568 <__cxa_atexit@plt+0x21eef4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r9, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b8eb28 │ │ │ │ andeq r9, r0, fp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 22a5a4 <__cxa_atexit@plt+0x21ef30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ @@ -556000,15 +556000,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #216] @ 22a6cc <__cxa_atexit@plt+0x21f058> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r1 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #164] @ 22a6b4 <__cxa_atexit@plt+0x21f040> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r1, #3 │ │ │ │ beq 22a684 <__cxa_atexit@plt+0x21f010> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -556046,31 +556046,31 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - biceq fp, lr, r0, asr #27 │ │ │ │ - biceq fp, lr, r0, lsl ip │ │ │ │ + strheq fp, [lr, #216] @ 0xd8 │ │ │ │ + biceq fp, lr, r8, lsl #24 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0x01b8de38 │ │ │ │ @ instruction: 0x01b8e9c4 │ │ │ │ andeq r1, r0, fp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 22a700 <__cxa_atexit@plt+0x21f08c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 22a704 <__cxa_atexit@plt+0x21f090> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b8dd40 │ │ │ │ @ instruction: 0x01b8f134 │ │ │ │ andeq r9, r0, fp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -556106,15 +556106,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq fp, lr, r0, asr #25 │ │ │ │ + strheq fp, [lr, #200] @ 0xc8 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0x01b8f088 │ │ │ │ andeq r1, r0, fp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ @@ -556157,29 +556157,29 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - biceq fp, lr, ip, ror #23 │ │ │ │ - biceq fp, lr, r4, lsr sl │ │ │ │ + biceq fp, lr, r4, ror #23 │ │ │ │ + biceq fp, lr, ip, lsr #20 │ │ │ │ @ instruction: 0x01b8efbc │ │ │ │ andeq r3, r0, fp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #24] @ 22a8b0 <__cxa_atexit@plt+0x21f23c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #44]! @ 0x2c │ │ │ │ add r3, r7, #1 │ │ │ │ ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ - biceq fp, lr, r0, ror #19 │ │ │ │ + ldrdeq fp, [lr, #152] @ 0x98 │ │ │ │ @ instruction: 0x01b8e990 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22a948 <__cxa_atexit@plt+0x21f2d4> │ │ │ │ @@ -556437,15 +556437,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 22acd8 <__cxa_atexit@plt+0x21f664> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq fp, [lr, #80] @ 0x50 │ │ │ │ + biceq fp, lr, r8, lsr #11 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 22ad90 <__cxa_atexit@plt+0x21f71c> │ │ │ │ ldr lr, [pc, #160] @ 22ad9c <__cxa_atexit@plt+0x21f728> │ │ │ │ @@ -556487,15 +556487,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq fp, lr, r8, asr r5 │ │ │ │ + biceq fp, lr, r0, asr r5 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -556555,15 +556555,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq fp, lr, r8, lsl r4 │ │ │ │ + biceq fp, lr, r0, lsl r4 │ │ │ │ @ instruction: 0x01b8e380 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -556952,15 +556952,15 @@ │ │ │ │ str sl, [r6, #96] @ 0x60 │ │ │ │ sub sl, r2, #5 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ ldr r9, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ str sl, [r5, #36] @ 0x24 │ │ │ │ add lr, r5, #32 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #32 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 22b568 <__cxa_atexit@plt+0x21fef4> │ │ │ │ mov r0, r8 │ │ │ │ @@ -556980,15 +556980,15 @@ │ │ │ │ stm r3, {r2, r8, r9, sl} │ │ │ │ sub sl, r1, #5 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ ldr r8, [pc, #128] @ 22b5d0 <__cxa_atexit@plt+0x21ff5c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #72] @ 22b5b8 <__cxa_atexit@plt+0x21ff44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #32 │ │ │ │ @@ -557029,15 +557029,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 22b618 <__cxa_atexit@plt+0x21ffa4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, lr, r0, ror ip │ │ │ │ + biceq sl, lr, r8, ror #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 22b6d0 <__cxa_atexit@plt+0x22005c> │ │ │ │ ldr lr, [pc, #160] @ 22b6dc <__cxa_atexit@plt+0x220068> │ │ │ │ @@ -557079,15 +557079,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sl, lr, r8, lsl ip │ │ │ │ + biceq sl, lr, r0, lsl ip │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -557147,15 +557147,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq sl, [lr, #168] @ 0xa8 │ │ │ │ + ldrdeq sl, [lr, #160] @ 0xa0 │ │ │ │ @ instruction: 0x01b8da40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -557546,15 +557546,15 @@ │ │ │ │ str r0, [r6, #92] @ 0x5c │ │ │ │ str sl, [r6, #96] @ 0x60 │ │ │ │ sub sl, r1, #5 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, r1 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ str sl, [r2, #32] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #32 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 22bea8 <__cxa_atexit@plt+0x220834> │ │ │ │ ldr ip, [pc, #184] @ 22bf04 <__cxa_atexit@plt+0x220890> │ │ │ │ add ip, pc, ip │ │ │ │ @@ -557571,15 +557571,15 @@ │ │ │ │ add lr, r6, #20 │ │ │ │ stm lr, {r0, r8, r9, sl} │ │ │ │ sub sl, r1, #5 │ │ │ │ mov r6, r1 │ │ │ │ ldr r8, [pc, #128] @ 22bf0c <__cxa_atexit@plt+0x220898> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r3 │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #68] @ 22bef4 <__cxa_atexit@plt+0x220880> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -557775,15 +557775,15 @@ │ │ │ │ add r2, lr, #24 │ │ │ │ stm r2, {r0, r1, r9} │ │ │ │ str r8, [lr, #36]! @ 0x24 │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, lr │ │ │ │ ldr sl, [sp, #44] @ 0x2c │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, lr │ │ │ │ b 22c1d4 <__cxa_atexit@plt+0x220b60> │ │ │ │ mov r5, #192 @ 0xc0 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @@ -557807,21 +557807,21 @@ │ │ │ │ @ instruction: 0xffffdb38 │ │ │ │ @ instruction: 0xffffd34c │ │ │ │ @ instruction: 0xffffc868 │ │ │ │ @ instruction: 0xffffd114 │ │ │ │ @ instruction: 0xffffe834 │ │ │ │ @ instruction: 0xffffd43c │ │ │ │ @ instruction: 0x01b88f28 │ │ │ │ - biceq sl, lr, r0, ror r1 │ │ │ │ + biceq sl, lr, r8, ror #2 │ │ │ │ @ instruction: 0xfff39a94 │ │ │ │ @ instruction: 0xfff39b3c │ │ │ │ - biceq sl, lr, r0, lsl #4 │ │ │ │ - strdeq sl, [lr, #12] │ │ │ │ - biceq sl, lr, r8, ror #2 │ │ │ │ - biceq sl, lr, r4, ror #2 │ │ │ │ + strdeq sl, [lr, #24] │ │ │ │ + strdeq sl, [lr, #4] │ │ │ │ + biceq sl, lr, r0, ror #2 │ │ │ │ + biceq sl, lr, ip, asr r1 │ │ │ │ @ instruction: 0x01b8ce34 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22c2e8 <__cxa_atexit@plt+0x220c74> │ │ │ │ @@ -557906,15 +557906,15 @@ │ │ │ │ beq 22c3ec <__cxa_atexit@plt+0x220d78> │ │ │ │ ldr r2, [pc, #72] @ 22c404 <__cxa_atexit@plt+0x220d90> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -557947,15 +557947,15 @@ │ │ │ │ beq 22c484 <__cxa_atexit@plt+0x220e10> │ │ │ │ ldr r3, [pc, #56] @ 22c498 <__cxa_atexit@plt+0x220e24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -557977,30 +557977,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 22c4f8 <__cxa_atexit@plt+0x220e84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01b8cb98 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 22c528 <__cxa_atexit@plt+0x220eb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01b8cb68 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 22c5c8 <__cxa_atexit@plt+0x220f54> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -558023,15 +558023,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 22c5d4 <__cxa_atexit@plt+0x220f60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -558059,15 +558059,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 22c640 <__cxa_atexit@plt+0x220fcc> │ │ │ │ ldr r3, [pc, #44] @ 22c650 <__cxa_atexit@plt+0x220fdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -558084,30 +558084,30 @@ │ │ │ │ beq 22c698 <__cxa_atexit@plt+0x221024> │ │ │ │ ldr r3, [pc, #32] @ 22c6a4 <__cxa_atexit@plt+0x221030> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b8c9ec │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 22c6d4 <__cxa_atexit@plt+0x221060> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b8c9bc │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 22c710 <__cxa_atexit@plt+0x22109c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -558139,15 +558139,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #244] @ 22c854 <__cxa_atexit@plt+0x2211e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r1 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #188] @ 22c838 <__cxa_atexit@plt+0x2211c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r1, #3 │ │ │ │ beq 22c808 <__cxa_atexit@plt+0x221194> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -558191,32 +558191,32 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - biceq r9, lr, r4, lsl sp │ │ │ │ - biceq r9, lr, ip, asr #24 │ │ │ │ - biceq r9, lr, ip, lsl #21 │ │ │ │ + biceq r9, lr, ip, lsl #26 │ │ │ │ + biceq r9, lr, r4, asr #24 │ │ │ │ + biceq r9, lr, r4, lsl #21 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0x01b8bccc │ │ │ │ @ instruction: 0x01b8c83c │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 22c888 <__cxa_atexit@plt+0x221214> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 22c88c <__cxa_atexit@plt+0x221218> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b8bbb8 │ │ │ │ @ instruction: 0x01b8cfac │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -558257,16 +558257,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r9, [lr, #184] @ 0xb8 │ │ │ │ - biceq r9, lr, r0, lsr fp │ │ │ │ + strdeq r9, [lr, #176] @ 0xb0 │ │ │ │ + biceq r9, lr, r8, lsr #22 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0x01b8cee8 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -558314,30 +558314,30 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - biceq r9, lr, ip, lsl #22 │ │ │ │ - biceq r9, lr, ip, lsr sl │ │ │ │ - biceq r9, lr, r0, lsl #17 │ │ │ │ + biceq r9, lr, r4, lsl #22 │ │ │ │ + biceq r9, lr, r4, lsr sl │ │ │ │ + biceq r9, lr, r8, ror r8 │ │ │ │ @ instruction: 0x01b8ce04 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #24] @ 22ca68 <__cxa_atexit@plt+0x2213f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20]! │ │ │ │ add r3, r7, #1 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ - biceq r9, lr, r8, lsr #16 │ │ │ │ + biceq r9, lr, r0, lsr #16 │ │ │ │ @ instruction: 0x01b8c7f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ sub r0, r5, #12 │ │ │ │ @@ -558413,15 +558413,15 @@ │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r1, #828] @ 0x33c │ │ │ │ ldr r0, [r1, #-8] │ │ │ │ mov r4, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff420 │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ - biceq r9, lr, ip, ror #15 │ │ │ │ + biceq r9, lr, r4, ror #15 │ │ │ │ @ instruction: 0x01b8c4d4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22cc04 <__cxa_atexit@plt+0x221590> │ │ │ │ @@ -558471,15 +558471,15 @@ │ │ │ │ beq 22ccc0 <__cxa_atexit@plt+0x22164c> │ │ │ │ ldr r2, [pc, #72] @ 22ccd8 <__cxa_atexit@plt+0x221664> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -558512,15 +558512,15 @@ │ │ │ │ beq 22cd58 <__cxa_atexit@plt+0x2216e4> │ │ │ │ ldr r3, [pc, #56] @ 22cd6c <__cxa_atexit@plt+0x2216f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -558542,30 +558542,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 22cdcc <__cxa_atexit@plt+0x221758> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01b8c2c4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 22cdfc <__cxa_atexit@plt+0x221788> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01b8c294 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 22ce38 <__cxa_atexit@plt+0x2217c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -558597,15 +558597,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #244] @ 22cf7c <__cxa_atexit@plt+0x221908> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r1 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r7, [pc, #188] @ 22cf60 <__cxa_atexit@plt+0x2218ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r1, #3 │ │ │ │ beq 22cf30 <__cxa_atexit@plt+0x2218bc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -558649,32 +558649,32 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - biceq r9, lr, ip, ror #11 │ │ │ │ - biceq r9, lr, r4, lsr #10 │ │ │ │ - biceq r9, lr, r4, ror #6 │ │ │ │ + biceq r9, lr, r4, ror #11 │ │ │ │ + biceq r9, lr, ip, lsl r5 │ │ │ │ + biceq r9, lr, ip, asr r3 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0x01b8b5a4 │ │ │ │ @ instruction: 0x01b8c114 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 22cfb0 <__cxa_atexit@plt+0x22193c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 22cfb4 <__cxa_atexit@plt+0x221940> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b8b490 │ │ │ │ @ instruction: 0x01b8c884 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -558715,16 +558715,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrdeq r9, [lr, #64] @ 0x40 │ │ │ │ - biceq r9, lr, r8, lsl #8 │ │ │ │ + biceq r9, lr, r8, asr #9 │ │ │ │ + biceq r9, lr, r0, lsl #8 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0x01b8c7c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ @@ -558772,30 +558772,30 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - biceq r9, lr, r4, ror #7 │ │ │ │ - biceq r9, lr, r4, lsl r3 │ │ │ │ - biceq r9, lr, r8, asr r1 │ │ │ │ + ldrdeq r9, [lr, #60] @ 0x3c │ │ │ │ + biceq r9, lr, ip, lsl #6 │ │ │ │ + biceq r9, lr, r0, asr r1 │ │ │ │ @ instruction: 0x01b8c6dc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #24] @ 22d190 <__cxa_atexit@plt+0x221b1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ add r3, r7, #1 │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ - biceq r9, lr, r0, lsl #2 │ │ │ │ + strdeq r9, [lr, #8] │ │ │ │ ldrsbeq ip, [r8, r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -558869,15 +558869,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ @ instruction: 0xfffff844 │ │ │ │ - ldrdeq r9, [lr] │ │ │ │ + biceq r9, lr, r8, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 22d378 <__cxa_atexit@plt+0x221d04> │ │ │ │ ldr r3, [pc, #156] @ 22d394 <__cxa_atexit@plt+0x221d20> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -558917,17 +558917,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r8, lr, r0, ror pc │ │ │ │ - biceq r9, lr, r4, lsr #1 │ │ │ │ - biceq r9, lr, ip, lsl #3 │ │ │ │ + biceq r8, lr, r8, ror #30 │ │ │ │ + @ instruction: 0x01ce909c │ │ │ │ + biceq r9, lr, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -558947,16 +558947,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r9, lr, r4, lsl r0 │ │ │ │ - strdeq r9, [lr] │ │ │ │ + biceq r9, lr, ip │ │ │ │ + biceq r9, lr, r8, ror #1 │ │ │ │ @ instruction: 0x01b8c420 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22d464 <__cxa_atexit@plt+0x221df0> │ │ │ │ @@ -559024,15 +559024,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - biceq r8, lr, r4, lsr pc │ │ │ │ + biceq r8, lr, ip, lsr #30 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0x01b8c2f0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #44] @ 22d590 <__cxa_atexit@plt+0x221f1c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -559100,17 +559100,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01ce8c94 │ │ │ │ - biceq r8, lr, r8, asr #27 │ │ │ │ - strheq r8, [lr, #224] @ 0xe0 │ │ │ │ + biceq r8, lr, ip, lsl #25 │ │ │ │ + biceq r8, lr, r0, asr #27 │ │ │ │ + biceq r8, lr, r8, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -559130,16 +559130,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, lr, r8, lsr sp │ │ │ │ - biceq r8, lr, r4, lsl lr │ │ │ │ + biceq r8, lr, r0, lsr sp │ │ │ │ + biceq r8, lr, ip, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 22d790 <__cxa_atexit@plt+0x22211c> │ │ │ │ ldr r3, [pc, #156] @ 22d7ac <__cxa_atexit@plt+0x222138> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -559179,17 +559179,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r8, lr, r8, asr fp │ │ │ │ - biceq r8, lr, ip, lsl #25 │ │ │ │ - biceq r8, lr, r4, ror sp │ │ │ │ + biceq r8, lr, r0, asr fp │ │ │ │ + biceq r8, lr, r4, lsl #25 │ │ │ │ + biceq r8, lr, ip, ror #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -559209,16 +559209,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r8, [lr, #188] @ 0xbc │ │ │ │ - ldrdeq r8, [lr, #200] @ 0xc8 │ │ │ │ + strdeq r8, [lr, #180] @ 0xb4 │ │ │ │ + ldrdeq r8, [lr, #192] @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 22d8cc <__cxa_atexit@plt+0x222258> │ │ │ │ ldr r3, [pc, #156] @ 22d8e8 <__cxa_atexit@plt+0x222274> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -559258,17 +559258,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r8, lr, ip, lsl sl │ │ │ │ - biceq r8, lr, r0, asr fp │ │ │ │ - biceq r8, lr, r8, lsr ip │ │ │ │ + biceq r8, lr, r4, lsl sl │ │ │ │ + biceq r8, lr, r8, asr #22 │ │ │ │ + biceq r8, lr, r0, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -559288,16 +559288,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, lr, r0, asr #21 │ │ │ │ - @ instruction: 0x01ce8b9c │ │ │ │ + strheq r8, [lr, #168] @ 0xa8 │ │ │ │ + @ instruction: 0x01ce8b94 │ │ │ │ @ instruction: 0x01b8b764 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22da34 <__cxa_atexit@plt+0x2223c0> │ │ │ │ @@ -559313,15 +559313,15 @@ │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ add r2, r0, #2 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r7, r3 │ │ │ │ @@ -559354,31 +559354,31 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x01b86b14 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - biceq r8, lr, ip, ror r8 │ │ │ │ - biceq r8, lr, r0, ror #19 │ │ │ │ + biceq r8, lr, r4, ror r8 │ │ │ │ + ldrdeq r8, [lr, #152] @ 0x98 │ │ │ │ @ instruction: 0x01b8b620 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22dab0 <__cxa_atexit@plt+0x22243c> │ │ │ │ ldr r3, [pc, #168] @ 22db40 <__cxa_atexit@plt+0x2224cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 22db44 <__cxa_atexit@plt+0x2224d0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r9, [r3, #-4]! │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r7, r2 │ │ │ │ bcc 22db18 <__cxa_atexit@plt+0x2224a4> │ │ │ │ @@ -559410,16 +559410,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0x01b8a98c │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - @ instruction: 0x01ce879c │ │ │ │ - strdeq r8, [lr, #140] @ 0x8c │ │ │ │ + @ instruction: 0x01ce8794 │ │ │ │ + strdeq r8, [lr, #132] @ 0x84 │ │ │ │ @ instruction: 0x01b8bce8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -559438,15 +559438,15 @@ │ │ │ │ sub r8, r6, #3 │ │ │ │ b 21efc0 <__cxa_atexit@plt+0x21394c> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - biceq r8, lr, r4, ror #16 │ │ │ │ + biceq r8, lr, ip, asr r8 │ │ │ │ @ instruction: 0x01b8bc7c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -559471,16 +559471,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 22dc48 <__cxa_atexit@plt+0x2225d4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - biceq r8, lr, r4, lsl #13 │ │ │ │ - biceq r8, lr, r8, ror #15 │ │ │ │ + biceq r8, lr, ip, ror r6 │ │ │ │ + biceq r8, lr, r0, ror #15 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0x01b8bbf0 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -559507,16 +559507,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ - strdeq r8, [lr, #88] @ 0x58 │ │ │ │ - biceq r8, lr, ip, asr r7 │ │ │ │ + strdeq r8, [lr, #80] @ 0x50 │ │ │ │ + biceq r8, lr, r4, asr r7 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0x01b867dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22dd30 <__cxa_atexit@plt+0x2226bc> │ │ │ │ @@ -559534,15 +559534,15 @@ │ │ │ │ b 22dd4c <__cxa_atexit@plt+0x2226d8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - biceq r8, lr, r4, ror #10 │ │ │ │ + biceq r8, lr, ip, asr r5 │ │ │ │ @ instruction: 0x01b86778 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #152] @ 22ddf4 <__cxa_atexit@plt+0x222780> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -559569,15 +559569,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 22dde8 <__cxa_atexit@plt+0x222774> │ │ │ │ ldr r3, [pc, #68] @ 22de00 <__cxa_atexit@plt+0x22278c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -559610,15 +559610,15 @@ │ │ │ │ beq 22de80 <__cxa_atexit@plt+0x22280c> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #52] @ 22de94 <__cxa_atexit@plt+0x222820> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -559637,30 +559637,30 @@ │ │ │ │ beq 22dedc <__cxa_atexit@plt+0x222868> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 22dee8 <__cxa_atexit@plt+0x222874> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b865cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 22df18 <__cxa_atexit@plt+0x2228a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01b8659c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 22df74 <__cxa_atexit@plt+0x222900> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ @@ -559672,15 +559672,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 22df7c <__cxa_atexit@plt+0x222908> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5] │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0x01b8656c │ │ │ │ @ instruction: 0x01b86538 │ │ │ │ @@ -559690,15 +559690,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #20] @ 22dfb4 <__cxa_atexit@plt+0x222940> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add sl, r2, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b 385728 <__cxa_atexit@plt+0x37a0b4> │ │ │ │ + b 9c9920 <__cxa_atexit@plt+0x9be2ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b86520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -559712,15 +559712,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 22e008 <__cxa_atexit@plt+0x222994> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r8, lr, r0, lsr #5 │ │ │ │ + @ instruction: 0x01ce8298 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b8b268 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -559794,15 +559794,15 @@ │ │ │ │ beq 22e16c <__cxa_atexit@plt+0x222af8> │ │ │ │ ldr r2, [pc, #72] @ 22e184 <__cxa_atexit@plt+0x222b10> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -559835,15 +559835,15 @@ │ │ │ │ beq 22e204 <__cxa_atexit@plt+0x222b90> │ │ │ │ ldr r3, [pc, #56] @ 22e218 <__cxa_atexit@plt+0x222ba4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -559865,30 +559865,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 22e278 <__cxa_atexit@plt+0x222c04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01b8ae58 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 22e2a8 <__cxa_atexit@plt+0x222c34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01b8ae28 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #136] @ 22e34c <__cxa_atexit@plt+0x222cd8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -560276,15 +560276,15 @@ │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr r8, [pc, #124] @ 22e944 <__cxa_atexit@plt+0x2232d0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #120] @ 22e948 <__cxa_atexit@plt+0x2232d4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r1 │ │ │ │ b 22e8e8 <__cxa_atexit@plt+0x223274> │ │ │ │ mov r7, #228 @ 0xe4 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 22e8f8 <__cxa_atexit@plt+0x223284> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -560377,25 +560377,25 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #65 @ 0x41 │ │ │ │ add r8, r2, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, r3, #73 @ 0x49 │ │ │ │ add r9, r3, #256 @ 0x100 │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [lr, #140] @ 0x8c │ │ │ │ + strdeq r7, [lr, #132] @ 0x84 │ │ │ │ @ instruction: 0x01b8871c │ │ │ │ @ instruction: 0x01b8aab4 │ │ │ │ - biceq r7, lr, r8, lsl r9 │ │ │ │ + biceq r7, lr, r0, lsl r9 │ │ │ │ @ instruction: 0xfff9fbd8 │ │ │ │ @ instruction: 0x01b8ab44 │ │ │ │ @ instruction: 0xfffa02ec │ │ │ │ @ instruction: 0xfffa144c │ │ │ │ @ instruction: 0xfffa12b8 │ │ │ │ - @ instruction: 0x01ce7994 │ │ │ │ - biceq r7, lr, r0, lsl ip │ │ │ │ + biceq r7, lr, ip, lsl #19 │ │ │ │ + biceq r7, lr, r8, lsl #24 │ │ │ │ @ instruction: 0x01b8a8ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -560459,25 +560459,25 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #217 @ 0xd9 │ │ │ │ add r8, r2, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, r3, #233 @ 0xe9 │ │ │ │ add r9, r3, #512 @ 0x200 │ │ │ │ bx r0 │ │ │ │ - strheq r7, [lr, #116] @ 0x74 │ │ │ │ + biceq r7, lr, ip, lsr #15 │ │ │ │ @ instruction: 0x01b885d4 │ │ │ │ @ instruction: 0x01b8aa2c │ │ │ │ - ldrdeq r7, [lr, #112] @ 0x70 │ │ │ │ + biceq r7, lr, r8, asr #15 │ │ │ │ @ instruction: 0xfff9fa90 │ │ │ │ @ instruction: 0x01b8aabc │ │ │ │ @ instruction: 0xfffa01a4 │ │ │ │ @ instruction: 0xfffa1304 │ │ │ │ @ instruction: 0xfffa1170 │ │ │ │ - biceq r7, lr, ip, asr #16 │ │ │ │ - biceq r7, lr, r8, asr #21 │ │ │ │ + biceq r7, lr, r4, asr #16 │ │ │ │ + biceq r7, lr, r0, asr #21 │ │ │ │ @ instruction: 0x01b8a720 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 22ec44 <__cxa_atexit@plt+0x2235d0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -560500,15 +560500,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b884d4 │ │ │ │ - biceq r7, lr, r4, ror #12 │ │ │ │ + biceq r7, lr, ip, asr r6 │ │ │ │ @ instruction: 0x01b884b8 │ │ │ │ @ instruction: 0x01b8a890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 22ec7c <__cxa_atexit@plt+0x223608> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #111] @ 0x6f │ │ │ │ @@ -560582,25 +560582,25 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #217 @ 0xd9 │ │ │ │ add r8, r2, #768 @ 0x300 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, r3, #233 @ 0xe9 │ │ │ │ add r9, r3, #768 @ 0x300 │ │ │ │ bx r0 │ │ │ │ - biceq r7, lr, r8, asr #11 │ │ │ │ + biceq r7, lr, r0, asr #11 │ │ │ │ @ instruction: 0x01b883e8 │ │ │ │ @ instruction: 0x01b8a860 │ │ │ │ - biceq r7, lr, r4, ror #11 │ │ │ │ + ldrdeq r7, [lr, #92] @ 0x5c │ │ │ │ @ instruction: 0xfff9f8a4 │ │ │ │ @ instruction: 0x01b8a8f0 │ │ │ │ @ instruction: 0xfff9ffb8 │ │ │ │ @ instruction: 0xfffa1118 │ │ │ │ @ instruction: 0xfffa0f84 │ │ │ │ - biceq r7, lr, r0, ror #12 │ │ │ │ - ldrdeq r7, [lr, #140] @ 0x8c │ │ │ │ + biceq r7, lr, r8, asr r6 │ │ │ │ + ldrdeq r7, [lr, #132] @ 0x84 │ │ │ │ @ instruction: 0x01b8a598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 22ee30 <__cxa_atexit@plt+0x2237bc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -560623,15 +560623,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b882e8 │ │ │ │ - biceq r7, lr, r8, ror r4 │ │ │ │ + biceq r7, lr, r0, ror r4 │ │ │ │ @ instruction: 0x01b882cc │ │ │ │ @ instruction: 0x01b8a794 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 22ee68 <__cxa_atexit@plt+0x2237f4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #111] @ 0x6f │ │ │ │ @@ -560648,15 +560648,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 22eea4 <__cxa_atexit@plt+0x223830> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, lr, r4, ror #7 │ │ │ │ + ldrdeq r7, [lr, #60] @ 0x3c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 22ef5c <__cxa_atexit@plt+0x2238e8> │ │ │ │ ldr lr, [pc, #160] @ 22ef68 <__cxa_atexit@plt+0x2238f4> │ │ │ │ @@ -560698,15 +560698,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r7, lr, ip, lsl #7 │ │ │ │ + biceq r7, lr, r4, lsl #7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -560766,15 +560766,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r7, lr, ip, asr #4 │ │ │ │ + biceq r7, lr, r4, asr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -560813,15 +560813,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 22f138 <__cxa_atexit@plt+0x223ac4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, lr, r0, asr r1 │ │ │ │ + biceq r7, lr, r8, asr #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 22f1f0 <__cxa_atexit@plt+0x223b7c> │ │ │ │ ldr lr, [pc, #160] @ 22f1fc <__cxa_atexit@plt+0x223b88> │ │ │ │ @@ -560863,15 +560863,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r7, [lr, #8] │ │ │ │ + strdeq r7, [lr] │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -560931,15 +560931,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq r6, [lr, #248] @ 0xf8 │ │ │ │ + strheq r6, [lr, #240] @ 0xf0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -561113,15 +561113,15 @@ │ │ │ │ ldr r5, [sp, #12] │ │ │ │ str r5, [r6, #84] @ 0x54 │ │ │ │ str r2, [r6, #88] @ 0x58 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ add r1, r5, #32 │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ add r0, r5, #28 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 22f674 <__cxa_atexit@plt+0x224000> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ @@ -561143,15 +561143,15 @@ │ │ │ │ str r8, [r6, #24] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r8, [pc, #160] @ 22f6f8 <__cxa_atexit@plt+0x224084> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #156] @ 22f6fc <__cxa_atexit@plt+0x224088> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ b 22f68c <__cxa_atexit@plt+0x224018> │ │ │ │ @@ -561201,15 +561201,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 22f748 <__cxa_atexit@plt+0x2240d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r6, lr, r0, asr #22 │ │ │ │ + biceq r6, lr, r8, lsr fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 22f800 <__cxa_atexit@plt+0x22418c> │ │ │ │ ldr lr, [pc, #160] @ 22f80c <__cxa_atexit@plt+0x224198> │ │ │ │ @@ -561251,15 +561251,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r6, lr, r8, ror #21 │ │ │ │ + biceq r6, lr, r0, ror #21 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -561319,15 +561319,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r6, lr, r8, lsr #19 │ │ │ │ + biceq r6, lr, r0, lsr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -561366,15 +561366,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 22f9dc <__cxa_atexit@plt+0x224368> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r6, lr, ip, lsr #17 │ │ │ │ + biceq r6, lr, r4, lsr #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 22fa94 <__cxa_atexit@plt+0x224420> │ │ │ │ ldr lr, [pc, #160] @ 22faa0 <__cxa_atexit@plt+0x22442c> │ │ │ │ @@ -561416,15 +561416,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r6, lr, r4, asr r8 │ │ │ │ + biceq r6, lr, ip, asr #16 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -561484,15 +561484,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r6, lr, r4, lsl r7 │ │ │ │ + biceq r6, lr, ip, lsl #14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -561666,15 +561666,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [r6, #84] @ 0x54 │ │ │ │ str r3, [r6, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, lr │ │ │ │ ldr sl, [sp, #20] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str r4, [r5, #28] │ │ │ │ str ip, [r5, #32] │ │ │ │ add r0, r5, #20 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 22ff28 <__cxa_atexit@plt+0x2248b4> │ │ │ │ ldr r3, [sl, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ @@ -561699,15 +561699,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r8, [pc, #160] @ 22ffa4 <__cxa_atexit@plt+0x224930> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #156] @ 22ffa8 <__cxa_atexit@plt+0x224934> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ @@ -561820,17 +561820,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r6, lr, r0, lsl #4 │ │ │ │ - ldrdeq r6, [lr, #24] │ │ │ │ - biceq r6, lr, r8, asr #3 │ │ │ │ + strdeq r6, [lr, #24] │ │ │ │ + ldrdeq r6, [lr, #16] │ │ │ │ + biceq r6, lr, r0, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 230148 <__cxa_atexit@plt+0x224ad4> │ │ │ │ @@ -561844,16 +561844,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r6, lr, r4, asr r1 │ │ │ │ - biceq r6, lr, r4, asr #2 │ │ │ │ + biceq r6, lr, ip, asr #2 │ │ │ │ + biceq r6, lr, ip, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2301b4 <__cxa_atexit@plt+0x224b40> │ │ │ │ ldr lr, [pc, #68] @ 2301bc <__cxa_atexit@plt+0x224b48> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -561871,15 +561871,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r6, lr, ip, ror #1 │ │ │ │ + biceq r6, lr, r4, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -561972,17 +561972,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 230344 <__cxa_atexit@plt+0x224cd0> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - strheq r6, [lr, #4] │ │ │ │ + biceq r6, lr, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - biceq r6, lr, ip, ror #1 │ │ │ │ + biceq r6, lr, r4, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2303e8 <__cxa_atexit@plt+0x224d74> │ │ │ │ ldr r2, [pc, #136] @ 230404 <__cxa_atexit@plt+0x224d90> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -562017,17 +562017,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r5, lr, ip, ror #29 │ │ │ │ - biceq r5, lr, r4, asr #29 │ │ │ │ - strheq r5, [lr, #228] @ 0xe4 │ │ │ │ + biceq r5, lr, r4, ror #29 │ │ │ │ + strheq r5, [lr, #236] @ 0xec │ │ │ │ + biceq r5, lr, ip, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23045c <__cxa_atexit@plt+0x224de8> │ │ │ │ @@ -562041,16 +562041,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r5, lr, r0, asr #28 │ │ │ │ - biceq r5, lr, r0, lsr lr │ │ │ │ + biceq r5, lr, r8, lsr lr │ │ │ │ + biceq r5, lr, r8, lsr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2304c8 <__cxa_atexit@plt+0x224e54> │ │ │ │ ldr lr, [pc, #68] @ 2304d0 <__cxa_atexit@plt+0x224e5c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -562068,15 +562068,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq r5, [lr, #216] @ 0xd8 │ │ │ │ + ldrdeq r5, [lr, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -562169,17 +562169,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 230658 <__cxa_atexit@plt+0x224fe4> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - biceq r5, lr, r0, lsr #27 │ │ │ │ + @ instruction: 0x01ce5d98 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - ldrdeq r5, [lr, #216] @ 0xd8 │ │ │ │ + ldrdeq r5, [lr, #208] @ 0xd0 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 2306f4 <__cxa_atexit@plt+0x225080> │ │ │ │ @@ -562203,15 +562203,15 @@ │ │ │ │ str r8, [r2, #24] │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #60] @ 230720 <__cxa_atexit@plt+0x2250ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #56] @ 230724 <__cxa_atexit@plt+0x2250b0> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 230704 <__cxa_atexit@plt+0x225090> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 230714 <__cxa_atexit@plt+0x2250a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -562231,15 +562231,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 230760 <__cxa_atexit@plt+0x2250ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, lr, r8, lsr #22 │ │ │ │ + biceq r5, lr, r0, lsr #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 230818 <__cxa_atexit@plt+0x2251a4> │ │ │ │ ldr lr, [pc, #160] @ 230824 <__cxa_atexit@plt+0x2251b0> │ │ │ │ @@ -562281,15 +562281,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r5, [lr, #160] @ 0xa0 │ │ │ │ + biceq r5, lr, r8, asr #21 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -562349,15 +562349,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01ce5990 │ │ │ │ + biceq r5, lr, r8, lsl #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -562396,15 +562396,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2309f4 <__cxa_atexit@plt+0x225380> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ce5894 │ │ │ │ + biceq r5, lr, ip, lsl #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 230aac <__cxa_atexit@plt+0x225438> │ │ │ │ ldr lr, [pc, #160] @ 230ab8 <__cxa_atexit@plt+0x225444> │ │ │ │ @@ -562446,15 +562446,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r5, lr, ip, lsr r8 │ │ │ │ + biceq r5, lr, r4, lsr r8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -562514,15 +562514,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq r5, [lr, #108] @ 0x6c │ │ │ │ + strdeq r5, [lr, #100] @ 0x64 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -562641,15 +562641,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov fp, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - biceq r5, lr, r4, ror #10 │ │ │ │ + biceq r5, lr, ip, asr r5 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b88838 │ │ │ │ andeq r0, r0, r9, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -562665,15 +562665,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, lr, r4, ror #8 │ │ │ │ + biceq r5, lr, ip, asr r4 │ │ │ │ @ instruction: 0x01b883bc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -562809,15 +562809,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 231068 <__cxa_atexit@plt+0x2259f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, lr, r0, lsr #4 │ │ │ │ + biceq r5, lr, r8, lsl r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 231120 <__cxa_atexit@plt+0x225aac> │ │ │ │ ldr lr, [pc, #160] @ 23112c <__cxa_atexit@plt+0x225ab8> │ │ │ │ @@ -562859,15 +562859,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r5, lr, r8, asr #3 │ │ │ │ + biceq r5, lr, r0, asr #3 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -562927,15 +562927,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r5, lr, r8, lsl #1 │ │ │ │ + biceq r5, lr, r0, lsl #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -562974,15 +562974,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2312fc <__cxa_atexit@plt+0x225c88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, lr, ip, lsl #31 │ │ │ │ + biceq r4, lr, r4, lsl #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2313b4 <__cxa_atexit@plt+0x225d40> │ │ │ │ ldr lr, [pc, #160] @ 2313c0 <__cxa_atexit@plt+0x225d4c> │ │ │ │ @@ -563024,15 +563024,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r4, lr, r4, lsr pc │ │ │ │ + biceq r4, lr, ip, lsr #30 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -563092,15 +563092,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq r4, [lr, #212] @ 0xd4 │ │ │ │ + biceq r4, lr, ip, ror #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -563223,15 +563223,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov fp, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - biceq r4, lr, r4, asr ip │ │ │ │ + biceq r4, lr, ip, asr #24 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b87f20 │ │ │ │ andeq r3, r0, fp, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ @@ -563247,15 +563247,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, lr, ip, asr #22 │ │ │ │ + biceq r4, lr, r4, asr #22 │ │ │ │ @ instruction: 0x01b87aa4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -563331,15 +563331,15 @@ │ │ │ │ beq 2318b0 <__cxa_atexit@plt+0x22623c> │ │ │ │ ldr r2, [pc, #72] @ 2318c8 <__cxa_atexit@plt+0x226254> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -563372,15 +563372,15 @@ │ │ │ │ beq 231948 <__cxa_atexit@plt+0x2262d4> │ │ │ │ ldr r3, [pc, #56] @ 23195c <__cxa_atexit@plt+0x2262e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -563402,30 +563402,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 2319bc <__cxa_atexit@plt+0x226348> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01b87c4c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 2319ec <__cxa_atexit@plt+0x226378> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01b87c1c │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -563524,15 +563524,15 @@ │ │ │ │ str ip, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ stmdb r5, {r1, lr} │ │ │ │ mov r5, r2 │ │ │ │ ldr r8, [pc, #36] @ 231bb8 <__cxa_atexit@plt+0x226544> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -563579,15 +563579,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - biceq r4, lr, r0, asr #12 │ │ │ │ + biceq r4, lr, r8, lsr r6 │ │ │ │ @ instruction: 0x01b87998 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #80] @ 231ce0 <__cxa_atexit@plt+0x22666c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -563608,28 +563608,28 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 231574 <__cxa_atexit@plt+0x225f00> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strheq r4, [lr, #84] @ 0x54 │ │ │ │ + biceq r4, lr, ip, lsr #11 │ │ │ │ @ instruction: 0x01b87924 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldmdb r5, {r2, r3} │ │ │ │ ldr sl, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ ldr r7, [pc, #12] @ 231d18 <__cxa_atexit@plt+0x2266a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 231574 <__cxa_atexit@plt+0x225f00> │ │ │ │ - biceq r4, lr, ip, ror #10 │ │ │ │ + biceq r4, lr, r4, ror #10 │ │ │ │ @ instruction: 0x01b878ec │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 231dc0 <__cxa_atexit@plt+0x22674c> │ │ │ │ @@ -563667,15 +563667,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - biceq r4, lr, r0, ror #9 │ │ │ │ + ldrdeq r4, [lr, #72] @ 0x48 │ │ │ │ @ instruction: 0x01b87838 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #80] @ 231e40 <__cxa_atexit@plt+0x2267cc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -563696,28 +563696,28 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 230c6c <__cxa_atexit@plt+0x2255f8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - biceq r4, lr, r4, asr r4 │ │ │ │ + biceq r4, lr, ip, asr #8 │ │ │ │ @ instruction: 0x01b877c4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldmdb r5, {r2, r3} │ │ │ │ ldr sl, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ ldr r7, [pc, #12] @ 231e78 <__cxa_atexit@plt+0x226804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 230c6c <__cxa_atexit@plt+0x2255f8> │ │ │ │ - biceq r4, lr, ip, lsl #8 │ │ │ │ + biceq r4, lr, r4, lsl #8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -563820,17 +563820,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r4, lr, r0, asr #5 │ │ │ │ - @ instruction: 0x01ce4298 │ │ │ │ - biceq r4, lr, r8, lsl #5 │ │ │ │ + strheq r4, [lr, #40] @ 0x28 │ │ │ │ + @ instruction: 0x01ce4290 │ │ │ │ + biceq r4, lr, r0, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 232088 <__cxa_atexit@plt+0x226a14> │ │ │ │ @@ -563844,16 +563844,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r4, lr, r4, lsl r2 │ │ │ │ - biceq r4, lr, r4, lsl #4 │ │ │ │ + biceq r4, lr, ip, lsl #4 │ │ │ │ + strdeq r4, [lr, #28] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2320fc <__cxa_atexit@plt+0x226a88> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -563877,32 +563877,32 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, lr, r8, lsr #3 │ │ │ │ biceq r4, lr, r0, lsr #3 │ │ │ │ - biceq r4, lr, r8, lsl #4 │ │ │ │ + @ instruction: 0x01ce4198 │ │ │ │ + biceq r4, lr, r0, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 232154 <__cxa_atexit@plt+0x226ae0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 23215c <__cxa_atexit@plt+0x226ae8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, lr, ip, lsr #2 │ │ │ │ + biceq r4, lr, r4, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 23222c <__cxa_atexit@plt+0x226bb8> │ │ │ │ ldr lr, [pc, #204] @ 23224c <__cxa_atexit@plt+0x226bd8> │ │ │ │ @@ -563955,19 +563955,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - biceq r4, lr, r4, ror #1 │ │ │ │ + ldrdeq r4, [lr, #12] │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - biceq r4, lr, r0, lsr r2 │ │ │ │ + biceq r4, lr, r8, lsr #4 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - biceq r4, lr, r0, ror #4 │ │ │ │ + biceq r4, lr, r8, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -563998,17 +563998,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - biceq r4, lr, ip, ror #2 │ │ │ │ + biceq r4, lr, r4, ror #2 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0x01ce4190 │ │ │ │ + biceq r4, lr, r8, lsl #3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -564036,15 +564036,15 @@ │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - biceq r4, lr, r0, asr #1 │ │ │ │ + strheq r4, [lr, #8] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 232424 <__cxa_atexit@plt+0x226db0> │ │ │ │ ldr lr, [pc, #140] @ 232444 <__cxa_atexit@plt+0x226dd0> │ │ │ │ @@ -564081,16 +564081,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r3, lr, ip, lsr #29 │ │ │ │ - biceq r3, lr, r8, ror lr │ │ │ │ + biceq r3, lr, r4, lsr #29 │ │ │ │ + biceq r3, lr, r0, ror lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 232490 <__cxa_atexit@plt+0x226e1c> │ │ │ │ @@ -564102,15 +564102,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r3, [lr, #220] @ 0xdc │ │ │ │ + strdeq r3, [lr, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 232500 <__cxa_atexit@plt+0x226e8c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -564134,32 +564134,32 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, lr, r4, lsr #27 │ │ │ │ @ instruction: 0x01ce3d9c │ │ │ │ - biceq r3, lr, r4, lsl #28 │ │ │ │ + @ instruction: 0x01ce3d94 │ │ │ │ + strdeq r3, [lr, #220] @ 0xdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 232558 <__cxa_atexit@plt+0x226ee4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 232560 <__cxa_atexit@plt+0x226eec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, lr, r8, lsr #26 │ │ │ │ + biceq r3, lr, r0, lsr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 232630 <__cxa_atexit@plt+0x226fbc> │ │ │ │ ldr lr, [pc, #204] @ 232650 <__cxa_atexit@plt+0x226fdc> │ │ │ │ @@ -564212,19 +564212,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - biceq r3, lr, r0, ror #25 │ │ │ │ + ldrdeq r3, [lr, #200] @ 0xc8 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - biceq r3, lr, ip, lsr #28 │ │ │ │ + biceq r3, lr, r4, lsr #28 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - biceq r3, lr, ip, asr lr │ │ │ │ + biceq r3, lr, r4, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -564255,17 +564255,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - biceq r3, lr, r8, ror #26 │ │ │ │ + biceq r3, lr, r0, ror #26 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - biceq r3, lr, ip, lsl #27 │ │ │ │ + biceq r3, lr, r4, lsl #27 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -564346,18 +564346,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7b4 │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ - biceq r3, lr, r4, lsl ip │ │ │ │ + biceq r3, lr, ip, lsl #24 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - biceq r3, lr, ip, ror #24 │ │ │ │ + biceq r3, lr, r4, ror #24 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -564389,15 +564389,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - biceq r3, lr, r4, lsr fp │ │ │ │ + biceq r3, lr, ip, lsr #22 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2329b0 <__cxa_atexit@plt+0x22733c> │ │ │ │ @@ -564506,16 +564506,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r3, lr, r8, lsl #16 │ │ │ │ - ldrdeq r3, [lr, #116] @ 0x74 │ │ │ │ + biceq r3, lr, r0, lsl #16 │ │ │ │ + biceq r3, lr, ip, asr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 232b34 <__cxa_atexit@plt+0x2274c0> │ │ │ │ @@ -564527,15 +564527,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r3, lr, r8, asr r7 │ │ │ │ + biceq r3, lr, r0, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 232ba4 <__cxa_atexit@plt+0x227530> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -564559,32 +564559,32 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, lr, r0, lsl #14 │ │ │ │ strdeq r3, [lr, #104] @ 0x68 │ │ │ │ - biceq r3, lr, r0, ror #14 │ │ │ │ + strdeq r3, [lr, #96] @ 0x60 │ │ │ │ + biceq r3, lr, r8, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 232bfc <__cxa_atexit@plt+0x227588> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 232c04 <__cxa_atexit@plt+0x227590> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, lr, r4, lsl #13 │ │ │ │ + biceq r3, lr, ip, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 232cd4 <__cxa_atexit@plt+0x227660> │ │ │ │ ldr lr, [pc, #204] @ 232cf4 <__cxa_atexit@plt+0x227680> │ │ │ │ @@ -564637,19 +564637,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - biceq r3, lr, ip, lsr r6 │ │ │ │ + biceq r3, lr, r4, lsr r6 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - biceq r3, lr, r8, lsl #15 │ │ │ │ + biceq r3, lr, r0, lsl #15 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strheq r3, [lr, #120] @ 0x78 │ │ │ │ + strheq r3, [lr, #112] @ 0x70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -564680,17 +564680,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - biceq r3, lr, r4, asr #13 │ │ │ │ + strheq r3, [lr, #108] @ 0x6c │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - biceq r3, lr, r8, ror #13 │ │ │ │ + biceq r3, lr, r0, ror #13 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -564771,18 +564771,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff110 │ │ │ │ @ instruction: 0xfffff2d4 │ │ │ │ - biceq r3, lr, r0, ror r5 │ │ │ │ + biceq r3, lr, r8, ror #10 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - biceq r3, lr, r8, asr #11 │ │ │ │ + biceq r3, lr, r0, asr #11 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -564814,31 +564814,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - @ instruction: 0x01ce3490 │ │ │ │ + biceq r3, lr, r8, lsl #9 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 232ff4 <__cxa_atexit@plt+0x227980> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 232ffc <__cxa_atexit@plt+0x227988> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, lr, ip, lsl #5 │ │ │ │ + biceq r3, lr, r4, lsl #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -564908,15 +564908,15 @@ │ │ │ │ beq 233154 <__cxa_atexit@plt+0x227ae0> │ │ │ │ ldr r2, [pc, #72] @ 23316c <__cxa_atexit@plt+0x227af8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -564948,15 +564948,15 @@ │ │ │ │ beq 2331e8 <__cxa_atexit@plt+0x227b74> │ │ │ │ ldr r3, [pc, #56] @ 2331fc <__cxa_atexit@plt+0x227b88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -564977,29 +564977,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 233258 <__cxa_atexit@plt+0x227be4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 233284 <__cxa_atexit@plt+0x227c10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #96] @ 2332fc <__cxa_atexit@plt+0x227c88> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -565086,15 +565086,15 @@ │ │ │ │ str fp, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #48] @ 233428 <__cxa_atexit@plt+0x227db4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldm sp, {sl, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 233410 <__cxa_atexit@plt+0x227d9c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @@ -565270,15 +565270,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r2, lr, r8, lsl #27 │ │ │ │ + biceq r2, lr, r0, lsl #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -565289,15 +565289,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r2, lr, ip, lsr sp │ │ │ │ + biceq r2, lr, r4, lsr sp │ │ │ │ @ instruction: 0x01b85dbc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -565392,25 +565392,25 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #217 @ 0xd9 │ │ │ │ add r8, r2, #768 @ 0x300 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, r3, #233 @ 0xe9 │ │ │ │ add r9, r3, #768 @ 0x300 │ │ │ │ bx r0 │ │ │ │ - biceq r2, lr, r0, lsr #21 │ │ │ │ + @ instruction: 0x01ce2a98 │ │ │ │ @ instruction: 0x01b838c0 │ │ │ │ @ instruction: 0x01b85da0 │ │ │ │ - strheq r2, [lr, #172] @ 0xac │ │ │ │ + strheq r2, [lr, #164] @ 0xa4 │ │ │ │ @ instruction: 0xfff9ad7c │ │ │ │ @ instruction: 0x01b85e30 │ │ │ │ @ instruction: 0xfff9b490 │ │ │ │ @ instruction: 0xfff9c5f0 │ │ │ │ @ instruction: 0xfff9c45c │ │ │ │ - biceq r2, lr, r8, lsr fp │ │ │ │ - strheq r2, [lr, #212] @ 0xd4 │ │ │ │ + biceq r2, lr, r0, lsr fp │ │ │ │ + biceq r2, lr, ip, lsr #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -565421,30 +565421,30 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r2, lr, ip, lsr #22 │ │ │ │ + biceq r2, lr, r4, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23396c <__cxa_atexit@plt+0x2282f8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 233974 <__cxa_atexit@plt+0x228300> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, lr, r8, lsl r9 │ │ │ │ + biceq r2, lr, r0, lsl r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -565461,30 +565461,30 @@ │ │ │ │ sub r8, r6, #1 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - biceq r2, lr, r8, lsl #21 │ │ │ │ + biceq r2, lr, r0, lsl #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 233a0c <__cxa_atexit@plt+0x228398> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 233a14 <__cxa_atexit@plt+0x2283a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, lr, r4, ror r8 │ │ │ │ + biceq r2, lr, ip, ror #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -565510,33 +565510,33 @@ │ │ │ │ bhi 233aa0 <__cxa_atexit@plt+0x22842c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 233aa8 <__cxa_atexit@plt+0x228434> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, lr, r0, ror #15 │ │ │ │ + ldrdeq r2, [lr, #120] @ 0x78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 233adc <__cxa_atexit@plt+0x228468> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 233ae4 <__cxa_atexit@plt+0x228470> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, lr, r8, lsr #15 │ │ │ │ + biceq r2, lr, r0, lsr #15 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -565563,15 +565563,15 @@ │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - biceq r2, lr, ip, lsl #18 │ │ │ │ + biceq r2, lr, r4, lsl #18 │ │ │ │ @ instruction: 0x01b85744 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -565600,15 +565600,15 @@ │ │ │ │ str fp, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #48] @ 233c30 <__cxa_atexit@plt+0x2285bc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldm sp, {sl, fp} │ │ │ │ - b 2e19d0 <__cxa_atexit@plt+0x2d635c> │ │ │ │ + b 925bc8 <__cxa_atexit@plt+0x91a554> │ │ │ │ mov r6, r2 │ │ │ │ b 233c18 <__cxa_atexit@plt+0x2285a4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @@ -565630,30 +565630,30 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r2, lr, r8, ror #15 │ │ │ │ + biceq r2, lr, r0, ror #15 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 233cb0 <__cxa_atexit@plt+0x22863c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 233cb8 <__cxa_atexit@plt+0x228644> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [lr, #80] @ 0x50 │ │ │ │ + biceq r2, lr, r8, asr #11 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 233d70 <__cxa_atexit@plt+0x2286fc> │ │ │ │ ldr lr, [pc, #160] @ 233d7c <__cxa_atexit@plt+0x228708> │ │ │ │ @@ -565695,15 +565695,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r2, lr, r8, ror r5 │ │ │ │ + biceq r2, lr, r0, ror r5 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -565763,15 +565763,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r2, lr, r8, lsr r4 │ │ │ │ + biceq r2, lr, r0, lsr r4 │ │ │ │ @ instruction: 0x01b85424 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, fp │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -565831,15 +565831,15 @@ │ │ │ │ stmdb r5, {r2, lr} │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, ip │ │ │ │ ldr r8, [pc, #80] @ 233fe8 <__cxa_atexit@plt+0x228974> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ ldr sl, [sp] │ │ │ │ - b 2e19d0 <__cxa_atexit@plt+0x2d635c> │ │ │ │ + b 925bc8 <__cxa_atexit@plt+0x91a554> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ mov r4, #24 │ │ │ │ @@ -565864,15 +565864,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 234024 <__cxa_atexit@plt+0x2289b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, lr, r4, ror #4 │ │ │ │ + biceq r2, lr, ip, asr r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2340dc <__cxa_atexit@plt+0x228a68> │ │ │ │ ldr lr, [pc, #160] @ 2340e8 <__cxa_atexit@plt+0x228a74> │ │ │ │ @@ -565914,15 +565914,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r2, lr, ip, lsl #4 │ │ │ │ + biceq r2, lr, r4, lsl #4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -565982,15 +565982,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r2, lr, ip, asr #1 │ │ │ │ + biceq r2, lr, r4, asr #1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -566023,15 +566023,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - strdeq r2, [lr, #16] │ │ │ │ + biceq r2, lr, r8, ror #3 │ │ │ │ @ instruction: 0x01b85024 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 234340 <__cxa_atexit@plt+0x228ccc> │ │ │ │ @@ -566172,15 +566172,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2344f4 <__cxa_atexit@plt+0x228e80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ce1d94 │ │ │ │ + biceq r1, lr, ip, lsl #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2345ac <__cxa_atexit@plt+0x228f38> │ │ │ │ ldr lr, [pc, #160] @ 2345b8 <__cxa_atexit@plt+0x228f44> │ │ │ │ @@ -566222,15 +566222,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r1, lr, ip, lsr sp │ │ │ │ + biceq r1, lr, r4, lsr sp │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -566290,15 +566290,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq r1, [lr, #188] @ 0xbc │ │ │ │ + strdeq r1, [lr, #180] @ 0xb4 │ │ │ │ @ instruction: 0x01b84be8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov lr, fp │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -566358,15 +566358,15 @@ │ │ │ │ stmdb r5, {r2, lr} │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, ip │ │ │ │ ldr r8, [pc, #80] @ 234824 <__cxa_atexit@plt+0x2291b0> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ ldr sl, [sp] │ │ │ │ - b 2e19d0 <__cxa_atexit@plt+0x2d635c> │ │ │ │ + b 925bc8 <__cxa_atexit@plt+0x91a554> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ mov r4, #24 │ │ │ │ @@ -566391,15 +566391,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 234860 <__cxa_atexit@plt+0x2291ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, lr, r8, lsr #20 │ │ │ │ + biceq r1, lr, r0, lsr #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 234918 <__cxa_atexit@plt+0x2292a4> │ │ │ │ ldr lr, [pc, #160] @ 234924 <__cxa_atexit@plt+0x2292b0> │ │ │ │ @@ -566441,15 +566441,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r1, [lr, #144] @ 0x90 │ │ │ │ + biceq r1, lr, r8, asr #19 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -566509,15 +566509,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01ce1890 │ │ │ │ + biceq r1, lr, r8, lsl #17 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -566550,15 +566550,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - strheq r1, [lr, #148] @ 0x94 │ │ │ │ + biceq r1, lr, ip, lsr #19 │ │ │ │ @ instruction: 0x01b847e8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 234b80 <__cxa_atexit@plt+0x22950c> │ │ │ │ @@ -566768,15 +566768,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 234e60 <__cxa_atexit@plt+0x2297ec> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [pc, #20] @ 234e64 <__cxa_atexit@plt+0x2297f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b822d0 │ │ │ │ @ instruction: 0x01b84820 │ │ │ │ @@ -566793,15 +566793,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #44] @ 234ec4 <__cxa_atexit@plt+0x229850> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #20] @ 234ec8 <__cxa_atexit@plt+0x229854> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b83918 │ │ │ │ @ instruction: 0x01b847c4 │ │ │ │ @@ -566823,15 +566823,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq sp, fp, r3, lsr #18 │ │ │ │ - biceq r1, lr, r8, ror r3 │ │ │ │ + biceq r1, lr, r0, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 234f58 <__cxa_atexit@plt+0x2298e4> │ │ │ │ @@ -566840,15 +566840,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r1, lr, r8, lsr r4 │ │ │ │ + biceq r1, lr, r0, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 235024 <__cxa_atexit@plt+0x2299b0> │ │ │ │ ldr lr, [pc, #188] @ 235044 <__cxa_atexit@plt+0x2299d0> │ │ │ │ @@ -566897,19 +566897,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldrdeq r1, [lr, #44] @ 0x2c │ │ │ │ + ldrdeq r1, [lr, #36] @ 0x24 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - biceq r1, lr, r0, lsr #5 │ │ │ │ - @ instruction: 0x01ce1294 │ │ │ │ - biceq r1, lr, r4, lsl #6 │ │ │ │ + @ instruction: 0x01ce1298 │ │ │ │ + biceq r1, lr, ip, lsl #5 │ │ │ │ + strdeq r1, [lr, #44] @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2350d4 <__cxa_atexit@plt+0x229a60> │ │ │ │ @@ -566936,17 +566936,17 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r1, lr, r0, ror #3 │ │ │ │ - ldrdeq r1, [lr, #20] │ │ │ │ - biceq r1, lr, r4, asr #4 │ │ │ │ + ldrdeq r1, [lr, #24] │ │ │ │ + biceq r1, lr, ip, asr #3 │ │ │ │ + biceq r1, lr, ip, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 235178 <__cxa_atexit@plt+0x229b04> │ │ │ │ ldr r2, [pc, #136] @ 235194 <__cxa_atexit@plt+0x229b20> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -566981,17 +566981,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r1, lr, ip, asr r1 │ │ │ │ - biceq r1, lr, r4, lsr r1 │ │ │ │ - biceq r1, lr, r4, lsr #2 │ │ │ │ + biceq r1, lr, r4, asr r1 │ │ │ │ + biceq r1, lr, ip, lsr #2 │ │ │ │ + biceq r1, lr, ip, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2351ec <__cxa_atexit@plt+0x229b78> │ │ │ │ @@ -567005,16 +567005,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r1, [lr] │ │ │ │ - biceq r1, lr, r0, lsr #1 │ │ │ │ + biceq r1, lr, r8, lsr #1 │ │ │ │ + @ instruction: 0x01ce1098 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 235244 <__cxa_atexit@plt+0x229bd0> │ │ │ │ ldr r2, [pc, #48] @ 23524c <__cxa_atexit@plt+0x229bd8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -567028,15 +567028,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq sp, fp, pc, ror #11 │ │ │ │ - biceq r1, lr, r4, asr #32 │ │ │ │ + biceq r1, lr, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23528c <__cxa_atexit@plt+0x229c18> │ │ │ │ @@ -567045,15 +567045,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r1, lr, r4, lsl #2 │ │ │ │ + strdeq r1, [lr, #12] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 235318 <__cxa_atexit@plt+0x229ca4> │ │ │ │ @@ -567085,17 +567085,17 @@ │ │ │ │ b 235328 <__cxa_atexit@plt+0x229cb4> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - strexbeq r0, ip, [lr] │ │ │ │ - biceq r0, lr, r4, lsl #31 │ │ │ │ - strdeq r0, [lr, #244] @ 0xf4 │ │ │ │ + strexbeq r0, r4, [lr] │ │ │ │ + biceq r0, lr, ip, ror pc │ │ │ │ + biceq r0, lr, ip, ror #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 235388 <__cxa_atexit@plt+0x229d14> │ │ │ │ ldr r2, [pc, #48] @ 235390 <__cxa_atexit@plt+0x229d1c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -567109,15 +567109,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq sp, fp, fp, lsr #9 │ │ │ │ - biceq r0, lr, r0, lsl #30 │ │ │ │ + strdeq r0, [lr, #232] @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2353d0 <__cxa_atexit@plt+0x229d5c> │ │ │ │ @@ -567126,15 +567126,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, lr, r0, asr #31 │ │ │ │ + strheq r0, [lr, #248] @ 0xf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 235424 <__cxa_atexit@plt+0x229db0> │ │ │ │ ldr r2, [pc, #48] @ 23542c <__cxa_atexit@plt+0x229db8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -567148,15 +567148,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq sp, fp, pc, lsl #8 │ │ │ │ - biceq r0, lr, r4, ror #28 │ │ │ │ + biceq r0, lr, ip, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23546c <__cxa_atexit@plt+0x229df8> │ │ │ │ @@ -567165,15 +567165,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, lr, r4, lsr #30 │ │ │ │ + biceq r0, lr, ip, lsl pc │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2354fc <__cxa_atexit@plt+0x229e88> │ │ │ │ ldr lr, [pc, #108] @ 235508 <__cxa_atexit@plt+0x229e94> │ │ │ │ @@ -567202,15 +567202,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - biceq r0, lr, r0, asr #27 │ │ │ │ + strheq r0, [lr, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23568c <__cxa_atexit@plt+0x22a018> │ │ │ │ @@ -567302,25 +567302,25 @@ │ │ │ │ sub r7, r6, #31 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - biceq r0, lr, ip, lsr #24 │ │ │ │ + biceq r0, lr, r4, lsr #24 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - strheq r0, [lr, #192] @ 0xc0 │ │ │ │ - biceq r0, lr, r4, lsr #25 │ │ │ │ - biceq r0, lr, r4, lsl sp │ │ │ │ + biceq r0, lr, r8, lsr #25 │ │ │ │ + @ instruction: 0x01ce0c9c │ │ │ │ + biceq r0, lr, ip, lsl #26 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - biceq r0, lr, ip, lsl sp │ │ │ │ - biceq r0, lr, r0, lsl sp │ │ │ │ - biceq r0, lr, r0, lsl #27 │ │ │ │ - biceq r0, lr, r8, ror #24 │ │ │ │ - biceq r0, lr, r8, lsl #24 │ │ │ │ + biceq r0, lr, r4, lsl sp │ │ │ │ + biceq r0, lr, r8, lsl #26 │ │ │ │ + biceq r0, lr, r8, ror sp │ │ │ │ + biceq r0, lr, r0, ror #24 │ │ │ │ + biceq r0, lr, r0, lsl #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 235754 <__cxa_atexit@plt+0x22a0e0> │ │ │ │ ldr lr, [pc, #140] @ 235774 <__cxa_atexit@plt+0x22a100> │ │ │ │ @@ -567357,16 +567357,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r0, lr, ip, ror fp │ │ │ │ - biceq r0, lr, r8, asr #22 │ │ │ │ + biceq r0, lr, r4, ror fp │ │ │ │ + biceq r0, lr, r0, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2357c0 <__cxa_atexit@plt+0x22a14c> │ │ │ │ @@ -567378,15 +567378,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, lr, ip, asr #21 │ │ │ │ + biceq r0, lr, r4, asr #21 │ │ │ │ @ instruction: 0x01b83854 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 235868 <__cxa_atexit@plt+0x22a1f4> │ │ │ │ @@ -567420,25 +567420,25 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r7, [pc, #24] @ 23587c <__cxa_atexit@plt+0x22a208> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - biceq r0, lr, r0, ror #27 │ │ │ │ + ldrdeq r0, [lr, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - strheq r0, [lr, #220] @ 0xdc │ │ │ │ + strheq r0, [lr, #212] @ 0xd4 │ │ │ │ @ instruction: 0x01b8379c │ │ │ │ andeq r0, r0, sl, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2358a0 <__cxa_atexit@plt+0x22a22c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, sl, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ @@ -567494,26 +567494,26 @@ │ │ │ │ mov r8, sl │ │ │ │ ldr fp, [sp] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - biceq r0, lr, ip, ror fp │ │ │ │ - biceq r0, lr, ip, ror r9 │ │ │ │ - biceq r0, lr, r8, ror #19 │ │ │ │ + biceq r0, lr, r4, ror fp │ │ │ │ + biceq r0, lr, r4, ror r9 │ │ │ │ + biceq r0, lr, r0, ror #19 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ @ instruction: 0x01b83670 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2359cc <__cxa_atexit@plt+0x22a358> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -567562,17 +567562,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff504 │ │ │ │ @ instruction: 0xfffff6f0 │ │ │ │ - biceq r0, lr, r8, asr sl │ │ │ │ - biceq r0, lr, r8, asr r8 │ │ │ │ - biceq r0, lr, r4, asr #17 │ │ │ │ + biceq r0, lr, r0, asr sl │ │ │ │ + biceq r0, lr, r0, asr r8 │ │ │ │ + strheq r0, [lr, #140] @ 0x8c │ │ │ │ @ instruction: 0x01b8356c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 235b4c <__cxa_atexit@plt+0x22a4d8> │ │ │ │ @@ -567681,17 +567681,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r0, lr, ip, ror #12 │ │ │ │ - biceq r0, lr, r4, asr #12 │ │ │ │ - biceq r0, lr, r4, lsr r6 │ │ │ │ + biceq r0, lr, r4, ror #12 │ │ │ │ + biceq r0, lr, ip, lsr r6 │ │ │ │ + biceq r0, lr, ip, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 235cdc <__cxa_atexit@plt+0x22a668> │ │ │ │ @@ -567705,16 +567705,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, lr, r0, asr #11 │ │ │ │ - strheq r0, [lr, #80] @ 0x50 │ │ │ │ + strheq r0, [lr, #88] @ 0x58 │ │ │ │ + biceq r0, lr, r8, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 235d78 <__cxa_atexit@plt+0x22a704> │ │ │ │ ldr r2, [pc, #136] @ 235d94 <__cxa_atexit@plt+0x22a720> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -567749,17 +567749,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r0, lr, ip, asr r5 │ │ │ │ - biceq r0, lr, r4, lsr r5 │ │ │ │ - biceq r0, lr, r4, lsr #10 │ │ │ │ + biceq r0, lr, r4, asr r5 │ │ │ │ + biceq r0, lr, ip, lsr #10 │ │ │ │ + biceq r0, lr, ip, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 235dec <__cxa_atexit@plt+0x22a778> │ │ │ │ @@ -567773,16 +567773,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r0, [lr, #64] @ 0x40 │ │ │ │ - biceq r0, lr, r0, lsr #9 │ │ │ │ + biceq r0, lr, r8, lsr #9 │ │ │ │ + @ instruction: 0x01ce0498 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 235e88 <__cxa_atexit@plt+0x22a814> │ │ │ │ ldr r2, [pc, #136] @ 235ea4 <__cxa_atexit@plt+0x22a830> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -567817,17 +567817,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r0, lr, ip, asr #8 │ │ │ │ - biceq r0, lr, r4, lsr #8 │ │ │ │ - biceq r0, lr, r4, lsl r4 │ │ │ │ + biceq r0, lr, r4, asr #8 │ │ │ │ + biceq r0, lr, ip, lsl r4 │ │ │ │ + biceq r0, lr, ip, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 235efc <__cxa_atexit@plt+0x22a888> │ │ │ │ @@ -567841,31 +567841,31 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, lr, r0, lsr #7 │ │ │ │ - @ instruction: 0x01ce0390 │ │ │ │ + @ instruction: 0x01ce0398 │ │ │ │ + biceq r0, lr, r8, lsl #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 235f40 <__cxa_atexit@plt+0x22a8cc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 235f48 <__cxa_atexit@plt+0x22a8d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, lr, r0, asr #6 │ │ │ │ + biceq r0, lr, r8, lsr r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 236004 <__cxa_atexit@plt+0x22a990> │ │ │ │ ldr lr, [pc, #164] @ 236010 <__cxa_atexit@plt+0x22a99c> │ │ │ │ @@ -567908,15 +567908,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - biceq r0, lr, r8, ror #5 │ │ │ │ + biceq r0, lr, r0, ror #5 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -568008,18 +568008,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - biceq r0, lr, r4, ror r1 │ │ │ │ - strheq r0, [lr, #28] │ │ │ │ - biceq r0, lr, r4, lsr r1 │ │ │ │ - biceq r0, lr, r8, lsl r1 │ │ │ │ + biceq r0, lr, ip, ror #2 │ │ │ │ + strheq r0, [lr, #20] │ │ │ │ + biceq r0, lr, ip, lsr #2 │ │ │ │ + biceq r0, lr, r0, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23622c <__cxa_atexit@plt+0x22abb8> │ │ │ │ ldr r2, [pc, #120] @ 236248 <__cxa_atexit@plt+0x22abd4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -568050,16 +568050,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r0, lr, r0, lsl #1 │ │ │ │ - biceq r0, lr, r0, ror r0 │ │ │ │ + biceq r0, lr, r8, ror r0 │ │ │ │ + biceq r0, lr, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23629c <__cxa_atexit@plt+0x22ac28> │ │ │ │ @@ -568073,16 +568073,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, lr, r0 │ │ │ │ - strdeq pc, [sp, #240] @ 0xf0 │ │ │ │ + strdeq pc, [sp, #248] @ 0xf8 │ │ │ │ + biceq pc, sp, r8, ror #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23633c <__cxa_atexit@plt+0x22acc8> │ │ │ │ ldr lr, [pc, #140] @ 23635c <__cxa_atexit@plt+0x22ace8> │ │ │ │ @@ -568119,16 +568119,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strexbeq pc, r4, [sp] @ │ │ │ │ - biceq pc, sp, r0, ror #30 │ │ │ │ + biceq pc, sp, ip, lsl #31 │ │ │ │ + biceq pc, sp, r8, asr pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2363a8 <__cxa_atexit@plt+0x22ad34> │ │ │ │ @@ -568140,15 +568140,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq pc, sp, r4, ror #29 │ │ │ │ + ldrdeq pc, [sp, #236] @ 0xec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 236430 <__cxa_atexit@plt+0x22adbc> │ │ │ │ ldr r2, [pc, #120] @ 23644c <__cxa_atexit@plt+0x22add8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -568179,16 +568179,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq pc, sp, ip, ror lr @ │ │ │ │ - biceq pc, sp, ip, ror #28 │ │ │ │ + biceq pc, sp, r4, ror lr @ │ │ │ │ + biceq pc, sp, r4, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2364a0 <__cxa_atexit@plt+0x22ae2c> │ │ │ │ @@ -568202,16 +568202,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq pc, [sp, #220] @ 0xdc │ │ │ │ - biceq pc, sp, ip, ror #27 │ │ │ │ + strdeq pc, [sp, #212] @ 0xd4 │ │ │ │ + biceq pc, sp, r4, ror #27 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 236540 <__cxa_atexit@plt+0x22aecc> │ │ │ │ ldr r1, [r5] │ │ │ │ @@ -568323,16 +568323,16 @@ │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ b 1bc7ff0 <__cxa_atexit@plt+0x1bbc97c> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - biceq pc, sp, ip, lsr #25 │ │ │ │ - biceq pc, sp, ip, lsl sp @ │ │ │ │ + biceq pc, sp, r4, lsr #25 │ │ │ │ + biceq pc, sp, r4, lsl sp @ │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ andeq r0, r0, sl, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -568412,16 +568412,16 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r1] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ b 1bc7ff0 <__cxa_atexit@plt+0x1bbc97c> │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - biceq pc, sp, ip, lsl #24 │ │ │ │ - biceq pc, sp, r8, lsl #23 │ │ │ │ + biceq pc, sp, r4, lsl #24 │ │ │ │ + biceq pc, sp, r0, lsl #23 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, fp │ │ │ │ mov sl, r6 │ │ │ │ @@ -568507,16 +568507,16 @@ │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff2d4 │ │ │ │ - biceq pc, sp, r0, ror #18 │ │ │ │ - biceq pc, sp, r4, asr #19 │ │ │ │ + biceq pc, sp, r8, asr r9 @ │ │ │ │ + strheq pc, [sp, #156] @ 0x9c @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -568556,16 +568556,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff2f8 │ │ │ │ @ instruction: 0xfffff458 │ │ │ │ - biceq pc, sp, r0, asr #18 │ │ │ │ - strheq pc, [sp, #128] @ 0x80 @ │ │ │ │ + biceq pc, sp, r8, lsr r9 @ │ │ │ │ + biceq pc, sp, r8, lsr #17 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 236afc <__cxa_atexit@plt+0x22b488> │ │ │ │ ldr r3, [pc, #168] @ 236b04 <__cxa_atexit@plt+0x22b490> │ │ │ │ @@ -568683,15 +568683,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 236c30 <__cxa_atexit@plt+0x22b5bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq pc, sp, r8, asr r6 @ │ │ │ │ + biceq pc, sp, r0, asr r6 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 236ce8 <__cxa_atexit@plt+0x22b674> │ │ │ │ ldr lr, [pc, #160] @ 236cf4 <__cxa_atexit@plt+0x22b680> │ │ │ │ @@ -568733,15 +568733,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq pc, sp, r0, lsl #12 │ │ │ │ + strdeq pc, [sp, #88] @ 0x58 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -568801,15 +568801,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq pc, sp, r0, asr #9 │ │ │ │ + strheq pc, [sp, #72] @ 0x48 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -568848,15 +568848,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 236ec4 <__cxa_atexit@plt+0x22b850> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq pc, sp, r4, asr #7 │ │ │ │ + strheq pc, [sp, #60] @ 0x3c @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 236f7c <__cxa_atexit@plt+0x22b908> │ │ │ │ ldr lr, [pc, #160] @ 236f88 <__cxa_atexit@plt+0x22b914> │ │ │ │ @@ -568898,15 +568898,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq pc, sp, ip, ror #6 │ │ │ │ + biceq pc, sp, r4, ror #6 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -568966,15 +568966,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq pc, sp, ip, lsr #4 │ │ │ │ + biceq pc, sp, r4, lsr #4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -569093,15 +569093,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ mov fp, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01cdf09c │ │ │ │ + @ instruction: 0x01cdf094 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01b82580 │ │ │ │ andeq r0, r0, r9, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ @@ -569260,15 +569260,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 237534 <__cxa_atexit@plt+0x22bec0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, sp, r4, asr sp │ │ │ │ + biceq lr, sp, ip, asr #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2375ec <__cxa_atexit@plt+0x22bf78> │ │ │ │ ldr lr, [pc, #160] @ 2375f8 <__cxa_atexit@plt+0x22bf84> │ │ │ │ @@ -569310,15 +569310,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq lr, [sp, #204] @ 0xcc │ │ │ │ + strdeq lr, [sp, #196] @ 0xc4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -569378,15 +569378,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq lr, [sp, #188] @ 0xbc │ │ │ │ + strheq lr, [sp, #180] @ 0xb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -569425,15 +569425,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2377c8 <__cxa_atexit@plt+0x22c154> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, sp, r0, asr #21 │ │ │ │ + strheq lr, [sp, #168] @ 0xa8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 237880 <__cxa_atexit@plt+0x22c20c> │ │ │ │ ldr lr, [pc, #160] @ 23788c <__cxa_atexit@plt+0x22c218> │ │ │ │ @@ -569475,15 +569475,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq lr, sp, r8, ror #20 │ │ │ │ + biceq lr, sp, r0, ror #20 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -569543,15 +569543,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq lr, sp, r8, lsr #18 │ │ │ │ + biceq lr, sp, r0, lsr #18 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -569668,15 +569668,15 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, #100] @ 237bf0 <__cxa_atexit@plt+0x22c57c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #96] @ 237bf4 <__cxa_atexit@plt+0x22c580> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 2e19d0 <__cxa_atexit@plt+0x2d635c> │ │ │ │ + b 925bc8 <__cxa_atexit@plt+0x91a554> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r9, [sp, #8] │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 237bb8 <__cxa_atexit@plt+0x22c544> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ @@ -569796,15 +569796,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [pc, #132] @ 237e0c <__cxa_atexit@plt+0x22c798> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #128] @ 237e10 <__cxa_atexit@plt+0x22c79c> │ │ │ │ add r9, pc, r9 │ │ │ │ mov fp, r1 │ │ │ │ - b 2e19d0 <__cxa_atexit@plt+0x2d635c> │ │ │ │ + b 925bc8 <__cxa_atexit@plt+0x91a554> │ │ │ │ ldr r7, [pc, #80] @ 237df0 <__cxa_atexit@plt+0x22c77c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ mov fp, r8 │ │ │ │ @@ -569816,15 +569816,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ mov sl, r0 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - biceq lr, sp, ip, asr #12 │ │ │ │ + biceq lr, sp, r4, asr #12 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0x01b81a5c │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq sp, r3, r0, lsr #29 │ │ │ │ andeq lr, r3, r0, lsl r2 │ │ │ │ andeq lr, r3, r8, lsl r5 │ │ │ │ andeq lr, r3, ip, lsl ip │ │ │ │ @@ -569938,15 +569938,15 @@ │ │ │ │ b 237fd8 <__cxa_atexit@plt+0x22c964> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - biceq lr, sp, r0, ror #5 │ │ │ │ + ldrdeq lr, [sp, #40] @ 0x28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #132] @ 23806c <__cxa_atexit@plt+0x22c9f8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -570063,15 +570063,15 @@ │ │ │ │ beq 2381e0 <__cxa_atexit@plt+0x22cb6c> │ │ │ │ ldr r2, [pc, #72] @ 2381f8 <__cxa_atexit@plt+0x22cb84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -570103,15 +570103,15 @@ │ │ │ │ beq 238274 <__cxa_atexit@plt+0x22cc00> │ │ │ │ ldr r3, [pc, #56] @ 238288 <__cxa_atexit@plt+0x22cc14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -570132,29 +570132,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 2382e4 <__cxa_atexit@plt+0x22cc70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 238310 <__cxa_atexit@plt+0x22cc9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 2383ac <__cxa_atexit@plt+0x22cd38> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #28] │ │ │ │ @@ -570176,15 +570176,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 2383b8 <__cxa_atexit@plt+0x22cd44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -570211,15 +570211,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 238420 <__cxa_atexit@plt+0x22cdac> │ │ │ │ ldr r3, [pc, #44] @ 238430 <__cxa_atexit@plt+0x22cdbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -570235,29 +570235,29 @@ │ │ │ │ beq 238474 <__cxa_atexit@plt+0x22ce00> │ │ │ │ ldr r3, [pc, #32] @ 238480 <__cxa_atexit@plt+0x22ce0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2384ac <__cxa_atexit@plt+0x22ce38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 238550 <__cxa_atexit@plt+0x22cedc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -570282,15 +570282,15 @@ │ │ │ │ beq 238548 <__cxa_atexit@plt+0x22ced4> │ │ │ │ ldr r5, [pc, #64] @ 23855c <__cxa_atexit@plt+0x22cee8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -570317,15 +570317,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2385c8 <__cxa_atexit@plt+0x22cf54> │ │ │ │ ldr r3, [pc, #44] @ 2385d8 <__cxa_atexit@plt+0x22cf64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -570342,29 +570342,29 @@ │ │ │ │ beq 238620 <__cxa_atexit@plt+0x22cfac> │ │ │ │ ldr r3, [pc, #32] @ 23862c <__cxa_atexit@plt+0x22cfb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 238658 <__cxa_atexit@plt+0x22cfe4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 238700 <__cxa_atexit@plt+0x22d08c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -570390,15 +570390,15 @@ │ │ │ │ beq 2386f8 <__cxa_atexit@plt+0x22d084> │ │ │ │ ldr r5, [pc, #64] @ 23870c <__cxa_atexit@plt+0x22d098> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -570427,15 +570427,15 @@ │ │ │ │ beq 238780 <__cxa_atexit@plt+0x22d10c> │ │ │ │ ldr r2, [pc, #48] @ 238790 <__cxa_atexit@plt+0x22d11c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -570454,29 +570454,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 2387ec <__cxa_atexit@plt+0x22d178> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldr r3, [pc, #20] @ 238818 <__cxa_atexit@plt+0x22d1a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 238894 <__cxa_atexit@plt+0x22d220> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -570501,15 +570501,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq sp, sp, r4, lsr #20 │ │ │ │ + biceq sp, sp, ip, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2388d8 <__cxa_atexit@plt+0x22d264> │ │ │ │ @@ -570520,15 +570520,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq sp, [sp, #148] @ 0x94 │ │ │ │ + biceq sp, sp, ip, lsr #19 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -570694,15 +570694,15 @@ │ │ │ │ beq 238bbc <__cxa_atexit@plt+0x22d548> │ │ │ │ ldr r2, [pc, #72] @ 238bd4 <__cxa_atexit@plt+0x22d560> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -570734,15 +570734,15 @@ │ │ │ │ beq 238c50 <__cxa_atexit@plt+0x22d5dc> │ │ │ │ ldr r3, [pc, #56] @ 238c64 <__cxa_atexit@plt+0x22d5f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -570763,29 +570763,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 238cc0 <__cxa_atexit@plt+0x22d64c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 238cec <__cxa_atexit@plt+0x22d678> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 238d88 <__cxa_atexit@plt+0x22d714> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #28] │ │ │ │ @@ -570807,15 +570807,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 238d94 <__cxa_atexit@plt+0x22d720> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -570842,15 +570842,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 238dfc <__cxa_atexit@plt+0x22d788> │ │ │ │ ldr r3, [pc, #44] @ 238e0c <__cxa_atexit@plt+0x22d798> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -570866,29 +570866,29 @@ │ │ │ │ beq 238e50 <__cxa_atexit@plt+0x22d7dc> │ │ │ │ ldr r3, [pc, #32] @ 238e5c <__cxa_atexit@plt+0x22d7e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 238e88 <__cxa_atexit@plt+0x22d814> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 238f2c <__cxa_atexit@plt+0x22d8b8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -570913,15 +570913,15 @@ │ │ │ │ beq 238f24 <__cxa_atexit@plt+0x22d8b0> │ │ │ │ ldr r5, [pc, #64] @ 238f38 <__cxa_atexit@plt+0x22d8c4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -570948,15 +570948,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 238fa4 <__cxa_atexit@plt+0x22d930> │ │ │ │ ldr r3, [pc, #44] @ 238fb4 <__cxa_atexit@plt+0x22d940> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -570973,29 +570973,29 @@ │ │ │ │ beq 238ffc <__cxa_atexit@plt+0x22d988> │ │ │ │ ldr r3, [pc, #32] @ 239008 <__cxa_atexit@plt+0x22d994> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 239034 <__cxa_atexit@plt+0x22d9c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 2390dc <__cxa_atexit@plt+0x22da68> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -571021,15 +571021,15 @@ │ │ │ │ beq 2390d4 <__cxa_atexit@plt+0x22da60> │ │ │ │ ldr r5, [pc, #64] @ 2390e8 <__cxa_atexit@plt+0x22da74> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -571058,15 +571058,15 @@ │ │ │ │ beq 23915c <__cxa_atexit@plt+0x22dae8> │ │ │ │ ldr r2, [pc, #48] @ 23916c <__cxa_atexit@plt+0x22daf8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -571085,29 +571085,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 2391c8 <__cxa_atexit@plt+0x22db54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldr r3, [pc, #20] @ 2391f4 <__cxa_atexit@plt+0x22db80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 239270 <__cxa_atexit@plt+0x22dbfc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -571132,15 +571132,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq sp, sp, r8, asr #32 │ │ │ │ + biceq sp, sp, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2392b4 <__cxa_atexit@plt+0x22dc40> │ │ │ │ @@ -571151,15 +571151,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq ip, [sp, #248] @ 0xf8 │ │ │ │ + ldrdeq ip, [sp, #240] @ 0xf0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -571345,15 +571345,15 @@ │ │ │ │ beq 2395e8 <__cxa_atexit@plt+0x22df74> │ │ │ │ ldr r2, [pc, #72] @ 239600 <__cxa_atexit@plt+0x22df8c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -571385,15 +571385,15 @@ │ │ │ │ beq 23967c <__cxa_atexit@plt+0x22e008> │ │ │ │ ldr r3, [pc, #56] @ 239690 <__cxa_atexit@plt+0x22e01c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -571414,29 +571414,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 2396ec <__cxa_atexit@plt+0x22e078> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 239718 <__cxa_atexit@plt+0x22e0a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 2397b4 <__cxa_atexit@plt+0x22e140> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #28] │ │ │ │ @@ -571458,15 +571458,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 2397c0 <__cxa_atexit@plt+0x22e14c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -571493,15 +571493,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 239828 <__cxa_atexit@plt+0x22e1b4> │ │ │ │ ldr r3, [pc, #44] @ 239838 <__cxa_atexit@plt+0x22e1c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -571517,29 +571517,29 @@ │ │ │ │ beq 23987c <__cxa_atexit@plt+0x22e208> │ │ │ │ ldr r3, [pc, #32] @ 239888 <__cxa_atexit@plt+0x22e214> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2398b4 <__cxa_atexit@plt+0x22e240> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 239958 <__cxa_atexit@plt+0x22e2e4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -571564,15 +571564,15 @@ │ │ │ │ beq 239950 <__cxa_atexit@plt+0x22e2dc> │ │ │ │ ldr r5, [pc, #64] @ 239964 <__cxa_atexit@plt+0x22e2f0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -571599,15 +571599,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2399d0 <__cxa_atexit@plt+0x22e35c> │ │ │ │ ldr r3, [pc, #44] @ 2399e0 <__cxa_atexit@plt+0x22e36c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -571624,29 +571624,29 @@ │ │ │ │ beq 239a28 <__cxa_atexit@plt+0x22e3b4> │ │ │ │ ldr r3, [pc, #32] @ 239a34 <__cxa_atexit@plt+0x22e3c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 239a60 <__cxa_atexit@plt+0x22e3ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 239b08 <__cxa_atexit@plt+0x22e494> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -571672,15 +571672,15 @@ │ │ │ │ beq 239b00 <__cxa_atexit@plt+0x22e48c> │ │ │ │ ldr r5, [pc, #64] @ 239b14 <__cxa_atexit@plt+0x22e4a0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -571709,15 +571709,15 @@ │ │ │ │ beq 239b88 <__cxa_atexit@plt+0x22e514> │ │ │ │ ldr r2, [pc, #48] @ 239b98 <__cxa_atexit@plt+0x22e524> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -571736,29 +571736,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 239bf4 <__cxa_atexit@plt+0x22e580> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldr r3, [pc, #20] @ 239c20 <__cxa_atexit@plt+0x22e5ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 239c9c <__cxa_atexit@plt+0x22e628> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -571783,15 +571783,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq ip, sp, ip, lsl r6 │ │ │ │ + biceq ip, sp, r4, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 239ce0 <__cxa_atexit@plt+0x22e66c> │ │ │ │ @@ -571802,15 +571802,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq ip, sp, ip, lsr #11 │ │ │ │ + biceq ip, sp, r4, lsr #11 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -571913,15 +571913,15 @@ │ │ │ │ beq 239ec8 <__cxa_atexit@plt+0x22e854> │ │ │ │ ldr r2, [pc, #72] @ 239ee0 <__cxa_atexit@plt+0x22e86c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -571953,15 +571953,15 @@ │ │ │ │ beq 239f5c <__cxa_atexit@plt+0x22e8e8> │ │ │ │ ldr r3, [pc, #56] @ 239f70 <__cxa_atexit@plt+0x22e8fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -571982,29 +571982,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 239fcc <__cxa_atexit@plt+0x22e958> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 239ff8 <__cxa_atexit@plt+0x22e984> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 23a094 <__cxa_atexit@plt+0x22ea20> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -572026,15 +572026,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 23a0a0 <__cxa_atexit@plt+0x22ea2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -572061,15 +572061,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23a108 <__cxa_atexit@plt+0x22ea94> │ │ │ │ ldr r3, [pc, #44] @ 23a118 <__cxa_atexit@plt+0x22eaa4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -572085,29 +572085,29 @@ │ │ │ │ beq 23a15c <__cxa_atexit@plt+0x22eae8> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 23a168 <__cxa_atexit@plt+0x22eaf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 23a194 <__cxa_atexit@plt+0x22eb20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 23a210 <__cxa_atexit@plt+0x22eb9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -572132,15 +572132,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq ip, sp, r8, lsr #1 │ │ │ │ + biceq ip, sp, r0, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23a254 <__cxa_atexit@plt+0x22ebe0> │ │ │ │ @@ -572151,15 +572151,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq ip, sp, r8, lsr r0 │ │ │ │ + biceq ip, sp, r0, lsr r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -572341,15 +572341,15 @@ │ │ │ │ beq 23a578 <__cxa_atexit@plt+0x22ef04> │ │ │ │ ldr r2, [pc, #72] @ 23a590 <__cxa_atexit@plt+0x22ef1c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -572381,15 +572381,15 @@ │ │ │ │ beq 23a60c <__cxa_atexit@plt+0x22ef98> │ │ │ │ ldr r3, [pc, #56] @ 23a620 <__cxa_atexit@plt+0x22efac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -572410,29 +572410,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 23a67c <__cxa_atexit@plt+0x22f008> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 23a6a8 <__cxa_atexit@plt+0x22f034> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 23a744 <__cxa_atexit@plt+0x22f0d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #28] │ │ │ │ @@ -572454,15 +572454,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 23a750 <__cxa_atexit@plt+0x22f0dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -572489,15 +572489,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23a7b8 <__cxa_atexit@plt+0x22f144> │ │ │ │ ldr r3, [pc, #44] @ 23a7c8 <__cxa_atexit@plt+0x22f154> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -572513,29 +572513,29 @@ │ │ │ │ beq 23a80c <__cxa_atexit@plt+0x22f198> │ │ │ │ ldr r3, [pc, #32] @ 23a818 <__cxa_atexit@plt+0x22f1a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23a844 <__cxa_atexit@plt+0x22f1d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 23a8e8 <__cxa_atexit@plt+0x22f274> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -572560,15 +572560,15 @@ │ │ │ │ beq 23a8e0 <__cxa_atexit@plt+0x22f26c> │ │ │ │ ldr r5, [pc, #64] @ 23a8f4 <__cxa_atexit@plt+0x22f280> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -572595,15 +572595,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23a960 <__cxa_atexit@plt+0x22f2ec> │ │ │ │ ldr r3, [pc, #44] @ 23a970 <__cxa_atexit@plt+0x22f2fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -572620,29 +572620,29 @@ │ │ │ │ beq 23a9b8 <__cxa_atexit@plt+0x22f344> │ │ │ │ ldr r3, [pc, #32] @ 23a9c4 <__cxa_atexit@plt+0x22f350> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23a9f0 <__cxa_atexit@plt+0x22f37c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 23aa98 <__cxa_atexit@plt+0x22f424> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -572668,15 +572668,15 @@ │ │ │ │ beq 23aa90 <__cxa_atexit@plt+0x22f41c> │ │ │ │ ldr r5, [pc, #64] @ 23aaa4 <__cxa_atexit@plt+0x22f430> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -572705,15 +572705,15 @@ │ │ │ │ beq 23ab18 <__cxa_atexit@plt+0x22f4a4> │ │ │ │ ldr r2, [pc, #48] @ 23ab28 <__cxa_atexit@plt+0x22f4b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -572732,29 +572732,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 23ab84 <__cxa_atexit@plt+0x22f510> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldr r3, [pc, #20] @ 23abb0 <__cxa_atexit@plt+0x22f53c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 23ac2c <__cxa_atexit@plt+0x22f5b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -572779,15 +572779,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq fp, sp, ip, lsl #13 │ │ │ │ + biceq fp, sp, r4, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23ac70 <__cxa_atexit@plt+0x22f5fc> │ │ │ │ @@ -572798,15 +572798,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq fp, sp, ip, lsl r6 │ │ │ │ + biceq fp, sp, r4, lsl r6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -572929,15 +572929,15 @@ │ │ │ │ beq 23aea8 <__cxa_atexit@plt+0x22f834> │ │ │ │ ldr r2, [pc, #72] @ 23aec0 <__cxa_atexit@plt+0x22f84c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -572969,15 +572969,15 @@ │ │ │ │ beq 23af3c <__cxa_atexit@plt+0x22f8c8> │ │ │ │ ldr r3, [pc, #56] @ 23af50 <__cxa_atexit@plt+0x22f8dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -572998,29 +572998,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 23afac <__cxa_atexit@plt+0x22f938> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 23afd8 <__cxa_atexit@plt+0x22f964> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 23b074 <__cxa_atexit@plt+0x22fa00> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -573042,15 +573042,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 23b080 <__cxa_atexit@plt+0x22fa0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -573077,15 +573077,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23b0e8 <__cxa_atexit@plt+0x22fa74> │ │ │ │ ldr r3, [pc, #44] @ 23b0f8 <__cxa_atexit@plt+0x22fa84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -573101,29 +573101,29 @@ │ │ │ │ beq 23b13c <__cxa_atexit@plt+0x22fac8> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 23b148 <__cxa_atexit@plt+0x22fad4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 23b174 <__cxa_atexit@plt+0x22fb00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 23b1f0 <__cxa_atexit@plt+0x22fb7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -573148,15 +573148,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq fp, sp, r8, asr #1 │ │ │ │ + biceq fp, sp, r0, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23b234 <__cxa_atexit@plt+0x22fbc0> │ │ │ │ @@ -573167,15 +573167,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq fp, sp, r8, asr r0 │ │ │ │ + biceq fp, sp, r0, asr r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -573209,17 +573209,17 @@ │ │ │ │ b 23ac8c <__cxa_atexit@plt+0x22f618> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ - strdeq sl, [sp, #240] @ 0xf0 │ │ │ │ - biceq fp, sp, ip, asr #3 │ │ │ │ - biceq fp, sp, r0, asr #32 │ │ │ │ + biceq sl, sp, r8, ror #31 │ │ │ │ + biceq fp, sp, r4, asr #3 │ │ │ │ + biceq fp, sp, r8, lsr r0 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r7, r5, #160 @ 0xa0 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 23b498 <__cxa_atexit@plt+0x22fe24> │ │ │ │ add lr, sp, #28 │ │ │ │ @@ -573321,15 +573321,15 @@ │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r6, [sp, #32] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - biceq sl, sp, ip, lsr #30 │ │ │ │ + biceq sl, sp, r4, lsr #30 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 23b524 <__cxa_atexit@plt+0x22feb0> │ │ │ │ @@ -573855,15 +573855,15 @@ │ │ │ │ beq 23bd20 <__cxa_atexit@plt+0x2306ac> │ │ │ │ ldr r2, [pc, #72] @ 23bd38 <__cxa_atexit@plt+0x2306c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #140] @ 0x8c │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -573895,15 +573895,15 @@ │ │ │ │ beq 23bdb4 <__cxa_atexit@plt+0x230740> │ │ │ │ ldr r3, [pc, #56] @ 23bdc8 <__cxa_atexit@plt+0x230754> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #144] @ 0x90 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -573924,29 +573924,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 23be24 <__cxa_atexit@plt+0x2307b0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #148] @ 0x94 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ orrseq r7, fp, ip, ror r1 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 23be50 <__cxa_atexit@plt+0x2307dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #144] @ 0x90 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ orrseq r7, fp, ip, asr r1 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 23beec <__cxa_atexit@plt+0x230878> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #140] @ 0x8c │ │ │ │ @@ -573968,15 +573968,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 23bef8 <__cxa_atexit@plt+0x230884> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -574003,15 +574003,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23bf60 <__cxa_atexit@plt+0x2308ec> │ │ │ │ ldr r3, [pc, #44] @ 23bf70 <__cxa_atexit@plt+0x2308fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #136] @ 0x88 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -574027,29 +574027,29 @@ │ │ │ │ beq 23bfb4 <__cxa_atexit@plt+0x230940> │ │ │ │ ldr r3, [pc, #32] @ 23bfc0 <__cxa_atexit@plt+0x23094c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #136] @ 0x88 │ │ │ │ ldr r9, [r5, #140] @ 0x8c │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ orrseq r7, fp, r0, lsl r0 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23bfec <__cxa_atexit@plt+0x230978> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #136] @ 0x88 │ │ │ │ ldr r9, [r5, #140] @ 0x8c │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x019b6ff0 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 23c090 <__cxa_atexit@plt+0x230a1c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -574074,15 +574074,15 @@ │ │ │ │ beq 23c088 <__cxa_atexit@plt+0x230a14> │ │ │ │ ldr r5, [pc, #64] @ 23c09c <__cxa_atexit@plt+0x230a28> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #128] @ 0x80 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -574109,15 +574109,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23c108 <__cxa_atexit@plt+0x230a94> │ │ │ │ ldr r3, [pc, #44] @ 23c118 <__cxa_atexit@plt+0x230aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #124] @ 0x7c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -574134,29 +574134,29 @@ │ │ │ │ beq 23c160 <__cxa_atexit@plt+0x230aec> │ │ │ │ ldr r3, [pc, #32] @ 23c16c <__cxa_atexit@plt+0x230af8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #124] @ 0x7c │ │ │ │ ldr r9, [r5, #132] @ 0x84 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x019b6e94 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23c198 <__cxa_atexit@plt+0x230b24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #124] @ 0x7c │ │ │ │ ldr sl, [r5, #128] @ 0x80 │ │ │ │ ldr r9, [r5, #132] @ 0x84 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ orrseq r6, fp, r4, ror lr │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 23c23c <__cxa_atexit@plt+0x230bc8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -574181,15 +574181,15 @@ │ │ │ │ beq 23c234 <__cxa_atexit@plt+0x230bc0> │ │ │ │ ldr r5, [pc, #64] @ 23c248 <__cxa_atexit@plt+0x230bd4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #120] @ 0x78 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -574216,15 +574216,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23c2b4 <__cxa_atexit@plt+0x230c40> │ │ │ │ ldr r3, [pc, #44] @ 23c2c4 <__cxa_atexit@plt+0x230c50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #116] @ 0x74 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -574241,29 +574241,29 @@ │ │ │ │ beq 23c30c <__cxa_atexit@plt+0x230c98> │ │ │ │ ldr r3, [pc, #32] @ 23c318 <__cxa_atexit@plt+0x230ca4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #116] @ 0x74 │ │ │ │ ldr r9, [r5, #128] @ 0x80 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ orrseq r6, fp, r0, lsl sp │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23c344 <__cxa_atexit@plt+0x230cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #116] @ 0x74 │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r9, [r5, #128] @ 0x80 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ orrseq r6, fp, ip, ror #25 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 23c3e8 <__cxa_atexit@plt+0x230d74> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -574288,15 +574288,15 @@ │ │ │ │ beq 23c3e0 <__cxa_atexit@plt+0x230d6c> │ │ │ │ ldr r5, [pc, #64] @ 23c3f4 <__cxa_atexit@plt+0x230d80> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #112] @ 0x70 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -574323,15 +574323,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23c460 <__cxa_atexit@plt+0x230dec> │ │ │ │ ldr r3, [pc, #44] @ 23c470 <__cxa_atexit@plt+0x230dfc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -574348,29 +574348,29 @@ │ │ │ │ beq 23c4b8 <__cxa_atexit@plt+0x230e44> │ │ │ │ ldr r3, [pc, #32] @ 23c4c4 <__cxa_atexit@plt+0x230e50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ ldr r9, [r5, #124] @ 0x7c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ orrseq r6, fp, r4, lsl #23 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23c4f0 <__cxa_atexit@plt+0x230e7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ ldr sl, [r5, #120] @ 0x78 │ │ │ │ ldr r9, [r5, #124] @ 0x7c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ orrseq r6, fp, r0, ror #22 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 23c594 <__cxa_atexit@plt+0x230f20> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -574395,15 +574395,15 @@ │ │ │ │ beq 23c58c <__cxa_atexit@plt+0x230f18> │ │ │ │ ldr r5, [pc, #64] @ 23c5a0 <__cxa_atexit@plt+0x230f2c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #104] @ 0x68 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -574430,15 +574430,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23c60c <__cxa_atexit@plt+0x230f98> │ │ │ │ ldr r3, [pc, #44] @ 23c61c <__cxa_atexit@plt+0x230fa8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #100] @ 0x64 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -574455,29 +574455,29 @@ │ │ │ │ beq 23c664 <__cxa_atexit@plt+0x230ff0> │ │ │ │ ldr r3, [pc, #32] @ 23c670 <__cxa_atexit@plt+0x230ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #100] @ 0x64 │ │ │ │ ldr r9, [r5, #120] @ 0x78 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x019b69f8 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23c69c <__cxa_atexit@plt+0x231028> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #100] @ 0x64 │ │ │ │ ldr sl, [r5, #116] @ 0x74 │ │ │ │ ldr r9, [r5, #120] @ 0x78 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x019b69d4 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 23c740 <__cxa_atexit@plt+0x2310cc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -574502,15 +574502,15 @@ │ │ │ │ beq 23c738 <__cxa_atexit@plt+0x2310c4> │ │ │ │ ldr r5, [pc, #64] @ 23c74c <__cxa_atexit@plt+0x2310d8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #96] @ 0x60 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -574537,15 +574537,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23c7b8 <__cxa_atexit@plt+0x231144> │ │ │ │ ldr r3, [pc, #44] @ 23c7c8 <__cxa_atexit@plt+0x231154> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #92] @ 0x5c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -574562,29 +574562,29 @@ │ │ │ │ beq 23c810 <__cxa_atexit@plt+0x23119c> │ │ │ │ ldr r3, [pc, #32] @ 23c81c <__cxa_atexit@plt+0x2311a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #92] @ 0x5c │ │ │ │ ldr r9, [r5, #116] @ 0x74 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ orrseq r6, fp, ip, ror #16 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23c848 <__cxa_atexit@plt+0x2311d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #92] @ 0x5c │ │ │ │ ldr sl, [r5, #112] @ 0x70 │ │ │ │ ldr r9, [r5, #116] @ 0x74 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ orrseq r6, fp, r8, asr #16 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 23c8ec <__cxa_atexit@plt+0x231278> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -574609,15 +574609,15 @@ │ │ │ │ beq 23c8e4 <__cxa_atexit@plt+0x231270> │ │ │ │ ldr r5, [pc, #64] @ 23c8f8 <__cxa_atexit@plt+0x231284> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #88] @ 0x58 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -574644,15 +574644,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23c964 <__cxa_atexit@plt+0x2312f0> │ │ │ │ ldr r3, [pc, #44] @ 23c974 <__cxa_atexit@plt+0x231300> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -574669,29 +574669,29 @@ │ │ │ │ beq 23c9bc <__cxa_atexit@plt+0x231348> │ │ │ │ ldr r3, [pc, #32] @ 23c9c8 <__cxa_atexit@plt+0x231354> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ ldr r9, [r5, #112] @ 0x70 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ orrseq r6, fp, r0, ror #13 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23c9f4 <__cxa_atexit@plt+0x231380> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ ldr sl, [r5, #108] @ 0x6c │ │ │ │ ldr r9, [r5, #112] @ 0x70 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x019b66bc │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 23ca98 <__cxa_atexit@plt+0x231424> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -574716,15 +574716,15 @@ │ │ │ │ beq 23ca90 <__cxa_atexit@plt+0x23141c> │ │ │ │ ldr r5, [pc, #64] @ 23caa4 <__cxa_atexit@plt+0x231430> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #80] @ 0x50 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -574751,15 +574751,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23cb10 <__cxa_atexit@plt+0x23149c> │ │ │ │ ldr r3, [pc, #44] @ 23cb20 <__cxa_atexit@plt+0x2314ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #76] @ 0x4c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -574776,29 +574776,29 @@ │ │ │ │ beq 23cb68 <__cxa_atexit@plt+0x2314f4> │ │ │ │ ldr r3, [pc, #32] @ 23cb74 <__cxa_atexit@plt+0x231500> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #76] @ 0x4c │ │ │ │ ldr r9, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ svccc 0x0000001b │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23cba0 <__cxa_atexit@plt+0x23152c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #76] @ 0x4c │ │ │ │ ldr sl, [r5, #104] @ 0x68 │ │ │ │ ldr r9, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0xff80001b │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 23cc44 <__cxa_atexit@plt+0x2315d0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -574823,15 +574823,15 @@ │ │ │ │ beq 23cc3c <__cxa_atexit@plt+0x2315c8> │ │ │ │ ldr r5, [pc, #64] @ 23cc50 <__cxa_atexit@plt+0x2315dc> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #72] @ 0x48 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -574858,15 +574858,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23ccbc <__cxa_atexit@plt+0x231648> │ │ │ │ ldr r3, [pc, #44] @ 23cccc <__cxa_atexit@plt+0x231658> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -574883,29 +574883,29 @@ │ │ │ │ beq 23cd14 <__cxa_atexit@plt+0x2316a0> │ │ │ │ ldr r3, [pc, #32] @ 23cd20 <__cxa_atexit@plt+0x2316ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ ldr r9, [r5, #104] @ 0x68 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ svcne 0x00c0001a │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23cd4c <__cxa_atexit@plt+0x2316d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ ldr sl, [r5, #100] @ 0x64 │ │ │ │ ldr r9, [r5, #104] @ 0x68 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ svcvc 0x00e0001a │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 23cdf0 <__cxa_atexit@plt+0x23177c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -574930,15 +574930,15 @@ │ │ │ │ beq 23cde8 <__cxa_atexit@plt+0x231774> │ │ │ │ ldr r5, [pc, #64] @ 23cdfc <__cxa_atexit@plt+0x231788> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #64] @ 0x40 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -574965,15 +574965,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23ce68 <__cxa_atexit@plt+0x2317f4> │ │ │ │ ldr r3, [pc, #44] @ 23ce78 <__cxa_atexit@plt+0x231804> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -574990,29 +574990,29 @@ │ │ │ │ beq 23cec0 <__cxa_atexit@plt+0x23184c> │ │ │ │ ldr r3, [pc, #32] @ 23cecc <__cxa_atexit@plt+0x231858> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #60] @ 0x3c │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ svceq 0x00f00019 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23cef8 <__cxa_atexit@plt+0x231884> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #60] @ 0x3c │ │ │ │ ldr sl, [r5, #96] @ 0x60 │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ svccc 0x00f80019 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 23cf9c <__cxa_atexit@plt+0x231928> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -575037,15 +575037,15 @@ │ │ │ │ beq 23cf94 <__cxa_atexit@plt+0x231920> │ │ │ │ ldr r5, [pc, #64] @ 23cfa8 <__cxa_atexit@plt+0x231934> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #56] @ 0x38 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -575072,15 +575072,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23d014 <__cxa_atexit@plt+0x2319a0> │ │ │ │ ldr r3, [pc, #44] @ 23d024 <__cxa_atexit@plt+0x2319b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -575097,29 +575097,29 @@ │ │ │ │ beq 23d06c <__cxa_atexit@plt+0x2319f8> │ │ │ │ ldr r3, [pc, #32] @ 23d078 <__cxa_atexit@plt+0x231a04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ ldr r9, [r5, #96] @ 0x60 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x07fc0018 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23d0a4 <__cxa_atexit@plt+0x231a30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ ldr sl, [r5, #92] @ 0x5c │ │ │ │ ldr r9, [r5, #96] @ 0x60 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ svcne 0x00fe0018 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 23d148 <__cxa_atexit@plt+0x231ad4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -575144,15 +575144,15 @@ │ │ │ │ beq 23d140 <__cxa_atexit@plt+0x231acc> │ │ │ │ ldr r5, [pc, #64] @ 23d154 <__cxa_atexit@plt+0x231ae0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #48] @ 0x30 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -575179,15 +575179,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23d1c0 <__cxa_atexit@plt+0x231b4c> │ │ │ │ ldr r3, [pc, #44] @ 23d1d0 <__cxa_atexit@plt+0x231b5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -575204,29 +575204,29 @@ │ │ │ │ beq 23d218 <__cxa_atexit@plt+0x231ba4> │ │ │ │ ldr r3, [pc, #32] @ 23d224 <__cxa_atexit@plt+0x231bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr r9, [r5, #92] @ 0x5c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ mvnseq r0, #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23d250 <__cxa_atexit@plt+0x231bdc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr sl, [r5, #88] @ 0x58 │ │ │ │ ldr r9, [r5, #92] @ 0x5c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ svceq 0x00ff8017 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 23d2f4 <__cxa_atexit@plt+0x231c80> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -575251,15 +575251,15 @@ │ │ │ │ beq 23d2ec <__cxa_atexit@plt+0x231c78> │ │ │ │ ldr r5, [pc, #64] @ 23d300 <__cxa_atexit@plt+0x231c8c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #40] @ 0x28 │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -575286,15 +575286,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23d36c <__cxa_atexit@plt+0x231cf8> │ │ │ │ ldr r3, [pc, #44] @ 23d37c <__cxa_atexit@plt+0x231d08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -575311,29 +575311,29 @@ │ │ │ │ beq 23d3c4 <__cxa_atexit@plt+0x231d50> │ │ │ │ ldr r3, [pc, #32] @ 23d3d0 <__cxa_atexit@plt+0x231d5c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr r9, [r5, #88] @ 0x58 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ mvnseq ip, r6, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23d3fc <__cxa_atexit@plt+0x231d88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr sl, [r5, #84] @ 0x54 │ │ │ │ ldr r9, [r5, #88] @ 0x58 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x07ffe016 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 23d4a0 <__cxa_atexit@plt+0x231e2c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -575358,15 +575358,15 @@ │ │ │ │ beq 23d498 <__cxa_atexit@plt+0x231e24> │ │ │ │ ldr r5, [pc, #64] @ 23d4ac <__cxa_atexit@plt+0x231e38> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #32] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -575393,15 +575393,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23d518 <__cxa_atexit@plt+0x231ea4> │ │ │ │ ldr r3, [pc, #44] @ 23d528 <__cxa_atexit@plt+0x231eb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -575418,29 +575418,29 @@ │ │ │ │ beq 23d570 <__cxa_atexit@plt+0x231efc> │ │ │ │ ldr r3, [pc, #32] @ 23d57c <__cxa_atexit@plt+0x231f08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r9, [r5, #84] @ 0x54 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ rscseq pc, pc, r5, lsl r0 @ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23d5a8 <__cxa_atexit@plt+0x231f34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr sl, [r5, #80] @ 0x50 │ │ │ │ ldr r9, [r5, #84] @ 0x54 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ mvnseq pc, #1376256 @ 0x150000 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 23d64c <__cxa_atexit@plt+0x231fd8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -575465,15 +575465,15 @@ │ │ │ │ beq 23d644 <__cxa_atexit@plt+0x231fd0> │ │ │ │ ldr r5, [pc, #64] @ 23d658 <__cxa_atexit@plt+0x231fe4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #24] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -575500,15 +575500,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23d6c4 <__cxa_atexit@plt+0x232050> │ │ │ │ ldr r3, [pc, #44] @ 23d6d4 <__cxa_atexit@plt+0x232060> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -575525,29 +575525,29 @@ │ │ │ │ beq 23d71c <__cxa_atexit@plt+0x2320a8> │ │ │ │ ldr r3, [pc, #32] @ 23d728 <__cxa_atexit@plt+0x2320b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r9, [r5, #80] @ 0x50 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ rsbseq pc, pc, r4, lsl ip @ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23d754 <__cxa_atexit@plt+0x2320e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr sl, [r5, #76] @ 0x4c │ │ │ │ ldr r9, [r5, #80] @ 0x50 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ mvnseq pc, r4, lsl lr @ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #136] @ 23d7f8 <__cxa_atexit@plt+0x232184> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -575572,15 +575572,15 @@ │ │ │ │ beq 23d7f0 <__cxa_atexit@plt+0x23217c> │ │ │ │ ldr r5, [pc, #64] @ 23d804 <__cxa_atexit@plt+0x232190> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ str r7, [r3] │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -575607,15 +575607,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 23d870 <__cxa_atexit@plt+0x2321fc> │ │ │ │ ldr r3, [pc, #44] @ 23d880 <__cxa_atexit@plt+0x23220c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -575632,29 +575632,29 @@ │ │ │ │ beq 23d8c8 <__cxa_atexit@plt+0x232254> │ │ │ │ ldr r3, [pc, #32] @ 23d8d4 <__cxa_atexit@plt+0x232260> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #76] @ 0x4c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ eorseq pc, pc, r3, lsl pc @ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 23d900 <__cxa_atexit@plt+0x23228c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #72] @ 0x48 │ │ │ │ ldr r9, [r5, #76] @ 0x4c │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ smlalseq pc, pc, r3, pc @ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 23d9a8 <__cxa_atexit@plt+0x232334> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -575680,15 +575680,15 @@ │ │ │ │ beq 23d9a0 <__cxa_atexit@plt+0x23232c> │ │ │ │ ldr r5, [pc, #64] @ 23d9b4 <__cxa_atexit@plt+0x232340> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #72] @ 0x48 │ │ │ │ str r5, [r3, #76] @ 0x4c │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -575717,15 +575717,15 @@ │ │ │ │ beq 23da28 <__cxa_atexit@plt+0x2323b4> │ │ │ │ ldr r2, [pc, #48] @ 23da38 <__cxa_atexit@plt+0x2323c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #68] @ 0x44 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -575744,29 +575744,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 23da94 <__cxa_atexit@plt+0x232420> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #72] @ 0x48 │ │ │ │ str r7, [r5, #68] @ 0x44 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x001fffd2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #68]! @ 0x44 │ │ │ │ ldr r3, [pc, #20] @ 23dac0 <__cxa_atexit@plt+0x23244c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-64] @ 0xffffffc0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 23db3c <__cxa_atexit@plt+0x2324c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -575791,15 +575791,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq r8, sp, ip, ror r7 │ │ │ │ + biceq r8, sp, r4, ror r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23db80 <__cxa_atexit@plt+0x23250c> │ │ │ │ @@ -575810,15 +575810,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, sp, ip, lsl #14 │ │ │ │ + biceq r8, sp, r4, lsl #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -575910,15 +575910,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq r4, fp, r7, lsr #22 │ │ │ │ - biceq r8, sp, ip, ror r5 │ │ │ │ + biceq r8, sp, r4, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23dd54 <__cxa_atexit@plt+0x2326e0> │ │ │ │ @@ -575927,15 +575927,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, sp, ip, lsr r6 │ │ │ │ + biceq r8, sp, r4, lsr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 23de10 <__cxa_atexit@plt+0x23279c> │ │ │ │ ldr r3, [pc, #172] @ 23de2c <__cxa_atexit@plt+0x2327b8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -575980,17 +575980,17 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - strheq r8, [sp, #68] @ 0x44 │ │ │ │ - biceq r8, sp, r8, lsr #9 │ │ │ │ - biceq r8, sp, r8, lsl r5 │ │ │ │ + biceq r8, sp, ip, lsr #9 │ │ │ │ + biceq r8, sp, r0, lsr #9 │ │ │ │ + biceq r8, sp, r0, lsl r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23deb8 <__cxa_atexit@plt+0x232844> │ │ │ │ @@ -576017,17 +576017,17 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - strdeq r8, [sp, #60] @ 0x3c │ │ │ │ - strdeq r8, [sp, #48] @ 0x30 │ │ │ │ - biceq r8, sp, r0, ror #8 │ │ │ │ + strdeq r8, [sp, #52] @ 0x34 │ │ │ │ + biceq r8, sp, r8, ror #7 │ │ │ │ + biceq r8, sp, r8, asr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23df4c <__cxa_atexit@plt+0x2328d8> │ │ │ │ ldr r2, [pc, #120] @ 23df68 <__cxa_atexit@plt+0x2328f4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -576058,16 +576058,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r8, sp, r0, ror #6 │ │ │ │ - biceq r8, sp, r0, asr r3 │ │ │ │ + biceq r8, sp, r8, asr r3 │ │ │ │ + biceq r8, sp, r8, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23dfbc <__cxa_atexit@plt+0x232948> │ │ │ │ @@ -576081,16 +576081,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, sp, r0, ror #5 │ │ │ │ - ldrdeq r8, [sp, #32] │ │ │ │ + ldrdeq r8, [sp, #40] @ 0x28 │ │ │ │ + biceq r8, sp, r8, asr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23e014 <__cxa_atexit@plt+0x2329a0> │ │ │ │ ldr r2, [pc, #48] @ 23e01c <__cxa_atexit@plt+0x2329a8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -576104,15 +576104,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq r4, fp, pc, lsl r8 │ │ │ │ - biceq r8, sp, r4, ror r2 │ │ │ │ + biceq r8, sp, ip, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23e05c <__cxa_atexit@plt+0x2329e8> │ │ │ │ @@ -576121,15 +576121,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, sp, r4, lsr r3 │ │ │ │ + biceq r8, sp, ip, lsr #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 23e0e8 <__cxa_atexit@plt+0x232a74> │ │ │ │ @@ -576161,17 +576161,17 @@ │ │ │ │ b 23e0f8 <__cxa_atexit@plt+0x232a84> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - biceq r8, sp, ip, asr #3 │ │ │ │ - strheq r8, [sp, #20] │ │ │ │ - biceq r8, sp, r4, lsr #4 │ │ │ │ + biceq r8, sp, r4, asr #3 │ │ │ │ + biceq r8, sp, ip, lsr #3 │ │ │ │ + biceq r8, sp, ip, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23e158 <__cxa_atexit@plt+0x232ae4> │ │ │ │ ldr r2, [pc, #48] @ 23e160 <__cxa_atexit@plt+0x232aec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -576185,15 +576185,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x019b46db │ │ │ │ - biceq r8, sp, r0, lsr r1 │ │ │ │ + biceq r8, sp, r8, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23e1a0 <__cxa_atexit@plt+0x232b2c> │ │ │ │ @@ -576202,15 +576202,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r8, [sp, #16] │ │ │ │ + biceq r8, sp, r8, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23e1f4 <__cxa_atexit@plt+0x232b80> │ │ │ │ ldr r2, [pc, #48] @ 23e1fc <__cxa_atexit@plt+0x232b88> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -576224,15 +576224,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq r4, fp, pc, lsr r6 │ │ │ │ - @ instruction: 0x01cd8094 │ │ │ │ + biceq r8, sp, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23e23c <__cxa_atexit@plt+0x232bc8> │ │ │ │ @@ -576241,15 +576241,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, sp, r4, asr r1 │ │ │ │ + biceq r8, sp, ip, asr #2 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 23e2c0 <__cxa_atexit@plt+0x232c4c> │ │ │ │ @@ -576345,19 +576345,19 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - biceq r7, sp, r0, ror #29 │ │ │ │ + ldrdeq r7, [sp, #232] @ 0xe8 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - biceq r7, sp, r8, asr pc │ │ │ │ - biceq r7, sp, ip, asr #30 │ │ │ │ - strheq r7, [sp, #252] @ 0xfc │ │ │ │ + biceq r7, sp, r0, asr pc │ │ │ │ + biceq r7, sp, r4, asr #30 │ │ │ │ + strheq r7, [sp, #244] @ 0xf4 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23e444 <__cxa_atexit@plt+0x232dd0> │ │ │ │ ldr r2, [pc, #48] @ 23e44c <__cxa_atexit@plt+0x232dd8> │ │ │ │ @@ -576440,17 +576440,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - biceq r8, sp, ip, lsl #2 │ │ │ │ + biceq r8, sp, r4, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r8, [sp, #8] │ │ │ │ + ldrdeq r8, [sp] │ │ │ │ @ instruction: 0x01b7aab8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr lr, [pc, #120] @ 23e608 <__cxa_atexit@plt+0x232f94> │ │ │ │ @@ -576483,17 +576483,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #20] @ 23e618 <__cxa_atexit@plt+0x232fa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - biceq r8, sp, r0, asr #32 │ │ │ │ + biceq r8, sp, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - biceq r8, sp, ip, lsl r0 │ │ │ │ + biceq r8, sp, r4, lsl r0 │ │ │ │ @ instruction: 0x01b7aa0c │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23e660 <__cxa_atexit@plt+0x232fec> │ │ │ │ @@ -576510,25 +576510,25 @@ │ │ │ │ ldr r7, [pc, #16] @ 23e678 <__cxa_atexit@plt+0x233004> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 23e67c <__cxa_atexit@plt+0x233008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - biceq r7, sp, ip, lsr #31 │ │ │ │ + biceq r7, sp, r4, lsr #31 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r7, sp, r4, asr #31 │ │ │ │ + strheq r7, [sp, #252] @ 0xfc │ │ │ │ @ instruction: 0x01b7a994 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 23e6a8 <__cxa_atexit@plt+0x233034> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -576605,25 +576605,25 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ @ instruction: 0xffffc628 │ │ │ │ - biceq r7, sp, ip, asr #22 │ │ │ │ - biceq r7, sp, r8, lsr #26 │ │ │ │ - @ instruction: 0x01cd7b9c │ │ │ │ + biceq r7, sp, r4, asr #22 │ │ │ │ + biceq r7, sp, r0, lsr #26 │ │ │ │ + @ instruction: 0x01cd7b94 │ │ │ │ @ instruction: 0x01b7a818 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 23e824 <__cxa_atexit@plt+0x2331b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ @@ -576695,17 +576695,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff678 │ │ │ │ @ instruction: 0xfffff468 │ │ │ │ @ instruction: 0xffffc4b0 │ │ │ │ - ldrdeq r7, [sp, #148] @ 0x94 │ │ │ │ - strheq r7, [sp, #176] @ 0xb0 │ │ │ │ - biceq r7, sp, r4, lsr #20 │ │ │ │ + biceq r7, sp, ip, asr #19 │ │ │ │ + biceq r7, sp, r8, lsr #23 │ │ │ │ + biceq r7, sp, ip, lsl sl │ │ │ │ @ instruction: 0x01b7a6c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r1, r5, #16 │ │ │ │ @@ -576809,15 +576809,15 @@ │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ stmdb r5, {r0, r2, r4} │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ mov r8, r1 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ ldr fp, [sp, #64] @ 0x40 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 23eb3c <__cxa_atexit@plt+0x2334c8> │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @@ -576843,15 +576843,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x019b3c93 │ │ │ │ - biceq r7, sp, r8, ror #13 │ │ │ │ + biceq r7, sp, r0, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23ebe8 <__cxa_atexit@plt+0x233574> │ │ │ │ @@ -576860,15 +576860,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, sp, r8, lsr #15 │ │ │ │ + biceq r7, sp, r0, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23ecb4 <__cxa_atexit@plt+0x233640> │ │ │ │ ldr lr, [pc, #188] @ 23ecd4 <__cxa_atexit@plt+0x233660> │ │ │ │ @@ -576917,19 +576917,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - biceq r7, sp, ip, asr #12 │ │ │ │ + biceq r7, sp, r4, asr #12 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - biceq r7, sp, r0, lsl r6 │ │ │ │ - biceq r7, sp, r4, lsl #12 │ │ │ │ - biceq r7, sp, r4, ror r6 │ │ │ │ + biceq r7, sp, r8, lsl #12 │ │ │ │ + strdeq r7, [sp, #92] @ 0x5c │ │ │ │ + biceq r7, sp, ip, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23ed64 <__cxa_atexit@plt+0x2336f0> │ │ │ │ @@ -576956,17 +576956,17 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r7, sp, r0, asr r5 │ │ │ │ - biceq r7, sp, r4, asr #10 │ │ │ │ - strheq r7, [sp, #84] @ 0x54 │ │ │ │ + biceq r7, sp, r8, asr #10 │ │ │ │ + biceq r7, sp, ip, lsr r5 │ │ │ │ + biceq r7, sp, ip, lsr #11 │ │ │ │ @ instruction: 0x01b763f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23edc4 <__cxa_atexit@plt+0x233750> │ │ │ │ ldr r3, [pc, #44] @ 23edcc <__cxa_atexit@plt+0x233758> │ │ │ │ @@ -577091,17 +577091,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01b76230 │ │ │ │ - biceq r7, sp, r4, lsr #6 │ │ │ │ - biceq r7, sp, r0, ror r3 │ │ │ │ + biceq r7, sp, ip, lsl r3 │ │ │ │ biceq r7, sp, r8, ror #6 │ │ │ │ + biceq r7, sp, r0, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23efe0 <__cxa_atexit@plt+0x23396c> │ │ │ │ ldr r2, [pc, #48] @ 23efe8 <__cxa_atexit@plt+0x233974> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -577115,15 +577115,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq r3, fp, r3, asr r8 │ │ │ │ - biceq r7, sp, r8, lsr #5 │ │ │ │ + biceq r7, sp, r0, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23f028 <__cxa_atexit@plt+0x2339b4> │ │ │ │ @@ -577132,15 +577132,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, sp, r8, ror #6 │ │ │ │ + biceq r7, sp, r0, ror #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 23f0b4 <__cxa_atexit@plt+0x233a40> │ │ │ │ @@ -577172,17 +577172,17 @@ │ │ │ │ b 23f0c4 <__cxa_atexit@plt+0x233a50> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - biceq r7, sp, r0, lsl #4 │ │ │ │ - biceq r7, sp, r8, ror #3 │ │ │ │ - biceq r7, sp, r8, asr r2 │ │ │ │ + strdeq r7, [sp, #24] │ │ │ │ + biceq r7, sp, r0, ror #3 │ │ │ │ + biceq r7, sp, r0, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23f124 <__cxa_atexit@plt+0x233ab0> │ │ │ │ ldr r2, [pc, #48] @ 23f12c <__cxa_atexit@plt+0x233ab8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -577196,15 +577196,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq r3, fp, pc, lsl #14 │ │ │ │ - biceq r7, sp, r4, ror #2 │ │ │ │ + biceq r7, sp, ip, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23f16c <__cxa_atexit@plt+0x233af8> │ │ │ │ @@ -577213,15 +577213,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, sp, r4, lsr #4 │ │ │ │ + biceq r7, sp, ip, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23f1c0 <__cxa_atexit@plt+0x233b4c> │ │ │ │ ldr r2, [pc, #48] @ 23f1c8 <__cxa_atexit@plt+0x233b54> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -577235,15 +577235,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq r3, fp, r3, ror r6 │ │ │ │ - biceq r7, sp, r8, asr #1 │ │ │ │ + biceq r7, sp, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23f208 <__cxa_atexit@plt+0x233b94> │ │ │ │ @@ -577252,15 +577252,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, sp, r8, lsl #3 │ │ │ │ + biceq r7, sp, r0, lsl #3 │ │ │ │ andeq r0, r2, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 23f298 <__cxa_atexit@plt+0x233c24> │ │ │ │ ldr lr, [pc, #108] @ 23f2a4 <__cxa_atexit@plt+0x233c30> │ │ │ │ @@ -577289,15 +577289,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - biceq r7, sp, r4, lsr #32 │ │ │ │ + biceq r7, sp, ip, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23f3b0 <__cxa_atexit@plt+0x233d3c> │ │ │ │ @@ -577359,19 +577359,19 @@ │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - biceq r6, sp, r8, lsl #30 │ │ │ │ + biceq r6, sp, r0, lsl #30 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - biceq r6, sp, r0, lsl #31 │ │ │ │ - biceq r6, sp, r4, ror pc │ │ │ │ - biceq r6, sp, r4, ror #31 │ │ │ │ + biceq r6, sp, r8, ror pc │ │ │ │ + biceq r6, sp, ip, ror #30 │ │ │ │ + ldrdeq r6, [sp, #252] @ 0xfc │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23f408 <__cxa_atexit@plt+0x233d94> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -577379,15 +577379,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 23f410 <__cxa_atexit@plt+0x233d9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r6, sp, r8, ror lr │ │ │ │ + biceq r6, sp, r0, ror lr │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 23f4e4 <__cxa_atexit@plt+0x233e70> │ │ │ │ ldr lr, [pc, #188] @ 23f4f0 <__cxa_atexit@plt+0x233e7c> │ │ │ │ @@ -577531,15 +577531,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - biceq r6, sp, r0, asr ip │ │ │ │ + biceq r6, sp, r8, asr #24 │ │ │ │ @ instruction: 0x01b799d0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23f760 <__cxa_atexit@plt+0x2340ec> │ │ │ │ @@ -577596,17 +577596,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - strdeq r6, [sp, #236] @ 0xec │ │ │ │ + strdeq r6, [sp, #228] @ 0xe4 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ - biceq r6, sp, r8, asr #29 │ │ │ │ + biceq r6, sp, r0, asr #29 │ │ │ │ @ instruction: 0x01b798c8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr lr, [pc, #124] @ 23f81c <__cxa_atexit@plt+0x2341a8> │ │ │ │ @@ -577640,17 +577640,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #20] @ 23f82c <__cxa_atexit@plt+0x2341b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - biceq r6, sp, ip, lsr #28 │ │ │ │ + biceq r6, sp, r4, lsr #28 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - biceq r6, sp, r8, lsl #28 │ │ │ │ + biceq r6, sp, r0, lsl #28 │ │ │ │ @ instruction: 0x01b79818 │ │ │ │ andeq r0, r0, r9, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 23f874 <__cxa_atexit@plt+0x234200> │ │ │ │ @@ -577667,25 +577667,25 @@ │ │ │ │ ldr r7, [pc, #16] @ 23f88c <__cxa_atexit@plt+0x234218> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 23f890 <__cxa_atexit@plt+0x23421c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0x01cd6d98 │ │ │ │ + @ instruction: 0x01cd6d90 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strheq r6, [sp, #208] @ 0xd0 │ │ │ │ + biceq r6, sp, r8, lsr #27 │ │ │ │ @ instruction: 0x01b7979c │ │ │ │ andeq r0, r0, ip, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 23f8bc <__cxa_atexit@plt+0x234248> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01b79778 │ │ │ │ andeq r0, r0, ip, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov sl, r6 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ @@ -577756,25 +577756,25 @@ │ │ │ │ b 23f9e0 <__cxa_atexit@plt+0x23436c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - biceq r6, sp, r0, asr r9 │ │ │ │ - strheq r6, [sp, #152] @ 0x98 │ │ │ │ - biceq r6, sp, r0, lsl #22 │ │ │ │ + biceq r6, sp, r8, asr #18 │ │ │ │ + strheq r6, [sp, #144] @ 0x90 │ │ │ │ + strdeq r6, [sp, #168] @ 0xa8 │ │ │ │ @ instruction: 0x01b79648 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 23fa20 <__cxa_atexit@plt+0x2343ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 4653c8 <__cxa_atexit@plt+0x459d54> │ │ │ │ + b 2ab4ac <__cxa_atexit@plt+0x29fe38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01b79624 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ @@ -577826,17 +577826,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff134 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ - strdeq r6, [sp, #144] @ 0x90 │ │ │ │ - strdeq r6, [sp, #124] @ 0x7c │ │ │ │ - biceq r6, sp, r8, ror #16 │ │ │ │ + biceq r6, sp, r8, ror #19 │ │ │ │ + strdeq r6, [sp, #116] @ 0x74 │ │ │ │ + biceq r6, sp, r0, ror #16 │ │ │ │ @ instruction: 0x01b7953c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r1, r5, #16 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -577933,15 +577933,15 @@ │ │ │ │ ldr r9, [pc, #64] @ 23fce4 <__cxa_atexit@plt+0x234670> │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r2, r4} │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ ldm fp, {r4, r5, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -578051,15 +578051,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r4, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ add fp, sp, #56 @ 0x38 │ │ │ │ ldm fp, {r4, r5, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #112 @ 0x70 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -578192,15 +578192,15 @@ │ │ │ │ beq 2400e4 <__cxa_atexit@plt+0x234a70> │ │ │ │ ldr r2, [pc, #72] @ 2400fc <__cxa_atexit@plt+0x234a88> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -578232,15 +578232,15 @@ │ │ │ │ beq 240178 <__cxa_atexit@plt+0x234b04> │ │ │ │ ldr r3, [pc, #56] @ 24018c <__cxa_atexit@plt+0x234b18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -578261,29 +578261,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 2401e8 <__cxa_atexit@plt+0x234b74> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 240214 <__cxa_atexit@plt+0x234ba0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 2402b0 <__cxa_atexit@plt+0x234c3c> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -578305,15 +578305,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 2402bc <__cxa_atexit@plt+0x234c48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -578340,15 +578340,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 240324 <__cxa_atexit@plt+0x234cb0> │ │ │ │ ldr r3, [pc, #44] @ 240334 <__cxa_atexit@plt+0x234cc0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -578364,29 +578364,29 @@ │ │ │ │ beq 240378 <__cxa_atexit@plt+0x234d04> │ │ │ │ ldr r3, [pc, #32] @ 240384 <__cxa_atexit@plt+0x234d10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2403b0 <__cxa_atexit@plt+0x234d3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 240458 <__cxa_atexit@plt+0x234de4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -578412,15 +578412,15 @@ │ │ │ │ beq 240450 <__cxa_atexit@plt+0x234ddc> │ │ │ │ ldr r5, [pc, #64] @ 240464 <__cxa_atexit@plt+0x234df0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -578449,15 +578449,15 @@ │ │ │ │ beq 2404d8 <__cxa_atexit@plt+0x234e64> │ │ │ │ ldr r2, [pc, #48] @ 2404e8 <__cxa_atexit@plt+0x234e74> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -578476,29 +578476,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 240544 <__cxa_atexit@plt+0x234ed0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 240570 <__cxa_atexit@plt+0x234efc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 2405ec <__cxa_atexit@plt+0x234f78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -578523,15 +578523,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq r5, sp, ip, asr #25 │ │ │ │ + biceq r5, sp, r4, asr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 240630 <__cxa_atexit@plt+0x234fbc> │ │ │ │ @@ -578542,15 +578542,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r5, sp, ip, asr ip │ │ │ │ + biceq r5, sp, r4, asr ip │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -578690,15 +578690,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r2, r4} │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ mov r8, fp │ │ │ │ mov r9, r1 │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 2408a0 <__cxa_atexit@plt+0x23522c> │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ @@ -578740,16 +578740,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r5, sp, r8, ror r9 │ │ │ │ - biceq r5, sp, r8, ror #18 │ │ │ │ + biceq r5, sp, r0, ror r9 │ │ │ │ + biceq r5, sp, r0, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2409a4 <__cxa_atexit@plt+0x235330> │ │ │ │ @@ -578763,16 +578763,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r5, [sp, #136] @ 0x88 │ │ │ │ - biceq r5, sp, r8, ror #17 │ │ │ │ + strdeq r5, [sp, #128] @ 0x80 │ │ │ │ + biceq r5, sp, r0, ror #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 240a40 <__cxa_atexit@plt+0x2353cc> │ │ │ │ ldr r2, [pc, #136] @ 240a5c <__cxa_atexit@plt+0x2353e8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -578807,17 +578807,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01cd5894 │ │ │ │ - biceq r5, sp, ip, ror #16 │ │ │ │ - biceq r5, sp, ip, asr r8 │ │ │ │ + biceq r5, sp, ip, lsl #17 │ │ │ │ + biceq r5, sp, r4, ror #16 │ │ │ │ + biceq r5, sp, r4, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 240ab4 <__cxa_atexit@plt+0x235440> │ │ │ │ @@ -578831,16 +578831,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r5, sp, r8, ror #15 │ │ │ │ - ldrdeq r5, [sp, #120] @ 0x78 │ │ │ │ + biceq r5, sp, r0, ror #15 │ │ │ │ + ldrdeq r5, [sp, #112] @ 0x70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 240b40 <__cxa_atexit@plt+0x2354cc> │ │ │ │ ldr r2, [pc, #120] @ 240b5c <__cxa_atexit@plt+0x2354e8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -578871,16 +578871,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r5, sp, ip, ror #14 │ │ │ │ - biceq r5, sp, ip, asr r7 │ │ │ │ + biceq r5, sp, r4, ror #14 │ │ │ │ + biceq r5, sp, r4, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 240bb0 <__cxa_atexit@plt+0x23553c> │ │ │ │ @@ -578894,76 +578894,76 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r5, sp, ip, ror #13 │ │ │ │ - ldrdeq r5, [sp, #108] @ 0x6c │ │ │ │ + biceq r5, sp, r4, ror #13 │ │ │ │ + ldrdeq r5, [sp, #100] @ 0x64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 240bf4 <__cxa_atexit@plt+0x235580> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 240bfc <__cxa_atexit@plt+0x235588> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, sp, ip, lsl #13 │ │ │ │ + biceq r5, sp, r4, lsl #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 240c30 <__cxa_atexit@plt+0x2355bc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 240c38 <__cxa_atexit@plt+0x2355c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, sp, r0, asr r6 │ │ │ │ + biceq r5, sp, r8, asr #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 240c6c <__cxa_atexit@plt+0x2355f8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 240c74 <__cxa_atexit@plt+0x235600> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, sp, r4, lsl r6 │ │ │ │ + biceq r5, sp, ip, lsl #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 240ca8 <__cxa_atexit@plt+0x235634> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 240cb0 <__cxa_atexit@plt+0x23563c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [sp, #88] @ 0x58 │ │ │ │ + ldrdeq r5, [sp, #80] @ 0x50 │ │ │ │ andeq r0, r2, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #84 @ 0x54 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 240d88 <__cxa_atexit@plt+0x235714> │ │ │ │ ldr r9, [pc, #192] @ 240d94 <__cxa_atexit@plt+0x235720> │ │ │ │ @@ -579150,15 +579150,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 240fd4 <__cxa_atexit@plt+0x235960> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #24]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr sl, [r5, #56] @ 0x38 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @@ -579178,30 +579178,30 @@ │ │ │ │ ldr r2, [pc, #36] @ 24103c <__cxa_atexit@plt+0x2359c8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr sl, [r5, #56] @ 0x38 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrdeq lr, [pc], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ ldr r2, [pc, #24] @ 24106c <__cxa_atexit@plt+0x2359f8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr sl, [r5, #56] @ 0x38 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq pc, r3, sp, asr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #148] @ 241118 <__cxa_atexit@plt+0x235aa4> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #52] @ 0x34 │ │ │ │ @@ -579227,15 +579227,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r8, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -579265,15 +579265,15 @@ │ │ │ │ beq 241198 <__cxa_atexit@plt+0x235b24> │ │ │ │ ldr r2, [pc, #48] @ 2411a8 <__cxa_atexit@plt+0x235b34> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -579292,29 +579292,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 241204 <__cxa_atexit@plt+0x235b90> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq pc, r0, sp, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #48]! @ 0x30 │ │ │ │ ldr r3, [pc, #20] @ 241230 <__cxa_atexit@plt+0x235bbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 2412ac <__cxa_atexit@plt+0x235c38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -579339,15 +579339,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq r5, sp, ip │ │ │ │ + biceq r5, sp, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2412f0 <__cxa_atexit@plt+0x235c7c> │ │ │ │ @@ -579358,15 +579358,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strexbeq r4, ip, [sp] │ │ │ │ + strexbeq r4, r4, [sp] │ │ │ │ @ instruction: 0x001b8dd1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 241344 <__cxa_atexit@plt+0x235cd0> │ │ │ │ @@ -579422,15 +579422,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 241414 <__cxa_atexit@plt+0x235da0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #64]! @ 0x40 │ │ │ │ ldr sl, [r5, #-60] @ 0xffffffc4 │ │ │ │ ldr r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r5 │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @@ -579481,15 +579481,15 @@ │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff7f8 │ │ │ │ - ldrdeq r4, [sp, #216] @ 0xd8 │ │ │ │ + ldrdeq r4, [sp, #208] @ 0xd0 │ │ │ │ andeq fp, r3, sp, asr #19 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 241520 <__cxa_atexit@plt+0x235eac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -579531,15 +579531,15 @@ │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ - biceq r4, sp, r0, lsl sp │ │ │ │ + biceq r4, sp, r8, lsl #26 │ │ │ │ ldrsbteq lr, [pc], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #60] @ 241604 <__cxa_atexit@plt+0x235f90> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5, #68] @ 0x44 │ │ │ │ @@ -579549,15 +579549,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 241608 <__cxa_atexit@plt+0x235f94> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #64]! @ 0x40 │ │ │ │ ldr sl, [r5, #-60] @ 0xffffffc4 │ │ │ │ ldr r8, [r5, #-44] @ 0xffffffd4 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0x001ffdd1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ @@ -579566,15 +579566,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #64]! @ 0x40 │ │ │ │ ldr sl, [r3, #-60] @ 0xffffffc4 │ │ │ │ ldr r8, [r3, #-44] @ 0xffffffd4 │ │ │ │ str r1, [r5, #68] @ 0x44 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 2416bc <__cxa_atexit@plt+0x236048> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -579599,15 +579599,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strdeq r4, [sp, #188] @ 0xbc │ │ │ │ + strdeq r4, [sp, #180] @ 0xb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 241700 <__cxa_atexit@plt+0x23608c> │ │ │ │ @@ -579618,28 +579618,28 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r4, sp, ip, lsl #23 │ │ │ │ + biceq r4, sp, r4, lsl #23 │ │ │ │ @ instruction: 0x001ffdd1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ ldr r1, [pc, #32] @ 241744 <__cxa_atexit@plt+0x2360d0> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #64]! @ 0x40 │ │ │ │ ldr sl, [r3, #-60] @ 0xffffffc4 │ │ │ │ ldr r8, [r3, #-44] @ 0xffffffd4 │ │ │ │ str r1, [r5, #68] @ 0x44 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 2417c0 <__cxa_atexit@plt+0x23614c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -579664,15 +579664,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strdeq r4, [sp, #168] @ 0xa8 │ │ │ │ + strdeq r4, [sp, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 241804 <__cxa_atexit@plt+0x236190> │ │ │ │ @@ -579683,15 +579683,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r4, sp, r8, lsl #21 │ │ │ │ + biceq r4, sp, r0, lsl #21 │ │ │ │ strdeq lr, [r7], -r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 24184c <__cxa_atexit@plt+0x2361d8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -579734,15 +579734,15 @@ │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff38c │ │ │ │ - biceq r4, sp, r4, ror #19 │ │ │ │ + ldrdeq r4, [sp, #156] @ 0x9c │ │ │ │ andeq fp, r3, sp, asr #19 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 241914 <__cxa_atexit@plt+0x2362a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -579784,15 +579784,15 @@ │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff288 │ │ │ │ - biceq r4, sp, ip, lsl r9 │ │ │ │ + biceq r4, sp, r4, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 241a20 <__cxa_atexit@plt+0x2363ac> │ │ │ │ ldr r2, [pc, #120] @ 241a3c <__cxa_atexit@plt+0x2363c8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -579823,16 +579823,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r4, sp, ip, lsl #17 │ │ │ │ - biceq r4, sp, ip, ror r8 │ │ │ │ + biceq r4, sp, r4, lsl #17 │ │ │ │ + biceq r4, sp, r4, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 241a90 <__cxa_atexit@plt+0x23641c> │ │ │ │ @@ -579846,16 +579846,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r4, sp, ip, lsl #16 │ │ │ │ - strdeq r4, [sp, #124] @ 0x7c │ │ │ │ + biceq r4, sp, r4, lsl #16 │ │ │ │ + strdeq r4, [sp, #116] @ 0x74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 241afc <__cxa_atexit@plt+0x236488> │ │ │ │ ldr lr, [pc, #68] @ 241b04 <__cxa_atexit@plt+0x236490> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -579873,15 +579873,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r4, sp, r4, lsr #15 │ │ │ │ + @ instruction: 0x01cd479c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -579917,16 +579917,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r4, sp, r4, lsl r7 │ │ │ │ - biceq r4, sp, r4, lsl #14 │ │ │ │ + biceq r4, sp, ip, lsl #14 │ │ │ │ + strdeq r4, [sp, #108] @ 0x6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 241c08 <__cxa_atexit@plt+0x236594> │ │ │ │ @@ -579940,16 +579940,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01cd4694 │ │ │ │ - biceq r4, sp, r4, lsl #13 │ │ │ │ + biceq r4, sp, ip, lsl #13 │ │ │ │ + biceq r4, sp, ip, ror r6 │ │ │ │ @ instruction: 0x01b77460 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 241d04 <__cxa_atexit@plt+0x236690> │ │ │ │ @@ -580114,16 +580114,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ - strdeq r4, [sp, #56] @ 0x38 │ │ │ │ - biceq r4, sp, r8, ror #8 │ │ │ │ + strdeq r4, [sp, #48] @ 0x30 │ │ │ │ + biceq r4, sp, r0, ror #8 │ │ │ │ @ instruction: 0x01b771ac │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -580167,16 +580167,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - biceq r4, sp, r8, asr #7 │ │ │ │ - biceq r4, sp, r4, asr #6 │ │ │ │ + biceq r4, sp, r0, asr #7 │ │ │ │ + biceq r4, sp, ip, lsr r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ ldr fp, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -580298,16 +580298,16 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffe778 │ │ │ │ - biceq r4, sp, r8, lsr #2 │ │ │ │ - biceq r4, sp, ip, lsl #3 │ │ │ │ + biceq r4, sp, r0, lsr #2 │ │ │ │ + biceq r4, sp, r4, lsl #3 │ │ │ │ @ instruction: 0x01b76ecc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -580348,16 +580348,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffe780 │ │ │ │ @ instruction: 0xffffe8e0 │ │ │ │ - biceq r4, sp, r0, lsl #2 │ │ │ │ - biceq r4, sp, r0, ror r0 │ │ │ │ + strdeq r4, [sp, #8] │ │ │ │ + biceq r4, sp, r8, rrx │ │ │ │ @ instruction: 0x01b7701c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov ip, r5 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -580519,15 +580519,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 242540 <__cxa_atexit@plt+0x236ecc> │ │ │ │ ldr r3, [pc, #68] @ 242558 <__cxa_atexit@plt+0x236ee4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -580559,15 +580559,15 @@ │ │ │ │ beq 2425d4 <__cxa_atexit@plt+0x236f60> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #52] @ 2425e8 <__cxa_atexit@plt+0x236f74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -580585,29 +580585,29 @@ │ │ │ │ beq 24262c <__cxa_atexit@plt+0x236fb8> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 242638 <__cxa_atexit@plt+0x236fc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 242664 <__cxa_atexit@plt+0x236ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 2426e0 <__cxa_atexit@plt+0x23706c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -580632,15 +580632,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrdeq r3, [sp, #184] @ 0xb8 │ │ │ │ + ldrdeq r3, [sp, #176] @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 242724 <__cxa_atexit@plt+0x2370b0> │ │ │ │ @@ -580651,15 +580651,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r3, sp, r8, ror #22 │ │ │ │ + biceq r3, sp, r0, ror #22 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -580787,15 +580787,15 @@ │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r8, [pc, #52] @ 24297c <__cxa_atexit@plt+0x237308> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -580813,15 +580813,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2429b8 <__cxa_atexit@plt+0x237344> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [sp, #128] @ 0x80 │ │ │ │ + biceq r3, sp, r8, asr #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 242a70 <__cxa_atexit@plt+0x2373fc> │ │ │ │ ldr lr, [pc, #160] @ 242a7c <__cxa_atexit@plt+0x237408> │ │ │ │ @@ -580863,15 +580863,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r3, sp, r8, ror r8 │ │ │ │ + biceq r3, sp, r0, ror r8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -580931,15 +580931,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r3, sp, r8, lsr r7 │ │ │ │ + biceq r3, sp, r0, lsr r7 │ │ │ │ @ instruction: 0x01b76828 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -580979,15 +580979,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 242c50 <__cxa_atexit@plt+0x2375dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, sp, r8, lsr r6 │ │ │ │ + biceq r3, sp, r0, lsr r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 242cf4 <__cxa_atexit@plt+0x237680> │ │ │ │ ldr lr, [pc, #140] @ 242d00 <__cxa_atexit@plt+0x23768c> │ │ │ │ @@ -581091,15 +581091,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - strheq r3, [sp, #72] @ 0x48 │ │ │ │ + strheq r3, [sp, #64] @ 0x40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -581246,15 +581246,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ mov fp, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r3, sp, r4, asr #5 │ │ │ │ + strheq r3, [sp, #44] @ 0x2c │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01b76334 │ │ │ │ andeq r3, r0, fp, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ @@ -581413,15 +581413,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 243318 <__cxa_atexit@plt+0x237ca4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, sp, r0, ror pc │ │ │ │ + biceq r2, sp, r8, ror #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2433d0 <__cxa_atexit@plt+0x237d5c> │ │ │ │ ldr lr, [pc, #160] @ 2433dc <__cxa_atexit@plt+0x237d68> │ │ │ │ @@ -581463,15 +581463,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r2, sp, r8, lsl pc │ │ │ │ + biceq r2, sp, r0, lsl pc │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -581531,15 +581531,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq r2, [sp, #216] @ 0xd8 │ │ │ │ + ldrdeq r2, [sp, #208] @ 0xd0 │ │ │ │ @ instruction: 0x01b75ec8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -582060,15 +582060,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 243d34 <__cxa_atexit@plt+0x2386c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, sp, r4, asr r5 │ │ │ │ + biceq r2, sp, ip, asr #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 243dec <__cxa_atexit@plt+0x238778> │ │ │ │ ldr lr, [pc, #160] @ 243df8 <__cxa_atexit@plt+0x238784> │ │ │ │ @@ -582110,15 +582110,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r2, [sp, #76] @ 0x4c │ │ │ │ + strdeq r2, [sp, #68] @ 0x44 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -582178,15 +582178,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq r2, [sp, #60] @ 0x3c │ │ │ │ + strheq r2, [sp, #52] @ 0x34 │ │ │ │ @ instruction: 0x01b754ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -582844,15 +582844,15 @@ │ │ │ │ sub r3, r6, #1 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r0 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #168 @ 0xa8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -583000,15 +583000,15 @@ │ │ │ │ beq 244c04 <__cxa_atexit@plt+0x239590> │ │ │ │ ldr r2, [pc, #72] @ 244c1c <__cxa_atexit@plt+0x2395a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -583040,15 +583040,15 @@ │ │ │ │ beq 244c98 <__cxa_atexit@plt+0x239624> │ │ │ │ ldr r3, [pc, #56] @ 244cac <__cxa_atexit@plt+0x239638> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -583069,29 +583069,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 244d08 <__cxa_atexit@plt+0x239694> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 244d34 <__cxa_atexit@plt+0x2396c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 244dd0 <__cxa_atexit@plt+0x23975c> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -583113,15 +583113,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 244ddc <__cxa_atexit@plt+0x239768> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -583148,15 +583148,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 244e44 <__cxa_atexit@plt+0x2397d0> │ │ │ │ ldr r3, [pc, #44] @ 244e54 <__cxa_atexit@plt+0x2397e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -583172,29 +583172,29 @@ │ │ │ │ beq 244e98 <__cxa_atexit@plt+0x239824> │ │ │ │ ldr r3, [pc, #32] @ 244ea4 <__cxa_atexit@plt+0x239830> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 244ed0 <__cxa_atexit@plt+0x23985c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 244f78 <__cxa_atexit@plt+0x239904> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -583220,15 +583220,15 @@ │ │ │ │ beq 244f70 <__cxa_atexit@plt+0x2398fc> │ │ │ │ ldr r5, [pc, #64] @ 244f84 <__cxa_atexit@plt+0x239910> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -583257,15 +583257,15 @@ │ │ │ │ beq 244ff8 <__cxa_atexit@plt+0x239984> │ │ │ │ ldr r2, [pc, #48] @ 245008 <__cxa_atexit@plt+0x239994> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -583284,29 +583284,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 245064 <__cxa_atexit@plt+0x2399f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 245090 <__cxa_atexit@plt+0x239a1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 24510c <__cxa_atexit@plt+0x239a98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -583331,15 +583331,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq r1, sp, ip, lsr #3 │ │ │ │ + biceq r1, sp, r4, lsr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 245150 <__cxa_atexit@plt+0x239adc> │ │ │ │ @@ -583350,15 +583350,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r1, sp, ip, lsr r1 │ │ │ │ + biceq r1, sp, r4, lsr r1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -583566,15 +583566,15 @@ │ │ │ │ beq 2454dc <__cxa_atexit@plt+0x239e68> │ │ │ │ ldr r2, [pc, #72] @ 2454f4 <__cxa_atexit@plt+0x239e80> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -583606,15 +583606,15 @@ │ │ │ │ beq 245570 <__cxa_atexit@plt+0x239efc> │ │ │ │ ldr r3, [pc, #56] @ 245584 <__cxa_atexit@plt+0x239f10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -583635,29 +583635,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 2455e0 <__cxa_atexit@plt+0x239f6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 24560c <__cxa_atexit@plt+0x239f98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 2456a8 <__cxa_atexit@plt+0x23a034> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -583679,15 +583679,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 2456b4 <__cxa_atexit@plt+0x23a040> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -583714,15 +583714,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 24571c <__cxa_atexit@plt+0x23a0a8> │ │ │ │ ldr r3, [pc, #44] @ 24572c <__cxa_atexit@plt+0x23a0b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -583738,29 +583738,29 @@ │ │ │ │ beq 245770 <__cxa_atexit@plt+0x23a0fc> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 24577c <__cxa_atexit@plt+0x23a108> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2457a8 <__cxa_atexit@plt+0x23a134> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 245824 <__cxa_atexit@plt+0x23a1b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -583785,15 +583785,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01cd0a94 │ │ │ │ + biceq r0, sp, ip, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 245868 <__cxa_atexit@plt+0x23a1f4> │ │ │ │ @@ -583804,15 +583804,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, sp, r4, lsr #20 │ │ │ │ + biceq r0, sp, ip, lsl sl │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -583920,15 +583920,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r9, r3 │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 245a58 <__cxa_atexit@plt+0x23a3e4> │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ @@ -583984,15 +583984,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 245b64 <__cxa_atexit@plt+0x23a4f0> │ │ │ │ ldr r3, [pc, #68] @ 245b7c <__cxa_atexit@plt+0x23a508> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -584024,15 +584024,15 @@ │ │ │ │ beq 245bf8 <__cxa_atexit@plt+0x23a584> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #52] @ 245c0c <__cxa_atexit@plt+0x23a598> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -584050,29 +584050,29 @@ │ │ │ │ beq 245c50 <__cxa_atexit@plt+0x23a5dc> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 245c5c <__cxa_atexit@plt+0x23a5e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 245c88 <__cxa_atexit@plt+0x23a614> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 245d04 <__cxa_atexit@plt+0x23a690> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -584097,15 +584097,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [sp, #84] @ 0x54 │ │ │ │ + biceq r0, sp, ip, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 245d48 <__cxa_atexit@plt+0x23a6d4> │ │ │ │ @@ -584116,15 +584116,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, sp, r4, asr #10 │ │ │ │ + biceq r0, sp, ip, lsr r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -584232,15 +584232,15 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r2, r4} │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 245f38 <__cxa_atexit@plt+0x23a8c4> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov fp, r0 │ │ │ │ bx r1 │ │ │ │ @@ -584330,15 +584330,15 @@ │ │ │ │ ldr r9, [pc, #64] @ 2460d8 <__cxa_atexit@plt+0x23aa64> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str fp, [r5, #-12] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ add fp, sp, #32 │ │ │ │ ldm fp, {r4, r5, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -584471,15 +584471,15 @@ │ │ │ │ beq 246300 <__cxa_atexit@plt+0x23ac8c> │ │ │ │ ldr r2, [pc, #72] @ 246318 <__cxa_atexit@plt+0x23aca4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -584511,15 +584511,15 @@ │ │ │ │ beq 246394 <__cxa_atexit@plt+0x23ad20> │ │ │ │ ldr r3, [pc, #56] @ 2463a8 <__cxa_atexit@plt+0x23ad34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -584540,29 +584540,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 246404 <__cxa_atexit@plt+0x23ad90> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 246430 <__cxa_atexit@plt+0x23adbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 2464cc <__cxa_atexit@plt+0x23ae58> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -584584,15 +584584,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 2464d8 <__cxa_atexit@plt+0x23ae64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -584619,15 +584619,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 246540 <__cxa_atexit@plt+0x23aecc> │ │ │ │ ldr r3, [pc, #44] @ 246550 <__cxa_atexit@plt+0x23aedc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -584643,29 +584643,29 @@ │ │ │ │ beq 246594 <__cxa_atexit@plt+0x23af20> │ │ │ │ ldr r3, [pc, #32] @ 2465a0 <__cxa_atexit@plt+0x23af2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2465cc <__cxa_atexit@plt+0x23af58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 246674 <__cxa_atexit@plt+0x23b000> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -584691,15 +584691,15 @@ │ │ │ │ beq 24666c <__cxa_atexit@plt+0x23aff8> │ │ │ │ ldr r5, [pc, #64] @ 246680 <__cxa_atexit@plt+0x23b00c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -584728,15 +584728,15 @@ │ │ │ │ beq 2466f4 <__cxa_atexit@plt+0x23b080> │ │ │ │ ldr r2, [pc, #48] @ 246704 <__cxa_atexit@plt+0x23b090> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -584755,29 +584755,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 246760 <__cxa_atexit@plt+0x23b0ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 24678c <__cxa_atexit@plt+0x23b118> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 246808 <__cxa_atexit@plt+0x23b194> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -584802,15 +584802,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strheq pc, [ip, #160] @ 0xa0 @ │ │ │ │ + biceq pc, ip, r8, lsr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24684c <__cxa_atexit@plt+0x23b1d8> │ │ │ │ @@ -584821,15 +584821,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq pc, ip, r0, asr #20 │ │ │ │ + biceq pc, ip, r8, lsr sl @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -584948,15 +584948,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str fp, [r5, #-12] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ mov r8, lr │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 246a68 <__cxa_atexit@plt+0x23b3f4> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ mov fp, r9 │ │ │ │ @@ -585045,15 +585045,15 @@ │ │ │ │ beq 246bf8 <__cxa_atexit@plt+0x23b584> │ │ │ │ ldr r2, [pc, #72] @ 246c10 <__cxa_atexit@plt+0x23b59c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -585085,15 +585085,15 @@ │ │ │ │ beq 246c8c <__cxa_atexit@plt+0x23b618> │ │ │ │ ldr r3, [pc, #56] @ 246ca0 <__cxa_atexit@plt+0x23b62c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -585114,29 +585114,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 246cfc <__cxa_atexit@plt+0x23b688> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 246d28 <__cxa_atexit@plt+0x23b6b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 246dc4 <__cxa_atexit@plt+0x23b750> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -585158,15 +585158,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 246dd0 <__cxa_atexit@plt+0x23b75c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -585193,15 +585193,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 246e38 <__cxa_atexit@plt+0x23b7c4> │ │ │ │ ldr r3, [pc, #44] @ 246e48 <__cxa_atexit@plt+0x23b7d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -585217,29 +585217,29 @@ │ │ │ │ beq 246e8c <__cxa_atexit@plt+0x23b818> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 246e98 <__cxa_atexit@plt+0x23b824> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 246ec4 <__cxa_atexit@plt+0x23b850> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 246f40 <__cxa_atexit@plt+0x23b8cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -585264,15 +585264,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq pc, ip, r8, ror r3 @ │ │ │ │ + biceq pc, ip, r0, ror r3 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 246f84 <__cxa_atexit@plt+0x23b910> │ │ │ │ @@ -585283,15 +585283,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq pc, ip, r8, lsl #6 │ │ │ │ + biceq pc, ip, r0, lsl #6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -585403,15 +585403,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r5, [sp, #28] │ │ │ │ ldr r8, [pc, #52] @ 24719c <__cxa_atexit@plt+0x23bb28> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r0 │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -585429,15 +585429,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2471d8 <__cxa_atexit@plt+0x23bb64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq pc, [ip] @ │ │ │ │ + biceq pc, ip, r8, lsr #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 247290 <__cxa_atexit@plt+0x23bc1c> │ │ │ │ ldr lr, [pc, #160] @ 24729c <__cxa_atexit@plt+0x23bc28> │ │ │ │ @@ -585479,15 +585479,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq pc, ip, r8, asr r0 @ │ │ │ │ + biceq pc, ip, r0, asr r0 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -585547,15 +585547,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq lr, ip, r8, lsl pc │ │ │ │ + biceq lr, ip, r0, lsl pc │ │ │ │ @ instruction: 0x01b72008 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -585847,15 +585847,15 @@ │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ ldr r9, [sp, #8] │ │ │ │ ldr sl, [sp, #12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - biceq lr, ip, ip, lsr fp │ │ │ │ + biceq lr, ip, r4, lsr fp │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0x01b708a8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffb54b4 │ │ │ │ @ instruction: 0x01b6f05c │ │ │ │ @ instruction: 0x01b71b48 │ │ │ │ andeq r1, r0, r9, lsl #24 │ │ │ │ @@ -586027,15 +586027,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 247b50 <__cxa_atexit@plt+0x23c4dc> │ │ │ │ ldr r3, [pc, #68] @ 247b68 <__cxa_atexit@plt+0x23c4f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -586067,15 +586067,15 @@ │ │ │ │ beq 247be4 <__cxa_atexit@plt+0x23c570> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #52] @ 247bf8 <__cxa_atexit@plt+0x23c584> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -586093,29 +586093,29 @@ │ │ │ │ beq 247c3c <__cxa_atexit@plt+0x23c5c8> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 247c48 <__cxa_atexit@plt+0x23c5d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 247c74 <__cxa_atexit@plt+0x23c600> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 247cf0 <__cxa_atexit@plt+0x23c67c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -586140,15 +586140,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq lr, ip, r8, asr #11 │ │ │ │ + biceq lr, ip, r0, asr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 247d34 <__cxa_atexit@plt+0x23c6c0> │ │ │ │ @@ -586159,15 +586159,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq lr, ip, r8, asr r5 │ │ │ │ + biceq lr, ip, r0, asr r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r1, r6 │ │ │ │ @@ -586215,15 +586215,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 247e20 <__cxa_atexit@plt+0x23c7ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, ip, r8, ror #8 │ │ │ │ + biceq lr, ip, r0, ror #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 247ed8 <__cxa_atexit@plt+0x23c864> │ │ │ │ ldr lr, [pc, #160] @ 247ee4 <__cxa_atexit@plt+0x23c870> │ │ │ │ @@ -586265,15 +586265,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq lr, ip, r0, lsl r4 │ │ │ │ + biceq lr, ip, r8, lsl #8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -586333,15 +586333,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq lr, [ip, #32] │ │ │ │ + biceq lr, ip, r8, asr #5 │ │ │ │ @ instruction: 0x01b713c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -586381,75 +586381,75 @@ │ │ │ │ ldr r2, [pc, #20] @ 2480b8 <__cxa_atexit@plt+0x23ca44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [ip, #16] │ │ │ │ + biceq lr, ip, r8, asr #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2480ec <__cxa_atexit@plt+0x23ca78> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2480f4 <__cxa_atexit@plt+0x23ca80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01cce194 │ │ │ │ + biceq lr, ip, ip, lsl #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 248128 <__cxa_atexit@plt+0x23cab4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 248130 <__cxa_atexit@plt+0x23cabc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, ip, r8, asr r1 │ │ │ │ + biceq lr, ip, r0, asr r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 248164 <__cxa_atexit@plt+0x23caf0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 24816c <__cxa_atexit@plt+0x23caf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, ip, ip, lsl r1 │ │ │ │ + biceq lr, ip, r4, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2481a0 <__cxa_atexit@plt+0x23cb2c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2481a8 <__cxa_atexit@plt+0x23cb34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, ip, r0, ror #1 │ │ │ │ + ldrdeq lr, [ip, #8] │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #64 @ 0x40 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24822c <__cxa_atexit@plt+0x23cbb8> │ │ │ │ ldr r3, [pc, #108] @ 248234 <__cxa_atexit@plt+0x23cbc0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -586651,15 +586651,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - ldrdeq sp, [ip, #208] @ 0xd0 │ │ │ │ + biceq sp, ip, r8, asr #27 │ │ │ │ andeq pc, r3, pc, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 248528 <__cxa_atexit@plt+0x23ceb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -586701,15 +586701,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - biceq sp, ip, r8, lsl #26 │ │ │ │ + biceq sp, ip, r0, lsl #26 │ │ │ │ andeq pc, r1, ip, asr #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #60] @ 24860c <__cxa_atexit@plt+0x23cf98> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ @@ -586719,15 +586719,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 248610 <__cxa_atexit@plt+0x23cf9c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #44]! @ 0x2c │ │ │ │ ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq pc, r0, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -586736,15 +586736,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #44]! @ 0x2c │ │ │ │ ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ ldr sl, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 2486c4 <__cxa_atexit@plt+0x23d050> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -586769,15 +586769,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strdeq sp, [ip, #180] @ 0xb4 │ │ │ │ + biceq sp, ip, ip, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 248708 <__cxa_atexit@plt+0x23d094> │ │ │ │ @@ -586788,15 +586788,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sp, ip, r4, lsl #23 │ │ │ │ + biceq sp, ip, ip, ror fp │ │ │ │ andeq r6, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 24874c <__cxa_atexit@plt+0x23d0d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -586838,15 +586838,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ - biceq sp, ip, r4, ror #21 │ │ │ │ + ldrdeq sp, [ip, #172] @ 0xac │ │ │ │ andeq r6, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 248814 <__cxa_atexit@plt+0x23d1a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -586888,15 +586888,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff880 │ │ │ │ - biceq sp, ip, ip, lsl sl │ │ │ │ + biceq sp, ip, r4, lsl sl │ │ │ │ andeq r6, r0, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2488dc <__cxa_atexit@plt+0x23d268> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -586938,15 +586938,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - biceq sp, ip, r4, asr r9 │ │ │ │ + biceq sp, ip, ip, asr #18 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -587096,15 +587096,15 @@ │ │ │ │ ldr r5, [sp, #4] │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, #104] @ 248c40 <__cxa_atexit@plt+0x23d5cc> │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, lr │ │ │ │ ldr r9, [pc, #96] @ 248c44 <__cxa_atexit@plt+0x23d5d0> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 2e19d0 <__cxa_atexit@plt+0x2d635c> │ │ │ │ + b 925bc8 <__cxa_atexit@plt+0x91a554> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r9, [sp, #8] │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 248c08 <__cxa_atexit@plt+0x23d594> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ @@ -587239,15 +587239,15 @@ │ │ │ │ mov r5, ip │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [pc, #140] @ 248ea0 <__cxa_atexit@plt+0x23d82c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #136] @ 248ea4 <__cxa_atexit@plt+0x23d830> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r1 │ │ │ │ - b 2e19d0 <__cxa_atexit@plt+0x2d635c> │ │ │ │ + b 925bc8 <__cxa_atexit@plt+0x91a554> │ │ │ │ ldr r7, [pc, #88] @ 248e84 <__cxa_atexit@plt+0x23d810> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r0 │ │ │ │ mov fp, r8 │ │ │ │ @@ -587260,15 +587260,15 @@ │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [sp, #16] │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - biceq sp, ip, r0, lsl #12 │ │ │ │ + strdeq sp, [ip, #88] @ 0x58 │ │ │ │ @ instruction: 0xfffff33c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0x01b709d0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq ip, r2, r0, lsl lr │ │ │ │ andeq sp, r2, r4, lsl #3 │ │ │ │ @ instruction: 0x0002dcb0 │ │ │ │ @@ -587368,15 +587368,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 249024 <__cxa_atexit@plt+0x23d9b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, ip, r4, ror #4 │ │ │ │ + biceq sp, ip, ip, asr r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2490dc <__cxa_atexit@plt+0x23da68> │ │ │ │ ldr lr, [pc, #160] @ 2490e8 <__cxa_atexit@plt+0x23da74> │ │ │ │ @@ -587418,15 +587418,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sp, ip, ip, lsl #4 │ │ │ │ + biceq sp, ip, r4, lsl #4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -587486,15 +587486,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq sp, ip, ip, asr #1 │ │ │ │ + biceq sp, ip, r4, asr #1 │ │ │ │ @ instruction: 0x01b701bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -587788,15 +587788,15 @@ │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldmib sp, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - strdeq ip, [ip, #192] @ 0xc0 │ │ │ │ + biceq ip, ip, r8, ror #25 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0x01b6ea54 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffb3664 │ │ │ │ @ instruction: 0x01b6d20c │ │ │ │ @ instruction: 0x01b6fcf4 │ │ │ │ andeq r1, r0, r9, lsl #24 │ │ │ │ @@ -587930,15 +587930,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2498ec <__cxa_atexit@plt+0x23e278> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ccc99c │ │ │ │ + @ instruction: 0x01ccc994 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2499a4 <__cxa_atexit@plt+0x23e330> │ │ │ │ ldr lr, [pc, #160] @ 2499b0 <__cxa_atexit@plt+0x23e33c> │ │ │ │ @@ -587980,15 +587980,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq ip, ip, r4, asr #18 │ │ │ │ + biceq ip, ip, ip, lsr r9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -588048,15 +588048,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq ip, ip, r4, lsl #16 │ │ │ │ + strdeq ip, [ip, #124] @ 0x7c │ │ │ │ @ instruction: 0x01b6f8f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -588448,15 +588448,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 24a104 <__cxa_atexit@plt+0x23ea90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, ip, r4, lsl #3 │ │ │ │ + biceq ip, ip, ip, ror r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24a1bc <__cxa_atexit@plt+0x23eb48> │ │ │ │ ldr lr, [pc, #160] @ 24a1c8 <__cxa_atexit@plt+0x23eb54> │ │ │ │ @@ -588498,15 +588498,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq ip, ip, ip, lsr #2 │ │ │ │ + biceq ip, ip, r4, lsr #2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -588566,15 +588566,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq fp, ip, ip, ror #31 │ │ │ │ + biceq fp, ip, r4, ror #31 │ │ │ │ ldrsbeq pc, [r6, ip]! @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -589182,15 +589182,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r4, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov sl, lr │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -589246,15 +589246,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - biceq fp, ip, ip, lsl #11 │ │ │ │ + biceq fp, ip, r4, lsl #11 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 24adf8 <__cxa_atexit@plt+0x23f784> │ │ │ │ @@ -589330,15 +589330,15 @@ │ │ │ │ beq 24aeec <__cxa_atexit@plt+0x23f878> │ │ │ │ ldr r2, [pc, #72] @ 24af04 <__cxa_atexit@plt+0x23f890> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -589370,15 +589370,15 @@ │ │ │ │ beq 24af80 <__cxa_atexit@plt+0x23f90c> │ │ │ │ ldr r3, [pc, #56] @ 24af94 <__cxa_atexit@plt+0x23f920> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -589399,29 +589399,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 24aff0 <__cxa_atexit@plt+0x23f97c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 24b01c <__cxa_atexit@plt+0x23f9a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 24b0b8 <__cxa_atexit@plt+0x23fa44> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #20] │ │ │ │ @@ -589443,15 +589443,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 24b0c4 <__cxa_atexit@plt+0x23fa50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -589478,15 +589478,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 24b12c <__cxa_atexit@plt+0x23fab8> │ │ │ │ ldr r3, [pc, #44] @ 24b13c <__cxa_atexit@plt+0x23fac8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -589502,29 +589502,29 @@ │ │ │ │ beq 24b180 <__cxa_atexit@plt+0x23fb0c> │ │ │ │ ldr r3, [pc, #32] @ 24b18c <__cxa_atexit@plt+0x23fb18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 24b1b8 <__cxa_atexit@plt+0x23fb44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 24b260 <__cxa_atexit@plt+0x23fbec> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -589550,15 +589550,15 @@ │ │ │ │ beq 24b258 <__cxa_atexit@plt+0x23fbe4> │ │ │ │ ldr r5, [pc, #64] @ 24b26c <__cxa_atexit@plt+0x23fbf8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -589587,15 +589587,15 @@ │ │ │ │ beq 24b2e0 <__cxa_atexit@plt+0x23fc6c> │ │ │ │ ldr r2, [pc, #48] @ 24b2f0 <__cxa_atexit@plt+0x23fc7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -589614,29 +589614,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 24b34c <__cxa_atexit@plt+0x23fcd8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 24b378 <__cxa_atexit@plt+0x23fd04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 24b3f4 <__cxa_atexit@plt+0x23fd80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -589661,15 +589661,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq sl, ip, r4, asr #29 │ │ │ │ + strheq sl, [ip, #236] @ 0xec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24b438 <__cxa_atexit@plt+0x23fdc4> │ │ │ │ @@ -589680,15 +589680,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sl, ip, r4, asr lr │ │ │ │ + biceq sl, ip, ip, asr #28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -589776,15 +589776,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r3, r4} │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ ldr r8, [pc, #48] @ 24b5f0 <__cxa_atexit@plt+0x23ff7c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 24b5d8 <__cxa_atexit@plt+0x23ff64> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ @@ -589827,15 +589827,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - biceq sl, ip, ip, asr #24 │ │ │ │ + biceq sl, ip, r4, asr #24 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 24b6d0 <__cxa_atexit@plt+0x24005c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -589879,15 +589879,15 @@ │ │ │ │ beq 24b780 <__cxa_atexit@plt+0x24010c> │ │ │ │ ldr r2, [pc, #72] @ 24b798 <__cxa_atexit@plt+0x240124> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -589919,15 +589919,15 @@ │ │ │ │ beq 24b814 <__cxa_atexit@plt+0x2401a0> │ │ │ │ ldr r3, [pc, #56] @ 24b828 <__cxa_atexit@plt+0x2401b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -589948,29 +589948,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 24b884 <__cxa_atexit@plt+0x240210> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 24b8b0 <__cxa_atexit@plt+0x24023c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 24b94c <__cxa_atexit@plt+0x2402d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -589992,15 +589992,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 24b958 <__cxa_atexit@plt+0x2402e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -590027,15 +590027,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 24b9c0 <__cxa_atexit@plt+0x24034c> │ │ │ │ ldr r3, [pc, #44] @ 24b9d0 <__cxa_atexit@plt+0x24035c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -590051,29 +590051,29 @@ │ │ │ │ beq 24ba14 <__cxa_atexit@plt+0x2403a0> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 24ba20 <__cxa_atexit@plt+0x2403ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 24ba4c <__cxa_atexit@plt+0x2403d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 24bac8 <__cxa_atexit@plt+0x240454> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -590098,15 +590098,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strdeq sl, [ip, #112] @ 0x70 │ │ │ │ + biceq sl, ip, r8, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24bb0c <__cxa_atexit@plt+0x240498> │ │ │ │ @@ -590117,15 +590117,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sl, ip, r0, lsl #15 │ │ │ │ + biceq sl, ip, r8, ror r7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -590210,15 +590210,15 @@ │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r8, lr │ │ │ │ mov sl, r1 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 24bca0 <__cxa_atexit@plt+0x24062c> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ mov r4, lr │ │ │ │ bx r0 │ │ │ │ @@ -590233,18 +590233,18 @@ │ │ │ │ bhi 24bcec <__cxa_atexit@plt+0x240678> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 24bcf4 <__cxa_atexit@plt+0x240680> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01cca594 │ │ │ │ + biceq sl, ip, ip, lsl #11 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -590326,15 +590326,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -590467,15 +590467,15 @@ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #16] @ 24c094 <__cxa_atexit@plt+0x240a20> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ @ instruction: 0x01b6d638 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24c0c8 <__cxa_atexit@plt+0x240a54> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -590483,15 +590483,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 24c0d0 <__cxa_atexit@plt+0x240a5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq sl, [ip, #24] │ │ │ │ + strheq sl, [ip, #16] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24c188 <__cxa_atexit@plt+0x240b14> │ │ │ │ ldr lr, [pc, #160] @ 24c194 <__cxa_atexit@plt+0x240b20> │ │ │ │ @@ -590533,15 +590533,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sl, ip, r0, ror #2 │ │ │ │ + biceq sl, ip, r8, asr r1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -590601,15 +590601,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq sl, ip, r0, lsr #32 │ │ │ │ + biceq sl, ip, r8, lsl r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -590648,15 +590648,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 24c364 <__cxa_atexit@plt+0x240cf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r9, ip, r4, lsr #30 │ │ │ │ + biceq r9, ip, ip, lsl pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24c41c <__cxa_atexit@plt+0x240da8> │ │ │ │ ldr lr, [pc, #160] @ 24c428 <__cxa_atexit@plt+0x240db4> │ │ │ │ @@ -590698,15 +590698,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r9, ip, ip, asr #29 │ │ │ │ + biceq r9, ip, r4, asr #29 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -590766,15 +590766,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r9, ip, ip, lsl #27 │ │ │ │ + biceq r9, ip, r4, lsl #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -591000,15 +591000,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 24c8e4 <__cxa_atexit@plt+0x241270> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r9, ip, r4, lsr #19 │ │ │ │ + @ instruction: 0x01cc999c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24c99c <__cxa_atexit@plt+0x241328> │ │ │ │ ldr lr, [pc, #160] @ 24c9a8 <__cxa_atexit@plt+0x241334> │ │ │ │ @@ -591050,15 +591050,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r9, ip, ip, asr #18 │ │ │ │ + biceq r9, ip, r4, asr #18 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -591118,15 +591118,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r9, ip, ip, lsl #16 │ │ │ │ + biceq r9, ip, r4, lsl #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -591165,15 +591165,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 24cb78 <__cxa_atexit@plt+0x241504> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r9, ip, r0, lsl r7 │ │ │ │ + biceq r9, ip, r8, lsl #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24cc30 <__cxa_atexit@plt+0x2415bc> │ │ │ │ ldr lr, [pc, #160] @ 24cc3c <__cxa_atexit@plt+0x2415c8> │ │ │ │ @@ -591215,15 +591215,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r9, [ip, #104] @ 0x68 │ │ │ │ + strheq r9, [ip, #96] @ 0x60 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -591283,15 +591283,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r9, ip, r8, ror r5 │ │ │ │ + biceq r9, ip, r0, ror r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -591557,15 +591557,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 24d198 <__cxa_atexit@plt+0x241b24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [ip] │ │ │ │ + biceq r9, ip, r8, ror #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24d250 <__cxa_atexit@plt+0x241bdc> │ │ │ │ ldr lr, [pc, #160] @ 24d25c <__cxa_atexit@plt+0x241be8> │ │ │ │ @@ -591607,15 +591607,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01cc9098 │ │ │ │ + @ instruction: 0x01cc9090 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -591675,15 +591675,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r8, ip, r8, asr pc │ │ │ │ + biceq r8, ip, r0, asr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -591722,15 +591722,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 24d42c <__cxa_atexit@plt+0x241db8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, ip, ip, asr lr │ │ │ │ + biceq r8, ip, r4, asr lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24d4e4 <__cxa_atexit@plt+0x241e70> │ │ │ │ ldr lr, [pc, #160] @ 24d4f0 <__cxa_atexit@plt+0x241e7c> │ │ │ │ @@ -591772,15 +591772,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r8, ip, r4, lsl #28 │ │ │ │ + strdeq r8, [ip, #220] @ 0xdc │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -591840,15 +591840,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r8, ip, r4, asr #25 │ │ │ │ + strheq r8, [ip, #204] @ 0xcc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -592049,15 +592049,15 @@ │ │ │ │ str fp, [r6, #44] @ 0x2c │ │ │ │ str r6, [r6, #48] @ 0x30 │ │ │ │ sub sl, r2, #9 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r6, r2 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ add r0, r5, #32 │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ cmp r0, r2 │ │ │ │ bcc 24da40 <__cxa_atexit@plt+0x2423cc> │ │ │ │ ldr r3, [pc, #312] @ 24daa4 <__cxa_atexit@plt+0x242430> │ │ │ │ @@ -592106,15 +592106,15 @@ │ │ │ │ add lr, r6, #36 @ 0x24 │ │ │ │ stm lr, {r3, sl, ip} │ │ │ │ str r6, [r6, #48] @ 0x30 │ │ │ │ sub sl, r2, #9 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #148] @ 24dac0 <__cxa_atexit@plt+0x24244c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #76] @ 24da94 <__cxa_atexit@plt+0x242420> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #92 @ 0x5c │ │ │ │ @@ -592138,43 +592138,43 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6bc2c │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ @ instruction: 0x01b6bc0c │ │ │ │ andeq r5, r0, r4, asr #1 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - biceq r8, ip, ip, asr sl │ │ │ │ - strheq r8, [ip, #152] @ 0x98 │ │ │ │ - biceq r8, ip, r0, lsr r9 │ │ │ │ - biceq r8, ip, r0, lsr sl │ │ │ │ + biceq r8, ip, r4, asr sl │ │ │ │ + strheq r8, [ip, #144] @ 0x90 │ │ │ │ + biceq r8, ip, r8, lsr #18 │ │ │ │ + biceq r8, ip, r8, lsr #20 │ │ │ │ ldrdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01b6a164 │ │ │ │ andeq r5, r0, r0, asr #3 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r6, r0, ip, asr r1 │ │ │ │ @ instruction: 0x01b6a304 │ │ │ │ + biceq r8, ip, r0, asr #22 │ │ │ │ biceq r8, ip, r8, asr #22 │ │ │ │ - biceq r8, ip, r0, asr fp │ │ │ │ - @ instruction: 0x01cc8a98 │ │ │ │ - biceq r8, ip, r0, lsl sl │ │ │ │ + @ instruction: 0x01cc8a90 │ │ │ │ + biceq r8, ip, r8, lsl #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24db14 <__cxa_atexit@plt+0x2424a0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 24db1c <__cxa_atexit@plt+0x2424a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, ip, ip, ror #14 │ │ │ │ + biceq r8, ip, r4, ror #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24dbd4 <__cxa_atexit@plt+0x242560> │ │ │ │ ldr lr, [pc, #160] @ 24dbe0 <__cxa_atexit@plt+0x24256c> │ │ │ │ @@ -592216,15 +592216,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r8, ip, r4, lsl r7 │ │ │ │ + biceq r8, ip, ip, lsl #14 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -592284,15 +592284,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq r8, [ip, #84] @ 0x54 │ │ │ │ + biceq r8, ip, ip, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -592331,15 +592331,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 24ddb0 <__cxa_atexit@plt+0x24273c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [ip, #72] @ 0x48 │ │ │ │ + ldrdeq r8, [ip, #64] @ 0x40 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24de68 <__cxa_atexit@plt+0x2427f4> │ │ │ │ ldr lr, [pc, #160] @ 24de74 <__cxa_atexit@plt+0x242800> │ │ │ │ @@ -592381,15 +592381,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r8, ip, r0, lsl #9 │ │ │ │ + biceq r8, ip, r8, ror r4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -592449,15 +592449,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r8, ip, r0, asr #6 │ │ │ │ + biceq r8, ip, r8, lsr r3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -592646,15 +592646,15 @@ │ │ │ │ str r6, [r6, #48] @ 0x30 │ │ │ │ sub sl, r2, #9 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, ip │ │ │ │ ldr r9, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ str sl, [r5, #28] │ │ │ │ str lr, [r5, #32] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ cmp r0, r2 │ │ │ │ bcc 24e398 <__cxa_atexit@plt+0x242d24> │ │ │ │ ldr r0, [pc, #304] @ 24e3f0 <__cxa_atexit@plt+0x242d7c> │ │ │ │ @@ -592703,15 +592703,15 @@ │ │ │ │ add r1, r6, #36 @ 0x24 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r6, [r6, #48] @ 0x30 │ │ │ │ sub sl, r2, #9 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #140] @ 24e40c <__cxa_atexit@plt+0x242d98> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #64] @ 24e3e0 <__cxa_atexit@plt+0x242d6c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -592733,28 +592733,28 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6b2d4 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0x01b6b2b4 │ │ │ │ andeq r4, r0, r0, ror r7 │ │ │ │ andeq r4, r0, ip, lsr #27 │ │ │ │ - biceq r8, ip, ip, lsl #2 │ │ │ │ - biceq r8, ip, r4, rrx │ │ │ │ - ldrdeq r7, [ip, #252] @ 0xfc │ │ │ │ - ldrdeq r8, [ip, #12] │ │ │ │ + biceq r8, ip, r4, lsl #2 │ │ │ │ + biceq r8, ip, ip, asr r0 │ │ │ │ + ldrdeq r7, [ip, #244] @ 0xf4 │ │ │ │ + ldrdeq r8, [ip, #4] │ │ │ │ andeq r5, r0, ip, ror r6 │ │ │ │ @ instruction: 0x01b69810 │ │ │ │ andeq r4, r0, r0, ror #16 │ │ │ │ muleq r0, ip, lr │ │ │ │ andeq r5, r0, r0, lsl #16 │ │ │ │ @ instruction: 0x01b699a8 │ │ │ │ + biceq r8, ip, r4, ror #3 │ │ │ │ biceq r8, ip, ip, ror #3 │ │ │ │ - strdeq r8, [ip, #20] │ │ │ │ - biceq r8, ip, ip, lsr r1 │ │ │ │ - strheq r8, [ip, #4] │ │ │ │ + biceq r8, ip, r4, lsr r1 │ │ │ │ + biceq r8, ip, ip, lsr #1 │ │ │ │ @ instruction: 0x01b6af8c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -592851,18 +592851,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - biceq r7, ip, r4, asr #26 │ │ │ │ - biceq r7, ip, r4, ror #25 │ │ │ │ - biceq r7, ip, r8, lsr #26 │ │ │ │ - biceq r8, ip, r8 │ │ │ │ + biceq r7, ip, ip, lsr sp │ │ │ │ + ldrdeq r7, [ip, #204] @ 0xcc │ │ │ │ + biceq r7, ip, r0, lsr #26 │ │ │ │ + biceq r8, ip, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 24e638 <__cxa_atexit@plt+0x242fc4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -592886,17 +592886,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, ip, r8, asr #24 │ │ │ │ - biceq r7, ip, r0, lsl #25 │ │ │ │ - biceq r7, ip, r0, ror #30 │ │ │ │ + biceq r7, ip, r0, asr #24 │ │ │ │ + biceq r7, ip, r8, ror ip │ │ │ │ + biceq r7, ip, r8, asr pc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 251528 <__cxa_atexit@plt+0x245eb4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24e6f8 <__cxa_atexit@plt+0x243084> │ │ │ │ @@ -592933,17 +592933,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrdeq r7, [ip, #188] @ 0xbc │ │ │ │ - strheq r7, [ip, #180] @ 0xb4 │ │ │ │ - biceq r7, ip, r4, lsr #23 │ │ │ │ + ldrdeq r7, [ip, #180] @ 0xb4 │ │ │ │ + biceq r7, ip, ip, lsr #23 │ │ │ │ + @ instruction: 0x01cc7b9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24e76c <__cxa_atexit@plt+0x2430f8> │ │ │ │ @@ -592957,16 +592957,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, ip, r0, lsr fp │ │ │ │ - biceq r7, ip, r0, lsr #22 │ │ │ │ + biceq r7, ip, r8, lsr #22 │ │ │ │ + biceq r7, ip, r8, lsl fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 24e7e0 <__cxa_atexit@plt+0x24316c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -592990,32 +592990,32 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, ip, r4, asr #21 │ │ │ │ strheq r7, [ip, #172] @ 0xac │ │ │ │ - biceq r7, ip, r4, lsr #22 │ │ │ │ + strheq r7, [ip, #164] @ 0xa4 │ │ │ │ + biceq r7, ip, ip, lsl fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24e838 <__cxa_atexit@plt+0x2431c4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 24e840 <__cxa_atexit@plt+0x2431cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, ip, r8, asr #20 │ │ │ │ + biceq r7, ip, r0, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 24e910 <__cxa_atexit@plt+0x24329c> │ │ │ │ ldr lr, [pc, #204] @ 24e930 <__cxa_atexit@plt+0x2432bc> │ │ │ │ @@ -593068,19 +593068,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - biceq r7, ip, r0, lsl #20 │ │ │ │ + strdeq r7, [ip, #152] @ 0x98 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - biceq r7, ip, ip, asr #22 │ │ │ │ + biceq r7, ip, r4, asr #22 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - biceq r7, ip, ip, ror fp │ │ │ │ + biceq r7, ip, r4, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -593111,17 +593111,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - biceq r7, ip, r8, lsl #21 │ │ │ │ + biceq r7, ip, r0, lsl #21 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - biceq r7, ip, ip, lsr #21 │ │ │ │ + biceq r7, ip, r4, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 24ea4c <__cxa_atexit@plt+0x2433d8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -593145,32 +593145,32 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, ip, r8, asr r8 │ │ │ │ biceq r7, ip, r0, asr r8 │ │ │ │ - strheq r7, [ip, #136] @ 0x88 │ │ │ │ + biceq r7, ip, r8, asr #16 │ │ │ │ + strheq r7, [ip, #128] @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24eaa4 <__cxa_atexit@plt+0x243430> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 24eaac <__cxa_atexit@plt+0x243438> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [ip, #124] @ 0x7c │ │ │ │ + ldrdeq r7, [ip, #116] @ 0x74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 24eb7c <__cxa_atexit@plt+0x243508> │ │ │ │ ldr lr, [pc, #204] @ 24eb9c <__cxa_atexit@plt+0x243528> │ │ │ │ @@ -593223,19 +593223,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x01cc7794 │ │ │ │ + biceq r7, ip, ip, lsl #15 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - biceq r7, ip, r0, ror #17 │ │ │ │ + ldrdeq r7, [ip, #136] @ 0x88 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - biceq r7, ip, r0, lsl r9 │ │ │ │ + biceq r7, ip, r8, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -593266,17 +593266,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - biceq r7, ip, ip, lsl r8 │ │ │ │ + biceq r7, ip, r4, lsl r8 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - biceq r7, ip, r0, asr #16 │ │ │ │ + biceq r7, ip, r8, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 24ecb8 <__cxa_atexit@plt+0x243644> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -593300,32 +593300,32 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, ip, ip, ror #11 │ │ │ │ biceq r7, ip, r4, ror #11 │ │ │ │ - biceq r7, ip, ip, asr #12 │ │ │ │ + ldrdeq r7, [ip, #92] @ 0x5c │ │ │ │ + biceq r7, ip, r4, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24ed10 <__cxa_atexit@plt+0x24369c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 24ed18 <__cxa_atexit@plt+0x2436a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, ip, r0, ror r5 │ │ │ │ + biceq r7, ip, r8, ror #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 24ede8 <__cxa_atexit@plt+0x243774> │ │ │ │ ldr lr, [pc, #204] @ 24ee08 <__cxa_atexit@plt+0x243794> │ │ │ │ @@ -593378,19 +593378,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - biceq r7, ip, r8, lsr #10 │ │ │ │ + biceq r7, ip, r0, lsr #10 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - biceq r7, ip, r4, ror r6 │ │ │ │ + biceq r7, ip, ip, ror #12 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - biceq r7, ip, r4, lsr #13 │ │ │ │ + @ instruction: 0x01cc769c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -593421,17 +593421,17 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - strheq r7, [ip, #80] @ 0x50 │ │ │ │ + biceq r7, ip, r8, lsr #11 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - ldrdeq r7, [ip, #84] @ 0x54 │ │ │ │ + biceq r7, ip, ip, asr #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24ef28 <__cxa_atexit@plt+0x2438b4> │ │ │ │ ldr lr, [pc, #80] @ 24ef30 <__cxa_atexit@plt+0x2438bc> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -593452,15 +593452,15 @@ │ │ │ │ b 24ef40 <__cxa_atexit@plt+0x2438cc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r7, ip, ip, ror r3 │ │ │ │ + biceq r7, ip, r4, ror r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 24ef88 <__cxa_atexit@plt+0x243914> │ │ │ │ ldr r2, [pc, #180] @ 24f008 <__cxa_atexit@plt+0x243994> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -593508,16 +593508,16 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ - biceq r7, ip, ip, asr r4 │ │ │ │ - biceq r7, ip, r8, lsr r4 │ │ │ │ + biceq r7, ip, r4, asr r4 │ │ │ │ + biceq r7, ip, r0, lsr r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #28] @ 24f054 <__cxa_atexit@plt+0x2439e0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -593592,21 +593592,21 @@ │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 24f154 <__cxa_atexit@plt+0x243ae0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ + ldrdeq r7, [ip, #36] @ 0x24 │ │ │ │ ldrdeq r7, [ip, #44] @ 0x2c │ │ │ │ - biceq r7, ip, r4, ror #5 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - biceq r7, ip, r0, lsr r2 │ │ │ │ - biceq r7, ip, r8, lsr r4 │ │ │ │ + biceq r7, ip, r8, lsr #4 │ │ │ │ + biceq r7, ip, r0, lsr r4 │ │ │ │ + biceq r7, ip, ip, lsr #6 │ │ │ │ biceq r7, ip, r4, lsr r3 │ │ │ │ - biceq r7, ip, ip, lsr r3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -593659,17 +593659,17 @@ │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r9, sl │ │ │ │ ldr sl, [sp, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4c0 │ │ │ │ - @ instruction: 0x01cc709c │ │ │ │ - biceq r7, ip, r8, lsl #2 │ │ │ │ - biceq r7, ip, r8, lsr #4 │ │ │ │ + @ instruction: 0x01cc7094 │ │ │ │ + biceq r7, ip, r0, lsl #2 │ │ │ │ + biceq r7, ip, r0, lsr #4 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24f2b0 <__cxa_atexit@plt+0x243c3c> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -593677,15 +593677,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 24f2b8 <__cxa_atexit@plt+0x243c44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [ip, #240] @ 0xf0 │ │ │ │ + biceq r6, ip, r8, asr #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24f374 <__cxa_atexit@plt+0x243d00> │ │ │ │ ldr lr, [pc, #164] @ 24f380 <__cxa_atexit@plt+0x243d0c> │ │ │ │ @@ -593728,15 +593728,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - biceq r6, ip, r8, ror pc │ │ │ │ + biceq r6, ip, r0, ror pc │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -593828,18 +593828,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - biceq r6, ip, r4, lsl #28 │ │ │ │ - biceq r6, ip, ip, asr #28 │ │ │ │ - biceq r6, ip, r4, asr #27 │ │ │ │ - biceq r6, ip, r8, lsr #27 │ │ │ │ + strdeq r6, [ip, #220] @ 0xdc │ │ │ │ + biceq r6, ip, r4, asr #28 │ │ │ │ + strheq r6, [ip, #220] @ 0xdc │ │ │ │ + biceq r6, ip, r0, lsr #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -593951,17 +593951,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff040 │ │ │ │ - biceq r6, ip, r8, lsl ip │ │ │ │ - biceq r6, ip, r4, lsl #25 │ │ │ │ - biceq r6, ip, r0, lsr #27 │ │ │ │ + biceq r6, ip, r0, lsl ip │ │ │ │ + biceq r6, ip, ip, ror ip │ │ │ │ + @ instruction: 0x01cc6d98 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ mov fp, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -594044,17 +594044,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldmib sp, {r8, fp} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffeed8 │ │ │ │ - strheq r6, [ip, #172] @ 0xac │ │ │ │ - biceq r6, ip, r8, lsr #22 │ │ │ │ - biceq r6, ip, r8, asr #24 │ │ │ │ + strheq r6, [ip, #164] @ 0xa4 │ │ │ │ + biceq r6, ip, r0, lsr #22 │ │ │ │ + biceq r6, ip, r0, asr #24 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 24f710 <__cxa_atexit@plt+0x24409c> │ │ │ │ @@ -594184,15 +594184,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - biceq r6, ip, r0, lsr #20 │ │ │ │ + biceq r6, ip, r8, lsl sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24fb30 <__cxa_atexit@plt+0x2444bc> │ │ │ │ @@ -594223,15 +594223,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - biceq r6, ip, r4, ror #18 │ │ │ │ + biceq r6, ip, ip, asr r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #16]! │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldmdb r5, {r3, r8} │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ @@ -594246,15 +594246,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 24fb9c <__cxa_atexit@plt+0x244528> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r6, ip, ip, ror #13 │ │ │ │ + biceq r6, ip, r4, ror #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24fc58 <__cxa_atexit@plt+0x2445e4> │ │ │ │ ldr lr, [pc, #164] @ 24fc64 <__cxa_atexit@plt+0x2445f0> │ │ │ │ @@ -594297,15 +594297,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01cc6694 │ │ │ │ + biceq r6, ip, ip, lsl #13 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -594397,18 +594397,18 @@ │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - biceq r6, ip, r0, lsr #10 │ │ │ │ - biceq r6, ip, r8, ror #10 │ │ │ │ - biceq r6, ip, r0, ror #9 │ │ │ │ - biceq r6, ip, r4, asr #9 │ │ │ │ + biceq r6, ip, r8, lsl r5 │ │ │ │ + biceq r6, ip, r0, ror #10 │ │ │ │ + ldrdeq r6, [ip, #72] @ 0x48 │ │ │ │ + strheq r6, [ip, #76] @ 0x4c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -594520,17 +594520,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe75c │ │ │ │ - biceq r6, ip, r4, lsr r3 │ │ │ │ - biceq r6, ip, r0, lsr #7 │ │ │ │ - strheq r6, [ip, #76] @ 0x4c │ │ │ │ + biceq r6, ip, ip, lsr #6 │ │ │ │ + @ instruction: 0x01cc6398 │ │ │ │ + strheq r6, [ip, #68] @ 0x44 │ │ │ │ @ instruction: 0xffffef44 │ │ │ │ mov fp, r7 │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -594613,17 +594613,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldmib sp, {r8, fp} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffe5f4 │ │ │ │ - ldrdeq r6, [ip, #24] │ │ │ │ - biceq r6, ip, r4, asr #4 │ │ │ │ - biceq r6, ip, r4, ror #6 │ │ │ │ + ldrdeq r6, [ip, #16] │ │ │ │ + biceq r6, ip, ip, lsr r2 │ │ │ │ + biceq r6, ip, ip, asr r3 │ │ │ │ @ instruction: 0xffffedec │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 24fff4 <__cxa_atexit@plt+0x244980> │ │ │ │ @@ -594662,15 +594662,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - biceq r6, ip, r0, asr #1 │ │ │ │ + strheq r6, [ip, #8] │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 25025c <__cxa_atexit@plt+0x244be8> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -594714,15 +594714,15 @@ │ │ │ │ beq 25030c <__cxa_atexit@plt+0x244c98> │ │ │ │ ldr r2, [pc, #72] @ 250324 <__cxa_atexit@plt+0x244cb0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -594754,15 +594754,15 @@ │ │ │ │ beq 2503a0 <__cxa_atexit@plt+0x244d2c> │ │ │ │ ldr r3, [pc, #56] @ 2503b4 <__cxa_atexit@plt+0x244d40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -594783,29 +594783,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 250410 <__cxa_atexit@plt+0x244d9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 25043c <__cxa_atexit@plt+0x244dc8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 2504d8 <__cxa_atexit@plt+0x244e64> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -594827,15 +594827,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 2504e4 <__cxa_atexit@plt+0x244e70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -594862,15 +594862,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 25054c <__cxa_atexit@plt+0x244ed8> │ │ │ │ ldr r3, [pc, #44] @ 25055c <__cxa_atexit@plt+0x244ee8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -594886,29 +594886,29 @@ │ │ │ │ beq 2505a0 <__cxa_atexit@plt+0x244f2c> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 2505ac <__cxa_atexit@plt+0x244f38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 2505d8 <__cxa_atexit@plt+0x244f64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 250654 <__cxa_atexit@plt+0x244fe0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -594933,15 +594933,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq r5, ip, r4, ror #24 │ │ │ │ + biceq r5, ip, ip, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 250698 <__cxa_atexit@plt+0x245024> │ │ │ │ @@ -594952,15 +594952,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r5, [ip, #180] @ 0xb4 │ │ │ │ + biceq r5, ip, ip, ror #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -595066,15 +595066,15 @@ │ │ │ │ beq 25088c <__cxa_atexit@plt+0x245218> │ │ │ │ ldr r2, [pc, #72] @ 2508a4 <__cxa_atexit@plt+0x245230> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -595106,15 +595106,15 @@ │ │ │ │ beq 250920 <__cxa_atexit@plt+0x2452ac> │ │ │ │ ldr r3, [pc, #56] @ 250934 <__cxa_atexit@plt+0x2452c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -595135,29 +595135,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 250990 <__cxa_atexit@plt+0x24531c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 2509bc <__cxa_atexit@plt+0x245348> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 250a58 <__cxa_atexit@plt+0x2453e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #24] │ │ │ │ @@ -595179,15 +595179,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 250a64 <__cxa_atexit@plt+0x2453f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -595214,15 +595214,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 250acc <__cxa_atexit@plt+0x245458> │ │ │ │ ldr r3, [pc, #44] @ 250adc <__cxa_atexit@plt+0x245468> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -595238,29 +595238,29 @@ │ │ │ │ beq 250b20 <__cxa_atexit@plt+0x2454ac> │ │ │ │ ldr r3, [pc, #32] @ 250b2c <__cxa_atexit@plt+0x2454b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 250b58 <__cxa_atexit@plt+0x2454e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #96] @ 250bd0 <__cxa_atexit@plt+0x24555c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -595359,15 +595359,15 @@ │ │ │ │ stmdb r5, {r1, r4} │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, #52] @ 250d2c <__cxa_atexit@plt+0x2456b8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -595426,15 +595426,15 @@ │ │ │ │ beq 250e2c <__cxa_atexit@plt+0x2457b8> │ │ │ │ ldr r2, [pc, #72] @ 250e44 <__cxa_atexit@plt+0x2457d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -595466,15 +595466,15 @@ │ │ │ │ beq 250ec0 <__cxa_atexit@plt+0x24584c> │ │ │ │ ldr r3, [pc, #56] @ 250ed4 <__cxa_atexit@plt+0x245860> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -595495,29 +595495,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 250f30 <__cxa_atexit@plt+0x2458bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 250f5c <__cxa_atexit@plt+0x2458e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -595559,15 +595559,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - biceq r5, ip, r8, lsr #9 │ │ │ │ + biceq r5, ip, r0, lsr #9 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, #52] @ 251074 <__cxa_atexit@plt+0x245a00> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -595639,15 +595639,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -595720,15 +595720,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - biceq r5, ip, r0, lsr r2 │ │ │ │ + biceq r5, ip, r8, lsr #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 251330 <__cxa_atexit@plt+0x245cbc> │ │ │ │ @@ -595759,15 +595759,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - biceq r5, ip, r4, ror r1 │ │ │ │ + biceq r5, ip, ip, ror #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #16]! │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldmdb r5, {r3, r8} │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ @@ -595827,15 +595827,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - biceq r5, ip, r4, lsl #1 │ │ │ │ + biceq r5, ip, ip, ror r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2514dc <__cxa_atexit@plt+0x245e68> │ │ │ │ @@ -595866,15 +595866,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - biceq r4, ip, r8, asr #31 │ │ │ │ + biceq r4, ip, r0, asr #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #16]! │ │ │ │ ldr sl, [r5, #-12] │ │ │ │ ldmdb r5, {r3, r8} │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ @@ -595978,30 +595978,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, ip, r0, ror #23 │ │ │ │ + ldrdeq r4, [ip, #184] @ 0xb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2516e0 <__cxa_atexit@plt+0x24606c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2516e8 <__cxa_atexit@plt+0x246074> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, ip, r0, lsr #23 │ │ │ │ + @ instruction: 0x01cc4b98 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2517a0 <__cxa_atexit@plt+0x24612c> │ │ │ │ ldr lr, [pc, #160] @ 2517ac <__cxa_atexit@plt+0x246138> │ │ │ │ @@ -596043,15 +596043,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r4, ip, r8, asr #22 │ │ │ │ + biceq r4, ip, r0, asr #22 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -596111,15 +596111,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r4, ip, r8, lsl #20 │ │ │ │ + biceq r4, ip, r0, lsl #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -596158,15 +596158,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25197c <__cxa_atexit@plt+0x246308> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, ip, ip, lsl #18 │ │ │ │ + biceq r4, ip, r4, lsl #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 251a34 <__cxa_atexit@plt+0x2463c0> │ │ │ │ ldr lr, [pc, #160] @ 251a40 <__cxa_atexit@plt+0x2463cc> │ │ │ │ @@ -596208,15 +596208,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r4, [ip, #132] @ 0x84 │ │ │ │ + biceq r4, ip, ip, lsr #17 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -596276,15 +596276,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r4, ip, r4, ror r7 │ │ │ │ + biceq r4, ip, ip, ror #14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -596326,15 +596326,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, ip, r0, ror r6 │ │ │ │ + biceq r4, ip, r8, ror #12 │ │ │ │ @ instruction: 0x01b6779c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 251d2c <__cxa_atexit@plt+0x2466b8> │ │ │ │ @@ -596610,30 +596610,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, ip, r0, lsl #4 │ │ │ │ + strdeq r4, [ip, #24] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2520c0 <__cxa_atexit@plt+0x246a4c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2520c8 <__cxa_atexit@plt+0x246a54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, ip, r0, asr #3 │ │ │ │ + strheq r4, [ip, #24] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 252180 <__cxa_atexit@plt+0x246b0c> │ │ │ │ ldr lr, [pc, #160] @ 25218c <__cxa_atexit@plt+0x246b18> │ │ │ │ @@ -596675,15 +596675,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r4, ip, r8, ror #2 │ │ │ │ + biceq r4, ip, r0, ror #2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -596743,15 +596743,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r4, ip, r8, lsr #32 │ │ │ │ + biceq r4, ip, r0, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -596790,15 +596790,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25235c <__cxa_atexit@plt+0x246ce8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, ip, ip, lsr #30 │ │ │ │ + biceq r3, ip, r4, lsr #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 252414 <__cxa_atexit@plt+0x246da0> │ │ │ │ ldr lr, [pc, #160] @ 252420 <__cxa_atexit@plt+0x246dac> │ │ │ │ @@ -596840,15 +596840,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r3, [ip, #228] @ 0xe4 │ │ │ │ + biceq r3, ip, ip, asr #29 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -596908,15 +596908,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01cc3d94 │ │ │ │ + biceq r3, ip, ip, lsl #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -596958,15 +596958,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01cc3c90 │ │ │ │ + biceq r3, ip, r8, lsl #25 │ │ │ │ @ instruction: 0x01b66dbc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 252700 <__cxa_atexit@plt+0x24708c> │ │ │ │ @@ -597280,22 +597280,22 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #60] @ 0x3c │ │ │ │ sub sl, r6, #9 │ │ │ │ mov r5, r2 │ │ │ │ ldr r8, [pc, #48] @ 252b30 <__cxa_atexit@plt+0x2474bc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldm sp, {r9, fp} │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r9, r0 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xffffbab8 │ │ │ │ - ldrdeq r3, [ip, #152] @ 0x98 │ │ │ │ + ldrdeq r3, [ip, #144] @ 0x90 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ @ instruction: 0xfffff168 │ │ │ │ @ instruction: 0x01b653b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -597306,15 +597306,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 252b6c <__cxa_atexit@plt+0x2474f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, ip, ip, lsl r7 │ │ │ │ + biceq r3, ip, r4, lsl r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 252c24 <__cxa_atexit@plt+0x2475b0> │ │ │ │ ldr lr, [pc, #160] @ 252c30 <__cxa_atexit@plt+0x2475bc> │ │ │ │ @@ -597356,15 +597356,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r3, ip, r4, asr #13 │ │ │ │ + strheq r3, [ip, #108] @ 0x6c │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -597424,15 +597424,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r3, ip, r4, lsl #11 │ │ │ │ + biceq r3, ip, ip, ror r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -597471,15 +597471,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 252e00 <__cxa_atexit@plt+0x24778c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, ip, r8, lsl #9 │ │ │ │ + biceq r3, ip, r0, lsl #9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 252eb8 <__cxa_atexit@plt+0x247844> │ │ │ │ ldr lr, [pc, #160] @ 252ec4 <__cxa_atexit@plt+0x247850> │ │ │ │ @@ -597521,15 +597521,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r3, ip, r0, lsr r4 │ │ │ │ + biceq r3, ip, r8, lsr #8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -597589,15 +597589,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq r3, [ip, #32] │ │ │ │ + biceq r3, ip, r8, ror #5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -597856,15 +597856,15 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ sub sl, r2, #9 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -597883,25 +597883,25 @@ │ │ │ │ ldr r8, [sp, #24] │ │ │ │ ldr sl, [sp] │ │ │ │ add fp, sp, #12 │ │ │ │ ldm fp, {r7, r9, fp} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb1bc │ │ │ │ @ instruction: 0xffffe1b8 │ │ │ │ - ldrdeq r3, [ip, #4] │ │ │ │ + biceq r3, ip, ip, asr #1 │ │ │ │ @ instruction: 0x01b64b20 │ │ │ │ @ instruction: 0xffffe878 │ │ │ │ @ instruction: 0xfffff23c │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xffffb29c │ │ │ │ @ instruction: 0xffffe9b4 │ │ │ │ @ instruction: 0xfffff378 │ │ │ │ @ instruction: 0xffffe284 │ │ │ │ - biceq r3, ip, r0, lsr #3 │ │ │ │ + @ instruction: 0x01cc3198 │ │ │ │ @ instruction: 0x01b64b88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2534d0 <__cxa_atexit@plt+0x247e5c> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -597909,15 +597909,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2534d8 <__cxa_atexit@plt+0x247e64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r2, [ip, #208] @ 0xd0 │ │ │ │ + biceq r2, ip, r8, lsr #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 253590 <__cxa_atexit@plt+0x247f1c> │ │ │ │ ldr lr, [pc, #160] @ 25359c <__cxa_atexit@plt+0x247f28> │ │ │ │ @@ -597959,15 +597959,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r2, ip, r8, asr sp │ │ │ │ + biceq r2, ip, r0, asr sp │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -598027,15 +598027,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r2, ip, r8, lsl ip │ │ │ │ + biceq r2, ip, r0, lsl ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -598074,15 +598074,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25376c <__cxa_atexit@plt+0x2480f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, ip, ip, lsl fp │ │ │ │ + biceq r2, ip, r4, lsl fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 253824 <__cxa_atexit@plt+0x2481b0> │ │ │ │ ldr lr, [pc, #160] @ 253830 <__cxa_atexit@plt+0x2481bc> │ │ │ │ @@ -598124,15 +598124,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r2, ip, r4, asr #21 │ │ │ │ + strheq r2, [ip, #172] @ 0xac │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -598192,15 +598192,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r2, ip, r4, lsl #19 │ │ │ │ + biceq r2, ip, ip, ror r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -598440,15 +598440,15 @@ │ │ │ │ sub r6, r2, #33 @ 0x21 │ │ │ │ str r6, [r5, #4] │ │ │ │ sub sl, r2, #9 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ mov r7, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #80 @ 0x50 │ │ │ │ @@ -598467,24 +598467,24 @@ │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldm sp, {r7, sl} │ │ │ │ ldr fp, [sp, #20] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffa894 │ │ │ │ @ instruction: 0xffffd890 │ │ │ │ - biceq r2, ip, ip, lsr #15 │ │ │ │ + biceq r2, ip, r4, lsr #15 │ │ │ │ @ instruction: 0x01b641fc │ │ │ │ @ instruction: 0xffffdf54 │ │ │ │ @ instruction: 0xffffe918 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ @ instruction: 0xffffa968 │ │ │ │ @ instruction: 0xffffea48 │ │ │ │ @ instruction: 0xffffd954 │ │ │ │ - biceq r2, ip, r0, ror r8 │ │ │ │ + biceq r2, ip, r8, ror #16 │ │ │ │ @ instruction: 0x01b642bc │ │ │ │ @ instruction: 0xffffe018 │ │ │ │ @ instruction: 0x01b655fc │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -598544,27 +598544,27 @@ │ │ │ │ add r1, r3, #36 @ 0x24 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ sub sl, r6, #9 │ │ │ │ mov r5, r2 │ │ │ │ ldr r9, [sp] │ │ │ │ mov fp, ip │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ ldr r7, [pc, #48] @ 253f00 <__cxa_atexit@plt+0x24888c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffec44 │ │ │ │ @ instruction: 0xfffff280 │ │ │ │ - biceq r2, ip, r4, ror #11 │ │ │ │ - biceq r2, ip, ip, lsr r5 │ │ │ │ - strheq r2, [ip, #68] @ 0x44 │ │ │ │ - biceq r2, ip, r8, lsr #11 │ │ │ │ + ldrdeq r2, [ip, #92] @ 0x5c │ │ │ │ + biceq r2, ip, r4, lsr r5 │ │ │ │ + biceq r2, ip, ip, lsr #9 │ │ │ │ + biceq r2, ip, r0, lsr #11 │ │ │ │ @ instruction: 0x01b63d14 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ @ instruction: 0x01b657a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -598574,15 +598574,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 253f3c <__cxa_atexit@plt+0x2488c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, ip, ip, asr #6 │ │ │ │ + biceq r2, ip, r4, asr #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 253ff4 <__cxa_atexit@plt+0x248980> │ │ │ │ ldr lr, [pc, #160] @ 254000 <__cxa_atexit@plt+0x24898c> │ │ │ │ @@ -598624,15 +598624,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r2, [ip, #36] @ 0x24 │ │ │ │ + biceq r2, ip, ip, ror #5 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -598692,15 +598692,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq r2, [ip, #20] │ │ │ │ + biceq r2, ip, ip, lsr #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -598739,15 +598739,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2541d0 <__cxa_atexit@plt+0x248b5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r2, [ip, #8] │ │ │ │ + strheq r2, [ip] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 254288 <__cxa_atexit@plt+0x248c14> │ │ │ │ ldr lr, [pc, #160] @ 254294 <__cxa_atexit@plt+0x248c20> │ │ │ │ @@ -598789,15 +598789,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r2, ip, r0, rrx │ │ │ │ + biceq r2, ip, r8, asr r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -598857,15 +598857,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r1, ip, r0, lsr #30 │ │ │ │ + biceq r1, ip, r8, lsl pc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -599038,15 +599038,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25467c <__cxa_atexit@plt+0x249008> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, ip, ip, lsl #24 │ │ │ │ + biceq r1, ip, r4, lsl #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 254734 <__cxa_atexit@plt+0x2490c0> │ │ │ │ ldr lr, [pc, #160] @ 254740 <__cxa_atexit@plt+0x2490cc> │ │ │ │ @@ -599088,15 +599088,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r1, [ip, #180] @ 0xb4 │ │ │ │ + biceq r1, ip, ip, lsr #23 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -599156,15 +599156,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r1, ip, r4, ror sl │ │ │ │ + biceq r1, ip, ip, ror #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -599203,15 +599203,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 254910 <__cxa_atexit@plt+0x24929c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, ip, r8, ror r9 │ │ │ │ + biceq r1, ip, r0, ror r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2549c8 <__cxa_atexit@plt+0x249354> │ │ │ │ ldr lr, [pc, #160] @ 2549d4 <__cxa_atexit@plt+0x249360> │ │ │ │ @@ -599253,15 +599253,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r1, ip, r0, lsr #18 │ │ │ │ + biceq r1, ip, r8, lsl r9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -599321,15 +599321,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r1, ip, r0, ror #15 │ │ │ │ + ldrdeq r1, [ip, #120] @ 0x78 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -599548,15 +599548,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b622b4 │ │ │ │ - biceq r1, ip, r4, asr #8 │ │ │ │ + biceq r1, ip, ip, lsr r4 │ │ │ │ @ instruction: 0x01b62298 │ │ │ │ @ instruction: 0x01b64670 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 254e9c <__cxa_atexit@plt+0x249828> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ @@ -599593,18 +599593,18 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r1, [ip, #48] @ 0x30 │ │ │ │ - biceq r1, ip, ip, lsl #8 │ │ │ │ - biceq r1, ip, r0, asr r5 │ │ │ │ - biceq r1, ip, ip, lsr r5 │ │ │ │ + biceq r1, ip, r8, lsr #7 │ │ │ │ + biceq r1, ip, r4, lsl #8 │ │ │ │ + biceq r1, ip, r8, asr #10 │ │ │ │ + biceq r1, ip, r4, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 254fcc <__cxa_atexit@plt+0x249958> │ │ │ │ ldr r2, [pc, #148] @ 254fec <__cxa_atexit@plt+0x249978> │ │ │ │ @@ -599642,19 +599642,19 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r1, ip, ip, lsl r3 │ │ │ │ - strdeq r1, [ip, #44] @ 0x2c │ │ │ │ - biceq r1, ip, ip, asr r3 │ │ │ │ - biceq r1, ip, r0, lsr #9 │ │ │ │ - biceq r1, ip, ip, lsl #9 │ │ │ │ + biceq r1, ip, r4, lsl r3 │ │ │ │ + strdeq r1, [ip, #36] @ 0x24 │ │ │ │ + biceq r1, ip, r4, asr r3 │ │ │ │ + @ instruction: 0x01cc1498 │ │ │ │ + biceq r1, ip, r4, lsl #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -599714,19 +599714,19 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [ip, #28] │ │ │ │ - ldrdeq r1, [ip, #28] │ │ │ │ - biceq r1, ip, ip, lsr r2 │ │ │ │ - biceq r1, ip, r0, lsl #7 │ │ │ │ - biceq r1, ip, ip, ror #6 │ │ │ │ + strdeq r1, [ip, #20] │ │ │ │ + ldrdeq r1, [ip, #20] │ │ │ │ + biceq r1, ip, r4, lsr r2 │ │ │ │ + biceq r1, ip, r8, ror r3 │ │ │ │ + biceq r1, ip, r4, ror #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -599835,17 +599835,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r1, ip, r4 │ │ │ │ - ldrdeq r0, [ip, #252] @ 0xfc │ │ │ │ - biceq r0, ip, ip, asr #31 │ │ │ │ + strdeq r0, [ip, #252] @ 0xfc │ │ │ │ + ldrdeq r0, [ip, #244] @ 0xf4 │ │ │ │ + biceq r0, ip, r4, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 255344 <__cxa_atexit@plt+0x249cd0> │ │ │ │ @@ -599859,16 +599859,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, ip, r8, asr pc │ │ │ │ - biceq r0, ip, r8, asr #30 │ │ │ │ + biceq r0, ip, r0, asr pc │ │ │ │ + biceq r0, ip, r0, asr #30 │ │ │ │ @ instruction: 0x01b62478 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 25540c <__cxa_atexit@plt+0x249d98> │ │ │ │ @@ -599885,15 +599885,15 @@ │ │ │ │ bne 2553cc <__cxa_atexit@plt+0x249d58> │ │ │ │ ldr r3, [pc, #136] @ 255430 <__cxa_atexit@plt+0x249dbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ @@ -599928,15 +599928,15 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 255468 <__cxa_atexit@plt+0x249df4> │ │ │ │ ldr r8, [pc, #92] @ 2554b8 <__cxa_atexit@plt+0x249e44> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2554a8 <__cxa_atexit@plt+0x249e34> │ │ │ │ ldr r2, [pc, #60] @ 2554bc <__cxa_atexit@plt+0x249e48> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -599976,15 +599976,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r0, ip, r8, lsl #27 │ │ │ │ + biceq r0, ip, r0, lsl #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -599996,15 +599996,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 255574 <__cxa_atexit@plt+0x249f00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, ip, r4, lsl sp │ │ │ │ + biceq r0, ip, ip, lsl #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25562c <__cxa_atexit@plt+0x249fb8> │ │ │ │ ldr lr, [pc, #160] @ 255638 <__cxa_atexit@plt+0x249fc4> │ │ │ │ @@ -600046,15 +600046,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r0, [ip, #204] @ 0xcc │ │ │ │ + strheq r0, [ip, #196] @ 0xc4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -600114,15 +600114,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r0, ip, ip, ror fp │ │ │ │ + biceq r0, ip, r4, ror fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -600161,15 +600161,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 255808 <__cxa_atexit@plt+0x24a194> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, ip, r0, lsl #21 │ │ │ │ + biceq r0, ip, r8, ror sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2558c0 <__cxa_atexit@plt+0x24a24c> │ │ │ │ ldr lr, [pc, #160] @ 2558cc <__cxa_atexit@plt+0x24a258> │ │ │ │ @@ -600211,15 +600211,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r0, ip, r8, lsr #20 │ │ │ │ + biceq r0, ip, r0, lsr #20 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -600279,15 +600279,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r0, ip, r8, ror #17 │ │ │ │ + biceq r0, ip, r0, ror #17 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -600415,15 +600415,15 @@ │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [pc, #100] @ 255c54 <__cxa_atexit@plt+0x24a5e0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r1] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ ldmib sp, {r7, sl, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ add sl, r3, #16 │ │ │ │ ldr r0, [pc, #76] @ 255c5c <__cxa_atexit@plt+0x24a5e8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [r3, #28]! │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str ip, [r3, #-4] │ │ │ │ str r0, [r3, #-12] │ │ │ │ @@ -600433,15 +600433,15 @@ │ │ │ │ ldr r7, [pc, #36] @ 255c58 <__cxa_atexit@plt+0x24a5e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, ip, r0, asr #14 │ │ │ │ + biceq r0, ip, r8, lsr r7 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ @ instruction: 0x01b61bec │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ @ instruction: 0x01b61b74 │ │ │ │ andeq lr, r0, ip │ │ │ │ @@ -600578,34 +600578,34 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 255ea4 <__cxa_atexit@plt+0x24a830> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 255a80 <__cxa_atexit@plt+0x24a40c> │ │ │ │ - biceq r0, ip, r4, lsl #8 │ │ │ │ + strdeq r0, [ip, #60] @ 0x3c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01b5f324 │ │ │ │ @ instruction: 0x01b5f318 │ │ │ │ - biceq r0, ip, r4, ror #8 │ │ │ │ - strheq r0, [ip, #68] @ 0x44 │ │ │ │ - biceq r0, ip, r4, asr r4 │ │ │ │ + biceq r0, ip, ip, asr r4 │ │ │ │ + biceq r0, ip, ip, lsr #9 │ │ │ │ + biceq r0, ip, ip, asr #8 │ │ │ │ @ instruction: 0x01b6192c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 255ed8 <__cxa_atexit@plt+0x24a864> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 255a80 <__cxa_atexit@plt+0x24a40c> │ │ │ │ - biceq r0, ip, ip, lsl #8 │ │ │ │ + biceq r0, ip, r4, lsl #8 │ │ │ │ @ instruction: 0x01b618f4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 255fa0 <__cxa_atexit@plt+0x24a92c> │ │ │ │ @@ -600738,15 +600738,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r0, ip, r0, lsr #3 │ │ │ │ + @ instruction: 0x01cc0198 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -600758,15 +600758,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25615c <__cxa_atexit@plt+0x24aae8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, ip, ip, lsr #2 │ │ │ │ + biceq r0, ip, r4, lsr #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 256214 <__cxa_atexit@plt+0x24aba0> │ │ │ │ ldr lr, [pc, #160] @ 256220 <__cxa_atexit@plt+0x24abac> │ │ │ │ @@ -600808,15 +600808,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r0, [ip, #4] │ │ │ │ + biceq r0, ip, ip, asr #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -600876,15 +600876,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strexbeq pc, r4, [fp] @ │ │ │ │ + biceq pc, fp, ip, lsl #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -600923,15 +600923,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2563f0 <__cxa_atexit@plt+0x24ad7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - stlexbeq pc, r8, [fp] │ │ │ │ + stlexbeq pc, r0, [fp] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2564a8 <__cxa_atexit@plt+0x24ae34> │ │ │ │ ldr lr, [pc, #160] @ 2564b4 <__cxa_atexit@plt+0x24ae40> │ │ │ │ @@ -600973,15 +600973,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq pc, fp, r0, asr #28 │ │ │ │ + biceq pc, fp, r8, lsr lr @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -601041,15 +601041,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq pc, fp, r0, lsl #26 │ │ │ │ + strdeq pc, [fp, #200] @ 0xc8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -601221,15 +601221,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ ldr r8, [pc, #108] @ 2568fc <__cxa_atexit@plt+0x24b288> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 2568dc <__cxa_atexit@plt+0x24b268> │ │ │ │ ldr r1, [pc, #64] @ 2568f0 <__cxa_atexit@plt+0x24b27c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r1, [r6, #4]! │ │ │ │ @@ -601346,27 +601346,27 @@ │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr r8, [pc, #92] @ 256ad8 <__cxa_atexit@plt+0x24b464> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #88] @ 256adc <__cxa_atexit@plt+0x24b468> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r1 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 256aa0 <__cxa_atexit@plt+0x24b42c> │ │ │ │ mov r5, #136 @ 0x88 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe848 │ │ │ │ - biceq pc, fp, r0, lsr #18 │ │ │ │ - biceq pc, fp, r8, lsl #19 │ │ │ │ - strdeq pc, [fp, #192] @ 0xc0 │ │ │ │ - strheq pc, [fp, #168] @ 0xa8 @ │ │ │ │ + biceq pc, fp, r8, lsl r9 @ │ │ │ │ + biceq pc, fp, r0, lsl #19 │ │ │ │ + biceq pc, fp, r8, ror #25 │ │ │ │ + strheq pc, [fp, #160] @ 0xa0 @ │ │ │ │ @ instruction: 0xffffe4f8 │ │ │ │ @ instruction: 0xffffe9a0 │ │ │ │ @ instruction: 0xfffff0a8 │ │ │ │ @ instruction: 0xfffff500 │ │ │ │ @ instruction: 0xfffff298 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0x01b60d78 │ │ │ │ @@ -601381,15 +601381,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 256b18 <__cxa_atexit@plt+0x24b4a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq pc, fp, r0, ror r7 @ │ │ │ │ + biceq pc, fp, r8, ror #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 256bd0 <__cxa_atexit@plt+0x24b55c> │ │ │ │ ldr lr, [pc, #160] @ 256bdc <__cxa_atexit@plt+0x24b568> │ │ │ │ @@ -601431,15 +601431,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq pc, fp, r8, lsl r7 @ │ │ │ │ + biceq pc, fp, r0, lsl r7 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -601499,15 +601499,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq pc, [fp, #88] @ 0x58 │ │ │ │ + ldrdeq pc, [fp, #80] @ 0x50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -601546,15 +601546,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 256dac <__cxa_atexit@plt+0x24b738> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [fp, #76] @ 0x4c │ │ │ │ + ldrdeq pc, [fp, #68] @ 0x44 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 256e64 <__cxa_atexit@plt+0x24b7f0> │ │ │ │ ldr lr, [pc, #160] @ 256e70 <__cxa_atexit@plt+0x24b7fc> │ │ │ │ @@ -601596,15 +601596,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq pc, fp, r4, lsl #9 │ │ │ │ + biceq pc, fp, ip, ror r4 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -601664,15 +601664,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq pc, fp, r4, asr #6 │ │ │ │ + biceq pc, fp, ip, lsr r3 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -601852,16 +601852,16 @@ │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ b 257264 <__cxa_atexit@plt+0x24bbf0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq pc, fp, ip, lsl #4 │ │ │ │ - strheq pc, [fp, #40] @ 0x28 @ │ │ │ │ + biceq pc, fp, r4, lsl #4 │ │ │ │ + strheq pc, [fp, #32] @ │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2572b4 <__cxa_atexit@plt+0x24bc40> │ │ │ │ @@ -601870,15 +601870,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2572bc <__cxa_atexit@plt+0x24bc48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, fp, ip, asr #31 │ │ │ │ + biceq lr, fp, r4, asr #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 257374 <__cxa_atexit@plt+0x24bd00> │ │ │ │ ldr lr, [pc, #160] @ 257380 <__cxa_atexit@plt+0x24bd0c> │ │ │ │ @@ -601920,15 +601920,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq lr, fp, r4, ror pc │ │ │ │ + biceq lr, fp, ip, ror #30 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -601988,15 +601988,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq lr, fp, r4, lsr lr │ │ │ │ + biceq lr, fp, ip, lsr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -602035,15 +602035,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 257550 <__cxa_atexit@plt+0x24bedc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, fp, r8, lsr sp │ │ │ │ + biceq lr, fp, r0, lsr sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 257608 <__cxa_atexit@plt+0x24bf94> │ │ │ │ ldr lr, [pc, #160] @ 257614 <__cxa_atexit@plt+0x24bfa0> │ │ │ │ @@ -602085,15 +602085,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq lr, fp, r0, ror #25 │ │ │ │ + ldrdeq lr, [fp, #200] @ 0xc8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -602153,15 +602153,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq lr, fp, r0, lsr #23 │ │ │ │ + @ instruction: 0x01cbeb98 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -602332,16 +602332,16 @@ │ │ │ │ b 2579e0 <__cxa_atexit@plt+0x24c36c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ mov fp, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq lr, fp, r8, lsl #21 │ │ │ │ - biceq lr, fp, r4, lsr #22 │ │ │ │ + biceq lr, fp, r0, lsl #21 │ │ │ │ + biceq lr, fp, ip, lsl fp │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0x01b619b8 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ @@ -602425,18 +602425,18 @@ │ │ │ │ bhi 257b6c <__cxa_atexit@plt+0x24c4f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 257b74 <__cxa_atexit@plt+0x24c500> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, fp, r4, lsl r7 │ │ │ │ + biceq lr, fp, ip, lsl #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -602462,18 +602462,18 @@ │ │ │ │ bhi 257c00 <__cxa_atexit@plt+0x24c58c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 257c08 <__cxa_atexit@plt+0x24c594> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, fp, r0, lsl #13 │ │ │ │ + biceq lr, fp, r8, ror r6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -602532,15 +602532,15 @@ │ │ │ │ ldr r8, [pc, #92] @ 257d5c <__cxa_atexit@plt+0x24c6e8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, r1 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -602648,15 +602648,15 @@ │ │ │ │ b 257ef0 <__cxa_atexit@plt+0x24c87c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strheq lr, [fp, #60] @ 0x3c │ │ │ │ + strheq lr, [fp, #52] @ 0x34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #108] @ 257f68 <__cxa_atexit@plt+0x24c8f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ @@ -602741,16 +602741,16 @@ │ │ │ │ bge 257fd0 <__cxa_atexit@plt+0x24c95c> │ │ │ │ b 257ffc <__cxa_atexit@plt+0x24c988> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq lr, fp, r4, ror r2 │ │ │ │ biceq lr, fp, ip, ror #4 │ │ │ │ + biceq lr, fp, r4, ror #4 │ │ │ │ ldrsheq r0, [r6, r4]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -602795,17 +602795,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq lr, fp, r8, lsl #3 │ │ │ │ - strdeq lr, [fp, #16] │ │ │ │ - biceq lr, fp, ip, lsr r3 │ │ │ │ + biceq lr, fp, r0, lsl #3 │ │ │ │ + biceq lr, fp, r8, ror #3 │ │ │ │ + biceq lr, fp, r4, lsr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -602824,17 +602824,17 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq lr, fp, r4, lsl r1 │ │ │ │ - biceq lr, fp, ip, ror r1 │ │ │ │ - biceq lr, fp, r8, asr #5 │ │ │ │ + biceq lr, fp, ip, lsl #2 │ │ │ │ + biceq lr, fp, r4, ror r1 │ │ │ │ + biceq lr, fp, r0, asr #5 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 258234 <__cxa_atexit@plt+0x24cbc0> │ │ │ │ @@ -602886,30 +602886,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 20c4f4 <__cxa_atexit@plt+0x200e80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [fp, #240] @ 0xf0 │ │ │ │ + biceq sp, fp, r8, ror #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2582d0 <__cxa_atexit@plt+0x24cc5c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2582d8 <__cxa_atexit@plt+0x24cc64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq sp, [fp, #240] @ 0xf0 │ │ │ │ + biceq sp, fp, r8, lsr #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 258390 <__cxa_atexit@plt+0x24cd1c> │ │ │ │ ldr lr, [pc, #160] @ 25839c <__cxa_atexit@plt+0x24cd28> │ │ │ │ @@ -602951,15 +602951,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sp, fp, r8, asr pc │ │ │ │ + biceq sp, fp, r0, asr pc │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -603019,15 +603019,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq sp, fp, r8, lsl lr │ │ │ │ + biceq sp, fp, r0, lsl lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -603066,15 +603066,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25856c <__cxa_atexit@plt+0x24cef8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, fp, ip, lsl sp │ │ │ │ + biceq sp, fp, r4, lsl sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 258624 <__cxa_atexit@plt+0x24cfb0> │ │ │ │ ldr lr, [pc, #160] @ 258630 <__cxa_atexit@plt+0x24cfbc> │ │ │ │ @@ -603116,15 +603116,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sp, fp, r4, asr #25 │ │ │ │ + strheq sp, [fp, #204] @ 0xcc │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -603184,15 +603184,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq sp, fp, r4, lsl #23 │ │ │ │ + biceq sp, fp, ip, ror fp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -603449,30 +603449,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 20c648 <__cxa_atexit@plt+0x200fd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, fp, r4, lsr #14 │ │ │ │ + biceq sp, fp, ip, lsl r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 258b9c <__cxa_atexit@plt+0x24d528> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 258ba4 <__cxa_atexit@plt+0x24d530> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, fp, r4, ror #13 │ │ │ │ + ldrdeq sp, [fp, #108] @ 0x6c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 258c5c <__cxa_atexit@plt+0x24d5e8> │ │ │ │ ldr lr, [pc, #160] @ 258c68 <__cxa_atexit@plt+0x24d5f4> │ │ │ │ @@ -603514,15 +603514,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sp, fp, ip, lsl #13 │ │ │ │ + biceq sp, fp, r4, lsl #13 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -603582,15 +603582,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq sp, fp, ip, asr #10 │ │ │ │ + biceq sp, fp, r4, asr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -603629,15 +603629,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 258e38 <__cxa_atexit@plt+0x24d7c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, fp, r0, asr r4 │ │ │ │ + biceq sp, fp, r8, asr #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 258ef0 <__cxa_atexit@plt+0x24d87c> │ │ │ │ ldr lr, [pc, #160] @ 258efc <__cxa_atexit@plt+0x24d888> │ │ │ │ @@ -603679,15 +603679,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq sp, [fp, #56] @ 0x38 │ │ │ │ + strdeq sp, [fp, #48] @ 0x30 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -603747,15 +603747,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq sp, [fp, #40] @ 0x28 │ │ │ │ + strheq sp, [fp, #32] │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -604052,15 +604052,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b5dc54 │ │ │ │ - biceq ip, fp, r4, ror #27 │ │ │ │ + ldrdeq ip, [fp, #220] @ 0xdc │ │ │ │ @ instruction: 0x01b5dc38 │ │ │ │ @ instruction: 0x01b601f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 2594fc <__cxa_atexit@plt+0x24de88> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #115] @ 0x73 │ │ │ │ @@ -604077,15 +604077,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 259538 <__cxa_atexit@plt+0x24dec4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, fp, r0, asr sp │ │ │ │ + biceq ip, fp, r8, asr #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2595f0 <__cxa_atexit@plt+0x24df7c> │ │ │ │ ldr lr, [pc, #160] @ 2595fc <__cxa_atexit@plt+0x24df88> │ │ │ │ @@ -604127,15 +604127,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq ip, [fp, #200] @ 0xc8 │ │ │ │ + strdeq ip, [fp, #192] @ 0xc0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -604195,15 +604195,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq ip, [fp, #184] @ 0xb8 │ │ │ │ + strheq ip, [fp, #176] @ 0xb0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -604249,15 +604249,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b5ecdc │ │ │ │ - biceq ip, fp, r8, lsr #21 │ │ │ │ + biceq ip, fp, r0, lsr #21 │ │ │ │ @ instruction: 0x01b5fabc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 259848 <__cxa_atexit@plt+0x24e1d4> │ │ │ │ @@ -604456,15 +604456,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 259b24 <__cxa_atexit@plt+0x24e4b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, fp, r4, ror #14 │ │ │ │ + biceq ip, fp, ip, asr r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 259bdc <__cxa_atexit@plt+0x24e568> │ │ │ │ ldr lr, [pc, #160] @ 259be8 <__cxa_atexit@plt+0x24e574> │ │ │ │ @@ -604506,15 +604506,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq ip, fp, ip, lsl #14 │ │ │ │ + biceq ip, fp, r4, lsl #14 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -604574,15 +604574,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq ip, fp, ip, asr #11 │ │ │ │ + biceq ip, fp, r4, asr #11 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -604628,15 +604628,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b5e6f0 │ │ │ │ - strheq ip, [fp, #76] @ 0x4c │ │ │ │ + strheq ip, [fp, #68] @ 0x44 │ │ │ │ @ instruction: 0x01b5f4d0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 259e28 <__cxa_atexit@plt+0x24e7b4> │ │ │ │ @@ -604883,15 +604883,15 @@ │ │ │ │ sub r3, r6, #11 │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r2, fp} │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r1 │ │ │ │ mov r9, ip │ │ │ │ ldr fp, [sp] │ │ │ │ - b 2df37c <__cxa_atexit@plt+0x2d3d08> │ │ │ │ + b 923574 <__cxa_atexit@plt+0x917f00> │ │ │ │ ldr r7, [pc, #88] @ 25a234 <__cxa_atexit@plt+0x24ebc0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ b 25a1f0 <__cxa_atexit@plt+0x24eb7c> │ │ │ │ ldr r7, [pc, #68] @ 25a230 <__cxa_atexit@plt+0x24ebbc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ @@ -604935,15 +604935,15 @@ │ │ │ │ b 25a2ac <__cxa_atexit@plt+0x24ec38> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - biceq ip, fp, r0 │ │ │ │ + strdeq fp, [fp, #248] @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25a300 <__cxa_atexit@plt+0x24ec8c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -604973,15 +604973,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq fp, fp, r0, ror pc │ │ │ │ + biceq fp, fp, r8, ror #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #33 @ 0x21 │ │ │ │ bne 25a364 <__cxa_atexit@plt+0x24ecf0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -605029,17 +605029,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrdeq fp, [fp, #236] @ 0xec │ │ │ │ - strheq fp, [fp, #228] @ 0xe4 │ │ │ │ - biceq fp, fp, r4, lsr #29 │ │ │ │ + ldrdeq fp, [fp, #228] @ 0xe4 │ │ │ │ + biceq fp, fp, ip, lsr #29 │ │ │ │ + stlexbeq fp, ip, [fp] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25a46c <__cxa_atexit@plt+0x24edf8> │ │ │ │ @@ -605053,16 +605053,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq fp, fp, r0, lsr lr │ │ │ │ - biceq fp, fp, r0, lsr #28 │ │ │ │ + biceq fp, fp, r8, lsr #28 │ │ │ │ + biceq fp, fp, r8, lsl lr │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -605089,16 +605089,16 @@ │ │ │ │ mov sl, r3 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - biceq fp, fp, r0, lsr lr │ │ │ │ - biceq fp, fp, r4, ror #30 │ │ │ │ + biceq fp, fp, r8, lsr #28 │ │ │ │ + biceq fp, fp, ip, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25a598 <__cxa_atexit@plt+0x24ef24> │ │ │ │ ldr r2, [pc, #136] @ 25a5b4 <__cxa_atexit@plt+0x24ef40> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -605133,17 +605133,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq fp, fp, ip, lsr sp │ │ │ │ - biceq fp, fp, r4, lsl sp │ │ │ │ - biceq fp, fp, r4, lsl #26 │ │ │ │ + biceq fp, fp, r4, lsr sp │ │ │ │ + biceq fp, fp, ip, lsl #26 │ │ │ │ + strdeq fp, [fp, #204] @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25a60c <__cxa_atexit@plt+0x24ef98> │ │ │ │ @@ -605157,16 +605157,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01cbbc90 │ │ │ │ - biceq fp, fp, r0, lsl #25 │ │ │ │ + biceq fp, fp, r8, lsl #25 │ │ │ │ + biceq fp, fp, r8, ror ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25a698 <__cxa_atexit@plt+0x24f024> │ │ │ │ ldr r2, [pc, #100] @ 25a6a0 <__cxa_atexit@plt+0x24f02c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -605192,16 +605192,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq fp, fp, ip, lsr #24 │ │ │ │ - biceq fp, fp, ip, ror #23 │ │ │ │ + biceq fp, fp, r4, lsr #24 │ │ │ │ + biceq fp, fp, r4, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25a6d4 <__cxa_atexit@plt+0x24f060> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -605209,15 +605209,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 25a6e8 <__cxa_atexit@plt+0x24f074> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01cbbb9c │ │ │ │ + @ instruction: 0x01cbbb94 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -605245,15 +605245,15 @@ │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - biceq fp, fp, r4, asr #23 │ │ │ │ + strheq fp, [fp, #188] @ 0xbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25a7d4 <__cxa_atexit@plt+0x24f160> │ │ │ │ ldr lr, [pc, #68] @ 25a7dc <__cxa_atexit@plt+0x24f168> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -605271,15 +605271,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq fp, fp, ip, asr #21 │ │ │ │ + biceq fp, fp, r4, asr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -605310,16 +605310,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq fp, fp, r4, asr sl │ │ │ │ - biceq fp, fp, r4, lsl sl │ │ │ │ + biceq fp, fp, ip, asr #20 │ │ │ │ + biceq fp, fp, ip, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25a8ac <__cxa_atexit@plt+0x24f238> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -605327,15 +605327,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 25a8c0 <__cxa_atexit@plt+0x24f24c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - biceq fp, fp, r4, asr #19 │ │ │ │ + strheq fp, [fp, #156] @ 0x9c │ │ │ │ @ instruction: 0x01b5d2dc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25a958 <__cxa_atexit@plt+0x24f2e4> │ │ │ │ @@ -605460,18 +605460,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b5d180 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - biceq fp, fp, r0, lsl #17 │ │ │ │ + biceq fp, fp, r8, ror r8 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - biceq fp, fp, r0, lsl #18 │ │ │ │ + strdeq fp, [fp, #136] @ 0x88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25ab3c <__cxa_atexit@plt+0x24f4c8> │ │ │ │ ldr lr, [pc, #68] @ 25ab44 <__cxa_atexit@plt+0x24f4d0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -605489,15 +605489,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq fp, fp, r4, ror #14 │ │ │ │ + biceq fp, fp, ip, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -605528,16 +605528,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq fp, fp, ip, ror #13 │ │ │ │ - biceq fp, fp, ip, lsr #13 │ │ │ │ + biceq fp, fp, r4, ror #13 │ │ │ │ + biceq fp, fp, r4, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25ac14 <__cxa_atexit@plt+0x24f5a0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -605545,15 +605545,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 25ac28 <__cxa_atexit@plt+0x24f5b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - biceq fp, fp, ip, asr r6 │ │ │ │ + biceq fp, fp, r4, asr r6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25acb0 <__cxa_atexit@plt+0x24f63c> │ │ │ │ ldr lr, [pc, #108] @ 25acb8 <__cxa_atexit@plt+0x24f644> │ │ │ │ @@ -605669,18 +605669,18 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff774 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ - biceq fp, fp, r8, lsr r5 │ │ │ │ + biceq fp, fp, r0, lsr r5 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - strheq fp, [fp, #80] @ 0x50 │ │ │ │ + biceq fp, fp, r8, lsr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25ae80 <__cxa_atexit@plt+0x24f80c> │ │ │ │ ldr lr, [pc, #68] @ 25ae88 <__cxa_atexit@plt+0x24f814> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -605698,15 +605698,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq fp, fp, r0, lsr #8 │ │ │ │ + biceq fp, fp, r8, lsl r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ @@ -605835,19 +605835,19 @@ │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffff338 │ │ │ │ - biceq fp, fp, r0, lsr #5 │ │ │ │ - ldrdeq fp, [fp, #52] @ 0x34 │ │ │ │ + @ instruction: 0x01cbb298 │ │ │ │ + biceq fp, fp, ip, asr #7 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - biceq fp, fp, r0, ror #8 │ │ │ │ - biceq fp, fp, ip, lsl #6 │ │ │ │ + biceq fp, fp, r8, asr r4 │ │ │ │ + biceq fp, fp, r4, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25b11c <__cxa_atexit@plt+0x24faa8> │ │ │ │ ldr lr, [pc, #68] @ 25b124 <__cxa_atexit@plt+0x24fab0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -605865,15 +605865,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq fp, fp, r4, lsl #3 │ │ │ │ + biceq fp, fp, ip, ror r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -605996,19 +605996,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff0b0 │ │ │ │ - biceq fp, fp, r8, lsl r0 │ │ │ │ - biceq fp, fp, ip, asr #2 │ │ │ │ + biceq fp, fp, r0, lsl r0 │ │ │ │ + biceq fp, fp, r4, asr #2 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - ldrdeq fp, [fp, #20] │ │ │ │ - biceq fp, fp, ip, ror r0 │ │ │ │ + biceq fp, fp, ip, asr #3 │ │ │ │ + biceq fp, fp, r4, ror r0 │ │ │ │ @ instruction: 0x01b5e1a0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -606059,15 +606059,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b5c3a4 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -606139,27 +606139,27 @@ │ │ │ │ str r0, [r3, #-4] │ │ │ │ str r3, [r3, #20] │ │ │ │ str r8, [r3, #16]! │ │ │ │ sub sl, r6, #37 @ 0x25 │ │ │ │ mov r8, r3 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ ldr r7, [pc, #60] @ 25b5b8 <__cxa_atexit@plt+0x24ff44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffede0 │ │ │ │ @ instruction: 0xfffff45c │ │ │ │ - biceq sl, fp, ip, lsl #28 │ │ │ │ - biceq sl, fp, r0, asr #31 │ │ │ │ - biceq sl, fp, r0, ror #30 │ │ │ │ - biceq sl, fp, r0, ror pc │ │ │ │ + biceq sl, fp, r4, lsl #28 │ │ │ │ + strheq sl, [fp, #248] @ 0xf8 │ │ │ │ + biceq sl, fp, r8, asr pc │ │ │ │ + biceq sl, fp, r8, ror #30 │ │ │ │ @ instruction: 0xffffefb4 │ │ │ │ @ instruction: 0xfffff200 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0x01b5e170 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -606172,15 +606172,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25b5f4 <__cxa_atexit@plt+0x24ff80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01cbac94 │ │ │ │ + biceq sl, fp, ip, lsl #25 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25b6ac <__cxa_atexit@plt+0x250038> │ │ │ │ ldr lr, [pc, #160] @ 25b6b8 <__cxa_atexit@plt+0x250044> │ │ │ │ @@ -606222,15 +606222,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sl, fp, ip, lsr ip │ │ │ │ + biceq sl, fp, r4, lsr ip │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -606290,15 +606290,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq sl, [fp, #172] @ 0xac │ │ │ │ + strdeq sl, [fp, #164] @ 0xa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -606337,15 +606337,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25b888 <__cxa_atexit@plt+0x250214> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, fp, r0, lsl #20 │ │ │ │ + strdeq sl, [fp, #152] @ 0x98 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25b940 <__cxa_atexit@plt+0x2502cc> │ │ │ │ ldr lr, [pc, #160] @ 25b94c <__cxa_atexit@plt+0x2502d8> │ │ │ │ @@ -606387,15 +606387,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sl, fp, r8, lsr #19 │ │ │ │ + biceq sl, fp, r0, lsr #19 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -606455,15 +606455,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq sl, fp, r8, ror #16 │ │ │ │ + biceq sl, fp, r0, ror #16 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -606726,15 +606726,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25be9c <__cxa_atexit@plt+0x250828> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, fp, ip, ror #7 │ │ │ │ + biceq sl, fp, r4, ror #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25bf54 <__cxa_atexit@plt+0x2508e0> │ │ │ │ ldr lr, [pc, #160] @ 25bf60 <__cxa_atexit@plt+0x2508ec> │ │ │ │ @@ -606776,15 +606776,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01cba394 │ │ │ │ + biceq sl, fp, ip, lsl #7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -606844,15 +606844,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq sl, fp, r4, asr r2 │ │ │ │ + biceq sl, fp, ip, asr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -606891,15 +606891,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25c130 <__cxa_atexit@plt+0x250abc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, fp, r8, asr r1 │ │ │ │ + biceq sl, fp, r0, asr r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25c1e8 <__cxa_atexit@plt+0x250b74> │ │ │ │ ldr lr, [pc, #160] @ 25c1f4 <__cxa_atexit@plt+0x250b80> │ │ │ │ @@ -606941,15 +606941,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sl, fp, r0, lsl #2 │ │ │ │ + strdeq sl, [fp, #8] │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -607009,15 +607009,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r9, fp, r0, asr #31 │ │ │ │ + strheq r9, [fp, #248] @ 0xf8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -607330,17 +607330,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r9, fp, r8, ror #21 │ │ │ │ - biceq r9, fp, r0, asr #21 │ │ │ │ - strheq r9, [fp, #160] @ 0xa0 │ │ │ │ + biceq r9, fp, r0, ror #21 │ │ │ │ + strheq r9, [fp, #168] @ 0xa8 │ │ │ │ + biceq r9, fp, r8, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25c860 <__cxa_atexit@plt+0x2511ec> │ │ │ │ @@ -607354,16 +607354,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r9, fp, ip, lsr sl │ │ │ │ - biceq r9, fp, ip, lsr #20 │ │ │ │ + biceq r9, fp, r4, lsr sl │ │ │ │ + biceq r9, fp, r4, lsr #20 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 25c950 <__cxa_atexit@plt+0x2512dc> │ │ │ │ @@ -607421,18 +607421,18 @@ │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - biceq r9, fp, r4, asr fp │ │ │ │ - biceq r9, fp, ip, lsl #19 │ │ │ │ - strdeq r9, [fp, #144] @ 0x90 │ │ │ │ - biceq r9, fp, r4, lsr #22 │ │ │ │ + biceq r9, fp, ip, asr #22 │ │ │ │ + biceq r9, fp, r4, lsl #19 │ │ │ │ + biceq r9, fp, r8, ror #19 │ │ │ │ + biceq r9, fp, ip, lsl fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 25ca24 <__cxa_atexit@plt+0x2513b0> │ │ │ │ @@ -607468,18 +607468,18 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - biceq r9, fp, ip, lsl #21 │ │ │ │ - biceq r9, fp, r4, ror #20 │ │ │ │ - @ instruction: 0x01cb989c │ │ │ │ - biceq r9, fp, r0, lsl #18 │ │ │ │ + biceq r9, fp, r4, lsl #21 │ │ │ │ + biceq r9, fp, ip, asr sl │ │ │ │ + @ instruction: 0x01cb9894 │ │ │ │ + strdeq r9, [fp, #136] @ 0x88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25ca9c <__cxa_atexit@plt+0x251428> │ │ │ │ ldr lr, [pc, #68] @ 25caa4 <__cxa_atexit@plt+0x251430> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -607497,15 +607497,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r9, fp, r4, lsl #16 │ │ │ │ + strdeq r9, [fp, #124] @ 0x7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -607630,18 +607630,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r9, fp, r0, ror #12 │ │ │ │ - biceq r9, fp, ip, asr #13 │ │ │ │ - strdeq r9, [fp, #112] @ 0x70 │ │ │ │ + biceq r9, fp, r8, asr r6 │ │ │ │ + biceq r9, fp, r4, asr #13 │ │ │ │ biceq r9, fp, r8, ror #15 │ │ │ │ + biceq r9, fp, r0, ror #15 │ │ │ │ andeq r1, r0, r9, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 25cd70 <__cxa_atexit@plt+0x2516fc> │ │ │ │ @@ -607679,18 +607679,18 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov fp, ip │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - biceq r9, fp, r8, ror #10 │ │ │ │ - ldrdeq r9, [fp, #80] @ 0x50 │ │ │ │ - strdeq r9, [fp, #100] @ 0x64 │ │ │ │ + biceq r9, fp, r0, ror #10 │ │ │ │ + biceq r9, fp, r8, asr #11 │ │ │ │ biceq r9, fp, ip, ror #13 │ │ │ │ + biceq r9, fp, r4, ror #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25cde8 <__cxa_atexit@plt+0x251774> │ │ │ │ ldr lr, [pc, #68] @ 25cdf0 <__cxa_atexit@plt+0x25177c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -607708,15 +607708,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strheq r9, [fp, #72] @ 0x48 │ │ │ │ + strheq r9, [fp, #64] @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -607827,18 +607827,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - biceq r9, fp, r0, asr #6 │ │ │ │ - biceq r9, fp, ip, lsr #7 │ │ │ │ - ldrdeq r9, [fp, #64] @ 0x40 │ │ │ │ + biceq r9, fp, r8, lsr r3 │ │ │ │ + biceq r9, fp, r4, lsr #7 │ │ │ │ biceq r9, fp, r8, asr #9 │ │ │ │ + biceq r9, fp, r0, asr #9 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 25d080 <__cxa_atexit@plt+0x251a0c> │ │ │ │ @@ -607875,18 +607875,18 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov fp, ip │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - biceq r9, fp, r8, asr r2 │ │ │ │ - biceq r9, fp, r0, asr #5 │ │ │ │ - biceq r9, fp, r4, ror #7 │ │ │ │ + biceq r9, fp, r0, asr r2 │ │ │ │ + strheq r9, [fp, #40] @ 0x28 │ │ │ │ ldrdeq r9, [fp, #60] @ 0x3c │ │ │ │ + ldrdeq r9, [fp, #52] @ 0x34 │ │ │ │ @ instruction: 0x01b5c668 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -607958,15 +607958,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b59f4c │ │ │ │ - ldrdeq r9, [fp, #12] │ │ │ │ + ldrdeq r9, [fp, #4] │ │ │ │ @ instruction: 0x01b59f30 │ │ │ │ @ instruction: 0x01b5c538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 25d204 <__cxa_atexit@plt+0x251b90> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #71] @ 0x47 │ │ │ │ @@ -607983,15 +607983,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25d240 <__cxa_atexit@plt+0x251bcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r9, fp, r8, asr #32 │ │ │ │ + biceq r9, fp, r0, asr #32 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25d2f8 <__cxa_atexit@plt+0x251c84> │ │ │ │ ldr lr, [pc, #160] @ 25d304 <__cxa_atexit@plt+0x251c90> │ │ │ │ @@ -608033,15 +608033,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r8, [fp, #240] @ 0xf0 │ │ │ │ + biceq r8, fp, r8, ror #31 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -608101,15 +608101,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq r8, [fp, #224] @ 0xe0 │ │ │ │ + biceq r8, fp, r8, lsr #29 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -608292,15 +608292,15 @@ │ │ │ │ mov r5, ip │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [pc, #388] @ 25d890 <__cxa_atexit@plt+0x25221c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, lr │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str lr, [r5, #32] │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ add r9, r5, #24 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 25d7ec <__cxa_atexit@plt+0x252178> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ @@ -608341,15 +608341,15 @@ │ │ │ │ str r5, [r6, #32] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #160] @ 25d870 <__cxa_atexit@plt+0x2521fc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #156] @ 25d874 <__cxa_atexit@plt+0x252200> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r2, r6 │ │ │ │ b 25d7fc <__cxa_atexit@plt+0x252188> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ @@ -608374,26 +608374,26 @@ │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b5bf6c │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0x01b5bf40 │ │ │ │ - biceq r8, fp, r4, lsr fp │ │ │ │ + biceq r8, fp, ip, lsr #22 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - biceq r8, fp, ip, lsr ip │ │ │ │ + biceq r8, fp, r4, lsr ip │ │ │ │ andeq r2, r0, r4, lsl r3 │ │ │ │ andeq r2, r0, r4, lsr #13 │ │ │ │ @ instruction: 0x01b5a81c │ │ │ │ @ instruction: 0x01b5bfa8 │ │ │ │ andeq r2, r0, r0, lsl fp │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r4, asr #8 │ │ │ │ - strdeq r8, [fp, #188] @ 0xbc │ │ │ │ - biceq r8, fp, r8, asr #26 │ │ │ │ + strdeq r8, [fp, #180] @ 0xb4 │ │ │ │ + biceq r8, fp, r0, asr #26 │ │ │ │ ldrsbeq ip, [r5, ip]! @ │ │ │ │ @ instruction: 0x01b5a8e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25d8c4 <__cxa_atexit@plt+0x252250> │ │ │ │ @@ -608402,15 +608402,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25d8cc <__cxa_atexit@plt+0x252258> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r8, [fp, #156] @ 0x9c │ │ │ │ + strheq r8, [fp, #148] @ 0x94 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25d984 <__cxa_atexit@plt+0x252310> │ │ │ │ ldr lr, [pc, #160] @ 25d990 <__cxa_atexit@plt+0x25231c> │ │ │ │ @@ -608452,15 +608452,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r8, fp, r4, ror #18 │ │ │ │ + biceq r8, fp, ip, asr r9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -608520,15 +608520,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r8, fp, r4, lsr #16 │ │ │ │ + biceq r8, fp, ip, lsl r8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -608705,15 +608705,15 @@ │ │ │ │ str r7, [r6, #64] @ 0x40 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, ip │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r9, [pc, #388] @ 25df0c <__cxa_atexit@plt+0x252898> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str r3, [r5, #28] │ │ │ │ str lr, [r5, #32] │ │ │ │ add ip, r5, #20 │ │ │ │ cmp fp, ip │ │ │ │ bhi 25de6c <__cxa_atexit@plt+0x2527f8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ @@ -608756,15 +608756,15 @@ │ │ │ │ mov r5, ip │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #164] @ 25deec <__cxa_atexit@plt+0x252878> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #160] @ 25def0 <__cxa_atexit@plt+0x25287c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #32 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r2, r6 │ │ │ │ b 25de7c <__cxa_atexit@plt+0x252808> │ │ │ │ @@ -608789,26 +608789,26 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b5b8ec │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0x01b5b8c0 │ │ │ │ - biceq r8, fp, r0, asr #9 │ │ │ │ - biceq r8, fp, ip, lsl #12 │ │ │ │ + strheq r8, [fp, #72] @ 0x48 │ │ │ │ + biceq r8, fp, r4, lsl #12 │ │ │ │ andeq r2, r0, r8, ror r3 │ │ │ │ muleq r0, ip, ip │ │ │ │ andeq r2, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b5a1a4 │ │ │ │ @ instruction: 0x01b5b930 │ │ │ │ andeq r2, r0, ip, lsl #9 │ │ │ │ @ instruction: 0x01b5a2fc │ │ │ │ andeq r1, r0, r0, asr #27 │ │ │ │ - biceq r8, fp, r8, ror r5 │ │ │ │ - biceq r8, fp, r4, asr #13 │ │ │ │ + biceq r8, fp, r0, ror r5 │ │ │ │ + strheq r8, [fp, #108] @ 0x6c │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x01b5b9f8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov ip, r8 │ │ │ │ mov r2, r6 │ │ │ │ @@ -608829,15 +608829,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ add r1, r2, #8 │ │ │ │ stm r1, {r0, r9, sl, lr} │ │ │ │ str r9, [r2, #24] │ │ │ │ str sl, [r2, #28] │ │ │ │ sub sl, r6, #5 │ │ │ │ mov r9, ip │ │ │ │ - b 389cb8 <__cxa_atexit@plt+0x37e644> │ │ │ │ + b 9cdeb0 <__cxa_atexit@plt+0x9c283c> │ │ │ │ ldr r7, [pc, #32] @ 25dfa4 <__cxa_atexit@plt+0x252930> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @@ -608856,15 +608856,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 25e000 <__cxa_atexit@plt+0x25298c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [pc, #20] @ 25e004 <__cxa_atexit@plt+0x252990> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b59398 │ │ │ │ @ instruction: 0x01b5b774 │ │ │ │ @@ -608879,15 +608879,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25e040 <__cxa_atexit@plt+0x2529cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, fp, r8, asr #4 │ │ │ │ + biceq r8, fp, r0, asr #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25e0f8 <__cxa_atexit@plt+0x252a84> │ │ │ │ ldr lr, [pc, #160] @ 25e104 <__cxa_atexit@plt+0x252a90> │ │ │ │ @@ -608929,15 +608929,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r8, [fp, #16] │ │ │ │ + biceq r8, fp, r8, ror #3 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -608997,15 +608997,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq r8, [fp] │ │ │ │ + biceq r8, fp, r8, lsr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -609044,15 +609044,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25e2d4 <__cxa_atexit@plt+0x252c60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r7, [fp, #244] @ 0xf4 │ │ │ │ + biceq r7, fp, ip, lsr #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25e38c <__cxa_atexit@plt+0x252d18> │ │ │ │ ldr lr, [pc, #160] @ 25e398 <__cxa_atexit@plt+0x252d24> │ │ │ │ @@ -609094,15 +609094,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r7, fp, ip, asr pc │ │ │ │ + biceq r7, fp, r4, asr pc │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -609162,15 +609162,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r7, fp, ip, lsl lr │ │ │ │ + biceq r7, fp, r4, lsl lr │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -609344,15 +609344,15 @@ │ │ │ │ ldr r5, [sp, #12] │ │ │ │ str r5, [r6, #84] @ 0x54 │ │ │ │ str r2, [r6, #88] @ 0x58 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ add r1, r5, #32 │ │ │ │ stm r1, {r0, ip, lr} │ │ │ │ add r0, r5, #28 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 25e810 <__cxa_atexit@plt+0x25319c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ @@ -609374,15 +609374,15 @@ │ │ │ │ str r8, [r6, #24] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r8, [pc, #160] @ 25e894 <__cxa_atexit@plt+0x253220> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #156] @ 25e898 <__cxa_atexit@plt+0x253224> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ b 25e828 <__cxa_atexit@plt+0x2531b4> │ │ │ │ @@ -609432,15 +609432,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25e8e4 <__cxa_atexit@plt+0x253270> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, fp, r4, lsr #19 │ │ │ │ + @ instruction: 0x01cb799c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25e99c <__cxa_atexit@plt+0x253328> │ │ │ │ ldr lr, [pc, #160] @ 25e9a8 <__cxa_atexit@plt+0x253334> │ │ │ │ @@ -609482,15 +609482,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r7, fp, ip, asr #18 │ │ │ │ + biceq r7, fp, r4, asr #18 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -609550,15 +609550,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r7, fp, ip, lsl #16 │ │ │ │ + biceq r7, fp, r4, lsl #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -609597,15 +609597,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 25eb78 <__cxa_atexit@plt+0x253504> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, fp, r0, lsl r7 │ │ │ │ + biceq r7, fp, r8, lsl #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 25ec30 <__cxa_atexit@plt+0x2535bc> │ │ │ │ ldr lr, [pc, #160] @ 25ec3c <__cxa_atexit@plt+0x2535c8> │ │ │ │ @@ -609647,15 +609647,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r7, [fp, #104] @ 0x68 │ │ │ │ + strheq r7, [fp, #96] @ 0x60 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -609715,15 +609715,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r7, fp, r8, ror r5 │ │ │ │ + biceq r7, fp, r0, ror r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -609897,15 +609897,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [r6, #84] @ 0x54 │ │ │ │ str r3, [r6, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, lr │ │ │ │ ldr sl, [sp, #20] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str r4, [r5, #28] │ │ │ │ str ip, [r5, #32] │ │ │ │ add r0, r5, #20 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 25f0c4 <__cxa_atexit@plt+0x253a50> │ │ │ │ ldr r3, [sl, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ @@ -609930,15 +609930,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r8, [pc, #160] @ 25f140 <__cxa_atexit@plt+0x253acc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #156] @ 25f144 <__cxa_atexit@plt+0x253ad0> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ @@ -610048,17 +610048,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r7, fp, r0, ror r0 │ │ │ │ - biceq r7, fp, r8, asr #32 │ │ │ │ - biceq r7, fp, r8, lsr r0 │ │ │ │ + biceq r7, fp, r8, rrx │ │ │ │ + biceq r7, fp, r0, asr #32 │ │ │ │ + biceq r7, fp, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25f2d8 <__cxa_atexit@plt+0x253c64> │ │ │ │ @@ -610072,16 +610072,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r6, fp, r4, asr #31 │ │ │ │ - strheq r6, [fp, #244] @ 0xf4 │ │ │ │ + strheq r6, [fp, #252] @ 0xfc │ │ │ │ + biceq r6, fp, ip, lsr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25f344 <__cxa_atexit@plt+0x253cd0> │ │ │ │ ldr lr, [pc, #68] @ 25f34c <__cxa_atexit@plt+0x253cd8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -610099,15 +610099,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r6, fp, ip, asr pc │ │ │ │ + biceq r6, fp, r4, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -610200,17 +610200,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 25f4d4 <__cxa_atexit@plt+0x253e60> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - biceq r6, fp, r4, lsr #30 │ │ │ │ + biceq r6, fp, ip, lsl pc │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - biceq r6, fp, ip, asr pc │ │ │ │ + biceq r6, fp, r4, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25f578 <__cxa_atexit@plt+0x253f04> │ │ │ │ ldr r2, [pc, #136] @ 25f594 <__cxa_atexit@plt+0x253f20> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -610245,17 +610245,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r6, fp, ip, asr sp │ │ │ │ - biceq r6, fp, r4, lsr sp │ │ │ │ - biceq r6, fp, r4, lsr #26 │ │ │ │ + biceq r6, fp, r4, asr sp │ │ │ │ + biceq r6, fp, ip, lsr #26 │ │ │ │ + biceq r6, fp, ip, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25f5ec <__cxa_atexit@plt+0x253f78> │ │ │ │ @@ -610269,16 +610269,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r6, [fp, #192] @ 0xc0 │ │ │ │ - biceq r6, fp, r0, lsr #25 │ │ │ │ + biceq r6, fp, r8, lsr #25 │ │ │ │ + @ instruction: 0x01cb6c98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25f658 <__cxa_atexit@plt+0x253fe4> │ │ │ │ ldr lr, [pc, #68] @ 25f660 <__cxa_atexit@plt+0x253fec> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -610296,15 +610296,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r6, fp, r8, asr #24 │ │ │ │ + biceq r6, fp, r0, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -610397,17 +610397,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 25f7e8 <__cxa_atexit@plt+0x254174> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - biceq r6, fp, r0, lsl ip │ │ │ │ + biceq r6, fp, r8, lsl #24 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - biceq r6, fp, r8, asr #24 │ │ │ │ + biceq r6, fp, r0, asr #24 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 25f884 <__cxa_atexit@plt+0x254210> │ │ │ │ @@ -610431,15 +610431,15 @@ │ │ │ │ str r8, [r2, #24] │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #60] @ 25f8b0 <__cxa_atexit@plt+0x25423c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #56] @ 25f8b4 <__cxa_atexit@plt+0x254240> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 25f894 <__cxa_atexit@plt+0x254220> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 25f8a4 <__cxa_atexit@plt+0x254230> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -610459,15 +610459,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01cb699c │ │ │ │ + @ instruction: 0x01cb6994 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -610484,30 +610484,30 @@ │ │ │ │ sub r8, r6, #1 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - biceq r6, fp, ip, lsl #22 │ │ │ │ + biceq r6, fp, r4, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25f988 <__cxa_atexit@plt+0x254314> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 25f990 <__cxa_atexit@plt+0x25431c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [fp, #140] @ 0x8c │ │ │ │ + strdeq r6, [fp, #132] @ 0x84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -610524,15 +610524,15 @@ │ │ │ │ sub r8, r6, #1 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - biceq r6, fp, ip, ror #20 │ │ │ │ + biceq r6, fp, r4, ror #20 │ │ │ │ @ instruction: 0x01b598c0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #8 │ │ │ │ @@ -610556,15 +610556,15 @@ │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmib r2, {r0, r1, ip} │ │ │ │ str r9, [r2, #16] │ │ │ │ mov r5, lr │ │ │ │ ldr r9, [pc, #56] @ 25faac <__cxa_atexit@plt+0x254438> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 2e19d0 <__cxa_atexit@plt+0x2d635c> │ │ │ │ + b 925bc8 <__cxa_atexit@plt+0x91a554> │ │ │ │ mov r6, r2 │ │ │ │ b 25fa88 <__cxa_atexit@plt+0x254414> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 25fa9c <__cxa_atexit@plt+0x254428> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -610669,16 +610669,16 @@ │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq r6, fp, ip, lsl #13 │ │ │ │ - biceq r6, fp, r0, lsl #13 │ │ │ │ + biceq r6, fp, r4, lsl #13 │ │ │ │ + biceq r6, fp, r8, ror r6 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ add r9, r5, #12 │ │ │ │ ldm r9, {r7, r8, r9} │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -610704,16 +610704,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r6, [fp, #88] @ 0x58 │ │ │ │ - biceq r6, fp, ip, ror #11 │ │ │ │ + strdeq r6, [fp, #80] @ 0x50 │ │ │ │ + biceq r6, fp, r4, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25fd54 <__cxa_atexit@plt+0x2546e0> │ │ │ │ ldr r2, [pc, #136] @ 25fd70 <__cxa_atexit@plt+0x2546fc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -610748,17 +610748,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r6, fp, r0, lsl #11 │ │ │ │ - biceq r6, fp, r8, asr r5 │ │ │ │ - biceq r6, fp, r8, asr #10 │ │ │ │ + biceq r6, fp, r8, ror r5 │ │ │ │ + biceq r6, fp, r0, asr r5 │ │ │ │ + biceq r6, fp, r0, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25fdc8 <__cxa_atexit@plt+0x254754> │ │ │ │ @@ -610772,16 +610772,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r6, [fp, #68] @ 0x44 │ │ │ │ - biceq r6, fp, r4, asr #9 │ │ │ │ + biceq r6, fp, ip, asr #9 │ │ │ │ + strheq r6, [fp, #76] @ 0x4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25fe34 <__cxa_atexit@plt+0x2547c0> │ │ │ │ ldr lr, [pc, #68] @ 25fe3c <__cxa_atexit@plt+0x2547c8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -610799,15 +610799,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r6, fp, ip, ror #8 │ │ │ │ + biceq r6, fp, r4, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -610900,17 +610900,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 25ffc4 <__cxa_atexit@plt+0x254950> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - biceq r6, fp, r4, lsr r4 │ │ │ │ + biceq r6, fp, ip, lsr #8 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - biceq r6, fp, ip, ror #8 │ │ │ │ + biceq r6, fp, r4, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 260068 <__cxa_atexit@plt+0x2549f4> │ │ │ │ ldr r2, [pc, #136] @ 260084 <__cxa_atexit@plt+0x254a10> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -610945,17 +610945,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r6, fp, ip, ror #4 │ │ │ │ - biceq r6, fp, r4, asr #4 │ │ │ │ - biceq r6, fp, r4, lsr r2 │ │ │ │ + biceq r6, fp, r4, ror #4 │ │ │ │ + biceq r6, fp, ip, lsr r2 │ │ │ │ + biceq r6, fp, ip, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2600dc <__cxa_atexit@plt+0x254a68> │ │ │ │ @@ -610969,16 +610969,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r6, fp, r0, asr #3 │ │ │ │ - strheq r6, [fp, #16] │ │ │ │ + strheq r6, [fp, #24] │ │ │ │ + biceq r6, fp, r8, lsr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 260148 <__cxa_atexit@plt+0x254ad4> │ │ │ │ ldr lr, [pc, #68] @ 260150 <__cxa_atexit@plt+0x254adc> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -610996,15 +610996,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r6, fp, r8, asr r1 │ │ │ │ + biceq r6, fp, r0, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -611097,17 +611097,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 2602d8 <__cxa_atexit@plt+0x254c64> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - biceq r6, fp, r0, lsr #2 │ │ │ │ + biceq r6, fp, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - biceq r6, fp, r8, asr r1 │ │ │ │ + biceq r6, fp, r0, asr r1 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -611157,28 +611157,28 @@ │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr r8, [pc, #80] @ 260418 <__cxa_atexit@plt+0x254da4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #76] @ 26041c <__cxa_atexit@plt+0x254da8> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r1 │ │ │ │ b 2603ec <__cxa_atexit@plt+0x254d78> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 260400 <__cxa_atexit@plt+0x254d8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b5937c │ │ │ │ - biceq r5, fp, ip, asr #30 │ │ │ │ + biceq r5, fp, r4, asr #30 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - biceq r6, fp, r4, asr r0 │ │ │ │ + biceq r6, fp, ip, asr #32 │ │ │ │ @ instruction: 0xfffff730 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0x01b57c24 │ │ │ │ @ instruction: 0x01b593b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -611189,15 +611189,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, fp, r4, lsr lr │ │ │ │ + biceq r5, fp, ip, lsr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -611224,15 +611224,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, fp, r8, lsr #27 │ │ │ │ + biceq r5, fp, r0, lsr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -611276,15 +611276,15 @@ │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmib r2, {r0, r1, ip} │ │ │ │ str r9, [r2, #16] │ │ │ │ mov r5, lr │ │ │ │ ldr r9, [pc, #56] @ 2605ec <__cxa_atexit@plt+0x254f78> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 2e19d0 <__cxa_atexit@plt+0x2d635c> │ │ │ │ + b 925bc8 <__cxa_atexit@plt+0x91a554> │ │ │ │ mov r6, r2 │ │ │ │ b 2605c8 <__cxa_atexit@plt+0x254f54> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2605dc <__cxa_atexit@plt+0x254f68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -611305,15 +611305,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 260628 <__cxa_atexit@plt+0x254fb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, fp, r0, ror #24 │ │ │ │ + biceq r5, fp, r8, asr ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2606e0 <__cxa_atexit@plt+0x25506c> │ │ │ │ ldr lr, [pc, #160] @ 2606ec <__cxa_atexit@plt+0x255078> │ │ │ │ @@ -611355,15 +611355,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r5, fp, r8, lsl #24 │ │ │ │ + biceq r5, fp, r0, lsl #24 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -611423,15 +611423,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r5, fp, r8, asr #21 │ │ │ │ + biceq r5, fp, r0, asr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -611470,15 +611470,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2608bc <__cxa_atexit@plt+0x255248> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, fp, ip, asr #19 │ │ │ │ + biceq r5, fp, r4, asr #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 260974 <__cxa_atexit@plt+0x255300> │ │ │ │ ldr lr, [pc, #160] @ 260980 <__cxa_atexit@plt+0x25530c> │ │ │ │ @@ -611520,15 +611520,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r5, fp, r4, ror r9 │ │ │ │ + biceq r5, fp, ip, ror #18 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -611588,15 +611588,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r5, fp, r4, lsr r8 │ │ │ │ + biceq r5, fp, ip, lsr #16 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -611769,15 +611769,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 260d68 <__cxa_atexit@plt+0x2556f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, fp, r0, lsr #10 │ │ │ │ + biceq r5, fp, r8, lsl r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 260e20 <__cxa_atexit@plt+0x2557ac> │ │ │ │ ldr lr, [pc, #160] @ 260e2c <__cxa_atexit@plt+0x2557b8> │ │ │ │ @@ -611819,15 +611819,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r5, fp, r8, asr #9 │ │ │ │ + biceq r5, fp, r0, asr #9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -611887,15 +611887,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r5, fp, r8, lsl #7 │ │ │ │ + biceq r5, fp, r0, lsl #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -611934,15 +611934,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 260ffc <__cxa_atexit@plt+0x255988> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, fp, ip, lsl #5 │ │ │ │ + biceq r5, fp, r4, lsl #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2610b4 <__cxa_atexit@plt+0x255a40> │ │ │ │ ldr lr, [pc, #160] @ 2610c0 <__cxa_atexit@plt+0x255a4c> │ │ │ │ @@ -611984,15 +611984,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r5, fp, r4, lsr r2 │ │ │ │ + biceq r5, fp, ip, lsr #4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -612052,15 +612052,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq r5, [fp, #4] │ │ │ │ + biceq r5, fp, ip, ror #1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -612291,17 +612291,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r4, fp, r4, ror #26 │ │ │ │ - biceq r4, fp, ip, lsr sp │ │ │ │ - biceq r4, fp, ip, lsr #26 │ │ │ │ + biceq r4, fp, ip, asr sp │ │ │ │ + biceq r4, fp, r4, lsr sp │ │ │ │ + biceq r4, fp, r4, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2615e4 <__cxa_atexit@plt+0x255f70> │ │ │ │ @@ -612315,16 +612315,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r4, [fp, #200] @ 0xc8 │ │ │ │ - biceq r4, fp, r8, lsr #25 │ │ │ │ + strheq r4, [fp, #192] @ 0xc0 │ │ │ │ + biceq r4, fp, r0, lsr #25 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -612364,19 +612364,19 @@ │ │ │ │ mov sl, r3 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - biceq r4, fp, r0, asr ip │ │ │ │ - biceq r4, fp, r8, lsr #25 │ │ │ │ - biceq r4, fp, r0, lsl #25 │ │ │ │ - biceq r4, fp, r4, lsl #28 │ │ │ │ - biceq r4, fp, ip, asr #27 │ │ │ │ + biceq r4, fp, r8, asr #24 │ │ │ │ + biceq r4, fp, r0, lsr #25 │ │ │ │ + biceq r4, fp, r8, ror ip │ │ │ │ + strdeq r4, [fp, #220] @ 0xdc │ │ │ │ + biceq r4, fp, r4, asr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 261720 <__cxa_atexit@plt+0x2560ac> │ │ │ │ ldr lr, [pc, #68] @ 261728 <__cxa_atexit@plt+0x2560b4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -612394,15 +612394,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r4, fp, r0, lsl #23 │ │ │ │ + biceq r4, fp, r8, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -612559,25 +612559,25 @@ │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - biceq r4, fp, r8, asr r9 │ │ │ │ - strheq r4, [fp, #144] @ 0x90 │ │ │ │ - biceq r4, fp, r8, lsl #19 │ │ │ │ - biceq r4, fp, ip, lsl #22 │ │ │ │ - ldrdeq r4, [fp, #164] @ 0xa4 │ │ │ │ + biceq r4, fp, r0, asr r9 │ │ │ │ + biceq r4, fp, r8, lsr #19 │ │ │ │ + biceq r4, fp, r0, lsl #19 │ │ │ │ + biceq r4, fp, r4, lsl #22 │ │ │ │ + biceq r4, fp, ip, asr #21 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - biceq r4, fp, ip, asr sl │ │ │ │ - biceq r4, fp, r8, ror #19 │ │ │ │ biceq r4, fp, r4, asr sl │ │ │ │ - biceq r4, fp, r8, ror fp │ │ │ │ - @ instruction: 0x01cb4b98 │ │ │ │ + biceq r4, fp, r0, ror #19 │ │ │ │ + biceq r4, fp, ip, asr #20 │ │ │ │ + biceq r4, fp, r0, ror fp │ │ │ │ + @ instruction: 0x01cb4b90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 261a44 <__cxa_atexit@plt+0x2563d0> │ │ │ │ ldr lr, [pc, #68] @ 261a4c <__cxa_atexit@plt+0x2563d8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -612595,15 +612595,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r4, fp, ip, asr r8 │ │ │ │ + biceq r4, fp, r4, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -612749,25 +612749,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ - biceq r4, fp, r0, ror #12 │ │ │ │ - strheq r4, [fp, #104] @ 0x68 │ │ │ │ - @ instruction: 0x01cb4690 │ │ │ │ - biceq r4, fp, r4, lsl r8 │ │ │ │ - ldrdeq r4, [fp, #124] @ 0x7c │ │ │ │ + biceq r4, fp, r8, asr r6 │ │ │ │ + strheq r4, [fp, #96] @ 0x60 │ │ │ │ + biceq r4, fp, r8, lsl #13 │ │ │ │ + biceq r4, fp, ip, lsl #16 │ │ │ │ + ldrdeq r4, [fp, #116] @ 0x74 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - biceq r4, fp, r0, ror #14 │ │ │ │ - biceq r4, fp, r8, ror #13 │ │ │ │ - biceq r4, fp, r4, asr r7 │ │ │ │ - biceq r4, fp, r8, ror r8 │ │ │ │ - @ instruction: 0x01cb4898 │ │ │ │ + biceq r4, fp, r8, asr r7 │ │ │ │ + biceq r4, fp, r0, ror #13 │ │ │ │ + biceq r4, fp, ip, asr #14 │ │ │ │ + biceq r4, fp, r0, ror r8 │ │ │ │ + @ instruction: 0x01cb4890 │ │ │ │ @ instruction: 0x01b576d8 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, fp │ │ │ │ ldr fp, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #56 @ 0x38 │ │ │ │ @@ -612863,15 +612863,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 261e80 <__cxa_atexit@plt+0x25680c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, fp, r8, lsl #8 │ │ │ │ + biceq r4, fp, r0, lsl #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 261f38 <__cxa_atexit@plt+0x2568c4> │ │ │ │ ldr lr, [pc, #160] @ 261f44 <__cxa_atexit@plt+0x2568d0> │ │ │ │ @@ -612913,15 +612913,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r4, [fp, #48] @ 0x30 │ │ │ │ + biceq r4, fp, r8, lsr #7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -612981,15 +612981,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r4, fp, r0, ror r2 │ │ │ │ + biceq r4, fp, r8, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -613028,15 +613028,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 262114 <__cxa_atexit@plt+0x256aa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, fp, r4, ror r1 │ │ │ │ + biceq r4, fp, ip, ror #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2621cc <__cxa_atexit@plt+0x256b58> │ │ │ │ ldr lr, [pc, #160] @ 2621d8 <__cxa_atexit@plt+0x256b64> │ │ │ │ @@ -613078,15 +613078,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r4, fp, ip, lsl r1 │ │ │ │ + biceq r4, fp, r4, lsl r1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -613146,15 +613146,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq r3, [fp, #252] @ 0xfc │ │ │ │ + ldrdeq r3, [fp, #244] @ 0xf4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -613277,15 +613277,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ mov fp, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r3, fp, r8, asr #28 │ │ │ │ + biceq r3, fp, r0, asr #28 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01b56eb8 │ │ │ │ andeq r0, r0, sl, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ @@ -613429,15 +613429,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - biceq r3, fp, r4, lsl #23 │ │ │ │ + biceq r3, fp, ip, ror fp │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 262798 <__cxa_atexit@plt+0x257124> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -613481,15 +613481,15 @@ │ │ │ │ beq 262848 <__cxa_atexit@plt+0x2571d4> │ │ │ │ ldr r2, [pc, #72] @ 262860 <__cxa_atexit@plt+0x2571ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -613521,15 +613521,15 @@ │ │ │ │ beq 2628dc <__cxa_atexit@plt+0x257268> │ │ │ │ ldr r3, [pc, #56] @ 2628f0 <__cxa_atexit@plt+0x25727c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -613550,29 +613550,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 26294c <__cxa_atexit@plt+0x2572d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 262978 <__cxa_atexit@plt+0x257304> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 262a14 <__cxa_atexit@plt+0x2573a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -613594,15 +613594,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 262a20 <__cxa_atexit@plt+0x2573ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -613629,15 +613629,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 262a88 <__cxa_atexit@plt+0x257414> │ │ │ │ ldr r3, [pc, #44] @ 262a98 <__cxa_atexit@plt+0x257424> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -613653,29 +613653,29 @@ │ │ │ │ beq 262adc <__cxa_atexit@plt+0x257468> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 262ae8 <__cxa_atexit@plt+0x257474> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 262b14 <__cxa_atexit@plt+0x2574a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 262b90 <__cxa_atexit@plt+0x25751c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -613700,15 +613700,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq r3, fp, r8, lsr #14 │ │ │ │ + biceq r3, fp, r0, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 262bd4 <__cxa_atexit@plt+0x257560> │ │ │ │ @@ -613719,15 +613719,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r3, [fp, #104] @ 0x68 │ │ │ │ + strheq r3, [fp, #96] @ 0x60 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -613783,15 +613783,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strdeq r3, [fp, #92] @ 0x5c │ │ │ │ + strdeq r3, [fp, #84] @ 0x54 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 262d20 <__cxa_atexit@plt+0x2576ac> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -613835,15 +613835,15 @@ │ │ │ │ beq 262dd0 <__cxa_atexit@plt+0x25775c> │ │ │ │ ldr r2, [pc, #72] @ 262de8 <__cxa_atexit@plt+0x257774> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -613875,15 +613875,15 @@ │ │ │ │ beq 262e64 <__cxa_atexit@plt+0x2577f0> │ │ │ │ ldr r3, [pc, #56] @ 262e78 <__cxa_atexit@plt+0x257804> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -613904,29 +613904,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 262ed4 <__cxa_atexit@plt+0x257860> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 262f00 <__cxa_atexit@plt+0x25788c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #132] @ 262f9c <__cxa_atexit@plt+0x257928> │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #12] │ │ │ │ @@ -613948,15 +613948,15 @@ │ │ │ │ ldr r7, [pc, #72] @ 262fa8 <__cxa_atexit@plt+0x257934> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -613983,15 +613983,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 263010 <__cxa_atexit@plt+0x25799c> │ │ │ │ ldr r3, [pc, #44] @ 263020 <__cxa_atexit@plt+0x2579ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -614007,29 +614007,29 @@ │ │ │ │ beq 263064 <__cxa_atexit@plt+0x2579f0> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #28] @ 263070 <__cxa_atexit@plt+0x2579fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 26309c <__cxa_atexit@plt+0x257a28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 263118 <__cxa_atexit@plt+0x257aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -614054,15 +614054,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq r3, fp, r0, lsr #3 │ │ │ │ + @ instruction: 0x01cb3198 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 26315c <__cxa_atexit@plt+0x257ae8> │ │ │ │ @@ -614073,15 +614073,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r3, fp, r0, lsr r1 │ │ │ │ + biceq r3, fp, r8, lsr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -614148,15 +614148,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - biceq r3, fp, ip, rrx │ │ │ │ + biceq r3, fp, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 2632d4 <__cxa_atexit@plt+0x257c60> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -614266,15 +614266,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 263480 <__cxa_atexit@plt+0x257e0c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r3, r0, sl, lsl #28 │ │ │ │ @@ -614293,15 +614293,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 2634ec <__cxa_atexit@plt+0x257e78> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r9, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -614309,15 +614309,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r3, r0, r9, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 2635c4 <__cxa_atexit@plt+0x257f50> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -614343,15 +614343,15 @@ │ │ │ │ beq 2635bc <__cxa_atexit@plt+0x257f48> │ │ │ │ ldr r5, [pc, #64] @ 2635d0 <__cxa_atexit@plt+0x257f5c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #32] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -614380,15 +614380,15 @@ │ │ │ │ beq 263644 <__cxa_atexit@plt+0x257fd0> │ │ │ │ ldr r2, [pc, #48] @ 263654 <__cxa_atexit@plt+0x257fe0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -614407,29 +614407,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 2636b0 <__cxa_atexit@plt+0x25803c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #28]! │ │ │ │ ldr r3, [pc, #20] @ 2636dc <__cxa_atexit@plt+0x258068> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 263758 <__cxa_atexit@plt+0x2580e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -614454,15 +614454,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - biceq r2, fp, r0, ror #22 │ │ │ │ + biceq r2, fp, r8, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 26379c <__cxa_atexit@plt+0x258128> │ │ │ │ @@ -614473,15 +614473,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r2, [fp, #160] @ 0xa0 │ │ │ │ + biceq r2, fp, r8, ror #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -614559,15 +614559,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - biceq r2, fp, r0, lsl #20 │ │ │ │ + strdeq r2, [fp, #152] @ 0x98 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 263940 <__cxa_atexit@plt+0x2582cc> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -614677,15 +614677,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 263aec <__cxa_atexit@plt+0x258478> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r3, r0, sl, lsl #28 │ │ │ │ @@ -614704,15 +614704,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 263b58 <__cxa_atexit@plt+0x2584e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r9, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -614720,15 +614720,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r3, r0, r9, lsl #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r2, [pc, #140] @ 263c30 <__cxa_atexit@plt+0x2585bc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -614754,15 +614754,15 @@ │ │ │ │ beq 263c28 <__cxa_atexit@plt+0x2585b4> │ │ │ │ ldr r5, [pc, #64] @ 263c3c <__cxa_atexit@plt+0x2585c8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r7, [r3, #32] │ │ │ │ str r5, [r3, #36] @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -614791,15 +614791,15 @@ │ │ │ │ beq 263cb0 <__cxa_atexit@plt+0x25863c> │ │ │ │ ldr r2, [pc, #48] @ 263cc0 <__cxa_atexit@plt+0x25864c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -614818,29 +614818,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 263d1c <__cxa_atexit@plt+0x2586a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #32] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r2, [r5, #32] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #28]! │ │ │ │ ldr r3, [pc, #20] @ 263d48 <__cxa_atexit@plt+0x2586d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 263dc4 <__cxa_atexit@plt+0x258750> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ @@ -614865,15 +614865,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strdeq r2, [fp, #68] @ 0x44 │ │ │ │ + biceq r2, fp, ip, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 263e08 <__cxa_atexit@plt+0x258794> │ │ │ │ @@ -614884,15 +614884,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r2, fp, r4, lsl #9 │ │ │ │ + biceq r2, fp, ip, ror r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -615206,18 +615206,18 @@ │ │ │ │ bhi 264320 <__cxa_atexit@plt+0x258cac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 264328 <__cxa_atexit@plt+0x258cb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, fp, r0, ror #30 │ │ │ │ + biceq r1, fp, r8, asr pc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -615297,15 +615297,15 @@ │ │ │ │ ldr r5, [pc, #128] @ 2644f4 <__cxa_atexit@plt+0x258e80> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ str r5, [r9, #4] │ │ │ │ str r9, [r9, #12] │ │ │ │ str r3, [r9, #8]! │ │ │ │ mov r5, r2 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r9 │ │ │ │ b 26449c <__cxa_atexit@plt+0x258e28> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -615320,19 +615320,19 @@ │ │ │ │ ldr r5, [sp] │ │ │ │ mov r9, sl │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0x01b552f0 │ │ │ │ - biceq r1, fp, r8, lsl lr │ │ │ │ + biceq r1, fp, r0, lsl lr │ │ │ │ muleq r0, ip, ip │ │ │ │ andeq r2, r0, r4, ror #27 │ │ │ │ @ instruction: 0x01b5407c │ │ │ │ - biceq r1, fp, r4, ror #28 │ │ │ │ + biceq r1, fp, ip, asr lr │ │ │ │ @ instruction: 0x01b54ec4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov ip, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ @@ -615365,15 +615365,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #20] │ │ │ │ add lr, r2, #24 │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ ldr r9, [pc, #68] @ 2645d8 <__cxa_atexit@plt+0x258f64> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, ip │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 2645ac <__cxa_atexit@plt+0x258f38> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2645c4 <__cxa_atexit@plt+0x258f50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -615417,15 +615417,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r3, [r3, #12] │ │ │ │ str r0, [r3, #8]! │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r1 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [pc, #84] @ 2646c8 <__cxa_atexit@plt+0x259054> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ @@ -615440,20 +615440,20 @@ │ │ │ │ ldr r3, [pc, #20] @ 2646c4 <__cxa_atexit@plt+0x259050> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b55100 │ │ │ │ - biceq r1, fp, ip, lsr #24 │ │ │ │ + biceq r1, fp, r4, lsr #24 │ │ │ │ @ instruction: 0x01b5512c │ │ │ │ andeq r1, r0, r4, asr #21 │ │ │ │ andeq r2, r0, ip, lsl #24 │ │ │ │ @ instruction: 0x01b53ea4 │ │ │ │ - @ instruction: 0x01cb1c90 │ │ │ │ + biceq r1, fp, r8, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 264764 <__cxa_atexit@plt+0x2590f0> │ │ │ │ ldr r2, [pc, #136] @ 264780 <__cxa_atexit@plt+0x25910c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -615488,17 +615488,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r1, fp, r0, ror fp │ │ │ │ - biceq r1, fp, r8, asr #22 │ │ │ │ - biceq r1, fp, r8, lsr fp │ │ │ │ + biceq r1, fp, r8, ror #22 │ │ │ │ + biceq r1, fp, r0, asr #22 │ │ │ │ + biceq r1, fp, r0, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2647d8 <__cxa_atexit@plt+0x259164> │ │ │ │ @@ -615512,16 +615512,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r1, fp, r4, asr #21 │ │ │ │ - strheq r1, [fp, #164] @ 0xa4 │ │ │ │ + strheq r1, [fp, #172] @ 0xac │ │ │ │ + biceq r1, fp, ip, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 264844 <__cxa_atexit@plt+0x2591d0> │ │ │ │ ldr lr, [pc, #68] @ 26484c <__cxa_atexit@plt+0x2591d8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -615539,15 +615539,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r1, fp, ip, asr sl │ │ │ │ + biceq r1, fp, r4, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -615684,23 +615684,23 @@ │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ b 264a84 <__cxa_atexit@plt+0x259410> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - biceq r1, fp, ip, asr r8 │ │ │ │ - biceq r1, fp, r8, asr #17 │ │ │ │ - biceq r1, fp, ip, lsl #20 │ │ │ │ - biceq r1, fp, ip, ror #19 │ │ │ │ + biceq r1, fp, r4, asr r8 │ │ │ │ + biceq r1, fp, r0, asr #17 │ │ │ │ + biceq r1, fp, r4, lsl #20 │ │ │ │ + biceq r1, fp, r4, ror #19 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - strdeq r1, [fp, #128] @ 0x80 │ │ │ │ - biceq r1, fp, r4, asr #18 │ │ │ │ - biceq r1, fp, ip, lsl #21 │ │ │ │ - biceq r1, fp, ip, ror #20 │ │ │ │ + biceq r1, fp, r8, ror #17 │ │ │ │ + biceq r1, fp, ip, lsr r9 │ │ │ │ + biceq r1, fp, r4, lsl #21 │ │ │ │ + biceq r1, fp, r4, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 264b40 <__cxa_atexit@plt+0x2594cc> │ │ │ │ ldr r2, [pc, #136] @ 264b5c <__cxa_atexit@plt+0x2594e8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -615735,17 +615735,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01cb1794 │ │ │ │ - biceq r1, fp, ip, ror #14 │ │ │ │ - biceq r1, fp, ip, asr r7 │ │ │ │ + biceq r1, fp, ip, lsl #15 │ │ │ │ + biceq r1, fp, r4, ror #14 │ │ │ │ + biceq r1, fp, r4, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 264bb4 <__cxa_atexit@plt+0x259540> │ │ │ │ @@ -615759,16 +615759,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r1, fp, r8, ror #13 │ │ │ │ - ldrdeq r1, [fp, #104] @ 0x68 │ │ │ │ + biceq r1, fp, r0, ror #13 │ │ │ │ + ldrdeq r1, [fp, #96] @ 0x60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 264c20 <__cxa_atexit@plt+0x2595ac> │ │ │ │ ldr lr, [pc, #68] @ 264c28 <__cxa_atexit@plt+0x2595b4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -615786,15 +615786,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r1, fp, r0, lsl #13 │ │ │ │ + biceq r1, fp, r8, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -615931,23 +615931,23 @@ │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ b 264e60 <__cxa_atexit@plt+0x2597ec> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - biceq r1, fp, r0, lsl #9 │ │ │ │ - biceq r1, fp, ip, ror #9 │ │ │ │ - biceq r1, fp, r0, lsr r6 │ │ │ │ - biceq r1, fp, r0, lsl r6 │ │ │ │ + biceq r1, fp, r8, ror r4 │ │ │ │ + biceq r1, fp, r4, ror #9 │ │ │ │ + biceq r1, fp, r8, lsr #12 │ │ │ │ + biceq r1, fp, r8, lsl #12 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - biceq r1, fp, r4, lsl r5 │ │ │ │ - biceq r1, fp, r8, ror #10 │ │ │ │ - strheq r1, [fp, #96] @ 0x60 │ │ │ │ - @ instruction: 0x01cb1690 │ │ │ │ + biceq r1, fp, ip, lsl #10 │ │ │ │ + biceq r1, fp, r0, ror #10 │ │ │ │ + biceq r1, fp, r8, lsr #13 │ │ │ │ + biceq r1, fp, r8, lsl #13 │ │ │ │ @ instruction: 0x01b54528 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -615980,15 +615980,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #72] @ 264f6c <__cxa_atexit@plt+0x2598f8> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, ip │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 264f64 <__cxa_atexit@plt+0x2598f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -616019,15 +616019,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [r2] │ │ │ │ str r5, [r9, #4]! │ │ │ │ stmib r9, {r0, r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ mov sl, lr │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r9 │ │ │ │ b 264fe4 <__cxa_atexit@plt+0x259970> │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ @@ -616043,15 +616043,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 265030 <__cxa_atexit@plt+0x2599bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, fp, r8, asr r2 │ │ │ │ + biceq r1, fp, r0, asr r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2650e8 <__cxa_atexit@plt+0x259a74> │ │ │ │ ldr lr, [pc, #160] @ 2650f4 <__cxa_atexit@plt+0x259a80> │ │ │ │ @@ -616093,15 +616093,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r1, fp, r0, lsl #4 │ │ │ │ + strdeq r1, [fp, #24] │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -616161,15 +616161,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r1, fp, r0, asr #1 │ │ │ │ + strheq r1, [fp, #8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -616208,15 +616208,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2652c4 <__cxa_atexit@plt+0x259c50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, fp, r4, asr #31 │ │ │ │ + strheq r0, [fp, #252] @ 0xfc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 26537c <__cxa_atexit@plt+0x259d08> │ │ │ │ ldr lr, [pc, #160] @ 265388 <__cxa_atexit@plt+0x259d14> │ │ │ │ @@ -616258,15 +616258,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r0, fp, ip, ror #30 │ │ │ │ + biceq r0, fp, r4, ror #30 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -616326,15 +616326,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r0, fp, ip, lsr #28 │ │ │ │ + biceq r0, fp, r4, lsr #28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -616507,15 +616507,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r2] │ │ │ │ str r5, [r9, #68]! @ 0x44 │ │ │ │ stmib r9, {r0, r3, r8} │ │ │ │ mov r4, ip │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ str lr, [r2, #40] @ 0x28 │ │ │ │ str r0, [r2, #44] @ 0x2c │ │ │ │ add r2, r2, #32 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2657ec <__cxa_atexit@plt+0x25a178> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -616532,15 +616532,15 @@ │ │ │ │ str r5, [r9, #4]! │ │ │ │ str r3, [r9, #4] │ │ │ │ str r0, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ mov sl, ip │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, r9 │ │ │ │ b 2657fc <__cxa_atexit@plt+0x25a188> │ │ │ │ @@ -616572,15 +616572,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 265874 <__cxa_atexit@plt+0x25a200> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, fp, r4, lsl sl │ │ │ │ + biceq r0, fp, ip, lsl #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 26592c <__cxa_atexit@plt+0x25a2b8> │ │ │ │ ldr lr, [pc, #160] @ 265938 <__cxa_atexit@plt+0x25a2c4> │ │ │ │ @@ -616622,15 +616622,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r0, [fp, #156] @ 0x9c │ │ │ │ + strheq r0, [fp, #148] @ 0x94 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -616690,15 +616690,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r0, fp, ip, ror r8 │ │ │ │ + biceq r0, fp, r4, ror r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -616737,15 +616737,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 265b08 <__cxa_atexit@plt+0x25a494> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, fp, r0, lsl #15 │ │ │ │ + biceq r0, fp, r8, ror r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 265bc0 <__cxa_atexit@plt+0x25a54c> │ │ │ │ ldr lr, [pc, #160] @ 265bcc <__cxa_atexit@plt+0x25a558> │ │ │ │ @@ -616787,15 +616787,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r0, fp, r8, lsr #14 │ │ │ │ + biceq r0, fp, r0, lsr #14 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -616855,15 +616855,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r0, fp, r8, ror #11 │ │ │ │ + biceq r0, fp, r0, ror #11 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -617031,15 +617031,15 @@ │ │ │ │ str r5, [r9, #68]! @ 0x44 │ │ │ │ str r3, [r9, #4] │ │ │ │ str r0, [r9, #8] │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r9, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str ip, [r2, #32] │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ add r2, r2, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 266008 <__cxa_atexit@plt+0x25a994> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ @@ -617051,15 +617051,15 @@ │ │ │ │ ldr lr, [pc, #120] @ 266054 <__cxa_atexit@plt+0x25a9e0> │ │ │ │ add lr, pc, lr │ │ │ │ str ip, [r2] │ │ │ │ str r5, [r9, #4]! │ │ │ │ stmib r9, {r0, r1, r8} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, r9 │ │ │ │ b 266018 <__cxa_atexit@plt+0x25a9a4> │ │ │ │ @@ -617140,15 +617140,15 @@ │ │ │ │ str sl, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ stmib r9, {r2, r8} │ │ │ │ str r9, [r9, #16] │ │ │ │ str r0, [r9, #12]! │ │ │ │ mov r8, lr │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r9 │ │ │ │ b 266168 <__cxa_atexit@plt+0x25aaf4> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ @@ -617166,15 +617166,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2661bc <__cxa_atexit@plt+0x25ab48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, fp, ip, asr #1 │ │ │ │ + biceq r0, fp, r4, asr #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 266274 <__cxa_atexit@plt+0x25ac00> │ │ │ │ ldr lr, [pc, #160] @ 266280 <__cxa_atexit@plt+0x25ac0c> │ │ │ │ @@ -617216,15 +617216,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r0, fp, r4, ror r0 │ │ │ │ + biceq r0, fp, ip, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -617284,15 +617284,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq pc, sl, r4, lsr pc @ │ │ │ │ + biceq pc, sl, ip, lsr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -617331,15 +617331,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 266450 <__cxa_atexit@plt+0x25addc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq pc, sl, r8, lsr lr @ │ │ │ │ + biceq pc, sl, r0, lsr lr @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 266508 <__cxa_atexit@plt+0x25ae94> │ │ │ │ ldr lr, [pc, #160] @ 266514 <__cxa_atexit@plt+0x25aea0> │ │ │ │ @@ -617381,15 +617381,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq pc, sl, r0, ror #27 │ │ │ │ + ldrdeq pc, [sl, #216] @ 0xd8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -617449,15 +617449,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq pc, sl, r0, lsr #25 │ │ │ │ + stlbeq r8, [sl] │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -617636,15 +617636,15 @@ │ │ │ │ str r3, [r9, #68]! @ 0x44 │ │ │ │ stmib r9, {r4, r8} │ │ │ │ str r9, [r9, #16] │ │ │ │ str r5, [r9, #12]! │ │ │ │ mov r4, lr │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ str lr, [r2, #40] @ 0x28 │ │ │ │ str r0, [r2, #44] @ 0x2c │ │ │ │ add r2, r2, #32 │ │ │ │ cmp ip, r2 │ │ │ │ bhi 26699c <__cxa_atexit@plt+0x25b328> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -617663,15 +617663,15 @@ │ │ │ │ stmib r9, {r0, r8} │ │ │ │ str r9, [r9, #16] │ │ │ │ str r3, [r9, #12]! │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ mov sl, fp │ │ │ │ mov fp, ip │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, r9 │ │ │ │ @@ -617708,15 +617708,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 266a34 <__cxa_atexit@plt+0x25b3c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq pc, sl, r4, asr r8 @ │ │ │ │ + biceq pc, sl, ip, asr #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 266aec <__cxa_atexit@plt+0x25b478> │ │ │ │ ldr lr, [pc, #160] @ 266af8 <__cxa_atexit@plt+0x25b484> │ │ │ │ @@ -617758,15 +617758,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq pc, [sl, #124] @ 0x7c │ │ │ │ + strdeq pc, [sl, #116] @ 0x74 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -617826,15 +617826,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq pc, [sl, #108] @ 0x6c @ │ │ │ │ + strheq pc, [sl, #100] @ 0x64 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -617873,15 +617873,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 266cc8 <__cxa_atexit@plt+0x25b654> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq pc, sl, r0, asr #11 │ │ │ │ + strheq pc, [sl, #88] @ 0x58 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 266d80 <__cxa_atexit@plt+0x25b70c> │ │ │ │ ldr lr, [pc, #160] @ 266d8c <__cxa_atexit@plt+0x25b718> │ │ │ │ @@ -617923,15 +617923,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq pc, sl, r8, ror #10 │ │ │ │ + biceq pc, sl, r0, ror #10 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -617991,15 +617991,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq pc, sl, r8, lsr #8 │ │ │ │ + biceq pc, sl, r0, lsr #8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -618166,15 +618166,15 @@ │ │ │ │ str r1, [r9, #68]! @ 0x44 │ │ │ │ str r0, [r9, #4] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r9, #8] │ │ │ │ str r9, [r9, #16] │ │ │ │ str r5, [r9, #12]! │ │ │ │ mov r5, r2 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str r3, [r2, #32] │ │ │ │ str r0, [r2, #36] @ 0x24 │ │ │ │ add r2, r2, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2671d4 <__cxa_atexit@plt+0x25bb60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ @@ -618190,15 +618190,15 @@ │ │ │ │ str r3, [r2] │ │ │ │ str r5, [r9, #4]! │ │ │ │ stmib r9, {r1, r8} │ │ │ │ str r9, [r9, #16] │ │ │ │ str r0, [r9, #12]! │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, r9 │ │ │ │ b 2671e4 <__cxa_atexit@plt+0x25bb70> │ │ │ │ @@ -618300,15 +618300,15 @@ │ │ │ │ str r5, [r9, #4]! │ │ │ │ str r8, [r9, #4] │ │ │ │ str r9, [r9, #12] │ │ │ │ str r0, [r9, #8]! │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r9 │ │ │ │ b 267388 <__cxa_atexit@plt+0x25bd14> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 26739c <__cxa_atexit@plt+0x25bd28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -618344,15 +618344,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b4fd04 │ │ │ │ - stlexbeq lr, r4, [sl] │ │ │ │ + biceq lr, sl, ip, lsl #29 │ │ │ │ @ instruction: 0x01b4fce8 │ │ │ │ @ instruction: 0x01b5238c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 26744c <__cxa_atexit@plt+0x25bdd8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ @@ -618369,15 +618369,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 267488 <__cxa_atexit@plt+0x25be14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, sl, r0, lsl #28 │ │ │ │ + strdeq lr, [sl, #216] @ 0xd8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 267540 <__cxa_atexit@plt+0x25becc> │ │ │ │ ldr lr, [pc, #160] @ 26754c <__cxa_atexit@plt+0x25bed8> │ │ │ │ @@ -618419,15 +618419,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq lr, sl, r8, lsr #27 │ │ │ │ + biceq lr, sl, r0, lsr #27 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -618487,15 +618487,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq lr, sl, r8, ror #24 │ │ │ │ + biceq lr, sl, r0, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -618534,15 +618534,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 26771c <__cxa_atexit@plt+0x25c0a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, sl, ip, ror #22 │ │ │ │ + biceq lr, sl, r4, ror #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2677d4 <__cxa_atexit@plt+0x25c160> │ │ │ │ ldr lr, [pc, #160] @ 2677e0 <__cxa_atexit@plt+0x25c16c> │ │ │ │ @@ -618584,15 +618584,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq lr, sl, r4, lsl fp │ │ │ │ + biceq lr, sl, ip, lsl #22 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -618652,15 +618652,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq lr, [sl, #148] @ 0x94 │ │ │ │ + biceq lr, sl, ip, asr #19 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -618776,15 +618776,15 @@ │ │ │ │ add r2, r6, #84 @ 0x54 │ │ │ │ stm r2, {r0, r3, r4} │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub sl, ip, #9 │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, lr │ │ │ │ mov r6, ip │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 267b14 <__cxa_atexit@plt+0x25c4a0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -618897,15 +618897,15 @@ │ │ │ │ str r7, [r6, #92] @ 0x5c │ │ │ │ str r0, [r6, #96] @ 0x60 │ │ │ │ sub sl, r3, #9 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ ldr r7, [pc, #84] @ 267d28 <__cxa_atexit@plt+0x25c6b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ @@ -618917,15 +618917,15 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, fp │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - biceq lr, sl, r8, lsl r7 │ │ │ │ + biceq lr, sl, r0, lsl r7 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0x01b51ad0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r2, r0, r4, lsr #7 │ │ │ │ andeq r2, r0, r4, asr #19 │ │ │ │ andeq r3, r0, r8, lsr #11 │ │ │ │ @@ -619025,15 +619025,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 267ec8 <__cxa_atexit@plt+0x25c854> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, sl, r0, asr #7 │ │ │ │ + strheq lr, [sl, #56] @ 0x38 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 267f80 <__cxa_atexit@plt+0x25c90c> │ │ │ │ ldr lr, [pc, #160] @ 267f8c <__cxa_atexit@plt+0x25c918> │ │ │ │ @@ -619075,15 +619075,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq lr, sl, r8, ror #6 │ │ │ │ + biceq lr, sl, r0, ror #6 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -619143,15 +619143,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq lr, sl, r8, lsr #4 │ │ │ │ + biceq lr, sl, r0, lsr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -619190,15 +619190,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 26815c <__cxa_atexit@plt+0x25cae8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, sl, ip, lsr #2 │ │ │ │ + biceq lr, sl, r4, lsr #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 268214 <__cxa_atexit@plt+0x25cba0> │ │ │ │ ldr lr, [pc, #160] @ 268220 <__cxa_atexit@plt+0x25cbac> │ │ │ │ @@ -619240,15 +619240,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq lr, [sl, #4] │ │ │ │ + biceq lr, sl, ip, asr #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -619308,15 +619308,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strexbeq sp, r4, [sl] │ │ │ │ + biceq sp, sl, ip, lsl #31 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -619433,15 +619433,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #84 @ 0x54 │ │ │ │ stm r0, {r1, r3, r4, ip} │ │ │ │ sub sl, lr, #9 │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, lr │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 268558 <__cxa_atexit@plt+0x25cee4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ @@ -619566,15 +619566,15 @@ │ │ │ │ str r1, [r6, #96] @ 0x60 │ │ │ │ sub sl, r3, #9 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ ldr r7, [pc, #92] @ 2687a4 <__cxa_atexit@plt+0x25d130> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -619589,15 +619589,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - biceq sp, sl, r4, asr #25 │ │ │ │ + strheq sp, [sl, #204] @ 0xcc │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0x01b5105c │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ andeq r1, r0, ip, asr pc │ │ │ │ andeq r2, r0, r0, asr #22 │ │ │ │ andeq r2, r0, ip, lsl #11 │ │ │ │ @@ -620090,17 +620090,17 @@ │ │ │ │ cmp r0, r2 │ │ │ │ blt 268f24 <__cxa_atexit@plt+0x25d8b0> │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 268f74 <__cxa_atexit@plt+0x25d900> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 268b0c <__cxa_atexit@plt+0x25d498> │ │ │ │ - biceq sp, sl, r8, lsr r3 │ │ │ │ - biceq sp, sl, ip, asr #6 │ │ │ │ - biceq sp, sl, r4, lsl r3 │ │ │ │ + biceq sp, sl, r0, lsr r3 │ │ │ │ + biceq sp, sl, r4, asr #6 │ │ │ │ + biceq sp, sl, ip, lsl #6 │ │ │ │ @ instruction: 0x01b50370 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26900c <__cxa_atexit@plt+0x25d998> │ │ │ │ @@ -620568,15 +620568,15 @@ │ │ │ │ ldr r8, [pc, #116] @ 269744 <__cxa_atexit@plt+0x25e0d0> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r7, #2 │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ mov sl, ip │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #76] @ 26973c <__cxa_atexit@plt+0x25e0c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ @@ -620691,16 +620691,16 @@ │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq ip, [sl, #148] @ 0x94 │ │ │ │ - biceq ip, sl, r8, ror #19 │ │ │ │ + biceq ip, sl, ip, ror #19 │ │ │ │ + biceq ip, sl, r0, ror #19 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ add r9, r5, #12 │ │ │ │ ldm r9, {r7, r8, r9} │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -620726,16 +620726,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq ip, sl, r0, ror #18 │ │ │ │ - biceq ip, sl, r4, asr r9 │ │ │ │ + biceq ip, sl, r8, asr r9 │ │ │ │ + biceq ip, sl, ip, asr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2699ec <__cxa_atexit@plt+0x25e378> │ │ │ │ ldr r2, [pc, #136] @ 269a08 <__cxa_atexit@plt+0x25e394> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -620770,17 +620770,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq ip, sl, r8, ror #17 │ │ │ │ - biceq ip, sl, r0, asr #17 │ │ │ │ - strheq ip, [sl, #128] @ 0x80 │ │ │ │ + biceq ip, sl, r0, ror #17 │ │ │ │ + strheq ip, [sl, #136] @ 0x88 │ │ │ │ + biceq ip, sl, r8, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 269a60 <__cxa_atexit@plt+0x25e3ec> │ │ │ │ @@ -620794,16 +620794,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq ip, sl, ip, lsr r8 │ │ │ │ - biceq ip, sl, ip, lsr #16 │ │ │ │ + biceq ip, sl, r4, lsr r8 │ │ │ │ + biceq ip, sl, r4, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 269acc <__cxa_atexit@plt+0x25e458> │ │ │ │ ldr lr, [pc, #68] @ 269ad4 <__cxa_atexit@plt+0x25e460> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -620821,15 +620821,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq ip, [sl, #116] @ 0x74 │ │ │ │ + biceq ip, sl, ip, asr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -620923,17 +620923,17 @@ │ │ │ │ mov r7, #32 │ │ │ │ b 269c60 <__cxa_atexit@plt+0x25e5ec> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - biceq ip, sl, r4, ror r9 │ │ │ │ + biceq ip, sl, ip, ror #18 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - biceq ip, sl, r8, lsr #19 │ │ │ │ + biceq ip, sl, r0, lsr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 269d04 <__cxa_atexit@plt+0x25e690> │ │ │ │ ldr r2, [pc, #136] @ 269d20 <__cxa_atexit@plt+0x25e6ac> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -620968,17 +620968,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrdeq ip, [sl, #80] @ 0x50 │ │ │ │ - biceq ip, sl, r8, lsr #11 │ │ │ │ - @ instruction: 0x01cac598 │ │ │ │ + biceq ip, sl, r8, asr #11 │ │ │ │ + biceq ip, sl, r0, lsr #11 │ │ │ │ + @ instruction: 0x01cac590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 269d78 <__cxa_atexit@plt+0x25e704> │ │ │ │ @@ -620992,16 +620992,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq ip, sl, r4, lsr #10 │ │ │ │ - biceq ip, sl, r4, lsl r5 │ │ │ │ + biceq ip, sl, ip, lsl r5 │ │ │ │ + biceq ip, sl, ip, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 269de4 <__cxa_atexit@plt+0x25e770> │ │ │ │ ldr lr, [pc, #68] @ 269dec <__cxa_atexit@plt+0x25e778> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -621019,15 +621019,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strheq ip, [sl, #76] @ 0x4c │ │ │ │ + strheq ip, [sl, #68] @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -621121,17 +621121,17 @@ │ │ │ │ mov r7, #32 │ │ │ │ b 269f78 <__cxa_atexit@plt+0x25e904> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - biceq ip, sl, ip, asr r6 │ │ │ │ + biceq ip, sl, r4, asr r6 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0x01cac690 │ │ │ │ + biceq ip, sl, r8, lsl #13 │ │ │ │ @ instruction: 0x01b4f6b4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ @@ -621186,29 +621186,29 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 26a0d0 <__cxa_atexit@plt+0x25ea5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ ldr sl, [sp, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - biceq ip, sl, r0, lsr #5 │ │ │ │ - biceq ip, sl, r8, asr #11 │ │ │ │ + @ instruction: 0x01cac298 │ │ │ │ + biceq ip, sl, r0, asr #11 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffff718 │ │ │ │ @ instruction: 0x01b4f5ac │ │ │ │ @ instruction: 0x01b4e740 │ │ │ │ @ instruction: 0x01b4f5ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -621220,15 +621220,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 26a114 <__cxa_atexit@plt+0x25eaa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, sl, r4, ror r1 │ │ │ │ + biceq ip, sl, ip, ror #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 26a1cc <__cxa_atexit@plt+0x25eb58> │ │ │ │ ldr lr, [pc, #160] @ 26a1d8 <__cxa_atexit@plt+0x25eb64> │ │ │ │ @@ -621270,15 +621270,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq ip, sl, ip, lsl r1 │ │ │ │ + biceq ip, sl, r4, lsl r1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -621338,15 +621338,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq fp, [sl, #252] @ 0xfc │ │ │ │ + ldrdeq fp, [sl, #244] @ 0xf4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -621456,15 +621456,15 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-36]! @ 0xffffffdc │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq fp, sl, r4, asr lr │ │ │ │ + biceq fp, sl, ip, asr #28 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0x01b4f180 │ │ │ │ andeq r1, r0, r9, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r4 │ │ │ │ mov r3, r5 │ │ │ │ @@ -621515,15 +621515,15 @@ │ │ │ │ ldr r4, [pc, #28] @ 26a5b8 <__cxa_atexit@plt+0x25ef44> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r9, #828] @ 0x33c │ │ │ │ str r4, [r5] │ │ │ │ mov r4, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq fp, sl, ip, lsr sp │ │ │ │ + biceq fp, sl, r4, lsr sp │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0x01b4f08c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -621606,15 +621606,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 26a71c <__cxa_atexit@plt+0x25f0a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq fp, sl, ip, ror #22 │ │ │ │ + biceq fp, sl, r4, ror #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 26a7d4 <__cxa_atexit@plt+0x25f160> │ │ │ │ ldr lr, [pc, #160] @ 26a7e0 <__cxa_atexit@plt+0x25f16c> │ │ │ │ @@ -621656,15 +621656,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq fp, sl, r4, lsl fp │ │ │ │ + biceq fp, sl, ip, lsl #22 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -621724,15 +621724,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq fp, [sl, #148] @ 0x94 │ │ │ │ + biceq fp, sl, ip, asr #19 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -621851,15 +621851,15 @@ │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-40]! @ 0xffffffd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq fp, sl, r4, lsr r8 │ │ │ │ + biceq fp, sl, ip, lsr #16 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0x01b4eb54 │ │ │ │ andeq r3, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r4 │ │ │ │ mov r3, r5 │ │ │ │ @@ -621915,15 +621915,15 @@ │ │ │ │ ldr r4, [pc, #28] @ 26abf8 <__cxa_atexit@plt+0x25f584> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ str r4, [r5] │ │ │ │ mov r4, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq fp, sl, r8, lsl #14 │ │ │ │ + biceq fp, sl, r0, lsl #14 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0x01b4ea4c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -622006,15 +622006,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 26ad5c <__cxa_atexit@plt+0x25f6e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq fp, sl, ip, lsr #10 │ │ │ │ + biceq fp, sl, r4, lsr #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 26ae14 <__cxa_atexit@plt+0x25f7a0> │ │ │ │ ldr lr, [pc, #160] @ 26ae20 <__cxa_atexit@plt+0x25f7ac> │ │ │ │ @@ -622056,15 +622056,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq fp, [sl, #68] @ 0x44 │ │ │ │ + biceq fp, sl, ip, asr #9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -622124,15 +622124,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01cab394 │ │ │ │ + biceq fp, sl, ip, lsl #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -622483,15 +622483,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 26b4d0 <__cxa_atexit@plt+0x25fe5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq sl, [sl, #216] @ 0xd8 │ │ │ │ + strheq sl, [sl, #208] @ 0xd0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 26b588 <__cxa_atexit@plt+0x25ff14> │ │ │ │ ldr lr, [pc, #160] @ 26b594 <__cxa_atexit@plt+0x25ff20> │ │ │ │ @@ -622533,15 +622533,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sl, sl, r0, ror #26 │ │ │ │ + biceq sl, sl, r8, asr sp │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -622601,15 +622601,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq sl, sl, r0, lsr #24 │ │ │ │ + biceq sl, sl, r8, lsl ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -623003,15 +623003,15 @@ │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [ip, #8] │ │ │ │ sub r0, r6, #33 @ 0x21 │ │ │ │ str r0, [ip, #8] │ │ │ │ str r1, [r3, #76] @ 0x4c │ │ │ │ sub sl, r6, #9 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 2d9ae4 <__cxa_atexit@plt+0x2ce470> │ │ │ │ + b 91dcdc <__cxa_atexit@plt+0x912668> │ │ │ │ ldr r7, [pc, #52] @ 26bd30 <__cxa_atexit@plt+0x2606bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @@ -623056,15 +623056,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - biceq sl, sl, ip, lsl #10 │ │ │ │ + biceq sl, sl, r4, lsl #10 │ │ │ │ @ instruction: 0x01b4c764 │ │ │ │ @ instruction: 0x01b4c73c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 26bdf8 <__cxa_atexit@plt+0x260784> │ │ │ │ @@ -623117,17 +623117,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq sl, sl, ip, lsr r4 │ │ │ │ - biceq sl, sl, r4, lsl r4 │ │ │ │ - biceq sl, sl, r4, lsl #8 │ │ │ │ + biceq sl, sl, r4, lsr r4 │ │ │ │ + biceq sl, sl, ip, lsl #8 │ │ │ │ + strdeq sl, [sl, #60] @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 26bf0c <__cxa_atexit@plt+0x260898> │ │ │ │ @@ -623141,31 +623141,31 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01caa390 │ │ │ │ - biceq sl, sl, r0, lsl #7 │ │ │ │ + biceq sl, sl, r8, lsl #7 │ │ │ │ + biceq sl, sl, r8, ror r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26bf50 <__cxa_atexit@plt+0x2608dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 26bf58 <__cxa_atexit@plt+0x2608e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, sl, r0, lsr r3 │ │ │ │ + biceq sl, sl, r8, lsr #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 26c010 <__cxa_atexit@plt+0x26099c> │ │ │ │ @@ -623211,20 +623211,20 @@ │ │ │ │ b 26c020 <__cxa_atexit@plt+0x2609ac> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - ldrdeq sl, [sl, #44] @ 0x2c │ │ │ │ - biceq sl, sl, r8, asr #5 │ │ │ │ - biceq sl, sl, r4, lsr r3 │ │ │ │ - biceq sl, sl, r0, lsl #6 │ │ │ │ - biceq sl, sl, r4, lsl #9 │ │ │ │ - biceq sl, sl, ip, asr #8 │ │ │ │ + ldrdeq sl, [sl, #36] @ 0x24 │ │ │ │ + biceq sl, sl, r0, asr #5 │ │ │ │ + biceq sl, sl, ip, lsr #6 │ │ │ │ + strdeq sl, [sl, #40] @ 0x28 │ │ │ │ + biceq sl, sl, ip, ror r4 │ │ │ │ + biceq sl, sl, r4, asr #8 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -623272,15 +623272,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq sl, sl, r8, lsl #3 │ │ │ │ + biceq sl, sl, r0, lsl #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -623292,15 +623292,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 26c174 <__cxa_atexit@plt+0x260b00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, sl, r4, lsl r1 │ │ │ │ + biceq sl, sl, ip, lsl #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 26c22c <__cxa_atexit@plt+0x260bb8> │ │ │ │ @@ -623346,20 +623346,20 @@ │ │ │ │ b 26c23c <__cxa_atexit@plt+0x260bc8> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - biceq sl, sl, r0, asr #1 │ │ │ │ - biceq sl, sl, ip, lsr #1 │ │ │ │ - biceq sl, sl, r8, lsl r1 │ │ │ │ - biceq sl, sl, r4, ror #1 │ │ │ │ - biceq sl, sl, r8, ror #4 │ │ │ │ - biceq sl, sl, r0, lsr r2 │ │ │ │ + strheq sl, [sl, #8] │ │ │ │ + biceq sl, sl, r4, lsr #1 │ │ │ │ + biceq sl, sl, r0, lsl r1 │ │ │ │ + ldrdeq sl, [sl, #12] │ │ │ │ + biceq sl, sl, r0, ror #4 │ │ │ │ + biceq sl, sl, r8, lsr #4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26c310 <__cxa_atexit@plt+0x260c9c> │ │ │ │ ldr lr, [pc, #148] @ 26c318 <__cxa_atexit@plt+0x260ca4> │ │ │ │ @@ -623506,15 +623506,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r9, sl, r0, ror #27 │ │ │ │ + ldrdeq r9, [sl, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -623526,15 +623526,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 26c51c <__cxa_atexit@plt+0x260ea8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r9, sl, ip, ror #26 │ │ │ │ + biceq r9, sl, r4, ror #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 26c5d4 <__cxa_atexit@plt+0x260f60> │ │ │ │ @@ -623580,20 +623580,20 @@ │ │ │ │ b 26c5e4 <__cxa_atexit@plt+0x260f70> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - biceq r9, sl, r8, lsl sp │ │ │ │ - biceq r9, sl, r4, lsl #26 │ │ │ │ - biceq r9, sl, r0, ror sp │ │ │ │ - biceq r9, sl, ip, lsr sp │ │ │ │ - biceq r9, sl, r0, asr #29 │ │ │ │ - biceq r9, sl, r8, lsl #29 │ │ │ │ + biceq r9, sl, r0, lsl sp │ │ │ │ + strdeq r9, [sl, #204] @ 0xcc │ │ │ │ + biceq r9, sl, r8, ror #26 │ │ │ │ + biceq r9, sl, r4, lsr sp │ │ │ │ + strheq r9, [sl, #232] @ 0xe8 │ │ │ │ + biceq r9, sl, r0, lsl #29 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26c6b8 <__cxa_atexit@plt+0x261044> │ │ │ │ str r6, [sp] │ │ │ │ @@ -623782,15 +623782,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ add r9, r7, #2 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #76] @ 26c974 <__cxa_atexit@plt+0x261300> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -623821,15 +623821,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 26c9b8 <__cxa_atexit@plt+0x261344> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r9, [sl, #128] @ 0x80 │ │ │ │ + biceq r9, sl, r8, asr #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 26ca70 <__cxa_atexit@plt+0x2613fc> │ │ │ │ ldr lr, [pc, #160] @ 26ca7c <__cxa_atexit@plt+0x261408> │ │ │ │ @@ -623871,15 +623871,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r9, sl, r8, ror r8 │ │ │ │ + biceq r9, sl, r0, ror r8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -623939,15 +623939,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r9, sl, r8, lsr r7 │ │ │ │ + biceq r9, sl, r0, lsr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -623986,15 +623986,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 26cc4c <__cxa_atexit@plt+0x2615d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r9, sl, ip, lsr r6 │ │ │ │ + biceq r9, sl, r4, lsr r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 26cd04 <__cxa_atexit@plt+0x261690> │ │ │ │ ldr lr, [pc, #160] @ 26cd10 <__cxa_atexit@plt+0x26169c> │ │ │ │ @@ -624036,15 +624036,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r9, sl, r4, ror #11 │ │ │ │ + ldrdeq r9, [sl, #92] @ 0x5c │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -624104,15 +624104,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r9, sl, r4, lsr #9 │ │ │ │ + @ instruction: 0x01ca949c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -624299,15 +624299,15 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr sl, [sp, #16] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str r0, [r5, #32] │ │ │ │ str ip, [r5, #36] @ 0x24 │ │ │ │ str r9, [r5, #40] @ 0x28 │ │ │ │ add ip, r5, #28 │ │ │ │ cmp fp, ip │ │ │ │ bhi 26d208 <__cxa_atexit@plt+0x261b94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -624348,15 +624348,15 @@ │ │ │ │ mov r5, ip │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r9 │ │ │ │ ldr r8, [pc, #160] @ 26d28c <__cxa_atexit@plt+0x261c18> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #156] @ 26d290 <__cxa_atexit@plt+0x261c1c> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r1, r6 │ │ │ │ b 26d218 <__cxa_atexit@plt+0x261ba4> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ @@ -624383,40 +624383,40 @@ │ │ │ │ ldr sl, [sp, #12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b4c5c8 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ @ instruction: 0x01b4c59c │ │ │ │ andeq r0, r0, r8, lsr ip │ │ │ │ - biceq r9, sl, ip, lsr #5 │ │ │ │ + biceq r9, sl, r4, lsr #5 │ │ │ │ andeq r1, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, lsr sp │ │ │ │ @ instruction: 0x01b4a118 │ │ │ │ @ instruction: 0x01b4c490 │ │ │ │ andeq r0, r0, ip, lsl sp │ │ │ │ andeq r0, r0, r8, asr #28 │ │ │ │ andeq r1, r0, ip, lsr #2 │ │ │ │ @ instruction: 0x01b4a240 │ │ │ │ @ instruction: 0x01b4c5ac │ │ │ │ - biceq r9, sl, r8, asr r3 │ │ │ │ + biceq r9, sl, r0, asr r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26d2dc <__cxa_atexit@plt+0x261c68> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 26d2e4 <__cxa_atexit@plt+0x261c70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, sl, r4, lsr #31 │ │ │ │ + strexbeq r8, ip, [sl] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 26d39c <__cxa_atexit@plt+0x261d28> │ │ │ │ ldr lr, [pc, #160] @ 26d3a8 <__cxa_atexit@plt+0x261d34> │ │ │ │ @@ -624458,15 +624458,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r8, sl, ip, asr #30 │ │ │ │ + biceq r8, sl, r4, asr #30 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -624526,15 +624526,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r8, sl, ip, lsl #28 │ │ │ │ + biceq r8, sl, r4, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -624573,15 +624573,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 26d578 <__cxa_atexit@plt+0x261f04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, sl, r0, lsl sp │ │ │ │ + biceq r8, sl, r8, lsl #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 26d630 <__cxa_atexit@plt+0x261fbc> │ │ │ │ ldr lr, [pc, #160] @ 26d63c <__cxa_atexit@plt+0x261fc8> │ │ │ │ @@ -624623,15 +624623,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r8, [sl, #200] @ 0xc8 │ │ │ │ + strheq r8, [sl, #192] @ 0xc0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -624691,15 +624691,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r8, sl, r8, ror fp │ │ │ │ + biceq r8, sl, r0, ror fp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -624887,15 +624887,15 @@ │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [pc, #360] @ 26dbc4 <__cxa_atexit@plt+0x262550> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [sp, #20] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str sl, [r5, #28] │ │ │ │ str ip, [r5, #32] │ │ │ │ add lr, r5, #20 │ │ │ │ cmp fp, lr │ │ │ │ bhi 26db2c <__cxa_atexit@plt+0x2624b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #64 @ 0x40 │ │ │ │ @@ -624933,15 +624933,15 @@ │ │ │ │ str r6, [r6, #32] │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ ldr r9, [pc, #152] @ 26dbac <__cxa_atexit@plt+0x262538> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [sp, #20] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r2, r6 │ │ │ │ b 26db3c <__cxa_atexit@plt+0x2624c8> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ @@ -624967,23 +624967,23 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b4bca4 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ @ instruction: 0x01b4bc80 │ │ │ │ @ instruction: 0x01b49864 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ - biceq r8, sl, ip, ror r9 │ │ │ │ + biceq r8, sl, r4, ror r9 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ @ instruction: 0x01b4bb70 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ @ instruction: 0x01b4bc88 │ │ │ │ - biceq r8, sl, r4, lsr sl │ │ │ │ + biceq r8, sl, ip, lsr #20 │ │ │ │ @ instruction: 0x01b498a8 │ │ │ │ @ instruction: 0x01b4b7f4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -625073,17 +625073,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r8, sl, ip, lsr #11 │ │ │ │ - biceq r8, sl, r4, lsl #11 │ │ │ │ - biceq r8, sl, r4, ror r5 │ │ │ │ + biceq r8, sl, r4, lsr #11 │ │ │ │ + biceq r8, sl, ip, ror r5 │ │ │ │ + biceq r8, sl, ip, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 26dd9c <__cxa_atexit@plt+0x262728> │ │ │ │ @@ -625097,16 +625097,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, sl, r0, lsl #10 │ │ │ │ - strdeq r8, [sl, #64] @ 0x40 │ │ │ │ + strdeq r8, [sl, #72] @ 0x48 │ │ │ │ + biceq r8, sl, r8, ror #9 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -625141,18 +625141,18 @@ │ │ │ │ mov sl, r3 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0x01ca8498 │ │ │ │ - strdeq r8, [sl, #72] @ 0x48 │ │ │ │ - ldrdeq r8, [sl, #72] @ 0x48 │ │ │ │ - biceq r8, sl, r8, asr r6 │ │ │ │ + @ instruction: 0x01ca8490 │ │ │ │ + strdeq r8, [sl, #64] @ 0x40 │ │ │ │ + ldrdeq r8, [sl, #64] @ 0x40 │ │ │ │ + biceq r8, sl, r0, asr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26dec0 <__cxa_atexit@plt+0x26284c> │ │ │ │ ldr lr, [pc, #68] @ 26dec8 <__cxa_atexit@plt+0x262854> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -625170,15 +625170,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r8, sl, r0, ror #7 │ │ │ │ + ldrdeq r8, [sl, #56] @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -625323,23 +625323,23 @@ │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - ldrdeq r8, [sl, #20] │ │ │ │ - biceq r8, sl, r4, lsr r2 │ │ │ │ - biceq r8, sl, r4, lsl r2 │ │ │ │ - @ instruction: 0x01ca8394 │ │ │ │ + biceq r8, sl, ip, asr #3 │ │ │ │ + biceq r8, sl, ip, lsr #4 │ │ │ │ + biceq r8, sl, ip, lsl #4 │ │ │ │ + biceq r8, sl, ip, lsl #7 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - strheq r8, [sl, #40] @ 0x28 │ │ │ │ - biceq r8, sl, r8, lsr r4 │ │ │ │ - biceq r8, sl, r0, asr #4 │ │ │ │ - biceq r8, sl, r8, lsr #5 │ │ │ │ + strheq r8, [sl, #32] │ │ │ │ + biceq r8, sl, r0, lsr r4 │ │ │ │ + biceq r8, sl, r8, lsr r2 │ │ │ │ + biceq r8, sl, r0, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26e1ac <__cxa_atexit@plt+0x262b38> │ │ │ │ ldr lr, [pc, #68] @ 26e1b4 <__cxa_atexit@plt+0x262b40> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -625357,15 +625357,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strdeq r8, [sl, #4] │ │ │ │ + biceq r8, sl, ip, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -625501,23 +625501,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff940 │ │ │ │ - biceq r7, sl, ip, lsl #30 │ │ │ │ - biceq r7, sl, ip, ror #30 │ │ │ │ - biceq r7, sl, ip, asr #30 │ │ │ │ - biceq r8, sl, ip, asr #1 │ │ │ │ + biceq r7, sl, r4, lsl #30 │ │ │ │ + biceq r7, sl, r4, ror #30 │ │ │ │ + biceq r7, sl, r4, asr #30 │ │ │ │ + biceq r8, sl, r4, asr #1 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - strdeq r7, [sl, #240] @ 0xf0 │ │ │ │ - biceq r8, sl, r0, ror r1 │ │ │ │ - biceq r7, sl, r8, ror pc │ │ │ │ - biceq r7, sl, r0, ror #31 │ │ │ │ + biceq r7, sl, r8, ror #31 │ │ │ │ + biceq r8, sl, r8, ror #2 │ │ │ │ + biceq r7, sl, r0, ror pc │ │ │ │ + ldrdeq r7, [sl, #248] @ 0xf8 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r4 │ │ │ │ sub r1, r5, #4 │ │ │ │ @@ -625563,29 +625563,29 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r4, r9 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, fp │ │ │ │ ldr r9, [pc, #72] @ 26e534 <__cxa_atexit@plt+0x262ec0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldm sp, {sl, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 26e504 <__cxa_atexit@plt+0x262e90> │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r9, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 26e51c <__cxa_atexit@plt+0x262ea8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ mov r4, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b4b2dc │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - strheq r7, [sl, #244] @ 0xf4 │ │ │ │ + biceq r7, sl, ip, lsr #31 │ │ │ │ @ instruction: 0x01b48e74 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ @ instruction: 0x01b4b198 │ │ │ │ @ instruction: 0x01b4ae78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ @@ -625611,15 +625611,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b48b78 │ │ │ │ - biceq r7, sl, r8, lsl #26 │ │ │ │ + biceq r7, sl, r0, lsl #26 │ │ │ │ @ instruction: 0x01b48b5c │ │ │ │ @ instruction: 0x01b4b1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 26e5d8 <__cxa_atexit@plt+0x262f64> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #71] @ 0x47 │ │ │ │ @@ -625636,15 +625636,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 26e614 <__cxa_atexit@plt+0x262fa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, sl, r4, ror ip │ │ │ │ + biceq r7, sl, ip, ror #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 26e6cc <__cxa_atexit@plt+0x263058> │ │ │ │ ldr lr, [pc, #160] @ 26e6d8 <__cxa_atexit@plt+0x263064> │ │ │ │ @@ -625686,15 +625686,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r7, sl, ip, lsl ip │ │ │ │ + biceq r7, sl, r4, lsl ip │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -625754,15 +625754,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq r7, [sl, #172] @ 0xac │ │ │ │ + ldrdeq r7, [sl, #164] @ 0xa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -625801,15 +625801,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 26e8a8 <__cxa_atexit@plt+0x263234> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, sl, r0, ror #19 │ │ │ │ + ldrdeq r7, [sl, #152] @ 0x98 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 26e960 <__cxa_atexit@plt+0x2632ec> │ │ │ │ ldr lr, [pc, #160] @ 26e96c <__cxa_atexit@plt+0x2632f8> │ │ │ │ @@ -625851,15 +625851,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r7, sl, r8, lsl #19 │ │ │ │ + biceq r7, sl, r0, lsl #19 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -625919,15 +625919,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r7, sl, r8, asr #16 │ │ │ │ + biceq r7, sl, r0, asr #16 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -626134,15 +626134,15 @@ │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [pc, #468] @ 26efb0 <__cxa_atexit@plt+0x26393c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str r0, [r5, #32] │ │ │ │ str lr, [r5, #36] @ 0x24 │ │ │ │ str r9, [r5, #40] @ 0x28 │ │ │ │ add r9, r5, #28 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 26eef8 <__cxa_atexit@plt+0x263884> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -626200,15 +626200,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #172] @ 26ef88 <__cxa_atexit@plt+0x263914> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #168] @ 26ef8c <__cxa_atexit@plt+0x263918> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r2, r6 │ │ │ │ b 26ef08 <__cxa_atexit@plt+0x263894> │ │ │ │ mov r7, #84 @ 0x54 │ │ │ │ @@ -626235,25 +626235,25 @@ │ │ │ │ ldr sl, [sp, #16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b4a900 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0x01b4a8d4 │ │ │ │ andeq r2, r0, r8, lsr #21 │ │ │ │ - strdeq r7, [sl, #80] @ 0x50 │ │ │ │ + biceq r7, sl, r8, ror #11 │ │ │ │ andeq r4, r0, r0, asr r5 │ │ │ │ andeq r3, r0, r0, lsl #25 │ │ │ │ andeq r4, r0, r0, lsl #7 │ │ │ │ andeq r4, r0, r4, lsl #14 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ @ instruction: 0x01b48978 │ │ │ │ @ instruction: 0x01b48c88 │ │ │ │ @ instruction: 0x00002bb4 │ │ │ │ andeq r4, r0, r4, ror r8 │ │ │ │ - biceq r7, sl, r0, lsl #14 │ │ │ │ + strdeq r7, [sl, #104] @ 0x68 │ │ │ │ andeq r4, r0, r8, asr r6 │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ andeq r4, r0, r8, lsl #9 │ │ │ │ @ instruction: 0x01b48e08 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ @ instruction: 0x01b48a78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -626266,15 +626266,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 26efec <__cxa_atexit@plt+0x263978> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ca729c │ │ │ │ + @ instruction: 0x01ca7294 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 26f0a4 <__cxa_atexit@plt+0x263a30> │ │ │ │ ldr lr, [pc, #160] @ 26f0b0 <__cxa_atexit@plt+0x263a3c> │ │ │ │ @@ -626316,15 +626316,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r7, sl, r4, asr #4 │ │ │ │ + biceq r7, sl, ip, lsr r2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -626384,15 +626384,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r7, sl, r4, lsl #2 │ │ │ │ + strdeq r7, [sl, #12] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -626431,15 +626431,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 26f280 <__cxa_atexit@plt+0x263c0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, sl, r8 │ │ │ │ + biceq r7, sl, r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 26f338 <__cxa_atexit@plt+0x263cc4> │ │ │ │ ldr lr, [pc, #160] @ 26f344 <__cxa_atexit@plt+0x263cd0> │ │ │ │ @@ -626481,15 +626481,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r6, [sl, #240] @ 0xf0 │ │ │ │ + biceq r6, sl, r8, lsr #31 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -626549,15 +626549,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r6, sl, r0, ror lr │ │ │ │ + biceq r6, sl, r8, ror #28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -626759,15 +626759,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr r8, [pc, #480] @ 26f974 <__cxa_atexit@plt+0x264300> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #476] @ 26f978 <__cxa_atexit@plt+0x264304> │ │ │ │ add r9, pc, r9 │ │ │ │ mov fp, ip │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str sl, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ add lr, r5, #20 │ │ │ │ cmp fp, lr │ │ │ │ bhi 26f8c4 <__cxa_atexit@plt+0x264250> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #84 @ 0x54 │ │ │ │ @@ -626827,15 +626827,15 @@ │ │ │ │ mov r5, fp │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr r9, [pc, #172] @ 26f954 <__cxa_atexit@plt+0x2642e0> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, ip │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r2, r6 │ │ │ │ b 26f8d4 <__cxa_atexit@plt+0x264260> │ │ │ │ mov r7, #84 @ 0x54 │ │ │ │ @@ -626861,26 +626861,26 @@ │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b49f34 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ @ instruction: 0x01b49f0c │ │ │ │ andeq r2, r0, r4, asr #1 │ │ │ │ - biceq r6, sl, r0, lsr ip │ │ │ │ + biceq r6, sl, r8, lsr #24 │ │ │ │ andeq r3, r0, r8, asr #5 │ │ │ │ andeq r3, r0, r8, asr #19 │ │ │ │ @ instruction: 0x01b48030 │ │ │ │ andeq r3, r0, r4, asr #26 │ │ │ │ andeq r4, r0, r4, lsr r4 │ │ │ │ andeq r3, r0, r8, lsr #22 │ │ │ │ @ instruction: 0x01b482c4 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x000045b0 │ │ │ │ andeq r3, r0, r8, lsr #29 │ │ │ │ - biceq r6, sl, r4, lsr sp │ │ │ │ + biceq r6, sl, ip, lsr #26 │ │ │ │ andeq r3, r0, ip, lsl #25 │ │ │ │ @ instruction: 0x000033bc │ │ │ │ @ instruction: 0x00003abc │ │ │ │ @ instruction: 0x01b480c0 │ │ │ │ @ instruction: 0x01b483d0 │ │ │ │ @ instruction: 0x01b49a40 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -626913,15 +626913,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [pc, #88] @ 26fa50 <__cxa_atexit@plt+0x2643dc> │ │ │ │ add r8, pc, r8 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r9, r0, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, lr │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #52] @ 26fa48 <__cxa_atexit@plt+0x2643d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #32 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r8, lr │ │ │ │ bx r1 │ │ │ │ @@ -626976,17 +626976,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strdeq r6, [sl, #112] @ 0x70 │ │ │ │ - biceq r6, sl, r8, asr #15 │ │ │ │ - strheq r6, [sl, #120] @ 0x78 │ │ │ │ + biceq r6, sl, r8, ror #15 │ │ │ │ + biceq r6, sl, r0, asr #15 │ │ │ │ + strheq r6, [sl, #112] @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 26fb58 <__cxa_atexit@plt+0x2644e4> │ │ │ │ @@ -627000,16 +627000,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r6, sl, r4, asr #14 │ │ │ │ - biceq r6, sl, r4, lsr r7 │ │ │ │ + biceq r6, sl, ip, lsr r7 │ │ │ │ + biceq r6, sl, ip, lsr #14 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -627048,18 +627048,18 @@ │ │ │ │ mov sl, r3 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - biceq r6, sl, ip, asr #13 │ │ │ │ - biceq r6, sl, r8, lsr r7 │ │ │ │ - biceq r6, sl, r4, ror #16 │ │ │ │ - biceq r6, sl, r8, asr r8 │ │ │ │ + biceq r6, sl, r4, asr #13 │ │ │ │ + biceq r6, sl, r0, lsr r7 │ │ │ │ + biceq r6, sl, ip, asr r8 │ │ │ │ + biceq r6, sl, r0, asr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26fc8c <__cxa_atexit@plt+0x264618> │ │ │ │ ldr lr, [pc, #68] @ 26fc94 <__cxa_atexit@plt+0x264620> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -627077,15 +627077,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r6, sl, r4, lsl r6 │ │ │ │ + biceq r6, sl, ip, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -627249,23 +627249,23 @@ │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ - biceq r6, sl, r0, asr #7 │ │ │ │ - biceq r6, sl, ip, lsr #8 │ │ │ │ - biceq r6, sl, r8, asr r5 │ │ │ │ - biceq r6, sl, ip, asr #10 │ │ │ │ + strheq r6, [sl, #56] @ 0x38 │ │ │ │ + biceq r6, sl, r4, lsr #8 │ │ │ │ + biceq r6, sl, r0, asr r5 │ │ │ │ + biceq r6, sl, r4, asr #10 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - biceq r6, sl, r4, ror r4 │ │ │ │ - ldrdeq r6, [sl, #72] @ 0x48 │ │ │ │ - biceq r6, sl, r0, lsl #12 │ │ │ │ - strdeq r6, [sl, #84] @ 0x54 │ │ │ │ + biceq r6, sl, ip, ror #8 │ │ │ │ + ldrdeq r6, [sl, #64] @ 0x40 │ │ │ │ + strdeq r6, [sl, #88] @ 0x58 │ │ │ │ + biceq r6, sl, ip, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26ffc4 <__cxa_atexit@plt+0x264950> │ │ │ │ ldr lr, [pc, #68] @ 26ffcc <__cxa_atexit@plt+0x264958> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -627283,15 +627283,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq r6, [sl, #44] @ 0x2c │ │ │ │ + ldrdeq r6, [sl, #36] @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -627451,23 +627451,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff894 │ │ │ │ - @ instruction: 0x01ca6098 │ │ │ │ - biceq r6, sl, r4, lsl #2 │ │ │ │ - biceq r6, sl, r0, lsr r2 │ │ │ │ - biceq r6, sl, r4, lsr #4 │ │ │ │ + @ instruction: 0x01ca6090 │ │ │ │ + strdeq r6, [sl, #12] │ │ │ │ + biceq r6, sl, r8, lsr #4 │ │ │ │ + biceq r6, sl, ip, lsl r2 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - biceq r6, sl, r0, asr #2 │ │ │ │ - biceq r6, sl, r4, lsr #3 │ │ │ │ - biceq r6, sl, ip, asr #5 │ │ │ │ - biceq r6, sl, r0, asr #5 │ │ │ │ + biceq r6, sl, r8, lsr r1 │ │ │ │ + @ instruction: 0x01ca619c │ │ │ │ + biceq r6, sl, r4, asr #5 │ │ │ │ + strheq r6, [sl, #40] @ 0x28 │ │ │ │ @ instruction: 0x01b49128 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -627541,15 +627541,15 @@ │ │ │ │ str r6, [r5, #8] │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, #184] @ 270484 <__cxa_atexit@plt+0x264e10> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #180] @ 270488 <__cxa_atexit@plt+0x264e14> │ │ │ │ add r9, pc, r9 │ │ │ │ ldm sp, {sl, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [pc, #140] @ 270470 <__cxa_atexit@plt+0x264dfc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #16]! │ │ │ │ tst r9, #3 │ │ │ │ beq 270438 <__cxa_atexit@plt+0x264dc4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -627580,16 +627580,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq r5, sl, ip, ror #28 │ │ │ │ - biceq r5, sl, r8, asr lr │ │ │ │ + biceq r5, sl, r4, ror #28 │ │ │ │ + biceq r5, sl, r0, asr lr │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0x01b47440 │ │ │ │ @ instruction: 0x01b49280 │ │ │ │ andeq r0, r0, r6, asr #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ @@ -627610,31 +627610,31 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ sub sl, r6, #7 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r5, sl, r4, asr #27 │ │ │ │ - strheq r5, [sl, #208] @ 0xd0 │ │ │ │ + strheq r5, [sl, #220] @ 0xdc │ │ │ │ + biceq r5, sl, r8, lsr #27 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 270524 <__cxa_atexit@plt+0x264eb0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 27052c <__cxa_atexit@plt+0x264eb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, sl, ip, asr sp │ │ │ │ + biceq r5, sl, r4, asr sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2705e4 <__cxa_atexit@plt+0x264f70> │ │ │ │ ldr lr, [pc, #160] @ 2705f0 <__cxa_atexit@plt+0x264f7c> │ │ │ │ @@ -627676,15 +627676,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r5, sl, r4, lsl #26 │ │ │ │ + strdeq r5, [sl, #204] @ 0xcc │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -627744,15 +627744,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r5, sl, r4, asr #23 │ │ │ │ + strheq r5, [sl, #188] @ 0xbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -627791,15 +627791,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2707c0 <__cxa_atexit@plt+0x26514c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, sl, r8, asr #21 │ │ │ │ + biceq r5, sl, r0, asr #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 270878 <__cxa_atexit@plt+0x265204> │ │ │ │ ldr lr, [pc, #160] @ 270884 <__cxa_atexit@plt+0x265210> │ │ │ │ @@ -627841,15 +627841,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r5, sl, r0, ror sl │ │ │ │ + biceq r5, sl, r8, ror #20 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -627909,15 +627909,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r5, sl, r0, lsr r9 │ │ │ │ + biceq r5, sl, r8, lsr #18 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -628106,15 +628106,15 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - biceq r5, sl, r4, lsr #14 │ │ │ │ + biceq r5, sl, ip, lsl r7 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffff700 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0x01b48700 │ │ │ │ andeq r7, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -628234,17 +628234,17 @@ │ │ │ │ cmp r2, r0 │ │ │ │ blt 270e64 <__cxa_atexit@plt+0x2657f0> │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 270eb4 <__cxa_atexit@plt+0x265840> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 270a38 <__cxa_atexit@plt+0x2653c4> │ │ │ │ - strdeq r5, [sl, #56] @ 0x38 │ │ │ │ - biceq r5, sl, ip, lsl #8 │ │ │ │ - biceq r5, sl, r4, lsr r4 │ │ │ │ + strdeq r5, [sl, #48] @ 0x30 │ │ │ │ + biceq r5, sl, r4, lsl #8 │ │ │ │ + biceq r5, sl, ip, lsr #8 │ │ │ │ @ instruction: 0x01b48504 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 270f7c <__cxa_atexit@plt+0x265908> │ │ │ │ @@ -628366,15 +628366,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2710bc <__cxa_atexit@plt+0x265a48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, sl, ip, asr #3 │ │ │ │ + biceq r5, sl, r4, asr #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 271174 <__cxa_atexit@plt+0x265b00> │ │ │ │ ldr lr, [pc, #160] @ 271180 <__cxa_atexit@plt+0x265b0c> │ │ │ │ @@ -628416,15 +628416,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r5, sl, r4, ror r1 │ │ │ │ + biceq r5, sl, ip, ror #2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -628484,15 +628484,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r5, sl, r4, lsr r0 │ │ │ │ + biceq r5, sl, ip, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -628531,15 +628531,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 271350 <__cxa_atexit@plt+0x265cdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, sl, r8, lsr pc │ │ │ │ + biceq r4, sl, r0, lsr pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 271408 <__cxa_atexit@plt+0x265d94> │ │ │ │ ldr lr, [pc, #160] @ 271414 <__cxa_atexit@plt+0x265da0> │ │ │ │ @@ -628581,15 +628581,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r4, sl, r0, ror #29 │ │ │ │ + ldrdeq r4, [sl, #232] @ 0xe8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -628649,15 +628649,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r4, sl, r0, lsr #27 │ │ │ │ + @ instruction: 0x01ca4d98 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -628962,28 +628962,28 @@ │ │ │ │ ldr r1, [pc, #96] @ 271a58 <__cxa_atexit@plt+0x2663e4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str sl, [r3, #104] @ 0x68 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r3, #140 @ 0x8c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe29c │ │ │ │ @ instruction: 0x01b44ad8 │ │ │ │ - biceq r4, sl, r0, lsl #19 │ │ │ │ + biceq r4, sl, r8, ror r9 │ │ │ │ @ instruction: 0xffffe998 │ │ │ │ - biceq r4, sl, r0, ror #19 │ │ │ │ - biceq r4, sl, r0, lsl fp │ │ │ │ - ldrdeq r4, [sl, #168] @ 0xa8 │ │ │ │ + ldrdeq r4, [sl, #152] @ 0x98 │ │ │ │ + biceq r4, sl, r8, lsl #22 │ │ │ │ + ldrdeq r4, [sl, #160] @ 0xa0 │ │ │ │ @ instruction: 0xfffff0c4 │ │ │ │ @ instruction: 0x01b45e78 │ │ │ │ @ instruction: 0x01b461b8 │ │ │ │ @ instruction: 0xfffff508 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ @ instruction: 0xfffff2f0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -628996,15 +628996,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 271a94 <__cxa_atexit@plt+0x266420> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [sl, #116] @ 0x74 │ │ │ │ + biceq r4, sl, ip, ror #15 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 271b4c <__cxa_atexit@plt+0x2664d8> │ │ │ │ ldr lr, [pc, #160] @ 271b58 <__cxa_atexit@plt+0x2664e4> │ │ │ │ @@ -629046,15 +629046,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01ca479c │ │ │ │ + @ instruction: 0x01ca4794 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -629114,15 +629114,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r4, sl, ip, asr r6 │ │ │ │ + biceq r4, sl, r4, asr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -629161,15 +629161,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 271d28 <__cxa_atexit@plt+0x2666b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, sl, r0, ror #10 │ │ │ │ + biceq r4, sl, r8, asr r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 271de0 <__cxa_atexit@plt+0x26676c> │ │ │ │ ldr lr, [pc, #160] @ 271dec <__cxa_atexit@plt+0x266778> │ │ │ │ @@ -629211,15 +629211,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r4, sl, r8, lsl #10 │ │ │ │ + biceq r4, sl, r0, lsl #10 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -629279,15 +629279,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r4, sl, r8, asr #7 │ │ │ │ + biceq r4, sl, r0, asr #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -629424,15 +629424,15 @@ │ │ │ │ ldr r4, [pc, #32] @ 272150 <__cxa_atexit@plt+0x266adc> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ str r4, [r5, #-4]! │ │ │ │ mov r4, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r4, [sl, #28] │ │ │ │ + ldrdeq r4, [sl, #20] │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b4726c │ │ │ │ andeq r7, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ @@ -629546,15 +629546,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 27232c <__cxa_atexit@plt+0x266cb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, sl, ip, asr pc │ │ │ │ + biceq r3, sl, r4, asr pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2723e4 <__cxa_atexit@plt+0x266d70> │ │ │ │ ldr lr, [pc, #160] @ 2723f0 <__cxa_atexit@plt+0x266d7c> │ │ │ │ @@ -629596,15 +629596,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r3, sl, r4, lsl #30 │ │ │ │ + strdeq r3, [sl, #236] @ 0xec │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -629664,15 +629664,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r3, sl, r4, asr #27 │ │ │ │ + strheq r3, [sl, #220] @ 0xdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -629711,15 +629711,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2725c0 <__cxa_atexit@plt+0x266f4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, sl, r8, asr #25 │ │ │ │ + biceq r3, sl, r0, asr #25 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 272678 <__cxa_atexit@plt+0x267004> │ │ │ │ ldr lr, [pc, #160] @ 272684 <__cxa_atexit@plt+0x267010> │ │ │ │ @@ -629761,15 +629761,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r3, sl, r0, ror ip │ │ │ │ + biceq r3, sl, r8, ror #24 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -629829,15 +629829,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r3, sl, r0, lsr fp │ │ │ │ + biceq r3, sl, r8, lsr #22 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -630110,15 +630110,15 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, #112] @ 272c6c <__cxa_atexit@plt+0x2675f8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r3, [pc, #80] @ 272c58 <__cxa_atexit@plt+0x2675e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #16]! │ │ │ │ tst sl, #3 │ │ │ │ beq 272c38 <__cxa_atexit@plt+0x2675c4> │ │ │ │ ldr r3, [pc, #60] @ 272c5c <__cxa_atexit@plt+0x2675e8> │ │ │ │ @@ -630134,15 +630134,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - biceq r3, sl, r8, asr r6 │ │ │ │ + biceq r3, sl, r0, asr r6 │ │ │ │ @ instruction: 0xfffff5cc │ │ │ │ @ instruction: 0x01b46c44 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0x01b44c40 │ │ │ │ @ instruction: 0x01b46750 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -630151,30 +630151,30 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r8, r3, #1 │ │ │ │ stm r5, {r2, r8} │ │ │ │ mov r9, r8 │ │ │ │ b 271fa0 <__cxa_atexit@plt+0x26692c> │ │ │ │ - strdeq r3, [sl, #80] @ 0x50 │ │ │ │ + biceq r3, sl, r8, ror #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 272cd4 <__cxa_atexit@plt+0x267660> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 272cdc <__cxa_atexit@plt+0x267668> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, sl, ip, lsr #11 │ │ │ │ + biceq r3, sl, r4, lsr #11 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 272d94 <__cxa_atexit@plt+0x267720> │ │ │ │ ldr lr, [pc, #160] @ 272da0 <__cxa_atexit@plt+0x26772c> │ │ │ │ @@ -630216,15 +630216,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r3, sl, r4, asr r5 │ │ │ │ + biceq r3, sl, ip, asr #10 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -630284,15 +630284,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r3, sl, r4, lsl r4 │ │ │ │ + biceq r3, sl, ip, lsl #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -630331,15 +630331,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 272f70 <__cxa_atexit@plt+0x2678fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, sl, r8, lsl r3 │ │ │ │ + biceq r3, sl, r0, lsl r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 273028 <__cxa_atexit@plt+0x2679b4> │ │ │ │ ldr lr, [pc, #160] @ 273034 <__cxa_atexit@plt+0x2679c0> │ │ │ │ @@ -630381,15 +630381,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r3, sl, r0, asr #5 │ │ │ │ + strheq r3, [sl, #40] @ 0x28 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -630449,15 +630449,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r3, sl, r0, lsl #3 │ │ │ │ + biceq r3, sl, r8, ror r1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -630586,15 +630586,15 @@ │ │ │ │ ldr r7, [pc, #32] @ 273378 <__cxa_atexit@plt+0x267d04> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r2, sl, ip, ror #31 │ │ │ │ + biceq r2, sl, r4, ror #31 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b46044 │ │ │ │ andeq r7, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ @@ -630713,17 +630713,17 @@ │ │ │ │ cmp r2, r0 │ │ │ │ blt 273520 <__cxa_atexit@plt+0x267eac> │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 273570 <__cxa_atexit@plt+0x267efc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 2731e8 <__cxa_atexit@plt+0x267b74> │ │ │ │ - biceq r2, sl, ip, lsr sp │ │ │ │ - biceq r2, sl, r0, asr sp │ │ │ │ - biceq r2, sl, r8, ror sp │ │ │ │ + biceq r2, sl, r4, lsr sp │ │ │ │ + biceq r2, sl, r8, asr #26 │ │ │ │ + biceq r2, sl, r0, ror sp │ │ │ │ @ instruction: 0x01b45e48 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 273638 <__cxa_atexit@plt+0x267fc4> │ │ │ │ @@ -630845,15 +630845,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 273778 <__cxa_atexit@plt+0x268104> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, sl, r0, lsl fp │ │ │ │ + biceq r2, sl, r8, lsl #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 273830 <__cxa_atexit@plt+0x2681bc> │ │ │ │ ldr lr, [pc, #160] @ 27383c <__cxa_atexit@plt+0x2681c8> │ │ │ │ @@ -630895,15 +630895,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r2, [sl, #168] @ 0xa8 │ │ │ │ + strheq r2, [sl, #160] @ 0xa0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -630963,15 +630963,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r2, sl, r8, ror r9 │ │ │ │ + biceq r2, sl, r0, ror r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -631010,15 +631010,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 273a0c <__cxa_atexit@plt+0x268398> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, sl, ip, ror r8 │ │ │ │ + biceq r2, sl, r4, ror r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 273ac4 <__cxa_atexit@plt+0x268450> │ │ │ │ ldr lr, [pc, #160] @ 273ad0 <__cxa_atexit@plt+0x26845c> │ │ │ │ @@ -631060,15 +631060,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r2, sl, r4, lsr #16 │ │ │ │ + biceq r2, sl, ip, lsl r8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -631128,15 +631128,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r2, sl, r4, ror #13 │ │ │ │ + ldrdeq r2, [sl, #108] @ 0x6c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -631367,26 +631367,26 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, ip │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr r9, [pc, #80] @ 273fe8 <__cxa_atexit@plt+0x268974> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r1 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 273fb4 <__cxa_atexit@plt+0x268940> │ │ │ │ mov r7, #84 @ 0x54 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 273fc4 <__cxa_atexit@plt+0x268950> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b45854 │ │ │ │ @ instruction: 0xffffd9f8 │ │ │ │ - biceq r2, sl, ip, lsr r5 │ │ │ │ + biceq r2, sl, r4, lsr r5 │ │ │ │ @ instruction: 0xfffff678 │ │ │ │ @ instruction: 0xffffebcc │ │ │ │ @ instruction: 0xfffff2cc │ │ │ │ @ instruction: 0x01b43934 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffff438 │ │ │ │ @ instruction: 0x01b43bd4 │ │ │ │ @@ -631400,15 +631400,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 274024 <__cxa_atexit@plt+0x2689b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, sl, r4, ror #4 │ │ │ │ + biceq r2, sl, ip, asr r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2740dc <__cxa_atexit@plt+0x268a68> │ │ │ │ ldr lr, [pc, #160] @ 2740e8 <__cxa_atexit@plt+0x268a74> │ │ │ │ @@ -631450,15 +631450,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r2, sl, ip, lsl #4 │ │ │ │ + biceq r2, sl, r4, lsl #4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -631518,15 +631518,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r2, sl, ip, asr #1 │ │ │ │ + biceq r2, sl, r4, asr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -631565,15 +631565,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2742b8 <__cxa_atexit@plt+0x268c44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [sl, #240] @ 0xf0 │ │ │ │ + biceq r1, sl, r8, asr #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 274370 <__cxa_atexit@plt+0x268cfc> │ │ │ │ ldr lr, [pc, #160] @ 27437c <__cxa_atexit@plt+0x268d08> │ │ │ │ @@ -631615,15 +631615,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r1, sl, r8, ror pc │ │ │ │ + biceq r1, sl, r0, ror pc │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -631683,15 +631683,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r1, sl, r8, lsr lr │ │ │ │ + biceq r1, sl, r0, lsr lr │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -631867,15 +631867,15 @@ │ │ │ │ str ip, [r5] │ │ │ │ str r9, [r6] │ │ │ │ add r9, r4, #2 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ str ip, [r1, #32] │ │ │ │ str lr, [r1, #36] @ 0x24 │ │ │ │ str r3, [r1, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r0, r6, #24 │ │ │ │ cmp r2, r0 │ │ │ │ bcc 27480c <__cxa_atexit@plt+0x269198> │ │ │ │ @@ -631900,15 +631900,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str ip, [r5] │ │ │ │ str r9, [r6] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r0 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #152] @ 2748ac <__cxa_atexit@plt+0x269238> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -631971,15 +631971,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 274910 <__cxa_atexit@plt+0x26929c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, sl, r8, ror r9 │ │ │ │ + biceq r1, sl, r0, ror r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2749c8 <__cxa_atexit@plt+0x269354> │ │ │ │ ldr lr, [pc, #160] @ 2749d4 <__cxa_atexit@plt+0x269360> │ │ │ │ @@ -632021,15 +632021,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r1, sl, r0, lsr #18 │ │ │ │ + biceq r1, sl, r8, lsl r9 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -632089,15 +632089,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r1, sl, r0, ror #15 │ │ │ │ + ldrdeq r1, [sl, #120] @ 0x78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -632136,15 +632136,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 274ba4 <__cxa_atexit@plt+0x269530> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, sl, r4, ror #13 │ │ │ │ + ldrdeq r1, [sl, #108] @ 0x6c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 274c5c <__cxa_atexit@plt+0x2695e8> │ │ │ │ ldr lr, [pc, #160] @ 274c68 <__cxa_atexit@plt+0x2695f4> │ │ │ │ @@ -632186,15 +632186,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r1, sl, ip, lsl #13 │ │ │ │ + biceq r1, sl, r4, lsl #13 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -632254,15 +632254,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r1, sl, ip, asr #10 │ │ │ │ + biceq r1, sl, r4, asr #10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -632436,15 +632436,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [pc, #356] @ 2751a8 <__cxa_atexit@plt+0x269b34> │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r6] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r0 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ str lr, [r5, #28] │ │ │ │ str sl, [r5, #32] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r0, r6, #24 │ │ │ │ cmp r3, r0 │ │ │ │ bcc 2750e4 <__cxa_atexit@plt+0x269a70> │ │ │ │ ldr ip, [pc, #252] @ 275174 <__cxa_atexit@plt+0x269b00> │ │ │ │ @@ -632467,15 +632467,15 @@ │ │ │ │ ldr r8, [pc, #228] @ 2751a0 <__cxa_atexit@plt+0x269b2c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r6] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r0 │ │ │ │ mov sl, r2 │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r7, [pc, #148] @ 275180 <__cxa_atexit@plt+0x269b0c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ @@ -632601,17 +632601,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r1, sl, ip │ │ │ │ - biceq r0, sl, r4, ror #31 │ │ │ │ - ldrdeq r0, [sl, #244] @ 0xf4 │ │ │ │ + biceq r1, sl, r4 │ │ │ │ + ldrdeq r0, [sl, #252] @ 0xfc │ │ │ │ + biceq r0, sl, ip, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 27533c <__cxa_atexit@plt+0x269cc8> │ │ │ │ @@ -632625,16 +632625,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, sl, r0, ror #30 │ │ │ │ - biceq r0, sl, r0, asr pc │ │ │ │ + biceq r0, sl, r8, asr pc │ │ │ │ + biceq r0, sl, r8, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2753a8 <__cxa_atexit@plt+0x269d34> │ │ │ │ ldr lr, [pc, #68] @ 2753b0 <__cxa_atexit@plt+0x269d3c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -632652,15 +632652,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strdeq r0, [sl, #232] @ 0xe8 │ │ │ │ + strdeq r0, [sl, #224] @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -632753,17 +632753,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 275538 <__cxa_atexit@plt+0x269ec4> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - biceq r0, sl, r0, asr #29 │ │ │ │ + strheq r0, [sl, #232] @ 0xe8 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - strdeq r0, [sl, #232] @ 0xe8 │ │ │ │ + strdeq r0, [sl, #224] @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2755dc <__cxa_atexit@plt+0x269f68> │ │ │ │ ldr r2, [pc, #136] @ 2755f8 <__cxa_atexit@plt+0x269f84> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -632798,17 +632798,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strdeq r0, [sl, #200] @ 0xc8 │ │ │ │ - ldrdeq r0, [sl, #192] @ 0xc0 │ │ │ │ - biceq r0, sl, r0, asr #25 │ │ │ │ + strdeq r0, [sl, #192] @ 0xc0 │ │ │ │ + biceq r0, sl, r8, asr #25 │ │ │ │ + strheq r0, [sl, #200] @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 275650 <__cxa_atexit@plt+0x269fdc> │ │ │ │ @@ -632822,16 +632822,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, sl, ip, asr #24 │ │ │ │ - biceq r0, sl, ip, lsr ip │ │ │ │ + biceq r0, sl, r4, asr #24 │ │ │ │ + biceq r0, sl, r4, lsr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2756bc <__cxa_atexit@plt+0x26a048> │ │ │ │ ldr lr, [pc, #68] @ 2756c4 <__cxa_atexit@plt+0x26a050> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -632849,15 +632849,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r0, sl, r4, ror #23 │ │ │ │ + ldrdeq r0, [sl, #188] @ 0xbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -632950,17 +632950,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 27584c <__cxa_atexit@plt+0x26a1d8> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - biceq r0, sl, ip, lsr #23 │ │ │ │ + biceq r0, sl, r4, lsr #23 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - biceq r0, sl, r4, ror #23 │ │ │ │ + ldrdeq r0, [sl, #188] @ 0xbc │ │ │ │ @ instruction: 0x01b43b54 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -632992,15 +632992,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r5] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, r1 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ ldr r7, [pc, #56] @ 275948 <__cxa_atexit@plt+0x26a2d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 275944 <__cxa_atexit@plt+0x26a2d0> │ │ │ │ @@ -633054,17 +633054,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strdeq r0, [sl, #136] @ 0x88 │ │ │ │ - ldrdeq r0, [sl, #128] @ 0x80 │ │ │ │ - biceq r0, sl, r0, asr #17 │ │ │ │ + strdeq r0, [sl, #128] @ 0x80 │ │ │ │ + biceq r0, sl, r8, asr #17 │ │ │ │ + strheq r0, [sl, #136] @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 275a50 <__cxa_atexit@plt+0x26a3dc> │ │ │ │ @@ -633078,16 +633078,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, sl, ip, asr #16 │ │ │ │ - biceq r0, sl, ip, lsr r8 │ │ │ │ + biceq r0, sl, r4, asr #16 │ │ │ │ + biceq r0, sl, r4, lsr r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 275af0 <__cxa_atexit@plt+0x26a47c> │ │ │ │ ldr lr, [pc, #140] @ 275b10 <__cxa_atexit@plt+0x26a49c> │ │ │ │ @@ -633124,16 +633124,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r0, sl, r0, ror #15 │ │ │ │ - biceq r0, sl, ip, lsr #15 │ │ │ │ + ldrdeq r0, [sl, #120] @ 0x78 │ │ │ │ + biceq r0, sl, r4, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 275b5c <__cxa_atexit@plt+0x26a4e8> │ │ │ │ @@ -633145,15 +633145,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, sl, r0, lsr r7 │ │ │ │ + biceq r0, sl, r8, lsr #14 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -633252,24 +633252,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - biceq r0, sl, r8, asr #15 │ │ │ │ - biceq r0, sl, ip, lsl #17 │ │ │ │ - strdeq r0, [sl, #88] @ 0x58 │ │ │ │ - biceq r0, sl, r0, ror #12 │ │ │ │ + biceq r0, sl, r0, asr #15 │ │ │ │ + biceq r0, sl, r4, lsl #17 │ │ │ │ + strdeq r0, [sl, #80] @ 0x50 │ │ │ │ + biceq r0, sl, r8, asr r6 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0x01ca0694 │ │ │ │ - biceq r0, sl, r0, lsl #14 │ │ │ │ - biceq r0, sl, r4, lsr #16 │ │ │ │ - biceq r0, sl, r0, ror #17 │ │ │ │ + biceq r0, sl, ip, lsl #13 │ │ │ │ + strdeq r0, [sl, #104] @ 0x68 │ │ │ │ + biceq r0, sl, ip, lsl r8 │ │ │ │ + ldrdeq r0, [sl, #136] @ 0x88 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -633314,18 +633314,18 @@ │ │ │ │ ldr r3, [pc, #36] @ 275e1c <__cxa_atexit@plt+0x26a7a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - biceq r0, sl, ip, lsr #13 │ │ │ │ - biceq r0, sl, r4, ror #9 │ │ │ │ - biceq r0, sl, ip, asr #10 │ │ │ │ - biceq r0, sl, r4, lsr r7 │ │ │ │ + biceq r0, sl, r4, lsr #13 │ │ │ │ + ldrdeq r0, [sl, #76] @ 0x4c │ │ │ │ + biceq r0, sl, r4, asr #10 │ │ │ │ + biceq r0, sl, ip, lsr #14 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -633364,18 +633364,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - ldrdeq r0, [sl, #84] @ 0x54 │ │ │ │ - @ instruction: 0x01ca0698 │ │ │ │ - biceq r0, sl, r4, lsl #8 │ │ │ │ - biceq r0, sl, ip, ror #8 │ │ │ │ + biceq r0, sl, ip, asr #11 │ │ │ │ + @ instruction: 0x01ca0690 │ │ │ │ + strdeq r0, [sl, #60] @ 0x3c │ │ │ │ + biceq r0, sl, r4, ror #8 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 275f78 <__cxa_atexit@plt+0x26a904> │ │ │ │ @@ -633482,17 +633482,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r0, sl, r8, asr #4 │ │ │ │ - biceq r0, sl, r0, lsr #4 │ │ │ │ - biceq r0, sl, r0, lsl r2 │ │ │ │ + biceq r0, sl, r0, asr #4 │ │ │ │ + biceq r0, sl, r8, lsl r2 │ │ │ │ + biceq r0, sl, r8, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 276100 <__cxa_atexit@plt+0x26aa8c> │ │ │ │ @@ -633506,16 +633506,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01ca019c │ │ │ │ - biceq r0, sl, ip, lsl #3 │ │ │ │ + @ instruction: 0x01ca0194 │ │ │ │ + biceq r0, sl, r4, lsl #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2761a0 <__cxa_atexit@plt+0x26ab2c> │ │ │ │ ldr lr, [pc, #140] @ 2761c0 <__cxa_atexit@plt+0x26ab4c> │ │ │ │ @@ -633552,16 +633552,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq r0, sl, r0, lsr r1 │ │ │ │ - strdeq r0, [sl, #12] │ │ │ │ + biceq r0, sl, r8, lsr #2 │ │ │ │ + strdeq r0, [sl, #4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 27620c <__cxa_atexit@plt+0x26ab98> │ │ │ │ @@ -633573,15 +633573,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, sl, r0, lsl #1 │ │ │ │ + biceq r0, sl, r8, ror r0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -633680,24 +633680,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - biceq r0, sl, r8, lsl r1 │ │ │ │ - ldrdeq r0, [sl, #28] │ │ │ │ - biceq pc, r9, r8, asr #30 │ │ │ │ - strheq pc, [r9, #240] @ 0xf0 @ │ │ │ │ + biceq r0, sl, r0, lsl r1 │ │ │ │ + ldrdeq r0, [sl, #20] │ │ │ │ + biceq pc, r9, r0, asr #30 │ │ │ │ + biceq pc, r9, r8, lsr #31 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - biceq pc, r9, r4, ror #31 │ │ │ │ - biceq r0, sl, r0, asr r0 │ │ │ │ - biceq r0, sl, r4, ror r1 │ │ │ │ - biceq r0, sl, r0, lsr r2 │ │ │ │ + ldrdeq pc, [r9, #252] @ 0xfc │ │ │ │ + biceq r0, sl, r8, asr #32 │ │ │ │ + biceq r0, sl, ip, ror #2 │ │ │ │ + biceq r0, sl, r8, lsr #4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -633742,18 +633742,18 @@ │ │ │ │ ldr r3, [pc, #36] @ 2764cc <__cxa_atexit@plt+0x26ae58> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - strdeq pc, [r9, #252] @ 0xfc │ │ │ │ - biceq pc, r9, r4, lsr lr @ │ │ │ │ - stlexbeq pc, ip, [r9] │ │ │ │ - biceq r0, sl, r4, lsl #1 │ │ │ │ + strdeq pc, [r9, #244] @ 0xf4 │ │ │ │ + biceq pc, r9, ip, lsr #28 │ │ │ │ + stlexbeq pc, r4, [r9] │ │ │ │ + biceq r0, sl, ip, ror r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -633792,34 +633792,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - biceq pc, r9, r4, lsr #30 │ │ │ │ - biceq pc, r9, r8, ror #31 │ │ │ │ - biceq pc, r9, r4, asr sp @ │ │ │ │ - strheq pc, [r9, #220] @ 0xdc @ │ │ │ │ + biceq pc, r9, ip, lsl pc @ │ │ │ │ + biceq pc, r9, r0, ror #31 │ │ │ │ + biceq pc, r9, ip, asr #26 │ │ │ │ + strheq pc, [r9, #212] @ 0xd4 @ │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2765c8 <__cxa_atexit@plt+0x26af54> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2765d0 <__cxa_atexit@plt+0x26af5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq pc, [r9, #200] @ 0xc8 @ │ │ │ │ + strheq pc, [r9, #192] @ 0xc0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -633889,15 +633889,15 @@ │ │ │ │ beq 276728 <__cxa_atexit@plt+0x26b0b4> │ │ │ │ ldr r2, [pc, #72] @ 276740 <__cxa_atexit@plt+0x26b0cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -633929,15 +633929,15 @@ │ │ │ │ beq 2767bc <__cxa_atexit@plt+0x26b148> │ │ │ │ ldr r3, [pc, #56] @ 2767d0 <__cxa_atexit@plt+0x26b15c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -633958,29 +633958,29 @@ │ │ │ │ ldr r2, [pc, #36] @ 27682c <__cxa_atexit@plt+0x26b1b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 276858 <__cxa_atexit@plt+0x26b1e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 2fe290 <__cxa_atexit@plt+0x2f2c1c> │ │ │ │ + b 942488 <__cxa_atexit@plt+0x936e14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #96] @ 2768d0 <__cxa_atexit@plt+0x26b25c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -634067,15 +634067,15 @@ │ │ │ │ str fp, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #48] @ 2769fc <__cxa_atexit@plt+0x26b388> │ │ │ │ add r8, pc, r8 │ │ │ │ ldm sp, {sl, fp} │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 2769e4 <__cxa_atexit@plt+0x26b370> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @@ -634093,15 +634093,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 20dde0 <__cxa_atexit@plt+0x20276c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq pc, r9, r4, asr r8 @ │ │ │ │ + biceq pc, r9, ip, asr #16 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 276b00 <__cxa_atexit@plt+0x26b48c> │ │ │ │ @@ -634214,15 +634214,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 20df34 <__cxa_atexit@plt+0x2028c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq pc, r9, r0, ror r6 @ │ │ │ │ + biceq pc, r9, r8, ror #12 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 276ce4 <__cxa_atexit@plt+0x26b670> │ │ │ │ @@ -634388,15 +634388,15 @@ │ │ │ │ mov r7, fp │ │ │ │ ldr r8, [pc, #84] @ 276f18 <__cxa_atexit@plt+0x26b8a4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #80] @ 276f1c <__cxa_atexit@plt+0x26b8a8> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, lr │ │ │ │ ldr fp, [sp] │ │ │ │ - b 2e19d0 <__cxa_atexit@plt+0x2d635c> │ │ │ │ + b 925bc8 <__cxa_atexit@plt+0x91a554> │ │ │ │ mov r6, r3 │ │ │ │ b 276ee8 <__cxa_atexit@plt+0x26b874> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 276efc <__cxa_atexit@plt+0x26b888> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -634427,15 +634427,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b3fcb4 │ │ │ │ - biceq pc, r9, r0, lsr #6 │ │ │ │ + biceq pc, r9, r8, lsl r3 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 276ffc <__cxa_atexit@plt+0x26b988> │ │ │ │ ldr r2, [pc, #136] @ 277018 <__cxa_atexit@plt+0x26b9a4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -634470,17 +634470,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrdeq pc, [r9, #40] @ 0x28 │ │ │ │ - strheq pc, [r9, #32] @ │ │ │ │ - biceq pc, r9, r0, lsr #5 │ │ │ │ + ldrdeq pc, [r9, #32] │ │ │ │ + biceq pc, r9, r8, lsr #5 │ │ │ │ + @ instruction: 0x01c9f298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 277070 <__cxa_atexit@plt+0x26b9fc> │ │ │ │ @@ -634494,16 +634494,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq pc, r9, ip, lsr #4 │ │ │ │ - biceq pc, r9, ip, lsl r2 @ │ │ │ │ + biceq pc, r9, r4, lsr #4 │ │ │ │ + biceq pc, r9, r4, lsl r2 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 277138 <__cxa_atexit@plt+0x26bac4> │ │ │ │ ldr lr, [pc, #180] @ 277158 <__cxa_atexit@plt+0x26bae4> │ │ │ │ @@ -634550,16 +634550,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - biceq pc, r9, r0, asr #3 │ │ │ │ - biceq pc, r9, r8, asr r3 @ │ │ │ │ + strheq pc, [r9, #24] @ │ │ │ │ + biceq pc, r9, r0, asr r3 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 27718c <__cxa_atexit@plt+0x26bb18> │ │ │ │ add r5, r5, #16 │ │ │ │ @@ -634582,15 +634582,15 @@ │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq pc, r9, r4, asr #5 │ │ │ │ + strheq pc, [r9, #44] @ 0x2c @ │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -634629,17 +634629,17 @@ │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - biceq pc, r9, r0, asr r0 @ │ │ │ │ - strdeq pc, [r9, #16] │ │ │ │ - biceq pc, r9, r8, lsl #1 │ │ │ │ + biceq pc, r9, r8, asr #32 │ │ │ │ + biceq pc, r9, r8, ror #3 │ │ │ │ + biceq pc, r9, r0, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2772fc <__cxa_atexit@plt+0x26bc88> │ │ │ │ ldr lr, [pc, #68] @ 277304 <__cxa_atexit@plt+0x26bc90> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -634657,15 +634657,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq lr, r9, r4, lsr #31 │ │ │ │ + strexbeq lr, ip, [r9] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -634717,16 +634717,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - biceq lr, r9, r4, lsr #30 │ │ │ │ - strheq pc, [r9, #12] @ │ │ │ │ + biceq lr, r9, ip, lsl pc │ │ │ │ + strheq pc, [r9, #4] @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 277428 <__cxa_atexit@plt+0x26bdb4> │ │ │ │ add r5, r5, #16 │ │ │ │ @@ -634749,15 +634749,15 @@ │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq pc, r9, r8, lsr #32 │ │ │ │ + biceq pc, r9, r0, lsr #32 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 277528 <__cxa_atexit@plt+0x26beb4> │ │ │ │ ldr lr, [pc, #148] @ 277530 <__cxa_atexit@plt+0x26bebc> │ │ │ │ @@ -634907,23 +634907,23 @@ │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ - biceq lr, r9, r4, lsl ip │ │ │ │ - strheq lr, [r9, #212] @ 0xd4 │ │ │ │ + biceq lr, r9, ip, lsl #24 │ │ │ │ + biceq lr, r9, ip, lsr #27 │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ - biceq lr, r9, r4, asr #24 │ │ │ │ + biceq lr, r9, ip, lsr ip │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - strheq lr, [r9, #192] @ 0xc0 │ │ │ │ - biceq lr, r9, r0, asr lr │ │ │ │ + biceq lr, r9, r8, lsr #25 │ │ │ │ + biceq lr, r9, r8, asr #28 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - biceq lr, r9, r4, ror #25 │ │ │ │ + ldrdeq lr, [r9, #204] @ 0xcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27776c <__cxa_atexit@plt+0x26c0f8> │ │ │ │ ldr lr, [pc, #68] @ 277774 <__cxa_atexit@plt+0x26c100> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -634941,15 +634941,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq lr, r9, r4, lsr fp │ │ │ │ + biceq lr, r9, ip, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -635001,16 +635001,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strheq lr, [r9, #164] @ 0xa4 │ │ │ │ - biceq lr, r9, ip, asr #24 │ │ │ │ + biceq lr, r9, ip, lsr #21 │ │ │ │ + biceq lr, r9, r4, asr #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 277898 <__cxa_atexit@plt+0x26c224> │ │ │ │ add r5, r5, #16 │ │ │ │ @@ -635033,15 +635033,15 @@ │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq lr, [r9, #184] @ 0xb8 │ │ │ │ + strheq lr, [r9, #176] @ 0xb0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 277994 <__cxa_atexit@plt+0x26c320> │ │ │ │ str r6, [sp] │ │ │ │ @@ -635189,23 +635189,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4c4 │ │ │ │ - biceq lr, r9, ip, lsr #15 │ │ │ │ - biceq lr, r9, ip, asr #18 │ │ │ │ + biceq lr, r9, r4, lsr #15 │ │ │ │ + biceq lr, r9, r4, asr #18 │ │ │ │ @ instruction: 0xfffff590 │ │ │ │ - ldrdeq lr, [r9, #124] @ 0x7c │ │ │ │ + ldrdeq lr, [r9, #116] @ 0x74 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - biceq lr, r9, r0, asr #16 │ │ │ │ - biceq lr, r9, r0, ror #19 │ │ │ │ + biceq lr, r9, r8, lsr r8 │ │ │ │ + ldrdeq lr, [r9, #152] @ 0x98 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - biceq lr, r9, r4, ror r8 │ │ │ │ + biceq lr, r9, ip, ror #16 │ │ │ │ @ instruction: 0x01b4196c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ @@ -635293,15 +635293,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 277cec <__cxa_atexit@plt+0x26c678> │ │ │ │ ldr r8, [pc, #168] @ 277d94 <__cxa_atexit@plt+0x26c720> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-8] │ │ │ │ str sl, [r5, #-4] │ │ │ │ mov r9, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r7, [pc, #148] @ 277d98 <__cxa_atexit@plt+0x26c724> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2, #-12]! │ │ │ │ ldr r7, [r8, #3] │ │ │ │ stmib r2, {r3, sl} │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -635318,15 +635318,15 @@ │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldmdb r5, {r9, sl} │ │ │ │ ldr r8, [pc, #80] @ 277dac <__cxa_atexit@plt+0x26c738> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r3 │ │ │ │ b 277d70 <__cxa_atexit@plt+0x26c6fc> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #48] @ 277da8 <__cxa_atexit@plt+0x26c734> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -635357,30 +635357,30 @@ │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ ldr r8, [pc, #12] @ 277dfc <__cxa_atexit@plt+0x26c788> │ │ │ │ add r8, pc, r8 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ @ instruction: 0x01b40788 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x01b3fd1c │ │ │ │ @ instruction: 0x01b411e4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 277e38 <__cxa_atexit@plt+0x26c7c4> │ │ │ │ ldr r8, [pc, #52] @ 277e5c <__cxa_atexit@plt+0x26c7e8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r3, [pc, #20] @ 277e54 <__cxa_atexit@plt+0x26c7e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 277e58 <__cxa_atexit@plt+0x26c7e4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ @@ -635394,15 +635394,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 277e90 <__cxa_atexit@plt+0x26c81c> │ │ │ │ ldr r8, [pc, #52] @ 277eb4 <__cxa_atexit@plt+0x26c840> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r3, [pc, #20] @ 277eac <__cxa_atexit@plt+0x26c838> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 277eb0 <__cxa_atexit@plt+0x26c83c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ @@ -635416,15 +635416,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 277ee8 <__cxa_atexit@plt+0x26c874> │ │ │ │ ldr r8, [pc, #52] @ 277f0c <__cxa_atexit@plt+0x26c898> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r3, [pc, #20] @ 277f04 <__cxa_atexit@plt+0x26c890> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 277f08 <__cxa_atexit@plt+0x26c894> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ @@ -635438,15 +635438,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 277f40 <__cxa_atexit@plt+0x26c8cc> │ │ │ │ ldr r8, [pc, #52] @ 277f64 <__cxa_atexit@plt+0x26c8f0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r3, [pc, #20] @ 277f5c <__cxa_atexit@plt+0x26c8e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #12] @ 277f60 <__cxa_atexit@plt+0x26c8ec> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ b 16d38c0 <__cxa_atexit@plt+0x16c824c> │ │ │ │ @@ -635461,15 +635461,15 @@ │ │ │ │ ldr r8, [pc, #28] @ 277fa0 <__cxa_atexit@plt+0x26c92c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r8, r3 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ @ instruction: 0x01b405fc │ │ │ │ @ instruction: 0x01b3fab0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27802c <__cxa_atexit@plt+0x26c9b8> │ │ │ │ @@ -635506,17 +635506,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq lr, r9, r8, lsr #5 │ │ │ │ - biceq lr, r9, r0, lsl #5 │ │ │ │ - biceq lr, r9, r0, ror r2 │ │ │ │ + biceq lr, r9, r0, lsr #5 │ │ │ │ + biceq lr, r9, r8, ror r2 │ │ │ │ + biceq lr, r9, r8, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2780a0 <__cxa_atexit@plt+0x26ca2c> │ │ │ │ @@ -635530,16 +635530,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq lr, [r9, #28] │ │ │ │ - biceq lr, r9, ip, ror #3 │ │ │ │ + strdeq lr, [r9, #20] │ │ │ │ + biceq lr, r9, r4, ror #3 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -635598,17 +635598,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq lr, r9, r8, lsr r1 │ │ │ │ - biceq lr, r9, r0, lsl r1 │ │ │ │ - biceq lr, r9, r0, lsl #2 │ │ │ │ + biceq lr, r9, r0, lsr r1 │ │ │ │ + biceq lr, r9, r8, lsl #2 │ │ │ │ + strdeq lr, [r9, #8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 278210 <__cxa_atexit@plt+0x26cb9c> │ │ │ │ @@ -635622,16 +635622,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq lr, r9, ip, lsl #1 │ │ │ │ - biceq lr, r9, ip, ror r0 │ │ │ │ + biceq lr, r9, r4, lsl #1 │ │ │ │ + biceq lr, r9, r4, ror r0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -635667,30 +635667,30 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq lr, r9, r4, ror r1 │ │ │ │ + biceq lr, r9, ip, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 278304 <__cxa_atexit@plt+0x26cc90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 27830c <__cxa_atexit@plt+0x26cc98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, r9, ip, ror pc │ │ │ │ + biceq sp, r9, r4, ror pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -635716,18 +635716,18 @@ │ │ │ │ bhi 278398 <__cxa_atexit@plt+0x26cd24> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2783a0 <__cxa_atexit@plt+0x26cd2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, r9, r8, ror #29 │ │ │ │ + biceq sp, r9, r0, ror #29 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -635750,15 +635750,15 @@ │ │ │ │ mov sl, r3 │ │ │ │ b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - biceq lr, r9, r4, asr #32 │ │ │ │ + biceq lr, r9, ip, lsr r0 │ │ │ │ @ instruction: 0x01b3ce70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -635790,15 +635790,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r0, ip} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #48] @ 2784e4 <__cxa_atexit@plt+0x26ce70> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [sp] │ │ │ │ ldmib sp, {r9, fp} │ │ │ │ - b 38b1c8 <__cxa_atexit@plt+0x37fb54> │ │ │ │ + b 9cf3c0 <__cxa_atexit@plt+0x9c3d4c> │ │ │ │ mov r6, r2 │ │ │ │ b 2784d0 <__cxa_atexit@plt+0x26ce5c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @@ -635820,15 +635820,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq sp, r9, r0, lsl pc │ │ │ │ + biceq sp, r9, r8, lsl #30 │ │ │ │ @ instruction: 0x01b40a70 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -635912,15 +635912,15 @@ │ │ │ │ stmda r5, {r0, r4} │ │ │ │ add r9, r7, #2 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, ip │ │ │ │ ldr r7, [sp, #4] │ │ │ │ mov r8, r1 │ │ │ │ ldr sl, [sp, #8] │ │ │ │ - b 385eb8 <__cxa_atexit@plt+0x37a844> │ │ │ │ + b 9ca0b0 <__cxa_atexit@plt+0x9bea3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -635980,17 +635980,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq sp, r9, r0, asr #22 │ │ │ │ - biceq sp, r9, r8, lsl fp │ │ │ │ - biceq sp, r9, r8, lsl #22 │ │ │ │ + biceq sp, r9, r8, lsr fp │ │ │ │ + biceq sp, r9, r0, lsl fp │ │ │ │ + biceq sp, r9, r0, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 278808 <__cxa_atexit@plt+0x26d194> │ │ │ │ @@ -636004,16 +636004,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01c9da94 │ │ │ │ - biceq sp, r9, r4, lsl #21 │ │ │ │ + biceq sp, r9, ip, lsl #21 │ │ │ │ + biceq sp, r9, ip, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2788a4 <__cxa_atexit@plt+0x26d230> │ │ │ │ ldr r2, [pc, #136] @ 2788c0 <__cxa_atexit@plt+0x26d24c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -636048,17 +636048,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq sp, r9, r0, lsr sl │ │ │ │ - biceq sp, r9, r8, lsl #20 │ │ │ │ - strdeq sp, [r9, #152] @ 0x98 │ │ │ │ + biceq sp, r9, r8, lsr #20 │ │ │ │ + biceq sp, r9, r0, lsl #20 │ │ │ │ + strdeq sp, [r9, #144] @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 278918 <__cxa_atexit@plt+0x26d2a4> │ │ │ │ @@ -636072,31 +636072,31 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sp, r9, r4, lsl #19 │ │ │ │ - biceq sp, r9, r4, ror r9 │ │ │ │ + biceq sp, r9, ip, ror r9 │ │ │ │ + biceq sp, r9, ip, ror #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27895c <__cxa_atexit@plt+0x26d2e8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 278964 <__cxa_atexit@plt+0x26d2f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, r9, r4, lsr #18 │ │ │ │ + biceq sp, r9, ip, lsl r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 278a1c <__cxa_atexit@plt+0x26d3a8> │ │ │ │ ldr lr, [pc, #160] @ 278a28 <__cxa_atexit@plt+0x26d3b4> │ │ │ │ @@ -636138,15 +636138,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sp, r9, ip, asr #17 │ │ │ │ + biceq sp, r9, r4, asr #17 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -636206,15 +636206,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq sp, r9, ip, lsl #15 │ │ │ │ + biceq sp, r9, r4, lsl #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -636253,15 +636253,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 278bf8 <__cxa_atexit@plt+0x26d584> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01c9d690 │ │ │ │ + biceq sp, r9, r8, lsl #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 278cb0 <__cxa_atexit@plt+0x26d63c> │ │ │ │ ldr lr, [pc, #160] @ 278cbc <__cxa_atexit@plt+0x26d648> │ │ │ │ @@ -636303,15 +636303,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sp, r9, r8, lsr r6 │ │ │ │ + biceq sp, r9, r0, lsr r6 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -636371,15 +636371,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq sp, [r9, #72] @ 0x48 │ │ │ │ + strdeq sp, [r9, #64] @ 0x40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -636598,19 +636598,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 279164 <__cxa_atexit@plt+0x26daf0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ - biceq sp, r9, r4, ror r3 │ │ │ │ + biceq sp, r9, ip, ror #6 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x01b406f8 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - biceq sp, r9, r0, asr #8 │ │ │ │ + biceq sp, r9, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ andeq r3, r0, ip, asr sl │ │ │ │ @ instruction: 0x01b40718 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -636620,15 +636620,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2791b4 <__cxa_atexit@plt+0x26db40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [r9, #4] │ │ │ │ + biceq sp, r9, ip, asr #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27926c <__cxa_atexit@plt+0x26dbf8> │ │ │ │ ldr lr, [pc, #160] @ 279278 <__cxa_atexit@plt+0x26dc04> │ │ │ │ @@ -636670,15 +636670,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sp, r9, ip, ror r0 │ │ │ │ + biceq sp, r9, r4, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -636738,15 +636738,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq ip, r9, ip, lsr pc │ │ │ │ + biceq ip, r9, r4, lsr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -636785,15 +636785,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 279448 <__cxa_atexit@plt+0x26ddd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, r9, r0, asr #28 │ │ │ │ + biceq ip, r9, r8, lsr lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 279500 <__cxa_atexit@plt+0x26de8c> │ │ │ │ ldr lr, [pc, #160] @ 27950c <__cxa_atexit@plt+0x26de98> │ │ │ │ @@ -636835,15 +636835,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq ip, r9, r8, ror #27 │ │ │ │ + biceq ip, r9, r0, ror #27 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -636903,15 +636903,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq ip, r9, r8, lsr #25 │ │ │ │ + biceq ip, r9, r0, lsr #25 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -637115,19 +637115,19 @@ │ │ │ │ ldr r9, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 279978 <__cxa_atexit@plt+0x26e304> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - biceq ip, r9, r4, asr fp │ │ │ │ + biceq ip, r9, ip, asr #22 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ @ instruction: 0x01b3fee0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - biceq ip, r9, ip, lsl #24 │ │ │ │ + biceq ip, r9, r4, lsl #24 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ andeq r3, r0, r4, lsr r2 │ │ │ │ @ instruction: 0x01b3fefc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -637165,17 +637165,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strheq ip, [r9, #140] @ 0x8c │ │ │ │ - @ instruction: 0x01c9c894 │ │ │ │ - biceq ip, r9, r4, lsl #17 │ │ │ │ + strheq ip, [r9, #132] @ 0x84 │ │ │ │ + biceq ip, r9, ip, lsl #17 │ │ │ │ + biceq ip, r9, ip, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 279a8c <__cxa_atexit@plt+0x26e418> │ │ │ │ @@ -637189,31 +637189,31 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq ip, r9, r0, lsl r8 │ │ │ │ - biceq ip, r9, r0, lsl #16 │ │ │ │ + biceq ip, r9, r8, lsl #16 │ │ │ │ + strdeq ip, [r9, #120] @ 0x78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 279ad0 <__cxa_atexit@plt+0x26e45c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 279ad8 <__cxa_atexit@plt+0x26e464> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq ip, [r9, #112] @ 0x70 │ │ │ │ + biceq ip, r9, r8, lsr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -637273,17 +637273,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - biceq ip, r9, ip, lsl #14 │ │ │ │ - biceq ip, r9, r4, ror #13 │ │ │ │ - ldrdeq ip, [r9, #100] @ 0x64 │ │ │ │ + biceq ip, r9, r4, lsl #14 │ │ │ │ + ldrdeq ip, [r9, #108] @ 0x6c │ │ │ │ + biceq ip, r9, ip, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 279c3c <__cxa_atexit@plt+0x26e5c8> │ │ │ │ @@ -637297,31 +637297,31 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq ip, r9, r0, ror #12 │ │ │ │ - biceq ip, r9, r0, asr r6 │ │ │ │ + biceq ip, r9, r8, asr r6 │ │ │ │ + biceq ip, r9, r8, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 279c80 <__cxa_atexit@plt+0x26e60c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 279c88 <__cxa_atexit@plt+0x26e614> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 2fe3f8 <__cxa_atexit@plt+0x2f2d84> │ │ │ │ + b 9425f0 <__cxa_atexit@plt+0x936f7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, r9, r0, lsl #12 │ │ │ │ + strdeq ip, [r9, #88] @ 0x58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -637353,15 +637353,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 279d28 <__cxa_atexit@plt+0x26e6b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, r9, r0, ror #10 │ │ │ │ + biceq ip, r9, r8, asr r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 279de0 <__cxa_atexit@plt+0x26e76c> │ │ │ │ ldr lr, [pc, #160] @ 279dec <__cxa_atexit@plt+0x26e778> │ │ │ │ @@ -637403,15 +637403,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq ip, r9, r8, lsl #10 │ │ │ │ + biceq ip, r9, r0, lsl #10 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -637471,15 +637471,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq ip, r9, r8, asr #7 │ │ │ │ + biceq ip, r9, r0, asr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -637518,15 +637518,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 279fbc <__cxa_atexit@plt+0x26e948> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, r9, ip, asr #5 │ │ │ │ + biceq ip, r9, r4, asr #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27a074 <__cxa_atexit@plt+0x26ea00> │ │ │ │ ldr lr, [pc, #160] @ 27a080 <__cxa_atexit@plt+0x26ea0c> │ │ │ │ @@ -637568,15 +637568,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq ip, r9, r4, ror r2 │ │ │ │ + biceq ip, r9, ip, ror #4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -637636,15 +637636,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq ip, r9, r4, lsr r1 │ │ │ │ + biceq ip, r9, ip, lsr #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -637861,15 +637861,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 27a518 <__cxa_atexit@plt+0x26eea4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq fp, r9, r0, ror sp │ │ │ │ + biceq fp, r9, r8, ror #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27a5d0 <__cxa_atexit@plt+0x26ef5c> │ │ │ │ ldr lr, [pc, #160] @ 27a5dc <__cxa_atexit@plt+0x26ef68> │ │ │ │ @@ -637911,15 +637911,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq fp, r9, r8, lsl sp │ │ │ │ + biceq fp, r9, r0, lsl sp │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -637979,15 +637979,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq fp, [r9, #184] @ 0xb8 │ │ │ │ + ldrdeq fp, [r9, #176] @ 0xb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -638026,15 +638026,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 27a7ac <__cxa_atexit@plt+0x26f138> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r9, #172] @ 0xac │ │ │ │ + ldrdeq fp, [r9, #164] @ 0xa4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27a864 <__cxa_atexit@plt+0x26f1f0> │ │ │ │ ldr lr, [pc, #160] @ 27a870 <__cxa_atexit@plt+0x26f1fc> │ │ │ │ @@ -638076,15 +638076,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq fp, r9, r4, lsl #21 │ │ │ │ + biceq fp, r9, ip, ror sl │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -638144,15 +638144,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq fp, r9, r4, asr #18 │ │ │ │ + biceq fp, r9, ip, lsr r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -638371,15 +638371,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 27ad10 <__cxa_atexit@plt+0x26f69c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq fp, r9, r8, ror r5 │ │ │ │ + biceq fp, r9, r0, ror r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27adc8 <__cxa_atexit@plt+0x26f754> │ │ │ │ ldr lr, [pc, #160] @ 27add4 <__cxa_atexit@plt+0x26f760> │ │ │ │ @@ -638421,15 +638421,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq fp, r9, r0, lsr #10 │ │ │ │ + biceq fp, r9, r8, lsl r5 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -638489,15 +638489,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq fp, r9, r0, ror #7 │ │ │ │ + ldrdeq fp, [r9, #56] @ 0x38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -638536,15 +638536,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 27afa4 <__cxa_atexit@plt+0x26f930> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq fp, r9, r4, ror #5 │ │ │ │ + ldrdeq fp, [r9, #44] @ 0x2c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27b05c <__cxa_atexit@plt+0x26f9e8> │ │ │ │ ldr lr, [pc, #160] @ 27b068 <__cxa_atexit@plt+0x26f9f4> │ │ │ │ @@ -638586,15 +638586,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq fp, r9, ip, lsl #5 │ │ │ │ + biceq fp, r9, r4, lsl #5 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -638654,15 +638654,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq fp, r9, ip, asr #2 │ │ │ │ + biceq fp, r9, r4, asr #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -638881,19 +638881,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 27b510 <__cxa_atexit@plt+0x26fe9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [r9, #244] @ 0xf4 │ │ │ │ + biceq sl, r9, ip, asr #31 │ │ │ │ andeq r1, r0, r4, asr #12 │ │ │ │ @ instruction: 0x01b3e34c │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - biceq fp, r9, r0, lsr #1 │ │ │ │ + @ instruction: 0x01c9b098 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ @ instruction: 0x000016b0 │ │ │ │ @ instruction: 0x01b3e36c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -638903,15 +638903,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 27b560 <__cxa_atexit@plt+0x26feec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, r9, r8, lsr #26 │ │ │ │ + biceq sl, r9, r0, lsr #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27b618 <__cxa_atexit@plt+0x26ffa4> │ │ │ │ ldr lr, [pc, #160] @ 27b624 <__cxa_atexit@plt+0x26ffb0> │ │ │ │ @@ -638953,15 +638953,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq sl, [r9, #192] @ 0xc0 │ │ │ │ + biceq sl, r9, r8, asr #25 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -639021,15 +639021,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01c9ab90 │ │ │ │ + biceq sl, r9, r8, lsl #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -639068,15 +639068,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 27b7f4 <__cxa_atexit@plt+0x270180> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01c9aa94 │ │ │ │ + biceq sl, r9, ip, lsl #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27b8ac <__cxa_atexit@plt+0x270238> │ │ │ │ ldr lr, [pc, #160] @ 27b8b8 <__cxa_atexit@plt+0x270244> │ │ │ │ @@ -639118,15 +639118,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sl, r9, ip, lsr sl │ │ │ │ + biceq sl, r9, r4, lsr sl │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -639186,15 +639186,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq sl, [r9, #140] @ 0x8c │ │ │ │ + strdeq sl, [r9, #132] @ 0x84 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -639398,19 +639398,19 @@ │ │ │ │ ldr r9, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 27bd24 <__cxa_atexit@plt+0x2706b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - strheq sl, [r9, #116] @ 0x74 │ │ │ │ + biceq sl, r9, ip, lsr #15 │ │ │ │ andeq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x01b3db34 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - biceq sl, r9, ip, ror #16 │ │ │ │ + biceq sl, r9, r4, ror #16 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ andeq r0, r0, r8, lsl #29 │ │ │ │ @ instruction: 0x01b3db50 │ │ │ │ @ instruction: 0x01b3dafc │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ @@ -639581,15 +639581,15 @@ │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str fp, [r6, #-16] │ │ │ │ ldr r0, [sp] │ │ │ │ stmdb r6, {r0, r9, lr} │ │ │ │ mov r9, r2 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ ldr r3, [pc, #120] @ 27c07c <__cxa_atexit@plt+0x270a08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 27c080 <__cxa_atexit@plt+0x270a0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #112] @ 27c084 <__cxa_atexit@plt+0x270a10> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r0, #8] │ │ │ │ @@ -639604,15 +639604,15 @@ │ │ │ │ str r8, [r6, #-12] │ │ │ │ str sl, [r6, #-8] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ mov r8, lr │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r6, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffc8c0 │ │ │ │ @ instruction: 0xffffd7ec │ │ │ │ @@ -639640,15 +639640,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 27c0e4 <__cxa_atexit@plt+0x270a70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, r9, r4, lsr #3 │ │ │ │ + @ instruction: 0x01c9a19c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27c19c <__cxa_atexit@plt+0x270b28> │ │ │ │ ldr lr, [pc, #160] @ 27c1a8 <__cxa_atexit@plt+0x270b34> │ │ │ │ @@ -639690,15 +639690,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sl, r9, ip, asr #2 │ │ │ │ + biceq sl, r9, r4, asr #2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -639758,15 +639758,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq sl, r9, ip │ │ │ │ + biceq sl, r9, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -639805,15 +639805,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 27c378 <__cxa_atexit@plt+0x270d04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r9, r9, r0, lsl pc │ │ │ │ + biceq r9, r9, r8, lsl #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27c430 <__cxa_atexit@plt+0x270dbc> │ │ │ │ ldr lr, [pc, #160] @ 27c43c <__cxa_atexit@plt+0x270dc8> │ │ │ │ @@ -639855,15 +639855,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r9, [r9, #232] @ 0xe8 │ │ │ │ + strheq r9, [r9, #224] @ 0xe0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -639923,15 +639923,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r9, r9, r8, ror sp │ │ │ │ + biceq r9, r9, r0, ror sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -640101,15 +640101,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov fp, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - biceq r9, r9, r8, ror fp │ │ │ │ + biceq r9, r9, r0, ror fp │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffff604 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0x01b3d014 │ │ │ │ andeq r7, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ @@ -640209,17 +640209,17 @@ │ │ │ │ cmp r0, r2 │ │ │ │ blt 27c980 <__cxa_atexit@plt+0x27130c> │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 27c9d0 <__cxa_atexit@plt+0x27135c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 27c5f0 <__cxa_atexit@plt+0x270f7c> │ │ │ │ - ldrdeq r9, [r9, #140] @ 0x8c │ │ │ │ - strdeq r9, [r9, #128] @ 0x80 │ │ │ │ - biceq r9, r9, r8, asr #17 │ │ │ │ + ldrdeq r9, [r9, #132] @ 0x84 │ │ │ │ + biceq r9, r9, r8, ror #17 │ │ │ │ + biceq r9, r9, r0, asr #17 │ │ │ │ @ instruction: 0x01b3ce64 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -640244,16 +640244,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq r9, r9, r4, ror r8 │ │ │ │ - biceq r9, r9, r4, asr r8 │ │ │ │ + biceq r9, r9, ip, ror #16 │ │ │ │ + biceq r9, r9, ip, asr #16 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 27caa0 <__cxa_atexit@plt+0x27142c> │ │ │ │ @@ -640397,17 +640397,17 @@ │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ ldr r9, [sp, #24] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb5c0 │ │ │ │ @ instruction: 0x01b3a188 │ │ │ │ - biceq r9, r9, ip, lsr #15 │ │ │ │ + biceq r9, r9, r4, lsr #15 │ │ │ │ @ instruction: 0x01b3a038 │ │ │ │ - strheq r9, [r9, #148] @ 0x94 │ │ │ │ + biceq r9, r9, ip, lsr #19 │ │ │ │ @ instruction: 0xffffb9d4 │ │ │ │ @ instruction: 0xffffb6ac │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0x01b3ac3c │ │ │ │ @@ -640481,25 +640481,25 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #217 @ 0xd9 │ │ │ │ add r8, r2, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, r3, #233 @ 0xe9 │ │ │ │ add r9, r3, #512 @ 0x200 │ │ │ │ bx r0 │ │ │ │ - biceq r9, r9, ip, asr r5 │ │ │ │ + biceq r9, r9, r4, asr r5 │ │ │ │ @ instruction: 0x01b3a37c │ │ │ │ @ instruction: 0x01b3c714 │ │ │ │ - biceq r9, r9, r8, ror r5 │ │ │ │ + biceq r9, r9, r0, ror r5 │ │ │ │ @ instruction: 0xfff51838 │ │ │ │ @ instruction: 0x01b3c7a4 │ │ │ │ @ instruction: 0xfff51f4c │ │ │ │ @ instruction: 0xfff530ac │ │ │ │ @ instruction: 0xfff52f18 │ │ │ │ - strdeq r9, [r9, #84] @ 0x54 │ │ │ │ - biceq r9, r9, r0, ror r8 │ │ │ │ + biceq r9, r9, ip, ror #11 │ │ │ │ + biceq r9, r9, r8, ror #16 │ │ │ │ @ instruction: 0x01b3c50c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -640563,55 +640563,55 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r2, r3, #65 @ 0x41 │ │ │ │ add r8, r2, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, r3, #73 @ 0x49 │ │ │ │ add r9, r3, #256 @ 0x100 │ │ │ │ bx r0 │ │ │ │ - biceq r9, r9, r4, lsl r4 │ │ │ │ + biceq r9, r9, ip, lsl #8 │ │ │ │ @ instruction: 0x01b3a234 │ │ │ │ @ instruction: 0x01b3c68c │ │ │ │ - biceq r9, r9, r0, lsr r4 │ │ │ │ + biceq r9, r9, r8, lsr #8 │ │ │ │ @ instruction: 0xfff516f0 │ │ │ │ @ instruction: 0x01b3c71c │ │ │ │ @ instruction: 0xfff51e04 │ │ │ │ @ instruction: 0xfff52f64 │ │ │ │ @ instruction: 0xfff52dd0 │ │ │ │ - biceq r9, r9, ip, lsr #9 │ │ │ │ - biceq r9, r9, r8, lsr #14 │ │ │ │ + biceq r9, r9, r4, lsr #9 │ │ │ │ + biceq r9, r9, r0, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27cfac <__cxa_atexit@plt+0x271938> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 27cfb4 <__cxa_atexit@plt+0x271940> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r9, [r9, #40] @ 0x28 │ │ │ │ + ldrdeq r9, [r9, #32] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27cfe8 <__cxa_atexit@plt+0x271974> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 27cff0 <__cxa_atexit@plt+0x27197c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01c99298 │ │ │ │ + @ instruction: 0x01c99290 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27d0a8 <__cxa_atexit@plt+0x271a34> │ │ │ │ ldr lr, [pc, #160] @ 27d0b4 <__cxa_atexit@plt+0x271a40> │ │ │ │ @@ -640653,15 +640653,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r9, r9, r0, asr #4 │ │ │ │ + biceq r9, r9, r8, lsr r2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -640721,15 +640721,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r9, r9, r0, lsl #2 │ │ │ │ + strdeq r9, [r9, #8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -640760,31 +640760,31 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - biceq r9, r9, r8, lsr #3 │ │ │ │ - biceq r9, r9, ip, ror r1 │ │ │ │ + biceq r9, r9, r0, lsr #3 │ │ │ │ + biceq r9, r9, r4, ror r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27d29c <__cxa_atexit@plt+0x271c28> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 27d2a4 <__cxa_atexit@plt+0x271c30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, r9, r4, ror #31 │ │ │ │ + ldrdeq r8, [r9, #252] @ 0xfc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27d35c <__cxa_atexit@plt+0x271ce8> │ │ │ │ ldr lr, [pc, #160] @ 27d368 <__cxa_atexit@plt+0x271cf4> │ │ │ │ @@ -640826,15 +640826,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r8, r9, ip, lsl #31 │ │ │ │ + biceq r8, r9, r4, lsl #31 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -640894,15 +640894,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r8, r9, ip, asr #28 │ │ │ │ + biceq r8, r9, r4, asr #28 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r8, r5, #44 @ 0x2c │ │ │ │ cmp fp, r8 │ │ │ │ bhi 27d57c <__cxa_atexit@plt+0x271f08> │ │ │ │ ldr lr, [pc, #252] @ 27d59c <__cxa_atexit@plt+0x271f28> │ │ │ │ @@ -640967,17 +640967,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - biceq r8, r9, r8, asr #27 │ │ │ │ + biceq r8, r9, r0, asr #27 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - biceq r8, r9, ip, lsl #29 │ │ │ │ + biceq r8, r9, r4, lsl #29 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 27d630 <__cxa_atexit@plt+0x271fbc> │ │ │ │ @@ -641007,15 +641007,15 @@ │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - biceq r8, r9, r4, asr #27 │ │ │ │ + strheq r8, [r9, #220] @ 0xdc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov fp, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -641051,30 +641051,30 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, fp │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - biceq r8, r9, r0, lsl #26 │ │ │ │ + strdeq r8, [r9, #200] @ 0xc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27d724 <__cxa_atexit@plt+0x2720b0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 27d72c <__cxa_atexit@plt+0x2720b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, r9, r0, ror #22 │ │ │ │ + biceq r8, r9, r8, asr fp │ │ │ │ @ instruction: 0x01b3712c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27d7b8 <__cxa_atexit@plt+0x272144> │ │ │ │ @@ -641202,15 +641202,15 @@ │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #72]! @ 0x48 │ │ │ │ str r8, [r9, #4] │ │ │ │ mov r4, lr │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov fp, r0 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ add r6, r9, #12 │ │ │ │ cmp fp, r6 │ │ │ │ bcc 27d9e0 <__cxa_atexit@plt+0x27236c> │ │ │ │ ldr r2, [pc, #228] @ 27da48 <__cxa_atexit@plt+0x2723d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #224] @ 27da4c <__cxa_atexit@plt+0x2723d8> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -641236,15 +641236,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r2] │ │ │ │ str r5, [r9, #16]! │ │ │ │ str r8, [r9, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r0 │ │ │ │ mov fp, r1 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ b 27d9e4 <__cxa_atexit@plt+0x272370> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r7, #8 │ │ │ │ @@ -641294,30 +641294,30 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r9, #112] @ 0x70 │ │ │ │ + biceq r8, r9, r8, asr #15 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27daf0 <__cxa_atexit@plt+0x27247c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 27daf8 <__cxa_atexit@plt+0x272484> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01c98790 │ │ │ │ + biceq r8, r9, r8, lsl #15 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27dbb0 <__cxa_atexit@plt+0x27253c> │ │ │ │ ldr lr, [pc, #160] @ 27dbbc <__cxa_atexit@plt+0x272548> │ │ │ │ @@ -641359,15 +641359,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r8, r9, r8, lsr r7 │ │ │ │ + biceq r8, r9, r0, lsr r7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -641427,15 +641427,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq r8, [r9, #88] @ 0x58 │ │ │ │ + strdeq r8, [r9, #80] @ 0x50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -641466,31 +641466,31 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - biceq r8, r9, r0, lsr #13 │ │ │ │ - biceq r8, r9, r0, lsl #13 │ │ │ │ + @ instruction: 0x01c98698 │ │ │ │ + biceq r8, r9, r8, ror r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27dda4 <__cxa_atexit@plt+0x272730> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 27ddac <__cxa_atexit@plt+0x272738> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r9, #76] @ 0x4c │ │ │ │ + ldrdeq r8, [r9, #68] @ 0x44 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27de64 <__cxa_atexit@plt+0x2727f0> │ │ │ │ ldr lr, [pc, #160] @ 27de70 <__cxa_atexit@plt+0x2727fc> │ │ │ │ @@ -641532,15 +641532,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r8, r9, r4, lsl #9 │ │ │ │ + biceq r8, r9, ip, ror r4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -641600,15 +641600,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r8, r9, r4, asr #6 │ │ │ │ + biceq r8, r9, ip, lsr r3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27e08c <__cxa_atexit@plt+0x272a18> │ │ │ │ stm sp, {r3, fp} │ │ │ │ @@ -641676,16 +641676,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp] │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0x01c98394 │ │ │ │ - biceq r8, r9, ip, ror #6 │ │ │ │ + biceq r8, r9, ip, lsl #7 │ │ │ │ + biceq r8, r9, r4, ror #6 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 27e158 <__cxa_atexit@plt+0x272ae4> │ │ │ │ @@ -641721,31 +641721,31 @@ │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - strheq r8, [r9, #36] @ 0x24 │ │ │ │ - @ instruction: 0x01c98290 │ │ │ │ + biceq r8, r9, ip, lsr #5 │ │ │ │ + biceq r8, r9, r8, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27e1a0 <__cxa_atexit@plt+0x272b2c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 27e1a8 <__cxa_atexit@plt+0x272b34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f09d8 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, r9, r4, ror #1 │ │ │ │ + ldrdeq r8, [r9, #12] │ │ │ │ @ instruction: 0x01b366b0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27e234 <__cxa_atexit@plt+0x272bc0> │ │ │ │ @@ -641871,15 +641871,15 @@ │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #72]! @ 0x48 │ │ │ │ str r8, [r9, #4] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, r2 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 27e468 <__cxa_atexit@plt+0x272df4> │ │ │ │ ldr r1, [pc, #240] @ 27e4c8 <__cxa_atexit@plt+0x272e54> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #236] @ 27e4cc <__cxa_atexit@plt+0x272e58> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -641909,15 +641909,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r5, r5, #3 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #16]! │ │ │ │ str r8, [r9, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r7, #8 │ │ │ │ @@ -642004,29 +642004,29 @@ │ │ │ │ ldr r3, [pc, #96] @ 27e620 <__cxa_atexit@plt+0x272fac> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ sub sl, r6, #11 │ │ │ │ mov r5, r0 │ │ │ │ mov r8, r1 │ │ │ │ - b 2e19d0 <__cxa_atexit@plt+0x2d635c> │ │ │ │ + b 925bc8 <__cxa_atexit@plt+0x91a554> │ │ │ │ mov r6, r2 │ │ │ │ b 27e5e8 <__cxa_atexit@plt+0x272f74> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 27e5f8 <__cxa_atexit@plt+0x272f84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b3b2c0 │ │ │ │ @ instruction: 0x01b3b348 │ │ │ │ @ instruction: 0x01b36268 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - biceq r7, r9, r8, ror #27 │ │ │ │ - biceq r7, r9, r0, asr #27 │ │ │ │ + biceq r7, r9, r0, ror #27 │ │ │ │ + strheq r7, [r9, #216] @ 0xd8 │ │ │ │ ldrsbeq fp, [r3, r4]! │ │ │ │ ldrsheq r9, [r3, ip]! │ │ │ │ @ instruction: 0x01b3b308 │ │ │ │ @ instruction: 0x01b3620c │ │ │ │ @ instruction: 0x01b3b2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -642085,17 +642085,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strheq r7, [r9, #204] @ 0xcc │ │ │ │ - biceq r7, r9, r4, ror sp │ │ │ │ - biceq r7, r9, r8, lsl sp │ │ │ │ + strheq r7, [r9, #196] @ 0xc4 │ │ │ │ + biceq r7, r9, ip, ror #26 │ │ │ │ + biceq r7, r9, r0, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -642109,15 +642109,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 27e77c <__cxa_atexit@plt+0x273108> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, r9, r0, lsr ip │ │ │ │ + biceq r7, r9, r8, lsr #24 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -642136,16 +642136,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 27e7ec <__cxa_atexit@plt+0x273178> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, r9, r4, asr #23 │ │ │ │ - biceq r7, r9, ip, ror ip │ │ │ │ + strheq r7, [r9, #188] @ 0xbc │ │ │ │ + biceq r7, r9, r4, ror ip │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 27e834 <__cxa_atexit@plt+0x2731c0> │ │ │ │ @@ -642177,17 +642177,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ b 27e87c <__cxa_atexit@plt+0x273208> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, r9, r4, lsr #22 │ │ │ │ - ldrdeq r7, [r9, #188] @ 0xbc │ │ │ │ - biceq r7, r9, r0, ror #22 │ │ │ │ + biceq r7, r9, ip, lsl fp │ │ │ │ + ldrdeq r7, [r9, #180] @ 0xb4 │ │ │ │ + biceq r7, r9, r8, asr fp │ │ │ │ @ instruction: 0x01b3b02c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27e8e8 <__cxa_atexit@plt+0x273274> │ │ │ │ ldr r2, [pc, #60] @ 27e8f0 <__cxa_atexit@plt+0x27327c> │ │ │ │ @@ -642204,15 +642204,15 @@ │ │ │ │ b 27e904 <__cxa_atexit@plt+0x273290> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - biceq r7, r9, ip, lsr #19 │ │ │ │ + biceq r7, r9, r4, lsr #19 │ │ │ │ @ instruction: 0x01b3afc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr lr, [pc, #112] @ 27e984 <__cxa_atexit@plt+0x273310> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -642236,15 +642236,15 @@ │ │ │ │ sub r9, r2, #1 │ │ │ │ str r9, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 27e978 <__cxa_atexit@plt+0x273304> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 2f8f48 <__cxa_atexit@plt+0x2ed8d4> │ │ │ │ + b 93d140 <__cxa_atexit@plt+0x931acc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0x01b3af34 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @@ -642261,27 +642261,27 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 27e9dc <__cxa_atexit@plt+0x273368> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ - b 2f8f48 <__cxa_atexit@plt+0x2ed8d4> │ │ │ │ + b 93d140 <__cxa_atexit@plt+0x931acc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b3aed4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 2f8f48 <__cxa_atexit@plt+0x2ed8d4> │ │ │ │ + b 93d140 <__cxa_atexit@plt+0x931acc> │ │ │ │ @ instruction: 0x01b3aebc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 27ea98 <__cxa_atexit@plt+0x273424> │ │ │ │ @@ -642304,15 +642304,15 @@ │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 1175278 <__cxa_atexit@plt+0x1169c04> │ │ │ │ + b 1175274 <__cxa_atexit@plt+0x1169c00> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ @@ -642335,15 +642335,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1175278 <__cxa_atexit@plt+0x1169c04> │ │ │ │ + b 1175274 <__cxa_atexit@plt+0x1169c00> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -642351,18 +642351,18 @@ │ │ │ │ bhi 27eb44 <__cxa_atexit@plt+0x2734d0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 27eb4c <__cxa_atexit@plt+0x2734d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 116a5b8 <__cxa_atexit@plt+0x115ef44> │ │ │ │ + b 116a5b4 <__cxa_atexit@plt+0x115ef40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, r9, r0, asr #14 │ │ │ │ + biceq r7, r9, r8, lsr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 27ebac <__cxa_atexit@plt+0x273538> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -642377,32 +642377,32 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r7, r9, r4, ror #13 │ │ │ │ + ldrdeq r7, [r9, #108] @ 0x6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 27ebf0 <__cxa_atexit@plt+0x27357c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 27ec10 <__cxa_atexit@plt+0x27359c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -642423,16 +642423,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 27ec64 <__cxa_atexit@plt+0x2735f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 16cdaac <__cxa_atexit@plt+0x16c2438> │ │ │ │ - biceq r7, r9, r4, lsr #20 │ │ │ │ - biceq r7, r9, r8, lsl #15 │ │ │ │ + biceq r7, r9, ip, lsl sl │ │ │ │ + biceq r7, r9, r0, lsl #15 │ │ │ │ @ instruction: 0x01b3ac60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -642452,15 +642452,15 @@ │ │ │ │ str sl, [r3, #16]! │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r8, [r3, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r0, r8} │ │ │ │ mov r5, r2 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -642469,26 +642469,26 @@ │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 27ed1c <__cxa_atexit@plt+0x2736a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 27ed44 <__cxa_atexit@plt+0x2736d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ - biceq r7, r9, r4, lsr #13 │ │ │ │ + @ instruction: 0x01c9769c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 27ee24 <__cxa_atexit@plt+0x2737b0> │ │ │ │ @@ -642535,15 +642535,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub sl, r6, #11 │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #108] @ 27ee8c <__cxa_atexit@plt+0x273818> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 2e19d0 <__cxa_atexit@plt+0x2d635c> │ │ │ │ + b 925bc8 <__cxa_atexit@plt+0x91a554> │ │ │ │ ldr r7, [pc, #56] @ 27ee64 <__cxa_atexit@plt+0x2737f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 27ee48 <__cxa_atexit@plt+0x2737d4> │ │ │ │ @@ -642557,16 +642557,16 @@ │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0x01b3aa60 │ │ │ │ @ instruction: 0x01b3aac8 │ │ │ │ @ instruction: 0x01b3aaf8 │ │ │ │ @ instruction: 0x01b35a18 │ │ │ │ @ instruction: 0x01b3ab04 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ - @ instruction: 0x01c97590 │ │ │ │ - biceq r7, r9, r8, ror #10 │ │ │ │ + biceq r7, r9, r8, lsl #11 │ │ │ │ + biceq r7, r9, r0, ror #10 │ │ │ │ @ instruction: 0x01b388ac │ │ │ │ @ instruction: 0x01b359c4 │ │ │ │ @ instruction: 0x01b3aa98 │ │ │ │ @ instruction: 0x01b3a82c │ │ │ │ @ instruction: 0x01b3aa4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -642582,15 +642582,15 @@ │ │ │ │ ldr r2, [pc, #120] @ 27ef40 <__cxa_atexit@plt+0x2738cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #112] @ 27ef44 <__cxa_atexit@plt+0x2738d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 27ef24 <__cxa_atexit@plt+0x2738b0> │ │ │ │ ldr r2, [pc, #64] @ 27ef38 <__cxa_atexit@plt+0x2738c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -642607,31 +642607,31 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01b3764c │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0x01b37680 │ │ │ │ - biceq r7, r9, r4, asr #14 │ │ │ │ biceq r7, r9, ip, lsr r7 │ │ │ │ + biceq r7, r9, r4, lsr r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27ef78 <__cxa_atexit@plt+0x273904> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 27ef80 <__cxa_atexit@plt+0x27390c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, r9, r8, lsl #6 │ │ │ │ + biceq r7, r9, r0, lsl #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27f038 <__cxa_atexit@plt+0x2739c4> │ │ │ │ ldr lr, [pc, #160] @ 27f044 <__cxa_atexit@plt+0x2739d0> │ │ │ │ @@ -642673,15 +642673,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r7, [r9, #32] │ │ │ │ + biceq r7, r9, r8, lsr #5 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -642741,15 +642741,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r7, r9, r0, ror r1 │ │ │ │ + biceq r7, r9, r8, ror #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -642788,15 +642788,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 27f214 <__cxa_atexit@plt+0x273ba0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, r9, r4, ror r0 │ │ │ │ + biceq r7, r9, ip, rrx │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27f2cc <__cxa_atexit@plt+0x273c58> │ │ │ │ ldr lr, [pc, #160] @ 27f2d8 <__cxa_atexit@plt+0x273c64> │ │ │ │ @@ -642838,15 +642838,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r7, r9, ip, lsl r0 │ │ │ │ + biceq r7, r9, r4, lsl r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -642906,15 +642906,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq r6, [r9, #236] @ 0xec │ │ │ │ + ldrdeq r6, [r9, #228] @ 0xe4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -643080,15 +643080,15 @@ │ │ │ │ ldr r1, [pc, #220] @ 27f76c <__cxa_atexit@plt+0x2740f8> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r2] │ │ │ │ str r5, [r9, #68]! @ 0x44 │ │ │ │ str r8, [r9, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ str r3, [r2, #32] │ │ │ │ str r8, [r2, #36] @ 0x24 │ │ │ │ str r0, [r2, #40] @ 0x28 │ │ │ │ add r2, r2, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 27f704 <__cxa_atexit@plt+0x274090> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -643099,15 +643099,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [pc, #132] @ 27f764 <__cxa_atexit@plt+0x2740f0> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r2] │ │ │ │ str r0, [r9, #4]! │ │ │ │ str ip, [r9, #4] │ │ │ │ mov r5, r2 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, r9 │ │ │ │ b 27f714 <__cxa_atexit@plt+0x2740a0> │ │ │ │ mov r0, #8 │ │ │ │ @@ -643145,15 +643145,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 27f7a8 <__cxa_atexit@plt+0x274134> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r6, r9, r0, ror #21 │ │ │ │ + ldrdeq r6, [r9, #168] @ 0xa8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27f860 <__cxa_atexit@plt+0x2741ec> │ │ │ │ ldr lr, [pc, #160] @ 27f86c <__cxa_atexit@plt+0x2741f8> │ │ │ │ @@ -643195,15 +643195,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r6, r9, r8, lsl #21 │ │ │ │ + biceq r6, r9, r0, lsl #21 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -643263,15 +643263,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - biceq r6, r9, r8, asr #18 │ │ │ │ + biceq r6, r9, r0, asr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -643310,15 +643310,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 27fa3c <__cxa_atexit@plt+0x2743c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16cf6ac <__cxa_atexit@plt+0x16c4038> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r6, r9, ip, asr #16 │ │ │ │ + biceq r6, r9, r4, asr #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27faf4 <__cxa_atexit@plt+0x274480> │ │ │ │ ldr lr, [pc, #160] @ 27fb00 <__cxa_atexit@plt+0x27448c> │ │ │ │ @@ -643360,15 +643360,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r6, [r9, #116] @ 0x74 │ │ │ │ + biceq r6, r9, ip, ror #15 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -643428,15 +643428,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strheq r6, [r9, #100] @ 0x64 │ │ │ │ + biceq r6, r9, ip, lsr #13 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -643612,15 +643612,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 27ff54 <__cxa_atexit@plt+0x2748e0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r2] │ │ │ │ str r5, [r9, #4]! │ │ │ │ str r8, [r9, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, r9 │ │ │ │ b 27ff18 <__cxa_atexit@plt+0x2748a4> │ │ │ │ mov r7, #8 │ │ │ │ @@ -643676,15 +643676,15 @@ │ │ │ │ stm lr, {r5, r9, sl} │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #60] @ 280024 <__cxa_atexit@plt+0x2749b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #56] @ 280028 <__cxa_atexit@plt+0x2749b4> │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r2 │ │ │ │ b 280008 <__cxa_atexit@plt+0x274994> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 280018 <__cxa_atexit@plt+0x2749a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -643763,15 +643763,15 @@ │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ mov r5, r9 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [pc, #156] @ 2801e4 <__cxa_atexit@plt+0x274b70> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #152] @ 2801e8 <__cxa_atexit@plt+0x274b74> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r3 │ │ │ │ b 280164 <__cxa_atexit@plt+0x274af0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #100] @ 2801d0 <__cxa_atexit@plt+0x274b5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -643790,16 +643790,16 @@ │ │ │ │ mov r5, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b39824 │ │ │ │ @ instruction: 0x01b34744 │ │ │ │ @ instruction: 0x01b34740 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - strheq r6, [r9, #44] @ 0x2c │ │ │ │ - @ instruction: 0x01c96294 │ │ │ │ + strheq r6, [r9, #36] @ 0x24 │ │ │ │ + biceq r6, r9, ip, lsl #5 │ │ │ │ @ instruction: 0x01b3463c │ │ │ │ @ instruction: 0x01b34630 │ │ │ │ @ instruction: 0x01b39770 │ │ │ │ @ instruction: 0x01b397ac │ │ │ │ @ instruction: 0x01b346e4 │ │ │ │ @ instruction: 0x01b346d8 │ │ │ │ @ instruction: 0xfffff378 │ │ │ │ @@ -643868,18 +643868,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - biceq r6, r9, r4, lsl r1 │ │ │ │ + biceq r6, r9, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strheq r6, [r9, #4] │ │ │ │ + biceq r6, r9, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -643893,15 +643893,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 28035c <__cxa_atexit@plt+0x274ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r6, r9, r0, asr r0 │ │ │ │ + biceq r6, r9, r8, asr #32 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -643916,15 +643916,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2803b8 <__cxa_atexit@plt+0x274d44> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r5, [r9, #240] @ 0xf0 │ │ │ │ + biceq r5, r9, r8, ror #31 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -643947,16 +643947,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strexbeq r5, r0, [r9] │ │ │ │ - biceq r5, r9, r8, ror #30 │ │ │ │ + biceq r5, r9, r8, lsl #31 │ │ │ │ + biceq r5, r9, r0, ror #30 │ │ │ │ @ instruction: 0x01b394d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 28003c <__cxa_atexit@plt+0x2749c8> │ │ │ │ @ instruction: 0x01b39474 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -643978,15 +643978,15 @@ │ │ │ │ b 2804bc <__cxa_atexit@plt+0x274e48> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strdeq r5, [r9, #212] @ 0xd4 │ │ │ │ + biceq r5, r9, ip, ror #27 │ │ │ │ @ instruction: 0x01b39410 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr lr, [pc, #112] @ 28053c <__cxa_atexit@plt+0x274ec8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -644010,15 +644010,15 @@ │ │ │ │ sub r9, r2, #1 │ │ │ │ str r9, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 280530 <__cxa_atexit@plt+0x274ebc> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 2f8f48 <__cxa_atexit@plt+0x2ed8d4> │ │ │ │ + b 93d140 <__cxa_atexit@plt+0x931acc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0x01b3937c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @@ -644035,27 +644035,27 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 280594 <__cxa_atexit@plt+0x274f20> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ - b 2f8f48 <__cxa_atexit@plt+0x2ed8d4> │ │ │ │ + b 93d140 <__cxa_atexit@plt+0x931acc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b3931c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 2f8f48 <__cxa_atexit@plt+0x2ed8d4> │ │ │ │ + b 93d140 <__cxa_atexit@plt+0x931acc> │ │ │ │ @ instruction: 0x01b39304 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 280650 <__cxa_atexit@plt+0x274fdc> │ │ │ │ @@ -644078,15 +644078,15 @@ │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 1175278 <__cxa_atexit@plt+0x1169c04> │ │ │ │ + b 1175274 <__cxa_atexit@plt+0x1169c00> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ @@ -644109,15 +644109,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1175278 <__cxa_atexit@plt+0x1169c04> │ │ │ │ + b 1175274 <__cxa_atexit@plt+0x1169c00> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -644125,18 +644125,18 @@ │ │ │ │ bhi 2806fc <__cxa_atexit@plt+0x275088> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 280704 <__cxa_atexit@plt+0x275090> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 116a5b8 <__cxa_atexit@plt+0x115ef44> │ │ │ │ + b 116a5b4 <__cxa_atexit@plt+0x115ef40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, r9, r8, lsl #23 │ │ │ │ + biceq r5, r9, r0, lsl #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 280764 <__cxa_atexit@plt+0x2750f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -644151,32 +644151,32 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r5, #-16]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r5, r9, ip, lsr #22 │ │ │ │ + biceq r5, r9, r4, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2807a8 <__cxa_atexit@plt+0x275134> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2807c8 <__cxa_atexit@plt+0x275154> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -644197,16 +644197,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 28081c <__cxa_atexit@plt+0x2751a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 16cdaac <__cxa_atexit@plt+0x16c2438> │ │ │ │ - biceq r5, r9, ip, ror #28 │ │ │ │ - ldrdeq r5, [r9, #176] @ 0xb0 │ │ │ │ + biceq r5, r9, r4, ror #28 │ │ │ │ + biceq r5, r9, r8, asr #23 │ │ │ │ @ instruction: 0x01b390a8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -644226,15 +644226,15 @@ │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r9, [r3, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 1169f78 <__cxa_atexit@plt+0x115e904> │ │ │ │ + b 1169f74 <__cxa_atexit@plt+0x115e900> │ │ │ │ mov r6, r3 │ │ │ │ b 2808a0 <__cxa_atexit@plt+0x27522c> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2808b0 <__cxa_atexit@plt+0x27523c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -644245,26 +644245,26 @@ │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2808dc <__cxa_atexit@plt+0x275268> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 142e0d4 <__cxa_atexit@plt+0x1422a60> │ │ │ │ + b 142e0d0 <__cxa_atexit@plt+0x1422a5c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 280904 <__cxa_atexit@plt+0x275290> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ - biceq r5, r9, r4, ror #21 │ │ │ │ + ldrdeq r5, [r9, #172] @ 0xac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 280a2c <__cxa_atexit@plt+0x2753b8> │ │ │ │ @@ -644329,15 +644329,15 @@ │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ mov r5, r9 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [pc, #156] @ 280abc <__cxa_atexit@plt+0x275448> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #152] @ 280ac0 <__cxa_atexit@plt+0x27544c> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r3 │ │ │ │ b 280a3c <__cxa_atexit@plt+0x2753c8> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #100] @ 280aa8 <__cxa_atexit@plt+0x275434> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -644356,16 +644356,16 @@ │ │ │ │ mov r5, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b38f4c │ │ │ │ @ instruction: 0x01b33e6c │ │ │ │ @ instruction: 0x01b33e68 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - biceq r5, r9, r4, ror #19 │ │ │ │ - strheq r5, [r9, #156] @ 0x9c │ │ │ │ + ldrdeq r5, [r9, #156] @ 0x9c │ │ │ │ + strheq r5, [r9, #148] @ 0x94 │ │ │ │ @ instruction: 0x01b33d64 │ │ │ │ @ instruction: 0x01b33d58 │ │ │ │ @ instruction: 0x01b38e98 │ │ │ │ @ instruction: 0x01b38efc │ │ │ │ @ instruction: 0x01b33e0c │ │ │ │ @ instruction: 0x01b33e00 │ │ │ │ @ instruction: 0xffffeaa0 │ │ │ │ @@ -644411,31 +644411,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 280bac <__cxa_atexit@plt+0x275538> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #72] @ 280bb0 <__cxa_atexit@plt+0x27553c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bls 280b48 <__cxa_atexit@plt+0x2754d4> │ │ │ │ ldr r7, [pc, #16] @ 280ba0 <__cxa_atexit@plt+0x27552c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0x01b359b4 │ │ │ │ @ instruction: 0x01b38dfc │ │ │ │ @ instruction: 0x01b359fc │ │ │ │ - strheq r5, [r9, #160] @ 0xa0 │ │ │ │ - biceq r5, r9, ip, ror sl │ │ │ │ + biceq r5, r9, r8, lsr #21 │ │ │ │ + biceq r5, r9, r4, ror sl │ │ │ │ @ instruction: 0x01b38e34 │ │ │ │ @ instruction: 0x01b38d70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 280be8 <__cxa_atexit@plt+0x275574> │ │ │ │ @@ -644454,34 +644454,34 @@ │ │ │ │ ldr r2, [pc, #56] @ 280c40 <__cxa_atexit@plt+0x2755cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #48] @ 280c44 <__cxa_atexit@plt+0x2755d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12c1ad4 <__cxa_atexit@plt+0x12b6460> │ │ │ │ + b 12c1ad0 <__cxa_atexit@plt+0x12b645c> │ │ │ │ ldr r7, [pc, #12] @ 280c34 <__cxa_atexit@plt+0x2755c0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b3591c │ │ │ │ @ instruction: 0x01b38d50 │ │ │ │ @ instruction: 0x01b35950 │ │ │ │ - biceq r5, r9, r4, lsl #20 │ │ │ │ - ldrdeq r5, [r9, #144] @ 0x90 │ │ │ │ + strdeq r5, [r9, #156] @ 0x9c │ │ │ │ + biceq r5, r9, r8, asr #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 280c68 <__cxa_atexit@plt+0x2755f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - biceq r5, r9, ip, lsr #12 │ │ │ │ + biceq r5, r9, r4, lsr #12 │ │ │ │ @ instruction: 0x01b38ce0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 280ce0 <__cxa_atexit@plt+0x27566c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -644500,55 +644500,55 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 280cf4 <__cxa_atexit@plt+0x275680> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 12c1414 <__cxa_atexit@plt+0x12b5da0> │ │ │ │ + b 12c1410 <__cxa_atexit@plt+0x12b5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b38cb0 │ │ │ │ - ldrdeq r5, [r9, #92] @ 0x5c │ │ │ │ - biceq r5, r9, r4, asr r9 │ │ │ │ - biceq r5, r9, r0, lsr #18 │ │ │ │ + ldrdeq r5, [r9, #84] @ 0x54 │ │ │ │ + biceq r5, r9, ip, asr #18 │ │ │ │ + biceq r5, r9, r8, lsl r9 │ │ │ │ @ instruction: 0x01b38c74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 280d2c <__cxa_atexit@plt+0x2756b8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 280d34 <__cxa_atexit@plt+0x2756c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2f8ff0 <__cxa_atexit@plt+0x2ed97c> │ │ │ │ + b 93d1e8 <__cxa_atexit@plt+0x931b74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, r9, r8, asr r5 │ │ │ │ + biceq r5, r9, r0, asr r5 │ │ │ │ @ instruction: 0x01b38c34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 280d6c <__cxa_atexit@plt+0x2756f8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 280d74 <__cxa_atexit@plt+0x275700> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2f8ff0 <__cxa_atexit@plt+0x2ed97c> │ │ │ │ + b 93d1e8 <__cxa_atexit@plt+0x931b74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, r9, r8, lsl r5 │ │ │ │ + biceq r5, r9, r0, lsl r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 280e9c <__cxa_atexit@plt+0x275828> │ │ │ │ @@ -644613,15 +644613,15 @@ │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ mov r5, r9 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r8, [pc, #156] @ 280f2c <__cxa_atexit@plt+0x2758b8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #152] @ 280f30 <__cxa_atexit@plt+0x2758bc> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 37b290 <__cxa_atexit@plt+0x36fc1c> │ │ │ │ + b 9bf488 <__cxa_atexit@plt+0x9b3e14> │ │ │ │ mov r6, r3 │ │ │ │ b 280eac <__cxa_atexit@plt+0x275838> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #100] @ 280f18 <__cxa_atexit@plt+0x2758a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -644640,16 +644640,16 @@ │ │ │ │ mov r5, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b38adc │ │ │ │ @ instruction: 0x01b339fc │ │ │ │ @ instruction: 0x01b339f8 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - biceq r5, r9, r4, ror r5 │ │ │ │ - biceq r5, r9, ip, asr #10 │ │ │ │ + biceq r5, r9, ip, ror #10 │ │ │ │ + biceq r5, r9, r4, asr #10 │ │ │ │ @ instruction: 0x01b338f4 │ │ │ │ @ instruction: 0x01b338e8 │ │ │ │ @ instruction: 0x01b38a28 │ │ │ │ @ instruction: 0x01b38b00 │ │ │ │ @ instruction: 0x01b3399c │ │ │ │ @ instruction: 0x01b33990 │ │ │ │ @ instruction: 0xffffe630 │ │ │ │ @@ -644713,15 +644713,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - @ instruction: 0x01c9569c │ │ │ │ + @ instruction: 0x01c95694 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0x01b38980 │ │ │ │ @ instruction: 0x01b38940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -644743,15 +644743,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 2810a4 <__cxa_atexit@plt+0x275a30> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - strdeq r5, [r9, #84] @ 0x54 │ │ │ │ + biceq r5, r9, ip, ror #11 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ @ instruction: 0x01b388e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2810fc <__cxa_atexit@plt+0x275a88> │ │ │ │ @@ -644777,15 +644777,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01b38860 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - biceq r5, r9, ip, ror r5 │ │ │ │ + biceq r5, r9, r4, ror r5 │ │ │ │ @ instruction: 0x01b38890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 281180 <__cxa_atexit@plt+0x275b0c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -644802,15 +644802,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1543660 <__cxa_atexit@plt+0x1537fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r1, r7, pc, ror r6 │ │ │ │ - biceq r5, r9, ip, lsl r1 │ │ │ │ + biceq r5, r9, r4, lsl r1 │ │ │ │ @ instruction: 0x01b3882c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 2811e4 <__cxa_atexit@plt+0x275b70> │ │ │ │ mov r0, r4 │ │ │ │ @@ -644827,15 +644827,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1543660 <__cxa_atexit@plt+0x1537fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r1, r7, r8, ror #11 │ │ │ │ - strheq r5, [r9, #8] │ │ │ │ + strheq r5, [r9] │ │ │ │ @ instruction: 0x01b3880c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 281268 <__cxa_atexit@plt+0x275bf4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -644854,39 +644854,39 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 28127c <__cxa_atexit@plt+0x275c08> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 12c1414 <__cxa_atexit@plt+0x12b5da0> │ │ │ │ + b 12c1410 <__cxa_atexit@plt+0x12b5d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b38728 │ │ │ │ - biceq r5, r9, r4, asr r0 │ │ │ │ - biceq r5, r9, ip, asr #7 │ │ │ │ + biceq r5, r9, ip, asr #32 │ │ │ │ biceq r5, r9, r4, asr #7 │ │ │ │ + strheq r5, [r9, #60] @ 0x3c │ │ │ │ @ instruction: 0x01b386ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2812b4 <__cxa_atexit@plt+0x275c40> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2812bc <__cxa_atexit@plt+0x275c48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2f8ff0 <__cxa_atexit@plt+0x2ed97c> │ │ │ │ + b 93d1e8 <__cxa_atexit@plt+0x931b74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r9, #240] @ 0xf0 │ │ │ │ + biceq r4, r9, r8, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 28139c <__cxa_atexit@plt+0x275d28> │ │ │ │ @@ -644933,15 +644933,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub sl, r6, #11 │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [pc, #108] @ 281404 <__cxa_atexit@plt+0x275d90> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 2e19d0 <__cxa_atexit@plt+0x2d635c> │ │ │ │ + b 925bc8 <__cxa_atexit@plt+0x91a554> │ │ │ │ ldr r7, [pc, #56] @ 2813dc <__cxa_atexit@plt+0x275d68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 2813c0 <__cxa_atexit@plt+0x275d4c> │ │ │ │ @@ -644955,16 +644955,16 @@ │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0x01b384e8 │ │ │ │ @ instruction: 0x01b38698 │ │ │ │ @ instruction: 0x01b38580 │ │ │ │ @ instruction: 0x01b334a0 │ │ │ │ @ instruction: 0x01b3858c │ │ │ │ @ instruction: 0xffffd304 │ │ │ │ - biceq r5, r9, r8, lsl r0 │ │ │ │ - strdeq r4, [r9, #240] @ 0xf0 │ │ │ │ + biceq r5, r9, r0, lsl r0 │ │ │ │ + biceq r4, r9, r8, ror #31 │ │ │ │ @ instruction: 0x01b36334 │ │ │ │ @ instruction: 0x01b3344c │ │ │ │ @ instruction: 0x01b38520 │ │ │ │ @ instruction: 0x01b382b4 │ │ │ │ @ instruction: 0x01b38618 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -644993,15 +644993,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0x01b385f0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - biceq r5, r9, r4, lsl #4 │ │ │ │ + strdeq r5, [r9, #28] │ │ │ │ @ instruction: 0x01b38530 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 2814e0 <__cxa_atexit@plt+0x275e6c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -645018,15 +645018,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1543660 <__cxa_atexit@plt+0x1537fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x019712b8 │ │ │ │ - strheq r4, [r9, #220] @ 0xdc │ │ │ │ + strheq r4, [r9, #212] @ 0xd4 │ │ │ │ @ instruction: 0x01b384cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 281544 <__cxa_atexit@plt+0x275ed0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -645043,15 +645043,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1543660 <__cxa_atexit@plt+0x1537fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r1, r7, r1, lsr #4 │ │ │ │ - biceq r4, r9, r8, asr sp │ │ │ │ + biceq r4, r9, r0, asr sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -645064,15 +645064,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2815a8 <__cxa_atexit@plt+0x275f34> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r5, r9, r0, asr #1 │ │ │ │ + strheq r5, [r9, #8] │ │ │ │ @ instruction: 0x01b384f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -645086,15 +645086,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 281600 <__cxa_atexit@plt+0x275f8c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r5, r9, ip, asr r0 │ │ │ │ + biceq r5, r9, r4, asr r0 │ │ │ │ @ instruction: 0x01b3849c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -645108,15 +645108,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 281658 <__cxa_atexit@plt+0x275fe4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r5, r9, ip │ │ │ │ + biceq r5, r9, r4 │ │ │ │ @ instruction: 0x01b38448 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -645130,15 +645130,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2816b0 <__cxa_atexit@plt+0x27603c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r4, [r9, #240] @ 0xf0 │ │ │ │ + biceq r4, r9, r8, lsr #31 │ │ │ │ @ instruction: 0x01b383f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -645152,15 +645152,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 281708 <__cxa_atexit@plt+0x276094> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r4, r9, r4, ror #30 │ │ │ │ + biceq r4, r9, ip, asr pc │ │ │ │ @ instruction: 0x01b383a0 │ │ │ │ orrseq r1, r7, ip, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ @@ -645216,17 +645216,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, r9, r0, asr #21 │ │ │ │ - biceq r4, r9, ip, lsr #22 │ │ │ │ - biceq r4, r9, r0, lsr #21 │ │ │ │ + strheq r4, [r9, #168] @ 0xa8 │ │ │ │ + biceq r4, r9, r4, lsr #22 │ │ │ │ + @ instruction: 0x01c94a98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 281878 <__cxa_atexit@plt+0x276204> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -645252,17 +645252,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, r9, r4, lsr sl │ │ │ │ - biceq r4, r9, r4, lsr #23 │ │ │ │ - strheq r4, [r9, #180] @ 0xb4 │ │ │ │ + biceq r4, r9, ip, lsr #20 │ │ │ │ + @ instruction: 0x01c94b9c │ │ │ │ + biceq r4, r9, ip, lsr #23 │ │ │ │ @ instruction: 0x01b381ec │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28196c <__cxa_atexit@plt+0x2762f8> │ │ │ │ @@ -645318,18 +645318,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b38130 │ │ │ │ - biceq r4, r9, r8, lsl #26 │ │ │ │ + biceq r4, r9, r0, lsl #26 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - strheq r4, [r9, #160] @ 0xa0 │ │ │ │ + biceq r4, r9, r8, lsr #21 │ │ │ │ @ instruction: 0x01b380e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 281a34 <__cxa_atexit@plt+0x2763c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -645364,18 +645364,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 281a54 <__cxa_atexit@plt+0x2763e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r4, r9, r0, lsr ip │ │ │ │ + biceq r4, r9, r8, lsr #24 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - biceq r4, r9, ip, asr #19 │ │ │ │ + biceq r4, r9, r4, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 281abc <__cxa_atexit@plt+0x276448> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -645392,16 +645392,16 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r9, #112] @ 0x70 │ │ │ │ - ldrdeq r4, [r9, #116] @ 0x74 │ │ │ │ + biceq r4, r9, r8, ror #15 │ │ │ │ + biceq r4, r9, ip, asr #15 │ │ │ │ @ instruction: 0x01b3821c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 281b44 <__cxa_atexit@plt+0x2764d0> │ │ │ │ @@ -645432,32 +645432,32 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - biceq r4, r9, r8, ror #14 │ │ │ │ biceq r4, r9, r0, ror #14 │ │ │ │ - biceq r4, r9, ip, asr #15 │ │ │ │ + biceq r4, r9, r8, asr r7 │ │ │ │ + biceq r4, r9, r4, asr #15 │ │ │ │ @ instruction: 0x01b38178 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 281b94 <__cxa_atexit@plt+0x276520> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 281b9c <__cxa_atexit@plt+0x276528> │ │ │ │ ldr r7, [pc, #12] @ 281ba8 <__cxa_atexit@plt+0x276534> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r9, #168] @ 0xa8 │ │ │ │ + ldrdeq r4, [r9, #160] @ 0xa0 │ │ │ │ @ instruction: 0x01b38144 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -645553,25 +645553,25 @@ │ │ │ │ ldr r7, [pc, #20] @ 281d48 <__cxa_atexit@plt+0x2766d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r4, r9, ip, lsr r9 │ │ │ │ + biceq r4, r9, r4, lsr r9 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strdeq r4, [r9, #112] @ 0x70 │ │ │ │ - ldrdeq r4, [r9, #120] @ 0x78 │ │ │ │ - biceq r4, r9, r0, lsl r6 │ │ │ │ - biceq r4, r9, ip, ror r6 │ │ │ │ + biceq r4, r9, r8, ror #15 │ │ │ │ + ldrdeq r4, [r9, #112] @ 0x70 │ │ │ │ + biceq r4, r9, r8, lsl #12 │ │ │ │ + biceq r4, r9, r4, ror r6 │ │ │ │ @ instruction: 0x01b37fd0 │ │ │ │ - biceq r4, r9, ip, lsl #15 │ │ │ │ - biceq r4, r9, r4, asr #14 │ │ │ │ - biceq r4, r9, r4, asr r7 │ │ │ │ - biceq r4, r9, r0, ror #13 │ │ │ │ + biceq r4, r9, r4, lsl #15 │ │ │ │ + biceq r4, r9, ip, lsr r7 │ │ │ │ + biceq r4, r9, ip, asr #14 │ │ │ │ + ldrdeq r4, [r9, #104] @ 0x68 │ │ │ │ @ instruction: 0x01b37f0c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -645584,15 +645584,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r4, r9, r8, lsr #12 │ │ │ │ + biceq r4, r9, r0, lsr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 281e24 <__cxa_atexit@plt+0x2767b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -645615,17 +645615,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, r9, ip, ror r4 │ │ │ │ biceq r4, r9, r4, ror r4 │ │ │ │ - biceq r4, r9, r0, ror #9 │ │ │ │ + biceq r4, r9, ip, ror #8 │ │ │ │ + ldrdeq r4, [r9, #72] @ 0x48 │ │ │ │ @ instruction: 0x01b37eb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 281e90 <__cxa_atexit@plt+0x27681c> │ │ │ │ @@ -645640,15 +645640,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #8] @ 281ea0 <__cxa_atexit@plt+0x27682c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b37e94 │ │ │ │ - biceq r4, r9, r4, ror #15 │ │ │ │ + ldrdeq r4, [r9, #124] @ 0x7c │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #200 @ 0xc8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2820a8 <__cxa_atexit@plt+0x276a34> │ │ │ │ @@ -645781,27 +645781,27 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x01b37cf8 │ │ │ │ @ instruction: 0x01b37d20 │ │ │ │ @ instruction: 0x01b37dec │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0x01b37da0 │ │ │ │ - biceq r4, r9, ip, ror #9 │ │ │ │ - biceq r4, r9, ip, lsl #9 │ │ │ │ - biceq r4, r9, r0, lsr #9 │ │ │ │ - biceq r4, r9, r8, asr #5 │ │ │ │ - biceq r4, r9, r8, lsr r3 │ │ │ │ - biceq r4, r9, r8, asr r4 │ │ │ │ - biceq r4, r9, ip, lsl #8 │ │ │ │ - biceq r4, r9, r0, lsl #8 │ │ │ │ + biceq r4, r9, r4, ror #9 │ │ │ │ + biceq r4, r9, r4, lsl #9 │ │ │ │ + @ instruction: 0x01c94498 │ │ │ │ + biceq r4, r9, r0, asr #5 │ │ │ │ + biceq r4, r9, r0, lsr r3 │ │ │ │ + biceq r4, r9, r0, asr r4 │ │ │ │ + biceq r4, r9, r4, lsl #8 │ │ │ │ + strdeq r4, [r9, #56] @ 0x38 │ │ │ │ @ instruction: 0x01b37c88 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ - biceq r4, r9, ip, lsl #8 │ │ │ │ - strheq r4, [r9, #52] @ 0x34 │ │ │ │ - strheq r4, [r9, #56] @ 0x38 │ │ │ │ + biceq r4, r9, r4, lsl #8 │ │ │ │ + biceq r4, r9, ip, lsr #7 │ │ │ │ + strheq r4, [r9, #48] @ 0x30 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0x01b37bf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 281ea8 <__cxa_atexit@plt+0x276834> │ │ │ │ @@ -645845,15 +645845,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x01b37b6c │ │ │ │ @ instruction: 0x01b37b88 │ │ │ │ - ldrdeq r4, [r9, #64] @ 0x40 │ │ │ │ + biceq r4, r9, r8, asr #9 │ │ │ │ @ instruction: 0x01b37b48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #72] @ 28223c <__cxa_atexit@plt+0x276bc8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -645872,15 +645872,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 282240 <__cxa_atexit@plt+0x276bcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b37af8 │ │ │ │ - biceq r4, r9, r8, asr #8 │ │ │ │ + biceq r4, r9, r0, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 28227c <__cxa_atexit@plt+0x276c08> │ │ │ │ @@ -645892,15 +645892,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 282298 <__cxa_atexit@plt+0x276c24> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r4, r9, r4, ror #2 │ │ │ │ + biceq r4, r9, ip, asr r1 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b37bc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -645951,18 +645951,18 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b37ba4 │ │ │ │ @ instruction: 0x01b3790c │ │ │ │ - biceq r3, r9, r4, ror #31 │ │ │ │ - biceq r4, r9, r4, lsl r1 │ │ │ │ - biceq r4, r9, r0, lsl r1 │ │ │ │ - biceq r4, r9, r0, ror #1 │ │ │ │ + ldrdeq r3, [r9, #252] @ 0xfc │ │ │ │ + biceq r4, r9, ip, lsl #2 │ │ │ │ + biceq r4, r9, r8, lsl #2 │ │ │ │ + ldrdeq r4, [r9, #8] │ │ │ │ @ instruction: 0x01b37ae8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 282404 <__cxa_atexit@plt+0x276d90> │ │ │ │ @@ -645992,17 +645992,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - biceq r3, r9, r8, lsr #29 │ │ │ │ + biceq r3, r9, r0, lsr #29 │ │ │ │ @ instruction: 0x01b376c4 │ │ │ │ - stlexbeq r3, r8, [r9] │ │ │ │ + stlexbeq r3, r0, [r9] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2824a4 <__cxa_atexit@plt+0x276e30> │ │ │ │ @@ -646031,17 +646031,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2824b4 <__cxa_atexit@plt+0x276e40> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r3, r9, r0, lsl lr │ │ │ │ - biceq r3, r9, r8, ror lr │ │ │ │ - strdeq r3, [r9, #212] @ 0xd4 │ │ │ │ + biceq r3, r9, r8, lsl #28 │ │ │ │ + biceq r3, r9, r0, ror lr │ │ │ │ + biceq r3, r9, ip, ror #27 │ │ │ │ @ instruction: 0x01b379b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 282534 <__cxa_atexit@plt+0x276ec0> │ │ │ │ @@ -646066,15 +646066,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 282548 <__cxa_atexit@plt+0x276ed4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b37974 │ │ │ │ - biceq r4, r9, ip, asr #2 │ │ │ │ + biceq r4, r9, r4, asr #2 │ │ │ │ @ instruction: 0x01b37938 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 282714 <__cxa_atexit@plt+0x2770a0> │ │ │ │ @@ -646190,29 +646190,29 @@ │ │ │ │ mov fp, ip │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #184 @ 0xb8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r3, r9, r0, asr pc │ │ │ │ + biceq r3, r9, r8, asr #30 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0x01b37834 │ │ │ │ @ instruction: 0x01b37898 │ │ │ │ @ instruction: 0x01b37864 │ │ │ │ - biceq r3, r9, r0, asr lr │ │ │ │ - biceq r3, r9, ip, asr #28 │ │ │ │ - biceq r3, r9, r8, lsr #28 │ │ │ │ - biceq r3, r9, r4, asr ip │ │ │ │ - biceq r3, r9, r4, ror #27 │ │ │ │ - @ instruction: 0x01c93c94 │ │ │ │ - biceq r3, r9, r0, ror sp │ │ │ │ - ldrdeq r3, [r9, #208] @ 0xd0 │ │ │ │ + biceq r3, r9, r8, asr #28 │ │ │ │ + biceq r3, r9, r4, asr #28 │ │ │ │ + biceq r3, r9, r0, lsr #28 │ │ │ │ + biceq r3, r9, ip, asr #24 │ │ │ │ + ldrdeq r3, [r9, #220] @ 0xdc │ │ │ │ + biceq r3, r9, ip, lsl #25 │ │ │ │ + biceq r3, r9, r8, ror #26 │ │ │ │ + biceq r3, r9, r8, asr #27 │ │ │ │ @ instruction: 0x01b37724 │ │ │ │ - biceq r3, r9, r0, asr sp │ │ │ │ + biceq r3, r9, r8, asr #26 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0x01b37728 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -646261,15 +646261,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0x01b37678 │ │ │ │ @ instruction: 0x01b37690 │ │ │ │ - biceq r3, r9, r4, ror #28 │ │ │ │ + biceq r3, r9, ip, asr lr │ │ │ │ @ instruction: 0x01b3764c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 2828e0 <__cxa_atexit@plt+0x27726c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -646298,15 +646298,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 2828e8 <__cxa_atexit@plt+0x277274> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ @ instruction: 0x01b375d8 │ │ │ │ - strheq r3, [r9, #208] @ 0xd0 │ │ │ │ + biceq r3, r9, r8, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 282924 <__cxa_atexit@plt+0x2772b0> │ │ │ │ @@ -646318,15 +646318,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 282940 <__cxa_atexit@plt+0x2772cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strheq r3, [r9, #172] @ 0xac │ │ │ │ + strheq r3, [r9, #164] @ 0xa4 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b375d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 28299c <__cxa_atexit@plt+0x277328> │ │ │ │ @@ -646344,16 +646344,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b f0474 <__cxa_atexit@plt+0xe4e00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r9, ip, lsl #18 │ │ │ │ - strdeq r3, [r9, #128] @ 0x80 │ │ │ │ + biceq r3, r9, r4, lsl #18 │ │ │ │ + biceq r3, r9, r8, ror #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ @@ -646399,19 +646399,19 @@ │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - biceq r3, r9, r0, asr sl │ │ │ │ - strdeq r3, [r9, #128] @ 0x80 │ │ │ │ - biceq r3, r9, r4, lsr #20 │ │ │ │ - biceq r3, r9, ip, asr r8 │ │ │ │ - biceq r3, r9, r4, lsl #20 │ │ │ │ + biceq r3, r9, r8, asr #20 │ │ │ │ + biceq r3, r9, r8, ror #17 │ │ │ │ + biceq r3, r9, ip, lsl sl │ │ │ │ + biceq r3, r9, r4, asr r8 │ │ │ │ + strdeq r3, [r9, #156] @ 0x9c │ │ │ │ @ instruction: 0x01b37008 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -646462,21 +646462,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 282b70 <__cxa_atexit@plt+0x2774fc> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r3, r9, r8, lsr #15 │ │ │ │ - biceq r3, r9, r8, lsl #15 │ │ │ │ + biceq r3, r9, r0, lsr #15 │ │ │ │ + biceq r3, r9, r0, lsl #15 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - biceq r3, r9, r0, ror #15 │ │ │ │ - strdeq r3, [r9, #128] @ 0x80 │ │ │ │ - biceq r3, r9, ip, ror #17 │ │ │ │ - biceq r3, r9, r0, asr #14 │ │ │ │ + ldrdeq r3, [r9, #120] @ 0x78 │ │ │ │ + biceq r3, r9, r8, ror #17 │ │ │ │ + biceq r3, r9, r4, ror #17 │ │ │ │ + biceq r3, r9, r8, lsr r7 │ │ │ │ @ instruction: 0x01b36f4c │ │ │ │ @ instruction: 0x01b373f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ @@ -646549,23 +646549,23 @@ │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - biceq r3, r9, r8, asr r8 │ │ │ │ - biceq r3, r9, r0, lsr r8 │ │ │ │ - ldrdeq r3, [r9, #104] @ 0x68 │ │ │ │ - biceq r3, r9, ip, asr #12 │ │ │ │ - biceq r3, r9, r4, lsl #16 │ │ │ │ - biceq r3, r9, r4, lsl #16 │ │ │ │ + biceq r3, r9, r0, asr r8 │ │ │ │ + biceq r3, r9, r8, lsr #16 │ │ │ │ + ldrdeq r3, [r9, #96] @ 0x60 │ │ │ │ + biceq r3, r9, r4, asr #12 │ │ │ │ + strdeq r3, [r9, #124] @ 0x7c │ │ │ │ + strdeq r3, [r9, #124] @ 0x7c │ │ │ │ @ instruction: 0x01b37318 │ │ │ │ @ instruction: 0x01b372d0 │ │ │ │ - biceq r3, r9, r8, lsr #15 │ │ │ │ + biceq r3, r9, r0, lsr #15 │ │ │ │ @ instruction: 0x01b372a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 282d70 <__cxa_atexit@plt+0x2776fc> │ │ │ │ @@ -646595,17 +646595,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - biceq r3, r9, ip, lsr r5 │ │ │ │ + biceq r3, r9, r4, lsr r5 │ │ │ │ @ instruction: 0x01b36d58 │ │ │ │ - biceq r3, r9, ip, lsr #10 │ │ │ │ + biceq r3, r9, r4, lsr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 282df8 <__cxa_atexit@plt+0x277784> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -646628,17 +646628,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r9, r8, lsr #9 │ │ │ │ biceq r3, r9, r0, lsr #9 │ │ │ │ - biceq r3, r9, ip, lsl #10 │ │ │ │ + @ instruction: 0x01c93498 │ │ │ │ + biceq r3, r9, r4, lsl #10 │ │ │ │ @ instruction: 0x01b3718c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -646746,24 +646746,24 @@ │ │ │ │ ldr r7, [pc, #20] @ 282fec <__cxa_atexit@plt+0x277978> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #140 @ 0x8c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01c93698 │ │ │ │ + @ instruction: 0x01c93690 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - biceq r3, r9, r8, asr r5 │ │ │ │ - biceq r3, r9, r4, lsr #10 │ │ │ │ - biceq r3, r9, r4, lsr r5 │ │ │ │ - strheq r3, [r9, #68] @ 0x44 │ │ │ │ - ldrdeq r3, [r9, #76] @ 0x4c │ │ │ │ - strdeq r3, [r9, #68] @ 0x44 │ │ │ │ - biceq r3, r9, ip, lsr #6 │ │ │ │ - biceq r3, r9, ip, lsl #7 │ │ │ │ + biceq r3, r9, r0, asr r5 │ │ │ │ + biceq r3, r9, ip, lsl r5 │ │ │ │ + biceq r3, r9, ip, lsr #10 │ │ │ │ + biceq r3, r9, ip, lsr #9 │ │ │ │ + ldrdeq r3, [r9, #68] @ 0x44 │ │ │ │ + biceq r3, r9, ip, ror #9 │ │ │ │ + biceq r3, r9, r4, lsr #6 │ │ │ │ + biceq r3, r9, r4, lsl #7 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ @ instruction: 0x01b36fa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -646826,22 +646826,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b36f00 │ │ │ │ - ldrdeq r3, [r9, #60] @ 0x3c │ │ │ │ - biceq r3, r9, r8, ror r2 │ │ │ │ - strdeq r3, [r9, #20] │ │ │ │ - biceq r3, r9, r8, ror r3 │ │ │ │ + ldrdeq r3, [r9, #52] @ 0x34 │ │ │ │ + biceq r3, r9, r0, ror r2 │ │ │ │ + biceq r3, r9, ip, ror #3 │ │ │ │ + biceq r3, r9, r0, ror r3 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - biceq r3, r9, ip, ror r3 │ │ │ │ - biceq r3, r9, r0, lsl r3 │ │ │ │ - biceq r3, r9, ip, asr #6 │ │ │ │ + biceq r3, r9, r4, ror r3 │ │ │ │ + biceq r3, r9, r8, lsl #6 │ │ │ │ + biceq r3, r9, r4, asr #6 │ │ │ │ @ instruction: 0x01b36e74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2831b8 <__cxa_atexit@plt+0x277b44> │ │ │ │ @@ -646869,17 +646869,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - biceq r3, r9, ip, ror #1 │ │ │ │ - @ instruction: 0x01b3690c │ │ │ │ biceq r3, r9, r4, ror #1 │ │ │ │ + @ instruction: 0x01b3690c │ │ │ │ + ldrdeq r3, [r9, #12] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 283240 <__cxa_atexit@plt+0x277bcc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -646902,17 +646902,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r9, r0, rrx │ │ │ │ biceq r3, r9, r8, asr r0 │ │ │ │ - biceq r3, r9, r4, asr #1 │ │ │ │ + biceq r3, r9, r0, asr r0 │ │ │ │ + strheq r3, [r9, #12] │ │ │ │ @ instruction: 0x01b36d54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 283360 <__cxa_atexit@plt+0x277cec> │ │ │ │ @@ -646982,23 +646982,23 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01b36c70 │ │ │ │ - biceq r3, r9, r4, lsl r3 │ │ │ │ + biceq r3, r9, ip, lsl #6 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - biceq r3, r9, r4, asr #2 │ │ │ │ - strexbeq r2, ip, [r9] │ │ │ │ - biceq r3, r9, ip │ │ │ │ - biceq r3, r9, r4, lsl #2 │ │ │ │ - biceq r3, r9, r4, lsl r1 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ + biceq r3, r9, ip, lsr r1 │ │ │ │ + strexbeq r2, r4, [r9] │ │ │ │ + biceq r3, r9, r4 │ │ │ │ strdeq r3, [r9, #12] │ │ │ │ + biceq r3, r9, ip, lsl #2 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + strdeq r3, [r9, #4] │ │ │ │ @ instruction: 0x01b36c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #72 @ 0x48 │ │ │ │ cmp r2, sl │ │ │ │ @@ -647050,21 +647050,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - biceq r3, r9, r8 │ │ │ │ - biceq r2, r9, r0, ror #28 │ │ │ │ - ldrdeq r2, [r9, #240] @ 0xf0 │ │ │ │ - biceq r2, r9, r0, ror #31 │ │ │ │ + biceq r3, r9, r0 │ │ │ │ + biceq r2, r9, r8, asr lr │ │ │ │ + biceq r2, r9, r8, asr #31 │ │ │ │ + ldrdeq r2, [r9, #248] @ 0xf8 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - stlexbeq r2, r0, [r9] │ │ │ │ - biceq r2, r9, r4, asr #31 │ │ │ │ + biceq r2, r9, r8, lsl #29 │ │ │ │ + strheq r2, [r9, #252] @ 0xfc │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0x01b36b00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -647114,15 +647114,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2835b0 <__cxa_atexit@plt+0x277f3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r2, r9, ip, asr #28 │ │ │ │ + biceq r2, r9, r4, asr #28 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -647152,17 +647152,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 283638 <__cxa_atexit@plt+0x277fc4> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r2, r9, ip, lsl #25 │ │ │ │ - strdeq r2, [r9, #196] @ 0xc4 │ │ │ │ - biceq r2, r9, r0, ror ip │ │ │ │ + biceq r2, r9, r4, lsl #25 │ │ │ │ + biceq r2, r9, ip, ror #25 │ │ │ │ + biceq r2, r9, r8, ror #24 │ │ │ │ @ instruction: 0x01b36a80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2836b8 <__cxa_atexit@plt+0x278044> │ │ │ │ @@ -647187,15 +647187,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2836cc <__cxa_atexit@plt+0x278058> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b36a34 │ │ │ │ - biceq r2, r9, r8, asr #31 │ │ │ │ + biceq r2, r9, r0, asr #31 │ │ │ │ @ instruction: 0x01b36a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28387c <__cxa_atexit@plt+0x278208> │ │ │ │ @@ -647304,29 +647304,29 @@ │ │ │ │ mov r4, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #160 @ 0xa0 │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r2, r9, r8, ror #27 │ │ │ │ + biceq r2, r9, r0, ror #27 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x01b3695c │ │ │ │ @ instruction: 0x01b369a0 │ │ │ │ - ldrdeq r2, [r9, #196] @ 0xc4 │ │ │ │ - biceq r2, r9, ip, ror #25 │ │ │ │ - biceq r2, r9, r0, ror #25 │ │ │ │ - ldrdeq r2, [r9, #168] @ 0xa8 │ │ │ │ - biceq r2, r9, r0, lsr fp │ │ │ │ - biceq r2, r9, r4, lsr ip │ │ │ │ - biceq r2, r9, ip, lsl #24 │ │ │ │ - biceq r2, r9, r4, lsr #24 │ │ │ │ + biceq r2, r9, ip, asr #25 │ │ │ │ + biceq r2, r9, r4, ror #25 │ │ │ │ + ldrdeq r2, [r9, #200] @ 0xc8 │ │ │ │ + ldrdeq r2, [r9, #160] @ 0xa0 │ │ │ │ + biceq r2, r9, r8, lsr #22 │ │ │ │ + biceq r2, r9, ip, lsr #24 │ │ │ │ + biceq r2, r9, r4, lsl #24 │ │ │ │ + biceq r2, r9, ip, lsl ip │ │ │ │ @ instruction: 0x01b368b4 │ │ │ │ - strdeq r2, [r9, #184] @ 0xb8 │ │ │ │ - ldrdeq r2, [r9, #184] @ 0xb8 │ │ │ │ + strdeq r2, [r9, #176] @ 0xb0 │ │ │ │ + ldrdeq r2, [r9, #176] @ 0xb0 │ │ │ │ @ instruction: 0x01b36808 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 283984 <__cxa_atexit@plt+0x278310> │ │ │ │ @@ -647374,15 +647374,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0x01b36758 │ │ │ │ @ instruction: 0x01b36770 │ │ │ │ - biceq r2, r9, r0, lsl #26 │ │ │ │ + strdeq r2, [r9, #200] @ 0xc8 │ │ │ │ @ instruction: 0x01b3672c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 283a44 <__cxa_atexit@plt+0x2783d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -647411,15 +647411,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 283a4c <__cxa_atexit@plt+0x2783d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0x01b366b8 │ │ │ │ - biceq r2, r9, ip, asr #24 │ │ │ │ + biceq r2, r9, r4, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 283a88 <__cxa_atexit@plt+0x278414> │ │ │ │ @@ -647431,15 +647431,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 283aa4 <__cxa_atexit@plt+0x278430> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r2, r9, r8, asr r9 │ │ │ │ + biceq r2, r9, r0, asr r9 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b3698c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ @@ -647523,25 +647523,25 @@ │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #116 @ 0x74 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - biceq r2, r9, r0, lsr r9 │ │ │ │ - biceq r2, r9, r4, lsl r9 │ │ │ │ - biceq r2, r9, r4, asr #14 │ │ │ │ - strheq r2, [r9, #116] @ 0x74 │ │ │ │ + biceq r2, r9, r8, lsr #18 │ │ │ │ + biceq r2, r9, ip, lsl #18 │ │ │ │ + biceq r2, r9, ip, lsr r7 │ │ │ │ + biceq r2, r9, ip, lsr #15 │ │ │ │ @ instruction: 0x01b36428 │ │ │ │ - strdeq r2, [r9, #132] @ 0x84 │ │ │ │ + biceq r2, r9, ip, ror #17 │ │ │ │ @ instruction: 0x01b36848 │ │ │ │ - strheq r2, [r9, #128] @ 0x80 │ │ │ │ + biceq r2, r9, r8, lsr #17 │ │ │ │ @ instruction: 0x01b36850 │ │ │ │ - biceq r2, r9, r4, ror r8 │ │ │ │ - biceq r2, r9, r8, lsl #17 │ │ │ │ + biceq r2, r9, ip, ror #16 │ │ │ │ + biceq r2, r9, r0, lsl #17 │ │ │ │ @ instruction: 0x01b3680c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 283cb0 <__cxa_atexit@plt+0x27863c> │ │ │ │ @@ -647571,17 +647571,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - strdeq r2, [r9, #92] @ 0x5c │ │ │ │ + strdeq r2, [r9, #84] @ 0x54 │ │ │ │ @ instruction: 0x01b35e18 │ │ │ │ - biceq r2, r9, ip, ror #11 │ │ │ │ + biceq r2, r9, r4, ror #11 │ │ │ │ @ instruction: 0x01b36768 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ @@ -647631,19 +647631,19 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - biceq r2, r9, r4, lsl r7 │ │ │ │ - biceq r2, r9, r0, asr #11 │ │ │ │ - biceq r2, r9, r8, lsr #10 │ │ │ │ - strheq r2, [r9, #100] @ 0x64 │ │ │ │ - @ instruction: 0x01c92698 │ │ │ │ + biceq r2, r9, ip, lsl #14 │ │ │ │ + strheq r2, [r9, #88] @ 0x58 │ │ │ │ + biceq r2, r9, r0, lsr #10 │ │ │ │ + biceq r2, r9, ip, lsr #13 │ │ │ │ + @ instruction: 0x01c92690 │ │ │ │ @ instruction: 0x01b36684 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, fp │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -647809,34 +647809,34 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, fp │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - biceq r2, r9, r8, asr r4 │ │ │ │ + biceq r2, r9, r0, asr r4 │ │ │ │ @ instruction: 0x01b3656c │ │ │ │ - biceq r2, r9, r0, ror #11 │ │ │ │ - biceq r2, r9, ip, asr #11 │ │ │ │ + ldrdeq r2, [r9, #88] @ 0x58 │ │ │ │ + biceq r2, r9, r4, asr #11 │ │ │ │ @ instruction: 0x01b364b4 │ │ │ │ - biceq r2, r9, r8, lsl #11 │ │ │ │ - biceq r2, r9, r0, ror #10 │ │ │ │ + biceq r2, r9, r0, lsl #11 │ │ │ │ + biceq r2, r9, r8, asr r5 │ │ │ │ @ instruction: 0x01b364d8 │ │ │ │ @ instruction: 0x01b364a8 │ │ │ │ @ instruction: 0x01b3643c │ │ │ │ @ instruction: 0x01b35e84 │ │ │ │ @ instruction: 0x01b36350 │ │ │ │ - biceq r2, r9, ip, lsl #10 │ │ │ │ - @ instruction: 0x01c9249c │ │ │ │ - biceq r2, r9, r8, asr #5 │ │ │ │ + biceq r2, r9, r4, lsl #10 │ │ │ │ + @ instruction: 0x01c92494 │ │ │ │ + biceq r2, r9, r0, asr #5 │ │ │ │ @ instruction: 0x01b35ae8 │ │ │ │ - biceq r2, r9, r0, lsr #6 │ │ │ │ + biceq r2, r9, r8, lsl r3 │ │ │ │ + biceq r2, r9, r4, lsl #8 │ │ │ │ biceq r2, r9, ip, lsl #8 │ │ │ │ - biceq r2, r9, r4, lsl r4 │ │ │ │ - biceq r2, r9, r8, asr #4 │ │ │ │ + biceq r2, r9, r0, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 284134 <__cxa_atexit@plt+0x278ac0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -647859,17 +647859,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, r9, ip, ror #2 │ │ │ │ biceq r2, r9, r4, ror #2 │ │ │ │ - ldrdeq r2, [r9, #16] │ │ │ │ + biceq r2, r9, ip, asr r1 │ │ │ │ + biceq r2, r9, r8, asr #3 │ │ │ │ @ instruction: 0x01b36298 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -647987,31 +647987,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 284350 <__cxa_atexit@plt+0x278cdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #136 @ 0x88 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r2, r9, r4, lsr r3 │ │ │ │ + biceq r2, r9, ip, lsr #6 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strdeq r2, [r9, #24] │ │ │ │ - biceq r2, r9, r4, lsl #4 │ │ │ │ - ldrdeq r2, [r9, #8] │ │ │ │ - @ instruction: 0x01c92198 │ │ │ │ - biceq r2, r9, r0, asr #3 │ │ │ │ - ldrdeq r2, [r9, #20] │ │ │ │ - biceq r2, r9, ip │ │ │ │ - biceq r2, r9, r8, asr #3 │ │ │ │ + strdeq r2, [r9, #16] │ │ │ │ + strdeq r2, [r9, #28] │ │ │ │ + ldrdeq r2, [r9] │ │ │ │ + @ instruction: 0x01c92190 │ │ │ │ strheq r2, [r9, #24] │ │ │ │ + biceq r2, r9, ip, asr #3 │ │ │ │ + biceq r2, r9, r4 │ │ │ │ + biceq r2, r9, r0, asr #3 │ │ │ │ + strheq r2, [r9, #16] │ │ │ │ @ instruction: 0x01b36054 │ │ │ │ @ instruction: 0x01b36030 │ │ │ │ - biceq r2, r9, r8, asr #2 │ │ │ │ + biceq r2, r9, r0, asr #2 │ │ │ │ @ instruction: 0x01b35fe8 │ │ │ │ @ instruction: 0x01b35ac4 │ │ │ │ - biceq r2, r9, r4, lsl #2 │ │ │ │ + strdeq r2, [r9, #12] │ │ │ │ @ instruction: 0x01b36078 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ @@ -648080,20 +648080,20 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - biceq r2, r9, r8, rrx │ │ │ │ - biceq r2, r9, r8, lsr #32 │ │ │ │ - ldrdeq r1, [r9, #252] @ 0xfc │ │ │ │ - biceq r2, r9, ip, lsr #32 │ │ │ │ - biceq r1, r9, r0, asr #28 │ │ │ │ - strheq r1, [r9, #224] @ 0xe0 │ │ │ │ + biceq r2, r9, r0, rrx │ │ │ │ + biceq r2, r9, r0, lsr #32 │ │ │ │ + ldrdeq r1, [r9, #244] @ 0xf4 │ │ │ │ + biceq r2, r9, r4, lsr #32 │ │ │ │ + biceq r1, r9, r8, lsr lr │ │ │ │ + biceq r1, r9, r8, lsr #29 │ │ │ │ @ instruction: 0x01b35dec │ │ │ │ @ instruction: 0x01b35dfc │ │ │ │ @ instruction: 0x01b35e08 │ │ │ │ @ instruction: 0x01b35f40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -648124,17 +648124,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - biceq r1, r9, r0, asr sp │ │ │ │ - @ instruction: 0x01b35570 │ │ │ │ biceq r1, r9, r8, asr #26 │ │ │ │ + @ instruction: 0x01b35570 │ │ │ │ + biceq r1, r9, r0, asr #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 284608 <__cxa_atexit@plt+0x278f94> │ │ │ │ @@ -648168,17 +648168,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 284618 <__cxa_atexit@plt+0x278fa4> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r1, r9, r0, asr #25 │ │ │ │ - biceq r1, r9, r0, lsr #25 │ │ │ │ - biceq r1, r9, r0, lsl sp │ │ │ │ + strheq r1, [r9, #200] @ 0xc8 │ │ │ │ + @ instruction: 0x01c91c98 │ │ │ │ + biceq r1, r9, r8, lsl #26 │ │ │ │ @ instruction: 0x01b35e4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2846d4 <__cxa_atexit@plt+0x279060> │ │ │ │ @@ -648219,16 +648219,16 @@ │ │ │ │ ldr r7, [pc, #16] @ 2846ec <__cxa_atexit@plt+0x279078> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b35dbc │ │ │ │ - biceq r1, r9, r0, asr #31 │ │ │ │ - biceq r1, r9, r8, lsr #31 │ │ │ │ + strheq r1, [r9, #248] @ 0xf8 │ │ │ │ + biceq r1, r9, r0, lsr #31 │ │ │ │ @ instruction: 0x01b35d88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 284734 <__cxa_atexit@plt+0x2790c0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -648243,15 +648243,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 284750 <__cxa_atexit@plt+0x2790dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r1, r9, r0, lsr pc │ │ │ │ + biceq r1, r9, r8, lsr #30 │ │ │ │ @ instruction: 0x01b35d2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 284848 <__cxa_atexit@plt+0x2791d4> │ │ │ │ @@ -648314,22 +648314,22 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, sl │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #96 @ 0x60 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r1, r9, ip, lsl lr │ │ │ │ + biceq r1, r9, r4, lsl lr │ │ │ │ @ instruction: 0xfffff654 │ │ │ │ - biceq r1, r9, r4, ror #24 │ │ │ │ - strheq r1, [r9, #160] @ 0xa0 │ │ │ │ + biceq r1, r9, ip, asr ip │ │ │ │ + biceq r1, r9, r8, lsr #21 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - strdeq r1, [r9, #164] @ 0xa4 │ │ │ │ - biceq r1, r9, r4, lsr #24 │ │ │ │ + biceq r1, r9, ip, ror #21 │ │ │ │ + biceq r1, r9, ip, lsl ip │ │ │ │ @ instruction: 0x01b35c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -648378,15 +648378,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 284970 <__cxa_atexit@plt+0x2792fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r1, r9, ip, lsl #21 │ │ │ │ + biceq r1, r9, r4, lsl #21 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2849d0 <__cxa_atexit@plt+0x27935c> │ │ │ │ @@ -648410,17 +648410,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r9, #128] @ 0x80 │ │ │ │ biceq r1, r9, r8, asr #17 │ │ │ │ - biceq r1, r9, r4, lsr r9 │ │ │ │ + biceq r1, r9, r0, asr #17 │ │ │ │ + biceq r1, r9, ip, lsr #18 │ │ │ │ @ instruction: 0x01b35094 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 284b0c <__cxa_atexit@plt+0x279498> │ │ │ │ @@ -648497,25 +648497,25 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b35a18 │ │ │ │ - biceq r1, r9, r8, ror #22 │ │ │ │ + biceq r1, r9, r0, ror #22 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0x01b35ad4 │ │ │ │ - biceq r1, r9, ip, lsr #19 │ │ │ │ - biceq r1, r9, r4, asr #19 │ │ │ │ - strdeq r1, [r9, #124] @ 0x7c │ │ │ │ - biceq r1, r9, r8, ror #16 │ │ │ │ - @ instruction: 0x01c9199c │ │ │ │ - biceq r1, r9, r8, ror #18 │ │ │ │ - biceq r1, r9, r4, lsr r9 │ │ │ │ - biceq r1, r9, r4, asr #18 │ │ │ │ + biceq r1, r9, r4, lsr #19 │ │ │ │ + strheq r1, [r9, #156] @ 0x9c │ │ │ │ + strdeq r1, [r9, #116] @ 0x74 │ │ │ │ + biceq r1, r9, r0, ror #16 │ │ │ │ + @ instruction: 0x01c91994 │ │ │ │ + biceq r1, r9, r0, ror #18 │ │ │ │ + biceq r1, r9, ip, lsr #18 │ │ │ │ + biceq r1, r9, ip, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -648574,22 +648574,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0x01b35974 │ │ │ │ - biceq r1, r9, ip, asr #16 │ │ │ │ - biceq r1, r9, r4, ror #16 │ │ │ │ - @ instruction: 0x01c9169c │ │ │ │ - biceq r1, r9, r8, lsl #14 │ │ │ │ - biceq r1, r9, ip, lsr r8 │ │ │ │ - biceq r1, r9, r8, lsl #16 │ │ │ │ - ldrdeq r1, [r9, #116] @ 0x74 │ │ │ │ - biceq r1, r9, r4, ror #15 │ │ │ │ + biceq r1, r9, r4, asr #16 │ │ │ │ + biceq r1, r9, ip, asr r8 │ │ │ │ + @ instruction: 0x01c91694 │ │ │ │ + biceq r1, r9, r0, lsl #14 │ │ │ │ + biceq r1, r9, r4, lsr r8 │ │ │ │ + biceq r1, r9, r0, lsl #16 │ │ │ │ + biceq r1, r9, ip, asr #15 │ │ │ │ + ldrdeq r1, [r9, #124] @ 0x7c │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x01b35880 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -648639,15 +648639,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 284d84 <__cxa_atexit@plt+0x279710> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r1, r9, r8, ror r6 │ │ │ │ + biceq r1, r9, r0, ror r6 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 284de4 <__cxa_atexit@plt+0x279770> │ │ │ │ @@ -648671,17 +648671,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r1, [r9, #76] @ 0x4c │ │ │ │ strheq r1, [r9, #68] @ 0x44 │ │ │ │ - biceq r1, r9, r0, lsr #10 │ │ │ │ + biceq r1, r9, ip, lsr #9 │ │ │ │ + biceq r1, r9, r8, lsl r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 284e4c <__cxa_atexit@plt+0x2797d8> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -648695,15 +648695,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #8] @ 284e5c <__cxa_atexit@plt+0x2797e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b35770 │ │ │ │ - biceq r1, r9, r8, lsr #16 │ │ │ │ + biceq r1, r9, r0, lsr #16 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 284f74 <__cxa_atexit@plt+0x279900> │ │ │ │ @@ -648773,23 +648773,23 @@ │ │ │ │ mov r2, #92 @ 0x5c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov fp, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0x01b35724 │ │ │ │ - biceq r1, r9, ip, asr r5 │ │ │ │ - biceq r1, r9, r0, ror r5 │ │ │ │ - biceq r1, r9, r8, lsr #7 │ │ │ │ - biceq r1, r9, r4, lsl r4 │ │ │ │ - biceq r1, r9, ip, asr r5 │ │ │ │ - biceq r1, r9, r0, lsl #10 │ │ │ │ - biceq r1, r9, r4, lsl #10 │ │ │ │ - biceq r1, r9, ip, asr #9 │ │ │ │ - ldrdeq r1, [r9, #76] @ 0x4c │ │ │ │ + biceq r1, r9, r4, asr r5 │ │ │ │ + biceq r1, r9, r8, ror #10 │ │ │ │ + biceq r1, r9, r0, lsr #7 │ │ │ │ + biceq r1, r9, ip, lsl #8 │ │ │ │ + biceq r1, r9, r4, asr r5 │ │ │ │ + strdeq r1, [r9, #72] @ 0x48 │ │ │ │ + strdeq r1, [r9, #76] @ 0x4c │ │ │ │ + biceq r1, r9, r4, asr #9 │ │ │ │ + ldrdeq r1, [r9, #68] @ 0x44 │ │ │ │ @ instruction: 0x01b3564c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01b355d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -648834,15 +648834,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x01b35550 │ │ │ │ @ instruction: 0x01b35574 │ │ │ │ - biceq r1, r9, ip, lsl r6 │ │ │ │ + biceq r1, r9, r4, lsl r6 │ │ │ │ @ instruction: 0x01b3552c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #72] @ 2850f0 <__cxa_atexit@plt+0x279a7c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -648861,15 +648861,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 2850f4 <__cxa_atexit@plt+0x279a80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b354dc │ │ │ │ - @ instruction: 0x01c91594 │ │ │ │ + biceq r1, r9, ip, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 285130 <__cxa_atexit@plt+0x279abc> │ │ │ │ @@ -648881,15 +648881,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 28514c <__cxa_atexit@plt+0x279ad8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strheq r1, [r9, #32] │ │ │ │ + biceq r1, r9, r8, lsr #5 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2851ac <__cxa_atexit@plt+0x279b38> │ │ │ │ @@ -648913,17 +648913,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [r9, #4] │ │ │ │ biceq r1, r9, ip, ror #1 │ │ │ │ - biceq r1, r9, r8, asr r1 │ │ │ │ + biceq r1, r9, r4, ror #1 │ │ │ │ + biceq r1, r9, r0, asr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 285214 <__cxa_atexit@plt+0x279ba0> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -648937,15 +648937,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #8] @ 285224 <__cxa_atexit@plt+0x279bb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b35438 │ │ │ │ - biceq r1, r9, r0, ror #8 │ │ │ │ + biceq r1, r9, r8, asr r4 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 285340 <__cxa_atexit@plt+0x279ccc> │ │ │ │ @@ -649015,23 +649015,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0x01b353dc │ │ │ │ - @ instruction: 0x01c91194 │ │ │ │ - biceq r1, r9, ip, lsr #3 │ │ │ │ - biceq r1, r9, ip, asr #32 │ │ │ │ - biceq r0, r9, r8, asr #31 │ │ │ │ - biceq r1, r9, r4, ror r1 │ │ │ │ - biceq r1, r9, ip, asr r1 │ │ │ │ - biceq r1, r9, r0, asr r1 │ │ │ │ - strdeq r1, [r9, #8] │ │ │ │ - biceq r1, r9, r8, lsl #2 │ │ │ │ + biceq r1, r9, ip, lsl #3 │ │ │ │ + biceq r1, r9, r4, lsr #3 │ │ │ │ + biceq r1, r9, r4, asr #32 │ │ │ │ + biceq r0, r9, r0, asr #31 │ │ │ │ + biceq r1, r9, ip, ror #2 │ │ │ │ + biceq r1, r9, r4, asr r1 │ │ │ │ + biceq r1, r9, r8, asr #2 │ │ │ │ + strdeq r1, [r9] │ │ │ │ + biceq r1, r9, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0x01b352b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 28522c <__cxa_atexit@plt+0x279bb8> │ │ │ │ @@ -649075,15 +649075,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x01b3521c │ │ │ │ @ instruction: 0x01b35240 │ │ │ │ - biceq r1, r9, r8, asr r2 │ │ │ │ + biceq r1, r9, r0, asr r2 │ │ │ │ @ instruction: 0x01b351f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #72] @ 2854b4 <__cxa_atexit@plt+0x279e40> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -649102,15 +649102,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 2854b8 <__cxa_atexit@plt+0x279e44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b351a8 │ │ │ │ - ldrdeq r1, [r9, #16] │ │ │ │ + biceq r1, r9, r8, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2854f4 <__cxa_atexit@plt+0x279e80> │ │ │ │ @@ -649122,15 +649122,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 285510 <__cxa_atexit@plt+0x279e9c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r0, r9, ip, ror #29 │ │ │ │ + biceq r0, r9, r4, ror #29 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 285570 <__cxa_atexit@plt+0x279efc> │ │ │ │ @@ -649154,17 +649154,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, r9, r0, lsr sp │ │ │ │ biceq r0, r9, r8, lsr #26 │ │ │ │ - @ instruction: 0x01c90d94 │ │ │ │ + biceq r0, r9, r0, lsr #26 │ │ │ │ + biceq r0, r9, ip, lsl #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2855d8 <__cxa_atexit@plt+0x279f64> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -649178,15 +649178,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #8] @ 2855e8 <__cxa_atexit@plt+0x279f74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b35128 │ │ │ │ - @ instruction: 0x01c9109c │ │ │ │ + @ instruction: 0x01c91094 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 285728 <__cxa_atexit@plt+0x27a0b4> │ │ │ │ @@ -649265,25 +649265,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0x01b34dd8 │ │ │ │ - ldrdeq r0, [r9, #208] @ 0xd0 │ │ │ │ - biceq r0, r9, r8, ror #27 │ │ │ │ - biceq r0, r9, r0, lsr #24 │ │ │ │ - biceq r0, r9, ip, lsl #25 │ │ │ │ - biceq r0, r9, r0, asr #27 │ │ │ │ - biceq r0, r9, ip, lsl #27 │ │ │ │ + biceq r0, r9, r8, asr #27 │ │ │ │ + biceq r0, r9, r0, ror #27 │ │ │ │ + biceq r0, r9, r8, lsl ip │ │ │ │ + biceq r0, r9, r4, lsl #25 │ │ │ │ + strheq r0, [r9, #216] @ 0xd8 │ │ │ │ + biceq r0, r9, r4, lsl #27 │ │ │ │ @ instruction: 0x01b35024 │ │ │ │ - @ instruction: 0x01c90d9c │ │ │ │ - biceq r0, r9, r0, asr sp │ │ │ │ - biceq r0, r9, r8, lsl sp │ │ │ │ - biceq r0, r9, r8, lsr #26 │ │ │ │ + @ instruction: 0x01c90d94 │ │ │ │ + biceq r0, r9, r8, asr #26 │ │ │ │ + biceq r0, r9, r0, lsl sp │ │ │ │ + biceq r0, r9, r0, lsr #26 │ │ │ │ @ instruction: 0x01b34fdc │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b34f74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -649328,15 +649328,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x01b34edc │ │ │ │ @ instruction: 0x01b34f00 │ │ │ │ - biceq r0, r9, r4, ror #28 │ │ │ │ + biceq r0, r9, ip, asr lr │ │ │ │ @ instruction: 0x01b34eb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #72] @ 2858a8 <__cxa_atexit@plt+0x27a234> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -649355,15 +649355,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 2858ac <__cxa_atexit@plt+0x27a238> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b34e68 │ │ │ │ - ldrdeq r0, [r9, #220] @ 0xdc │ │ │ │ + ldrdeq r0, [r9, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2858e8 <__cxa_atexit@plt+0x27a274> │ │ │ │ @@ -649375,15 +649375,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 285904 <__cxa_atexit@plt+0x27a290> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strdeq r0, [r9, #168] @ 0xa8 │ │ │ │ + strdeq r0, [r9, #160] @ 0xa0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -649413,17 +649413,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 28598c <__cxa_atexit@plt+0x27a318> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r0, r9, r8, lsr r9 │ │ │ │ - biceq r0, r9, r0, lsr #19 │ │ │ │ - biceq r0, r9, ip, lsl r9 │ │ │ │ + biceq r0, r9, r0, lsr r9 │ │ │ │ + @ instruction: 0x01c90998 │ │ │ │ + biceq r0, r9, r4, lsl r9 │ │ │ │ @ instruction: 0x01b34de8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 285a0c <__cxa_atexit@plt+0x27a398> │ │ │ │ @@ -649448,15 +649448,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 285a20 <__cxa_atexit@plt+0x27a3ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b34d94 │ │ │ │ - biceq r0, r9, r4, ror ip │ │ │ │ + biceq r0, r9, ip, ror #24 │ │ │ │ @ instruction: 0x01b34d68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 285b84 <__cxa_atexit@plt+0x27a510> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -649544,26 +649544,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 285ba4 <__cxa_atexit@plt+0x27a530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #136 @ 0x88 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, r9, r0, ror #21 │ │ │ │ + ldrdeq r0, [r9, #168] @ 0xa8 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldrdeq r0, [r9, #144] @ 0x90 │ │ │ │ - biceq r0, r9, ip, ror #15 │ │ │ │ - biceq r0, r9, ip, ror r9 │ │ │ │ + biceq r0, r9, r8, asr #19 │ │ │ │ + biceq r0, r9, r4, ror #15 │ │ │ │ + biceq r0, r9, r4, ror r9 │ │ │ │ + biceq r0, r9, ip, asr #18 │ │ │ │ + biceq r0, r9, r8, lsr #16 │ │ │ │ biceq r0, r9, r4, asr r9 │ │ │ │ - biceq r0, r9, r0, lsr r8 │ │ │ │ - biceq r0, r9, ip, asr r9 │ │ │ │ - strdeq r0, [r9, #128] @ 0x80 │ │ │ │ - biceq r0, r9, ip, lsl #18 │ │ │ │ + biceq r0, r9, r8, ror #17 │ │ │ │ + biceq r0, r9, r4, lsl #18 │ │ │ │ @ instruction: 0x01b34c58 │ │ │ │ - strdeq r0, [r9, #140] @ 0x8c │ │ │ │ + strdeq r0, [r9, #132] @ 0x84 │ │ │ │ @ instruction: 0x01b34bc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 285c78 <__cxa_atexit@plt+0x27a604> │ │ │ │ @@ -649611,15 +649611,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0x01b34b18 │ │ │ │ @ instruction: 0x01b34b30 │ │ │ │ - biceq r0, r9, ip, lsl #20 │ │ │ │ + biceq r0, r9, r4, lsl #20 │ │ │ │ @ instruction: 0x01b34aec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 285d38 <__cxa_atexit@plt+0x27a6c4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -649648,15 +649648,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 285d40 <__cxa_atexit@plt+0x27a6cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0x01b34a78 │ │ │ │ - biceq r0, r9, r8, asr r9 │ │ │ │ + biceq r0, r9, r0, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 285d7c <__cxa_atexit@plt+0x27a708> │ │ │ │ @@ -649668,15 +649668,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 285d98 <__cxa_atexit@plt+0x27a724> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r0, r9, r4, ror #12 │ │ │ │ + biceq r0, r9, ip, asr r6 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 285df8 <__cxa_atexit@plt+0x27a784> │ │ │ │ @@ -649700,17 +649700,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, r9, r8, lsr #9 │ │ │ │ biceq r0, r9, r0, lsr #9 │ │ │ │ - biceq r0, r9, ip, lsl #10 │ │ │ │ + @ instruction: 0x01c90498 │ │ │ │ + biceq r0, r9, r4, lsl #10 │ │ │ │ @ instruction: 0x01b33c6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -649794,24 +649794,24 @@ │ │ │ │ ldr r7, [pc, #20] @ 285f8c <__cxa_atexit@plt+0x27a918> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #80 @ 0x50 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r0, [r9, #104] @ 0x68 │ │ │ │ + strdeq r0, [r9, #96] @ 0x60 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - strdeq r0, [r9, #76] @ 0x4c │ │ │ │ - biceq r0, r9, r4, lsr #10 │ │ │ │ - biceq r0, r9, ip, lsr r5 │ │ │ │ - biceq r0, r9, r4, ror r3 │ │ │ │ - ldrdeq r0, [r9, #60] @ 0x3c │ │ │ │ - biceq r0, r9, r4, lsr #10 │ │ │ │ - biceq r0, r9, ip, asr #9 │ │ │ │ - ldrdeq r0, [r9, #76] @ 0x4c │ │ │ │ + strdeq r0, [r9, #68] @ 0x44 │ │ │ │ + biceq r0, r9, ip, lsl r5 │ │ │ │ + biceq r0, r9, r4, lsr r5 │ │ │ │ + biceq r0, r9, ip, ror #6 │ │ │ │ + ldrdeq r0, [r9, #52] @ 0x34 │ │ │ │ + biceq r0, r9, ip, lsl r5 │ │ │ │ + biceq r0, r9, r4, asr #9 │ │ │ │ + ldrdeq r0, [r9, #68] @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 286010 <__cxa_atexit@plt+0x27a99c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -649834,17 +649834,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01c90290 │ │ │ │ biceq r0, r9, r8, lsl #5 │ │ │ │ - strdeq r0, [r9, #36] @ 0x24 │ │ │ │ + biceq r0, r9, r0, lsl #5 │ │ │ │ + biceq r0, r9, ip, ror #5 │ │ │ │ @ instruction: 0x01b33a54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2860f0 <__cxa_atexit@plt+0x27aa7c> │ │ │ │ @@ -649892,18 +649892,18 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - biceq r0, r9, r4, lsl #11 │ │ │ │ + biceq r0, r9, ip, ror r5 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - biceq r0, r9, r8, ror r3 │ │ │ │ - biceq r0, r9, r0, lsr #6 │ │ │ │ + biceq r0, r9, r0, ror r3 │ │ │ │ + biceq r0, r9, r8, lsl r3 │ │ │ │ @ instruction: 0x01b3396c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2861a4 <__cxa_atexit@plt+0x27ab30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -649936,18 +649936,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 2861c4 <__cxa_atexit@plt+0x27ab50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, r9, r0, asr #9 │ │ │ │ + strheq r0, [r9, #72] @ 0x48 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - biceq r0, r9, r0, lsr #5 │ │ │ │ - biceq r0, r9, r4, asr r2 │ │ │ │ + @ instruction: 0x01c90298 │ │ │ │ + biceq r0, r9, ip, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 286230 <__cxa_atexit@plt+0x27abbc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -649970,17 +649970,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, r9, r0, ror r0 │ │ │ │ biceq r0, r9, r8, rrx │ │ │ │ - ldrdeq r0, [r9, #4] │ │ │ │ + biceq r0, r9, r0, rrx │ │ │ │ + biceq r0, r9, ip, asr #1 │ │ │ │ @ instruction: 0x01b33834 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 28629c <__cxa_atexit@plt+0x27ac28> │ │ │ │ @@ -649995,15 +649995,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #8] @ 2862ac <__cxa_atexit@plt+0x27ac38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b345e4 │ │ │ │ - ldrdeq r0, [r9, #56] @ 0x38 │ │ │ │ + ldrdeq r0, [r9, #48] @ 0x30 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2863e8 <__cxa_atexit@plt+0x27ad74> │ │ │ │ @@ -650080,23 +650080,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 286428 <__cxa_atexit@plt+0x27adb4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #120 @ 0x78 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - biceq r0, r9, r4, lsl r1 │ │ │ │ - biceq pc, r8, ip, ror #30 │ │ │ │ - ldrdeq pc, [r8, #248] @ 0xf8 │ │ │ │ biceq r0, r9, ip, lsl #2 │ │ │ │ - ldrdeq r0, [r9, #12] │ │ │ │ - @ instruction: 0x01c90090 │ │ │ │ + biceq pc, r8, r4, ror #30 │ │ │ │ + ldrdeq pc, [r8, #240] @ 0xf0 │ │ │ │ + biceq r0, r9, r4, lsl #2 │ │ │ │ + ldrdeq r0, [r9, #4] │ │ │ │ + biceq r0, r9, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - biceq r0, r9, r8, asr #1 │ │ │ │ - biceq r0, r9, r4, rrx │ │ │ │ + biceq r0, r9, r0, asr #1 │ │ │ │ + biceq r0, r9, ip, asr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0x01b33664 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 2862b4 <__cxa_atexit@plt+0x27ac40> │ │ │ │ @@ -650140,15 +650140,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x01b343ac │ │ │ │ @ instruction: 0x01b343c8 │ │ │ │ - strheq r0, [r9, #20] │ │ │ │ + biceq r0, r9, ip, lsr #3 │ │ │ │ @ instruction: 0x01b34388 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #72] @ 286558 <__cxa_atexit@plt+0x27aee4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -650167,15 +650167,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 28655c <__cxa_atexit@plt+0x27aee8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b34338 │ │ │ │ - biceq r0, r9, ip, lsr #2 │ │ │ │ + biceq r0, r9, r4, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 286598 <__cxa_atexit@plt+0x27af24> │ │ │ │ @@ -650187,15 +650187,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2865b4 <__cxa_atexit@plt+0x27af40> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq pc, r8, r8, asr #28 │ │ │ │ + biceq pc, r8, r0, asr #28 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 286614 <__cxa_atexit@plt+0x27afa0> │ │ │ │ @@ -650219,17 +650219,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq pc, r8, ip, lsl #25 │ │ │ │ biceq pc, r8, r4, lsl #25 │ │ │ │ - strdeq pc, [r8, #192] @ 0xc0 │ │ │ │ + biceq pc, r8, ip, ror ip @ │ │ │ │ + biceq pc, r8, r8, ror #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 28667c <__cxa_atexit@plt+0x27b008> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -650243,15 +650243,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #8] @ 28668c <__cxa_atexit@plt+0x27b018> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b34288 │ │ │ │ - strdeq pc, [r8, #248] @ 0xf8 │ │ │ │ + strdeq pc, [r8, #240] @ 0xf0 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2867ac <__cxa_atexit@plt+0x27b138> │ │ │ │ @@ -650322,24 +650322,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0x01b33e60 │ │ │ │ - biceq pc, r8, ip, lsr #26 │ │ │ │ - biceq pc, r8, r4, asr #26 │ │ │ │ - biceq pc, r8, r4, ror fp @ │ │ │ │ - biceq pc, r8, r0, ror #23 │ │ │ │ - biceq pc, r8, r8, lsr #26 │ │ │ │ + biceq pc, r8, r4, lsr #26 │ │ │ │ + biceq pc, r8, ip, lsr sp @ │ │ │ │ + biceq pc, r8, ip, ror #22 │ │ │ │ + ldrdeq pc, [r8, #184] @ 0xb8 │ │ │ │ + biceq pc, r8, r0, lsr #26 │ │ │ │ @ instruction: 0x01b33828 │ │ │ │ - biceq pc, r8, r8, lsl sp @ │ │ │ │ - biceq pc, r8, r8, asr #25 │ │ │ │ - stlbeq r0, [r8] │ │ │ │ - biceq pc, r8, r0, lsr #25 │ │ │ │ + biceq pc, r8, r0, lsl sp @ │ │ │ │ + biceq pc, r8, r0, asr #25 │ │ │ │ + biceq pc, r8, r8, lsl #25 │ │ │ │ + stlbeq r8, [r8] │ │ │ │ @ instruction: 0x01b33f54 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrsheq r4, [r3, r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -650384,15 +650384,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x01b34060 │ │ │ │ @ instruction: 0x01b34084 │ │ │ │ - biceq pc, r8, r4, ror #27 │ │ │ │ + ldrdeq pc, [r8, #220] @ 0xdc │ │ │ │ @ instruction: 0x01b3403c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #72] @ 286928 <__cxa_atexit@plt+0x27b2b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -650411,15 +650411,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 28692c <__cxa_atexit@plt+0x27b2b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b33fec │ │ │ │ - biceq pc, r8, ip, asr sp @ │ │ │ │ + biceq pc, r8, r4, asr sp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 286968 <__cxa_atexit@plt+0x27b2f4> │ │ │ │ @@ -650431,15 +650431,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 286984 <__cxa_atexit@plt+0x27b310> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq pc, r8, r8, ror sl @ │ │ │ │ + biceq pc, r8, r0, ror sl @ │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2869e4 <__cxa_atexit@plt+0x27b370> │ │ │ │ @@ -650463,17 +650463,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq pc, [r8, #140] @ 0x8c @ │ │ │ │ strheq pc, [r8, #132] @ 0x84 @ │ │ │ │ - biceq pc, r8, r0, lsr #18 │ │ │ │ + biceq pc, r8, ip, lsr #17 │ │ │ │ + biceq pc, r8, r8, lsl r9 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 286b30 <__cxa_atexit@plt+0x27b4bc> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -650554,25 +650554,25 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b33e50 │ │ │ │ - biceq pc, r8, r4, asr #22 │ │ │ │ + biceq pc, r8, ip, lsr fp @ │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - biceq pc, r8, r4, lsr #19 │ │ │ │ - strheq pc, [r8, #156] @ 0x9c @ │ │ │ │ - strdeq pc, [r8, #116] @ 0x74 │ │ │ │ - biceq pc, r8, r0, ror #16 │ │ │ │ - biceq pc, r8, r8, lsr #19 │ │ │ │ + @ instruction: 0x01c8f99c │ │ │ │ + strheq pc, [r8, #148] @ 0x94 @ │ │ │ │ + biceq pc, r8, ip, ror #15 │ │ │ │ + biceq pc, r8, r8, asr r8 @ │ │ │ │ + biceq pc, r8, r0, lsr #19 │ │ │ │ @ instruction: 0x01b334c8 │ │ │ │ - @ instruction: 0x01c8f998 │ │ │ │ - biceq pc, r8, ip, lsl r9 @ │ │ │ │ - biceq pc, r8, ip, lsr #18 │ │ │ │ + @ instruction: 0x01c8f990 │ │ │ │ + biceq pc, r8, r4, lsl r9 @ │ │ │ │ + biceq pc, r8, r4, lsr #18 │ │ │ │ @ instruction: 0x01b338c8 │ │ │ │ @ instruction: 0x01b3389c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -650637,23 +650637,23 @@ │ │ │ │ ldr r3, [pc, #60] @ 286ce0 <__cxa_atexit@plt+0x27b66c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - biceq pc, r8, r8, lsr #16 │ │ │ │ - biceq pc, r8, r0, asr #16 │ │ │ │ - biceq pc, r8, r8, ror r6 @ │ │ │ │ - biceq pc, r8, r4, ror #13 │ │ │ │ - biceq pc, r8, ip, lsr #16 │ │ │ │ + biceq pc, r8, r0, lsr #16 │ │ │ │ + biceq pc, r8, r8, lsr r8 @ │ │ │ │ + biceq pc, r8, r0, ror r6 @ │ │ │ │ + ldrdeq pc, [r8, #108] @ 0x6c │ │ │ │ + biceq pc, r8, r4, lsr #16 │ │ │ │ @ instruction: 0x01b3334c │ │ │ │ - biceq pc, r8, ip, lsl r8 @ │ │ │ │ - biceq pc, r8, r0, lsr #15 │ │ │ │ - strheq pc, [r8, #112] @ 0x70 @ │ │ │ │ + biceq pc, r8, r4, lsl r8 @ │ │ │ │ + @ instruction: 0x01c8f798 │ │ │ │ + biceq pc, r8, r8, lsr #15 │ │ │ │ @ instruction: 0x01b3374c │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x01b33c98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -650704,15 +650704,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 286dc8 <__cxa_atexit@plt+0x27b754> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq pc, r8, r4, lsr r6 @ │ │ │ │ + biceq pc, r8, ip, lsr #12 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -650742,17 +650742,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 286e50 <__cxa_atexit@plt+0x27b7dc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq pc, r8, r4, ror r4 @ │ │ │ │ - ldrdeq pc, [r8, #76] @ 0x4c │ │ │ │ - biceq pc, r8, r8, asr r4 @ │ │ │ │ + biceq pc, r8, ip, ror #8 │ │ │ │ + ldrdeq pc, [r8, #68] @ 0x44 │ │ │ │ + biceq pc, r8, r0, asr r4 @ │ │ │ │ @ instruction: 0x01b33b90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 286ed0 <__cxa_atexit@plt+0x27b85c> │ │ │ │ @@ -650777,15 +650777,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 286ee4 <__cxa_atexit@plt+0x27b870> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b33b40 │ │ │ │ - strheq pc, [r8, #112] @ 0x70 @ │ │ │ │ + biceq pc, r8, r8, lsr #15 │ │ │ │ @ instruction: 0x01b33b10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 287034 <__cxa_atexit@plt+0x27b9c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -650868,26 +650868,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 287054 <__cxa_atexit@plt+0x27b9e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #120 @ 0x78 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq pc, r8, r0, lsr r6 @ │ │ │ │ + biceq pc, r8, r8, lsr #12 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldrdeq pc, [r8, #72] @ 0x48 │ │ │ │ - strheq pc, [r8, #64] @ 0x40 @ │ │ │ │ - biceq pc, r8, r8, asr #9 │ │ │ │ - biceq pc, r8, r0, lsl #6 │ │ │ │ - biceq pc, r8, r8, ror r4 @ │ │ │ │ - biceq pc, r8, ip, asr r3 @ │ │ │ │ - biceq pc, r8, r4, lsr #9 │ │ │ │ - biceq pc, r8, r4, asr r4 @ │ │ │ │ + ldrdeq pc, [r8, #64] @ 0x40 │ │ │ │ + biceq pc, r8, r8, lsr #9 │ │ │ │ + biceq pc, r8, r0, asr #9 │ │ │ │ + strdeq pc, [r8, #40] @ 0x28 │ │ │ │ + biceq pc, r8, r0, ror r4 @ │ │ │ │ + biceq pc, r8, r4, asr r3 @ │ │ │ │ + @ instruction: 0x01c8f49c │ │ │ │ + biceq pc, r8, ip, asr #8 │ │ │ │ @ instruction: 0x01b32fb8 │ │ │ │ - biceq pc, r8, r8, lsl #9 │ │ │ │ + biceq pc, r8, r0, lsl #9 │ │ │ │ @ instruction: 0x01b32f68 │ │ │ │ @ instruction: 0x01b33984 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -650936,15 +650936,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0x01b338d4 │ │ │ │ @ instruction: 0x01b338ec │ │ │ │ - biceq pc, r8, r8, asr r5 @ │ │ │ │ + biceq pc, r8, r0, asr r5 @ │ │ │ │ @ instruction: 0x01b338a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 2871ec <__cxa_atexit@plt+0x27bb78> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -650973,15 +650973,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 2871f4 <__cxa_atexit@plt+0x27bb80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0x01b33834 │ │ │ │ - biceq pc, r8, r4, lsr #9 │ │ │ │ + @ instruction: 0x01c8f49c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 287230 <__cxa_atexit@plt+0x27bbbc> │ │ │ │ @@ -650993,15 +650993,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 28724c <__cxa_atexit@plt+0x27bbd8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strheq pc, [r8, #16] @ │ │ │ │ + biceq pc, r8, r8, lsr #3 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -651031,17 +651031,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2872d4 <__cxa_atexit@plt+0x27bc60> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r8, #240] @ 0xf0 │ │ │ │ - biceq pc, r8, r8, asr r0 @ │ │ │ │ - ldrdeq lr, [r8, #244] @ 0xf4 │ │ │ │ + biceq lr, r8, r8, ror #31 │ │ │ │ + biceq pc, r8, r0, asr r0 @ │ │ │ │ + biceq lr, r8, ip, asr #31 │ │ │ │ @ instruction: 0x01b3370c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 287354 <__cxa_atexit@plt+0x27bce0> │ │ │ │ @@ -651066,15 +651066,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 287368 <__cxa_atexit@plt+0x27bcf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b33730 │ │ │ │ - biceq pc, r8, ip, lsr #6 │ │ │ │ + biceq pc, r8, r4, lsr #6 │ │ │ │ @ instruction: 0x01b3368c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, fp │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2874ec <__cxa_atexit@plt+0x27be78> │ │ │ │ @@ -651172,29 +651172,29 @@ │ │ │ │ mov fp, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #144 @ 0x90 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq pc, r8, r8, ror r1 @ │ │ │ │ + biceq pc, r8, r0, ror r1 @ │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x01b32be0 │ │ │ │ - biceq pc, r8, r0, asr #32 │ │ │ │ - biceq pc, r8, r8, asr r0 @ │ │ │ │ - biceq pc, r8, ip, asr #32 │ │ │ │ - strdeq lr, [r8, #252] @ 0xfc │ │ │ │ - biceq lr, r8, r4, asr #28 │ │ │ │ - stlexbeq lr, ip, [r8] │ │ │ │ + biceq pc, r8, r8, lsr r0 @ │ │ │ │ + biceq pc, r8, r0, asr r0 @ │ │ │ │ + biceq pc, r8, r4, asr #32 │ │ │ │ + strdeq lr, [r8, #244] @ 0xf4 │ │ │ │ + biceq lr, r8, ip, lsr lr │ │ │ │ + stlexbeq lr, r4, [r8] │ │ │ │ + biceq lr, r8, r8, lsl #31 │ │ │ │ strexbeq lr, r0, [r8] │ │ │ │ - strexbeq lr, r8, [r8] │ │ │ │ - ldrdeq lr, [r8, #252] @ 0xfc │ │ │ │ + ldrdeq lr, [r8, #244] @ 0xf4 │ │ │ │ @ instruction: 0x01b32abc │ │ │ │ - biceq lr, r8, r8, ror #30 │ │ │ │ - biceq lr, r8, r8, asr #30 │ │ │ │ + biceq lr, r8, r0, ror #30 │ │ │ │ + biceq lr, r8, r0, asr #30 │ │ │ │ @ instruction: 0x01b33530 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2875f4 <__cxa_atexit@plt+0x27bf80> │ │ │ │ @@ -651242,15 +651242,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0x01b33480 │ │ │ │ @ instruction: 0x01b33498 │ │ │ │ - @ instruction: 0x01c8f090 │ │ │ │ + biceq pc, r8, r8, lsl #1 │ │ │ │ @ instruction: 0x01b33454 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 2876b4 <__cxa_atexit@plt+0x27c040> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -651279,15 +651279,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 2876bc <__cxa_atexit@plt+0x27c048> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0x01b333e0 │ │ │ │ - ldrdeq lr, [r8, #252] @ 0xfc │ │ │ │ + ldrdeq lr, [r8, #244] @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2876f8 <__cxa_atexit@plt+0x27c084> │ │ │ │ @@ -651299,15 +651299,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 287714 <__cxa_atexit@plt+0x27c0a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq lr, r8, r8, ror #25 │ │ │ │ + biceq lr, r8, r0, ror #25 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -651342,17 +651342,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2877b0 <__cxa_atexit@plt+0x27c13c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq lr, r8, r8, lsr #22 │ │ │ │ - biceq lr, r8, r8, lsl #22 │ │ │ │ - biceq lr, r8, r8, ror fp │ │ │ │ + biceq lr, r8, r0, lsr #22 │ │ │ │ + biceq lr, r8, r0, lsl #22 │ │ │ │ + biceq lr, r8, r0, ror fp │ │ │ │ @ instruction: 0x01b3332c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 28786c <__cxa_atexit@plt+0x27c1f8> │ │ │ │ @@ -651393,16 +651393,16 @@ │ │ │ │ ldr r7, [pc, #16] @ 287884 <__cxa_atexit@plt+0x27c210> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b332a0 │ │ │ │ - biceq lr, r8, r8, lsr #28 │ │ │ │ - biceq lr, r8, r0, lsl lr │ │ │ │ + biceq lr, r8, r0, lsr #28 │ │ │ │ + biceq lr, r8, r8, lsl #28 │ │ │ │ @ instruction: 0x01b33268 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2878cc <__cxa_atexit@plt+0x27c258> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -651417,15 +651417,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 2878e8 <__cxa_atexit@plt+0x27c274> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01c8ed98 │ │ │ │ + @ instruction: 0x01c8ed90 │ │ │ │ @ instruction: 0x01b3320c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 287a94 <__cxa_atexit@plt+0x27c420> │ │ │ │ @@ -651534,27 +651534,27 @@ │ │ │ │ mov r4, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #176 @ 0xb0 │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq lr, [r8, #176] @ 0xb0 │ │ │ │ + biceq lr, r8, r8, asr #23 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0x01b32658 │ │ │ │ - ldrdeq lr, [r8, #164] @ 0xa4 │ │ │ │ - biceq lr, r8, r8, lsr #21 │ │ │ │ - biceq lr, r8, r8, lsl #18 │ │ │ │ - biceq lr, r8, r4, lsl #21 │ │ │ │ - biceq lr, r8, r8, lsr r9 │ │ │ │ - biceq lr, r8, ip, lsr sl │ │ │ │ - biceq lr, r8, r8, lsr #20 │ │ │ │ - strdeq lr, [r8, #152] @ 0x98 │ │ │ │ - biceq lr, r8, r4, lsr #20 │ │ │ │ + biceq lr, r8, ip, asr #21 │ │ │ │ + biceq lr, r8, r0, lsr #21 │ │ │ │ + biceq lr, r8, r0, lsl #18 │ │ │ │ + biceq lr, r8, ip, ror sl │ │ │ │ + biceq lr, r8, r0, lsr r9 │ │ │ │ biceq lr, r8, r4, lsr sl │ │ │ │ + biceq lr, r8, r0, lsr #20 │ │ │ │ + strdeq lr, [r8, #144] @ 0x90 │ │ │ │ + biceq lr, r8, ip, lsl sl │ │ │ │ + biceq lr, r8, ip, lsr #20 │ │ │ │ @ instruction: 0x01b32968 │ │ │ │ @ instruction: 0x01b33014 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -651604,15 +651604,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 287bd8 <__cxa_atexit@plt+0x27c564> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq lr, r8, r4, lsr #16 │ │ │ │ + biceq lr, r8, ip, lsl r8 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b32fa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -651703,26 +651703,26 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b32918 │ │ │ │ - biceq lr, r8, r0, lsl r8 │ │ │ │ - biceq lr, r8, ip, ror #15 │ │ │ │ - biceq lr, r8, ip, lsl #12 │ │ │ │ - biceq lr, r8, r8, ror r6 │ │ │ │ - biceq lr, r8, r0, asr #12 │ │ │ │ - biceq lr, r8, r8, ror r7 │ │ │ │ + biceq lr, r8, r8, lsl #16 │ │ │ │ + biceq lr, r8, r4, ror #15 │ │ │ │ + biceq lr, r8, r4, lsl #12 │ │ │ │ + biceq lr, r8, r0, ror r6 │ │ │ │ + biceq lr, r8, r8, lsr r6 │ │ │ │ + biceq lr, r8, r0, ror r7 │ │ │ │ @ instruction: 0x01b31f4c │ │ │ │ @ instruction: 0x01b32ef0 │ │ │ │ @ instruction: 0x01b32708 │ │ │ │ - strdeq lr, [r8, #116] @ 0x74 │ │ │ │ + biceq lr, r8, ip, ror #15 │ │ │ │ @ instruction: 0x01b32e74 │ │ │ │ - biceq lr, r8, r0, lsr #14 │ │ │ │ + biceq lr, r8, r8, lsl r7 │ │ │ │ @ instruction: 0x01b32e38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 287e04 <__cxa_atexit@plt+0x27c790> │ │ │ │ @@ -651752,17 +651752,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - biceq lr, r8, r8, lsr #9 │ │ │ │ + biceq lr, r8, r0, lsr #9 │ │ │ │ @ instruction: 0x01b31cc4 │ │ │ │ - @ instruction: 0x01c8e498 │ │ │ │ + @ instruction: 0x01c8e490 │ │ │ │ @ instruction: 0x01b32d8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 287ea8 <__cxa_atexit@plt+0x27c834> │ │ │ │ @@ -651793,32 +651793,32 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - biceq lr, r8, r4, lsl #8 │ │ │ │ strdeq lr, [r8, #60] @ 0x3c │ │ │ │ - biceq lr, r8, r8, ror #8 │ │ │ │ + strdeq lr, [r8, #52] @ 0x34 │ │ │ │ + biceq lr, r8, r0, ror #8 │ │ │ │ @ instruction: 0x01b32ce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 287ef8 <__cxa_atexit@plt+0x27c884> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 287f00 <__cxa_atexit@plt+0x27c88c> │ │ │ │ ldr r7, [pc, #12] @ 287f0c <__cxa_atexit@plt+0x27c898> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - biceq lr, r8, r8, ror r7 │ │ │ │ + biceq lr, r8, r0, ror r7 │ │ │ │ @ instruction: 0x01b32cc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -651971,33 +651971,33 @@ │ │ │ │ ldr r7, [pc, #20] @ 288190 <__cxa_atexit@plt+0x27cb1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #208 @ 0xd0 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq lr, [r8, #68] @ 0x44 │ │ │ │ - biceq lr, r8, r8, asr r4 │ │ │ │ - biceq lr, r8, r4, lsr #5 │ │ │ │ - biceq lr, r8, r0, lsl r3 │ │ │ │ - biceq lr, r8, r4, lsl r4 │ │ │ │ - strdeq lr, [r8, #48] @ 0x30 │ │ │ │ - biceq lr, r8, r8, lsl #8 │ │ │ │ + biceq lr, r8, ip, ror #9 │ │ │ │ + biceq lr, r8, r0, asr r4 │ │ │ │ + @ instruction: 0x01c8e29c │ │ │ │ + biceq lr, r8, r8, lsl #6 │ │ │ │ + biceq lr, r8, ip, lsl #8 │ │ │ │ + biceq lr, r8, r8, ror #7 │ │ │ │ + biceq lr, r8, r0, lsl #8 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - biceq lr, r8, ip, ror #6 │ │ │ │ - biceq lr, r8, ip, asr r2 │ │ │ │ - biceq lr, r8, r4, asr #7 │ │ │ │ + biceq lr, r8, r4, ror #6 │ │ │ │ + biceq lr, r8, r4, asr r2 │ │ │ │ + strheq lr, [r8, #60] @ 0x3c │ │ │ │ @ instruction: 0x01b31b70 │ │ │ │ @ instruction: 0x01b31ed4 │ │ │ │ - biceq lr, r8, ip, ror r3 │ │ │ │ + biceq lr, r8, r4, ror r3 │ │ │ │ @ instruction: 0x01b322f8 │ │ │ │ - biceq lr, r8, r8, asr r3 │ │ │ │ - biceq lr, r8, r8, ror #3 │ │ │ │ + biceq lr, r8, r0, asr r3 │ │ │ │ + biceq lr, r8, r0, ror #3 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - biceq lr, r8, r8, lsl r3 │ │ │ │ + biceq lr, r8, r0, lsl r3 │ │ │ │ @ instruction: 0x01b329f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -652059,20 +652059,20 @@ │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #88 @ 0x58 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - biceq lr, r8, r4, lsl r2 │ │ │ │ - strheq lr, [r8, #4] │ │ │ │ - biceq lr, r8, ip, lsl r0 │ │ │ │ - biceq lr, r8, r0, ror #3 │ │ │ │ + biceq lr, r8, ip, lsl #4 │ │ │ │ + biceq lr, r8, ip, lsr #1 │ │ │ │ + biceq lr, r8, r4, lsl r0 │ │ │ │ + ldrdeq lr, [r8, #24] │ │ │ │ + @ instruction: 0x01c8e198 │ │ │ │ biceq lr, r8, r0, lsr #3 │ │ │ │ - biceq lr, r8, r8, lsr #3 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ @ instruction: 0x01b328cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -652106,17 +652106,17 @@ │ │ │ │ b 28839c <__cxa_atexit@plt+0x27cd28> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - biceq sp, r8, r8, lsr #30 │ │ │ │ + biceq sp, r8, r0, lsr #30 │ │ │ │ @ instruction: 0x01b31740 │ │ │ │ - biceq sp, r8, ip, lsl #30 │ │ │ │ + biceq sp, r8, r4, lsl #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 288440 <__cxa_atexit@plt+0x27cdcc> │ │ │ │ @@ -652150,17 +652150,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 288450 <__cxa_atexit@plt+0x27cddc> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r8, r8, lsl #29 │ │ │ │ - biceq sp, r8, r8, ror #28 │ │ │ │ - ldrdeq sp, [r8, #232] @ 0xe8 │ │ │ │ + biceq sp, r8, r0, lsl #29 │ │ │ │ + biceq sp, r8, r0, ror #28 │ │ │ │ + ldrdeq sp, [r8, #224] @ 0xe0 │ │ │ │ @ instruction: 0x01b3276c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 28850c <__cxa_atexit@plt+0x27ce98> │ │ │ │ @@ -652201,16 +652201,16 @@ │ │ │ │ ldr r7, [pc, #16] @ 288524 <__cxa_atexit@plt+0x27ceb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b326e8 │ │ │ │ - biceq lr, r8, r8, lsl #3 │ │ │ │ - biceq lr, r8, r0, ror r1 │ │ │ │ + biceq lr, r8, r0, lsl #3 │ │ │ │ + biceq lr, r8, r8, ror #2 │ │ │ │ @ instruction: 0x01b326a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28856c <__cxa_atexit@plt+0x27cef8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -652225,15 +652225,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 288588 <__cxa_atexit@plt+0x27cf14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq lr, [r8, #8] │ │ │ │ + strdeq lr, [r8] │ │ │ │ @ instruction: 0x01b3264c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2886bc <__cxa_atexit@plt+0x27d048> │ │ │ │ @@ -652312,23 +652312,23 @@ │ │ │ │ mov fp, ip │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #120 @ 0x78 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sp, r8, r8, lsr #31 │ │ │ │ + biceq sp, r8, r0, lsr #31 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - biceq sp, r8, r8, lsl lr │ │ │ │ - biceq sp, r8, r8, ror #24 │ │ │ │ - strdeq sp, [r8, #216] @ 0xd8 │ │ │ │ - biceq sp, r8, r0, asr #27 │ │ │ │ + biceq sp, r8, r0, lsl lr │ │ │ │ + biceq sp, r8, r0, ror #24 │ │ │ │ + strdeq sp, [r8, #208] @ 0xd0 │ │ │ │ + strheq sp, [r8, #216] @ 0xd8 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - biceq sp, r8, r0, ror ip │ │ │ │ - biceq sp, r8, r0, lsr #27 │ │ │ │ + biceq sp, r8, r8, ror #24 │ │ │ │ + @ instruction: 0x01c8dd98 │ │ │ │ @ instruction: 0x01b324e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -652377,15 +652377,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2887ec <__cxa_atexit@plt+0x27d178> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq sp, r8, r0, lsl ip │ │ │ │ + biceq sp, r8, r8, lsl #24 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -652420,17 +652420,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 288888 <__cxa_atexit@plt+0x27d214> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r8, r0, asr sl │ │ │ │ - biceq sp, r8, r0, lsr sl │ │ │ │ - biceq sp, r8, r0, lsr #21 │ │ │ │ + biceq sp, r8, r8, asr #20 │ │ │ │ + biceq sp, r8, r8, lsr #20 │ │ │ │ + @ instruction: 0x01c8da98 │ │ │ │ @ instruction: 0x01b311ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2888ec <__cxa_atexit@plt+0x27d278> │ │ │ │ @@ -652482,15 +652482,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sp, r8, r4, lsl #26 │ │ │ │ + strdeq sp, [r8, #204] @ 0xcc │ │ │ │ @ instruction: 0x01b31100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2889cc <__cxa_atexit@plt+0x27d358> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -652505,15 +652505,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #16] @ 2889e8 <__cxa_atexit@plt+0x27d374> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01c8dc98 │ │ │ │ + @ instruction: 0x01c8dc90 │ │ │ │ @ instruction: 0x01b310a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 288b64 <__cxa_atexit@plt+0x27d4f0> │ │ │ │ @@ -652610,27 +652610,27 @@ │ │ │ │ mov r4, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #140 @ 0x8c │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sp, r8, r0, lsl #22 │ │ │ │ + strdeq sp, [r8, #168] @ 0xa8 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - biceq sp, r8, ip, ror #19 │ │ │ │ - biceq sp, r8, r4, lsr r8 │ │ │ │ - @ instruction: 0x01c8d89c │ │ │ │ - biceq sp, r8, ip, lsl #19 │ │ │ │ - @ instruction: 0x01c8d99c │ │ │ │ + biceq sp, r8, r4, ror #19 │ │ │ │ biceq sp, r8, ip, lsr #16 │ │ │ │ - biceq sp, r8, ip, asr r9 │ │ │ │ - biceq sp, r8, r0, lsl r9 │ │ │ │ - biceq sp, r8, r0, lsl r9 │ │ │ │ - biceq sp, r8, r4, lsr #17 │ │ │ │ - biceq sp, r8, ip, asr #17 │ │ │ │ + @ instruction: 0x01c8d894 │ │ │ │ + biceq sp, r8, r4, lsl #19 │ │ │ │ + @ instruction: 0x01c8d994 │ │ │ │ + biceq sp, r8, r4, lsr #16 │ │ │ │ + biceq sp, r8, r4, asr r9 │ │ │ │ + biceq sp, r8, r8, lsl #18 │ │ │ │ + biceq sp, r8, r8, lsl #18 │ │ │ │ + @ instruction: 0x01c8d89c │ │ │ │ + biceq sp, r8, r4, asr #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 288c48 <__cxa_atexit@plt+0x27d5d4> │ │ │ │ @@ -652664,17 +652664,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 288c58 <__cxa_atexit@plt+0x27d5e4> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r8, r0, lsl #13 │ │ │ │ - biceq sp, r8, r0, ror #12 │ │ │ │ - ldrdeq sp, [r8, #96] @ 0x60 │ │ │ │ + biceq sp, r8, r8, ror r6 │ │ │ │ + biceq sp, r8, r8, asr r6 │ │ │ │ + biceq sp, r8, r8, asr #13 │ │ │ │ @ instruction: 0x01b31ff4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 288d14 <__cxa_atexit@plt+0x27d6a0> │ │ │ │ @@ -652715,16 +652715,16 @@ │ │ │ │ ldr r7, [pc, #16] @ 288d2c <__cxa_atexit@plt+0x27d6b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b31f64 │ │ │ │ - biceq sp, r8, r0, lsl #19 │ │ │ │ - biceq sp, r8, r8, ror #18 │ │ │ │ + biceq sp, r8, r8, ror r9 │ │ │ │ + biceq sp, r8, r0, ror #18 │ │ │ │ @ instruction: 0x01b31f30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 288d74 <__cxa_atexit@plt+0x27d700> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -652739,15 +652739,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 288d90 <__cxa_atexit@plt+0x27d71c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq sp, [r8, #128] @ 0x80 │ │ │ │ + biceq sp, r8, r8, ror #17 │ │ │ │ @ instruction: 0x01b31ed4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 288f3c <__cxa_atexit@plt+0x27d8c8> │ │ │ │ @@ -652856,26 +652856,26 @@ │ │ │ │ mov fp, ip │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #180 @ 0xb4 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sp, r8, r8, lsr #14 │ │ │ │ + biceq sp, r8, r0, lsr #14 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0x01b31da0 │ │ │ │ - biceq sp, r8, ip, lsl r6 │ │ │ │ - biceq sp, r8, r4, ror #11 │ │ │ │ - biceq sp, r8, r0, asr #8 │ │ │ │ - @ instruction: 0x01c8d49c │ │ │ │ - biceq sp, r8, r8, lsl #11 │ │ │ │ - biceq sp, r8, r8, lsr #11 │ │ │ │ - biceq sp, r8, ip, ror r5 │ │ │ │ - biceq sp, r8, r4, lsl #11 │ │ │ │ + biceq sp, r8, r4, lsl r6 │ │ │ │ + ldrdeq sp, [r8, #92] @ 0x5c │ │ │ │ + biceq sp, r8, r8, lsr r4 │ │ │ │ + @ instruction: 0x01c8d494 │ │ │ │ + biceq sp, r8, r0, lsl #11 │ │ │ │ + biceq sp, r8, r0, lsr #11 │ │ │ │ + biceq sp, r8, r4, ror r5 │ │ │ │ biceq sp, r8, ip, ror r5 │ │ │ │ + biceq sp, r8, r4, ror r5 │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ @ instruction: 0x01b31cdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -652925,15 +652925,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 28907c <__cxa_atexit@plt+0x27da08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq sp, r8, r0, lsl #7 │ │ │ │ + biceq sp, r8, r8, ror r3 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b31b3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -652965,32 +652965,32 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strheq sp, [r8, #20] │ │ │ │ biceq sp, r8, ip, lsr #3 │ │ │ │ - biceq sp, r8, r8, lsl r2 │ │ │ │ + biceq sp, r8, r4, lsr #3 │ │ │ │ + biceq sp, r8, r0, lsl r2 │ │ │ │ @ instruction: 0x01b31a98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 289148 <__cxa_atexit@plt+0x27dad4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 289150 <__cxa_atexit@plt+0x27dadc> │ │ │ │ ldr r7, [pc, #12] @ 28915c <__cxa_atexit@plt+0x27dae8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r8, r8, lsr #10 │ │ │ │ + biceq sp, r8, r0, lsr #10 │ │ │ │ @ instruction: 0x01b31b88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -653146,32 +653146,32 @@ │ │ │ │ ldr r7, [pc, #20] @ 2893ec <__cxa_atexit@plt+0x27dd78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #204 @ 0xcc │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01c8d298 │ │ │ │ - biceq sp, r8, r4, lsl #4 │ │ │ │ + @ instruction: 0x01c8d290 │ │ │ │ strdeq sp, [r8, #28] │ │ │ │ - biceq sp, r8, r8, asr #32 │ │ │ │ - strheq sp, [r8, #4] │ │ │ │ - @ instruction: 0x01c8d19c │ │ │ │ - strheq sp, [r8, #20] │ │ │ │ + strdeq sp, [r8, #20] │ │ │ │ + biceq sp, r8, r0, asr #32 │ │ │ │ + biceq sp, r8, ip, lsr #1 │ │ │ │ + @ instruction: 0x01c8d194 │ │ │ │ + biceq sp, r8, ip, lsr #3 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - biceq sp, r8, ip, lsl #2 │ │ │ │ - strdeq ip, [r8, #252] @ 0xfc │ │ │ │ - biceq sp, r8, r4, ror #2 │ │ │ │ + biceq sp, r8, r4, lsl #2 │ │ │ │ + strdeq ip, [r8, #244] @ 0xf4 │ │ │ │ + biceq sp, r8, ip, asr r1 │ │ │ │ @ instruction: 0x01b30910 │ │ │ │ @ instruction: 0x01b30c7c │ │ │ │ - biceq sp, r8, r4, lsl r1 │ │ │ │ - biceq sp, r8, r4, lsr #2 │ │ │ │ + biceq sp, r8, ip, lsl #2 │ │ │ │ + biceq sp, r8, ip, lsl r1 │ │ │ │ @ instruction: 0x01b3106c │ │ │ │ - biceq sp, r8, ip, asr #1 │ │ │ │ - biceq sp, r8, r0, lsr #1 │ │ │ │ + biceq sp, r8, r4, asr #1 │ │ │ │ + @ instruction: 0x01c8d098 │ │ │ │ @ instruction: 0x01b318b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -653233,20 +653233,20 @@ │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #88 @ 0x58 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - strheq ip, [r8, #252] @ 0xfc │ │ │ │ - biceq ip, r8, ip, asr lr │ │ │ │ - biceq ip, r8, r4, asr #27 │ │ │ │ - biceq ip, r8, r8, lsl #31 │ │ │ │ + strheq ip, [r8, #244] @ 0xf4 │ │ │ │ + biceq ip, r8, r4, asr lr │ │ │ │ + strheq ip, [r8, #220] @ 0xdc │ │ │ │ + biceq ip, r8, r0, lsl #31 │ │ │ │ + biceq ip, r8, r0, asr #30 │ │ │ │ biceq ip, r8, r8, asr #30 │ │ │ │ - biceq ip, r8, r0, asr pc │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0x01b317a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -653280,17 +653280,17 @@ │ │ │ │ b 2895f4 <__cxa_atexit@plt+0x27df80> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - ldrdeq ip, [r8, #192] @ 0xc0 │ │ │ │ + biceq ip, r8, r8, asr #25 │ │ │ │ @ instruction: 0x01b304e8 │ │ │ │ - strheq ip, [r8, #196] @ 0xc4 │ │ │ │ + biceq ip, r8, ip, lsr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 289698 <__cxa_atexit@plt+0x27e024> │ │ │ │ @@ -653324,17 +653324,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2896a8 <__cxa_atexit@plt+0x27e034> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq ip, r8, r0, lsr ip │ │ │ │ - biceq ip, r8, r0, lsl ip │ │ │ │ - biceq ip, r8, r0, lsl #25 │ │ │ │ + biceq ip, r8, r8, lsr #24 │ │ │ │ + biceq ip, r8, r8, lsl #24 │ │ │ │ + biceq ip, r8, r8, ror ip │ │ │ │ @ instruction: 0x01b31640 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 289764 <__cxa_atexit@plt+0x27e0f0> │ │ │ │ @@ -653375,16 +653375,16 @@ │ │ │ │ ldr r7, [pc, #16] @ 28977c <__cxa_atexit@plt+0x27e108> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b315b0 │ │ │ │ - biceq ip, r8, r0, lsr pc │ │ │ │ - biceq ip, r8, r8, lsl pc │ │ │ │ + biceq ip, r8, r8, lsr #30 │ │ │ │ + biceq ip, r8, r0, lsl pc │ │ │ │ @ instruction: 0x01b3157c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2897c4 <__cxa_atexit@plt+0x27e150> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -653399,15 +653399,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 2897e0 <__cxa_atexit@plt+0x27e16c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq ip, r8, r0, lsr #29 │ │ │ │ + stlexbeq ip, r8, [r8] │ │ │ │ @ instruction: 0x01b31520 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 289914 <__cxa_atexit@plt+0x27e2a0> │ │ │ │ @@ -653486,23 +653486,23 @@ │ │ │ │ mov fp, ip │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #120 @ 0x78 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq ip, r8, r0, asr sp │ │ │ │ + biceq ip, r8, r8, asr #26 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - biceq ip, r8, r0, asr #23 │ │ │ │ - biceq ip, r8, r0, lsl sl │ │ │ │ - biceq ip, r8, r0, lsr #23 │ │ │ │ - biceq ip, r8, r8, ror #22 │ │ │ │ + strheq ip, [r8, #184] @ 0xb8 │ │ │ │ + biceq ip, r8, r8, lsl #20 │ │ │ │ + @ instruction: 0x01c8cb98 │ │ │ │ + biceq ip, r8, r0, ror #22 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - biceq ip, r8, r8, lsl sl │ │ │ │ - biceq ip, r8, r8, asr #22 │ │ │ │ + biceq ip, r8, r0, lsl sl │ │ │ │ + biceq ip, r8, r0, asr #22 │ │ │ │ @ instruction: 0x01b313b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -653551,15 +653551,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 289a44 <__cxa_atexit@plt+0x27e3d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strheq ip, [r8, #152] @ 0x98 │ │ │ │ + strheq ip, [r8, #144] @ 0x90 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -653594,17 +653594,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 289ae0 <__cxa_atexit@plt+0x27e46c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [r8, #120] @ 0x78 │ │ │ │ - ldrdeq ip, [r8, #120] @ 0x78 │ │ │ │ - biceq ip, r8, r8, asr #16 │ │ │ │ + strdeq ip, [r8, #112] @ 0x70 │ │ │ │ + ldrdeq ip, [r8, #112] @ 0x70 │ │ │ │ + biceq ip, r8, r0, asr #16 │ │ │ │ @ instruction: 0x01b2ff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 289b44 <__cxa_atexit@plt+0x27e4d0> │ │ │ │ @@ -653656,15 +653656,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq ip, r8, ip, lsr #21 │ │ │ │ + biceq ip, r8, r4, lsr #21 │ │ │ │ @ instruction: 0x01b2fea8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 289c24 <__cxa_atexit@plt+0x27e5b0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -653679,15 +653679,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #16] @ 289c40 <__cxa_atexit@plt+0x27e5cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq ip, r8, r0, asr #20 │ │ │ │ + biceq ip, r8, r8, lsr sl │ │ │ │ @ instruction: 0x01b2fe4c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 289dbc <__cxa_atexit@plt+0x27e748> │ │ │ │ @@ -653784,27 +653784,27 @@ │ │ │ │ mov r4, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #140 @ 0x8c │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq ip, r8, r8, lsr #17 │ │ │ │ + biceq ip, r8, r0, lsr #17 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - @ instruction: 0x01c8c794 │ │ │ │ - ldrdeq ip, [r8, #92] @ 0x5c │ │ │ │ - biceq ip, r8, r4, asr #12 │ │ │ │ - biceq ip, r8, r4, lsr r7 │ │ │ │ - biceq ip, r8, r4, asr #14 │ │ │ │ + biceq ip, r8, ip, lsl #15 │ │ │ │ ldrdeq ip, [r8, #84] @ 0x54 │ │ │ │ - biceq ip, r8, r4, lsl #14 │ │ │ │ - strheq ip, [r8, #104] @ 0x68 │ │ │ │ - strheq ip, [r8, #104] @ 0x68 │ │ │ │ - biceq ip, r8, ip, asr #12 │ │ │ │ - biceq ip, r8, r4, ror r6 │ │ │ │ + biceq ip, r8, ip, lsr r6 │ │ │ │ + biceq ip, r8, ip, lsr #14 │ │ │ │ + biceq ip, r8, ip, lsr r7 │ │ │ │ + biceq ip, r8, ip, asr #11 │ │ │ │ + strdeq ip, [r8, #108] @ 0x6c │ │ │ │ + strheq ip, [r8, #96] @ 0x60 │ │ │ │ + strheq ip, [r8, #96] @ 0x60 │ │ │ │ + biceq ip, r8, r4, asr #12 │ │ │ │ + biceq ip, r8, ip, ror #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 289ea0 <__cxa_atexit@plt+0x27e82c> │ │ │ │ @@ -653838,17 +653838,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 289eb0 <__cxa_atexit@plt+0x27e83c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq ip, r8, r8, lsr #8 │ │ │ │ - biceq ip, r8, r8, lsl #8 │ │ │ │ - biceq ip, r8, r8, ror r4 │ │ │ │ + biceq ip, r8, r0, lsr #8 │ │ │ │ + biceq ip, r8, r0, lsl #8 │ │ │ │ + biceq ip, r8, r0, ror r4 │ │ │ │ @ instruction: 0x01b30ebc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 289f6c <__cxa_atexit@plt+0x27e8f8> │ │ │ │ @@ -653889,16 +653889,16 @@ │ │ │ │ ldr r7, [pc, #16] @ 289f84 <__cxa_atexit@plt+0x27e910> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b30e2c │ │ │ │ - biceq ip, r8, r8, lsr #14 │ │ │ │ - biceq ip, r8, r0, lsl r7 │ │ │ │ + biceq ip, r8, r0, lsr #14 │ │ │ │ + biceq ip, r8, r8, lsl #14 │ │ │ │ @ instruction: 0x01b30df8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 289fcc <__cxa_atexit@plt+0x27e958> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -653913,15 +653913,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 289fe8 <__cxa_atexit@plt+0x27e974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01c8c698 │ │ │ │ + @ instruction: 0x01c8c690 │ │ │ │ @ instruction: 0x01b30d9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28a194 <__cxa_atexit@plt+0x27eb20> │ │ │ │ @@ -654030,26 +654030,26 @@ │ │ │ │ mov fp, ip │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #180 @ 0xb4 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq ip, [r8, #64] @ 0x40 │ │ │ │ + biceq ip, r8, r8, asr #9 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0x01b30cb4 │ │ │ │ - biceq ip, r8, r4, asr #7 │ │ │ │ - biceq ip, r8, ip, lsl #7 │ │ │ │ - biceq ip, r8, r8, ror #3 │ │ │ │ - biceq ip, r8, r4, asr #4 │ │ │ │ - biceq ip, r8, r0, lsr r3 │ │ │ │ - biceq ip, r8, r0, asr r3 │ │ │ │ - biceq ip, r8, r4, lsr #6 │ │ │ │ - biceq ip, r8, ip, lsr #6 │ │ │ │ + strheq ip, [r8, #60] @ 0x3c │ │ │ │ + biceq ip, r8, r4, lsl #7 │ │ │ │ + biceq ip, r8, r0, ror #3 │ │ │ │ + biceq ip, r8, ip, lsr r2 │ │ │ │ + biceq ip, r8, r8, lsr #6 │ │ │ │ + biceq ip, r8, r8, asr #6 │ │ │ │ + biceq ip, r8, ip, lsl r3 │ │ │ │ biceq ip, r8, r4, lsr #6 │ │ │ │ + biceq ip, r8, ip, lsl r3 │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ @ instruction: 0x01b30ba4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -654099,15 +654099,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 28a2d4 <__cxa_atexit@plt+0x27ec60> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq ip, r8, r8, lsr #2 │ │ │ │ + biceq ip, r8, r0, lsr #2 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -654142,17 +654142,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 28a370 <__cxa_atexit@plt+0x27ecfc> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq fp, r8, r8, ror #30 │ │ │ │ - biceq fp, r8, r8, asr #30 │ │ │ │ - strheq fp, [r8, #248] @ 0xf8 │ │ │ │ + biceq fp, r8, r0, ror #30 │ │ │ │ + biceq fp, r8, r0, asr #30 │ │ │ │ + strheq fp, [r8, #240] @ 0xf0 │ │ │ │ @ instruction: 0x01b2f704 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28a3d4 <__cxa_atexit@plt+0x27ed60> │ │ │ │ @@ -654204,15 +654204,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq ip, r8, ip, lsl r2 │ │ │ │ + biceq ip, r8, r4, lsl r2 │ │ │ │ @ instruction: 0x01b2f618 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28a4b4 <__cxa_atexit@plt+0x27ee40> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -654227,15 +654227,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #16] @ 28a4d0 <__cxa_atexit@plt+0x27ee5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strheq ip, [r8, #16] │ │ │ │ + biceq ip, r8, r8, lsr #3 │ │ │ │ @ instruction: 0x01b2f5bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28a67c <__cxa_atexit@plt+0x27f008> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -654342,27 +654342,27 @@ │ │ │ │ ldr r7, [pc, #20] @ 28a69c <__cxa_atexit@plt+0x27f028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #180 @ 0xb4 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq fp, r8, r8, ror #31 │ │ │ │ - biceq fp, r8, r8, lsl #30 │ │ │ │ - biceq fp, r8, r4, asr sp │ │ │ │ - biceq fp, r8, r4, ror #29 │ │ │ │ - biceq fp, r8, ip, lsr #27 │ │ │ │ - biceq fp, r8, r8, lsr #29 │ │ │ │ - biceq fp, r8, r0, asr #29 │ │ │ │ + biceq fp, r8, r0, ror #31 │ │ │ │ + biceq fp, r8, r0, lsl #30 │ │ │ │ + biceq fp, r8, ip, asr #26 │ │ │ │ + ldrdeq fp, [r8, #236] @ 0xec │ │ │ │ + biceq fp, r8, r4, lsr #27 │ │ │ │ + biceq fp, r8, r0, lsr #29 │ │ │ │ + strheq fp, [r8, #232] @ 0xe8 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - biceq fp, r8, r0, ror #28 │ │ │ │ biceq fp, r8, r8, asr lr │ │ │ │ - biceq fp, r8, r8, asr #28 │ │ │ │ - biceq fp, r8, r8, ror #27 │ │ │ │ - biceq fp, r8, r0, lsr #27 │ │ │ │ + biceq fp, r8, r0, asr lr │ │ │ │ + biceq fp, r8, r0, asr #28 │ │ │ │ + biceq fp, r8, r0, ror #27 │ │ │ │ + @ instruction: 0x01c8bd98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 28a744 <__cxa_atexit@plt+0x27f0d0> │ │ │ │ @@ -654391,17 +654391,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 28a754 <__cxa_atexit@plt+0x27f0e0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq fp, r8, r0, ror fp │ │ │ │ - ldrdeq fp, [r8, #184] @ 0xb8 │ │ │ │ - biceq fp, r8, r4, asr fp │ │ │ │ + biceq fp, r8, r8, ror #22 │ │ │ │ + ldrdeq fp, [r8, #176] @ 0xb0 │ │ │ │ + biceq fp, r8, ip, asr #22 │ │ │ │ @ instruction: 0x01b3069c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28a7d4 <__cxa_atexit@plt+0x27f160> │ │ │ │ @@ -654426,15 +654426,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 28a7e8 <__cxa_atexit@plt+0x27f174> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b3064c │ │ │ │ - biceq fp, r8, ip, lsr #29 │ │ │ │ + biceq fp, r8, r4, lsr #29 │ │ │ │ @ instruction: 0x01b3061c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28a990 <__cxa_atexit@plt+0x27f31c> │ │ │ │ @@ -654541,27 +654541,27 @@ │ │ │ │ mov r4, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #160 @ 0xa0 │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq fp, [r8, #196] @ 0xc4 │ │ │ │ + biceq fp, r8, ip, asr #25 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x01b304bc │ │ │ │ @ instruction: 0x01b2f70c │ │ │ │ - strheq fp, [r8, #184] @ 0xb8 │ │ │ │ - ldrdeq fp, [r8, #176] @ 0xb0 │ │ │ │ - biceq fp, r8, r4, asr #23 │ │ │ │ - biceq fp, r8, r8, ror fp │ │ │ │ - biceq fp, r8, ip, lsl #23 │ │ │ │ - biceq fp, r8, ip, lsl #19 │ │ │ │ - biceq fp, r8, ip, lsl fp │ │ │ │ - biceq fp, r8, r8, ror #19 │ │ │ │ - ldrdeq fp, [r8, #172] @ 0xac │ │ │ │ + strheq fp, [r8, #176] @ 0xb0 │ │ │ │ + biceq fp, r8, r8, asr #23 │ │ │ │ + strheq fp, [r8, #188] @ 0xbc │ │ │ │ + biceq fp, r8, r0, ror fp │ │ │ │ + biceq fp, r8, r4, lsl #23 │ │ │ │ + biceq fp, r8, r4, lsl #19 │ │ │ │ + biceq fp, r8, r4, lsl fp │ │ │ │ + biceq fp, r8, r0, ror #19 │ │ │ │ + ldrdeq fp, [r8, #164] @ 0xa4 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ @ instruction: 0x01b3042c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -654610,15 +654610,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0x01b3037c │ │ │ │ @ instruction: 0x01b30394 │ │ │ │ - strdeq fp, [r8, #176] @ 0xb0 │ │ │ │ + biceq fp, r8, r8, ror #23 │ │ │ │ @ instruction: 0x01b30350 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 28ab54 <__cxa_atexit@plt+0x27f4e0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -654647,15 +654647,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 28ab5c <__cxa_atexit@plt+0x27f4e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0x01b302dc │ │ │ │ - biceq fp, r8, ip, lsr fp │ │ │ │ + biceq fp, r8, r4, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 28ab98 <__cxa_atexit@plt+0x27f524> │ │ │ │ @@ -654667,15 +654667,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 28abb4 <__cxa_atexit@plt+0x27f540> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq fp, r8, r8, asr #16 │ │ │ │ + biceq fp, r8, r0, asr #16 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -654705,17 +654705,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 28ac3c <__cxa_atexit@plt+0x27f5c8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq fp, r8, r8, lsl #13 │ │ │ │ - strdeq fp, [r8, #96] @ 0x60 │ │ │ │ - biceq fp, r8, ip, ror #12 │ │ │ │ + biceq fp, r8, r0, lsl #13 │ │ │ │ + biceq fp, r8, r8, ror #13 │ │ │ │ + biceq fp, r8, r4, ror #12 │ │ │ │ @ instruction: 0x01b3023c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28acbc <__cxa_atexit@plt+0x27f648> │ │ │ │ @@ -654740,15 +654740,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 28acd0 <__cxa_atexit@plt+0x27f65c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b301e8 │ │ │ │ - biceq fp, r8, r4, asr #19 │ │ │ │ + strheq fp, [r8, #156] @ 0x9c │ │ │ │ @ instruction: 0x01b301bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28ade4 <__cxa_atexit@plt+0x27f770> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -654816,26 +654816,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 28ae04 <__cxa_atexit@plt+0x27f790> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #88 @ 0x58 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq fp, r8, r0, lsl #17 │ │ │ │ + biceq fp, r8, r8, ror r8 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - biceq fp, r8, r4, lsl #14 │ │ │ │ - ldrdeq fp, [r8, #104] @ 0x68 │ │ │ │ - biceq fp, r8, ip, ror #13 │ │ │ │ - biceq fp, r8, r4, lsr #10 │ │ │ │ - @ instruction: 0x01c8b590 │ │ │ │ - ldrdeq fp, [r8, #104] @ 0x68 │ │ │ │ + strdeq fp, [r8, #108] @ 0x6c │ │ │ │ + ldrdeq fp, [r8, #96] @ 0x60 │ │ │ │ + biceq fp, r8, r4, ror #13 │ │ │ │ + biceq fp, r8, ip, lsl r5 │ │ │ │ + biceq fp, r8, r8, lsl #11 │ │ │ │ + ldrdeq fp, [r8, #96] @ 0x60 │ │ │ │ @ instruction: 0x01b2f664 │ │ │ │ @ instruction: 0x01b2f024 │ │ │ │ - strheq fp, [r8, #104] @ 0x68 │ │ │ │ - biceq fp, r8, r4, lsr r6 │ │ │ │ + strheq fp, [r8, #96] @ 0x60 │ │ │ │ + biceq fp, r8, ip, lsr #12 │ │ │ │ @ instruction: 0x01b3006c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 28aed8 <__cxa_atexit@plt+0x27f864> │ │ │ │ @@ -654883,15 +654883,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0x01b2ffbc │ │ │ │ @ instruction: 0x01b2ffd4 │ │ │ │ - biceq fp, r8, ip, lsr #15 │ │ │ │ + biceq fp, r8, r4, lsr #15 │ │ │ │ @ instruction: 0x01b2ff90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 28af98 <__cxa_atexit@plt+0x27f924> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -654920,15 +654920,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 28afa0 <__cxa_atexit@plt+0x27f92c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0x01b2ff1c │ │ │ │ - strdeq fp, [r8, #104] @ 0x68 │ │ │ │ + strdeq fp, [r8, #96] @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 28afdc <__cxa_atexit@plt+0x27f968> │ │ │ │ @@ -654940,15 +654940,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 28aff8 <__cxa_atexit@plt+0x27f984> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq fp, r8, r4, lsl #8 │ │ │ │ + strdeq fp, [r8, #60] @ 0x3c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 28b058 <__cxa_atexit@plt+0x27f9e4> │ │ │ │ @@ -654972,17 +654972,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq fp, r8, r8, asr #4 │ │ │ │ biceq fp, r8, r0, asr #4 │ │ │ │ - biceq fp, r8, ip, lsr #5 │ │ │ │ + biceq fp, r8, r8, lsr r2 │ │ │ │ + biceq fp, r8, r4, lsr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 28b0c0 <__cxa_atexit@plt+0x27fa4c> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -654996,15 +654996,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #8] @ 28b0d0 <__cxa_atexit@plt+0x27fa5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b2fe1c │ │ │ │ - strheq fp, [r8, #84] @ 0x54 │ │ │ │ + biceq fp, r8, ip, lsr #11 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 28b210 <__cxa_atexit@plt+0x27fb9c> │ │ │ │ @@ -655083,24 +655083,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0x01b2fc80 │ │ │ │ - biceq fp, r8, r8, ror #5 │ │ │ │ - biceq fp, r8, r0, lsl #6 │ │ │ │ - biceq fp, r8, r8, lsr r1 │ │ │ │ - biceq fp, r8, ip, ror #5 │ │ │ │ - biceq fp, r8, r8, lsl #3 │ │ │ │ - biceq fp, r8, r8, lsl #5 │ │ │ │ + biceq fp, r8, r0, ror #5 │ │ │ │ + strdeq fp, [r8, #40] @ 0x28 │ │ │ │ + biceq fp, r8, r0, lsr r1 │ │ │ │ + biceq fp, r8, r4, ror #5 │ │ │ │ + biceq fp, r8, r0, lsl #3 │ │ │ │ + biceq fp, r8, r0, lsl #5 │ │ │ │ @ instruction: 0x01b2fd2c │ │ │ │ @ instruction: 0x01b2f374 │ │ │ │ - biceq fp, r8, r0, lsr #4 │ │ │ │ - biceq fp, r8, r0, lsr r2 │ │ │ │ + biceq fp, r8, r8, lsl r2 │ │ │ │ + biceq fp, r8, r8, lsr #4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0x01b2fc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 28b0d8 <__cxa_atexit@plt+0x27fa64> │ │ │ │ @@ -655144,15 +655144,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x01b2fbd8 │ │ │ │ @ instruction: 0x01b2fbfc │ │ │ │ - biceq fp, r8, r4, lsl #7 │ │ │ │ + biceq fp, r8, ip, ror r3 │ │ │ │ @ instruction: 0x01b2fbb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #72] @ 28b388 <__cxa_atexit@plt+0x27fd14> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -655171,15 +655171,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 28b38c <__cxa_atexit@plt+0x27fd18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b2fb64 │ │ │ │ - strdeq fp, [r8, #44] @ 0x2c │ │ │ │ + strdeq fp, [r8, #36] @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 28b3c8 <__cxa_atexit@plt+0x27fd54> │ │ │ │ @@ -655191,15 +655191,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 28b3e4 <__cxa_atexit@plt+0x27fd70> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq fp, r8, r8, lsl r0 │ │ │ │ + biceq fp, r8, r0, lsl r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -655229,17 +655229,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 28b46c <__cxa_atexit@plt+0x27fdf8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq sl, r8, r8, asr lr │ │ │ │ - biceq sl, r8, r0, asr #29 │ │ │ │ - biceq sl, r8, ip, lsr lr │ │ │ │ + biceq sl, r8, r0, asr lr │ │ │ │ + strheq sl, [r8, #232] @ 0xe8 │ │ │ │ + biceq sl, r8, r4, lsr lr │ │ │ │ @ instruction: 0x01b2faec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28b510 <__cxa_atexit@plt+0x27fe9c> │ │ │ │ @@ -655271,15 +655271,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - biceq fp, r8, ip, ror #2 │ │ │ │ + biceq fp, r8, r4, ror #2 │ │ │ │ @ instruction: 0x01b2fa50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28b560 <__cxa_atexit@plt+0x27feec> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -655294,15 +655294,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 28b57c <__cxa_atexit@plt+0x27ff08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq fp, r8, r4, lsl #2 │ │ │ │ + strdeq fp, [r8, #12] │ │ │ │ @ instruction: 0x01b2f9f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28b69c <__cxa_atexit@plt+0x280028> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -655374,25 +655374,25 @@ │ │ │ │ ldr r7, [pc, #20] @ 28b6bc <__cxa_atexit@plt+0x280048> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sl, r8, r8, asr #31 │ │ │ │ + biceq sl, r8, r0, asr #31 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - strheq sl, [r8, #192] @ 0xc0 │ │ │ │ - biceq sl, r8, ip, lsl sp │ │ │ │ - biceq sl, r8, r8, lsl lr │ │ │ │ - biceq sl, r8, r8, lsr #28 │ │ │ │ - biceq sl, r8, r4, lsr #28 │ │ │ │ - biceq sl, r8, r8, lsl lr │ │ │ │ + biceq sl, r8, r8, lsr #25 │ │ │ │ + biceq sl, r8, r4, lsl sp │ │ │ │ + biceq sl, r8, r0, lsl lr │ │ │ │ + biceq sl, r8, r0, lsr #28 │ │ │ │ + biceq sl, r8, ip, lsl lr │ │ │ │ + biceq sl, r8, r0, lsl lr │ │ │ │ @ instruction: 0x01b2f944 │ │ │ │ - biceq sl, r8, r4, ror sp │ │ │ │ - @ instruction: 0x01c8ad9c │ │ │ │ + biceq sl, r8, ip, ror #26 │ │ │ │ + @ instruction: 0x01c8ad94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 28b75c <__cxa_atexit@plt+0x2800e8> │ │ │ │ @@ -655421,17 +655421,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 28b76c <__cxa_atexit@plt+0x2800f8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq sl, r8, r8, asr fp │ │ │ │ - biceq sl, r8, r0, asr #23 │ │ │ │ - biceq sl, r8, ip, lsr fp │ │ │ │ + biceq sl, r8, r0, asr fp │ │ │ │ + strheq sl, [r8, #184] @ 0xb8 │ │ │ │ + biceq sl, r8, r4, lsr fp │ │ │ │ @ instruction: 0x01b2f7fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28b7ec <__cxa_atexit@plt+0x280178> │ │ │ │ @@ -655456,15 +655456,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 28b800 <__cxa_atexit@plt+0x28018c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b2f7ac │ │ │ │ - stlexbeq sl, r4, [r8] │ │ │ │ + biceq sl, r8, ip, lsl #29 │ │ │ │ @ instruction: 0x01b2f77c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28b9a8 <__cxa_atexit@plt+0x280334> │ │ │ │ @@ -655571,27 +655571,27 @@ │ │ │ │ mov r4, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #160 @ 0xa0 │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq sl, [r8, #204] @ 0xcc │ │ │ │ + strheq sl, [r8, #196] @ 0xc4 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x01b2f540 │ │ │ │ @ instruction: 0x01b2e734 │ │ │ │ - biceq sl, r8, r0, lsr #23 │ │ │ │ - strheq sl, [r8, #184] @ 0xb8 │ │ │ │ - biceq sl, r8, ip, lsr #23 │ │ │ │ - biceq sl, r8, r0, ror #22 │ │ │ │ - biceq sl, r8, r4, ror fp │ │ │ │ - biceq sl, r8, r4, ror r9 │ │ │ │ - biceq sl, r8, r4, lsl #22 │ │ │ │ - ldrdeq sl, [r8, #144] @ 0x90 │ │ │ │ - biceq sl, r8, r4, asr #21 │ │ │ │ + @ instruction: 0x01c8ab98 │ │ │ │ + strheq sl, [r8, #176] @ 0xb0 │ │ │ │ + biceq sl, r8, r4, lsr #23 │ │ │ │ + biceq sl, r8, r8, asr fp │ │ │ │ + biceq sl, r8, ip, ror #22 │ │ │ │ + biceq sl, r8, ip, ror #18 │ │ │ │ + strdeq sl, [r8, #172] @ 0xac │ │ │ │ + biceq sl, r8, r8, asr #19 │ │ │ │ + strheq sl, [r8, #172] @ 0xac │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ @ instruction: 0x01b2f58c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -655640,15 +655640,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0x01b2f4dc │ │ │ │ @ instruction: 0x01b2f4f4 │ │ │ │ - ldrdeq sl, [r8, #184] @ 0xb8 │ │ │ │ + ldrdeq sl, [r8, #176] @ 0xb0 │ │ │ │ @ instruction: 0x01b2f4b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 28bb6c <__cxa_atexit@plt+0x2804f8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -655677,15 +655677,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 28bb74 <__cxa_atexit@plt+0x280500> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0x01b2f43c │ │ │ │ - biceq sl, r8, r4, lsr #22 │ │ │ │ + biceq sl, r8, ip, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 28bbb0 <__cxa_atexit@plt+0x28053c> │ │ │ │ @@ -655697,15 +655697,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 28bbcc <__cxa_atexit@plt+0x280558> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq sl, r8, r0, lsr r8 │ │ │ │ + biceq sl, r8, r8, lsr #16 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -655740,17 +655740,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 28bc68 <__cxa_atexit@plt+0x2805f4> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq sl, r8, r0, ror r6 │ │ │ │ - biceq sl, r8, r0, asr r6 │ │ │ │ - biceq sl, r8, r0, asr #13 │ │ │ │ + biceq sl, r8, r8, ror #12 │ │ │ │ + biceq sl, r8, r8, asr #12 │ │ │ │ + strheq sl, [r8, #104] @ 0x68 │ │ │ │ @ instruction: 0x01b2f2f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28bccc <__cxa_atexit@plt+0x280658> │ │ │ │ @@ -655802,15 +655802,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq sl, r8, r4, lsr #18 │ │ │ │ + biceq sl, r8, ip, lsl r9 │ │ │ │ @ instruction: 0x01b2f204 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28bdac <__cxa_atexit@plt+0x280738> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -655825,15 +655825,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #16] @ 28bdc8 <__cxa_atexit@plt+0x280754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strheq sl, [r8, #136] @ 0x88 │ │ │ │ + strheq sl, [r8, #128] @ 0x80 │ │ │ │ @ instruction: 0x01b2f1a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28bf44 <__cxa_atexit@plt+0x2808d0> │ │ │ │ @@ -655930,26 +655930,26 @@ │ │ │ │ mov fp, ip │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #132 @ 0x84 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sl, r8, r0, lsr #14 │ │ │ │ + biceq sl, r8, r8, lsl r7 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - biceq sl, r8, ip, asr r4 │ │ │ │ - biceq sl, r8, r4, asr #9 │ │ │ │ - strheq sl, [r8, #80] @ 0x50 │ │ │ │ - biceq sl, r8, r0, asr #11 │ │ │ │ + biceq sl, r8, r4, asr r4 │ │ │ │ + strheq sl, [r8, #76] @ 0x4c │ │ │ │ + biceq sl, r8, r8, lsr #11 │ │ │ │ + strheq sl, [r8, #88] @ 0x58 │ │ │ │ @ instruction: 0x01b2f0ec │ │ │ │ - biceq sl, r8, r8, lsl #11 │ │ │ │ - biceq sl, r8, r8, lsr r5 │ │ │ │ - biceq sl, r8, r0, asr r5 │ │ │ │ - biceq sl, r8, ip, asr #9 │ │ │ │ - strdeq sl, [r8, #76] @ 0x4c │ │ │ │ + biceq sl, r8, r0, lsl #11 │ │ │ │ + biceq sl, r8, r0, lsr r5 │ │ │ │ + biceq sl, r8, r8, asr #10 │ │ │ │ + biceq sl, r8, r4, asr #9 │ │ │ │ + strdeq sl, [r8, #68] @ 0x44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 28c010 <__cxa_atexit@plt+0x28099c> │ │ │ │ @@ -655978,17 +655978,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 28c020 <__cxa_atexit@plt+0x2809ac> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq sl, r8, r4, lsr #5 │ │ │ │ - biceq sl, r8, ip, lsl #6 │ │ │ │ - biceq sl, r8, r8, lsl #5 │ │ │ │ + @ instruction: 0x01c8a29c │ │ │ │ + biceq sl, r8, r4, lsl #6 │ │ │ │ + biceq sl, r8, r0, lsl #5 │ │ │ │ @ instruction: 0x01b2efd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28c0a0 <__cxa_atexit@plt+0x280a2c> │ │ │ │ @@ -656013,15 +656013,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 28c0b4 <__cxa_atexit@plt+0x280a40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b2ef80 │ │ │ │ - biceq sl, r8, r0, ror #11 │ │ │ │ + ldrdeq sl, [r8, #88] @ 0x58 │ │ │ │ @ instruction: 0x01b2ef50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28c25c <__cxa_atexit@plt+0x280be8> │ │ │ │ @@ -656128,27 +656128,27 @@ │ │ │ │ mov r4, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #160 @ 0xa0 │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sl, r8, r8, lsl #8 │ │ │ │ + biceq sl, r8, r0, lsl #8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x01b2ebf0 │ │ │ │ @ instruction: 0x01b2de80 │ │ │ │ - biceq sl, r8, ip, ror #5 │ │ │ │ - biceq sl, r8, r4, lsl #6 │ │ │ │ - strdeq sl, [r8, #40] @ 0x28 │ │ │ │ - biceq sl, r8, ip, lsr #5 │ │ │ │ - biceq sl, r8, r0, asr #5 │ │ │ │ - biceq sl, r8, r0, asr #1 │ │ │ │ - biceq sl, r8, r0, asr r2 │ │ │ │ - biceq sl, r8, ip, lsl r1 │ │ │ │ - biceq sl, r8, r0, lsl r2 │ │ │ │ + biceq sl, r8, r4, ror #5 │ │ │ │ + strdeq sl, [r8, #44] @ 0x2c │ │ │ │ + strdeq sl, [r8, #32] │ │ │ │ + biceq sl, r8, r4, lsr #5 │ │ │ │ + strheq sl, [r8, #40] @ 0x28 │ │ │ │ + strheq sl, [r8, #8] │ │ │ │ + biceq sl, r8, r8, asr #4 │ │ │ │ + biceq sl, r8, r4, lsl r1 │ │ │ │ + biceq sl, r8, r8, lsl #4 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0x01b2ed60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -656197,15 +656197,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0x01b2ecb0 │ │ │ │ @ instruction: 0x01b2ecc8 │ │ │ │ - biceq sl, r8, r4, lsr #6 │ │ │ │ + biceq sl, r8, ip, lsl r3 │ │ │ │ @ instruction: 0x01b2ec84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 28c420 <__cxa_atexit@plt+0x280dac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -656234,15 +656234,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 28c428 <__cxa_atexit@plt+0x280db4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0x01b2ec10 │ │ │ │ - biceq sl, r8, r0, ror r2 │ │ │ │ + biceq sl, r8, r8, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 28c464 <__cxa_atexit@plt+0x280df0> │ │ │ │ @@ -656254,15 +656254,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 28c480 <__cxa_atexit@plt+0x280e0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r9, r8, ip, ror pc │ │ │ │ + biceq r9, r8, r4, ror pc │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b2e738 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -656294,32 +656294,32 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strheq r9, [r8, #208] @ 0xd0 │ │ │ │ biceq r9, r8, r8, lsr #27 │ │ │ │ - biceq r9, r8, r4, lsl lr │ │ │ │ + biceq r9, r8, r0, lsr #27 │ │ │ │ + biceq r9, r8, ip, lsl #28 │ │ │ │ @ instruction: 0x01b2e694 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28c54c <__cxa_atexit@plt+0x280ed8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 28c554 <__cxa_atexit@plt+0x280ee0> │ │ │ │ ldr r7, [pc, #12] @ 28c560 <__cxa_atexit@plt+0x280eec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - biceq sl, r8, r4, lsr #2 │ │ │ │ + biceq sl, r8, ip, lsl r1 │ │ │ │ @ instruction: 0x01b2eb2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -656427,26 +656427,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 28c730 <__cxa_atexit@plt+0x2810bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #116 @ 0x74 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r9, r8, r4, asr pc │ │ │ │ + biceq r9, r8, ip, asr #30 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - biceq r9, r8, r4, lsr #28 │ │ │ │ - ldrdeq r9, [r8, #216] @ 0xd8 │ │ │ │ - biceq r9, r8, r8, ror #27 │ │ │ │ - biceq r9, r8, r0, ror ip │ │ │ │ - biceq r9, r8, r0, asr #27 │ │ │ │ - strdeq r9, [r8, #180] @ 0xb4 │ │ │ │ - biceq r9, r8, r8, lsl #27 │ │ │ │ - biceq r9, r8, r8, lsr ip │ │ │ │ - biceq r9, r8, ip, ror sp │ │ │ │ - biceq r9, r8, r0, ror #25 │ │ │ │ + biceq r9, r8, ip, lsl lr │ │ │ │ + ldrdeq r9, [r8, #208] @ 0xd0 │ │ │ │ + biceq r9, r8, r0, ror #27 │ │ │ │ + biceq r9, r8, r8, ror #24 │ │ │ │ + strheq r9, [r8, #216] @ 0xd8 │ │ │ │ + biceq r9, r8, ip, ror #23 │ │ │ │ + biceq r9, r8, r0, lsl #27 │ │ │ │ + biceq r9, r8, r0, lsr ip │ │ │ │ + biceq r9, r8, r4, ror sp │ │ │ │ + ldrdeq r9, [r8, #200] @ 0xc8 │ │ │ │ @ instruction: 0x01b2e45c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 28c7d8 <__cxa_atexit@plt+0x281164> │ │ │ │ @@ -656477,32 +656477,32 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrdeq r9, [r8, #164] @ 0xa4 │ │ │ │ biceq r9, r8, ip, asr #21 │ │ │ │ - biceq r9, r8, r8, lsr fp │ │ │ │ + biceq r9, r8, r4, asr #21 │ │ │ │ + biceq r9, r8, r0, lsr fp │ │ │ │ @ instruction: 0x01b2e3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28c828 <__cxa_atexit@plt+0x2811b4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 28c830 <__cxa_atexit@plt+0x2811bc> │ │ │ │ ldr r7, [pc, #12] @ 28c83c <__cxa_atexit@plt+0x2811c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - biceq r9, r8, r8, asr #28 │ │ │ │ + biceq r9, r8, r0, asr #28 │ │ │ │ @ instruction: 0x01b2e850 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -656610,26 +656610,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 28ca0c <__cxa_atexit@plt+0x281398> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #116 @ 0x74 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r9, r8, r8, ror ip │ │ │ │ + biceq r9, r8, r0, ror ip │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - biceq r9, r8, r8, asr #22 │ │ │ │ - strdeq r9, [r8, #172] @ 0xac │ │ │ │ - biceq r9, r8, ip, lsl #22 │ │ │ │ - @ instruction: 0x01c89994 │ │ │ │ - biceq r9, r8, r4, ror #21 │ │ │ │ - biceq r9, r8, r8, lsl r9 │ │ │ │ - biceq r9, r8, ip, lsr #21 │ │ │ │ - biceq r9, r8, ip, asr r9 │ │ │ │ - biceq r9, r8, r0, lsr #21 │ │ │ │ - biceq r9, r8, r4, lsl #20 │ │ │ │ + biceq r9, r8, r0, asr #22 │ │ │ │ + strdeq r9, [r8, #164] @ 0xa4 │ │ │ │ + biceq r9, r8, r4, lsl #22 │ │ │ │ + biceq r9, r8, ip, lsl #19 │ │ │ │ + ldrdeq r9, [r8, #172] @ 0xac │ │ │ │ + biceq r9, r8, r0, lsl r9 │ │ │ │ + biceq r9, r8, r4, lsr #21 │ │ │ │ + biceq r9, r8, r4, asr r9 │ │ │ │ + @ instruction: 0x01c89a98 │ │ │ │ + strdeq r9, [r8, #156] @ 0x9c │ │ │ │ @ instruction: 0x01b2e664 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ @@ -656700,22 +656700,22 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r9, r8, r0, asr #19 │ │ │ │ - biceq r9, r8, r8, lsr #19 │ │ │ │ - biceq r9, r8, r4, asr #16 │ │ │ │ - biceq r9, r8, ip, ror r9 │ │ │ │ - @ instruction: 0x01c89794 │ │ │ │ + strheq r9, [r8, #152] @ 0x98 │ │ │ │ + biceq r9, r8, r0, lsr #19 │ │ │ │ + biceq r9, r8, ip, lsr r8 │ │ │ │ + biceq r9, r8, r4, ror r9 │ │ │ │ + biceq r9, r8, ip, lsl #15 │ │ │ │ @ instruction: 0x01b2d450 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - biceq r9, r8, r4, lsl r9 │ │ │ │ + biceq r9, r8, ip, lsl #18 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ @ instruction: 0x01b2e51c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -656746,17 +656746,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - biceq r9, r8, r0, lsr #13 │ │ │ │ + @ instruction: 0x01c89698 │ │ │ │ @ instruction: 0x01b2cebc │ │ │ │ - @ instruction: 0x01c89690 │ │ │ │ + biceq r9, r8, r8, lsl #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 28ccac <__cxa_atexit@plt+0x281638> │ │ │ │ @@ -656785,17 +656785,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 28ccbc <__cxa_atexit@plt+0x281648> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r9, r8, r8, lsl #12 │ │ │ │ - biceq r9, r8, r0, ror r6 │ │ │ │ - biceq r9, r8, ip, ror #11 │ │ │ │ + biceq r9, r8, r0, lsl #12 │ │ │ │ + biceq r9, r8, r8, ror #12 │ │ │ │ + biceq r9, r8, r4, ror #11 │ │ │ │ @ instruction: 0x01b2e3dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28cd3c <__cxa_atexit@plt+0x2816c8> │ │ │ │ @@ -656820,15 +656820,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 28cd50 <__cxa_atexit@plt+0x2816dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b2e388 │ │ │ │ - biceq r9, r8, r4, asr #18 │ │ │ │ + biceq r9, r8, ip, lsr r9 │ │ │ │ @ instruction: 0x01b2e35c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28ce6c <__cxa_atexit@plt+0x2817f8> │ │ │ │ @@ -656900,23 +656900,23 @@ │ │ │ │ mov fp, ip │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #96 @ 0x60 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r9, [r8, #120] @ 0x78 │ │ │ │ + strdeq r9, [r8, #112] @ 0x70 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - biceq r9, r8, ip, asr r6 │ │ │ │ - strheq r9, [r8, #68] @ 0x44 │ │ │ │ - biceq r9, r8, r4, asr #12 │ │ │ │ - biceq r9, r8, r0, lsl r6 │ │ │ │ + biceq r9, r8, r4, asr r6 │ │ │ │ + biceq r9, r8, ip, lsr #9 │ │ │ │ + biceq r9, r8, ip, lsr r6 │ │ │ │ + biceq r9, r8, r8, lsl #12 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - biceq r9, r8, r0, asr #9 │ │ │ │ - strdeq r9, [r8, #80] @ 0x50 │ │ │ │ + strheq r9, [r8, #72] @ 0x48 │ │ │ │ + biceq r9, r8, r8, ror #11 │ │ │ │ @ instruction: 0x01b2e208 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 28cf5c <__cxa_atexit@plt+0x2818e8> │ │ │ │ @@ -656964,15 +656964,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0x01b2e158 │ │ │ │ @ instruction: 0x01b2e170 │ │ │ │ - biceq r9, r8, r8, lsr #14 │ │ │ │ + biceq r9, r8, r0, lsr #14 │ │ │ │ @ instruction: 0x01b2e12c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 28d01c <__cxa_atexit@plt+0x2819a8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -657001,15 +657001,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 28d024 <__cxa_atexit@plt+0x2819b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ ldrheq lr, [r2, r8]! │ │ │ │ - biceq r9, r8, r4, ror r6 │ │ │ │ + biceq r9, r8, ip, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 28d060 <__cxa_atexit@plt+0x2819ec> │ │ │ │ @@ -657021,15 +657021,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 28d07c <__cxa_atexit@plt+0x281a08> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r9, r8, r0, lsl #7 │ │ │ │ + biceq r9, r8, r8, ror r3 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b2dafc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ @@ -657116,25 +657116,25 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #124 @ 0x7c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b2d470 │ │ │ │ - biceq r9, r8, r8, ror #6 │ │ │ │ - biceq r9, r8, ip, lsr #6 │ │ │ │ - ldrdeq r9, [r8, #24] │ │ │ │ - biceq r9, r8, r0, lsr #3 │ │ │ │ + biceq r9, r8, r0, ror #6 │ │ │ │ + biceq r9, r8, r4, lsr #6 │ │ │ │ + ldrdeq r9, [r8, #16] │ │ │ │ + @ instruction: 0x01c89198 │ │ │ │ @ instruction: 0x01b2cac0 │ │ │ │ - biceq r9, r8, ip, asr #5 │ │ │ │ + biceq r9, r8, r4, asr #5 │ │ │ │ @ instruction: 0x01b2da50 │ │ │ │ @ instruction: 0x01b2d27c │ │ │ │ - biceq r9, r8, r0, ror #6 │ │ │ │ + biceq r9, r8, r8, asr r3 │ │ │ │ @ instruction: 0x01b2d9e0 │ │ │ │ - biceq r9, r8, ip, lsl #5 │ │ │ │ + biceq r9, r8, r4, lsl #5 │ │ │ │ @ instruction: 0x01b2d9a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -657167,17 +657167,17 @@ │ │ │ │ b 28d2b0 <__cxa_atexit@plt+0x281c3c> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - biceq r9, r8, r4, lsl r0 │ │ │ │ + biceq r9, r8, ip │ │ │ │ @ instruction: 0x01b2c82c │ │ │ │ - strdeq r8, [r8, #248] @ 0xf8 │ │ │ │ + strdeq r8, [r8, #240] @ 0xf0 │ │ │ │ @ instruction: 0x01b2de7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #216 @ 0xd8 │ │ │ │ @@ -657301,26 +657301,26 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #216 @ 0xd8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01b2d1e8 │ │ │ │ - biceq r8, r8, r8, ror pc │ │ │ │ - strdeq r9, [r8, #8] │ │ │ │ + biceq r8, r8, r0, ror pc │ │ │ │ + strdeq r9, [r8] │ │ │ │ @ instruction: 0x01b2ddc4 │ │ │ │ @ instruction: 0x01b2d068 │ │ │ │ - @ instruction: 0x01c89098 │ │ │ │ - biceq r9, r8, ip, asr r0 │ │ │ │ - biceq r8, r8, ip, lsl #30 │ │ │ │ - biceq r9, r8, r8, ror r0 │ │ │ │ - biceq r8, r8, r4, ror lr │ │ │ │ + @ instruction: 0x01c89090 │ │ │ │ + biceq r9, r8, r4, asr r0 │ │ │ │ + biceq r8, r8, r4, lsl #30 │ │ │ │ + biceq r9, r8, r0, ror r0 │ │ │ │ + biceq r8, r8, ip, ror #28 │ │ │ │ @ instruction: 0x01b2c9a4 │ │ │ │ - biceq r8, r8, ip, asr #31 │ │ │ │ - biceq r8, r8, r0, lsr #31 │ │ │ │ + biceq r8, r8, r4, asr #31 │ │ │ │ + strexbeq r8, r8, [r8] │ │ │ │ @ instruction: 0x01b2dc44 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -657353,17 +657353,17 @@ │ │ │ │ b 28d598 <__cxa_atexit@plt+0x281f24> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - biceq r8, r8, ip, lsr #26 │ │ │ │ + biceq r8, r8, r4, lsr #26 │ │ │ │ @ instruction: 0x01b2c544 │ │ │ │ - biceq r8, r8, r0, lsl sp │ │ │ │ + biceq r8, r8, r8, lsl #26 │ │ │ │ @ instruction: 0x01b2db94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ @@ -657417,19 +657417,19 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - biceq r8, r8, r8, ror #25 │ │ │ │ - biceq r8, r8, ip, lsl lr │ │ │ │ - biceq r8, r8, ip, asr ip │ │ │ │ - strdeq r8, [r8, #216] @ 0xd8 │ │ │ │ + biceq r8, r8, r0, ror #25 │ │ │ │ + biceq r8, r8, r4, lsl lr │ │ │ │ + biceq r8, r8, r4, asr ip │ │ │ │ strdeq r8, [r8, #208] @ 0xd0 │ │ │ │ + biceq r8, r8, r8, ror #27 │ │ │ │ @ instruction: 0x01b2da90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -657462,17 +657462,17 @@ │ │ │ │ b 28d74c <__cxa_atexit@plt+0x2820d8> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - biceq r8, r8, r8, ror fp │ │ │ │ + biceq r8, r8, r0, ror fp │ │ │ │ @ instruction: 0x01b2c390 │ │ │ │ - biceq r8, r8, ip, asr fp │ │ │ │ + biceq r8, r8, r4, asr fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 28d7f0 <__cxa_atexit@plt+0x28217c> │ │ │ │ @@ -657506,17 +657506,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 28d800 <__cxa_atexit@plt+0x28218c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r8, #168] @ 0xa8 │ │ │ │ - strheq r8, [r8, #168] @ 0xa8 │ │ │ │ - biceq r8, r8, r8, lsr #22 │ │ │ │ + ldrdeq r8, [r8, #160] @ 0xa0 │ │ │ │ + strheq r8, [r8, #160] @ 0xa0 │ │ │ │ + biceq r8, r8, r0, lsr #22 │ │ │ │ @ instruction: 0x01b2d944 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 28d8bc <__cxa_atexit@plt+0x282248> │ │ │ │ @@ -657557,16 +657557,16 @@ │ │ │ │ ldr r7, [pc, #16] @ 28d8d4 <__cxa_atexit@plt+0x282260> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b2d8b8 │ │ │ │ - ldrdeq r8, [r8, #216] @ 0xd8 │ │ │ │ - biceq r8, r8, r0, asr #27 │ │ │ │ + ldrdeq r8, [r8, #208] @ 0xd0 │ │ │ │ + strheq r8, [r8, #216] @ 0xd8 │ │ │ │ @ instruction: 0x01b2d880 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28d91c <__cxa_atexit@plt+0x2822a8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -657581,15 +657581,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 28d938 <__cxa_atexit@plt+0x2822c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r8, r8, r8, asr #26 │ │ │ │ + biceq r8, r8, r0, asr #26 │ │ │ │ @ instruction: 0x01b2d824 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28da80 <__cxa_atexit@plt+0x28240c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -657671,24 +657671,24 @@ │ │ │ │ ldr r7, [pc, #20] @ 28daa0 <__cxa_atexit@plt+0x28242c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #136 @ 0x88 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, r8, r4, ror #23 │ │ │ │ + ldrdeq r8, [r8, #188] @ 0xbc │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - biceq r8, r8, r0, ror sl │ │ │ │ - biceq r8, r8, r0, lsl #21 │ │ │ │ - strheq r8, [r8, #132] @ 0x84 │ │ │ │ + biceq r8, r8, r8, ror #20 │ │ │ │ + biceq r8, r8, r8, ror sl │ │ │ │ + biceq r8, r8, ip, lsr #17 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - biceq r8, r8, r8, lsl r9 │ │ │ │ - biceq r8, r8, r4, lsl sl │ │ │ │ - biceq r8, r8, r0, lsl sl │ │ │ │ - ldrdeq r8, [r8, #152] @ 0x98 │ │ │ │ + biceq r8, r8, r0, lsl r9 │ │ │ │ + biceq r8, r8, ip, lsl #20 │ │ │ │ + biceq r8, r8, r8, lsl #20 │ │ │ │ + ldrdeq r8, [r8, #144] @ 0x90 │ │ │ │ @ instruction: 0x01b2cc98 │ │ │ │ @ instruction: 0x01b2d6a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -657738,15 +657738,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 28dbb0 <__cxa_atexit@plt+0x28253c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r8, r8, ip, asr #16 │ │ │ │ + biceq r8, r8, r4, asr #16 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -657781,17 +657781,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 28dc4c <__cxa_atexit@plt+0x2825d8> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r8, r8, ip, lsl #13 │ │ │ │ - biceq r8, r8, ip, ror #12 │ │ │ │ - ldrdeq r8, [r8, #108] @ 0x6c │ │ │ │ + biceq r8, r8, r4, lsl #13 │ │ │ │ + biceq r8, r8, r4, ror #12 │ │ │ │ + ldrdeq r8, [r8, #100] @ 0x64 │ │ │ │ @ instruction: 0x01b2be28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28dcb0 <__cxa_atexit@plt+0x28263c> │ │ │ │ @@ -657843,15 +657843,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r8, r8, r0, asr #18 │ │ │ │ + biceq r8, r8, r8, lsr r9 │ │ │ │ @ instruction: 0x01b2bd3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28dd90 <__cxa_atexit@plt+0x28271c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -657866,15 +657866,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #16] @ 28ddac <__cxa_atexit@plt+0x282738> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r8, [r8, #132] @ 0x84 │ │ │ │ + biceq r8, r8, ip, asr #17 │ │ │ │ @ instruction: 0x01b2bce0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28df28 <__cxa_atexit@plt+0x2828b4> │ │ │ │ @@ -657971,27 +657971,27 @@ │ │ │ │ mov r4, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #140 @ 0x8c │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, r8, ip, lsr r7 │ │ │ │ + biceq r8, r8, r4, lsr r7 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - biceq r8, r8, r8, lsr #12 │ │ │ │ - biceq r8, r8, r0, ror r4 │ │ │ │ - ldrdeq r8, [r8, #72] @ 0x48 │ │ │ │ - biceq r8, r8, r8, asr #11 │ │ │ │ - ldrdeq r8, [r8, #88] @ 0x58 │ │ │ │ + biceq r8, r8, r0, lsr #12 │ │ │ │ biceq r8, r8, r8, ror #8 │ │ │ │ - @ instruction: 0x01c88598 │ │ │ │ - biceq r8, r8, ip, asr #10 │ │ │ │ - biceq r8, r8, ip, asr #10 │ │ │ │ - biceq r8, r8, r0, ror #9 │ │ │ │ - biceq r8, r8, r8, lsl #10 │ │ │ │ + ldrdeq r8, [r8, #64] @ 0x40 │ │ │ │ + biceq r8, r8, r0, asr #11 │ │ │ │ + ldrdeq r8, [r8, #80] @ 0x50 │ │ │ │ + biceq r8, r8, r0, ror #8 │ │ │ │ + @ instruction: 0x01c88590 │ │ │ │ + biceq r8, r8, r4, asr #10 │ │ │ │ + biceq r8, r8, r4, asr #10 │ │ │ │ + ldrdeq r8, [r8, #72] @ 0x48 │ │ │ │ + biceq r8, r8, r0, lsl #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 28e00c <__cxa_atexit@plt+0x282998> │ │ │ │ @@ -658025,17 +658025,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 28e01c <__cxa_atexit@plt+0x2829a8> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r8, [r8, #44] @ 0x2c │ │ │ │ - @ instruction: 0x01c8829c │ │ │ │ - biceq r8, r8, ip, lsl #6 │ │ │ │ + strheq r8, [r8, #36] @ 0x24 │ │ │ │ + @ instruction: 0x01c88294 │ │ │ │ + biceq r8, r8, r4, lsl #6 │ │ │ │ @ instruction: 0x01b2d1b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 28e0d8 <__cxa_atexit@plt+0x282a64> │ │ │ │ @@ -658076,16 +658076,16 @@ │ │ │ │ ldr r7, [pc, #16] @ 28e0f0 <__cxa_atexit@plt+0x282a7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b2d120 │ │ │ │ - strheq r8, [r8, #92] @ 0x5c │ │ │ │ - biceq r8, r8, r4, lsr #11 │ │ │ │ + strheq r8, [r8, #84] @ 0x54 │ │ │ │ + @ instruction: 0x01c8859c │ │ │ │ @ instruction: 0x01b2d0ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28e138 <__cxa_atexit@plt+0x282ac4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -658100,15 +658100,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 28e154 <__cxa_atexit@plt+0x282ae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r8, r8, ip, lsr #10 │ │ │ │ + biceq r8, r8, r4, lsr #10 │ │ │ │ @ instruction: 0x01b2d090 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28e300 <__cxa_atexit@plt+0x282c8c> │ │ │ │ @@ -658217,26 +658217,26 @@ │ │ │ │ mov fp, ip │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #180 @ 0xb4 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, r8, r4, ror #6 │ │ │ │ + biceq r8, r8, ip, asr r3 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0x01b2cf94 │ │ │ │ - biceq r8, r8, r8, asr r2 │ │ │ │ - biceq r8, r8, r0, lsr #4 │ │ │ │ - biceq r8, r8, ip, ror r0 │ │ │ │ - ldrdeq r8, [r8, #8] │ │ │ │ - biceq r8, r8, r4, asr #3 │ │ │ │ - biceq r8, r8, r4, ror #3 │ │ │ │ - strheq r8, [r8, #24] │ │ │ │ - biceq r8, r8, r0, asr #3 │ │ │ │ + biceq r8, r8, r0, asr r2 │ │ │ │ + biceq r8, r8, r8, lsl r2 │ │ │ │ + biceq r8, r8, r4, ror r0 │ │ │ │ + ldrdeq r8, [r8] │ │ │ │ + strheq r8, [r8, #28] │ │ │ │ + ldrdeq r8, [r8, #28] │ │ │ │ + strheq r8, [r8, #16] │ │ │ │ strheq r8, [r8, #24] │ │ │ │ + strheq r8, [r8, #16] │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ @ instruction: 0x01b2ce98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -658286,15 +658286,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 28e440 <__cxa_atexit@plt+0x282dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strheq r7, [r8, #252] @ 0xfc │ │ │ │ + strheq r7, [r8, #244] @ 0xf4 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b2ce38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r5 │ │ │ │ @@ -658407,26 +658407,26 @@ │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ mov r3, #184 @ 0xb8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - biceq r7, r8, r4, lsr #31 │ │ │ │ + strexbeq r7, ip, [r8] │ │ │ │ @ instruction: 0x01b2cc70 │ │ │ │ - strexbeq r7, r0, [r8] │ │ │ │ - biceq r7, r8, r8, asr #30 │ │ │ │ - biceq r7, r8, r8, lsl pc │ │ │ │ - biceq r7, r8, r8, ror #29 │ │ │ │ - biceq r7, r8, ip, lsr #26 │ │ │ │ - @ instruction: 0x01c87d94 │ │ │ │ + biceq r7, r8, r8, lsl #31 │ │ │ │ + biceq r7, r8, r0, asr #30 │ │ │ │ + biceq r7, r8, r0, lsl pc │ │ │ │ + biceq r7, r8, r0, ror #29 │ │ │ │ + biceq r7, r8, r4, lsr #26 │ │ │ │ + biceq r7, r8, ip, lsl #27 │ │ │ │ @ instruction: 0x01b2ccec │ │ │ │ - biceq r7, r8, r4, asr #26 │ │ │ │ - strheq r7, [r8, #236] @ 0xec │ │ │ │ - biceq r7, r8, r4, ror #28 │ │ │ │ + biceq r7, r8, ip, lsr sp │ │ │ │ + strheq r7, [r8, #228] @ 0xe4 │ │ │ │ + biceq r7, r8, ip, asr lr │ │ │ │ @ instruction: 0x01b2bf54 │ │ │ │ @ instruction: 0x01b2cc3c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -658460,17 +658460,17 @@ │ │ │ │ b 28e6e4 <__cxa_atexit@plt+0x283070> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - biceq r7, r8, r0, ror #23 │ │ │ │ + ldrdeq r7, [r8, #184] @ 0xb8 │ │ │ │ @ instruction: 0x01b2b3f8 │ │ │ │ - biceq r7, r8, r4, asr #23 │ │ │ │ + strheq r7, [r8, #188] @ 0xbc │ │ │ │ @ instruction: 0x01b2cb8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ @@ -658524,19 +658524,19 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x01c87b9c │ │ │ │ - ldrdeq r7, [r8, #192] @ 0xc0 │ │ │ │ - biceq r7, r8, r0, lsl fp │ │ │ │ - biceq r7, r8, ip, lsr #25 │ │ │ │ + @ instruction: 0x01c87b94 │ │ │ │ + biceq r7, r8, r8, asr #25 │ │ │ │ + biceq r7, r8, r8, lsl #22 │ │ │ │ biceq r7, r8, r4, lsr #25 │ │ │ │ + @ instruction: 0x01c87c9c │ │ │ │ @ instruction: 0x01b2ca88 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -658569,17 +658569,17 @@ │ │ │ │ b 28e898 <__cxa_atexit@plt+0x283224> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - biceq r7, r8, ip, lsr #20 │ │ │ │ + biceq r7, r8, r4, lsr #20 │ │ │ │ @ instruction: 0x01b2b244 │ │ │ │ - biceq r7, r8, r0, lsl sl │ │ │ │ + biceq r7, r8, r8, lsl #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 28e93c <__cxa_atexit@plt+0x2832c8> │ │ │ │ @@ -658613,17 +658613,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 28e94c <__cxa_atexit@plt+0x2832d8> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r7, r8, ip, lsl #19 │ │ │ │ - biceq r7, r8, ip, ror #18 │ │ │ │ - ldrdeq r7, [r8, #156] @ 0x9c │ │ │ │ + biceq r7, r8, r4, lsl #19 │ │ │ │ + biceq r7, r8, r4, ror #18 │ │ │ │ + ldrdeq r7, [r8, #148] @ 0x94 │ │ │ │ @ instruction: 0x01b2c938 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 28ea08 <__cxa_atexit@plt+0x283394> │ │ │ │ @@ -658664,16 +658664,16 @@ │ │ │ │ ldr r7, [pc, #16] @ 28ea20 <__cxa_atexit@plt+0x2833ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b2c8ac │ │ │ │ - biceq r7, r8, ip, lsl #25 │ │ │ │ - biceq r7, r8, r4, ror ip │ │ │ │ + biceq r7, r8, r4, lsl #25 │ │ │ │ + biceq r7, r8, ip, ror #24 │ │ │ │ @ instruction: 0x01b2c874 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28ea68 <__cxa_atexit@plt+0x2833f4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -658688,15 +658688,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 28ea84 <__cxa_atexit@plt+0x283410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq r7, [r8, #188] @ 0xbc │ │ │ │ + strdeq r7, [r8, #180] @ 0xb4 │ │ │ │ @ instruction: 0x01b2c818 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28ebcc <__cxa_atexit@plt+0x283558> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -658778,24 +658778,24 @@ │ │ │ │ ldr r7, [pc, #20] @ 28ebec <__cxa_atexit@plt+0x283578> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #136 @ 0x88 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01c87a98 │ │ │ │ + @ instruction: 0x01c87a90 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - biceq r7, r8, r4, lsr #18 │ │ │ │ - biceq r7, r8, r4, lsr r9 │ │ │ │ - biceq r7, r8, r8, ror #14 │ │ │ │ + biceq r7, r8, ip, lsl r9 │ │ │ │ + biceq r7, r8, ip, lsr #18 │ │ │ │ + biceq r7, r8, r0, ror #14 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - biceq r7, r8, ip, asr #15 │ │ │ │ - biceq r7, r8, r8, asr #17 │ │ │ │ - biceq r7, r8, r4, asr #17 │ │ │ │ - biceq r7, r8, ip, lsl #17 │ │ │ │ + biceq r7, r8, r4, asr #15 │ │ │ │ + biceq r7, r8, r0, asr #17 │ │ │ │ + strheq r7, [r8, #140] @ 0x8c │ │ │ │ + biceq r7, r8, r4, lsl #17 │ │ │ │ @ instruction: 0x01b2bb4c │ │ │ │ @ instruction: 0x01b2c698 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -658845,15 +658845,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 28ecfc <__cxa_atexit@plt+0x283688> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r7, r8, r0, lsl #14 │ │ │ │ + strdeq r7, [r8, #104] @ 0x68 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b2c638 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r5 │ │ │ │ @@ -658995,27 +658995,27 @@ │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #240 @ 0xf0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r8, #100] @ 0x64 │ │ │ │ + biceq r7, r8, ip, asr #13 │ │ │ │ @ instruction: 0x01b2c580 │ │ │ │ @ instruction: 0x01b2c384 │ │ │ │ - biceq r7, r8, r0, lsr #13 │ │ │ │ - biceq r7, r8, r0, asr r6 │ │ │ │ - biceq r7, r8, r0, lsr #12 │ │ │ │ - strdeq r7, [r8, #80] @ 0x50 │ │ │ │ - ldrdeq r7, [r8, #80] @ 0x50 │ │ │ │ - biceq r7, r8, r8, lsl r4 │ │ │ │ - biceq r7, r8, r0, lsl #9 │ │ │ │ + @ instruction: 0x01c87698 │ │ │ │ + biceq r7, r8, r8, asr #12 │ │ │ │ + biceq r7, r8, r8, lsl r6 │ │ │ │ + biceq r7, r8, r8, ror #11 │ │ │ │ + biceq r7, r8, r8, asr #11 │ │ │ │ + biceq r7, r8, r0, lsl r4 │ │ │ │ + biceq r7, r8, r8, ror r4 │ │ │ │ @ instruction: 0x01b2c3cc │ │ │ │ - biceq r7, r8, r8, lsr #8 │ │ │ │ - @ instruction: 0x01c8759c │ │ │ │ + biceq r7, r8, r0, lsr #8 │ │ │ │ + @ instruction: 0x01c87594 │ │ │ │ @ instruction: 0x01b2b638 │ │ │ │ @ instruction: 0x01b2c3c8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -659049,16 +659049,16 @@ │ │ │ │ b 28f018 <__cxa_atexit@plt+0x2839a4> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - biceq r7, r8, ip, lsr #5 │ │ │ │ - @ instruction: 0x01c87298 │ │ │ │ + biceq r7, r8, r4, lsr #5 │ │ │ │ + @ instruction: 0x01c87290 │ │ │ │ @ instruction: 0x01b2aaa4 │ │ │ │ @ instruction: 0x01b2c318 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -659115,19 +659115,19 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - strheq r7, [r8, #52] @ 0x34 │ │ │ │ - biceq r7, r8, r4, asr r2 │ │ │ │ - biceq r7, r8, ip, asr #3 │ │ │ │ - biceq r7, r8, r8, ror r3 │ │ │ │ - biceq r7, r8, r4, asr #6 │ │ │ │ + biceq r7, r8, ip, lsr #7 │ │ │ │ + biceq r7, r8, ip, asr #4 │ │ │ │ + biceq r7, r8, r4, asr #3 │ │ │ │ + biceq r7, r8, r0, ror r3 │ │ │ │ + biceq r7, r8, ip, lsr r3 │ │ │ │ @ instruction: 0x01b2c20c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -659160,17 +659160,17 @@ │ │ │ │ b 28f1d4 <__cxa_atexit@plt+0x283b60> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - strdeq r7, [r8] │ │ │ │ + biceq r7, r8, r8, ror #1 │ │ │ │ @ instruction: 0x01b2a908 │ │ │ │ - ldrdeq r7, [r8, #4] │ │ │ │ + biceq r7, r8, ip, asr #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 28f294 <__cxa_atexit@plt+0x283c20> │ │ │ │ @@ -659211,17 +659211,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 28f2a4 <__cxa_atexit@plt+0x283c30> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r7, r8, r0, asr r0 │ │ │ │ - biceq r7, r8, r4, lsr #1 │ │ │ │ - biceq r7, r8, r0, lsr #32 │ │ │ │ + biceq r7, r8, r8, asr #32 │ │ │ │ + @ instruction: 0x01c8709c │ │ │ │ + biceq r7, r8, r8, lsl r0 │ │ │ │ @ instruction: 0x01b2c0a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 28f31c <__cxa_atexit@plt+0x283ca8> │ │ │ │ @@ -659244,15 +659244,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 28f330 <__cxa_atexit@plt+0x283cbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b2c058 │ │ │ │ - biceq r7, r8, r0, ror #6 │ │ │ │ + biceq r7, r8, r8, asr r3 │ │ │ │ @ instruction: 0x01b2c028 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28f3a0 <__cxa_atexit@plt+0x283d2c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -659282,15 +659282,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r7, r8, r4, asr #5 │ │ │ │ + strheq r7, [r8, #44] @ 0x2c │ │ │ │ @ instruction: 0x01b2bf90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28f40c <__cxa_atexit@plt+0x283d98> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -659305,15 +659305,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #16] @ 28f428 <__cxa_atexit@plt+0x283db4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r7, r8, r8, asr r2 │ │ │ │ + biceq r7, r8, r0, asr r2 │ │ │ │ @ instruction: 0x01b2bf34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28f5a4 <__cxa_atexit@plt+0x283f30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -659408,24 +659408,24 @@ │ │ │ │ ldr r7, [pc, #20] @ 28f5c4 <__cxa_atexit@plt+0x283f50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #176 @ 0xb0 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, r8, r0, asr #1 │ │ │ │ + strheq r7, [r8, #8] │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - biceq r6, r8, r0, lsl #31 │ │ │ │ + biceq r6, r8, r8, ror pc │ │ │ │ @ instruction: 0x01b2b240 │ │ │ │ - biceq r6, r8, r4, ror pc │ │ │ │ - biceq r6, r8, ip, lsr #27 │ │ │ │ - biceq r6, r8, r0, lsl lr │ │ │ │ - strdeq r6, [r8, #232] @ 0xe8 │ │ │ │ - biceq r6, r8, ip, asr #29 │ │ │ │ - biceq r6, r8, r0, ror #29 │ │ │ │ + biceq r6, r8, ip, ror #30 │ │ │ │ + biceq r6, r8, r4, lsr #27 │ │ │ │ + biceq r6, r8, r8, lsl #28 │ │ │ │ + strdeq r6, [r8, #224] @ 0xe0 │ │ │ │ + biceq r6, r8, r4, asr #29 │ │ │ │ + ldrdeq r6, [r8, #232] @ 0xe8 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0x01b2bd80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -659472,15 +659472,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0x01b2bcd8 │ │ │ │ @ instruction: 0x01b2bcf0 │ │ │ │ - strdeq r6, [r8, #244] @ 0xf4 │ │ │ │ + biceq r6, r8, ip, ror #31 │ │ │ │ @ instruction: 0x01b2bcac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #100] @ 28f744 <__cxa_atexit@plt+0x2840d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -659507,15 +659507,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 28f74c <__cxa_atexit@plt+0x2840d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0x01b2bc40 │ │ │ │ - biceq r6, r8, r8, asr #30 │ │ │ │ + biceq r6, r8, r0, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 28f788 <__cxa_atexit@plt+0x284114> │ │ │ │ @@ -659527,15 +659527,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 28f7a4 <__cxa_atexit@plt+0x284130> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r6, r8, r8, asr ip │ │ │ │ + biceq r6, r8, r0, asr ip │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b2bc50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ @@ -659652,25 +659652,25 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r5, #184 @ 0xb8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - biceq r6, r8, r8, lsr #21 │ │ │ │ - biceq r6, r8, r8, lsr #24 │ │ │ │ + biceq r6, r8, r0, lsr #21 │ │ │ │ + biceq r6, r8, r0, lsr #24 │ │ │ │ @ instruction: 0x01b2bba4 │ │ │ │ - ldrdeq r6, [r8, #184] @ 0xb8 │ │ │ │ - biceq r6, r8, r8, lsl #23 │ │ │ │ + ldrdeq r6, [r8, #176] @ 0xb0 │ │ │ │ biceq r6, r8, r0, lsl #23 │ │ │ │ - biceq r6, r8, r8, asr #19 │ │ │ │ - biceq r6, r8, ip, lsr #20 │ │ │ │ - biceq r6, r8, ip, asr #22 │ │ │ │ + biceq r6, r8, r8, ror fp │ │ │ │ + biceq r6, r8, r0, asr #19 │ │ │ │ + biceq r6, r8, r4, lsr #20 │ │ │ │ + biceq r6, r8, r4, asr #22 │ │ │ │ @ instruction: 0x01b2add0 │ │ │ │ - biceq r6, r8, r4, ror #22 │ │ │ │ + biceq r6, r8, ip, asr fp │ │ │ │ @ instruction: 0x01b2ac0c │ │ │ │ @ instruction: 0x01b2aad0 │ │ │ │ @ instruction: 0x01b2ba44 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -659705,17 +659705,17 @@ │ │ │ │ b 28fa58 <__cxa_atexit@plt+0x2843e4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - biceq r6, r8, ip, ror #16 │ │ │ │ + biceq r6, r8, r4, ror #16 │ │ │ │ @ instruction: 0x01b2a084 │ │ │ │ - biceq r6, r8, r0, asr r8 │ │ │ │ + biceq r6, r8, r8, asr #16 │ │ │ │ @ instruction: 0x01b2b994 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ @@ -659776,19 +659776,19 @@ │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - biceq r6, r8, r4, lsr #16 │ │ │ │ - biceq r6, r8, r8, asr r9 │ │ │ │ - @ instruction: 0x01c86794 │ │ │ │ - biceq r6, r8, ip, lsr #18 │ │ │ │ + biceq r6, r8, ip, lsl r8 │ │ │ │ + biceq r6, r8, r0, asr r9 │ │ │ │ + biceq r6, r8, ip, lsl #15 │ │ │ │ biceq r6, r8, r4, lsr #18 │ │ │ │ + biceq r6, r8, ip, lsl r9 │ │ │ │ @ instruction: 0x01b2b874 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -659821,17 +659821,17 @@ │ │ │ │ b 28fc28 <__cxa_atexit@plt+0x2845b4> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - @ instruction: 0x01c8669c │ │ │ │ + @ instruction: 0x01c86694 │ │ │ │ @ instruction: 0x01b29eb4 │ │ │ │ - biceq r6, r8, r0, lsl #13 │ │ │ │ + biceq r6, r8, r8, ror r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 28fccc <__cxa_atexit@plt+0x284658> │ │ │ │ @@ -659865,17 +659865,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 28fcdc <__cxa_atexit@plt+0x284668> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [r8, #92] @ 0x5c │ │ │ │ - ldrdeq r6, [r8, #92] @ 0x5c │ │ │ │ - biceq r6, r8, ip, asr #12 │ │ │ │ + strdeq r6, [r8, #84] @ 0x54 │ │ │ │ + ldrdeq r6, [r8, #84] @ 0x54 │ │ │ │ + biceq r6, r8, r4, asr #12 │ │ │ │ @ instruction: 0x01b2b724 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 28fd98 <__cxa_atexit@plt+0x284724> │ │ │ │ @@ -659916,16 +659916,16 @@ │ │ │ │ ldr r7, [pc, #16] @ 28fdb0 <__cxa_atexit@plt+0x28473c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b2b698 │ │ │ │ - strdeq r6, [r8, #140] @ 0x8c │ │ │ │ - biceq r6, r8, r4, ror #17 │ │ │ │ + strdeq r6, [r8, #132] @ 0x84 │ │ │ │ + ldrdeq r6, [r8, #140] @ 0x8c │ │ │ │ @ instruction: 0x01b2b660 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28fdf8 <__cxa_atexit@plt+0x284784> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -659940,15 +659940,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 28fe14 <__cxa_atexit@plt+0x2847a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r6, r8, ip, ror #16 │ │ │ │ + biceq r6, r8, r4, ror #16 │ │ │ │ @ instruction: 0x01b2b604 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28ff90 <__cxa_atexit@plt+0x28491c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -660043,26 +660043,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 28ffb0 <__cxa_atexit@plt+0x28493c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #152 @ 0x98 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r6, [r8, #100] @ 0x64 │ │ │ │ + biceq r6, r8, ip, asr #13 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0x01b2a5a4 │ │ │ │ - biceq r6, r8, ip, lsl #11 │ │ │ │ - @ instruction: 0x01c8659c │ │ │ │ - ldrdeq r6, [r8, #48] @ 0x30 │ │ │ │ + biceq r6, r8, r4, lsl #11 │ │ │ │ + @ instruction: 0x01c86594 │ │ │ │ + biceq r6, r8, r8, asr #7 │ │ │ │ @ instruction: 0x01b2a81c │ │ │ │ - biceq r6, r8, r4, lsr r4 │ │ │ │ - biceq r6, r8, r4, ror r5 │ │ │ │ - biceq r6, r8, r4, lsl r5 │ │ │ │ - biceq r6, r8, r0, lsl r5 │ │ │ │ - ldrdeq r6, [r8, #72] @ 0x48 │ │ │ │ + biceq r6, r8, ip, lsr #8 │ │ │ │ + biceq r6, r8, ip, ror #10 │ │ │ │ + biceq r6, r8, ip, lsl #10 │ │ │ │ + biceq r6, r8, r8, lsl #10 │ │ │ │ + ldrdeq r6, [r8, #64] @ 0x40 │ │ │ │ @ instruction: 0x01b2a798 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0x01b2b444 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -660113,15 +660113,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2900cc <__cxa_atexit@plt+0x284a58> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r6, r8, r0, lsr r3 │ │ │ │ + biceq r6, r8, r8, lsr #6 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b2b328 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ @@ -660240,24 +660240,24 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r5, #196 @ 0xc4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - biceq r6, r8, r0, lsl #3 │ │ │ │ - biceq r6, r8, r0, lsl #6 │ │ │ │ + biceq r6, r8, r8, ror r1 │ │ │ │ + strdeq r6, [r8, #40] @ 0x28 │ │ │ │ @ instruction: 0x01b2b27c │ │ │ │ - strheq r6, [r8, #32] │ │ │ │ - biceq r6, r8, r0, asr r2 │ │ │ │ - biceq r6, r8, r0, lsr #1 │ │ │ │ - biceq r6, r8, r0, lsl #2 │ │ │ │ - biceq r6, r8, ip, lsl r2 │ │ │ │ + biceq r6, r8, r8, lsr #5 │ │ │ │ + biceq r6, r8, r8, asr #4 │ │ │ │ + @ instruction: 0x01c86098 │ │ │ │ + strdeq r6, [r8, #8] │ │ │ │ + biceq r6, r8, r4, lsl r2 │ │ │ │ @ instruction: 0x01b2a4a0 │ │ │ │ - biceq r6, r8, r4, lsr r2 │ │ │ │ + biceq r6, r8, ip, lsr #4 │ │ │ │ @ instruction: 0x01b2a2dc │ │ │ │ @ instruction: 0x01b2a1a0 │ │ │ │ @ instruction: 0x01b2b118 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -660292,17 +660292,17 @@ │ │ │ │ b 290384 <__cxa_atexit@plt+0x284d10> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - biceq r5, r8, r0, asr #30 │ │ │ │ + biceq r5, r8, r8, lsr pc │ │ │ │ @ instruction: 0x01b29758 │ │ │ │ - biceq r5, r8, r4, lsr #30 │ │ │ │ + biceq r5, r8, ip, lsl pc │ │ │ │ @ instruction: 0x01b2b068 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ @@ -660363,19 +660363,19 @@ │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - strdeq r5, [r8, #232] @ 0xe8 │ │ │ │ - biceq r6, r8, ip, lsr #32 │ │ │ │ - biceq r5, r8, r8, ror #28 │ │ │ │ - biceq r6, r8, r0 │ │ │ │ + strdeq r5, [r8, #224] @ 0xe0 │ │ │ │ + biceq r6, r8, r4, lsr #32 │ │ │ │ + biceq r5, r8, r0, ror #28 │ │ │ │ strdeq r5, [r8, #248] @ 0xf8 │ │ │ │ + strdeq r5, [r8, #240] @ 0xf0 │ │ │ │ @ instruction: 0x01b2af48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -660408,17 +660408,17 @@ │ │ │ │ b 290554 <__cxa_atexit@plt+0x284ee0> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - biceq r5, r8, r0, ror sp │ │ │ │ + biceq r5, r8, r8, ror #26 │ │ │ │ @ instruction: 0x01b29588 │ │ │ │ - biceq r5, r8, r4, asr sp │ │ │ │ + biceq r5, r8, ip, asr #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2905f8 <__cxa_atexit@plt+0x284f84> │ │ │ │ @@ -660452,17 +660452,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 290608 <__cxa_atexit@plt+0x284f94> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r8, #192] @ 0xc0 │ │ │ │ - strheq r5, [r8, #192] @ 0xc0 │ │ │ │ - biceq r5, r8, r0, lsr #26 │ │ │ │ + biceq r5, r8, r8, asr #25 │ │ │ │ + biceq r5, r8, r8, lsr #25 │ │ │ │ + biceq r5, r8, r8, lsl sp │ │ │ │ @ instruction: 0x01b2ae94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2906c4 <__cxa_atexit@plt+0x285050> │ │ │ │ @@ -660503,16 +660503,16 @@ │ │ │ │ ldr r7, [pc, #16] @ 2906dc <__cxa_atexit@plt+0x285068> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b2ae0c │ │ │ │ - ldrdeq r5, [r8, #240] @ 0xf0 │ │ │ │ - strheq r5, [r8, #248] @ 0xf8 │ │ │ │ + biceq r5, r8, r8, asr #31 │ │ │ │ + strheq r5, [r8, #240] @ 0xf0 │ │ │ │ @ instruction: 0x01b2add0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 290724 <__cxa_atexit@plt+0x2850b0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -660527,15 +660527,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 290740 <__cxa_atexit@plt+0x2850cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r5, r8, r0, asr #30 │ │ │ │ + biceq r5, r8, r8, lsr pc │ │ │ │ @ instruction: 0x01b2ad74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2908cc <__cxa_atexit@plt+0x285258> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -660634,27 +660634,27 @@ │ │ │ │ ldr r7, [pc, #20] @ 2908ec <__cxa_atexit@plt+0x285278> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #164 @ 0xa4 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01c85d98 │ │ │ │ + @ instruction: 0x01c85d90 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - biceq r5, r8, r4, ror #24 │ │ │ │ - biceq r5, r8, r4, ror ip │ │ │ │ - biceq r5, r8, r8, lsr #21 │ │ │ │ + biceq r5, r8, ip, asr ip │ │ │ │ + biceq r5, r8, ip, ror #24 │ │ │ │ + biceq r5, r8, r0, lsr #21 │ │ │ │ @ instruction: 0x01b29c18 │ │ │ │ - biceq r5, r8, ip, lsl #22 │ │ │ │ + biceq r5, r8, r4, lsl #22 │ │ │ │ @ instruction: 0x01b29ebc │ │ │ │ - biceq r5, r8, r8, asr #24 │ │ │ │ - biceq r5, r8, r8, ror #23 │ │ │ │ - biceq r5, r8, r8, ror #23 │ │ │ │ + biceq r5, r8, r0, asr #24 │ │ │ │ + biceq r5, r8, r0, ror #23 │ │ │ │ + biceq r5, r8, r0, ror #23 │ │ │ │ @ instruction: 0x01b2ac58 │ │ │ │ - @ instruction: 0x01c85b98 │ │ │ │ + @ instruction: 0x01c85b90 │ │ │ │ @ instruction: 0x01b29e5c │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0x01b2aba4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -660705,15 +660705,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 290a0c <__cxa_atexit@plt+0x285398> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strdeq r5, [r8, #144] @ 0x90 │ │ │ │ + biceq r5, r8, r8, ror #19 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -660743,17 +660743,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 290a94 <__cxa_atexit@plt+0x285420> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r5, r8, r0, lsr r8 │ │ │ │ - @ instruction: 0x01c85898 │ │ │ │ - biceq r5, r8, r4, lsl r8 │ │ │ │ + biceq r5, r8, r8, lsr #16 │ │ │ │ + @ instruction: 0x01c85890 │ │ │ │ + biceq r5, r8, ip, lsl #16 │ │ │ │ @ instruction: 0x01b2aaa8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 290b14 <__cxa_atexit@plt+0x2854a0> │ │ │ │ @@ -660778,15 +660778,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 290b28 <__cxa_atexit@plt+0x2854b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b2aa54 │ │ │ │ - biceq r5, r8, ip, ror #22 │ │ │ │ + biceq r5, r8, r4, ror #22 │ │ │ │ @ instruction: 0x01b2aa28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 290c70 <__cxa_atexit@plt+0x2855fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -660867,26 +660867,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 290c90 <__cxa_atexit@plt+0x28561c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #120 @ 0x78 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r5, [r8, #148] @ 0x94 │ │ │ │ + biceq r5, r8, ip, ror #19 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - biceq r5, r8, r8, lsl #17 │ │ │ │ - biceq r5, r8, r4, ror #13 │ │ │ │ - biceq r5, r8, r4, ror r8 │ │ │ │ - biceq r5, r8, ip, lsr r7 │ │ │ │ - biceq r5, r8, r4, lsl #17 │ │ │ │ - biceq r5, r8, r8, asr r8 │ │ │ │ - biceq r5, r8, ip, lsr #16 │ │ │ │ - biceq r5, r8, r8, ror #16 │ │ │ │ + biceq r5, r8, r0, lsl #17 │ │ │ │ + ldrdeq r5, [r8, #108] @ 0x6c │ │ │ │ + biceq r5, r8, ip, ror #16 │ │ │ │ + biceq r5, r8, r4, lsr r7 │ │ │ │ + biceq r5, r8, ip, ror r8 │ │ │ │ + biceq r5, r8, r0, asr r8 │ │ │ │ + biceq r5, r8, r4, lsr #16 │ │ │ │ + biceq r5, r8, r0, ror #16 │ │ │ │ @ instruction: 0x01b2a93c │ │ │ │ - biceq r5, r8, r0, asr #15 │ │ │ │ + strheq r5, [r8, #120] @ 0x78 │ │ │ │ @ instruction: 0x01b2a8a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 290d64 <__cxa_atexit@plt+0x2856f0> │ │ │ │ @@ -660934,15 +660934,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0x01b2a7f4 │ │ │ │ @ instruction: 0x01b2a80c │ │ │ │ - biceq r5, r8, r0, lsr #18 │ │ │ │ + biceq r5, r8, r8, lsl r9 │ │ │ │ @ instruction: 0x01b2a7c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 290e24 <__cxa_atexit@plt+0x2857b0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -660971,15 +660971,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 290e2c <__cxa_atexit@plt+0x2857b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0x01b2a754 │ │ │ │ - biceq r5, r8, ip, ror #16 │ │ │ │ + biceq r5, r8, r4, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 290e68 <__cxa_atexit@plt+0x2857f4> │ │ │ │ @@ -660991,15 +660991,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 290e84 <__cxa_atexit@plt+0x285810> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r5, r8, r8, ror r5 │ │ │ │ + biceq r5, r8, r0, ror r5 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -661029,17 +661029,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 290f0c <__cxa_atexit@plt+0x285898> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r5, [r8, #56] @ 0x38 │ │ │ │ - biceq r5, r8, r0, lsr #8 │ │ │ │ - @ instruction: 0x01c8539c │ │ │ │ + strheq r5, [r8, #48] @ 0x30 │ │ │ │ + biceq r5, r8, r8, lsl r4 │ │ │ │ + @ instruction: 0x01c85394 │ │ │ │ @ instruction: 0x01b2a6b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 290f8c <__cxa_atexit@plt+0x285918> │ │ │ │ @@ -661064,15 +661064,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 290fa0 <__cxa_atexit@plt+0x28592c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b2a660 │ │ │ │ - strdeq r5, [r8, #100] @ 0x64 │ │ │ │ + biceq r5, r8, ip, ror #13 │ │ │ │ @ instruction: 0x01b2a634 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2910e8 <__cxa_atexit@plt+0x285a74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -661153,26 +661153,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 291108 <__cxa_atexit@plt+0x285a94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #120 @ 0x78 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r5, r8, ip, ror r5 │ │ │ │ + biceq r5, r8, r4, ror r5 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - biceq r5, r8, r0, lsl r4 │ │ │ │ - biceq r5, r8, ip, ror #4 │ │ │ │ - strdeq r5, [r8, #60] @ 0x3c │ │ │ │ - biceq r5, r8, r4, asr #5 │ │ │ │ - biceq r5, r8, ip, lsl #8 │ │ │ │ - biceq r5, r8, r0, ror #7 │ │ │ │ - strheq r5, [r8, #52] @ 0x34 │ │ │ │ - strdeq r5, [r8, #48] @ 0x30 │ │ │ │ + biceq r5, r8, r8, lsl #8 │ │ │ │ + biceq r5, r8, r4, ror #4 │ │ │ │ + strdeq r5, [r8, #52] @ 0x34 │ │ │ │ + strheq r5, [r8, #44] @ 0x2c │ │ │ │ + biceq r5, r8, r4, lsl #8 │ │ │ │ + ldrdeq r5, [r8, #56] @ 0x38 │ │ │ │ + biceq r5, r8, ip, lsr #7 │ │ │ │ + biceq r5, r8, r8, ror #7 │ │ │ │ ldrheq sl, [r2, r8]! │ │ │ │ - biceq r5, r8, r8, asr #6 │ │ │ │ + biceq r5, r8, r0, asr #6 │ │ │ │ @ instruction: 0x01b2a4b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2911dc <__cxa_atexit@plt+0x285b68> │ │ │ │ @@ -661220,15 +661220,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0x01b2a400 │ │ │ │ @ instruction: 0x01b2a418 │ │ │ │ - biceq r5, r8, r8, lsr #9 │ │ │ │ + biceq r5, r8, r0, lsr #9 │ │ │ │ @ instruction: 0x01b2a3d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 29129c <__cxa_atexit@plt+0x285c28> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -661257,15 +661257,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 2912a4 <__cxa_atexit@plt+0x285c30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0x01b2a360 │ │ │ │ - strdeq r5, [r8, #52] @ 0x34 │ │ │ │ + biceq r5, r8, ip, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2912e0 <__cxa_atexit@plt+0x285c6c> │ │ │ │ @@ -661277,15 +661277,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2912fc <__cxa_atexit@plt+0x285c88> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r5, r8, r0, lsl #2 │ │ │ │ + strdeq r5, [r8, #8] │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 29135c <__cxa_atexit@plt+0x285ce8> │ │ │ │ @@ -661309,17 +661309,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, r8, r4, asr #30 │ │ │ │ biceq r4, r8, ip, lsr pc │ │ │ │ - biceq r4, r8, r8, lsr #31 │ │ │ │ + biceq r4, r8, r4, lsr pc │ │ │ │ + biceq r4, r8, r0, lsr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2913c4 <__cxa_atexit@plt+0x285d50> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -661333,15 +661333,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #8] @ 2913d4 <__cxa_atexit@plt+0x285d60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b2a2c0 │ │ │ │ - strheq r5, [r8, #32] │ │ │ │ + biceq r5, r8, r8, lsr #5 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #196 @ 0xc4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -661474,31 +661474,31 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r3, [lr] │ │ │ │ mov r5, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x01b28b80 │ │ │ │ @ instruction: 0x01b2910c │ │ │ │ - ldrdeq r4, [r8, #244] @ 0xf4 │ │ │ │ - biceq r4, r8, ip, ror #31 │ │ │ │ - biceq r4, r8, r0, ror #31 │ │ │ │ + biceq r4, r8, ip, asr #31 │ │ │ │ + biceq r4, r8, r4, ror #31 │ │ │ │ + ldrdeq r4, [r8, #248] @ 0xf8 │ │ │ │ @ instruction: 0x01b29de8 │ │ │ │ - biceq r4, r8, ip, lsl #31 │ │ │ │ + biceq r4, r8, r4, lsl #31 │ │ │ │ @ instruction: 0x01b2a09c │ │ │ │ - strheq r4, [r8, #220] @ 0xdc │ │ │ │ - biceq r4, r8, ip, lsl lr │ │ │ │ + strheq r4, [r8, #212] @ 0xd4 │ │ │ │ + biceq r4, r8, r4, lsl lr │ │ │ │ @ instruction: 0x01b2900c │ │ │ │ - biceq r4, r8, ip, lsl pc │ │ │ │ + biceq r4, r8, r4, lsl pc │ │ │ │ @ instruction: 0x01b291c8 │ │ │ │ - biceq r4, r8, r4, asr #30 │ │ │ │ + biceq r4, r8, ip, lsr pc │ │ │ │ @ instruction: 0x01b28a24 │ │ │ │ @ instruction: 0x01b29048 │ │ │ │ - biceq r4, r8, r0, asr #29 │ │ │ │ - biceq r4, r8, ip, asr lr │ │ │ │ - biceq r4, r8, ip, ror #28 │ │ │ │ + strheq r4, [r8, #232] @ 0xe8 │ │ │ │ + biceq r4, r8, r4, asr lr │ │ │ │ + biceq r4, r8, r4, ror #28 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0x01b2a00c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 2913dc <__cxa_atexit@plt+0x285d68> │ │ │ │ @@ -661542,15 +661542,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x01b29f88 │ │ │ │ @ instruction: 0x01b29fac │ │ │ │ - biceq r4, r8, ip, lsl #31 │ │ │ │ + biceq r4, r8, r4, lsl #31 │ │ │ │ @ instruction: 0x01b29f64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #72] @ 291780 <__cxa_atexit@plt+0x28610c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -661569,15 +661569,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 291784 <__cxa_atexit@plt+0x286110> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b29f14 │ │ │ │ - biceq r4, r8, r4, lsl #30 │ │ │ │ + strdeq r4, [r8, #236] @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2917c0 <__cxa_atexit@plt+0x28614c> │ │ │ │ @@ -661589,15 +661589,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2917dc <__cxa_atexit@plt+0x286168> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r4, r8, r0, lsr #24 │ │ │ │ + biceq r4, r8, r8, lsl ip │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 29183c <__cxa_atexit@plt+0x2861c8> │ │ │ │ @@ -661621,17 +661621,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, r8, r4, ror #20 │ │ │ │ biceq r4, r8, ip, asr sl │ │ │ │ - biceq r4, r8, r8, asr #21 │ │ │ │ + biceq r4, r8, r4, asr sl │ │ │ │ + biceq r4, r8, r0, asr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2918a4 <__cxa_atexit@plt+0x286230> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -661645,15 +661645,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #8] @ 2918b4 <__cxa_atexit@plt+0x286240> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b29e80 │ │ │ │ - ldrdeq r4, [r8, #208] @ 0xd0 │ │ │ │ + biceq r4, r8, r8, asr #27 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #196 @ 0xc4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -661786,31 +661786,31 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r3, [lr] │ │ │ │ mov r5, lr │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x01b286a0 │ │ │ │ @ instruction: 0x01b28c2c │ │ │ │ - strdeq r4, [r8, #164] @ 0xa4 │ │ │ │ - biceq r4, r8, ip, lsl #22 │ │ │ │ - biceq r4, r8, r0, lsl #22 │ │ │ │ + biceq r4, r8, ip, ror #21 │ │ │ │ + biceq r4, r8, r4, lsl #22 │ │ │ │ + strdeq r4, [r8, #168] @ 0xa8 │ │ │ │ @ instruction: 0x01b29908 │ │ │ │ - biceq r4, r8, ip, lsr #21 │ │ │ │ + biceq r4, r8, r4, lsr #21 │ │ │ │ @ instruction: 0x01b29c54 │ │ │ │ - ldrdeq r4, [r8, #140] @ 0x8c │ │ │ │ - biceq r4, r8, ip, lsr r9 │ │ │ │ + ldrdeq r4, [r8, #132] @ 0x84 │ │ │ │ + biceq r4, r8, r4, lsr r9 │ │ │ │ @ instruction: 0x01b28b2c │ │ │ │ - biceq r4, r8, ip, lsr sl │ │ │ │ + biceq r4, r8, r4, lsr sl │ │ │ │ @ instruction: 0x01b28ce8 │ │ │ │ - biceq r4, r8, r4, ror #20 │ │ │ │ + biceq r4, r8, ip, asr sl │ │ │ │ @ instruction: 0x01b28544 │ │ │ │ @ instruction: 0x01b28b68 │ │ │ │ - biceq r4, r8, r0, ror #19 │ │ │ │ - biceq r4, r8, ip, ror r9 │ │ │ │ - biceq r4, r8, ip, lsl #19 │ │ │ │ + ldrdeq r4, [r8, #152] @ 0x98 │ │ │ │ + biceq r4, r8, r4, ror r9 │ │ │ │ + biceq r4, r8, r4, lsl #19 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0x01b29bcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 2918bc <__cxa_atexit@plt+0x286248> │ │ │ │ @@ -661854,15 +661854,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x01b29b48 │ │ │ │ @ instruction: 0x01b29b6c │ │ │ │ - biceq r4, r8, ip, lsr #21 │ │ │ │ + biceq r4, r8, r4, lsr #21 │ │ │ │ @ instruction: 0x01b29b24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #72] @ 291c60 <__cxa_atexit@plt+0x2865ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -661881,15 +661881,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 291c64 <__cxa_atexit@plt+0x2865f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b29ad4 │ │ │ │ - biceq r4, r8, r4, lsr #20 │ │ │ │ + biceq r4, r8, ip, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 291ca0 <__cxa_atexit@plt+0x28662c> │ │ │ │ @@ -661901,15 +661901,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 291cbc <__cxa_atexit@plt+0x286648> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r4, r8, r0, asr #14 │ │ │ │ + biceq r4, r8, r8, lsr r7 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -661939,17 +661939,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 291d44 <__cxa_atexit@plt+0x2866d0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r4, r8, r0, lsl #11 │ │ │ │ - biceq r4, r8, r8, ror #11 │ │ │ │ - biceq r4, r8, r4, ror #10 │ │ │ │ + biceq r4, r8, r8, ror r5 │ │ │ │ + biceq r4, r8, r0, ror #11 │ │ │ │ + biceq r4, r8, ip, asr r5 │ │ │ │ @ instruction: 0x01b29134 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 291dc4 <__cxa_atexit@plt+0x286750> │ │ │ │ @@ -661974,15 +661974,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 291dd8 <__cxa_atexit@plt+0x286764> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b299dc │ │ │ │ - strheq r4, [r8, #140] @ 0x8c │ │ │ │ + strheq r4, [r8, #132] @ 0x84 │ │ │ │ ldrheq r9, [r2, r4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 291f08 <__cxa_atexit@plt+0x286894> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -662057,26 +662057,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 291f28 <__cxa_atexit@plt+0x2868b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r4, r8, ip, asr r7 │ │ │ │ + biceq r4, r8, r4, asr r7 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - strdeq r4, [r8, #92] @ 0x5c │ │ │ │ - strheq r4, [r8, #92] @ 0x5c │ │ │ │ + strdeq r4, [r8, #84] @ 0x54 │ │ │ │ + strheq r4, [r8, #84] @ 0x54 │ │ │ │ + biceq r4, r8, ip, lsr #11 │ │ │ │ + biceq r4, r8, r0, asr #11 │ │ │ │ + strdeq r4, [r8, #56] @ 0x38 │ │ │ │ + biceq r4, r8, r8, asr r4 │ │ │ │ + biceq r4, r8, r0, lsr #11 │ │ │ │ strheq r4, [r8, #84] @ 0x54 │ │ │ │ - biceq r4, r8, r8, asr #11 │ │ │ │ - biceq r4, r8, r0, lsl #8 │ │ │ │ - biceq r4, r8, r0, ror #8 │ │ │ │ - biceq r4, r8, r8, lsr #11 │ │ │ │ - strheq r4, [r8, #92] @ 0x5c │ │ │ │ @ instruction: 0x01b27f10 │ │ │ │ - biceq r4, r8, r4, lsl r5 │ │ │ │ + biceq r4, r8, ip, lsl #10 │ │ │ │ @ instruction: 0x01b29844 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 291ffc <__cxa_atexit@plt+0x286988> │ │ │ │ @@ -662124,15 +662124,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0x01b29794 │ │ │ │ @ instruction: 0x01b297ac │ │ │ │ - biceq r4, r8, r8, lsl #13 │ │ │ │ + biceq r4, r8, r0, lsl #13 │ │ │ │ @ instruction: 0x01b29768 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 2920bc <__cxa_atexit@plt+0x286a48> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -662161,15 +662161,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 2920c4 <__cxa_atexit@plt+0x286a50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0x01b296f4 │ │ │ │ - ldrdeq r4, [r8, #84] @ 0x54 │ │ │ │ + biceq r4, r8, ip, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 292100 <__cxa_atexit@plt+0x286a8c> │ │ │ │ @@ -662181,15 +662181,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 29211c <__cxa_atexit@plt+0x286aa8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r4, r8, r0, ror #5 │ │ │ │ + ldrdeq r4, [r8, #40] @ 0x28 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 29217c <__cxa_atexit@plt+0x286b08> │ │ │ │ @@ -662213,17 +662213,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, r8, r4, lsr #2 │ │ │ │ biceq r4, r8, ip, lsl r1 │ │ │ │ - biceq r4, r8, r8, lsl #3 │ │ │ │ + biceq r4, r8, r4, lsl r1 │ │ │ │ + biceq r4, r8, r0, lsl #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2921e4 <__cxa_atexit@plt+0x286b70> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -662237,15 +662237,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #8] @ 2921f4 <__cxa_atexit@plt+0x286b80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b295f4 │ │ │ │ - @ instruction: 0x01c84490 │ │ │ │ + biceq r4, r8, r8, lsl #9 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 292334 <__cxa_atexit@plt+0x286cc0> │ │ │ │ @@ -662324,24 +662324,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0x01b29040 │ │ │ │ - biceq r4, r8, r4, asr #3 │ │ │ │ - ldrdeq r4, [r8, #28] │ │ │ │ - biceq r4, r8, r4, lsl r0 │ │ │ │ - biceq r4, r8, r8, asr #3 │ │ │ │ - biceq r4, r8, r4, rrx │ │ │ │ - biceq r4, r8, r4, ror #2 │ │ │ │ + strheq r4, [r8, #28] │ │ │ │ + ldrdeq r4, [r8, #20] │ │ │ │ + biceq r4, r8, ip │ │ │ │ + biceq r4, r8, r0, asr #3 │ │ │ │ + biceq r4, r8, ip, asr r0 │ │ │ │ + biceq r4, r8, ip, asr r1 │ │ │ │ @ instruction: 0x01b29504 │ │ │ │ @ instruction: 0x01b28250 │ │ │ │ - strdeq r4, [r8, #12] │ │ │ │ - biceq r4, r8, ip, lsl #2 │ │ │ │ + strdeq r4, [r8, #4] │ │ │ │ + biceq r4, r8, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0x01b29448 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 2921fc <__cxa_atexit@plt+0x286b88> │ │ │ │ @@ -662385,15 +662385,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x01b293b0 │ │ │ │ @ instruction: 0x01b293d4 │ │ │ │ - biceq r4, r8, r0, ror #4 │ │ │ │ + biceq r4, r8, r8, asr r2 │ │ │ │ @ instruction: 0x01b2938c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #72] @ 2924ac <__cxa_atexit@plt+0x286e38> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -662412,15 +662412,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 2924b0 <__cxa_atexit@plt+0x286e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b2933c │ │ │ │ - ldrdeq r4, [r8, #24] │ │ │ │ + ldrdeq r4, [r8, #16] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2924ec <__cxa_atexit@plt+0x286e78> │ │ │ │ @@ -662432,15 +662432,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 292508 <__cxa_atexit@plt+0x286e94> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strdeq r3, [r8, #228] @ 0xe4 │ │ │ │ + biceq r3, r8, ip, ror #29 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b28d70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r5 │ │ │ │ @@ -662566,27 +662566,27 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #200 @ 0xc8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b28c04 │ │ │ │ - strheq r3, [r8, #228] @ 0xe4 │ │ │ │ - biceq r3, r8, r8, asr #29 │ │ │ │ - biceq r3, r8, ip, lsl #29 │ │ │ │ - strheq r3, [r8, #224] @ 0xe0 │ │ │ │ - biceq r3, r8, r8, lsl #28 │ │ │ │ + biceq r3, r8, ip, lsr #29 │ │ │ │ + biceq r3, r8, r0, asr #29 │ │ │ │ + biceq r3, r8, r4, lsl #29 │ │ │ │ + biceq r3, r8, r8, lsr #29 │ │ │ │ + biceq r3, r8, r0, lsl #28 │ │ │ │ + strdeq r3, [r8, #220] @ 0xdc │ │ │ │ biceq r3, r8, r4, lsl #28 │ │ │ │ - biceq r3, r8, ip, lsl #28 │ │ │ │ - biceq r3, r8, r4, asr ip │ │ │ │ - strheq r3, [r8, #200] @ 0xc8 │ │ │ │ - biceq r3, r8, r8, asr #27 │ │ │ │ biceq r3, r8, ip, asr #24 │ │ │ │ + strheq r3, [r8, #192] @ 0xc0 │ │ │ │ + biceq r3, r8, r0, asr #27 │ │ │ │ + biceq r3, r8, r4, asr #24 │ │ │ │ @ instruction: 0x01b27e88 │ │ │ │ - strheq r3, [r8, #220] @ 0xdc │ │ │ │ + strheq r3, [r8, #212] @ 0xd4 │ │ │ │ @ instruction: 0x01b28bc4 │ │ │ │ @ instruction: 0x01b28b3c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -662620,17 +662620,17 @@ │ │ │ │ b 2927e4 <__cxa_atexit@plt+0x287170> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - biceq r3, r8, r0, ror #21 │ │ │ │ + ldrdeq r3, [r8, #168] @ 0xa8 │ │ │ │ @ instruction: 0x01b272f8 │ │ │ │ - biceq r3, r8, r4, asr #21 │ │ │ │ + strheq r3, [r8, #172] @ 0xac │ │ │ │ @ instruction: 0x01b2907c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ @@ -662691,21 +662691,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01b29034 │ │ │ │ - biceq r3, r8, r8, ror #23 │ │ │ │ - @ instruction: 0x01c83a94 │ │ │ │ - biceq r3, r8, ip, lsl #20 │ │ │ │ - biceq r3, r8, r8, lsr #23 │ │ │ │ - biceq r3, r8, r0, lsl #23 │ │ │ │ + biceq r3, r8, r0, ror #23 │ │ │ │ + biceq r3, r8, ip, lsl #21 │ │ │ │ + biceq r3, r8, r4, lsl #20 │ │ │ │ + biceq r3, r8, r0, lsr #23 │ │ │ │ + biceq r3, r8, r8, ror fp │ │ │ │ @ instruction: 0x01b28fbc │ │ │ │ - biceq r3, r8, ip, asr #22 │ │ │ │ + biceq r3, r8, r4, asr #22 │ │ │ │ @ instruction: 0x01b28f54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2929a0 <__cxa_atexit@plt+0x28732c> │ │ │ │ @@ -662735,17 +662735,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - biceq r3, r8, ip, lsl #18 │ │ │ │ + biceq r3, r8, r4, lsl #18 │ │ │ │ @ instruction: 0x01b27128 │ │ │ │ - strdeq r3, [r8, #140] @ 0x8c │ │ │ │ + strdeq r3, [r8, #132] @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 292a28 <__cxa_atexit@plt+0x2873b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -662768,17 +662768,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r8, r8, ror r8 │ │ │ │ biceq r3, r8, r0, ror r8 │ │ │ │ - ldrdeq r3, [r8, #140] @ 0x8c │ │ │ │ + biceq r3, r8, r8, ror #16 │ │ │ │ + ldrdeq r3, [r8, #132] @ 0x84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 292b6c <__cxa_atexit@plt+0x2874f8> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -662857,25 +662857,25 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b28d34 │ │ │ │ - biceq r3, r8, r8, lsl #22 │ │ │ │ + biceq r3, r8, r0, lsl #22 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - biceq r3, r8, ip, asr r9 │ │ │ │ - strheq r3, [r8, #116] @ 0x74 │ │ │ │ - biceq r3, r8, r0, asr r9 │ │ │ │ - biceq r3, r8, r8, lsl r9 │ │ │ │ - biceq r3, r8, r8, lsr #18 │ │ │ │ + biceq r3, r8, r4, asr r9 │ │ │ │ + biceq r3, r8, ip, lsr #15 │ │ │ │ + biceq r3, r8, r8, asr #18 │ │ │ │ + biceq r3, r8, r0, lsl r9 │ │ │ │ + biceq r3, r8, r0, lsr #18 │ │ │ │ @ instruction: 0x01b27bdc │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - biceq r3, r8, r4, asr #15 │ │ │ │ - strdeq r3, [r8, #132] @ 0x84 │ │ │ │ + strheq r3, [r8, #124] @ 0x7c │ │ │ │ + biceq r3, r8, ip, ror #17 │ │ │ │ @ instruction: 0x01b28cbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ @@ -662937,23 +662937,23 @@ │ │ │ │ ldr r3, [pc, #56] @ 292d0c <__cxa_atexit@plt+0x287698> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - biceq r3, r8, ip, ror #15 │ │ │ │ - biceq r3, r8, r4, asr #12 │ │ │ │ - biceq r3, r8, r0, ror #15 │ │ │ │ - biceq r3, r8, r8, lsr #15 │ │ │ │ - strheq r3, [r8, #120] @ 0x78 │ │ │ │ + biceq r3, r8, r4, ror #15 │ │ │ │ + biceq r3, r8, ip, lsr r6 │ │ │ │ + ldrdeq r3, [r8, #120] @ 0x78 │ │ │ │ + biceq r3, r8, r0, lsr #15 │ │ │ │ + strheq r3, [r8, #112] @ 0x70 │ │ │ │ @ instruction: 0x01b27a68 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - biceq r3, r8, r0, asr r6 │ │ │ │ - biceq r3, r8, r4, lsl #15 │ │ │ │ + biceq r3, r8, r8, asr #12 │ │ │ │ + biceq r3, r8, ip, ror r7 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0x01b28b8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -663003,15 +663003,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 292df4 <__cxa_atexit@plt+0x287780> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r3, r8, r8, lsl #12 │ │ │ │ + biceq r3, r8, r0, lsl #12 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -663041,17 +663041,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 292e7c <__cxa_atexit@plt+0x287808> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r3, r8, r8, asr #8 │ │ │ │ - strheq r3, [r8, #64] @ 0x40 │ │ │ │ - biceq r3, r8, ip, lsr #8 │ │ │ │ + biceq r3, r8, r0, asr #8 │ │ │ │ + biceq r3, r8, r8, lsr #9 │ │ │ │ + biceq r3, r8, r4, lsr #8 │ │ │ │ @ instruction: 0x01b26bf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 292f20 <__cxa_atexit@plt+0x2878ac> │ │ │ │ @@ -663083,15 +663083,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - biceq r3, r8, ip, asr r7 │ │ │ │ + biceq r3, r8, r4, asr r7 │ │ │ │ @ instruction: 0x01b26b5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 292f70 <__cxa_atexit@plt+0x2878fc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -663106,15 +663106,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 292f8c <__cxa_atexit@plt+0x287918> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq r3, [r8, #100] @ 0x64 │ │ │ │ + biceq r3, r8, ip, ror #13 │ │ │ │ @ instruction: 0x01b26b00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2930f0 <__cxa_atexit@plt+0x287a7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -663203,26 +663203,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 293110 <__cxa_atexit@plt+0x287a9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #152 @ 0x98 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r3, r8, r4, ror r5 │ │ │ │ + biceq r3, r8, ip, ror #10 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - biceq r3, r8, ip, asr #8 │ │ │ │ - biceq r3, r8, r4, lsr r4 │ │ │ │ - strdeq r3, [r8, #52] @ 0x34 │ │ │ │ - biceq r3, r8, r4, asr r2 │ │ │ │ - biceq r3, r8, r4, asr #5 │ │ │ │ - biceq r3, r8, r0, lsl #7 │ │ │ │ - biceq r3, r8, r8, lsr #7 │ │ │ │ - biceq r3, r8, ip, lsr #7 │ │ │ │ - @ instruction: 0x01c8339c │ │ │ │ - biceq r3, r8, r8, ror #6 │ │ │ │ + biceq r3, r8, r4, asr #8 │ │ │ │ + biceq r3, r8, ip, lsr #8 │ │ │ │ + biceq r3, r8, ip, ror #7 │ │ │ │ + biceq r3, r8, ip, asr #4 │ │ │ │ + strheq r3, [r8, #44] @ 0x2c │ │ │ │ + biceq r3, r8, r8, ror r3 │ │ │ │ + biceq r3, r8, r0, lsr #7 │ │ │ │ + biceq r3, r8, r4, lsr #7 │ │ │ │ + @ instruction: 0x01c83394 │ │ │ │ + biceq r3, r8, r0, ror #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2931b4 <__cxa_atexit@plt+0x287b40> │ │ │ │ @@ -663251,17 +663251,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2931c4 <__cxa_atexit@plt+0x287b50> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r3, r8, r0, lsl #2 │ │ │ │ - biceq r3, r8, r8, ror #2 │ │ │ │ - biceq r3, r8, r4, ror #1 │ │ │ │ + strdeq r3, [r8, #8] │ │ │ │ + biceq r3, r8, r0, ror #2 │ │ │ │ + ldrdeq r3, [r8, #12] │ │ │ │ @ instruction: 0x01b2873c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 293244 <__cxa_atexit@plt+0x287bd0> │ │ │ │ @@ -663286,15 +663286,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 293258 <__cxa_atexit@plt+0x287be4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b286ec │ │ │ │ - biceq r3, r8, ip, lsr r4 │ │ │ │ + biceq r3, r8, r4, lsr r4 │ │ │ │ @ instruction: 0x01b286bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29344c <__cxa_atexit@plt+0x287dd8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -663418,32 +663418,32 @@ │ │ │ │ ldr r7, [pc, #20] @ 29346c <__cxa_atexit@plt+0x287df8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #196 @ 0xc4 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r3, r8, r8, lsl r2 │ │ │ │ + biceq r3, r8, r0, lsl r2 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0x01b27fd0 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0x01b27278 │ │ │ │ @ instruction: 0x01b272f8 │ │ │ │ - biceq r3, r8, ip, lsr r1 │ │ │ │ - biceq r3, r8, r8, asr r1 │ │ │ │ - biceq r3, r8, r8, asr #2 │ │ │ │ - biceq r3, r8, ip, lsl r1 │ │ │ │ - biceq r2, r8, r8, lsr #30 │ │ │ │ - biceq r3, r8, r8, lsr #1 │ │ │ │ - biceq r2, r8, r4, ror #30 │ │ │ │ - biceq r3, r8, r0, rrx │ │ │ │ - biceq r3, r8, r8, lsr r0 │ │ │ │ - biceq r3, r8, ip, asr #32 │ │ │ │ + biceq r3, r8, r4, lsr r1 │ │ │ │ + biceq r3, r8, r0, asr r1 │ │ │ │ + biceq r3, r8, r0, asr #2 │ │ │ │ + biceq r3, r8, r4, lsl r1 │ │ │ │ + biceq r2, r8, r0, lsr #30 │ │ │ │ + biceq r3, r8, r0, lsr #1 │ │ │ │ + biceq r2, r8, ip, asr pc │ │ │ │ + biceq r3, r8, r8, asr r0 │ │ │ │ + biceq r3, r8, r0, lsr r0 │ │ │ │ + biceq r3, r8, r4, asr #32 │ │ │ │ @ instruction: 0x01b271b0 │ │ │ │ - strdeq r2, [r8, #252] @ 0xfc │ │ │ │ + strdeq r2, [r8, #244] @ 0xf4 │ │ │ │ @ instruction: 0x01b28478 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 293558 <__cxa_atexit@plt+0x287ee4> │ │ │ │ @@ -663491,15 +663491,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0x01b283c8 │ │ │ │ @ instruction: 0x01b283e0 │ │ │ │ - biceq r3, r8, ip, lsr #2 │ │ │ │ + biceq r3, r8, r4, lsr #2 │ │ │ │ @ instruction: 0x01b2839c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 293618 <__cxa_atexit@plt+0x287fa4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -663528,15 +663528,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 293620 <__cxa_atexit@plt+0x287fac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ @ instruction: 0x01b28328 │ │ │ │ - biceq r3, r8, r8, ror r0 │ │ │ │ + biceq r3, r8, r0, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29365c <__cxa_atexit@plt+0x287fe8> │ │ │ │ @@ -663548,15 +663548,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 293678 <__cxa_atexit@plt+0x288004> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r2, r8, r4, lsl #27 │ │ │ │ + biceq r2, r8, ip, ror sp │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b27c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ @@ -663682,27 +663682,27 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #208 @ 0xd0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - biceq r2, r8, r0, asr #26 │ │ │ │ - biceq r2, r8, r4, asr sp │ │ │ │ + biceq r2, r8, r8, lsr sp │ │ │ │ + biceq r2, r8, ip, asr #26 │ │ │ │ @ instruction: 0x01b27a20 │ │ │ │ - biceq r2, r8, r0, asr #26 │ │ │ │ - strdeq r2, [r8, #200] @ 0xc8 │ │ │ │ - biceq r2, r8, ip, asr #25 │ │ │ │ - @ instruction: 0x01c82c94 │ │ │ │ - biceq r2, r8, ip, ror ip │ │ │ │ - biceq r2, r8, r4, asr #21 │ │ │ │ - biceq r2, r8, r8, lsr #22 │ │ │ │ + biceq r2, r8, r8, lsr sp │ │ │ │ + strdeq r2, [r8, #192] @ 0xc0 │ │ │ │ + biceq r2, r8, r4, asr #25 │ │ │ │ + biceq r2, r8, ip, lsl #25 │ │ │ │ + biceq r2, r8, r4, ror ip │ │ │ │ + strheq r2, [r8, #172] @ 0xac │ │ │ │ + biceq r2, r8, r0, lsr #22 │ │ │ │ @ instruction: 0x01b27a78 │ │ │ │ - ldrdeq r2, [r8, #164] @ 0xa4 │ │ │ │ - biceq r2, r8, ip, asr #24 │ │ │ │ + biceq r2, r8, ip, asr #21 │ │ │ │ + biceq r2, r8, r4, asr #24 │ │ │ │ @ instruction: 0x01b26cec │ │ │ │ @ instruction: 0x01b279cc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -663736,17 +663736,17 @@ │ │ │ │ b 293954 <__cxa_atexit@plt+0x2882e0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - biceq r2, r8, r0, ror r9 │ │ │ │ + biceq r2, r8, r8, ror #18 │ │ │ │ @ instruction: 0x01b26188 │ │ │ │ - biceq r2, r8, r4, asr r9 │ │ │ │ + biceq r2, r8, ip, asr #18 │ │ │ │ @ instruction: 0x01b2791c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ @@ -663802,18 +663802,18 @@ │ │ │ │ mov fp, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x01c82898 │ │ │ │ - biceq r2, r8, r8, lsl #18 │ │ │ │ - biceq r2, r8, r8, lsr sl │ │ │ │ - biceq r2, r8, r0, lsr #20 │ │ │ │ + @ instruction: 0x01c82890 │ │ │ │ + biceq r2, r8, r0, lsl #18 │ │ │ │ + biceq r2, r8, r0, lsr sl │ │ │ │ + biceq r2, r8, r8, lsl sl │ │ │ │ @ instruction: 0x01b27814 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -663846,17 +663846,17 @@ │ │ │ │ b 293b0c <__cxa_atexit@plt+0x288498> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strheq r2, [r8, #120] @ 0x78 │ │ │ │ + strheq r2, [r8, #112] @ 0x70 │ │ │ │ @ instruction: 0x01b25fd0 │ │ │ │ - @ instruction: 0x01c8279c │ │ │ │ + @ instruction: 0x01c82794 │ │ │ │ @ instruction: 0x01b27d54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ @@ -663929,20 +663929,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01b27cec │ │ │ │ - biceq r2, r8, r8, lsr #17 │ │ │ │ - biceq r2, r8, ip, lsl #17 │ │ │ │ - biceq r2, r8, r8, asr #14 │ │ │ │ - biceq r2, r8, r4, asr #13 │ │ │ │ - biceq r2, r8, r0, ror #16 │ │ │ │ - biceq r2, r8, r8, lsr r8 │ │ │ │ + biceq r2, r8, r0, lsr #17 │ │ │ │ + biceq r2, r8, r4, lsl #17 │ │ │ │ + biceq r2, r8, r0, asr #14 │ │ │ │ + strheq r2, [r8, #108] @ 0x6c │ │ │ │ + biceq r2, r8, r8, asr r8 │ │ │ │ + biceq r2, r8, r0, lsr r8 │ │ │ │ @ instruction: 0x01b27c74 │ │ │ │ @ instruction: 0x01b27bfc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -663976,17 +663976,17 @@ │ │ │ │ b 293d14 <__cxa_atexit@plt+0x2886a0> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - strheq r2, [r8, #80] @ 0x50 │ │ │ │ + biceq r2, r8, r8, lsr #11 │ │ │ │ @ instruction: 0x01b25dc8 │ │ │ │ - @ instruction: 0x01c82594 │ │ │ │ + biceq r2, r8, ip, lsl #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 293db8 <__cxa_atexit@plt+0x288744> │ │ │ │ @@ -664020,17 +664020,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 293dc8 <__cxa_atexit@plt+0x288754> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r2, r8, r0, lsl r5 │ │ │ │ - strdeq r2, [r8, #64] @ 0x40 │ │ │ │ - biceq r2, r8, r0, ror #10 │ │ │ │ + biceq r2, r8, r8, lsl #10 │ │ │ │ + biceq r2, r8, r8, ror #9 │ │ │ │ + biceq r2, r8, r8, asr r5 │ │ │ │ @ instruction: 0x01b27bc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 293e84 <__cxa_atexit@plt+0x288810> │ │ │ │ @@ -664071,16 +664071,16 @@ │ │ │ │ ldr r7, [pc, #16] @ 293e9c <__cxa_atexit@plt+0x288828> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b27b38 │ │ │ │ - biceq r2, r8, r0, lsl r8 │ │ │ │ - strdeq r2, [r8, #120] @ 0x78 │ │ │ │ + biceq r2, r8, r8, lsl #16 │ │ │ │ + strdeq r2, [r8, #112] @ 0x70 │ │ │ │ @ instruction: 0x01b27afc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 293ee4 <__cxa_atexit@plt+0x288870> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -664095,15 +664095,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 293f00 <__cxa_atexit@plt+0x28888c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r2, r8, r0, lsl #15 │ │ │ │ + biceq r2, r8, r8, ror r7 │ │ │ │ @ instruction: 0x01b27aa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2940b4 <__cxa_atexit@plt+0x288a40> │ │ │ │ @@ -664214,26 +664214,26 @@ │ │ │ │ mov r4, ip │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #184 @ 0xb8 │ │ │ │ str r6, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq r2, [r8, #80] @ 0x50 │ │ │ │ + biceq r2, r8, r8, lsr #11 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0x01b2768c │ │ │ │ - biceq r2, r8, r4, lsr #9 │ │ │ │ - biceq r2, r8, r4, lsr #9 │ │ │ │ - biceq r2, r8, r0, ror #8 │ │ │ │ - biceq r2, r8, r0, lsr #5 │ │ │ │ - biceq r2, r8, r8, lsl #6 │ │ │ │ - biceq r2, r8, r0, lsl r4 │ │ │ │ - biceq r2, r8, r4, ror #7 │ │ │ │ + @ instruction: 0x01c8249c │ │ │ │ + @ instruction: 0x01c8249c │ │ │ │ + biceq r2, r8, r8, asr r4 │ │ │ │ + @ instruction: 0x01c82298 │ │ │ │ + biceq r2, r8, r0, lsl #6 │ │ │ │ + biceq r2, r8, r8, lsl #8 │ │ │ │ + ldrdeq r2, [r8, #60] @ 0x3c │ │ │ │ @ instruction: 0x01b266b0 │ │ │ │ - ldrdeq r2, [r8, #48] @ 0x30 │ │ │ │ + biceq r2, r8, r8, asr #7 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ @ instruction: 0x01b278a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -664283,15 +664283,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2941f4 <__cxa_atexit@plt+0x288b80> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r2, r8, r8, lsl #4 │ │ │ │ + biceq r2, r8, r0, lsl #4 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -664321,17 +664321,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29427c <__cxa_atexit@plt+0x288c08> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r2, r8, r8, asr #32 │ │ │ │ - strheq r2, [r8] │ │ │ │ - biceq r2, r8, ip, lsr #32 │ │ │ │ + biceq r2, r8, r0, asr #32 │ │ │ │ + biceq r2, r8, r8, lsr #1 │ │ │ │ + biceq r2, r8, r4, lsr #32 │ │ │ │ @ instruction: 0x01b257f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2942fc <__cxa_atexit@plt+0x288c88> │ │ │ │ @@ -664356,15 +664356,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 294310 <__cxa_atexit@plt+0x288c9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b27734 │ │ │ │ - biceq r2, r8, r4, lsl #7 │ │ │ │ + biceq r2, r8, ip, ror r3 │ │ │ │ @ instruction: 0x01b25778 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 294450 <__cxa_atexit@plt+0x288ddc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -664443,24 +664443,24 @@ │ │ │ │ ldr r7, [pc, #20] @ 294470 <__cxa_atexit@plt+0x288dfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #128 @ 0x80 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r2, r8, r4, lsl r2 │ │ │ │ + biceq r2, r8, ip, lsl #4 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - biceq r2, r8, r4, asr #1 │ │ │ │ - biceq r1, r8, ip, lsl #30 │ │ │ │ - biceq r1, r8, r4, ror pc │ │ │ │ - biceq r2, r8, ip, ror r0 │ │ │ │ + strheq r2, [r8, #12] │ │ │ │ + biceq r1, r8, r4, lsl #30 │ │ │ │ + biceq r1, r8, ip, ror #30 │ │ │ │ + biceq r2, r8, r4, ror r0 │ │ │ │ + biceq r2, r8, r8, asr r0 │ │ │ │ + biceq r2, r8, r0, rrx │ │ │ │ biceq r2, r8, r0, rrx │ │ │ │ - biceq r2, r8, r8, rrx │ │ │ │ - biceq r2, r8, r8, rrx │ │ │ │ - strdeq r1, [r8, #244] @ 0xf4 │ │ │ │ + biceq r1, r8, ip, ror #31 │ │ │ │ @ instruction: 0x01b27594 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 29453c <__cxa_atexit@plt+0x288ec8> │ │ │ │ @@ -664508,15 +664508,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0x01b274e4 │ │ │ │ @ instruction: 0x01b274fc │ │ │ │ - biceq r2, r8, r8, asr #2 │ │ │ │ + biceq r2, r8, r0, asr #2 │ │ │ │ @ instruction: 0x01b274b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 2945fc <__cxa_atexit@plt+0x288f88> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -664545,15 +664545,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 294604 <__cxa_atexit@plt+0x288f90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0x01b27444 │ │ │ │ - @ instruction: 0x01c82094 │ │ │ │ + biceq r2, r8, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 294640 <__cxa_atexit@plt+0x288fcc> │ │ │ │ @@ -664565,15 +664565,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 29465c <__cxa_atexit@plt+0x288fe8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r1, r8, r0, lsr #27 │ │ │ │ + @ instruction: 0x01c81d98 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -664603,17 +664603,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2946e4 <__cxa_atexit@plt+0x289070> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r1, r8, r0, ror #23 │ │ │ │ - biceq r1, r8, r8, asr #24 │ │ │ │ - biceq r1, r8, r4, asr #23 │ │ │ │ + ldrdeq r1, [r8, #184] @ 0xb8 │ │ │ │ + biceq r1, r8, r0, asr #24 │ │ │ │ + strheq r1, [r8, #188] @ 0xbc │ │ │ │ @ instruction: 0x01b27358 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 294764 <__cxa_atexit@plt+0x2890f0> │ │ │ │ @@ -664638,15 +664638,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 294778 <__cxa_atexit@plt+0x289104> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b27308 │ │ │ │ - biceq r1, r8, ip, lsl pc │ │ │ │ + biceq r1, r8, r4, lsl pc │ │ │ │ @ instruction: 0x01b272d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2948d4 <__cxa_atexit@plt+0x289260> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -664732,25 +664732,25 @@ │ │ │ │ ldr r7, [pc, #20] @ 2948f4 <__cxa_atexit@plt+0x289280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #136 @ 0x88 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01c81d90 │ │ │ │ + biceq r1, r8, r8, lsl #27 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0x01b271e8 │ │ │ │ - biceq r1, r8, r4, asr #24 │ │ │ │ - biceq r1, r8, r4, lsl ip │ │ │ │ - biceq r1, r8, r4, ror sl │ │ │ │ - biceq r1, r8, r4, lsl ip │ │ │ │ - biceq r1, r8, r8, asr #21 │ │ │ │ - biceq r1, r8, r8, lsr #23 │ │ │ │ - strheq r1, [r8, #180] @ 0xb4 │ │ │ │ - biceq r1, r8, r8, asr #23 │ │ │ │ + biceq r1, r8, ip, lsr ip │ │ │ │ + biceq r1, r8, ip, lsl #24 │ │ │ │ + biceq r1, r8, ip, ror #20 │ │ │ │ + biceq r1, r8, ip, lsl #24 │ │ │ │ + biceq r1, r8, r0, asr #21 │ │ │ │ + biceq r1, r8, r0, lsr #23 │ │ │ │ + biceq r1, r8, ip, lsr #23 │ │ │ │ + biceq r1, r8, r0, asr #23 │ │ │ │ @ instruction: 0x01b271c0 │ │ │ │ @ instruction: 0x01b27144 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -664799,15 +664799,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0x01b27094 │ │ │ │ @ instruction: 0x01b270ac │ │ │ │ - strheq r1, [r8, #204] @ 0xcc │ │ │ │ + strheq r1, [r8, #196] @ 0xc4 │ │ │ │ @ instruction: 0x01b27068 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 294a88 <__cxa_atexit@plt+0x289414> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -664836,15 +664836,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 294a90 <__cxa_atexit@plt+0x28941c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0x01b26ff4 │ │ │ │ - biceq r1, r8, r8, lsl #24 │ │ │ │ + biceq r1, r8, r0, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 294acc <__cxa_atexit@plt+0x289458> │ │ │ │ @@ -664856,15 +664856,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 294ae8 <__cxa_atexit@plt+0x289474> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r1, r8, r4, lsl r9 │ │ │ │ + biceq r1, r8, ip, lsl #18 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b26790 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ @@ -665002,28 +665002,28 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r5, #236 @ 0xec │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r8, #128] @ 0x80 │ │ │ │ - biceq r1, r8, r4, ror #17 │ │ │ │ + biceq r1, r8, r8, asr #17 │ │ │ │ + ldrdeq r1, [r8, #140] @ 0x8c │ │ │ │ @ instruction: 0x01b265b0 │ │ │ │ - ldrdeq r1, [r8, #128] @ 0x80 │ │ │ │ - biceq r1, r8, r8, lsl #17 │ │ │ │ - biceq r1, r8, ip, asr r8 │ │ │ │ - biceq r1, r8, r8, lsl #16 │ │ │ │ - strdeq r1, [r8, #124] @ 0x7c │ │ │ │ - biceq r1, r8, r8, ror #15 │ │ │ │ - biceq r1, r8, ip, lsr #12 │ │ │ │ - @ instruction: 0x01c81690 │ │ │ │ + biceq r1, r8, r8, asr #17 │ │ │ │ + biceq r1, r8, r0, lsl #17 │ │ │ │ + biceq r1, r8, r4, asr r8 │ │ │ │ + biceq r1, r8, r0, lsl #16 │ │ │ │ + strdeq r1, [r8, #116] @ 0x74 │ │ │ │ + biceq r1, r8, r0, ror #15 │ │ │ │ + biceq r1, r8, r4, lsr #12 │ │ │ │ + biceq r1, r8, r8, lsl #13 │ │ │ │ @ instruction: 0x01b265d8 │ │ │ │ - biceq r1, r8, r4, lsr r6 │ │ │ │ - biceq r1, r8, ip, lsr #15 │ │ │ │ + biceq r1, r8, ip, lsr #12 │ │ │ │ + biceq r1, r8, r4, lsr #15 │ │ │ │ @ instruction: 0x01b2584c │ │ │ │ @ instruction: 0x01b26528 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -665057,17 +665057,17 @@ │ │ │ │ b 294df8 <__cxa_atexit@plt+0x289784> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - biceq r1, r8, ip, asr #9 │ │ │ │ + biceq r1, r8, r4, asr #9 │ │ │ │ @ instruction: 0x01b24ce4 │ │ │ │ - strheq r1, [r8, #64] @ 0x40 │ │ │ │ + biceq r1, r8, r8, lsr #9 │ │ │ │ @ instruction: 0x01b26478 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ @@ -665123,18 +665123,18 @@ │ │ │ │ mov fp, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - strdeq r1, [r8, #52] @ 0x34 │ │ │ │ - biceq r1, r8, r4, ror #8 │ │ │ │ - @ instruction: 0x01c81594 │ │ │ │ - biceq r1, r8, ip, ror r5 │ │ │ │ + biceq r1, r8, ip, ror #7 │ │ │ │ + biceq r1, r8, ip, asr r4 │ │ │ │ + biceq r1, r8, ip, lsl #11 │ │ │ │ + biceq r1, r8, r4, ror r5 │ │ │ │ @ instruction: 0x01b26370 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -665167,17 +665167,17 @@ │ │ │ │ b 294fb0 <__cxa_atexit@plt+0x28993c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - biceq r1, r8, r4, lsl r3 │ │ │ │ + biceq r1, r8, ip, lsl #6 │ │ │ │ @ instruction: 0x01b24b2c │ │ │ │ - strdeq r1, [r8, #40] @ 0x28 │ │ │ │ + strdeq r1, [r8, #32] │ │ │ │ @ instruction: 0x01b268b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ @@ -665250,20 +665250,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01b26848 │ │ │ │ - biceq r1, r8, r4, lsl #8 │ │ │ │ - biceq r1, r8, r8, ror #7 │ │ │ │ - biceq r1, r8, r4, lsr #5 │ │ │ │ - biceq r1, r8, r0, lsr #4 │ │ │ │ - strheq r1, [r8, #60] @ 0x3c │ │ │ │ - @ instruction: 0x01c81394 │ │ │ │ + strdeq r1, [r8, #60] @ 0x3c │ │ │ │ + biceq r1, r8, r0, ror #7 │ │ │ │ + @ instruction: 0x01c8129c │ │ │ │ + biceq r1, r8, r8, lsl r2 │ │ │ │ + strheq r1, [r8, #52] @ 0x34 │ │ │ │ + biceq r1, r8, ip, lsl #7 │ │ │ │ @ instruction: 0x01b267d0 │ │ │ │ @ instruction: 0x01b26758 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -665297,17 +665297,17 @@ │ │ │ │ b 2951b8 <__cxa_atexit@plt+0x289b44> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - biceq r1, r8, ip, lsl #2 │ │ │ │ + biceq r1, r8, r4, lsl #2 │ │ │ │ @ instruction: 0x01b24924 │ │ │ │ - strdeq r1, [r8] │ │ │ │ + biceq r1, r8, r8, ror #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29525c <__cxa_atexit@plt+0x289be8> │ │ │ │ @@ -665341,17 +665341,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29526c <__cxa_atexit@plt+0x289bf8> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r1, r8, ip, rrx │ │ │ │ - biceq r1, r8, ip, asr #32 │ │ │ │ - strheq r1, [r8, #12] │ │ │ │ + biceq r1, r8, r4, rrx │ │ │ │ + biceq r1, r8, r4, asr #32 │ │ │ │ + strheq r1, [r8, #4] │ │ │ │ @ instruction: 0x01b2671c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 295328 <__cxa_atexit@plt+0x289cb4> │ │ │ │ @@ -665392,16 +665392,16 @@ │ │ │ │ ldr r7, [pc, #16] @ 295340 <__cxa_atexit@plt+0x289ccc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b267b8 │ │ │ │ - biceq r1, r8, ip, ror #6 │ │ │ │ - biceq r1, r8, r4, asr r3 │ │ │ │ + biceq r1, r8, r4, ror #6 │ │ │ │ + biceq r1, r8, ip, asr #6 │ │ │ │ @ instruction: 0x01b26658 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 295388 <__cxa_atexit@plt+0x289d14> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -665416,15 +665416,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 2953a4 <__cxa_atexit@plt+0x289d30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r1, [r8, #44] @ 0x2c │ │ │ │ + ldrdeq r1, [r8, #36] @ 0x24 │ │ │ │ @ instruction: 0x01b265fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2955a4 <__cxa_atexit@plt+0x289f30> │ │ │ │ @@ -665554,26 +665554,26 @@ │ │ │ │ mov r4, ip │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #232 @ 0xe8 │ │ │ │ str r6, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r1, r8, r0, asr #1 │ │ │ │ + strheq r1, [r8, #8] │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0x01b261e8 │ │ │ │ - biceq r1, r8, r0 │ │ │ │ - @ instruction: 0x01b252c0 │ │ │ │ strdeq r0, [r8, #248] @ 0xf8 │ │ │ │ - biceq r0, r8, r4, ror pc │ │ │ │ - biceq r0, r8, ip, asr pc │ │ │ │ - biceq r0, r8, r8, lsr #27 │ │ │ │ - biceq r0, r8, r8, asr #30 │ │ │ │ - strdeq r0, [r8, #220] @ 0xdc │ │ │ │ - ldrdeq r0, [r8, #224] @ 0xe0 │ │ │ │ + @ instruction: 0x01b252c0 │ │ │ │ + strdeq r0, [r8, #240] @ 0xf0 │ │ │ │ + biceq r0, r8, ip, ror #30 │ │ │ │ + biceq r0, r8, r4, asr pc │ │ │ │ + biceq r0, r8, r0, lsr #27 │ │ │ │ + biceq r0, r8, r0, asr #30 │ │ │ │ + strdeq r0, [r8, #212] @ 0xd4 │ │ │ │ + biceq r0, r8, r8, asr #29 │ │ │ │ @ instruction: 0x01b251ac │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0x01b264d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -665624,15 +665624,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2956e8 <__cxa_atexit@plt+0x28a074> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r0, r8, r4, lsl sp │ │ │ │ + biceq r0, r8, ip, lsl #26 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -665662,17 +665662,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 295770 <__cxa_atexit@plt+0x28a0fc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r0, r8, r4, asr fp │ │ │ │ - strheq r0, [r8, #188] @ 0xbc │ │ │ │ - biceq r0, r8, r8, lsr fp │ │ │ │ + biceq r0, r8, ip, asr #22 │ │ │ │ + strheq r0, [r8, #180] @ 0xb4 │ │ │ │ + biceq r0, r8, r0, lsr fp │ │ │ │ @ instruction: 0x01b26408 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2957f0 <__cxa_atexit@plt+0x28a17c> │ │ │ │ @@ -665697,15 +665697,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 295804 <__cxa_atexit@plt+0x28a190> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b263b8 │ │ │ │ - stlexbeq r0, r0, [r8] │ │ │ │ + biceq r0, r8, r8, lsl #29 │ │ │ │ @ instruction: 0x01b26388 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 295954 <__cxa_atexit@plt+0x28a2e0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -665788,28 +665788,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 295974 <__cxa_atexit@plt+0x28a300> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #120 @ 0x78 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, r8, r0, lsl sp │ │ │ │ + biceq r0, r8, r8, lsl #26 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldrdeq r0, [r8, #188] @ 0xbc │ │ │ │ - biceq r0, r8, r4, lsl sl │ │ │ │ - biceq r0, r8, r0, lsl #21 │ │ │ │ - biceq r0, r8, r8, asr #23 │ │ │ │ - biceq r0, r8, r4, ror fp │ │ │ │ - biceq r0, r8, r8, ror fp │ │ │ │ + ldrdeq r0, [r8, #180] @ 0xb4 │ │ │ │ + biceq r0, r8, ip, lsl #20 │ │ │ │ + biceq r0, r8, r8, ror sl │ │ │ │ + biceq r0, r8, r0, asr #23 │ │ │ │ + biceq r0, r8, ip, ror #22 │ │ │ │ + biceq r0, r8, r0, ror fp │ │ │ │ @ instruction: 0x01b247dc │ │ │ │ @ instruction: 0x01b262b0 │ │ │ │ - biceq r0, r8, r4, lsl #22 │ │ │ │ - biceq r0, r8, r4, lsl fp │ │ │ │ - biceq r0, r8, r0, ror #19 │ │ │ │ - ldrdeq r0, [r8, #164] @ 0xa4 │ │ │ │ + strdeq r0, [r8, #172] @ 0xac │ │ │ │ + biceq r0, r8, ip, lsl #22 │ │ │ │ + ldrdeq r0, [r8, #152] @ 0x98 │ │ │ │ + biceq r0, r8, ip, asr #21 │ │ │ │ @ instruction: 0x01b261f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 295a50 <__cxa_atexit@plt+0x28a3dc> │ │ │ │ @@ -665857,15 +665857,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0x01b26148 │ │ │ │ @ instruction: 0x01b26160 │ │ │ │ - biceq r0, r8, r4, lsr ip │ │ │ │ + biceq r0, r8, ip, lsr #24 │ │ │ │ @ instruction: 0x01b2611c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 295b10 <__cxa_atexit@plt+0x28a49c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -665894,15 +665894,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 295b18 <__cxa_atexit@plt+0x28a4a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0x01b260a8 │ │ │ │ - biceq r0, r8, r0, lsl #23 │ │ │ │ + biceq r0, r8, r8, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 295b54 <__cxa_atexit@plt+0x28a4e0> │ │ │ │ @@ -665914,15 +665914,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 295b70 <__cxa_atexit@plt+0x28a4fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r0, r8, ip, lsl #17 │ │ │ │ + biceq r0, r8, r4, lsl #17 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -665957,17 +665957,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 295c0c <__cxa_atexit@plt+0x28a598> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r0, r8, ip, asr #13 │ │ │ │ - biceq r0, r8, ip, lsr #13 │ │ │ │ - biceq r0, r8, ip, lsl r7 │ │ │ │ + biceq r0, r8, r4, asr #13 │ │ │ │ + biceq r0, r8, r4, lsr #13 │ │ │ │ + biceq r0, r8, r4, lsl r7 │ │ │ │ @ instruction: 0x01b25f6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 295cc8 <__cxa_atexit@plt+0x28a654> │ │ │ │ @@ -666008,16 +666008,16 @@ │ │ │ │ ldr r7, [pc, #16] @ 295ce0 <__cxa_atexit@plt+0x28a66c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b25f18 │ │ │ │ - biceq r0, r8, ip, asr #19 │ │ │ │ - strheq r0, [r8, #148] @ 0x94 │ │ │ │ + biceq r0, r8, r4, asr #19 │ │ │ │ + biceq r0, r8, ip, lsr #19 │ │ │ │ @ instruction: 0x01b25ea8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 295d28 <__cxa_atexit@plt+0x28a6b4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -666032,15 +666032,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 295d44 <__cxa_atexit@plt+0x28a6d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r0, r8, ip, lsr r9 │ │ │ │ + biceq r0, r8, r4, lsr r9 │ │ │ │ @ instruction: 0x01b25e4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 295f08 <__cxa_atexit@plt+0x28a894> │ │ │ │ @@ -666155,29 +666155,29 @@ │ │ │ │ mov r4, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #192 @ 0xc0 │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, r8, ip, asr r7 │ │ │ │ + biceq r0, r8, r4, asr r7 │ │ │ │ @ instruction: 0x01b25e0c │ │ │ │ @ instruction: 0x01b24314 │ │ │ │ - ldrdeq r0, [r8, #68] @ 0x44 │ │ │ │ - biceq r0, r8, r4, ror #12 │ │ │ │ - biceq r0, r8, r8, asr r6 │ │ │ │ - biceq r0, r8, r4, lsr r6 │ │ │ │ - biceq r0, r8, r4, asr #12 │ │ │ │ - ldrdeq r0, [r8, #72] @ 0x48 │ │ │ │ - ldrdeq r0, [r8, #80] @ 0x50 │ │ │ │ + biceq r0, r8, ip, asr #9 │ │ │ │ + biceq r0, r8, ip, asr r6 │ │ │ │ + biceq r0, r8, r0, asr r6 │ │ │ │ + biceq r0, r8, ip, lsr #12 │ │ │ │ + biceq r0, r8, ip, lsr r6 │ │ │ │ + ldrdeq r0, [r8, #64] @ 0x40 │ │ │ │ + biceq r0, r8, r8, asr #11 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - @ instruction: 0x01c80594 │ │ │ │ - biceq r0, r8, ip, lsr #11 │ │ │ │ - biceq r0, r8, ip, ror r5 │ │ │ │ - biceq r0, r8, r0, ror #10 │ │ │ │ + biceq r0, r8, ip, lsl #11 │ │ │ │ + biceq r0, r8, r4, lsr #11 │ │ │ │ + biceq r0, r8, r4, ror r5 │ │ │ │ + biceq r0, r8, r8, asr r5 │ │ │ │ @ instruction: 0x01b25c70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -666226,15 +666226,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 296050 <__cxa_atexit@plt+0x28a9dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r0, r8, ip, lsr #7 │ │ │ │ + biceq r0, r8, r4, lsr #7 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2960b0 <__cxa_atexit@plt+0x28aa3c> │ │ │ │ @@ -666258,17 +666258,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r8, #16] │ │ │ │ biceq r0, r8, r8, ror #3 │ │ │ │ - biceq r0, r8, r4, asr r2 │ │ │ │ + biceq r0, r8, r0, ror #3 │ │ │ │ + biceq r0, r8, ip, asr #4 │ │ │ │ @ instruction: 0x01b25b84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -666411,29 +666411,29 @@ │ │ │ │ ldr r7, [pc, #20] @ 296330 <__cxa_atexit@plt+0x28acbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #200 @ 0xc8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r0, r8, r4, asr r3 │ │ │ │ + biceq r0, r8, ip, asr #6 │ │ │ │ @ instruction: 0x01b25acc │ │ │ │ @ instruction: 0x01b23f2c │ │ │ │ - biceq r0, r8, r4, asr #1 │ │ │ │ - biceq r0, r8, r4, lsr r1 │ │ │ │ - biceq r0, r8, r0, asr #4 │ │ │ │ - biceq r0, r8, r4, lsl r2 │ │ │ │ - strdeq r0, [r8, #16] │ │ │ │ + strheq r0, [r8, #12] │ │ │ │ + biceq r0, r8, ip, lsr #2 │ │ │ │ + biceq r0, r8, r8, lsr r2 │ │ │ │ + biceq r0, r8, ip, lsl #4 │ │ │ │ + biceq r0, r8, r8, ror #3 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0x01b259cc │ │ │ │ - biceq r0, r8, r0, lsl #3 │ │ │ │ - biceq r0, r8, r8, lsr #3 │ │ │ │ + biceq r0, r8, r8, ror r1 │ │ │ │ + biceq r0, r8, r0, lsr #3 │ │ │ │ @ instruction: 0x01b23cdc │ │ │ │ - strheq r0, [r8, #24] │ │ │ │ strheq r0, [r8, #16] │ │ │ │ + biceq r0, r8, r8, lsr #3 │ │ │ │ @ instruction: 0x01b25080 │ │ │ │ @ instruction: 0x01b2590c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r5 │ │ │ │ @@ -666507,24 +666507,24 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mov r5, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ - biceq r0, r8, r0, lsl #1 │ │ │ │ - biceq r0, r8, ip, asr r0 │ │ │ │ - stlexbeq pc, r8, [r7] │ │ │ │ - biceq pc, r7, r4, lsl #30 │ │ │ │ - biceq r0, r8, ip, lsr r0 │ │ │ │ + biceq r0, r8, r8, ror r0 │ │ │ │ + biceq r0, r8, r4, asr r0 │ │ │ │ + stlexbeq pc, r0, [r7] │ │ │ │ + strdeq pc, [r7, #236] @ 0xec │ │ │ │ + biceq r0, r8, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - biceq pc, r7, ip, asr #31 │ │ │ │ + biceq pc, r7, r4, asr #31 │ │ │ │ @ instruction: 0x01b23c24 │ │ │ │ - strheq pc, [r7, #244] @ 0xf4 @ │ │ │ │ - ldrdeq pc, [r7, #240] @ 0xf0 │ │ │ │ + biceq pc, r7, ip, lsr #31 │ │ │ │ + biceq pc, r7, r8, asr #31 │ │ │ │ @ instruction: 0x01b257b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29654c <__cxa_atexit@plt+0x28aed8> │ │ │ │ @@ -666554,17 +666554,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - biceq pc, r7, r0, ror #26 │ │ │ │ + biceq pc, r7, r8, asr sp @ │ │ │ │ @ instruction: 0x01b2357c │ │ │ │ - biceq pc, r7, r0, asr sp @ │ │ │ │ + biceq pc, r7, r8, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2965d4 <__cxa_atexit@plt+0x28af60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -666587,17 +666587,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq pc, r7, ip, asr #25 │ │ │ │ biceq pc, r7, r4, asr #25 │ │ │ │ - biceq pc, r7, r0, lsr sp @ │ │ │ │ + strheq pc, [r7, #204] @ 0xcc @ │ │ │ │ + biceq pc, r7, r8, lsr #26 │ │ │ │ @ instruction: 0x01b256a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 296640 <__cxa_atexit@plt+0x28afcc> │ │ │ │ @@ -666612,15 +666612,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #8] @ 296650 <__cxa_atexit@plt+0x28afdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b2567c │ │ │ │ - biceq r0, r8, r4, lsr r0 │ │ │ │ + biceq r0, r8, ip, lsr #32 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #196 @ 0xc4 │ │ │ │ cmp r2, r8 │ │ │ │ bcc 296820 <__cxa_atexit@plt+0x28b1ac> │ │ │ │ ldr r1, [pc, #452] @ 29683c <__cxa_atexit@plt+0x28b1c8> │ │ │ │ @@ -666739,23 +666739,23 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0x01b255dc │ │ │ │ @ instruction: 0x01b2554c │ │ │ │ @ instruction: 0x01b239b8 │ │ │ │ @ instruction: 0x01b254d4 │ │ │ │ - biceq pc, r7, r0, asr sp @ │ │ │ │ - biceq pc, r7, r8, ror #26 │ │ │ │ + biceq pc, r7, r8, asr #26 │ │ │ │ + biceq pc, r7, r0, ror #26 │ │ │ │ @ instruction: 0x01b23998 │ │ │ │ - biceq pc, r7, ip, asr fp @ │ │ │ │ - biceq pc, r7, ip, ror #25 │ │ │ │ - @ instruction: 0x01c7fb94 │ │ │ │ - stlbeq r4, [r7] │ │ │ │ - biceq pc, r7, r4, lsr ip @ │ │ │ │ - biceq pc, r7, r4, asr #24 │ │ │ │ + biceq pc, r7, r4, asr fp @ │ │ │ │ + biceq pc, r7, r4, ror #25 │ │ │ │ + biceq pc, r7, ip, lsl #23 │ │ │ │ + biceq pc, r7, ip, lsl #25 │ │ │ │ + biceq pc, r7, ip, lsr #24 │ │ │ │ + biceq pc, r7, ip, lsr ip @ │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b25424 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -666800,15 +666800,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x01b25398 │ │ │ │ @ instruction: 0x01b253b4 │ │ │ │ - biceq pc, r7, r4, ror #26 │ │ │ │ + biceq pc, r7, ip, asr sp @ │ │ │ │ @ instruction: 0x01b25374 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #72] @ 2969a8 <__cxa_atexit@plt+0x28b334> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -666827,15 +666827,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 2969ac <__cxa_atexit@plt+0x28b338> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b25324 │ │ │ │ - ldrdeq pc, [r7, #204] @ 0xcc │ │ │ │ + ldrdeq pc, [r7, #196] @ 0xc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2969e8 <__cxa_atexit@plt+0x28b374> │ │ │ │ @@ -666847,15 +666847,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 296a04 <__cxa_atexit@plt+0x28b390> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strdeq pc, [r7, #152] @ 0x98 │ │ │ │ + strdeq pc, [r7, #144] @ 0x90 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b23544 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -666906,21 +666906,21 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq pc, r7, ip, lsr #16 │ │ │ │ + biceq pc, r7, r4, lsr #16 │ │ │ │ + biceq pc, r7, r0, asr #19 │ │ │ │ + biceq pc, r7, r0, ror r8 @ │ │ │ │ + biceq pc, r7, r0, lsr #19 │ │ │ │ biceq pc, r7, r8, asr #19 │ │ │ │ - biceq pc, r7, r8, ror r8 @ │ │ │ │ - biceq pc, r7, r8, lsr #19 │ │ │ │ - ldrdeq pc, [r7, #144] @ 0x90 │ │ │ │ @ instruction: 0x01b234b0 │ │ │ │ - biceq pc, r7, ip, lsl #19 │ │ │ │ + biceq pc, r7, r4, lsl #19 │ │ │ │ @ instruction: 0x01b25294 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 296b7c <__cxa_atexit@plt+0x28b508> │ │ │ │ @@ -666950,17 +666950,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - biceq pc, r7, r0, lsr r7 @ │ │ │ │ + biceq pc, r7, r8, lsr #14 │ │ │ │ @ instruction: 0x01b22f4c │ │ │ │ - biceq pc, r7, r0, lsr #14 │ │ │ │ + biceq pc, r7, r8, lsl r7 @ │ │ │ │ @ instruction: 0x01b251f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -666997,18 +666997,18 @@ │ │ │ │ sub r7, r6, #1 │ │ │ │ bx ip │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - biceq pc, r7, r8, asr #16 │ │ │ │ - strdeq pc, [r7, #100] @ 0x64 │ │ │ │ - biceq pc, r7, r4, lsl r8 @ │ │ │ │ - biceq pc, r7, r4, asr r6 @ │ │ │ │ + biceq pc, r7, r0, asr #16 │ │ │ │ + biceq pc, r7, ip, ror #13 │ │ │ │ + biceq pc, r7, ip, lsl #16 │ │ │ │ + biceq pc, r7, ip, asr #12 │ │ │ │ @ instruction: 0x01b25134 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 296cdc <__cxa_atexit@plt+0x28b668> │ │ │ │ @@ -667038,17 +667038,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - ldrdeq pc, [r7, #80] @ 0x50 │ │ │ │ + biceq pc, r7, r8, asr #11 │ │ │ │ @ instruction: 0x01b22dec │ │ │ │ - biceq pc, r7, r0, asr #11 │ │ │ │ + strheq pc, [r7, #88] @ 0x58 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 296d7c <__cxa_atexit@plt+0x28b708> │ │ │ │ @@ -667077,17 +667077,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 296d8c <__cxa_atexit@plt+0x28b718> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq pc, r7, r8, lsr r5 @ │ │ │ │ - biceq pc, r7, r0, lsr #11 │ │ │ │ - biceq pc, r7, ip, lsl r5 @ │ │ │ │ + biceq pc, r7, r0, lsr r5 @ │ │ │ │ + @ instruction: 0x01c7f598 │ │ │ │ + biceq pc, r7, r4, lsl r5 @ │ │ │ │ @ instruction: 0x01b25004 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 296e0c <__cxa_atexit@plt+0x28b798> │ │ │ │ @@ -667112,15 +667112,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 296e20 <__cxa_atexit@plt+0x28b7ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b24fbc │ │ │ │ - biceq pc, r7, r4, ror r8 @ │ │ │ │ + biceq pc, r7, ip, ror #16 │ │ │ │ @ instruction: 0x01b24f84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29703c <__cxa_atexit@plt+0x28b9c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -667254,31 +667254,31 @@ │ │ │ │ ldr r7, [pc, #20] @ 29705c <__cxa_atexit@plt+0x28b9e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #256 @ 0x100 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq pc, r7, r8, lsr #12 │ │ │ │ + biceq pc, r7, r0, lsr #12 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0x01b24f30 │ │ │ │ @ instruction: 0x01b24f1c │ │ │ │ @ instruction: 0x01b230e8 │ │ │ │ @ instruction: 0x01b24ed8 │ │ │ │ - biceq pc, r7, r8, ror r5 @ │ │ │ │ - @ instruction: 0x01c7f590 │ │ │ │ - biceq pc, r7, r0, lsl r5 @ │ │ │ │ + biceq pc, r7, r0, ror r5 @ │ │ │ │ + biceq pc, r7, r8, lsl #11 │ │ │ │ biceq pc, r7, r8, lsl #10 │ │ │ │ - ldrdeq pc, [r7, #72] @ 0x48 │ │ │ │ - biceq pc, r7, r4, lsl #6 │ │ │ │ + biceq pc, r7, r0, lsl #10 │ │ │ │ + ldrdeq pc, [r7, #64] @ 0x40 │ │ │ │ + strdeq pc, [r7, #44] @ 0x2c │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - ldrdeq pc, [r7, #68] @ 0x44 │ │ │ │ - biceq pc, r7, r0, asr #6 │ │ │ │ - biceq pc, r7, ip, asr #8 │ │ │ │ - biceq pc, r7, r0, lsl r4 @ │ │ │ │ + biceq pc, r7, ip, asr #9 │ │ │ │ + biceq pc, r7, r8, lsr r3 @ │ │ │ │ + biceq pc, r7, r4, asr #8 │ │ │ │ + biceq pc, r7, r8, lsl #8 │ │ │ │ @ instruction: 0x01b24d24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 297144 <__cxa_atexit@plt+0x28bad0> │ │ │ │ @@ -667326,15 +667326,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0x01b24c74 │ │ │ │ @ instruction: 0x01b24c8c │ │ │ │ - biceq pc, r7, r0, asr #10 │ │ │ │ + biceq pc, r7, r8, lsr r5 @ │ │ │ │ @ instruction: 0x01b24c48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 297204 <__cxa_atexit@plt+0x28bb90> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -667363,15 +667363,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 29720c <__cxa_atexit@plt+0x28bb98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0x01b24bd4 │ │ │ │ - biceq pc, r7, ip, lsl #9 │ │ │ │ + biceq pc, r7, r4, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 297248 <__cxa_atexit@plt+0x28bbd4> │ │ │ │ @@ -667383,15 +667383,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 297264 <__cxa_atexit@plt+0x28bbf0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - @ instruction: 0x01c7f198 │ │ │ │ + @ instruction: 0x01c7f190 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b23954 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -667423,32 +667423,32 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - biceq lr, r7, ip, asr #31 │ │ │ │ biceq lr, r7, r4, asr #31 │ │ │ │ - biceq pc, r7, r0, lsr r0 @ │ │ │ │ + strheq lr, [r7, #252] @ 0xfc │ │ │ │ + biceq pc, r7, r8, lsr #32 │ │ │ │ @ instruction: 0x01b238b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 297330 <__cxa_atexit@plt+0x28bcbc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 297338 <__cxa_atexit@plt+0x28bcc4> │ │ │ │ ldr r7, [pc, #12] @ 297344 <__cxa_atexit@plt+0x28bcd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - biceq pc, r7, r0, asr #6 │ │ │ │ + biceq pc, r7, r8, lsr r3 @ │ │ │ │ @ instruction: 0x01b24b88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -667586,33 +667586,33 @@ │ │ │ │ ldr r7, [pc, #20] @ 29758c <__cxa_atexit@plt+0x28bf18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #172 @ 0xac │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq pc, [r7, #8] │ │ │ │ + strdeq pc, [r7] │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0x01b2281c │ │ │ │ - strdeq lr, [r7, #252] @ 0xfc │ │ │ │ - biceq pc, r7, r8 │ │ │ │ - biceq pc, r7, ip │ │ │ │ + strdeq lr, [r7, #244] @ 0xf4 │ │ │ │ + biceq pc, r7, r0 │ │ │ │ + biceq pc, r7, r4 │ │ │ │ @ instruction: 0x01b24a74 │ │ │ │ - biceq lr, r7, ip, ror pc │ │ │ │ - biceq lr, r7, ip, ror #28 │ │ │ │ - ldrdeq lr, [r7, #244] @ 0xf4 │ │ │ │ + biceq lr, r7, r4, ror pc │ │ │ │ + biceq lr, r7, r4, ror #28 │ │ │ │ + biceq lr, r7, ip, asr #31 │ │ │ │ + biceq lr, r7, r0, ror #27 │ │ │ │ + biceq lr, r7, r4, asr #28 │ │ │ │ + biceq lr, r7, r4, asr pc │ │ │ │ biceq lr, r7, r8, ror #27 │ │ │ │ - biceq lr, r7, ip, asr #28 │ │ │ │ - biceq lr, r7, ip, asr pc │ │ │ │ - strdeq lr, [r7, #208] @ 0xd0 │ │ │ │ - biceq pc, r7, r0 │ │ │ │ + strdeq lr, [r7, #248] @ 0xf8 │ │ │ │ @ instruction: 0x01b24934 │ │ │ │ - biceq lr, r7, r8, lsl #30 │ │ │ │ + biceq lr, r7, r0, lsl #30 │ │ │ │ @ instruction: 0x01b23660 │ │ │ │ - biceq lr, r7, ip, lsl #30 │ │ │ │ + biceq lr, r7, r4, lsl #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29764c <__cxa_atexit@plt+0x28bfd8> │ │ │ │ @@ -667641,17 +667641,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29765c <__cxa_atexit@plt+0x28bfe8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq lr, r7, r8, ror #24 │ │ │ │ - ldrdeq lr, [r7, #192] @ 0xc0 │ │ │ │ - biceq lr, r7, ip, asr #24 │ │ │ │ + biceq lr, r7, r0, ror #24 │ │ │ │ + biceq lr, r7, r8, asr #25 │ │ │ │ + biceq lr, r7, r4, asr #24 │ │ │ │ @ instruction: 0x01b24878 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2976dc <__cxa_atexit@plt+0x28c068> │ │ │ │ @@ -667676,15 +667676,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2976f0 <__cxa_atexit@plt+0x28c07c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b24840 │ │ │ │ - biceq lr, r7, r4, lsr #31 │ │ │ │ + strexbeq lr, ip, [r7] │ │ │ │ @ instruction: 0x01b247f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 297a08 <__cxa_atexit@plt+0x28c394> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -667881,38 +667881,38 @@ │ │ │ │ ldr r7, [pc, #20] @ 297a28 <__cxa_atexit@plt+0x28c3b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #348 @ 0x15c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq lr, r7, ip, asr ip │ │ │ │ + biceq lr, r7, r4, asr ip │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0x01b24770 │ │ │ │ @ instruction: 0x01b2470c │ │ │ │ @ instruction: 0x01b2476c │ │ │ │ @ instruction: 0x01b22c74 │ │ │ │ - biceq lr, r7, r0, lsr #25 │ │ │ │ + @ instruction: 0x01c7ec98 │ │ │ │ @ instruction: 0x01b245c4 │ │ │ │ @ instruction: 0x01b22460 │ │ │ │ @ instruction: 0x01b23b68 │ │ │ │ @ instruction: 0x01b246e0 │ │ │ │ @ instruction: 0x01b24684 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ - strdeq lr, [r7, #188] @ 0xbc │ │ │ │ - biceq lr, r7, ip, lsr #23 │ │ │ │ - biceq lr, r7, r8, ror fp │ │ │ │ - @ instruction: 0x01c7e998 │ │ │ │ - biceq lr, r7, r8, lsl #20 │ │ │ │ - biceq lr, r7, ip, lsr fp │ │ │ │ - strheq lr, [r7, #168] @ 0xa8 │ │ │ │ - strdeq lr, [r7, #164] @ 0xa4 │ │ │ │ + strdeq lr, [r7, #180] @ 0xb4 │ │ │ │ + biceq lr, r7, r4, lsr #23 │ │ │ │ + biceq lr, r7, r0, ror fp │ │ │ │ + @ instruction: 0x01c7e990 │ │ │ │ + biceq lr, r7, r0, lsl #20 │ │ │ │ + biceq lr, r7, r4, lsr fp │ │ │ │ + strheq lr, [r7, #160] @ 0xa0 │ │ │ │ + biceq lr, r7, ip, ror #21 │ │ │ │ @ instruction: 0x01b225c8 │ │ │ │ - biceq lr, r7, r4, lsr #21 │ │ │ │ - biceq lr, r7, r8, lsr sl │ │ │ │ + @ instruction: 0x01c7ea9c │ │ │ │ + biceq lr, r7, r0, lsr sl │ │ │ │ @ instruction: 0x01b24490 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 297b2c <__cxa_atexit@plt+0x28c4b8> │ │ │ │ @@ -667960,15 +667960,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0x01b243e0 │ │ │ │ @ instruction: 0x01b243f8 │ │ │ │ - biceq lr, r7, r8, asr fp │ │ │ │ + biceq lr, r7, r0, asr fp │ │ │ │ @ instruction: 0x01b243b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 297bec <__cxa_atexit@plt+0x28c578> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -667997,15 +667997,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 297bf4 <__cxa_atexit@plt+0x28c580> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ @ instruction: 0x01b24340 │ │ │ │ - biceq lr, r7, r4, lsr #21 │ │ │ │ + @ instruction: 0x01c7ea9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 297c30 <__cxa_atexit@plt+0x28c5bc> │ │ │ │ @@ -668017,15 +668017,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 297c4c <__cxa_atexit@plt+0x28c5d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strheq lr, [r7, #112] @ 0x70 │ │ │ │ + biceq lr, r7, r8, lsr #15 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -668055,17 +668055,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 297cd4 <__cxa_atexit@plt+0x28c660> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r7, #80] @ 0x50 │ │ │ │ - biceq lr, r7, r8, asr r6 │ │ │ │ - ldrdeq lr, [r7, #84] @ 0x54 │ │ │ │ + biceq lr, r7, r8, ror #11 │ │ │ │ + biceq lr, r7, r0, asr r6 │ │ │ │ + biceq lr, r7, ip, asr #11 │ │ │ │ @ instruction: 0x01b24274 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 297d78 <__cxa_atexit@plt+0x28c704> │ │ │ │ @@ -668097,15 +668097,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - biceq lr, r7, r4, lsl #18 │ │ │ │ + strdeq lr, [r7, #140] @ 0x8c │ │ │ │ @ instruction: 0x01b241d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 297dc8 <__cxa_atexit@plt+0x28c754> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -668120,15 +668120,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 297de4 <__cxa_atexit@plt+0x28c770> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01c7e89c │ │ │ │ + @ instruction: 0x01c7e894 │ │ │ │ @ instruction: 0x01b2417c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 297f8c <__cxa_atexit@plt+0x28c918> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -668234,28 +668234,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 297fac <__cxa_atexit@plt+0x28c938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #172 @ 0xac │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq lr, [r7, #104] @ 0x68 │ │ │ │ - strdeq lr, [r7, #84] @ 0x54 │ │ │ │ - biceq lr, r7, r0, asr #8 │ │ │ │ - ldrdeq lr, [r7, #80] @ 0x50 │ │ │ │ - @ instruction: 0x01c7e59c │ │ │ │ - biceq lr, r7, ip, lsl #9 │ │ │ │ - biceq lr, r7, ip, lsr #11 │ │ │ │ + ldrdeq lr, [r7, #96] @ 0x60 │ │ │ │ + biceq lr, r7, ip, ror #11 │ │ │ │ + biceq lr, r7, r8, lsr r4 │ │ │ │ + biceq lr, r7, r8, asr #11 │ │ │ │ + @ instruction: 0x01c7e594 │ │ │ │ + biceq lr, r7, r4, lsl #9 │ │ │ │ + biceq lr, r7, r4, lsr #11 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - biceq lr, r7, r0, lsl #10 │ │ │ │ - biceq lr, r7, r8, lsr #10 │ │ │ │ - biceq lr, r7, r0, asr #10 │ │ │ │ - biceq lr, r7, r4, lsr #10 │ │ │ │ - biceq lr, r7, ip, asr #7 │ │ │ │ - biceq lr, r7, ip, ror #9 │ │ │ │ + strdeq lr, [r7, #72] @ 0x48 │ │ │ │ + biceq lr, r7, r0, lsr #10 │ │ │ │ + biceq lr, r7, r8, lsr r5 │ │ │ │ + biceq lr, r7, ip, lsl r5 │ │ │ │ + biceq lr, r7, r4, asr #7 │ │ │ │ + biceq lr, r7, r4, ror #9 │ │ │ │ @ instruction: 0x01b23908 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -668285,17 +668285,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29806c <__cxa_atexit@plt+0x28c9f8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq lr, r7, r8, asr r2 │ │ │ │ - biceq lr, r7, r0, asr #5 │ │ │ │ - biceq lr, r7, ip, lsr r2 │ │ │ │ + biceq lr, r7, r0, asr r2 │ │ │ │ + strheq lr, [r7, #40] @ 0x28 │ │ │ │ + biceq lr, r7, r4, lsr r2 │ │ │ │ @ instruction: 0x01b23eec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2980ec <__cxa_atexit@plt+0x28ca78> │ │ │ │ @@ -668320,15 +668320,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 298100 <__cxa_atexit@plt+0x28ca8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b23e98 │ │ │ │ - @ instruction: 0x01c7e594 │ │ │ │ + biceq lr, r7, ip, lsl #11 │ │ │ │ @ instruction: 0x01b23e6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2982a8 <__cxa_atexit@plt+0x28cc34> │ │ │ │ @@ -668435,27 +668435,27 @@ │ │ │ │ mov r4, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #160 @ 0xa0 │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strheq lr, [r7, #60] @ 0x3c │ │ │ │ + strheq lr, [r7, #52] @ 0x34 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x01b23124 │ │ │ │ @ instruction: 0x01b23710 │ │ │ │ - biceq lr, r7, r0, lsr #5 │ │ │ │ - strheq lr, [r7, #40] @ 0x28 │ │ │ │ - biceq lr, r7, ip, lsr #5 │ │ │ │ - biceq lr, r7, r0, ror #4 │ │ │ │ - biceq lr, r7, r4, ror r2 │ │ │ │ - biceq lr, r7, r4, ror r0 │ │ │ │ - biceq lr, r7, r4, lsl #4 │ │ │ │ - ldrdeq lr, [r7] │ │ │ │ - biceq lr, r7, r4, asr #3 │ │ │ │ + @ instruction: 0x01c7e298 │ │ │ │ + strheq lr, [r7, #32] │ │ │ │ + biceq lr, r7, r4, lsr #5 │ │ │ │ + biceq lr, r7, r8, asr r2 │ │ │ │ + biceq lr, r7, ip, ror #4 │ │ │ │ + biceq lr, r7, ip, rrx │ │ │ │ + strdeq lr, [r7, #28] │ │ │ │ + biceq lr, r7, r8, asr #1 │ │ │ │ + strheq lr, [r7, #28] │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x01b23c78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -668504,15 +668504,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0x01b23bc8 │ │ │ │ @ instruction: 0x01b23be0 │ │ │ │ - ldrdeq lr, [r7, #40] @ 0x28 │ │ │ │ + ldrdeq lr, [r7, #32] │ │ │ │ @ instruction: 0x01b23b9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 29846c <__cxa_atexit@plt+0x28cdf8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -668541,15 +668541,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 298474 <__cxa_atexit@plt+0x28ce00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0x01b23b28 │ │ │ │ - biceq lr, r7, r4, lsr #4 │ │ │ │ + biceq lr, r7, ip, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2984b0 <__cxa_atexit@plt+0x28ce3c> │ │ │ │ @@ -668561,15 +668561,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2984cc <__cxa_atexit@plt+0x28ce58> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq sp, r7, r0, lsr pc │ │ │ │ + biceq sp, r7, r8, lsr #30 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -668599,17 +668599,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 298554 <__cxa_atexit@plt+0x28cee0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r7, r0, ror sp │ │ │ │ - ldrdeq sp, [r7, #216] @ 0xd8 │ │ │ │ - biceq sp, r7, r4, asr sp │ │ │ │ + biceq sp, r7, r8, ror #26 │ │ │ │ + ldrdeq sp, [r7, #208] @ 0xd0 │ │ │ │ + biceq sp, r7, ip, asr #26 │ │ │ │ @ instruction: 0x01b239f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2985f8 <__cxa_atexit@plt+0x28cf84> │ │ │ │ @@ -668641,15 +668641,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - biceq lr, r7, r4, lsl #1 │ │ │ │ + biceq lr, r7, ip, ror r0 │ │ │ │ @ instruction: 0x01b23958 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 298648 <__cxa_atexit@plt+0x28cfd4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -668664,15 +668664,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 298664 <__cxa_atexit@plt+0x28cff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq lr, r7, ip, lsl r0 │ │ │ │ + biceq lr, r7, r4, lsl r0 │ │ │ │ @ instruction: 0x01b238fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 298850 <__cxa_atexit@plt+0x28d1dc> │ │ │ │ @@ -668797,31 +668797,31 @@ │ │ │ │ mov r4, ip │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #196 @ 0xc4 │ │ │ │ str r6, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sp, r7, r4, lsl lr │ │ │ │ + biceq sp, r7, ip, lsl #28 │ │ │ │ @ instruction: 0x01b231d8 │ │ │ │ - biceq sp, r7, r4, ror #26 │ │ │ │ biceq sp, r7, ip, asr sp │ │ │ │ - biceq sp, r7, r0, asr #26 │ │ │ │ - biceq sp, r7, r0, lsl #23 │ │ │ │ - biceq sp, r7, r8, lsl sp │ │ │ │ - biceq sp, r7, r0, asr #23 │ │ │ │ - biceq sp, r7, r0, lsl #26 │ │ │ │ - biceq sp, r7, ip, lsr #25 │ │ │ │ - biceq sp, r7, r8, lsl #25 │ │ │ │ + biceq sp, r7, r4, asr sp │ │ │ │ + biceq sp, r7, r8, lsr sp │ │ │ │ + biceq sp, r7, r8, ror fp │ │ │ │ + biceq sp, r7, r0, lsl sp │ │ │ │ + strheq sp, [r7, #184] @ 0xb8 │ │ │ │ + strdeq sp, [r7, #200] @ 0xc8 │ │ │ │ + biceq sp, r7, r4, lsr #25 │ │ │ │ + biceq sp, r7, r0, lsl #25 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0x01b2145c │ │ │ │ - biceq sp, r7, r8, ror ip │ │ │ │ - biceq sp, r7, r8, asr ip │ │ │ │ - strdeq sp, [r7, #184] @ 0xb8 │ │ │ │ - biceq sp, r7, r8, lsr #23 │ │ │ │ + biceq sp, r7, r0, ror ip │ │ │ │ + biceq sp, r7, r0, asr ip │ │ │ │ + strdeq sp, [r7, #176] @ 0xb0 │ │ │ │ + biceq sp, r7, r0, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 298930 <__cxa_atexit@plt+0x28d2bc> │ │ │ │ @@ -668850,17 +668850,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 298940 <__cxa_atexit@plt+0x28d2cc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r7, r4, lsl #19 │ │ │ │ - biceq sp, r7, ip, ror #19 │ │ │ │ - biceq sp, r7, r8, ror #18 │ │ │ │ + biceq sp, r7, ip, ror r9 │ │ │ │ + biceq sp, r7, r4, ror #19 │ │ │ │ + biceq sp, r7, r0, ror #18 │ │ │ │ @ instruction: 0x01b23618 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2989c0 <__cxa_atexit@plt+0x28d34c> │ │ │ │ @@ -668885,15 +668885,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2989d4 <__cxa_atexit@plt+0x28d360> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b23638 │ │ │ │ - biceq sp, r7, r0, asr #25 │ │ │ │ + strheq sp, [r7, #200] @ 0xc8 │ │ │ │ @ instruction: 0x01b23598 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 298b7c <__cxa_atexit@plt+0x28d508> │ │ │ │ @@ -669000,27 +669000,27 @@ │ │ │ │ mov r4, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #160 @ 0xa0 │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sp, r7, r8, ror #21 │ │ │ │ + biceq sp, r7, r0, ror #21 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x01b22850 │ │ │ │ @ instruction: 0x01b22e3c │ │ │ │ - biceq sp, r7, ip, asr #19 │ │ │ │ - biceq sp, r7, r4, ror #19 │ │ │ │ - ldrdeq sp, [r7, #152] @ 0x98 │ │ │ │ - biceq sp, r7, ip, lsl #19 │ │ │ │ - biceq sp, r7, r0, lsr #19 │ │ │ │ - biceq sp, r7, r0, lsr #15 │ │ │ │ - biceq sp, r7, r0, lsr r9 │ │ │ │ - strdeq sp, [r7, #124] @ 0x7c │ │ │ │ - strdeq sp, [r7, #128] @ 0x80 │ │ │ │ + biceq sp, r7, r4, asr #19 │ │ │ │ + ldrdeq sp, [r7, #156] @ 0x9c │ │ │ │ + ldrdeq sp, [r7, #144] @ 0x90 │ │ │ │ + biceq sp, r7, r4, lsl #19 │ │ │ │ + @ instruction: 0x01c7d998 │ │ │ │ + @ instruction: 0x01c7d798 │ │ │ │ + biceq sp, r7, r8, lsr #18 │ │ │ │ + strdeq sp, [r7, #116] @ 0x74 │ │ │ │ + biceq sp, r7, r8, ror #17 │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ @ instruction: 0x01b23418 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -669069,15 +669069,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0x01b23368 │ │ │ │ @ instruction: 0x01b23380 │ │ │ │ - biceq sp, r7, r4, lsl #20 │ │ │ │ + strdeq sp, [r7, #156] @ 0x9c │ │ │ │ @ instruction: 0x01b2333c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 298d40 <__cxa_atexit@plt+0x28d6cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -669106,15 +669106,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 298d48 <__cxa_atexit@plt+0x28d6d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0x01b232c8 │ │ │ │ - biceq sp, r7, r0, asr r9 │ │ │ │ + biceq sp, r7, r8, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 298d84 <__cxa_atexit@plt+0x28d710> │ │ │ │ @@ -669126,15 +669126,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 298da0 <__cxa_atexit@plt+0x28d72c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq sp, r7, ip, asr r6 │ │ │ │ + biceq sp, r7, r4, asr r6 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -669164,17 +669164,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 298e28 <__cxa_atexit@plt+0x28d7b4> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01c7d49c │ │ │ │ - biceq sp, r7, r4, lsl #10 │ │ │ │ - biceq sp, r7, r0, lsl #9 │ │ │ │ + @ instruction: 0x01c7d494 │ │ │ │ + strdeq sp, [r7, #76] @ 0x4c │ │ │ │ + biceq sp, r7, r8, ror r4 │ │ │ │ @ instruction: 0x01b23120 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 298ed4 <__cxa_atexit@plt+0x28d860> │ │ │ │ @@ -669208,15 +669208,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - biceq sp, r7, r8, lsr #15 │ │ │ │ + biceq sp, r7, r0, lsr #15 │ │ │ │ @ instruction: 0x01b2307c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 298f24 <__cxa_atexit@plt+0x28d8b0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -669231,15 +669231,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #16] @ 298f40 <__cxa_atexit@plt+0x28d8cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq sp, r7, r0, asr #14 │ │ │ │ + biceq sp, r7, r8, lsr r7 │ │ │ │ @ instruction: 0x01b23020 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29915c <__cxa_atexit@plt+0x28dae8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -669374,32 +669374,32 @@ │ │ │ │ ldr r7, [pc, #20] @ 29917c <__cxa_atexit@plt+0x28db08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #220 @ 0xdc │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sp, r7, r8, lsl #10 │ │ │ │ - strdeq sp, [r7, #36] @ 0x24 │ │ │ │ - biceq sp, r7, r4, ror r4 │ │ │ │ - biceq sp, r7, r0, asr #6 │ │ │ │ - biceq sp, r7, r4, lsl #9 │ │ │ │ - biceq sp, r7, ip, lsr #8 │ │ │ │ - biceq sp, r7, r8, lsl #8 │ │ │ │ - strdeq sp, [r7, #56] @ 0x38 │ │ │ │ - strdeq sp, [r7, #60] @ 0x3c │ │ │ │ + biceq sp, r7, r0, lsl #10 │ │ │ │ + biceq sp, r7, ip, ror #5 │ │ │ │ + biceq sp, r7, ip, ror #8 │ │ │ │ + biceq sp, r7, r8, lsr r3 │ │ │ │ + biceq sp, r7, ip, ror r4 │ │ │ │ + biceq sp, r7, r4, lsr #8 │ │ │ │ + biceq sp, r7, r0, lsl #8 │ │ │ │ + strdeq sp, [r7, #48] @ 0x30 │ │ │ │ + strdeq sp, [r7, #52] @ 0x34 │ │ │ │ @ instruction: 0x01b22834 │ │ │ │ - ldrdeq sp, [r7, #60] @ 0x3c │ │ │ │ + ldrdeq sp, [r7, #52] @ 0x34 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - biceq sp, r7, r4, asr #7 │ │ │ │ - biceq sp, r7, r8, ror #4 │ │ │ │ + strheq sp, [r7, #60] @ 0x3c │ │ │ │ + biceq sp, r7, r0, ror #4 │ │ │ │ @ instruction: 0x01b20b48 │ │ │ │ - biceq sp, r7, r4, asr r3 │ │ │ │ - biceq sp, r7, ip, ror #5 │ │ │ │ - @ instruction: 0x01c7d29c │ │ │ │ + biceq sp, r7, ip, asr #6 │ │ │ │ + biceq sp, r7, r4, ror #5 │ │ │ │ + @ instruction: 0x01c7d294 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29924c <__cxa_atexit@plt+0x28dbd8> │ │ │ │ @@ -669433,17 +669433,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29925c <__cxa_atexit@plt+0x28dbe8> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r7, ip, ror r0 │ │ │ │ - biceq sp, r7, ip, asr r0 │ │ │ │ - biceq sp, r7, ip, asr #1 │ │ │ │ + biceq sp, r7, r4, ror r0 │ │ │ │ + biceq sp, r7, r4, asr r0 │ │ │ │ + biceq sp, r7, r4, asr #1 │ │ │ │ @ instruction: 0x01b22cfc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 299318 <__cxa_atexit@plt+0x28dca4> │ │ │ │ @@ -669484,16 +669484,16 @@ │ │ │ │ ldr r7, [pc, #16] @ 299330 <__cxa_atexit@plt+0x28dcbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x01b22d54 │ │ │ │ - biceq sp, r7, ip, ror r3 │ │ │ │ - biceq sp, r7, r4, ror #6 │ │ │ │ + biceq sp, r7, r4, ror r3 │ │ │ │ + biceq sp, r7, ip, asr r3 │ │ │ │ @ instruction: 0x01b22c38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 299378 <__cxa_atexit@plt+0x28dd04> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -669508,15 +669508,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 299394 <__cxa_atexit@plt+0x28dd20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq sp, r7, ip, ror #5 │ │ │ │ + biceq sp, r7, r4, ror #5 │ │ │ │ @ instruction: 0x01b22bdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 299560 <__cxa_atexit@plt+0x28deec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -669631,28 +669631,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 299580 <__cxa_atexit@plt+0x28df0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #184 @ 0xb8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sp, r7, r4, lsl #2 │ │ │ │ + strdeq sp, [r7, #12] │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0x01b21e8c │ │ │ │ - biceq sp, r7, r4, lsl r0 │ │ │ │ - biceq sp, r7, r4, lsl r0 │ │ │ │ - biceq sp, r7, r8 │ │ │ │ + biceq sp, r7, ip │ │ │ │ + biceq sp, r7, ip │ │ │ │ + biceq sp, r7, r0 │ │ │ │ @ instruction: 0x01b22410 │ │ │ │ - strheq ip, [r7, #244] @ 0xf4 │ │ │ │ - biceq ip, r7, r8, ror pc │ │ │ │ - biceq ip, r7, r4, asr #27 │ │ │ │ - biceq ip, r7, ip, lsr pc │ │ │ │ - biceq ip, r7, ip, lsl lr │ │ │ │ + biceq ip, r7, ip, lsr #31 │ │ │ │ + biceq ip, r7, r0, ror pc │ │ │ │ + strheq ip, [r7, #220] @ 0xdc │ │ │ │ + biceq ip, r7, r4, lsr pc │ │ │ │ + biceq ip, r7, r4, lsl lr │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ - biceq ip, r7, r8, asr pc │ │ │ │ + biceq ip, r7, r0, asr pc │ │ │ │ @ instruction: 0x01b22ab0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -669701,15 +669701,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 29969c <__cxa_atexit@plt+0x28e028> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq ip, r7, r0, ror #26 │ │ │ │ + biceq ip, r7, r8, asr sp │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -669739,17 +669739,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 299724 <__cxa_atexit@plt+0x28e0b0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq ip, r7, r0, lsr #23 │ │ │ │ - biceq ip, r7, r8, lsl #24 │ │ │ │ - biceq ip, r7, r4, lsl #23 │ │ │ │ + @ instruction: 0x01c7cb98 │ │ │ │ + biceq ip, r7, r0, lsl #24 │ │ │ │ + biceq ip, r7, ip, ror fp │ │ │ │ @ instruction: 0x01b229a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2997a4 <__cxa_atexit@plt+0x28e130> │ │ │ │ @@ -669774,15 +669774,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2997b8 <__cxa_atexit@plt+0x28e144> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b2294c │ │ │ │ - ldrdeq ip, [r7, #236] @ 0xec │ │ │ │ + ldrdeq ip, [r7, #228] @ 0xe4 │ │ │ │ @ instruction: 0x01b22920 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 299908 <__cxa_atexit@plt+0x28e294> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -669865,26 +669865,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 299928 <__cxa_atexit@plt+0x28e2b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #124 @ 0x7c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq ip, r7, ip, asr sp │ │ │ │ + biceq ip, r7, r4, asr sp │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - biceq ip, r7, r8, ror #20 │ │ │ │ - strdeq ip, [r7, #184] @ 0xb8 │ │ │ │ - ldrdeq ip, [r7, #188] @ 0xbc │ │ │ │ - strheq ip, [r7, #168] @ 0xa8 │ │ │ │ - strheq ip, [r7, #176] @ 0xb0 │ │ │ │ - biceq ip, r7, r8, asr #23 │ │ │ │ - @ instruction: 0x01c7cb98 │ │ │ │ - biceq ip, r7, r8, ror #22 │ │ │ │ - biceq ip, r7, ip, ror #22 │ │ │ │ - biceq ip, r7, r0, lsr fp │ │ │ │ + biceq ip, r7, r0, ror #20 │ │ │ │ + strdeq ip, [r7, #176] @ 0xb0 │ │ │ │ + ldrdeq ip, [r7, #180] @ 0xb4 │ │ │ │ + strheq ip, [r7, #160] @ 0xa0 │ │ │ │ + biceq ip, r7, r8, lsr #23 │ │ │ │ + biceq ip, r7, r0, asr #23 │ │ │ │ + @ instruction: 0x01c7cb90 │ │ │ │ + biceq ip, r7, r0, ror #22 │ │ │ │ + biceq ip, r7, r4, ror #22 │ │ │ │ + biceq ip, r7, r8, lsr #22 │ │ │ │ @ instruction: 0x01b227c8 │ │ │ │ @ instruction: 0x01b22790 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -669933,15 +669933,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0x01b226e0 │ │ │ │ @ instruction: 0x01b226f8 │ │ │ │ - biceq ip, r7, r4, lsl #25 │ │ │ │ + biceq ip, r7, ip, ror ip │ │ │ │ @ instruction: 0x01b226b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 299ac0 <__cxa_atexit@plt+0x28e44c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -669970,15 +669970,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 299ac8 <__cxa_atexit@plt+0x28e454> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0x01b22640 │ │ │ │ - ldrdeq ip, [r7, #176] @ 0xb0 │ │ │ │ + biceq ip, r7, r8, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 299b04 <__cxa_atexit@plt+0x28e490> │ │ │ │ @@ -669990,15 +669990,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 299b20 <__cxa_atexit@plt+0x28e4ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - ldrdeq ip, [r7, #140] @ 0x8c │ │ │ │ + ldrdeq ip, [r7, #132] @ 0x84 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 299b80 <__cxa_atexit@plt+0x28e50c> │ │ │ │ @@ -670022,17 +670022,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, r7, r0, lsr #14 │ │ │ │ biceq ip, r7, r8, lsl r7 │ │ │ │ - biceq ip, r7, r4, lsl #15 │ │ │ │ + biceq ip, r7, r0, lsl r7 │ │ │ │ + biceq ip, r7, ip, ror r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 299be8 <__cxa_atexit@plt+0x28e574> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -670046,15 +670046,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #8] @ 299bf8 <__cxa_atexit@plt+0x28e584> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b22540 │ │ │ │ - biceq ip, r7, ip, lsl #21 │ │ │ │ + biceq ip, r7, r4, lsl #21 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 299d38 <__cxa_atexit@plt+0x28e6c4> │ │ │ │ @@ -670133,24 +670133,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0x01b2163c │ │ │ │ - biceq ip, r7, r0, asr #15 │ │ │ │ - ldrdeq ip, [r7, #120] @ 0x78 │ │ │ │ - biceq ip, r7, r0, lsl r6 │ │ │ │ - biceq ip, r7, r4, asr #15 │ │ │ │ - biceq ip, r7, r0, ror #12 │ │ │ │ - biceq ip, r7, r0, ror #14 │ │ │ │ + strheq ip, [r7, #120] @ 0x78 │ │ │ │ + ldrdeq ip, [r7, #112] @ 0x70 │ │ │ │ + biceq ip, r7, r8, lsl #12 │ │ │ │ + strheq ip, [r7, #124] @ 0x7c │ │ │ │ + biceq ip, r7, r8, asr r6 │ │ │ │ + biceq ip, r7, r8, asr r7 │ │ │ │ @ instruction: 0x01b22450 │ │ │ │ @ instruction: 0x01b21b94 │ │ │ │ - strdeq ip, [r7, #104] @ 0x68 │ │ │ │ - biceq ip, r7, r8, lsl #14 │ │ │ │ + strdeq ip, [r7, #96] @ 0x60 │ │ │ │ + biceq ip, r7, r0, lsl #14 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0x01b22394 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 299c00 <__cxa_atexit@plt+0x28e58c> │ │ │ │ @@ -670194,15 +670194,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x01b222fc │ │ │ │ @ instruction: 0x01b22320 │ │ │ │ - biceq ip, r7, ip, asr r8 │ │ │ │ + biceq ip, r7, r4, asr r8 │ │ │ │ @ instruction: 0x01b222d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #72] @ 299eb0 <__cxa_atexit@plt+0x28e83c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -670221,15 +670221,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 299eb4 <__cxa_atexit@plt+0x28e840> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b22288 │ │ │ │ - ldrdeq ip, [r7, #116] @ 0x74 │ │ │ │ + biceq ip, r7, ip, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 299ef0 <__cxa_atexit@plt+0x28e87c> │ │ │ │ @@ -670241,15 +670241,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 299f0c <__cxa_atexit@plt+0x28e898> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strdeq ip, [r7, #64] @ 0x40 │ │ │ │ + biceq ip, r7, r8, ror #9 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 299f6c <__cxa_atexit@plt+0x28e8f8> │ │ │ │ @@ -670273,17 +670273,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, r7, r4, lsr r3 │ │ │ │ biceq ip, r7, ip, lsr #6 │ │ │ │ - @ instruction: 0x01c7c398 │ │ │ │ + biceq ip, r7, r4, lsr #6 │ │ │ │ + @ instruction: 0x01c7c390 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 299fd4 <__cxa_atexit@plt+0x28e960> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -670297,15 +670297,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #8] @ 299fe4 <__cxa_atexit@plt+0x28e970> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b221e0 │ │ │ │ - biceq ip, r7, r0, lsr #13 │ │ │ │ + @ instruction: 0x01c7c698 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29a100 <__cxa_atexit@plt+0x28ea8c> │ │ │ │ @@ -670375,23 +670375,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0x01b20054 │ │ │ │ - ldrdeq ip, [r7, #52] @ 0x34 │ │ │ │ - biceq ip, r7, ip, ror #7 │ │ │ │ - biceq ip, r7, r4, lsr #4 │ │ │ │ - biceq ip, r7, r4, lsl #5 │ │ │ │ + biceq ip, r7, ip, asr #7 │ │ │ │ + biceq ip, r7, r4, ror #7 │ │ │ │ + biceq ip, r7, ip, lsl r2 │ │ │ │ + biceq ip, r7, ip, ror r2 │ │ │ │ @ instruction: 0x01b20788 │ │ │ │ - biceq ip, r7, ip, ror r3 │ │ │ │ - @ instruction: 0x01c7c398 │ │ │ │ - biceq ip, r7, r0, lsr r3 │ │ │ │ - biceq ip, r7, r0, asr #6 │ │ │ │ + biceq ip, r7, r4, ror r3 │ │ │ │ + @ instruction: 0x01c7c390 │ │ │ │ + biceq ip, r7, r8, lsr #6 │ │ │ │ + biceq ip, r7, r8, lsr r3 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0x01b2205c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 299fec <__cxa_atexit@plt+0x28e978> │ │ │ │ @@ -670435,15 +670435,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x01b21fc4 │ │ │ │ @ instruction: 0x01b21fe8 │ │ │ │ - @ instruction: 0x01c7c498 │ │ │ │ + @ instruction: 0x01c7c490 │ │ │ │ @ instruction: 0x01b21fa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #72] @ 29a274 <__cxa_atexit@plt+0x28ec00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -670462,15 +670462,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 29a278 <__cxa_atexit@plt+0x28ec04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b21f50 │ │ │ │ - biceq ip, r7, r0, lsl r4 │ │ │ │ + biceq ip, r7, r8, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29a2b4 <__cxa_atexit@plt+0x28ec40> │ │ │ │ @@ -670482,15 +670482,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 29a2d0 <__cxa_atexit@plt+0x28ec5c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq ip, r7, ip, lsr #2 │ │ │ │ + biceq ip, r7, r4, lsr #2 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -670520,17 +670520,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29a358 <__cxa_atexit@plt+0x28ece4> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq fp, r7, ip, ror #30 │ │ │ │ - ldrdeq fp, [r7, #244] @ 0xf4 │ │ │ │ - biceq fp, r7, r0, asr pc │ │ │ │ + biceq fp, r7, r4, ror #30 │ │ │ │ + biceq fp, r7, ip, asr #31 │ │ │ │ + biceq fp, r7, r8, asr #30 │ │ │ │ @ instruction: 0x01b1f71c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29a3fc <__cxa_atexit@plt+0x28ed88> │ │ │ │ @@ -670562,15 +670562,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - biceq ip, r7, r0, lsl #5 │ │ │ │ + biceq ip, r7, r8, ror r2 │ │ │ │ @ instruction: 0x01b1f680 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29a44c <__cxa_atexit@plt+0x28edd8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -670585,15 +670585,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 29a468 <__cxa_atexit@plt+0x28edf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq ip, r7, r8, lsl r2 │ │ │ │ + biceq ip, r7, r0, lsl r2 │ │ │ │ @ instruction: 0x01b1f624 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29a5e0 <__cxa_atexit@plt+0x28ef6c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -670687,26 +670687,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 29a600 <__cxa_atexit@plt+0x28ef8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq ip, r7, r4, lsl #1 │ │ │ │ + biceq ip, r7, ip, ror r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - biceq fp, r7, r4, ror pc │ │ │ │ - strheq fp, [r7, #212] @ 0xd4 │ │ │ │ - biceq fp, r7, r0, lsr #28 │ │ │ │ - biceq fp, r7, r4, lsr pc │ │ │ │ - biceq fp, r7, r4, lsl pc │ │ │ │ - biceq fp, r7, r0, lsr #30 │ │ │ │ - biceq fp, r7, r4, lsl pc │ │ │ │ - biceq fp, r7, r0, asr #29 │ │ │ │ - biceq fp, r7, r4, lsr #28 │ │ │ │ - biceq fp, r7, r4, asr #28 │ │ │ │ + biceq fp, r7, ip, ror #30 │ │ │ │ + biceq fp, r7, ip, lsr #27 │ │ │ │ + biceq fp, r7, r8, lsl lr │ │ │ │ + biceq fp, r7, ip, lsr #30 │ │ │ │ + biceq fp, r7, ip, lsl #30 │ │ │ │ + biceq fp, r7, r8, lsl pc │ │ │ │ + biceq fp, r7, ip, lsl #30 │ │ │ │ + strheq fp, [r7, #232] @ 0xe8 │ │ │ │ + biceq fp, r7, ip, lsl lr │ │ │ │ + biceq fp, r7, ip, lsr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29a6a4 <__cxa_atexit@plt+0x28f030> │ │ │ │ @@ -670735,17 +670735,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29a6b4 <__cxa_atexit@plt+0x28f040> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq fp, r7, r0, lsl ip │ │ │ │ - biceq fp, r7, r8, ror ip │ │ │ │ - strdeq fp, [r7, #180] @ 0xb4 │ │ │ │ + biceq fp, r7, r8, lsl #24 │ │ │ │ + biceq fp, r7, r0, ror ip │ │ │ │ + biceq fp, r7, ip, ror #23 │ │ │ │ @ instruction: 0x01b21b60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29a734 <__cxa_atexit@plt+0x28f0c0> │ │ │ │ @@ -670770,15 +670770,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29a748 <__cxa_atexit@plt+0x28f0d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b21b10 │ │ │ │ - biceq fp, r7, ip, asr #30 │ │ │ │ + biceq fp, r7, r4, asr #30 │ │ │ │ @ instruction: 0x01b21ae0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29a8f0 <__cxa_atexit@plt+0x28f27c> │ │ │ │ @@ -670885,27 +670885,27 @@ │ │ │ │ mov r4, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #160 @ 0xa0 │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq fp, r7, r4, ror sp │ │ │ │ + biceq fp, r7, ip, ror #26 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x01b20a58 │ │ │ │ @ instruction: 0x01b216d8 │ │ │ │ - biceq fp, r7, r8, asr ip │ │ │ │ - biceq fp, r7, r0, ror ip │ │ │ │ - biceq fp, r7, r4, ror #24 │ │ │ │ - biceq fp, r7, r8, lsl ip │ │ │ │ - biceq fp, r7, ip, lsr #24 │ │ │ │ - biceq fp, r7, ip, lsr #20 │ │ │ │ - strheq fp, [r7, #188] @ 0xbc │ │ │ │ - biceq fp, r7, r8, lsl #21 │ │ │ │ - biceq fp, r7, ip, ror fp │ │ │ │ + biceq fp, r7, r0, asr ip │ │ │ │ + biceq fp, r7, r8, ror #24 │ │ │ │ + biceq fp, r7, ip, asr ip │ │ │ │ + biceq fp, r7, r0, lsl ip │ │ │ │ + biceq fp, r7, r4, lsr #24 │ │ │ │ + biceq fp, r7, r4, lsr #20 │ │ │ │ + strheq fp, [r7, #180] @ 0xb4 │ │ │ │ + biceq fp, r7, r0, lsl #21 │ │ │ │ + biceq fp, r7, r4, ror fp │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ @ instruction: 0x01b218f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -670954,15 +670954,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0x01b21840 │ │ │ │ @ instruction: 0x01b21858 │ │ │ │ - @ instruction: 0x01c7bc90 │ │ │ │ + biceq fp, r7, r8, lsl #25 │ │ │ │ @ instruction: 0x01b21814 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 29aab4 <__cxa_atexit@plt+0x28f440> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -670991,15 +670991,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 29aabc <__cxa_atexit@plt+0x28f448> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0x01b217a0 │ │ │ │ - ldrdeq fp, [r7, #188] @ 0xbc │ │ │ │ + ldrdeq fp, [r7, #180] @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29aaf8 <__cxa_atexit@plt+0x28f484> │ │ │ │ @@ -671011,15 +671011,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 29ab14 <__cxa_atexit@plt+0x28f4a0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq fp, r7, r8, ror #17 │ │ │ │ + biceq fp, r7, r0, ror #17 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -671054,17 +671054,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29abb0 <__cxa_atexit@plt+0x28f53c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq fp, r7, r8, lsr #14 │ │ │ │ - biceq fp, r7, r8, lsl #14 │ │ │ │ - biceq fp, r7, r8, ror r7 │ │ │ │ + biceq fp, r7, r0, lsr #14 │ │ │ │ + biceq fp, r7, r0, lsl #14 │ │ │ │ + biceq fp, r7, r0, ror r7 │ │ │ │ @ instruction: 0x01b2170c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29ac14 <__cxa_atexit@plt+0x28f5a0> │ │ │ │ @@ -671116,15 +671116,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq fp, [r7, #156] @ 0x9c │ │ │ │ + ldrdeq fp, [r7, #148] @ 0x94 │ │ │ │ @ instruction: 0x01b21620 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29acf4 <__cxa_atexit@plt+0x28f680> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -671139,15 +671139,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #16] @ 29ad10 <__cxa_atexit@plt+0x28f69c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq fp, r7, r0, ror r9 │ │ │ │ + biceq fp, r7, r8, ror #18 │ │ │ │ @ instruction: 0x01b215c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29af24 <__cxa_atexit@plt+0x28f8b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -671280,29 +671280,29 @@ │ │ │ │ ldr r7, [pc, #20] @ 29af44 <__cxa_atexit@plt+0x28f8d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #228 @ 0xe4 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq fp, r7, r0, asr #14 │ │ │ │ + biceq fp, r7, r8, lsr r7 │ │ │ │ @ instruction: 0x01b2157c │ │ │ │ @ instruction: 0x01b21584 │ │ │ │ - strheq fp, [r7, #96] @ 0x60 │ │ │ │ - biceq fp, r7, r8, asr #9 │ │ │ │ - biceq fp, r7, ip, lsr r6 │ │ │ │ - biceq fp, r7, r0, lsr #10 │ │ │ │ - biceq fp, r7, r0, lsr #12 │ │ │ │ + biceq fp, r7, r8, lsr #13 │ │ │ │ + biceq fp, r7, r0, asr #9 │ │ │ │ + biceq fp, r7, r4, lsr r6 │ │ │ │ + biceq fp, r7, r8, lsl r5 │ │ │ │ + biceq fp, r7, r8, lsl r6 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - ldrdeq fp, [r7, #92] @ 0x5c │ │ │ │ - strheq fp, [r7, #88] @ 0x58 │ │ │ │ - biceq fp, r7, ip, asr #11 │ │ │ │ - @ instruction: 0x01c7b594 │ │ │ │ - biceq fp, r7, r0, asr #10 │ │ │ │ - strdeq fp, [r7, #72] @ 0x48 │ │ │ │ + ldrdeq fp, [r7, #84] @ 0x54 │ │ │ │ + strheq fp, [r7, #80] @ 0x50 │ │ │ │ + biceq fp, r7, r4, asr #11 │ │ │ │ + biceq fp, r7, ip, lsl #11 │ │ │ │ + biceq fp, r7, r8, lsr r5 │ │ │ │ + strdeq fp, [r7, #64] @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29aff4 <__cxa_atexit@plt+0x28f980> │ │ │ │ @@ -671331,17 +671331,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29b004 <__cxa_atexit@plt+0x28f990> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq fp, r7, r0, asr #5 │ │ │ │ - biceq fp, r7, r8, lsr #6 │ │ │ │ - biceq fp, r7, r4, lsr #5 │ │ │ │ + strheq fp, [r7, #40] @ 0x28 │ │ │ │ + biceq fp, r7, r0, lsr #6 │ │ │ │ + @ instruction: 0x01c7b29c │ │ │ │ @ instruction: 0x01b212cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29b084 <__cxa_atexit@plt+0x28fa10> │ │ │ │ @@ -671366,15 +671366,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29b098 <__cxa_atexit@plt+0x28fa24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b2127c │ │ │ │ - strdeq fp, [r7, #92] @ 0x5c │ │ │ │ + strdeq fp, [r7, #84] @ 0x54 │ │ │ │ @ instruction: 0x01b2124c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29b240 <__cxa_atexit@plt+0x28fbcc> │ │ │ │ @@ -671481,27 +671481,27 @@ │ │ │ │ mov r4, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #160 @ 0xa0 │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq fp, r7, r4, lsr #8 │ │ │ │ + biceq fp, r7, ip, lsl r4 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x01b20058 │ │ │ │ @ instruction: 0x01b1ee9c │ │ │ │ - biceq fp, r7, r8, lsl #6 │ │ │ │ - biceq fp, r7, r0, lsr #6 │ │ │ │ - biceq fp, r7, r4, lsl r3 │ │ │ │ - biceq fp, r7, r8, asr #5 │ │ │ │ - ldrdeq fp, [r7, #44] @ 0x2c │ │ │ │ - ldrdeq fp, [r7, #12] │ │ │ │ - biceq fp, r7, ip, ror #4 │ │ │ │ - biceq fp, r7, r8, lsr r1 │ │ │ │ - biceq fp, r7, ip, lsr #4 │ │ │ │ + biceq fp, r7, r0, lsl #6 │ │ │ │ + biceq fp, r7, r8, lsl r3 │ │ │ │ + biceq fp, r7, ip, lsl #6 │ │ │ │ + biceq fp, r7, r0, asr #5 │ │ │ │ + ldrdeq fp, [r7, #36] @ 0x24 │ │ │ │ + ldrdeq fp, [r7, #4] │ │ │ │ + biceq fp, r7, r4, ror #4 │ │ │ │ + biceq fp, r7, r0, lsr r1 │ │ │ │ + biceq fp, r7, r4, lsr #4 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @ instruction: 0x01b2105c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -671550,15 +671550,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0x01b20fac │ │ │ │ @ instruction: 0x01b20fc4 │ │ │ │ - biceq fp, r7, r0, asr #6 │ │ │ │ + biceq fp, r7, r8, lsr r3 │ │ │ │ @ instruction: 0x01b20f80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 29b404 <__cxa_atexit@plt+0x28fd90> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -671587,15 +671587,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 29b40c <__cxa_atexit@plt+0x28fd98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0x01b20f0c │ │ │ │ - biceq fp, r7, ip, lsl #5 │ │ │ │ + biceq fp, r7, r4, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29b448 <__cxa_atexit@plt+0x28fdd4> │ │ │ │ @@ -671607,15 +671607,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 29b464 <__cxa_atexit@plt+0x28fdf0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strexbeq sl, r8, [r7] │ │ │ │ + strexbeq sl, r0, [r7] │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -671650,17 +671650,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29b500 <__cxa_atexit@plt+0x28fe8c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [r7, #216] @ 0xd8 │ │ │ │ - strheq sl, [r7, #216] @ 0xd8 │ │ │ │ - biceq sl, r7, r8, lsr #28 │ │ │ │ + ldrdeq sl, [r7, #208] @ 0xd0 │ │ │ │ + strheq sl, [r7, #208] @ 0xd0 │ │ │ │ + biceq sl, r7, r0, lsr #28 │ │ │ │ @ instruction: 0x01b20dbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29b564 <__cxa_atexit@plt+0x28fef0> │ │ │ │ @@ -671712,15 +671712,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq fp, r7, ip, lsl #1 │ │ │ │ + biceq fp, r7, r4, lsl #1 │ │ │ │ @ instruction: 0x01b20cd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29b644 <__cxa_atexit@plt+0x28ffd0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -671735,15 +671735,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #16] @ 29b660 <__cxa_atexit@plt+0x28ffec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq fp, r7, r0, lsr #32 │ │ │ │ + biceq fp, r7, r8, lsl r0 │ │ │ │ @ instruction: 0x01b20c74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29b874 <__cxa_atexit@plt+0x290200> │ │ │ │ @@ -671878,31 +671878,31 @@ │ │ │ │ mov r4, ip │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #216 @ 0xd8 │ │ │ │ str r6, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq sl, [r7, #208] @ 0xd0 │ │ │ │ + biceq sl, r7, r8, ror #27 │ │ │ │ @ instruction: 0x01b20c38 │ │ │ │ @ instruction: 0x01b20c20 │ │ │ │ - biceq sl, r7, ip, asr sp │ │ │ │ - biceq sl, r7, r0, lsr sp │ │ │ │ - strdeq sl, [r7, #200] @ 0xc8 │ │ │ │ - biceq sl, r7, r8, ror #25 │ │ │ │ - biceq sl, r7, ip, lsr #22 │ │ │ │ - @ instruction: 0x01c7ab9c │ │ │ │ - biceq sl, r7, r4, lsl #25 │ │ │ │ + biceq sl, r7, r4, asr sp │ │ │ │ + biceq sl, r7, r8, lsr #26 │ │ │ │ + strdeq sl, [r7, #192] @ 0xc0 │ │ │ │ + biceq sl, r7, r0, ror #25 │ │ │ │ + biceq sl, r7, r4, lsr #22 │ │ │ │ + @ instruction: 0x01c7ab94 │ │ │ │ biceq sl, r7, ip, ror ip │ │ │ │ + biceq sl, r7, r4, ror ip │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - biceq sl, r7, r4, lsl #24 │ │ │ │ - biceq sl, r7, ip, lsr #24 │ │ │ │ - biceq sl, r7, ip, lsr ip │ │ │ │ - biceq sl, r7, ip, lsr #24 │ │ │ │ - strdeq sl, [r7, #176] @ 0xb0 │ │ │ │ + strdeq sl, [r7, #188] @ 0xbc │ │ │ │ + biceq sl, r7, r4, lsr #24 │ │ │ │ + biceq sl, r7, r4, lsr ip │ │ │ │ + biceq sl, r7, r4, lsr #24 │ │ │ │ + biceq sl, r7, r8, ror #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29b954 <__cxa_atexit@plt+0x2902e0> │ │ │ │ @@ -671931,17 +671931,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29b964 <__cxa_atexit@plt+0x2902f0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq sl, r7, r0, ror #18 │ │ │ │ - biceq sl, r7, r8, asr #19 │ │ │ │ - biceq sl, r7, r4, asr #18 │ │ │ │ + biceq sl, r7, r8, asr r9 │ │ │ │ + biceq sl, r7, r0, asr #19 │ │ │ │ + biceq sl, r7, ip, lsr r9 │ │ │ │ @ instruction: 0x01b2096c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29b9e4 <__cxa_atexit@plt+0x290370> │ │ │ │ @@ -671966,15 +671966,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29b9f8 <__cxa_atexit@plt+0x290384> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b20990 │ │ │ │ - @ instruction: 0x01c7ac9c │ │ │ │ + @ instruction: 0x01c7ac94 │ │ │ │ @ instruction: 0x01b208ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29bba0 <__cxa_atexit@plt+0x29052c> │ │ │ │ @@ -672081,27 +672081,27 @@ │ │ │ │ mov r4, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #160 @ 0xa0 │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sl, r7, r4, asr #21 │ │ │ │ + strheq sl, [r7, #172] @ 0xac │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x01b1f6f8 │ │ │ │ @ instruction: 0x01b1e53c │ │ │ │ - biceq sl, r7, r8, lsr #19 │ │ │ │ - biceq sl, r7, r0, asr #19 │ │ │ │ - strheq sl, [r7, #148] @ 0x94 │ │ │ │ - biceq sl, r7, r8, ror #18 │ │ │ │ - biceq sl, r7, ip, ror r9 │ │ │ │ - biceq sl, r7, ip, ror r7 │ │ │ │ - biceq sl, r7, ip, lsl #18 │ │ │ │ - ldrdeq sl, [r7, #120] @ 0x78 │ │ │ │ - biceq sl, r7, ip, asr #17 │ │ │ │ + biceq sl, r7, r0, lsr #19 │ │ │ │ + strheq sl, [r7, #152] @ 0x98 │ │ │ │ + biceq sl, r7, ip, lsr #19 │ │ │ │ + biceq sl, r7, r0, ror #18 │ │ │ │ + biceq sl, r7, r4, ror r9 │ │ │ │ + biceq sl, r7, r4, ror r7 │ │ │ │ + biceq sl, r7, r4, lsl #18 │ │ │ │ + ldrdeq sl, [r7, #112] @ 0x70 │ │ │ │ + biceq sl, r7, r4, asr #17 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0x01b20770 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -672150,15 +672150,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0x01b206c0 │ │ │ │ @ instruction: 0x01b206d8 │ │ │ │ - biceq sl, r7, r0, ror #19 │ │ │ │ + ldrdeq sl, [r7, #152] @ 0x98 │ │ │ │ @ instruction: 0x01b20694 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 29bd64 <__cxa_atexit@plt+0x2906f0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -672187,15 +672187,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 29bd6c <__cxa_atexit@plt+0x2906f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0x01b20620 │ │ │ │ - biceq sl, r7, ip, lsr #18 │ │ │ │ + biceq sl, r7, r4, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29bda8 <__cxa_atexit@plt+0x290734> │ │ │ │ @@ -672207,15 +672207,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 29bdc4 <__cxa_atexit@plt+0x290750> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq sl, r7, r8, lsr r6 │ │ │ │ + biceq sl, r7, r0, lsr r6 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -672245,17 +672245,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29be4c <__cxa_atexit@plt+0x2907d8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq sl, r7, r8, ror r4 │ │ │ │ - biceq sl, r7, r0, ror #9 │ │ │ │ - biceq sl, r7, ip, asr r4 │ │ │ │ + biceq sl, r7, r0, ror r4 │ │ │ │ + ldrdeq sl, [r7, #72] @ 0x48 │ │ │ │ + biceq sl, r7, r4, asr r4 │ │ │ │ @ instruction: 0x01b1dc28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29bef0 <__cxa_atexit@plt+0x29087c> │ │ │ │ @@ -672287,15 +672287,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - biceq sl, r7, ip, lsl #15 │ │ │ │ + biceq sl, r7, r4, lsl #15 │ │ │ │ @ instruction: 0x01b1db8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29bf40 <__cxa_atexit@plt+0x2908cc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -672310,15 +672310,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 29bf5c <__cxa_atexit@plt+0x2908e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq sl, r7, r4, lsr #14 │ │ │ │ + biceq sl, r7, ip, lsl r7 │ │ │ │ @ instruction: 0x01b1db30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29c084 <__cxa_atexit@plt+0x290a10> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -672392,25 +672392,25 @@ │ │ │ │ ldr r7, [pc, #20] @ 29c0a4 <__cxa_atexit@plt+0x290a30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #108 @ 0x6c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sl, r7, r0, ror #11 │ │ │ │ + ldrdeq sl, [r7, #88] @ 0x58 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - ldrdeq sl, [r7, #32] │ │ │ │ - biceq sl, r7, ip, lsr r3 │ │ │ │ - biceq sl, r7, r8, lsr r4 │ │ │ │ - biceq sl, r7, r8, asr #8 │ │ │ │ - biceq sl, r7, r8, lsr #8 │ │ │ │ - biceq sl, r7, ip, lsr r4 │ │ │ │ - biceq sl, r7, r4, lsl #8 │ │ │ │ - biceq sl, r7, ip, lsl #7 │ │ │ │ - strheq sl, [r7, #52] @ 0x34 │ │ │ │ + biceq sl, r7, r8, asr #5 │ │ │ │ + biceq sl, r7, r4, lsr r3 │ │ │ │ + biceq sl, r7, r0, lsr r4 │ │ │ │ + biceq sl, r7, r0, asr #8 │ │ │ │ + biceq sl, r7, r0, lsr #8 │ │ │ │ + biceq sl, r7, r4, lsr r4 │ │ │ │ + strdeq sl, [r7, #60] @ 0x3c │ │ │ │ + biceq sl, r7, r4, lsl #7 │ │ │ │ + biceq sl, r7, ip, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29c144 <__cxa_atexit@plt+0x290ad0> │ │ │ │ @@ -672439,17 +672439,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29c154 <__cxa_atexit@plt+0x290ae0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq sl, r7, r0, ror r1 │ │ │ │ - ldrdeq sl, [r7, #24] │ │ │ │ - biceq sl, r7, r4, asr r1 │ │ │ │ + biceq sl, r7, r8, ror #2 │ │ │ │ + ldrdeq sl, [r7, #16] │ │ │ │ + biceq sl, r7, ip, asr #2 │ │ │ │ @ instruction: 0x01b20278 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29c1d4 <__cxa_atexit@plt+0x290b60> │ │ │ │ @@ -672474,15 +672474,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29c1e8 <__cxa_atexit@plt+0x290b74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b20224 │ │ │ │ - biceq sl, r7, ip, lsr #9 │ │ │ │ + biceq sl, r7, r4, lsr #9 │ │ │ │ @ instruction: 0x01b201f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29c374 <__cxa_atexit@plt+0x290d00> │ │ │ │ @@ -672582,27 +672582,27 @@ │ │ │ │ mov r4, sl │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq sl, [r7, #32] │ │ │ │ + biceq sl, r7, r8, ror #5 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x01b20088 │ │ │ │ - strheq sl, [r7, #28] │ │ │ │ - ldrdeq sl, [r7, #20] │ │ │ │ - ldrdeq r9, [r7, #244] @ 0xf4 │ │ │ │ - biceq sl, r7, r8, lsr r0 │ │ │ │ - biceq sl, r7, r4, asr #2 │ │ │ │ - biceq sl, r7, r4, ror #2 │ │ │ │ - biceq sl, r7, r8, lsl #2 │ │ │ │ + strheq sl, [r7, #20] │ │ │ │ + biceq sl, r7, ip, asr #3 │ │ │ │ + biceq r9, r7, ip, asr #31 │ │ │ │ + biceq sl, r7, r0, lsr r0 │ │ │ │ + biceq sl, r7, ip, lsr r1 │ │ │ │ + biceq sl, r7, ip, asr r1 │ │ │ │ + biceq sl, r7, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ - biceq sl, r7, r4, asr #2 │ │ │ │ - biceq sl, r7, r4, ror #1 │ │ │ │ + biceq sl, r7, ip, lsr r1 │ │ │ │ + ldrdeq sl, [r7, #12] │ │ │ │ @ instruction: 0x01b20024 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 29c474 <__cxa_atexit@plt+0x290e00> │ │ │ │ @@ -672650,15 +672650,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0x01b1ff74 │ │ │ │ @ instruction: 0x01b1ff8c │ │ │ │ - biceq sl, r7, r0, lsl r2 │ │ │ │ + biceq sl, r7, r8, lsl #4 │ │ │ │ @ instruction: 0x01b1ff48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 29c534 <__cxa_atexit@plt+0x290ec0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -672687,15 +672687,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 29c53c <__cxa_atexit@plt+0x290ec8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0x01b1fed4 │ │ │ │ - biceq sl, r7, ip, asr r1 │ │ │ │ + biceq sl, r7, r4, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29c578 <__cxa_atexit@plt+0x290f04> │ │ │ │ @@ -672707,15 +672707,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 29c594 <__cxa_atexit@plt+0x290f20> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r9, r7, r8, ror #28 │ │ │ │ + biceq r9, r7, r0, ror #28 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 29c5f4 <__cxa_atexit@plt+0x290f80> │ │ │ │ @@ -672739,17 +672739,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r9, r7, ip, lsr #25 │ │ │ │ biceq r9, r7, r4, lsr #25 │ │ │ │ - biceq r9, r7, r0, lsl sp │ │ │ │ + @ instruction: 0x01c79c9c │ │ │ │ + biceq r9, r7, r8, lsl #26 │ │ │ │ @ instruction: 0x01b1fe60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -672845,26 +672845,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 29c7b8 <__cxa_atexit@plt+0x291144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #96 @ 0x60 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r9, r7, ip, asr #29 │ │ │ │ + biceq r9, r7, r4, asr #29 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0x01b1d8a8 │ │ │ │ - @ instruction: 0x01c79d98 │ │ │ │ + @ instruction: 0x01c79d90 │ │ │ │ + biceq r9, r7, ip, lsl #26 │ │ │ │ biceq r9, r7, r4, lsl sp │ │ │ │ + biceq r9, r7, r0, ror #22 │ │ │ │ biceq r9, r7, ip, lsl sp │ │ │ │ - biceq r9, r7, r8, ror #22 │ │ │ │ - biceq r9, r7, r4, lsr #26 │ │ │ │ - biceq r9, r7, r0, asr #23 │ │ │ │ - strdeq r9, [r7, #192] @ 0xc0 │ │ │ │ - biceq r9, r7, r4, lsr #25 │ │ │ │ - biceq r9, r7, r8, asr ip │ │ │ │ + strheq r9, [r7, #184] @ 0xb8 │ │ │ │ + biceq r9, r7, r8, ror #25 │ │ │ │ + @ instruction: 0x01c79c9c │ │ │ │ + biceq r9, r7, r0, asr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29c85c <__cxa_atexit@plt+0x2911e8> │ │ │ │ @@ -672893,17 +672893,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29c86c <__cxa_atexit@plt+0x2911f8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r9, r7, r8, asr sl │ │ │ │ - biceq r9, r7, r0, asr #21 │ │ │ │ - biceq r9, r7, ip, lsr sl │ │ │ │ + biceq r9, r7, r0, asr sl │ │ │ │ + strheq r9, [r7, #168] @ 0xa8 │ │ │ │ + biceq r9, r7, r4, lsr sl │ │ │ │ @ instruction: 0x01b1fc08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29c8ec <__cxa_atexit@plt+0x291278> │ │ │ │ @@ -672928,15 +672928,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29c900 <__cxa_atexit@plt+0x29128c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b1fbbc │ │ │ │ - @ instruction: 0x01c79d94 │ │ │ │ + biceq r9, r7, ip, lsl #27 │ │ │ │ @ instruction: 0x01b1fb88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29cad8 <__cxa_atexit@plt+0x291464> │ │ │ │ @@ -673055,30 +673055,30 @@ │ │ │ │ mov r4, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #172 @ 0xac │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r9, r7, ip, lsl #23 │ │ │ │ + biceq r9, r7, r4, lsl #23 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x01b1e1b0 │ │ │ │ @ instruction: 0x01b1fb2c │ │ │ │ @ instruction: 0x01b1fa90 │ │ │ │ - @ instruction: 0x01c79a94 │ │ │ │ - biceq r9, r7, ip, lsr #21 │ │ │ │ - biceq r9, r7, r0, lsr #21 │ │ │ │ - biceq r9, r7, r8, lsr sl │ │ │ │ - biceq r9, r7, r4, ror r8 │ │ │ │ - ldrdeq r9, [r7, #136] @ 0x88 │ │ │ │ - biceq r9, r7, r0, ror #19 │ │ │ │ - biceq r9, r7, r8, lsr #19 │ │ │ │ + biceq r9, r7, ip, lsl #21 │ │ │ │ + biceq r9, r7, r4, lsr #21 │ │ │ │ + @ instruction: 0x01c79a98 │ │ │ │ + biceq r9, r7, r0, lsr sl │ │ │ │ + biceq r9, r7, ip, ror #16 │ │ │ │ + ldrdeq r9, [r7, #128] @ 0x80 │ │ │ │ + ldrdeq r9, [r7, #152] @ 0x98 │ │ │ │ + biceq r9, r7, r0, lsr #19 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - biceq r9, r7, r0, ror #19 │ │ │ │ - biceq r9, r7, r0, lsl #19 │ │ │ │ + ldrdeq r9, [r7, #152] @ 0x98 │ │ │ │ + biceq r9, r7, r8, ror r9 │ │ │ │ @ instruction: 0x01b1f964 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 29cbe4 <__cxa_atexit@plt+0x291570> │ │ │ │ @@ -673126,15 +673126,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0x01b1f8b4 │ │ │ │ @ instruction: 0x01b1f8cc │ │ │ │ - biceq r9, r7, r0, lsr #21 │ │ │ │ + @ instruction: 0x01c79a98 │ │ │ │ @ instruction: 0x01b1f888 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 29cca4 <__cxa_atexit@plt+0x291630> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -673163,15 +673163,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 29ccac <__cxa_atexit@plt+0x291638> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ @ instruction: 0x01b1f814 │ │ │ │ - biceq r9, r7, ip, ror #19 │ │ │ │ + biceq r9, r7, r4, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29cce8 <__cxa_atexit@plt+0x291674> │ │ │ │ @@ -673183,15 +673183,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 29cd04 <__cxa_atexit@plt+0x291690> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strdeq r9, [r7, #104] @ 0x68 │ │ │ │ + strdeq r9, [r7, #96] @ 0x60 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -673221,17 +673221,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29cd8c <__cxa_atexit@plt+0x291718> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r9, r7, r8, lsr r5 │ │ │ │ - biceq r9, r7, r0, lsr #11 │ │ │ │ - biceq r9, r7, ip, lsl r5 │ │ │ │ + biceq r9, r7, r0, lsr r5 │ │ │ │ + @ instruction: 0x01c79598 │ │ │ │ + biceq r9, r7, r4, lsl r5 │ │ │ │ @ instruction: 0x01b1f7a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29ce0c <__cxa_atexit@plt+0x291798> │ │ │ │ @@ -673256,15 +673256,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29ce20 <__cxa_atexit@plt+0x2917ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b1f764 │ │ │ │ - biceq r9, r7, r4, ror r8 │ │ │ │ + biceq r9, r7, ip, ror #16 │ │ │ │ @ instruction: 0x01b1f728 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, fp │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29d010 <__cxa_atexit@plt+0x29199c> │ │ │ │ @@ -673389,32 +673389,32 @@ │ │ │ │ mov fp, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #188 @ 0xbc │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r9, r7, r4, asr r6 │ │ │ │ + biceq r9, r7, ip, asr #12 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x01b1f6e8 │ │ │ │ @ instruction: 0x01b1d560 │ │ │ │ @ instruction: 0x01b1f6b0 │ │ │ │ @ instruction: 0x01b1d4b4 │ │ │ │ - biceq r9, r7, r0, ror r5 │ │ │ │ - biceq r9, r7, r8, lsl #11 │ │ │ │ - biceq r9, r7, ip, ror r5 │ │ │ │ - biceq r9, r7, ip, lsr #10 │ │ │ │ - biceq r9, r7, r0, lsl r5 │ │ │ │ - biceq r9, r7, r4, lsr r3 │ │ │ │ - strheq r9, [r7, #72] @ 0x48 │ │ │ │ - biceq r9, r7, r8, lsl #7 │ │ │ │ - biceq r9, r7, ip, ror #9 │ │ │ │ - biceq r9, r7, r4, ror r4 │ │ │ │ + biceq r9, r7, r8, ror #10 │ │ │ │ + biceq r9, r7, r0, lsl #11 │ │ │ │ + biceq r9, r7, r4, ror r5 │ │ │ │ + biceq r9, r7, r4, lsr #10 │ │ │ │ + biceq r9, r7, r8, lsl #10 │ │ │ │ + biceq r9, r7, ip, lsr #6 │ │ │ │ + strheq r9, [r7, #64] @ 0x40 │ │ │ │ + biceq r9, r7, r0, lsl #7 │ │ │ │ + biceq r9, r7, r4, ror #9 │ │ │ │ + biceq r9, r7, ip, ror #8 │ │ │ │ @ instruction: 0x01b1d3a8 │ │ │ │ - biceq r9, r7, r0, lsr r4 │ │ │ │ + biceq r9, r7, r8, lsr #8 │ │ │ │ @ instruction: 0x01b1cdf0 │ │ │ │ @ instruction: 0x01b1f4e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -673463,15 +673463,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0x01b1f438 │ │ │ │ @ instruction: 0x01b1f450 │ │ │ │ - biceq r9, r7, ip, asr r5 │ │ │ │ + biceq r9, r7, r4, asr r5 │ │ │ │ @ instruction: 0x01b1f40c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 29d1e8 <__cxa_atexit@plt+0x291b74> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -673500,15 +673500,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 29d1f0 <__cxa_atexit@plt+0x291b7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0x01b1f398 │ │ │ │ - biceq r9, r7, r8, lsr #9 │ │ │ │ + biceq r9, r7, r0, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29d22c <__cxa_atexit@plt+0x291bb8> │ │ │ │ @@ -673520,15 +673520,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 29d248 <__cxa_atexit@plt+0x291bd4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strheq r9, [r7, #20] │ │ │ │ + biceq r9, r7, ip, lsr #3 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b1f46c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ @@ -673648,24 +673648,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #184 @ 0xb8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b1ccdc │ │ │ │ - @ instruction: 0x01c79198 │ │ │ │ - biceq r9, r7, r4, ror r1 │ │ │ │ - biceq r9, r7, r4, asr #2 │ │ │ │ - biceq r8, r7, r4, ror #30 │ │ │ │ - ldrdeq r8, [r7, #240] @ 0xf0 │ │ │ │ - biceq r9, r7, r8, lsl #2 │ │ │ │ - ldrdeq r9, [r7] │ │ │ │ + @ instruction: 0x01c79190 │ │ │ │ + biceq r9, r7, ip, ror #2 │ │ │ │ + biceq r9, r7, ip, lsr r1 │ │ │ │ + biceq r8, r7, ip, asr pc │ │ │ │ + biceq r8, r7, r8, asr #31 │ │ │ │ + biceq r9, r7, r0, lsl #2 │ │ │ │ + biceq r9, r7, r8, asr #1 │ │ │ │ @ instruction: 0x01b1c8a0 │ │ │ │ @ instruction: 0x01b1e1dc │ │ │ │ - strdeq r9, [r7] │ │ │ │ + biceq r9, r7, r8, ror #1 │ │ │ │ @ instruction: 0x01b1cbbc │ │ │ │ @ instruction: 0x01b1f294 │ │ │ │ @ instruction: 0x01b1f2d8 │ │ │ │ @ instruction: 0x01b1cbc0 │ │ │ │ @ instruction: 0x01b1f16c │ │ │ │ @ instruction: 0x01b1d004 │ │ │ │ @ instruction: 0x01b1f24c │ │ │ │ @@ -673704,17 +673704,17 @@ │ │ │ │ b 29d514 <__cxa_atexit@plt+0x291ea0> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - strheq r8, [r7, #208] @ 0xd0 │ │ │ │ + biceq r8, r7, r8, lsr #27 │ │ │ │ @ instruction: 0x01b1c5c8 │ │ │ │ - @ instruction: 0x01c78d94 │ │ │ │ + biceq r8, r7, ip, lsl #27 │ │ │ │ @ instruction: 0x01b1f19c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -673788,24 +673788,24 @@ │ │ │ │ mov r5, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0x01b1c6a0 │ │ │ │ - strheq r8, [r7, #224] @ 0xe0 │ │ │ │ - biceq r8, r7, r0, ror #25 │ │ │ │ - biceq r8, r7, r0, asr sp │ │ │ │ + biceq r8, r7, r8, lsr #29 │ │ │ │ + ldrdeq r8, [r7, #200] @ 0xc8 │ │ │ │ + biceq r8, r7, r8, asr #26 │ │ │ │ @ instruction: 0x01b1f0a0 │ │ │ │ - biceq r8, r7, r8, ror #28 │ │ │ │ + biceq r8, r7, r0, ror #28 │ │ │ │ @ instruction: 0x01b1c9a8 │ │ │ │ - biceq r8, r7, ip, ror lr │ │ │ │ + biceq r8, r7, r4, ror lr │ │ │ │ @ instruction: 0x01b1c95c │ │ │ │ - biceq r8, r7, ip, asr #25 │ │ │ │ - strdeq r8, [r7, #212] @ 0xd4 │ │ │ │ + biceq r8, r7, r4, asr #25 │ │ │ │ + biceq r8, r7, ip, ror #27 │ │ │ │ @ instruction: 0x01b1f034 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29d710 <__cxa_atexit@plt+0x29209c> │ │ │ │ @@ -673835,17 +673835,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - @ instruction: 0x01c78b9c │ │ │ │ + @ instruction: 0x01c78b94 │ │ │ │ @ instruction: 0x01b1c3b8 │ │ │ │ - biceq r8, r7, ip, lsl #23 │ │ │ │ + biceq r8, r7, r4, lsl #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29d7b0 <__cxa_atexit@plt+0x29213c> │ │ │ │ @@ -673874,17 +673874,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29d7c0 <__cxa_atexit@plt+0x29214c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r8, r7, r4, lsl #22 │ │ │ │ - biceq r8, r7, ip, ror #22 │ │ │ │ - biceq r8, r7, r8, ror #21 │ │ │ │ + strdeq r8, [r7, #172] @ 0xac │ │ │ │ + biceq r8, r7, r4, ror #22 │ │ │ │ + biceq r8, r7, r0, ror #21 │ │ │ │ @ instruction: 0x01b1ef04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29d864 <__cxa_atexit@plt+0x2921f0> │ │ │ │ @@ -673916,15 +673916,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - biceq r8, r7, r8, lsl lr │ │ │ │ + biceq r8, r7, r0, lsl lr │ │ │ │ @ instruction: 0x01b1ee68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29d8b4 <__cxa_atexit@plt+0x292240> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -673939,15 +673939,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 29d8d0 <__cxa_atexit@plt+0x29225c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strheq r8, [r7, #208] @ 0xd0 │ │ │ │ + biceq r8, r7, r8, lsr #27 │ │ │ │ @ instruction: 0x01b1ee0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29da30 <__cxa_atexit@plt+0x2923bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -674035,25 +674035,25 @@ │ │ │ │ ldr r7, [pc, #20] @ 29da50 <__cxa_atexit@plt+0x2923dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #156 @ 0x9c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, r7, r4, lsr ip │ │ │ │ + biceq r8, r7, ip, lsr #24 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - @ instruction: 0x01c78a98 │ │ │ │ - biceq r8, r7, r0, asr #21 │ │ │ │ + @ instruction: 0x01c78a90 │ │ │ │ strheq r8, [r7, #168] @ 0xa8 │ │ │ │ - strheq r8, [r7, #168] @ 0xa8 │ │ │ │ - ldrdeq r8, [r7, #136] @ 0x88 │ │ │ │ - biceq r8, r7, ip, ror #20 │ │ │ │ - biceq r8, r7, r8, lsr r9 │ │ │ │ - biceq r8, r7, ip, lsl sl │ │ │ │ + strheq r8, [r7, #160] @ 0xa0 │ │ │ │ + strheq r8, [r7, #160] @ 0xa0 │ │ │ │ + ldrdeq r8, [r7, #128] @ 0x80 │ │ │ │ + biceq r8, r7, r4, ror #20 │ │ │ │ + biceq r8, r7, r0, lsr r9 │ │ │ │ + biceq r8, r7, r4, lsl sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29daf0 <__cxa_atexit@plt+0x29247c> │ │ │ │ @@ -674082,17 +674082,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29db00 <__cxa_atexit@plt+0x29248c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r8, r7, r4, asr #15 │ │ │ │ - biceq r8, r7, ip, lsr #16 │ │ │ │ - biceq r8, r7, r8, lsr #15 │ │ │ │ + strheq r8, [r7, #124] @ 0x7c │ │ │ │ + biceq r8, r7, r4, lsr #16 │ │ │ │ + biceq r8, r7, r0, lsr #15 │ │ │ │ @ instruction: 0x01b1ebd4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29db80 <__cxa_atexit@plt+0x29250c> │ │ │ │ @@ -674117,15 +674117,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29db94 <__cxa_atexit@plt+0x292520> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b1eb8c │ │ │ │ - biceq r8, r7, r0, lsl #22 │ │ │ │ + strdeq r8, [r7, #168] @ 0xa8 │ │ │ │ @ instruction: 0x01b1eb54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29dd90 <__cxa_atexit@plt+0x29271c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -674251,33 +674251,33 @@ │ │ │ │ ldr r7, [pc, #20] @ 29ddb0 <__cxa_atexit@plt+0x29273c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #184 @ 0xb8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r8, [r7, #132] @ 0x84 │ │ │ │ + biceq r8, r7, ip, asr #17 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0x01b1ea28 │ │ │ │ @ instruction: 0x01b1ea3c │ │ │ │ @ instruction: 0x01b1eabc │ │ │ │ - biceq r8, r7, r0, lsl #16 │ │ │ │ - biceq r8, r7, r8, lsl r8 │ │ │ │ - ldrdeq r8, [r7, #116] @ 0x74 │ │ │ │ - biceq r8, r7, r0, ror #15 │ │ │ │ - biceq r8, r7, r8, ror r7 │ │ │ │ - biceq r8, r7, r4, asr #11 │ │ │ │ - biceq r8, r7, r4, lsr r6 │ │ │ │ - biceq r8, r7, r8, lsr #14 │ │ │ │ - biceq r8, r7, r4, asr r7 │ │ │ │ + strdeq r8, [r7, #120] @ 0x78 │ │ │ │ + biceq r8, r7, r0, lsl r8 │ │ │ │ + biceq r8, r7, ip, asr #15 │ │ │ │ + ldrdeq r8, [r7, #120] @ 0x78 │ │ │ │ + biceq r8, r7, r0, ror r7 │ │ │ │ + strheq r8, [r7, #92] @ 0x5c │ │ │ │ + biceq r8, r7, ip, lsr #12 │ │ │ │ + biceq r8, r7, r0, lsr #14 │ │ │ │ + biceq r8, r7, ip, asr #14 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - biceq r8, r7, r8, lsr r7 │ │ │ │ - strdeq r8, [r7, #108] @ 0x6c │ │ │ │ + biceq r8, r7, r0, lsr r7 │ │ │ │ + strdeq r8, [r7, #100] @ 0x64 │ │ │ │ @ instruction: 0x01b1e964 │ │ │ │ - strheq r8, [r7, #104] @ 0x68 │ │ │ │ + strheq r8, [r7, #96] @ 0x60 │ │ │ │ @ instruction: 0x01b1e90c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 29dea0 <__cxa_atexit@plt+0x29282c> │ │ │ │ @@ -674325,15 +674325,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0x01b1e85c │ │ │ │ @ instruction: 0x01b1e874 │ │ │ │ - biceq r8, r7, r4, ror #15 │ │ │ │ + ldrdeq r8, [r7, #124] @ 0x7c │ │ │ │ @ instruction: 0x01b1e830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 29df60 <__cxa_atexit@plt+0x2928ec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -674362,15 +674362,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 29df68 <__cxa_atexit@plt+0x2928f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0x01b1e7bc │ │ │ │ - biceq r8, r7, r0, lsr r7 │ │ │ │ + biceq r8, r7, r8, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29dfa4 <__cxa_atexit@plt+0x292930> │ │ │ │ @@ -674382,15 +674382,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 29dfc0 <__cxa_atexit@plt+0x29294c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r8, r7, ip, lsr r4 │ │ │ │ + biceq r8, r7, r4, lsr r4 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b1e7f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r5 │ │ │ │ @@ -674516,25 +674516,25 @@ │ │ │ │ mov r5, #208 @ 0xd0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b1c3d8 │ │ │ │ @ instruction: 0x01b1bf5c │ │ │ │ + biceq r8, r7, r4, asr #7 │ │ │ │ + biceq r8, r7, r8, lsr #7 │ │ │ │ biceq r8, r7, ip, asr #7 │ │ │ │ - strheq r8, [r7, #48] @ 0x30 │ │ │ │ - ldrdeq r8, [r7, #52] @ 0x34 │ │ │ │ - biceq r8, r7, r0, lsl #7 │ │ │ │ - biceq r8, r7, r8, lsr #3 │ │ │ │ + biceq r8, r7, r8, ror r3 │ │ │ │ + biceq r8, r7, r0, lsr #3 │ │ │ │ @ instruction: 0x01b1beb0 │ │ │ │ - strdeq r8, [r7, #28] │ │ │ │ - biceq r8, r7, ip, lsl r3 │ │ │ │ + strdeq r8, [r7, #20] │ │ │ │ + biceq r8, r7, r4, lsl r3 │ │ │ │ @ instruction: 0x01b1bae8 │ │ │ │ - strdeq r8, [r7, #36] @ 0x24 │ │ │ │ - biceq r8, r7, r0, ror #5 │ │ │ │ + biceq r8, r7, ip, ror #5 │ │ │ │ + ldrdeq r8, [r7, #40] @ 0x28 │ │ │ │ @ instruction: 0x01b1d714 │ │ │ │ @ instruction: 0x01b1d6d8 │ │ │ │ @ instruction: 0x01b1e5cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -674569,17 +674569,17 @@ │ │ │ │ b 29e298 <__cxa_atexit@plt+0x292c24> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - biceq r8, r7, ip, lsr #32 │ │ │ │ + biceq r8, r7, r4, lsr #32 │ │ │ │ @ instruction: 0x01b1b844 │ │ │ │ - biceq r8, r7, r0, lsl r0 │ │ │ │ + biceq r8, r7, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 29e310 <__cxa_atexit@plt+0x292c9c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -674602,17 +674602,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strexbeq r7, r0, [r7] │ │ │ │ biceq r7, r7, r8, lsl #31 │ │ │ │ - strdeq r7, [r7, #244] @ 0xf4 │ │ │ │ + biceq r7, r7, r0, lsl #31 │ │ │ │ + biceq r7, r7, ip, ror #31 │ │ │ │ @ instruction: 0x01b1e4a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -674717,26 +674717,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 29e4f8 <__cxa_atexit@plt+0x292e84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #116 @ 0x74 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, r7, ip, lsl #3 │ │ │ │ + biceq r8, r7, r4, lsl #3 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - biceq r8, r7, r0 │ │ │ │ - biceq r7, r7, ip, ror #28 │ │ │ │ - ldrdeq r7, [r7, #228] @ 0xe4 │ │ │ │ - biceq r7, r7, ip, ror #31 │ │ │ │ - ldrdeq r7, [r7, #240] @ 0xf0 │ │ │ │ + strdeq r7, [r7, #248] @ 0xf8 │ │ │ │ + biceq r7, r7, r4, ror #28 │ │ │ │ + biceq r7, r7, ip, asr #29 │ │ │ │ + biceq r7, r7, r4, ror #31 │ │ │ │ + biceq r7, r7, r8, asr #31 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - biceq r7, r7, r4, ror lr │ │ │ │ - biceq r7, r7, r4, lsr #31 │ │ │ │ - biceq r7, r7, r8, ror #30 │ │ │ │ - biceq r7, r7, r8, lsl pc │ │ │ │ + biceq r7, r7, ip, ror #28 │ │ │ │ + strexbeq r7, ip, [r7] │ │ │ │ + biceq r7, r7, r0, ror #30 │ │ │ │ + biceq r7, r7, r0, lsl pc │ │ │ │ @ instruction: 0x01b1e2c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -674822,21 +674822,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0x01b1b9ec │ │ │ │ @ instruction: 0x01b1e234 │ │ │ │ - strheq r7, [r7, #228] @ 0xe4 │ │ │ │ - biceq r7, r7, r0, ror lr │ │ │ │ - biceq r7, r7, r4, lsr #28 │ │ │ │ - biceq r7, r7, ip, ror #28 │ │ │ │ - biceq r7, r7, r8, ror ip │ │ │ │ - biceq r7, r7, r4, ror #25 │ │ │ │ + biceq r7, r7, ip, lsr #29 │ │ │ │ + biceq r7, r7, r8, ror #28 │ │ │ │ biceq r7, r7, ip, lsl lr │ │ │ │ + biceq r7, r7, r4, ror #28 │ │ │ │ + biceq r7, r7, r0, ror ip │ │ │ │ + ldrdeq r7, [r7, #204] @ 0xcc │ │ │ │ + biceq r7, r7, r4, lsl lr │ │ │ │ @ instruction: 0x01b1e174 │ │ │ │ @ instruction: 0x01b1e138 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -674867,17 +674867,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - biceq r7, r7, ip, ror fp │ │ │ │ + biceq r7, r7, r4, ror fp │ │ │ │ @ instruction: 0x01b1b398 │ │ │ │ - biceq r7, r7, ip, ror #22 │ │ │ │ + biceq r7, r7, r4, ror #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29e7d0 <__cxa_atexit@plt+0x29315c> │ │ │ │ @@ -674906,17 +674906,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29e7e0 <__cxa_atexit@plt+0x29316c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r7, r7, r4, ror #21 │ │ │ │ - biceq r7, r7, ip, asr #22 │ │ │ │ - biceq r7, r7, r8, asr #21 │ │ │ │ + ldrdeq r7, [r7, #172] @ 0xac │ │ │ │ + biceq r7, r7, r4, asr #22 │ │ │ │ + biceq r7, r7, r0, asr #21 │ │ │ │ @ instruction: 0x01b1e010 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29e860 <__cxa_atexit@plt+0x2931ec> │ │ │ │ @@ -674941,15 +674941,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29e874 <__cxa_atexit@plt+0x293200> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b1dfbc │ │ │ │ - biceq r7, r7, r0, lsr #28 │ │ │ │ + biceq r7, r7, r8, lsl lr │ │ │ │ @ instruction: 0x01b1df90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, fp │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29e9cc <__cxa_atexit@plt+0x293358> │ │ │ │ @@ -675036,25 +675036,25 @@ │ │ │ │ mov fp, sl │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #132 @ 0x84 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0x01c77c98 │ │ │ │ + @ instruction: 0x01c77c90 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0x01b1b7b4 │ │ │ │ @ instruction: 0x01b1def8 │ │ │ │ - biceq r7, r7, ip, lsr #22 │ │ │ │ - biceq r7, r7, r4, asr #22 │ │ │ │ - biceq r7, r7, r0, asr r9 │ │ │ │ - biceq r7, r7, r0, ror #21 │ │ │ │ - biceq r7, r7, r8, lsr #19 │ │ │ │ - biceq r7, r7, ip, asr #21 │ │ │ │ - biceq r7, r7, r0, lsl #21 │ │ │ │ + biceq r7, r7, r4, lsr #22 │ │ │ │ + biceq r7, r7, ip, lsr fp │ │ │ │ + biceq r7, r7, r8, asr #18 │ │ │ │ + ldrdeq r7, [r7, #168] @ 0xa8 │ │ │ │ + biceq r7, r7, r0, lsr #19 │ │ │ │ + biceq r7, r7, r4, asr #21 │ │ │ │ + biceq r7, r7, r8, ror sl │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0x01b1ddf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -675103,15 +675103,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0x01b1dd44 │ │ │ │ @ instruction: 0x01b1dd5c │ │ │ │ - strheq r7, [r7, #188] @ 0xbc │ │ │ │ + strheq r7, [r7, #180] @ 0xb4 │ │ │ │ @ instruction: 0x01b1dd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 29eb88 <__cxa_atexit@plt+0x293514> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -675140,15 +675140,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 29eb90 <__cxa_atexit@plt+0x29351c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0x01b1dca4 │ │ │ │ - biceq r7, r7, r8, lsl #22 │ │ │ │ + biceq r7, r7, r0, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29ebcc <__cxa_atexit@plt+0x293558> │ │ │ │ @@ -675160,15 +675160,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 29ebe8 <__cxa_atexit@plt+0x293574> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r7, r7, r4, lsl r8 │ │ │ │ + biceq r7, r7, ip, lsl #16 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -675198,17 +675198,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29ec70 <__cxa_atexit@plt+0x2935fc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r7, r7, r4, asr r6 │ │ │ │ - strheq r7, [r7, #108] @ 0x6c │ │ │ │ - biceq r7, r7, r8, lsr r6 │ │ │ │ + biceq r7, r7, ip, asr #12 │ │ │ │ + strheq r7, [r7, #100] @ 0x64 │ │ │ │ + biceq r7, r7, r0, lsr r6 │ │ │ │ @ instruction: 0x01b1d2d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29ecf0 <__cxa_atexit@plt+0x29367c> │ │ │ │ @@ -675233,15 +675233,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29ed04 <__cxa_atexit@plt+0x293690> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b1dba0 │ │ │ │ - @ instruction: 0x01c77990 │ │ │ │ + biceq r7, r7, r8, lsl #19 │ │ │ │ @ instruction: 0x01b1d258 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29ee78 <__cxa_atexit@plt+0x293804> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -675333,27 +675333,27 @@ │ │ │ │ ldr r7, [pc, #20] @ 29ee98 <__cxa_atexit@plt+0x293824> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #136 @ 0x88 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, r7, ip, ror #15 │ │ │ │ + biceq r7, r7, r4, ror #15 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - ldrdeq r7, [r7, #96] @ 0x60 │ │ │ │ - @ instruction: 0x01c7769c │ │ │ │ - strheq r7, [r7, #96] @ 0x60 │ │ │ │ - biceq r7, r7, r8, ror r6 │ │ │ │ - strheq r7, [r7, #72] @ 0x48 │ │ │ │ + biceq r7, r7, r8, asr #13 │ │ │ │ + @ instruction: 0x01c77694 │ │ │ │ + biceq r7, r7, r8, lsr #13 │ │ │ │ + biceq r7, r7, r0, ror r6 │ │ │ │ + strheq r7, [r7, #64] @ 0x40 │ │ │ │ @ instruction: 0x01b1ca9c │ │ │ │ - biceq r7, r7, r0, asr r6 │ │ │ │ - strdeq r7, [r7, #76] @ 0x4c │ │ │ │ - strdeq r7, [r7, #84] @ 0x54 │ │ │ │ - biceq r7, r7, r0, lsl #12 │ │ │ │ - biceq r7, r7, r4, lsl #12 │ │ │ │ + biceq r7, r7, r8, asr #12 │ │ │ │ + strdeq r7, [r7, #68] @ 0x44 │ │ │ │ + biceq r7, r7, ip, ror #11 │ │ │ │ + strdeq r7, [r7, #88] @ 0x58 │ │ │ │ + strdeq r7, [r7, #92] @ 0x5c │ │ │ │ @ instruction: 0x01b1d9c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 29ef70 <__cxa_atexit@plt+0x2938fc> │ │ │ │ @@ -675401,15 +675401,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0x01b1d910 │ │ │ │ @ instruction: 0x01b1d928 │ │ │ │ - biceq r7, r7, r4, lsl r7 │ │ │ │ + biceq r7, r7, ip, lsl #14 │ │ │ │ @ instruction: 0x01b1d8e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 29f030 <__cxa_atexit@plt+0x2939bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -675438,15 +675438,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 29f038 <__cxa_atexit@plt+0x2939c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0x01b1d870 │ │ │ │ - biceq r7, r7, r0, ror #12 │ │ │ │ + biceq r7, r7, r8, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29f074 <__cxa_atexit@plt+0x293a00> │ │ │ │ @@ -675458,15 +675458,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 29f090 <__cxa_atexit@plt+0x293a1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r7, r7, ip, ror #6 │ │ │ │ + biceq r7, r7, r4, ror #6 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b1d820 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r4 │ │ │ │ @@ -675535,20 +675535,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r4, #100 @ 0x64 │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b1bcc0 │ │ │ │ - biceq r7, r7, r0, ror #6 │ │ │ │ - biceq r7, r7, ip, lsr r3 │ │ │ │ - biceq r7, r7, r0, ror #2 │ │ │ │ - ldrdeq r7, [r7, #16] │ │ │ │ - ldrdeq r7, [r7, #40] @ 0x28 │ │ │ │ - strdeq r7, [r7, #36] @ 0x24 │ │ │ │ + biceq r7, r7, r8, asr r3 │ │ │ │ + biceq r7, r7, r4, lsr r3 │ │ │ │ + biceq r7, r7, r8, asr r1 │ │ │ │ + biceq r7, r7, r8, asr #3 │ │ │ │ + ldrdeq r7, [r7, #32] │ │ │ │ + biceq r7, r7, ip, ror #5 │ │ │ │ @ instruction: 0x01b1d74c │ │ │ │ @ instruction: 0x01b1c6f4 │ │ │ │ @ instruction: 0x01b1d6e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -675578,17 +675578,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - biceq r7, r7, r8, asr r0 │ │ │ │ - @ instruction: 0x01b1a878 │ │ │ │ biceq r7, r7, r0, asr r0 │ │ │ │ + @ instruction: 0x01b1a878 │ │ │ │ + biceq r7, r7, r8, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29f2ec <__cxa_atexit@plt+0x293c78> │ │ │ │ @@ -675617,17 +675617,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29f2fc <__cxa_atexit@plt+0x293c88> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r6, r7, r8, asr #31 │ │ │ │ - biceq r7, r7, r0, lsr r0 │ │ │ │ - biceq r6, r7, ip, lsr #31 │ │ │ │ + biceq r6, r7, r0, asr #31 │ │ │ │ + biceq r7, r7, r8, lsr #32 │ │ │ │ + biceq r6, r7, r4, lsr #31 │ │ │ │ @ instruction: 0x01b1d5c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29f37c <__cxa_atexit@plt+0x293d08> │ │ │ │ @@ -675652,15 +675652,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29f390 <__cxa_atexit@plt+0x293d1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b1d570 │ │ │ │ - biceq r7, r7, r4, lsl #6 │ │ │ │ + strdeq r7, [r7, #44] @ 0x2c │ │ │ │ @ instruction: 0x01b1d540 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, fp │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29f4dc <__cxa_atexit@plt+0x293e68> │ │ │ │ @@ -675744,24 +675744,24 @@ │ │ │ │ mov fp, r9 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #128 @ 0x80 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r9 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, r7, r8, lsl #3 │ │ │ │ + biceq r7, r7, r0, lsl #3 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0x01b1d3a8 │ │ │ │ - biceq r7, r7, r8, lsl r0 │ │ │ │ - biceq r7, r7, r0, lsr r0 │ │ │ │ - biceq r6, r7, r4, asr #28 │ │ │ │ - ldrdeq r6, [r7, #244] @ 0xf4 │ │ │ │ - stlexbeq r6, ip, [r7] │ │ │ │ - biceq r6, r7, r0, lsr #31 │ │ │ │ - biceq r6, r7, r0, ror pc │ │ │ │ + biceq r7, r7, r0, lsl r0 │ │ │ │ + biceq r7, r7, r8, lsr #32 │ │ │ │ + biceq r6, r7, ip, lsr lr │ │ │ │ + biceq r6, r7, ip, asr #31 │ │ │ │ + stlexbeq r6, r4, [r7] │ │ │ │ + strexbeq r6, r8, [r7] │ │ │ │ + biceq r6, r7, r8, ror #30 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0x01b1d3b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -675810,15 +675810,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0x01b1d308 │ │ │ │ @ instruction: 0x01b1d320 │ │ │ │ - strheq r7, [r7] │ │ │ │ + biceq r7, r7, r8, lsr #1 │ │ │ │ @ instruction: 0x01b1d2dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 29f694 <__cxa_atexit@plt+0x294020> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -675847,15 +675847,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 29f69c <__cxa_atexit@plt+0x294028> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0x01b1d268 │ │ │ │ - strdeq r6, [r7, #252] @ 0xfc │ │ │ │ + strdeq r6, [r7, #244] @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29f6d8 <__cxa_atexit@plt+0x294064> │ │ │ │ @@ -675867,15 +675867,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 29f6f4 <__cxa_atexit@plt+0x294080> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r6, r7, r8, lsl #26 │ │ │ │ + biceq r6, r7, r0, lsl #26 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -675905,17 +675905,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 29f77c <__cxa_atexit@plt+0x294108> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r6, r7, r8, asr #22 │ │ │ │ - strheq r6, [r7, #176] @ 0xb0 │ │ │ │ - biceq r6, r7, ip, lsr #22 │ │ │ │ + biceq r6, r7, r0, asr #22 │ │ │ │ + biceq r6, r7, r8, lsr #23 │ │ │ │ + biceq r6, r7, r4, lsr #22 │ │ │ │ @ instruction: 0x01b1d1c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29f7fc <__cxa_atexit@plt+0x294188> │ │ │ │ @@ -675940,15 +675940,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 29f810 <__cxa_atexit@plt+0x29419c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b1d184 │ │ │ │ - biceq r6, r7, r4, lsl #29 │ │ │ │ + biceq r6, r7, ip, ror lr │ │ │ │ @ instruction: 0x01b1d148 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29fa94 <__cxa_atexit@plt+0x294420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -676108,34 +676108,34 @@ │ │ │ │ ldr r7, [pc, #20] @ 29fab4 <__cxa_atexit@plt+0x294440> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #292 @ 0x124 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - ldrdeq r6, [r7, #176] @ 0xb0 │ │ │ │ + biceq r6, r7, r8, asr #23 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0x01b1bba0 │ │ │ │ @ instruction: 0x01b1ae8c │ │ │ │ @ instruction: 0x01b1af18 │ │ │ │ @ instruction: 0x01b1acb0 │ │ │ │ - biceq r6, r7, r8, lsl #23 │ │ │ │ - biceq r6, r7, r4, lsr #23 │ │ │ │ - @ instruction: 0x01c76b94 │ │ │ │ - biceq r6, r7, r8, asr #22 │ │ │ │ + biceq r6, r7, r0, lsl #23 │ │ │ │ + @ instruction: 0x01c76b9c │ │ │ │ + biceq r6, r7, ip, lsl #23 │ │ │ │ + biceq r6, r7, r0, asr #22 │ │ │ │ @ instruction: 0x01b1d070 │ │ │ │ - biceq r6, r7, r4, ror fp │ │ │ │ + biceq r6, r7, ip, ror #22 │ │ │ │ @ instruction: 0x01b1ac9c │ │ │ │ - biceq r6, r7, r4, ror #21 │ │ │ │ - biceq r6, r7, r8, lsr #21 │ │ │ │ - strheq r6, [r7, #132] @ 0x84 │ │ │ │ - biceq r6, r7, r4, asr #20 │ │ │ │ - biceq r6, r7, r4, lsr sl │ │ │ │ - ldrdeq r6, [r7, #136] @ 0x88 │ │ │ │ - biceq r6, r7, r4, lsr #19 │ │ │ │ + ldrdeq r6, [r7, #172] @ 0xac │ │ │ │ + biceq r6, r7, r0, lsr #21 │ │ │ │ + biceq r6, r7, ip, lsr #17 │ │ │ │ + biceq r6, r7, ip, lsr sl │ │ │ │ + biceq r6, r7, ip, lsr #20 │ │ │ │ + ldrdeq r6, [r7, #128] @ 0x80 │ │ │ │ + @ instruction: 0x01c7699c │ │ │ │ @ instruction: 0x01b1ce78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 29fba8 <__cxa_atexit@plt+0x294534> │ │ │ │ @@ -676183,15 +676183,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0x01b1cdc8 │ │ │ │ @ instruction: 0x01b1cde0 │ │ │ │ - ldrdeq r6, [r7, #172] @ 0xac │ │ │ │ + ldrdeq r6, [r7, #164] @ 0xa4 │ │ │ │ @ instruction: 0x01b1cd9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 29fc68 <__cxa_atexit@plt+0x2945f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -676220,15 +676220,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 29fc70 <__cxa_atexit@plt+0x2945fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0x01b1cd28 │ │ │ │ - biceq r6, r7, r8, lsr #20 │ │ │ │ + biceq r6, r7, r0, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29fcac <__cxa_atexit@plt+0x294638> │ │ │ │ @@ -676240,15 +676240,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 29fcc8 <__cxa_atexit@plt+0x294654> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r6, r7, r4, lsr r7 │ │ │ │ + biceq r6, r7, ip, lsr #14 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b1cd4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -676371,21 +676371,21 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #244 @ 0xf4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b1a808 │ │ │ │ - biceq r6, r7, r4, lsr #14 │ │ │ │ - biceq r6, r7, r0, lsl #14 │ │ │ │ - strdeq r6, [r7, #108] @ 0x6c │ │ │ │ - strheq r6, [r7, #104] @ 0x68 │ │ │ │ - biceq r6, r7, r4, lsl #9 │ │ │ │ + biceq r6, r7, ip, lsl r7 │ │ │ │ + strdeq r6, [r7, #104] @ 0x68 │ │ │ │ + strdeq r6, [r7, #100] @ 0x64 │ │ │ │ + strheq r6, [r7, #96] @ 0x60 │ │ │ │ + biceq r6, r7, ip, ror r4 │ │ │ │ @ instruction: 0x01b1cbf0 │ │ │ │ - biceq r6, r7, ip, asr #9 │ │ │ │ + biceq r6, r7, r4, asr #9 │ │ │ │ @ instruction: 0x01b1a208 │ │ │ │ @ instruction: 0x01b1a904 │ │ │ │ @ instruction: 0x01b1a70c │ │ │ │ @ instruction: 0x01b1cb40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ @@ -676421,17 +676421,17 @@ │ │ │ │ b 29ff88 <__cxa_atexit@plt+0x294914> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - biceq r6, r7, ip, lsr r3 │ │ │ │ + biceq r6, r7, r4, lsr r3 │ │ │ │ @ instruction: 0x01b19b54 │ │ │ │ - biceq r6, r7, r0, lsr #6 │ │ │ │ + biceq r6, r7, r8, lsl r3 │ │ │ │ @ instruction: 0x01b1ca90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ @@ -676472,18 +676472,18 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - biceq r6, r7, ip, asr #8 │ │ │ │ - strdeq r6, [r7, #40] @ 0x28 │ │ │ │ - biceq r6, r7, r4, lsl r4 │ │ │ │ - biceq r6, r7, r4, asr r2 │ │ │ │ + biceq r6, r7, r4, asr #8 │ │ │ │ + strdeq r6, [r7, #32] │ │ │ │ + biceq r6, r7, ip, lsl #8 │ │ │ │ + biceq r6, r7, ip, asr #4 │ │ │ │ @ instruction: 0x01b1c9c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -676516,17 +676516,17 @@ │ │ │ │ b 2a0104 <__cxa_atexit@plt+0x294a90> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - biceq r6, r7, r0, asr #3 │ │ │ │ + strheq r6, [r7, #24] │ │ │ │ @ instruction: 0x01b199d8 │ │ │ │ - biceq r6, r7, r4, lsr #3 │ │ │ │ + @ instruction: 0x01c7619c │ │ │ │ @ instruction: 0x01b1c914 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ @@ -676566,18 +676566,18 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - ldrdeq r6, [r7, #32] │ │ │ │ - biceq r6, r7, ip, ror r1 │ │ │ │ - @ instruction: 0x01c76298 │ │ │ │ - ldrdeq r6, [r7, #8] │ │ │ │ + biceq r6, r7, r8, asr #5 │ │ │ │ + biceq r6, r7, r4, ror r1 │ │ │ │ + @ instruction: 0x01c76290 │ │ │ │ + ldrdeq r6, [r7] │ │ │ │ @ instruction: 0x01b1c84c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -676610,17 +676610,17 @@ │ │ │ │ b 2a027c <__cxa_atexit@plt+0x294c08> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - biceq r6, r7, r8, asr #32 │ │ │ │ + biceq r6, r7, r0, asr #32 │ │ │ │ @ instruction: 0x01b19860 │ │ │ │ - biceq r6, r7, ip, lsr #32 │ │ │ │ + biceq r6, r7, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2a02f4 <__cxa_atexit@plt+0x294c80> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -676643,17 +676643,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, r7, ip, lsr #31 │ │ │ │ biceq r5, r7, r4, lsr #31 │ │ │ │ - biceq r6, r7, r0, lsl r0 │ │ │ │ + strexbeq r5, ip, [r7] │ │ │ │ + biceq r6, r7, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2a035c <__cxa_atexit@plt+0x294ce8> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -676667,15 +676667,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #8] @ 2a036c <__cxa_atexit@plt+0x294cf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b1c704 │ │ │ │ - biceq r6, r7, r8, lsl r3 │ │ │ │ + biceq r6, r7, r0, lsl r3 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #340 @ 0x154 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a0658 <__cxa_atexit@plt+0x294fe4> │ │ │ │ @@ -676864,32 +676864,32 @@ │ │ │ │ str r2, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0x01b1c678 │ │ │ │ @ instruction: 0x01b1985c │ │ │ │ @ instruction: 0x01b19ba4 │ │ │ │ @ instruction: 0x01b1a31c │ │ │ │ - biceq r6, r7, r0, lsr r0 │ │ │ │ + biceq r6, r7, r8, lsr #32 │ │ │ │ @ instruction: 0x01b1c5ec │ │ │ │ @ instruction: 0x01b1a160 │ │ │ │ + biceq r5, r7, r8, ror #31 │ │ │ │ strdeq r5, [r7, #240] @ 0xf0 │ │ │ │ - strdeq r5, [r7, #248] @ 0xf8 │ │ │ │ - biceq r5, r7, r4, lsr #31 │ │ │ │ strexbeq r5, ip, [r7] │ │ │ │ + strexbeq r5, r4, [r7] │ │ │ │ @ instruction: 0x01b1a0e4 │ │ │ │ - @ instruction: 0x01c75d9c │ │ │ │ - biceq r5, r7, ip, lsl #28 │ │ │ │ + @ instruction: 0x01c75d94 │ │ │ │ + biceq r5, r7, r4, lsl #28 │ │ │ │ @ instruction: 0x01b1a060 │ │ │ │ @ instruction: 0x01b19fa0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - biceq r5, r7, r8, ror lr │ │ │ │ - biceq r5, r7, r8, ror #28 │ │ │ │ - biceq r5, r7, r4, lsr #28 │ │ │ │ - biceq r5, r7, ip, ror #27 │ │ │ │ - strdeq r5, [r7, #220] @ 0xdc │ │ │ │ + biceq r5, r7, r0, ror lr │ │ │ │ + biceq r5, r7, r0, ror #28 │ │ │ │ + biceq r5, r7, ip, lsl lr │ │ │ │ + biceq r5, r7, r4, ror #27 │ │ │ │ + strdeq r5, [r7, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0x01b1c378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 2a0374 <__cxa_atexit@plt+0x294d00> │ │ │ │ @@ -676933,15 +676933,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x01b1c2e8 │ │ │ │ @ instruction: 0x01b1c30c │ │ │ │ - biceq r5, r7, r0, lsl pc │ │ │ │ + biceq r5, r7, r8, lsl #30 │ │ │ │ @ instruction: 0x01b1c2c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #72] @ 2a07fc <__cxa_atexit@plt+0x295188> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -676960,15 +676960,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 2a0800 <__cxa_atexit@plt+0x29518c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b1c274 │ │ │ │ - biceq r5, r7, r8, lsl #29 │ │ │ │ + biceq r5, r7, r0, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a083c <__cxa_atexit@plt+0x2951c8> │ │ │ │ @@ -676980,15 +676980,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2a0858 <__cxa_atexit@plt+0x2951e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r5, r7, r4, lsr #23 │ │ │ │ + @ instruction: 0x01c75b9c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b1c2b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -677088,25 +677088,25 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b19b40 │ │ │ │ - biceq r5, r7, r8, lsl #23 │ │ │ │ - biceq r5, r7, r0, ror #22 │ │ │ │ - @ instruction: 0x01c7599c │ │ │ │ - biceq r5, r7, ip, asr #22 │ │ │ │ + biceq r5, r7, r0, lsl #23 │ │ │ │ + biceq r5, r7, r8, asr fp │ │ │ │ + @ instruction: 0x01c75994 │ │ │ │ + biceq r5, r7, r4, asr #22 │ │ │ │ @ instruction: 0x01b19c08 │ │ │ │ - biceq r5, r7, r4, asr #19 │ │ │ │ - ldrdeq r5, [r7, #172] @ 0xac │ │ │ │ + strheq r5, [r7, #156] @ 0x9c │ │ │ │ + ldrdeq r5, [r7, #164] @ 0xa4 │ │ │ │ @ instruction: 0x01b1b968 │ │ │ │ - biceq r5, r7, ip, lsl #22 │ │ │ │ - biceq r5, r7, r4, lsl #21 │ │ │ │ - biceq r5, r7, ip, ror #20 │ │ │ │ + biceq r5, r7, r4, lsl #22 │ │ │ │ + biceq r5, r7, ip, ror sl │ │ │ │ + biceq r5, r7, r4, ror #20 │ │ │ │ @ instruction: 0x01b1bbac │ │ │ │ @ instruction: 0x01b1c124 │ │ │ │ @ instruction: 0x01b1c0ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -677141,17 +677141,17 @@ │ │ │ │ b 2a0ac8 <__cxa_atexit@plt+0x295454> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - strdeq r5, [r7, #124] @ 0x7c │ │ │ │ + strdeq r5, [r7, #116] @ 0x74 │ │ │ │ @ instruction: 0x01b19014 │ │ │ │ - biceq r5, r7, r0, ror #15 │ │ │ │ + ldrdeq r5, [r7, #120] @ 0x78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2a0b6c <__cxa_atexit@plt+0x2954f8> │ │ │ │ @@ -677185,17 +677185,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2a0b7c <__cxa_atexit@plt+0x295508> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r5, r7, ip, asr r7 │ │ │ │ - biceq r5, r7, ip, lsr r7 │ │ │ │ - biceq r5, r7, ip, lsr #15 │ │ │ │ + biceq r5, r7, r4, asr r7 │ │ │ │ + biceq r5, r7, r4, lsr r7 │ │ │ │ + biceq r5, r7, r4, lsr #15 │ │ │ │ @ instruction: 0x01b1bf9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a0bec <__cxa_atexit@plt+0x295578> │ │ │ │ @@ -677250,15 +677250,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r5, r7, r4, lsl #20 │ │ │ │ + strdeq r5, [r7, #156] @ 0x9c │ │ │ │ @ instruction: 0x01b1bea4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a0ccc <__cxa_atexit@plt+0x295658> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -677273,15 +677273,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, #16] @ 2a0ce8 <__cxa_atexit@plt+0x295674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01c75998 │ │ │ │ + @ instruction: 0x01c75990 │ │ │ │ @ instruction: 0x01b1be48 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a0f18 <__cxa_atexit@plt+0x2958a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -677421,29 +677421,29 @@ │ │ │ │ ldr r7, [pc, #20] @ 2a0f38 <__cxa_atexit@plt+0x2958c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #232 @ 0xe8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r5, r7, ip, asr #14 │ │ │ │ - biceq r5, r7, r4, ror #13 │ │ │ │ - biceq r5, r7, r4, lsl r5 │ │ │ │ + biceq r5, r7, r4, asr #14 │ │ │ │ + ldrdeq r5, [r7, #108] @ 0x6c │ │ │ │ + biceq r5, r7, ip, lsl #10 │ │ │ │ + @ instruction: 0x01c75698 │ │ │ │ biceq r5, r7, r0, lsr #13 │ │ │ │ - biceq r5, r7, r8, lsr #13 │ │ │ │ - biceq r5, r7, r8, ror r6 │ │ │ │ - biceq r5, r7, r8, asr #10 │ │ │ │ + biceq r5, r7, r0, ror r6 │ │ │ │ + biceq r5, r7, r0, asr #10 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0x01b1b4d4 │ │ │ │ @ instruction: 0x01b195d0 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ + @ instruction: 0x01c75594 │ │ │ │ @ instruction: 0x01c7559c │ │ │ │ - biceq r5, r7, r4, lsr #11 │ │ │ │ - biceq r5, r7, r4, ror #10 │ │ │ │ - biceq r5, r7, ip, lsl r5 │ │ │ │ + biceq r5, r7, ip, asr r5 │ │ │ │ + biceq r5, r7, r4, lsl r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2a0fe8 <__cxa_atexit@plt+0x295974> │ │ │ │ @@ -677472,17 +677472,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2a0ff8 <__cxa_atexit@plt+0x295984> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r5, r7, ip, asr #5 │ │ │ │ - biceq r5, r7, r4, lsr r3 │ │ │ │ - strheq r5, [r7, #32] │ │ │ │ + biceq r5, r7, r4, asr #5 │ │ │ │ + biceq r5, r7, ip, lsr #6 │ │ │ │ + biceq r5, r7, r8, lsr #5 │ │ │ │ @ instruction: 0x01b1bb20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -677508,15 +677508,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strdeq r5, [r7, #92] @ 0x5c │ │ │ │ + strdeq r5, [r7, #84] @ 0x54 │ │ │ │ @ instruction: 0x01b1ba9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a124c <__cxa_atexit@plt+0x295bd8> │ │ │ │ @@ -677628,28 +677628,28 @@ │ │ │ │ mov r4, r8 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #168 @ 0xa8 │ │ │ │ str r6, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r5, r7, r8, lsl r4 │ │ │ │ + biceq r5, r7, r0, lsl r4 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ - biceq r5, r7, r4, ror r1 │ │ │ │ - biceq r5, r7, r8, lsl #6 │ │ │ │ - biceq r5, r7, r4, asr #3 │ │ │ │ - biceq r5, r7, r4, asr #5 │ │ │ │ - ldrdeq r5, [r7, #36] @ 0x24 │ │ │ │ - strheq r5, [r7, #36] @ 0x24 │ │ │ │ - @ instruction: 0x01c75298 │ │ │ │ + biceq r5, r7, ip, ror #2 │ │ │ │ + biceq r5, r7, r0, lsl #6 │ │ │ │ + strheq r5, [r7, #28] │ │ │ │ + strheq r5, [r7, #44] @ 0x2c │ │ │ │ + biceq r5, r7, ip, asr #5 │ │ │ │ + biceq r5, r7, ip, lsr #5 │ │ │ │ + @ instruction: 0x01c75290 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - biceq r5, r7, r8, asr r2 │ │ │ │ - biceq r5, r7, r0, ror r2 │ │ │ │ - biceq r5, r7, r4, asr r2 │ │ │ │ - biceq r5, r7, r4, asr r2 │ │ │ │ + biceq r5, r7, r0, asr r2 │ │ │ │ + biceq r5, r7, r8, ror #4 │ │ │ │ + biceq r5, r7, ip, asr #4 │ │ │ │ + biceq r5, r7, ip, asr #4 │ │ │ │ @ instruction: 0x01b1b884 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a1304 <__cxa_atexit@plt+0x295c90> │ │ │ │ @@ -677697,15 +677697,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2a138c <__cxa_atexit@plt+0x295d18> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r5, r7, r0, ror r0 │ │ │ │ + biceq r5, r7, r8, rrx │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -677735,17 +677735,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2a1414 <__cxa_atexit@plt+0x295da0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r4, [r7, #224] @ 0xe0 │ │ │ │ - biceq r4, r7, r8, lsl pc │ │ │ │ - stlexbeq r4, r4, [r7] │ │ │ │ + biceq r4, r7, r8, lsr #29 │ │ │ │ + biceq r4, r7, r0, lsl pc │ │ │ │ + biceq r4, r7, ip, lsl #29 │ │ │ │ @ instruction: 0x01b1b6c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a14c0 <__cxa_atexit@plt+0x295e4c> │ │ │ │ @@ -677779,15 +677779,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strheq r5, [r7, #28] │ │ │ │ + strheq r5, [r7, #20] │ │ │ │ @ instruction: 0x01b1b61c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a1510 <__cxa_atexit@plt+0x295e9c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -677802,15 +677802,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #16] @ 2a152c <__cxa_atexit@plt+0x295eb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r5, r7, r4, asr r1 │ │ │ │ + biceq r5, r7, ip, asr #2 │ │ │ │ @ instruction: 0x01b1b5c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a16e4 <__cxa_atexit@plt+0x296070> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -677920,28 +677920,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 2a1704 <__cxa_atexit@plt+0x296090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #160 @ 0xa0 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r4, r7, r0, lsl #31 │ │ │ │ - strheq r4, [r7, #228] @ 0xe4 │ │ │ │ - strdeq r4, [r7, #200] @ 0xc8 │ │ │ │ - biceq r4, r7, r0, ror #26 │ │ │ │ - biceq r4, r7, r8, lsr lr │ │ │ │ - biceq r4, r7, r8, lsl lr │ │ │ │ + biceq r4, r7, r8, ror pc │ │ │ │ + biceq r4, r7, ip, lsr #29 │ │ │ │ + strdeq r4, [r7, #192] @ 0xc0 │ │ │ │ + biceq r4, r7, r8, asr sp │ │ │ │ + biceq r4, r7, r0, lsr lr │ │ │ │ + biceq r4, r7, r0, lsl lr │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - ldrdeq r4, [r7, #212] @ 0xd4 │ │ │ │ + biceq r4, r7, ip, asr #27 │ │ │ │ @ instruction: 0x01b19af4 │ │ │ │ - biceq r4, r7, ip, ror #27 │ │ │ │ - biceq r4, r7, r0, ror #27 │ │ │ │ - @ instruction: 0x01c74d9c │ │ │ │ - biceq r4, r7, r0, ror #24 │ │ │ │ - biceq r4, r7, r4, lsl sp │ │ │ │ + biceq r4, r7, r4, ror #27 │ │ │ │ + ldrdeq r4, [r7, #216] @ 0xd8 │ │ │ │ + @ instruction: 0x01c74d94 │ │ │ │ + biceq r4, r7, r8, asr ip │ │ │ │ + biceq r4, r7, ip, lsl #26 │ │ │ │ @ instruction: 0x01b1b3b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -678009,22 +678009,22 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r5, #96 @ 0x60 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ bx r1 │ │ │ │ - strheq r4, [r7, #196] @ 0xc4 │ │ │ │ - @ instruction: 0x01c74c90 │ │ │ │ - biceq r4, r7, r4, asr #21 │ │ │ │ - biceq r4, r7, r4, lsr fp │ │ │ │ - biceq r4, r7, r8, asr #24 │ │ │ │ + biceq r4, r7, ip, lsr #25 │ │ │ │ + biceq r4, r7, r8, lsl #25 │ │ │ │ + strheq r4, [r7, #172] @ 0xac │ │ │ │ + biceq r4, r7, ip, lsr #22 │ │ │ │ + biceq r4, r7, r0, asr #24 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - biceq r4, r7, r4, lsr ip │ │ │ │ - biceq r4, r7, r8, asr #23 │ │ │ │ + biceq r4, r7, ip, lsr #24 │ │ │ │ + biceq r4, r7, r0, asr #23 │ │ │ │ @ instruction: 0x01b1b278 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -678057,17 +678057,17 @@ │ │ │ │ b 2a1918 <__cxa_atexit@plt+0x2962a4> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - biceq r4, r7, ip, lsr #19 │ │ │ │ + biceq r4, r7, r4, lsr #19 │ │ │ │ @ instruction: 0x01b181c4 │ │ │ │ - @ instruction: 0x01c74990 │ │ │ │ + biceq r4, r7, r8, lsl #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2a19d8 <__cxa_atexit@plt+0x296364> │ │ │ │ @@ -678108,17 +678108,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2a19e8 <__cxa_atexit@plt+0x296374> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r4, r7, ip, lsl #18 │ │ │ │ - biceq r4, r7, r0, ror #18 │ │ │ │ - ldrdeq r4, [r7, #140] @ 0x8c │ │ │ │ + biceq r4, r7, r4, lsl #18 │ │ │ │ + biceq r4, r7, r8, asr r9 │ │ │ │ + ldrdeq r4, [r7, #132] @ 0x84 │ │ │ │ @ instruction: 0x01b1b144 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2a1a60 <__cxa_atexit@plt+0x2963ec> │ │ │ │ @@ -678141,15 +678141,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2a1a74 <__cxa_atexit@plt+0x296400> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrsheq fp, [r1, ip]! │ │ │ │ - biceq r4, r7, ip, lsl ip │ │ │ │ + biceq r4, r7, r4, lsl ip │ │ │ │ @ instruction: 0x01b1b0cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a1ae4 <__cxa_atexit@plt+0x296470> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -678179,15 +678179,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - biceq r4, r7, r0, lsl #23 │ │ │ │ + biceq r4, r7, r8, ror fp │ │ │ │ @ instruction: 0x01b1b034 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a1b50 <__cxa_atexit@plt+0x2964dc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -678202,15 +678202,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, #16] @ 2a1b6c <__cxa_atexit@plt+0x2964f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r4, r7, r4, lsl fp │ │ │ │ + biceq r4, r7, ip, lsl #22 │ │ │ │ @ instruction: 0x01b1afd8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a1d74 <__cxa_atexit@plt+0x296700> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -678340,30 +678340,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 2a1d94 <__cxa_atexit@plt+0x296720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #212 @ 0xd4 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r4, [r7, #128] @ 0x80 │ │ │ │ + biceq r4, r7, r8, ror #17 │ │ │ │ @ instruction: 0x01b18980 │ │ │ │ - biceq r4, r7, r8, lsr #13 │ │ │ │ - biceq r4, r7, r8, lsr r8 │ │ │ │ - biceq r4, r7, r0, lsl #14 │ │ │ │ - biceq r4, r7, r0, lsl #16 │ │ │ │ + biceq r4, r7, r0, lsr #13 │ │ │ │ + biceq r4, r7, r0, lsr r8 │ │ │ │ + strdeq r4, [r7, #104] @ 0x68 │ │ │ │ + strdeq r4, [r7, #120] @ 0x78 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - biceq r4, r7, r0, asr #15 │ │ │ │ - ldrdeq r4, [r7, #116] @ 0x74 │ │ │ │ + strheq r4, [r7, #120] @ 0x78 │ │ │ │ + biceq r4, r7, ip, asr #15 │ │ │ │ @ instruction: 0x01b1aa10 │ │ │ │ - biceq r4, r7, ip, lsl #15 │ │ │ │ + biceq r4, r7, r4, lsl #15 │ │ │ │ @ instruction: 0xfffff368 │ │ │ │ - @ instruction: 0x01c74794 │ │ │ │ + biceq r4, r7, ip, lsl #15 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ + biceq r4, r7, r8, lsl #14 │ │ │ │ biceq r4, r7, r0, lsl r7 │ │ │ │ - biceq r4, r7, r8, lsl r7 │ │ │ │ @ instruction: 0xfffff56c │ │ │ │ @ instruction: 0x01b1ad80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -678410,15 +678410,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0x01b1acd8 │ │ │ │ @ instruction: 0x01b1acf0 │ │ │ │ - biceq r4, r7, ip, lsl #16 │ │ │ │ + biceq r4, r7, r4, lsl #16 │ │ │ │ @ instruction: 0x01b1acac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #100] @ 2a1f2c <__cxa_atexit@plt+0x2968b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -678445,15 +678445,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 2a1f34 <__cxa_atexit@plt+0x2968c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ @ instruction: 0x01b1ac40 │ │ │ │ - biceq r4, r7, r0, ror #14 │ │ │ │ + biceq r4, r7, r8, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a1f70 <__cxa_atexit@plt+0x2968fc> │ │ │ │ @@ -678465,15 +678465,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2a1f8c <__cxa_atexit@plt+0x296918> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r4, r7, r0, ror r4 │ │ │ │ + biceq r4, r7, r8, ror #8 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2a1fec <__cxa_atexit@plt+0x296978> │ │ │ │ @@ -678497,17 +678497,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r4, [r7, #36] @ 0x24 │ │ │ │ biceq r4, r7, ip, lsr #5 │ │ │ │ - biceq r4, r7, r8, lsl r3 │ │ │ │ + biceq r4, r7, r4, lsr #5 │ │ │ │ + biceq r4, r7, r0, lsl r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a211c <__cxa_atexit@plt+0x296aa8> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -678581,24 +678581,24 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b1aac0 │ │ │ │ - biceq r4, r7, r8, asr r5 │ │ │ │ + biceq r4, r7, r0, asr r5 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0x01c7439c │ │ │ │ - strheq r4, [r7, #52] @ 0x34 │ │ │ │ - biceq r4, r7, ip, ror #3 │ │ │ │ - biceq r4, r7, r8, asr r2 │ │ │ │ + @ instruction: 0x01c74394 │ │ │ │ + biceq r4, r7, ip, lsr #7 │ │ │ │ + biceq r4, r7, r4, ror #3 │ │ │ │ + biceq r4, r7, r0, asr r2 │ │ │ │ + @ instruction: 0x01c74398 │ │ │ │ biceq r4, r7, r0, lsr #7 │ │ │ │ - biceq r4, r7, r8, lsr #7 │ │ │ │ - biceq r4, r7, ip, lsr #6 │ │ │ │ - biceq r4, r7, ip, lsr r3 │ │ │ │ + biceq r4, r7, r4, lsr #6 │ │ │ │ + biceq r4, r7, r4, lsr r3 │ │ │ │ @ instruction: 0x01b1a9f4 │ │ │ │ @ instruction: 0x01b1a958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -678656,22 +678656,22 @@ │ │ │ │ ldr r3, [pc, #56] @ 2a22a8 <__cxa_atexit@plt+0x296c34> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - biceq r4, r7, r0, asr #4 │ │ │ │ - biceq r4, r7, r8, asr r2 │ │ │ │ - @ instruction: 0x01c74090 │ │ │ │ - strdeq r4, [r7, #12] │ │ │ │ + biceq r4, r7, r8, lsr r2 │ │ │ │ + biceq r4, r7, r0, asr r2 │ │ │ │ + biceq r4, r7, r8, lsl #1 │ │ │ │ + strdeq r4, [r7, #4] │ │ │ │ + biceq r4, r7, ip, lsr r2 │ │ │ │ biceq r4, r7, r4, asr #4 │ │ │ │ - biceq r4, r7, ip, asr #4 │ │ │ │ - ldrdeq r4, [r7, #16] │ │ │ │ - biceq r4, r7, r0, ror #3 │ │ │ │ + biceq r4, r7, r8, asr #3 │ │ │ │ + ldrdeq r4, [r7, #24] │ │ │ │ @ instruction: 0x01b1a898 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0x01b1a92c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -678722,15 +678722,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2a2390 <__cxa_atexit@plt+0x296d1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r4, r7, ip, rrx │ │ │ │ + biceq r4, r7, r4, rrx │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -678760,17 +678760,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2a2418 <__cxa_atexit@plt+0x296da4> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r3, r7, ip, lsr #29 │ │ │ │ - biceq r3, r7, r4, lsl pc │ │ │ │ - stlexbeq r3, r0, [r7] │ │ │ │ + biceq r3, r7, r4, lsr #29 │ │ │ │ + biceq r3, r7, ip, lsl #30 │ │ │ │ + biceq r3, r7, r8, lsl #29 │ │ │ │ @ instruction: 0x01b1a7a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a2498 <__cxa_atexit@plt+0x296e24> │ │ │ │ @@ -678795,15 +678795,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2a24ac <__cxa_atexit@plt+0x296e38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b1a774 │ │ │ │ - biceq r4, r7, r8, ror #3 │ │ │ │ + biceq r4, r7, r0, ror #3 │ │ │ │ @ instruction: 0x01b1a728 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a25dc <__cxa_atexit@plt+0x296f68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -678878,26 +678878,26 @@ │ │ │ │ ldr r7, [pc, #20] @ 2a25fc <__cxa_atexit@plt+0x296f88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #104 @ 0x68 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r4, r7, r8, lsl #1 │ │ │ │ + biceq r4, r7, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - biceq r3, r7, r8, lsr #30 │ │ │ │ - biceq r3, r7, r8, ror #29 │ │ │ │ + biceq r3, r7, r0, lsr #30 │ │ │ │ + biceq r3, r7, r0, ror #29 │ │ │ │ + ldrdeq r3, [r7, #232] @ 0xe8 │ │ │ │ + biceq r3, r7, ip, ror #29 │ │ │ │ + biceq r3, r7, r4, lsr #26 │ │ │ │ + biceq r3, r7, r4, lsl #27 │ │ │ │ + biceq r3, r7, ip, asr #29 │ │ │ │ biceq r3, r7, r0, ror #29 │ │ │ │ - strdeq r3, [r7, #228] @ 0xe4 │ │ │ │ - biceq r3, r7, ip, lsr #26 │ │ │ │ - biceq r3, r7, ip, lsl #27 │ │ │ │ - ldrdeq r3, [r7, #228] @ 0xe4 │ │ │ │ - biceq r3, r7, r8, ror #29 │ │ │ │ @ instruction: 0x01b1a554 │ │ │ │ - biceq r3, r7, r0, asr #28 │ │ │ │ + biceq r3, r7, r8, lsr lr │ │ │ │ @ instruction: 0x01b1a5dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2a26d0 <__cxa_atexit@plt+0x29705c> │ │ │ │ @@ -678945,15 +678945,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0x01b1a52c │ │ │ │ @ instruction: 0x01b1a544 │ │ │ │ - strheq r3, [r7, #244] @ 0xf4 │ │ │ │ + biceq r3, r7, ip, lsr #31 │ │ │ │ @ instruction: 0x01b1a500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 2a2790 <__cxa_atexit@plt+0x29711c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -678982,15 +678982,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 2a2798 <__cxa_atexit@plt+0x297124> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0x01b1a48c │ │ │ │ - biceq r3, r7, r0, lsl #30 │ │ │ │ + strdeq r3, [r7, #232] @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a27d4 <__cxa_atexit@plt+0x297160> │ │ │ │ @@ -679002,15 +679002,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2a27f0 <__cxa_atexit@plt+0x29717c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r3, r7, ip, lsl #24 │ │ │ │ + biceq r3, r7, r4, lsl #24 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ @@ -679069,21 +679069,21 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r3, r7, r8, lsl #24 │ │ │ │ - biceq r3, r7, r8, lsr #21 │ │ │ │ - biceq r3, r7, ip, lsl sl │ │ │ │ - ldrdeq r3, [r7, #184] @ 0xb8 │ │ │ │ - biceq r3, r7, ip, ror fp │ │ │ │ - biceq r3, r7, ip, lsl #23 │ │ │ │ - biceq r3, r7, r0, asr fp │ │ │ │ + biceq r3, r7, r0, lsl #24 │ │ │ │ + biceq r3, r7, r0, lsr #21 │ │ │ │ + biceq r3, r7, r4, lsl sl │ │ │ │ + ldrdeq r3, [r7, #176] @ 0xb0 │ │ │ │ + biceq r3, r7, r4, ror fp │ │ │ │ + biceq r3, r7, r4, lsl #23 │ │ │ │ + biceq r3, r7, r8, asr #22 │ │ │ │ @ instruction: 0x01b17188 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a2988 <__cxa_atexit@plt+0x297314> │ │ │ │ @@ -679113,17 +679113,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - biceq r3, r7, r4, lsr #18 │ │ │ │ + biceq r3, r7, ip, lsl r9 │ │ │ │ @ instruction: 0x01b17140 │ │ │ │ - biceq r3, r7, r4, lsl r9 │ │ │ │ + biceq r3, r7, ip, lsl #18 │ │ │ │ @ instruction: 0x01b170e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -679160,18 +679160,18 @@ │ │ │ │ sub r7, r6, #1 │ │ │ │ bx ip │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - biceq r3, r7, ip, lsr sl │ │ │ │ - biceq r3, r7, r8, ror #17 │ │ │ │ - biceq r3, r7, r8, lsl #20 │ │ │ │ - biceq r3, r7, r8, asr #16 │ │ │ │ + biceq r3, r7, r4, lsr sl │ │ │ │ + biceq r3, r7, r0, ror #17 │ │ │ │ + biceq r3, r7, r0, lsl #20 │ │ │ │ + biceq r3, r7, r0, asr #16 │ │ │ │ @ instruction: 0x01b17028 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a2ae8 <__cxa_atexit@plt+0x297474> │ │ │ │ @@ -679201,17 +679201,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - biceq r3, r7, r4, asr #15 │ │ │ │ + strheq r3, [r7, #124] @ 0x7c │ │ │ │ @ instruction: 0x01b16fe0 │ │ │ │ - strheq r3, [r7, #116] @ 0x74 │ │ │ │ + biceq r3, r7, ip, lsr #15 │ │ │ │ @ instruction: 0x01b1a130 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ @@ -679267,19 +679267,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0x01b1a0e4 │ │ │ │ - ldrdeq r3, [r7, #128] @ 0x80 │ │ │ │ - biceq r3, r7, ip, ror r7 │ │ │ │ - biceq r3, r7, r4, ror #13 │ │ │ │ - biceq r3, r7, r4, asr #17 │ │ │ │ - biceq r3, r7, r0, asr r8 │ │ │ │ + biceq r3, r7, r8, asr #17 │ │ │ │ + biceq r3, r7, r4, ror r7 │ │ │ │ + ldrdeq r3, [r7, #108] @ 0x6c │ │ │ │ + strheq r3, [r7, #140] @ 0x8c │ │ │ │ + biceq r3, r7, r8, asr #16 │ │ │ │ @ instruction: 0x01b1a024 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -679312,17 +679312,17 @@ │ │ │ │ b 2a2cb4 <__cxa_atexit@plt+0x297640> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - biceq r3, r7, r0, lsl r6 │ │ │ │ + biceq r3, r7, r8, lsl #12 │ │ │ │ @ instruction: 0x01b16e28 │ │ │ │ - strdeq r3, [r7, #84] @ 0x54 │ │ │ │ + biceq r3, r7, ip, ror #11 │ │ │ │ @ instruction: 0x01b19f84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -679399,21 +679399,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #128 @ 0x80 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strdeq r3, [r7, #100] @ 0x64 │ │ │ │ - biceq r3, r7, r0, lsr r5 │ │ │ │ - @ instruction: 0x01c7359c │ │ │ │ - biceq r3, r7, ip, asr #13 │ │ │ │ + biceq r3, r7, ip, ror #13 │ │ │ │ + biceq r3, r7, r8, lsr #10 │ │ │ │ + @ instruction: 0x01c73594 │ │ │ │ + biceq r3, r7, r4, asr #13 │ │ │ │ @ instruction: 0x01b17940 │ │ │ │ @ instruction: 0x01b19d44 │ │ │ │ - biceq r3, r7, r0, asr #13 │ │ │ │ + strheq r3, [r7, #104] @ 0x68 │ │ │ │ @ instruction: 0x01b19e1c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -679446,17 +679446,17 @@ │ │ │ │ b 2a2ecc <__cxa_atexit@plt+0x297858> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - strdeq r3, [r7, #56] @ 0x38 │ │ │ │ + strdeq r3, [r7, #48] @ 0x30 │ │ │ │ @ instruction: 0x01b16c10 │ │ │ │ - ldrdeq r3, [r7, #60] @ 0x3c │ │ │ │ + ldrdeq r3, [r7, #52] @ 0x34 │ │ │ │ @ instruction: 0x01b19d6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov lr, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -679531,20 +679531,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #108 @ 0x6c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - biceq r3, r7, r4, lsl r3 │ │ │ │ - biceq r3, r7, r4, lsl #7 │ │ │ │ + biceq r3, r7, ip, lsl #6 │ │ │ │ + biceq r3, r7, ip, ror r3 │ │ │ │ @ instruction: 0x01b19b64 │ │ │ │ - biceq r3, r7, r0, lsr #9 │ │ │ │ - biceq r3, r7, ip, lsl #9 │ │ │ │ - strheq r3, [r7, #68] @ 0x44 │ │ │ │ + @ instruction: 0x01c73498 │ │ │ │ + biceq r3, r7, r4, lsl #9 │ │ │ │ + biceq r3, r7, ip, lsr #9 │ │ │ │ @ instruction: 0x01b19c10 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -679577,17 +679577,17 @@ │ │ │ │ b 2a30d8 <__cxa_atexit@plt+0x297a64> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - biceq r3, r7, ip, ror #3 │ │ │ │ + biceq r3, r7, r4, ror #3 │ │ │ │ @ instruction: 0x01b16a04 │ │ │ │ - ldrdeq r3, [r7, #16] │ │ │ │ + biceq r3, r7, r8, asr #3 │ │ │ │ @ instruction: 0x01b19b60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -679658,19 +679658,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - biceq r3, r7, r4, lsl r1 │ │ │ │ - biceq r3, r7, r4, lsl #3 │ │ │ │ - strheq r3, [r7, #36] @ 0x24 │ │ │ │ - @ instruction: 0x01c73298 │ │ │ │ - strheq r3, [r7, #40] @ 0x28 │ │ │ │ + biceq r3, r7, ip, lsl #2 │ │ │ │ + biceq r3, r7, ip, ror r1 │ │ │ │ + biceq r3, r7, ip, lsr #5 │ │ │ │ + @ instruction: 0x01c73290 │ │ │ │ + strheq r3, [r7, #32] │ │ │ │ @ instruction: 0x01b19924 │ │ │ │ @ instruction: 0x01b174fc │ │ │ │ @ instruction: 0x01b19a10 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -679705,17 +679705,17 @@ │ │ │ │ b 2a32d8 <__cxa_atexit@plt+0x297c64> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - biceq r2, r7, ip, ror #31 │ │ │ │ + biceq r2, r7, r4, ror #31 │ │ │ │ @ instruction: 0x01b16804 │ │ │ │ - ldrdeq r2, [r7, #240] @ 0xf0 │ │ │ │ + biceq r2, r7, r8, asr #31 │ │ │ │ @ instruction: 0x01b19960 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -679781,19 +679781,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - biceq r2, r7, r4, lsl pc │ │ │ │ - biceq r2, r7, r4, lsl #31 │ │ │ │ - strheq r3, [r7] │ │ │ │ - @ instruction: 0x01c73098 │ │ │ │ - biceq r3, r7, r0, asr #1 │ │ │ │ + biceq r2, r7, ip, lsl #30 │ │ │ │ + biceq r2, r7, ip, ror pc │ │ │ │ + biceq r3, r7, r8, lsr #1 │ │ │ │ + @ instruction: 0x01c73090 │ │ │ │ + strheq r3, [r7, #8] │ │ │ │ @ instruction: 0x01b1972c │ │ │ │ @ instruction: 0x01b19828 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -679827,17 +679827,17 @@ │ │ │ │ b 2a34c0 <__cxa_atexit@plt+0x297e4c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - biceq r2, r7, r4, lsl #28 │ │ │ │ + strdeq r2, [r7, #220] @ 0xdc │ │ │ │ @ instruction: 0x01b1661c │ │ │ │ - biceq r2, r7, r8, ror #27 │ │ │ │ + biceq r2, r7, r0, ror #27 │ │ │ │ @ instruction: 0x01b19778 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -679891,18 +679891,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - biceq r2, r7, r4, lsr sp │ │ │ │ - biceq r2, r7, r4, lsr #27 │ │ │ │ - ldrdeq r2, [r7, #232] @ 0xe8 │ │ │ │ - biceq r2, r7, r0, asr #29 │ │ │ │ + biceq r2, r7, ip, lsr #26 │ │ │ │ + @ instruction: 0x01c72d9c │ │ │ │ + ldrdeq r2, [r7, #224] @ 0xe0 │ │ │ │ + strheq r2, [r7, #232] @ 0xe8 │ │ │ │ @ instruction: 0x01b19678 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -679935,17 +679935,17 @@ │ │ │ │ b 2a3670 <__cxa_atexit@plt+0x297ffc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - biceq r2, r7, r4, asr ip │ │ │ │ + biceq r2, r7, ip, asr #24 │ │ │ │ @ instruction: 0x01b1646c │ │ │ │ - biceq r2, r7, r8, lsr ip │ │ │ │ + biceq r2, r7, r0, lsr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2a3700 <__cxa_atexit@plt+0x29808c> │ │ │ │ @@ -679974,17 +679974,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2a3710 <__cxa_atexit@plt+0x29809c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r2, [r7, #180] @ 0xb4 │ │ │ │ - biceq r2, r7, ip, lsl ip │ │ │ │ - @ instruction: 0x01c72b98 │ │ │ │ + biceq r2, r7, ip, lsr #23 │ │ │ │ + biceq r2, r7, r4, lsl ip │ │ │ │ + @ instruction: 0x01c72b90 │ │ │ │ @ instruction: 0x01b19540 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a3790 <__cxa_atexit@plt+0x29811c> │ │ │ │ @@ -680009,15 +680009,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2a37a4 <__cxa_atexit@plt+0x298130> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b1950c │ │ │ │ - strdeq r2, [r7, #224] @ 0xe0 │ │ │ │ + biceq r2, r7, r8, ror #29 │ │ │ │ @ instruction: 0x01b194c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a3a7c <__cxa_atexit@plt+0x298408> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -680198,36 +680198,36 @@ │ │ │ │ ldr r7, [pc, #20] @ 2a3a9c <__cxa_atexit@plt+0x298428> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #332 @ 0x14c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r2, r7, r8, ror #23 │ │ │ │ + biceq r2, r7, r0, ror #23 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0x01b16424 │ │ │ │ @ instruction: 0x01b193ec │ │ │ │ @ instruction: 0x01b16bd8 │ │ │ │ @ instruction: 0x01b1819c │ │ │ │ - strdeq r2, [r7, #180] @ 0xb4 │ │ │ │ - biceq r2, r7, ip, lsl #24 │ │ │ │ + biceq r2, r7, ip, ror #23 │ │ │ │ + biceq r2, r7, r4, lsl #24 │ │ │ │ @ instruction: 0x01b193e4 │ │ │ │ - ldrdeq r2, [r7, #188] @ 0xbc │ │ │ │ + ldrdeq r2, [r7, #180] @ 0xb4 │ │ │ │ @ instruction: 0x01b167e8 │ │ │ │ - ldrdeq r2, [r7, #184] @ 0xb8 │ │ │ │ + ldrdeq r2, [r7, #176] @ 0xb0 │ │ │ │ @ instruction: 0x01b1935c │ │ │ │ @ instruction: 0x01b17eb0 │ │ │ │ @ instruction: 0x01b16de0 │ │ │ │ - biceq r2, r7, r4, ror #21 │ │ │ │ + ldrdeq r2, [r7, #172] @ 0xac │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - biceq r2, r7, r8, ror sl │ │ │ │ - biceq r2, r7, ip, lsr #17 │ │ │ │ - biceq r2, r7, ip, lsl r9 │ │ │ │ - biceq r2, r7, r4, lsl #20 │ │ │ │ - biceq r2, r7, r4, asr #19 │ │ │ │ + biceq r2, r7, r0, ror sl │ │ │ │ + biceq r2, r7, r4, lsr #17 │ │ │ │ + biceq r2, r7, r4, lsl r9 │ │ │ │ + strdeq r2, [r7, #156] @ 0x9c │ │ │ │ + strheq r2, [r7, #156] @ 0x9c │ │ │ │ @ instruction: 0x01b191a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2a3b98 <__cxa_atexit@plt+0x298524> │ │ │ │ @@ -680275,15 +680275,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ ldrsheq r9, [r1, r4]! │ │ │ │ @ instruction: 0x01b1910c │ │ │ │ - biceq r2, r7, ip, ror #21 │ │ │ │ + biceq r2, r7, r4, ror #21 │ │ │ │ @ instruction: 0x01b190c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 2a3c58 <__cxa_atexit@plt+0x2985e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -680312,15 +680312,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 2a3c60 <__cxa_atexit@plt+0x2985ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0x01b19054 │ │ │ │ - biceq r2, r7, r8, lsr sl │ │ │ │ + biceq r2, r7, r0, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a3c9c <__cxa_atexit@plt+0x298628> │ │ │ │ @@ -680332,15 +680332,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2a3cb8 <__cxa_atexit@plt+0x298644> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r2, r7, r4, asr #14 │ │ │ │ + biceq r2, r7, ip, lsr r7 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2a3d18 <__cxa_atexit@plt+0x2986a4> │ │ │ │ @@ -680364,17 +680364,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, r7, r8, lsl #11 │ │ │ │ biceq r2, r7, r0, lsl #11 │ │ │ │ - biceq r2, r7, ip, ror #11 │ │ │ │ + biceq r2, r7, r8, ror r5 │ │ │ │ + biceq r2, r7, r4, ror #11 │ │ │ │ @ instruction: 0x01b15d4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a3e54 <__cxa_atexit@plt+0x2987e0> │ │ │ │ @@ -680451,25 +680451,25 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b18ebc │ │ │ │ - biceq r2, r7, r0, lsr #16 │ │ │ │ + biceq r2, r7, r8, lsl r8 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0x01b16660 │ │ │ │ - biceq r2, r7, r4, ror #12 │ │ │ │ - biceq r2, r7, ip, ror r6 │ │ │ │ - strheq r2, [r7, #68] @ 0x44 │ │ │ │ - biceq r2, r7, r0, lsr #10 │ │ │ │ - biceq r2, r7, r4, asr r6 │ │ │ │ - biceq r2, r7, r0, lsr #12 │ │ │ │ - biceq r2, r7, ip, ror #11 │ │ │ │ - strdeq r2, [r7, #92] @ 0x5c │ │ │ │ + biceq r2, r7, ip, asr r6 │ │ │ │ + biceq r2, r7, r4, ror r6 │ │ │ │ + biceq r2, r7, ip, lsr #9 │ │ │ │ + biceq r2, r7, r8, lsl r5 │ │ │ │ + biceq r2, r7, ip, asr #12 │ │ │ │ + biceq r2, r7, r8, lsl r6 │ │ │ │ + biceq r2, r7, r4, ror #11 │ │ │ │ + strdeq r2, [r7, #84] @ 0x54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -680528,22 +680528,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0x01b16500 │ │ │ │ - biceq r2, r7, r4, lsl #10 │ │ │ │ - biceq r2, r7, ip, lsl r5 │ │ │ │ - biceq r2, r7, r4, asr r3 │ │ │ │ - biceq r2, r7, r0, asr #7 │ │ │ │ - strdeq r2, [r7, #68] @ 0x44 │ │ │ │ - biceq r2, r7, r0, asr #9 │ │ │ │ - biceq r2, r7, ip, lsl #9 │ │ │ │ - @ instruction: 0x01c7249c │ │ │ │ + strdeq r2, [r7, #76] @ 0x4c │ │ │ │ + biceq r2, r7, r4, lsl r5 │ │ │ │ + biceq r2, r7, ip, asr #6 │ │ │ │ + strheq r2, [r7, #56] @ 0x38 │ │ │ │ + biceq r2, r7, ip, ror #9 │ │ │ │ + strheq r2, [r7, #72] @ 0x48 │ │ │ │ + biceq r2, r7, r4, lsl #9 │ │ │ │ + @ instruction: 0x01c72494 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x01b18d24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -680593,15 +680593,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2a40cc <__cxa_atexit@plt+0x298a58> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r2, r7, r0, lsr r3 │ │ │ │ + biceq r2, r7, r8, lsr #6 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -680631,17 +680631,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2a4154 <__cxa_atexit@plt+0x298ae0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r2, r7, r0, ror r1 │ │ │ │ - ldrdeq r2, [r7, #24] │ │ │ │ - biceq r2, r7, r4, asr r1 │ │ │ │ + biceq r2, r7, r8, ror #2 │ │ │ │ + ldrdeq r2, [r7, #16] │ │ │ │ + biceq r2, r7, ip, asr #2 │ │ │ │ @ instruction: 0x01b18c74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a41d4 <__cxa_atexit@plt+0x298b60> │ │ │ │ @@ -680666,15 +680666,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2a41e8 <__cxa_atexit@plt+0x298b74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b18c24 │ │ │ │ - biceq r2, r7, ip, lsr #9 │ │ │ │ + biceq r2, r7, r4, lsr #9 │ │ │ │ @ instruction: 0x01b18bf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a435c <__cxa_atexit@plt+0x298ce8> │ │ │ │ @@ -680768,29 +680768,29 @@ │ │ │ │ mov fp, ip │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #128 @ 0x80 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r2, r7, r8, lsl #6 │ │ │ │ + biceq r2, r7, r0, lsl #6 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x01b18b80 │ │ │ │ @ instruction: 0x01b18ba8 │ │ │ │ - biceq r2, r7, r8, asr #3 │ │ │ │ - @ instruction: 0x01c7219c │ │ │ │ - strdeq r1, [r7, #240] @ 0xf0 │ │ │ │ - biceq r2, r7, r4, asr r1 │ │ │ │ - biceq r2, r7, r8, lsr r0 │ │ │ │ - biceq r2, r7, ip, ror r1 │ │ │ │ - biceq r2, r7, r4, asr r1 │ │ │ │ - biceq r2, r7, r0, ror r1 │ │ │ │ + biceq r2, r7, r0, asr #3 │ │ │ │ + @ instruction: 0x01c72194 │ │ │ │ + biceq r1, r7, r8, ror #31 │ │ │ │ + biceq r2, r7, ip, asr #2 │ │ │ │ + biceq r2, r7, r0, lsr r0 │ │ │ │ + biceq r2, r7, r4, ror r1 │ │ │ │ + biceq r2, r7, ip, asr #2 │ │ │ │ + biceq r2, r7, r8, ror #2 │ │ │ │ @ instruction: 0x01b163c8 │ │ │ │ - strdeq r2, [r7, #4] │ │ │ │ - biceq r2, r7, r4, asr #1 │ │ │ │ + biceq r2, r7, ip, ror #1 │ │ │ │ + strheq r2, [r7, #12] │ │ │ │ @ instruction: 0x01b18a34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2a4464 <__cxa_atexit@plt+0x298df0> │ │ │ │ @@ -680838,15 +680838,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0x01b18984 │ │ │ │ @ instruction: 0x01b1899c │ │ │ │ - biceq r2, r7, r0, lsr #4 │ │ │ │ + biceq r2, r7, r8, lsl r2 │ │ │ │ @ instruction: 0x01b18958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 2a4524 <__cxa_atexit@plt+0x298eb0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -680875,15 +680875,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 2a452c <__cxa_atexit@plt+0x298eb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0x01b188e4 │ │ │ │ - biceq r2, r7, ip, ror #2 │ │ │ │ + biceq r2, r7, r4, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a4568 <__cxa_atexit@plt+0x298ef4> │ │ │ │ @@ -680895,15 +680895,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2a4584 <__cxa_atexit@plt+0x298f10> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r1, r7, r8, ror lr │ │ │ │ + biceq r1, r7, r0, ror lr │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -680933,17 +680933,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2a460c <__cxa_atexit@plt+0x298f98> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r1, [r7, #200] @ 0xc8 │ │ │ │ - biceq r1, r7, r0, lsr #26 │ │ │ │ - @ instruction: 0x01c71c9c │ │ │ │ + strheq r1, [r7, #192] @ 0xc0 │ │ │ │ + biceq r1, r7, r8, lsl sp │ │ │ │ + @ instruction: 0x01c71c94 │ │ │ │ @ instruction: 0x01b1881c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a468c <__cxa_atexit@plt+0x299018> │ │ │ │ @@ -680968,15 +680968,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2a46a0 <__cxa_atexit@plt+0x29902c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b187c8 │ │ │ │ - strdeq r1, [r7, #244] @ 0xf4 │ │ │ │ + biceq r1, r7, ip, ror #31 │ │ │ │ @ instruction: 0x01b1879c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a485c <__cxa_atexit@plt+0x2991e8> │ │ │ │ @@ -681088,29 +681088,29 @@ │ │ │ │ mov r4, sl │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ mov r6, #176 @ 0xb0 │ │ │ │ str r6, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r1, r7, r8, lsl #28 │ │ │ │ + biceq r1, r7, r0, lsl #28 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x01b18758 │ │ │ │ @ instruction: 0x01b186f0 │ │ │ │ - biceq r1, r7, r0, lsl #26 │ │ │ │ - biceq r1, r7, r8, lsl sp │ │ │ │ - biceq r1, r7, ip, asr #22 │ │ │ │ - strdeq r1, [r7, #204] @ 0xcc │ │ │ │ - @ instruction: 0x01c71c9c │ │ │ │ - biceq r1, r7, r0, asr fp │ │ │ │ - biceq r1, r7, r8, lsr #24 │ │ │ │ - biceq r1, r7, r0, asr #24 │ │ │ │ + strdeq r1, [r7, #200] @ 0xc8 │ │ │ │ + biceq r1, r7, r0, lsl sp │ │ │ │ + biceq r1, r7, r4, asr #22 │ │ │ │ + strdeq r1, [r7, #196] @ 0xc4 │ │ │ │ + @ instruction: 0x01c71c94 │ │ │ │ + biceq r1, r7, r8, asr #22 │ │ │ │ + biceq r1, r7, r0, lsr #24 │ │ │ │ + biceq r1, r7, r8, lsr ip │ │ │ │ @ instruction: 0x01b18630 │ │ │ │ - biceq r1, r7, r4, lsl ip │ │ │ │ - biceq r1, r7, ip, ror #23 │ │ │ │ + biceq r1, r7, ip, lsl #24 │ │ │ │ + biceq r1, r7, r4, ror #23 │ │ │ │ @ instruction: 0x01b18590 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2a4964 <__cxa_atexit@plt+0x2992f0> │ │ │ │ @@ -681158,15 +681158,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0x01b184e0 │ │ │ │ @ instruction: 0x01b184f8 │ │ │ │ - biceq r1, r7, r0, lsr #26 │ │ │ │ + biceq r1, r7, r8, lsl sp │ │ │ │ @ instruction: 0x01b184b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 2a4a24 <__cxa_atexit@plt+0x2993b0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -681195,15 +681195,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 2a4a2c <__cxa_atexit@plt+0x2993b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0x01b18440 │ │ │ │ - biceq r1, r7, ip, ror #24 │ │ │ │ + biceq r1, r7, r4, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a4a68 <__cxa_atexit@plt+0x2993f4> │ │ │ │ @@ -681215,15 +681215,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2a4a84 <__cxa_atexit@plt+0x299410> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r1, r7, r8, ror r9 │ │ │ │ + biceq r1, r7, r0, ror r9 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2a4ae4 <__cxa_atexit@plt+0x299470> │ │ │ │ @@ -681247,17 +681247,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r1, [r7, #124] @ 0x7c │ │ │ │ strheq r1, [r7, #116] @ 0x74 │ │ │ │ - biceq r1, r7, r0, lsr #16 │ │ │ │ + biceq r1, r7, ip, lsr #15 │ │ │ │ + biceq r1, r7, r8, lsl r8 │ │ │ │ @ instruction: 0x01b18414 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a4b58 <__cxa_atexit@plt+0x2994e4> │ │ │ │ @@ -681271,15 +681271,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 2a4b64 <__cxa_atexit@plt+0x2994f0> │ │ │ │ ldr r7, [pc, #12] @ 2a4b60 <__cxa_atexit@plt+0x2994ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq r1, r7, ip, lsl fp │ │ │ │ + biceq r1, r7, r4, lsl fp │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a4c78 <__cxa_atexit@plt+0x299604> │ │ │ │ @@ -681348,23 +681348,23 @@ │ │ │ │ ldr r3, [pc, #60] @ 2a4cbc <__cxa_atexit@plt+0x299648> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - biceq r1, r7, r8, asr r8 │ │ │ │ - biceq r1, r7, r8, ror #16 │ │ │ │ - strheq r1, [r7, #132] @ 0x84 │ │ │ │ + biceq r1, r7, r0, asr r8 │ │ │ │ + biceq r1, r7, r0, ror #16 │ │ │ │ + biceq r1, r7, ip, lsr #17 │ │ │ │ @ instruction: 0x01b17f04 │ │ │ │ - biceq r1, r7, r4, lsl r8 │ │ │ │ - biceq r1, r7, ip, lsr #16 │ │ │ │ - biceq r1, r7, r4, ror #12 │ │ │ │ - biceq r1, r7, r4, asr #13 │ │ │ │ biceq r1, r7, ip, lsl #16 │ │ │ │ + biceq r1, r7, r4, lsr #16 │ │ │ │ + biceq r1, r7, ip, asr r6 │ │ │ │ + strheq r1, [r7, #108] @ 0x6c │ │ │ │ + biceq r1, r7, r4, lsl #16 │ │ │ │ @ instruction: 0x01b15184 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0x01b18254 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -681410,15 +681410,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - biceq r1, r7, r8, lsl #18 │ │ │ │ + biceq r1, r7, r0, lsl #18 │ │ │ │ @ instruction: 0x01b18194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [pc, #88] @ 2a4e00 <__cxa_atexit@plt+0x29978c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ @@ -681440,15 +681440,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - biceq r1, r7, r4, lsl #17 │ │ │ │ + biceq r1, r7, ip, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a4e3c <__cxa_atexit@plt+0x2997c8> │ │ │ │ @@ -681460,15 +681460,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2a4e58 <__cxa_atexit@plt+0x2997e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r1, r7, r4, lsr #11 │ │ │ │ + @ instruction: 0x01c7159c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2a4eb8 <__cxa_atexit@plt+0x299844> │ │ │ │ @@ -681492,17 +681492,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, r7, r8, ror #7 │ │ │ │ biceq r1, r7, r0, ror #7 │ │ │ │ - biceq r1, r7, ip, asr #8 │ │ │ │ + ldrdeq r1, [r7, #56] @ 0x38 │ │ │ │ + biceq r1, r7, r4, asr #8 │ │ │ │ @ instruction: 0x01b17ff0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a4f28 <__cxa_atexit@plt+0x2998b4> │ │ │ │ @@ -681515,15 +681515,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 2a4f34 <__cxa_atexit@plt+0x2998c0> │ │ │ │ ldr r7, [pc, #12] @ 2a4f30 <__cxa_atexit@plt+0x2998bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq r1, r7, ip, asr #14 │ │ │ │ + biceq r1, r7, r4, asr #14 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -681607,23 +681607,23 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r4, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0x01b1576c │ │ │ │ @ instruction: 0x01b17e40 │ │ │ │ @ instruction: 0x01b17e5c │ │ │ │ - ldrdeq r1, [r7, #68] @ 0x44 │ │ │ │ - biceq r1, r7, r0, asr r4 │ │ │ │ - biceq r1, r7, r4, asr r4 │ │ │ │ - biceq r1, r7, r8, lsr r4 │ │ │ │ - biceq r1, r7, r0, asr r4 │ │ │ │ - biceq r1, r7, r8, lsl #5 │ │ │ │ - strdeq r1, [r7, #36] @ 0x24 │ │ │ │ - biceq r1, r7, ip, lsr #8 │ │ │ │ - biceq r1, r7, ip, ror #7 │ │ │ │ + biceq r1, r7, ip, asr #9 │ │ │ │ + biceq r1, r7, r8, asr #8 │ │ │ │ + biceq r1, r7, ip, asr #8 │ │ │ │ + biceq r1, r7, r0, lsr r4 │ │ │ │ + biceq r1, r7, r8, asr #8 │ │ │ │ + biceq r1, r7, r0, lsl #5 │ │ │ │ + biceq r1, r7, ip, ror #5 │ │ │ │ + biceq r1, r7, r4, lsr #8 │ │ │ │ + biceq r1, r7, r4, ror #7 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b17dfc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -681667,15 +681667,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - biceq r1, r7, r4, lsl #10 │ │ │ │ + strdeq r1, [r7, #76] @ 0x4c │ │ │ │ @ instruction: 0x01b17d40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [pc, #84] @ 2a5200 <__cxa_atexit@plt+0x299b8c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ @@ -681696,15 +681696,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - biceq r1, r7, r4, lsl #9 │ │ │ │ + biceq r1, r7, ip, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a523c <__cxa_atexit@plt+0x299bc8> │ │ │ │ @@ -681716,15 +681716,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2a5258 <__cxa_atexit@plt+0x299be4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r1, r7, r4, lsr #3 │ │ │ │ + @ instruction: 0x01c7119c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -681777,21 +681777,21 @@ │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ mov r5, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ - biceq r1, r7, r4, lsr #3 │ │ │ │ - biceq r1, r7, r0, asr #32 │ │ │ │ - strheq r0, [r7, #252] @ 0xfc │ │ │ │ - biceq r1, r7, r8, asr #2 │ │ │ │ - biceq r1, r7, r4, lsl #2 │ │ │ │ - biceq r1, r7, ip, ror #1 │ │ │ │ - biceq r1, r7, r8, lsr #2 │ │ │ │ + @ instruction: 0x01c7119c │ │ │ │ + biceq r1, r7, r8, lsr r0 │ │ │ │ + strheq r0, [r7, #244] @ 0xf4 │ │ │ │ + biceq r1, r7, r0, asr #2 │ │ │ │ + strdeq r1, [r7, #12] │ │ │ │ + biceq r1, r7, r4, ror #1 │ │ │ │ + biceq r1, r7, r0, lsr #2 │ │ │ │ @ instruction: 0x01b14738 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a53d8 <__cxa_atexit@plt+0x299d64> │ │ │ │ @@ -681821,17 +681821,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - ldrdeq r0, [r7, #228] @ 0xe4 │ │ │ │ + biceq r0, r7, ip, asr #29 │ │ │ │ @ instruction: 0x01b146f0 │ │ │ │ - biceq r0, r7, r4, asr #29 │ │ │ │ + strheq r0, [r7, #236] @ 0xec │ │ │ │ @ instruction: 0x01b17aa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -681918,23 +681918,23 @@ │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0x01b17a68 │ │ │ │ - ldrdeq r0, [r7, #248] @ 0xf8 │ │ │ │ - strheq r0, [r7, #240] @ 0xf0 │ │ │ │ - biceq r0, r7, r0, ror #27 │ │ │ │ - biceq r0, r7, r4, asr #28 │ │ │ │ - biceq r0, r7, r0, asr pc │ │ │ │ - biceq r0, r7, r0, asr pc │ │ │ │ + ldrdeq r0, [r7, #240] @ 0xf0 │ │ │ │ + biceq r0, r7, r8, lsr #31 │ │ │ │ + ldrdeq r0, [r7, #216] @ 0xd8 │ │ │ │ + biceq r0, r7, ip, lsr lr │ │ │ │ + biceq r0, r7, r8, asr #30 │ │ │ │ + biceq r0, r7, r8, asr #30 │ │ │ │ @ instruction: 0x01b17940 │ │ │ │ @ instruction: 0x01b14ee8 │ │ │ │ - biceq r0, r7, r4, asr pc │ │ │ │ + biceq r0, r7, ip, asr #30 │ │ │ │ @ instruction: 0x01b17718 │ │ │ │ @ instruction: 0x01b15190 │ │ │ │ @ instruction: 0x01b17904 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -681969,17 +681969,17 @@ │ │ │ │ b 2a5638 <__cxa_atexit@plt+0x299fc4> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - biceq r0, r7, ip, lsl #25 │ │ │ │ + biceq r0, r7, r4, lsl #25 │ │ │ │ @ instruction: 0x01b144a4 │ │ │ │ - biceq r0, r7, r0, ror ip │ │ │ │ + biceq r0, r7, r8, ror #24 │ │ │ │ @ instruction: 0x01b17854 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ @@ -682020,18 +682020,18 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x01c70d9c │ │ │ │ - biceq r0, r7, r8, asr #24 │ │ │ │ - biceq r0, r7, r4, ror #26 │ │ │ │ - biceq r0, r7, r4, lsr #23 │ │ │ │ + @ instruction: 0x01c70d94 │ │ │ │ + biceq r0, r7, r0, asr #24 │ │ │ │ + biceq r0, r7, ip, asr sp │ │ │ │ + @ instruction: 0x01c70b9c │ │ │ │ @ instruction: 0x01b17788 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -682064,17 +682064,17 @@ │ │ │ │ b 2a57b4 <__cxa_atexit@plt+0x29a140> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - biceq r0, r7, r0, lsl fp │ │ │ │ + biceq r0, r7, r8, lsl #22 │ │ │ │ @ instruction: 0x01b14328 │ │ │ │ - strdeq r0, [r7, #164] @ 0xa4 │ │ │ │ + biceq r0, r7, ip, ror #21 │ │ │ │ @ instruction: 0x01b17710 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #144 @ 0x90 │ │ │ │ @@ -682159,23 +682159,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01b15f90 │ │ │ │ - biceq r0, r7, r8, lsl ip │ │ │ │ + biceq r0, r7, r0, lsl ip │ │ │ │ @ instruction: 0x01b14830 │ │ │ │ - biceq r0, r7, r8, ror #23 │ │ │ │ + biceq r0, r7, r0, ror #23 │ │ │ │ @ instruction: 0xfffff68c │ │ │ │ - strdeq r0, [r7, #156] @ 0x9c │ │ │ │ - biceq r0, r7, ip, ror #20 │ │ │ │ - biceq r0, r7, r8, ror #22 │ │ │ │ - biceq r0, r7, r8, lsl fp │ │ │ │ - biceq r0, r7, r8, ror #22 │ │ │ │ + strdeq r0, [r7, #148] @ 0x94 │ │ │ │ + biceq r0, r7, r4, ror #20 │ │ │ │ + biceq r0, r7, r0, ror #22 │ │ │ │ + biceq r0, r7, r0, lsl fp │ │ │ │ + biceq r0, r7, r0, ror #22 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ @ instruction: 0x01b1757c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -682209,17 +682209,17 @@ │ │ │ │ b 2a59f8 <__cxa_atexit@plt+0x29a384> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - biceq r0, r7, ip, asr #17 │ │ │ │ + biceq r0, r7, r4, asr #17 │ │ │ │ @ instruction: 0x01b140e4 │ │ │ │ - strheq r0, [r7, #128] @ 0x80 │ │ │ │ + biceq r0, r7, r8, lsr #17 │ │ │ │ @ instruction: 0x01b174e4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #176 @ 0xb0 │ │ │ │ @@ -682320,23 +682320,23 @@ │ │ │ │ mov fp, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #176 @ 0xb0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - biceq r0, r7, r8, asr #19 │ │ │ │ + biceq r0, r7, r0, asr #19 │ │ │ │ @ instruction: 0x01b173ec │ │ │ │ - @ instruction: 0x01c70998 │ │ │ │ + @ instruction: 0x01c70990 │ │ │ │ @ instruction: 0x01b15cf8 │ │ │ │ @ instruction: 0x01b15ef0 │ │ │ │ @ instruction: 0x01b1733c │ │ │ │ - biceq r0, r7, r8, lsl #16 │ │ │ │ - biceq r0, r7, ip, asr r7 │ │ │ │ - biceq r0, r7, r0, ror #17 │ │ │ │ + biceq r0, r7, r0, lsl #16 │ │ │ │ + biceq r0, r7, r4, asr r7 │ │ │ │ + ldrdeq r0, [r7, #136] @ 0x88 │ │ │ │ @ instruction: 0x01b17314 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -682369,17 +682369,17 @@ │ │ │ │ b 2a5c78 <__cxa_atexit@plt+0x29a604> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - biceq r0, r7, ip, asr #12 │ │ │ │ + biceq r0, r7, r4, asr #12 │ │ │ │ @ instruction: 0x01b13e64 │ │ │ │ - biceq r0, r7, r0, lsr r6 │ │ │ │ + biceq r0, r7, r8, lsr #12 │ │ │ │ @ instruction: 0x01b1729c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r5 │ │ │ │ @@ -682470,23 +682470,23 @@ │ │ │ │ mov r5, #132 @ 0x84 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - biceq r0, r7, r0, ror r5 │ │ │ │ + biceq r0, r7, r8, ror #10 │ │ │ │ @ instruction: 0x01b14350 │ │ │ │ @ instruction: 0xffffede4 │ │ │ │ - biceq r0, r7, ip, lsr #11 │ │ │ │ - biceq r0, r7, r8, asr #13 │ │ │ │ - ldrdeq r0, [r7, #104] @ 0x68 │ │ │ │ + biceq r0, r7, r4, lsr #11 │ │ │ │ biceq r0, r7, r0, asr #13 │ │ │ │ - biceq r0, r7, ip, asr #12 │ │ │ │ - @ instruction: 0x01c7069c │ │ │ │ + ldrdeq r0, [r7, #96] @ 0x60 │ │ │ │ + strheq r0, [r7, #104] @ 0x68 │ │ │ │ + biceq r0, r7, r4, asr #12 │ │ │ │ + @ instruction: 0x01c70694 │ │ │ │ @ instruction: 0xffffef10 │ │ │ │ ldrsheq r7, [r1, r0]! │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -682520,16 +682520,16 @@ │ │ │ │ b 2a5ed4 <__cxa_atexit@plt+0x29a860> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - strdeq r0, [r7, #48] @ 0x30 │ │ │ │ - ldrdeq r0, [r7, #60] @ 0x3c │ │ │ │ + biceq r0, r7, r8, ror #7 │ │ │ │ + ldrdeq r0, [r7, #52] @ 0x34 │ │ │ │ @ instruction: 0x01b13be8 │ │ │ │ @ instruction: 0x01b17040 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -682582,18 +682582,18 @@ │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - biceq r0, r7, ip, ror #9 │ │ │ │ - biceq r0, r7, r0, lsl r3 │ │ │ │ - biceq r0, r7, r0, lsl #7 │ │ │ │ - @ instruction: 0x01c70494 │ │ │ │ + biceq r0, r7, r4, ror #9 │ │ │ │ + biceq r0, r7, r8, lsl #6 │ │ │ │ + biceq r0, r7, r8, ror r3 │ │ │ │ + biceq r0, r7, ip, lsl #9 │ │ │ │ @ instruction: 0x01b16f48 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -682626,16 +682626,16 @@ │ │ │ │ b 2a607c <__cxa_atexit@plt+0x29aa08> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - biceq r0, r7, r8, asr #4 │ │ │ │ - biceq r0, r7, r4, lsr r2 │ │ │ │ + biceq r0, r7, r0, asr #4 │ │ │ │ + biceq r0, r7, ip, lsr #4 │ │ │ │ @ instruction: 0x01b13a40 │ │ │ │ @ instruction: 0x01b16e98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -682701,20 +682701,20 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - biceq r0, r7, r8, asr #6 │ │ │ │ - biceq r0, r7, ip, lsl r3 │ │ │ │ - biceq r0, r7, r8, asr r1 │ │ │ │ - biceq r0, r7, r4, asr #3 │ │ │ │ + biceq r0, r7, r0, asr #6 │ │ │ │ + biceq r0, r7, r4, lsl r3 │ │ │ │ + biceq r0, r7, r0, asr r1 │ │ │ │ + strheq r0, [r7, #28] │ │ │ │ @ instruction: 0x01b142b4 │ │ │ │ - strheq r0, [r7, #36] @ 0x24 │ │ │ │ + biceq r0, r7, ip, lsr #5 │ │ │ │ @ instruction: 0x01b143a8 │ │ │ │ @ instruction: 0x01b16d60 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -682748,17 +682748,17 @@ │ │ │ │ b 2a6264 <__cxa_atexit@plt+0x29abf0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - biceq r0, r7, r0, rrx │ │ │ │ + biceq r0, r7, r8, asr r0 │ │ │ │ @ instruction: 0x01b13878 │ │ │ │ - biceq r0, r7, r4, asr #32 │ │ │ │ + biceq r0, r7, ip, lsr r0 │ │ │ │ @ instruction: 0x01b16cc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #124 @ 0x7c │ │ │ │ @@ -682829,20 +682829,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01b16aac │ │ │ │ - biceq r0, r7, ip │ │ │ │ - biceq pc, r6, ip, ror pc @ │ │ │ │ - biceq r0, r7, r4, lsr #2 │ │ │ │ - biceq r0, r7, r0, lsl r1 │ │ │ │ + biceq r0, r7, r4 │ │ │ │ + biceq pc, r6, r4, ror pc @ │ │ │ │ + biceq r0, r7, ip, lsl r1 │ │ │ │ + biceq r0, r7, r8, lsl #2 │ │ │ │ @ instruction: 0x01b16894 │ │ │ │ - ldrdeq r0, [r7] │ │ │ │ + biceq r0, r7, r8, asr #1 │ │ │ │ @ instruction: 0x01b16b74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -682875,17 +682875,17 @@ │ │ │ │ b 2a6460 <__cxa_atexit@plt+0x29adec> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - biceq pc, r6, r4, ror #28 │ │ │ │ + biceq pc, r6, ip, asr lr @ │ │ │ │ @ instruction: 0x01b1367c │ │ │ │ - biceq pc, r6, r8, asr #28 │ │ │ │ + biceq pc, r6, r0, asr #28 │ │ │ │ @ instruction: 0x01b16ac4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ @@ -682928,18 +682928,18 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - biceq pc, r6, r8, ror pc @ │ │ │ │ - biceq pc, r6, r4, lsr #28 │ │ │ │ - biceq pc, r6, r0, asr #30 │ │ │ │ - biceq pc, r6, r0, lsl #27 │ │ │ │ + biceq pc, r6, r0, ror pc @ │ │ │ │ + biceq pc, r6, ip, lsl lr @ │ │ │ │ + biceq pc, r6, r8, lsr pc @ │ │ │ │ + biceq pc, r6, r8, ror sp @ │ │ │ │ @ instruction: 0x01b169f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a65c8 <__cxa_atexit@plt+0x29af54> │ │ │ │ @@ -682969,17 +682969,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - biceq pc, r6, r4, ror #25 │ │ │ │ + ldrdeq pc, [r6, #204] @ 0xcc │ │ │ │ @ instruction: 0x01b13500 │ │ │ │ - ldrdeq pc, [r6, #196] @ 0xc4 │ │ │ │ + biceq pc, r6, ip, asr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2a6650 <__cxa_atexit@plt+0x29afdc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -683002,17 +683002,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq pc, r6, r0, asr ip @ │ │ │ │ biceq pc, r6, r8, asr #24 │ │ │ │ - strheq pc, [r6, #196] @ 0xc4 @ │ │ │ │ + biceq pc, r6, r0, asr #24 │ │ │ │ + biceq pc, r6, ip, lsr #25 │ │ │ │ @ instruction: 0x01b168dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2a66bc <__cxa_atexit@plt+0x29b048> │ │ │ │ @@ -683027,15 +683027,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #8] @ 2a66cc <__cxa_atexit@plt+0x29b058> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b168b0 │ │ │ │ - strheq pc, [r6, #248] @ 0xf8 @ │ │ │ │ + strheq pc, [r6, #240] @ 0xf0 @ │ │ │ │ mov fp, r7 │ │ │ │ mov r8, r4 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #136 @ 0x88 │ │ │ │ cmp r2, sl │ │ │ │ bcc 2a682c <__cxa_atexit@plt+0x29b1b8> │ │ │ │ @@ -683126,21 +683126,21 @@ │ │ │ │ mov r4, r8 │ │ │ │ mov r6, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0x01b16634 │ │ │ │ @ instruction: 0x01b13964 │ │ │ │ @ instruction: 0x01b13e2c │ │ │ │ - ldrdeq pc, [r6, #204] @ 0xcc │ │ │ │ - strdeq pc, [r6, #196] @ 0xc4 │ │ │ │ - biceq pc, r6, ip, lsl #22 │ │ │ │ - biceq pc, r6, ip, ror #22 │ │ │ │ - biceq pc, r6, ip, ror ip @ │ │ │ │ - biceq pc, r6, ip, lsr #24 │ │ │ │ - biceq pc, r6, ip, lsr ip @ │ │ │ │ + ldrdeq pc, [r6, #196] @ 0xc4 │ │ │ │ + biceq pc, r6, ip, ror #25 │ │ │ │ + biceq pc, r6, r4, lsl #22 │ │ │ │ + biceq pc, r6, r4, ror #22 │ │ │ │ + biceq pc, r6, r4, ror ip @ │ │ │ │ + biceq pc, r6, r4, lsr #24 │ │ │ │ + biceq pc, r6, r4, lsr ip @ │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b166d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -683185,15 +683185,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x01b16644 │ │ │ │ @ instruction: 0x01b16660 │ │ │ │ - biceq pc, r6, r0, ror #26 │ │ │ │ + biceq pc, r6, r8, asr sp @ │ │ │ │ @ instruction: 0x01b16620 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #72] @ 2a69ac <__cxa_atexit@plt+0x29b338> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -683212,15 +683212,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 2a69b0 <__cxa_atexit@plt+0x29b33c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b165d0 │ │ │ │ - ldrdeq pc, [r6, #200] @ 0xc8 │ │ │ │ + ldrdeq pc, [r6, #192] @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a69ec <__cxa_atexit@plt+0x29b378> │ │ │ │ @@ -683232,15 +683232,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2a6a08 <__cxa_atexit@plt+0x29b394> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strdeq pc, [r6, #148] @ 0x94 │ │ │ │ + biceq pc, r6, ip, ror #19 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b165c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -683297,18 +683297,18 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - biceq pc, r6, r0, ror #19 │ │ │ │ - biceq pc, r6, ip, ror r8 @ │ │ │ │ - biceq pc, r6, r4, lsr #19 │ │ │ │ - ldrdeq pc, [r6, #148] @ 0x94 │ │ │ │ + ldrdeq pc, [r6, #152] @ 0x98 │ │ │ │ + biceq pc, r6, r4, ror r8 @ │ │ │ │ + @ instruction: 0x01c6f99c │ │ │ │ + biceq pc, r6, ip, asr #19 │ │ │ │ @ instruction: 0x01b1617c │ │ │ │ @ instruction: 0x01b132f0 │ │ │ │ @ instruction: 0x01b164c8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -683343,17 +683343,17 @@ │ │ │ │ b 2a6bb0 <__cxa_atexit@plt+0x29b53c> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - biceq pc, r6, r4, lsl r7 @ │ │ │ │ + biceq pc, r6, ip, lsl #14 │ │ │ │ @ instruction: 0x01b12f2c │ │ │ │ - strdeq pc, [r6, #104] @ 0x68 │ │ │ │ + strdeq pc, [r6, #96] @ 0x60 │ │ │ │ @ instruction: 0x01b16418 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ @@ -683399,18 +683399,18 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - ldrdeq pc, [r6, #100] @ 0x64 │ │ │ │ - biceq pc, r6, ip, asr #12 │ │ │ │ - biceq pc, r6, ip, ror #15 │ │ │ │ - strheq pc, [r6, #120] @ 0x78 @ │ │ │ │ + biceq pc, r6, ip, asr #13 │ │ │ │ + biceq pc, r6, r4, asr #12 │ │ │ │ + biceq pc, r6, r4, ror #15 │ │ │ │ + strheq pc, [r6, #112] @ 0x70 @ │ │ │ │ @ instruction: 0x01b16338 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -683443,17 +683443,17 @@ │ │ │ │ b 2a6d40 <__cxa_atexit@plt+0x29b6cc> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - biceq pc, r6, r4, lsl #11 │ │ │ │ + biceq pc, r6, ip, ror r5 @ │ │ │ │ @ instruction: 0x01b12d9c │ │ │ │ - biceq pc, r6, r8, ror #10 │ │ │ │ + biceq pc, r6, r0, ror #10 │ │ │ │ @ instruction: 0x01b16298 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -683513,20 +683513,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #84 @ 0x54 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strheq pc, [r6, #76] @ 0x4c @ │ │ │ │ - biceq pc, r6, ip, lsr #10 │ │ │ │ - biceq pc, r6, r0, asr r6 @ │ │ │ │ - biceq pc, r6, r4, ror r6 @ │ │ │ │ + strheq pc, [r6, #68] @ 0x44 @ │ │ │ │ + biceq pc, r6, r4, lsr #10 │ │ │ │ + biceq pc, r6, r8, asr #12 │ │ │ │ + biceq pc, r6, ip, ror #12 │ │ │ │ @ instruction: 0x01b138cc │ │ │ │ - strdeq pc, [r6, #88] @ 0x58 │ │ │ │ + strdeq pc, [r6, #80] @ 0x50 │ │ │ │ @ instruction: 0x01b16178 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -683559,17 +683559,17 @@ │ │ │ │ b 2a6f10 <__cxa_atexit@plt+0x29b89c> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strheq pc, [r6, #52] @ 0x34 @ │ │ │ │ + biceq pc, r6, ip, lsr #7 │ │ │ │ @ instruction: 0x01b12bcc │ │ │ │ - @ instruction: 0x01c6f398 │ │ │ │ + @ instruction: 0x01c6f390 │ │ │ │ ldrsbeq r6, [r1, r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #176 @ 0xb0 │ │ │ │ @@ -683673,25 +683673,25 @@ │ │ │ │ mov r3, #176 @ 0xb0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01b13484 │ │ │ │ @ instruction: 0x01b141a8 │ │ │ │ - biceq pc, r6, ip, lsl #9 │ │ │ │ + biceq pc, r6, r4, lsl #9 │ │ │ │ @ instruction: 0x01b142c4 │ │ │ │ - @ instruction: 0x01c6f494 │ │ │ │ + biceq pc, r6, ip, lsl #9 │ │ │ │ @ instruction: 0x01b15ff4 │ │ │ │ - biceq pc, r6, r0, asr #8 │ │ │ │ - biceq pc, r6, r4, asr r2 @ │ │ │ │ - biceq pc, r6, r4, asr #5 │ │ │ │ - biceq pc, r6, ip, lsl #5 │ │ │ │ - biceq pc, r6, r8, lsl #8 │ │ │ │ - ldrdeq pc, [r6, #56] @ 0x38 │ │ │ │ - @ instruction: 0x01c6f390 │ │ │ │ + biceq pc, r6, r8, lsr r4 @ │ │ │ │ + biceq pc, r6, ip, asr #4 │ │ │ │ + strheq pc, [r6, #44] @ 0x2c @ │ │ │ │ + biceq pc, r6, r4, lsl #5 │ │ │ │ + biceq pc, r6, r0, lsl #8 │ │ │ │ + ldrdeq pc, [r6, #48] @ 0x30 │ │ │ │ + biceq pc, r6, r8, lsl #7 │ │ │ │ @ instruction: 0x01b12d20 │ │ │ │ @ instruction: 0x01b15ef0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -683725,17 +683725,17 @@ │ │ │ │ b 2a71a8 <__cxa_atexit@plt+0x29bb34> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - biceq pc, r6, ip, lsl r1 @ │ │ │ │ + biceq pc, r6, r4, lsl r1 @ │ │ │ │ @ instruction: 0x01b12934 │ │ │ │ - biceq pc, r6, r0, lsl #2 │ │ │ │ + strdeq pc, [r6, #8] │ │ │ │ @ instruction: 0x01b15e40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ @@ -683786,19 +683786,19 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - biceq pc, r6, ip, lsr #4 │ │ │ │ - ldrdeq pc, [r6, #8] │ │ │ │ - strdeq pc, [r6, #16] │ │ │ │ - biceq pc, r6, r0, lsr r0 @ │ │ │ │ - biceq pc, r6, ip, ror #3 │ │ │ │ + biceq pc, r6, r4, lsr #4 │ │ │ │ + ldrdeq pc, [r6] │ │ │ │ + biceq pc, r6, r8, ror #3 │ │ │ │ + biceq pc, r6, r8, lsr #32 │ │ │ │ + biceq pc, r6, r4, ror #3 │ │ │ │ @ instruction: 0x01b15d48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -683831,17 +683831,17 @@ │ │ │ │ b 2a7350 <__cxa_atexit@plt+0x29bcdc> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - biceq lr, r6, r4, ror pc │ │ │ │ + biceq lr, r6, ip, ror #30 │ │ │ │ @ instruction: 0x01b1278c │ │ │ │ - biceq lr, r6, r8, asr pc │ │ │ │ + biceq lr, r6, r0, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2a73c8 <__cxa_atexit@plt+0x29bd54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -683864,17 +683864,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r6, #232] @ 0xe8 │ │ │ │ ldrdeq lr, [r6, #224] @ 0xe0 │ │ │ │ - biceq lr, r6, ip, lsr pc │ │ │ │ + biceq lr, r6, r8, asr #29 │ │ │ │ + biceq lr, r6, r4, lsr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2a7430 <__cxa_atexit@plt+0x29bdbc> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -683888,15 +683888,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #8] @ 2a7440 <__cxa_atexit@plt+0x29bdcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b15bfc │ │ │ │ - biceq pc, r6, r4, asr #4 │ │ │ │ + biceq pc, r6, ip, lsr r2 @ │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #104 @ 0x68 │ │ │ │ cmp r2, sl │ │ │ │ bcc 2a756c <__cxa_atexit@plt+0x29bef8> │ │ │ │ ldr r1, [pc, #288] @ 2a7588 <__cxa_atexit@plt+0x29bf14> │ │ │ │ @@ -683972,23 +683972,23 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0x01b13270 │ │ │ │ @ instruction: 0x01b130a4 │ │ │ │ - biceq lr, r6, r0, ror pc │ │ │ │ - biceq lr, r6, r8, asr #27 │ │ │ │ - biceq lr, r6, r8, asr pc │ │ │ │ - biceq lr, r6, ip, lsl pc │ │ │ │ - biceq lr, r6, ip, lsr #30 │ │ │ │ - biceq lr, r6, r8, lsr #30 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ + biceq lr, r6, r8, ror #30 │ │ │ │ biceq lr, r6, r0, asr #27 │ │ │ │ - strdeq lr, [r6, #224] @ 0xe0 │ │ │ │ + biceq lr, r6, r0, asr pc │ │ │ │ + biceq lr, r6, r4, lsl pc │ │ │ │ + biceq lr, r6, r4, lsr #30 │ │ │ │ + biceq lr, r6, r0, lsr #30 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + strheq lr, [r6, #216] @ 0xd8 │ │ │ │ + biceq lr, r6, r8, ror #29 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01b15a60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 2a7448 <__cxa_atexit@plt+0x29bdd4> │ │ │ │ @@ -684032,15 +684032,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x01b159c8 │ │ │ │ @ instruction: 0x01b159ec │ │ │ │ - biceq pc, r6, r4, lsr #32 │ │ │ │ + biceq pc, r6, ip, lsl r0 @ │ │ │ │ @ instruction: 0x01b159a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, #72] @ 2a76e8 <__cxa_atexit@plt+0x29c074> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ @@ -684059,15 +684059,15 @@ │ │ │ │ b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ ldr r7, [pc, #12] @ 2a76ec <__cxa_atexit@plt+0x29c078> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b15954 │ │ │ │ - strexbeq lr, ip, [r6] │ │ │ │ + strexbeq lr, r4, [r6] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a7728 <__cxa_atexit@plt+0x29c0b4> │ │ │ │ @@ -684079,15 +684079,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2a7744 <__cxa_atexit@plt+0x29c0d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - strheq lr, [r6, #200] @ 0xc8 │ │ │ │ + strheq lr, [r6, #192] @ 0xc0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0x01b15980 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -684163,21 +684163,21 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq lr, r6, r8, lsr #25 │ │ │ │ + biceq lr, r6, r0, lsr #25 │ │ │ │ @ instruction: 0x01b1546c │ │ │ │ - biceq lr, r6, r0, lsl fp │ │ │ │ - biceq lr, r6, r0, lsr ip │ │ │ │ + biceq lr, r6, r8, lsl #22 │ │ │ │ + biceq lr, r6, r8, lsr #24 │ │ │ │ @ instruction: 0x01b125b4 │ │ │ │ @ instruction: 0x01b152b8 │ │ │ │ - biceq lr, r6, r8, lsr ip │ │ │ │ + biceq lr, r6, r0, lsr ip │ │ │ │ @ instruction: 0x01b15834 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -684210,17 +684210,17 @@ │ │ │ │ b 2a793c <__cxa_atexit@plt+0x29c2c8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - biceq lr, r6, r8, lsl #19 │ │ │ │ + biceq lr, r6, r0, lsl #19 │ │ │ │ @ instruction: 0x01b121a0 │ │ │ │ - biceq lr, r6, ip, ror #18 │ │ │ │ + biceq lr, r6, r4, ror #18 │ │ │ │ @ instruction: 0x01b15794 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #192 @ 0xc0 │ │ │ │ @@ -684325,26 +684325,26 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0x01b12b60 │ │ │ │ - biceq lr, r6, r0, ror #20 │ │ │ │ - biceq lr, r6, r4, ror sl │ │ │ │ + biceq lr, r6, r8, asr sl │ │ │ │ + biceq lr, r6, ip, ror #20 │ │ │ │ @ instruction: 0x01b1373c │ │ │ │ - biceq lr, r6, r0, lsr #20 │ │ │ │ + biceq lr, r6, r8, lsl sl │ │ │ │ @ instruction: 0x01b12c8c │ │ │ │ - biceq lr, r6, ip, lsl r8 │ │ │ │ - biceq lr, r6, ip, lsl #17 │ │ │ │ - biceq lr, r6, r0, asr r8 │ │ │ │ - biceq lr, r6, ip, asr #19 │ │ │ │ + biceq lr, r6, r4, lsl r8 │ │ │ │ + biceq lr, r6, r4, lsl #17 │ │ │ │ + biceq lr, r6, r8, asr #16 │ │ │ │ + biceq lr, r6, r4, asr #19 │ │ │ │ @ instruction: 0x01b137c4 │ │ │ │ - @ instruction: 0x01c6e998 │ │ │ │ - biceq lr, r6, r0, asr r9 │ │ │ │ + @ instruction: 0x01c6e990 │ │ │ │ + biceq lr, r6, r8, asr #18 │ │ │ │ @ instruction: 0x01b155a8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -684377,16 +684377,16 @@ │ │ │ │ b 2a7bd8 <__cxa_atexit@plt+0x29c564> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - biceq lr, r6, ip, ror #13 │ │ │ │ - ldrdeq lr, [r6, #104] @ 0x68 │ │ │ │ + biceq lr, r6, r4, ror #13 │ │ │ │ + ldrdeq lr, [r6, #96] @ 0x60 │ │ │ │ @ instruction: 0x01b11ee4 │ │ │ │ @ instruction: 0x01b15510 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -684482,25 +684482,25 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #168 @ 0xa8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - biceq lr, r6, ip, ror #15 │ │ │ │ + biceq lr, r6, r4, ror #15 │ │ │ │ @ instruction: 0x01b128b4 │ │ │ │ - strheq lr, [r6, #116] @ 0x74 │ │ │ │ + biceq lr, r6, ip, lsr #15 │ │ │ │ @ instruction: 0x01b15434 │ │ │ │ - biceq lr, r6, ip, asr #12 │ │ │ │ - biceq lr, r6, r0, lsl #15 │ │ │ │ - biceq lr, r6, r4, lsr #14 │ │ │ │ - biceq lr, r6, r4, lsl #11 │ │ │ │ - ldrdeq lr, [r6, #96] @ 0x60 │ │ │ │ - biceq lr, r6, r0, ror #13 │ │ │ │ - biceq lr, r6, r8, lsr #14 │ │ │ │ + biceq lr, r6, r4, asr #12 │ │ │ │ + biceq lr, r6, r8, ror r7 │ │ │ │ + biceq lr, r6, ip, lsl r7 │ │ │ │ + biceq lr, r6, ip, ror r5 │ │ │ │ + biceq lr, r6, r8, asr #13 │ │ │ │ + ldrdeq lr, [r6, #104] @ 0x68 │ │ │ │ + biceq lr, r6, r0, lsr #14 │ │ │ │ @ instruction: 0x01b14eec │ │ │ │ @ instruction: 0x01b1534c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -684534,16 +684534,16 @@ │ │ │ │ b 2a7e4c <__cxa_atexit@plt+0x29c7d8> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - biceq lr, r6, r8, ror r4 │ │ │ │ - biceq lr, r6, r4, ror #8 │ │ │ │ + biceq lr, r6, r0, ror r4 │ │ │ │ + biceq lr, r6, ip, asr r4 │ │ │ │ @ instruction: 0x01b11c70 │ │ │ │ @ instruction: 0x01b1529c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -684607,19 +684607,19 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - biceq lr, r6, r4, ror r5 │ │ │ │ + biceq lr, r6, ip, ror #10 │ │ │ │ @ instruction: 0x01b12640 │ │ │ │ - biceq lr, r6, r8, lsl #7 │ │ │ │ - strdeq lr, [r6, #52] @ 0x34 │ │ │ │ - strdeq lr, [r6, #64] @ 0x40 │ │ │ │ + biceq lr, r6, r0, lsl #7 │ │ │ │ + biceq lr, r6, ip, ror #7 │ │ │ │ + biceq lr, r6, r8, ror #9 │ │ │ │ @ instruction: 0x01b15174 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -684652,17 +684652,17 @@ │ │ │ │ b 2a8024 <__cxa_atexit@plt+0x29c9b0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - biceq lr, r6, r0, lsr #5 │ │ │ │ + @ instruction: 0x01c6e298 │ │ │ │ @ instruction: 0x01b11ab8 │ │ │ │ - biceq lr, r6, r4, lsl #5 │ │ │ │ + biceq lr, r6, ip, ror r2 │ │ │ │ @ instruction: 0x01b150c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #132 @ 0x84 │ │ │ │ @@ -684739,21 +684739,21 @@ │ │ │ │ mov r3, #132 @ 0x84 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01b124ac │ │ │ │ @ instruction: 0x01b11d2c │ │ │ │ - biceq lr, r6, ip, lsr r2 │ │ │ │ - biceq lr, r6, r8, lsr #3 │ │ │ │ - biceq lr, r6, r4, asr r3 │ │ │ │ - biceq lr, r6, r8, lsr r3 │ │ │ │ + biceq lr, r6, r4, lsr r2 │ │ │ │ + biceq lr, r6, r0, lsr #3 │ │ │ │ + biceq lr, r6, ip, asr #6 │ │ │ │ + biceq lr, r6, r0, lsr r3 │ │ │ │ @ instruction: 0x01b122e0 │ │ │ │ @ instruction: 0x01b125b0 │ │ │ │ - biceq lr, r6, r0, lsr r3 │ │ │ │ + biceq lr, r6, r8, lsr #6 │ │ │ │ @ instruction: 0x01b14f5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a8220 <__cxa_atexit@plt+0x29cbac> │ │ │ │ @@ -684783,17 +684783,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - biceq lr, r6, ip, lsl #1 │ │ │ │ + biceq lr, r6, r4, lsl #1 │ │ │ │ @ instruction: 0x01b118a8 │ │ │ │ - biceq lr, r6, ip, ror r0 │ │ │ │ + biceq lr, r6, r4, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2a82a8 <__cxa_atexit@plt+0x29cc34> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -684816,17 +684816,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r6, #248] @ 0xf8 │ │ │ │ strdeq sp, [r6, #240] @ 0xf0 │ │ │ │ - biceq lr, r6, ip, asr r0 │ │ │ │ + biceq sp, r6, r8, ror #31 │ │ │ │ + biceq lr, r6, r4, asr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a83ec <__cxa_atexit@plt+0x29cd78> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -684905,25 +684905,25 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b14d3c │ │ │ │ - biceq lr, r6, r8, lsl #5 │ │ │ │ + biceq lr, r6, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - ldrdeq lr, [r6, #12] │ │ │ │ - biceq sp, r6, r4, lsr pc │ │ │ │ - ldrdeq lr, [r6] │ │ │ │ - @ instruction: 0x01c6e098 │ │ │ │ - biceq lr, r6, r8, lsr #1 │ │ │ │ + ldrdeq lr, [r6, #4] │ │ │ │ + biceq sp, r6, ip, lsr #30 │ │ │ │ + biceq lr, r6, r8, asr #1 │ │ │ │ + @ instruction: 0x01c6e090 │ │ │ │ + biceq lr, r6, r0, lsr #1 │ │ │ │ @ instruction: 0x01b1235c │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - biceq sp, r6, r4, asr #30 │ │ │ │ - biceq lr, r6, r4, ror r0 │ │ │ │ + biceq sp, r6, ip, lsr pc │ │ │ │ + biceq lr, r6, ip, rrx │ │ │ │ @ instruction: 0x01b14cc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ @@ -684985,23 +684985,23 @@ │ │ │ │ ldr r3, [pc, #56] @ 2a858c <__cxa_atexit@plt+0x29cf18> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - biceq sp, r6, ip, ror #30 │ │ │ │ - biceq sp, r6, r4, asr #27 │ │ │ │ - biceq sp, r6, r0, ror #30 │ │ │ │ - biceq sp, r6, r8, lsr #30 │ │ │ │ - biceq sp, r6, r8, lsr pc │ │ │ │ + biceq sp, r6, r4, ror #30 │ │ │ │ + strheq sp, [r6, #220] @ 0xdc │ │ │ │ + biceq sp, r6, r8, asr pc │ │ │ │ + biceq sp, r6, r0, lsr #30 │ │ │ │ + biceq sp, r6, r0, lsr pc │ │ │ │ @ instruction: 0x01b121e8 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - ldrdeq sp, [r6, #208] @ 0xd0 │ │ │ │ - biceq sp, r6, r4, lsl #30 │ │ │ │ + biceq sp, r6, r8, asr #27 │ │ │ │ + strdeq sp, [r6, #236] @ 0xec │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0x01b14b94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -685051,15 +685051,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2a8674 <__cxa_atexit@plt+0x29d000> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq sp, r6, r8, lsl #27 │ │ │ │ + biceq sp, r6, r0, lsl #27 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -685073,15 +685073,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2a86cc <__cxa_atexit@plt+0x29d058> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq sp, r6, r8, lsl #27 │ │ │ │ + biceq sp, r6, r0, lsl #27 │ │ │ │ @ instruction: 0x01b15324 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a8710 <__cxa_atexit@plt+0x29d09c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -685093,16 +685093,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 84fbc <__cxa_atexit@plt+0x79948> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, r6, r0, lsl #23 │ │ │ │ - biceq sp, r6, r0, lsl ip │ │ │ │ + biceq sp, r6, r8, ror fp │ │ │ │ + biceq sp, r6, r8, lsl #24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -685123,15 +685123,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 2a8794 <__cxa_atexit@plt+0x29d120> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - biceq sp, r6, ip, asr #25 │ │ │ │ + biceq sp, r6, r4, asr #25 │ │ │ │ @ instruction: 0x01b15264 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a87d8 <__cxa_atexit@plt+0x29d164> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -685143,16 +685143,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 84fbc <__cxa_atexit@plt+0x79948> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq sp, [r6, #168] @ 0xa8 │ │ │ │ - biceq sp, r6, r8, asr #22 │ │ │ │ + strheq sp, [r6, #160] @ 0xa0 │ │ │ │ + biceq sp, r6, r0, asr #22 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -685173,15 +685173,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 2a885c <__cxa_atexit@plt+0x29d1e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - biceq sp, r6, r0, lsl ip │ │ │ │ + biceq sp, r6, r8, lsl #24 │ │ │ │ @ instruction: 0x01b151a0 │ │ │ │ @ instruction: 0x01b1517c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -685199,15 +685199,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 2a88c4 <__cxa_atexit@plt+0x29d250> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b1515c │ │ │ │ - ldrdeq sp, [r6, #184] @ 0xb8 │ │ │ │ + ldrdeq sp, [r6, #176] @ 0xb0 │ │ │ │ @ instruction: 0x01b15150 │ │ │ │ @ instruction: 0x01b15130 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -685225,15 +685225,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 2a892c <__cxa_atexit@plt+0x29d2b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b15110 │ │ │ │ - biceq sp, r6, r0, ror fp │ │ │ │ + biceq sp, r6, r8, ror #22 │ │ │ │ @ instruction: 0x01b15104 │ │ │ │ @ instruction: 0x01b150e4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -685251,15 +685251,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 2a8994 <__cxa_atexit@plt+0x29d320> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b150c4 │ │ │ │ - biceq sp, r6, r8, lsl #22 │ │ │ │ + biceq sp, r6, r0, lsl #22 │ │ │ │ ldrheq r5, [r1, r8]! │ │ │ │ @ instruction: 0x01b15098 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -685277,15 +685277,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 2a89fc <__cxa_atexit@plt+0x29d388> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b15078 │ │ │ │ - biceq sp, r6, r0, lsr #21 │ │ │ │ + @ instruction: 0x01c6da98 │ │ │ │ @ instruction: 0x01b1506c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a8a40 <__cxa_atexit@plt+0x29d3cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -685297,16 +685297,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 84fbc <__cxa_atexit@plt+0x79948> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, r6, r0, asr r8 │ │ │ │ - biceq sp, r6, r0, ror #17 │ │ │ │ + biceq sp, r6, r8, asr #16 │ │ │ │ + ldrdeq sp, [r6, #136] @ 0x88 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -685326,15 +685326,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 2a8ac0 <__cxa_atexit@plt+0x29d44c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x01c6d99c │ │ │ │ + @ instruction: 0x01c6d994 │ │ │ │ @ instruction: 0x01b14fdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a8af8 <__cxa_atexit@plt+0x29d484> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -685343,15 +685343,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, r6, ip, lsl #15 │ │ │ │ + biceq sp, r6, r4, lsl #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a8b44 <__cxa_atexit@plt+0x29d4d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -685362,16 +685362,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 84fbc <__cxa_atexit@plt+0x79948> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, r6, ip, asr #14 │ │ │ │ - ldrdeq sp, [r6, #124] @ 0x7c │ │ │ │ + biceq sp, r6, r4, asr #14 │ │ │ │ + ldrdeq sp, [r6, #116] @ 0x74 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -685406,15 +685406,15 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0x01b14f04 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x01c6d89c │ │ │ │ + @ instruction: 0x01c6d894 │ │ │ │ @ instruction: 0x01b14eb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a8c38 <__cxa_atexit@plt+0x29d5c4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -685423,15 +685423,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, r6, ip, asr #12 │ │ │ │ + biceq sp, r6, r4, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a8c78 <__cxa_atexit@plt+0x29d604> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -685439,15 +685439,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, r6, ip, lsl #12 │ │ │ │ + biceq sp, r6, r4, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a8cc4 <__cxa_atexit@plt+0x29d650> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -685458,16 +685458,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 84fbc <__cxa_atexit@plt+0x79948> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, r6, ip, asr #11 │ │ │ │ - biceq sp, r6, ip, asr r6 │ │ │ │ + biceq sp, r6, r4, asr #11 │ │ │ │ + biceq sp, r6, r4, asr r6 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -685503,15 +685503,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - biceq sp, r6, ip, lsl r7 │ │ │ │ + biceq sp, r6, r4, lsl r7 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0x01b14d30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a8dcc <__cxa_atexit@plt+0x29d758> │ │ │ │ @@ -685524,16 +685524,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 84fbc <__cxa_atexit@plt+0x79948> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, r6, r4, asr #9 │ │ │ │ - biceq sp, r6, r4, asr r5 │ │ │ │ + strheq sp, [r6, #76] @ 0x4c │ │ │ │ + biceq sp, r6, ip, asr #10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -685556,16 +685556,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 2a8e5c <__cxa_atexit@plt+0x29d7e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - biceq sp, r6, r4, asr #9 │ │ │ │ - biceq sp, r6, r8, asr #12 │ │ │ │ + strheq sp, [r6, #76] @ 0x4c │ │ │ │ + biceq sp, r6, r0, asr #12 │ │ │ │ @ instruction: 0x01b14c5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a8ea0 <__cxa_atexit@plt+0x29d82c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -685577,16 +685577,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 84fbc <__cxa_atexit@plt+0x79948> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r6, #48] @ 0x30 │ │ │ │ - biceq sp, r6, r0, lsl #9 │ │ │ │ + biceq sp, r6, r8, ror #7 │ │ │ │ + biceq sp, r6, r8, ror r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -685606,15 +685606,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 2a8f20 <__cxa_atexit@plt+0x29d8ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - biceq sp, r6, r8, ror #10 │ │ │ │ + biceq sp, r6, r0, ror #10 │ │ │ │ @ instruction: 0x01b14b98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a8f60 <__cxa_atexit@plt+0x29d8ec> │ │ │ │ @@ -685628,15 +685628,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 84fbc <__cxa_atexit@plt+0x79948> │ │ │ │ ldr r7, [pc, #16] @ 2a8f78 <__cxa_atexit@plt+0x29d904> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq sp, r6, r0, asr #7 │ │ │ │ + strheq sp, [r6, #56] @ 0x38 │ │ │ │ @ instruction: 0x01b14b3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2a8fd0 <__cxa_atexit@plt+0x29d95c> │ │ │ │ ldr r2, [pc, #232] @ 2a9080 <__cxa_atexit@plt+0x29da0c> │ │ │ │ @@ -685696,18 +685696,18 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x01c6d290 │ │ │ │ - biceq sp, r6, r0, lsl #6 │ │ │ │ - biceq sp, r6, r4, asr #5 │ │ │ │ - biceq sp, r6, r0, asr #4 │ │ │ │ + biceq sp, r6, r8, lsl #5 │ │ │ │ + strdeq sp, [r6, #40] @ 0x28 │ │ │ │ + strheq sp, [r6, #44] @ 0x2c │ │ │ │ + biceq sp, r6, r8, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a90bc <__cxa_atexit@plt+0x29da48> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -685731,16 +685731,16 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sp, r6, r0, lsr #4 │ │ │ │ - @ instruction: 0x01c6d198 │ │ │ │ + biceq sp, r6, r8, lsl r2 │ │ │ │ + @ instruction: 0x01c6d190 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a9170 <__cxa_atexit@plt+0x29dafc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -685762,18 +685762,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2a9190 <__cxa_atexit@plt+0x29db1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r6, r8, lsr r1 │ │ │ │ + biceq sp, r6, r0, lsr r1 │ │ │ │ @ instruction: 0x01b14924 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - strheq sp, [r6, #16] │ │ │ │ + biceq sp, r6, r8, lsr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a91dc <__cxa_atexit@plt+0x29db68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -685784,16 +685784,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 84fbc <__cxa_atexit@plt+0x79948> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq sp, [r6, #4] │ │ │ │ - biceq sp, r6, r4, asr #2 │ │ │ │ + biceq sp, r6, ip, lsr #1 │ │ │ │ + biceq sp, r6, ip, lsr r1 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -685823,15 +685823,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - biceq sp, r6, r0, lsl #4 │ │ │ │ + strdeq sp, [r6, #24] │ │ │ │ @ instruction: 0x01b14840 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a92e0 <__cxa_atexit@plt+0x29dc6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -685854,18 +685854,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2a9300 <__cxa_atexit@plt+0x29dc8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq ip, r6, r8, asr #31 │ │ │ │ + biceq ip, r6, r0, asr #31 │ │ │ │ @ instruction: 0x01b147b4 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - biceq sp, r6, r0, asr #32 │ │ │ │ + biceq sp, r6, r8, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a934c <__cxa_atexit@plt+0x29dcd8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -685876,16 +685876,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 84fbc <__cxa_atexit@plt+0x79948> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, r6, r4, asr #30 │ │ │ │ - ldrdeq ip, [r6, #244] @ 0xf4 │ │ │ │ + biceq ip, r6, ip, lsr pc │ │ │ │ + biceq ip, r6, ip, asr #31 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -685915,15 +685915,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - biceq sp, r6, r4, ror r0 │ │ │ │ + biceq sp, r6, ip, rrx │ │ │ │ @ instruction: 0x01b146d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -685942,16 +685942,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2a9464 <__cxa_atexit@plt+0x29ddf0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r6, #252] @ 0xfc │ │ │ │ - @ instruction: 0x01c6d094 │ │ │ │ + ldrdeq ip, [r6, #244] @ 0xf4 │ │ │ │ + biceq sp, r6, ip, lsl #1 │ │ │ │ @ instruction: 0x01b14664 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2a94a8 <__cxa_atexit@plt+0x29de34> │ │ │ │ @@ -686040,16 +686040,16 @@ │ │ │ │ b fcd5c <__cxa_atexit@plt+0xf16e8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b14544 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0x01b14528 │ │ │ │ - biceq ip, r6, r8, lsr #29 │ │ │ │ - biceq sp, r6, r8, lsr #32 │ │ │ │ + biceq ip, r6, r0, lsr #29 │ │ │ │ + biceq sp, r6, r0, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0x01b144dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2a9630 <__cxa_atexit@plt+0x29dfbc> │ │ │ │ @@ -686075,16 +686075,16 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ b fcd5c <__cxa_atexit@plt+0xf16e8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0x01b1449c │ │ │ │ - biceq ip, r6, ip, lsl lr │ │ │ │ - strexbeq ip, ip, [r6] │ │ │ │ + biceq ip, r6, r4, lsl lr │ │ │ │ + strexbeq ip, r4, [r6] │ │ │ │ @ instruction: 0x01b14454 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a96e0 <__cxa_atexit@plt+0x29e06c> │ │ │ │ mov r3, r7 │ │ │ │ @@ -686122,16 +686122,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0x01b143ec │ │ │ │ - biceq ip, r6, ip, ror #26 │ │ │ │ - biceq ip, r6, ip, ror #29 │ │ │ │ + biceq ip, r6, r4, ror #26 │ │ │ │ + biceq ip, r6, r4, ror #29 │ │ │ │ @ instruction: 0x01b14398 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bne 2a9768 <__cxa_atexit@plt+0x29e0f4> │ │ │ │ ldr r3, [pc, #72] @ 2a979c <__cxa_atexit@plt+0x29e128> │ │ │ │ @@ -686152,16 +686152,16 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add sl, r3, #1 │ │ │ │ b fcd5c <__cxa_atexit@plt+0xf16e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b14364 │ │ │ │ - biceq ip, r6, r4, ror #25 │ │ │ │ - biceq ip, r6, r4, ror #28 │ │ │ │ + ldrdeq ip, [r6, #204] @ 0xcc │ │ │ │ + biceq ip, r6, ip, asr lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2a984c <__cxa_atexit@plt+0x29e1d8> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ @@ -686239,19 +686239,19 @@ │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - biceq ip, r6, r8, asr #24 │ │ │ │ - ldrdeq ip, [r6, #184] @ 0xb8 │ │ │ │ - biceq ip, r6, r4, lsl sl │ │ │ │ - ldrdeq ip, [r6, #188] @ 0xbc │ │ │ │ - biceq ip, r6, r8, ror fp │ │ │ │ + biceq ip, r6, r0, asr #24 │ │ │ │ + ldrdeq ip, [r6, #176] @ 0xb0 │ │ │ │ + biceq ip, r6, ip, lsl #20 │ │ │ │ + ldrdeq ip, [r6, #180] @ 0xb4 │ │ │ │ + biceq ip, r6, r0, ror fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a9980 <__cxa_atexit@plt+0x29e30c> │ │ │ │ @@ -686274,16 +686274,16 @@ │ │ │ │ str r5, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ mov r5, lr │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq ip, r6, r4, lsl fp │ │ │ │ - biceq ip, r6, r8, lsl #21 │ │ │ │ + biceq ip, r6, ip, lsl #22 │ │ │ │ + biceq ip, r6, r0, lsl #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a99f4 <__cxa_atexit@plt+0x29e380> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -686304,15 +686304,15 @@ │ │ │ │ stmib r5, {r0, r1, r8} │ │ │ │ mov r9, r3 │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #12] @ 2a9a08 <__cxa_atexit@plt+0x29e394> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq ip, r6, r4, lsl r9 │ │ │ │ + biceq ip, r6, ip, lsl #18 │ │ │ │ ldrsheq r4, [r1, r0]! │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2a9a5c <__cxa_atexit@plt+0x29e3e8> │ │ │ │ @@ -686341,16 +686341,16 @@ │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ - biceq ip, r6, r8, lsl #17 │ │ │ │ - biceq ip, r6, r8, ror r8 │ │ │ │ + biceq ip, r6, r0, lsl #17 │ │ │ │ + biceq ip, r6, r0, ror r8 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2a9af0 <__cxa_atexit@plt+0x29e47c> │ │ │ │ @@ -686367,15 +686367,15 @@ │ │ │ │ b 2a9b0c <__cxa_atexit@plt+0x29e498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - biceq ip, r6, r4, lsr #15 │ │ │ │ + @ instruction: 0x01c6c79c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2a9be8 <__cxa_atexit@plt+0x29e574> │ │ │ │ @@ -686428,16 +686428,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq ip, r6, r0, lsl #22 │ │ │ │ - biceq ip, r6, r4, ror #21 │ │ │ │ + strdeq ip, [r6, #168] @ 0xa8 │ │ │ │ + ldrdeq ip, [r6, #172] @ 0xac │ │ │ │ @ instruction: 0x01b141a0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a9c34 <__cxa_atexit@plt+0x29e5c0> │ │ │ │ @@ -686470,31 +686470,31 @@ │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - biceq ip, r6, r8, asr r7 │ │ │ │ + biceq ip, r6, r0, asr r7 │ │ │ │ @ instruction: 0x01b14078 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a9cd4 <__cxa_atexit@plt+0x29e660> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2a9cdc <__cxa_atexit@plt+0x29e668> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2f8ff0 <__cxa_atexit@plt+0x2ed97c> │ │ │ │ + b 93d1e8 <__cxa_atexit@plt+0x931b74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq ip, [r6, #80] @ 0x50 │ │ │ │ + biceq ip, r6, r8, lsr #11 │ │ │ │ @ instruction: 0x01b13dec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a9d70 <__cxa_atexit@plt+0x29e6fc> │ │ │ │ @@ -686532,18 +686532,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0x01b13dc8 │ │ │ │ - biceq ip, r6, ip, asr #10 │ │ │ │ - strheq ip, [r6, #108] @ 0x6c │ │ │ │ - biceq ip, r6, r8, lsl #14 │ │ │ │ - biceq ip, r6, r8, lsl #17 │ │ │ │ + biceq ip, r6, r4, asr #10 │ │ │ │ + strheq ip, [r6, #100] @ 0x64 │ │ │ │ + biceq ip, r6, r0, lsl #14 │ │ │ │ + biceq ip, r6, r0, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -686588,18 +686588,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - biceq ip, r6, ip, ror #8 │ │ │ │ - biceq ip, r6, r4, lsr #15 │ │ │ │ - biceq ip, r6, r4, ror #9 │ │ │ │ - strheq ip, [r6, #88] @ 0x58 │ │ │ │ + biceq ip, r6, r4, ror #8 │ │ │ │ + @ instruction: 0x01c6c79c │ │ │ │ + ldrdeq ip, [r6, #76] @ 0x4c │ │ │ │ + strheq ip, [r6, #80] @ 0x50 │ │ │ │ @ instruction: 0x01b13e64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 2a9ebc <__cxa_atexit@plt+0x29e848> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -686625,18 +686625,18 @@ │ │ │ │ bhi 2a9f0c <__cxa_atexit@plt+0x29e898> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2a9f14 <__cxa_atexit@plt+0x29e8a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2f8ff0 <__cxa_atexit@plt+0x2ed97c> │ │ │ │ + b 93d1e8 <__cxa_atexit@plt+0x931b74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, r6, r8, ror r3 │ │ │ │ + biceq ip, r6, r0, ror r3 │ │ │ │ @ instruction: 0x01b13ddc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a9f4c <__cxa_atexit@plt+0x29e8d8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -686644,15 +686644,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 102a2c <__cxa_atexit@plt+0xf73b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, r6, r8, lsr r3 │ │ │ │ + biceq ip, r6, r0, lsr r3 │ │ │ │ @ instruction: 0x01b13da8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2a9fe8 <__cxa_atexit@plt+0x29e974> │ │ │ │ @@ -686690,18 +686690,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - ldrdeq ip, [r6, #36] @ 0x24 │ │ │ │ - biceq ip, r6, ip, lsl #12 │ │ │ │ - biceq ip, r6, ip, asr #6 │ │ │ │ - biceq ip, r6, r0, lsr #8 │ │ │ │ + biceq ip, r6, ip, asr #5 │ │ │ │ + biceq ip, r6, r4, lsl #12 │ │ │ │ + biceq ip, r6, r4, asr #6 │ │ │ │ + biceq ip, r6, r8, lsl r4 │ │ │ │ @ instruction: 0x01b13ccc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 2aa054 <__cxa_atexit@plt+0x29e9e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -686737,24 +686737,24 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #48] @ 2aa0e8 <__cxa_atexit@plt+0x29ea74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #40] @ 2aa0ec <__cxa_atexit@plt+0x29ea78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 457a00 <__cxa_atexit@plt+0x44c38c> │ │ │ │ + b 2dee7c <__cxa_atexit@plt+0x2d3808> │ │ │ │ ldr r7, [pc, #28] @ 2aa0f0 <__cxa_atexit@plt+0x29ea7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b13c44 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - biceq ip, r6, r0, lsl #4 │ │ │ │ - biceq ip, r6, ip, asr #11 │ │ │ │ + strdeq ip, [r6, #24] │ │ │ │ biceq ip, r6, r4, asr #11 │ │ │ │ + strheq ip, [r6, #92] @ 0x5c │ │ │ │ @ instruction: 0x01b13d64 │ │ │ │ @ instruction: 0x01b13d2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 2aa148 <__cxa_atexit@plt+0x29ead4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -686831,15 +686831,15 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2aa26c <__cxa_atexit@plt+0x29ebf8> │ │ │ │ ldr r9, [pc, #120] @ 2aa2b0 <__cxa_atexit@plt+0x29ec3c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 44c7d8 <__cxa_atexit@plt+0x441164> │ │ │ │ + b 2d3c54 <__cxa_atexit@plt+0x2c85e0> │ │ │ │ ldr r3, [pc, #108] @ 2aa2b8 <__cxa_atexit@plt+0x29ec44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r2, #3] │ │ │ │ ldr r1, [r2, #11] │ │ │ │ ldr r0, [r2, #15] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmda r5, {r0, r1, r8} │ │ │ │ @@ -686858,15 +686858,15 @@ │ │ │ │ ldr r7, [pc, #28] @ 2aa2b4 <__cxa_atexit@plt+0x29ec40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strheq ip, [r6, #8] │ │ │ │ + strheq ip, [r6] │ │ │ │ @ instruction: 0x01b138f4 │ │ │ │ @ instruction: 0x01b13854 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0x01b13898 │ │ │ │ @ instruction: 0x01b1388c │ │ │ │ @ instruction: 0x01b13b40 │ │ │ │ @@ -686875,15 +686875,15 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2aa2f4 <__cxa_atexit@plt+0x29ec80> │ │ │ │ ldr r9, [pc, #60] @ 2aa324 <__cxa_atexit@plt+0x29ecb0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 44c7d8 <__cxa_atexit@plt+0x441164> │ │ │ │ + b 2d3c54 <__cxa_atexit@plt+0x2c85e0> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, #24] @ 2aa318 <__cxa_atexit@plt+0x29eca4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ 2aa31c <__cxa_atexit@plt+0x29eca8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #12] @ 2aa320 <__cxa_atexit@plt+0x29ecac> │ │ │ │ @@ -686933,15 +686933,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0x01b13798 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ - biceq ip, r6, r0, lsl r3 │ │ │ │ + biceq ip, r6, r8, lsl #6 │ │ │ │ @ instruction: 0x01b13778 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0x01b13a14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -686968,15 +686968,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01b136fc │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ - biceq ip, r6, r4, ror r2 │ │ │ │ + biceq ip, r6, ip, ror #4 │ │ │ │ @ instruction: 0x01b136dc │ │ │ │ @ instruction: 0x01b1398c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2aa4d8 <__cxa_atexit@plt+0x29ee64> │ │ │ │ @@ -687036,21 +687036,21 @@ │ │ │ │ ldr r7, [pc, #44] @ 2aa58c <__cxa_atexit@plt+0x29ef18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b13654 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - biceq ip, r6, ip, asr #3 │ │ │ │ + biceq ip, r6, r4, asr #3 │ │ │ │ @ instruction: 0x01b13634 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - biceq ip, r6, ip, ror r1 │ │ │ │ + biceq ip, r6, r4, ror r1 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - biceq ip, r6, r4, lsr r1 │ │ │ │ + biceq ip, r6, ip, lsr #2 │ │ │ │ @ instruction: 0x01b13858 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2aa5c8 <__cxa_atexit@plt+0x29ef54> │ │ │ │ ldr r3, [pc, #48] @ 2aa5e0 <__cxa_atexit@plt+0x29ef6c> │ │ │ │ @@ -687062,17 +687062,17 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ b 185f948 <__cxa_atexit@plt+0x18542d4> │ │ │ │ ldr r7, [pc, #12] @ 2aa5dc <__cxa_atexit@plt+0x29ef68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - biceq ip, r6, r4, asr #1 │ │ │ │ + strheq ip, [r6, #12] │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq ip, [r6] │ │ │ │ + biceq ip, r6, r8, asr #1 │ │ │ │ @ instruction: 0x01b13800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 2aa61c <__cxa_atexit@plt+0x29efa8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 2aa620 <__cxa_atexit@plt+0x29efac> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -687140,21 +687140,21 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #20] @ 2aa71c <__cxa_atexit@plt+0x29f0a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - biceq ip, r6, ip, lsr #32 │ │ │ │ + biceq ip, r6, r4, lsr #32 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ - strexbeq fp, r0, [r6] │ │ │ │ + biceq fp, r6, r8, lsl #31 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffff580 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ - strdeq fp, [r6, #244] @ 0xf4 │ │ │ │ + biceq fp, r6, ip, ror #31 │ │ │ │ @ instruction: 0x01b136a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2aa79c <__cxa_atexit@plt+0x29f128> │ │ │ │ @@ -687195,21 +687195,21 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r2] │ │ │ │ ldr r7, [pc, #20] @ 2aa7f8 <__cxa_atexit@plt+0x29f184> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq fp, r6, r4, asr #30 │ │ │ │ + biceq fp, r6, ip, lsr pc │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ - strheq fp, [r6, #228] @ 0xe4 │ │ │ │ + biceq fp, r6, ip, lsr #29 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff494 │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ - biceq fp, r6, r8, lsl #30 │ │ │ │ + biceq fp, r6, r0, lsl #30 │ │ │ │ @ instruction: 0x01b135cc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2aa89c <__cxa_atexit@plt+0x29f228> │ │ │ │ mov r3, #8 │ │ │ │ @@ -687285,25 +687285,25 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r1] │ │ │ │ ldr r7, [pc, #20] @ 2aa960 <__cxa_atexit@plt+0x29f2ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq fp, r6, r8, asr #28 │ │ │ │ + biceq fp, r6, r0, asr #28 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - biceq fp, r6, ip, asr #26 │ │ │ │ + biceq fp, r6, r4, asr #26 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - biceq fp, r6, r8, asr #27 │ │ │ │ + biceq fp, r6, r0, asr #27 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffff398 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ - biceq fp, r6, ip, lsl #28 │ │ │ │ - biceq fp, r6, r0, ror sp │ │ │ │ + biceq fp, r6, r4, lsl #28 │ │ │ │ + biceq fp, r6, r8, ror #26 │ │ │ │ @ instruction: 0x01b13440 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2aa9bc <__cxa_atexit@plt+0x29f348> │ │ │ │ ldr r3, [pc, #48] @ 2aa9d4 <__cxa_atexit@plt+0x29f360> │ │ │ │ @@ -687315,17 +687315,17 @@ │ │ │ │ add r9, r3, #2 │ │ │ │ b 185f948 <__cxa_atexit@plt+0x18542d4> │ │ │ │ ldr r7, [pc, #12] @ 2aa9d0 <__cxa_atexit@plt+0x29f35c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r6, #192] @ 0xc0 │ │ │ │ + biceq fp, r6, r8, asr #25 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - biceq fp, r6, ip, ror #25 │ │ │ │ + biceq fp, r6, r4, ror #25 │ │ │ │ @ instruction: 0x01b133d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -687346,15 +687346,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffff1f8 │ │ │ │ - biceq fp, r6, r4, ror ip │ │ │ │ + biceq fp, r6, ip, ror #24 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b13358 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -687376,15 +687376,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff180 │ │ │ │ - strdeq fp, [r6, #188] @ 0xbc │ │ │ │ + strdeq fp, [r6, #180] @ 0xb4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ @ instruction: 0x01b132c4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 2aab00 <__cxa_atexit@plt+0x29f48c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 2aab04 <__cxa_atexit@plt+0x29f490> │ │ │ │ @@ -687453,15 +687453,15 @@ │ │ │ │ b 1b8f7f0 <__cxa_atexit@plt+0x1b8417c> │ │ │ │ ldr r7, [pc, #24] @ 2aac00 <__cxa_atexit@plt+0x29f58c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - biceq fp, r6, r8, asr #14 │ │ │ │ + biceq fp, r6, r0, asr #14 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0x01b12f04 │ │ │ │ @ instruction: 0xffffee54 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ @ instruction: 0x01b13170 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -687499,15 +687499,15 @@ │ │ │ │ ldr r2, [pc, #104] @ 2aad04 <__cxa_atexit@plt+0x29f690> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #96] @ 2aad08 <__cxa_atexit@plt+0x29f694> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ mov sl, r3 │ │ │ │ - b a85408 <__cxa_atexit@plt+0xa79d94> │ │ │ │ + b 8d279c <__cxa_atexit@plt+0x8c7128> │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2aacf0 <__cxa_atexit@plt+0x29f67c> │ │ │ │ ldr r2, [pc, #72] @ 2aad0c <__cxa_atexit@plt+0x29f698> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ @@ -687520,28 +687520,28 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 187f9ac <__cxa_atexit@plt+0x1874338> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffff2dc │ │ │ │ - biceq fp, r6, r8, lsl #20 │ │ │ │ biceq fp, r6, r0, lsl #20 │ │ │ │ + strdeq fp, [r6, #152] @ 0x98 │ │ │ │ @ instruction: 0xfffff21c │ │ │ │ - biceq fp, r6, r4, lsl #12 │ │ │ │ - biceq fp, r6, r4, asr #19 │ │ │ │ + strdeq fp, [r6, #92] @ 0x5c │ │ │ │ + strheq fp, [r6, #156] @ 0x9c │ │ │ │ @ instruction: 0x01b12fc4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2aad3c <__cxa_atexit@plt+0x29f6c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ mov r9, r7 │ │ │ │ - b a80e48 <__cxa_atexit@plt+0xa757d4> │ │ │ │ + b 8ce1dc <__cxa_atexit@plt+0x8c2b68> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0x01b1301c │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -687561,15 +687561,15 @@ │ │ │ │ ldr r2, [pc, #104] @ 2aadfc <__cxa_atexit@plt+0x29f788> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [pc, #96] @ 2aae00 <__cxa_atexit@plt+0x29f78c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ mov sl, r3 │ │ │ │ - b a85408 <__cxa_atexit@plt+0xa79d94> │ │ │ │ + b 8d279c <__cxa_atexit@plt+0x8c7128> │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2aade8 <__cxa_atexit@plt+0x29f774> │ │ │ │ ldr r2, [pc, #72] @ 2aae04 <__cxa_atexit@plt+0x29f790> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ @@ -687582,37 +687582,37 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 187f9ac <__cxa_atexit@plt+0x1874338> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffff04c │ │ │ │ - biceq fp, r6, r0, lsl r9 │ │ │ │ biceq fp, r6, r8, lsl #18 │ │ │ │ + biceq fp, r6, r0, lsl #18 │ │ │ │ @ instruction: 0xffffeeec │ │ │ │ - biceq fp, r6, ip, lsl #10 │ │ │ │ - biceq fp, r6, ip, asr #17 │ │ │ │ + biceq fp, r6, r4, lsl #10 │ │ │ │ + biceq fp, r6, r4, asr #17 │ │ │ │ @ instruction: 0x01b12ecc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2aae34 <__cxa_atexit@plt+0x29f7c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ mov r9, r7 │ │ │ │ - b a80e48 <__cxa_atexit@plt+0xa757d4> │ │ │ │ + b 8ce1dc <__cxa_atexit@plt+0x8c2b68> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2aae54 <__cxa_atexit@plt+0x29f7e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [r6, #76] @ 0x4c │ │ │ │ + strdeq fp, [r6, #68] @ 0x44 │ │ │ │ @ instruction: 0x01b12fd4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2aaeb8 <__cxa_atexit@plt+0x29f844> │ │ │ │ @@ -687628,24 +687628,24 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #48] @ 2aaed4 <__cxa_atexit@plt+0x29f860> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #40] @ 2aaed8 <__cxa_atexit@plt+0x29f864> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 457a00 <__cxa_atexit@plt+0x44c38c> │ │ │ │ + b 2dee7c <__cxa_atexit@plt+0x2d3808> │ │ │ │ ldr r7, [pc, #28] @ 2aaedc <__cxa_atexit@plt+0x29f868> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b12e58 │ │ │ │ @ instruction: 0xfffff278 │ │ │ │ - biceq fp, r6, r4, lsl r4 │ │ │ │ - biceq fp, r6, r0, ror #15 │ │ │ │ + biceq fp, r6, ip, lsl #8 │ │ │ │ ldrdeq fp, [r6, #120] @ 0x78 │ │ │ │ + ldrdeq fp, [r6, #112] @ 0x70 │ │ │ │ @ instruction: 0x01b12f78 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 2aaefc <__cxa_atexit@plt+0x29f888> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ @@ -687699,703713 +687699,678225 @@ │ │ │ │ str r3, [lr] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [pc, #20] @ 2aafd8 <__cxa_atexit@plt+0x29f964> │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ bl 1ba7040 <__cxa_atexit@plt+0x1b9b9cc> │ │ │ │ - biceq lr, r6, r0, asr r6 │ │ │ │ + biceq lr, r6, r8, asr #12 │ │ │ │ @ instruction: 0xffffd120 │ │ │ │ @ instruction: 0xffffd124 │ │ │ │ + @ instruction: 0x01b12ea8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ab03c <__cxa_atexit@plt+0x29f9c8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ab034 <__cxa_atexit@plt+0x29f9c0> │ │ │ │ + ldr r7, [pc, #52] @ 2ab044 <__cxa_atexit@plt+0x29f9d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2ab048 <__cxa_atexit@plt+0x29f9d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 2ab04c <__cxa_atexit@plt+0x29f9d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq fp, r6, ip, ror #4 │ │ │ │ + @ instruction: 0x01c6b690 │ │ │ │ + biceq fp, r6, r8, lsl #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2ab074 <__cxa_atexit@plt+0x29fa00> │ │ │ │ - ldr r7, [pc, #152] @ 2ab098 <__cxa_atexit@plt+0x29fa24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2ab058 <__cxa_atexit@plt+0x29f9e4> │ │ │ │ - ldr r2, [pc, #136] @ 2ab09c <__cxa_atexit@plt+0x29fa28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ab068 <__cxa_atexit@plt+0x29f9f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2ab084 <__cxa_atexit@plt+0x29fa10> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #96] @ 2ab0a4 <__cxa_atexit@plt+0x29fa30> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ab088 <__cxa_atexit@plt+0x29fa14> │ │ │ │ + ldr r3, [pc, #40] @ 2ab0a0 <__cxa_atexit@plt+0x29fa2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2ab0a0 <__cxa_atexit@plt+0x29fa2c> │ │ │ │ + ldr r7, [pc, #20] @ 2ab0a4 <__cxa_atexit@plt+0x29fa30> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0x01b12e10 │ │ │ │ - biceq fp, r6, r4, ror r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ 2ab114 <__cxa_atexit@plt+0x29faa0> │ │ │ │ + biceq fp, r6, r0, asr #12 │ │ │ │ + @ instruction: 0x01b12ecc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 2ab108 <__cxa_atexit@plt+0x29fa94> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ab100 <__cxa_atexit@plt+0x29fa8c> │ │ │ │ + ldr r3, [pc, #56] @ 2ab110 <__cxa_atexit@plt+0x29fa9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 2ab114 <__cxa_atexit@plt+0x29faa0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldr r1, [pc, #48] @ 2ab118 <__cxa_atexit@plt+0x29faa4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r2, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01b12e84 │ │ │ │ + @ instruction: 0x01b12e6c │ │ │ │ + @ instruction: 0x01c6b194 │ │ │ │ + @ instruction: 0x01b12e4c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 2ab1fc <__cxa_atexit@plt+0x29fb88> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ab1e8 <__cxa_atexit@plt+0x29fb74> │ │ │ │ + ldr r7, [pc, #208] @ 2ab220 <__cxa_atexit@plt+0x29fbac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #204] @ 2ab224 <__cxa_atexit@plt+0x29fbb0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #188] @ 2ab228 <__cxa_atexit@plt+0x29fbb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2ab0fc <__cxa_atexit@plt+0x29fa88> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + beq 2ab1f0 <__cxa_atexit@plt+0x29fb7c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2ab204 <__cxa_atexit@plt+0x29fb90> │ │ │ │ + ldr sl, [r7, #15] │ │ │ │ + ldr r9, [r7, #19] │ │ │ │ + ldr lr, [r7, #23] │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + ldr r8, [pc, #148] @ 2ab230 <__cxa_atexit@plt+0x29fbbc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #144] @ 2ab234 <__cxa_atexit@plt+0x29fbc0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #2 │ │ │ │ + ldr r0, [pc, #136] @ 2ab238 <__cxa_atexit@plt+0x29fbc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r0, #1 │ │ │ │ + ldr ip, [pc, #128] @ 2ab23c <__cxa_atexit@plt+0x29fbc8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2ab104 <__cxa_atexit@plt+0x29fa90> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 2ab118 <__cxa_atexit@plt+0x29faa4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + stm r2, {r1, r8, sl} │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #27 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 2ab22c <__cxa_atexit@plt+0x29fbb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - biceq fp, r6, ip, asr #11 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + biceq fp, r6, r4, lsr #2 │ │ │ │ + biceq fp, r6, r0, asr r5 │ │ │ │ + biceq fp, r6, r8, lsr #9 │ │ │ │ + @ instruction: 0x01b12dc4 │ │ │ │ + biceq fp, r6, ip, lsl r5 │ │ │ │ + biceq fp, r6, r0, asr #1 │ │ │ │ + biceq fp, r6, r8, lsl #10 │ │ │ │ + @ instruction: 0x01b12d18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2ab160 <__cxa_atexit@plt+0x29faec> │ │ │ │ - ldr r2, [pc, #44] @ 2ab16c <__cxa_atexit@plt+0x29faf8> │ │ │ │ + bcc 2ab2c4 <__cxa_atexit@plt+0x29fc50> │ │ │ │ + ldr lr, [pc, #104] @ 2ab2d0 <__cxa_atexit@plt+0x29fc5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #15] │ │ │ │ + ldr sl, [r7, #19] │ │ │ │ + ldr r8, [r7, #23] │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 2ab2d4 <__cxa_atexit@plt+0x29fc60> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, #72] @ 2ab2d8 <__cxa_atexit@plt+0x29fc64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #64] @ 2ab2dc <__cxa_atexit@plt+0x29fc68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #27 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq fp, r6, r8, ror r5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0x01b12cf8 │ │ │ │ + biceq fp, r6, ip, lsr r4 │ │ │ │ + biceq sl, r6, r0, ror #31 │ │ │ │ + biceq fp, r6, r8, lsr #8 │ │ │ │ + @ instruction: 0x01b12cb4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2ab204 <__cxa_atexit@plt+0x29fb90> │ │ │ │ - ldr r7, [pc, #152] @ 2ab228 <__cxa_atexit@plt+0x29fbb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2ab1e8 <__cxa_atexit@plt+0x29fb74> │ │ │ │ - ldr r2, [pc, #136] @ 2ab22c <__cxa_atexit@plt+0x29fbb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ab1f8 <__cxa_atexit@plt+0x29fb84> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2ab214 <__cxa_atexit@plt+0x29fba0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #96] @ 2ab234 <__cxa_atexit@plt+0x29fbc0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 2ab32c <__cxa_atexit@plt+0x29fcb8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ 2ab334 <__cxa_atexit@plt+0x29fcc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [pc, #36] @ 2ab338 <__cxa_atexit@plt+0x29fcc4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r8, [pc, #24] @ 2ab33c <__cxa_atexit@plt+0x29fcc8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ + b 199b8ac <__cxa_atexit@plt+0x1990238> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2ab230 <__cxa_atexit@plt+0x29fbbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0x01b12c84 │ │ │ │ - biceq fp, r6, r8, ror #9 │ │ │ │ + biceq sl, r6, r8, ror #30 │ │ │ │ + strdeq sl, [r6, #240] @ 0xf0 │ │ │ │ + biceq fp, r6, r4, lsr #7 │ │ │ │ + @ instruction: 0x01b12c48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #88] @ 2ab2a4 <__cxa_atexit@plt+0x29fc30> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ab384 <__cxa_atexit@plt+0x29fd10> │ │ │ │ + ldr r2, [pc, #44] @ 2ab38c <__cxa_atexit@plt+0x29fd18> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ab28c <__cxa_atexit@plt+0x29fc18> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2ab294 <__cxa_atexit@plt+0x29fc20> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 2ab2a8 <__cxa_atexit@plt+0x29fc34> │ │ │ │ + ldr r1, [pc, #40] @ 2ab390 <__cxa_atexit@plt+0x29fd1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [pc, #24] @ 2ab394 <__cxa_atexit@plt+0x29fd20> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - biceq fp, r6, r0, asr #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq sl, r6, r4, lsl #30 │ │ │ │ + biceq fp, r6, r0, asr r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 2ab3bc <__cxa_atexit@plt+0x29fd48> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r8, r2, #1 │ │ │ │ + b 199fcf8 <__cxa_atexit@plt+0x1994684> │ │ │ │ + biceq sl, r6, r8, asr #29 │ │ │ │ + @ instruction: 0x01b12be0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2ab2f0 <__cxa_atexit@plt+0x29fc7c> │ │ │ │ - ldr r2, [pc, #44] @ 2ab2fc <__cxa_atexit@plt+0x29fc88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ab46c <__cxa_atexit@plt+0x29fdf8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #60 @ 0x3c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2ab474 <__cxa_atexit@plt+0x29fe00> │ │ │ │ + ldr r1, [pc, #144] @ 2ab488 <__cxa_atexit@plt+0x29fe14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #140] @ 2ab48c <__cxa_atexit@plt+0x29fe18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr lr, [pc, #124] @ 2ab490 <__cxa_atexit@plt+0x29fe1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + sub sl, r6, #30 │ │ │ │ + ldr r8, [pc, #112] @ 2ab494 <__cxa_atexit@plt+0x29fe20> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r9, r6, #54 @ 0x36 │ │ │ │ + ldr r1, [pc, #104] @ 2ab498 <__cxa_atexit@plt+0x29fe24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #24]! │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 1656a84 <__cxa_atexit@plt+0x164b410> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2ab47c <__cxa_atexit@plt+0x29fe08> │ │ │ │ + mov r5, #60 @ 0x3c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq fp, r6, ip, ror #7 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + biceq sl, r6, ip, ror #28 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + biceq sl, r6, r8, asr #29 │ │ │ │ + biceq sl, r6, r0, asr #28 │ │ │ │ + @ instruction: 0x01b12b00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2ab36c <__cxa_atexit@plt+0x29fcf8> │ │ │ │ - ldr r7, [pc, #92] @ 2ab380 <__cxa_atexit@plt+0x29fd0c> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ab4e4 <__cxa_atexit@plt+0x29fe70> │ │ │ │ + ldr r7, [pc, #52] @ 2ab4f8 <__cxa_atexit@plt+0x29fe84> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2ab358 <__cxa_atexit@plt+0x29fce4> │ │ │ │ - ldr r2, [pc, #68] @ 2ab384 <__cxa_atexit@plt+0x29fd10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ab364 <__cxa_atexit@plt+0x29fcf0> │ │ │ │ - b 2ab3d4 <__cxa_atexit@plt+0x29fd60> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2ab4d8 <__cxa_atexit@plt+0x29fe64> │ │ │ │ + mov r7, r8 │ │ │ │ + b 2ab50c <__cxa_atexit@plt+0x29fe98> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2ab388 <__cxa_atexit@plt+0x29fd14> │ │ │ │ + ldr r7, [pc, #16] @ 2ab4fc <__cxa_atexit@plt+0x29fe88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01b12b38 │ │ │ │ - @ instruction: 0x01b12b18 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x01b12acc │ │ │ │ + @ instruction: 0x01b12aa0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 2ab3c4 <__cxa_atexit@plt+0x29fd50> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2ab560 <__cxa_atexit@plt+0x29feec> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2ab58c <__cxa_atexit@plt+0x29ff18> │ │ │ │ + ldr r2, [pc, #120] @ 2ab5a8 <__cxa_atexit@plt+0x29ff34> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ab3bc <__cxa_atexit@plt+0x29fd48> │ │ │ │ - b 2ab3d4 <__cxa_atexit@plt+0x29fd60> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #116] @ 2ab5ac <__cxa_atexit@plt+0x29ff38> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + add r2, r6, #8 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01b12adc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - ldr ip, [pc, #648] @ 2ab668 <__cxa_atexit@plt+0x29fff4> │ │ │ │ - add ip, pc, ip │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 2ab530 <__cxa_atexit@plt+0x29febc> │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - ldr r4, [r7, #7] │ │ │ │ - ldr lr, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr sl, [r7, #19] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - and r1, r6, #3 │ │ │ │ - and r3, r0, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 2ab428 <__cxa_atexit@plt+0x29fdb4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 2ab434 <__cxa_atexit@plt+0x29fdc0> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 2ab488 <__cxa_atexit@plt+0x29fe14> │ │ │ │ - b 2ab5e4 <__cxa_atexit@plt+0x29ff70> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2ab444 <__cxa_atexit@plt+0x29fdd0> │ │ │ │ - b 2ab600 <__cxa_atexit@plt+0x29ff8c> │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 2ab488 <__cxa_atexit@plt+0x29fe14> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 2ab478 <__cxa_atexit@plt+0x29fe04> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r3, #28] │ │ │ │ - ldr sl, [r3, #32] │ │ │ │ - ldr r9, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #520] @ 2ab66c <__cxa_atexit@plt+0x29fff8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r0, r6} │ │ │ │ - str r4, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b 2ab4c0 <__cxa_atexit@plt+0x29fe4c> │ │ │ │ - ldr r1, [r6, #3] │ │ │ │ - ldr r0, [r0, #3] │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 2ab508 <__cxa_atexit@plt+0x29fe94> │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r4, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r3, #28] │ │ │ │ - ldr sl, [r3, #32] │ │ │ │ - ldr r9, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #440] @ 2ab674 <__cxa_atexit@plt+0x2a0000> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r3, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2ab640 <__cxa_atexit@plt+0x29ffcc> │ │ │ │ - mov r3, r5 │ │ │ │ - str ip, [r3, #-36]! @ 0xffffffdc │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2ab5a4 <__cxa_atexit@plt+0x29ff30> │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r6, [pc, #384] @ 2ab670 <__cxa_atexit@plt+0x29fffc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - bne 2ab3e0 <__cxa_atexit@plt+0x29fd6c> │ │ │ │ - b 2ab5bc <__cxa_atexit@plt+0x29ff48> │ │ │ │ - str r7, [r5] │ │ │ │ - bne 2ab448 <__cxa_atexit@plt+0x29fdd4> │ │ │ │ - str sl, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r4, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, fp │ │ │ │ - b 2ab85c <__cxa_atexit@plt+0x2a01e8> │ │ │ │ - ldr r6, [pc, #332] @ 2ab684 <__cxa_atexit@plt+0x2a0010> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r6, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ab5d0 <__cxa_atexit@plt+0x29ff5c> │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - add r3, r0, #24 │ │ │ │ - cmp r6, r3 │ │ │ │ - bcc 2ab654 <__cxa_atexit@plt+0x29ffe0> │ │ │ │ - ldr r6, [pc, #284] @ 2ab688 <__cxa_atexit@plt+0x2a0014> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r2, [pc, #276] @ 2ab68c <__cxa_atexit@plt+0x2a0018> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2ab594 <__cxa_atexit@plt+0x29ff20> │ │ │ │ + ldr r2, [pc, #48] @ 2ab5a4 <__cxa_atexit@plt+0x29ff30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - stmib r0, {r6, r7} │ │ │ │ - str r1, [r0, #12] │ │ │ │ - str r2, [r0, #16] │ │ │ │ - str r2, [r0, #20] │ │ │ │ - str lr, [r0, #24] │ │ │ │ - sub r7, r3, #19 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + b 2ab598 <__cxa_atexit@plt+0x29ff24> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + strdeq sl, [r6, #220] @ 0xdc │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + biceq sl, r6, ip, lsr lr │ │ │ │ + @ instruction: 0x01b12a08 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ab60c <__cxa_atexit@plt+0x29ff98> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ab604 <__cxa_atexit@plt+0x29ff90> │ │ │ │ + ldr r8, [pc, #48] @ 2ab614 <__cxa_atexit@plt+0x29ffa0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #44] @ 2ab618 <__cxa_atexit@plt+0x29ffa4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 2ab61c <__cxa_atexit@plt+0x29ffa8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #148] @ 2ab680 <__cxa_atexit@plt+0x2a000c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [r1, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r6, #1] │ │ │ │ - ldr r9, [r0, #1] │ │ │ │ - b 2ab618 <__cxa_atexit@plt+0x29ffa4> │ │ │ │ - ldr r3, [pc, #116] @ 2ab67c <__cxa_atexit@plt+0x2a0008> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [r1, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r0, #2] │ │ │ │ - ldr r9, [r6, #2] │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r4, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - b 1af2360 <__cxa_atexit@plt+0x1ae6cec> │ │ │ │ - ldr r7, [pc, #48] @ 2ab678 <__cxa_atexit@plt+0x2a0004> │ │ │ │ + @ instruction: 0x01b1299c │ │ │ │ + @ instruction: 0x01c6ac90 │ │ │ │ + ldrdeq fp, [r6, #4] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ab654 <__cxa_atexit@plt+0x29ffe0> │ │ │ │ + ldr r5, [pc, #36] @ 2ab664 <__cxa_atexit@plt+0x29fff0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ 2ab668 <__cxa_atexit@plt+0x29fff4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r7, [pc, #16] @ 2ab66c <__cxa_atexit@plt+0x29fff8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - b 2ab5c4 <__cxa_atexit@plt+0x29ff50> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r4, asr #14 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - @ instruction: 0x01b12864 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - biceq sl, r6, ip, asr lr │ │ │ │ - biceq sl, r6, r4, asr lr │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2ab6ec <__cxa_atexit@plt+0x2a0078> │ │ │ │ - ldr r8, [pc, #68] @ 2ab6f8 <__cxa_atexit@plt+0x2a0084> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #60] @ 2ab6fc <__cxa_atexit@plt+0x2a0088> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sl, r6, r4, lsl sp │ │ │ │ - biceq sl, r6, ip, lsl #26 │ │ │ │ - @ instruction: 0x01b127a4 │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 2ab72c <__cxa_atexit@plt+0x2a00b8> │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 2ab738 <__cxa_atexit@plt+0x2a00c4> │ │ │ │ - mov r7, fp │ │ │ │ - b 2abb00 <__cxa_atexit@plt+0x2a048c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 2ab85c <__cxa_atexit@plt+0x2a01e8> │ │ │ │ - mov r7, fp │ │ │ │ - b 2ab780 <__cxa_atexit@plt+0x2a010c> │ │ │ │ - @ instruction: 0x01b12764 │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x01b12988 │ │ │ │ + @ instruction: 0x01b12984 │ │ │ │ + @ instruction: 0x01b12940 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 2ab76c <__cxa_atexit@plt+0x2a00f8> │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 2ab778 <__cxa_atexit@plt+0x2a0104> │ │ │ │ - mov r7, fp │ │ │ │ - b 2abb00 <__cxa_atexit@plt+0x2a048c> │ │ │ │ + mov r8, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ab6b0 <__cxa_atexit@plt+0x2a003c> │ │ │ │ + ldr r7, [pc, #52] @ 2ab6c4 <__cxa_atexit@plt+0x2a0050> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2ab6a4 <__cxa_atexit@plt+0x2a0030> │ │ │ │ + mov r7, r8 │ │ │ │ + b 2ab50c <__cxa_atexit@plt+0x29fe98> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2ab6c8 <__cxa_atexit@plt+0x2a0054> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 2ab85c <__cxa_atexit@plt+0x2a01e8> │ │ │ │ - mov r7, fp │ │ │ │ - b 2ab780 <__cxa_atexit@plt+0x2a010c> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [pc, #128] @ 2ab810 <__cxa_atexit@plt+0x2a019c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - ldr r8, [r3, #28] │ │ │ │ - ldr sl, [r3, #32] │ │ │ │ - ldr r9, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r3, #36 @ 0x24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2ab7fc <__cxa_atexit@plt+0x2a0188> │ │ │ │ - ldr r2, [pc, #88] @ 2ab814 <__cxa_atexit@plt+0x2a01a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2ab7e8 <__cxa_atexit@plt+0x2a0174> │ │ │ │ - ldr r2, [pc, #68] @ 2ab818 <__cxa_atexit@plt+0x2a01a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ab7f4 <__cxa_atexit@plt+0x2a0180> │ │ │ │ - b 2ab3d4 <__cxa_atexit@plt+0x29fd60> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + @ instruction: 0x01b12900 │ │ │ │ + @ instruction: 0x01b1291c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ab728 <__cxa_atexit@plt+0x2a00b4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ab720 <__cxa_atexit@plt+0x2a00ac> │ │ │ │ + ldr r8, [pc, #48] @ 2ab730 <__cxa_atexit@plt+0x2a00bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #44] @ 2ab734 <__cxa_atexit@plt+0x2a00c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 2ab738 <__cxa_atexit@plt+0x2a00c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2ab81c <__cxa_atexit@plt+0x2a01a8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01b12880 │ │ │ │ + biceq sl, r6, r4, ror fp │ │ │ │ + strheq sl, [r6, #252] @ 0xfc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ab770 <__cxa_atexit@plt+0x2a00fc> │ │ │ │ + ldr r5, [pc, #36] @ 2ab780 <__cxa_atexit@plt+0x2a010c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ 2ab784 <__cxa_atexit@plt+0x2a0110> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r7, [pc, #16] @ 2ab788 <__cxa_atexit@plt+0x2a0114> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - @ instruction: 0xfffffbfc │ │ │ │ - @ instruction: 0x01b126a8 │ │ │ │ - @ instruction: 0x01b12678 │ │ │ │ - andeq r1, r0, r8, lsl #24 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x01b1289c │ │ │ │ + @ instruction: 0x01b12898 │ │ │ │ + @ instruction: 0x01b12824 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 2ab844 <__cxa_atexit@plt+0x2a01d0> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ + mov r8, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ab7cc <__cxa_atexit@plt+0x2a0158> │ │ │ │ + ldr r7, [pc, #52] @ 2ab7e0 <__cxa_atexit@plt+0x2a016c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2ab7c0 <__cxa_atexit@plt+0x2a014c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 2ab50c <__cxa_atexit@plt+0x29fe98> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r3, [r5, #32]! │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov sl, r7 │ │ │ │ - b dd60c0 <__cxa_atexit@plt+0xdcaa4c> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 2ab8a8 <__cxa_atexit@plt+0x2a0234> │ │ │ │ - ldr r1, [pc, #236] @ 2ab970 <__cxa_atexit@plt+0x2a02fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 2ab8e0 <__cxa_atexit@plt+0x2a026c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r7, r2 │ │ │ │ - bne 2ab8ec <__cxa_atexit@plt+0x2a0278> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ + ldr r7, [pc, #16] @ 2ab7e4 <__cxa_atexit@plt+0x2a0170> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #188] @ 2ab96c <__cxa_atexit@plt+0x2a02f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 2ab8e0 <__cxa_atexit@plt+0x2a026c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcs 2ab908 <__cxa_atexit@plt+0x2a0294> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + @ instruction: 0x01b127e4 │ │ │ │ + @ instruction: 0x01b12830 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ab844 <__cxa_atexit@plt+0x2a01d0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ab83c <__cxa_atexit@plt+0x2a01c8> │ │ │ │ + ldr r8, [pc, #48] @ 2ab84c <__cxa_atexit@plt+0x2a01d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #44] @ 2ab850 <__cxa_atexit@plt+0x2a01dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 2ab854 <__cxa_atexit@plt+0x2a01e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2ab948 <__cxa_atexit@plt+0x2a02d4> │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr r8, [pc, #88] @ 2ab978 <__cxa_atexit@plt+0x2a0304> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - sub r7, r2, #19 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #36] @ 2ab974 <__cxa_atexit@plt+0x2a0300> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01b12764 │ │ │ │ + biceq sl, r6, r8, asr sl │ │ │ │ + biceq sl, r6, r4, lsr #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ab88c <__cxa_atexit@plt+0x2a0218> │ │ │ │ + ldr r5, [pc, #36] @ 2ab89c <__cxa_atexit@plt+0x2a0228> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ 2ab8a0 <__cxa_atexit@plt+0x2a022c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r3] │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - biceq sl, r6, r8, lsr #21 │ │ │ │ - andeq r2, r0, r9, lsr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 2ab99c <__cxa_atexit@plt+0x2a0328> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - bx r0 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 2ab9f8 <__cxa_atexit@plt+0x2a0384> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #88] @ 2aba1c <__cxa_atexit@plt+0x2a03a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - sub r7, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #24] @ 2aba18 <__cxa_atexit@plt+0x2a03a4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - biceq sl, r6, r4, lsl #20 │ │ │ │ - andeq r0, r0, r9, ror #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 2aba7c <__cxa_atexit@plt+0x2a0408> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #76] @ 2aba98 <__cxa_atexit@plt+0x2a0424> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 2aba9c <__cxa_atexit@plt+0x2a0428> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1bc7f5c <__cxa_atexit@plt+0x1bbc8e8> │ │ │ │ - biceq sl, r6, ip, ror r9 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r2, r0, r9, ror #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2abaf0 <__cxa_atexit@plt+0x2a047c> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [pc, #36] @ 2abafc <__cxa_atexit@plt+0x2a0488> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r1, r8, lr} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq sl, [r6, #128] @ 0x80 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [pc, #128] @ 2abb90 <__cxa_atexit@plt+0x2a051c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - ldr r8, [r3, #28] │ │ │ │ - ldr sl, [r3, #32] │ │ │ │ - ldr r9, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r3, #36 @ 0x24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2abb7c <__cxa_atexit@plt+0x2a0508> │ │ │ │ - ldr r2, [pc, #88] @ 2abb94 <__cxa_atexit@plt+0x2a0520> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2abb68 <__cxa_atexit@plt+0x2a04f4> │ │ │ │ - ldr r2, [pc, #68] @ 2abb98 <__cxa_atexit@plt+0x2a0524> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2abb74 <__cxa_atexit@plt+0x2a0500> │ │ │ │ - b 2ab3d4 <__cxa_atexit@plt+0x29fd60> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2abb9c <__cxa_atexit@plt+0x2a0528> │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r7, [pc, #16] @ 2ab8a4 <__cxa_atexit@plt+0x2a0230> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xfffff858 │ │ │ │ - @ instruction: 0xfffff87c │ │ │ │ - @ instruction: 0x01b12328 │ │ │ │ - @ instruction: 0x01b122ec │ │ │ │ - andeq r1, r0, r8, lsl #24 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x01b127b0 │ │ │ │ + @ instruction: 0x01b127ac │ │ │ │ + @ instruction: 0x01b12708 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 2abbc4 <__cxa_atexit@plt+0x2a0550> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ + mov r8, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ab8e8 <__cxa_atexit@plt+0x2a0274> │ │ │ │ + ldr r7, [pc, #52] @ 2ab8fc <__cxa_atexit@plt+0x2a0288> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2ab8dc <__cxa_atexit@plt+0x2a0268> │ │ │ │ + mov r7, r8 │ │ │ │ + b 2ab50c <__cxa_atexit@plt+0x29fe98> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - sub sl, r5, #28 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b dd3c50 <__cxa_atexit@plt+0xdc85dc> │ │ │ │ - @ instruction: 0x01b122e4 │ │ │ │ - andeq r0, r2, lr │ │ │ │ + ldr r7, [pc, #16] @ 2ab900 <__cxa_atexit@plt+0x2a028c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc40 │ │ │ │ + @ instruction: 0x01b126c8 │ │ │ │ + @ instruction: 0x01b12744 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ab960 <__cxa_atexit@plt+0x2a02ec> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ab958 <__cxa_atexit@plt+0x2a02e4> │ │ │ │ + ldr r8, [pc, #48] @ 2ab968 <__cxa_atexit@plt+0x2a02f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #44] @ 2ab96c <__cxa_atexit@plt+0x2a02f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 2ab970 <__cxa_atexit@plt+0x2a02fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01b12648 │ │ │ │ + biceq sl, r6, ip, lsr r9 │ │ │ │ + biceq sl, r6, ip, lsl #27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2abc10 <__cxa_atexit@plt+0x2a059c> │ │ │ │ - ldr r3, [pc, #40] @ 2abc20 <__cxa_atexit@plt+0x2a05ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ 2abc24 <__cxa_atexit@plt+0x2a05b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 1b0dcac <__cxa_atexit@plt+0x1b02638> │ │ │ │ - ldr r7, [pc, #16] @ 2abc28 <__cxa_atexit@plt+0x2a05b4> │ │ │ │ + bhi 2ab9a8 <__cxa_atexit@plt+0x2a0334> │ │ │ │ + ldr r5, [pc, #36] @ 2ab9b8 <__cxa_atexit@plt+0x2a0344> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ 2ab9bc <__cxa_atexit@plt+0x2a0348> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r7, [pc, #16] @ 2ab9c0 <__cxa_atexit@plt+0x2a034c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01b122bc │ │ │ │ - @ instruction: 0x01b122b8 │ │ │ │ - @ instruction: 0x01b12290 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x01b126c4 │ │ │ │ + @ instruction: 0x01b126c0 │ │ │ │ + @ instruction: 0x01b125ec │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #156] @ 2abcdc <__cxa_atexit@plt+0x2a0668> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2aba04 <__cxa_atexit@plt+0x2a0390> │ │ │ │ + ldr r7, [pc, #52] @ 2aba18 <__cxa_atexit@plt+0x2a03a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 2abc7c <__cxa_atexit@plt+0x2a0608> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - tst r8, #2 │ │ │ │ - ldreq r1, [r8, #3] │ │ │ │ - cmpeq r1, #0 │ │ │ │ - beq 2abc8c <__cxa_atexit@plt+0x2a0618> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 2ab9f8 <__cxa_atexit@plt+0x2a0384> │ │ │ │ + mov r7, r8 │ │ │ │ + b 2ab50c <__cxa_atexit@plt+0x29fe98> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 2abce0 <__cxa_atexit@plt+0x2a066c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2abccc <__cxa_atexit@plt+0x2a0658> │ │ │ │ - ldr r7, [pc, #48] @ 2abce4 <__cxa_atexit@plt+0x2a0670> │ │ │ │ + ldr r7, [pc, #16] @ 2aba1c <__cxa_atexit@plt+0x2a03a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #44] @ 2abce8 <__cxa_atexit@plt+0x2a0674> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1b0dcac <__cxa_atexit@plt+0x1b02638> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x01b12200 │ │ │ │ - @ instruction: 0x01b121d0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - tst r2, #2 │ │ │ │ - ldreq r2, [r2, #3] │ │ │ │ - cmpeq r2, #0 │ │ │ │ - beq 2abd20 <__cxa_atexit@plt+0x2a06ac> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0x01b125ac │ │ │ │ + @ instruction: 0x01b12658 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 2aba80 <__cxa_atexit@plt+0x2a040c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2aba78 <__cxa_atexit@plt+0x2a0404> │ │ │ │ + ldr r7, [pc, #52] @ 2aba88 <__cxa_atexit@plt+0x2a0414> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2aba8c <__cxa_atexit@plt+0x2a0418> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r9, [pc, #36] @ 2aba90 <__cxa_atexit@plt+0x2a041c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #72] @ 2abd70 <__cxa_atexit@plt+0x2a06fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r1, r8, #1 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2abd64 <__cxa_atexit@plt+0x2a06f0> │ │ │ │ - ldr r3, [pc, #44] @ 2abd74 <__cxa_atexit@plt+0x2a0700> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 2abd78 <__cxa_atexit@plt+0x2a0704> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r9, r2, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0dcac <__cxa_atexit@plt+0x1b02638> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq sl, r6, r8, lsr #16 │ │ │ │ + biceq sl, r6, ip, ror ip │ │ │ │ + biceq sl, r6, r8, ror ip │ │ │ │ + @ instruction: 0x01b12604 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2abaf0 <__cxa_atexit@plt+0x2a047c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2abae8 <__cxa_atexit@plt+0x2a0474> │ │ │ │ + ldr r8, [pc, #48] @ 2abaf8 <__cxa_atexit@plt+0x2a0484> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #44] @ 2abafc <__cxa_atexit@plt+0x2a0488> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 2abb00 <__cxa_atexit@plt+0x2a048c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0x01b1216c │ │ │ │ - @ instruction: 0x01b12140 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2abdac <__cxa_atexit@plt+0x2a0738> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ 2abdb0 <__cxa_atexit@plt+0x2a073c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0dcac <__cxa_atexit@plt+0x1b02638> │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - @ instruction: 0x01b12124 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 2abdd4 <__cxa_atexit@plt+0x2a0760> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x01b12128 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01b125c8 │ │ │ │ + biceq sl, r6, ip, lsr #15 │ │ │ │ + biceq sl, r6, r8, lsl #24 │ │ │ │ + @ instruction: 0x01b125a0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2abdf4 <__cxa_atexit@plt+0x2a0780> │ │ │ │ - ldr r3, [pc, #36] @ 2abe0c <__cxa_atexit@plt+0x2a0798> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2abbb8 <__cxa_atexit@plt+0x2a0544> │ │ │ │ + ldr r3, [pc, #160] @ 2abbd0 <__cxa_atexit@plt+0x2a055c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 3e5704 <__cxa_atexit@plt+0x3da090> │ │ │ │ - ldr r7, [pc, #20] @ 2abe10 <__cxa_atexit@plt+0x2a079c> │ │ │ │ + ldr r2, [pc, #156] @ 2abbd4 <__cxa_atexit@plt+0x2a0560> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr sl, [pc, #148] @ 2abbd8 <__cxa_atexit@plt+0x2a0564> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r9, [pc, #144] @ 2abbdc <__cxa_atexit@plt+0x2a0568> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #140] @ 2abbe0 <__cxa_atexit@plt+0x2a056c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr ip, [r5] │ │ │ │ + sub r0, r6, #26 │ │ │ │ + sub lr, r6, #47 @ 0x2f │ │ │ │ + str r9, [r7, #36] @ 0x24 │ │ │ │ + str lr, [r7, #40] @ 0x28 │ │ │ │ + str sl, [r7, #44] @ 0x2c │ │ │ │ + str r3, [r7, #48] @ 0x30 │ │ │ │ + str r0, [r7, #52] @ 0x34 │ │ │ │ + str r2, [r7, #56] @ 0x38 │ │ │ │ + str r2, [r7, #60] @ 0x3c │ │ │ │ + str r2, [r7, #64] @ 0x40 │ │ │ │ + sub r2, r6, #59 @ 0x3b │ │ │ │ + ldr r0, [pc, #84] @ 2abbe4 <__cxa_atexit@plt+0x2a0570> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r7, {r0, r3, r8} │ │ │ │ + ldr r0, [pc, #76] @ 2abbe8 <__cxa_atexit@plt+0x2a0574> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #44] @ 2abbec <__cxa_atexit@plt+0x2a0578> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01b1210c │ │ │ │ - ldrsbeq r2, [r1, ip]! │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2abe38 <__cxa_atexit@plt+0x2a07c4> │ │ │ │ + @ instruction: 0x01b12580 │ │ │ │ + biceq sl, r6, r8, lsr r7 │ │ │ │ + biceq sl, r6, r8, lsr #23 │ │ │ │ + biceq sl, r6, r8, lsr r7 │ │ │ │ + biceq sl, r6, ip, lsr #14 │ │ │ │ + biceq sl, r6, r0, ror #22 │ │ │ │ + biceq sl, r6, r8, asr fp │ │ │ │ + @ instruction: 0x01b12500 │ │ │ │ + @ instruction: 0x01b124f0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 2abc10 <__cxa_atexit@plt+0x2a059c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2abca8 <__cxa_atexit@plt+0x2a0634> │ │ │ │ + ldr r3, [pc, #172] @ 2abcd0 <__cxa_atexit@plt+0x2a065c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3e5704 <__cxa_atexit@plt+0x3da090> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x01b120a0 │ │ │ │ - andeq r0, r0, r5, lsr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - mov lr, r3 │ │ │ │ - ldr r1, [lr, #16]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r1, r1, r7 │ │ │ │ - add r0, r0, sl │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 2abe84 <__cxa_atexit@plt+0x2a0810> │ │ │ │ - ldr r7, [pc, #232] @ 2abf64 <__cxa_atexit@plt+0x2a08f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 2abe94 <__cxa_atexit@plt+0x2a0820> │ │ │ │ - ble 2abea0 <__cxa_atexit@plt+0x2a082c> │ │ │ │ - ldr r7, [pc, #208] @ 2abf60 <__cxa_atexit@plt+0x2a08ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r2, #24]! │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - subs r9, sl, r7 │ │ │ │ - bmi 2abecc <__cxa_atexit@plt+0x2a0858> │ │ │ │ - cmp sl, r7 │ │ │ │ - bne 2abef4 <__cxa_atexit@plt+0x2a0880> │ │ │ │ - ldr r0, [pc, #172] @ 2abf68 <__cxa_atexit@plt+0x2a08f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r2, #16] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - mov r5, lr │ │ │ │ - b 1b0a6b8 <__cxa_atexit@plt+0x1aff044> │ │ │ │ - rsb r9, r9, #0 │ │ │ │ - and r3, r8, #3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 2abc84 <__cxa_atexit@plt+0x2a0610> │ │ │ │ cmp r3, #2 │ │ │ │ - beq 2abf14 <__cxa_atexit@plt+0x2a08a0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 2abf24 <__cxa_atexit@plt+0x2a08b0> │ │ │ │ - ldr r0, [pc, #112] @ 2abf5c <__cxa_atexit@plt+0x2a08e8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r8, #1] │ │ │ │ - b 2abf30 <__cxa_atexit@plt+0x2a08bc> │ │ │ │ - ldr r5, [pc, #76] @ 2abf48 <__cxa_atexit@plt+0x2a08d4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #68] @ 2abf4c <__cxa_atexit@plt+0x2a08d8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r0, [pc, #60] @ 2abf58 <__cxa_atexit@plt+0x2a08e4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - b 2abf30 <__cxa_atexit@plt+0x2a08bc> │ │ │ │ - ldr r0, [pc, #36] @ 2abf50 <__cxa_atexit@plt+0x2a08dc> │ │ │ │ + bne 2abc94 <__cxa_atexit@plt+0x2a0620> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2abcb8 <__cxa_atexit@plt+0x2a0644> │ │ │ │ + ldr r7, [pc, #136] @ 2abcdc <__cxa_atexit@plt+0x2a0668> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r0, [pc, #124] @ 2abce0 <__cxa_atexit@plt+0x2a066c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [lr] │ │ │ │ - ldr r3, [pc, #20] @ 2abf54 <__cxa_atexit@plt+0x2a08e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - strheq sl, [r6, #120] @ 0x78 │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - biceq sl, r6, r0, lsl #15 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq sl, r6, r8, asr r4 │ │ │ │ - biceq sl, r6, r8, ror #8 │ │ │ │ - andeq r0, r0, r4, lsl r3 │ │ │ │ - @ instruction: 0x01b11f64 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2abf90 <__cxa_atexit@plt+0x2a091c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 1b0f8a4 <__cxa_atexit@plt+0x1b04230> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 2abfc0 <__cxa_atexit@plt+0x2a094c> │ │ │ │ - ldr r3, [pc, #40] @ 2abfd8 <__cxa_atexit@plt+0x2a0964> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1af2360 <__cxa_atexit@plt+0x1ae6cec> │ │ │ │ - ldr r7, [pc, #12] @ 2abfd4 <__cxa_atexit@plt+0x2a0960> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 2c3d94 <__cxa_atexit@plt+0x2b8720> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 2abcd8 <__cxa_atexit@plt+0x2a0664> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - biceq sl, r6, ip, lsl r3 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 2ac010 <__cxa_atexit@plt+0x2a099c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 2ac014 <__cxa_atexit@plt+0x2a09a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #3 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #36] @ 2abcd4 <__cxa_atexit@plt+0x2a0660> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq sl, [r6, #44] @ 0x2c │ │ │ │ - strdeq sl, [r6, #32] │ │ │ │ - @ instruction: 0x01b11eb8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0x01b12438 │ │ │ │ + ldrdeq sl, [r6, #84] @ 0x54 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0x01b123fc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2ac03c <__cxa_atexit@plt+0x2a09c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 1b0f8a4 <__cxa_atexit@plt+0x1b04230> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2ac06c <__cxa_atexit@plt+0x2a09f8> │ │ │ │ - ldr r3, [pc, #40] @ 2ac084 <__cxa_atexit@plt+0x2a0a10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1af2360 <__cxa_atexit@plt+0x1ae6cec> │ │ │ │ - ldr r7, [pc, #12] @ 2ac080 <__cxa_atexit@plt+0x2a0a0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - biceq sl, r6, r4, ror r2 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 2ac0bc <__cxa_atexit@plt+0x2a0a48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 2ac0c0 <__cxa_atexit@plt+0x2a0a4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #3 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq sl, r6, r0, asr r2 │ │ │ │ - biceq sl, r6, r4, asr #4 │ │ │ │ - @ instruction: 0x01b11e0c │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2ac0e8 <__cxa_atexit@plt+0x2a0a74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 1b0f8a4 <__cxa_atexit@plt+0x1b04230> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 2ac128 <__cxa_atexit@plt+0x2a0ab4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #48] @ 2ac13c <__cxa_atexit@plt+0x2a0ac8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 2ac134 <__cxa_atexit@plt+0x2a0ac0> │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + bne 2abd3c <__cxa_atexit@plt+0x2a06c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bgt 2ac134 <__cxa_atexit@plt+0x2a0ac0> │ │ │ │ - ldr r7, [pc, #16] @ 2ac140 <__cxa_atexit@plt+0x2a0acc> │ │ │ │ + bcc 2abd50 <__cxa_atexit@plt+0x2a06dc> │ │ │ │ + ldr r2, [pc, #80] @ 2abd64 <__cxa_atexit@plt+0x2a06f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [pc, #68] @ 2abd68 <__cxa_atexit@plt+0x2a06f4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r6, [r5] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 2c3d94 <__cxa_atexit@plt+0x2b8720> │ │ │ │ + ldr r7, [pc, #28] @ 2abd60 <__cxa_atexit@plt+0x2a06ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldrdeq sl, [r6, #28] │ │ │ │ - strheq sl, [r6, #20] │ │ │ │ - @ instruction: 0x01b11d8c │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2ac168 <__cxa_atexit@plt+0x2a0af4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 1b0f8a4 <__cxa_atexit@plt+0x1b04230> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2ac18c <__cxa_atexit@plt+0x2a0b18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 1b0b1d4 <__cxa_atexit@plt+0x1affb60> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 2ac1c4 <__cxa_atexit@plt+0x2a0b50> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 2ac1c8 <__cxa_atexit@plt+0x2a0b54> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq sl, r6, r4, asr #2 │ │ │ │ - biceq sl, r6, r0, asr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + biceq sl, r6, ip, lsr #10 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 2ac200 <__cxa_atexit@plt+0x2a0b8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 2ac204 <__cxa_atexit@plt+0x2a0b90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq sl, r6, r8, lsl #2 │ │ │ │ - biceq sl, r6, r4, lsl #2 │ │ │ │ - @ instruction: 0x01b11d10 │ │ │ │ - andeq r0, r2, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ + @ instruction: 0x01b12368 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2ac2c4 <__cxa_atexit@plt+0x2a0c50> │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 2ac25c <__cxa_atexit@plt+0x2a0be8> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 2ac250 <__cxa_atexit@plt+0x2a0bdc> │ │ │ │ - ldr r2, [pc, #168] @ 2ac2e8 <__cxa_atexit@plt+0x2a0c74> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 2abdb8 <__cxa_atexit@plt+0x2a0744> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 2abdc0 <__cxa_atexit@plt+0x2a074c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1b0b73c <__cxa_atexit@plt+0x1b000c8> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble 2ac288 <__cxa_atexit@plt+0x2a0c14> │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2ac2d4 <__cxa_atexit@plt+0x2a0c60> │ │ │ │ - ldr r3, [pc, #136] @ 2ac2f8 <__cxa_atexit@plt+0x2a0c84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #132] @ 2ac2fc <__cxa_atexit@plt+0x2a0c88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 1b0dcac <__cxa_atexit@plt+0x1b02638> │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 2ac2a0 <__cxa_atexit@plt+0x2a0c2c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 2ac238 <__cxa_atexit@plt+0x2a0bc4> │ │ │ │ - cmp r1, #0 │ │ │ │ - bmi 2ac2b8 <__cxa_atexit@plt+0x2a0c44> │ │ │ │ - ldr r7, [pc, #76] @ 2ac2f4 <__cxa_atexit@plt+0x2a0c80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r8, #0 │ │ │ │ + b 2b8aec <__cxa_atexit@plt+0x2ad478> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #36] @ 2ac2e4 <__cxa_atexit@plt+0x2a0c70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 2ac240 <__cxa_atexit@plt+0x2a0bcc> │ │ │ │ - ldr r7, [pc, #36] @ 2ac2f0 <__cxa_atexit@plt+0x2a0c7c> │ │ │ │ + biceq sl, r6, r4, asr #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2abdf8 <__cxa_atexit@plt+0x2a0784> │ │ │ │ + ldr r5, [pc, #36] @ 2abe08 <__cxa_atexit@plt+0x2a0794> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ 2abe0c <__cxa_atexit@plt+0x2a0798> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2ac2ec <__cxa_atexit@plt+0x2a0c78> │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r7, [pc, #16] @ 2abe10 <__cxa_atexit@plt+0x2a079c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x01b11bf4 │ │ │ │ - @ instruction: 0x01b11c68 │ │ │ │ - @ instruction: 0x01b11c68 │ │ │ │ - @ instruction: 0xfffff9c4 │ │ │ │ - @ instruction: 0x01b11c44 │ │ │ │ - @ instruction: 0x01b11c1c │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x01b12214 │ │ │ │ + @ instruction: 0x01b12310 │ │ │ │ + @ instruction: 0x01b122e4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #80] @ 2ac368 <__cxa_atexit@plt+0x2a0cf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2ac354 <__cxa_atexit@plt+0x2a0ce0> │ │ │ │ - ldr r7, [pc, #52] @ 2ac36c <__cxa_atexit@plt+0x2a0cf8> │ │ │ │ + ldr r7, [pc, #72] @ 2abe78 <__cxa_atexit@plt+0x2a0804> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #48] @ 2ac370 <__cxa_atexit@plt+0x2a0cfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r8, r9} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - add r9, r3, #1 │ │ │ │ + str r7, [r5], #-4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2abe64 <__cxa_atexit@plt+0x2a07f0> │ │ │ │ + ldr r7, [pc, #56] @ 2abe7c <__cxa_atexit@plt+0x2a0808> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2abe58 <__cxa_atexit@plt+0x2a07e4> │ │ │ │ mov r7, r8 │ │ │ │ - b 1b0dcac <__cxa_atexit@plt+0x1b02638> │ │ │ │ - ldr r7, [pc, #24] @ 2ac374 <__cxa_atexit@plt+0x2a0d00> │ │ │ │ + b 2ab50c <__cxa_atexit@plt+0x29fe98> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2abe80 <__cxa_atexit@plt+0x2a080c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffff8fc │ │ │ │ - @ instruction: 0x01b11b7c │ │ │ │ - @ instruction: 0x01b11b74 │ │ │ │ - @ instruction: 0x01b11b98 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffff6c4 │ │ │ │ + @ instruction: 0x01b1214c │ │ │ │ + @ instruction: 0x01b12268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2ac39c <__cxa_atexit@plt+0x2a0d28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0b73c <__cxa_atexit@plt+0x1b000c8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2abee0 <__cxa_atexit@plt+0x2a086c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2abee8 <__cxa_atexit@plt+0x2a0874> │ │ │ │ + ldr r2, [pc, #68] @ 2abef8 <__cxa_atexit@plt+0x2a0884> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 2abefc <__cxa_atexit@plt+0x2a0888> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01b11b68 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + strheq sl, [r6, #68] @ 0x44 │ │ │ │ + @ instruction: 0x01b12218 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2abf34 <__cxa_atexit@plt+0x2a08c0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 2abf3c <__cxa_atexit@plt+0x2a08c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2c2908 <__cxa_atexit@plt+0x2b7294> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq sl, r6, r8, asr #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2abf74 <__cxa_atexit@plt+0x2a0900> │ │ │ │ + ldr r5, [pc, #36] @ 2abf84 <__cxa_atexit@plt+0x2a0910> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ 2abf88 <__cxa_atexit@plt+0x2a0914> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r7, [pc, #16] @ 2abf8c <__cxa_atexit@plt+0x2a0918> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x01b120c8 │ │ │ │ + @ instruction: 0x01b121c0 │ │ │ │ + @ instruction: 0x01b12194 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #80] @ 2ac41c <__cxa_atexit@plt+0x2a0da8> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2ac408 <__cxa_atexit@plt+0x2a0d94> │ │ │ │ - ldr r7, [pc, #52] @ 2ac420 <__cxa_atexit@plt+0x2a0dac> │ │ │ │ + ldr r7, [pc, #72] @ 2abff4 <__cxa_atexit@plt+0x2a0980> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #48] @ 2ac424 <__cxa_atexit@plt+0x2a0db0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r8, r9} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - add r9, r3, #1 │ │ │ │ + str r7, [r5], #-4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2abfe0 <__cxa_atexit@plt+0x2a096c> │ │ │ │ + ldr r7, [pc, #56] @ 2abff8 <__cxa_atexit@plt+0x2a0984> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2abfd4 <__cxa_atexit@plt+0x2a0960> │ │ │ │ mov r7, r8 │ │ │ │ - b 1b0dcac <__cxa_atexit@plt+0x1b02638> │ │ │ │ - ldr r7, [pc, #24] @ 2ac428 <__cxa_atexit@plt+0x2a0db4> │ │ │ │ + b 2ab50c <__cxa_atexit@plt+0x29fe98> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2abffc <__cxa_atexit@plt+0x2a0988> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffff848 │ │ │ │ - @ instruction: 0x01b11ac8 │ │ │ │ - @ instruction: 0x01b11ac0 │ │ │ │ - @ instruction: 0x01b11ae4 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffff548 │ │ │ │ + @ instruction: 0x01b11fd0 │ │ │ │ + @ instruction: 0x01b12118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2ac450 <__cxa_atexit@plt+0x2a0ddc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0b73c <__cxa_atexit@plt+0x1b000c8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2ac05c <__cxa_atexit@plt+0x2a09e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2ac064 <__cxa_atexit@plt+0x2a09f0> │ │ │ │ + ldr r2, [pc, #68] @ 2ac074 <__cxa_atexit@plt+0x2a0a00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 2ac078 <__cxa_atexit@plt+0x2a0a04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01b11ac0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + biceq sl, r6, r8, lsr r3 │ │ │ │ + @ instruction: 0x01b120c8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ac0b0 <__cxa_atexit@plt+0x2a0a3c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 2ac0b8 <__cxa_atexit@plt+0x2a0a44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2c0900 <__cxa_atexit@plt+0x2b528c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq sl, r6, ip, asr #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ac0f0 <__cxa_atexit@plt+0x2a0a7c> │ │ │ │ + ldr r5, [pc, #36] @ 2ac100 <__cxa_atexit@plt+0x2a0a8c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ 2ac104 <__cxa_atexit@plt+0x2a0a90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r7, [pc, #16] @ 2ac108 <__cxa_atexit@plt+0x2a0a94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x01b11f7c │ │ │ │ + @ instruction: 0x01b12070 │ │ │ │ + @ instruction: 0x01b12044 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2ac4c4 <__cxa_atexit@plt+0x2a0e50> │ │ │ │ - ldr r7, [pc, #72] @ 2ac4d4 <__cxa_atexit@plt+0x2a0e60> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [pc, #72] @ 2ac170 <__cxa_atexit@plt+0x2a0afc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2ac4b8 <__cxa_atexit@plt+0x2a0e44> │ │ │ │ - ldr r7, [pc, #56] @ 2ac4d8 <__cxa_atexit@plt+0x2a0e64> │ │ │ │ + str r7, [r5], #-4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ac15c <__cxa_atexit@plt+0x2a0ae8> │ │ │ │ + ldr r7, [pc, #56] @ 2ac174 <__cxa_atexit@plt+0x2a0b00> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2ac150 <__cxa_atexit@plt+0x2a0adc> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ + b 2ab50c <__cxa_atexit@plt+0x29fe98> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2ac4dc <__cxa_atexit@plt+0x2a0e68> │ │ │ │ + ldr r7, [pc, #20] @ 2ac178 <__cxa_atexit@plt+0x2a0b04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x01b11a70 │ │ │ │ - @ instruction: 0x01b11a4c │ │ │ │ + @ instruction: 0xfffff3cc │ │ │ │ + @ instruction: 0x01b11e54 │ │ │ │ + @ instruction: 0x01b11fc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2ac504 <__cxa_atexit@plt+0x2a0e90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 2ac580 <__cxa_atexit@plt+0x2a0f0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ac560 <__cxa_atexit@plt+0x2a0eec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 2ac56c <__cxa_atexit@plt+0x2a0ef8> │ │ │ │ - ldr r2, [pc, #64] @ 2ac584 <__cxa_atexit@plt+0x2a0f10> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2ac1d8 <__cxa_atexit@plt+0x2a0b64> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2ac1e0 <__cxa_atexit@plt+0x2a0b6c> │ │ │ │ + ldr r2, [pc, #68] @ 2ac1f0 <__cxa_atexit@plt+0x2a0b7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 2ac1f4 <__cxa_atexit@plt+0x2a0b80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - biceq sl, r6, r8, ror r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2ac5c4 <__cxa_atexit@plt+0x2a0f50> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 2ac5d0 <__cxa_atexit@plt+0x2a0f5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + strheq sl, [r6, #28] │ │ │ │ + @ instruction: 0x01b11f78 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ac254 <__cxa_atexit@plt+0x2a0be0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ac24c <__cxa_atexit@plt+0x2a0bd8> │ │ │ │ + ldr r7, [pc, #48] @ 2ac25c <__cxa_atexit@plt+0x2a0be8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #36] @ 2ac260 <__cxa_atexit@plt+0x2a0bec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r8, [pc, #32] @ 2ac264 <__cxa_atexit@plt+0x2a0bf0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq sl, r6, r8, lsl #2 │ │ │ │ - ldm r5, {r8, r9} │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq sl, r6, r0, asr r0 │ │ │ │ + strheq sl, [r6, #76] @ 0x4c │ │ │ │ + strheq sl, [r6, #72] @ 0x48 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2ac5f8 <__cxa_atexit@plt+0x2a0f84> │ │ │ │ - ldr r2, [pc, #36] @ 2ac610 <__cxa_atexit@plt+0x2a0f9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - ldr r7, [pc, #20] @ 2ac614 <__cxa_atexit@plt+0x2a0fa0> │ │ │ │ + bhi 2ac2a8 <__cxa_atexit@plt+0x2a0c34> │ │ │ │ + ldr r9, [pc, #48] @ 2ac2bc <__cxa_atexit@plt+0x2a0c48> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r5] │ │ │ │ + ldr r3, [pc, #40] @ 2ac2c0 <__cxa_atexit@plt+0x2a0c4c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r8, [pc, #32] @ 2ac2c4 <__cxa_atexit@plt+0x2a0c50> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 2b5248 <__cxa_atexit@plt+0x2a9bd4> │ │ │ │ + ldr r7, [pc, #24] @ 2ac2c8 <__cxa_atexit@plt+0x2a0c54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - str r3, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01b11944 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x01b11908 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + @ instruction: 0x01b11c10 │ │ │ │ + ldrdeq r9, [r6, #248] @ 0xf8 │ │ │ │ + biceq sl, r6, ip, asr r4 │ │ │ │ + @ instruction: 0x01b11ee8 │ │ │ │ + @ instruction: 0x01b11ec0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2ac650 <__cxa_atexit@plt+0x2a0fdc> │ │ │ │ - ldr r3, [pc, #36] @ 2ac668 <__cxa_atexit@plt+0x2a0ff4> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2ac354 <__cxa_atexit@plt+0x2a0ce0> │ │ │ │ + ldr r3, [pc, #116] @ 2ac364 <__cxa_atexit@plt+0x2a0cf0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - ldr r7, [pc, #20] @ 2ac66c <__cxa_atexit@plt+0x2a0ff8> │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 2ac314 <__cxa_atexit@plt+0x2a0ca0> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 2ac324 <__cxa_atexit@plt+0x2a0cb0> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [pc, #64] @ 2ac36c <__cxa_atexit@plt+0x2a0cf8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r7] │ │ │ │ + ldr r5, [pc, #56] @ 2ac370 <__cxa_atexit@plt+0x2a0cfc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + ldr r3, [pc, #48] @ 2ac374 <__cxa_atexit@plt+0x2a0d00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 2b5248 <__cxa_atexit@plt+0x2a9bd4> │ │ │ │ + ldr r7, [pc, #12] @ 2ac368 <__cxa_atexit@plt+0x2a0cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01b118ec │ │ │ │ - @ instruction: 0x01b118bc │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0x01b11e50 │ │ │ │ + @ instruction: 0x01b11b70 │ │ │ │ + biceq r9, r6, r8, lsr pc │ │ │ │ + strheq sl, [r6, #60] @ 0x3c │ │ │ │ + @ instruction: 0x01b11e18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2ac69c <__cxa_atexit@plt+0x2a1028> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldmib r5, {r3, r9} │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r8, r3 │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ 2ac6d8 <__cxa_atexit@plt+0x2a1064> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ac6d0 <__cxa_atexit@plt+0x2a105c> │ │ │ │ - b 2ac6e4 <__cxa_atexit@plt+0x2a1070> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 2ac3a4 <__cxa_atexit@plt+0x2a0d30> │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 2ac73c <__cxa_atexit@plt+0x2a10c8> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 2ac774 <__cxa_atexit@plt+0x2a1100> │ │ │ │ - ldr r1, [pc, #228] @ 2ac7f0 <__cxa_atexit@plt+0x2a117c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 2ac7b4 <__cxa_atexit@plt+0x2a1140> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 2ac7a0 <__cxa_atexit@plt+0x2a112c> │ │ │ │ - ldr r3, [pc, #196] @ 2ac7f4 <__cxa_atexit@plt+0x2a1180> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aeb590 <__cxa_atexit@plt+0x1adff1c> │ │ │ │ - ldr r1, [pc, #164] @ 2ac7e8 <__cxa_atexit@plt+0x2a1174> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 2ac7b4 <__cxa_atexit@plt+0x2a1140> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 2ac7a0 <__cxa_atexit@plt+0x2a112c> │ │ │ │ - ldr r3, [pc, #132] @ 2ac7ec <__cxa_atexit@plt+0x2a1178> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ac3d0 <__cxa_atexit@plt+0x2a0d5c> │ │ │ │ + ldr r9, [pc, #60] @ 2ac3f0 <__cxa_atexit@plt+0x2a0d7c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #52] @ 2ac3f4 <__cxa_atexit@plt+0x2a0d80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r8, [pc, #44] @ 2ac3f8 <__cxa_atexit@plt+0x2a0d84> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 2b5248 <__cxa_atexit@plt+0x2a9bd4> │ │ │ │ + ldr r3, [pc, #20] @ 2ac3ec <__cxa_atexit@plt+0x2a0d78> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aeb590 <__cxa_atexit@plt+0x1adff1c> │ │ │ │ - ldr r1, [pc, #100] @ 2ac7e0 <__cxa_atexit@plt+0x2a116c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 2ac7b4 <__cxa_atexit@plt+0x2a1140> │ │ │ │ - cmp r2, #1 │ │ │ │ - ldreq r7, [r7, #3] │ │ │ │ - cmpeq r3, r7 │ │ │ │ - beq 2ac7bc <__cxa_atexit@plt+0x2a1148> │ │ │ │ - ldr r7, [pc, #80] @ 2ac7f8 <__cxa_atexit@plt+0x2a1184> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01b11dc0 │ │ │ │ + @ instruction: 0x01b11ae8 │ │ │ │ + strheq r9, [r6, #224] @ 0xe0 │ │ │ │ + biceq sl, r6, r4, lsr r3 │ │ │ │ + @ instruction: 0x01b11dc0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ac434 <__cxa_atexit@plt+0x2a0dc0> │ │ │ │ + ldr r2, [pc, #32] @ 2ac43c <__cxa_atexit@plt+0x2a0dc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [pc, #20] @ 2ac440 <__cxa_atexit@plt+0x2a0dcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + biceq r9, r6, r0, asr lr │ │ │ │ + biceq sl, r6, r4, lsr #5 │ │ │ │ + @ instruction: 0x01b11d60 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ac4e4 <__cxa_atexit@plt+0x2a0e70> │ │ │ │ + ldr r2, [pc, #156] @ 2ac504 <__cxa_atexit@plt+0x2a0e90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2ac4f0 <__cxa_atexit@plt+0x2a0e7c> │ │ │ │ + ldr r3, [pc, #132] @ 2ac508 <__cxa_atexit@plt+0x2a0e94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r2, #3 │ │ │ │ + beq 2ac4a8 <__cxa_atexit@plt+0x2a0e34> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 2ac4b8 <__cxa_atexit@plt+0x2a0e44> │ │ │ │ + ldr r7, [r2, #19] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [pc, #20] @ 2ac7e4 <__cxa_atexit@plt+0x2a1170> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - biceq r9, r6, r0, asr #23 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - biceq r9, r6, r0, lsr fp │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 2ac828 <__cxa_atexit@plt+0x2a11b4> │ │ │ │ - ldr r3, [pc, #40] @ 2ac840 <__cxa_atexit@plt+0x2a11cc> │ │ │ │ + ldr r9, [pc, #80] @ 2ac510 <__cxa_atexit@plt+0x2a0e9c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r5, [pc, #72] @ 2ac514 <__cxa_atexit@plt+0x2a0ea0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + ldr r8, [pc, #64] @ 2ac518 <__cxa_atexit@plt+0x2a0ea4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 2b5248 <__cxa_atexit@plt+0x2a9bd4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2ac50c <__cxa_atexit@plt+0x2a0e98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + bx r0 │ │ │ │ + biceq r9, r6, r4, lsl #28 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + @ instruction: 0x01b11cb4 │ │ │ │ + @ instruction: 0x01b119dc │ │ │ │ + biceq r9, r6, r4, lsr #27 │ │ │ │ + biceq sl, r6, r8, lsr #4 │ │ │ │ + @ instruction: 0x01b11c8c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ac550 <__cxa_atexit@plt+0x2a0edc> │ │ │ │ + ldr r3, [pc, #24] @ 2ac55c <__cxa_atexit@plt+0x2a0ee8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 1aeb590 <__cxa_atexit@plt+0x1adff1c> │ │ │ │ - ldr r7, [pc, #12] @ 2ac83c <__cxa_atexit@plt+0x2a11c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r9, r6, r8, lsr #21 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne 2ac878 <__cxa_atexit@plt+0x2a1204> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #44] @ 2ac890 <__cxa_atexit@plt+0x2a121c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x01b11c4c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [pc, #72] @ 2ac5c4 <__cxa_atexit@plt+0x2a0f50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5], #-4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ac5b0 <__cxa_atexit@plt+0x2a0f3c> │ │ │ │ + ldr r7, [pc, #56] @ 2ac5c8 <__cxa_atexit@plt+0x2a0f54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2ac5a4 <__cxa_atexit@plt+0x2a0f30> │ │ │ │ + mov r7, r8 │ │ │ │ + b 2ab50c <__cxa_atexit@plt+0x29fe98> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 2ac88c <__cxa_atexit@plt+0x2a1218> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [pc, #20] @ 2ac5cc <__cxa_atexit@plt+0x2a0f58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r9, r6, r8, asr sl │ │ │ │ - biceq r9, r6, ip, lsr #22 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xffffef78 │ │ │ │ + @ instruction: 0x01b11a00 │ │ │ │ + @ instruction: 0x01b11bd4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2ac8c0 <__cxa_atexit@plt+0x2a124c> │ │ │ │ - ldr r3, [pc, #40] @ 2ac8d8 <__cxa_atexit@plt+0x2a1264> │ │ │ │ + bne 2ac62c <__cxa_atexit@plt+0x2a0fb8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2ac634 <__cxa_atexit@plt+0x2a0fc0> │ │ │ │ + ldr r2, [pc, #68] @ 2ac644 <__cxa_atexit@plt+0x2a0fd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 2ac648 <__cxa_atexit@plt+0x2a0fd4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + biceq r9, r6, r8, ror #26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ac698 <__cxa_atexit@plt+0x2a1024> │ │ │ │ + ldr r3, [pc, #60] @ 2ac6b0 <__cxa_atexit@plt+0x2a103c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aeb590 <__cxa_atexit@plt+0x1adff1c> │ │ │ │ - ldr r7, [pc, #12] @ 2ac8d4 <__cxa_atexit@plt+0x2a1260> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [pc, #56] @ 2ac6b4 <__cxa_atexit@plt+0x2a1040> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - biceq r9, r6, r0, lsl sl │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne 2ac910 <__cxa_atexit@plt+0x2a129c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #44] @ 2ac928 <__cxa_atexit@plt+0x2a12b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [pc, #24] @ 2ac6b8 <__cxa_atexit@plt+0x2a1044> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 2ac924 <__cxa_atexit@plt+0x2a12b0> │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0x01b11b30 │ │ │ │ + @ instruction: 0x01b11b00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ac6f4 <__cxa_atexit@plt+0x2a1080> │ │ │ │ + ldr r2, [pc, #32] @ 2ac6fc <__cxa_atexit@plt+0x2a1088> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [pc, #20] @ 2ac700 <__cxa_atexit@plt+0x2a108c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r9, r6, r0, asr #19 │ │ │ │ - @ instruction: 0x01c69a94 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #68] @ 2ac984 <__cxa_atexit@plt+0x2a1310> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - and r2, r3, #3 │ │ │ │ + @ instruction: 0x01c69b90 │ │ │ │ + biceq r9, r6, r4, ror #31 │ │ │ │ + @ instruction: 0x01b11ad4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ac788 <__cxa_atexit@plt+0x2a1114> │ │ │ │ + ldr r2, [pc, #108] @ 2ac794 <__cxa_atexit@plt+0x2a1120> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #100] @ 2ac798 <__cxa_atexit@plt+0x2a1124> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 2ac75c <__cxa_atexit@plt+0x2a10e8> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 2ac97c <__cxa_atexit@plt+0x2a1308> │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 2ac97c <__cxa_atexit@plt+0x2a1308> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 2ac988 <__cxa_atexit@plt+0x2a1314> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + bne 2ac764 <__cxa_atexit@plt+0x2a10f0> │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 2abc10 <__cxa_atexit@plt+0x2a059c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01c69998 │ │ │ │ - biceq r9, r6, r0, lsr #20 │ │ │ │ - @ instruction: 0x01b115ac │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r9, [pc, #48] @ 2ac79c <__cxa_atexit@plt+0x2a1128> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #40] @ 2ac7a0 <__cxa_atexit@plt+0x2a112c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r8, [pc, #32] @ 2ac7a4 <__cxa_atexit@plt+0x2a1130> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 2b5248 <__cxa_atexit@plt+0x2a9bd4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq r9, r6, r8, lsr fp │ │ │ │ + @ instruction: 0x01b11730 │ │ │ │ + strdeq r9, [r6, #168] @ 0xa8 │ │ │ │ + biceq r9, r6, ip, ror pc │ │ │ │ + @ instruction: 0x01b11a30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2ac9d4 <__cxa_atexit@plt+0x2a1360> │ │ │ │ - ldr r7, [pc, #52] @ 2ac9e4 <__cxa_atexit@plt+0x2a1370> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 2ac7cc <__cxa_atexit@plt+0x2a1158> │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 2abc10 <__cxa_atexit@plt+0x2a059c> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ac7f8 <__cxa_atexit@plt+0x2a1184> │ │ │ │ + ldr r9, [pc, #60] @ 2ac818 <__cxa_atexit@plt+0x2a11a4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #52] @ 2ac81c <__cxa_atexit@plt+0x2a11a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r8, [pc, #44] @ 2ac820 <__cxa_atexit@plt+0x2a11ac> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 2b5248 <__cxa_atexit@plt+0x2a9bd4> │ │ │ │ + ldr r3, [pc, #20] @ 2ac814 <__cxa_atexit@plt+0x2a11a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01b11998 │ │ │ │ + @ instruction: 0x01b116c0 │ │ │ │ + biceq r9, r6, r8, lsl #21 │ │ │ │ + biceq r9, r6, ip, lsl #30 │ │ │ │ + @ instruction: 0x01b119c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ac858 <__cxa_atexit@plt+0x2a11e4> │ │ │ │ + ldr r3, [pc, #24] @ 2ac864 <__cxa_atexit@plt+0x2a11f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x01b11980 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [pc, #72] @ 2ac8cc <__cxa_atexit@plt+0x2a1258> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5], #-4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ac8b8 <__cxa_atexit@plt+0x2a1244> │ │ │ │ + ldr r7, [pc, #56] @ 2ac8d0 <__cxa_atexit@plt+0x2a125c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 2ac9c8 <__cxa_atexit@plt+0x2a1354> │ │ │ │ + beq 2ac8ac <__cxa_atexit@plt+0x2a1238> │ │ │ │ mov r7, r8 │ │ │ │ - b 2ac9f8 <__cxa_atexit@plt+0x2a1384> │ │ │ │ + b 2ab50c <__cxa_atexit@plt+0x29fe98> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 2ac9e8 <__cxa_atexit@plt+0x2a1374> │ │ │ │ + ldr r7, [pc, #20] @ 2ac8d4 <__cxa_atexit@plt+0x2a1260> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01b11570 │ │ │ │ - @ instruction: 0x01b11550 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xffffec70 │ │ │ │ + @ instruction: 0x01b116f8 │ │ │ │ + @ instruction: 0x01b11900 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #120] @ 2aca80 <__cxa_atexit@plt+0x2a140c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2ac934 <__cxa_atexit@plt+0x2a12c0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2ac93c <__cxa_atexit@plt+0x2a12c8> │ │ │ │ + ldr r2, [pc, #68] @ 2ac94c <__cxa_atexit@plt+0x2a12d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 2ac950 <__cxa_atexit@plt+0x2a12dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + biceq r9, r6, r0, ror #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ac9a0 <__cxa_atexit@plt+0x2a132c> │ │ │ │ + ldr r3, [pc, #60] @ 2ac9b8 <__cxa_atexit@plt+0x2a1344> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 2ac9bc <__cxa_atexit@plt+0x2a1348> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 2ac9c0 <__cxa_atexit@plt+0x2a134c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0x01b11858 │ │ │ │ + @ instruction: 0x01b117e0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2aca58 <__cxa_atexit@plt+0x2a13e4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ bhi 2aca64 <__cxa_atexit@plt+0x2a13f0> │ │ │ │ - ldr r2, [pc, #64] @ 2aca88 <__cxa_atexit@plt+0x2a1414> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ + ldr r2, [pc, #156] @ 2aca84 <__cxa_atexit@plt+0x2a1410> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2aca70 <__cxa_atexit@plt+0x2a13fc> │ │ │ │ + ldr r3, [pc, #132] @ 2aca88 <__cxa_atexit@plt+0x2a1414> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r2, #3 │ │ │ │ + beq 2aca28 <__cxa_atexit@plt+0x2a13b4> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 2aca38 <__cxa_atexit@plt+0x2a13c4> │ │ │ │ + ldr r7, [r2, #19] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [pc, #80] @ 2aca90 <__cxa_atexit@plt+0x2a141c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r5, [pc, #72] @ 2aca94 <__cxa_atexit@plt+0x2a1420> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + ldr r8, [pc, #64] @ 2aca98 <__cxa_atexit@plt+0x2a1424> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 2b5248 <__cxa_atexit@plt+0x2a9bd4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2aca84 <__cxa_atexit@plt+0x2a1410> │ │ │ │ + ldr r7, [pc, #20] @ 2aca8c <__cxa_atexit@plt+0x2a1418> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01b114d8 │ │ │ │ - @ instruction: 0xfffffc30 │ │ │ │ - @ instruction: 0x01b114b0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + biceq r9, r6, r4, lsl #17 │ │ │ │ + @ instruction: 0xfffff97c │ │ │ │ + @ instruction: 0x01b11734 │ │ │ │ + @ instruction: 0x01b1145c │ │ │ │ + biceq r9, r6, r4, lsr #16 │ │ │ │ + biceq r9, r6, r8, lsr #25 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2acacc <__cxa_atexit@plt+0x2a1458> │ │ │ │ - ldr r3, [pc, #40] @ 2acae8 <__cxa_atexit@plt+0x2a1474> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - ldr r7, [pc, #24] @ 2acaec <__cxa_atexit@plt+0x2a1478> │ │ │ │ + bhi 2acad0 <__cxa_atexit@plt+0x2a145c> │ │ │ │ + ldr r5, [pc, #36] @ 2acae0 <__cxa_atexit@plt+0x2a146c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ 2acae4 <__cxa_atexit@plt+0x2a1470> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmda r5, {r8, r9} │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r7, [pc, #16] @ 2acae8 <__cxa_atexit@plt+0x2a1474> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffbb8 │ │ │ │ - @ instruction: 0x01b11470 │ │ │ │ - @ instruction: 0x01b11448 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x01b1150c │ │ │ │ + @ instruction: 0x01b11738 │ │ │ │ + @ instruction: 0x01b116c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2acb38 <__cxa_atexit@plt+0x2a14c4> │ │ │ │ - ldr r7, [pc, #52] @ 2acb48 <__cxa_atexit@plt+0x2a14d4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [pc, #72] @ 2acb50 <__cxa_atexit@plt+0x2a14dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5], #-4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2acb3c <__cxa_atexit@plt+0x2a14c8> │ │ │ │ + ldr r7, [pc, #56] @ 2acb54 <__cxa_atexit@plt+0x2a14e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 2acb2c <__cxa_atexit@plt+0x2a14b8> │ │ │ │ + beq 2acb30 <__cxa_atexit@plt+0x2a14bc> │ │ │ │ mov r7, r8 │ │ │ │ - b 2acb5c <__cxa_atexit@plt+0x2a14e8> │ │ │ │ + b 2ab50c <__cxa_atexit@plt+0x29fe98> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 2acb4c <__cxa_atexit@plt+0x2a14d8> │ │ │ │ + ldr r7, [pc, #20] @ 2acb58 <__cxa_atexit@plt+0x2a14e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01b11414 │ │ │ │ - @ instruction: 0x01b113ec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xffffe9ec │ │ │ │ + @ instruction: 0x01b11474 │ │ │ │ + @ instruction: 0x01b11648 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #128] @ 2acbec <__cxa_atexit@plt+0x2a1578> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2acbb8 <__cxa_atexit@plt+0x2a1544> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2acbc0 <__cxa_atexit@plt+0x2a154c> │ │ │ │ + ldr r2, [pc, #68] @ 2acbd0 <__cxa_atexit@plt+0x2a155c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 2acbd4 <__cxa_atexit@plt+0x2a1560> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + ldrdeq r9, [r6, #124] @ 0x7c │ │ │ │ + @ instruction: 0x01b11600 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2acbc0 <__cxa_atexit@plt+0x2a154c> │ │ │ │ - ldr r3, [pc, #100] @ 2acbf0 <__cxa_atexit@plt+0x2a157c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2acbcc <__cxa_atexit@plt+0x2a1558> │ │ │ │ - ldr r3, [pc, #68] @ 2acbf8 <__cxa_atexit@plt+0x2a1584> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2acc5c <__cxa_atexit@plt+0x2a15e8> │ │ │ │ + ldr r2, [pc, #108] @ 2acc68 <__cxa_atexit@plt+0x2a15f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #100] @ 2acc6c <__cxa_atexit@plt+0x2a15f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 2acc30 <__cxa_atexit@plt+0x2a15bc> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 2acc38 <__cxa_atexit@plt+0x2a15c4> │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 2abc10 <__cxa_atexit@plt+0x2a059c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 2acbf4 <__cxa_atexit@plt+0x2a1580> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + ldr r9, [pc, #48] @ 2acc70 <__cxa_atexit@plt+0x2a15fc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #40] @ 2acc74 <__cxa_atexit@plt+0x2a1600> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r8, [pc, #32] @ 2acc78 <__cxa_atexit@plt+0x2a1604> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 2b5248 <__cxa_atexit@plt+0x2a9bd4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x01b11370 │ │ │ │ - @ instruction: 0xfffffac4 │ │ │ │ - @ instruction: 0x01b11340 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + biceq r9, r6, r4, ror #12 │ │ │ │ + @ instruction: 0x01b1125c │ │ │ │ + biceq r9, r6, r4, lsr #12 │ │ │ │ + biceq r9, r6, r8, lsr #21 │ │ │ │ + @ instruction: 0x01b1155c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 2acc60 <__cxa_atexit@plt+0x2a15ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2acc44 <__cxa_atexit@plt+0x2a15d0> │ │ │ │ - ldr r3, [pc, #44] @ 2acc64 <__cxa_atexit@plt+0x2a15f0> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 2acca0 <__cxa_atexit@plt+0x2a162c> │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 2abc10 <__cxa_atexit@plt+0x2a059c> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2acccc <__cxa_atexit@plt+0x2a1658> │ │ │ │ + ldr r9, [pc, #60] @ 2accec <__cxa_atexit@plt+0x2a1678> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #52] @ 2accf0 <__cxa_atexit@plt+0x2a167c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r8, [pc, #44] @ 2accf4 <__cxa_atexit@plt+0x2a1680> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 2b5248 <__cxa_atexit@plt+0x2a9bd4> │ │ │ │ + ldr r3, [pc, #20] @ 2acce8 <__cxa_atexit@plt+0x2a1674> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - ldr r7, [pc, #28] @ 2acc68 <__cxa_atexit@plt+0x2a15f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffffa40 │ │ │ │ - @ instruction: 0x01b112f8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 2acca0 <__cxa_atexit@plt+0x2a162c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 2acca4 <__cxa_atexit@plt+0x2a1630> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ + mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r9, r6, ip, asr r6 │ │ │ │ - biceq r9, r6, r8, asr r6 │ │ │ │ - ldm r5, {r8, r9} │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2accd0 <__cxa_atexit@plt+0x2a165c> │ │ │ │ - ldr r2, [pc, #36] @ 2acce8 <__cxa_atexit@plt+0x2a1674> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - ldr r7, [pc, #20] @ 2accec <__cxa_atexit@plt+0x2a1678> │ │ │ │ + @ instruction: 0x01b114c4 │ │ │ │ + @ instruction: 0x01b111ec │ │ │ │ + strheq r9, [r6, #84] @ 0x54 │ │ │ │ + biceq r9, r6, r8, lsr sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2acd2c <__cxa_atexit@plt+0x2a16b8> │ │ │ │ + ldr r5, [pc, #36] @ 2acd3c <__cxa_atexit@plt+0x2a16c8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ 2acd40 <__cxa_atexit@plt+0x2a16cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r7, [pc, #16] @ 2acd44 <__cxa_atexit@plt+0x2a16d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - str r3, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01b112b4 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x01b11278 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x01b112b0 │ │ │ │ + @ instruction: 0x01b114ec │ │ │ │ + @ instruction: 0x01b114a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2acd28 <__cxa_atexit@plt+0x2a16b4> │ │ │ │ - ldr r3, [pc, #36] @ 2acd40 <__cxa_atexit@plt+0x2a16cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - ldr r7, [pc, #20] @ 2acd44 <__cxa_atexit@plt+0x2a16d0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [pc, #72] @ 2acdac <__cxa_atexit@plt+0x2a1738> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5], #-4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2acd98 <__cxa_atexit@plt+0x2a1724> │ │ │ │ + ldr r7, [pc, #56] @ 2acdb0 <__cxa_atexit@plt+0x2a173c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2acd8c <__cxa_atexit@plt+0x2a1718> │ │ │ │ + mov r7, r8 │ │ │ │ + b 2ab50c <__cxa_atexit@plt+0x29fe98> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2acdb4 <__cxa_atexit@plt+0x2a1740> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01b1125c │ │ │ │ - @ instruction: 0x01b1122c │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2acd74 <__cxa_atexit@plt+0x2a1700> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldmib r5, {r3, r9} │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r8, r3 │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01b111ec │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xffffe790 │ │ │ │ + @ instruction: 0x01b11218 │ │ │ │ + @ instruction: 0x01b11420 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 2acdb0 <__cxa_atexit@plt+0x2a173c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2acda8 <__cxa_atexit@plt+0x2a1734> │ │ │ │ - b 2acdc0 <__cxa_atexit@plt+0x2a174c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2ace14 <__cxa_atexit@plt+0x2a17a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2ace1c <__cxa_atexit@plt+0x2a17a8> │ │ │ │ + ldr r2, [pc, #68] @ 2ace2c <__cxa_atexit@plt+0x2a17b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 2ace30 <__cxa_atexit@plt+0x2a17bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01b111b0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 2ace1c <__cxa_atexit@plt+0x2a17a8> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 2ace54 <__cxa_atexit@plt+0x2a17e0> │ │ │ │ - ldr r0, [pc, #316] @ 2acf28 <__cxa_atexit@plt+0x2a18b4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 2acea8 <__cxa_atexit@plt+0x2a1834> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 2aced0 <__cxa_atexit@plt+0x2a185c> │ │ │ │ - ldr r3, [pc, #292] @ 2acf30 <__cxa_atexit@plt+0x2a18bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aeb590 <__cxa_atexit@plt+0x1adff1c> │ │ │ │ - ldr r0, [pc, #248] @ 2acf1c <__cxa_atexit@plt+0x2a18a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 2acea8 <__cxa_atexit@plt+0x2a1834> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2aceec <__cxa_atexit@plt+0x2a1878> │ │ │ │ - ldr r3, [pc, #224] @ 2acf24 <__cxa_atexit@plt+0x2a18b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aeb590 <__cxa_atexit@plt+0x1adff1c> │ │ │ │ - ldr r0, [pc, #180] @ 2acf10 <__cxa_atexit@plt+0x2a189c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 2acea8 <__cxa_atexit@plt+0x2a1834> │ │ │ │ - cmp r1, #1 │ │ │ │ - bne 2aceb4 <__cxa_atexit@plt+0x2a1840> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 2aceb4 <__cxa_atexit@plt+0x2a1840> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 2aceb4 <__cxa_atexit@plt+0x2a1840> │ │ │ │ - ldr r7, [pc, #124] @ 2acf18 <__cxa_atexit@plt+0x2a18a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + biceq r9, r6, r0, lsl #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ + @ instruction: 0x01b112f4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2acfd4 <__cxa_atexit@plt+0x2a1960> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2acfcc <__cxa_atexit@plt+0x2a1958> │ │ │ │ + ldr r7, [pc, #52] @ 2acfdc <__cxa_atexit@plt+0x2a1968> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2acfe0 <__cxa_atexit@plt+0x2a196c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 2acfe4 <__cxa_atexit@plt+0x2a1970> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #88] @ 2acf14 <__cxa_atexit@plt+0x2a18a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2acf08 <__cxa_atexit@plt+0x2a1894> │ │ │ │ - b 2ad138 <__cxa_atexit@plt+0x2a1ac4> │ │ │ │ - ldr r3, [pc, #84] @ 2acf2c <__cxa_atexit@plt+0x2a18b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2acf08 <__cxa_atexit@plt+0x2a1894> │ │ │ │ - b 2ad138 <__cxa_atexit@plt+0x2a1ac4> │ │ │ │ - ldr r3, [pc, #44] @ 2acf20 <__cxa_atexit@plt+0x2a18ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2acf08 <__cxa_atexit@plt+0x2a1894> │ │ │ │ - b 2ad138 <__cxa_atexit@plt+0x2a1ac4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #4 │ │ │ │ - andeq r0, r0, r8, ror r2 │ │ │ │ - biceq r9, r6, r0, asr r4 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, asr #4 │ │ │ │ - andeq r0, r0, r4, lsl r2 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andeq r0, r0, ip, asr r2 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0x01b11030 │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 2acf64 <__cxa_atexit@plt+0x2a18f0> │ │ │ │ - ldr r3, [pc, #56] @ 2acf8c <__cxa_atexit@plt+0x2a1918> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aeb590 <__cxa_atexit@plt+0x1adff1c> │ │ │ │ - ldr r7, [pc, #28] @ 2acf88 <__cxa_atexit@plt+0x2a1914> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2acf80 <__cxa_atexit@plt+0x2a190c> │ │ │ │ - b 2ad138 <__cxa_atexit@plt+0x2a1ac4> │ │ │ │ + ldrdeq r9, [r6, #36] @ 0x24 │ │ │ │ + strdeq r9, [r6, #104] @ 0x68 │ │ │ │ + biceq r9, r6, r0, asr #14 │ │ │ │ + @ instruction: 0x01b112a0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ad048 <__cxa_atexit@plt+0x2a19d4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ad040 <__cxa_atexit@plt+0x2a19cc> │ │ │ │ + ldr r7, [pc, #52] @ 2ad050 <__cxa_atexit@plt+0x2a19dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2ad054 <__cxa_atexit@plt+0x2a19e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 2ad058 <__cxa_atexit@plt+0x2a19e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01b10fd4 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne 2acfc8 <__cxa_atexit@plt+0x2a1954> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 2acfc8 <__cxa_atexit@plt+0x2a1954> │ │ │ │ - ldr r7, [pc, #52] @ 2acff0 <__cxa_atexit@plt+0x2a197c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 2acfec <__cxa_atexit@plt+0x2a1978> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2acfe4 <__cxa_atexit@plt+0x2a1970> │ │ │ │ - b 2ad138 <__cxa_atexit@plt+0x2a1ac4> │ │ │ │ + biceq r9, r6, r0, ror #4 │ │ │ │ + biceq r9, r6, r4, lsl #13 │ │ │ │ + ldrdeq r9, [r6, #96] @ 0x60 │ │ │ │ + @ instruction: 0x01b1124c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ad0bc <__cxa_atexit@plt+0x2a1a48> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ad0b4 <__cxa_atexit@plt+0x2a1a40> │ │ │ │ + ldr r7, [pc, #52] @ 2ad0c4 <__cxa_atexit@plt+0x2a1a50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2ad0c8 <__cxa_atexit@plt+0x2a1a54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 2ad0cc <__cxa_atexit@plt+0x2a1a58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - biceq r9, r6, r0, lsr r3 │ │ │ │ - @ instruction: 0x01b10f70 │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2ad024 <__cxa_atexit@plt+0x2a19b0> │ │ │ │ - ldr r3, [pc, #56] @ 2ad04c <__cxa_atexit@plt+0x2a19d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aeb590 <__cxa_atexit@plt+0x1adff1c> │ │ │ │ - ldr r7, [pc, #28] @ 2ad048 <__cxa_atexit@plt+0x2a19d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ad040 <__cxa_atexit@plt+0x2a19cc> │ │ │ │ - b 2ad138 <__cxa_atexit@plt+0x2a1ac4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01b10f14 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne 2ad088 <__cxa_atexit@plt+0x2a1a14> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 2ad088 <__cxa_atexit@plt+0x2a1a14> │ │ │ │ - ldr r7, [pc, #52] @ 2ad0b0 <__cxa_atexit@plt+0x2a1a3c> │ │ │ │ + biceq r9, r6, ip, ror #3 │ │ │ │ + biceq r9, r6, r0, lsl r6 │ │ │ │ + biceq r9, r6, r0, ror #12 │ │ │ │ + @ instruction: 0x01b111f8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ad130 <__cxa_atexit@plt+0x2a1abc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ad128 <__cxa_atexit@plt+0x2a1ab4> │ │ │ │ + ldr r7, [pc, #52] @ 2ad138 <__cxa_atexit@plt+0x2a1ac4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 2ad0ac <__cxa_atexit@plt+0x2a1a38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ad0a4 <__cxa_atexit@plt+0x2a1a30> │ │ │ │ - b 2ad138 <__cxa_atexit@plt+0x2a1ac4> │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2ad13c <__cxa_atexit@plt+0x2a1ac8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 2ad140 <__cxa_atexit@plt+0x2a1acc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r9, r6, r0, ror r2 │ │ │ │ - @ instruction: 0x01b10eb0 │ │ │ │ - andeq r0, r0, r5, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 2ad100 <__cxa_atexit@plt+0x2a1a8c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 2ad100 <__cxa_atexit@plt+0x2a1a8c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 2ad100 <__cxa_atexit@plt+0x2a1a8c> │ │ │ │ - ldr r7, [pc, #52] @ 2ad128 <__cxa_atexit@plt+0x2a1ab4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2ad124 <__cxa_atexit@plt+0x2a1ab0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ad11c <__cxa_atexit@plt+0x2a1aa8> │ │ │ │ - b 2ad138 <__cxa_atexit@plt+0x2a1ac4> │ │ │ │ + biceq r9, r6, r8, ror r1 │ │ │ │ + @ instruction: 0x01c6959c │ │ │ │ + strdeq r9, [r6, #80] @ 0x50 │ │ │ │ + @ instruction: 0x01b111a4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ad1a4 <__cxa_atexit@plt+0x2a1b30> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ad19c <__cxa_atexit@plt+0x2a1b28> │ │ │ │ + ldr r7, [pc, #52] @ 2ad1ac <__cxa_atexit@plt+0x2a1b38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2ad1b0 <__cxa_atexit@plt+0x2a1b3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 2ad1b4 <__cxa_atexit@plt+0x2a1b40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r9, [r6, #24] │ │ │ │ - @ instruction: 0x01b10e38 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 2ad164 <__cxa_atexit@plt+0x2a1af0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 2ad180 <__cxa_atexit@plt+0x2a1b0c> │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bmi 2ad180 <__cxa_atexit@plt+0x2a1b0c> │ │ │ │ - ldr r7, [pc, #140] @ 2ad1f8 <__cxa_atexit@plt+0x2a1b84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2ad1b0 <__cxa_atexit@plt+0x2a1b3c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 2ad3a8 <__cxa_atexit@plt+0x2a1d34> │ │ │ │ - ldr r3, [pc, #116] @ 2ad1fc <__cxa_atexit@plt+0x2a1b88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 2ad1bc <__cxa_atexit@plt+0x2a1b48> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 2ad1d0 <__cxa_atexit@plt+0x2a1b5c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 2ad1c4 <__cxa_atexit@plt+0x2a1b50> │ │ │ │ - ldr r3, [pc, #88] @ 2ad204 <__cxa_atexit@plt+0x2a1b90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 2ad1ec <__cxa_atexit@plt+0x2a1b78> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + biceq r9, r6, r4, lsl #2 │ │ │ │ + biceq r9, r6, r8, lsr #10 │ │ │ │ + biceq r9, r6, r0, lsl #11 │ │ │ │ + @ instruction: 0x01b11150 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ad218 <__cxa_atexit@plt+0x2a1ba4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ad210 <__cxa_atexit@plt+0x2a1b9c> │ │ │ │ + ldr r7, [pc, #52] @ 2ad220 <__cxa_atexit@plt+0x2a1bac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2ad224 <__cxa_atexit@plt+0x2a1bb0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 2ad228 <__cxa_atexit@plt+0x2a1bb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bmi 2ad1e4 <__cxa_atexit@plt+0x2a1b70> │ │ │ │ - ldr r7, [pc, #48] @ 2ad208 <__cxa_atexit@plt+0x2a1b94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2ad200 <__cxa_atexit@plt+0x2a1b8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b0b73c <__cxa_atexit@plt+0x1b000c8> │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - biceq r9, r6, ip, lsl #2 │ │ │ │ - @ instruction: 0x01b10d58 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 2ad248 <__cxa_atexit@plt+0x2a1bd4> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 2ad23c <__cxa_atexit@plt+0x2a1bc8> │ │ │ │ - ldr r3, [pc, #60] @ 2ad274 <__cxa_atexit@plt+0x2a1c00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 2ad264 <__cxa_atexit@plt+0x2a1bf0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bmi 2ad25c <__cxa_atexit@plt+0x2a1be8> │ │ │ │ - ldr r7, [pc, #40] @ 2ad278 <__cxa_atexit@plt+0x2a1c04> │ │ │ │ + @ instruction: 0x01c69090 │ │ │ │ + strheq r9, [r6, #68] @ 0x44 │ │ │ │ + biceq r9, r6, r0, lsl r5 │ │ │ │ + ldrsheq r1, [r1, ip]! │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ad28c <__cxa_atexit@plt+0x2a1c18> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ad284 <__cxa_atexit@plt+0x2a1c10> │ │ │ │ + ldr r7, [pc, #52] @ 2ad294 <__cxa_atexit@plt+0x2a1c20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 2ad270 <__cxa_atexit@plt+0x2a1bfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b0b73c <__cxa_atexit@plt+0x1b000c8> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01c69094 │ │ │ │ - @ instruction: 0x01b10ce8 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2ad2a0 <__cxa_atexit@plt+0x2a1c2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - b 1b0b73c <__cxa_atexit@plt+0x1b000c8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x01b10c5c │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2ad2e8 <__cxa_atexit@plt+0x2a1c74> │ │ │ │ - ldr r3, [pc, #48] @ 2ad304 <__cxa_atexit@plt+0x2a1c90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3e5704 <__cxa_atexit@plt+0x3da090> │ │ │ │ - ldr r3, [pc, #24] @ 2ad308 <__cxa_atexit@plt+0x2a1c94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r7, r3 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2ad298 <__cxa_atexit@plt+0x2a1c24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 2ad29c <__cxa_atexit@plt+0x2a1c28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffeb48 │ │ │ │ - @ instruction: 0x01b10c18 │ │ │ │ - @ instruction: 0x01b10c58 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2ad330 <__cxa_atexit@plt+0x2a1cbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - b 1b0b73c <__cxa_atexit@plt+0x1b000c8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x01b10bcc │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2ad378 <__cxa_atexit@plt+0x2a1d04> │ │ │ │ - ldr r3, [pc, #48] @ 2ad394 <__cxa_atexit@plt+0x2a1d20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3e5704 <__cxa_atexit@plt+0x3da090> │ │ │ │ - ldr r3, [pc, #24] @ 2ad398 <__cxa_atexit@plt+0x2a1d24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffeab8 │ │ │ │ - @ instruction: 0x01b10b88 │ │ │ │ - @ instruction: 0x01b10b64 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 2ad3dc <__cxa_atexit@plt+0x2a1d68> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 2ad3d0 <__cxa_atexit@plt+0x2a1d5c> │ │ │ │ - ldr r2, [pc, #164] @ 2ad470 <__cxa_atexit@plt+0x2a1dfc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 2ad404 <__cxa_atexit@plt+0x2a1d90> │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 2ad3fc <__cxa_atexit@plt+0x2a1d88> │ │ │ │ - ldr r3, [pc, #136] @ 2ad46c <__cxa_atexit@plt+0x2a1df8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ad3f4 <__cxa_atexit@plt+0x2a1d80> │ │ │ │ - b 2ad4d8 <__cxa_atexit@plt+0x2a1e64> │ │ │ │ + biceq r9, r6, ip, lsl r0 │ │ │ │ + biceq r9, r6, r0, asr #8 │ │ │ │ + biceq r9, r6, r0, lsr #9 │ │ │ │ + @ instruction: 0x01b110a8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ad300 <__cxa_atexit@plt+0x2a1c8c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ad2f8 <__cxa_atexit@plt+0x2a1c84> │ │ │ │ + ldr r7, [pc, #52] @ 2ad308 <__cxa_atexit@plt+0x2a1c94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2ad30c <__cxa_atexit@plt+0x2a1c98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 2ad310 <__cxa_atexit@plt+0x2a1c9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 2ad464 <__cxa_atexit@plt+0x2a1df0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 2ad444 <__cxa_atexit@plt+0x2a1dd0> │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 2ad430 <__cxa_atexit@plt+0x2a1dbc> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 2ad450 <__cxa_atexit@plt+0x2a1ddc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - ble 2ad450 <__cxa_atexit@plt+0x2a1ddc> │ │ │ │ - ldr r7, [pc, #48] @ 2ad468 <__cxa_atexit@plt+0x2a1df4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + biceq r8, r6, r8, lsr #31 │ │ │ │ + biceq r9, r6, ip, asr #7 │ │ │ │ + biceq r9, r6, r0, lsr r4 │ │ │ │ + @ instruction: 0x01b11054 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ad374 <__cxa_atexit@plt+0x2a1d00> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ad36c <__cxa_atexit@plt+0x2a1cf8> │ │ │ │ + ldr r7, [pc, #52] @ 2ad37c <__cxa_atexit@plt+0x2a1d08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2ad380 <__cxa_atexit@plt+0x2a1d0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 2ad384 <__cxa_atexit@plt+0x2a1d10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2ad474 <__cxa_atexit@plt+0x2a1e00> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r6, r4, lsr pc │ │ │ │ + biceq r9, r6, r8, asr r3 │ │ │ │ + biceq r9, r6, r0, asr #7 │ │ │ │ + @ instruction: 0x01b11000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ad3e8 <__cxa_atexit@plt+0x2a1d74> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ad3e0 <__cxa_atexit@plt+0x2a1d6c> │ │ │ │ + ldr r7, [pc, #52] @ 2ad3f0 <__cxa_atexit@plt+0x2a1d7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2ad3f4 <__cxa_atexit@plt+0x2a1d80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 2ad3f8 <__cxa_atexit@plt+0x2a1d84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #5 │ │ │ │ - biceq r8, r6, ip, lsr #29 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - stlexbeq r8, r0, [r6] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r6, r0, asr #29 │ │ │ │ + biceq r9, r6, r4, ror #5 │ │ │ │ + biceq r9, r6, r0, asr r3 │ │ │ │ + @ instruction: 0x01b10fac │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 2ad4b0 <__cxa_atexit@plt+0x2a1e3c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #44] @ 2ad4c4 <__cxa_atexit@plt+0x2a1e50> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ad45c <__cxa_atexit@plt+0x2a1de8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ad454 <__cxa_atexit@plt+0x2a1de0> │ │ │ │ + ldr r7, [pc, #52] @ 2ad464 <__cxa_atexit@plt+0x2a1df0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 2ad4bc <__cxa_atexit@plt+0x2a1e48> │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 2ad4bc <__cxa_atexit@plt+0x2a1e48> │ │ │ │ - ldr r7, [pc, #16] @ 2ad4c8 <__cxa_atexit@plt+0x2a1e54> │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2ad468 <__cxa_atexit@plt+0x2a1df4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 2ad46c <__cxa_atexit@plt+0x2a1df8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq r8, r6, r0, asr lr │ │ │ │ - biceq r8, r6, ip, lsr #28 │ │ │ │ - @ instruction: 0x01b10a34 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 2ad520 <__cxa_atexit@plt+0x2a1eac> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 2ad50c <__cxa_atexit@plt+0x2a1e98> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble 2ad50c <__cxa_atexit@plt+0x2a1e98> │ │ │ │ - ldr r2, [pc, #152] @ 2ad5a0 <__cxa_atexit@plt+0x2a1f2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 2ad528 <__cxa_atexit@plt+0x2a1eb4> │ │ │ │ - ldr r7, [pc, #156] @ 2ad5b0 <__cxa_atexit@plt+0x2a1f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r6, ip, asr #28 │ │ │ │ + biceq r9, r6, r0, ror r2 │ │ │ │ + biceq r9, r6, r0, ror #5 │ │ │ │ + @ instruction: 0x01b10f58 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ad4d0 <__cxa_atexit@plt+0x2a1e5c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ad4c8 <__cxa_atexit@plt+0x2a1e54> │ │ │ │ + ldr r7, [pc, #52] @ 2ad4d8 <__cxa_atexit@plt+0x2a1e64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2ad4dc <__cxa_atexit@plt+0x2a1e68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 2ad4e0 <__cxa_atexit@plt+0x2a1e6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #128] @ 2ad5a8 <__cxa_atexit@plt+0x2a1f34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ad574 <__cxa_atexit@plt+0x2a1f00> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - sub r1, r2, #8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 2ad57c <__cxa_atexit@plt+0x2a1f08> │ │ │ │ - ldr r2, [pc, #80] @ 2ad5ac <__cxa_atexit@plt+0x2a1f38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3e5704 <__cxa_atexit@plt+0x3da090> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r8, [r6, #216] @ 0xd8 │ │ │ │ + strdeq r9, [r6, #28] │ │ │ │ + biceq r9, r6, r0, ror r2 │ │ │ │ + @ instruction: 0x01b10f04 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ad544 <__cxa_atexit@plt+0x2a1ed0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ad53c <__cxa_atexit@plt+0x2a1ec8> │ │ │ │ + ldr r7, [pc, #52] @ 2ad54c <__cxa_atexit@plt+0x2a1ed8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2ad550 <__cxa_atexit@plt+0x2a1edc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 2ad554 <__cxa_atexit@plt+0x2a1ee0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #32] @ 2ad5a4 <__cxa_atexit@plt+0x2a1f30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, lr │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x01b10984 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0xffffe8c0 │ │ │ │ - ldrdeq r8, [r6, #212] @ 0xd4 │ │ │ │ - @ instruction: 0x01b1094c │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2ad5f8 <__cxa_atexit@plt+0x2a1f84> │ │ │ │ - ldr r3, [pc, #48] @ 2ad614 <__cxa_atexit@plt+0x2a1fa0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3e5704 <__cxa_atexit@plt+0x3da090> │ │ │ │ - ldr r3, [pc, #24] @ 2ad618 <__cxa_atexit@plt+0x2a1fa4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe838 │ │ │ │ - @ instruction: 0x01b10908 │ │ │ │ - @ instruction: 0x01b108e4 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2ad660 <__cxa_atexit@plt+0x2a1fec> │ │ │ │ - ldr r3, [pc, #48] @ 2ad67c <__cxa_atexit@plt+0x2a2008> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3e5704 <__cxa_atexit@plt+0x3da090> │ │ │ │ - ldr r3, [pc, #24] @ 2ad680 <__cxa_atexit@plt+0x2a200c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r7, r3 │ │ │ │ + biceq r8, r6, r4, ror #26 │ │ │ │ + biceq r9, r6, r8, lsl #3 │ │ │ │ + biceq r9, r6, r0, lsl #4 │ │ │ │ + @ instruction: 0x01b10eb0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ad5b8 <__cxa_atexit@plt+0x2a1f44> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ad5b0 <__cxa_atexit@plt+0x2a1f3c> │ │ │ │ + ldr r7, [pc, #52] @ 2ad5c0 <__cxa_atexit@plt+0x2a1f4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2ad5c4 <__cxa_atexit@plt+0x2a1f50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 2ad5c8 <__cxa_atexit@plt+0x2a1f54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe7d0 │ │ │ │ - @ instruction: 0x01b108a0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strdeq r8, [r6, #192] @ 0xc0 │ │ │ │ + biceq r9, r6, r4, lsl r1 │ │ │ │ + @ instruction: 0x01c69190 │ │ │ │ + @ instruction: 0x01b10e5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 2ad6bc <__cxa_atexit@plt+0x2a2048> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #44] @ 2ad6d0 <__cxa_atexit@plt+0x2a205c> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2ad62c <__cxa_atexit@plt+0x2a1fb8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2ad624 <__cxa_atexit@plt+0x2a1fb0> │ │ │ │ + ldr r7, [pc, #52] @ 2ad634 <__cxa_atexit@plt+0x2a1fc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 2ad6c8 <__cxa_atexit@plt+0x2a2054> │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 2ad6c8 <__cxa_atexit@plt+0x2a2054> │ │ │ │ - ldr r7, [pc, #16] @ 2ad6d4 <__cxa_atexit@plt+0x2a2060> │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2ad638 <__cxa_atexit@plt+0x2a1fc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 2ad63c <__cxa_atexit@plt+0x2a1fc8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq r8, r6, r4, asr #24 │ │ │ │ - biceq r8, r6, r0, lsr #24 │ │ │ │ - @ instruction: 0x01b108a8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r6, ip, ror ip │ │ │ │ + biceq r9, r6, r0, lsr #1 │ │ │ │ + biceq r9, r6, r0, lsr #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 12bc488 <__cxa_atexit@plt+0x12b0e14> │ │ │ │ + @ instruction: 0x01b10df4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2ad720 <__cxa_atexit@plt+0x2a20ac> │ │ │ │ - ldr r7, [pc, #52] @ 2ad730 <__cxa_atexit@plt+0x2a20bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2ad714 <__cxa_atexit@plt+0x2a20a0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 2ad744 <__cxa_atexit@plt+0x2a20d0> │ │ │ │ + bhi 2ad6b4 <__cxa_atexit@plt+0x2a2040> │ │ │ │ + ldr r3, [pc, #80] @ 2ad6c4 <__cxa_atexit@plt+0x2a2050> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 2ad69c <__cxa_atexit@plt+0x2a2028> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 2ad6a4 <__cxa_atexit@plt+0x2a2030> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 2ad734 <__cxa_atexit@plt+0x2a20c0> │ │ │ │ + ldr r3, [r8, #6] │ │ │ │ + b 2ad6a8 <__cxa_atexit@plt+0x2a2034> │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 12bc488 <__cxa_atexit@plt+0x12b0e14> │ │ │ │ + ldr r7, [pc, #12] @ 2ad6c8 <__cxa_atexit@plt+0x2a2054> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01b1086c │ │ │ │ - @ instruction: 0x01b1084c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x01b10da0 │ │ │ │ + @ instruction: 0x01b10d7c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #116] @ 2ad7c8 <__cxa_atexit@plt+0x2a2154> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ad7a0 <__cxa_atexit@plt+0x2a212c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 2ad7ac <__cxa_atexit@plt+0x2a2138> │ │ │ │ - ldr r1, [pc, #60] @ 2ad7d0 <__cxa_atexit@plt+0x2a215c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2ad7cc <__cxa_atexit@plt+0x2a2158> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + mov r2, #7 │ │ │ │ + cmp r3, #2 │ │ │ │ + moveq r2, #6 │ │ │ │ + ldr r8, [r7, r2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 12bc488 <__cxa_atexit@plt+0x12b0e14> │ │ │ │ + @ instruction: 0x01b10d5c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2ad758 <__cxa_atexit@plt+0x2a20e4> │ │ │ │ + ldr r3, [pc, #80] @ 2ad768 <__cxa_atexit@plt+0x2a20f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 2ad740 <__cxa_atexit@plt+0x2a20cc> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 2ad748 <__cxa_atexit@plt+0x2a20d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01b107d8 │ │ │ │ - @ instruction: 0xfffff5bc │ │ │ │ - @ instruction: 0x01b107b0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2ad810 <__cxa_atexit@plt+0x2a219c> │ │ │ │ - ldr r2, [pc, #36] @ 2ad82c <__cxa_atexit@plt+0x2a21b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - ldr r7, [pc, #24] @ 2ad830 <__cxa_atexit@plt+0x2a21bc> │ │ │ │ + ldr r3, [r8, #6] │ │ │ │ + b 2ad74c <__cxa_atexit@plt+0x2a20d8> │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 12bc488 <__cxa_atexit@plt+0x12b0e14> │ │ │ │ + ldr r7, [pc, #12] @ 2ad76c <__cxa_atexit@plt+0x2a20f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff548 │ │ │ │ - @ instruction: 0x01b10774 │ │ │ │ - @ instruction: 0x01b1074c │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + @ instruction: 0x01b10cfc │ │ │ │ + @ instruction: 0x01b10ce0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2ad87c <__cxa_atexit@plt+0x2a2208> │ │ │ │ - ldr r7, [pc, #52] @ 2ad88c <__cxa_atexit@plt+0x2a2218> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ad7b8 <__cxa_atexit@plt+0x2a2144> │ │ │ │ + ldr r7, [pc, #52] @ 2ad7cc <__cxa_atexit@plt+0x2a2158> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 2ad870 <__cxa_atexit@plt+0x2a21fc> │ │ │ │ + beq 2ad7ac <__cxa_atexit@plt+0x2a2138> │ │ │ │ mov r7, r8 │ │ │ │ - b 2ad8a0 <__cxa_atexit@plt+0x2a222c> │ │ │ │ + b 2ad7e0 <__cxa_atexit@plt+0x2a216c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 2ad890 <__cxa_atexit@plt+0x2a221c> │ │ │ │ + ldr r7, [pc, #16] @ 2ad7d0 <__cxa_atexit@plt+0x2a215c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01b10718 │ │ │ │ - @ instruction: 0x01b106f0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0x01b10cac │ │ │ │ + @ instruction: 0x01b10c80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 2ad92c <__cxa_atexit@plt+0x2a22b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ad904 <__cxa_atexit@plt+0x2a2290> │ │ │ │ - ldr r2, [pc, #96] @ 2ad930 <__cxa_atexit@plt+0x2a22bc> │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2ad828 <__cxa_atexit@plt+0x2a21b4> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ad868 <__cxa_atexit@plt+0x2a21f4> │ │ │ │ + ldr r2, [pc, #124] @ 2ad884 <__cxa_atexit@plt+0x2a2210> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2ad910 <__cxa_atexit@plt+0x2a229c> │ │ │ │ - ldr r2, [pc, #64] @ 2ad938 <__cxa_atexit@plt+0x2a22c4> │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 2ad860 <__cxa_atexit@plt+0x2a21ec> │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 2ad854 <__cxa_atexit@plt+0x2a21e0> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + b 12bc488 <__cxa_atexit@plt+0x12b0e14> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ad868 <__cxa_atexit@plt+0x2a21f4> │ │ │ │ + ldr r2, [pc, #68] @ 2ad880 <__cxa_atexit@plt+0x2a220c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 2ad860 <__cxa_atexit@plt+0x2a21ec> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 2ad820 <__cxa_atexit@plt+0x2a21ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2ad934 <__cxa_atexit@plt+0x2a22c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x01b10674 │ │ │ │ - @ instruction: 0xfffff458 │ │ │ │ - @ instruction: 0x01b10648 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 2ad9a0 <__cxa_atexit@plt+0x2a232c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2ad984 <__cxa_atexit@plt+0x2a2310> │ │ │ │ - ldr r2, [pc, #44] @ 2ad9a4 <__cxa_atexit@plt+0x2a2330> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - ldr r7, [pc, #28] @ 2ad9a8 <__cxa_atexit@plt+0x2a2334> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + b 12bc488 <__cxa_atexit@plt+0x12b0e14> │ │ │ │ + ldr r3, [pc, #24] @ 2ad888 <__cxa_atexit@plt+0x2a2214> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffff3d8 │ │ │ │ - @ instruction: 0x01b10600 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 2ad9e0 <__cxa_atexit@plt+0x2a236c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 2ad9e4 <__cxa_atexit@plt+0x2a2370> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ + mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r8, r6, ip, lsl r9 │ │ │ │ - biceq r8, r6, r8, lsl r9 │ │ │ │ - @ instruction: 0x01b10598 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0x01b10bec │ │ │ │ + @ instruction: 0x01b10bd4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2ada30 <__cxa_atexit@plt+0x2a23bc> │ │ │ │ - ldr r7, [pc, #52] @ 2ada40 <__cxa_atexit@plt+0x2a23cc> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ad8d4 <__cxa_atexit@plt+0x2a2260> │ │ │ │ + ldr r7, [pc, #52] @ 2ad8e8 <__cxa_atexit@plt+0x2a2274> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 2ada24 <__cxa_atexit@plt+0x2a23b0> │ │ │ │ + beq 2ad8c8 <__cxa_atexit@plt+0x2a2254> │ │ │ │ mov r7, r8 │ │ │ │ - b 2ada54 <__cxa_atexit@plt+0x2a23e0> │ │ │ │ + b 2ad7e0 <__cxa_atexit@plt+0x2a216c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 2ada44 <__cxa_atexit@plt+0x2a23d0> │ │ │ │ + ldr r7, [pc, #16] @ 2ad8ec <__cxa_atexit@plt+0x2a2278> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01b1056c │ │ │ │ - @ instruction: 0x01b1053c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #136] @ 2adae8 <__cxa_atexit@plt+0x2a2474> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2adac0 <__cxa_atexit@plt+0x2a244c> │ │ │ │ - ldr r2, [pc, #96] @ 2adaec <__cxa_atexit@plt+0x2a2478> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - stmda r5, {r1, r2, r7} │ │ │ │ - sub r2, r5, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2adacc <__cxa_atexit@plt+0x2a2458> │ │ │ │ - ldr r2, [pc, #64] @ 2adaf4 <__cxa_atexit@plt+0x2a2480> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2adaf0 <__cxa_atexit@plt+0x2a247c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x01b104b8 │ │ │ │ - @ instruction: 0xfffff29c │ │ │ │ - @ instruction: 0x01b1048c │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 2adb5c <__cxa_atexit@plt+0x2a24e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - stm r5, {r1, r2, r7} │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2adb40 <__cxa_atexit@plt+0x2a24cc> │ │ │ │ - ldr r2, [pc, #44] @ 2adb60 <__cxa_atexit@plt+0x2a24ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - ldr r7, [pc, #28] @ 2adb64 <__cxa_atexit@plt+0x2a24f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffff21c │ │ │ │ - @ instruction: 0x01b10444 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01b103f4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0x01b10b90 │ │ │ │ + @ instruction: 0x01b10b60 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2adbd4 <__cxa_atexit@plt+0x2a2560> │ │ │ │ - ldr r7, [pc, #52] @ 2adbe4 <__cxa_atexit@plt+0x2a2570> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ad938 <__cxa_atexit@plt+0x2a22c4> │ │ │ │ + ldr r7, [pc, #52] @ 2ad94c <__cxa_atexit@plt+0x2a22d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2adbc8 <__cxa_atexit@plt+0x2a2554> │ │ │ │ - mov r7, r9 │ │ │ │ - b 2adbf8 <__cxa_atexit@plt+0x2a2584> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2ad92c <__cxa_atexit@plt+0x2a22b8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 2ad960 <__cxa_atexit@plt+0x2a22ec> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 2adbe8 <__cxa_atexit@plt+0x2a2574> │ │ │ │ + ldr r7, [pc, #16] @ 2ad950 <__cxa_atexit@plt+0x2a22dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01b103d0 │ │ │ │ - @ instruction: 0x01b10398 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0x01b10b3c │ │ │ │ + @ instruction: 0x01b10b00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 2adc84 <__cxa_atexit@plt+0x2a2610> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2adc5c <__cxa_atexit@plt+0x2a25e8> │ │ │ │ - ldr r2, [pc, #96] @ 2adc88 <__cxa_atexit@plt+0x2a2614> │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2ad9a8 <__cxa_atexit@plt+0x2a2334> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ad9e8 <__cxa_atexit@plt+0x2a2374> │ │ │ │ + ldr r2, [pc, #124] @ 2ada04 <__cxa_atexit@plt+0x2a2390> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2adc68 <__cxa_atexit@plt+0x2a25f4> │ │ │ │ - ldr r2, [pc, #64] @ 2adc90 <__cxa_atexit@plt+0x2a261c> │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 2ad9e0 <__cxa_atexit@plt+0x2a236c> │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 2ad9d4 <__cxa_atexit@plt+0x2a2360> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + b 12bc488 <__cxa_atexit@plt+0x12b0e14> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ad9e8 <__cxa_atexit@plt+0x2a2374> │ │ │ │ + ldr r2, [pc, #68] @ 2ada00 <__cxa_atexit@plt+0x2a238c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 2ad9e0 <__cxa_atexit@plt+0x2a236c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 2ad9a0 <__cxa_atexit@plt+0x2a232c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2adc8c <__cxa_atexit@plt+0x2a2618> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x01b1031c │ │ │ │ - @ instruction: 0xfffff100 │ │ │ │ - @ instruction: 0x01b102f0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 2adcf8 <__cxa_atexit@plt+0x2a2684> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2adcdc <__cxa_atexit@plt+0x2a2668> │ │ │ │ - ldr r2, [pc, #44] @ 2adcfc <__cxa_atexit@plt+0x2a2688> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - ldr r7, [pc, #28] @ 2add00 <__cxa_atexit@plt+0x2a268c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + b 12bc488 <__cxa_atexit@plt+0x12b0e14> │ │ │ │ + ldr r3, [pc, #24] @ 2ada08 <__cxa_atexit@plt+0x2a2394> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffff080 │ │ │ │ - @ instruction: 0x01b102a8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 2add38 <__cxa_atexit@plt+0x2a26c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 2add3c <__cxa_atexit@plt+0x2a26c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ + mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r8, r6, r8, asr #11 │ │ │ │ - strheq r8, [r6, #92] @ 0x5c │ │ │ │ - @ instruction: 0x01b10240 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + @ instruction: 0x01b10a6c │ │ │ │ + @ instruction: 0x01b10a64 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2add88 <__cxa_atexit@plt+0x2a2714> │ │ │ │ - ldr r7, [pc, #52] @ 2add98 <__cxa_atexit@plt+0x2a2724> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ada54 <__cxa_atexit@plt+0x2a23e0> │ │ │ │ + ldr r7, [pc, #52] @ 2ada68 <__cxa_atexit@plt+0x2a23f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 2add7c <__cxa_atexit@plt+0x2a2708> │ │ │ │ + beq 2ada48 <__cxa_atexit@plt+0x2a23d4> │ │ │ │ mov r7, r8 │ │ │ │ - b 2addac <__cxa_atexit@plt+0x2a2738> │ │ │ │ + b 2ad960 <__cxa_atexit@plt+0x2a22ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 2add9c <__cxa_atexit@plt+0x2a2728> │ │ │ │ + ldr r7, [pc, #16] @ 2ada6c <__cxa_atexit@plt+0x2a23f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01b10224 │ │ │ │ - @ instruction: 0x01b101e4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #136] @ 2ade40 <__cxa_atexit@plt+0x2a27cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ade18 <__cxa_atexit@plt+0x2a27a4> │ │ │ │ - ldr r2, [pc, #96] @ 2ade44 <__cxa_atexit@plt+0x2a27d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - stmda r5, {r1, r2, r7} │ │ │ │ - sub r2, r5, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2ade24 <__cxa_atexit@plt+0x2a27b0> │ │ │ │ - ldr r2, [pc, #64] @ 2ade4c <__cxa_atexit@plt+0x2a27d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2ade48 <__cxa_atexit@plt+0x2a27d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x01b10160 │ │ │ │ - @ instruction: 0xffffef44 │ │ │ │ - @ instruction: 0x01b10134 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 2adeb4 <__cxa_atexit@plt+0x2a2840> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - stm r5, {r1, r2, r7} │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2ade98 <__cxa_atexit@plt+0x2a2824> │ │ │ │ - ldr r2, [pc, #44] @ 2adeb8 <__cxa_atexit@plt+0x2a2844> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - ldr r7, [pc, #28] @ 2adebc <__cxa_atexit@plt+0x2a2848> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffeec4 │ │ │ │ - @ instruction: 0x01b100ec │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01b100ac │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0x01b10a20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2adf2c <__cxa_atexit@plt+0x2a28b8> │ │ │ │ - ldr r7, [pc, #64] @ 2adf48 <__cxa_atexit@plt+0x2a28d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2adf20 <__cxa_atexit@plt+0x2a28ac> │ │ │ │ - mov r7, r9 │ │ │ │ - b 2ad8a0 <__cxa_atexit@plt+0x2a222c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2adf4c <__cxa_atexit@plt+0x2a28d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff994 │ │ │ │ - @ instruction: 0x01b10068 │ │ │ │ - @ instruction: 0x01b10030 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 16cf190 <__cxa_atexit@plt+0x16c3b1c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2adf98 <__cxa_atexit@plt+0x2a2924> │ │ │ │ - ldr r7, [pc, #52] @ 2adfa8 <__cxa_atexit@plt+0x2a2934> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2adf8c <__cxa_atexit@plt+0x2a2918> │ │ │ │ - mov r7, r8 │ │ │ │ - b 2adfbc <__cxa_atexit@plt+0x2a2948> │ │ │ │ + bhi 2adae0 <__cxa_atexit@plt+0x2a246c> │ │ │ │ + ldr r3, [pc, #80] @ 2adaf0 <__cxa_atexit@plt+0x2a247c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 2adac8 <__cxa_atexit@plt+0x2a2454> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 2adad0 <__cxa_atexit@plt+0x2a245c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 2adfac <__cxa_atexit@plt+0x2a2938> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01b10024 │ │ │ │ - asrseq pc, r4 @ @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #124] @ 2ae048 <__cxa_atexit@plt+0x2a29d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ae020 <__cxa_atexit@plt+0x2a29ac> │ │ │ │ - ldr r2, [pc, #96] @ 2ae04c <__cxa_atexit@plt+0x2a29d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2ae02c <__cxa_atexit@plt+0x2a29b8> │ │ │ │ - ldr r2, [pc, #64] @ 2ae054 <__cxa_atexit@plt+0x2a29e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + b 2adad4 <__cxa_atexit@plt+0x2a2460> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2ae050 <__cxa_atexit@plt+0x2a29dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - asrseq pc, r8, pc @ │ │ │ │ - @ instruction: 0xffffed3c │ │ │ │ - lsrseq pc, ip, #30 @ │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 2ae0bc <__cxa_atexit@plt+0x2a2a48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2ae0a0 <__cxa_atexit@plt+0x2a2a2c> │ │ │ │ - ldr r2, [pc, #44] @ 2ae0c0 <__cxa_atexit@plt+0x2a2a4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 2ac218 <__cxa_atexit@plt+0x2a0ba4> │ │ │ │ - ldr r7, [pc, #28] @ 2ae0c4 <__cxa_atexit@plt+0x2a2a50> │ │ │ │ + ldr r7, [pc, #12] @ 2adaf4 <__cxa_atexit@plt+0x2a2480> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffecbc │ │ │ │ - rorseq pc, r4, #29 @ │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x01b109a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 2ae0fc <__cxa_atexit@plt+0x2a2a88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 2ae100 <__cxa_atexit@plt+0x2a2a8c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + movne r3, #3 │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - biceq r8, r6, r4, lsl #4 │ │ │ │ - strdeq r8, [r6, #24] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2ae174 <__cxa_atexit@plt+0x2a2b00> │ │ │ │ - ldr r3, [pc, #120] @ 2ae19c <__cxa_atexit@plt+0x2a2b28> │ │ │ │ + bhi 2adb80 <__cxa_atexit@plt+0x2a250c> │ │ │ │ + ldr r3, [pc, #80] @ 2adb90 <__cxa_atexit@plt+0x2a251c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2ae164 <__cxa_atexit@plt+0x2a2af0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2ae184 <__cxa_atexit@plt+0x2a2b10> │ │ │ │ - mov r7, #0 │ │ │ │ - ldr r2, [pc, #88] @ 2ae1a4 <__cxa_atexit@plt+0x2a2b30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 2adb68 <__cxa_atexit@plt+0x2a24f4> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 2adb70 <__cxa_atexit@plt+0x2a24fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2ae1a0 <__cxa_atexit@plt+0x2a2b2c> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + b 2adb74 <__cxa_atexit@plt+0x2a2500> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 2adb94 <__cxa_atexit@plt+0x2a2520> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - rorseq pc, r8, lr @ │ │ │ │ - biceq r8, r6, r0, ror r5 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + @ instruction: 0x01b10908 │ │ │ │ + @ instruction: 0x01b108f4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2ae1e4 <__cxa_atexit@plt+0x2a2b70> │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r1, [pc, #32] @ 2ae1f0 <__cxa_atexit@plt+0x2a2b7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r8, r6, ip, ror #9 │ │ │ │ - asrseq pc, ip, #28 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 2ae258 <__cxa_atexit@plt+0x2a2be4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2ae250 <__cxa_atexit@plt+0x2a2bdc> │ │ │ │ - ldr r3, [pc, #56] @ 2ae260 <__cxa_atexit@plt+0x2a2bec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 2ae264 <__cxa_atexit@plt+0x2a2bf0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 2ae268 <__cxa_atexit@plt+0x2a2bf4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 1a3c1f8 <__cxa_atexit@plt+0x1a30b84> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rorseq pc, r8 @ @ │ │ │ │ - biceq r8, r6, r4, asr r0 │ │ │ │ - biceq r8, r6, r8, lsr r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2ae294 <__cxa_atexit@plt+0x2a2c20> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r8, fp │ │ │ │ - b 2ae2a8 <__cxa_atexit@plt+0x2a2c34> │ │ │ │ - ldr r7, [pc, #8] @ 2ae2a4 <__cxa_atexit@plt+0x2a2c30> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2adbc4 <__cxa_atexit@plt+0x2a2550> │ │ │ │ + str r8, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 2adbd8 <__cxa_atexit@plt+0x2a2564> │ │ │ │ + ldr r7, [pc, #8] @ 2adbd4 <__cxa_atexit@plt+0x2a2560> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - asrseq pc, r0 @ @ │ │ │ │ - mov fp, r8 │ │ │ │ - b 2ae2bc <__cxa_atexit@plt+0x2a2c48> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 2ae398 <__cxa_atexit@plt+0x2a2d24> │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - and r3, r0, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 2ae384 <__cxa_atexit@plt+0x2a2d10> │ │ │ │ - ldr r3, [r0, #3] │ │ │ │ - ldr lr, [r0, #7] │ │ │ │ - ldr r8, [r0, #11] │ │ │ │ - ldr r9, [r0, #15] │ │ │ │ - ldr r0, [r5] │ │ │ │ - and r2, r3, #3 │ │ │ │ - and r1, r0, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 2ae344 <__cxa_atexit@plt+0x2a2cd0> │ │ │ │ + @ instruction: 0x01b108d8 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #248] @ 2adcdc <__cxa_atexit@plt+0x2a2668> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #244] @ 2adce0 <__cxa_atexit@plt+0x2a266c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r1, r7, #3 │ │ │ │ cmp r1, #3 │ │ │ │ - beq 2ae2b0 <__cxa_atexit@plt+0x2a2c3c> │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 2ae2b8 <__cxa_atexit@plt+0x2a2c44> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 2ae34c <__cxa_atexit@plt+0x2a2cd8> │ │ │ │ - ldr r1, [r0, #3] │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - sub r2, r5, #12 │ │ │ │ - stm r2, {r0, r1, r3, r8, lr} │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp sl, r2 │ │ │ │ - bcc 2ae3e0 <__cxa_atexit@plt+0x2a2d6c> │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 2ae360 <__cxa_atexit@plt+0x2a2cec> │ │ │ │ - ldr r9, [r5] │ │ │ │ - b 2ae354 <__cxa_atexit@plt+0x2a2ce0> │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 2ae3bc <__cxa_atexit@plt+0x2a2d48> │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 2ae2bc <__cxa_atexit@plt+0x2a2c48> │ │ │ │ - bne 2ae354 <__cxa_atexit@plt+0x2a2ce0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r3, [pc, #140] @ 2ae400 <__cxa_atexit@plt+0x2a2d8c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #132] @ 2ae410 <__cxa_atexit@plt+0x2a2d9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #108] @ 2ae40c <__cxa_atexit@plt+0x2a2d98> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - sub r2, r5, #4 │ │ │ │ - stm r2, {r0, r8, lr} │ │ │ │ - ldr r9, [r0, #1] │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1af2360 <__cxa_atexit@plt+0x1ae6cec> │ │ │ │ - ldr r1, [pc, #68] @ 2ae408 <__cxa_atexit@plt+0x2a2d94> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - sub r2, r5, #4 │ │ │ │ - stm r2, {r0, r8, lr} │ │ │ │ - ldr r9, [r3, #2] │ │ │ │ - ldr r8, [r0, #2] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1af2360 <__cxa_atexit@plt+0x1ae6cec> │ │ │ │ - ldr r7, [pc, #28] @ 2ae404 <__cxa_atexit@plt+0x2a2d90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, r6, r8, lsl pc │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strdeq r7, [r6, #236] @ 0xec │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 2ae440 <__cxa_atexit@plt+0x2a2dcc> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 2ae470 <__cxa_atexit@plt+0x2a2dfc> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - b 2ae47c <__cxa_atexit@plt+0x2a2e08> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2ae488 <__cxa_atexit@plt+0x2a2e14> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #56] @ 2ae498 <__cxa_atexit@plt+0x2a2e24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ + bne 2adc40 <__cxa_atexit@plt+0x2a25cc> │ │ │ │ + bic r1, r7, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 2adc28 <__cxa_atexit@plt+0x2a25b4> │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2adca8 <__cxa_atexit@plt+0x2a2634> │ │ │ │ + str r7, [r5] │ │ │ │ + b 2adbec <__cxa_atexit@plt+0x2a2578> │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r8, fp │ │ │ │ - b 2ae2a8 <__cxa_atexit@plt+0x2a2c34> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, r6, ip, lsr #28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2adca8 <__cxa_atexit@plt+0x2a2634> │ │ │ │ + str r7, [r5] │ │ │ │ + b 2adbec <__cxa_atexit@plt+0x2a2578> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 2adc78 <__cxa_atexit@plt+0x2a2604> │ │ │ │ + ldr r3, [pc, #164] @ 2adcf4 <__cxa_atexit@plt+0x2a2680> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 2adca8 <__cxa_atexit@plt+0x2a2634> │ │ │ │ cmp r3, #2 │ │ │ │ - beq 2ae4c8 <__cxa_atexit@plt+0x2a2e54> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 2ae4f8 <__cxa_atexit@plt+0x2a2e84> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - b 2ae504 <__cxa_atexit@plt+0x2a2e90> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2ae510 <__cxa_atexit@plt+0x2a2e9c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #56] @ 2ae520 <__cxa_atexit@plt+0x2a2eac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r8, fp │ │ │ │ - b 2ae2a8 <__cxa_atexit@plt+0x2a2c34> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, r6, r4, lsr #27 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2ae5a4 <__cxa_atexit@plt+0x2a2f30> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 2ae564 <__cxa_atexit@plt+0x2a2ef0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #20]! │ │ │ │ - str r2, [r3] │ │ │ │ - b 2ae594 <__cxa_atexit@plt+0x2a2f20> │ │ │ │ - bne 2ae588 <__cxa_atexit@plt+0x2a2f14> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #72] @ 2ae5c0 <__cxa_atexit@plt+0x2a2f4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #20]! │ │ │ │ - ldr r1, [r3, #-16] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 2ae2a8 <__cxa_atexit@plt+0x2a2c34> │ │ │ │ - ldr r6, [pc, #24] @ 2ae5c4 <__cxa_atexit@plt+0x2a2f50> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, r6, r4, lsl sp │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - lsrseq pc, r0, fp @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 2ae63c <__cxa_atexit@plt+0x2a2fc8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2ae634 <__cxa_atexit@plt+0x2a2fc0> │ │ │ │ - ldr r3, [pc, #72] @ 2ae644 <__cxa_atexit@plt+0x2a2fd0> │ │ │ │ + bne 2adcb0 <__cxa_atexit@plt+0x2a263c> │ │ │ │ + ldr r3, [pc, #140] @ 2adcfc <__cxa_atexit@plt+0x2a2688> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 2ae648 <__cxa_atexit@plt+0x2a2fd4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #56] @ 2ae64c <__cxa_atexit@plt+0x2a2fd8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r2, r5, #1 │ │ │ │ - ldr r5, [pc, #48] @ 2ae650 <__cxa_atexit@plt+0x2a2fdc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - mov r9, r2 │ │ │ │ - b 174db6c <__cxa_atexit@plt+0x17424f8> │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + b 2adcc8 <__cxa_atexit@plt+0x2a2654> │ │ │ │ + ldr r3, [pc, #100] @ 2adce4 <__cxa_atexit@plt+0x2a2670> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 2adca8 <__cxa_atexit@plt+0x2a2634> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2adcbc <__cxa_atexit@plt+0x2a2648> │ │ │ │ + ldr r3, [pc, #80] @ 2adcf0 <__cxa_atexit@plt+0x2a267c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ + b 2adcc8 <__cxa_atexit@plt+0x2a2654> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rorseq pc, r0 @ @ │ │ │ │ - biceq r7, r6, r0, lsl #25 │ │ │ │ - strheq r8, [r6] │ │ │ │ - biceq r8, r6, r8, lsr #1 │ │ │ │ - andeq r0, r2, lr │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2ae6b4 <__cxa_atexit@plt+0x2a3040> │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi 2ae694 <__cxa_atexit@plt+0x2a3020> │ │ │ │ - ldr r2, [pc, #84] @ 2ae6d4 <__cxa_atexit@plt+0x2a3060> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - ldr r3, [pc, #76] @ 2ae6d8 <__cxa_atexit@plt+0x2a3064> │ │ │ │ + ldr r3, [pc, #64] @ 2adcf8 <__cxa_atexit@plt+0x2a2684> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 2adcc4 <__cxa_atexit@plt+0x2a2650> │ │ │ │ + ldr r3, [pc, #36] @ 2adce8 <__cxa_atexit@plt+0x2a2674> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #24] @ 2adcec <__cxa_atexit@plt+0x2a2678> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r2, [pc, #44] @ 2ae6c8 <__cxa_atexit@plt+0x2a3054> │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + @ instruction: 0x01c6859c │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + @ instruction: 0x01b10790 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 2adbd8 <__cxa_atexit@plt+0x2a2564> │ │ │ │ + @ instruction: 0x01b10778 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 2adbd8 <__cxa_atexit@plt+0x2a2564> │ │ │ │ + @ instruction: 0x01b10760 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ 2add78 <__cxa_atexit@plt+0x2a2704> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 2add7c <__cxa_atexit@plt+0x2a2708> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - ldr r3, [pc, #36] @ 2ae6cc <__cxa_atexit@plt+0x2a3058> │ │ │ │ + and r1, r7, #3 │ │ │ │ + mov r0, #7 │ │ │ │ + cmp r1, #2 │ │ │ │ + moveq r2, r3 │ │ │ │ + moveq r0, #6 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r8, [r7, r0] │ │ │ │ + ldr r3, [pc, #16] @ 2add80 <__cxa_atexit@plt+0x2a270c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - rsb r9, r9, #0 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r7, [pc, #20] @ 2ae6d0 <__cxa_atexit@plt+0x2a305c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r8, r6, r8, lsl r0 │ │ │ │ - lslseq pc, r8 @ @ │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - biceq r8, r6, r4, lsr r0 │ │ │ │ - rorseq pc, r4, #20 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + biceq r8, r6, r0, lsl #10 │ │ │ │ + @ instruction: 0x01b1070c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldr r3, [pc, #16] @ 2adda8 <__cxa_atexit@plt+0x2a2734> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 196b5c8 <__cxa_atexit@plt+0x195ff54> │ │ │ │ - lsrseq pc, r8, sl @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ + ldrdeq r8, [r6, #72] @ 0x48 │ │ │ │ + @ instruction: 0x01b106e4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2ae71c <__cxa_atexit@plt+0x2a30a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 2addd0 <__cxa_atexit@plt+0x2a275c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - lslseq pc, r0, sl @ │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ + strheq r8, [r6, #64] @ 0x40 │ │ │ │ + @ instruction: 0x01b106bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2ae74c <__cxa_atexit@plt+0x2a30d8> │ │ │ │ + ldr r3, [pc, #52] @ 2ade1c <__cxa_atexit@plt+0x2a27a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 2ae750 <__cxa_atexit@plt+0x2a30dc> │ │ │ │ + ldr r2, [pc, #48] @ 2ade20 <__cxa_atexit@plt+0x2a27ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r9, r2, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - rorseq pc, r8, #19 @ │ │ │ │ - asrseq pc, r0 @ @ │ │ │ │ + and r1, r7, #3 │ │ │ │ + mov r0, #7 │ │ │ │ + cmp r1, #2 │ │ │ │ + moveq r2, r3 │ │ │ │ + moveq r0, #6 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r8, [r7, r0] │ │ │ │ + ldr r3, [pc, #16] @ 2ade24 <__cxa_atexit@plt+0x2a27b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 191cc24 <__cxa_atexit@plt+0x19115b0> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + biceq r8, r6, ip, asr r4 │ │ │ │ + @ instruction: 0x01b10668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2ae778 <__cxa_atexit@plt+0x2a3104> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #16] @ 2ade4c <__cxa_atexit@plt+0x2a27d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 196987c <__cxa_atexit@plt+0x195e208> │ │ │ │ - lsrseq pc, ip @ @ │ │ │ │ - asrseq pc, ip, #19 @ │ │ │ │ + mov r9, r7 │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ + biceq r8, r6, r4, lsr r4 │ │ │ │ + @ instruction: 0x01b10640 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2ade74 <__cxa_atexit@plt+0x2a2800> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 12bc7c4 <__cxa_atexit@plt+0x12b1150> │ │ │ │ + biceq r8, r6, ip, lsl #8 │ │ │ │ + @ instruction: 0x01b10620 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2ae838 <__cxa_atexit@plt+0x2a31c4> │ │ │ │ - ldr r7, [pc, #192] @ 2ae860 <__cxa_atexit@plt+0x2a31ec> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2adee0 <__cxa_atexit@plt+0x2a286c> │ │ │ │ + ldr r7, [pc, #100] @ 2adf04 <__cxa_atexit@plt+0x2a2890> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 2ae7f8 <__cxa_atexit@plt+0x2a3184> │ │ │ │ - ldr r7, [pc, #172] @ 2ae864 <__cxa_atexit@plt+0x2a31f0> │ │ │ │ + beq 2aded4 <__cxa_atexit@plt+0x2a2860> │ │ │ │ + ldr r7, [pc, #84] @ 2adf08 <__cxa_atexit@plt+0x2a2894> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2ae848 <__cxa_atexit@plt+0x2a31d4> │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi 2ae808 <__cxa_atexit@plt+0x2a3194> │ │ │ │ - ldr r2, [pc, #136] @ 2ae868 <__cxa_atexit@plt+0x2a31f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #124] @ 2ae86c <__cxa_atexit@plt+0x2a31f8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r3, r5, #1 │ │ │ │ - b 2ae828 <__cxa_atexit@plt+0x2a31b4> │ │ │ │ + bhi 2adef4 <__cxa_atexit@plt+0x2a2880> │ │ │ │ + str r8, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 2adbd8 <__cxa_atexit@plt+0x2a2564> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 2ae870 <__cxa_atexit@plt+0x2a31fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #84] @ 2ae874 <__cxa_atexit@plt+0x2a3200> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r3, r5, #1 │ │ │ │ - rsb r9, r9, #0 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r7, [pc, #60] @ 2ae87c <__cxa_atexit@plt+0x2a3208> │ │ │ │ + ldr r7, [pc, #40] @ 2adf10 <__cxa_atexit@plt+0x2a289c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 2ae878 <__cxa_atexit@plt+0x2a3204> │ │ │ │ + ldr r7, [pc, #16] @ 2adf0c <__cxa_atexit@plt+0x2a2898> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - ldrdeq r7, [r6, #224] @ 0xe0 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - biceq r7, r6, r0, lsr #29 │ │ │ │ - lslseq pc, r4, #18 @ │ │ │ │ - lsrseq pc, ip, #18 @ │ │ │ │ - asrseq pc, ip, #17 @ │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x01b105a8 │ │ │ │ + @ instruction: 0x01b105c4 │ │ │ │ + @ instruction: 0x01b10588 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ 2ae908 <__cxa_atexit@plt+0x2a3294> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3], #-8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2ae8f8 <__cxa_atexit@plt+0x2a3284> │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi 2ae8d4 <__cxa_atexit@plt+0x2a3260> │ │ │ │ - ldr r2, [pc, #92] @ 2ae918 <__cxa_atexit@plt+0x2a32a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ldr r5, [pc, #84] @ 2ae91c <__cxa_atexit@plt+0x2a32a8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r2, [pc, #48] @ 2ae90c <__cxa_atexit@plt+0x2a3298> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ldr r5, [pc, #40] @ 2ae910 <__cxa_atexit@plt+0x2a329c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - rsb r9, r9, #0 │ │ │ │ - mov r5, r3 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r7, [pc, #20] @ 2ae914 <__cxa_atexit@plt+0x2a32a0> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #48] @ 2adf5c <__cxa_atexit@plt+0x2a28e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2adf4c <__cxa_atexit@plt+0x2a28d8> │ │ │ │ + str r8, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 2adbd8 <__cxa_atexit@plt+0x2a2564> │ │ │ │ + ldr r7, [pc, #12] @ 2adf60 <__cxa_atexit@plt+0x2a28ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - ldrdeq r7, [r6, #216] @ 0xd8 │ │ │ │ - asrseq pc, r4, r8 @ │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - strdeq r7, [r6, #216] @ 0xd8 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x01b10550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #144] @ 2ae9c0 <__cxa_atexit@plt+0x2a334c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ae98c <__cxa_atexit@plt+0x2a3318> │ │ │ │ - ldr r1, [pc, #120] @ 2ae9c4 <__cxa_atexit@plt+0x2a3350> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 2ae998 <__cxa_atexit@plt+0x2a3324> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 2ae9a8 <__cxa_atexit@plt+0x2a3334> │ │ │ │ - ldr r3, [pc, #84] @ 2ae9c8 <__cxa_atexit@plt+0x2a3354> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2adf98 <__cxa_atexit@plt+0x2a2924> │ │ │ │ + ldr r2, [pc, #40] @ 2adfb0 <__cxa_atexit@plt+0x2a293c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r1, #7 │ │ │ │ - mov r6, r1 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r3, [pc, #20] @ 2adfb4 <__cxa_atexit@plt+0x2a2940> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ + biceq r8, r6, ip, asr r6 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x01b104e8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ae020 <__cxa_atexit@plt+0x2a29ac> │ │ │ │ + ldr r7, [pc, #100] @ 2ae044 <__cxa_atexit@plt+0x2a29d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2ae014 <__cxa_atexit@plt+0x2a29a0> │ │ │ │ + ldr r7, [pc, #84] @ 2ae048 <__cxa_atexit@plt+0x2a29d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2ae034 <__cxa_atexit@plt+0x2a29c0> │ │ │ │ + str r8, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 2adbd8 <__cxa_atexit@plt+0x2a2564> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r7, [pc, #40] @ 2ae050 <__cxa_atexit@plt+0x2a29dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq r7, r6, r8, asr sp │ │ │ │ + ldr r7, [pc, #16] @ 2ae04c <__cxa_atexit@plt+0x2a29d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0x01b10468 │ │ │ │ + @ instruction: 0x01b10484 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2ae0b8 <__cxa_atexit@plt+0x2a2a44> │ │ │ │ + ldr r3, [pc, #84] @ 2ae0c8 <__cxa_atexit@plt+0x2a2a54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 2ae094 <__cxa_atexit@plt+0x2a2a20> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2ae0a4 <__cxa_atexit@plt+0x2a2a30> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r8, [r9, #2] │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 2ae0d0 <__cxa_atexit@plt+0x2a2a5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 2ae0cc <__cxa_atexit@plt+0x2a2a58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x01b103fc │ │ │ │ + biceq r8, r6, r4, asr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #84] @ 2aea34 <__cxa_atexit@plt+0x2a33c0> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2ae0fc <__cxa_atexit@plt+0x2a2a88> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r7, [pc, #12] @ 2ae110 <__cxa_atexit@plt+0x2a2a9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r6, ip, ror #2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2ae17c <__cxa_atexit@plt+0x2a2b08> │ │ │ │ + ldr r3, [pc, #88] @ 2ae18c <__cxa_atexit@plt+0x2a2b18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 2ae158 <__cxa_atexit@plt+0x2a2ae4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2ae168 <__cxa_atexit@plt+0x2a2af4> │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 2ae194 <__cxa_atexit@plt+0x2a2b20> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 2ae190 <__cxa_atexit@plt+0x2a2b1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + @ instruction: 0x01b10338 │ │ │ │ + biceq r8, r6, r0, lsl #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ae1d0 <__cxa_atexit@plt+0x2a2b5c> │ │ │ │ + ldr r3, [pc, #40] @ 2ae1e8 <__cxa_atexit@plt+0x2a2b74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2ae1ec <__cxa_atexit@plt+0x2a2b78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r6, r0, lsl #11 │ │ │ │ + @ instruction: 0x01b102ec │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ae228 <__cxa_atexit@plt+0x2a2bb4> │ │ │ │ + ldr r3, [pc, #40] @ 2ae240 <__cxa_atexit@plt+0x2a2bcc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2ae244 <__cxa_atexit@plt+0x2a2bd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r6, r8, lsr #10 │ │ │ │ + @ instruction: 0x01b10294 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ae280 <__cxa_atexit@plt+0x2a2c0c> │ │ │ │ + ldr r3, [pc, #40] @ 2ae298 <__cxa_atexit@plt+0x2a2c24> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2ae29c <__cxa_atexit@plt+0x2a2c28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r6, r0, lsr #7 │ │ │ │ + @ instruction: 0x01b10244 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ae2d8 <__cxa_atexit@plt+0x2a2c64> │ │ │ │ + ldr r3, [pc, #40] @ 2ae2f0 <__cxa_atexit@plt+0x2a2c7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2ae2f4 <__cxa_atexit@plt+0x2a2c80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r6, r8, asr #6 │ │ │ │ + @ instruction: 0x01b101ec │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ae330 <__cxa_atexit@plt+0x2a2cbc> │ │ │ │ + ldr r3, [pc, #40] @ 2ae348 <__cxa_atexit@plt+0x2a2cd4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2ae34c <__cxa_atexit@plt+0x2a2cd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r6, r4, lsr #8 │ │ │ │ + @ instruction: 0x01b1019c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ae388 <__cxa_atexit@plt+0x2a2d14> │ │ │ │ + ldr r3, [pc, #40] @ 2ae3a0 <__cxa_atexit@plt+0x2a2d2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2ae3a4 <__cxa_atexit@plt+0x2a2d30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r6, ip, asr #7 │ │ │ │ + @ instruction: 0x01b10144 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ae420 <__cxa_atexit@plt+0x2a2dac> │ │ │ │ + ldr r2, [pc, #120] @ 2ae43c <__cxa_atexit@plt+0x2a2dc8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #112] @ 2ae440 <__cxa_atexit@plt+0x2a2dcc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2aea1c <__cxa_atexit@plt+0x2a33a8> │ │ │ │ + beq 2ae414 <__cxa_atexit@plt+0x2a2da0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ + add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 2aea24 <__cxa_atexit@plt+0x2a33b0> │ │ │ │ - ldr r1, [pc, #48] @ 2aea38 <__cxa_atexit@plt+0x2a33c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r2, #7 │ │ │ │ + bcc 2ae428 <__cxa_atexit@plt+0x2a2db4> │ │ │ │ + ldr r3, [pc, #72] @ 2ae444 <__cxa_atexit@plt+0x2a2dd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - biceq r7, r6, r4, asr #25 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + stlexbeq r7, ip, [r6] │ │ │ │ + biceq r7, r6, r0, ror #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2aea7c <__cxa_atexit@plt+0x2a3408> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 2aea88 <__cxa_atexit@plt+0x2a3414> │ │ │ │ + bcc 2ae480 <__cxa_atexit@plt+0x2a2e0c> │ │ │ │ + ldr r2, [pc, #32] @ 2ae48c <__cxa_atexit@plt+0x2a2e18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, r6, r8, ror #24 │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2aeaec <__cxa_atexit@plt+0x2a3478> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 2aeac8 <__cxa_atexit@plt+0x2a3454> │ │ │ │ - ldr r1, [pc, #92] @ 2aeb10 <__cxa_atexit@plt+0x2a349c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - sub r9, r0, r3 │ │ │ │ - b 2aeadc <__cxa_atexit@plt+0x2a3468> │ │ │ │ - ldr r1, [pc, #56] @ 2aeb08 <__cxa_atexit@plt+0x2a3494> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, lr} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - sub r9, r3, r0 │ │ │ │ - ldr r3, [pc, #40] @ 2aeb0c <__cxa_atexit@plt+0x2a3498> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r7, [pc, #32] @ 2aeb14 <__cxa_atexit@plt+0x2a34a0> │ │ │ │ + strdeq r7, [r6, #224] @ 0xe0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ae4dc <__cxa_atexit@plt+0x2a2e68> │ │ │ │ + ldr r3, [pc, #60] @ 2ae4f4 <__cxa_atexit@plt+0x2a2e80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 2ae4f8 <__cxa_atexit@plt+0x2a2e84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 2ae4fc <__cxa_atexit@plt+0x2a2e88> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - ldrdeq r7, [r6, #188] @ 0xbc │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - lslseq pc, ip @ @ │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + biceq r8, r6, r4, lsl #5 │ │ │ │ + rorseq pc, r8 @ @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2aeb84 <__cxa_atexit@plt+0x2a3510> │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r9, r2 │ │ │ │ - bge 2aeb64 <__cxa_atexit@plt+0x2a34f0> │ │ │ │ - ldr r1, [pc, #76] @ 2aeba0 <__cxa_atexit@plt+0x2a352c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r3, {r1, r9, sl} │ │ │ │ - str r8, [r3] │ │ │ │ - sub r9, r2, r9 │ │ │ │ - b 2aeb74 <__cxa_atexit@plt+0x2a3500> │ │ │ │ - ldr r1, [pc, #44] @ 2aeb98 <__cxa_atexit@plt+0x2a3524> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r3, {r1, r8, sl} │ │ │ │ - sub r9, r9, r2 │ │ │ │ - ldr r3, [pc, #32] @ 2aeb9c <__cxa_atexit@plt+0x2a3528> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r7, [pc, #24] @ 2aeba4 <__cxa_atexit@plt+0x2a3530> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ae54c <__cxa_atexit@plt+0x2a2ed8> │ │ │ │ + ldr r3, [pc, #60] @ 2ae564 <__cxa_atexit@plt+0x2a2ef0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 2ae568 <__cxa_atexit@plt+0x2a2ef4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 2ae56c <__cxa_atexit@plt+0x2a2ef8> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - biceq r7, r6, r4, asr #22 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - lslseq pc, r4, #12 @ │ │ │ │ - asrseq pc, r0 @ @ │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2aebcc <__cxa_atexit@plt+0x2a3558> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - lslseq pc, ip @ @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2aebf4 <__cxa_atexit@plt+0x2a3580> │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + biceq r8, r6, r4, lsl r2 │ │ │ │ + lslseq pc, r8, #31 @ │ │ │ │ + rorseq pc, ip, #30 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ae5a4 <__cxa_atexit@plt+0x2a2f30> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 2ae5ac <__cxa_atexit@plt+0x2a2f38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1763890 <__cxa_atexit@plt+0x175821c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r7, [r6, #200] @ 0xc8 │ │ │ │ + lsrseq pc, r8, #30 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ae600 <__cxa_atexit@plt+0x2a2f8c> │ │ │ │ + ldr r3, [pc, #60] @ 2ae618 <__cxa_atexit@plt+0x2a2fa4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 1b02fa8 <__cxa_atexit@plt+0x1af7934> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ + ldr r2, [pc, #56] @ 2ae61c <__cxa_atexit@plt+0x2a2fa8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - rorseq pc, ip, #10 @ │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2aec30 <__cxa_atexit@plt+0x2a35bc> │ │ │ │ + ldr r7, [pc, #24] @ 2ae620 <__cxa_atexit@plt+0x2a2fac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + biceq r8, r6, r4, ror #2 │ │ │ │ + rorseq pc, r8, #29 @ │ │ │ │ + asrseq pc, r0, #29 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ae674 <__cxa_atexit@plt+0x2a3000> │ │ │ │ + ldr r3, [pc, #60] @ 2ae68c <__cxa_atexit@plt+0x2a3018> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - lsrseq pc, r8, r5 @ │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2aec58 <__cxa_atexit@plt+0x2a35e4> │ │ │ │ + ldr r2, [pc, #56] @ 2ae690 <__cxa_atexit@plt+0x2a301c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 2ae694 <__cxa_atexit@plt+0x2a3020> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + strdeq r8, [r6] │ │ │ │ + rorseq pc, r4, lr @ │ │ │ │ + rorseq pc, r0, #28 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ae6cc <__cxa_atexit@plt+0x2a3058> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 2ae6d4 <__cxa_atexit@plt+0x2a3060> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1763c08 <__cxa_atexit@plt+0x1758594> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strheq r7, [r6, #176] @ 0xb0 │ │ │ │ + lslseq pc, ip, lr @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ae728 <__cxa_atexit@plt+0x2a30b4> │ │ │ │ + ldr r3, [pc, #60] @ 2ae740 <__cxa_atexit@plt+0x2a30cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b02fa8 <__cxa_atexit@plt+0x1af7934> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #56] @ 2ae744 <__cxa_atexit@plt+0x2a30d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - lslseq pc, r4, r5 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [pc, #24] @ 2ae748 <__cxa_atexit@plt+0x2a30d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + biceq r8, r6, ip, lsr r0 │ │ │ │ + asrseq pc, ip @ @ │ │ │ │ + lsrseq pc, r4 @ @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2aecb8 <__cxa_atexit@plt+0x2a3644> │ │ │ │ - ldr r7, [pc, #52] @ 2aecc8 <__cxa_atexit@plt+0x2a3654> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ae79c <__cxa_atexit@plt+0x2a3128> │ │ │ │ + ldr r3, [pc, #60] @ 2ae7b4 <__cxa_atexit@plt+0x2a3140> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 2ae7b8 <__cxa_atexit@plt+0x2a3144> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 2ae7bc <__cxa_atexit@plt+0x2a3148> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2aecac <__cxa_atexit@plt+0x2a3638> │ │ │ │ - mov r7, r8 │ │ │ │ - b 2aecdc <__cxa_atexit@plt+0x2a3668> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + biceq r7, r6, r8, asr #31 │ │ │ │ + rorseq pc, r8, #26 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ae7f8 <__cxa_atexit@plt+0x2a3184> │ │ │ │ + ldr r3, [pc, #40] @ 2ae810 <__cxa_atexit@plt+0x2a319c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 2aeccc <__cxa_atexit@plt+0x2a3658> │ │ │ │ + ldr r7, [pc, #20] @ 2ae814 <__cxa_atexit@plt+0x2a31a0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - rorseq pc, r4, #9 @ │ │ │ │ - lsrseq pc, r8 @ @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #172] @ 2aed98 <__cxa_atexit@plt+0x2a3724> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2aed4c <__cxa_atexit@plt+0x2a36d8> │ │ │ │ - ldr r3, [pc, #144] @ 2aed9c <__cxa_atexit@plt+0x2a3728> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldm r5, {r1, r8} │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - sub r3, r5, #12 │ │ │ │ + biceq r7, r6, r4, ror #30 │ │ │ │ + lslseq pc, ip, sp @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ae850 <__cxa_atexit@plt+0x2a31dc> │ │ │ │ + ldr r3, [pc, #40] @ 2ae868 <__cxa_atexit@plt+0x2a31f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2ae86c <__cxa_atexit@plt+0x2a31f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + biceq r7, r6, ip, lsl #30 │ │ │ │ + asrseq pc, r4, #25 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2aed7c <__cxa_atexit@plt+0x2a3708> │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 2aed58 <__cxa_atexit@plt+0x2a36e4> │ │ │ │ - ldr r2, [pc, #112] @ 2aeda8 <__cxa_atexit@plt+0x2a3734> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, lr} │ │ │ │ - str r8, [r5] │ │ │ │ - sub r9, r0, r1 │ │ │ │ - b 2aed68 <__cxa_atexit@plt+0x2a36f4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 2ae8a0 <__cxa_atexit@plt+0x2a322c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 2ae8a8 <__cxa_atexit@plt+0x2a3234> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #64] @ 2aeda0 <__cxa_atexit@plt+0x2a372c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, lr} │ │ │ │ - sub r9, r1, r0 │ │ │ │ - ldr r5, [pc, #52] @ 2aeda4 <__cxa_atexit@plt+0x2a3730> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r7, [pc, #40] @ 2aedac <__cxa_atexit@plt+0x2a3738> │ │ │ │ + ldrdeq r7, [r6, #152] @ 0x98 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ae8fc <__cxa_atexit@plt+0x2a3288> │ │ │ │ + ldr r3, [pc, #64] @ 2ae914 <__cxa_atexit@plt+0x2a32a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 2ae918 <__cxa_atexit@plt+0x2a32a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 2ae91c <__cxa_atexit@plt+0x2a32a8> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - stmdb r5, {r1, lr} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + biceq r7, r6, r4, ror lr │ │ │ │ + lsrseq pc, r0, #24 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ae970 <__cxa_atexit@plt+0x2a32fc> │ │ │ │ + ldr r3, [pc, #64] @ 2ae988 <__cxa_atexit@plt+0x2a3314> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 2ae98c <__cxa_atexit@plt+0x2a3318> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 2ae990 <__cxa_atexit@plt+0x2a331c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + biceq r7, r6, r0, lsl #28 │ │ │ │ + lsrseq pc, ip, #23 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ae9c8 <__cxa_atexit@plt+0x2a3354> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2ae9d0 <__cxa_atexit@plt+0x2a335c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - biceq r7, r6, r0, asr r9 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - lslseq pc, ip, #8 @ │ │ │ │ - asrseq pc, r8 @ @ │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [pc, #120] @ 2aee40 <__cxa_atexit@plt+0x2a37cc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldmib r3, {r1, r8} │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - sub r5, r3, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2aee28 <__cxa_atexit@plt+0x2a37b4> │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 2aee08 <__cxa_atexit@plt+0x2a3794> │ │ │ │ - ldr r2, [pc, #88] @ 2aee4c <__cxa_atexit@plt+0x2a37d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - stmda r3, {r1, lr} │ │ │ │ - str r8, [r3, #4] │ │ │ │ - sub r9, r0, r1 │ │ │ │ - b 2aee18 <__cxa_atexit@plt+0x2a37a4> │ │ │ │ - ldr r2, [pc, #52] @ 2aee44 <__cxa_atexit@plt+0x2a37d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r3, {r2, r8, lr} │ │ │ │ - sub r9, r1, r0 │ │ │ │ - ldr r3, [pc, #40] @ 2aee48 <__cxa_atexit@plt+0x2a37d4> │ │ │ │ + strheq r7, [r6, #132] @ 0x84 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2aea08 <__cxa_atexit@plt+0x2a3394> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2aea10 <__cxa_atexit@plt+0x2a339c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r7, r6, r4, ror r8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2aeae8 <__cxa_atexit@plt+0x2a3474> │ │ │ │ + ldr r7, [pc, #220] @ 2aeb10 <__cxa_atexit@plt+0x2a349c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 2aead8 <__cxa_atexit@plt+0x2a3464> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #64 @ 0x40 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 2aeaf8 <__cxa_atexit@plt+0x2a3484> │ │ │ │ + ldr r8, [pc, #192] @ 2aeb18 <__cxa_atexit@plt+0x2a34a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [sl, #3] │ │ │ │ + ldr r9, [sl, #7] │ │ │ │ + ldmdb r5, {r3, sl} │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r0, [pc, #172] @ 2aeb1c <__cxa_atexit@plt+0x2a34a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + sub r7, r2, #14 │ │ │ │ + sub r0, r2, #42 @ 0x2a │ │ │ │ + mov lr, r6 │ │ │ │ + ldr ip, [pc, #152] @ 2aeb20 <__cxa_atexit@plt+0x2a34ac> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [lr, #28]! │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + ldr r1, [pc, #136] @ 2aeb24 <__cxa_atexit@plt+0x2a34b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + ldr r3, [pc, #120] @ 2aeb28 <__cxa_atexit@plt+0x2a34b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r7, [pc, #32] @ 2aee50 <__cxa_atexit@plt+0x2a37dc> │ │ │ │ + str r3, [r6, #56] @ 0x38 │ │ │ │ + str r7, [r6, #60] @ 0x3c │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r1, r6, r8} │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 2aeb14 <__cxa_atexit@plt+0x2a34a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - stmda r3, {r1, lr} │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - biceq r7, r6, r0, lsr #17 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - rorseq pc, r0, #6 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + lsrseq pc, ip, sl @ │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + biceq r7, r6, r0, lsl #16 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + biceq r7, r6, r0, asr r8 │ │ │ │ + biceq r7, r6, r4, lsr #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2aeea0 <__cxa_atexit@plt+0x2a382c> │ │ │ │ - ldr r7, [pc, #56] @ 2aeeb8 <__cxa_atexit@plt+0x2a3844> │ │ │ │ + bcc 2aebd4 <__cxa_atexit@plt+0x2a3560> │ │ │ │ + ldr r8, [pc, #144] @ 2aebe0 <__cxa_atexit@plt+0x2a356c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldmib r5, {r1, sl} │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r7, [pc, #120] @ 2aebe4 <__cxa_atexit@plt+0x2a3570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r8, [pc, #112] @ 2aebe8 <__cxa_atexit@plt+0x2a3574> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r6, #14 │ │ │ │ + sub r0, r6, #42 @ 0x2a │ │ │ │ + mov lr, r3 │ │ │ │ + ldr ip, [pc, #96] @ 2aebec <__cxa_atexit@plt+0x2a3578> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [lr, #28]! │ │ │ │ + str fp, [r3, #36] @ 0x24 │ │ │ │ + add fp, r3, #40 @ 0x28 │ │ │ │ + stm fp, {r1, r8, lr} │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + ldr r1, [pc, #72] @ 2aebf0 <__cxa_atexit@plt+0x2a357c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + biceq r7, r6, r4, lsl #14 │ │ │ │ + biceq r7, r6, r4, ror r7 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + biceq r7, r6, ip, lsr #23 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 2aea20 <__cxa_atexit@plt+0x2a33ac> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2aec38 <__cxa_atexit@plt+0x2a35c4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2aec40 <__cxa_atexit@plt+0x2a35cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r7, r6, r4, asr #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2aec78 <__cxa_atexit@plt+0x2a3604> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2aec80 <__cxa_atexit@plt+0x2a360c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r7, r6, r4, lsl #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2aecb8 <__cxa_atexit@plt+0x2a3644> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2aecc0 <__cxa_atexit@plt+0x2a364c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r7, r6, r4, asr #11 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov ip, fp │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2aeddc <__cxa_atexit@plt+0x2a3768> │ │ │ │ + ldr r3, [pc, #288] @ 2aee08 <__cxa_atexit@plt+0x2a3794> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2aedcc <__cxa_atexit@plt+0x2a3758> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #92 @ 0x5c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2aedf0 <__cxa_atexit@plt+0x2a377c> │ │ │ │ + ldr r1, [pc, #248] @ 2aee10 <__cxa_atexit@plt+0x2a379c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr fp, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str r7, [r6, #8] │ │ │ │ + ldr r7, [pc, #220] @ 2aee14 <__cxa_atexit@plt+0x2a37a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + ldr r7, [pc, #208] @ 2aee18 <__cxa_atexit@plt+0x2a37a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r2, r3, #70 @ 0x46 │ │ │ │ + sub sl, r3, #14 │ │ │ │ + sub r0, r3, #42 @ 0x2a │ │ │ │ + mov lr, r6 │ │ │ │ + ldr r8, [pc, #180] @ 2aee1c <__cxa_atexit@plt+0x2a37a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [lr, #28]! │ │ │ │ + str fp, [r6, #36] @ 0x24 │ │ │ │ + add r8, r6, #40 @ 0x28 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [pc, #148] @ 2aee20 <__cxa_atexit@plt+0x2a37ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #56]! @ 0x38 │ │ │ │ ldr r1, [r5] │ │ │ │ + str r9, [r6, #64] @ 0x40 │ │ │ │ + str r1, [r6, #68] @ 0x44 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ + ldr r7, [pc, #116] @ 2aee24 <__cxa_atexit@plt+0x2a37b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #84] @ 0x54 │ │ │ │ + str sl, [r6, #88] @ 0x58 │ │ │ │ + sub r7, r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2aeebc <__cxa_atexit@plt+0x2a3848> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ - biceq r7, r6, ip, lsr r8 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov fp, ip │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 2aee0c <__cxa_atexit@plt+0x2a3798> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov fp, ip │ │ │ │ + bx r0 │ │ │ │ + mov r6, #92 @ 0x5c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + asrseq pc, r0, r7 @ │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + biceq r7, r6, r8, lsr r5 │ │ │ │ + biceq r7, r6, r4, lsr #11 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + biceq r7, r6, r4, lsr #19 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2aeefc <__cxa_atexit@plt+0x2a3888> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 2aef14 <__cxa_atexit@plt+0x2a38a0> │ │ │ │ + bcc 2aef00 <__cxa_atexit@plt+0x2a388c> │ │ │ │ + ldr r1, [pc, #192] @ 2aef0c <__cxa_atexit@plt+0x2a3898> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov ip, fp │ │ │ │ + ldr fp, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [pc, #160] @ 2aef10 <__cxa_atexit@plt+0x2a389c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [pc, #148] @ 2aef14 <__cxa_atexit@plt+0x2a38a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r2, r6, #70 @ 0x46 │ │ │ │ + sub sl, r6, #14 │ │ │ │ + sub r0, r6, #42 @ 0x2a │ │ │ │ + mov lr, r3 │ │ │ │ + ldr r8, [pc, #120] @ 2aef18 <__cxa_atexit@plt+0x2a38a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [lr, #28]! │ │ │ │ + str fp, [r3, #36] @ 0x24 │ │ │ │ + add r8, r3, #40 @ 0x28 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + str r3, [r3, #20] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r1, [pc, #88] @ 2aef1c <__cxa_atexit@plt+0x2a38a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #56]! @ 0x38 │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r9, [r3, #64] @ 0x40 │ │ │ │ + str r1, [r3, #68] @ 0x44 │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + str r2, [r3, #76] @ 0x4c │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [pc, #56] @ 2aef20 <__cxa_atexit@plt+0x2a38ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + str sl, [r3, #88] @ 0x58 │ │ │ │ + sub r7, r6, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov fp, ip │ │ │ │ + bx r0 │ │ │ │ + mov r3, #92 @ 0x5c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + biceq r7, r6, r0, lsl #8 │ │ │ │ + biceq r7, r6, ip, ror #8 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + biceq r7, r6, ip, ror #16 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 2aecd0 <__cxa_atexit@plt+0x2a365c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2aef68 <__cxa_atexit@plt+0x2a38f4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2aef70 <__cxa_atexit@plt+0x2a38fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2aef18 <__cxa_atexit@plt+0x2a38a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ - biceq r7, r6, ip, asr #15 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + biceq r7, r6, r4, lsl r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2aefa8 <__cxa_atexit@plt+0x2a3934> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2aefb0 <__cxa_atexit@plt+0x2a393c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r7, [r6, #36] @ 0x24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2aefe8 <__cxa_atexit@plt+0x2a3974> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2aeff0 <__cxa_atexit@plt+0x2a397c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01c67294 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2af028 <__cxa_atexit@plt+0x2a39b4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2af030 <__cxa_atexit@plt+0x2a39bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r7, r6, r4, asr r2 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2aef7c <__cxa_atexit@plt+0x2a3908> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge 2aef58 <__cxa_atexit@plt+0x2a38e4> │ │ │ │ - ldr r1, [pc, #92] @ 2aefa0 <__cxa_atexit@plt+0x2a392c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - sub r9, r0, r3 │ │ │ │ - b 2aef6c <__cxa_atexit@plt+0x2a38f8> │ │ │ │ - ldr r1, [pc, #56] @ 2aef98 <__cxa_atexit@plt+0x2a3924> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, lr} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - sub r9, r3, r0 │ │ │ │ - ldr r3, [pc, #40] @ 2aef9c <__cxa_atexit@plt+0x2a3928> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r7, [pc, #32] @ 2aefa4 <__cxa_atexit@plt+0x2a3930> │ │ │ │ + bhi 2af078 <__cxa_atexit@plt+0x2a3a04> │ │ │ │ + ldr r2, [pc, #52] @ 2af08c <__cxa_atexit@plt+0x2a3a18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + stmdb r3, {r2, r9, sl} │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2af070 <__cxa_atexit@plt+0x2a39fc> │ │ │ │ + b 2af09c <__cxa_atexit@plt+0x2a3a28> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2af090 <__cxa_atexit@plt+0x2a3a1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - biceq r7, r6, ip, asr #14 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - asrseq pc, r4, #4 @ │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + lsrseq pc, ip @ @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #120 @ 0x78 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2af190 <__cxa_atexit@plt+0x2a3b1c> │ │ │ │ + ldr r8, [pc, #228] @ 2af19c <__cxa_atexit@plt+0x2a3b28> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #224] @ 2af1a0 <__cxa_atexit@plt+0x2a3b2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r9, [pc, #204] @ 2af1a4 <__cxa_atexit@plt+0x2a3b30> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r1, #4]! │ │ │ │ + str r7, [r1, #8] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #188] @ 2af1a8 <__cxa_atexit@plt+0x2a3b34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r0, [r1, #24] │ │ │ │ + ldr r8, [pc, #168] @ 2af1ac <__cxa_atexit@plt+0x2a3b38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r1, #12] │ │ │ │ + sub r2, r6, #98 @ 0x62 │ │ │ │ + str r2, [r1, #52] @ 0x34 │ │ │ │ + ldr r2, [pc, #152] @ 2af1b0 <__cxa_atexit@plt+0x2a3b3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r1, #16] │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ + str r7, [r1, #40] @ 0x28 │ │ │ │ + sub r7, r6, #70 @ 0x46 │ │ │ │ + mov r3, r1 │ │ │ │ + str lr, [r3, #28]! │ │ │ │ + str r3, [r1, #48] @ 0x30 │ │ │ │ + str r1, [r1, #20] │ │ │ │ + mov r3, r1 │ │ │ │ + str r9, [r3, #56]! @ 0x38 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str ip, [r1, #64] @ 0x40 │ │ │ │ + add lr, r1, #68 @ 0x44 │ │ │ │ + stm lr, {r0, r2, r3, r7} │ │ │ │ + mov r7, r1 │ │ │ │ + str r8, [r7, #84]! @ 0x54 │ │ │ │ + sub r8, r6, #14 │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr lr, [pc, #76] @ 2af1b4 <__cxa_atexit@plt+0x2a3b40> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r3, r6, #42 @ 0x2a │ │ │ │ + str sl, [r1, #92] @ 0x5c │ │ │ │ + add r9, r1, #96 @ 0x60 │ │ │ │ + stm r9, {r0, r2, r7} │ │ │ │ + str r3, [r1, #108] @ 0x6c │ │ │ │ + str lr, [r1, #112] @ 0x70 │ │ │ │ + str r8, [r1, #116] @ 0x74 │ │ │ │ + sub r7, r6, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + mov r3, #120 @ 0x78 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + biceq r7, r6, r4, lsl #3 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + ldrdeq r7, [r6, #20] │ │ │ │ + biceq r7, r6, ip, ror #11 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2af014 <__cxa_atexit@plt+0x2a39a0> │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r9, r2 │ │ │ │ - bge 2aeff4 <__cxa_atexit@plt+0x2a3980> │ │ │ │ - ldr r1, [pc, #76] @ 2af030 <__cxa_atexit@plt+0x2a39bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r3, {r1, r9, sl} │ │ │ │ - str r8, [r3] │ │ │ │ - sub r9, r2, r9 │ │ │ │ - b 2af004 <__cxa_atexit@plt+0x2a3990> │ │ │ │ - ldr r1, [pc, #44] @ 2af028 <__cxa_atexit@plt+0x2a39b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r3, {r1, r8, sl} │ │ │ │ - sub r9, r9, r2 │ │ │ │ - ldr r3, [pc, #32] @ 2af02c <__cxa_atexit@plt+0x2a39b8> │ │ │ │ + bhi 2af1fc <__cxa_atexit@plt+0x2a3b88> │ │ │ │ + ldr r2, [pc, #52] @ 2af210 <__cxa_atexit@plt+0x2a3b9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + stmdb r3, {r2, r9, sl} │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2af1f4 <__cxa_atexit@plt+0x2a3b80> │ │ │ │ + b 2af09c <__cxa_atexit@plt+0x2a3a28> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2af214 <__cxa_atexit@plt+0x2a3ba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + lsrseq pc, r8, r3 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2af250 <__cxa_atexit@plt+0x2a3bdc> │ │ │ │ + ldr r3, [pc, #40] @ 2af268 <__cxa_atexit@plt+0x2a3bf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r7, [pc, #24] @ 2af034 <__cxa_atexit@plt+0x2a39c0> │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2af26c <__cxa_atexit@plt+0x2a3bf8> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strheq r7, [r6, #100] @ 0x64 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - lsrseq pc, ip, #3 @ │ │ │ │ - rorseq pc, r8, r1 @ │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2af05c <__cxa_atexit@plt+0x2a39e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - asrseq pc, r4, #2 @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2af084 <__cxa_atexit@plt+0x2a3a10> │ │ │ │ + ldrdeq r7, [r6, #52] @ 0x34 │ │ │ │ + rorseq pc, ip, #5 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2af2a8 <__cxa_atexit@plt+0x2a3c34> │ │ │ │ + ldr r3, [pc, #40] @ 2af2c0 <__cxa_atexit@plt+0x2a3c4c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 2af2c4 <__cxa_atexit@plt+0x2a3c50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + biceq r7, r6, ip, ror r3 │ │ │ │ + lslseq pc, r4 @ @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2af2f8 <__cxa_atexit@plt+0x2a3c84> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 2af300 <__cxa_atexit@plt+0x2a3c8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r6, r6, r0, lsl #31 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2af354 <__cxa_atexit@plt+0x2a3ce0> │ │ │ │ + ldr r3, [pc, #64] @ 2af36c <__cxa_atexit@plt+0x2a3cf8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 1b016e0 <__cxa_atexit@plt+0x1af606c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ + ldr r2, [pc, #60] @ 2af370 <__cxa_atexit@plt+0x2a3cfc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - lslseq pc, r4, r1 @ │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2af0c0 <__cxa_atexit@plt+0x2a3a4c> │ │ │ │ + ldr r7, [pc, #24] @ 2af374 <__cxa_atexit@plt+0x2a3d00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + biceq r7, r6, r4, lsr #8 │ │ │ │ + rorseq pc, r0 @ @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2af3c8 <__cxa_atexit@plt+0x2a3d54> │ │ │ │ + ldr r3, [pc, #64] @ 2af3e0 <__cxa_atexit@plt+0x2a3d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rorseq pc, r0, #1 @ │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2af0e8 <__cxa_atexit@plt+0x2a3a74> │ │ │ │ + ldr r2, [pc, #60] @ 2af3e4 <__cxa_atexit@plt+0x2a3d70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 2af3e8 <__cxa_atexit@plt+0x2a3d74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + strheq r7, [r6, #48] @ 0x30 │ │ │ │ + rorseq pc, ip, r1 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2af450 <__cxa_atexit@plt+0x2a3ddc> │ │ │ │ + ldr r3, [pc, #84] @ 2af460 <__cxa_atexit@plt+0x2a3dec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1b016e0 <__cxa_atexit@plt+0x1af606c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 2af42c <__cxa_atexit@plt+0x2a3db8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2af43c <__cxa_atexit@plt+0x2a3dc8> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r8, [r9, #2] │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 2af468 <__cxa_atexit@plt+0x2a3df4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 2af464 <__cxa_atexit@plt+0x2a3df0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldrsheq pc, [r0, ip]! @ │ │ │ │ + biceq r6, r6, ip, lsr #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2af494 <__cxa_atexit@plt+0x2a3e20> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r7, [pc, #12] @ 2af4a8 <__cxa_atexit@plt+0x2a3e34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldrheq pc, [r0, ip]! @ │ │ │ │ + ldrdeq r6, [r6, #212] @ 0xd4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2af148 <__cxa_atexit@plt+0x2a3ad4> │ │ │ │ - ldr r7, [pc, #52] @ 2af158 <__cxa_atexit@plt+0x2a3ae4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2af13c <__cxa_atexit@plt+0x2a3ac8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 2af16c <__cxa_atexit@plt+0x2a3af8> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 2af514 <__cxa_atexit@plt+0x2a3ea0> │ │ │ │ + ldr r3, [pc, #88] @ 2af524 <__cxa_atexit@plt+0x2a3eb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 2af4f0 <__cxa_atexit@plt+0x2a3e7c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2af500 <__cxa_atexit@plt+0x2a3e8c> │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 2af52c <__cxa_atexit@plt+0x2a3eb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 2af15c <__cxa_atexit@plt+0x2a3ae8> │ │ │ │ + ldr r7, [pc, #12] @ 2af528 <__cxa_atexit@plt+0x2a3eb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - lslseq pc, ip, #1 @ │ │ │ │ - rrxseq pc, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #172] @ 2af228 <__cxa_atexit@plt+0x2a3bb4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2af1dc <__cxa_atexit@plt+0x2a3b68> │ │ │ │ - ldr r3, [pc, #144] @ 2af22c <__cxa_atexit@plt+0x2a3bb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldm r5, {r1, r8} │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + lsrseq pc, r8, r0 @ │ │ │ │ + biceq r6, r6, r8, ror #26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2af20c <__cxa_atexit@plt+0x2a3b98> │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 2af1e8 <__cxa_atexit@plt+0x2a3b74> │ │ │ │ - ldr r2, [pc, #112] @ 2af238 <__cxa_atexit@plt+0x2a3bc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, lr} │ │ │ │ - str r8, [r5] │ │ │ │ - sub r9, r0, r1 │ │ │ │ - b 2af1f8 <__cxa_atexit@plt+0x2a3b84> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #64] @ 2af230 <__cxa_atexit@plt+0x2a3bbc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, lr} │ │ │ │ - sub r9, r1, r0 │ │ │ │ - ldr r5, [pc, #52] @ 2af234 <__cxa_atexit@plt+0x2a3bc0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r7, [pc, #40] @ 2af23c <__cxa_atexit@plt+0x2a3bc8> │ │ │ │ + bhi 2af5e0 <__cxa_atexit@plt+0x2a3f6c> │ │ │ │ + ldr r7, [pc, #184] @ 2af608 <__cxa_atexit@plt+0x2a3f94> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - stmdb r5, {r1, lr} │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2af5d0 <__cxa_atexit@plt+0x2a3f5c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 2af5f0 <__cxa_atexit@plt+0x2a3f7c> │ │ │ │ + ldr lr, [pc, #156] @ 2af610 <__cxa_atexit@plt+0x2a3f9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + sub r8, r2, #31 │ │ │ │ + ldr r0, [pc, #136] @ 2af614 <__cxa_atexit@plt+0x2a3fa0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r9, [pc, #128] @ 2af618 <__cxa_atexit@plt+0x2a3fa4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #124] @ 2af61c <__cxa_atexit@plt+0x2a3fa8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add lr, lr, #1 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r1, r7, r9} │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + add r1, r6, #28 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + sub r7, r2, #19 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - biceq r7, r6, r0, asr #9 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - lsrseq lr, r4 @ │ │ │ │ - lslseq lr, r0, #31 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [pc, #120] @ 2af2d0 <__cxa_atexit@plt+0x2a3c5c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldmib r3, {r1, r8} │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - sub r5, r3, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2af2b8 <__cxa_atexit@plt+0x2a3c44> │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 2af298 <__cxa_atexit@plt+0x2a3c24> │ │ │ │ - ldr r2, [pc, #88] @ 2af2dc <__cxa_atexit@plt+0x2a3c68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - stmda r3, {r1, lr} │ │ │ │ - str r8, [r3, #4] │ │ │ │ - sub r9, r0, r1 │ │ │ │ - b 2af2a8 <__cxa_atexit@plt+0x2a3c34> │ │ │ │ - ldr r2, [pc, #52] @ 2af2d4 <__cxa_atexit@plt+0x2a3c60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r3, {r2, r8, lr} │ │ │ │ - sub r9, r1, r0 │ │ │ │ - ldr r3, [pc, #40] @ 2af2d8 <__cxa_atexit@plt+0x2a3c64> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r7, [pc, #32] @ 2af2e0 <__cxa_atexit@plt+0x2a3c6c> │ │ │ │ + ldr r7, [pc, #36] @ 2af60c <__cxa_atexit@plt+0x2a3f98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - stmda r3, {r1, lr} │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - biceq r7, r6, r0, lsl r4 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - lslseq lr, r8, #30 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + lslseq lr, ip, #31 │ │ │ │ + rorseq lr, r0 @ │ │ │ │ + biceq r6, r6, r4, ror #25 │ │ │ │ + biceq r7, r6, r4, asr #3 │ │ │ │ + biceq r6, r6, r8, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2af330 <__cxa_atexit@plt+0x2a3cbc> │ │ │ │ - ldr r7, [pc, #56] @ 2af348 <__cxa_atexit@plt+0x2a3cd4> │ │ │ │ + bcc 2af6a0 <__cxa_atexit@plt+0x2a402c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub lr, r6, #31 │ │ │ │ + ldr r0, [pc, #88] @ 2af6ac <__cxa_atexit@plt+0x2a4038> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 2af6b0 <__cxa_atexit@plt+0x2a403c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #72] @ 2af6b4 <__cxa_atexit@plt+0x2a4040> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #68] @ 2af6b8 <__cxa_atexit@plt+0x2a4044> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + add r2, r3, #8 │ │ │ │ + stm r2, {r1, r7, r9} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + biceq r6, r6, ip, lsl ip │ │ │ │ + lslseq lr, r0, #30 │ │ │ │ + strdeq r7, [r6] │ │ │ │ + biceq r6, r6, r4, asr sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 2af53c <__cxa_atexit@plt+0x2a3ec8> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2af730 <__cxa_atexit@plt+0x2a40bc> │ │ │ │ + ldr r3, [pc, #84] @ 2af740 <__cxa_atexit@plt+0x2a40cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 2af70c <__cxa_atexit@plt+0x2a4098> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2af71c <__cxa_atexit@plt+0x2a40a8> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r8, [r9, #2] │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 2af748 <__cxa_atexit@plt+0x2a40d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2af34c <__cxa_atexit@plt+0x2a3cd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ - biceq r7, r6, ip, lsr #7 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + ldr r7, [pc, #12] @ 2af744 <__cxa_atexit@plt+0x2a40d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + asrseq lr, r4, #28 │ │ │ │ + biceq r6, r6, ip, asr #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2af38c <__cxa_atexit@plt+0x2a3d18> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 2af3a4 <__cxa_atexit@plt+0x2a3d30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2af774 <__cxa_atexit@plt+0x2a4100> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r7, [pc, #12] @ 2af788 <__cxa_atexit@plt+0x2a4114> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2af3a8 <__cxa_atexit@plt+0x2a3d34> │ │ │ │ + strdeq r6, [r6, #164] @ 0xa4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2af7f4 <__cxa_atexit@plt+0x2a4180> │ │ │ │ + ldr r3, [pc, #88] @ 2af804 <__cxa_atexit@plt+0x2a4190> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ - biceq r7, r6, ip, lsr r3 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - lsrseq lr, ip, #28 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 2af7d0 <__cxa_atexit@plt+0x2a415c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2af7e0 <__cxa_atexit@plt+0x2a416c> │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 2af80c <__cxa_atexit@plt+0x2a4198> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 2af808 <__cxa_atexit@plt+0x2a4194> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + lslseq lr, r0, #27 │ │ │ │ + biceq r6, r6, r8, lsl #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2af44c <__cxa_atexit@plt+0x2a3dd8> │ │ │ │ - ldr r3, [pc, #140] @ 2af45c <__cxa_atexit@plt+0x2a3de8> │ │ │ │ + bhi 2af874 <__cxa_atexit@plt+0x2a4200> │ │ │ │ + ldr r3, [pc, #84] @ 2af884 <__cxa_atexit@plt+0x2a4210> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2af430 <__cxa_atexit@plt+0x2a3dbc> │ │ │ │ - ldr r7, [pc, #116] @ 2af460 <__cxa_atexit@plt+0x2a3dec> │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 2af850 <__cxa_atexit@plt+0x2a41dc> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2af860 <__cxa_atexit@plt+0x2a41ec> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r8, [r9, #2] │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 2af88c <__cxa_atexit@plt+0x2a4218> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 2af888 <__cxa_atexit@plt+0x2a4214> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2af440 <__cxa_atexit@plt+0x2a3dcc> │ │ │ │ - ldr r1, [pc, #80] @ 2af464 <__cxa_atexit@plt+0x2a3df0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + lslseq lr, r8, #26 │ │ │ │ + biceq r6, r6, r8, lsl #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2af8b8 <__cxa_atexit@plt+0x2a4244> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r7, [pc, #12] @ 2af8cc <__cxa_atexit@plt+0x2a4258> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + strheq r6, [r6, #144] @ 0x90 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2af938 <__cxa_atexit@plt+0x2a42c4> │ │ │ │ + ldr r3, [pc, #88] @ 2af948 <__cxa_atexit@plt+0x2a42d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 2af914 <__cxa_atexit@plt+0x2a42a0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2af924 <__cxa_atexit@plt+0x2a42b0> │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ + mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - ldr r0, [r8] │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 2af950 <__cxa_atexit@plt+0x2a42dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 2af94c <__cxa_atexit@plt+0x2a42d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + asrseq lr, r4, #24 │ │ │ │ + biceq r6, r6, r4, asr #18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2af9b8 <__cxa_atexit@plt+0x2a4344> │ │ │ │ + ldr r3, [pc, #84] @ 2af9c8 <__cxa_atexit@plt+0x2a4354> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 2af994 <__cxa_atexit@plt+0x2a4320> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2af9a4 <__cxa_atexit@plt+0x2a4330> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r8, [r9, #2] │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 2af9d0 <__cxa_atexit@plt+0x2a435c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 2af9cc <__cxa_atexit@plt+0x2a4358> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + asrseq lr, ip, #23 │ │ │ │ + ldrdeq r6, [r6, #132] @ 0x84 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2af9fc <__cxa_atexit@plt+0x2a4388> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r7, [pc, #12] @ 2afa10 <__cxa_atexit@plt+0x2a439c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + biceq r6, r6, ip, ror r8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2afa7c <__cxa_atexit@plt+0x2a4408> │ │ │ │ + ldr r3, [pc, #88] @ 2afa8c <__cxa_atexit@plt+0x2a4418> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 2afa58 <__cxa_atexit@plt+0x2a43e4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2afa68 <__cxa_atexit@plt+0x2a43f4> │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #36] @ 2afa94 <__cxa_atexit@plt+0x2a4420> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2af468 <__cxa_atexit@plt+0x2a3df4> │ │ │ │ + ldr r7, [pc, #12] @ 2afa90 <__cxa_atexit@plt+0x2a441c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - lslseq lr, ip @ │ │ │ │ - rorseq lr, r0, sp │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + lslseq lr, r8, #22 │ │ │ │ + biceq r6, r6, r0, lsl r8 │ │ │ │ + lsrseq lr, ip @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ 2af4d0 <__cxa_atexit@plt+0x2a3e5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2af4c4 <__cxa_atexit@plt+0x2a3e50> │ │ │ │ - ldr r2, [pc, #44] @ 2af4d4 <__cxa_atexit@plt+0x2a3e60> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2afad4 <__cxa_atexit@plt+0x2a4460> │ │ │ │ + ldr r2, [pc, #36] @ 2afadc <__cxa_atexit@plt+0x2a4468> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ + ldr r1, [pc, #32] @ 2afae0 <__cxa_atexit@plt+0x2a446c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + lsrseq lr, r4, #19 │ │ │ │ + biceq r6, r6, ip, lsr #15 │ │ │ │ + rorseq lr, r0, r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2afb64 <__cxa_atexit@plt+0x2a44f0> │ │ │ │ + ldr r2, [pc, #124] @ 2afb84 <__cxa_atexit@plt+0x2a4510> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2afb70 <__cxa_atexit@plt+0x2a44fc> │ │ │ │ + ldr r3, [pc, #100] @ 2afb88 <__cxa_atexit@plt+0x2a4514> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 2afb4c <__cxa_atexit@plt+0x2a44d8> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 2afb58 <__cxa_atexit@plt+0x2a44e4> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r2, #6] │ │ │ │ + mov r7, r2 │ │ │ │ + b 12bc488 <__cxa_atexit@plt+0x12b0e14> │ │ │ │ + ldr r8, [r2, #7] │ │ │ │ + mov r7, r2 │ │ │ │ + b 12bc488 <__cxa_atexit@plt+0x12b0e14> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - lslseq lr, r4, #26 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2af504 <__cxa_atexit@plt+0x2a3e90> │ │ │ │ + ldr r7, [pc, #20] @ 2afb8c <__cxa_atexit@plt+0x2a4518> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + bx r0 │ │ │ │ + biceq r6, r6, r4, ror #14 │ │ │ │ + @ instruction: 0xffffdbb0 │ │ │ │ + rorseq lr, r4, #17 │ │ │ │ + asrseq lr, r0, #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2afc30 <__cxa_atexit@plt+0x2a45bc> │ │ │ │ + ldr r7, [pc, #164] @ 2afc58 <__cxa_atexit@plt+0x2a45e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2afc20 <__cxa_atexit@plt+0x2a45ac> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 2afc40 <__cxa_atexit@plt+0x2a45cc> │ │ │ │ + ldr r9, [pc, #136] @ 2afc60 <__cxa_atexit@plt+0x2a45ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #132] @ 2afc64 <__cxa_atexit@plt+0x2a45f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #128] @ 2afc68 <__cxa_atexit@plt+0x2a45f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 2afc5c <__cxa_atexit@plt+0x2a45e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + asrseq lr, ip, r9 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + biceq r6, r6, r8, ror fp │ │ │ │ + rorseq lr, r8, #15 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2af550 <__cxa_atexit@plt+0x2a3edc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #36] @ 2af55c <__cxa_atexit@plt+0x2a3ee8> │ │ │ │ + bcc 2afcd8 <__cxa_atexit@plt+0x2a4664> │ │ │ │ + ldr r8, [pc, #80] @ 2afce4 <__cxa_atexit@plt+0x2a4670> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #76] @ 2afce8 <__cxa_atexit@plt+0x2a4674> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #72] @ 2afcec <__cxa_atexit@plt+0x2a4678> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - add r1, r1, r2 │ │ │ │ - str lr, [r3, #4] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #12]! │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, r6, r4, lsl #3 │ │ │ │ - lsrseq lr, ip, #19 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + strheq r6, [r6, #172] @ 0xac │ │ │ │ + lslseq lr, r8 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ + b 2afba0 <__cxa_atexit@plt+0x2a452c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2af5c8 <__cxa_atexit@plt+0x2a3f54> │ │ │ │ - ldr r3, [pc, #84] @ 2af5d8 <__cxa_atexit@plt+0x2a3f64> │ │ │ │ + bhi 2afd68 <__cxa_atexit@plt+0x2a46f4> │ │ │ │ + ldr r3, [pc, #84] @ 2afd78 <__cxa_atexit@plt+0x2a4704> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2af5b8 <__cxa_atexit@plt+0x2a3f44> │ │ │ │ - ldr r7, [pc, #64] @ 2af5dc <__cxa_atexit@plt+0x2a3f68> │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 2afd44 <__cxa_atexit@plt+0x2a46d0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2afd54 <__cxa_atexit@plt+0x2a46e0> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r8, [r9, #2] │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 2afd80 <__cxa_atexit@plt+0x2a470c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 2afd7c <__cxa_atexit@plt+0x2a4708> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + lsrseq lr, r4, r8 │ │ │ │ + biceq r6, r6, r4, lsl r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2afdac <__cxa_atexit@plt+0x2a4738> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r7, [pc, #12] @ 2afdc0 <__cxa_atexit@plt+0x2a474c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + strheq r6, [r6, #76] @ 0x4c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2afe2c <__cxa_atexit@plt+0x2a47b8> │ │ │ │ + ldr r3, [pc, #88] @ 2afe3c <__cxa_atexit@plt+0x2a47c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 2afe08 <__cxa_atexit@plt+0x2a4794> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2afe18 <__cxa_atexit@plt+0x2a47a4> │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1b0b73c <__cxa_atexit@plt+0x1b000c8> │ │ │ │ - ldr r0, [r8] │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2af5e0 <__cxa_atexit@plt+0x2a3f6c> │ │ │ │ + ldr r7, [pc, #36] @ 2afe44 <__cxa_atexit@plt+0x2a47d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 2afe40 <__cxa_atexit@plt+0x2a47cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - lsrseq lr, r8, #24 │ │ │ │ - lsrseq lr, ip, #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #12] @ 2af60c <__cxa_atexit@plt+0x2a3f98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1b0b73c <__cxa_atexit@plt+0x1b000c8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2af64c <__cxa_atexit@plt+0x2a3fd8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 2af658 <__cxa_atexit@plt+0x2a3fe4> │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + rorseq lr, r0, r7 │ │ │ │ + biceq r6, r6, r0, asr r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2afe7c <__cxa_atexit@plt+0x2a4808> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2afe84 <__cxa_atexit@plt+0x2a4810> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + biceq r6, r6, r0, lsl #8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2afed8 <__cxa_atexit@plt+0x2a4864> │ │ │ │ + ldr r3, [pc, #64] @ 2afef0 <__cxa_atexit@plt+0x2a487c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 2afef4 <__cxa_atexit@plt+0x2a4880> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 2afef8 <__cxa_atexit@plt+0x2a4884> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r7, r6, r0, lsl #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + biceq r6, r6, ip, asr #7 │ │ │ │ + rorseq lr, r0, #13 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 2b001c <__cxa_atexit@plt+0x2a49a8> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2af68c <__cxa_atexit@plt+0x2a4018> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 2af694 <__cxa_atexit@plt+0x2a4020> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 2aff38 <__cxa_atexit@plt+0x2a48c4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2aff40 <__cxa_atexit@plt+0x2a48cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 192a9d8 <__cxa_atexit@plt+0x191f364> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [r6, #184] @ 0xb8 │ │ │ │ - asrseq lr, ip, fp │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #32 │ │ │ │ + biceq r6, r6, r4, asr #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2af6c4 <__cxa_atexit@plt+0x2a4050> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b 2af6cc <__cxa_atexit@plt+0x2a4058> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 2aff78 <__cxa_atexit@plt+0x2a4904> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2aff80 <__cxa_atexit@plt+0x2a490c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldm r5, {r3, r7} │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r8, [r1, #3] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - tst r2, #2 │ │ │ │ - ldreq r3, [r2, #3] │ │ │ │ - cmpeq r3, #0 │ │ │ │ - beq 2af764 <__cxa_atexit@plt+0x2a40f0> │ │ │ │ - ldr lr, [pc, #140] @ 2af78c <__cxa_atexit@plt+0x2a4118> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2af754 <__cxa_atexit@plt+0x2a40e0> │ │ │ │ - ldr r7, [pc, #100] @ 2af790 <__cxa_atexit@plt+0x2a411c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2af778 <__cxa_atexit@plt+0x2a4104> │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, fp │ │ │ │ - b 2ae2a8 <__cxa_atexit@plt+0x2a2c34> │ │ │ │ - ldr r0, [r9] │ │ │ │ + biceq r6, r6, r4, lsl #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2affb8 <__cxa_atexit@plt+0x2a4944> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2affc0 <__cxa_atexit@plt+0x2a494c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 2af798 <__cxa_atexit@plt+0x2a4124> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ + biceq r6, r6, r4, asr #5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2afff8 <__cxa_atexit@plt+0x2a4984> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2b0000 <__cxa_atexit@plt+0x2a498c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r6, r6, r4, lsl #5 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #152 @ 0x98 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b0160 <__cxa_atexit@plt+0x2a4aec> │ │ │ │ + str r8, [sp, #4] │ │ │ │ + ldr r0, [pc, #324] @ 2b0180 <__cxa_atexit@plt+0x2a4b0c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr lr, [pc, #316] @ 2b0184 <__cxa_atexit@plt+0x2a4b10> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #312] @ 2b0188 <__cxa_atexit@plt+0x2a4b14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r3, r1, #1 │ │ │ │ + sub r2, r6, #130 @ 0x82 │ │ │ │ + sub r8, r6, #122 @ 0x7a │ │ │ │ + sub r4, r6, #94 @ 0x5e │ │ │ │ + str fp, [sp, #8] │ │ │ │ + mov fp, r7 │ │ │ │ + str lr, [fp, #4]! │ │ │ │ + mov ip, r7 │ │ │ │ + str r0, [ip, #40]! @ 0x28 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + str r9, [sp] │ │ │ │ + ldr r9, [pc, #256] @ 2b018c <__cxa_atexit@plt+0x2a4b18> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r7, #12] │ │ │ │ + add lr, r7, #16 │ │ │ │ + stm lr, {r0, r9, fp} │ │ │ │ + ldr r0, [pc, #240] @ 2b0190 <__cxa_atexit@plt+0x2a4b1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r7, #28 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + str r1, [r7, #48] @ 0x30 │ │ │ │ + str sl, [r7, #52] @ 0x34 │ │ │ │ + str r9, [r7, #56] @ 0x38 │ │ │ │ + str ip, [r7, #60] @ 0x3c │ │ │ │ + str r0, [r7, #64] @ 0x40 │ │ │ │ + mov ip, r0 │ │ │ │ + str r4, [r7, #68] @ 0x44 │ │ │ │ + str r8, [r7, #72] @ 0x48 │ │ │ │ + mov r4, r7 │ │ │ │ + ldr r3, [pc, #192] @ 2b0194 <__cxa_atexit@plt+0x2a4b20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r4, #76]! @ 0x4c │ │ │ │ + ldr r3, [pc, #184] @ 2b0198 <__cxa_atexit@plt+0x2a4b24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #112]! @ 0x70 │ │ │ │ + sub lr, r6, #86 @ 0x56 │ │ │ │ + sub r2, r6, #58 @ 0x3a │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r3, r6, #14 │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + ldr sl, [pc, #152] @ 2b019c <__cxa_atexit@plt+0x2a4b28> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub fp, r6, #50 @ 0x32 │ │ │ │ + sub r3, r6, #22 │ │ │ │ + str r0, [r7, #-28] @ 0xffffffe4 │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r7, #-20] @ 0xffffffec │ │ │ │ + str r4, [r7, #-16] │ │ │ │ + str ip, [r7, #-12] │ │ │ │ + stmdb r7, {r2, lr} │ │ │ │ + str r1, [r7, #8] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r4, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str ip, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + str fp, [r7, #32] │ │ │ │ + str sl, [r7, #36] @ 0x24 │ │ │ │ + sub r7, r6, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2af794 <__cxa_atexit@plt+0x2a4120> │ │ │ │ + ldr r7, [pc, #56] @ 2b01a0 <__cxa_atexit@plt+0x2a4b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #152 @ 0x98 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + biceq r6, r6, r0, lsr #4 │ │ │ │ + strdeq r6, [r6, #24] │ │ │ │ + biceq r6, r6, ip, asr #4 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + biceq r6, r6, r0, ror #12 │ │ │ │ + asrseq lr, ip, r4 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2b0210 <__cxa_atexit@plt+0x2a4b9c> │ │ │ │ + ldr r2, [pc, #92] @ 2b0220 <__cxa_atexit@plt+0x2a4bac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b0204 <__cxa_atexit@plt+0x2a4b90> │ │ │ │ + ldmda r5, {r9, sl, lr} │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 2b001c <__cxa_atexit@plt+0x2a49a8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - rorseq lr, ip, #17 │ │ │ │ - biceq r6, r6, ip, lsl fp │ │ │ │ - asrseq lr, ip, sl │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #56] @ 2af7ec <__cxa_atexit@plt+0x2a4178> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2af7dc <__cxa_atexit@plt+0x2a4168> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, fp │ │ │ │ - b 2ae2a8 <__cxa_atexit@plt+0x2a2c34> │ │ │ │ - ldr r7, [pc, #12] @ 2af7f0 <__cxa_atexit@plt+0x2a417c> │ │ │ │ + ldr r7, [pc, #12] @ 2b0224 <__cxa_atexit@plt+0x2a4bb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - lslseq lr, r8, #17 │ │ │ │ - lslseq lr, r4, #20 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2af858 <__cxa_atexit@plt+0x2a41e4> │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2af900 <__cxa_atexit@plt+0x2a428c> │ │ │ │ - ldr r2, [pc, #260] @ 2af92c <__cxa_atexit@plt+0x2a42b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #244] @ 2af930 <__cxa_atexit@plt+0x2a42bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r9, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + lsrseq lr, r0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + b 2b001c <__cxa_atexit@plt+0x2a49a8> │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 2b01b0 <__cxa_atexit@plt+0x2a4b3c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2b02a8 <__cxa_atexit@plt+0x2a4c34> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2b02b0 <__cxa_atexit@plt+0x2a4c3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r5, [r6, #244] @ 0xf4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2b02e8 <__cxa_atexit@plt+0x2a4c74> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2b02f0 <__cxa_atexit@plt+0x2a4c7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strexbeq r5, r4, [r6] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2b0328 <__cxa_atexit@plt+0x2a4cb4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2b0330 <__cxa_atexit@plt+0x2a4cbc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + biceq r5, r6, r4, asr pc │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ - and r1, r2, #3 │ │ │ │ - and r0, r8, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 2af89c <__cxa_atexit@plt+0x2a4228> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 2af8bc <__cxa_atexit@plt+0x2a4248> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 2af8dc <__cxa_atexit@plt+0x2a4268> │ │ │ │ - ldr r3, [pc, #148] @ 2af920 <__cxa_atexit@plt+0x2a42ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r8, #1] │ │ │ │ - ldr r8, [r2, #1] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1af2360 <__cxa_atexit@plt+0x1ae6cec> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2af8e8 <__cxa_atexit@plt+0x2a4274> │ │ │ │ - ldr r3, [pc, #112] @ 2af91c <__cxa_atexit@plt+0x2a42a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r2, #2] │ │ │ │ - ldr r8, [r8, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1af2360 <__cxa_atexit@plt+0x1ae6cec> │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 2af8dc <__cxa_atexit@plt+0x2a4268> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 2af8e8 <__cxa_atexit@plt+0x2a4274> │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge 2af8e8 <__cxa_atexit@plt+0x2a4274> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 2afa2c <__cxa_atexit@plt+0x2a43b8> │ │ │ │ - ldr r2, [pc, #56] @ 2af928 <__cxa_atexit@plt+0x2a42b4> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2b037c <__cxa_atexit@plt+0x2a4d08> │ │ │ │ + ldr r2, [pc, #56] @ 2b0390 <__cxa_atexit@plt+0x2a4d1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b0374 <__cxa_atexit@plt+0x2a4d00> │ │ │ │ + b 2b03a0 <__cxa_atexit@plt+0x2a4d2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2b0394 <__cxa_atexit@plt+0x2a4d20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1b0dcac <__cxa_atexit@plt+0x1b02638> │ │ │ │ - ldr r6, [pc, #28] @ 2af924 <__cxa_atexit@plt+0x2a42b0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #5 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - biceq r6, r6, r0, asr sl │ │ │ │ - andeq r0, r0, r7, ror #27 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + asrseq lr, ip, #4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #116 @ 0x74 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2af988 <__cxa_atexit@plt+0x2a4314> │ │ │ │ - ldr r2, [pc, #68] @ 2af9a0 <__cxa_atexit@plt+0x2a432c> │ │ │ │ + bcc 2b04ac <__cxa_atexit@plt+0x2a4e38> │ │ │ │ + ldr r2, [pc, #252] @ 2b04b8 <__cxa_atexit@plt+0x2a4e44> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 2af9a4 <__cxa_atexit@plt+0x2a4330> │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + ldr r7, [pc, #228] @ 2b04bc <__cxa_atexit@plt+0x2a4e48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + sub fp, r6, #94 @ 0x5e │ │ │ │ + str r1, [r3, #80] @ 0x50 │ │ │ │ + sub r1, r6, #86 @ 0x56 │ │ │ │ + str r4, [sp] │ │ │ │ + sub lr, r6, #58 @ 0x3a │ │ │ │ + mov r8, r3 │ │ │ │ + ldr sl, [pc, #192] @ 2b04c0 <__cxa_atexit@plt+0x2a4e4c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r8, #36]! @ 0x24 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + ldr r2, [pc, #176] @ 2b04c4 <__cxa_atexit@plt+0x2a4e50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - sub r9, r6, #2 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + str r8, [r3, #56] @ 0x38 │ │ │ │ + ldr r0, [pc, #164] @ 2b04c8 <__cxa_atexit@plt+0x2a4e54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ + str lr, [r3, #64] @ 0x40 │ │ │ │ + str r1, [r3, #68] @ 0x44 │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r9, r2 │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + mov r2, r0 │ │ │ │ + str fp, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r4, [pc, #108] @ 2b04cc <__cxa_atexit@plt+0x2a4e58> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r7, #72]! @ 0x48 │ │ │ │ + sub r4, r6, #14 │ │ │ │ + str r4, [r3, #112] @ 0x70 │ │ │ │ + ldr r4, [pc, #92] @ 2b04d0 <__cxa_atexit@plt+0x2a4e5c> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #108] @ 0x6c │ │ │ │ + sub r4, r6, #50 @ 0x32 │ │ │ │ + str r4, [r3, #104] @ 0x68 │ │ │ │ + sub r4, r6, #22 │ │ │ │ + str r4, [r3, #100] @ 0x64 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r2, [r3, #96] @ 0x60 │ │ │ │ + ldr r4, [r5, #-4] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + str r9, [r3, #88] @ 0x58 │ │ │ │ + str r4, [r3, #84] @ 0x54 │ │ │ │ + sub r7, r6, #1 │ │ │ │ + ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 2af9a8 <__cxa_atexit@plt+0x2a4334> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #116 @ 0x74 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0xfffffd04 │ │ │ │ - biceq r6, r6, ip, lsl r9 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - asrseq lr, ip, #16 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 2af9d0 <__cxa_atexit@plt+0x2a435c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 2afa2c <__cxa_atexit@plt+0x2a43b8> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #12] @ 2af9e8 <__cxa_atexit@plt+0x2a4374> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b0dcac <__cxa_atexit@plt+0x1b02638> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - lslseq lr, ip, #16 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 2afa10 <__cxa_atexit@plt+0x2a439c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 2afa2c <__cxa_atexit@plt+0x2a43b8> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #12] @ 2afa28 <__cxa_atexit@plt+0x2a43b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b0dcac <__cxa_atexit@plt+0x1b02638> │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [pc, #128] @ 2afabc <__cxa_atexit@plt+0x2a4448> │ │ │ │ - add r2, pc, r2 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + stlexbeq r5, r8, [r6] │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + biceq r5, r6, r0, ror lr │ │ │ │ + biceq r5, r6, r8, asr #29 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + strdeq r6, [r6, #32] │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - ldr r8, [r3, #12] │ │ │ │ - ldr sl, [r3, #20] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r3, #36 @ 0x24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2afaa4 <__cxa_atexit@plt+0x2a4430> │ │ │ │ - ldr r2, [pc, #92] @ 2afac0 <__cxa_atexit@plt+0x2a444c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2afa90 <__cxa_atexit@plt+0x2a441c> │ │ │ │ - ldr r2, [pc, #72] @ 2afac4 <__cxa_atexit@plt+0x2a4450> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2b051c <__cxa_atexit@plt+0x2a4ea8> │ │ │ │ + ldr r2, [pc, #56] @ 2b0530 <__cxa_atexit@plt+0x2a4ebc> │ │ │ │ add r2, pc, r2 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ str r8, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2afa9c <__cxa_atexit@plt+0x2a4428> │ │ │ │ - b 2ab3d4 <__cxa_atexit@plt+0x29fd60> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + beq 2b0514 <__cxa_atexit@plt+0x2a4ea0> │ │ │ │ + b 2b03a0 <__cxa_atexit@plt+0x2a4d2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2afac8 <__cxa_atexit@plt+0x2a4454> │ │ │ │ + ldr r7, [pc, #16] @ 2b0534 <__cxa_atexit@plt+0x2a4ec0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xffffb930 │ │ │ │ - @ instruction: 0xffffb954 │ │ │ │ - lslseq lr, r0, #8 │ │ │ │ - lsrseq lr, ip, #14 │ │ │ │ - andeq r0, r0, r7, lsr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2afafc <__cxa_atexit@plt+0x2a4488> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ 2afb00 <__cxa_atexit@plt+0x2a448c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - asrseq lr, r4 @ │ │ │ │ - rorseq lr, r4 @ │ │ │ │ - andeq r0, r0, r7, ror #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2afb64 <__cxa_atexit@plt+0x2a44f0> │ │ │ │ - ldr lr, [pc, #68] @ 2afb70 <__cxa_atexit@plt+0x2a44fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #64] @ 2afb74 <__cxa_atexit@plt+0x2a4500> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 2afb78 <__cxa_atexit@plt+0x2a4504> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #8]! │ │ │ │ - sub r1, r6, #3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - sub r1, r2, #1 │ │ │ │ - stmib r3, {r0, r1} │ │ │ │ - add r9, lr, #1 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - lslseq lr, r0 @ │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01c66898 │ │ │ │ - rorseq lr, ip, r6 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 2af6cc <__cxa_atexit@plt+0x2a4058> │ │ │ │ - asrseq lr, r8, #12 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 2afbd8 <__cxa_atexit@plt+0x2a4564> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #20] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 1b02fa8 <__cxa_atexit@plt+0x1af7934> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - lslseq lr, ip, r6 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #60] @ 2afc2c <__cxa_atexit@plt+0x2a45b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 2afc20 <__cxa_atexit@plt+0x2a45ac> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 2af6cc <__cxa_atexit@plt+0x2a4058> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - asrseq lr, r8, #11 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 2af6cc <__cxa_atexit@plt+0x2a4058> │ │ │ │ - lsrseq lr, r4 @ │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + lsrseq lr, ip, #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2afca0 <__cxa_atexit@plt+0x2a462c> │ │ │ │ - ldr r2, [pc, #44] @ 2afca8 <__cxa_atexit@plt+0x2a4634> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 2b056c <__cxa_atexit@plt+0x2a4ef8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #32] @ 2afcac <__cxa_atexit@plt+0x2a4638> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2b0574 <__cxa_atexit@plt+0x2a4f00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1b0b73c <__cxa_atexit@plt+0x1b000c8> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - biceq r6, r6, r8, ror #11 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2afcec <__cxa_atexit@plt+0x2a4678> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 2afcf8 <__cxa_atexit@plt+0x2a4684> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r6, r6, r0, ror #19 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + biceq r5, r6, r0, lsl sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2afd7c <__cxa_atexit@plt+0x2a4708> │ │ │ │ - ldr lr, [pc, #128] @ 2afd9c <__cxa_atexit@plt+0x2a4728> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r1, [pc, #116] @ 2afda0 <__cxa_atexit@plt+0x2a472c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2afd70 <__cxa_atexit@plt+0x2a46fc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2afd88 <__cxa_atexit@plt+0x2a4714> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 2afda4 <__cxa_atexit@plt+0x2a4730> │ │ │ │ + bhi 2b05ac <__cxa_atexit@plt+0x2a4f38> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2b05b4 <__cxa_atexit@plt+0x2a4f40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - biceq r6, r6, r8, asr #10 │ │ │ │ - biceq r6, r6, r0, ror #18 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2afde4 <__cxa_atexit@plt+0x2a4770> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 2afdf0 <__cxa_atexit@plt+0x2a477c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r6, r6, r8, ror #17 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + ldrdeq r5, [r6, #192] @ 0xc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2afe74 <__cxa_atexit@plt+0x2a4800> │ │ │ │ - ldr lr, [pc, #128] @ 2afe94 <__cxa_atexit@plt+0x2a4820> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r1, [pc, #116] @ 2afe98 <__cxa_atexit@plt+0x2a4824> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2afe68 <__cxa_atexit@plt+0x2a47f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2afe80 <__cxa_atexit@plt+0x2a480c> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 2afe9c <__cxa_atexit@plt+0x2a4828> │ │ │ │ + bhi 2b06b0 <__cxa_atexit@plt+0x2a503c> │ │ │ │ + ldr r7, [pc, #256] @ 2b06d8 <__cxa_atexit@plt+0x2a5064> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 2b06a0 <__cxa_atexit@plt+0x2a502c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #80 @ 0x50 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 2b06c0 <__cxa_atexit@plt+0x2a504c> │ │ │ │ + ldr r1, [pc, #228] @ 2b06e0 <__cxa_atexit@plt+0x2a506c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + ldr ip, [sl, #7] │ │ │ │ + ldmdb r5, {r3, r9} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r0, [pc, #208] @ 2b06e4 <__cxa_atexit@plt+0x2a5070> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + str r1, [sp] │ │ │ │ + sub r8, r2, #58 @ 0x3a │ │ │ │ + sub lr, r2, #14 │ │ │ │ + str lr, [r6, #76] @ 0x4c │ │ │ │ + sub r1, r2, #50 @ 0x32 │ │ │ │ + sub r0, r2, #22 │ │ │ │ + mov lr, r6 │ │ │ │ + ldr sl, [pc, #172] @ 2b06e8 <__cxa_atexit@plt+0x2a5074> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [lr, #36]! @ 0x24 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r3, [r6, #48] @ 0x30 │ │ │ │ + ldr r3, [pc, #156] @ 2b06ec <__cxa_atexit@plt+0x2a5078> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #52] @ 0x34 │ │ │ │ + str lr, [r6, #56] @ 0x38 │ │ │ │ + ldr r7, [pc, #144] @ 2b06f0 <__cxa_atexit@plt+0x2a507c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r6, #64] @ 0x40 │ │ │ │ + str r1, [r6, #68] @ 0x44 │ │ │ │ + ldr r1, [pc, #128] @ 2b06f4 <__cxa_atexit@plt+0x2a5080> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ + str r1, [r6, #72] @ 0x48 │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r3, r6, r7, r8} │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #36] @ 2b06dc <__cxa_atexit@plt+0x2a5068> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #80 @ 0x50 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - biceq r6, r6, r0, asr r4 │ │ │ │ - biceq r6, r6, r8, ror #16 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + lsrseq sp, r0, #30 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + biceq r5, r6, ip, asr ip │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + biceq r5, r6, r4, lsr ip │ │ │ │ + biceq r5, r6, ip, lsl #25 │ │ │ │ + strdeq r6, [r6] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ + mov ip, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2afedc <__cxa_atexit@plt+0x2a4868> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 2afee8 <__cxa_atexit@plt+0x2a4874> │ │ │ │ + bcc 2b07c4 <__cxa_atexit@plt+0x2a5150> │ │ │ │ + ldr r0, [pc, #180] @ 2b07d8 <__cxa_atexit@plt+0x2a5164> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr fp, [r7, #7] │ │ │ │ + ldmib r5, {r2, r8} │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r7, [pc, #160] @ 2b07dc <__cxa_atexit@plt+0x2a5168> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + sub r7, r6, #58 @ 0x3a │ │ │ │ + str r1, [sp] │ │ │ │ + sub lr, r6, #14 │ │ │ │ + str lr, [r3, #76] @ 0x4c │ │ │ │ + sub r1, r6, #50 @ 0x32 │ │ │ │ + sub r0, r6, #22 │ │ │ │ + mov lr, r3 │ │ │ │ + ldr r9, [pc, #124] @ 2b07e0 <__cxa_atexit@plt+0x2a516c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [lr, #36]! @ 0x24 │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + ldr r2, [pc, #108] @ 2b07e4 <__cxa_atexit@plt+0x2a5170> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + str lr, [r3, #56] @ 0x38 │ │ │ │ + ldr r4, [pc, #96] @ 2b07e8 <__cxa_atexit@plt+0x2a5174> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ + str r1, [r3, #68] @ 0x44 │ │ │ │ + ldr r1, [pc, #80] @ 2b07ec <__cxa_atexit@plt+0x2a5178> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r1, [r3, #72] @ 0x48 │ │ │ │ + str fp, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r2, r3, r4, r7, sl} │ │ │ │ + sub r7, r6, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r4, ip │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r4, #80 @ 0x50 │ │ │ │ + str r4, [ip, #828] @ 0x33c │ │ │ │ + mov r4, ip │ │ │ │ + mov fp, r1 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r6, [r6, #112] @ 0x70 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + biceq r5, r6, r4, lsr fp │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + biceq r5, r6, ip, lsl #22 │ │ │ │ + biceq r5, r6, r4, ror #22 │ │ │ │ + biceq r5, r6, r8, asr #31 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2aff34 <__cxa_atexit@plt+0x2a48c0> │ │ │ │ - tst r9, #2 │ │ │ │ - ldreq r3, [r9, #3] │ │ │ │ - cmpeq r3, #0 │ │ │ │ - beq 2aff20 <__cxa_atexit@plt+0x2a48ac> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - sub r5, r5, #12 │ │ │ │ - b 2aff5c <__cxa_atexit@plt+0x2a48e8> │ │ │ │ - ldr r7, [pc, #28] @ 2aff44 <__cxa_atexit@plt+0x2a48d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #24] @ 2aff48 <__cxa_atexit@plt+0x2a48d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2aff4c <__cxa_atexit@plt+0x2a48d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - rorseq lr, ip, #3 │ │ │ │ - rorseq lr, r4, #3 │ │ │ │ - rorseq lr, ip, #5 │ │ │ │ - asrseq lr, r0, #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2b0020 <__cxa_atexit@plt+0x2a49ac> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - ldr r1, [pc, #236] @ 2b006c <__cxa_atexit@plt+0x2a49f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - str r0, [r2, #4] │ │ │ │ - and r1, r8, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 2affcc <__cxa_atexit@plt+0x2a4958> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 2affb8 <__cxa_atexit@plt+0x2a4944> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - cmp r1, #0 │ │ │ │ - bmi 2affb8 <__cxa_atexit@plt+0x2a4944> │ │ │ │ - ldr r7, [pc, #188] @ 2b0070 <__cxa_atexit@plt+0x2a49fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 2affd4 <__cxa_atexit@plt+0x2a4960> │ │ │ │ - ldr r1, [pc, #192] @ 2b0080 <__cxa_atexit@plt+0x2a4a0c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1b0b73c <__cxa_atexit@plt+0x1b000c8> │ │ │ │ - ldr r7, [pc, #176] @ 2b0084 <__cxa_atexit@plt+0x2a4a10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #28 │ │ │ │ + b 2b05c4 <__cxa_atexit@plt+0x2a4f50> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2b0038 <__cxa_atexit@plt+0x2a49c4> │ │ │ │ - ldr r7, [pc, #156] @ 2b0088 <__cxa_atexit@plt+0x2a4a14> │ │ │ │ + bhi 2b0840 <__cxa_atexit@plt+0x2a51cc> │ │ │ │ + ldr r7, [pc, #48] @ 2b0850 <__cxa_atexit@plt+0x2a51dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #152] @ 2b008c <__cxa_atexit@plt+0x2a4a18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [pc, #144] @ 2b0090 <__cxa_atexit@plt+0x2a4a1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #129 @ 0x81 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - mov r7, fp │ │ │ │ - b 2af6cc <__cxa_atexit@plt+0x2a4058> │ │ │ │ - ldr r3, [pc, #108] @ 2b0094 <__cxa_atexit@plt+0x2a4a20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ - ldr r7, [pc, #52] @ 2b0074 <__cxa_atexit@plt+0x2a4a00> │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 2b0834 <__cxa_atexit@plt+0x2a51c0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 2b0860 <__cxa_atexit@plt+0x2a51ec> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 2b0854 <__cxa_atexit@plt+0x2a51e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #48] @ 2b0078 <__cxa_atexit@plt+0x2a4a04> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #129 @ 0x81 │ │ │ │ - ldr r5, [pc, #40] @ 2b007c <__cxa_atexit@plt+0x2a4a08> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ - add r8, r7, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff724 │ │ │ │ - andeq r0, r0, r8, asr #6 │ │ │ │ - asrseq sp, r0 @ │ │ │ │ - biceq r6, r6, r8, asr #5 │ │ │ │ - biceq r6, r6, r8, ror r3 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - lsrseq sp, r4, #30 │ │ │ │ - ldrdeq r6, [r6, #56] @ 0x38 │ │ │ │ - biceq r6, r6, r0, lsl r3 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + lslseq sp, r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2b00e4 <__cxa_atexit@plt+0x2a4a70> │ │ │ │ - ldr r7, [pc, #56] @ 2b00fc <__cxa_atexit@plt+0x2a4a88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2b08e4 <__cxa_atexit@plt+0x2a5270> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [r2, #10] │ │ │ │ + ldr r1, [pc, #244] @ 2b0978 <__cxa_atexit@plt+0x2a5304> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b094c <__cxa_atexit@plt+0x2a52d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2b0958 <__cxa_atexit@plt+0x2a52e4> │ │ │ │ + ldr lr, [pc, #212] @ 2b0984 <__cxa_atexit@plt+0x2a5310> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5] │ │ │ │ + ldr r0, [pc, #200] @ 2b0988 <__cxa_atexit@plt+0x2a5314> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2b0100 <__cxa_atexit@plt+0x2a4a8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2b014c <__cxa_atexit@plt+0x2a4ad8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [pc, #56] @ 2b0164 <__cxa_atexit@plt+0x2a4af0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2b0168 <__cxa_atexit@plt+0x2a4af4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #128] @ 2b0974 <__cxa_atexit@plt+0x2a5300> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - lsrseq lr, r4, #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #128] @ 2b0200 <__cxa_atexit@plt+0x2a4b8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b01d4 <__cxa_atexit@plt+0x2a4b60> │ │ │ │ - ldr r3, [pc, #100] @ 2b0204 <__cxa_atexit@plt+0x2a4b90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #92] @ 2b0208 <__cxa_atexit@plt+0x2a4b94> │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b094c <__cxa_atexit@plt+0x2a52d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2b0960 <__cxa_atexit@plt+0x2a52ec> │ │ │ │ + ldr r7, [pc, #92] @ 2b097c <__cxa_atexit@plt+0x2a5308> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r2, [pc, #84] @ 2b020c <__cxa_atexit@plt+0x2a4b98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #129 @ 0x81 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - b 2af6cc <__cxa_atexit@plt+0x2a4058> │ │ │ │ - ldr r3, [pc, #52] @ 2b0210 <__cxa_atexit@plt+0x2a4b9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 2b0214 <__cxa_atexit@plt+0x2a4ba0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #129 @ 0x81 │ │ │ │ - ldr r2, [pc, #40] @ 2b0218 <__cxa_atexit@plt+0x2a4ba4> │ │ │ │ + ldr r2, [pc, #88] @ 2b0980 <__cxa_atexit@plt+0x2a530c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #2 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - rorseq sp, r0, sp │ │ │ │ - biceq r6, r6, r0, lsr #4 │ │ │ │ - biceq r6, r6, r8, asr r1 │ │ │ │ - lsrseq sp, r4, sp │ │ │ │ - biceq r6, r6, ip, lsr #2 │ │ │ │ - ldrdeq r6, [r6, #28] │ │ │ │ - rorseq sp, r4 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2b026c <__cxa_atexit@plt+0x2a4bf8> │ │ │ │ - ldr r7, [pc, #56] @ 2b0284 <__cxa_atexit@plt+0x2a4c10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2b0288 <__cxa_atexit@plt+0x2a4c14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - lslseq sp, r4, #25 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2b02d8 <__cxa_atexit@plt+0x2a4c64> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [pc, #56] @ 2b02f0 <__cxa_atexit@plt+0x2a4c7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2b02f4 <__cxa_atexit@plt+0x2a4c80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ - @ instruction: 0xfffff9ac │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #16 │ │ │ │ + b 2b0964 <__cxa_atexit@plt+0x2a52f0> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + biceq r5, r6, r8, asr #28 │ │ │ │ + biceq r5, r6, r4, asr #28 │ │ │ │ + biceq r5, r6, r0, asr #29 │ │ │ │ + biceq r5, r6, ip, lsr #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2b0344 <__cxa_atexit@plt+0x2a4cd0> │ │ │ │ - ldr r7, [pc, #56] @ 2b035c <__cxa_atexit@plt+0x2a4ce8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ + bcc 2b09dc <__cxa_atexit@plt+0x2a5368> │ │ │ │ + ldr lr, [pc, #56] @ 2b09e8 <__cxa_atexit@plt+0x2a5374> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #48] @ 2b09ec <__cxa_atexit@plt+0x2a5378> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + add r2, r2, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2b0360 <__cxa_atexit@plt+0x2a4cec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ - @ instruction: 0xfffff9dc │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + biceq r5, r6, r0, asr #27 │ │ │ │ + strheq r5, [r6, #208] @ 0xd0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2b03ac <__cxa_atexit@plt+0x2a4d38> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [pc, #56] @ 2b03c4 <__cxa_atexit@plt+0x2a4d50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ + bcc 2b0a3c <__cxa_atexit@plt+0x2a53c8> │ │ │ │ + ldr r7, [pc, #52] @ 2b0a48 <__cxa_atexit@plt+0x2a53d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #44] @ 2b0a4c <__cxa_atexit@plt+0x2a53d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2b03c8 <__cxa_atexit@plt+0x2a4d54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1bc7af0 <__cxa_atexit@plt+0x1bbc47c> │ │ │ │ - @ instruction: 0xfffff974 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - asrseq sp, r0, lr │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + biceq r5, r6, r4, asr sp │ │ │ │ + biceq r5, r6, ip, asr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2b0464 <__cxa_atexit@plt+0x2a4df0> │ │ │ │ - ldr r7, [pc, #152] @ 2b048c <__cxa_atexit@plt+0x2a4e18> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2b0a90 <__cxa_atexit@plt+0x2a541c> │ │ │ │ + ldr r7, [pc, #48] @ 2b0aa0 <__cxa_atexit@plt+0x2a542c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 2b0444 <__cxa_atexit@plt+0x2a4dd0> │ │ │ │ - ldr r7, [pc, #136] @ 2b0490 <__cxa_atexit@plt+0x2a4e1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - sub r7, r2, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2b0478 <__cxa_atexit@plt+0x2a4e04> │ │ │ │ - tst r9, #2 │ │ │ │ - ldreq r7, [r9, #3] │ │ │ │ - cmpeq r7, #0 │ │ │ │ - beq 2b0450 <__cxa_atexit@plt+0x2a4ddc> │ │ │ │ - str r3, [r2, #-12] │ │ │ │ - str r9, [r2, #-8] │ │ │ │ - sub r5, r2, #16 │ │ │ │ + beq 2b0a84 <__cxa_atexit@plt+0x2a5410> │ │ │ │ mov r7, r8 │ │ │ │ - b 2aff5c <__cxa_atexit@plt+0x2a48e8> │ │ │ │ + b 2b0ab0 <__cxa_atexit@plt+0x2a543c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 2b0494 <__cxa_atexit@plt+0x2a4e20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 2b0498 <__cxa_atexit@plt+0x2a4e24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 2b04a0 <__cxa_atexit@plt+0x2a4e2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2b049c <__cxa_atexit@plt+0x2a4e28> │ │ │ │ + ldr r7, [pc, #12] @ 2b0aa4 <__cxa_atexit@plt+0x2a5430> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - lsrseq sp, ip @ │ │ │ │ - lsrseq sp, r4 @ │ │ │ │ - lsrseq sp, r8, #27 │ │ │ │ - asrseq sp, ip, #27 │ │ │ │ - rorseq sp, ip, sp │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + asrseq sp, ip, #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 2b0510 <__cxa_atexit@plt+0x2a4e9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2b0b34 <__cxa_atexit@plt+0x2a54c0> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [r2, #10] │ │ │ │ + ldr r1, [pc, #244] @ 2b0bc8 <__cxa_atexit@plt+0x2a5554> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ mov r2, r5 │ │ │ │ - str r3, [r2], #-16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2b0500 <__cxa_atexit@plt+0x2a4e8c> │ │ │ │ - tst r9, #2 │ │ │ │ - ldreq r3, [r9, #3] │ │ │ │ - cmpeq r3, #0 │ │ │ │ - beq 2b04ec <__cxa_atexit@plt+0x2a4e78> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - sub r5, r5, #12 │ │ │ │ - b 2aff5c <__cxa_atexit@plt+0x2a48e8> │ │ │ │ - ldr r7, [pc, #32] @ 2b0514 <__cxa_atexit@plt+0x2a4ea0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 2b0518 <__cxa_atexit@plt+0x2a4ea4> │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b0b9c <__cxa_atexit@plt+0x2a5528> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2b0ba8 <__cxa_atexit@plt+0x2a5534> │ │ │ │ + ldr lr, [pc, #212] @ 2b0bd4 <__cxa_atexit@plt+0x2a5560> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [pc, #200] @ 2b0bd8 <__cxa_atexit@plt+0x2a5564> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2b051c <__cxa_atexit@plt+0x2a4ea8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #128] @ 2b0bc4 <__cxa_atexit@plt+0x2a5550> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b0b9c <__cxa_atexit@plt+0x2a5528> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2b0bb0 <__cxa_atexit@plt+0x2a553c> │ │ │ │ + ldr r7, [pc, #92] @ 2b0bcc <__cxa_atexit@plt+0x2a5558> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [pc, #88] @ 2b0bd0 <__cxa_atexit@plt+0x2a555c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - lsrseq sp, r0, #24 │ │ │ │ - lslseq sp, r8, ip │ │ │ │ - lsrseq sp, r0, #26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + b 2b0bb4 <__cxa_atexit@plt+0x2a5540> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + strdeq r5, [r6, #184] @ 0xb8 │ │ │ │ + strdeq r5, [r6, #188] @ 0xbc │ │ │ │ + biceq r5, r6, r0, ror ip │ │ │ │ + biceq r5, r6, r4, ror #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2b0c2c <__cxa_atexit@plt+0x2a55b8> │ │ │ │ + ldr lr, [pc, #56] @ 2b0c38 <__cxa_atexit@plt+0x2a55c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #48] @ 2b0c3c <__cxa_atexit@plt+0x2a55c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + add r2, r2, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #10 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + biceq r5, r6, r0, ror fp │ │ │ │ + biceq r5, r6, r8, ror #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2b0554 <__cxa_atexit@plt+0x2a4ee0> │ │ │ │ - ldr r2, [pc, #28] @ 2b0560 <__cxa_atexit@plt+0x2a4eec> │ │ │ │ + bcc 2b0c8c <__cxa_atexit@plt+0x2a5618> │ │ │ │ + ldr r7, [pc, #52] @ 2b0c98 <__cxa_atexit@plt+0x2a5624> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #44] @ 2b0c9c <__cxa_atexit@plt+0x2a5628> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1bc7fc4 <__cxa_atexit@plt+0x1bbc950> │ │ │ │ - biceq r5, r6, ip, lsl #29 │ │ │ │ - asrseq sp, r0 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + biceq r5, r6, r4, lsl #22 │ │ │ │ + biceq r5, r6, r4, lsl #22 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2b05cc <__cxa_atexit@plt+0x2a4f58> │ │ │ │ - ldr r3, [pc, #84] @ 2b05dc <__cxa_atexit@plt+0x2a4f68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2b05bc <__cxa_atexit@plt+0x2a4f48> │ │ │ │ - ldr r7, [pc, #64] @ 2b05e0 <__cxa_atexit@plt+0x2a4f6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1b10d58 <__cxa_atexit@plt+0x1b056e4> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 2b0cd4 <__cxa_atexit@plt+0x2a5660> │ │ │ │ + ldr r5, [pc, #36] @ 2b0ce4 <__cxa_atexit@plt+0x2a5670> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2b05e4 <__cxa_atexit@plt+0x2a4f70> │ │ │ │ + mov r8, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + ldr r7, [pc, #12] @ 2b0ce8 <__cxa_atexit@plt+0x2a5674> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - rorseq sp, r8, ip │ │ │ │ - asrseq sp, r0, ip │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + lslseq sp, ip, #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #12] @ 2b0610 <__cxa_atexit@plt+0x2a4f9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1b10d58 <__cxa_atexit@plt+0x1b056e4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2b0650 <__cxa_atexit@plt+0x2a4fdc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 2b065c <__cxa_atexit@plt+0x2a4fe8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r3, [pc, #16] @ 2b0d0c <__cxa_atexit@plt+0x2a5698> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 16cf974 <__cxa_atexit@plt+0x16c4300> │ │ │ │ + rorseq sp, r8, #17 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b0d6c <__cxa_atexit@plt+0x2a56f8> │ │ │ │ + ldr r3, [pc, #76] @ 2b0d84 <__cxa_atexit@plt+0x2a5710> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #72] @ 2b0d88 <__cxa_atexit@plt+0x2a5714> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #17 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r2, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #24] @ 2b0d8c <__cxa_atexit@plt+0x2a5718> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - biceq r6, r6, ip, ror r0 │ │ │ │ + bx r0 │ │ │ │ + biceq r5, r6, r0, asr #20 │ │ │ │ + biceq r5, r6, ip, lsr sl │ │ │ │ + rorseq sp, r8, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2b06a4 <__cxa_atexit@plt+0x2a5030> │ │ │ │ - ldr r7, [pc, #52] @ 2b06b8 <__cxa_atexit@plt+0x2a5044> │ │ │ │ + bhi 2b0dd4 <__cxa_atexit@plt+0x2a5760> │ │ │ │ + ldr r7, [pc, #52] @ 2b0de8 <__cxa_atexit@plt+0x2a5774> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 2b0698 <__cxa_atexit@plt+0x2a5024> │ │ │ │ + beq 2b0dc8 <__cxa_atexit@plt+0x2a5754> │ │ │ │ mov r7, r8 │ │ │ │ - b 2b06c8 <__cxa_atexit@plt+0x2a5054> │ │ │ │ + b 2b0df8 <__cxa_atexit@plt+0x2a5784> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2b06bc <__cxa_atexit@plt+0x2a5048> │ │ │ │ + ldr r7, [pc, #16] @ 2b0dec <__cxa_atexit@plt+0x2a5778> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - asrseq sp, r0 @ │ │ │ │ + lslseq sp, r4, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 2b06ec <__cxa_atexit@plt+0x2a5078> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 2b0700 <__cxa_atexit@plt+0x2a508c> │ │ │ │ - ldr r7, [pc, #160] @ 2b0788 <__cxa_atexit@plt+0x2a5114> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 2b06f4 <__cxa_atexit@plt+0x2a5080> │ │ │ │ - ldr r7, [pc, #144] @ 2b0784 <__cxa_atexit@plt+0x2a5110> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bne 2b0e54 <__cxa_atexit@plt+0x2a57e0> │ │ │ │ + ldr r3, [pc, #156] @ 2b0ea8 <__cxa_atexit@plt+0x2a5834> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 2b0e68 <__cxa_atexit@plt+0x2a57f4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 2b0e70 <__cxa_atexit@plt+0x2a57fc> │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 2b0e98 <__cxa_atexit@plt+0x2a5824> │ │ │ │ + ldr r2, [pc, #112] @ 2b0eac <__cxa_atexit@plt+0x2a5838> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 2b0eb0 <__cxa_atexit@plt+0x2a583c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2b0764 <__cxa_atexit@plt+0x2a50f0> │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r1, r3, #15 │ │ │ │ - mov r9, #1 │ │ │ │ - ldr r8, [pc, #96] @ 2b078c <__cxa_atexit@plt+0x2a5118> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - asr r2, r7, #31 │ │ │ │ - ldr sl, [pc, #88] @ 2b0790 <__cxa_atexit@plt+0x2a511c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ + bcc 2b0e98 <__cxa_atexit@plt+0x2a5824> │ │ │ │ + ldr r2, [pc, #52] @ 2b0eb4 <__cxa_atexit@plt+0x2a5840> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - cmp r7, #0 │ │ │ │ - orrne r2, r9, r7, asr #31 │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 2b0780 <__cxa_atexit@plt+0x2a510c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - rorseq sp, r0, #22 │ │ │ │ - lslseq sp, r4, #23 │ │ │ │ - strexbeq r5, r0, [r6] │ │ │ │ - biceq r5, r6, ip, lsr #24 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + biceq r5, r6, r4, asr #18 │ │ │ │ + biceq r5, r6, r8, lsr #18 │ │ │ │ + biceq r5, r6, r8, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #8 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 2b0efc <__cxa_atexit@plt+0x2a5888> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2b0800 <__cxa_atexit@plt+0x2a518c> │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r1, r6, #15 │ │ │ │ - mov r9, #1 │ │ │ │ - ldr r8, [pc, #76] @ 2b0818 <__cxa_atexit@plt+0x2a51a4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - asr r2, r7, #31 │ │ │ │ - ldr sl, [pc, #68] @ 2b081c <__cxa_atexit@plt+0x2a51a8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ + bcc 2b0f20 <__cxa_atexit@plt+0x2a58ac> │ │ │ │ + ldr r2, [pc, #68] @ 2b0f2c <__cxa_atexit@plt+0x2a58b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - cmp r7, #0 │ │ │ │ - orrne r2, r9, r7, asr #31 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 2b0820 <__cxa_atexit@plt+0x2a51ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - strdeq r5, [r6, #224] @ 0xe0 │ │ │ │ - biceq r5, r6, ip, lsl #23 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - rorseq sp, r4 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 2b0884 <__cxa_atexit@plt+0x2a5210> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2b087c <__cxa_atexit@plt+0x2a5208> │ │ │ │ - ldr r3, [pc, #52] @ 2b088c <__cxa_atexit@plt+0x2a5218> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ 2b0890 <__cxa_atexit@plt+0x2a521c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ 2b0894 <__cxa_atexit@plt+0x2a5220> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2b0f20 <__cxa_atexit@plt+0x2a58ac> │ │ │ │ + ldr r2, [pc, #36] @ 2b0f30 <__cxa_atexit@plt+0x2a58bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - lsrseq sp, r0, #21 │ │ │ │ - lsrseq sp, ip, #21 │ │ │ │ - biceq r5, r6, ip, lsl sl │ │ │ │ - lsrseq sp, r0, #21 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + @ instruction: 0x01c65898 │ │ │ │ + biceq r5, r6, ip, ror r8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2b0938 <__cxa_atexit@plt+0x2a52c4> │ │ │ │ - ldr r7, [pc, #164] @ 2b0960 <__cxa_atexit@plt+0x2a52ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2b0910 <__cxa_atexit@plt+0x2a529c> │ │ │ │ - ldr r7, [pc, #144] @ 2b0964 <__cxa_atexit@plt+0x2a52f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2b0948 <__cxa_atexit@plt+0x2a52d4> │ │ │ │ - tst r9, #2 │ │ │ │ - ldreq r7, [r9, #3] │ │ │ │ - cmpeq r7, #0 │ │ │ │ - beq 2b0920 <__cxa_atexit@plt+0x2a52ac> │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r7, r8 │ │ │ │ - b 2aff5c <__cxa_atexit@plt+0x2a48e8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 2b0968 <__cxa_atexit@plt+0x2a52f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #60] @ 2b096c <__cxa_atexit@plt+0x2a52f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 2b0974 <__cxa_atexit@plt+0x2a5300> │ │ │ │ + bhi 2b0f5c <__cxa_atexit@plt+0x2a58e8> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 2b0f70 <__cxa_atexit@plt+0x2a58fc> │ │ │ │ + ldr r7, [pc, #8] @ 2b0f6c <__cxa_atexit@plt+0x2a58f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 2b0970 <__cxa_atexit@plt+0x2a52fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ + asrseq lr, r8, #2 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + ldr lr, [pc, #156] @ 2b101c <__cxa_atexit@plt+0x2a59a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #152] @ 2b1020 <__cxa_atexit@plt+0x2a59ac> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + add r3, r6, r9 │ │ │ │ + bne 2b0fe4 <__cxa_atexit@plt+0x2a5970> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r3, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 2b1000 <__cxa_atexit@plt+0x2a598c> │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r0, r3, #7 │ │ │ │ + str lr, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b0ff4 <__cxa_atexit@plt+0x2a5980> │ │ │ │ + str r7, [r5] │ │ │ │ + add r9, r9, #12 │ │ │ │ + b 2b0f88 <__cxa_atexit@plt+0x2a5914> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - rorseq sp, ip, #15 │ │ │ │ - rorseq sp, r4, #15 │ │ │ │ - asrseq sp, r8 @ │ │ │ │ - lslseq sp, r4, sl │ │ │ │ - asrseq sp, r4, #19 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 2b09e4 <__cxa_atexit@plt+0x2a5370> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2], #-16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2b09d4 <__cxa_atexit@plt+0x2a5360> │ │ │ │ - tst r9, #2 │ │ │ │ - ldreq r3, [r9, #3] │ │ │ │ - cmpeq r3, #0 │ │ │ │ - beq 2b09c0 <__cxa_atexit@plt+0x2a534c> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - sub r5, r5, #12 │ │ │ │ - b 2aff5c <__cxa_atexit@plt+0x2a48e8> │ │ │ │ - ldr r7, [pc, #32] @ 2b09e8 <__cxa_atexit@plt+0x2a5374> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 2b09ec <__cxa_atexit@plt+0x2a5378> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2b09f0 <__cxa_atexit@plt+0x2a537c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r6, [pc, #28] @ 2b1024 <__cxa_atexit@plt+0x2a59b0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + strdeq r5, [r6, #112] @ 0x70 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2b1098 <__cxa_atexit@plt+0x2a5a24> │ │ │ │ + ldr r8, [pc, #96] @ 2b10b0 <__cxa_atexit@plt+0x2a5a3c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #92] @ 2b10b4 <__cxa_atexit@plt+0x2a5a40> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + sub r2, r6, #5 │ │ │ │ + str r8, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b1090 <__cxa_atexit@plt+0x2a5a1c> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 2b0f70 <__cxa_atexit@plt+0x2a58fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - asrseq sp, ip, #14 │ │ │ │ - asrseq sp, r4, #14 │ │ │ │ - asrseq sp, ip, #16 │ │ │ │ - lsrseq sp, r8, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 2b0a5c <__cxa_atexit@plt+0x2a53e8> │ │ │ │ + ldr r3, [pc, #24] @ 2b10b8 <__cxa_atexit@plt+0x2a5a44> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + biceq r5, r6, r0, lsr #14 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 2b0a3c <__cxa_atexit@plt+0x2a53c8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2b0a4c <__cxa_atexit@plt+0x2a53d8> │ │ │ │ - ldr r7, [pc, #52] @ 2b0a60 <__cxa_atexit@plt+0x2a53ec> │ │ │ │ + mov r7, fp │ │ │ │ + b 2b0f70 <__cxa_atexit@plt+0x2a58fc> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2b113c <__cxa_atexit@plt+0x2a5ac8> │ │ │ │ + ldr r7, [pc, #92] @ 2b1150 <__cxa_atexit@plt+0x2a5adc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #44] @ 2b0a64 <__cxa_atexit@plt+0x2a53f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2b1128 <__cxa_atexit@plt+0x2a5ab4> │ │ │ │ + ldr r2, [pc, #76] @ 2b1154 <__cxa_atexit@plt+0x2a5ae0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + stmdb r3, {r2, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2b1134 <__cxa_atexit@plt+0x2a5ac0> │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + mov r7, fp │ │ │ │ + b 2b0f70 <__cxa_atexit@plt+0x2a58fc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - lslseq sp, r8, #18 │ │ │ │ - rorseq sp, ip @ │ │ │ │ - asrseq sp, r4, #17 │ │ │ │ + ldr r7, [pc, #20] @ 2b1158 <__cxa_atexit@plt+0x2a5ae4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + rorseq sp, ip, #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 2b0a98 <__cxa_atexit@plt+0x2a5424> │ │ │ │ - ldr r7, [pc, #36] @ 2b0aac <__cxa_atexit@plt+0x2a5438> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #68] @ 2b11b4 <__cxa_atexit@plt+0x2a5b40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2b1194 <__cxa_atexit@plt+0x2a5b20> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2b11a0 <__cxa_atexit@plt+0x2a5b2c> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b 2b0f70 <__cxa_atexit@plt+0x2a58fc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2b11b8 <__cxa_atexit@plt+0x2a5b44> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #28] @ 2b0ab0 <__cxa_atexit@plt+0x2a543c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + lslseq sp, r4, #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2b11e0 <__cxa_atexit@plt+0x2a5b6c> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b 2b0f70 <__cxa_atexit@plt+0x2a58fc> │ │ │ │ + ldr r7, [pc, #12] @ 2b11f4 <__cxa_atexit@plt+0x2a5b80> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - lsrseq sp, ip, #17 │ │ │ │ - lsrseq sp, r0, #17 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 2b0ad4 <__cxa_atexit@plt+0x2a5460> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ + asrseq sp, r4, #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + ldr r7, [pc, #12] @ 2b1218 <__cxa_atexit@plt+0x2a5ba4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + biceq r5, r6, r0, lsr r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2b0b84 <__cxa_atexit@plt+0x2a5510> │ │ │ │ - ldr r2, [r5] │ │ │ │ - subs r2, r9, r2 │ │ │ │ - and r1, sl, #3 │ │ │ │ - bmi 2b0b0c <__cxa_atexit@plt+0x2a5498> │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 2b0b28 <__cxa_atexit@plt+0x2a54b4> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 2b0b34 <__cxa_atexit@plt+0x2a54c0> │ │ │ │ - ldr r3, [pc, #156] @ 2b0ba4 <__cxa_atexit@plt+0x2a5530> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 2b0b48 <__cxa_atexit@plt+0x2a54d4> │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 2b0b40 <__cxa_atexit@plt+0x2a54cc> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 2b0b5c <__cxa_atexit@plt+0x2a54e8> │ │ │ │ - ldr r3, [pc, #140] @ 2b0bb0 <__cxa_atexit@plt+0x2a553c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 2b0b48 <__cxa_atexit@plt+0x2a54d4> │ │ │ │ - ldr r3, [pc, #112] @ 2b0ba0 <__cxa_atexit@plt+0x2a552c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 2b0b48 <__cxa_atexit@plt+0x2a54d4> │ │ │ │ - ldr r1, [pc, #96] @ 2b0b9c <__cxa_atexit@plt+0x2a5528> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 2b0b64 <__cxa_atexit@plt+0x2a54f0> │ │ │ │ - ldr r3, [pc, #100] @ 2b0bac <__cxa_atexit@plt+0x2a5538> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r8, sl │ │ │ │ - b 1b10d58 <__cxa_atexit@plt+0x1b056e4> │ │ │ │ - ldr r1, [pc, #68] @ 2b0ba8 <__cxa_atexit@plt+0x2a5534> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [sl, #3] │ │ │ │ - str r8, [r5] │ │ │ │ + bhi 2b1270 <__cxa_atexit@plt+0x2a5bfc> │ │ │ │ + ldr r2, [pc, #64] @ 2b1278 <__cxa_atexit@plt+0x2a5c04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2b127c <__cxa_atexit@plt+0x2a5c08> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2b1280 <__cxa_atexit@plt+0x2a5c0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 1b10d58 <__cxa_atexit@plt+0x1b056e4> │ │ │ │ - ldr r7, [pc, #40] @ 2b0bb4 <__cxa_atexit@plt+0x2a5540> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 16cdaac <__cxa_atexit@plt+0x16c2438> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr fp │ │ │ │ - andeq r0, r0, r0, asr #19 │ │ │ │ - andeq r0, r0, r0, ror #16 │ │ │ │ - andeq r0, r0, r4, lsl #7 │ │ │ │ - andeq r0, r0, ip, lsl #4 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - lsrseq sp, r8, #16 │ │ │ │ - rorseq sp, r4, #15 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2b0be8 <__cxa_atexit@plt+0x2a5574> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #12] @ 2b0bec <__cxa_atexit@plt+0x2a5578> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r5, [r6, #160] @ 0xa0 │ │ │ │ - lsrseq sp, ip, #15 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2b0c14 <__cxa_atexit@plt+0x2a55a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 196987c <__cxa_atexit@plt+0x195e208> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rorseq sp, r0, r7 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ 2b0c98 <__cxa_atexit@plt+0x2a5624> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b0c84 <__cxa_atexit@plt+0x2a5610> │ │ │ │ - ldr r3, [pc, #88] @ 2b0c9c <__cxa_atexit@plt+0x2a5628> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2b0c8c <__cxa_atexit@plt+0x2a5618> │ │ │ │ - ldr r7, [pc, #68] @ 2b0ca0 <__cxa_atexit@plt+0x2a562c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #52] @ 2b0ca4 <__cxa_atexit@plt+0x2a5630> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - rsb r9, r2, #0 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + rorseq sp, r0 @ │ │ │ │ + biceq r5, r6, r4, lsr #32 │ │ │ │ + biceq r5, r6, r4, lsl #3 │ │ │ │ + lsrseq sp, r4, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b12ec <__cxa_atexit@plt+0x2a5c78> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b12f8 <__cxa_atexit@plt+0x2a5c84> │ │ │ │ + ldr lr, [pc, #80] @ 2b1308 <__cxa_atexit@plt+0x2a5c94> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #76] @ 2b130c <__cxa_atexit@plt+0x2a5c98> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r9, [pc, #64] @ 2b1310 <__cxa_atexit@plt+0x2a5c9c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 199b8ac <__cxa_atexit@plt+0x1990238> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, asr r4 │ │ │ │ - biceq r5, r6, r0, asr sl │ │ │ │ - rorseq sp, r0, #13 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #68] @ 2b0d04 <__cxa_atexit@plt+0x2a5690> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b0cfc <__cxa_atexit@plt+0x2a5688> │ │ │ │ - ldr r3, [pc, #44] @ 2b0d08 <__cxa_atexit@plt+0x2a5694> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #28] @ 2b0d0c <__cxa_atexit@plt+0x2a5698> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - rsb r9, r2, #0 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq r5, [r6, #144] @ 0x90 │ │ │ │ - rorseq sp, r8, r6 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 2b0d44 <__cxa_atexit@plt+0x2a56d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #16] @ 2b0d48 <__cxa_atexit@plt+0x2a56d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - rsb r9, r2, #0 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - muleq r0, r4, r3 │ │ │ │ - biceq r5, r6, r8, lsl #19 │ │ │ │ - asrseq sp, r0, r6 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2b0d7c <__cxa_atexit@plt+0x2a5708> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #12] @ 2b0d80 <__cxa_atexit@plt+0x2a570c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq r5, r6, r0, ror #18 │ │ │ │ - lslseq sp, r8, r6 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2b0da8 <__cxa_atexit@plt+0x2a5734> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 196987c <__cxa_atexit@plt+0x195e208> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - asrseq sp, ip @ │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ 2b0e2c <__cxa_atexit@plt+0x2a57b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b0e18 <__cxa_atexit@plt+0x2a57a4> │ │ │ │ - ldr r3, [pc, #88] @ 2b0e30 <__cxa_atexit@plt+0x2a57bc> │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + movseq sp, r0 │ │ │ │ + biceq r5, r6, r4, lsr r0 │ │ │ │ + lsrseq ip, r4, #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b135c <__cxa_atexit@plt+0x2a5ce8> │ │ │ │ + ldr r3, [pc, #48] @ 2b136c <__cxa_atexit@plt+0x2a5cf8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2b0e20 <__cxa_atexit@plt+0x2a57ac> │ │ │ │ - ldr r7, [pc, #68] @ 2b0e34 <__cxa_atexit@plt+0x2a57c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #52] @ 2b0e38 <__cxa_atexit@plt+0x2a57c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - rsb r9, r2, #0 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ 2b1370 <__cxa_atexit@plt+0x2a5cfc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr #5 │ │ │ │ - strheq r5, [r6, #140] @ 0x8c │ │ │ │ - asrseq sp, ip, #10 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #68] @ 2b0e98 <__cxa_atexit@plt+0x2a5824> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b0e90 <__cxa_atexit@plt+0x2a581c> │ │ │ │ - ldr r3, [pc, #44] @ 2b0e9c <__cxa_atexit@plt+0x2a5828> │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + orrseq r2, r4, r7, lsr #13 │ │ │ │ + asrseq ip, r4, #30 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b13b8 <__cxa_atexit@plt+0x2a5d44> │ │ │ │ + ldr r3, [pc, #44] @ 2b13c8 <__cxa_atexit@plt+0x2a5d54> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #28] @ 2b0ea0 <__cxa_atexit@plt+0x2a582c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - rsb r9, r2, #0 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ - biceq r5, r6, ip, lsr r8 │ │ │ │ - rorseq sp, r4, #9 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 2b0ed8 <__cxa_atexit@plt+0x2a5864> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #16] @ 2b0edc <__cxa_atexit@plt+0x2a5868> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - rsb r9, r2, #0 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - andeq r0, r0, r0, lsl #4 │ │ │ │ - strdeq r5, [r6, #116] @ 0x74 │ │ │ │ - lsrseq sp, ip @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2b0f40 <__cxa_atexit@plt+0x2a58cc> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r1, [pc, #60] @ 2b0f4c <__cxa_atexit@plt+0x2a58d8> │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b1434 <__cxa_atexit@plt+0x2a5dc0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b143c <__cxa_atexit@plt+0x2a5dc8> │ │ │ │ + ldr r5, [pc, #88] @ 2b1458 <__cxa_atexit@plt+0x2a5de4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #84] @ 2b145c <__cxa_atexit@plt+0x2a5de8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #80] @ 2b1460 <__cxa_atexit@plt+0x2a5dec> │ │ │ │ add r1, pc, r1 │ │ │ │ - mov lr, #1 │ │ │ │ - asr r0, r2, #31 │ │ │ │ - ldr r9, [pc, #48] @ 2b0f50 <__cxa_atexit@plt+0x2a58dc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r1, [r5] │ │ │ │ - cmp r2, #0 │ │ │ │ - orrne r0, lr, r2, asr #31 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq r5, r6, r4, asr #8 │ │ │ │ - asrseq sp, r8, #8 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2b0f78 <__cxa_atexit@plt+0x2a5904> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 196987c <__cxa_atexit@plt+0x195e208> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - lslseq sp, ip, #8 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ 2b0ffc <__cxa_atexit@plt+0x2a5988> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b0fe8 <__cxa_atexit@plt+0x2a5974> │ │ │ │ - ldr r3, [pc, #88] @ 2b1000 <__cxa_atexit@plt+0x2a598c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2b0ff0 <__cxa_atexit@plt+0x2a597c> │ │ │ │ - ldr r7, [pc, #68] @ 2b1004 <__cxa_atexit@plt+0x2a5990> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r7, [pc, #52] @ 2b1008 <__cxa_atexit@plt+0x2a5994> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - rsb r9, r2, #0 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - biceq r5, r6, ip, ror #13 │ │ │ │ - rorseq sp, ip, r3 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #68] @ 2b1068 <__cxa_atexit@plt+0x2a59f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b1060 <__cxa_atexit@plt+0x2a59ec> │ │ │ │ - ldr r3, [pc, #44] @ 2b106c <__cxa_atexit@plt+0x2a59f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #28] @ 2b1070 <__cxa_atexit@plt+0x2a59fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - rsb r9, r2, #0 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - biceq r5, r6, ip, ror #12 │ │ │ │ - lslseq sp, r4, r3 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 2b10a8 <__cxa_atexit@plt+0x2a5a34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #16] @ 2b10ac <__cxa_atexit@plt+0x2a5a38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - rsb r9, r2, #0 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq r5, r6, r4, lsr #12 │ │ │ │ - asrseq sp, r8, #5 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2b10d4 <__cxa_atexit@plt+0x2a5a60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - lsrseq sp, r0, #5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2b1108 <__cxa_atexit@plt+0x2a5a94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ 2b110c <__cxa_atexit@plt+0x2a5a98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r5, [r6, #84] @ 0x54 │ │ │ │ - rorseq sp, r8, #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2b1134 <__cxa_atexit@plt+0x2a5ac0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 196b5c8 <__cxa_atexit@plt+0x195ff54> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - lslseq sp, r4, #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2b1168 <__cxa_atexit@plt+0x2a5af4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b1160 <__cxa_atexit@plt+0x2a5aec> │ │ │ │ - b 2b1178 <__cxa_atexit@plt+0x2a5b04> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - asrseq sp, r0 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #132] @ 2b1208 <__cxa_atexit@plt+0x2a5b94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2b11d0 <__cxa_atexit@plt+0x2a5b5c> │ │ │ │ - ldr r7, [pc, #104] @ 2b120c <__cxa_atexit@plt+0x2a5b98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2b11f4 <__cxa_atexit@plt+0x2a5b80> │ │ │ │ - tst r9, #2 │ │ │ │ - ldreq r7, [r9, #3] │ │ │ │ - cmpeq r7, #0 │ │ │ │ - beq 2b11dc <__cxa_atexit@plt+0x2a5b68> │ │ │ │ - stmda r5!, {r8, r9} │ │ │ │ - mov r7, r9 │ │ │ │ - b 2aff5c <__cxa_atexit@plt+0x2a48e8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 2b1210 <__cxa_atexit@plt+0x2a5b9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #40] @ 2b1214 <__cxa_atexit@plt+0x2a5ba0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2b1218 <__cxa_atexit@plt+0x2a5ba4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - lsrseq ip, r0, pc │ │ │ │ - lsrseq ip, r8, #30 │ │ │ │ - lsrseq sp, ip, #32 │ │ │ │ - lsrseq sp, r0, #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [pc, #88] @ 2b1290 <__cxa_atexit@plt+0x2a5c1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b1280 <__cxa_atexit@plt+0x2a5c0c> │ │ │ │ - tst r9, #2 │ │ │ │ - ldreq r3, [r9, #3] │ │ │ │ - cmpeq r3, #0 │ │ │ │ - beq 2b126c <__cxa_atexit@plt+0x2a5bf8> │ │ │ │ - stmda r7, {r8, r9} │ │ │ │ - sub r5, r7, #8 │ │ │ │ - mov r7, r9 │ │ │ │ - b 2aff5c <__cxa_atexit@plt+0x2a48e8> │ │ │ │ - ldr r7, [pc, #32] @ 2b1294 <__cxa_atexit@plt+0x2a5c20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 2b1298 <__cxa_atexit@plt+0x2a5c24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2b129c <__cxa_atexit@plt+0x2a5c28> │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2b1444 <__cxa_atexit@plt+0x2a5dd0> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 2b1454 <__cxa_atexit@plt+0x2a5de0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - lsrseq ip, r0, #29 │ │ │ │ - lslseq ip, r8 @ │ │ │ │ - lsrseq ip, r0, #31 │ │ │ │ - lslseq sp, ip, #1 │ │ │ │ + rorseq sp, r0 @ │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0x019425bb │ │ │ │ + asrseq sp, r0, #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 2b1308 <__cxa_atexit@plt+0x2a5c94> │ │ │ │ + ldr r3, [pc, #16] @ 2b1488 <__cxa_atexit@plt+0x2a5e14> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 2b12e8 <__cxa_atexit@plt+0x2a5c74> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2b12f8 <__cxa_atexit@plt+0x2a5c84> │ │ │ │ - ldr r7, [pc, #52] @ 2b130c <__cxa_atexit@plt+0x2a5c98> │ │ │ │ - add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #44] @ 2b1310 <__cxa_atexit@plt+0x2a5c9c> │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ + lslseq sp, ip @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2b14e0 <__cxa_atexit@plt+0x2a5e6c> │ │ │ │ + ldr r2, [pc, #64] @ 2b14e8 <__cxa_atexit@plt+0x2a5e74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2b14ec <__cxa_atexit@plt+0x2a5e78> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2b14f0 <__cxa_atexit@plt+0x2a5e7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16cdaac <__cxa_atexit@plt+0x16c2438> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - asrseq sp, ip, r0 │ │ │ │ - asrseq sp, r0, r0 │ │ │ │ - lslseq sp, r8, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 2b1344 <__cxa_atexit@plt+0x2a5cd0> │ │ │ │ - ldr r7, [pc, #36] @ 2b1358 <__cxa_atexit@plt+0x2a5ce4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #28] @ 2b135c <__cxa_atexit@plt+0x2a5ce8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + lslseq sp, r0, #25 │ │ │ │ + strheq r4, [r6, #212] @ 0xd4 │ │ │ │ + biceq r4, r6, r4, lsl pc │ │ │ │ + lslseq ip, r4, #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b155c <__cxa_atexit@plt+0x2a5ee8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b1568 <__cxa_atexit@plt+0x2a5ef4> │ │ │ │ + ldr lr, [pc, #80] @ 2b1578 <__cxa_atexit@plt+0x2a5f04> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #76] @ 2b157c <__cxa_atexit@plt+0x2a5f08> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r9, [pc, #64] @ 2b1580 <__cxa_atexit@plt+0x2a5f0c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 199b8ac <__cxa_atexit@plt+0x1990238> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq sp, r0 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + asrseq ip, r0, sp │ │ │ │ + biceq r4, r6, r4, asr #27 │ │ │ │ rorseq ip, r4 @ │ │ │ │ - movseq sp, r4 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2b1390 <__cxa_atexit@plt+0x2a5d1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #12] @ 2b1394 <__cxa_atexit@plt+0x2a5d20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq r5, r6, r8, asr #6 │ │ │ │ - asrseq ip, ip, #31 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2b13bc <__cxa_atexit@plt+0x2a5d48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 196987c <__cxa_atexit@plt+0x195e208> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - lsrseq ip, r4, #31 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 2b143c <__cxa_atexit@plt+0x2a5dc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b1428 <__cxa_atexit@plt+0x2a5db4> │ │ │ │ - ldr r3, [pc, #84] @ 2b1440 <__cxa_atexit@plt+0x2a5dcc> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b15cc <__cxa_atexit@plt+0x2a5f58> │ │ │ │ + ldr r3, [pc, #48] @ 2b15dc <__cxa_atexit@plt+0x2a5f68> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2b1430 <__cxa_atexit@plt+0x2a5dbc> │ │ │ │ - ldr r7, [pc, #64] @ 2b1444 <__cxa_atexit@plt+0x2a5dd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #48] @ 2b1448 <__cxa_atexit@plt+0x2a5dd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ 2b15e0 <__cxa_atexit@plt+0x2a5f6c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #8 │ │ │ │ - biceq r5, r6, r8, lsr #5 │ │ │ │ - lslseq ip, r8, pc │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 2b14a4 <__cxa_atexit@plt+0x2a5e30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b149c <__cxa_atexit@plt+0x2a5e28> │ │ │ │ - ldr r3, [pc, #40] @ 2b14a8 <__cxa_atexit@plt+0x2a5e34> │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + orrseq r2, r4, r7, lsr r4 │ │ │ │ + lslseq ip, r4 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b1628 <__cxa_atexit@plt+0x2a5fb4> │ │ │ │ + ldr r3, [pc, #44] @ 2b1638 <__cxa_atexit@plt+0x2a5fc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #24] @ 2b14ac <__cxa_atexit@plt+0x2a5e38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x000003b0 │ │ │ │ - biceq r5, r6, ip, lsr #4 │ │ │ │ - lsrseq ip, r4 @ │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2b14e0 <__cxa_atexit@plt+0x2a5e6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 2b14e4 <__cxa_atexit@plt+0x2a5e70> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - biceq r5, r6, r8, ror #3 │ │ │ │ - rorseq ip, ip, lr │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2b1518 <__cxa_atexit@plt+0x2a5ea4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #12] @ 2b151c <__cxa_atexit@plt+0x2a5ea8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq r5, r6, r4, asr #3 │ │ │ │ - asrseq ip, r4, #28 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2b1544 <__cxa_atexit@plt+0x2a5ed0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 196987c <__cxa_atexit@plt+0x195e208> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - lslseq ip, ip, lr │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 2b15c4 <__cxa_atexit@plt+0x2a5f50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b15b0 <__cxa_atexit@plt+0x2a5f3c> │ │ │ │ - ldr r3, [pc, #84] @ 2b15c8 <__cxa_atexit@plt+0x2a5f54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2b15b8 <__cxa_atexit@plt+0x2a5f44> │ │ │ │ - ldr r7, [pc, #64] @ 2b15cc <__cxa_atexit@plt+0x2a5f58> │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b16a4 <__cxa_atexit@plt+0x2a6030> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b16ac <__cxa_atexit@plt+0x2a6038> │ │ │ │ + ldr r5, [pc, #88] @ 2b16c8 <__cxa_atexit@plt+0x2a6054> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #84] @ 2b16cc <__cxa_atexit@plt+0x2a6058> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #80] @ 2b16d0 <__cxa_atexit@plt+0x2a605c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2b16b4 <__cxa_atexit@plt+0x2a6040> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 2b16c4 <__cxa_atexit@plt+0x2a6050> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #48] @ 2b15d0 <__cxa_atexit@plt+0x2a5f5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr #5 │ │ │ │ - biceq r5, r6, r0, lsr #2 │ │ │ │ - lslseq ip, r0 @ │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + lslseq sp, r0 @ │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + orrseq r2, r4, fp, asr #6 │ │ │ │ + asrseq sp, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 2b162c <__cxa_atexit@plt+0x2a5fb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b1624 <__cxa_atexit@plt+0x2a5fb0> │ │ │ │ - ldr r3, [pc, #40] @ 2b1630 <__cxa_atexit@plt+0x2a5fbc> │ │ │ │ + ldr r3, [pc, #16] @ 2b16f8 <__cxa_atexit@plt+0x2a6084> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #24] @ 2b1634 <__cxa_atexit@plt+0x2a5fc0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ + lsrseq sp, ip, #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2b1750 <__cxa_atexit@plt+0x2a60dc> │ │ │ │ + ldr r2, [pc, #64] @ 2b1758 <__cxa_atexit@plt+0x2a60e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2b175c <__cxa_atexit@plt+0x2a60e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2b1760 <__cxa_atexit@plt+0x2a60ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16cdaac <__cxa_atexit@plt+0x16c2438> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, lsr #4 │ │ │ │ - biceq r5, r6, r4, lsr #1 │ │ │ │ - lsrseq ip, ip, #26 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2b1668 <__cxa_atexit@plt+0x2a5ff4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 2b166c <__cxa_atexit@plt+0x2a5ff8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - biceq r5, r6, r0, rrx │ │ │ │ - rorseq ip, r4 @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + lslseq sp, r0, sl │ │ │ │ + biceq r4, r6, r4, asr #22 │ │ │ │ + biceq r4, r6, r4, lsr #25 │ │ │ │ + asrseq ip, r4, ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2b16d0 <__cxa_atexit@plt+0x2a605c> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r1, [pc, #60] @ 2b16dc <__cxa_atexit@plt+0x2a6068> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov lr, #1 │ │ │ │ - asr r0, r2, #31 │ │ │ │ - ldr r9, [pc, #48] @ 2b16e0 <__cxa_atexit@plt+0x2a606c> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b17cc <__cxa_atexit@plt+0x2a6158> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b17d8 <__cxa_atexit@plt+0x2a6164> │ │ │ │ + ldr lr, [pc, #80] @ 2b17e8 <__cxa_atexit@plt+0x2a6174> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #76] @ 2b17ec <__cxa_atexit@plt+0x2a6178> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r9, [pc, #64] @ 2b17f0 <__cxa_atexit@plt+0x2a617c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - str r1, [r5] │ │ │ │ - cmp r2, #0 │ │ │ │ - orrne r0, lr, r2, asr #31 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r9, [r3, #4] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - sub r9, r6, #3 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - strheq r4, [r6, #196] @ 0xc4 │ │ │ │ - lslseq ip, r0, #25 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2b1708 <__cxa_atexit@plt+0x2a6094> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 196987c <__cxa_atexit@plt+0x195e208> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - asrseq ip, r8, ip │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 2b1784 <__cxa_atexit@plt+0x2a6110> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b1770 <__cxa_atexit@plt+0x2a60fc> │ │ │ │ - ldr r3, [pc, #80] @ 2b1788 <__cxa_atexit@plt+0x2a6114> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2b1778 <__cxa_atexit@plt+0x2a6104> │ │ │ │ - ldr r7, [pc, #60] @ 2b178c <__cxa_atexit@plt+0x2a6118> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8, r9} │ │ │ │ - ldr r7, [pc, #48] @ 2b1790 <__cxa_atexit@plt+0x2a611c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 199b8ac <__cxa_atexit@plt+0x1990238> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - biceq r4, r6, r0, ror #30 │ │ │ │ - asrseq ip, r0 @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #60] @ 2b17e8 <__cxa_atexit@plt+0x2a6174> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b17e0 <__cxa_atexit@plt+0x2a616c> │ │ │ │ - ldr r3, [pc, #36] @ 2b17ec <__cxa_atexit@plt+0x2a6178> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r3, r7, r9} │ │ │ │ - ldr r3, [pc, #24] @ 2b17f0 <__cxa_atexit@plt+0x2a617c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - biceq r4, r6, r8, ror #29 │ │ │ │ - rorseq ip, r0, fp │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 2b1820 <__cxa_atexit@plt+0x2a61ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r3, r7, r9} │ │ │ │ - ldr r3, [pc, #12] @ 2b1824 <__cxa_atexit@plt+0x2a61b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq r4, r6, r8, lsr #29 │ │ │ │ - lsrseq ip, ip, #22 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ 2b1854 <__cxa_atexit@plt+0x2a61e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #12] @ 2b1858 <__cxa_atexit@plt+0x2a61e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - biceq r4, r6, r8, lsl #29 │ │ │ │ - rorseq ip, r8 @ │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + lsrseq ip, r0, #24 │ │ │ │ + biceq r4, r6, r4, asr fp │ │ │ │ + asrseq ip, r4, #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 2b1884 <__cxa_atexit@plt+0x2a6210> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b 1b0ba34 <__cxa_atexit@plt+0x1b003c0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - asrseq ip, ip, #21 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2b18ac <__cxa_atexit@plt+0x2a6238> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 196987c <__cxa_atexit@plt+0x195e208> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - lslseq ip, ip, #21 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2b18e0 <__cxa_atexit@plt+0x2a626c> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b183c <__cxa_atexit@plt+0x2a61c8> │ │ │ │ + ldr r3, [pc, #48] @ 2b184c <__cxa_atexit@plt+0x2a61d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b18d8 <__cxa_atexit@plt+0x2a6264> │ │ │ │ - b 2b18f0 <__cxa_atexit@plt+0x2a627c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - asrseq ip, r8, sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #132] @ 2b1980 <__cxa_atexit@plt+0x2a630c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2b1948 <__cxa_atexit@plt+0x2a62d4> │ │ │ │ - ldr r7, [pc, #104] @ 2b1984 <__cxa_atexit@plt+0x2a6310> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2b196c <__cxa_atexit@plt+0x2a62f8> │ │ │ │ - tst r9, #2 │ │ │ │ - ldreq r7, [r9, #3] │ │ │ │ - cmpeq r7, #0 │ │ │ │ - beq 2b1954 <__cxa_atexit@plt+0x2a62e0> │ │ │ │ - stmda r5!, {r8, r9} │ │ │ │ - mov r7, r9 │ │ │ │ - b 2aff5c <__cxa_atexit@plt+0x2a48e8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 2b1988 <__cxa_atexit@plt+0x2a6314> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #40] @ 2b198c <__cxa_atexit@plt+0x2a6318> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2b1990 <__cxa_atexit@plt+0x2a631c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ 2b1850 <__cxa_atexit@plt+0x2a61dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - lsrseq ip, r8 @ │ │ │ │ - lsrseq ip, r0 @ │ │ │ │ - lsrseq ip, r4 @ │ │ │ │ - lsrseq ip, r8, #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [pc, #88] @ 2b1a08 <__cxa_atexit@plt+0x2a6394> │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + orrseq r2, r4, r7, asr #3 │ │ │ │ + rorseq ip, r4, #22 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b1898 <__cxa_atexit@plt+0x2a6224> │ │ │ │ + ldr r3, [pc, #44] @ 2b18a8 <__cxa_atexit@plt+0x2a6234> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b19f8 <__cxa_atexit@plt+0x2a6384> │ │ │ │ - tst r9, #2 │ │ │ │ - ldreq r3, [r9, #3] │ │ │ │ - cmpeq r3, #0 │ │ │ │ - beq 2b19e4 <__cxa_atexit@plt+0x2a6370> │ │ │ │ - stmda r7, {r8, r9} │ │ │ │ - sub r5, r7, #8 │ │ │ │ - mov r7, r9 │ │ │ │ - b 2aff5c <__cxa_atexit@plt+0x2a48e8> │ │ │ │ - ldr r7, [pc, #32] @ 2b1a0c <__cxa_atexit@plt+0x2a6398> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 2b1a10 <__cxa_atexit@plt+0x2a639c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2b1a14 <__cxa_atexit@plt+0x2a63a0> │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b1914 <__cxa_atexit@plt+0x2a62a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b191c <__cxa_atexit@plt+0x2a62a8> │ │ │ │ + ldr r5, [pc, #88] @ 2b1938 <__cxa_atexit@plt+0x2a62c4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #84] @ 2b193c <__cxa_atexit@plt+0x2a62c8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #80] @ 2b1940 <__cxa_atexit@plt+0x2a62cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2b1924 <__cxa_atexit@plt+0x2a62b0> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 2b1934 <__cxa_atexit@plt+0x2a62c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - lsrseq ip, r8, #14 │ │ │ │ - lsrseq ip, r0, #14 │ │ │ │ - lsrseq ip, r8, #16 │ │ │ │ - lslseq ip, r4, r9 │ │ │ │ + lsrseq sp, r0, r8 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + ldrsbeq r2, [r4, fp] │ │ │ │ + rorseq sp, r0, #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 2b1a80 <__cxa_atexit@plt+0x2a640c> │ │ │ │ + ldr r3, [pc, #16] @ 2b1968 <__cxa_atexit@plt+0x2a62f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 2b1a60 <__cxa_atexit@plt+0x2a63ec> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2b1a70 <__cxa_atexit@plt+0x2a63fc> │ │ │ │ - ldr r7, [pc, #52] @ 2b1a84 <__cxa_atexit@plt+0x2a6410> │ │ │ │ - add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #44] @ 2b1a88 <__cxa_atexit@plt+0x2a6414> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rorseq ip, r4, #17 │ │ │ │ - asrseq ip, r8 @ │ │ │ │ - lsrseq ip, r0, #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 2b1abc <__cxa_atexit@plt+0x2a6448> │ │ │ │ - ldr r7, [pc, #36] @ 2b1ad0 <__cxa_atexit@plt+0x2a645c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #28] @ 2b1ad4 <__cxa_atexit@plt+0x2a6460> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - lslseq ip, r8, #17 │ │ │ │ - rorseq ip, ip, r8 │ │ │ │ - asrseq ip, r0 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ + lsrseq sp, ip @ │ │ │ │ + rorseq sp, r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2b1b6c <__cxa_atexit@plt+0x2a64f8> │ │ │ │ - ldr r3, [pc, #128] @ 2b1b7c <__cxa_atexit@plt+0x2a6508> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2b1b54 <__cxa_atexit@plt+0x2a64e0> │ │ │ │ - ldr r7, [pc, #104] @ 2b1b80 <__cxa_atexit@plt+0x2a650c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b1b64 <__cxa_atexit@plt+0x2a64f0> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r5, [r7, #7] │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 2b0ad4 <__cxa_atexit@plt+0x2a5460> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2b19cc <__cxa_atexit@plt+0x2a6358> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2b19c4 <__cxa_atexit@plt+0x2a6350> │ │ │ │ + ldr r7, [pc, #52] @ 2b19d4 <__cxa_atexit@plt+0x2a6360> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #40] @ 2b19d8 <__cxa_atexit@plt+0x2a6364> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 2b19dc <__cxa_atexit@plt+0x2a6368> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2b1b84 <__cxa_atexit@plt+0x2a6510> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - asrseq ip, r4, r8 │ │ │ │ - lsrseq ip, r4, #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #68] @ 2b1be8 <__cxa_atexit@plt+0x2a6574> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b1bdc <__cxa_atexit@plt+0x2a6568> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 2b0ad4 <__cxa_atexit@plt+0x2a5460> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - asrseq ip, r0, #15 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 2b0ad4 <__cxa_atexit@plt+0x2a5460> │ │ │ │ - andeq r0, r2, lr │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldrdeq r4, [r6, #140] @ 0x8c │ │ │ │ + biceq r4, r6, r0, lsl #26 │ │ │ │ + ldrdeq r4, [r6, #208] @ 0xd0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b1c98 <__cxa_atexit@plt+0x2a6624> │ │ │ │ - ldr r3, [pc, #140] @ 2b1cbc <__cxa_atexit@plt+0x2a6648> │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 2b19fc <__cxa_atexit@plt+0x2a6388> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ + @ instruction: 0x01c64d98 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2b1a70 <__cxa_atexit@plt+0x2a63fc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1bc2cd4 <__cxa_atexit@plt+0x1bb7660> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 2b1a68 <__cxa_atexit@plt+0x2a63f4> │ │ │ │ + ldr r3, [pc, #72] @ 2b1a78 <__cxa_atexit@plt+0x2a6404> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - sub r3, r2, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b1ca8 <__cxa_atexit@plt+0x2a6634> │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi 2b1c70 <__cxa_atexit@plt+0x2a65fc> │ │ │ │ - ldr r2, [pc, #124] @ 2b1cd0 <__cxa_atexit@plt+0x2a665c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - ldr r5, [pc, #112] @ 2b1cd4 <__cxa_atexit@plt+0x2a6660> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r2, [pc, #72] @ 2b1cc0 <__cxa_atexit@plt+0x2a664c> │ │ │ │ + ldr r2, [pc, #68] @ 2b1a7c <__cxa_atexit@plt+0x2a6408> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - ldr r5, [pc, #60] @ 2b1cc4 <__cxa_atexit@plt+0x2a6650> │ │ │ │ + ldr r1, [pc, #64] @ 2b1a80 <__cxa_atexit@plt+0x2a640c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #52] @ 2b1a84 <__cxa_atexit@plt+0x2a6410> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - rsb r9, r9, #0 │ │ │ │ - mov r5, r3 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r7, [pc, #44] @ 2b1ccc <__cxa_atexit@plt+0x2a6658> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2b1cc8 <__cxa_atexit@plt+0x2a6654> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffca6c │ │ │ │ - biceq r4, r6, r8, lsr sl │ │ │ │ - lsrseq ip, r4, #9 │ │ │ │ - asrseq ip, r0, #14 │ │ │ │ - @ instruction: 0xffffcaac │ │ │ │ - biceq r4, r6, ip, asr sl │ │ │ │ - rorseq ip, r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [pc, #100] @ 2b1d58 <__cxa_atexit@plt+0x2a66e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 2b1d34 <__cxa_atexit@plt+0x2a66c0> │ │ │ │ - ldr r7, [r2] │ │ │ │ - tst r3, #2 │ │ │ │ - ldreq r3, [r3, #3] │ │ │ │ - cmpeq r3, #0 │ │ │ │ - beq 2b1d48 <__cxa_atexit@plt+0x2a66d4> │ │ │ │ - ldr r3, [pc, #56] @ 2b1d5c <__cxa_atexit@plt+0x2a66e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b1d40 <__cxa_atexit@plt+0x2a66cc> │ │ │ │ - b 2b1dcc <__cxa_atexit@plt+0x2a6758> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + add r1, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + add sl, r2, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, r1 │ │ │ │ + b 19a2240 <__cxa_atexit@plt+0x1996bcc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - add r5, r2, #4 │ │ │ │ - ldr r7, [pc, #12] @ 2b1d60 <__cxa_atexit@plt+0x2a66ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r4, r6, r4, lsl #19 │ │ │ │ - rorseq ip, r4, #12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - tst r3, #2 │ │ │ │ - ldreq r3, [r3, #3] │ │ │ │ - cmpeq r3, #0 │ │ │ │ - beq 2b1da8 <__cxa_atexit@plt+0x2a6734> │ │ │ │ - ldr r3, [pc, #40] @ 2b1db8 <__cxa_atexit@plt+0x2a6744> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b1da0 <__cxa_atexit@plt+0x2a672c> │ │ │ │ - b 2b1dcc <__cxa_atexit@plt+0x2a6758> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #8] @ 2b1dbc <__cxa_atexit@plt+0x2a6748> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1bc6a44 <__cxa_atexit@plt+0x1bbb3d0> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - biceq r4, r6, r4, lsr #18 │ │ │ │ - rorseq ip, ip, r5 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 2b1df4 <__cxa_atexit@plt+0x2a6780> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 2b1e14 <__cxa_atexit@plt+0x2a67a0> │ │ │ │ - ldr r2, [pc, #252] @ 2b1eec <__cxa_atexit@plt+0x2a6878> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 2b1e90 <__cxa_atexit@plt+0x2a681c> │ │ │ │ - ldr r2, [pc, #228] @ 2b1ee0 <__cxa_atexit@plt+0x2a686c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2b1e78 <__cxa_atexit@plt+0x2a6804> │ │ │ │ - ldr r7, [pc, #212] @ 2b1ee4 <__cxa_atexit@plt+0x2a6870> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 2b1e3c <__cxa_atexit@plt+0x2a67c8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi 2b1e88 <__cxa_atexit@plt+0x2a6814> │ │ │ │ - ldr r2, [pc, #164] @ 2b1ecc <__cxa_atexit@plt+0x2a6858> │ │ │ │ + asrseq sp, ip, r7 │ │ │ │ + asrseq sp, r8, r7 │ │ │ │ + biceq r4, r6, ip, lsr r8 │ │ │ │ + biceq r4, r6, r0, lsr #16 │ │ │ │ + lsrseq sp, r0, r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2b1af4 <__cxa_atexit@plt+0x2a6480> │ │ │ │ + ldr r2, [pc, #84] @ 2b1afc <__cxa_atexit@plt+0x2a6488> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2b1e78 <__cxa_atexit@plt+0x2a6804> │ │ │ │ - ldr r7, [pc, #148] @ 2b1ed0 <__cxa_atexit@plt+0x2a685c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2b1eb8 <__cxa_atexit@plt+0x2a6844> │ │ │ │ - tst r9, #2 │ │ │ │ - ldreq r7, [r9, #3] │ │ │ │ - cmpeq r7, #0 │ │ │ │ - beq 2b1ea0 <__cxa_atexit@plt+0x2a682c> │ │ │ │ - str r8, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r7, r8 │ │ │ │ - b 2aff5c <__cxa_atexit@plt+0x2a48e8> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r8, [pc, #80] @ 2b1b00 <__cxa_atexit@plt+0x2a648c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 2b1b04 <__cxa_atexit@plt+0x2a6490> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #64] @ 2b1b08 <__cxa_atexit@plt+0x2a6494> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #52] @ 2b1b0c <__cxa_atexit@plt+0x2a6498> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 199b83c <__cxa_atexit@plt+0x19901c8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #76] @ 2b1edc <__cxa_atexit@plt+0x2a6868> │ │ │ │ + lslseq sp, r8, #14 │ │ │ │ + asrseq sp, ip, #13 │ │ │ │ + strheq r4, [r6, #112] @ 0x70 │ │ │ │ + biceq r4, r6, ip, ror sl │ │ │ │ + strheq r4, [r6, #164] @ 0xa4 │ │ │ │ + lsrseq sp, r8, #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2b1b70 <__cxa_atexit@plt+0x2a64fc> │ │ │ │ + ldr r2, [pc, #72] @ 2b1b80 <__cxa_atexit@plt+0x2a650c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1b0b73c <__cxa_atexit@plt+0x1b000c8> │ │ │ │ - ldr r7, [pc, #44] @ 2b1ed4 <__cxa_atexit@plt+0x2a6860> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #40] @ 2b1ed8 <__cxa_atexit@plt+0x2a6864> │ │ │ │ + ldr r8, [pc, #68] @ 2b1b84 <__cxa_atexit@plt+0x2a6510> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 2b1b88 <__cxa_atexit@plt+0x2a6514> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #48] @ 2b1b8c <__cxa_atexit@plt+0x2a6518> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 2b1ee8 <__cxa_atexit@plt+0x2a6874> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #9 │ │ │ │ - andeq r0, r0, ip, asr r5 │ │ │ │ - rorseq ip, ip, #4 │ │ │ │ - rorseq ip, r4, #4 │ │ │ │ - andeq r0, r0, r8, lsl r3 │ │ │ │ - andeq r0, r0, r8, ror #4 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - rorseq ip, r8, #6 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - asrseq ip, ip, #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2b1f14 <__cxa_atexit@plt+0x2a68a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b 1b0b73c <__cxa_atexit@plt+0x1b000c8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - lsrseq ip, r4, #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [pc, #88] @ 2b1f8c <__cxa_atexit@plt+0x2a6918> │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + @ instruction: 0x01941eb3 │ │ │ │ + strheq r4, [r6, #112] @ 0x70 │ │ │ │ + @ instruction: 0x01c64790 │ │ │ │ + lsrseq sp, r8, #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b1bcc <__cxa_atexit@plt+0x2a6558> │ │ │ │ + ldr r3, [pc, #36] @ 2b1bdc <__cxa_atexit@plt+0x2a6568> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b1f7c <__cxa_atexit@plt+0x2a6908> │ │ │ │ - tst r9, #2 │ │ │ │ - ldreq r3, [r9, #3] │ │ │ │ - cmpeq r3, #0 │ │ │ │ - beq 2b1f68 <__cxa_atexit@plt+0x2a68f4> │ │ │ │ - stmda r7, {r8, r9} │ │ │ │ - sub r5, r7, #8 │ │ │ │ - mov r7, r9 │ │ │ │ - b 2aff5c <__cxa_atexit@plt+0x2a48e8> │ │ │ │ - ldr r7, [pc, #32] @ 2b1f90 <__cxa_atexit@plt+0x2a691c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 2b1f94 <__cxa_atexit@plt+0x2a6920> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2b1f98 <__cxa_atexit@plt+0x2a6924> │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b1c44 <__cxa_atexit@plt+0x2a65d0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b1c4c <__cxa_atexit@plt+0x2a65d8> │ │ │ │ + ldr r5, [pc, #84] @ 2b1c68 <__cxa_atexit@plt+0x2a65f4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #80] @ 2b1c6c <__cxa_atexit@plt+0x2a65f8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #76] @ 2b1c70 <__cxa_atexit@plt+0x2a65fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2b1c54 <__cxa_atexit@plt+0x2a65e0> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 2b1c64 <__cxa_atexit@plt+0x2a65f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - lsrseq ip, r4, #3 │ │ │ │ - lslseq ip, ip @ │ │ │ │ - lsrseq ip, r4, #5 │ │ │ │ - lslseq ip, r0 @ │ │ │ │ + rorseq sp, r4, r5 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + orrseq r1, r4, r7, lsr #27 │ │ │ │ + lsrseq sp, r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 2b2004 <__cxa_atexit@plt+0x2a6990> │ │ │ │ + ldr r3, [pc, #16] @ 2b1c98 <__cxa_atexit@plt+0x2a6624> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 2b1fe4 <__cxa_atexit@plt+0x2a6970> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2b1ff4 <__cxa_atexit@plt+0x2a6980> │ │ │ │ - ldr r7, [pc, #52] @ 2b2008 <__cxa_atexit@plt+0x2a6994> │ │ │ │ - add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #44] @ 2b200c <__cxa_atexit@plt+0x2a6998> │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ + lslseq sp, ip, #9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2b1cf0 <__cxa_atexit@plt+0x2a667c> │ │ │ │ + ldr r2, [pc, #64] @ 2b1cf8 <__cxa_atexit@plt+0x2a6684> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2b1cfc <__cxa_atexit@plt+0x2a6688> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2b1d00 <__cxa_atexit@plt+0x2a668c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16cdaac <__cxa_atexit@plt+0x16c2438> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + rorseq sp, r0, r4 │ │ │ │ + biceq r4, r6, r4, lsr #11 │ │ │ │ + biceq r4, r6, r4, lsl #14 │ │ │ │ + rorseq ip, r4, r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b1d6c <__cxa_atexit@plt+0x2a66f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b1d78 <__cxa_atexit@plt+0x2a6704> │ │ │ │ + ldr lr, [pc, #80] @ 2b1d88 <__cxa_atexit@plt+0x2a6714> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #76] @ 2b1d8c <__cxa_atexit@plt+0x2a6718> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r9, [pc, #64] @ 2b1d90 <__cxa_atexit@plt+0x2a671c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 199b8ac <__cxa_atexit@plt+0x1990238> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rorseq ip, r0, #6 │ │ │ │ - asrseq ip, r4, r3 │ │ │ │ - lslseq ip, ip, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 2b2040 <__cxa_atexit@plt+0x2a69cc> │ │ │ │ - ldr r7, [pc, #36] @ 2b2054 <__cxa_atexit@plt+0x2a69e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #28] @ 2b2058 <__cxa_atexit@plt+0x2a69e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + asrseq ip, r0, #12 │ │ │ │ + strheq r4, [r6, #84] @ 0x54 │ │ │ │ + rorseq ip, r4, #11 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b1ddc <__cxa_atexit@plt+0x2a6768> │ │ │ │ + ldr r3, [pc, #48] @ 2b1dec <__cxa_atexit@plt+0x2a6778> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ 2b1df0 <__cxa_atexit@plt+0x2a677c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - lslseq ip, r4, #6 │ │ │ │ - rorseq ip, r8 @ │ │ │ │ - rorseq ip, r0, #5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [pc, #88] @ 2b20d0 <__cxa_atexit@plt+0x2a6a5c> │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + orrseq r1, r4, r7, lsr #24 │ │ │ │ + lslseq ip, r4, #11 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b1e38 <__cxa_atexit@plt+0x2a67c4> │ │ │ │ + ldr r3, [pc, #44] @ 2b1e48 <__cxa_atexit@plt+0x2a67d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b20c0 <__cxa_atexit@plt+0x2a6a4c> │ │ │ │ - tst r9, #2 │ │ │ │ - ldreq r3, [r9, #3] │ │ │ │ - cmpeq r3, #0 │ │ │ │ - beq 2b20ac <__cxa_atexit@plt+0x2a6a38> │ │ │ │ - stmda r7, {r8, r9} │ │ │ │ - sub r5, r7, #8 │ │ │ │ - mov r7, r8 │ │ │ │ - b 2aff5c <__cxa_atexit@plt+0x2a48e8> │ │ │ │ - ldr r7, [pc, #32] @ 2b20d4 <__cxa_atexit@plt+0x2a6a60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 2b20d8 <__cxa_atexit@plt+0x2a6a64> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2b20dc <__cxa_atexit@plt+0x2a6a68> │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b1eb4 <__cxa_atexit@plt+0x2a6840> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b1ebc <__cxa_atexit@plt+0x2a6848> │ │ │ │ + ldr r5, [pc, #88] @ 2b1ed8 <__cxa_atexit@plt+0x2a6864> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #84] @ 2b1edc <__cxa_atexit@plt+0x2a6868> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #80] @ 2b1ee0 <__cxa_atexit@plt+0x2a686c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2b1ec4 <__cxa_atexit@plt+0x2a6850> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 2b1ed4 <__cxa_atexit@plt+0x2a6860> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - rrxseq ip, r0 │ │ │ │ - asrseq ip, r8, r0 │ │ │ │ - rorseq ip, r0, #2 │ │ │ │ - asrseq ip, ip, #4 │ │ │ │ + lslseq sp, r4, r3 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + orrseq r1, r4, fp, lsr fp │ │ │ │ + asrseq sp, r0, #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 2b2148 <__cxa_atexit@plt+0x2a6ad4> │ │ │ │ + ldr r3, [pc, #16] @ 2b1f08 <__cxa_atexit@plt+0x2a6894> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 2b2128 <__cxa_atexit@plt+0x2a6ab4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2b2138 <__cxa_atexit@plt+0x2a6ac4> │ │ │ │ - ldr r7, [pc, #52] @ 2b214c <__cxa_atexit@plt+0x2a6ad8> │ │ │ │ - add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #44] @ 2b2150 <__cxa_atexit@plt+0x2a6adc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - lslseq ip, ip, r2 │ │ │ │ - lslseq ip, r0, r2 │ │ │ │ - asrseq ip, r8 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 2b2184 <__cxa_atexit@plt+0x2a6b10> │ │ │ │ - ldr r7, [pc, #36] @ 2b2198 <__cxa_atexit@plt+0x2a6b24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #28] @ 2b219c <__cxa_atexit@plt+0x2a6b28> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - asrseq ip, r0, #3 │ │ │ │ - lsrseq ip, r4 @ │ │ │ │ - lslseq ip, ip @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2b21c4 <__cxa_atexit@plt+0x2a6b50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b 1b0b73c <__cxa_atexit@plt+0x1b000c8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - rorseq ip, r4, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [pc, #88] @ 2b223c <__cxa_atexit@plt+0x2a6bc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r5, #16 │ │ │ │ + b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ + lslseq sp, ip, r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2b222c <__cxa_atexit@plt+0x2a6bb8> │ │ │ │ - tst r9, #2 │ │ │ │ - ldreq r3, [r9, #3] │ │ │ │ - cmpeq r3, #0 │ │ │ │ - beq 2b2218 <__cxa_atexit@plt+0x2a6ba4> │ │ │ │ - stmda r7, {r8, r9} │ │ │ │ - sub r5, r7, #8 │ │ │ │ - mov r7, r9 │ │ │ │ - b 2aff5c <__cxa_atexit@plt+0x2a48e8> │ │ │ │ - ldr r7, [pc, #32] @ 2b2240 <__cxa_atexit@plt+0x2a6bcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 2b2244 <__cxa_atexit@plt+0x2a6bd0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2b2248 <__cxa_atexit@plt+0x2a6bd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - rorseq fp, r4 @ │ │ │ │ - rorseq fp, ip, #29 │ │ │ │ - rorseq fp, r4 @ │ │ │ │ - rorseq ip, r0, #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 2b22b4 <__cxa_atexit@plt+0x2a6c40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 2b2294 <__cxa_atexit@plt+0x2a6c20> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2b22a4 <__cxa_atexit@plt+0x2a6c30> │ │ │ │ - ldr r7, [pc, #52] @ 2b22b8 <__cxa_atexit@plt+0x2a6c44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #44] @ 2b22bc <__cxa_atexit@plt+0x2a6c48> │ │ │ │ + bhi 2b1f60 <__cxa_atexit@plt+0x2a68ec> │ │ │ │ + ldr r2, [pc, #64] @ 2b1f68 <__cxa_atexit@plt+0x2a68f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2b1f6c <__cxa_atexit@plt+0x2a68f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2b1f70 <__cxa_atexit@plt+0x2a68fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16cdaac <__cxa_atexit@plt+0x16c2438> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - ldrheq ip, [r0, r0]! │ │ │ │ - lsrseq ip, r4, #1 │ │ │ │ - rrxseq ip, ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 2b22f0 <__cxa_atexit@plt+0x2a6c7c> │ │ │ │ - ldr r7, [pc, #36] @ 2b2304 <__cxa_atexit@plt+0x2a6c90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #28] @ 2b2308 <__cxa_atexit@plt+0x2a6c94> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + lslseq sp, r0, #4 │ │ │ │ + biceq r4, r6, r4, lsr r3 │ │ │ │ + @ instruction: 0x01c64494 │ │ │ │ + rorseq ip, r4, #7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b1fdc <__cxa_atexit@plt+0x2a6968> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b1fe8 <__cxa_atexit@plt+0x2a6974> │ │ │ │ + ldr lr, [pc, #80] @ 2b1ff8 <__cxa_atexit@plt+0x2a6984> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #76] @ 2b1ffc <__cxa_atexit@plt+0x2a6988> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r9, [pc, #64] @ 2b2000 <__cxa_atexit@plt+0x2a698c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 199b8ac <__cxa_atexit@plt+0x1990238> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - asrseq ip, r4, r0 │ │ │ │ - asrseq ip, r8, #32 │ │ │ │ - lsrseq ip, r0, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [pc, #88] @ 2b2380 <__cxa_atexit@plt+0x2a6d0c> │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + lsrseq ip, r0 @ │ │ │ │ + biceq r4, r6, r4, asr #6 │ │ │ │ + asrseq ip, r4, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b204c <__cxa_atexit@plt+0x2a69d8> │ │ │ │ + ldr r3, [pc, #48] @ 2b205c <__cxa_atexit@plt+0x2a69e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b2370 <__cxa_atexit@plt+0x2a6cfc> │ │ │ │ - tst r9, #2 │ │ │ │ - ldreq r3, [r9, #3] │ │ │ │ - cmpeq r3, #0 │ │ │ │ - beq 2b235c <__cxa_atexit@plt+0x2a6ce8> │ │ │ │ - stmda r7, {r8, r9} │ │ │ │ - sub r5, r7, #8 │ │ │ │ - mov r7, r8 │ │ │ │ - b 2aff5c <__cxa_atexit@plt+0x2a48e8> │ │ │ │ - ldr r7, [pc, #32] @ 2b2384 <__cxa_atexit@plt+0x2a6d10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 2b2388 <__cxa_atexit@plt+0x2a6d14> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2b238c <__cxa_atexit@plt+0x2a6d18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ 2b2060 <__cxa_atexit@plt+0x2a69ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - lsrseq fp, r0 @ │ │ │ │ - lsrseq fp, r8, #27 │ │ │ │ - lsrseq fp, r0 @ │ │ │ │ - lslseq fp, ip @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 2b23f8 <__cxa_atexit@plt+0x2a6d84> │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + @ instruction: 0x019419b7 │ │ │ │ + rorseq ip, r4 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b20a8 <__cxa_atexit@plt+0x2a6a34> │ │ │ │ + ldr r3, [pc, #44] @ 2b20b8 <__cxa_atexit@plt+0x2a6a44> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 2b23d8 <__cxa_atexit@plt+0x2a6d64> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2b23e8 <__cxa_atexit@plt+0x2a6d74> │ │ │ │ - ldr r7, [pc, #52] @ 2b23fc <__cxa_atexit@plt+0x2a6d88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #44] @ 2b2400 <__cxa_atexit@plt+0x2a6d8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - rorseq fp, ip, #30 │ │ │ │ - rorseq fp, r0, #30 │ │ │ │ - lsrseq fp, r8, #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 2b2434 <__cxa_atexit@plt+0x2a6dc0> │ │ │ │ - ldr r7, [pc, #36] @ 2b2448 <__cxa_atexit@plt+0x2a6dd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #28] @ 2b244c <__cxa_atexit@plt+0x2a6dd8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - lslseq fp, r0, pc │ │ │ │ - lslseq fp, r4, #30 │ │ │ │ - lslseq fp, r4, #31 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2b2508 <__cxa_atexit@plt+0x2a6e94> │ │ │ │ - ldr r7, [pc, #184] @ 2b252c <__cxa_atexit@plt+0x2a6eb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2b24c8 <__cxa_atexit@plt+0x2a6e54> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2b2518 <__cxa_atexit@plt+0x2a6ea4> │ │ │ │ - ldr r1, [pc, #148] @ 2b2530 <__cxa_atexit@plt+0x2a6ebc> │ │ │ │ + bhi 2b2124 <__cxa_atexit@plt+0x2a6ab0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b212c <__cxa_atexit@plt+0x2a6ab8> │ │ │ │ + ldr r5, [pc, #88] @ 2b2148 <__cxa_atexit@plt+0x2a6ad4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #84] @ 2b214c <__cxa_atexit@plt+0x2a6ad8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #80] @ 2b2150 <__cxa_atexit@plt+0x2a6adc> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2] │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi 2b24d8 <__cxa_atexit@plt+0x2a6e64> │ │ │ │ - ldr r2, [pc, #132] @ 2b2534 <__cxa_atexit@plt+0x2a6ec0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #120] @ 2b2538 <__cxa_atexit@plt+0x2a6ec4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r3, r5, #1 │ │ │ │ - b 2b24f8 <__cxa_atexit@plt+0x2a6e84> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 2b253c <__cxa_atexit@plt+0x2a6ec8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #80] @ 2b2540 <__cxa_atexit@plt+0x2a6ecc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r3, r5, #1 │ │ │ │ - rsb r9, r9, #0 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r7, [pc, #56] @ 2b2548 <__cxa_atexit@plt+0x2a6ed4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2b2544 <__cxa_atexit@plt+0x2a6ed0> │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2b2134 <__cxa_atexit@plt+0x2a6ac0> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 2b2144 <__cxa_atexit@plt+0x2a6ad0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xfffff844 │ │ │ │ - @ instruction: 0xffffc250 │ │ │ │ - biceq r4, r6, r0, lsl #4 │ │ │ │ - @ instruction: 0xffffc204 │ │ │ │ - ldrdeq r4, [r6, #16] │ │ │ │ - asrseq fp, r0, #29 │ │ │ │ - rorseq fp, r0, #29 │ │ │ │ - lslseq fp, ip, #29 │ │ │ │ + ldrheq sp, [r0, r4]! │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + orrseq r1, r4, fp, asr #17 │ │ │ │ + asrseq ip, r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2b25c0 <__cxa_atexit@plt+0x2a6f4c> │ │ │ │ - ldr r2, [pc, #92] @ 2b25d4 <__cxa_atexit@plt+0x2a6f60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r9, #0 │ │ │ │ - bmi 2b25a0 <__cxa_atexit@plt+0x2a6f2c> │ │ │ │ - ldr r2, [pc, #88] @ 2b25e4 <__cxa_atexit@plt+0x2a6f70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - ldr r3, [pc, #80] @ 2b25e8 <__cxa_atexit@plt+0x2a6f74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r2, [pc, #48] @ 2b25d8 <__cxa_atexit@plt+0x2a6f64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - ldr r3, [pc, #40] @ 2b25dc <__cxa_atexit@plt+0x2a6f68> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - rsb r9, r9, #0 │ │ │ │ - b 2d765c <__cxa_atexit@plt+0x2cbfe8> │ │ │ │ - ldr r7, [pc, #24] @ 2b25e0 <__cxa_atexit@plt+0x2a6f6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r3, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff768 │ │ │ │ - @ instruction: 0xffffc13c │ │ │ │ - biceq r4, r6, ip, lsl #2 │ │ │ │ - lslseq fp, r8, lr │ │ │ │ - @ instruction: 0xffffc174 │ │ │ │ - biceq r4, r6, r8, lsr #2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2b263c <__cxa_atexit@plt+0x2a6fc8> │ │ │ │ - ldr r3, [pc, #64] @ 2b264c <__cxa_atexit@plt+0x2a6fd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2b262c <__cxa_atexit@plt+0x2a6fb8> │ │ │ │ - ldr r7, [pc, #48] @ 2b2650 <__cxa_atexit@plt+0x2a6fdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2b2654 <__cxa_atexit@plt+0x2a6fe0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r3, r6, r4, lsr #26 │ │ │ │ - asrseq fp, ip, #27 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 2b2674 <__cxa_atexit@plt+0x2a7000> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r3, [r6, #204] @ 0xcc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2b26c8 <__cxa_atexit@plt+0x2a7054> │ │ │ │ - ldr r3, [pc, #64] @ 2b26d8 <__cxa_atexit@plt+0x2a7064> │ │ │ │ + ldr r3, [pc, #16] @ 2b2178 <__cxa_atexit@plt+0x2a6b04> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2b26b8 <__cxa_atexit@plt+0x2a7044> │ │ │ │ - ldr r7, [pc, #48] @ 2b26dc <__cxa_atexit@plt+0x2a7068> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2b26e0 <__cxa_atexit@plt+0x2a706c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - @ instruction: 0x01c63c98 │ │ │ │ - asrseq fp, r0, #26 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 2ab17c <__cxa_atexit@plt+0x29fb08> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ + lsrseq ip, ip, #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2b272c <__cxa_atexit@plt+0x2a70b8> │ │ │ │ - ldr r2, [pc, #36] @ 2b2734 <__cxa_atexit@plt+0x2a70c0> │ │ │ │ + bhi 2b21d0 <__cxa_atexit@plt+0x2a6b5c> │ │ │ │ + ldr r2, [pc, #64] @ 2b21d8 <__cxa_atexit@plt+0x2a6b64> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 2b2738 <__cxa_atexit@plt+0x2a70c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2b21dc <__cxa_atexit@plt+0x2a6b68> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2b21e0 <__cxa_atexit@plt+0x2a6b6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ + b 16cdaac <__cxa_atexit@plt+0x16c2438> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - lslseq fp, r8, #26 │ │ │ │ - biceq r3, r6, ip, asr fp │ │ │ │ - asrseq fp, r8 @ │ │ │ │ + lslseq ip, r0 @ │ │ │ │ + biceq r4, r6, r4, asr #1 │ │ │ │ + biceq r4, r6, r4, lsr #4 │ │ │ │ + lsrseq ip, r4, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b27a4 <__cxa_atexit@plt+0x2a7130> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2b27b0 <__cxa_atexit@plt+0x2a713c> │ │ │ │ - ldr r1, [pc, #80] @ 2b27c0 <__cxa_atexit@plt+0x2a714c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 2b27c4 <__cxa_atexit@plt+0x2a7150> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 2b27c8 <__cxa_atexit@plt+0x2a7154> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ - mov r6, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b224c <__cxa_atexit@plt+0x2a6bd8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b2258 <__cxa_atexit@plt+0x2a6be4> │ │ │ │ + ldr lr, [pc, #80] @ 2b2268 <__cxa_atexit@plt+0x2a6bf4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #76] @ 2b226c <__cxa_atexit@plt+0x2a6bf8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r9, [pc, #64] @ 2b2270 <__cxa_atexit@plt+0x2a6bfc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 199b8ac <__cxa_atexit@plt+0x1990238> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - strdeq r3, [r6, #172] @ 0xac │ │ │ │ - biceq r3, r6, r4, lsl #27 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + lslseq ip, r0, #4 │ │ │ │ + ldrdeq r4, [r6, #4] │ │ │ │ + lsrseq ip, r4, #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 2b281c <__cxa_atexit@plt+0x2a71a8> │ │ │ │ - ldr r7, [pc, #64] @ 2b2834 <__cxa_atexit@plt+0x2a71c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr r7, [pc, #48] @ 2b2838 <__cxa_atexit@plt+0x2a71c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1bd62c0 <__cxa_atexit@plt+0x1bcac4c> │ │ │ │ - ldr r7, [pc, #24] @ 2b283c <__cxa_atexit@plt+0x2a71c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b22bc <__cxa_atexit@plt+0x2a6c48> │ │ │ │ + ldr r3, [pc, #48] @ 2b22cc <__cxa_atexit@plt+0x2a6c58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ 2b22d0 <__cxa_atexit@plt+0x2a6c5c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x01c63a94 │ │ │ │ - lslseq fp, r4, #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b2878 <__cxa_atexit@plt+0x2a7204> │ │ │ │ - ldr r2, [pc, #36] @ 2b2880 <__cxa_atexit@plt+0x2a720c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 2b2884 <__cxa_atexit@plt+0x2a7210> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1bd6098 <__cxa_atexit@plt+0x1bcaa24> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - lsrseq fp, ip @ │ │ │ │ - biceq r3, r6, r0, lsl sl │ │ │ │ - lslseq fp, ip, #23 │ │ │ │ + orrseq r1, r4, r7, asr #14 │ │ │ │ + asrseq ip, r4, #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b28f4 <__cxa_atexit@plt+0x2a7280> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2b2900 <__cxa_atexit@plt+0x2a728c> │ │ │ │ - ldr r1, [pc, #84] @ 2b2910 <__cxa_atexit@plt+0x2a729c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ 2b2914 <__cxa_atexit@plt+0x2a72a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ 2b2918 <__cxa_atexit@plt+0x2a72a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b2318 <__cxa_atexit@plt+0x2a6ca4> │ │ │ │ + ldr r3, [pc, #44] @ 2b2328 <__cxa_atexit@plt+0x2a6cb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - strheq r3, [r6, #144] @ 0x90 │ │ │ │ - biceq r3, r6, r4, lsr ip │ │ │ │ - lslseq fp, r0, #22 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2b29c4 <__cxa_atexit@plt+0x2a7350> │ │ │ │ - ldr r6, [pc, #168] @ 2b29ec <__cxa_atexit@plt+0x2a7378> │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r5, {r6, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 2b29b0 <__cxa_atexit@plt+0x2a733c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2b29d8 <__cxa_atexit@plt+0x2a7364> │ │ │ │ - ldr lr, [pc, #140] @ 2b29f4 <__cxa_atexit@plt+0x2a7380> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [sl, #3] │ │ │ │ - ldr r0, [sl, #7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - ldr r1, [pc, #116] @ 2b29f8 <__cxa_atexit@plt+0x2a7384> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r2, [pc, #92] @ 2b29fc <__cxa_atexit@plt+0x2a7388> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - sub sl, r6, #23 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b2394 <__cxa_atexit@plt+0x2a6d20> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b239c <__cxa_atexit@plt+0x2a6d28> │ │ │ │ + ldr r5, [pc, #88] @ 2b23b8 <__cxa_atexit@plt+0x2a6d44> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #84] @ 2b23bc <__cxa_atexit@plt+0x2a6d48> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #80] @ 2b23c0 <__cxa_atexit@plt+0x2a6d4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ - b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2b29f0 <__cxa_atexit@plt+0x2a737c> │ │ │ │ + b 2b23a4 <__cxa_atexit@plt+0x2a6d30> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 2b23b4 <__cxa_atexit@plt+0x2a6d40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - rorseq fp, ip, #20 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - biceq r3, r6, r0, asr sl │ │ │ │ - strdeq r3, [r6, #140] @ 0x8c │ │ │ │ - lsrseq fp, r0, #20 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + asrseq ip, r4, lr │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + orrseq r1, r4, fp, asr r6 │ │ │ │ + rorseq ip, r0, #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2b2a70 <__cxa_atexit@plt+0x2a73fc> │ │ │ │ - ldr r3, [pc, #84] @ 2b2a7c <__cxa_atexit@plt+0x2a7408> │ │ │ │ + ldr r3, [pc, #16] @ 2b23e8 <__cxa_atexit@plt+0x2a6d74> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r3, [r9, #12]! │ │ │ │ - ldr r3, [pc, #60] @ 2b2a80 <__cxa_atexit@plt+0x2a740c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #-8] │ │ │ │ - str r1, [r9, #-4] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - ldr r3, [pc, #36] @ 2b2a84 <__cxa_atexit@plt+0x2a7410> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #23 │ │ │ │ - b 1bd6548 <__cxa_atexit@plt+0x1bcaed4> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - @ instruction: 0x01c63990 │ │ │ │ - biceq r3, r6, ip, lsr r8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b2abc <__cxa_atexit@plt+0x2a7448> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 2b2ac4 <__cxa_atexit@plt+0x2a7450> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - biceq r3, r6, r0, ror #16 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ + lsrseq ip, ip, sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2b2afc <__cxa_atexit@plt+0x2a7488> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 2b2b04 <__cxa_atexit@plt+0x2a7490> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 2b2440 <__cxa_atexit@plt+0x2a6dcc> │ │ │ │ + ldr r2, [pc, #64] @ 2b2448 <__cxa_atexit@plt+0x2a6dd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2b244c <__cxa_atexit@plt+0x2a6dd8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2b2450 <__cxa_atexit@plt+0x2a6ddc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 16cdaac <__cxa_atexit@plt+0x16c2438> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r6, r0, lsr #16 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ + lsrseq ip, r0, #26 │ │ │ │ + biceq r3, r6, r4, asr lr │ │ │ │ + strheq r3, [r6, #244] @ 0xf4 │ │ │ │ + lsrseq fp, r4, #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2b2b5c <__cxa_atexit@plt+0x2a74e8> │ │ │ │ + bhi 2b24bc <__cxa_atexit@plt+0x2a6e48> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2b2b68 <__cxa_atexit@plt+0x2a74f4> │ │ │ │ - ldr r1, [pc, #64] @ 2b2b78 <__cxa_atexit@plt+0x2a7504> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - ldr r1, [pc, #48] @ 2b2b7c <__cxa_atexit@plt+0x2a7508> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r9, r6, #3 │ │ │ │ + bcc 2b24c8 <__cxa_atexit@plt+0x2a6e54> │ │ │ │ + ldr lr, [pc, #80] @ 2b24d8 <__cxa_atexit@plt+0x2a6e64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #76] @ 2b24dc <__cxa_atexit@plt+0x2a6e68> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r9, [pc, #64] @ 2b24e0 <__cxa_atexit@plt+0x2a6e6c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 1236898 <__cxa_atexit@plt+0x122b224> │ │ │ │ + b 199b8ac <__cxa_atexit@plt+0x1990238> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r6, ip, lsr r7 │ │ │ │ - biceq r3, r6, r8, lsl #17 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 2b2c04 <__cxa_atexit@plt+0x2a7590> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 2b2c10 <__cxa_atexit@plt+0x2a759c> │ │ │ │ - ldr lr, [pc, #112] @ 2b2c20 <__cxa_atexit@plt+0x2a75ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #104] @ 2b2c24 <__cxa_atexit@plt+0x2a75b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #76] @ 2b2c28 <__cxa_atexit@plt+0x2a75b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - ldr r2, [pc, #64] @ 2b2c2c <__cxa_atexit@plt+0x2a75b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - mov r5, r9 │ │ │ │ - b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ - mov r6, r3 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + rorseq fp, r0, pc │ │ │ │ + biceq r3, r6, r4, ror #28 │ │ │ │ + lslseq fp, r4, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b252c <__cxa_atexit@plt+0x2a6eb8> │ │ │ │ + ldr r3, [pc, #48] @ 2b253c <__cxa_atexit@plt+0x2a6ec8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ 2b2540 <__cxa_atexit@plt+0x2a6ecc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + @ instruction: 0x019414d7 │ │ │ │ + lsrseq fp, r4 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b2588 <__cxa_atexit@plt+0x2a6f14> │ │ │ │ + ldr r3, [pc, #44] @ 2b2598 <__cxa_atexit@plt+0x2a6f24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - strheq r3, [r6, #104] @ 0x68 │ │ │ │ - biceq r3, r6, r0, lsl #16 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b2c64 <__cxa_atexit@plt+0x2a75f0> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 2b2c6c <__cxa_atexit@plt+0x2a75f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16cd78c <__cxa_atexit@plt+0x16c2118> │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b2604 <__cxa_atexit@plt+0x2a6f90> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b260c <__cxa_atexit@plt+0x2a6f98> │ │ │ │ + ldr r5, [pc, #88] @ 2b2628 <__cxa_atexit@plt+0x2a6fb4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #84] @ 2b262c <__cxa_atexit@plt+0x2a6fb8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #80] @ 2b2630 <__cxa_atexit@plt+0x2a6fbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2b2614 <__cxa_atexit@plt+0x2a6fa0> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 2b2624 <__cxa_atexit@plt+0x2a6fb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r3, [r6, #104] @ 0x68 │ │ │ │ + rorseq ip, r4 @ │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + orrseq r1, r4, fp, ror #7 │ │ │ │ + rorseq ip, r0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 2b2658 <__cxa_atexit@plt+0x2a6fe4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ + asrseq ip, ip, #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2b2ca0 <__cxa_atexit@plt+0x2a762c> │ │ │ │ + bhi 2b26b0 <__cxa_atexit@plt+0x2a703c> │ │ │ │ + ldr r2, [pc, #64] @ 2b26b8 <__cxa_atexit@plt+0x2a7044> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 2b2ca8 <__cxa_atexit@plt+0x2a7634> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2b26bc <__cxa_atexit@plt+0x2a7048> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2b26c0 <__cxa_atexit@plt+0x2a704c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1227fa0 <__cxa_atexit@plt+0x121c92c> │ │ │ │ + b 16cdaac <__cxa_atexit@plt+0x16c2438> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r6, r0, ror #11 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + lsrseq ip, r0 @ │ │ │ │ + biceq r3, r6, r4, ror #23 │ │ │ │ + biceq r3, r6, r4, asr #26 │ │ │ │ + lslseq fp, r4, ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 2b2d30 <__cxa_atexit@plt+0x2a76bc> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b272c <__cxa_atexit@plt+0x2a70b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2b2d3c <__cxa_atexit@plt+0x2a76c8> │ │ │ │ - ldr lr, [pc, #112] @ 2b2d4c <__cxa_atexit@plt+0x2a76d8> │ │ │ │ + bcc 2b2738 <__cxa_atexit@plt+0x2a70c4> │ │ │ │ + ldr lr, [pc, #80] @ 2b2748 <__cxa_atexit@plt+0x2a70d4> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #104] @ 2b2d50 <__cxa_atexit@plt+0x2a76dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #76] @ 2b2d54 <__cxa_atexit@plt+0x2a76e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - ldr r2, [pc, #64] @ 2b2d58 <__cxa_atexit@plt+0x2a76e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ + ldr r8, [pc, #76] @ 2b274c <__cxa_atexit@plt+0x2a70d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r9, [pc, #64] @ 2b2750 <__cxa_atexit@plt+0x2a70dc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - mov r5, r9 │ │ │ │ - b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ + mov r5, r2 │ │ │ │ + b 199b8ac <__cxa_atexit@plt+0x1990238> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - biceq r3, r6, ip, lsl #11 │ │ │ │ - ldrdeq r3, [r6, #100] @ 0x64 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - lslseq fp, r4, r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b2d94 <__cxa_atexit@plt+0x2a7720> │ │ │ │ - ldr r3, [pc, #32] @ 2b2d9c <__cxa_atexit@plt+0x2a7728> │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + rorseq fp, r0, #23 │ │ │ │ + strdeq r3, [r6, #180] @ 0xb4 │ │ │ │ + lslseq fp, r4, #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b279c <__cxa_atexit@plt+0x2a7128> │ │ │ │ + ldr r3, [pc, #48] @ 2b27ac <__cxa_atexit@plt+0x2a7138> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ 2b2da0 <__cxa_atexit@plt+0x2a772c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 16cd62c <__cxa_atexit@plt+0x16c1fb8> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ 2b27b0 <__cxa_atexit@plt+0x2a713c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq r3, r6, r8, ror #9 │ │ │ │ - asrseq fp, ip, #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2b2dd4 <__cxa_atexit@plt+0x2a7760> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 2b2dd8 <__cxa_atexit@plt+0x2a7764> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 16cd87c <__cxa_atexit@plt+0x16c2208> │ │ │ │ - asrseq fp, r0, #13 │ │ │ │ - biceq r3, r6, r4, asr #10 │ │ │ │ - lslseq fp, r4 @ │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + orrseq r1, r4, r7, ror #4 │ │ │ │ + lsrseq fp, r4, #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ - mov sl, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2b2e54 <__cxa_atexit@plt+0x2a77e0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2b2e5c <__cxa_atexit@plt+0x2a77e8> │ │ │ │ - ldr r2, [pc, #92] @ 2b2e70 <__cxa_atexit@plt+0x2a77fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 2b2e74 <__cxa_atexit@plt+0x2a7800> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 2b2e78 <__cxa_atexit@plt+0x2a7804> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r3, [sl, #28] │ │ │ │ - str r3, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - mov r9, sl │ │ │ │ - str r0, [r9, #20]! │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ - mov r6, sl │ │ │ │ - b 2b2e64 <__cxa_atexit@plt+0x2a77f0> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - biceq r3, r6, r8, asr r4 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - rorseq fp, r4 @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov sl, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2b2f00 <__cxa_atexit@plt+0x2a788c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2b2f08 <__cxa_atexit@plt+0x2a7894> │ │ │ │ - ldr r2, [pc, #104] @ 2b2f1c <__cxa_atexit@plt+0x2a78a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #100] @ 2b2f20 <__cxa_atexit@plt+0x2a78ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr lr, [pc, #76] @ 2b2f24 <__cxa_atexit@plt+0x2a78b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r3, [sl, #28] │ │ │ │ - str r8, [sl, #32] │ │ │ │ - str r1, [sl, #36] @ 0x24 │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - mov r9, sl │ │ │ │ - str lr, [r9, #20]! │ │ │ │ - b 1353a74 <__cxa_atexit@plt+0x1348400> │ │ │ │ - mov r6, sl │ │ │ │ - b 2b2f10 <__cxa_atexit@plt+0x2a789c> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b27f8 <__cxa_atexit@plt+0x2a7184> │ │ │ │ + ldr r3, [pc, #44] @ 2b2808 <__cxa_atexit@plt+0x2a7194> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 16cf508 <__cxa_atexit@plt+0x16c3e94> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - strheq r3, [r6, #56] @ 0x38 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - asrseq fp, r4, #10 │ │ │ │ - andeq r0, r3, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b2f60 <__cxa_atexit@plt+0x2a78ec> │ │ │ │ - ldr r2, [pc, #36] @ 2b2f70 <__cxa_atexit@plt+0x2a78fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 116ad28 <__cxa_atexit@plt+0x115f6b4> │ │ │ │ - ldr r7, [pc, #12] @ 2b2f74 <__cxa_atexit@plt+0x2a7900> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - lslseq fp, ip, r5 │ │ │ │ - rorseq fp, r8 @ │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2b2ff0 <__cxa_atexit@plt+0x2a797c> │ │ │ │ - ldr r2, [pc, #92] @ 2b2ffc <__cxa_atexit@plt+0x2a7988> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #88] @ 2b3000 <__cxa_atexit@plt+0x2a798c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r1, [pc, #80] @ 2b3004 <__cxa_atexit@plt+0x2a7990> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - str lr, [r3, #-8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - sub r2, r6, #27 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b 16cd6ac <__cxa_atexit@plt+0x16c2038> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1bc7f44 <__cxa_atexit@plt+0x1bbc8d0> │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0xfffffae8 │ │ │ │ - biceq r3, r6, r8, lsr #8 │ │ │ │ - rorseq fp, r0, r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2b30b4 <__cxa_atexit@plt+0x2a7a40> │ │ │ │ - ldr r3, [pc, #172] @ 2b30d8 <__cxa_atexit@plt+0x2a7a64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2b3094 <__cxa_atexit@plt+0x2a7a20> │ │ │ │ - ldr r2, [pc, #148] @ 2b30dc <__cxa_atexit@plt+0x2a7a68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr sl, [r9, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str sl, [r7, #4] │ │ │ │ - str r3, [r7, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2b30a4 <__cxa_atexit@plt+0x2a7a30> │ │ │ │ - sub r2, r5, #16 │ │ │ │ + sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2b30c4 <__cxa_atexit@plt+0x2a7a50> │ │ │ │ - ldr r5, [pc, #104] @ 2b30e8 <__cxa_atexit@plt+0x2a7a74> │ │ │ │ + bhi 2b2874 <__cxa_atexit@plt+0x2a7200> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b287c <__cxa_atexit@plt+0x2a7208> │ │ │ │ + ldr r5, [pc, #88] @ 2b2898 <__cxa_atexit@plt+0x2a7224> │ │ │ │ add r5, pc, r5 │ │ │ │ - str r8, [r7] │ │ │ │ + ldr r0, [pc, #84] @ 2b289c <__cxa_atexit@plt+0x2a7228> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #80] @ 2b28a0 <__cxa_atexit@plt+0x2a722c> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 116ad28 <__cxa_atexit@plt+0x115f6b4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 2b30e4 <__cxa_atexit@plt+0x2a7a70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2b30e0 <__cxa_atexit@plt+0x2a7a6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - lsrseq fp, r8 @ │ │ │ │ - asrseq fp, r0 @ │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - lslseq fp, r0 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #112] @ 2b3178 <__cxa_atexit@plt+0x2a7b04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2b314c <__cxa_atexit@plt+0x2a7ad8> │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b315c <__cxa_atexit@plt+0x2a7ae8> │ │ │ │ - ldr r5, [pc, #72] @ 2b3180 <__cxa_atexit@plt+0x2a7b0c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r8, [r7] │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 116ad28 <__cxa_atexit@plt+0x115f6b4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [pc, #16] @ 2b317c <__cxa_atexit@plt+0x2a7b08> │ │ │ │ + b 1b1d884 <__cxa_atexit@plt+0x1b12210> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2b2884 <__cxa_atexit@plt+0x2a7210> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 2b2894 <__cxa_atexit@plt+0x2a7220> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - lslseq fp, r8, r3 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - rorseq fp, r8 @ │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + lslseq ip, r4 @ │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + orrseq r1, r4, fp, ror r1 │ │ │ │ + lslseq ip, r0, #17 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2b31c8 <__cxa_atexit@plt+0x2a7b54> │ │ │ │ - ldr r3, [pc, #44] @ 2b31dc <__cxa_atexit@plt+0x2a7b68> │ │ │ │ + ldr r3, [pc, #16] @ 2b28c8 <__cxa_atexit@plt+0x2a7254> │ │ │ │ add r3, pc, r3 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - str r9, [r5, #8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 116ad28 <__cxa_atexit@plt+0x115f6b4> │ │ │ │ - ldr r7, [pc, #16] @ 2b31e0 <__cxa_atexit@plt+0x2a7b6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - lsrseq fp, r4 @ │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub ip, r5, #16 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 2b3278 <__cxa_atexit@plt+0x2a7c04> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 2b3284 <__cxa_atexit@plt+0x2a7c10> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #124] @ 2b3294 <__cxa_atexit@plt+0x2a7c20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 174b678 <__cxa_atexit@plt+0x1740004> │ │ │ │ + asrseq ip, ip, r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2b2920 <__cxa_atexit@plt+0x2a72ac> │ │ │ │ + ldr r2, [pc, #64] @ 2b2928 <__cxa_atexit@plt+0x2a72b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - sub sl, r6, #9 │ │ │ │ - sub r1, r6, #19 │ │ │ │ - ldr lr, [pc, #100] @ 2b3298 <__cxa_atexit@plt+0x2a7c24> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2b292c <__cxa_atexit@plt+0x2a72b8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - sub r9, r6, #1 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ldr r2, [pc, #88] @ 2b329c <__cxa_atexit@plt+0x2a7c28> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #48] @ 2b2930 <__cxa_atexit@plt+0x2a72bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - ldr r5, [pc, #72] @ 2b32a0 <__cxa_atexit@plt+0x2a7c2c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r5, [pc, #60] @ 2b32a4 <__cxa_atexit@plt+0x2a7c30> │ │ │ │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes